--- /srv/rebuilderd/tmp/rebuilderdJB6t9Z/inputs/qemu-system-ppc_10.0.6+ds-0+deb13u2_armel.deb +++ /srv/rebuilderd/tmp/rebuilderdJB6t9Z/out/qemu-system-ppc_10.0.6+ds-0+deb13u2_armel.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2025-11-04 13:40:44.000000 debian-binary │ -rw-r--r-- 0 0 0 1448 2025-11-04 13:40:44.000000 control.tar.xz │ --rw-r--r-- 0 0 0 3414908 2025-11-04 13:40:44.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 3414432 2025-11-04 13:40:44.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/qemu-system-ppc │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,23 +1,23 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Position-Independent Executable file) │ │ │ │ Entry point 0x253190 │ │ │ │ There are 11 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0xbae384 0x00bae384 0x00bae384 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0xbae354 0x00bae354 0x00bae354 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00160 0x00160 R 0x4 │ │ │ │ INTERP 0x0001b8 0x000001b8 0x000001b8 0x00013 0x00013 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux.so.3] │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0xbae3b0 0xbae3b0 R E 0x10000 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0xbae380 0xbae380 R E 0x10000 │ │ │ │ LOAD 0xbbc530 0x00bbc530 0x00bbc530 0x1bf944 0x1f6400 RW 0x10000 │ │ │ │ DYNAMIC 0xcaa944 0x00caa944 0x00caa944 0x001e0 0x001e0 RW 0x4 │ │ │ │ NOTE 0x000194 0x00000194 0x00000194 0x00024 0x00024 R 0x4 │ │ │ │ - NOTE 0xbae390 0x00bae390 0x00bae390 0x00020 0x00020 R 0x4 │ │ │ │ + NOTE 0xbae360 0x00bae360 0x00bae360 0x00020 0x00020 R 0x4 │ │ │ │ TLS 0xbbc530 0x00bbc530 0x00bbc530 0x00000 0x002c8 R 0x8 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0xbbc530 0x00bbc530 0x00bbc530 0xf3ad0 0xf3ad0 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 .ARM.exidx │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -10,20 +10,20 @@ │ │ │ │ [ 5] .dynstr STRTAB 00088aa0 088aa0 0a6615 00 A 0 0 1 │ │ │ │ [ 6] .gnu.version VERSYM 0012f0b6 12f0b6 00bc16 02 A 4 0 2 │ │ │ │ [ 7] .gnu.version_r VERNEED 0013accc 13accc 000400 00 A 5 20 4 │ │ │ │ [ 8] .rel.dyn REL 0013b0cc 13b0cc 10b428 08 A 4 0 4 │ │ │ │ [ 9] .rel.plt REL 002464f4 2464f4 001f48 08 AI 4 23 4 │ │ │ │ [10] .init PROGBITS 0024843c 24843c 00000c 00 AX 0 0 4 │ │ │ │ [11] .plt PROGBITS 00248448 248448 002f00 04 AX 0 0 4 │ │ │ │ - [12] .text PROGBITS 0024b350 24b350 78c014 00 AX 0 0 16 │ │ │ │ - [13] .fini PROGBITS 009d7364 9d7364 000008 00 AX 0 0 4 │ │ │ │ - [14] .rodata PROGBITS 009d7370 9d7370 1d7014 00 A 0 0 8 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 00bae384 bae384 000008 00 AL 12 0 4 │ │ │ │ - [16] .eh_frame PROGBITS 00bae38c bae38c 000004 00 A 0 0 4 │ │ │ │ - [17] .note.ABI-tag NOTE 00bae390 bae390 000020 00 A 0 0 4 │ │ │ │ + [12] .text PROGBITS 0024b350 24b350 78bfe4 00 AX 0 0 16 │ │ │ │ + [13] .fini PROGBITS 009d7334 9d7334 000008 00 AX 0 0 4 │ │ │ │ + [14] .rodata PROGBITS 009d7340 9d7340 1d7014 00 A 0 0 8 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 00bae354 bae354 000008 00 AL 12 0 4 │ │ │ │ + [16] .eh_frame PROGBITS 00bae35c bae35c 000004 00 A 0 0 4 │ │ │ │ + [17] .note.ABI-tag NOTE 00bae360 bae360 000020 00 A 0 0 4 │ │ │ │ [18] .tbss NOBITS 00bbc530 bbc530 0002c8 00 WAT 0 0 8 │ │ │ │ [19] .init_array INIT_ARRAY 00bbc530 bbc530 000cf4 04 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 00bbd224 bbd224 000004 04 WA 0 0 4 │ │ │ │ [21] .data.rel.ro PROGBITS 00bbd228 bbd228 0ed71c 00 WA 0 0 8 │ │ │ │ [22] .dynamic DYNAMIC 00caa944 caa944 0001e0 08 WA 5 0 4 │ │ │ │ [23] .got PROGBITS 00caab24 caab24 0054d8 04 WA 0 0 4 │ │ │ │ [24] .data PROGBITS 00cb0000 cb0000 0cbe74 00 WA 0 0 8 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -1057,269 +1057,269 @@ │ │ │ │ 1053: 00000000 0 FUNC GLOBAL DEFAULT UND gnutls_deinit@GNUTLS_3_4 (10) │ │ │ │ 1054: 00000000 0 FUNC GLOBAL DEFAULT UND g_source_set_callback │ │ │ │ 1055: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_unregister_cancel@GLIBC_2.34 (18) │ │ │ │ 1056: 00000000 0 FUNC GLOBAL DEFAULT UND g_memory_output_stream_new_resizable │ │ │ │ 1057: 00db14f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_FIRMWARE_DSTATE │ │ │ │ 1058: 00563fb0 28 FUNC GLOBAL DEFAULT 12 cpr_is_incoming │ │ │ │ 1059: 00d6dd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_SET_EVENT │ │ │ │ - 1060: 008143fc 200 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ + 1060: 008143cc 200 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ 1061: 00627a30 96 FUNC GLOBAL DEFAULT 12 helper_fcfid │ │ │ │ 1062: 00cbead4 36 OBJECT GLOBAL DEFAULT 24 qemu_device_opts │ │ │ │ - 1063: 007e6b1c 40 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ + 1063: 007e6aec 40 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ 1064: 00db1898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_DSTATE │ │ │ │ 1065: 005d54e8 2128 FUNC GLOBAL DEFAULT 12 ppc_hash32_xlate │ │ │ │ 1066: 00d76c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_EVENT │ │ │ │ 1067: 00d7c068 4 OBJECT GLOBAL DEFAULT 25 syminfos │ │ │ │ 1068: 00cb6184 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_le │ │ │ │ 1069: 00dafede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DONE_DSTATE │ │ │ │ - 1070: 008e29d8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ - 1071: 007dd08c 524 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ - 1072: 00966560 260 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ + 1070: 008e29a8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ + 1071: 007dd05c 524 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ + 1072: 00966530 260 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ 1073: 005df840 172 FUNC GLOBAL DEFAULT 12 ppce500_set_mpic_proxy │ │ │ │ 1074: 00db0b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MER_DSTATE │ │ │ │ 1075: 00db1db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_DSTATE │ │ │ │ 1076: 00d6b5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_TIME_EVENT │ │ │ │ 1077: 00c7e0d0 12 OBJECT GLOBAL DEFAULT 21 ObjectType_lookup │ │ │ │ 1078: 00db139e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_DSTATE │ │ │ │ - 1079: 008e63ec 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ + 1079: 008e63bc 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ 1080: 00284e90 252 FUNC GLOBAL DEFAULT 12 float32_to_uint32_scalbn │ │ │ │ 1081: 00db1fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_CHANGE_PARENT_DSTATE │ │ │ │ 1082: 00db0db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_DSTATE │ │ │ │ 1083: 00d76c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_EVENT │ │ │ │ - 1084: 0094d498 328 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ + 1084: 0094d468 328 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ 1085: 00648d58 224 FUNC GLOBAL DEFAULT 12 helper_brinc │ │ │ │ 1086: 00d67d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SIN_EVENT │ │ │ │ - 1087: 0094301c 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ + 1087: 00942fec 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ 1088: 00db06e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_SET_LEDSTATE_DSTATE │ │ │ │ 1089: 00440354 724 FUNC GLOBAL DEFAULT 12 pci_device_route_intx_to_irq │ │ │ │ - 1090: 008f32bc 312 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ + 1090: 008f328c 312 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ 1091: 00d6e2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MATCH_EVENT │ │ │ │ - 1092: 00996f80 80 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ + 1092: 00996f50 80 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ 1093: 00db05e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_DSTATE │ │ │ │ 1094: 00db1b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_SEND_MESSAGE_DSTATE │ │ │ │ 1095: 00d77fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_READ_EVENT │ │ │ │ 1096: 00db0038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_DSTATE │ │ │ │ - 1097: 0073d950 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data │ │ │ │ - 1098: 00979298 780 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ + 1097: 0073d920 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data │ │ │ │ + 1098: 00979268 780 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ 1099: 00d7448c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HCCA_READ_ERROR_EVENT │ │ │ │ 1100: 00d7ac40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_EVENT │ │ │ │ - 1101: 008dcbec 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ + 1101: 008dcbbc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ 1102: 00c7b3c4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_nullptr │ │ │ │ 1103: 00d7980c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_EVENT │ │ │ │ 1104: 00db0b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR1_DSTATE │ │ │ │ 1105: 00db12aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_DSTATE │ │ │ │ 1106: 00d67344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_READ_EVENT │ │ │ │ 1107: 004a8648 5844 FUNC GLOBAL DEFAULT 12 sdhci_common_realize │ │ │ │ 1108: 00db01d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_WRITE_DSTATE │ │ │ │ - 1109: 0081df0c 40 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ + 1109: 0081dedc 40 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ 1110: 00d72954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_WRITE_EVENT │ │ │ │ 1111: 00db0d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSI_INIT_FAIL_DSTATE │ │ │ │ 1112: 00d68014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_READ_IO_EVENT │ │ │ │ 1113: 00db05b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_WRITE_DSTATE │ │ │ │ 1114: 00d7333c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_STOP_EVENT │ │ │ │ 1115: 00cd1a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_440_tlbre │ │ │ │ 1116: 0054b6fc 148 FUNC GLOBAL DEFAULT 12 qmp_x_exit_preconfig │ │ │ │ 1117: 00d6de08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_EVENT │ │ │ │ 1118: 00db1498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_SGE_DSTATE │ │ │ │ - 1119: 008cd1f8 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ - 1120: 0073d410 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data_ra │ │ │ │ - 1121: 0094070c 112 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ + 1119: 008cd1c8 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ + 1120: 0073d3e0 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data_ra │ │ │ │ + 1121: 009406dc 112 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ 1122: 00db17cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_DSTATE │ │ │ │ 1123: 00d6ad0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_ISA_WRITE_EVENT │ │ │ │ 1124: 00577270 20 FUNC GLOBAL DEFAULT 12 multifd_send_channel_created │ │ │ │ 1125: 00db060a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_DUMP_DSTATE │ │ │ │ 1126: 00d6e028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_WRITE_EVENT │ │ │ │ 1127: 00537420 232 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_loop │ │ │ │ - 1128: 008e0e44 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ + 1128: 008e0e14 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ 1129: 00db035c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_READ_DSTATE │ │ │ │ 1130: 00db1d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_DSTATE │ │ │ │ 1131: 002f1b44 1792 FUNC GLOBAL DEFAULT 12 acpi_table_add │ │ │ │ - 1132: 0095e15c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ + 1132: 0095e12c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ 1133: 00db1d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DISCARD_RANGE_DSTATE │ │ │ │ 1134: 00db0d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_DSTATE │ │ │ │ 1135: 005db7d4 20 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbflush │ │ │ │ 1136: 00d66cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_REALIZE_EVENT │ │ │ │ - 1137: 0072f12c 84 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ + 1137: 0072f0fc 84 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ 1138: 0044c7e0 620 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_reset │ │ │ │ 1139: 005ceea4 52 FUNC GLOBAL DEFAULT 12 accel_blocker_init │ │ │ │ - 1140: 00921044 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ - 1141: 006e7a28 204 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ + 1140: 00921014 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ + 1141: 006e79f8 204 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ 1142: 00cc9448 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvsxdsp │ │ │ │ - 1143: 008bba80 172 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ + 1143: 008bba50 172 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ 1144: 00d6f254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_EVENT │ │ │ │ - 1145: 008375d8 900 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ + 1145: 008375a8 900 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ 1146: 00d69270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_VIA_EVENT │ │ │ │ - 1147: 00773834 560 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ + 1147: 00773804 560 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ 1148: 002a910c 244 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_render │ │ │ │ 1149: 00db1ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_ADD_STATUS_DSTATE │ │ │ │ 1150: 0064a190 44 FUNC GLOBAL DEFAULT 12 helper_store_40x_dbcr0 │ │ │ │ 1151: 00d8dc74 1 OBJECT GLOBAL DEFAULT 25 qtest_allowed │ │ │ │ - 1152: 0070d888 396 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ - 1153: 00953c6c 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ + 1152: 0070d858 396 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ + 1153: 00953c3c 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ 1154: 00d63cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_PAM_CHECK_EVENT │ │ │ │ 1155: 00db096c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_DSTATE │ │ │ │ - 1156: 009481e0 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ + 1156: 009481b0 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ 1157: 00d72884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE16_EVENT │ │ │ │ - 1158: 007410b8 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ + 1158: 00741088 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ 1159: 00db1728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_NEXT_DSTATE │ │ │ │ 1160: 00db22de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATUS_DSTATE │ │ │ │ 1161: 00db1d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_DSTATE │ │ │ │ - 1162: 00914970 572 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ - 1163: 0095f7ac 244 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ + 1162: 00914940 572 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ + 1163: 0095f77c 244 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ 1164: 00cc51c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_dlmzb │ │ │ │ 1165: 00db0f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_DSTATE │ │ │ │ - 1166: 008ba100 760 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ + 1166: 008ba0d0 760 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ 1167: 00db1c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_DSTATE │ │ │ │ 1168: 005887f4 200 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_blocked │ │ │ │ 1169: 003ac8c8 100 FUNC GLOBAL DEFAULT 12 pvpanic_setup_io │ │ │ │ 1170: 00db000e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_HANDSHAKE_TIMER_CB_DSTATE │ │ │ │ 1171: 00d786b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_ABS_EVENT │ │ │ │ 1172: 0053713c 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_reset │ │ │ │ 1173: 003cb3c0 8 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip4_info │ │ │ │ 1174: 00d6a474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_EISR_READ_EVENT │ │ │ │ 1175: 00d67e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_READ_EVENT │ │ │ │ 1176: 0032b5e8 168 FUNC GLOBAL DEFAULT 12 hmp_info_kvm │ │ │ │ - 1177: 008177a8 188 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ + 1177: 00817778 188 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ 1178: 0057aad8 40 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_free │ │ │ │ - 1179: 00994314 196 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ + 1179: 009942e4 196 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ 1180: 00d65b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_EVENT │ │ │ │ 1181: 00db127e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_READ_DSTATE │ │ │ │ 1182: 00db17e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_DSTATE │ │ │ │ 1183: 00d74c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_EVENT │ │ │ │ - 1184: 00716fa8 556 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ + 1184: 00716f78 556 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ 1185: 00db07f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SEND_SGI_DSTATE │ │ │ │ 1186: 00bc6234 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_audiodev │ │ │ │ 1187: 00d6a574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_DIR_WRITE_EVENT │ │ │ │ 1188: 002d2720 3056 FUNC GLOBAL DEFAULT 12 start_auth_sasl │ │ │ │ 1189: 00db21ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_DSTATE │ │ │ │ 1190: 00d6bef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_WRITE_EVENT │ │ │ │ 1191: 00d7680c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QUERY_DIRTY_RATE_INFO_EVENT │ │ │ │ 1192: 002556fc 80 FUNC GLOBAL DEFAULT 12 cpu_get_free_index │ │ │ │ 1193: 00cd1efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_440_tlbsx │ │ │ │ 1194: 00648a20 76 FUNC GLOBAL DEFAULT 12 helper_vsbox │ │ │ │ - 1195: 00939720 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ + 1195: 009396f0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ 1196: 00ccad08 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsredp │ │ │ │ 1197: 00db1342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_ABORT_DSTATE │ │ │ │ 1198: 00d69c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_EVENT │ │ │ │ 1199: 00d6e528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 1200: 00db12fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_REQ_DSTATE │ │ │ │ 1201: 00db1a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_MAP_DSTATE │ │ │ │ 1202: 00d7a8b4 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_trace_events_trace_events │ │ │ │ 1203: 00cb7624 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_le │ │ │ │ 1204: 00db070a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 1205: 00524998 132 FUNC GLOBAL DEFAULT 12 audio_init_audiodevs │ │ │ │ 1206: 00dafdda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_HMP_COMMAND_DSTATE │ │ │ │ - 1207: 0093f15c 268 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ + 1207: 0093f12c 268 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ 1208: 00d695ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_RESET_KEYBOARD_EVENT │ │ │ │ 1209: 005cd638 144 FUNC GLOBAL DEFAULT 12 qmp_replay_delete_break │ │ │ │ - 1210: 0097ff74 196 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ - 1211: 0092997c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ + 1210: 0097ff44 196 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ + 1211: 0092994c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ 1212: 00d68044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_BLIT_EVENT │ │ │ │ 1213: 006352dc 212 FUNC GLOBAL DEFAULT 12 helper_XSCVUQQP │ │ │ │ 1214: 003a2dcc 232 FUNC GLOBAL DEFAULT 12 ipack_device_find │ │ │ │ - 1215: 00986e74 76 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ - 1216: 00b86700 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ + 1215: 00986e44 76 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ + 1216: 00b866d0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ 1217: 00d78ecc 136 OBJECT GLOBAL DEFAULT 24 target_ppc_trace_events │ │ │ │ 1218: 00db0d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_MULTICAST_DSTATE │ │ │ │ 1219: 00db17d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_DSTATE │ │ │ │ 1220: 0064452c 84 FUNC GLOBAL DEFAULT 12 helper_vexptefp │ │ │ │ - 1221: 007f031c 68 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ + 1221: 007f02ec 68 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ 1222: 00db1c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_DSTATE │ │ │ │ 1223: 00d7afc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_YANK_EVENT │ │ │ │ - 1224: 008deeb4 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ + 1224: 008dee84 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ 1225: 003243cc 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in │ │ │ │ - 1226: 00941720 388 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ - 1227: 008d2d18 228 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ + 1226: 009416f0 388 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ + 1227: 008d2ce8 228 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ 1228: 00d79dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_EVENT │ │ │ │ - 1229: 00719940 296 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ + 1229: 00719910 296 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ 1230: 00db041e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_NEW_FRAME_DSTATE │ │ │ │ 1231: 00db1e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_DSTATE │ │ │ │ 1232: 00631adc 508 FUNC GLOBAL DEFAULT 12 helper_XVCMPNEDP │ │ │ │ - 1233: 00794474 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ + 1233: 00794444 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ 1234: 00d706dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_ISOLATION_STATE_FINALIZING_EVENT │ │ │ │ 1235: 00dafd5f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_run_state_c │ │ │ │ 1236: 00db2006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_FP_SET_DSTATE │ │ │ │ - 1237: 00950ab0 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ + 1237: 00950a80 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ 1238: 005cdcb0 4 FUNC GLOBAL DEFAULT 12 semihosting_arg_fallback │ │ │ │ 1239: 00523614 288 FUNC GLOBAL DEFAULT 12 audio_generic_read │ │ │ │ 1240: 0028a280 336 FUNC GLOBAL DEFAULT 12 uint16_to_float32_scalbn │ │ │ │ 1241: 0028917c 616 FUNC GLOBAL DEFAULT 12 int128_to_float128 │ │ │ │ 1242: 00642f58 236 FUNC GLOBAL DEFAULT 12 helper_VPMSUMD │ │ │ │ - 1243: 0073b4a4 196 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ - 1244: 0092891c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ + 1243: 0073b474 196 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ + 1244: 009288ec 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ 1245: 00cb5290 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup16 │ │ │ │ - 1246: 007b540c 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ + 1246: 007b53dc 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ 1247: 00dafed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_FLUSH_DSTATE │ │ │ │ - 1248: 00867b54 564 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ + 1248: 00867b24 564 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ 1249: 00db1cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_START_DSTATE │ │ │ │ 1250: 00321cec 128 FUNC GLOBAL DEFAULT 12 ptimer_set_count │ │ │ │ 1251: 004d0db0 8 FUNC GLOBAL DEFAULT 12 usb_ehci_finalize │ │ │ │ 1252: 00db0a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_WRITE_DSTATE │ │ │ │ 1253: 00d78710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_USERNAME_EVENT │ │ │ │ 1254: 0036fd58 272 FUNC GLOBAL DEFAULT 12 vga_init_io │ │ │ │ 1255: 00d68b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_CMD_EVENT │ │ │ │ 1256: 00d69d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVGC_BACKLOG_OP_EVENT │ │ │ │ 1257: 00dafe2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_SETUP_CDROM_DSTATE │ │ │ │ - 1258: 008c8fd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ - 1259: 00745980 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ - 1260: 00957994 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 1258: 008c8fa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ + 1259: 00745950 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ + 1260: 00957964 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 1261: 00337a40 148 FUNC GLOBAL DEFAULT 12 qdev_prop_set_chr │ │ │ │ - 1262: 008c6e68 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ + 1262: 008c6e38 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ 1263: 005c3a94 364 FUNC GLOBAL DEFAULT 12 tap_fd_set_offload │ │ │ │ 1264: 00d6dcf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_ICS_EVENT │ │ │ │ 1265: 00d7b7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_OPTIONAL_EVENT │ │ │ │ - 1266: 007af0d4 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ + 1266: 007af0a4 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ 1267: 005526d8 176 FUNC GLOBAL DEFAULT 12 qemu_fdt_nop_node │ │ │ │ 1268: 00db0304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_TIMER_EXPIRED_DSTATE │ │ │ │ - 1269: 009ab6c4 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ + 1269: 009ab694 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ 1270: 00db1ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_ADD_MEMSLOT_DSTATE │ │ │ │ 1271: 00d6b8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_READ_EVENT │ │ │ │ 1272: 00437f38 112 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_unmap │ │ │ │ - 1273: 00971bb8 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ + 1273: 00971b88 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ 1274: 00d6c43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMD_TOOBIG_EVENT │ │ │ │ 1275: 00d75214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_EVENT │ │ │ │ - 1276: 0077bcfc 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ + 1276: 0077bccc 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ 1277: 00d641b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_GETLENGTH_EVENT │ │ │ │ - 1278: 00928524 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ + 1278: 009284f4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ 1279: 00d76f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_WRITE_EVENT │ │ │ │ 1280: 00cc26f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVHM_be_comp │ │ │ │ 1281: 00db00e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_LOADING_DSTATE │ │ │ │ 1282: 00d72824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_READ_DATAPORT_EVENT │ │ │ │ - 1283: 0081e4a4 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ + 1283: 0081e474 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ 1284: 00d6dec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PROTOCOLS_EVENT │ │ │ │ 1285: 002e76c4 188 FUNC GLOBAL DEFAULT 12 acpi_send_event │ │ │ │ 1286: 00db0326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_READ_DSTATE │ │ │ │ 1287: 00d7b374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MICE_EVENT │ │ │ │ - 1288: 008874ac 1664 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ + 1288: 0088747c 1664 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ 1289: 00d695dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_EVENT_EVENT │ │ │ │ 1290: 00d71a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_CMD_EVENT │ │ │ │ 1291: 00db0bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_DATA_SEND_DSTATE │ │ │ │ 1292: 00db1b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_RESET_ENTER_DSTATE │ │ │ │ - 1293: 0090ba9c 368 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ + 1293: 0090ba6c 368 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ 1294: 005e14f4 264 FUNC GLOBAL DEFAULT 12 cpu_ppc_tb_init │ │ │ │ 1295: 00440268 108 FUNC GLOBAL DEFAULT 12 pci_allocate_irq │ │ │ │ 1296: 00d66768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_EVENT │ │ │ │ 1297: 00db0722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_HIGH_READW_DSTATE │ │ │ │ 1298: 002b5cf4 548 FUNC GLOBAL DEFAULT 12 vnc_framebuffer_update │ │ │ │ 1299: 00db0634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_AUX_DSTATE │ │ │ │ 1300: 00d791e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ 1301: 00db147e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_FRAME_DSTATE │ │ │ │ - 1302: 007f36e8 60 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ + 1302: 007f36b8 60 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ 1303: 00d774ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_EVENT │ │ │ │ 1304: 00d6a1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_DISCARD_EVENT │ │ │ │ - 1305: 0092f2e0 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ + 1305: 0092f2b0 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ 1306: 00db0684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_DSTATE │ │ │ │ 1307: 00cd3ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRINTN │ │ │ │ 1308: 004659bc 212 FUNC GLOBAL DEFAULT 12 scsi_req_unref │ │ │ │ 1309: 00c7d1d0 12 OBJECT GLOBAL DEFAULT 21 QAuthZListFormat_lookup │ │ │ │ 1310: 00db0644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_DSTATE │ │ │ │ - 1311: 00946710 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ + 1311: 009466e0 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ 1312: 00d66778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_UNREALIZE_EVENT │ │ │ │ 1313: 00d69c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SOURCES_EVENT │ │ │ │ - 1314: 006e5c18 348 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ + 1314: 006e5be8 348 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ 1315: 0039e7ec 64 FUNC GLOBAL DEFAULT 12 pic_reset_common │ │ │ │ 1316: 0029c9e8 304 FUNC GLOBAL DEFAULT 12 hmp_qom_list │ │ │ │ 1317: 00d64aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_INIT_ERR_EVENT │ │ │ │ 1318: 00db175c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_DSTATE │ │ │ │ 1319: 00d6b3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_INSTANCE_INIT_EVENT │ │ │ │ 1320: 00cd3bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRINTX │ │ │ │ 1321: 00c7d858 12 OBJECT GLOBAL DEFAULT 21 PCIELinkWidth_lookup │ │ │ │ @@ -1334,249 +1334,249 @@ │ │ │ │ 1330: 00db290a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_DSTATE │ │ │ │ 1331: 00cd339c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCTDP │ │ │ │ 1332: 002a1020 232 FUNC GLOBAL DEFAULT 12 dpy_gl_update │ │ │ │ 1333: 00db142a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_DSTATE │ │ │ │ 1334: 00db07b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_FAULT_DSTATE │ │ │ │ 1335: 004fd36c 84 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_cleanup │ │ │ │ 1336: 003cb358 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l5_hdr_offset │ │ │ │ - 1337: 007ebefc 1232 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ + 1337: 007ebecc 1232 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ 1338: 002ee0cc 172 FUNC GLOBAL DEFAULT 12 acpi_build_tables_init │ │ │ │ - 1339: 009ca064 192 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ - 1340: 008107f4 16 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ - 1341: 00902284 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ + 1339: 009ca034 192 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ + 1340: 008107c4 16 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ + 1341: 00902254 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ 1342: 00c7d9dc 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherMode_lookup │ │ │ │ 1343: 00dafd1f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_authz_c │ │ │ │ 1344: 00db1f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_DSTATE │ │ │ │ - 1345: 007947cc 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ + 1345: 0079479c 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ 1346: 006414b4 268 FUNC GLOBAL DEFAULT 12 helper_VDIVESD │ │ │ │ - 1347: 0071c50c 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ - 1348: 0096a124 244 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ + 1347: 0071c4dc 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ + 1348: 0096a0f4 244 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ 1349: 00db0204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_DSTATE │ │ │ │ 1350: 00d6bf10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_WRITE_EVENT │ │ │ │ 1351: 0029a7c8 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_new │ │ │ │ - 1352: 009979d0 252 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ + 1352: 009979a0 252 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ 1353: 00db1c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_FILL_DSTATE │ │ │ │ - 1354: 0078f560 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ - 1355: 00814858 116 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ + 1354: 0078f530 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ + 1355: 00814828 116 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ 1356: 0038eff0 728 FUNC GLOBAL DEFAULT 12 pci_ide_update_mode │ │ │ │ 1357: 0029c6e0 380 FUNC GLOBAL DEFAULT 12 trace_event_completion │ │ │ │ 1358: 00db1bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_DSTATE │ │ │ │ 1359: 00435438 428 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_file │ │ │ │ 1360: 00db28a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_DETECT_OPEN_MODE_DSTATE │ │ │ │ 1361: 006416a0 316 FUNC GLOBAL DEFAULT 12 helper_VDIVESQ │ │ │ │ - 1362: 008f9d94 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ + 1362: 008f9d64 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ 1363: 00db0286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_DREG_DSTATE │ │ │ │ - 1364: 0092126c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ + 1364: 0092123c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ 1365: 00db0aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_WRITE_DSTATE │ │ │ │ - 1366: 006d3334 1072 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ - 1367: 00903f1c 744 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ + 1366: 006d3304 1072 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ + 1367: 00903eec 744 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ 1368: 005cad74 76 FUNC GLOBAL DEFAULT 12 replay_add_input_sync_event │ │ │ │ - 1369: 0090fc40 244 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ + 1369: 0090fc10 244 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ 1370: 0056e788 64 FUNC GLOBAL DEFAULT 12 migration_is_running │ │ │ │ 1371: 00d72440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_BUILD_SENSE_EVENT │ │ │ │ 1372: 00d7405c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_EVENT │ │ │ │ 1373: 004a85d8 112 FUNC GLOBAL DEFAULT 12 sdhci_uninitfn │ │ │ │ - 1374: 0069e1fc 108 FUNC GLOBAL DEFAULT 12 spr_write_e500_l2csr0 │ │ │ │ - 1375: 0070e874 192 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ + 1374: 0069e1c8 108 FUNC GLOBAL DEFAULT 12 spr_write_e500_l2csr0 │ │ │ │ + 1375: 0070e844 192 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ 1376: 00391b60 24 FUNC GLOBAL DEFAULT 12 hid_has_events │ │ │ │ 1377: 00646b68 108 FUNC GLOBAL DEFAULT 12 helper_VSUBUQM │ │ │ │ 1378: 00d66f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MODE_READ_ARRAY_EVENT │ │ │ │ 1379: 00d7bdcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_SUBMIT_AIO_EVENT │ │ │ │ 1380: 00db1554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EXT_CSD_UPDATE_DSTATE │ │ │ │ 1381: 0056abac 208 FUNC GLOBAL DEFAULT 12 hmp_savevm │ │ │ │ - 1382: 008ed6e4 1184 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ + 1382: 008ed6b4 1184 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ 1383: 00d6bad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_EVENT │ │ │ │ 1384: 00d7baec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DUMP_MAPPING_EVENT │ │ │ │ 1385: 00d65304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_BEGIN_EVENT │ │ │ │ 1386: 00db0cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_WRITE_DSTATE │ │ │ │ 1387: 00db17a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_WRITE_DSTATE │ │ │ │ - 1388: 007e98cc 156 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ - 1389: 0093ca80 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ + 1388: 007e989c 156 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ + 1389: 0093ca50 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ 1390: 00d68254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_GET_EVENT │ │ │ │ - 1391: 00b86760 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ + 1391: 00b86730 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ 1392: 00d6c240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_READ_EVENT │ │ │ │ 1393: 00cb331c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg32 │ │ │ │ - 1394: 00780b58 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ + 1394: 00780b28 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ 1395: 005910c8 52 FUNC GLOBAL DEFAULT 12 migration_incoming_in_colo_state │ │ │ │ 1396: 00db2560 4 OBJECT GLOBAL DEFAULT 25 error_abort │ │ │ │ 1397: 004fbe38 220 FUNC GLOBAL DEFAULT 12 vfio_display_finalize │ │ │ │ - 1398: 0093c770 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ - 1399: 007a0f18 8 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ + 1398: 0093c740 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ + 1399: 007a0ee8 8 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ 1400: 00d66030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RCANCEL_EVENT │ │ │ │ 1401: 0064a170 16 FUNC GLOBAL DEFAULT 12 helper_store_pidr │ │ │ │ - 1402: 009beaa0 268 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ - 1403: 009b8818 264 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ + 1402: 009bea70 268 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ + 1403: 009b87e8 264 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ 1404: 00db1798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_USE_DSTATE │ │ │ │ 1405: 00d721c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_EVENT │ │ │ │ - 1406: 006ad75c 2276 FUNC GLOBAL DEFAULT 12 decimal128ToString │ │ │ │ + 1406: 006ad72c 2276 FUNC GLOBAL DEFAULT 12 decimal128ToString │ │ │ │ 1407: 00db16f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_MSOS_DSTATE │ │ │ │ 1408: 00db21ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_NUMA_NODE_DSTATE │ │ │ │ - 1409: 008dd43c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ + 1409: 008dd40c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ 1410: 002a3024 16 FUNC GLOBAL DEFAULT 12 cursor_get_mono_bpl │ │ │ │ - 1411: 0074fbcc 344 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ + 1411: 0074fb9c 344 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ 1412: 00db0704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_READREG_DSTATE │ │ │ │ 1413: 00d76138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_EVENT │ │ │ │ 1414: 0036f1d4 40 FUNC GLOBAL DEFAULT 12 vga_ioport_invalid │ │ │ │ - 1415: 00963184 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ + 1415: 00963154 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ 1416: 00d6f684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_EVENT │ │ │ │ 1417: 00db06ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_COMMAND_DSTATE │ │ │ │ 1418: 00db1892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_DSTATE │ │ │ │ 1419: 00db0be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_OVERSIZE_DSTATE │ │ │ │ 1420: 00db0b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_READ_DSTATE │ │ │ │ - 1421: 00946fa4 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ + 1421: 00946f74 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ 1422: 00db1822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_WRITE_DSTATE │ │ │ │ 1423: 006415c0 224 FUNC GLOBAL DEFAULT 12 helper_VDIVEUD │ │ │ │ 1424: 00d6b4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_RECEIVE_EVENT │ │ │ │ 1425: 00db1ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_DSTATE │ │ │ │ - 1426: 0077b6bc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ - 1427: 009aded0 92 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ + 1426: 0077b68c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ + 1427: 009adea0 92 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ 1428: 00db222a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ - 1429: 007acfc0 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ - 1430: 009870b8 16 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ + 1429: 007acf90 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ + 1430: 00987088 16 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ 1431: 00d63c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHDOG_EVENT │ │ │ │ 1432: 00cb17c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr32v │ │ │ │ 1433: 00db1ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_DSTATE │ │ │ │ - 1434: 007f58a4 120 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ + 1434: 007f5874 120 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ 1435: 00d67e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_WRITE_EVENT │ │ │ │ 1436: 005d2a6c 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_path_to_binary │ │ │ │ - 1437: 007a5fd8 768 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ + 1437: 007a5fa8 768 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ 1438: 0062a19c 76 FUNC GLOBAL DEFAULT 12 helper_efscmpeq │ │ │ │ 1439: 00db1e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADDRESS_SPACE_MAP_DSTATE │ │ │ │ 1440: 00db220a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_DSTATE │ │ │ │ 1441: 006417dc 236 FUNC GLOBAL DEFAULT 12 helper_VDIVEUQ │ │ │ │ 1442: 00d687e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_CYCLE_EVENT │ │ │ │ 1443: 00db0f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_DSTATE │ │ │ │ 1444: 00d65e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LINK_EVENT │ │ │ │ 1445: 00cb5188 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup64 │ │ │ │ 1446: 00db0bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DONE_DSTATE │ │ │ │ - 1447: 007b5760 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ + 1447: 007b5730 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ 1448: 00d6d448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DESC_EVENT │ │ │ │ 1449: 00db0130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_DSTATE │ │ │ │ - 1450: 00816b48 68 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ - 1451: 009cedb8 380 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ - 1452: 008ff1d8 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ + 1450: 00816b18 68 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ + 1451: 009ced88 380 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ + 1452: 008ff1a8 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ 1453: 00d76cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_EVENT │ │ │ │ 1454: 00db01de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_DOWN_READ_DSTATE │ │ │ │ 1455: 00db0680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_DSTATE │ │ │ │ - 1456: 009bb784 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ - 1457: 006afc70 280 FUNC GLOBAL DEFAULT 12 decimal64FromString │ │ │ │ - 1458: 00987bd4 152 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ - 1459: 0081ddc8 112 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ + 1456: 009bb754 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ + 1457: 006afc40 280 FUNC GLOBAL DEFAULT 12 decimal64FromString │ │ │ │ + 1458: 00987ba4 152 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ + 1459: 0081dd98 112 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ 1460: 00381cbc 100 FUNC GLOBAL DEFAULT 12 ide_bus_init │ │ │ │ 1461: 00cb9be0 12 OBJECT GLOBAL DEFAULT 24 passthrough_xattr_ops │ │ │ │ 1462: 00d74b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_EVENT │ │ │ │ 1463: 00d6653c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ - 1464: 0090a4e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ + 1464: 0090a4b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ 1465: 00d693a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_EVENT │ │ │ │ 1466: 0054b564 40 FUNC GLOBAL DEFAULT 12 qemu_get_vm_name │ │ │ │ 1467: 00537ad8 124 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_bql │ │ │ │ 1468: 00d6f2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_EVENT │ │ │ │ 1469: 00db1c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_DSTATE │ │ │ │ 1470: 00d685e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SETMODE_EVENT │ │ │ │ 1471: 004b756c 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_ifnum │ │ │ │ - 1472: 00930280 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ - 1473: 00950f60 456 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ + 1472: 00930250 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ + 1473: 00950f30 456 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ 1474: 00d73fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_STOP_EVENT │ │ │ │ 1475: 00d653a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 1476: 0094dde8 320 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ + 1476: 0094ddb8 320 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ 1477: 00d8d7a0 128 OBJECT GLOBAL DEFAULT 25 option_rom │ │ │ │ 1478: 00daff06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_RESUBMIT_SHORT_READ_DSTATE │ │ │ │ 1479: 00db0e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000_RECEIVER_OVERRUN_DSTATE │ │ │ │ - 1480: 0069f944 20 FUNC GLOBAL DEFAULT 12 decContextTestSavedStatus │ │ │ │ - 1481: 00740f94 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ + 1480: 0069f910 20 FUNC GLOBAL DEFAULT 12 decContextTestSavedStatus │ │ │ │ + 1481: 00740f64 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ 1482: 005a02a0 108 FUNC GLOBAL DEFAULT 12 hmp_cpu │ │ │ │ 1483: 00db1e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_SCANOUT_TEXTURE_DSTATE │ │ │ │ 1484: 00520860 224 FUNC GLOBAL DEFAULT 12 AUD_close_out │ │ │ │ 1485: 00db0d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_STOPPED_DSTATE │ │ │ │ 1486: 00450200 20 FUNC GLOBAL DEFAULT 12 pcie_doe_build_protocol │ │ │ │ 1487: 00cd651c 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_hdecr │ │ │ │ 1488: 00299d6c 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_uninstall │ │ │ │ - 1489: 008656c4 500 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ - 1490: 008fec24 192 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ + 1489: 00865694 500 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ + 1490: 008febf4 192 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ 1491: 00d70a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_IRQ_STATE_EVENT │ │ │ │ 1492: 00db0940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APM_IO_WRITE_DSTATE │ │ │ │ 1493: 0029a380 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_big_endian │ │ │ │ 1494: 005d0be0 220 FUNC GLOBAL DEFAULT 12 qmp_x_query_opcount │ │ │ │ 1495: 00c7d6bc 12 OBJECT GLOBAL DEFAULT 21 BlockdevOnError_lookup │ │ │ │ 1496: 00d76d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_EVENT │ │ │ │ 1497: 00d74a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_EVENT │ │ │ │ 1498: 00d6e418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 1499: 00934340 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ + 1499: 00934310 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ 1500: 00d7b174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 1501: 0081d794 104 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ + 1501: 0081d764 104 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ 1502: 005391fc 436 FUNC GLOBAL DEFAULT 12 cpu_get_clock │ │ │ │ - 1503: 0098c848 232 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ + 1503: 0098c818 232 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ 1504: 00d73a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_EVENT │ │ │ │ - 1505: 00802d1c 84 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ - 1506: 0073da3c 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data │ │ │ │ - 1507: 008eec04 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ + 1505: 00802cec 84 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ + 1506: 0073da0c 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data │ │ │ │ + 1507: 008eebd4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ 1508: 00db22d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_REPLAY_DSTATE │ │ │ │ - 1509: 0073ef5c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ + 1509: 0073ef2c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ 1510: 00db1fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_DISCONNECT_DSTATE │ │ │ │ 1511: 0053a5f0 32 FUNC GLOBAL DEFAULT 12 dirtylimit_in_service │ │ │ │ 1512: 00284f8c 248 FUNC GLOBAL DEFAULT 12 float32_to_uint64_scalbn │ │ │ │ 1513: 00cd1c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_4xx_tlbre_hi │ │ │ │ - 1514: 008df974 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ + 1514: 008df944 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ 1515: 00d63bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_EVENT │ │ │ │ 1516: 005cbdd4 344 FUNC GLOBAL DEFAULT 12 replay_char_read_all_load │ │ │ │ 1517: 00db1476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_DSTATE │ │ │ │ 1518: 00db184e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HCCA_READ_ERROR_DSTATE │ │ │ │ 1519: 00550c24 224 FUNC GLOBAL DEFAULT 12 qmp_query_tpm │ │ │ │ 1520: 00db21c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_DSTATE │ │ │ │ 1521: 00cb3298 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg64 │ │ │ │ 1522: 003cb2f8 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l4_hdr_offset │ │ │ │ - 1523: 008d6578 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ + 1523: 008d6548 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ 1524: 0032d3bc 4 FUNC GLOBAL DEFAULT 12 qmp_query_memory_devices │ │ │ │ 1525: 00302998 184 FUNC GLOBAL DEFAULT 12 hda_codec_find │ │ │ │ 1526: 005695fc 24 FUNC GLOBAL DEFAULT 12 global_state_get_runstate │ │ │ │ 1527: 00d714a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_EVENT │ │ │ │ 1528: 0062a14c 80 FUNC GLOBAL DEFAULT 12 helper_efscmpgt │ │ │ │ 1529: 00db230c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_YANK_DSTATE │ │ │ │ 1530: 00dafd4b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_c │ │ │ │ - 1531: 008e4544 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ - 1532: 00961558 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ + 1531: 008e4514 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ + 1532: 00961528 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ 1533: 002a119c 24 FUNC GLOBAL DEFAULT 12 graphic_console_set_hwops │ │ │ │ 1534: 00db12de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_DSTATE │ │ │ │ 1535: 00db00ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_REVENTS_DSTATE │ │ │ │ 1536: 00d6b960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_READ_BLOCKED_EVENT │ │ │ │ 1537: 00db2144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 1538: 005627e4 196 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_before_vm_start │ │ │ │ 1539: 00db2170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_PAUSE_DSTATE │ │ │ │ 1540: 00db1d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_END_DSTATE │ │ │ │ - 1541: 008c3d44 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ + 1541: 008c3d14 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ 1542: 00dafe38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_SIZE_DSTATE │ │ │ │ 1543: 0056e35c 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_shut │ │ │ │ 1544: 00d7077c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PCI_STUFF_EVENT │ │ │ │ 1545: 00db0dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_IMS_DSTATE │ │ │ │ 1546: 00d69c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_READ_EVENT │ │ │ │ 1547: 00d652b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_DETACH_EVENT │ │ │ │ 1548: 00db047c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_WRITE_DSTATE │ │ │ │ 1549: 00c6a688 52 OBJECT GLOBAL DEFAULT 21 sdhci_vmstate │ │ │ │ - 1550: 008f2f40 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ + 1550: 008f2f10 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ 1551: 00d6b800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_READ_REG_EVENT │ │ │ │ - 1552: 007963dc 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ - 1553: 00922bcc 360 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ + 1552: 007963ac 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ + 1553: 00922b9c 360 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ 1554: 00db1d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_DSTATE │ │ │ │ - 1555: 007dc26c 172 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ - 1556: 008a3964 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ + 1555: 007dc23c 172 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ + 1556: 008a3934 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ 1557: 00377b98 100 FUNC GLOBAL DEFAULT 12 smbus_receive_byte │ │ │ │ 1558: 0037a514 180 FUNC GLOBAL DEFAULT 12 smbus_eeprom_init_one │ │ │ │ - 1559: 007802ac 172 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ - 1560: 00976120 400 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ + 1559: 0078027c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ + 1560: 009760f0 400 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ 1561: 00d721e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_EVENT │ │ │ │ 1562: 00d69c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SET_EVENT │ │ │ │ - 1563: 0095ee98 244 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ + 1563: 0095ee68 244 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ 1564: 00db141c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_DSTATE │ │ │ │ - 1565: 0098027c 8 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ + 1565: 0098024c 8 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ 1566: 00d6a0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VINVALL_EVENT │ │ │ │ 1567: 00d67bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DISPLAY_MODE_EVENT │ │ │ │ 1568: 00284d88 264 FUNC GLOBAL DEFAULT 12 float32_to_uint16_scalbn │ │ │ │ 1569: 00628904 240 FUNC GLOBAL DEFAULT 12 helper_FRSQRTES │ │ │ │ 1570: 00431278 72 FUNC GLOBAL DEFAULT 12 nvme_ns_shutdown │ │ │ │ - 1571: 006cb408 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ + 1571: 006cb3d8 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ 1572: 00d64e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_EVENT │ │ │ │ 1573: 0029a680 208 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_vaddr │ │ │ │ 1574: 0028b740 8 FUNC GLOBAL DEFAULT 12 bfloat16_maximum_number │ │ │ │ 1575: 00d7596c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_EVENT │ │ │ │ 1576: 00db133c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SELECT_DSTATE │ │ │ │ 1577: 00d6e6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_WRITE_EVENT │ │ │ │ 1578: 0051c8a0 840 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_element │ │ │ │ @@ -1585,333 +1585,333 @@ │ │ │ │ 1581: 00db1dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_DSTATE │ │ │ │ 1582: 00db1dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_END_DSTATE │ │ │ │ 1583: 0044b150 388 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_init │ │ │ │ 1584: 00323960 112 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_attrs_debug │ │ │ │ 1585: 0028afec 16 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16_scalbn │ │ │ │ 1586: 00db1956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_DSTATE │ │ │ │ 1587: 00cd1be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_msr │ │ │ │ - 1588: 00981a80 552 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ + 1588: 00981a50 552 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ 1589: 0042c0d8 272 FUNC GLOBAL DEFAULT 12 nvme_bounce_mdata │ │ │ │ 1590: 00cc6fac 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMINDP │ │ │ │ 1591: 00db1792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_FETCH_TRB_DSTATE │ │ │ │ 1592: 00db21ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MEMSAVE_DSTATE │ │ │ │ 1593: 00d67f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_READ_EVENT │ │ │ │ 1594: 003c9904 4 FUNC GLOBAL DEFAULT 12 net_tx_pkt_dump │ │ │ │ 1595: 00d7470c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_EVENT │ │ │ │ 1596: 00d6e5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_READ_EVENT │ │ │ │ 1597: 00d69e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_EVENT │ │ │ │ 1598: 00294374 196 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64i │ │ │ │ 1599: 00db0a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_WRITE_DSTATE │ │ │ │ 1600: 00db2010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ - 1601: 0072adf0 48 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ + 1601: 0072adc0 48 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ 1602: 005385f4 52 FUNC GLOBAL DEFAULT 12 vm_start │ │ │ │ 1603: 00db0e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_RFCTL_DSTATE │ │ │ │ 1604: 00db0838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VTR_READ_DSTATE │ │ │ │ 1605: 00d79adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_CHANGE_EVENT │ │ │ │ 1606: 00db0b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_WRITEB_DSTATE │ │ │ │ - 1607: 0075aaf8 148 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ - 1608: 0090a654 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ + 1607: 0075aac8 148 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ + 1608: 0090a624 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ 1609: 00d7a694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 1610: 00294edc 204 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64v │ │ │ │ - 1611: 009746c8 276 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ - 1612: 009c5ec4 1412 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ + 1611: 00974698 276 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ + 1612: 009c5e94 1412 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ 1613: 00d7718c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_EVENT │ │ │ │ 1614: 00d70978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_WRITE_EVENT │ │ │ │ - 1615: 00952588 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ + 1615: 00952558 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ 1616: 003cca80 796 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l3_csum │ │ │ │ 1617: 00d69c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_WRITE_EVENT │ │ │ │ - 1618: 008f9328 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ + 1618: 008f92f8 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ 1619: 00644ae4 64 FUNC GLOBAL DEFAULT 12 helper_vslo │ │ │ │ 1620: 00db1f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 1621: 00db1964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_SKIP_DSTATE │ │ │ │ 1622: 00db1084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_BLOCK_STATUS_DSTATE │ │ │ │ - 1623: 0081ef04 216 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ + 1623: 0081eed4 216 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ 1624: 00d724b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_BEGIN_EVENT │ │ │ │ - 1625: 007b0478 300 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ + 1625: 007b0448 300 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ 1626: 00644930 108 FUNC GLOBAL DEFAULT 12 helper_vslv │ │ │ │ - 1627: 00996a24 152 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ + 1627: 009969f4 152 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ 1628: 00db0ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_READ_DSTATE │ │ │ │ 1629: 00539074 392 FUNC GLOBAL DEFAULT 12 cpu_get_clock_locked │ │ │ │ 1630: 00db1806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESET_DSTATE │ │ │ │ 1631: 00db20f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_REMOVE_DSTATE │ │ │ │ 1632: 00db118e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PREP_SYSTEMIO_WRITE_DSTATE │ │ │ │ 1633: 00d7075c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_NEW_TABLE_EVENT │ │ │ │ 1634: 00d7367c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_EVENT │ │ │ │ 1635: 00db1678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_SUCCESS_DSTATE │ │ │ │ - 1636: 0073c5a4 148 FUNC GLOBAL DEFAULT 12 cpu_ldsb_mmuidx_ra │ │ │ │ + 1636: 0073c574 148 FUNC GLOBAL DEFAULT 12 cpu_ldsb_mmuidx_ra │ │ │ │ 1637: 00cb23a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64i │ │ │ │ 1638: 00ccaf9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvudqp │ │ │ │ 1639: 0057718c 52 FUNC GLOBAL DEFAULT 12 multifd_send_data_alloc │ │ │ │ 1640: 0063e974 100 FUNC GLOBAL DEFAULT 12 helper_VSUBUWS │ │ │ │ 1641: 00282754 284 FUNC GLOBAL DEFAULT 12 float64_to_int16 │ │ │ │ 1642: 00cc3670 132 OBJECT GLOBAL DEFAULT 24 helper_info_VEXTDUWVLX │ │ │ │ 1643: 00d67b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_EVENT │ │ │ │ - 1644: 0071bb64 916 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty │ │ │ │ + 1644: 0071bb34 916 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty │ │ │ │ 1645: 00d6d5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_READ_EVENT │ │ │ │ 1646: 00db169c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_STALL_DSTATE │ │ │ │ 1647: 005db2c0 728 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbivax │ │ │ │ 1648: 00d71a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_EVENT │ │ │ │ 1649: 00db1d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_END_DSTATE │ │ │ │ 1650: 00d685b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_EVENT │ │ │ │ 1651: 00db0db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_DSTATE │ │ │ │ - 1652: 009521ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ + 1652: 0095217c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ 1653: 00db1b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_DSTATE │ │ │ │ 1654: 00cb1b64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64v │ │ │ │ 1655: 00d7781c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_END_EVENT │ │ │ │ 1656: 00d73a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_ACTION_EVENT │ │ │ │ 1657: 003a55bc 196 FUNC GLOBAL DEFAULT 12 isa_address_space │ │ │ │ - 1658: 00754cc4 320 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ + 1658: 00754c94 320 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ 1659: 00d76f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_EVENT │ │ │ │ 1660: 00db0800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_READ_DSTATE │ │ │ │ 1661: 00532834 648 FUNC GLOBAL DEFAULT 12 qmp_block_latency_histogram_set │ │ │ │ - 1662: 0094f948 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ + 1662: 0094f918 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ 1663: 00db0336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_RECEIVE_DSTATE │ │ │ │ 1664: 00db016a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_DSTATE │ │ │ │ 1665: 00db049e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_DSTATE │ │ │ │ - 1666: 0093a8c0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ + 1666: 0093a890 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ 1667: 0062bbd0 348 FUNC GLOBAL DEFAULT 12 helper_xsmulqp │ │ │ │ 1668: 00d72ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_EVENT │ │ │ │ - 1669: 009bd7e8 280 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ + 1669: 009bd7b8 280 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ 1670: 0028671c 252 FUNC GLOBAL DEFAULT 12 float32_to_uint16_round_to_zero │ │ │ │ 1671: 00d68534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_EVENT │ │ │ │ 1672: 00255698 64 FUNC GLOBAL DEFAULT 12 cpu_list_lock │ │ │ │ - 1673: 00969750 244 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ + 1673: 00969720 244 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ 1674: 00db0fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_DSTATE │ │ │ │ 1675: 00c66338 52 OBJECT GLOBAL DEFAULT 21 vmstate_pci_device │ │ │ │ - 1676: 00814e60 112 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ + 1676: 00814e30 112 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ 1677: 00d64420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_KICK_EVENT │ │ │ │ - 1678: 0090d400 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ + 1678: 0090d3d0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ 1679: 00db067e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_DSTATE │ │ │ │ 1680: 00db0744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_IRQ_REQUEST_DSTATE │ │ │ │ 1681: 00db11ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PIT_DSTATE │ │ │ │ 1682: 00d664fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_EVENT │ │ │ │ 1683: 00d7afe4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_trace_events_trace_events │ │ │ │ - 1684: 006ef978 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ + 1684: 006ef948 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ 1685: 00d7036c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_TB_ADJUST_EVENT │ │ │ │ 1686: 00db108e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_OUT_DSTATE │ │ │ │ - 1687: 008ad3c8 60 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ - 1688: 00777788 92 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ + 1687: 008ad398 60 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ + 1688: 00777758 92 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ 1689: 00cd60fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_booke_tsr │ │ │ │ 1690: 00db131e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_DSTATE │ │ │ │ 1691: 00db06b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_READ_DSTATE │ │ │ │ - 1692: 008c628c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ + 1692: 008c625c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ 1693: 00db00dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMU_BACKEND_SET_FD_DSTATE │ │ │ │ 1694: 00db05f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_DSTATE │ │ │ │ - 1695: 009277ec 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ + 1695: 009277bc 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ 1696: 00cd1cec 132 OBJECT GLOBAL DEFAULT 24 helper_info_4xx_tlbre_lo │ │ │ │ 1697: 00545ac0 24 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_notifier │ │ │ │ 1698: 00db1260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_CAS_CONTINUE_DSTATE │ │ │ │ 1699: 00d6a4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_READ_EVENT │ │ │ │ 1700: 00db0076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_DSTATE │ │ │ │ - 1701: 009305b0 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ + 1701: 00930580 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ 1702: 00db181e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_USBSTS_DSTATE │ │ │ │ 1703: 00d7a0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_USB_EVENT │ │ │ │ 1704: 00d6bd40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_WRITE_EVENT │ │ │ │ 1705: 00326960 176 FUNC GLOBAL DEFAULT 12 read_targphys │ │ │ │ - 1706: 009a05b0 328 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ - 1707: 0095094c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ + 1706: 009a0580 328 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ + 1707: 0095091c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ 1708: 00db0976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_WRITE_DSTATE │ │ │ │ - 1709: 0098e838 220 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ - 1710: 008d89b0 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ - 1711: 0092332c 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ - 1712: 007e5c44 296 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ + 1709: 0098e808 220 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ + 1710: 008d8980 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ + 1711: 009232fc 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ + 1712: 007e5c14 296 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ 1713: 00d784b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_DISCONNECT_EVENT │ │ │ │ 1714: 0032b7b0 8 FUNC GLOBAL DEFAULT 12 hmp_system_reset │ │ │ │ 1715: 00db0414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_INIT_DSTATE │ │ │ │ 1716: 00db0454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_READ_DSTATE │ │ │ │ 1717: 0043de2c 124 FUNC GLOBAL DEFAULT 12 pci_device_save │ │ │ │ 1718: 00289ac0 288 FUNC GLOBAL DEFAULT 12 uint16_to_float16_scalbn │ │ │ │ 1719: 003cc7f4 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_iovec │ │ │ │ 1720: 003221ec 8 FUNC GLOBAL DEFAULT 12 ptimer_get_limit │ │ │ │ - 1721: 007a05fc 168 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ + 1721: 007a05cc 168 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ 1722: 00db09b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_DSTATE │ │ │ │ 1723: 00d6e468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_EVENT │ │ │ │ 1724: 00db1e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_READ_DSTATE │ │ │ │ 1725: 00282870 268 FUNC GLOBAL DEFAULT 12 float64_to_int32 │ │ │ │ - 1726: 00939a68 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ - 1727: 00930978 112 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ + 1726: 00939a38 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ + 1727: 00930948 112 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ 1728: 00db1240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_PCI_STUFF_DSTATE │ │ │ │ 1729: 00d65f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CLUNK_EVENT │ │ │ │ 1730: 00db1fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_INVAL_DSTATE │ │ │ │ 1731: 002e96a4 244 FUNC GLOBAL DEFAULT 12 aml_scope │ │ │ │ 1732: 00d63938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_EVENT │ │ │ │ 1733: 00d6abd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_GET_APIC_BASE_EVENT │ │ │ │ - 1734: 008c6230 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ - 1735: 007ad704 92 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ + 1734: 008c6200 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ + 1735: 007ad6d4 92 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ 1736: 00db1d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_TOP_DSTATE │ │ │ │ 1737: 005d8cf0 556 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ 1738: 004b346c 152 FUNC GLOBAL DEFAULT 12 usb_device_flush_ep_queue │ │ │ │ 1739: 00db05fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_RECV_DSTATE │ │ │ │ 1740: 00db08f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CHECK_INTERRUPTS_DSTATE │ │ │ │ 1741: 00d71750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_EVENT │ │ │ │ - 1742: 0088c798 692 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ + 1742: 0088c768 692 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ 1743: 002a8c3c 172 FUNC GLOBAL DEFAULT 12 qemu_pixman_to_drm_format │ │ │ │ 1744: 00bc61e4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_host_devaddr │ │ │ │ 1745: 0062a104 72 FUNC GLOBAL DEFAULT 12 helper_efscmplt │ │ │ │ 1746: 00db1b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_LOAD_DSTATE │ │ │ │ 1747: 00db084c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_READ_DSTATE │ │ │ │ 1748: 00d69230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_ERROR_EVENT │ │ │ │ - 1749: 009bb49c 428 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ - 1750: 0084f2b4 2680 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ - 1751: 0094c058 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ + 1749: 009bb46c 428 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ + 1750: 0084f284 2680 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ + 1751: 0094c028 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ 1752: 00526d2c 116 FUNC GLOBAL DEFAULT 12 st_rate_start │ │ │ │ 1753: 00db1ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_DSTATE │ │ │ │ 1754: 00db19b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_DSTATE │ │ │ │ 1755: 00c78f78 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_array │ │ │ │ - 1756: 00807c74 200 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ + 1756: 00807c44 200 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ 1757: 005c8278 164 FUNC GLOBAL DEFAULT 12 replay_account_executed_instructions │ │ │ │ - 1758: 00755afc 204 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ - 1759: 009655e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ - 1760: 00903578 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ + 1758: 00755acc 204 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ + 1759: 009655b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ + 1760: 00903548 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ 1761: 00d7a9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLOSEFD_EVENT │ │ │ │ 1762: 00d6b4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_AUXMODE_EVENT │ │ │ │ 1763: 00d6e6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_WRITE_EVENT │ │ │ │ 1764: 00d7730c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_FILE_ERR_EVENT │ │ │ │ - 1765: 009d4488 248 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ - 1766: 0070faf0 152 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ + 1765: 009d4458 248 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ + 1766: 0070fac0 152 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ 1767: 00d68a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_EVENT │ │ │ │ - 1768: 009bbc4c 160 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ - 1769: 008c908c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ + 1768: 009bbc1c 160 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ + 1769: 008c905c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ 1770: 0025574c 24 FUNC GLOBAL DEFAULT 12 cpu_list_generation_id_get │ │ │ │ 1771: 00db1992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_DSTATE │ │ │ │ 1772: 00cd4bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCFFIXQ │ │ │ │ 1773: 006459fc 464 FUNC GLOBAL DEFAULT 12 helper_XXEVAL │ │ │ │ 1774: 00520940 1244 FUNC GLOBAL DEFAULT 12 AUD_open_out │ │ │ │ - 1775: 00910e0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ + 1775: 00910ddc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ 1776: 0027f234 332 FUNC GLOBAL DEFAULT 12 bfloat16_to_float32 │ │ │ │ 1777: 00db034e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_DSTATE │ │ │ │ - 1778: 008f310c 432 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ - 1779: 007f4268 880 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ + 1778: 008f30dc 432 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ + 1779: 007f4238 880 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ 1780: 0040375c 264 FUNC GLOBAL DEFAULT 12 desc_ring_set_size │ │ │ │ 1781: 00db22c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_DSTATE │ │ │ │ 1782: 00d6b9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_AP_EVENT │ │ │ │ - 1783: 0093f72c 840 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ + 1783: 0093f6fc 840 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ 1784: 00298adc 172 FUNC GLOBAL DEFAULT 12 helper_gvec_umax16 │ │ │ │ 1785: 00d7767c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_QUEUE_PAGES_EVENT │ │ │ │ - 1786: 00790a68 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ + 1786: 00790a38 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ 1787: 00d703ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_XSCOM_CTRL_WRITE_EVENT │ │ │ │ 1788: 00d667b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_FEATURES_EVENT │ │ │ │ 1789: 00db1060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_IND_DSTATE │ │ │ │ 1790: 005ad6a8 352 FUNC GLOBAL DEFAULT 12 qemu_new_nic │ │ │ │ 1791: 00334400 604 FUNC GLOBAL DEFAULT 12 query_numa_node_mem │ │ │ │ 1792: 00d74ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_EVENT │ │ │ │ 1793: 002f25c0 140 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_update │ │ │ │ 1794: 00d6dfe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESCR_EVENT │ │ │ │ - 1795: 00915760 28 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ + 1795: 00915730 28 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ 1796: 00d7c5b4 4 OBJECT GLOBAL DEFAULT 25 acpi_tables_len │ │ │ │ 1797: 004b745c 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_type │ │ │ │ 1798: 0046632c 1008 FUNC GLOBAL DEFAULT 12 scsi_req_data │ │ │ │ 1799: 003a52d0 160 FUNC GLOBAL DEFAULT 12 isa_create_simple │ │ │ │ 1800: 00dafe3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_READ_CB_DSTATE │ │ │ │ 1801: 002a148c 132 FUNC GLOBAL DEFAULT 12 qemu_console_get_cursor │ │ │ │ - 1802: 006cb428 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ + 1802: 006cb3f8 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ 1803: 00d70a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_READ_EVENT │ │ │ │ 1804: 00db18a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_DSTATE │ │ │ │ 1805: 00d6acac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_SUPERIO_WRITE_EVENT │ │ │ │ 1806: 00d73d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ASYNC_EVENT │ │ │ │ 1807: 002f2a70 24 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_reset │ │ │ │ - 1808: 008e5760 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ + 1808: 008e5730 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ 1809: 00d6b970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_UPDATE_IRQ_EVENT │ │ │ │ 1810: 00d72bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_EVENT │ │ │ │ 1811: 00db14cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_DSTATE │ │ │ │ 1812: 00c849e8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_devfn │ │ │ │ 1813: 00450de4 204 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_plug_cb │ │ │ │ 1814: 006469d4 152 FUNC GLOBAL DEFAULT 12 helper_VADDCUQ │ │ │ │ 1815: 0027eac4 364 FUNC GLOBAL DEFAULT 12 float16_to_float32 │ │ │ │ 1816: 00db1450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CMP_RING_PUT_DSTATE │ │ │ │ 1817: 00d637c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_COMPLETE_EVENT │ │ │ │ - 1818: 00967008 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ + 1818: 00966fd8 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ 1819: 00643044 272 FUNC GLOBAL DEFAULT 12 helper_vpkpx │ │ │ │ 1820: 00d68f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_RES_EVENT │ │ │ │ 1821: 00377418 4 FUNC GLOBAL DEFAULT 12 i2c_slave_realize_and_unref │ │ │ │ - 1822: 008fb0d8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ - 1823: 0074dd74 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ + 1822: 008fb0a8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ + 1823: 0074dd44 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ 1824: 005ae0ac 140 FUNC GLOBAL DEFAULT 12 qemu_receive_packet │ │ │ │ 1825: 00d64100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_TIMER_CB_EVENT │ │ │ │ - 1826: 00737c94 20 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ + 1826: 00737c64 20 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ 1827: 00628268 176 FUNC GLOBAL DEFAULT 12 helper_FMSUBS │ │ │ │ 1828: 00cca3c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsresp │ │ │ │ 1829: 00d66908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_RD_EVENT │ │ │ │ 1830: 004b2d90 240 FUNC GLOBAL DEFAULT 12 usb_bus_new │ │ │ │ - 1831: 0081f2d4 372 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ + 1831: 0081f2a4 372 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ 1832: 00d646f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_PART_EVENT │ │ │ │ 1833: 003a5080 384 FUNC GLOBAL DEFAULT 12 isa_register_portio_list │ │ │ │ 1834: 00db1d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_POSTCOPY_LOOP_DSTATE │ │ │ │ 1835: 00299d74 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_reset │ │ │ │ - 1836: 00949fd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ - 1837: 00942e18 324 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ - 1838: 007f4c30 8 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ - 1839: 007ef3f0 424 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ + 1836: 00949fa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ + 1837: 00942de8 324 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ + 1838: 007f4c00 8 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ + 1839: 007ef3c0 424 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ 1840: 00db1e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_DSTATE │ │ │ │ 1841: 002b2120 204 FUNC GLOBAL DEFAULT 12 udmabuf_fd │ │ │ │ 1842: 00d7590c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_EVENT │ │ │ │ 1843: 00cb4c60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub16 │ │ │ │ 1844: 00d6abc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_LOCAL_DELIVER_EVENT │ │ │ │ - 1845: 009cf02c 248 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ + 1845: 009ceffc 248 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ 1846: 00cc0f40 132 OBJECT GLOBAL DEFAULT 24 helper_info_FDIVS │ │ │ │ 1847: 00db0a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_DISABLE_DSTATE │ │ │ │ 1848: 00255764 356 FUNC GLOBAL DEFAULT 12 cpu_list_add │ │ │ │ 1849: 00db1d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_END_DSTATE │ │ │ │ - 1850: 008b857c 144 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ + 1850: 008b854c 144 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ 1851: 00db2224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_DSTATE │ │ │ │ 1852: 00544750 208 FUNC GLOBAL DEFAULT 12 qmp_set_action │ │ │ │ 1853: 00db0b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_CMD_SET_ADB_AUTOPOLL_DSTATE │ │ │ │ 1854: 00d6dc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_EVENT │ │ │ │ 1855: 00db1f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_DSTATE │ │ │ │ 1856: 00d6ee14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_EVENT │ │ │ │ 1857: 00cd36b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_DDIV │ │ │ │ - 1858: 00b86688 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ - 1859: 00814ed0 236 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ + 1858: 00b86658 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ + 1859: 00814ea0 236 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ 1860: 00d6a1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPTI_EVENT │ │ │ │ 1861: 00db2388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 1862: 00d7948c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ - 1863: 00980420 56 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ + 1863: 009803f0 56 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ 1864: 00cc15f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMUL │ │ │ │ 1865: 00d72624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_DATA_ENGINE_IDLE_EVENT │ │ │ │ 1866: 00db03aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_FIFO_DSTATE │ │ │ │ 1867: 00d798ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 1868: 00299668 328 FUNC GLOBAL DEFAULT 12 plugin_reset_uninstall │ │ │ │ - 1869: 00788d50 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ - 1870: 0072a2ac 1636 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ + 1869: 00788d20 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ + 1870: 0072a27c 1636 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ 1871: 00db1c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_DSTATE │ │ │ │ 1872: 00db0d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PRE_SAVE_DSTATE │ │ │ │ 1873: 00298b88 176 FUNC GLOBAL DEFAULT 12 helper_gvec_umax32 │ │ │ │ 1874: 0028297c 264 FUNC GLOBAL DEFAULT 12 float64_to_int64 │ │ │ │ 1875: 0063227c 436 FUNC GLOBAL DEFAULT 12 helper_XVCMPNESP │ │ │ │ 1876: 00db010a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_DSTATE │ │ │ │ 1877: 00db0c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LAST_DSTATE │ │ │ │ - 1878: 00930498 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ - 1879: 00996f78 8 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ + 1878: 00930468 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ + 1879: 00996f48 8 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ 1880: 00db08a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ENABLE_DSTATE │ │ │ │ 1881: 00d7a704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ - 1882: 008d6474 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ + 1882: 008d6444 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ 1883: 00d65464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_EVENT │ │ │ │ - 1884: 007e0e50 256 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ + 1884: 007e0e20 256 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ 1885: 00db183c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PROCESS_LISTS_DSTATE │ │ │ │ 1886: 00db14ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_INVALID_DSTATE │ │ │ │ - 1887: 008c8004 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ - 1888: 008e18e0 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ + 1887: 008c7fd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ + 1888: 008e18b0 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ 1889: 00d691c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_EVENT │ │ │ │ - 1890: 0077ac70 268 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ - 1891: 00921a6c 228 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ + 1890: 0077ac40 268 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ + 1891: 00921a3c 228 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ 1892: 00db1f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_DSTATE │ │ │ │ 1893: 00d727f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_NORMAL_COMMAND_EVENT │ │ │ │ 1894: 00db0bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_TX_DESC_OWNER_DSTATE │ │ │ │ - 1895: 008cddb4 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ + 1895: 008cdd84 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ 1896: 00645d20 68 FUNC GLOBAL DEFAULT 12 helper_vsro │ │ │ │ 1897: 00db071c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_WRITEB_DSTATE │ │ │ │ - 1898: 009d2f94 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ + 1898: 009d2f64 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ 1899: 00d71400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_EVENT │ │ │ │ 1900: 00dafd6e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_virtio_c │ │ │ │ 1901: 00db1aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_VQ_GET_ADDR_DSTATE │ │ │ │ 1902: 00db1cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_DSTATE │ │ │ │ 1903: 00c7e430 12 OBJECT GLOBAL DEFAULT 21 ActionCompletionMode_lookup │ │ │ │ 1904: 00d6a164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVI_EVENT │ │ │ │ 1905: 0064499c 100 FUNC GLOBAL DEFAULT 12 helper_vsrv │ │ │ │ - 1906: 009bb170 40 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ + 1906: 009bb140 40 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ 1907: 00db2030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 1908: 005ba548 140 FUNC GLOBAL DEFAULT 12 packet_new │ │ │ │ 1909: 0057c450 36 FUNC GLOBAL DEFAULT 12 migrate_rdma │ │ │ │ 1910: 00d68f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_PMP_EVENT │ │ │ │ 1911: 00db156e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCKLEN_DSTATE │ │ │ │ 1912: 00db1028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_REQ_COMPLETION_DSTATE │ │ │ │ 1913: 00ccc0a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpgtfp │ │ │ │ @@ -1922,878 +1922,878 @@ │ │ │ │ 1918: 00db223c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_DSTATE │ │ │ │ 1919: 00db19c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ATTACH_DEVICE_DSTATE │ │ │ │ 1920: 00db1d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_DSTATE │ │ │ │ 1921: 00d6ad8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_PARALLEL_EVENT │ │ │ │ 1922: 00db09da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_WRITE_DSTATE │ │ │ │ 1923: 00d74f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DEVICE_EVENT │ │ │ │ 1924: 00d75344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ - 1925: 007921cc 1140 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ - 1926: 008c2f7c 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ + 1925: 0079219c 1140 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ + 1926: 008c2f4c 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ 1927: 00d6a864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_CLEAR_IRQ_EVENT │ │ │ │ 1928: 00cb4bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub32 │ │ │ │ 1929: 00d7b61c 124 OBJECT GLOBAL DEFAULT 24 qapi_trace_events │ │ │ │ - 1930: 00744350 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ + 1930: 00744320 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ 1931: 00d6c47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_ERROR_EVENT │ │ │ │ 1932: 00d7692c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_FIND_FD_EVENT │ │ │ │ 1933: 00db073c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_REALIZE_DSTATE │ │ │ │ 1934: 00db1ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_UI_INFO_DSTATE │ │ │ │ - 1935: 007459e0 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ - 1936: 007e5318 24 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ + 1935: 007459b0 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ + 1936: 007e52e8 24 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ 1937: 00dafd46 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_job_c │ │ │ │ 1938: 0062c3b8 428 FUNC GLOBAL DEFAULT 12 helper_xsdivqp │ │ │ │ 1939: 00dafdac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_DSTATE │ │ │ │ 1940: 005f27e0 128 FUNC GLOBAL DEFAULT 12 booke206_set_tlb │ │ │ │ 1941: 00db0372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_INTCLR_DSTATE │ │ │ │ 1942: 00d6f754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_EVENT │ │ │ │ - 1943: 00751d94 92 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ - 1944: 00792640 820 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ + 1943: 00751d64 92 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ + 1944: 00792610 820 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ 1945: 00dafdd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_DSTATE │ │ │ │ 1946: 00d71620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESELECT_EVENT │ │ │ │ - 1947: 0073f8c0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ + 1947: 0073f890 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ 1948: 00481ab8 96 FUNC GLOBAL DEFAULT 12 lsi53c8xx_handle_legacy_cmdline │ │ │ │ - 1949: 0075802c 320 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ - 1950: 0069d014 92 FUNC GLOBAL DEFAULT 12 spr_read_ibat │ │ │ │ - 1951: 008e317c 568 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ + 1949: 00757ffc 320 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ + 1950: 0069cfe0 92 FUNC GLOBAL DEFAULT 12 spr_read_ibat │ │ │ │ + 1951: 008e314c 568 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ 1952: 00d7a714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 1953: 00db06fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_DSTATE │ │ │ │ - 1954: 009d16fc 624 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ + 1954: 009d16cc 624 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ 1955: 00db10d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MSIX_DSTATE │ │ │ │ 1956: 00d65968 120 OBJECT GLOBAL DEFAULT 24 backends_tpm_trace_events │ │ │ │ - 1957: 00937d10 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ - 1958: 009632f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ + 1957: 00937ce0 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ + 1958: 009632c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ 1959: 00d79044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_PUT_VPA_EVENT │ │ │ │ 1960: 00db15e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_DSTATE │ │ │ │ 1961: 003aa51c 12 FUNC GLOBAL DEFAULT 12 get_plugged_memory_size │ │ │ │ 1962: 00cd5c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_sdr1 │ │ │ │ 1963: 0027ec30 368 FUNC GLOBAL DEFAULT 12 float16_to_float64 │ │ │ │ 1964: 00db1f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_UPDATE_DSTATE │ │ │ │ 1965: 00cc3568 132 OBJECT GLOBAL DEFAULT 24 helper_info_VEXTDUBVLX │ │ │ │ - 1966: 00865a78 552 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ - 1967: 00792d14 1108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ + 1966: 00865a48 552 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ + 1967: 00792ce4 1108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ 1968: 00d74d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_REGISTER_EVENT │ │ │ │ 1969: 00d7069c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_CONFIGURED_EVENT │ │ │ │ 1970: 0063f48c 324 FUNC GLOBAL DEFAULT 12 helper_vctsxs │ │ │ │ 1971: 00dafd55 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_net_c │ │ │ │ 1972: 00db19f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_FIXUP_DSTATE │ │ │ │ 1973: 00d7bc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_FREE_EVENT │ │ │ │ - 1974: 0081d9b8 120 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ - 1975: 009b1e2c 44 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ + 1974: 0081d988 120 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ + 1975: 009b1dfc 44 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ 1976: 00db1718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_READ_DSTATE │ │ │ │ 1977: 00d7a544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_EVENT │ │ │ │ 1978: 00c7e504 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendServiceType_lookup │ │ │ │ 1979: 00d747ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_FAULT_EVENT │ │ │ │ 1980: 004fc82c 188 FUNC GLOBAL DEFAULT 12 virtio_bus_grab_ioeventfd │ │ │ │ 1981: 00d7380c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESPONSE_EVENT │ │ │ │ 1982: 00d7042c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_ADU_XSCOM_WRITE_EVENT │ │ │ │ - 1983: 0085a2a0 4780 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ - 1984: 0086d4c8 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ + 1983: 0085a270 4780 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ + 1984: 0086d498 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ 1985: 00db1688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_DSTATE │ │ │ │ - 1986: 00731614 2500 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ + 1986: 007315e4 2500 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ 1987: 005d2a80 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_end_code │ │ │ │ - 1988: 008d64e4 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ - 1989: 00811a50 156 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ + 1988: 008d64b4 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ + 1989: 00811a20 156 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ 1990: 005c70d0 56 FUNC GLOBAL DEFAULT 12 can_bus_insert_client │ │ │ │ - 1991: 009a7380 452 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ - 1992: 008caaf4 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ + 1991: 009a7350 452 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ + 1992: 008caac4 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ 1993: 00377e7c 240 FUNC GLOBAL DEFAULT 12 smbus_read_block │ │ │ │ - 1994: 009a71e8 208 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ + 1994: 009a71b8 208 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ 1995: 00d6a8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_READ_EVENT │ │ │ │ 1996: 00db2020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 1997: 00391d50 704 FUNC GLOBAL DEFAULT 12 hid_pointer_poll │ │ │ │ - 1998: 00810634 112 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ + 1998: 00810604 112 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ 1999: 00cd4d64 132 OBJECT GLOBAL DEFAULT 24 helper_info_DXEXQ │ │ │ │ 2000: 00db2208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_DSTATE │ │ │ │ 2001: 00db0694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_WRITE_DSTATE │ │ │ │ 2002: 00db07a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_DSTATE │ │ │ │ 2003: 00298c38 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umax64 │ │ │ │ - 2004: 00744148 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ - 2005: 0070cc38 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ + 2004: 00744118 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ + 2005: 0070cc08 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ 2006: 005880e8 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_listen │ │ │ │ 2007: 00cc02e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOSB │ │ │ │ - 2008: 00759090 328 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ + 2008: 00759060 328 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ 2009: 00db1620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_DSTATE │ │ │ │ - 2010: 00793590 964 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ + 2010: 00793560 964 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ 2011: 002f3004 20 FUNC GLOBAL DEFAULT 12 acpi_send_gpe_event │ │ │ │ 2012: 00db0e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_DSTATE │ │ │ │ 2013: 00d64280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_EVENT │ │ │ │ 2014: 0044d2a4 264 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_push_attention_button │ │ │ │ 2015: 00d77f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STOP_FLUSH_ALL_EVENT │ │ │ │ 2016: 00d64710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_REQ_EVENT │ │ │ │ 2017: 00db1270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_SEND_DSTATE │ │ │ │ 2018: 00cc2e30 132 OBJECT GLOBAL DEFAULT 24 helper_info_tosingle │ │ │ │ 2019: 002a1890 16 FUNC GLOBAL DEFAULT 12 qemu_console_get_index │ │ │ │ 2020: 003c8c34 60 FUNC GLOBAL DEFAULT 12 net_tx_pkt_uninit │ │ │ │ 2021: 00d6da48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_EVENT │ │ │ │ 2022: 00db2386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 2023: 00cc0364 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOSH │ │ │ │ 2024: 00d688c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_EVENT │ │ │ │ - 2025: 0073d230 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data_ra │ │ │ │ - 2026: 0071bfc0 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ + 2025: 0073d200 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data_ra │ │ │ │ + 2026: 0071bf90 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ 2027: 0038420c 84 FUNC GLOBAL DEFAULT 12 ide_abort_command │ │ │ │ 2028: 00ccc1a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpgefp │ │ │ │ 2029: 00c71d5c 176 OBJECT GLOBAL DEFAULT 21 monitor_defs │ │ │ │ - 2030: 00757a14 372 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ + 2030: 007579e4 372 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ 2031: 00d7947c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 2032: 00db1a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_DSTATE │ │ │ │ 2033: 00db1a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_SEND_RESPONSE_DSTATE │ │ │ │ 2034: 00d69310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_RESET_EVENT │ │ │ │ 2035: 002a2fd8 24 FUNC GLOBAL DEFAULT 12 cursor_ref │ │ │ │ - 2036: 0077eef4 300 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ - 2037: 0095e3f4 364 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ - 2038: 00813a28 212 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ + 2036: 0077eec4 300 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ + 2037: 0095e3c4 364 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ + 2038: 008139f8 212 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ 2039: 00db1216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_REALIZE_COMPLETE_DSTATE │ │ │ │ - 2040: 009c1c1c 516 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ - 2041: 00812cd4 152 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ + 2040: 009c1bec 516 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ + 2041: 00812ca4 152 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ 2042: 00d74b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_EVENT │ │ │ │ - 2043: 0095c028 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ - 2044: 00997370 108 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ + 2043: 0095bff8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ + 2044: 00997340 108 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ 2045: 0062f128 356 FUNC GLOBAL DEFAULT 12 helper_XSMADDQPO │ │ │ │ 2046: 00d7775c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_PUT_FD_EVENT │ │ │ │ 2047: 00db1fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QDEV_UPDATE_PARENT_BUS_DSTATE │ │ │ │ 2048: 00cc03e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOSW │ │ │ │ - 2049: 00925750 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ + 2049: 00925720 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ 2050: 00d66be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_CHIP_ERASE_EVENT │ │ │ │ 2051: 0044b3d8 12 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_exit │ │ │ │ - 2052: 009af31c 356 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ - 2053: 00824158 24 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ + 2052: 009af2ec 356 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ + 2053: 00824128 24 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ 2054: 00db1f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_DSTATE │ │ │ │ - 2055: 00957b60 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ + 2055: 00957b30 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ 2056: 002a0a48 232 FUNC GLOBAL DEFAULT 12 dpy_cursor_define │ │ │ │ 2057: 00db212e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 2058: 00d7791c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_SYNC_EVENT │ │ │ │ - 2059: 007acbfc 164 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ + 2059: 007acbcc 164 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ 2060: 002be33c 336 FUNC GLOBAL DEFAULT 12 vnc_update_freq │ │ │ │ 2061: 00d7c560 4 OBJECT GLOBAL DEFAULT 25 using_spice │ │ │ │ 2062: 00d663dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJECT_SLOT_EVENT │ │ │ │ 2063: 00d677a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_READ_EVENT │ │ │ │ 2064: 00db10d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_PIN_DSTATE │ │ │ │ 2065: 00db0654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_DSTATE │ │ │ │ 2066: 00db0ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_DSTATE │ │ │ │ - 2067: 008211d8 96 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ + 2067: 008211a8 96 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ 2068: 00d6e138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_EVENT │ │ │ │ 2069: 00db28c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCK_DSTATE │ │ │ │ 2070: 00db05b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_WRITE_DSTATE │ │ │ │ - 2071: 009b3ab0 804 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ + 2071: 009b3a80 804 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ 2072: 00d5dcc0 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain │ │ │ │ 2073: 00d6a804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SELECT_EVENT │ │ │ │ 2074: 00d71300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_RESP_EVENT │ │ │ │ 2075: 00cb4b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub64 │ │ │ │ 2076: 002a1284 272 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device │ │ │ │ - 2077: 0090f870 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ - 2078: 009b5dc0 524 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ - 2079: 00773d60 232 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ - 2080: 007f3744 60 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ + 2077: 0090f840 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ + 2078: 009b5d90 524 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ + 2079: 00773d30 232 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ + 2080: 007f3714 60 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ 2081: 00292ea8 164 FUNC GLOBAL DEFAULT 12 helper_gvec_abs16 │ │ │ │ - 2082: 00744f4c 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ + 2082: 00744f1c 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ 2083: 00db223a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_DSTATE │ │ │ │ 2084: 00c84a88 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_multifd_compression │ │ │ │ 2085: 00db0eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_DSTATE │ │ │ │ 2086: 00d734ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_START_EVENT │ │ │ │ 2087: 00cd2f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msgclr │ │ │ │ 2088: 00338bb4 24 FUNC GLOBAL DEFAULT 12 sysbus_has_mmio │ │ │ │ 2089: 00db16d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_SEND_STATUS_DSTATE │ │ │ │ 2090: 00642798 276 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVDM_be_exp │ │ │ │ 2091: 00dafd50 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_migration_c │ │ │ │ 2092: 004459ac 460 FUNC GLOBAL DEFAULT 12 pci_data_write │ │ │ │ 2093: 002ed958 308 FUNC GLOBAL DEFAULT 12 aml_acquire │ │ │ │ - 2094: 0090934c 1100 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ - 2095: 008dafc8 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ + 2094: 0090931c 1100 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ + 2095: 008daf98 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ 2096: 00db1aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_READ_DSTATE │ │ │ │ 2097: 00d6e158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_CHANGED_EVENT │ │ │ │ - 2098: 008fb678 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ + 2098: 008fb648 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ 2099: 002e52c4 292 FUNC GLOBAL DEFAULT 12 v9fs_co_lstat │ │ │ │ 2100: 00db0628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_PMP_DSTATE │ │ │ │ 2101: 00db0e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_DSTATE │ │ │ │ 2102: 00cc0154 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOUB │ │ │ │ 2103: 005631a4 340 FUNC GLOBAL DEFAULT 12 migration_channel_read_peek │ │ │ │ 2104: 002eb7a8 152 FUNC GLOBAL DEFAULT 12 aml_lgreater │ │ │ │ 2105: 00db0430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_WRITE_DSTATE │ │ │ │ 2106: 0056ebb8 528 FUNC GLOBAL DEFAULT 12 migrate_set_state │ │ │ │ 2107: 00c7dd54 12 OBJECT GLOBAL DEFAULT 21 S390CpuState_lookup │ │ │ │ 2108: 00db023a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_DSTATE │ │ │ │ 2109: 00cc01d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOUH │ │ │ │ - 2110: 00922f9c 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ + 2110: 00922f6c 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ 2111: 00d73efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSI_EVENT │ │ │ │ 2112: 00d8e624 4 OBJECT GLOBAL DEFAULT 25 multifd_recv_state │ │ │ │ 2113: 002e595c 232 FUNC GLOBAL DEFAULT 12 v9fs_co_close │ │ │ │ 2114: 00db058c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPFALLTHROUGH_DSTATE │ │ │ │ 2115: 00daffc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_DSTATE │ │ │ │ 2116: 0032b2d0 792 FUNC GLOBAL DEFAULT 12 hmp_info_memdev │ │ │ │ 2117: 00d64d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_EVENT │ │ │ │ 2118: 00db291a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REENTRANT_AIO_DSTATE │ │ │ │ 2119: 00db2084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_DSTATE │ │ │ │ - 2120: 008d6880 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ + 2120: 008d6850 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ 2121: 00db0cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_READ_DSTATE │ │ │ │ 2122: 00c7d684 12 OBJECT GLOBAL DEFAULT 21 BitmapSyncMode_lookup │ │ │ │ 2123: 00db28c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_DSTATE │ │ │ │ - 2124: 00753ccc 36 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ + 2124: 00753c9c 36 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ 2125: 00dafe78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_IOV_DSTATE │ │ │ │ 2126: 00db22d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_REPLAY_DSTATE │ │ │ │ - 2127: 008c7fa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ + 2127: 008c7f78 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ 2128: 00db0bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_WRITE_DSTATE │ │ │ │ - 2129: 00993a8c 144 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ - 2130: 00b0c060 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ + 2129: 00993a5c 144 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ + 2130: 00b0c030 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ 2131: 00db28bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DUMP_MAPPING_DSTATE │ │ │ │ 2132: 00377b38 16 FUNC GLOBAL DEFAULT 12 smbus_vmstate_needed │ │ │ │ 2133: 0062a6fc 84 FUNC GLOBAL DEFAULT 12 helper_efdctuidz │ │ │ │ 2134: 00db063a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_DSTATE │ │ │ │ 2135: 00d797ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 2136: 00cc025c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOUW │ │ │ │ - 2137: 008c068c 92 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ - 2138: 0096bb54 332 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ - 2139: 0098d3a8 8 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ - 2140: 009c7418 180 FUNC GLOBAL DEFAULT 12 clmul_8x4_packed │ │ │ │ + 2137: 008c065c 92 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ + 2138: 0096bb24 332 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ + 2139: 0098d378 8 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ + 2140: 009c73e8 180 FUNC GLOBAL DEFAULT 12 clmul_8x4_packed │ │ │ │ 2141: 00d6e328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_EVENT │ │ │ │ - 2142: 007e5330 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ - 2143: 009ba950 212 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ - 2144: 006abfd4 480 FUNC GLOBAL DEFAULT 12 decNumberNextMinus │ │ │ │ + 2142: 007e5300 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ + 2143: 009ba920 212 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ + 2144: 006abfa4 480 FUNC GLOBAL DEFAULT 12 decNumberNextMinus │ │ │ │ 2145: 0028b770 8 FUNC GLOBAL DEFAULT 12 float32_maxnum │ │ │ │ 2146: 00d777bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_END_EVENT │ │ │ │ 2147: 00cc2eb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_todouble │ │ │ │ 2148: 00d694dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_INTR_EVENT │ │ │ │ 2149: 0057d17c 36 FUNC GLOBAL DEFAULT 12 migrate_tls_creds │ │ │ │ 2150: 00cb5314 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup8 │ │ │ │ 2151: 00d7441c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_EVENT │ │ │ │ 2152: 00d75bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FILL_EVENT │ │ │ │ 2153: 00db001c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_ERROR_DSTATE │ │ │ │ - 2154: 009976a0 168 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ + 2154: 00997670 168 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ 2155: 00db0e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_DSTATE │ │ │ │ 2156: 00d6a8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_SUPPRESS_AIRQ_EVENT │ │ │ │ 2157: 00d6eed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_EVENT │ │ │ │ 2158: 005d28f0 236 FUNC GLOBAL DEFAULT 12 dummy_start_vcpu_thread │ │ │ │ - 2159: 00812f70 52 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ + 2159: 00812f40 52 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ 2160: 00d6cdb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_PACKET_EVENT │ │ │ │ 2161: 002752a8 5804 FUNC GLOBAL DEFAULT 12 float64_muladd_scalbn │ │ │ │ 2162: 00db0c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_READ_NUM_DSTATE │ │ │ │ 2163: 00db0bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_PACKET_DSTATE │ │ │ │ 2164: 00d667e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_EXTREG_EVENT │ │ │ │ 2165: 00d7785c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_EVENT │ │ │ │ - 2166: 0097b784 536 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ + 2166: 0097b754 536 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ 2167: 00d71020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 2168: 0081e238 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ + 2168: 0081e208 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ 2169: 00db16e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_DSTATE │ │ │ │ 2170: 00292f4c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_abs32 │ │ │ │ 2171: 002f2f84 128 FUNC GLOBAL DEFAULT 12 acpi_update_sci │ │ │ │ - 2172: 007d9600 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ + 2172: 007d95d0 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ 2173: 002e87ec 204 FUNC GLOBAL DEFAULT 12 build_append_int_noprefix │ │ │ │ - 2174: 00814974 276 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ + 2174: 00814944 276 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ 2175: 0055fb7c 620 FUNC GLOBAL DEFAULT 12 monitor_disas │ │ │ │ 2176: 00d7723c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_EVENT │ │ │ │ 2177: 00db2206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_DSTATE │ │ │ │ - 2178: 009997b4 200 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ + 2178: 00999784 200 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ 2179: 00544820 220 FUNC GLOBAL DEFAULT 12 hmp_info_status │ │ │ │ 2180: 002d4c34 724 FUNC GLOBAL DEFAULT 12 local_open_nofollow │ │ │ │ 2181: 002ec0f0 184 FUNC GLOBAL DEFAULT 12 aml_named_field │ │ │ │ 2182: 00d6fb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSAPIC_REG_READ_EVENT │ │ │ │ 2183: 00d78990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_END_EVENT │ │ │ │ 2184: 00ccc3b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxfp │ │ │ │ 2185: 00db0234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_DSTATE │ │ │ │ 2186: 005ceba4 96 FUNC GLOBAL DEFAULT 12 apply_str_list_filter │ │ │ │ 2187: 005a4f48 412 FUNC GLOBAL DEFAULT 12 qmp_human_monitor_command │ │ │ │ - 2188: 00741f9c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ + 2188: 00741f6c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ 2189: 00d7594c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_EVENT │ │ │ │ 2190: 00d719e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SATN_EVENT │ │ │ │ - 2191: 009d2f9c 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ - 2192: 00741a50 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ + 2191: 009d2f6c 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ + 2192: 00741a20 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ 2193: 00d7b3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_EVENT │ │ │ │ 2194: 00285690 248 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_scalbn │ │ │ │ - 2195: 00935054 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ + 2195: 00935024 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ 2196: 0029c174 188 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_free │ │ │ │ 2197: 00db12b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_COMPLETE_DSTATE │ │ │ │ 2198: 00db00e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_POST_LOAD_DSTATE │ │ │ │ - 2199: 0096c228 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ + 2199: 0096c1f8 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ 2200: 00db1bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_OUTGOING_DSTATE │ │ │ │ 2201: 00d73a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_EXIT_EVENT │ │ │ │ - 2202: 0099b528 164 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ + 2202: 0099b4f8 164 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ 2203: 00cd021c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsctuiz │ │ │ │ - 2204: 00925e38 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ - 2205: 00916fb8 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ + 2204: 00925e08 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ + 2205: 00916f88 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ 2206: 00d6f644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_EVENT │ │ │ │ 2207: 00daff64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PREADV_DSTATE │ │ │ │ 2208: 00db0184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_RETURN_DSTATE │ │ │ │ 2209: 00d774ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_UNFILL_EVENT │ │ │ │ - 2210: 009804e8 216 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ + 2210: 009804b8 216 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ 2211: 00d72300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_CMD_EVENT │ │ │ │ - 2212: 007e411c 276 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ - 2213: 00813f7c 260 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ - 2214: 007e3738 380 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ + 2212: 007e40ec 276 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ + 2213: 00813f4c 260 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ + 2214: 007e3708 380 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ 2215: 00db0b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_READB_DSTATE │ │ │ │ 2216: 00d76a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_MEM_FAULT_CPU_INDEX_EVENT │ │ │ │ - 2217: 0092f9c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ + 2217: 0092f994 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ 2218: 00db1fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_PUT_VPA_DSTATE │ │ │ │ 2219: 00d66f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_POSTLOAD_CB_EVENT │ │ │ │ - 2220: 00722fd8 48 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ + 2220: 00722fa8 48 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ 2221: 00d6bb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_READ_EVENT │ │ │ │ 2222: 00db1e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_DSTATE │ │ │ │ 2223: 00d787c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_START_EVENT │ │ │ │ 2224: 00db0a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_READ_DSTATE │ │ │ │ 2225: 005cbf2c 172 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_error │ │ │ │ 2226: 00db0b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_DSTATE │ │ │ │ 2227: 00468170 576 FUNC GLOBAL DEFAULT 12 scsi_device_drained_end │ │ │ │ 2228: 00db14e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_UPDATE_DSTATE │ │ │ │ - 2229: 008126cc 332 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ + 2229: 0081269c 332 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ 2230: 004e22a8 616 FUNC GLOBAL DEFAULT 12 usb_msd_command_complete │ │ │ │ - 2231: 00967314 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ + 2231: 009672e4 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ 2232: 00db1ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_ACL_DSTATE │ │ │ │ - 2233: 0090383c 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ + 2233: 0090380c 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ 2234: 00d72914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_READ_EVENT │ │ │ │ - 2235: 0098dc4c 144 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ - 2236: 0094d148 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ - 2237: 008c8e08 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ - 2238: 009c9c0c 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ + 2235: 0098dc1c 144 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ + 2236: 0094d118 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ + 2237: 008c8dd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ + 2238: 009c9bdc 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ 2239: 002fa738 2404 FUNC GLOBAL DEFAULT 12 OPLCreate │ │ │ │ 2240: 00d6e5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_WRITE_EVENT │ │ │ │ 2241: 005e18d4 180 FUNC GLOBAL DEFAULT 12 cpu_ppc_hdecr_init │ │ │ │ - 2242: 009462ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ + 2242: 0094627c 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ 2243: 00388dd8 68 FUNC GLOBAL DEFAULT 12 ide_exit │ │ │ │ 2244: 00db1e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_DSTATE │ │ │ │ 2245: 00333764 1020 FUNC GLOBAL DEFAULT 12 set_numa_options │ │ │ │ 2246: 00db1222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_ATTACH_DSTATE │ │ │ │ 2247: 00db08ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_WRITE_DSTATE │ │ │ │ 2248: 005dab40 20 FUNC GLOBAL DEFAULT 12 helper_booke_setpid │ │ │ │ - 2249: 00794b98 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ + 2249: 00794b68 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ 2250: 00db206e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_DSTATE │ │ │ │ - 2251: 009183f0 320 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ + 2251: 009183c0 320 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ 2252: 00dafae8 180 OBJECT GLOBAL DEFAULT 25 mig_stats │ │ │ │ 2253: 00db1f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_MAP_DSTATE │ │ │ │ - 2254: 0073f9cc 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ + 2254: 0073f99c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ 2255: 00d7b6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_SIZE_EVENT │ │ │ │ - 2256: 006ec8d4 172 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ + 2256: 006ec8a4 172 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ 2257: 002874ac 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_round_to_zero │ │ │ │ 2258: 00db0fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_DSTATE │ │ │ │ 2259: 00db15d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_DSTATE │ │ │ │ 2260: 00d6c220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_READ_EVENT │ │ │ │ 2261: 00550378 308 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_insert │ │ │ │ 2262: 00db1468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_ENABLED_DSTATE │ │ │ │ - 2263: 0077c1bc 512 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ + 2263: 0077c18c 512 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ 2264: 00db091e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_LOCAL_DELIVER_DSTATE │ │ │ │ 2265: 00d6d348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_UPDATE_IRQ_EVENT │ │ │ │ - 2266: 006ecab8 312 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ - 2267: 007acf2c 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ + 2266: 006eca88 312 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ + 2267: 007acefc 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ 2268: 00d7c828 0 OBJECT GLOBAL DEFAULT 25 hw_compat_3_0 │ │ │ │ 2269: 00d6a244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADWRITE_EVENT │ │ │ │ 2270: 00d67654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_EVENT │ │ │ │ 2271: 00cba12c 208 OBJECT GLOBAL DEFAULT 24 hw_compat_3_1 │ │ │ │ 2272: 00db1364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_ERROR_DSTATE │ │ │ │ - 2273: 0095ef8c 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ - 2274: 00787a8c 420 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ - 2275: 00936454 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ - 2276: 00b9d6dc 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ - 2277: 0073e1c4 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ + 2273: 0095ef5c 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ + 2274: 00787a5c 420 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ + 2275: 00936424 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ + 2276: 00b9d6ac 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ + 2277: 0073e194 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ 2278: 002ecf9c 324 FUNC GLOBAL DEFAULT 12 aml_sleep │ │ │ │ 2279: 00cd3420 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSUB │ │ │ │ 2280: 00d7a7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CANCEL_EVENT │ │ │ │ 2281: 0029a0a4 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_cb │ │ │ │ 2282: 00db0f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_DSTATE │ │ │ │ 2283: 005371fc 44 FUNC GLOBAL DEFAULT 12 cpus_get_virtual_clock │ │ │ │ 2284: 004fb790 164 FUNC GLOBAL DEFAULT 12 vfio_display_reset │ │ │ │ 2285: 00db18ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_ATTACH_DSTATE │ │ │ │ 2286: 00db018a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_DSTATE │ │ │ │ 2287: 00d7023c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_IRQ_RESET_EVENT │ │ │ │ - 2288: 00804518 20 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ - 2289: 006ec980 312 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ + 2288: 008044e8 20 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ + 2289: 006ec950 312 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ 2290: 00db012e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_ERROR_DSTATE │ │ │ │ 2291: 00db13ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_DSTATE │ │ │ │ - 2292: 0075a0f4 980 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ + 2292: 0075a0c4 980 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ 2293: 00db0b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_DSTATE │ │ │ │ - 2294: 009bb900 352 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ - 2295: 008fa200 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ + 2294: 009bb8d0 352 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ + 2295: 008fa1d0 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ 2296: 00d6ec14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_EVENT │ │ │ │ 2297: 00d76c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_CLEANUP_RANGE_EVENT │ │ │ │ - 2298: 0094bf44 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ + 2298: 0094bf14 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ 2299: 00d6e058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_HAS_BUFFERS_EVENT │ │ │ │ 2300: 00db1c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_DSTATE │ │ │ │ 2301: 0044b94c 192 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_init │ │ │ │ 2302: 00d7033c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_DECR_LOAD_EVENT │ │ │ │ 2303: 00db1fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_PAPR_HCALL_DSTATE │ │ │ │ 2304: 00d67624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_KBD_COMMAND_EVENT │ │ │ │ - 2305: 006ab36c 2436 FUNC GLOBAL DEFAULT 12 decNumberSquareRoot │ │ │ │ + 2305: 006ab33c 2436 FUNC GLOBAL DEFAULT 12 decNumberSquareRoot │ │ │ │ 2306: 00533b74 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_pause │ │ │ │ 2307: 00d67644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_IN_EVENT │ │ │ │ 2308: 00d7963c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 2309: 00d6c61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_DELAY_SET_SR_INT_EVENT │ │ │ │ 2310: 00db018e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_DSTATE │ │ │ │ - 2311: 007b4fcc 340 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ + 2311: 007b4f9c 340 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ 2312: 00d7afd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_YANK_EVENT │ │ │ │ 2313: 00db162e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_STALL_EP_DSTATE │ │ │ │ 2314: 00292ff0 184 FUNC GLOBAL DEFAULT 12 helper_gvec_abs64 │ │ │ │ 2315: 00d769dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ - 2316: 00827f6c 420 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ - 2317: 009966b4 220 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ + 2316: 00827f3c 420 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ + 2317: 00996684 220 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ 2318: 00d7358c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_ADDRESS_EVENT │ │ │ │ 2319: 00db08ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_CREATE_DEVICE_DSTATE │ │ │ │ 2320: 0064b99c 452 FUNC GLOBAL DEFAULT 12 helper_store_tbu40 │ │ │ │ 2321: 00db185a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_FULL_DSTATE │ │ │ │ 2322: 00db12c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_DSTATE │ │ │ │ - 2323: 00925e54 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ + 2323: 00925e24 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ 2324: 00db0186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_DSTATE │ │ │ │ - 2325: 0099560c 160 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ - 2326: 009153c4 332 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ - 2327: 00924efc 112 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ + 2325: 009955dc 160 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ + 2326: 00915394 332 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ + 2327: 00924ecc 112 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ 2328: 00db21d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_UUID_DSTATE │ │ │ │ 2329: 00d770dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 2330: 00d7716c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_EVENT │ │ │ │ 2331: 00db0094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_LIST_DSTATE │ │ │ │ 2332: 00d79d84 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_dump_trace_events_trace_events │ │ │ │ 2333: 00db0b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_DSTATE │ │ │ │ 2334: 00db1074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_COPY_IN_CB_DSTATE │ │ │ │ 2335: 00db1f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_DSTATE │ │ │ │ 2336: 00d7b100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PCI_EVENT │ │ │ │ 2337: 00db0db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_REARM_TIMER_DSTATE │ │ │ │ - 2338: 0094f890 92 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ - 2339: 0093ffa0 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ - 2340: 008d2160 1236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ - 2341: 0098ac0c 164 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ - 2342: 00901eec 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 2338: 0094f860 92 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ + 2339: 0093ff70 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ + 2340: 008d2130 1236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ + 2341: 0098abdc 164 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ + 2342: 00901ebc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ 2343: 00db12f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_RESP_DSTATE │ │ │ │ 2344: 00499120 896 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_start │ │ │ │ 2345: 00db0f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_DSTATE │ │ │ │ 2346: 00db21c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_KVM_DSTATE │ │ │ │ 2347: 002ef014 1076 FUNC GLOBAL DEFAULT 12 build_spcr │ │ │ │ - 2348: 00773be0 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ + 2348: 00773bb0 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ 2349: 00510a50 428 FUNC GLOBAL DEFAULT 12 vhost_dev_enable_notifiers │ │ │ │ 2350: 0057d2a0 664 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_parameters │ │ │ │ - 2351: 00760b18 224 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ - 2352: 0080faf4 412 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ + 2351: 00760ae8 224 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ + 2352: 0080fac4 412 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ 2353: 00bc58b4 48 OBJECT GLOBAL DEFAULT 21 serial_io_ops │ │ │ │ 2354: 00d6c200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_READ_EVENT │ │ │ │ 2355: 00d78700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_ACL_EVENT │ │ │ │ 2356: 0063e45c 124 FUNC GLOBAL DEFAULT 12 helper_VADDSBS │ │ │ │ 2357: 005d5f74 912 FUNC GLOBAL DEFAULT 12 mmu40x_get_physical_address │ │ │ │ - 2358: 00989578 120 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ + 2358: 00989548 120 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ 2359: 00db2860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_BOOL_DSTATE │ │ │ │ 2360: 004b8708 72 FUNC GLOBAL DEFAULT 12 usb_desc_get_string │ │ │ │ 2361: 00d69de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_SOURCE_RESET_EVENT │ │ │ │ 2362: 003310fc 8 FUNC GLOBAL DEFAULT 12 machine_phandle_start │ │ │ │ 2363: 00db0ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_DSTATE │ │ │ │ 2364: 00627908 148 FUNC GLOBAL DEFAULT 12 helper_fctidu │ │ │ │ 2365: 00db0200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_IDX_DSTATE │ │ │ │ 2366: 00db1360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESELECT_DSTATE │ │ │ │ - 2367: 00805134 132 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ + 2367: 00805104 132 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ 2368: 00d68484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_EVENT │ │ │ │ 2369: 00db2228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 2370: 00d67834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_WRITE_EVENT │ │ │ │ 2371: 00627874 148 FUNC GLOBAL DEFAULT 12 helper_fctidz │ │ │ │ - 2372: 0072cdf8 132 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ - 2373: 008c0f7c 244 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ + 2372: 0072cdc8 132 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ + 2373: 008c0f4c 244 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ 2374: 002957bc 172 FUNC GLOBAL DEFAULT 12 helper_gvec_le8 │ │ │ │ - 2375: 0096e6f4 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ + 2375: 0096e6c4 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ 2376: 00db28c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCKED_DSTATE │ │ │ │ 2377: 00db22ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 2378: 0053a694 1548 FUNC GLOBAL DEFAULT 12 dirtylimit_process │ │ │ │ 2379: 00db0566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_INPUT_CONNECTED_DSTATE │ │ │ │ - 2380: 00808614 12 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ + 2380: 008085e4 12 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ 2381: 004410b8 4 FUNC GLOBAL DEFAULT 12 pci_realize_and_unref │ │ │ │ 2382: 00db2898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 2383: 00790ea8 200 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ + 2383: 00790e78 200 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ 2384: 00d734ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_EVENT │ │ │ │ 2385: 0056dd44 24 FUNC GLOBAL DEFAULT 12 migration_incoming_colo_enabled │ │ │ │ 2386: 00db237a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_DSTATE │ │ │ │ 2387: 00d7bcbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_EVENT │ │ │ │ 2388: 00db1d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_DSTATE │ │ │ │ 2389: 00d73b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_EVENT │ │ │ │ - 2390: 00742eb4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ + 2390: 00742e84 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ 2391: 00db1c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_DSTATE │ │ │ │ - 2392: 0075f8dc 220 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ - 2393: 0074b428 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ - 2394: 00810bac 48 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ + 2392: 0075f8ac 220 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ + 2393: 0074b3f8 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ + 2394: 00810b7c 48 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ 2395: 00db05d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_READ_DSTATE │ │ │ │ 2396: 00d7aa98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_IOTHREADS_EVENT │ │ │ │ 2397: 00586d40 68 FUNC GLOBAL DEFAULT 12 timer_get │ │ │ │ 2398: 00591134 96 FUNC GLOBAL DEFAULT 12 get_colo_mode │ │ │ │ - 2399: 009c8fec 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ - 2400: 00781468 628 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ + 2399: 009c8fbc 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ + 2400: 00781438 628 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ 2401: 00db10ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_DSTATE │ │ │ │ 2402: 00cd0534 132 OBJECT GLOBAL DEFAULT 24 helper_info_sraw │ │ │ │ 2403: 00d6ec94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_EVENT │ │ │ │ 2404: 00d68504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_EVENT │ │ │ │ - 2405: 0091496c 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ + 2405: 0091493c 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ 2406: 0053cbd0 516 FUNC GLOBAL DEFAULT 12 dma_blk_io │ │ │ │ 2407: 0038be64 1360 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd │ │ │ │ 2408: 005e0f30 472 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_purr │ │ │ │ 2409: 00d7ad44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_BREAK_EVENT │ │ │ │ 2410: 00db1642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_HANDLE_CONTROL_DSTATE │ │ │ │ 2411: 00d72714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_REQ_ADDR_EVENT │ │ │ │ - 2412: 0070ee84 884 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ + 2412: 0070ee54 884 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ 2413: 0050f360 168 FUNC GLOBAL DEFAULT 12 vhost_get_free_memslots │ │ │ │ 2414: 00d718f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_IDLE_EVENT │ │ │ │ 2415: 00d76bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_EVENT │ │ │ │ - 2416: 0099c29c 8 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ + 2416: 0099c26c 8 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ 2417: 00d6c0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR1_EVENT │ │ │ │ 2418: 00d6f144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_MDTS_EVENT │ │ │ │ 2419: 00db0fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_RESET_DSTATE │ │ │ │ 2420: 00db10c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_DSTATE │ │ │ │ 2421: 00db032a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_INVALID_DSTATE │ │ │ │ - 2422: 008a9748 584 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ - 2423: 008f9870 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ - 2424: 007b94b8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ + 2422: 008a9718 584 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ + 2423: 008f9840 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ + 2424: 007b9488 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ 2425: 00db11b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PIT_STOP_DSTATE │ │ │ │ 2426: 00d6955c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_MOUSE_EVENT │ │ │ │ 2427: 00db106e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_CQ_DSTATE │ │ │ │ 2428: 00d644e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_EVENT │ │ │ │ - 2429: 00916fd4 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ + 2429: 00916fa4 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ 2430: 00d78d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_UPDATE_EVENT │ │ │ │ - 2431: 007460b4 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ - 2432: 0092d9f8 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ + 2431: 00746084 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ + 2432: 0092d9c8 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ 2433: 00db16b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_DATA_DSTATE │ │ │ │ - 2434: 007d97c0 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ + 2434: 007d9790 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ 2435: 0032b7b8 8 FUNC GLOBAL DEFAULT 12 hmp_system_powerdown │ │ │ │ 2436: 00d7058c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_PARAM_EVENT │ │ │ │ 2437: 00db09fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_WRITE_DSTATE │ │ │ │ - 2438: 008de018 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ - 2439: 00797174 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ + 2438: 008ddfe8 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ + 2439: 00797144 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ 2440: 00492478 1096 FUNC GLOBAL DEFAULT 12 mptsas_process_config │ │ │ │ 2441: 0028ff88 140 FUNC GLOBAL DEFAULT 12 float32_default_nan │ │ │ │ 2442: 0040b510 112 FUNC GLOBAL DEFAULT 12 ctucan_connect_to_bus │ │ │ │ 2443: 00cbfa10 904 OBJECT GLOBAL DEFAULT 24 ppc_cpu_aliases │ │ │ │ 2444: 00dafe18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_DSTATE │ │ │ │ 2445: 00dafddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHPOINT_DSTATE │ │ │ │ - 2446: 007379b0 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ + 2446: 00737980 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ 2447: 00cba07c 32 OBJECT GLOBAL DEFAULT 24 hw_compat_2_10 │ │ │ │ - 2448: 009a8f64 320 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ + 2448: 009a8f34 320 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ 2449: 00db1dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_DSTATE │ │ │ │ 2450: 00cba09c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_11 │ │ │ │ - 2451: 0075ea38 92 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ - 2452: 00968b64 192 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ + 2451: 0075ea08 92 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ + 2452: 00968b34 192 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ 2453: 00cba0dc 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_12 │ │ │ │ 2454: 005771c0 80 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear │ │ │ │ 2455: 00d73fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EXIT_EVENT │ │ │ │ - 2456: 009b5fcc 588 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ + 2456: 009b5f9c 588 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ 2457: 00d6acdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_IO_READ_EVENT │ │ │ │ 2458: 00d711d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_DATA_EVENT │ │ │ │ 2459: 00537160 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_init │ │ │ │ 2460: 00d6ec54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_EVENT │ │ │ │ - 2461: 008d6db4 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ + 2461: 008d6d84 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ 2462: 00d776ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_POSTCOPY_LOOP_EVENT │ │ │ │ 2463: 0029b2a8 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_create_vcpu_state │ │ │ │ - 2464: 009c42c4 232 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ - 2465: 00742bf0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ + 2464: 009c4294 232 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ + 2465: 00742bc0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ 2466: 00546044 1088 FUNC GLOBAL DEFAULT 12 qemu_main_loop │ │ │ │ 2467: 00d6d668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DESC_EVENT │ │ │ │ - 2468: 0094c2dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ + 2468: 0094c2ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ 2469: 00db016e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_DSTATE │ │ │ │ 2470: 00db1b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QUERY_DIRTY_RATE_INFO_DSTATE │ │ │ │ 2471: 0038cad0 824 FUNC GLOBAL DEFAULT 12 ide_dev_initfn │ │ │ │ - 2472: 007f54ac 8 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ - 2473: 009b63fc 460 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ + 2472: 007f547c 8 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ + 2473: 009b63cc 460 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ 2474: 005df8ec 116 FUNC GLOBAL DEFAULT 12 cpu_ppc_get_tb │ │ │ │ 2475: 00d6c5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_RECEIVE_PACKET_CMD_EVENT │ │ │ │ 2476: 00d6dbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_EITR_SET_EVENT │ │ │ │ - 2477: 0084be5c 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ + 2477: 0084be2c 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ 2478: 003a26c0 396 FUNC GLOBAL DEFAULT 12 kvm_report_irq_delivered │ │ │ │ - 2479: 0077cdcc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ - 2480: 0071bf5c 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ + 2479: 0077cd9c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ + 2480: 0071bf2c 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ 2481: 00cd549c 132 OBJECT GLOBAL DEFAULT 24 helper_info_spr_write_CTRL │ │ │ │ - 2482: 006ed768 788 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ - 2483: 008dbc60 372 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ + 2482: 006ed738 788 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ + 2483: 008dbc30 372 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ 2484: 00376a58 8 FUNC GLOBAL DEFAULT 12 i2c_start_send │ │ │ │ - 2485: 00917120 28 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ + 2485: 009170f0 28 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ 2486: 00dafd6a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_transaction_c │ │ │ │ - 2487: 00b85640 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ + 2487: 00b85610 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ 2488: 00db016c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_RETURN_DSTATE │ │ │ │ 2489: 00d6cde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_DCR_EVENT │ │ │ │ 2490: 00db1dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_APPROVE_SWITCHOVER_DSTATE │ │ │ │ - 2491: 008d04ec 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ - 2492: 00757600 100 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ + 2491: 008d04bc 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ + 2492: 007575d0 100 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ 2493: 00d73b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_SERVICE_EVENT │ │ │ │ - 2494: 0073bd3c 48 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ + 2494: 0073bd0c 48 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ 2495: 00db15a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 2496: 00db1a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_SET_CONFIG_DSTATE │ │ │ │ - 2497: 0070a37c 8 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ + 2497: 0070a34c 8 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ 2498: 00d7469c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_EVENT │ │ │ │ 2499: 00db082c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_READ_DSTATE │ │ │ │ 2500: 00d6644c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 2501: 00628318 176 FUNC GLOBAL DEFAULT 12 helper_FNMSUB │ │ │ │ 2502: 00db1ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_QCODE_DSTATE │ │ │ │ 2503: 00d78aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPM_SAVE_EVENT │ │ │ │ - 2504: 0093c490 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ + 2504: 0093c460 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ 2505: 00543edc 364 FUNC GLOBAL DEFAULT 12 qtest_server_inproc_recv │ │ │ │ 2506: 006445d4 164 FUNC GLOBAL DEFAULT 12 helper_vextublx │ │ │ │ 2507: 00d7ad74 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_run_state_trace_events_trace_events │ │ │ │ 2508: 004b8464 4 FUNC GLOBAL DEFAULT 12 usb_desc_attach │ │ │ │ 2509: 0058701c 268 FUNC GLOBAL DEFAULT 12 register_savevm_live │ │ │ │ 2510: 00db06dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_SEND_PACKET_DSTATE │ │ │ │ - 2511: 0096a55c 372 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ - 2512: 00959be4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ + 2511: 0096a52c 372 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ + 2512: 00959bb4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ 2513: 00290fd0 348 FUNC GLOBAL DEFAULT 12 normalizeRoundAndPackFloatx80 │ │ │ │ 2514: 005223f0 1244 FUNC GLOBAL DEFAULT 12 AUD_open_in │ │ │ │ - 2515: 009984f0 160 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ + 2515: 009984c0 160 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ 2516: 00d65e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_EVENT │ │ │ │ 2517: 00d6f5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_FLUSH_CB_EVENT │ │ │ │ - 2518: 0095a880 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ + 2518: 0095a850 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ 2519: 00d72410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_INQUIRY_EVENT │ │ │ │ 2520: 00db1e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_VNET_INFO_DSTATE │ │ │ │ 2521: 00d6f1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZD_EXTENSION_SET_EVENT │ │ │ │ 2522: 00d66928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_WR_EVENT │ │ │ │ 2523: 00db0f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_DSTATE │ │ │ │ 2524: 00d784e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_RESET_SERIAL_EVENT │ │ │ │ 2525: 00db0862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_GENERATE_SGI_DSTATE │ │ │ │ 2526: 00d787d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_INIT_EVENT │ │ │ │ - 2527: 00790f70 256 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ + 2527: 00790f40 256 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ 2528: 00db1590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE4_DSTATE │ │ │ │ 2529: 00db07e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INT_DSTATE │ │ │ │ - 2530: 009433b8 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ - 2531: 006cb1e8 336 FUNC GLOBAL DEFAULT 12 vfio_block_multiple_devices_migration │ │ │ │ + 2530: 00943388 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ + 2531: 006cb1b8 336 FUNC GLOBAL DEFAULT 12 vfio_block_multiple_devices_migration │ │ │ │ 2532: 00db1814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_PTRS_DSTATE │ │ │ │ 2533: 00536178 340 FUNC GLOBAL DEFAULT 12 add_boot_device_path │ │ │ │ - 2534: 00961d68 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ - 2535: 0094ab5c 112 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ + 2534: 00961d38 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ + 2535: 0094ab2c 112 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ 2536: 00cb89bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_muluh_i64 │ │ │ │ 2537: 00db0344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_UNREALIZE_DSTATE │ │ │ │ - 2538: 00969bf4 432 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ + 2538: 00969bc4 432 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ 2539: 00db11e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_INTERPRET_DSTATE │ │ │ │ 2540: 00db0d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_VF_RESET_DSTATE │ │ │ │ - 2541: 008e1bc4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ + 2541: 008e1b94 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ 2542: 00db1904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_START_DSTATE │ │ │ │ - 2543: 00808170 360 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ - 2544: 007c2da8 208 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ + 2543: 00808140 360 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ + 2544: 007c2d78 208 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ 2545: 00db1250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_TPM_EXECUTE_DSTATE │ │ │ │ 2546: 00db1ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_DSTATE │ │ │ │ 2547: 00db1e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_DSTATE │ │ │ │ - 2548: 00804c9c 140 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ - 2549: 0074b920 304 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ + 2548: 00804c6c 140 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ + 2549: 0074b8f0 304 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ 2550: 00c7d644 12 OBJECT GLOBAL DEFAULT 21 XDbgBlockGraphNodeType_lookup │ │ │ │ 2551: 002a5e5c 140 FUNC GLOBAL DEFAULT 12 qemu_input_handler_activate │ │ │ │ 2552: 00d7bdfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_EVENT │ │ │ │ - 2553: 00786b8c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ - 2554: 007e5f04 356 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ + 2553: 00786b5c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ + 2554: 007e5ed4 356 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ 2555: 002be838 4360 FUNC GLOBAL DEFAULT 12 vnc_display_open │ │ │ │ 2556: 00db124a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_INDIRECT_DSTATE │ │ │ │ 2557: 00c7de84 12 OBJECT GLOBAL DEFAULT 21 FailoverStatus_lookup │ │ │ │ - 2558: 0093b96c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ - 2559: 007ac908 140 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ + 2558: 0093b93c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ + 2559: 007ac8d8 140 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ 2560: 00636440 364 FUNC GLOBAL DEFAULT 12 helper_xvrspi │ │ │ │ 2561: 00d71e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_ENABLED_EVENT │ │ │ │ 2562: 00d78670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_ADD_MEMSLOT_EVENT │ │ │ │ - 2563: 00824170 880 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ + 2563: 00824140 880 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ 2564: 0044d4f4 260 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_init │ │ │ │ 2565: 00db1f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM2_FALLBACK_DSTATE │ │ │ │ 2566: 00c84970 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_width │ │ │ │ 2567: 00d72240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_ENQUEUE_EVENT │ │ │ │ 2568: 00d67794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_WRITE_EVENT │ │ │ │ - 2569: 0096027c 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ - 2570: 00998d5c 256 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ + 2569: 0096024c 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ + 2570: 00998d2c 256 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ 2571: 00d69110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_EVENT │ │ │ │ 2572: 00db0872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_DSTATE │ │ │ │ 2573: 00d8d55c 4 OBJECT GLOBAL DEFAULT 25 xen_foreignmem_ops │ │ │ │ 2574: 00c7e230 12 OBJECT GLOBAL DEFAULT 21 GuestPanicAction_lookup │ │ │ │ 2575: 0044cb14 1888 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_write_config │ │ │ │ 2576: 00d74ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_EVENT │ │ │ │ 2577: 00cb6208 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_be │ │ │ │ 2578: 00db1ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_FILE_ERR_DSTATE │ │ │ │ 2579: 00db1f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_PAGEFLIP_DSTATE │ │ │ │ - 2580: 00952278 364 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ - 2581: 00805a8c 276 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ + 2580: 00952248 364 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ + 2581: 00805a5c 276 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ 2582: 00db0ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_WRITE_DSTATE │ │ │ │ 2583: 002525f8 204 FUNC GLOBAL DEFAULT 12 main │ │ │ │ - 2584: 0069e69c 4 FUNC GLOBAL DEFAULT 12 spr_write_MMCR2_ureg │ │ │ │ + 2584: 0069e668 4 FUNC GLOBAL DEFAULT 12 spr_write_MMCR2_ureg │ │ │ │ 2585: 00643e54 208 FUNC GLOBAL DEFAULT 12 helper_vrfim │ │ │ │ 2586: 00db0c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVED_DSTATE │ │ │ │ - 2587: 00926ed4 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ + 2587: 00926ea4 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ 2588: 00643d84 208 FUNC GLOBAL DEFAULT 12 helper_vrfin │ │ │ │ 2589: 00d77afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_PING_EVENT │ │ │ │ 2590: 00d67f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_SWITCH_MODE_EVENT │ │ │ │ 2591: 00643f24 208 FUNC GLOBAL DEFAULT 12 helper_vrfip │ │ │ │ 2592: 00db0866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_UPDATE_DSTATE │ │ │ │ 2593: 00db1a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_DSTATE │ │ │ │ 2594: 00d6d828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_EVENT │ │ │ │ 2595: 00c84b50 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_losttickpolicy │ │ │ │ 2596: 0054602c 24 FUNC GLOBAL DEFAULT 12 qemu_system_debug_request │ │ │ │ 2597: 00c7e64c 12 OBJECT GLOBAL DEFAULT 21 InputAxis_lookup │ │ │ │ 2598: 00d63aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_HMP_COMMAND_EVENT │ │ │ │ - 2599: 0073d198 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data_ra │ │ │ │ + 2599: 0073d168 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data_ra │ │ │ │ 2600: 00db2318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_DSTATE │ │ │ │ - 2601: 00813634 212 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ + 2601: 00813604 212 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ 2602: 00db1ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VQ_INDEX_DSTATE │ │ │ │ 2603: 00db1b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_RECEIVE_MESSAGE_DSTATE │ │ │ │ 2604: 002a01dc 400 FUNC GLOBAL DEFAULT 12 unregister_displaychangelistener │ │ │ │ 2605: 002ee1d8 840 FUNC GLOBAL DEFAULT 12 build_rsdp │ │ │ │ 2606: 00643ff4 208 FUNC GLOBAL DEFAULT 12 helper_vrfiz │ │ │ │ 2607: 00db0aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_SET_DUTY_DSTATE │ │ │ │ 2608: 00286bf8 248 FUNC GLOBAL DEFAULT 12 float64_to_uint64_round_to_zero │ │ │ │ 2609: 002ee520 376 FUNC GLOBAL DEFAULT 12 build_rsdt │ │ │ │ 2610: 002ec2bc 272 FUNC GLOBAL DEFAULT 12 aml_field │ │ │ │ 2611: 00d7b4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ 2612: 00d7a534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_EVENT │ │ │ │ 2613: 00db0f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_DSTATE │ │ │ │ 2614: 0028b7e8 64 FUNC GLOBAL DEFAULT 12 float64_maxnum │ │ │ │ - 2615: 00b86658 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ - 2616: 00741880 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ + 2615: 00b86628 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ + 2616: 00741850 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ 2617: 00d760c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_WRITE_EVENT │ │ │ │ - 2618: 006d9a20 1300 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ - 2619: 0093bf2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ + 2618: 006d99f0 1300 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ + 2619: 0093befc 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ 2620: 00db0f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_DSTATE │ │ │ │ - 2621: 00781ec8 152 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ + 2621: 00781e98 152 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ 2622: 00d72130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_NODATA_EVENT │ │ │ │ 2623: 00d641c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_BACK_EVENT │ │ │ │ 2624: 00db146e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_RAISE_DSTATE │ │ │ │ 2625: 00db165e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_EMULATED_DSTATE │ │ │ │ 2626: 00db1ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_FE_OPEN_DSTATE │ │ │ │ 2627: 00510c04 152 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_pending │ │ │ │ - 2628: 007940a0 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ + 2628: 00794070 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ 2629: 00d6a4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_WRITE_EVENT │ │ │ │ - 2630: 00868434 148 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ + 2630: 00868404 148 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ 2631: 00d68770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_READ_EVENT │ │ │ │ 2632: 00d797cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 2633: 00db0cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DESC_DSTATE │ │ │ │ 2634: 0063e554 136 FUNC GLOBAL DEFAULT 12 helper_VADDSHS │ │ │ │ 2635: 0063dff0 200 FUNC GLOBAL DEFAULT 12 helper_PDEPD │ │ │ │ 2636: 00399774 452 FUNC GLOBAL DEFAULT 12 ps2_read_data │ │ │ │ 2637: 00db1a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_DSTATE │ │ │ │ 2638: 00db18aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_RELEASE_DSTATE │ │ │ │ 2639: 004a3b0c 204 FUNC GLOBAL DEFAULT 12 sdbus_get_readonly │ │ │ │ 2640: 00db11aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_WDT_DSTATE │ │ │ │ 2641: 00db0214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_DSTATE │ │ │ │ 2642: 00d6cef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVED_EVENT │ │ │ │ - 2643: 008fbd80 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ + 2643: 008fbd50 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ 2644: 00379730 36 FUNC GLOBAL DEFAULT 12 bitbang_i2c_init │ │ │ │ 2645: 00daffb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_DSTATE │ │ │ │ 2646: 003377ec 296 FUNC GLOBAL DEFAULT 12 qdev_prop_set_macaddr │ │ │ │ 2647: 00db18d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_DSTATE │ │ │ │ - 2648: 00740860 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ - 2649: 0085bf6c 1564 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ - 2650: 0097b634 156 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ + 2648: 00740830 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ + 2649: 0085bf3c 1564 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ + 2650: 0097b604 156 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ 2651: 00db2304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 2652: 00db1ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_INIT_DSTATE │ │ │ │ 2653: 00d67454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_UPDATE_PARAMS_EVENT │ │ │ │ - 2654: 009c9088 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ - 2655: 008a6350 516 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ + 2654: 009c9058 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ + 2655: 008a6320 516 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ 2656: 00d78eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QDEV_UPDATE_PARENT_BUS_EVENT │ │ │ │ 2657: 00db0272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_WR_DSTATE │ │ │ │ - 2658: 00724470 344 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ + 2658: 00724440 344 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ 2659: 00db0226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_LO_DSTATE │ │ │ │ 2660: 00db1454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_DSTATE │ │ │ │ 2661: 002f3208 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_pre_plug_cb │ │ │ │ - 2662: 00b9d698 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ + 2662: 00b9d668 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ 2663: 00db0918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_WRITE_DSTATE │ │ │ │ 2664: 00635cf0 384 FUNC GLOBAL DEFAULT 12 helper_xvrdpi │ │ │ │ 2665: 00d67714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_EVENT │ │ │ │ - 2666: 0070d76c 284 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ + 2666: 0070d73c 284 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ 2667: 004fc0ac 708 FUNC GLOBAL DEFAULT 12 virtio_bus_device_plugged │ │ │ │ - 2668: 0091e6d0 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ - 2669: 0069ee0c 224 FUNC GLOBAL DEFAULT 12 ppc_translate_code │ │ │ │ + 2668: 0091e6a0 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ + 2669: 0069edd8 224 FUNC GLOBAL DEFAULT 12 ppc_translate_code │ │ │ │ 2670: 0028b6f0 8 FUNC GLOBAL DEFAULT 12 float16_maxnum │ │ │ │ - 2671: 00755fc4 100 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ + 2671: 00755f94 100 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ 2672: 00d770ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_EVENT │ │ │ │ 2673: 00d6b7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_READ_EVENT │ │ │ │ - 2674: 008d1db8 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ + 2674: 008d1d88 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ 2675: 00db1a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_DSTATE │ │ │ │ 2676: 005229e4 764 FUNC GLOBAL DEFAULT 12 AUD_write │ │ │ │ 2677: 0044b6b0 168 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_get_vector │ │ │ │ 2678: 00d7be4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_END_EVENT │ │ │ │ - 2679: 00997108 156 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ + 2679: 009970d8 156 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ 2680: 00cd5cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_40x_pit │ │ │ │ - 2681: 00965c00 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ + 2681: 00965bd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ 2682: 00d65708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_START_EVENT │ │ │ │ - 2683: 008a4cec 560 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ - 2684: 00835bf0 76 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ + 2683: 008a4cbc 560 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ + 2684: 00835bc0 76 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ 2685: 004b6f08 172 FUNC GLOBAL DEFAULT 12 usb_ep_reset │ │ │ │ 2686: 00d65424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_EVENT │ │ │ │ 2687: 00d6ef84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_EVENT │ │ │ │ - 2688: 008f7358 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ + 2688: 008f7328 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ 2689: 00c7d69c 12 OBJECT GLOBAL DEFAULT 21 MirrorSyncMode_lookup │ │ │ │ 2690: 00d768fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_INPUT_EVENT │ │ │ │ - 2691: 009c5134 372 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ - 2692: 0075c80c 360 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ + 2691: 009c5104 372 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ + 2692: 0075c7dc 360 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ 2693: 00db1cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_EXACT_DSTATE │ │ │ │ 2694: 00db1cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_DSTATE │ │ │ │ 2695: 00db0bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_TIMER_WRITE_DSTATE │ │ │ │ - 2696: 0073b92c 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ + 2696: 0073b8fc 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ 2697: 00d73c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_EVENT │ │ │ │ 2698: 00d6d7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_EVENT │ │ │ │ 2699: 00d6d948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMS_EVENT │ │ │ │ - 2700: 006c7a70 544 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ + 2700: 006c7a40 544 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ 2701: 00531fe0 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_close_tray │ │ │ │ - 2702: 0071f284 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ - 2703: 007f24b0 888 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ + 2702: 0071f254 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ + 2703: 007f2480 888 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ 2704: 00db11a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC40X_STORE_TCR_DSTATE │ │ │ │ 2705: 003fe650 40 FUNC GLOBAL DEFAULT 12 vhost_net_set_mtu │ │ │ │ 2706: 00cb76a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_be │ │ │ │ - 2707: 0094db84 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ + 2707: 0094db54 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ 2708: 00c7da8c 12 OBJECT GLOBAL DEFAULT 21 DumpStatus_lookup │ │ │ │ 2709: 00d6f4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_EVENT │ │ │ │ 2710: 00db1ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_UNMAP_DSTATE │ │ │ │ - 2711: 008a844c 280 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ - 2712: 0075eb14 176 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ + 2711: 008a841c 280 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ + 2712: 0075eae4 176 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ 2713: 00c7e490 12 OBJECT GLOBAL DEFAULT 21 AudiodevDriver_lookup │ │ │ │ 2714: 00db0bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_PACKET_RECEIVE_DATA_DSTATE │ │ │ │ 2715: 00d6a584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR1_READ_EVENT │ │ │ │ 2716: 00db02e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_UNKNOWN_DSTATE │ │ │ │ 2717: 00db047a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_READ_DSTATE │ │ │ │ 2718: 00d76e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_EVENT │ │ │ │ - 2719: 00930c50 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ + 2719: 00930c20 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ 2720: 00db0e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_DSTATE │ │ │ │ 2721: 00d79f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_CANCEL_EVENT │ │ │ │ 2722: 00d9f5c8 1 OBJECT GLOBAL DEFAULT 25 one_insn_per_tb │ │ │ │ 2723: 0036b750 676 FUNC GLOBAL DEFAULT 12 vga_ioport_read │ │ │ │ - 2724: 00936a74 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ + 2724: 00936a44 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ 2725: 00d785e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_UI_INFO_EVENT │ │ │ │ 2726: 00db1350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGIN_DSTATE │ │ │ │ 2727: 00db14d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_DSTATE │ │ │ │ 2728: 00d76afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_EVENT │ │ │ │ - 2729: 006a4d4c 208 FUNC GLOBAL DEFAULT 12 decNumberToIntegralValue │ │ │ │ - 2730: 0096d450 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ - 2731: 009408f0 112 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ + 2729: 006a4d1c 208 FUNC GLOBAL DEFAULT 12 decNumberToIntegralValue │ │ │ │ + 2730: 0096d420 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ + 2731: 009408c0 112 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ 2732: 00db15ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_DSTATE │ │ │ │ 2733: 00d71fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_EVENT │ │ │ │ 2734: 00644b24 140 FUNC GLOBAL DEFAULT 12 helper_VINSBLX │ │ │ │ 2735: 00db125a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_H_RESIZE_HPT_COMMIT_DSTATE │ │ │ │ - 2736: 009c85f4 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ - 2737: 009004a4 28 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ + 2736: 009c85c4 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ + 2737: 00900474 28 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ 2738: 0054b67c 128 FUNC GLOBAL DEFAULT 12 serial_hd │ │ │ │ - 2739: 0081e250 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ - 2740: 0081e8f0 428 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ - 2741: 00957938 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ + 2739: 0081e220 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ + 2740: 0081e8c0 428 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ + 2741: 00957908 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ 2742: 00db1c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_ADD_BLOCK_DSTATE │ │ │ │ 2743: 004c3474 224 FUNC GLOBAL DEFAULT 12 ohci_stop_endpoints │ │ │ │ 2744: 00db1d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_DSTATE │ │ │ │ 2745: 00d74f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PUT_GROUP_EVENT │ │ │ │ - 2746: 00957cd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ + 2746: 00957ca0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ 2747: 004b4b34 392 FUNC GLOBAL DEFAULT 12 qmp_x_query_usb │ │ │ │ 2748: 00628570 116 FUNC GLOBAL DEFAULT 12 helper_FSQRTS │ │ │ │ 2749: 00512318 860 FUNC GLOBAL DEFAULT 12 vhost_dev_stop │ │ │ │ 2750: 00d655f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_SUCCESS_EVENT │ │ │ │ 2751: 00d6a8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_WRITE_EVENT │ │ │ │ 2752: 00d67f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_WRITE_EVENT │ │ │ │ 2753: 00db0d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ - 2754: 00998a60 100 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ - 2755: 009d19c8 280 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ - 2756: 0095bac0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ - 2757: 009bd698 112 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ - 2758: 00722de0 296 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ + 2754: 00998a30 100 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ + 2755: 009d1998 280 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ + 2756: 0095ba90 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ + 2757: 009bd668 112 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ + 2758: 00722db0 296 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ 2759: 00db17d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_CANCEL_DSTATE │ │ │ │ 2760: 00d6d108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_RX_BD_FULL_EVENT │ │ │ │ - 2761: 008c0350 92 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ - 2762: 0078aa3c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ - 2763: 0073bac4 152 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ + 2761: 008c0320 92 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ + 2762: 0078aa0c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ + 2763: 0073ba94 152 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ 2764: 00db02a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMPLETE_COLLECTING_DSTATE │ │ │ │ 2765: 00d64bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_ST_EVENT │ │ │ │ 2766: 00c7d9c4 12 OBJECT GLOBAL DEFAULT 21 QCryptoIVGenAlgo_lookup │ │ │ │ 2767: 00289ed8 244 FUNC GLOBAL DEFAULT 12 uint8_to_float16 │ │ │ │ 2768: 00d63998 12 OBJECT GLOBAL DEFAULT 24 qom_trace_events │ │ │ │ 2769: 00db0d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_OOB_DSTATE │ │ │ │ 2770: 00d72614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_READ_EVENT │ │ │ │ 2771: 00db1578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESPONSE_DSTATE │ │ │ │ 2772: 00d7be3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_SHRINK_EVENT │ │ │ │ 2773: 00d709d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_SEND_EVENT │ │ │ │ - 2774: 009116a8 244 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ + 2774: 00911678 244 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ 2775: 00d7b068 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_qdev_trace_events_trace_events │ │ │ │ 2776: 00553364 292 FUNC GLOBAL DEFAULT 12 init_async_teardown │ │ │ │ - 2777: 0073d130 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data_ra │ │ │ │ - 2778: 00971344 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ + 2777: 0073d100 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data_ra │ │ │ │ + 2778: 00971314 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ 2779: 00db1ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CLOSE_DSTATE │ │ │ │ - 2780: 009213dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ + 2780: 009213ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ 2781: 005441e8 328 FUNC GLOBAL DEFAULT 12 qemu_timedate_diff │ │ │ │ - 2782: 008bcb9c 40 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ + 2782: 008bcb6c 40 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ 2783: 00644794 136 FUNC GLOBAL DEFAULT 12 helper_vextubrx │ │ │ │ 2784: 00d779fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_RECV_BITMAP_EVENT │ │ │ │ 2785: 00330830 348 FUNC GLOBAL DEFAULT 12 machine_query_hotpluggable_cpus │ │ │ │ 2786: 00db11b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_DECR_EXCP_DSTATE │ │ │ │ - 2787: 0081e648 28 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ - 2788: 0099f47c 36 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ + 2787: 0081e618 28 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ + 2788: 0099f44c 36 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ 2789: 00d76a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_EVENT │ │ │ │ 2790: 00c7ea50 52 OBJECT GLOBAL DEFAULT 21 vmstate_fifo8 │ │ │ │ 2791: 0040b58c 72 FUNC GLOBAL DEFAULT 12 ctucan_init │ │ │ │ 2792: 005b3614 1012 FUNC GLOBAL DEFAULT 12 net_init_stream │ │ │ │ 2793: 00cd0be8 132 OBJECT GLOBAL DEFAULT 24 helper_info_rfci │ │ │ │ 2794: 00d6a444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_WRITE_EVENT │ │ │ │ 2795: 00538628 68 FUNC GLOBAL DEFAULT 12 vm_resume │ │ │ │ @@ -2803,1932 +2803,1932 @@ │ │ │ │ 2799: 00d76bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_EVENT │ │ │ │ 2800: 00291b5c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_add8 │ │ │ │ 2801: 00db0a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_PULSE_EXTI_DSTATE │ │ │ │ 2802: 002e9a70 160 FUNC GLOBAL DEFAULT 12 aml_name_decl │ │ │ │ 2803: 00d63818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_APPLY_VERB_EVENT │ │ │ │ 2804: 00d705cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_RTAS_IBM_CONFIGURE_CONNECTOR_INVALID_EVENT │ │ │ │ 2805: 00d63c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_UNKNOWN_EVENT │ │ │ │ - 2806: 009807fc 144 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ + 2806: 009807cc 144 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ 2807: 0062d508 308 FUNC GLOBAL DEFAULT 12 helper_xstdivdp │ │ │ │ 2808: 00db1832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_DIE_DSTATE │ │ │ │ 2809: 00d7ad34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_BREAK_EVENT │ │ │ │ 2810: 00db152a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_DSTATE │ │ │ │ 2811: 00d6965c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_EVENT │ │ │ │ 2812: 00d6d898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_EVENT │ │ │ │ 2813: 00db0d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_TXDMA_DISABLED_DSTATE │ │ │ │ 2814: 00d65644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_OPTION_REPLY_EVENT │ │ │ │ - 2815: 008c09c4 244 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ + 2815: 008c0994 244 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ 2816: 00dafe1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_DSTATE │ │ │ │ 2817: 00db16c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESET_DSTATE │ │ │ │ 2818: 005378e8 4 FUNC GLOBAL DEFAULT 12 bql_locked │ │ │ │ 2819: 00d7975c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ 2820: 00d6d408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_INCOMING_EVENT │ │ │ │ - 2821: 00976564 408 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ + 2821: 00976534 408 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ 2822: 00d75514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_KVM_EVENT │ │ │ │ 2823: 00d65a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_EVENT │ │ │ │ 2824: 00d74c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_EVENT │ │ │ │ 2825: 00db07ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADWRITE_DSTATE │ │ │ │ - 2826: 0081d828 280 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ - 2827: 008c6a18 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ + 2826: 0081d7f8 280 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ + 2827: 008c69e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ 2828: 00db06d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_RESET_DSTATE │ │ │ │ 2829: 00db024a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_FEATURES_DSTATE │ │ │ │ 2830: 00588ce4 768 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_setup │ │ │ │ 2831: 00db12d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_DSTATE │ │ │ │ 2832: 002fb09c 144 FUNC GLOBAL DEFAULT 12 OPLDestroy │ │ │ │ - 2833: 0093fbb4 424 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ - 2834: 0094a1a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ + 2833: 0093fb84 424 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ + 2834: 0094a174 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ 2835: 00cd0b64 132 OBJECT GLOBAL DEFAULT 24 helper_info_rfdi │ │ │ │ 2836: 00db0a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_WRITE_DSTATE │ │ │ │ 2837: 0028b928 64 FUNC GLOBAL DEFAULT 12 float64_minnummag │ │ │ │ - 2838: 0082165c 288 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ - 2839: 0090d01c 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ + 2838: 0082162c 288 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ + 2839: 0090cfec 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ 2840: 006281b8 176 FUNC GLOBAL DEFAULT 12 helper_FMSUB │ │ │ │ 2841: 00d7424c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESET_EVENT │ │ │ │ - 2842: 00987b74 96 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ + 2842: 00987b44 96 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ 2843: 00d6a884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_WRITE_EVENT │ │ │ │ 2844: 002a1240 68 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_index │ │ │ │ 2845: 00338378 148 FUNC GLOBAL DEFAULT 12 qemu_devices_reset │ │ │ │ 2846: 00d7337c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_SET_ADDRESS_EVENT │ │ │ │ - 2847: 0073bf40 144 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ + 2847: 0073bf10 144 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ 2848: 00d68444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_CTRL_EVENT │ │ │ │ - 2849: 0093f020 316 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ + 2849: 0093eff0 316 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ 2850: 00d76bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_EVENT │ │ │ │ - 2851: 007e5068 12 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ + 2851: 007e5038 12 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ 2852: 00d6a024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_WRITE_EVENT │ │ │ │ 2853: 00db038e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_READ_DSTATE │ │ │ │ - 2854: 009478bc 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ - 2855: 009b0be8 32 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ + 2854: 0094788c 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ + 2855: 009b0bb8 32 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ 2856: 005cdca0 8 FUNC GLOBAL DEFAULT 12 semihosting_get_argc │ │ │ │ 2857: 00db21fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 2858: 00d7401c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_QUEUE_EVENT │ │ │ │ - 2859: 00707328 76 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ + 2859: 007072f8 76 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ 2860: 00d65a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_EVENT │ │ │ │ - 2861: 00b9d6f0 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ + 2861: 00b9d6c0 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ 2862: 00cb2194 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64i │ │ │ │ 2863: 00db06aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_RESET_AIO_DSTATE │ │ │ │ - 2864: 008a8564 316 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ + 2864: 008a8534 316 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ 2865: 002b7bcc 28 FUNC GLOBAL DEFAULT 12 vnc_read_when │ │ │ │ 2866: 002ebac8 324 FUNC GLOBAL DEFAULT 12 aml_method │ │ │ │ 2867: 006284fc 116 FUNC GLOBAL DEFAULT 12 helper_FSQRT │ │ │ │ - 2868: 006ac638 272 FUNC GLOBAL DEFAULT 12 decNumberAbs │ │ │ │ - 2869: 006ba4ec 420 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ + 2868: 006ac608 272 FUNC GLOBAL DEFAULT 12 decNumberAbs │ │ │ │ + 2869: 006ba4bc 420 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ 2870: 002a7228 264 FUNC GLOBAL DEFAULT 12 qemu_input_update_buttons │ │ │ │ - 2871: 00b2d714 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_5_len │ │ │ │ - 2872: 008104e4 148 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ - 2873: 00793ab4 1400 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ - 2874: 0073e674 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ + 2871: 00b2d6e4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_5_len │ │ │ │ + 2872: 008104b4 148 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ + 2873: 00793a84 1400 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ + 2874: 0073e644 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ 2875: 005a10b4 236 FUNC GLOBAL DEFAULT 12 hmp_dumpdtb │ │ │ │ - 2876: 00722b74 340 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ + 2876: 00722b44 340 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ 2877: 00ccd858 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaddfp │ │ │ │ - 2878: 007f0adc 540 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ + 2878: 007f0aac 540 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ 2879: 00db1ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_BTN_DSTATE │ │ │ │ 2880: 00d78e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_CHANGE_PARENT_EVENT │ │ │ │ 2881: 00cb1954 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64v │ │ │ │ 2882: 00d6db08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_DATA_EVENT │ │ │ │ - 2883: 0079882c 1992 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ - 2884: 00990ab8 440 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ + 2883: 007987fc 1992 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ + 2884: 00990a88 440 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ 2885: 004b767c 384 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_packet_size │ │ │ │ 2886: 00db1878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_START_DSTATE │ │ │ │ - 2887: 00924738 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ + 2887: 00924708 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ 2888: 0026cb68 136 FUNC GLOBAL DEFAULT 12 bfloat16_is_signaling_nan │ │ │ │ 2889: 00440628 68 FUNC GLOBAL DEFAULT 12 pci_intx_route_changed │ │ │ │ 2890: 00daff5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_DETACH_DSTATE │ │ │ │ 2891: 00ccfae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vexptefp │ │ │ │ 2892: 00280aec 428 FUNC GLOBAL DEFAULT 12 float64_round_to_int │ │ │ │ 2893: 00db0d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_COMPARE_DSTATE │ │ │ │ 2894: 00db10a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_CHECK_DSTATE │ │ │ │ - 2895: 007e0b2c 20 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ + 2895: 007e0afc 20 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ 2896: 00d78ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EXIT_EVENT │ │ │ │ 2897: 00db1ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SURFACE_DSTATE │ │ │ │ 2898: 00db054c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_DSTATE │ │ │ │ - 2899: 007e5520 180 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ + 2899: 007e54f0 180 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ 2900: 00d68ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADFIS_EVENT │ │ │ │ 2901: 00d6c53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_GPIO_READ_EVENT │ │ │ │ 2902: 00d7a814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ - 2903: 00913548 244 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ - 2904: 006a27bc 192 FUNC GLOBAL DEFAULT 12 decNumberFromInt128 │ │ │ │ + 2903: 00913518 244 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ + 2904: 006a278c 192 FUNC GLOBAL DEFAULT 12 decNumberFromInt128 │ │ │ │ 2905: 004b4f90 920 FUNC GLOBAL DEFAULT 12 usb_ep_combine_input_packets │ │ │ │ - 2906: 0073d8dc 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data │ │ │ │ + 2906: 0073d8ac 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data │ │ │ │ 2907: 004078d8 16 FUNC GLOBAL DEFAULT 12 world_name │ │ │ │ - 2908: 009607f8 844 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ - 2909: 006ad6a8 180 FUNC GLOBAL DEFAULT 12 decimal128ToEngString │ │ │ │ + 2908: 009607c8 844 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ + 2909: 006ad678 180 FUNC GLOBAL DEFAULT 12 decimal128ToEngString │ │ │ │ 2910: 004aa234 60 FUNC GLOBAL DEFAULT 12 smbios_entry_add │ │ │ │ 2911: 00db1384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_DSTATE │ │ │ │ 2912: 00d6b5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_STATUS_EVENT │ │ │ │ 2913: 00db2300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 2914: 00db183a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_DSTATE │ │ │ │ 2915: 00d719c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SEL_EVENT │ │ │ │ 2916: 0062274c 388 FUNC GLOBAL DEFAULT 12 helper_DTSTEXQ │ │ │ │ - 2917: 0099c530 228 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ + 2917: 0099c500 228 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ 2918: 00db2286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_STOP_DSTATE │ │ │ │ 2919: 00db0a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_READ_DSTATE │ │ │ │ 2920: 00d79c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 2921: 005bdd10 6512 FUNC GLOBAL DEFAULT 12 net_init_slirp │ │ │ │ 2922: 00db193e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_DSTATE │ │ │ │ 2923: 00db1cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 2924: 00d6a594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR0_READ_EVENT │ │ │ │ - 2925: 00807de4 300 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ + 2925: 00807db4 300 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ 2926: 00db03f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_DSTATE │ │ │ │ 2927: 00cd25b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcfids │ │ │ │ 2928: 00db18b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_CHANGE_DSTATE │ │ │ │ 2929: 00d7a358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_RESET_EVENT │ │ │ │ 2930: 002c5720 92 FUNC GLOBAL DEFAULT 12 palette_new │ │ │ │ - 2931: 00952dd0 944 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ + 2931: 00952da0 944 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ 2932: 00db0608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_FIS_DUMP_DSTATE │ │ │ │ 2933: 00cd252c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcfidu │ │ │ │ 2934: 00d710f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_NEW_REQUEST_EVENT │ │ │ │ 2935: 00d7be74 0 NOTYPE GLOBAL DEFAULT 24 _edata │ │ │ │ 2936: 00db1608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_REQ_DSTATE │ │ │ │ - 2937: 007ada88 72 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ + 2937: 007ada58 72 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ 2938: 0064b7d8 452 FUNC GLOBAL DEFAULT 12 helper_store_vtb │ │ │ │ 2939: 00d6d228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_READ_EVENT │ │ │ │ 2940: 00c84920 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_endian_mode │ │ │ │ 2941: 002a8f58 120 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_fill │ │ │ │ 2942: 00db0392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_DSTATE │ │ │ │ 2943: 00db03d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SOFT_RESET_CHN_DSTATE │ │ │ │ 2944: 00d7340c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_EVENT │ │ │ │ - 2945: 006ac828 220 FUNC GLOBAL DEFAULT 12 decNumberAdd │ │ │ │ + 2945: 006ac7f8 220 FUNC GLOBAL DEFAULT 12 decNumberAdd │ │ │ │ 2946: 00db0d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAM_DSTATE │ │ │ │ 2947: 00cbf4e4 36 OBJECT GLOBAL DEFAULT 24 qemu_nic_opts │ │ │ │ 2948: 00d76d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_EVENT │ │ │ │ 2949: 00db0b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_WRITEB_DSTATE │ │ │ │ - 2950: 0099ba30 336 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ - 2951: 007827a8 44 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ - 2952: 0092766c 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ + 2950: 0099ba00 336 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ + 2951: 00782778 44 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ + 2952: 0092763c 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ 2953: 00db1b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_DIRTY_SYNC_DSTATE │ │ │ │ 2954: 00d7479c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_CLAIM_EVENT │ │ │ │ 2955: 0043cfe0 76 FUNC GLOBAL DEFAULT 12 pci_device_deassert_intx │ │ │ │ 2956: 00d64610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_EVENT │ │ │ │ - 2957: 00953d08 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ + 2957: 00953cd8 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ 2958: 00d65294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_DONE_EVENT │ │ │ │ 2959: 00cb9bec 16 OBJECT GLOBAL DEFAULT 24 mapped_xattr_ops │ │ │ │ 2960: 00d7388c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_ASYNC_EVENT │ │ │ │ - 2961: 009cb71c 92 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ + 2961: 009cb6ec 92 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ 2962: 005e2ea8 96 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ - 2963: 006daafc 352 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ + 2963: 006daacc 352 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ 2964: 00d75394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PCIE_FLR_EVENT │ │ │ │ 2965: 00d6f324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_EVENT │ │ │ │ 2966: 00d6c1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_WRITE_EVENT │ │ │ │ - 2967: 0091de28 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ + 2967: 0091ddf8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ 2968: 00db134c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DISCONNECT_DSTATE │ │ │ │ 2969: 00c78368 4 OBJECT GLOBAL DEFAULT 21 vsock_ops │ │ │ │ - 2970: 007266e0 2404 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ + 2970: 007266b0 2404 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ 2971: 00d6e1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_EVENT │ │ │ │ - 2972: 008d0bec 332 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ - 2973: 008a2b34 1852 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ + 2972: 008d0bbc 332 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ + 2973: 008a2b04 1852 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ 2974: 00d6506c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RUN_EVENT │ │ │ │ 2975: 00534538 164 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_stop │ │ │ │ - 2976: 0096220c 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ + 2976: 009621dc 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ 2977: 0043db90 136 FUNC GLOBAL DEFAULT 12 pci_register_root_bus │ │ │ │ - 2978: 00958f5c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ + 2978: 00958f2c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ 2979: 00d6f4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GET_LOG_EVENT │ │ │ │ - 2980: 008c2878 244 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ - 2981: 0074bb6c 168 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ - 2982: 008bf8d4 56 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ + 2980: 008c2848 244 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ + 2981: 0074bb3c 168 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ + 2982: 008bf8a4 56 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ 2983: 00cc91b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrspic │ │ │ │ 2984: 00d6ecc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_EVENT │ │ │ │ 2985: 00d7ad04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_SEEK_EVENT │ │ │ │ 2986: 00d64720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ADD_TASK_EVENT │ │ │ │ 2987: 00d71e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_DISABLED_EVENT │ │ │ │ 2988: 00db10b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_READ_DSTATE │ │ │ │ 2989: 00d70a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_WRITE_EVENT │ │ │ │ - 2990: 008f7410 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ + 2990: 008f73e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ 2991: 00db0520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_CTRL_DSTATE │ │ │ │ 2992: 00db1f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_EXIT_DSTATE │ │ │ │ 2993: 00cc9130 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrspim │ │ │ │ 2994: 00d7a7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_EVENT │ │ │ │ 2995: 00d73dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_SET_DEQUEUE_EVENT │ │ │ │ 2996: 0060c208 124 FUNC GLOBAL DEFAULT 12 ppc_store_lpcr │ │ │ │ - 2997: 0094b92c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ - 2998: 007a08f8 200 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ + 2997: 0094b8fc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ + 2998: 007a08c8 200 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ 2999: 00d65314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_EVENT │ │ │ │ - 3000: 0098741c 36 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ + 3000: 009873ec 36 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ 3001: 00d726e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_DATA_EVENT │ │ │ │ 3002: 00db0dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_DSTATE │ │ │ │ 3003: 00db197c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DSTATE │ │ │ │ 3004: 00d7ba4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_MAP_BAR_EVENT │ │ │ │ 3005: 00cc90ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrspip │ │ │ │ 3006: 00583488 476 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_finish │ │ │ │ - 3007: 0098c500 136 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ - 3008: 009ab67c 72 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ + 3007: 0098c4d0 136 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ + 3008: 009ab64c 72 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ 3009: 00d71590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EVENT │ │ │ │ 3010: 00d667f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_REG_EVENT │ │ │ │ 3011: 00dafd6b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_transaction_c │ │ │ │ 3012: 00d65d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_EVENT │ │ │ │ 3013: 00db0bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_PACKET_DSTATE │ │ │ │ - 3014: 00957e40 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ - 3015: 00759a24 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ + 3014: 00957e10 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ + 3015: 007599f4 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ 3016: 00cc9028 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrspiz │ │ │ │ 3017: 00db1b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_DSTATE │ │ │ │ 3018: 00d790d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VSCR_GET_EVENT │ │ │ │ 3019: 00d7a864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 3020: 00323cac 104 FUNC GLOBAL DEFAULT 12 cpu_exec_class_post_init │ │ │ │ 3021: 00db0746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_XIVE_IC_HW_TRIGGER_DSTATE │ │ │ │ - 3022: 0073e74c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ - 3023: 0096beb8 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ - 3024: 00998cac 176 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ + 3022: 0073e71c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ + 3023: 0096be88 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ + 3024: 00998c7c 176 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ 3025: 00db0832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_ELRSR_READ_DSTATE │ │ │ │ 3026: 00d7756c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_EVENT │ │ │ │ 3027: 0043e550 12 FUNC GLOBAL DEFAULT 12 pci_get_bar_addr │ │ │ │ - 3028: 007f3840 16 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ + 3028: 007f3810 16 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ 3029: 00cb628c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_le │ │ │ │ - 3030: 006e7900 8 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ + 3030: 006e78d0 8 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ 3031: 00d6d698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_UNMATCHED_EVENT │ │ │ │ 3032: 00db0ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLOSE_ZONE_DSTATE │ │ │ │ 3033: 00d63b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHPOINT_EVENT │ │ │ │ 3034: 00d75024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_WRITE_EVENT │ │ │ │ 3035: 00256cac 504 FUNC GLOBAL DEFAULT 12 cap_disas_target │ │ │ │ 3036: 00db1f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_DSTATE │ │ │ │ - 3037: 008d09b4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ - 3038: 0098e778 192 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ - 3039: 007efd9c 220 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ + 3037: 008d0984 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ + 3038: 0098e748 192 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ + 3039: 007efd6c 220 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ 3040: 00db07f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_WRITE_DSTATE │ │ │ │ 3041: 00db0650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_SET_SIGNATURE_DSTATE │ │ │ │ - 3042: 0099af80 720 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ - 3043: 00732a44 360 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ + 3042: 0099af50 720 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ + 3043: 00732a14 360 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ 3044: 00d76efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ADVISE_MR_EVENT │ │ │ │ - 3045: 008be5c0 484 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ - 3046: 007b9718 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ + 3045: 008be590 484 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ + 3046: 007b96e8 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ 3047: 00db28da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_DSTATE │ │ │ │ 3048: 00db147a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_DSTATE │ │ │ │ - 3049: 007ac480 152 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ + 3049: 007ac450 152 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ 3050: 00cc676c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSSUBDP │ │ │ │ 3051: 00d6e298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_LINK_DOWN_EVENT │ │ │ │ - 3052: 009baeb4 96 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ + 3052: 009bae84 96 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ 3053: 005ccaa4 348 FUNC GLOBAL DEFAULT 12 replay_read_random │ │ │ │ 3054: 00da7634 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_use_devid │ │ │ │ 3055: 00db05e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_READ_DSTATE │ │ │ │ - 3056: 007e6acc 80 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ + 3056: 007e6a9c 80 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ 3057: 00db15d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_DSTATE │ │ │ │ 3058: 00295710 172 FUNC GLOBAL DEFAULT 12 helper_gvec_lt8 │ │ │ │ 3059: 00d71360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_AWOKEN_EVENT │ │ │ │ 3060: 002cf06c 544 FUNC GLOBAL DEFAULT 12 vnc_job_add_rect │ │ │ │ - 3061: 0077b91c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ + 3061: 0077b8ec 104 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ 3062: 00d7790c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_FIELD_ERROR_EVENT │ │ │ │ 3063: 002a3ec8 248 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_scancode │ │ │ │ 3064: 00daffd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_DSTATE │ │ │ │ - 3065: 0093c6b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ + 3065: 0093c688 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ 3066: 00d6a754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_READ_EVENT │ │ │ │ 3067: 00ccebf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdmul │ │ │ │ 3068: 0062ddd4 320 FUNC GLOBAL DEFAULT 12 helper_XSNMADDDP │ │ │ │ 3069: 00db14a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 3070: 00cd5184 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTSFIQ │ │ │ │ - 3071: 00973da0 340 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ - 3072: 008df830 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ - 3073: 00787c30 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ + 3071: 00973d70 340 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ + 3072: 008df800 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ + 3073: 00787c00 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ 3074: 00d6e428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_EVENT │ │ │ │ 3075: 00db01fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA_DSTATE │ │ │ │ - 3076: 00930884 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ - 3077: 008130f4 24 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ - 3078: 0096ca3c 244 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ + 3076: 00930854 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ + 3077: 008130c4 24 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ + 3078: 0096ca0c 244 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ 3079: 005fb29c 1060 FUNC GLOBAL DEFAULT 12 vof_claim │ │ │ │ - 3080: 0090c1f8 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ + 3080: 0090c1c8 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ 3081: 002a0de4 148 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_dmabuf │ │ │ │ 3082: 0058e1ec 376 FUNC GLOBAL DEFAULT 12 qmp_snapshot_save │ │ │ │ 3083: 00d6f594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_SQ_EVENT │ │ │ │ 3084: 00d68810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAST_EVENT │ │ │ │ 3085: 0029bc78 232 FUNC GLOBAL DEFAULT 12 exec_inline_op │ │ │ │ 3086: 00db1106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSAPIC_REG_READ_DSTATE │ │ │ │ 3087: 00db0492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_READ_IO_DSTATE │ │ │ │ - 3088: 008dc10c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ - 3089: 00961338 228 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ - 3090: 006a2298 140 FUNC GLOBAL DEFAULT 12 decNumberFromUInt32 │ │ │ │ - 3091: 00910344 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ + 3088: 008dc0dc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ + 3089: 00961308 228 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ + 3090: 006a2268 140 FUNC GLOBAL DEFAULT 12 decNumberFromUInt32 │ │ │ │ + 3091: 00910314 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ 3092: 00bcbc40 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcnet │ │ │ │ 3093: 00cccc7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkudum │ │ │ │ 3094: 00db19ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_DSTATE │ │ │ │ 3095: 00387b3c 128 FUNC GLOBAL DEFAULT 12 ide_start_dma │ │ │ │ 3096: 00d6ac44 72 OBJECT GLOBAL DEFAULT 24 hw_isa_trace_events │ │ │ │ 3097: 00d66cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_SIZE_EVENT │ │ │ │ - 3098: 008a3270 460 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ + 3098: 008a3240 460 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ 3099: 00db04aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_DSTATE │ │ │ │ - 3100: 00954dfc 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ - 3101: 008c72b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ - 3102: 0075ad7c 236 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ - 3103: 0069d3bc 92 FUNC GLOBAL DEFAULT 12 spr_read_dbat │ │ │ │ - 3104: 00814618 576 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ + 3100: 00954dcc 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ + 3101: 008c7288 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ + 3102: 0075ad4c 236 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ + 3103: 0069d388 92 FUNC GLOBAL DEFAULT 12 spr_read_dbat │ │ │ │ + 3104: 008145e8 576 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ 3105: 00cccaf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkudus │ │ │ │ 3106: 00c7b34c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_gtree │ │ │ │ 3107: 00d71c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_EVENT │ │ │ │ 3108: 00db2078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3109: 005a0c90 248 FUNC GLOBAL DEFAULT 12 hmp_sum │ │ │ │ 3110: 00d684c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_EVENT │ │ │ │ 3111: 00d734bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RESET_EVENT │ │ │ │ 3112: 00538268 368 FUNC GLOBAL DEFAULT 12 qemu_init_vcpu │ │ │ │ - 3113: 0069da90 164 FUNC GLOBAL DEFAULT 12 spr_write_40x_tcr │ │ │ │ + 3113: 0069da5c 164 FUNC GLOBAL DEFAULT 12 spr_write_40x_tcr │ │ │ │ 3114: 005525c4 144 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_phandle │ │ │ │ 3115: 002bff90 56 FUNC GLOBAL DEFAULT 12 vnc_zlib_clear │ │ │ │ 3116: 00d68ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADMAP_EVENT │ │ │ │ 3117: 00d67cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_EVENT │ │ │ │ 3118: 00db28d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_SUCCESS_DSTATE │ │ │ │ 3119: 00db00a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_START_DSTATE │ │ │ │ 3120: 00dafed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DONE_DSTATE │ │ │ │ - 3121: 008c6680 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ - 3122: 006f75e0 300 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ + 3121: 008c6650 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ + 3122: 006f75b0 300 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ 3123: 00d73e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_ENABLE_EVENT │ │ │ │ 3124: 00db203a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 3125: 00d64d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_EVENT │ │ │ │ 3126: 00db1ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ADDR_DSTATE │ │ │ │ 3127: 00d65958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_PRE_SAVE_EVENT │ │ │ │ 3128: 00db20ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_ADD_DSTATE │ │ │ │ - 3129: 0081e6a8 584 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ - 3130: 00717b14 2008 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ - 3131: 008d1efc 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ - 3132: 00836ec4 616 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ + 3129: 0081e678 584 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ + 3130: 00717ae4 2008 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ + 3131: 008d1ecc 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ + 3132: 00836e94 616 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ 3133: 00d655b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_EVENT │ │ │ │ 3134: 00db12ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_COUNT_DSTATE │ │ │ │ 3135: 00d6d438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_ADD_EVENT │ │ │ │ 3136: 00d7b5a0 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_wait_func │ │ │ │ - 3137: 00952098 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ + 3137: 00952068 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ 3138: 00557888 56 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_memory │ │ │ │ 3139: 00db1818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_FIELDS_DSTATE │ │ │ │ 3140: 00db0b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MFSR_DSTATE │ │ │ │ 3141: 00db0e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_PARAMS_DSTATE │ │ │ │ 3142: 00db234c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 3143: 00cdf784 4 OBJECT GLOBAL DEFAULT 24 graphic_width │ │ │ │ - 3144: 0094498c 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ + 3144: 0094495c 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ 3145: 00d794bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_EVENT │ │ │ │ - 3146: 007ac870 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ - 3147: 009317e0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfu_client_hangup │ │ │ │ - 3148: 00935220 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ + 3146: 007ac840 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ + 3147: 009317b0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfu_client_hangup │ │ │ │ + 3148: 009351f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ 3149: 00d76108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_WRITE_EVENT │ │ │ │ 3150: 00d6cf08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_EVENT │ │ │ │ - 3151: 0081040c 168 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ + 3151: 008103dc 168 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ 3152: 00db1e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_DISCARD_RANGE_DSTATE │ │ │ │ 3153: 00c7d758 12 OBJECT GLOBAL DEFAULT 21 FuseExportAllowOther_lookup │ │ │ │ 3154: 00d6a004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_EVENT │ │ │ │ 3155: 00db1418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_DSTATE │ │ │ │ 3156: 0027b360 324 FUNC GLOBAL DEFAULT 12 float64r32_div │ │ │ │ - 3157: 009357b4 524 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ + 3157: 00935784 524 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ 3158: 00d6950c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_INPUT_QUEUE_FULL_EVENT │ │ │ │ - 3159: 0099077c 112 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ + 3159: 0099074c 112 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ 3160: 002a2568 556 FUNC GLOBAL DEFAULT 12 qemu_display_early_init │ │ │ │ - 3161: 009631e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ - 3162: 009577c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ + 3161: 009631b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ + 3162: 00957798 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ 3163: 00cb772c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_le │ │ │ │ 3164: 00570040 376 FUNC GLOBAL DEFAULT 12 migrate_set_error │ │ │ │ 3165: 00db1330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_DSTATE │ │ │ │ 3166: 00db1aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_CALL_DSTATE │ │ │ │ - 3167: 008c2b18 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ - 3168: 007b9c08 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ + 3167: 008c2ae8 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ + 3168: 007b9bd8 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ 3169: 00db1b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_OUTPUT_DSTATE │ │ │ │ 3170: 00d7a198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 3171: 00db1f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_REGISTER_DSTATE │ │ │ │ 3172: 00d710c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_EVENT │ │ │ │ 3173: 00502acc 136 FUNC GLOBAL DEFAULT 12 virtio_pci_get_class_id │ │ │ │ 3174: 00bc9568 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_ptr_device │ │ │ │ 3175: 00d6fcf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_PCI_MAP_IRQ_EVENT │ │ │ │ 3176: 00d7028c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC40X_SET_TB_CLK_EVENT │ │ │ │ - 3177: 00995fec 164 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ + 3177: 00995fbc 164 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ 3178: 00db074a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVP_BACKLOG_OP_DSTATE │ │ │ │ 3179: 00d6dc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_REARM_TIMER_EVENT │ │ │ │ - 3180: 00955bf8 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ - 3181: 00732d98 264 FUNC GLOBAL DEFAULT 12 translator_ldl │ │ │ │ + 3180: 00955bc8 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ + 3181: 00732d68 264 FUNC GLOBAL DEFAULT 12 translator_ldl │ │ │ │ 3182: 00d8d56c 4 OBJECT GLOBAL DEFAULT 25 xen_mode │ │ │ │ 3183: 005695e4 24 FUNC GLOBAL DEFAULT 12 global_state_received │ │ │ │ 3184: 00441f24 172 FUNC GLOBAL DEFAULT 12 pci_setup_iommu │ │ │ │ - 3185: 00732ea0 312 FUNC GLOBAL DEFAULT 12 translator_ldq │ │ │ │ + 3185: 00732e70 312 FUNC GLOBAL DEFAULT 12 translator_ldq │ │ │ │ 3186: 00db0a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_DSTATE │ │ │ │ - 3187: 008af9dc 724 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ + 3187: 008af9ac 724 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ 3188: 0057d158 36 FUNC GLOBAL DEFAULT 12 migrate_tls_authz │ │ │ │ 3189: 00d69ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_CPU_IRQ_EVENT │ │ │ │ 3190: 00db20f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ - 3191: 0070bed0 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ + 3191: 0070bea0 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ 3192: 00c67df0 52 OBJECT GLOBAL DEFAULT 21 vmstate_esp │ │ │ │ 3193: 00631460 508 FUNC GLOBAL DEFAULT 12 helper_XVCMPEQDP │ │ │ │ 3194: 005244d0 508 FUNC GLOBAL DEFAULT 12 audio_create_default_audiodevs │ │ │ │ - 3195: 0093d97c 360 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ - 3196: 0094a090 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ + 3195: 0093d94c 360 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ + 3196: 0094a060 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ 3197: 002e5178 332 FUNC GLOBAL DEFAULT 12 v9fs_co_st_gen │ │ │ │ - 3198: 009a1590 72 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ + 3198: 009a1560 72 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ 3199: 00438f6c 532 FUNC GLOBAL DEFAULT 12 msi_set_mask │ │ │ │ 3200: 0043429c 108 FUNC GLOBAL DEFAULT 12 fw_cfg_set_order_override │ │ │ │ 3201: 00db2314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ - 3202: 007806e8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ + 3202: 007806b8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ 3203: 00d6960c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_COMMAND_EVENT │ │ │ │ - 3204: 00916e50 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ + 3204: 00916e20 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ 3205: 00d700ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_SDRAM_INIT_EVENT │ │ │ │ - 3206: 008d036c 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ - 3207: 008aaba8 560 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ + 3206: 008d033c 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ + 3207: 008aab78 560 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ 3208: 003936ec 24 FUNC GLOBAL DEFAULT 12 adb_register_autopoll_callback │ │ │ │ - 3209: 007439a0 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ - 3210: 0071d9bc 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ - 3211: 0077b79c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ + 3209: 00743970 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ + 3210: 0071d98c 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ + 3211: 0077b76c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ 3212: 00db06e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_EVENT_DSTATE │ │ │ │ - 3213: 008b763c 148 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ + 3213: 008b760c 148 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ 3214: 006429ac 272 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVDM_le_exp │ │ │ │ 3215: 00d7bd1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_EVENT │ │ │ │ - 3216: 008e0b64 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ - 3217: 0090fef4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ - 3218: 009acc90 680 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ - 3219: 007ae758 312 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ - 3220: 0078232c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ + 3216: 008e0b34 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ + 3217: 0090fec4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ + 3218: 009acc60 680 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ + 3219: 007ae728 312 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ + 3220: 007822fc 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ 3221: 005c944c 228 FUNC GLOBAL DEFAULT 12 replay_put_event │ │ │ │ - 3222: 00982284 12 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ + 3222: 00982254 12 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ 3223: 00289130 16 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16_scalbn │ │ │ │ 3224: 00d75254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_EVENT │ │ │ │ 3225: 00db28be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_DSTATE │ │ │ │ 3226: 00db0534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_DSTATE │ │ │ │ 3227: 00c7d328 12 OBJECT GLOBAL DEFAULT 21 OnCbwError_lookup │ │ │ │ 3228: 00db2024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 3229: 006276c8 140 FUNC GLOBAL DEFAULT 12 helper_fctiwu │ │ │ │ - 3230: 006a2664 152 FUNC GLOBAL DEFAULT 12 decNumberFromUInt64 │ │ │ │ + 3230: 006a2634 152 FUNC GLOBAL DEFAULT 12 decNumberFromUInt64 │ │ │ │ 3231: 00db28f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_DSTATE │ │ │ │ 3232: 003256bc 176 FUNC GLOBAL DEFAULT 12 load_elf_strerror │ │ │ │ 3233: 00d703ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_CMD_TIMER_START_EVENT │ │ │ │ 3234: 0062761c 172 FUNC GLOBAL DEFAULT 12 helper_fctiwz │ │ │ │ 3235: 00db005c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_DSTATE │ │ │ │ 3236: 00629c30 144 FUNC GLOBAL DEFAULT 12 helper_evfsctuiz │ │ │ │ - 3237: 0077a0d8 180 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ + 3237: 0077a0a8 180 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ 3238: 00db2260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 3239: 00dafdf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_REPLY_DSTATE │ │ │ │ 3240: 00d6b7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_READ_EVENT │ │ │ │ 3241: 00d77e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_THROTTLE_PCT_EVENT │ │ │ │ - 3242: 007da7ac 500 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ + 3242: 007da77c 500 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ 3243: 00cb96b0 4 OBJECT GLOBAL DEFAULT 24 qemu_dbus_display │ │ │ │ 3244: 00587928 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_open_return_path │ │ │ │ - 3245: 00987724 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ + 3245: 009876f4 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ 3246: 004b7f74 280 FUNC GLOBAL DEFAULT 12 usb_desc_endpoint │ │ │ │ 3247: 002817cc 260 FUNC GLOBAL DEFAULT 12 float32_to_int64_scalbn │ │ │ │ - 3248: 009b2ee4 172 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ + 3248: 009b2eb4 172 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ 3249: 00db0478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_WRITE_DSTATE │ │ │ │ - 3250: 009c8d5c 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ + 3250: 009c8d2c 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ 3251: 00d7a2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MEMSAVE_EVENT │ │ │ │ 3252: 00db0a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_AP_DSTATE │ │ │ │ 3253: 002f318c 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_plug_cb │ │ │ │ 3254: 00db1d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_DSTATE │ │ │ │ 3255: 0044bba8 504 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_pre_plug_cb │ │ │ │ 3256: 00db000c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CONNECT_THREAD_SLEEP_DSTATE │ │ │ │ - 3257: 00820944 948 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ + 3257: 00820914 948 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ 3258: 00db2076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3259: 005d22c4 440 FUNC GLOBAL DEFAULT 12 rr_start_vcpu_thread │ │ │ │ 3260: 00db0e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_STARTED_DSTATE │ │ │ │ 3261: 00db0876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_READ_DSTATE │ │ │ │ 3262: 00db128e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_READ_DSTATE │ │ │ │ 3263: 00d7aa08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 3264: 00d708bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_RTAS_IBM_QUERY_INTERRUPT_SOURCE_NUMBER_EVENT │ │ │ │ 3265: 00cc1048 132 OBJECT GLOBAL DEFAULT 24 helper_info_FADDS │ │ │ │ 3266: 00d63c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_BREAK_EVENT │ │ │ │ 3267: 00db14ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAPPED_DSTATE │ │ │ │ - 3268: 00967fa8 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ - 3269: 008b8630 52 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ - 3270: 00854f24 2252 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ + 3268: 00967f78 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ + 3269: 008b8600 52 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ + 3270: 00854ef4 2252 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ 3271: 004fc674 220 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config │ │ │ │ 3272: 00550570 84 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_by_ref │ │ │ │ 3273: 00dafd2c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_char_c │ │ │ │ - 3274: 0080ff88 12 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ - 3275: 00935390 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ - 3276: 00996478 316 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ - 3277: 0093a09c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ + 3274: 0080ff58 12 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ + 3275: 00935360 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ + 3276: 00996448 316 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ + 3277: 0093a06c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ 3278: 00db1452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_MSI_DSTATE │ │ │ │ - 3279: 00921804 300 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ + 3279: 009217d4 300 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ 3280: 00db1220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_UNPLUG_REQUEST_DSTATE │ │ │ │ 3281: 00d67874 736 OBJECT GLOBAL DEFAULT 24 hw_display_trace_events │ │ │ │ 3282: 0031de38 556 FUNC GLOBAL DEFAULT 12 serial_mm_init │ │ │ │ 3283: 00cd5730 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_atbl │ │ │ │ 3284: 00db00b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_STATE_CHANGED_DSTATE │ │ │ │ - 3285: 00995f70 124 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ + 3285: 00995f40 124 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ 3286: 00db11ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_TB_STORE_DSTATE │ │ │ │ - 3287: 007fd438 184 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ - 3288: 00952208 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ + 3287: 007fd408 184 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ + 3288: 009521d8 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ 3289: 00db1afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_LISTEN_DSTATE │ │ │ │ 3290: 00d7338c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_STALL_EP_EVENT │ │ │ │ 3291: 004fa6c8 64 FUNC GLOBAL DEFAULT 12 vfio_cpr_register_container │ │ │ │ 3292: 006334a0 276 FUNC GLOBAL DEFAULT 12 helper_xscvdpuxds │ │ │ │ 3293: 00d6e368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_EVENT │ │ │ │ - 3294: 0072a910 1248 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ + 3294: 0072a8e0 1248 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ 3295: 00db10b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_CB_DSTATE │ │ │ │ 3296: 00db20f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_REMOVE_DSTATE │ │ │ │ 3297: 00cd57b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_atbu │ │ │ │ - 3298: 009548e8 192 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ - 3299: 00731394 324 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ - 3300: 0094fb70 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ - 3301: 009158c8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ + 3298: 009548b8 192 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ + 3299: 00731364 324 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ + 3300: 0094fb40 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ + 3301: 00915898 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ 3302: 005c3cd0 208 FUNC GLOBAL DEFAULT 12 tap_fd_disable │ │ │ │ 3303: 00db0954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_EVENT_DSTATE │ │ │ │ 3304: 00d68364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_GET_INIT_INFO_EVENT │ │ │ │ - 3305: 008c67f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ + 3305: 008c67c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ 3306: 003349f8 136 FUNC GLOBAL DEFAULT 12 qdev_fw_name │ │ │ │ 3307: 0063e664 132 FUNC GLOBAL DEFAULT 12 helper_VADDSWS │ │ │ │ 3308: 00d65b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_EVENT │ │ │ │ - 3309: 0099793c 148 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ + 3309: 0099790c 148 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ 3310: 00d6f7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_EVENT │ │ │ │ 3311: 00db105a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_DSTATE │ │ │ │ 3312: 00db10ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DBBUF_CONFIG_DSTATE │ │ │ │ - 3313: 0099be28 584 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ - 3314: 00719d44 540 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ + 3313: 0099bdf8 584 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ + 3314: 00719d14 540 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ 3315: 00449624 632 FUNC GLOBAL DEFAULT 12 shpc_device_plug_cb │ │ │ │ 3316: 00d67584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_PUT_EVENT │ │ │ │ - 3317: 006c8598 384 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ + 3317: 006c8568 384 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ 3318: 00db147c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_NO_CMD_DSTATE │ │ │ │ 3319: 00d7a348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_RESET_EVENT │ │ │ │ - 3320: 00718e78 164 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ - 3321: 0073c3c4 156 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ + 3320: 00718e48 164 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ + 3321: 0073c394 156 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ 3322: 00d7b9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_EVENT │ │ │ │ - 3323: 008be030 156 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ + 3323: 008be000 156 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ 3324: 00d6f9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_READ_EVENT │ │ │ │ 3325: 00db061a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_UNHANDLED_FIS_DSTATE │ │ │ │ 3326: 00c71500 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_timer │ │ │ │ 3327: 00d6e5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_USER_INT_EVENT │ │ │ │ 3328: 00cb99c4 20 OBJECT GLOBAL DEFAULT 24 mapped_dacl_xattr │ │ │ │ - 3329: 007979f4 388 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ + 3329: 007979c4 388 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ 3330: 00db0c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_DSTATE │ │ │ │ - 3331: 008b8c70 60 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ + 3331: 008b8c40 60 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ 3332: 004b2e80 172 FUNC GLOBAL DEFAULT 12 usb_bus_release │ │ │ │ 3333: 00d66758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CTRL_EVENT │ │ │ │ 3334: 00d673c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_ERROR_EVENT │ │ │ │ 3335: 00db28ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOCKET_LISTEN_DSTATE │ │ │ │ 3336: 00db0c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RESET_DSTATE │ │ │ │ - 3337: 009800e8 132 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ - 3338: 00715874 432 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ + 3337: 009800b8 132 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ + 3338: 00715844 432 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ 3339: 00db0a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_ENABLE_DSTATE │ │ │ │ 3340: 00db07c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVI_DSTATE │ │ │ │ - 3341: 0090adf4 424 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ - 3342: 00780434 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ + 3341: 0090adc4 424 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ + 3342: 00780404 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ 3343: 00d78d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_MUL_DIV_EVENT │ │ │ │ 3344: 00d78580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_EVENT │ │ │ │ 3345: 00db12ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_DSTATE │ │ │ │ 3346: 00443de0 236 FUNC GLOBAL DEFAULT 12 pci_bridge_ssvid_init │ │ │ │ - 3347: 007a0f20 216 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ + 3347: 007a0ef0 216 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ 3348: 00db0c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_DSTATE │ │ │ │ - 3349: 007d8af0 1280 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ + 3349: 007d8ac0 1280 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ 3350: 00db0b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_WRITEB_DSTATE │ │ │ │ 3351: 00377204 396 FUNC GLOBAL DEFAULT 12 i2c_ack │ │ │ │ 3352: 0056f29c 728 FUNC GLOBAL DEFAULT 12 migration_ioc_process_incoming │ │ │ │ 3353: 00db0012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_DSTATE │ │ │ │ - 3354: 009a98f4 592 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ + 3354: 009a98c4 592 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ 3355: 00d6d0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_EVENT │ │ │ │ - 3356: 009b177c 236 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ - 3357: 00958704 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ + 3356: 009b174c 236 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ + 3357: 009586d4 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ 3358: 00db170a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_DSTATE │ │ │ │ 3359: 005af9d4 528 FUNC GLOBAL DEFAULT 12 qmp_set_link │ │ │ │ - 3360: 008c0630 92 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ + 3360: 008c0600 92 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ 3361: 00db0732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_READ_DSTATE │ │ │ │ - 3362: 008a3738 72 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ + 3362: 008a3708 72 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ 3363: 00d67534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_WRITE_EVENT │ │ │ │ 3364: 00d6d538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_READ_EVENT │ │ │ │ 3365: 00d7b58c 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_lock_func │ │ │ │ 3366: 00db1e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_REGISTER_DSTATE │ │ │ │ 3367: 00db0834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_EISR_READ_DSTATE │ │ │ │ - 3368: 00915e70 320 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ - 3369: 006e6260 820 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ - 3370: 00968740 548 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ + 3368: 00915e40 320 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ + 3369: 006e6230 820 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ + 3370: 00968710 548 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ 3371: 00257b0c 16 FUNC GLOBAL DEFAULT 12 print_insn_od_target │ │ │ │ 3372: 00d7363c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_ALLOC_EVENT │ │ │ │ - 3373: 0077e68c 184 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ + 3373: 0077e65c 184 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ 3374: 00d647b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_INIT_STATE_EVENT │ │ │ │ 3375: 00db01c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_WRITE_DSTATE │ │ │ │ 3376: 00db2922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_ADD_DSTATE │ │ │ │ 3377: 00db166c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_CONFIG_DSTATE │ │ │ │ - 3378: 00958aec 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ + 3378: 00958abc 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ 3379: 00d64590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_EVENT │ │ │ │ 3380: 00db05fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_DATA_DSTATE │ │ │ │ 3381: 00403d10 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_credits │ │ │ │ 3382: 00bcb0b0 52 OBJECT GLOBAL DEFAULT 21 vmstate_mos6522 │ │ │ │ 3383: 00d738ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_STATUS_REPORT_EVENT │ │ │ │ - 3384: 006a4a88 220 FUNC GLOBAL DEFAULT 12 decNumberRescale │ │ │ │ - 3385: 00937e4c 216 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ + 3384: 006a4a58 220 FUNC GLOBAL DEFAULT 12 decNumberRescale │ │ │ │ + 3385: 00937e1c 216 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ 3386: 00257c1c 244 FUNC GLOBAL DEFAULT 12 disas_initialize_debug_target │ │ │ │ 3387: 0052b6e4 112 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsString │ │ │ │ 3388: 00338058 504 FUNC GLOBAL DEFAULT 12 qemu_unregister_reset │ │ │ │ 3389: 00d663bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_REQUEST_EVENT │ │ │ │ 3390: 00563f94 28 FUNC GLOBAL DEFAULT 12 cpr_set_incoming_mode │ │ │ │ - 3391: 006a3624 780 FUNC GLOBAL DEFAULT 12 decNumberAnd │ │ │ │ - 3392: 008fd62c 1232 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ - 3393: 007aef70 356 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ - 3394: 008d7468 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ + 3391: 006a35f4 780 FUNC GLOBAL DEFAULT 12 decNumberAnd │ │ │ │ + 3392: 008fd5fc 1232 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ + 3393: 007aef40 356 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ + 3394: 008d7438 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ 3395: 00db1986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_PROBE_DSTATE │ │ │ │ 3396: 00cb4084 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd8 │ │ │ │ 3397: 00d72310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SGL_OVERFLOW_EVENT │ │ │ │ 3398: 00d67304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_PENDING_EVENT │ │ │ │ 3399: 00db04be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_CURSOR_DSTATE │ │ │ │ 3400: 00c7ecfc 12 OBJECT GLOBAL DEFAULT 21 EbpfProgramID_lookup │ │ │ │ - 3401: 0098931c 140 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ + 3401: 009892ec 140 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ 3402: 005bf810 464 FUNC GLOBAL DEFAULT 12 net_init_vde │ │ │ │ 3403: 00255998 72 FUNC GLOBAL DEFAULT 12 qemu_get_cpu │ │ │ │ 3404: 004f054c 260 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_attach │ │ │ │ 3405: 00db1196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_IRQ_CPU_DSTATE │ │ │ │ - 3406: 00988560 372 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ - 3407: 008ee80c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ + 3406: 00988530 372 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ + 3407: 008ee7dc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ 3408: 00cb3c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin8 │ │ │ │ 3409: 0042f8bc 560 FUNC GLOBAL DEFAULT 12 nvme_ns_init_format │ │ │ │ - 3410: 008c611c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ + 3410: 008c60ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ 3411: 005839fc 20 FUNC GLOBAL DEFAULT 12 postcopy_preempt_setup │ │ │ │ 3412: 00db1d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_DSTATE │ │ │ │ - 3413: 009b5d7c 68 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ + 3413: 009b5d4c 68 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ 3414: 00db1db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_PING_DSTATE │ │ │ │ 3415: 0057c3f0 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_flush_after_each_section │ │ │ │ 3416: 00d74c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_EVENT │ │ │ │ 3417: 00256678 132 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_all │ │ │ │ 3418: 0062b550 348 FUNC GLOBAL DEFAULT 12 helper_xsaddqp │ │ │ │ - 3419: 007bc468 1052 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ + 3419: 007bc438 1052 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ 3420: 00440f38 56 FUNC GLOBAL DEFAULT 12 pci_find_device │ │ │ │ - 3421: 008c75f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ + 3421: 008c75c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ 3422: 00d653c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_EVENT │ │ │ │ - 3423: 007411c4 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ - 3424: 006db028 232 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ + 3423: 00741194 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ + 3424: 006daff8 232 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ 3425: 00cc1804 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsadd │ │ │ │ 3426: 0063a764 1408 FUNC GLOBAL DEFAULT 12 helper_XVF16GER2NN │ │ │ │ - 3427: 007b0340 312 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ - 3428: 00b2d74c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ + 3427: 007b0310 312 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ + 3428: 00b2d71c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ 3429: 00db15f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_PRDT_DSTATE │ │ │ │ 3430: 0063a1f4 1392 FUNC GLOBAL DEFAULT 12 helper_XVF16GER2NP │ │ │ │ - 3431: 008c36d0 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ + 3431: 008c36a0 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ 3432: 00db28ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MEMALIGN_DSTATE │ │ │ │ 3433: 00db04ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_MEMSLOTS_DSTATE │ │ │ │ - 3434: 00758974 544 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ - 3435: 00751488 80 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ + 3434: 00758944 544 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ + 3435: 00751458 80 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ 3436: 004f2a28 184 FUNC GLOBAL DEFAULT 12 vfio_unmask_single_irqindex │ │ │ │ - 3437: 00b2d744 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ + 3437: 00b2d714 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ 3438: 00db1bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_INCOMING_DSTATE │ │ │ │ 3439: 00d6c41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMD_SEND_RESP_EVENT │ │ │ │ 3440: 00d7595c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_EVENT │ │ │ │ 3441: 00d67674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_CTRL_EVENT │ │ │ │ - 3442: 007aec6c 388 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ + 3442: 007aec3c 388 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ 3443: 00d6d3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_EVENT │ │ │ │ 3444: 00288fa4 364 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16_scalbn │ │ │ │ - 3445: 0091ad28 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ + 3445: 0091acf8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ 3446: 00544c3c 36 FUNC GLOBAL DEFAULT 12 runstate_check │ │ │ │ 3447: 002976a4 200 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd16 │ │ │ │ 3448: 004f9c18 44 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_supported │ │ │ │ 3449: 00d71b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_IDENTIFY_EVENT │ │ │ │ 3450: 00db091c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_DELIVER_IRQ_DSTATE │ │ │ │ - 3451: 00983b98 8 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ + 3451: 00983b68 8 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ 3452: 005126c0 36 FUNC GLOBAL DEFAULT 12 vhost_supports_device_state │ │ │ │ 3453: 002d9100 164 FUNC GLOBAL DEFAULT 12 local_removexattr_nofollow │ │ │ │ 3454: 00db1bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_DSTATE │ │ │ │ 3455: 00d773fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_END_EVENT │ │ │ │ - 3456: 008d9048 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ + 3456: 008d9018 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ 3457: 004b25c8 36 FUNC GLOBAL DEFAULT 12 ufs_init_wlu │ │ │ │ 3458: 00554278 372 FUNC GLOBAL DEFAULT 12 hmp_info_cryptodev │ │ │ │ - 3459: 0093fa74 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ + 3459: 0093fa44 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ 3460: 0057e168 2184 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_parameters │ │ │ │ - 3461: 00757b88 156 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ + 3461: 00757b58 156 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ 3462: 00dafdb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_DSTATE │ │ │ │ 3463: 00da8820 4 OBJECT GLOBAL DEFAULT 25 tcg_qemu_tb_exec │ │ │ │ 3464: 00db0496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_READ_DSTATE │ │ │ │ - 3465: 00960128 312 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ - 3466: 007cea24 96 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ + 3465: 009600f8 312 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ + 3466: 007ce9f4 96 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ 3467: 00d718e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_BLAST_EVENT │ │ │ │ - 3468: 0073bbf0 272 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ + 3468: 0073bbc0 272 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ 3469: 00cc3fb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF16GER2NN │ │ │ │ - 3470: 0094bd5c 244 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ + 3470: 0094bd2c 244 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ 3471: 00cc3b98 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF16GER2NP │ │ │ │ 3472: 00d6329c 724 OBJECT GLOBAL DEFAULT 24 qemu_chardev_opts │ │ │ │ - 3473: 009a0cb8 8 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ + 3473: 009a0c88 8 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ 3474: 00dafffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_NULL_NEW_DSTATE │ │ │ │ 3475: 00db183e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_DSTATE │ │ │ │ - 3476: 009983b0 160 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ + 3476: 00998380 160 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ 3477: 00db1eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_EXTENSION_DSTATE │ │ │ │ 3478: 00d78440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_DISCARD_EVENT │ │ │ │ 3479: 002eec40 544 FUNC GLOBAL DEFAULT 12 build_srat_acpi_generic_port │ │ │ │ 3480: 00db1280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_SEND_DSTATE │ │ │ │ - 3481: 0072cd68 144 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ - 3482: 009a29c8 556 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ + 3481: 0072cd38 144 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ + 3482: 009a2998 556 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ 3483: 00db0888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_WRITE_DSTATE │ │ │ │ 3484: 00d66c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_EVENT │ │ │ │ 3485: 00dafea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_ERROR_DSTATE │ │ │ │ 3486: 00db1446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_DSTATE │ │ │ │ - 3487: 0076c278 128 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ + 3487: 0076c248 128 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ 3488: 00db163c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_DSTATE │ │ │ │ 3489: 00db1c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_DSTATE │ │ │ │ 3490: 00d6e718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_RECEIVE_EVENT │ │ │ │ 3491: 00db022c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_DSTATE │ │ │ │ 3492: 00db14c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_WRITE_START_DSTATE │ │ │ │ 3493: 00cd1110 132 OBJECT GLOBAL DEFAULT 24 helper_info_vncipher │ │ │ │ 3494: 00db1fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_DSTATE │ │ │ │ 3495: 00d78540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_UNMAPPED_EVENT │ │ │ │ - 3496: 0070f290 1072 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ - 3497: 0073e38c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ - 3498: 0084bea0 256 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ - 3499: 0098140c 100 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ + 3496: 0070f260 1072 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ + 3497: 0073e35c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ + 3498: 0084be70 256 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ + 3499: 009813dc 100 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ 3500: 00d5e398 68 OBJECT GLOBAL DEFAULT 24 bdrv_create_opts_simple │ │ │ │ 3501: 00db18d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_START_DSTATE │ │ │ │ 3502: 00c7e278 12 OBJECT GLOBAL DEFAULT 21 RebootAction_lookup │ │ │ │ 3503: 00d75dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_EVENT │ │ │ │ 3504: 00db0102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_DSTATE │ │ │ │ 3505: 00d79094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_DTL_GET_EVENT │ │ │ │ 3506: 00d77da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_EVENT │ │ │ │ 3507: 00d78a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UNGRAB_EVENT │ │ │ │ 3508: 00db00fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_DSTATE │ │ │ │ - 3509: 00987160 284 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ - 3510: 0078fbec 204 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ + 3509: 00987130 284 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ + 3510: 0078fbbc 204 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ 3511: 00db1602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_NOP_CMD_DSTATE │ │ │ │ 3512: 00db0c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_DSTATE │ │ │ │ 3513: 00d785f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_EVENT │ │ │ │ 3514: 00d7393c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_GET_PORT_STATUS_EVENT │ │ │ │ 3515: 00db19bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_FLR_DSTATE │ │ │ │ 3516: 003394e4 64 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler │ │ │ │ 3517: 00639c84 1392 FUNC GLOBAL DEFAULT 12 helper_XVF16GER2PN │ │ │ │ 3518: 00d64950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_START_EVENT │ │ │ │ 3519: 00403fe4 8 FUNC GLOBAL DEFAULT 12 fp_port_get_learning │ │ │ │ 3520: 00639720 1380 FUNC GLOBAL DEFAULT 12 helper_XVF16GER2PP │ │ │ │ - 3521: 009aba48 8 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ + 3521: 009aba18 8 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ 3522: 00d72060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_DCMD_EVENT │ │ │ │ - 3523: 007e230c 164 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ + 3523: 007e22dc 164 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ 3524: 00daffb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_DSTATE │ │ │ │ - 3525: 00888b34 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ + 3525: 00888b04 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ 3526: 00253724 264 FUNC GLOBAL DEFAULT 12 gdb_handle_file_io │ │ │ │ 3527: 00d661ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_EVENT │ │ │ │ 3528: 00d67ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_READ_EVENT │ │ │ │ 3529: 00d6f5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_MDATA_CB_EVENT │ │ │ │ 3530: 0029776c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd32 │ │ │ │ 3531: 0063f150 156 FUNC GLOBAL DEFAULT 12 helper_vcmpgtfp_dot │ │ │ │ - 3532: 0098a894 776 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ - 3533: 0091713c 332 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ + 3532: 0098a864 776 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ + 3533: 0091710c 332 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ 3534: 00db0118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_DSTATE │ │ │ │ 3535: 0056ac7c 196 FUNC GLOBAL DEFAULT 12 hmp_delvm │ │ │ │ - 3536: 007b9b4c 164 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ + 3536: 007b9b1c 164 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ 3537: 00d672e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_LOWERED_EVENT │ │ │ │ 3538: 00db2258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ - 3539: 0075044c 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ - 3540: 0073bdd4 76 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ + 3539: 0075041c 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ + 3540: 0073bda4 76 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ 3541: 006411c4 224 FUNC GLOBAL DEFAULT 12 helper_XXPERMX │ │ │ │ 3542: 00db1888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_BUF_DSTATE │ │ │ │ - 3543: 00798344 268 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ - 3544: 009bc4b4 320 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ + 3543: 00798314 268 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ + 3544: 009bc484 320 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ 3545: 002a0b30 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_create │ │ │ │ 3546: 00d760b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_READ_EVENT │ │ │ │ - 3547: 00716144 272 FUNC GLOBAL DEFAULT 12 cpu_destroy_address_spaces │ │ │ │ + 3547: 00716114 272 FUNC GLOBAL DEFAULT 12 cpu_destroy_address_spaces │ │ │ │ 3548: 00db1860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_SKIP_ASYNC_DSTATE │ │ │ │ - 3549: 008edb84 1144 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ + 3549: 008edb54 1144 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ 3550: 00db00fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_DSTATE │ │ │ │ 3551: 00331f24 268 FUNC GLOBAL DEFAULT 12 qdev_machine_creation_done │ │ │ │ 3552: 0051d108 392 FUNC GLOBAL DEFAULT 12 qmp_watchdog_set_action │ │ │ │ 3553: 00db0c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_TX_STATE_DSTATE │ │ │ │ - 3554: 008ea06c 1172 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ + 3554: 008ea03c 1172 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ 3555: 004623c4 520 FUNC GLOBAL DEFAULT 12 scsi_emulate_block_limits │ │ │ │ - 3556: 009a504c 48 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ + 3556: 009a501c 48 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ 3557: 00d6a0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_UNKNOWN_EVENT │ │ │ │ - 3558: 00921438 660 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ + 3558: 00921408 660 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ 3559: 0056ae40 288 FUNC GLOBAL DEFAULT 12 hmp_migrate_incoming │ │ │ │ 3560: 00d7a654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_RECOVER_EVENT │ │ │ │ 3561: 00cd2e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_msgsnd │ │ │ │ - 3562: 009cad00 376 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ + 3562: 009cacd0 376 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ 3563: 00db0916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_REMOTE_IRR_DSTATE │ │ │ │ 3564: 00578dc4 444 FUNC GLOBAL DEFAULT 12 multifd_recv_cleanup │ │ │ │ 3565: 00257d10 168 FUNC GLOBAL DEFAULT 12 disas_gstring_printf │ │ │ │ 3566: 00db1e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_GL_DSTATE │ │ │ │ - 3567: 00981470 120 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ + 3567: 00981440 120 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ 3568: 0029c094 224 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_new │ │ │ │ 3569: 00db11e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_OPEN_DSTATE │ │ │ │ - 3570: 00967748 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ + 3570: 00967718 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ 3571: 0058a340 112 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy │ │ │ │ 3572: 002fb148 72 FUNC GLOBAL DEFAULT 12 OPLWrite │ │ │ │ 3573: 00db2853 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_vfio_c │ │ │ │ 3574: 00db2920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_REMOVE_DSTATE │ │ │ │ - 3575: 0095c54c 372 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ + 3575: 0095c51c 372 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ 3576: 00c7b370 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_tmp │ │ │ │ 3577: 00cd44a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSUBQ │ │ │ │ 3578: 00cc3da8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF16GER2PN │ │ │ │ 3579: 00d79cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 3580: 00c7d360 12 OBJECT GLOBAL DEFAULT 21 RbdImageEncryptionFormat_lookup │ │ │ │ 3581: 00c7d210 12 OBJECT GLOBAL DEFAULT 21 FloppyDriveType_lookup │ │ │ │ 3582: 00db15fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_COMPLETE_REQ_DSTATE │ │ │ │ 3583: 0026dad4 328 FUNC GLOBAL DEFAULT 12 float64r32_sub │ │ │ │ 3584: 00cc3880 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF16GER2PP │ │ │ │ - 3585: 0090b0f0 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ + 3585: 0090b0c0 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ 3586: 00d67464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_LOWERED_EVENT │ │ │ │ 3587: 00d689b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_READ_EVENT │ │ │ │ 3588: 00db087c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_WRITE_DSTATE │ │ │ │ - 3589: 008a5ed4 560 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ - 3590: 008eb60c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ + 3589: 008a5ea4 560 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ + 3590: 008eb5dc 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ 3591: 00d7b2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_RELOAD_EVENT │ │ │ │ 3592: 00d7467c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_EVENT │ │ │ │ 3593: 00bc9300 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_pci │ │ │ │ 3594: 00db1768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_SUCCESS_DSTATE │ │ │ │ - 3595: 0093ba80 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ + 3595: 0093ba50 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ 3596: 00db0178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_RETURN_DSTATE │ │ │ │ 3597: 00376230 188 FUNC GLOBAL DEFAULT 12 i2c_init_bus │ │ │ │ 3598: 0062a6a8 84 FUNC GLOBAL DEFAULT 12 helper_efdctuiz │ │ │ │ - 3599: 009b0404 360 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ - 3600: 007950e0 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ + 3599: 009b03d4 360 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ + 3600: 007950b0 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ 3601: 00db16ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_SUBMIT_DSTATE │ │ │ │ 3602: 00d7a968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REMOVE_FD_EVENT │ │ │ │ 3603: 00d76028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_PERFORM_ACTION_EVENT │ │ │ │ - 3604: 008c9768 316 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ + 3604: 008c9738 316 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ 3605: 00d6c56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_GPIO_IRQ_ASSERT_EVENT │ │ │ │ 3606: 00533da8 376 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev │ │ │ │ 3607: 00d64abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_EVENT │ │ │ │ - 3608: 0094c0b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ + 3608: 0094c084 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ 3609: 005cef14 72 FUNC GLOBAL DEFAULT 12 accel_ioctl_end │ │ │ │ 3610: 00db0da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ITR_SET_DSTATE │ │ │ │ - 3611: 0079505c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ + 3611: 0079502c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ 3612: 00c7d38c 12 OBJECT GLOBAL DEFAULT 21 IscsiHeaderDigest_lookup │ │ │ │ 3613: 00db0be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DSTATE │ │ │ │ 3614: 00d6ee64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_EVENT │ │ │ │ 3615: 00d7a5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ - 3616: 009315cc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_rtc_change │ │ │ │ + 3616: 0093159c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_rtc_change │ │ │ │ 3617: 002edf90 56 FUNC GLOBAL DEFAULT 12 acpi_data_push │ │ │ │ 3618: 00d677d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_EVENT │ │ │ │ 3619: 00d7384c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_CANCEL_EVENT │ │ │ │ 3620: 00db02ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_RESET_DONE_DSTATE │ │ │ │ - 3621: 006aed8c 312 FUNC GLOBAL DEFAULT 12 decimal32IsCanonical │ │ │ │ + 3621: 006aed5c 312 FUNC GLOBAL DEFAULT 12 decimal32IsCanonical │ │ │ │ 3622: 00d72c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_CQ_EVENT │ │ │ │ 3623: 00db219e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ - 3624: 007dd6a4 32 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ - 3625: 007336f4 2036 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ + 3624: 007dd674 32 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ + 3625: 007336c4 2036 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ 3626: 00d6e2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_VLAN_IS_VLAN_PKT_EVENT │ │ │ │ 3627: 0055f048 1768 FUNC GLOBAL DEFAULT 12 tpm_util_get_buffer_size │ │ │ │ 3628: 00c7d3f4 12 OBJECT GLOBAL DEFAULT 21 BlkdebugEvent_lookup │ │ │ │ 3629: 00d702dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_PIT_EVENT │ │ │ │ 3630: 00db28fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_YIELD_DSTATE │ │ │ │ 3631: 00db1f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TRANSLATE_BLOCK_DSTATE │ │ │ │ 3632: 00d751b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_EVENT │ │ │ │ - 3633: 009bae7c 56 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ + 3633: 009bae4c 56 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ 3634: 00d648a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_RETURN_EVENT │ │ │ │ 3635: 005e0888 464 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_vtb │ │ │ │ 3636: 00db0ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_ADB_POLL_DSTATE │ │ │ │ 3637: 0059fb6c 280 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_remove │ │ │ │ 3638: 0062c824 324 FUNC GLOBAL DEFAULT 12 helper_xvredp │ │ │ │ 3639: 00db1348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_EXTENDED_DSTATE │ │ │ │ - 3640: 006da9cc 304 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ + 3640: 006da99c 304 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ 3641: 00db1cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_MESSAGE_DSTATE │ │ │ │ 3642: 00db1994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_DSTATE │ │ │ │ 3643: 005e0400 464 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_atbl │ │ │ │ - 3644: 0073e900 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ + 3644: 0073e8d0 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ 3645: 00db2276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GETFD_DSTATE │ │ │ │ - 3646: 008a2088 500 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ + 3646: 008a2058 500 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ 3647: 00d72c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_UTRD_EVENT │ │ │ │ 3648: 00d68034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_EVENT │ │ │ │ 3649: 0051fc78 184 FUNC GLOBAL DEFAULT 12 audio_pcm_init_info │ │ │ │ 3650: 00db1714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_READ_DSTATE │ │ │ │ 3651: 00db177e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_ENABLE_DSTATE │ │ │ │ 3652: 00db1c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLOSE_DSTATE │ │ │ │ 3653: 00d7795c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_LOAD_EVENT │ │ │ │ 3654: 00db22e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_DSTATE │ │ │ │ 3655: 005e05d0 464 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_atbu │ │ │ │ 3656: 00db02ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_COMMAND_DSTATE │ │ │ │ 3657: 00db061e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADFIS_DSTATE │ │ │ │ - 3658: 008db29c 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ + 3658: 008db26c 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ 3659: 005d3484 1388 FUNC GLOBAL DEFAULT 12 ebpf_rss_load │ │ │ │ 3660: 00436578 112 FUNC GLOBAL DEFAULT 12 eeprom93xx_free │ │ │ │ 3661: 00db1b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_WRITE_DSTATE │ │ │ │ 3662: 00db036a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WO_READ_DSTATE │ │ │ │ 3663: 00d79f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_RESUME_EVENT │ │ │ │ 3664: 00d777cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_EVENT │ │ │ │ 3665: 00cb5944 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_be │ │ │ │ 3666: 00d79e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REQUEST_EBPF_EVENT │ │ │ │ 3667: 0062f554 352 FUNC GLOBAL DEFAULT 12 helper_XSNMADDQP │ │ │ │ - 3668: 00966a20 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ - 3669: 00701044 432 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ - 3670: 0090ff50 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ + 3668: 009669f0 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ + 3669: 00701014 432 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ + 3670: 0090ff20 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ 3671: 00db08da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_IRQ_DSTATE │ │ │ │ 3672: 00d6a7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_MASK_EVENT │ │ │ │ - 3673: 008ce608 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ + 3673: 008ce5d8 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ 3674: 00d69d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_READ_EVENT │ │ │ │ - 3675: 008c16ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ + 3675: 008c167c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ 3676: 00db0c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FILTER_DSTATE │ │ │ │ 3677: 00db0776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_DSTATE │ │ │ │ 3678: 00297820 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd64 │ │ │ │ - 3679: 0070ddd4 36 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ + 3679: 0070dda4 36 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ 3680: 00d6cf38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_UPDATE_IRQ_EVENT │ │ │ │ 3681: 003c7a6c 496 FUNC GLOBAL DEFAULT 12 e1000x_reset_mac_addr │ │ │ │ 3682: 00d7aef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ 3683: 00d6a0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_FAULT_EVENT │ │ │ │ 3684: 00cb4840 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul16 │ │ │ │ 3685: 00db1bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_DSTATE │ │ │ │ 3686: 00db216a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_RESUME_DSTATE │ │ │ │ 3687: 00d6bbf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_SET_IRQ_EVENT │ │ │ │ 3688: 00d7979c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_MIRROR_EVENT │ │ │ │ - 3689: 00920cac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ + 3689: 00920c7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ 3690: 0029c5cc 276 FUNC GLOBAL DEFAULT 12 info_trace_events_completion │ │ │ │ 3691: 00db0c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_DSTATE │ │ │ │ 3692: 00d68284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_SAVE_EVENT │ │ │ │ 3693: 0040a84c 20 FUNC GLOBAL DEFAULT 12 ctucan_can_receive │ │ │ │ - 3694: 0072f180 1032 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ + 3694: 0072f150 1032 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ 3695: 00db04c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_LOADVM_COMMANDS_DSTATE │ │ │ │ 3696: 00d63c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_EVENT │ │ │ │ 3697: 00d6b680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_WRITE_EVENT │ │ │ │ 3698: 00d64d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_EVENT │ │ │ │ 3699: 00db0924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_READ_DSTATE │ │ │ │ 3700: 002a8844 24 FUNC GLOBAL DEFAULT 12 keycode_is_keypad │ │ │ │ 3701: 00db2092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 3702: 00444fdc 28 FUNC GLOBAL DEFAULT 12 pci_bridge_map_irq │ │ │ │ - 3703: 008144c4 340 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ + 3703: 00814494 340 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ 3704: 00db1824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_READ_DSTATE │ │ │ │ 3705: 00d7464c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_ATTACH_EVENT │ │ │ │ - 3706: 0074596c 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ + 3706: 0074593c 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ 3707: 00d665cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_HI_EVENT │ │ │ │ 3708: 00d6d968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_READ_IAM_EVENT │ │ │ │ 3709: 00d6ed74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_EVENT │ │ │ │ 3710: 00db0202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 3711: 00cdf77c 4 OBJECT GLOBAL DEFAULT 24 graphic_depth │ │ │ │ - 3712: 008ac3c4 284 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ + 3712: 008ac394 284 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ 3713: 005e668c 40 FUNC GLOBAL DEFAULT 12 ppc4xx_dcr_register │ │ │ │ 3714: 00393310 136 FUNC GLOBAL DEFAULT 12 adb_set_autopoll_mask │ │ │ │ 3715: 00d710b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_EVENT │ │ │ │ 3716: 00d6b770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_WRITE_EVENT │ │ │ │ - 3717: 007889e0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ + 3717: 007889b0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ 3718: 00d7bf8c 28 OBJECT GLOBAL DEFAULT 25 qemu_cpu_list_lock │ │ │ │ 3719: 00db1726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ENABLE_CHAN_DSTATE │ │ │ │ 3720: 00d71770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_EVENT │ │ │ │ - 3721: 007566cc 440 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ - 3722: 0081efdc 408 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ - 3723: 009b0bc0 40 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ + 3721: 0075669c 440 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ + 3722: 0081efac 408 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ + 3723: 009b0b90 40 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ 3724: 00db118a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS6000MC_PRESENCE_READ_DSTATE │ │ │ │ 3725: 005c9b48 540 FUNC GLOBAL DEFAULT 12 replay_put_array │ │ │ │ 3726: 00cc655c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSSUBSP │ │ │ │ - 3727: 0073bb5c 148 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ - 3728: 008c04c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ + 3727: 0073bb2c 148 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ + 3728: 008c0490 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ 3729: 00d68584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_EVENT │ │ │ │ 3730: 00d7703c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLOSE_EVENT │ │ │ │ - 3731: 007401d4 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ - 3732: 007620d4 52 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ + 3731: 007401a4 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ + 3732: 007620a4 52 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ 3733: 00389394 68 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_ok │ │ │ │ - 3734: 009397c8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ + 3734: 00939798 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ 3735: 003cc858 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr │ │ │ │ 3736: 00d77e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_FINALIZE_EVENT │ │ │ │ 3737: 00d6aa04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_SET_IRQ_EVENT │ │ │ │ 3738: 00d776dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_EVENT │ │ │ │ 3739: 0028914c 16 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16 │ │ │ │ 3740: 00d71190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_EVENT │ │ │ │ 3741: 00d6dbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_EVENT │ │ │ │ 3742: 00c7e38c 12 OBJECT GLOBAL DEFAULT 21 StatsProvider_lookup │ │ │ │ 3743: 0062e2d0 320 FUNC GLOBAL DEFAULT 12 helper_XSNMADDSP │ │ │ │ 3744: 00db1c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_DSTATE │ │ │ │ 3745: 005bdab8 344 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_add │ │ │ │ - 3746: 00927a98 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ + 3746: 00927a68 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ 3747: 0029f0f8 100 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_string │ │ │ │ 3748: 00db16c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_COMMAND_DSTATE │ │ │ │ 3749: 00db19ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_ENABLE_DSTATE │ │ │ │ 3750: 005cdc98 8 FUNC GLOBAL DEFAULT 12 semihosting_get_arg │ │ │ │ 3751: 00db0c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_ACCEPT_DSTATE │ │ │ │ 3752: 00d716f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESET_EVENT │ │ │ │ 3753: 00d754e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_EVENT │ │ │ │ 3754: 00d6a6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_READ_EVENT │ │ │ │ 3755: 00d66e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_START_EVENT │ │ │ │ 3756: 00db14aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_UNDERFLOW_DSTATE │ │ │ │ - 3757: 0091eabc 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ + 3757: 0091ea8c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ 3758: 00db1b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_DSTATE │ │ │ │ - 3759: 009b1e58 212 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ + 3759: 009b1e28 212 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ 3760: 00db1e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_SET_POS_DSTATE │ │ │ │ 3761: 00d71290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_COMPLETE_EVENT │ │ │ │ 3762: 00d75e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_EVENT │ │ │ │ 3763: 00cb47bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul32 │ │ │ │ 3764: 00d666d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_EVENT │ │ │ │ 3765: 00d7332c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_RESET_EVENT │ │ │ │ 3766: 00d75094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_HANDLER_EVENT │ │ │ │ 3767: 00cba1fc 128 OBJECT GLOBAL DEFAULT 24 hw_compat_4_0 │ │ │ │ 3768: 00db0a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_DSTATE │ │ │ │ 3769: 00cba27c 16 OBJECT GLOBAL DEFAULT 24 hw_compat_4_1 │ │ │ │ 3770: 00d69fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_CLEAR_PENDING_EVENT │ │ │ │ 3771: 00cba28c 192 OBJECT GLOBAL DEFAULT 24 hw_compat_4_2 │ │ │ │ 3772: 00d68b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_READ_EVENT │ │ │ │ - 3773: 00849738 3860 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ + 3773: 00849708 3860 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ 3774: 004e1350 464 FUNC GLOBAL DEFAULT 12 usb_msd_handle_reset │ │ │ │ - 3775: 0073d2a4 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data_ra │ │ │ │ - 3776: 008dab18 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ - 3777: 00908640 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ - 3778: 007b9d6c 204 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ - 3779: 00909bec 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ + 3775: 0073d274 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data_ra │ │ │ │ + 3776: 008daae8 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ + 3777: 00908610 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ + 3778: 007b9d3c 204 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ + 3779: 00909bbc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ 3780: 004f4dc0 188 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ 3781: 00db0f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_SEND_DSTATE │ │ │ │ - 3782: 00722cfc 48 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ + 3782: 00722ccc 48 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ 3783: 00db1086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_COMPLETE_CB_DSTATE │ │ │ │ 3784: 00db0212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 3785: 00d68684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_KEY_EVENT_EVENT │ │ │ │ 3786: 0056ad40 8 FUNC GLOBAL DEFAULT 12 hmp_migrate_cancel │ │ │ │ 3787: 00cb3634 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax8 │ │ │ │ - 3788: 00808590 128 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ + 3788: 00808560 128 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ 3789: 005cae2c 448 FUNC GLOBAL DEFAULT 12 replay_save_events │ │ │ │ 3790: 00db196e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_DSTATE │ │ │ │ 3791: 004b3a9c 124 FUNC GLOBAL DEFAULT 12 usb_unregister_port │ │ │ │ 3792: 004f2530 616 FUNC GLOBAL DEFAULT 12 vfio_region_read │ │ │ │ 3793: 00d6b630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_PROPERTY_EVENT │ │ │ │ - 3794: 006a2324 332 FUNC GLOBAL DEFAULT 12 decNumberToInt32 │ │ │ │ + 3794: 006a22f4 332 FUNC GLOBAL DEFAULT 12 decNumberToInt32 │ │ │ │ 3795: 002a1b2c 108 FUNC GLOBAL DEFAULT 12 dpy_gfx_update_full │ │ │ │ 3796: 00d7362c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_FREE_EVENT │ │ │ │ - 3797: 008aa078 584 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ + 3797: 008aa048 584 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ 3798: 00db003c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_DSTATE │ │ │ │ 3799: 00d6cd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_EVENT │ │ │ │ - 3800: 008051b8 212 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ + 3800: 00805188 212 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ 3801: 00d787b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_PASS_EVENT │ │ │ │ 3802: 00d63b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_EVENT │ │ │ │ 3803: 00d6cd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DESTROY_EVENT │ │ │ │ - 3804: 009d1604 248 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ + 3804: 009d15d4 248 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ 3805: 00d65728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_PERIOD_EVENT │ │ │ │ - 3806: 008df0dc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ + 3806: 008df0ac 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ 3807: 00579ef4 452 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_prepare │ │ │ │ 3808: 004388b4 268 FUNC GLOBAL DEFAULT 12 msi_uninit │ │ │ │ - 3809: 009811a0 80 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ + 3809: 00981170 80 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ 3810: 005df960 448 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_tbl │ │ │ │ 3811: 0057c288 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_blocktime │ │ │ │ 3812: 00d72090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_INVALID_EVENT │ │ │ │ 3813: 00db0386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMABUSY_DSTATE │ │ │ │ 3814: 00d689c0 148 OBJECT GLOBAL DEFAULT 24 hw_i2c_trace_events │ │ │ │ 3815: 00cb80f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_be │ │ │ │ 3816: 005c9800 840 FUNC GLOBAL DEFAULT 12 replay_put_qword │ │ │ │ - 3817: 009543fc 148 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ - 3818: 00797514 224 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ - 3819: 0098bcc4 36 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ - 3820: 006cb494 92 FUNC GLOBAL DEFAULT 12 vfio_devices_all_device_dirty_tracking │ │ │ │ + 3817: 009543cc 148 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ + 3818: 007974e4 224 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ + 3819: 0098bc94 36 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ + 3820: 006cb464 92 FUNC GLOBAL DEFAULT 12 vfio_devices_all_device_dirty_tracking │ │ │ │ 3821: 00d7755c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESTORED_EVENT │ │ │ │ 3822: 0056bdbc 24 FUNC GLOBAL DEFAULT 12 loadvm_completion │ │ │ │ 3823: 00daff68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_OPEN_COMMON_DSTATE │ │ │ │ 3824: 005dfb20 448 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_tbu │ │ │ │ 3825: 00dafd5e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_run_state_c │ │ │ │ 3826: 00db2390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ 3827: 00404120 24 FUNC GLOBAL DEFAULT 12 fp_port_check_world │ │ │ │ 3828: 00c7e3f4 12 OBJECT GLOBAL DEFAULT 21 TransactionActionKind_lookup │ │ │ │ 3829: 00db15d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_DSTATE │ │ │ │ - 3830: 0072c230 184 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ + 3830: 0072c200 184 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ 3831: 00d6fcd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_MAP_IRQ_EVENT │ │ │ │ 3832: 00d6aa64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_EVENT │ │ │ │ 3833: 00db1ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_ADD_DSTATE │ │ │ │ 3834: 00db091a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_READ_DSTATE │ │ │ │ 3835: 00db1182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPBA_READB_DSTATE │ │ │ │ - 3836: 0069db34 164 FUNC GLOBAL DEFAULT 12 spr_write_40x_tsr │ │ │ │ + 3836: 0069db00 164 FUNC GLOBAL DEFAULT 12 spr_write_40x_tsr │ │ │ │ 3837: 00449e20 8 FUNC GLOBAL DEFAULT 12 shpc_bar_size │ │ │ │ 3838: 00280e40 412 FUNC GLOBAL DEFAULT 12 float128_round_to_int │ │ │ │ 3839: 00db01c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_READ_DSTATE │ │ │ │ 3840: 00db1308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_AWOKEN_DSTATE │ │ │ │ 3841: 00d77ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_EVENT │ │ │ │ - 3842: 006ef5dc 128 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ + 3842: 006ef5ac 128 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ 3843: 00624714 596 FUNC GLOBAL DEFAULT 12 helper_DCTFIXQQ │ │ │ │ 3844: 00502b74 196 FUNC GLOBAL DEFAULT 12 virtio_pci_add_shm_cap │ │ │ │ 3845: 00db189a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_DSTATE │ │ │ │ 3846: 00db1c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_DSTATE │ │ │ │ 3847: 00cca5d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrdpic │ │ │ │ 3848: 00c7d2b0 12 OBJECT GLOBAL DEFAULT 21 BlockdevVhdxSubformat_lookup │ │ │ │ - 3849: 00996f64 20 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ + 3849: 00996f34 20 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ 3850: 00d75d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_INIT_EVENT │ │ │ │ 3851: 00d8dc98 4 OBJECT GLOBAL DEFAULT 25 shutdown_action │ │ │ │ 3852: 00255474 272 FUNC GLOBAL DEFAULT 12 machine_check_smp_cache │ │ │ │ 3853: 00db0528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_DSTATE │ │ │ │ - 3854: 009b1340 68 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ + 3854: 009b1310 68 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ 3855: 00cb68bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_be │ │ │ │ - 3856: 007377d4 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ + 3856: 007377a4 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ 3857: 00cca54c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrdpim │ │ │ │ 3858: 003cae44 308 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec │ │ │ │ 3859: 00d74dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_EVENT │ │ │ │ 3860: 00db1912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_CREATE_WINDOW_DSTATE │ │ │ │ 3861: 00295b1c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_lt16 │ │ │ │ 3862: 00d72260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_NEW_EVENT │ │ │ │ 3863: 00cca4c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrdpip │ │ │ │ 3864: 00d66798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_EVENT │ │ │ │ 3865: 00db1864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_READ_ERROR_DSTATE │ │ │ │ 3866: 0029c4a0 300 FUNC GLOBAL DEFAULT 12 hmp_info_trace_events │ │ │ │ 3867: 005cfe08 1076 FUNC GLOBAL DEFAULT 12 icount_configure │ │ │ │ 3868: 00dafe28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_REPORT_DSTATE │ │ │ │ 3869: 00db2110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_DSTATE │ │ │ │ 3870: 00d69c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_LOW_READW_EVENT │ │ │ │ - 3871: 00963410 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ - 3872: 009bbb24 128 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ + 3871: 009633e0 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ + 3872: 009bbaf4 128 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ 3873: 00273d2c 5500 FUNC GLOBAL DEFAULT 12 float32_muladd_scalbn │ │ │ │ 3874: 00631cd8 436 FUNC GLOBAL DEFAULT 12 helper_XVCMPEQSP │ │ │ │ 3875: 00db13d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SATN_DSTATE │ │ │ │ 3876: 00cca444 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrdpiz │ │ │ │ - 3877: 008e64a8 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ + 3877: 008e6478 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ 3878: 00d754a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_ENABLE_EVENT │ │ │ │ 3879: 00d71980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_EVENT │ │ │ │ 3880: 0030d708 944 FUNC GLOBAL DEFAULT 12 blkconf_blocksizes │ │ │ │ 3881: 00db0e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_DISABLED_DSTATE │ │ │ │ - 3882: 008d6fb8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ + 3882: 008d6f88 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ 3883: 0028b720 8 FUNC GLOBAL DEFAULT 12 float16_minimum_number │ │ │ │ 3884: 004f82f4 1068 FUNC GLOBAL DEFAULT 12 vfio_migration_realize │ │ │ │ - 3885: 009ac990 740 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ + 3885: 009ac960 740 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ 3886: 00d6e498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_EVENT │ │ │ │ 3887: 00dafee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_DSTATE │ │ │ │ 3888: 00db142e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DSTATE │ │ │ │ 3889: 00d6b260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_EVENT │ │ │ │ 3890: 0025414c 64 FUNC GLOBAL DEFAULT 12 cpu_exit │ │ │ │ 3891: 00db21fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 3892: 00d6ab24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_IRQ_EVENT │ │ │ │ - 3893: 008fc614 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ + 3893: 008fc5e4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ 3894: 0052cba4 36 FUNC GLOBAL DEFAULT 12 qemu_system_dump_in_progress │ │ │ │ 3895: 003fd778 280 FUNC GLOBAL DEFAULT 12 get_vhost_net │ │ │ │ - 3896: 00717360 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ + 3896: 00717330 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ 3897: 003cd474 1668 FUNC GLOBAL DEFAULT 12 net_rx_pkt_fix_l4_csum │ │ │ │ 3898: 00cb4738 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul64 │ │ │ │ 3899: 00d75bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_EVENT │ │ │ │ 3900: 0058397c 128 FUNC GLOBAL DEFAULT 12 postcopy_preempt_establish_channel │ │ │ │ - 3901: 009c85c8 8 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ - 3902: 007d4a64 108 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ + 3901: 009c8598 8 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ + 3902: 007d4a34 108 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ 3903: 00db1480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNSUPPORTED_DSTATE │ │ │ │ 3904: 00283f98 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8 │ │ │ │ - 3905: 008f7b40 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ + 3905: 008f7b10 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ 3906: 00db0210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETED_DSTATE │ │ │ │ 3907: 00d71580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_DISCONNECT_EVENT │ │ │ │ 3908: 00d7377c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_UNSUPPORTED_EVENT │ │ │ │ 3909: 00db00da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_DMA_DSTATE │ │ │ │ 3910: 00d6d308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_EVENT │ │ │ │ 3911: 00db19d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DSTATE │ │ │ │ 3912: 00db0194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RERROR_DSTATE │ │ │ │ - 3913: 0080f2fc 220 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ - 3914: 009b8414 188 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ - 3915: 0081cbb8 152 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ + 3913: 0080f2cc 220 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ + 3914: 009b83e4 188 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ + 3915: 0081cb88 152 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ 3916: 00db2254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ 3917: 005578d8 132 FUNC GLOBAL DEFAULT 12 host_memory_backend_pagesize │ │ │ │ 3918: 00d65bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_UNLOAD_EVENT │ │ │ │ 3919: 00d6eff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_EVENT │ │ │ │ 3920: 00ccc4c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaddfp │ │ │ │ 3921: 003c9894 112 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_total_len │ │ │ │ - 3922: 007412b8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ + 3922: 00741288 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ 3923: 00d77f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_EVENT │ │ │ │ 3924: 00db0a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_AHB_CLK_DSTATE │ │ │ │ 3925: 00cb07cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts16 │ │ │ │ 3926: 00db0d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_PERMANENT_DSTATE │ │ │ │ - 3927: 0095fdac 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ + 3927: 0095fd7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ 3928: 00db03d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_EVENT_DSTATE │ │ │ │ 3929: 002565d4 164 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove │ │ │ │ 3930: 00d71c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_EVENT │ │ │ │ - 3931: 00916cec 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ + 3931: 00916cbc 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ 3932: 00d79ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ - 3933: 00951bec 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ + 3933: 00951bbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ 3934: 00d74e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_EVENT │ │ │ │ 3935: 00d79ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_DISMISS_EVENT │ │ │ │ 3936: 002a9e58 428 FUNC GLOBAL DEFAULT 12 hmp_set_password │ │ │ │ 3937: 00d6d9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 3938: 00d7b9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOAD_MODULE_EVENT │ │ │ │ 3939: 00295f40 180 FUNC GLOBAL DEFAULT 12 helper_gvec_lt32 │ │ │ │ - 3940: 008f2d18 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ + 3940: 008f2ce8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ 3941: 00d78e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_EVENT │ │ │ │ - 3942: 0093c7cc 380 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ + 3942: 0093c79c 380 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ 3943: 00d73e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ADDRESS_EVENT │ │ │ │ 3944: 005dae5c 320 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbre │ │ │ │ 3945: 00d668e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_STREAM_FORMAT_EVENT │ │ │ │ 3946: 00db0a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_READ_DSTATE │ │ │ │ 3947: 00d6d708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_CHECK_EVENT │ │ │ │ 3948: 00377cec 108 FUNC GLOBAL DEFAULT 12 smbus_write_byte │ │ │ │ 3949: 00cc6454 132 OBJECT GLOBAL DEFAULT 24 helper_info_FNMADDS │ │ │ │ - 3950: 008d66cc 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ + 3950: 008d669c 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ 3951: 00db157e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_CAPAREG_DSTATE │ │ │ │ - 3952: 0099eb60 36 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ + 3952: 0099eb30 36 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ 3953: 00db072a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_WRITE_DSTATE │ │ │ │ 3954: 00d77cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_EVENT │ │ │ │ - 3955: 00926bd4 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ + 3955: 00926ba4 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ 3956: 00d75cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SUSPEND_EVENT │ │ │ │ 3957: 00295bcc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_le16 │ │ │ │ 3958: 005adbf0 12 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hdr_len │ │ │ │ - 3959: 006e7614 8 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ + 3959: 006e75e4 8 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ 3960: 00d721d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_SCSI_EVENT │ │ │ │ - 3961: 00730874 48 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ - 3962: 008f3bd8 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ + 3961: 00730844 48 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ + 3962: 008f3ba8 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ 3963: 00d79230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 3964: 002f24c0 48 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_power_down │ │ │ │ - 3965: 0097e844 100 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ - 3966: 0090c8c8 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ - 3967: 007c4090 164 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ + 3965: 0097e814 100 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ + 3966: 0090c898 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ + 3967: 007c4060 164 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ 3968: 00db0f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_DSTATE │ │ │ │ 3969: 00d7374c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_SUCCESS_EVENT │ │ │ │ 3970: 005379b8 208 FUNC GLOBAL DEFAULT 12 bql_unlock │ │ │ │ 3971: 00da7679 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_c │ │ │ │ - 3972: 007504f4 156 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ + 3972: 007504c4 156 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ 3973: 00283cb4 372 FUNC GLOBAL DEFAULT 12 floatx80_to_int32_round_to_zero │ │ │ │ 3974: 00d7b7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_REJECT_EVENT │ │ │ │ 3975: 00db0cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_READ_DSTATE │ │ │ │ - 3976: 0071c024 856 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ + 3976: 0071bff4 856 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ 3977: 00dafd77 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cryptodev_c │ │ │ │ 3978: 00db0676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_DSTATE │ │ │ │ 3979: 005629c8 492 FUNC GLOBAL DEFAULT 12 migration_block_activate │ │ │ │ 3980: 00dafdc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_QMP_COMMAND_DSTATE │ │ │ │ 3981: 00d69130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_EVENT │ │ │ │ 3982: 00db21a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BALLOON_DSTATE │ │ │ │ 3983: 00d782d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EGL_INIT_D3D11_DEVICE_EVENT │ │ │ │ 3984: 0057a234 328 FUNC GLOBAL DEFAULT 12 multifd_spawn_device_state_save_thread │ │ │ │ 3985: 00d6c5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_PACKET_SEND_DATA_EVENT │ │ │ │ - 3986: 0071bef8 100 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ + 3986: 0071bec8 100 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ 3987: 00bc5234 52 OBJECT GLOBAL DEFAULT 21 vmstate_fdc │ │ │ │ 3988: 00db1a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_DSTATE │ │ │ │ 3989: 00630c0c 308 FUNC GLOBAL DEFAULT 12 helper_XSMAXCDP │ │ │ │ - 3990: 0099b614 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ + 3990: 0099b5e4 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ 3991: 0062e6b8 356 FUNC GLOBAL DEFAULT 12 helper_xvmsubdp │ │ │ │ - 3992: 00930744 320 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ + 3992: 00930714 320 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ 3993: 00629cc0 200 FUNC GLOBAL DEFAULT 12 helper_evfsctsf │ │ │ │ - 3994: 009a7980 320 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ + 3994: 009a7950 320 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ 3995: 00629a7c 148 FUNC GLOBAL DEFAULT 12 helper_evfsctsi │ │ │ │ - 3996: 0071c4a8 100 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ + 3996: 0071c478 100 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ 3997: 005ba19c 320 FUNC GLOBAL DEFAULT 12 extract_ip_and_port │ │ │ │ 3998: 00d64f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_EVENT │ │ │ │ - 3999: 008ff4d8 28 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ + 3999: 008ff4a8 28 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ 4000: 00db02c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DISCONNECT_DSTATE │ │ │ │ 4001: 00db1858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_DSTATE │ │ │ │ 4002: 00db0542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_DSTATE │ │ │ │ 4003: 00c7d800 12 OBJECT GLOBAL DEFAULT 21 GrabToggleKeys_lookup │ │ │ │ 4004: 00dafdd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_DSTATE │ │ │ │ 4005: 00db165c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CANCELED_DSTATE │ │ │ │ 4006: 00db05e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_READ_DSTATE │ │ │ │ 4007: 00db1790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_RESET_DSTATE │ │ │ │ - 4008: 007410a0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ - 4009: 0071c37c 100 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ + 4008: 00741070 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ + 4009: 0071c34c 100 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ 4010: 00db1434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_RESET_DEV_DSTATE │ │ │ │ - 4011: 00708e5c 644 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ + 4011: 00708e2c 644 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ 4012: 00d67c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_MEMORY_EVENT │ │ │ │ 4013: 00cb0748 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts32 │ │ │ │ - 4014: 00823c04 196 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ - 4015: 009cae78 316 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ + 4014: 00823bd4 196 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ + 4015: 009cae48 316 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ 4016: 003a4ef8 112 FUNC GLOBAL DEFAULT 12 isa_bus_get_dma │ │ │ │ 4017: 00d7a2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_NMI_EVENT │ │ │ │ 4018: 00db0220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_HI_DSTATE │ │ │ │ 4019: 00d7949c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 4020: 00d7345c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ERROR_EVENT │ │ │ │ - 4021: 009352d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ + 4021: 009352a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ 4022: 00cb7834 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_be │ │ │ │ - 4023: 0071c444 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ + 4023: 0071c414 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ 4024: 005daf9c 804 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbsx │ │ │ │ 4025: 00daff2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_FAIL_DSTATE │ │ │ │ 4026: 00388e1c 88 FUNC GLOBAL DEFAULT 12 ide_drive_get │ │ │ │ 4027: 00c7d4c0 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckHashType_lookup │ │ │ │ 4028: 00db11c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_REG_SET_HOST_DOORBELL_DSTATE │ │ │ │ 4029: 00d713c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_EVENT │ │ │ │ - 4030: 008da294 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ + 4030: 008da264 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ 4031: 00563dc4 424 FUNC GLOBAL DEFAULT 12 cpr_find_fd │ │ │ │ 4032: 00d78390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_TOUCH_SEND_EVENT_EVENT │ │ │ │ 4033: 002a3b8c 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fence_fd │ │ │ │ - 4034: 00909138 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ + 4034: 00909108 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ 4035: 00db1ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_DTL_GET_DSTATE │ │ │ │ - 4036: 009280d0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ + 4036: 009280a0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ 4037: 00d65aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_EVENT │ │ │ │ 4038: 00db04fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_DSTATE │ │ │ │ - 4039: 008c839c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 4039: 008c836c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ 4040: 00d7974c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ 4041: 00d7986c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 4042: 007f0e5c 52 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ + 4042: 007f0e2c 52 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ 4043: 00db18bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_DSTATE │ │ │ │ 4044: 00db22e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_DSTATE │ │ │ │ 4045: 00db0462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_WRITE_DSTATE │ │ │ │ 4046: 00d728e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_DAT_LINES_EVENT │ │ │ │ 4047: 00d7802c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_IN_EVENT │ │ │ │ 4048: 00db18f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_DSTATE │ │ │ │ 4049: 00295ff4 180 FUNC GLOBAL DEFAULT 12 helper_gvec_le32 │ │ │ │ - 4050: 00965640 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ + 4050: 00965610 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ 4051: 00d78850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_EVENT │ │ │ │ 4052: 00db1068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_DSTATE │ │ │ │ - 4053: 008ca768 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ - 4054: 008e07c0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ + 4053: 008ca738 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ + 4054: 008e0790 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ 4055: 00d73c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FIND_DEVICE_EVENT │ │ │ │ - 4056: 008c1764 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ + 4056: 008c1734 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ 4057: 00d79e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REQUEST_EBPF_EVENT │ │ │ │ 4058: 00db0e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_DSTATE │ │ │ │ 4059: 00d76dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_EVENT │ │ │ │ 4060: 00db0e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_SIZES_DSTATE │ │ │ │ 4061: 00d6bfe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_READB_EVENT │ │ │ │ - 4062: 008c9fe0 244 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ + 4062: 008c9fb0 244 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ 4063: 00c7daf4 12 OBJECT GLOBAL DEFAULT 21 JSONType_lookup │ │ │ │ 4064: 004b7dec 252 FUNC GLOBAL DEFAULT 12 usb_desc_device │ │ │ │ 4065: 00db1e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_DISCONNECT_DSTATE │ │ │ │ - 4066: 008b8d30 620 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ + 4066: 008b8d00 620 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ 4067: 00db17c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_DSTATE │ │ │ │ 4068: 00cd3000 132 OBJECT GLOBAL DEFAULT 24 helper_info_HASHST │ │ │ │ - 4069: 0091eea8 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ + 4069: 0091ee78 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ 4070: 00d758cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_EVENT │ │ │ │ - 4071: 009022e0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ - 4072: 00929178 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ - 4073: 00b0bdd0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ + 4071: 009022b0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ + 4072: 00929148 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ + 4073: 00b0bda0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ 4074: 0043ae14 216 FUNC GLOBAL DEFAULT 12 msix_reset │ │ │ │ 4075: 004fcf20 1100 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_apply │ │ │ │ 4076: 00d77a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_EVENT │ │ │ │ - 4077: 008f718c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ + 4077: 008f715c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ 4078: 00d7b134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ - 4079: 0099c654 64 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ + 4079: 0099c624 64 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ 4080: 005373a4 124 FUNC GLOBAL DEFAULT 12 cpu_handle_guest_debug │ │ │ │ - 4081: 00920a84 92 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ + 4081: 00920a54 92 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ 4082: 00d6c160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MDR_EVENT │ │ │ │ 4083: 00cb1090 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le8 │ │ │ │ 4084: 00d6abe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_SET_APIC_BASE_EVENT │ │ │ │ 4085: 005674a0 1192 FUNC GLOBAL DEFAULT 12 qmp_calc_dirty_rate │ │ │ │ - 4086: 00968964 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ + 4086: 00968934 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ 4087: 00d6630c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_EXPIRED_EVENT │ │ │ │ 4088: 0029639c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_lt64 │ │ │ │ 4089: 0056de44 264 FUNC GLOBAL DEFAULT 12 migrate_add_address │ │ │ │ - 4090: 006e6e48 60 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ - 4091: 0099829c 60 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ + 4090: 006e6e18 60 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ + 4091: 0099826c 60 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ 4092: 00620e60 400 FUNC GLOBAL DEFAULT 12 helper_DADD │ │ │ │ 4093: 00629d88 200 FUNC GLOBAL DEFAULT 12 helper_evfsctuf │ │ │ │ 4094: 00d722c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_FIRMWARE_EVENT │ │ │ │ - 4095: 008f611c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ + 4095: 008f60ec 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ 4096: 00db0f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_DSTATE │ │ │ │ 4097: 00d6be10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_EVENT │ │ │ │ - 4098: 00702950 88 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ + 4098: 00702920 88 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ 4099: 00629b10 144 FUNC GLOBAL DEFAULT 12 helper_evfsctui │ │ │ │ 4100: 00db151e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_INQUIRY_DSTATE │ │ │ │ - 4101: 0094c1c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ + 4101: 0094c198 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ 4102: 00db1474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_RAISE_DSTATE │ │ │ │ 4103: 00d8d834 1 OBJECT GLOBAL DEFAULT 25 enable_cpu_pm │ │ │ │ 4104: 00db2050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 4105: 00db04b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_DSTATE │ │ │ │ 4106: 00533334 456 FUNC GLOBAL DEFAULT 12 hmp_drive_del │ │ │ │ - 4107: 009be334 64 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ - 4108: 006a4e1c 344 FUNC GLOBAL DEFAULT 12 decNumberLogB │ │ │ │ + 4107: 009be304 64 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ + 4108: 006a4dec 344 FUNC GLOBAL DEFAULT 12 decNumberLogB │ │ │ │ 4109: 00d71340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_WRITE_EVENT │ │ │ │ 4110: 00db057a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_DSTATE │ │ │ │ 4111: 00d6e258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_START_EVENT │ │ │ │ 4112: 00dafea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_DSTATE │ │ │ │ 4113: 002edc48 20 FUNC GLOBAL DEFAULT 12 aml_concatenate │ │ │ │ 4114: 00310880 1000 FUNC GLOBAL DEFAULT 12 fdctrl_read │ │ │ │ 4115: 005d9f84 4 FUNC GLOBAL DEFAULT 12 helper_tlbia │ │ │ │ 4116: 00d79d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 4117: 0032d328 4 FUNC GLOBAL DEFAULT 12 qmp_system_powerdown │ │ │ │ 4118: 00d7bb8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_EVENT │ │ │ │ 4119: 00cb59c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_le │ │ │ │ - 4120: 0093b9c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ - 4121: 0098ff00 632 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ + 4120: 0093b998 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ + 4121: 0098fed0 632 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ 4122: 00db0ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_CAPTURE_DSTATE │ │ │ │ 4123: 00d71180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_EVENT │ │ │ │ 4124: 00db11fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_UNKNOWN_PATH_DSTATE │ │ │ │ 4125: 005d9f88 488 FUNC GLOBAL DEFAULT 12 helper_tlbie │ │ │ │ 4126: 00db2880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_ALTERNATE_DSTATE │ │ │ │ - 4127: 008c0bac 244 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ + 4127: 008c0b7c 244 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ 4128: 0053fe54 224 FUNC GLOBAL DEFAULT 12 qmp_device_del │ │ │ │ 4129: 00545234 16 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler │ │ │ │ 4130: 00d6d0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_READ_EVENT │ │ │ │ 4131: 00d6b730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_READ_EVENT │ │ │ │ 4132: 00db1908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_UPDATE_DSTATE │ │ │ │ - 4133: 00949a8c 1080 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ + 4133: 00949a5c 1080 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ 4134: 00d67604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_READ_EVENT │ │ │ │ 4135: 00d691d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_EVENT │ │ │ │ - 4136: 0096ddcc 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ - 4137: 00b2d724 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ + 4136: 0096dd9c 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ + 4137: 00b2d6f4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ 4138: 00d64b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_SPEED_EVENT │ │ │ │ 4139: 00d721b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_EVENT │ │ │ │ 4140: 00d79014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_DCR_READ_EVENT │ │ │ │ 4141: 002a1510 20 FUNC GLOBAL DEFAULT 12 qemu_console_is_visible │ │ │ │ - 4142: 009ada38 36 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ - 4143: 00761808 8 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ + 4142: 009ada08 36 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ + 4143: 007617d8 8 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ 4144: 00d66848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_FIFO_EVENT │ │ │ │ - 4145: 009ab1a8 456 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ - 4146: 008a7000 552 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ - 4147: 0075855c 120 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ + 4145: 009ab178 456 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ + 4146: 008a6fd0 552 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ + 4147: 0075852c 120 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ 4148: 004410bc 216 FUNC GLOBAL DEFAULT 12 pci_create_simple_multifunction │ │ │ │ - 4149: 008e520c 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ - 4150: 00825248 48 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ - 4151: 007f1c44 16 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ + 4149: 008e51dc 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ + 4150: 00825218 48 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ + 4151: 007f1c14 16 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ 4152: 00db1c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_DSTATE │ │ │ │ - 4153: 009b5d2c 80 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ - 4154: 0080fcfc 120 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ + 4153: 009b5cfc 80 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ + 4154: 0080fccc 120 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ 4155: 0064b610 4 FUNC GLOBAL DEFAULT 12 helper_load_decr │ │ │ │ - 4156: 009437f4 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ - 4157: 0096ae90 192 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ + 4156: 009437c4 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ + 4157: 0096ae60 192 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ 4158: 002ea148 152 FUNC GLOBAL DEFAULT 12 aml_lor │ │ │ │ - 4159: 00996fd0 312 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ + 4159: 00996fa0 312 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ 4160: 00d7aac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_CLIENT_EVENT │ │ │ │ 4161: 005a7c48 192 FUNC GLOBAL DEFAULT 12 eth_pad_short_frame │ │ │ │ - 4162: 00946a80 192 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ + 4162: 00946a50 192 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ 4163: 00d75d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_ADD_STATUS_EVENT │ │ │ │ - 4164: 0093a2b0 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ + 4164: 0093a280 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ 4165: 00dafd81 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_rocker_c │ │ │ │ 4166: 00da8710 36 OBJECT GLOBAL DEFAULT 25 gdbserver_system_state │ │ │ │ 4167: 0044989c 8 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_cb │ │ │ │ 4168: 00d6d5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_EVENT │ │ │ │ - 4169: 0076c270 8 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ + 4169: 0076c240 8 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ 4170: 00da7638 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_routing_allowed │ │ │ │ - 4171: 007011f4 296 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ - 4172: 0097f504 16 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ + 4171: 007011c4 296 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ + 4172: 0097f4d4 16 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ 4173: 00cb06c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts64 │ │ │ │ 4174: 00db0f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_DSTATE │ │ │ │ 4175: 00daffc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_DSTATE │ │ │ │ 4176: 00db0514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_DSTATE │ │ │ │ 4177: 00d7b748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT32_EVENT │ │ │ │ 4178: 0028ca90 384 FUNC GLOBAL DEFAULT 12 float64_compare_quiet │ │ │ │ - 4179: 00918c5c 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ - 4180: 009c43ac 280 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ + 4179: 00918c2c 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ + 4180: 009c437c 280 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ 4181: 00649df4 388 FUNC GLOBAL DEFAULT 12 helper_spr_core_write_generic │ │ │ │ 4182: 00d7a308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_EVENT │ │ │ │ - 4183: 009d1994 52 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ + 4183: 009d1964 52 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ 4184: 00d6f574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_EVENT │ │ │ │ 4185: 006341a0 268 FUNC GLOBAL DEFAULT 12 helper_xscvdpuxws │ │ │ │ - 4186: 008f2f9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ + 4186: 008f2f6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ 4187: 00d6dc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_EVENT │ │ │ │ 4188: 00d6a6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_EVENT │ │ │ │ - 4189: 00810088 184 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ + 4189: 00810058 184 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ 4190: 0051f4c0 64 FUNC GLOBAL DEFAULT 12 audio_bug │ │ │ │ 4191: 00531f0c 212 FUNC GLOBAL DEFAULT 12 qmp_blockdev_open_tray │ │ │ │ - 4192: 009c1040 364 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ - 4193: 007974a8 20 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ + 4192: 009c1010 364 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ + 4193: 00797478 20 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ 4194: 00db1414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_IRQ_DSTATE │ │ │ │ 4195: 00544f68 32 FUNC GLOBAL DEFAULT 12 runstate_is_running │ │ │ │ 4196: 00db0eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DESC_DSTATE │ │ │ │ 4197: 00daff3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ONE_ITERATION_DSTATE │ │ │ │ 4198: 00db151a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQUEST_SENSE_DSTATE │ │ │ │ 4199: 0029a124 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_n_insns │ │ │ │ 4200: 005dab94 712 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbwe │ │ │ │ 4201: 00c7dbf8 12 OBJECT GLOBAL DEFAULT 21 CpuTopologyLevel_lookup │ │ │ │ 4202: 00d79200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 4203: 00db1ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_DSTATE │ │ │ │ 4204: 00db2358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ - 4205: 0081cf80 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ + 4205: 0081cf50 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ 4206: 00d6ce48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_RRA_REGS_EVENT │ │ │ │ - 4207: 00957aa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ + 4207: 00957a78 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ 4208: 00d75244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_EVENT │ │ │ │ 4209: 00d63b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_OVERRUN_EVENT │ │ │ │ 4210: 00296460 196 FUNC GLOBAL DEFAULT 12 helper_gvec_le64 │ │ │ │ - 4211: 00753cf0 108 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ + 4211: 00753cc0 108 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ 4212: 00d74e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_EVENT │ │ │ │ 4213: 00d68870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAKILL_EVENT │ │ │ │ - 4214: 00812e40 144 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ + 4214: 00812e10 144 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ 4215: 00db0dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_RSS_DSTATE │ │ │ │ 4216: 00db1744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_STATUS_DSTATE │ │ │ │ - 4217: 008285bc 188 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ - 4218: 0094c280 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ + 4217: 0082858c 188 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ + 4218: 0094c250 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ 4219: 00d7a5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 4220: 00cc71bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMINDP │ │ │ │ 4221: 00d794ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_EVENT │ │ │ │ 4222: 0064a8b0 180 FUNC GLOBAL DEFAULT 12 helper_TW │ │ │ │ - 4223: 008f2e2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ - 4224: 00902f98 832 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ - 4225: 0099808c 116 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ + 4223: 008f2dfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ + 4224: 00902f68 832 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ + 4225: 0099805c 116 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ 4226: 005d24ec 636 FUNC GLOBAL DEFAULT 12 cpu_check_watchpoint │ │ │ │ 4227: 00cd507c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DQUAIQ │ │ │ │ 4228: 00d74e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_REALIZE_EVENT │ │ │ │ 4229: 00d692c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_EVENT │ │ │ │ 4230: 006338bc 388 FUNC GLOBAL DEFAULT 12 helper_xvcvspsxds │ │ │ │ 4231: 00db0a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_IRQ_CLEAR_DSTATE │ │ │ │ - 4232: 00911cac 244 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ - 4233: 0081d0d4 268 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ + 4232: 00911c7c 244 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ + 4233: 0081d0a4 268 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ 4234: 0057cf94 40 FUNC GLOBAL DEFAULT 12 migrate_avail_switchover_bandwidth │ │ │ │ - 4235: 00797f18 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ + 4235: 00797ee8 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ 4236: 0044b034 284 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_init │ │ │ │ 4237: 00ccf118 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextublx │ │ │ │ 4238: 00502b54 32 FUNC GLOBAL DEFAULT 12 virtio_pci_set_guest_notifier_fd_handler │ │ │ │ - 4239: 00b9d678 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ + 4239: 00b9d648 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ 4240: 00db044e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_WRITE_DSTATE │ │ │ │ 4241: 002e6e7c 328 FUNC GLOBAL DEFAULT 12 v9fs_co_name_to_path │ │ │ │ 4242: 00db1c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_DSTATE │ │ │ │ - 4243: 0070d1b8 700 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ - 4244: 0070e204 532 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ + 4243: 0070d188 700 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ + 4244: 0070e1d4 532 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ 4245: 00d6d038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_EVENT │ │ │ │ 4246: 00d64540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_EVENT │ │ │ │ - 4247: 008a6b98 532 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ + 4247: 008a6b68 532 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ 4248: 00d69f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_NMI_LEVEL_EVENT │ │ │ │ - 4249: 008a6dac 596 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ + 4249: 008a6d7c 596 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ 4250: 00d6d158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_READ_NUM_EVENT │ │ │ │ 4251: 003114a0 1080 FUNC GLOBAL DEFAULT 12 fdctrl_transfer_handler │ │ │ │ 4252: 00db0ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_READ_DSTATE │ │ │ │ 4253: 00d68354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_EVENT │ │ │ │ 4254: 00db13b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_WRITE_DSTATE │ │ │ │ 4255: 00d64920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_FLUSH_EVENT │ │ │ │ - 4256: 009ac3a0 364 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ + 4256: 009ac370 364 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ 4257: 00db2312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 4258: 00533cec 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_complete │ │ │ │ 4259: 00db08b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SET_IRQ_DSTATE │ │ │ │ 4260: 00cc5770 132 OBJECT GLOBAL DEFAULT 24 helper_info_VRLWMI │ │ │ │ 4261: 00daff24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ - 4262: 009b09dc 56 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ - 4263: 0080f744 172 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ - 4264: 0094a0ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ + 4262: 009b09ac 56 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ + 4263: 0080f714 172 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ + 4264: 0094a0bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ 4265: 00d64f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_EVENT │ │ │ │ - 4266: 00700dd4 8 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ + 4266: 00700da4 8 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ 4267: 00db08a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_DSTATE │ │ │ │ 4268: 00db16d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_RESET_DSTATE │ │ │ │ 4269: 00d6bc20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_PULSE_EXTI_EVENT │ │ │ │ - 4270: 008b8a40 12 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ + 4270: 008b8a10 12 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ 4271: 00db1a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_DSTATE │ │ │ │ 4272: 00db01b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_POST_LOAD_DSTATE │ │ │ │ 4273: 00d7aa48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CONT_EVENT │ │ │ │ 4274: 005586c0 120 FUNC GLOBAL DEFAULT 12 rng_backend_finalize_request │ │ │ │ 4275: 00d9f47c 88 OBJECT GLOBAL DEFAULT 25 address_space_memory │ │ │ │ - 4276: 00977688 432 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ - 4277: 00916234 468 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ - 4278: 00797df0 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ - 4279: 0076c2f8 228 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ + 4276: 00977658 432 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ + 4277: 00916204 468 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ + 4278: 00797dc0 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ + 4279: 0076c2c8 228 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ 4280: 00d69290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_SET_IRQ_EVENT │ │ │ │ 4281: 0061da60 544 FUNC GLOBAL DEFAULT 12 ppc_cpu_gdb_write_register │ │ │ │ 4282: 00d6ab14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_REPORT_IRQ_DELIVERED_EVENT │ │ │ │ 4283: 00db2344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_DSTATE │ │ │ │ 4284: 00db0e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_CSO_DSTATE │ │ │ │ - 4285: 008a5614 512 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ + 4285: 008a55e4 512 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ 4286: 00d68024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_EVENT │ │ │ │ - 4287: 008572f8 2712 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ + 4287: 008572c8 2712 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ 4288: 00cb8074 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_le │ │ │ │ 4289: 00da87a0 4 OBJECT GLOBAL DEFAULT 25 tcg_cur_ctxs │ │ │ │ 4290: 00d7a6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_EVENT │ │ │ │ 4291: 00db0e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_DONE_DSTATE │ │ │ │ 4292: 00d6a8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_IRQ_EVENT │ │ │ │ 4293: 00ccb650 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextractd │ │ │ │ 4294: 00db163e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_DSTATE │ │ │ │ 4295: 006412a4 300 FUNC GLOBAL DEFAULT 12 helper_VDIVSQ │ │ │ │ 4296: 00d7b314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 4297: 00637024 504 FUNC GLOBAL DEFAULT 12 helper_xsrqpi │ │ │ │ 4298: 00db0aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_DSTATE │ │ │ │ - 4299: 008c7cc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ + 4299: 008c7c98 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ 4300: 00d64090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_COPY_FILE_RANGE_EVENT │ │ │ │ 4301: 00d69220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EVENT │ │ │ │ - 4302: 009a58e0 704 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ + 4302: 009a58b0 704 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ 4303: 00d714c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_EVENT │ │ │ │ 4304: 00d64d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_EVENT │ │ │ │ - 4305: 008fb0f4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ + 4305: 008fb0c4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ 4306: 00d6e3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_EVENT │ │ │ │ 4307: 00d6b3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_WRITE_EVENT │ │ │ │ - 4308: 00b9d6bc 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ + 4308: 00b9d68c 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ 4309: 00cc0ba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMODSQ │ │ │ │ - 4310: 008c8454 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ + 4310: 008c8424 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ 4311: 00cc5878 132 OBJECT GLOBAL DEFAULT 24 helper_info_VRLWNM │ │ │ │ 4312: 00d7992c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EVENT │ │ │ │ - 4313: 007ddf48 32 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ + 4313: 007ddf18 32 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ 4314: 00d79e58 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_job_trace_events_trace_events │ │ │ │ - 4315: 006e7e00 292 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ + 4315: 006e7dd0 292 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ 4316: 00db0122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_DSTATE │ │ │ │ - 4317: 0095c1a0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ + 4317: 0095c170 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ 4318: 004480d8 292 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_vf_at_index │ │ │ │ 4319: 00d7bd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_EVENT │ │ │ │ - 4320: 009185f0 268 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ - 4321: 00983170 120 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ - 4322: 008dae78 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ - 4323: 007a8544 212 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ - 4324: 009616e0 960 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ - 4325: 0073c148 340 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ + 4320: 009185c0 268 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ + 4321: 00983140 120 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ + 4322: 008dae48 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ + 4323: 007a8514 212 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ + 4324: 009616b0 960 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ + 4325: 0073c118 340 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ 4326: 00db178a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ENABLE_DSTATE │ │ │ │ - 4327: 0073c6cc 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_mmuidx_ra │ │ │ │ + 4327: 0073c69c 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_mmuidx_ra │ │ │ │ 4328: 0062c968 304 FUNC GLOBAL DEFAULT 12 helper_xvresp │ │ │ │ 4329: 00cb6940 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_le │ │ │ │ 4330: 00d71570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_NOOP_EVENT │ │ │ │ 4331: 00d68e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CMD_DONE_EVENT │ │ │ │ 4332: 00db01f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_DSTATE │ │ │ │ 4333: 00db28f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_TERMINATE_DSTATE │ │ │ │ 4334: 00286afc 252 FUNC GLOBAL DEFAULT 12 float64_to_uint32_round_to_zero │ │ │ │ - 4335: 007827d4 56 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i128 │ │ │ │ + 4335: 007827a4 56 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i128 │ │ │ │ 4336: 00d6d3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_EVENT │ │ │ │ 4337: 00dafe4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_RETURN_DSTATE │ │ │ │ 4338: 00db0920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_GET_APIC_BASE_DSTATE │ │ │ │ 4339: 00d64260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_REQUEST_FAIL_EVENT │ │ │ │ 4340: 00c66478 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_be_ops │ │ │ │ 4341: 00db1c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_DSTATE │ │ │ │ 4342: 00cc43d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI16GER2S │ │ │ │ 4343: 00d6f534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_IND_EVENT │ │ │ │ 4344: 00db104e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GET_LOG_DSTATE │ │ │ │ 4345: 00db0fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VIRT_MNGMT_DSTATE │ │ │ │ 4346: 00d7693c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_DELETE_FD_EVENT │ │ │ │ - 4347: 00964090 320 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ + 4347: 00964060 320 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ 4348: 00d75074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_EVENT │ │ │ │ 4349: 00cb88b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i32 │ │ │ │ 4350: 0056df4c 108 FUNC GLOBAL DEFAULT 12 migrate_is_uri │ │ │ │ 4351: 00d6c45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMD_EVENT │ │ │ │ 4352: 00db1326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_DSTATE │ │ │ │ 4353: 00d7593c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_EVENT │ │ │ │ 4354: 00d79e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 4355: 003c8d1c 432 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_checksums │ │ │ │ 4356: 00cc403c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF32GERNN │ │ │ │ 4357: 00db1c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_DSTATE │ │ │ │ 4358: 00d6ed04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_EVENT │ │ │ │ 4359: 00cc3c1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF32GERNP │ │ │ │ 4360: 003a284c 372 FUNC GLOBAL DEFAULT 12 kvm_reset_irq_delivered │ │ │ │ - 4361: 0098f3d4 668 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ + 4361: 0098f3a4 668 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ 4362: 00db1cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_AFTER_LOOP_DSTATE │ │ │ │ - 4363: 00905c78 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ + 4363: 00905c48 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ 4364: 00db06be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READW_DSTATE │ │ │ │ 4365: 00dafeca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_FIND_L2_CACHE_ENTRY_DSTATE │ │ │ │ 4366: 00db1a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_DSTATE │ │ │ │ 4367: 00db1244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_PCI_GET_DSTATE │ │ │ │ - 4368: 008e7634 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ - 4369: 007aec2c 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ - 4370: 0070c94c 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ + 4368: 008e7604 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ + 4369: 007aebfc 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ + 4370: 0070c91c 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ 4371: 00db0922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_SET_APIC_BASE_DSTATE │ │ │ │ 4372: 0029172c 36 FUNC GLOBAL DEFAULT 12 helper_divu_i32 │ │ │ │ 4373: 00d75bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FLUSH_EVENT │ │ │ │ - 4374: 00788008 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ + 4374: 00787fd8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ 4375: 0053ff34 200 FUNC GLOBAL DEFAULT 12 qdev_sync_config │ │ │ │ 4376: 006413d0 228 FUNC GLOBAL DEFAULT 12 helper_VDIVUQ │ │ │ │ 4377: 00d8d570 4 OBJECT GLOBAL DEFAULT 25 xen_domid │ │ │ │ 4378: 00db1ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_MAP_DSTATE │ │ │ │ 4379: 00db2398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 4380: 00db1294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_WRITE_DSTATE │ │ │ │ 4381: 00d78a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UPDATE_EVENT │ │ │ │ - 4382: 0098dac0 212 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ - 4383: 008af7d8 516 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ + 4382: 0098da90 212 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ + 4383: 008af7a8 516 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ 4384: 00d7b0e4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_pci_trace_events_trace_events │ │ │ │ 4385: 00db1cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_DSTATE │ │ │ │ 4386: 00db1eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_USERNAME_DSTATE │ │ │ │ 4387: 00cbf9a8 8 OBJECT GLOBAL DEFAULT 24 replay_break_icount │ │ │ │ 4388: 00db0710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_WRITEREG_DSTATE │ │ │ │ 4389: 00db0ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_USER_INT_DSTATE │ │ │ │ 4390: 00d7343c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_RESET_EVENT │ │ │ │ 4391: 00d6b660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_READ_EVENT │ │ │ │ 4392: 00d64790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_UNPLUG_FN_EVENT │ │ │ │ - 4393: 0073fc90 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ + 4393: 0073fc60 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ 4394: 00cc0b20 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMODUQ │ │ │ │ 4395: 002e60d0 388 FUNC GLOBAL DEFAULT 12 v9fs_co_chmod │ │ │ │ 4396: 00d6ed64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_EVENT │ │ │ │ 4397: 00d73f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_READ_EVENT │ │ │ │ 4398: 0029de84 68 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_new │ │ │ │ 4399: 002a06a4 184 FUNC GLOBAL DEFAULT 12 dpy_gfx_check_format │ │ │ │ - 4400: 0093cc9c 324 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ - 4401: 0096e0b8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ + 4400: 0093cc6c 324 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ + 4401: 0096e088 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ 4402: 00d67fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_GR_EVENT │ │ │ │ 4403: 00d78430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_TYPE_EVENT │ │ │ │ - 4404: 0095911c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ - 4405: 009114d0 156 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ - 4406: 0077d16c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ + 4404: 009590ec 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 4405: 009114a0 156 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ + 4406: 0077d13c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ 4407: 00db0928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_INTERRUPT_DSTATE │ │ │ │ - 4408: 009ca7a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ + 4408: 009ca770 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ 4409: 00d714b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_EVENT │ │ │ │ 4410: 00db1ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DEV_START_DSTATE │ │ │ │ - 4411: 008173bc 8 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ + 4411: 0081738c 8 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ 4412: 002e6fec 36 FUNC GLOBAL DEFAULT 12 co_run_in_worker_bh │ │ │ │ - 4413: 0073e47c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ - 4414: 0080538c 312 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ + 4413: 0073e44c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ + 4414: 0080535c 312 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ 4415: 0026d514 572 FUNC GLOBAL DEFAULT 12 float64_add │ │ │ │ 4416: 00db226e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLOSEFD_DSTATE │ │ │ │ 4417: 00db11f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_CLAIM_DSTATE │ │ │ │ 4418: 002e5c44 236 FUNC GLOBAL DEFAULT 12 v9fs_co_pwritev │ │ │ │ 4419: 00d71fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ENTER_EVENT │ │ │ │ - 4420: 008c9030 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ + 4420: 008c9000 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ 4421: 00db1e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STOP_FLUSH_ALL_DSTATE │ │ │ │ 4422: 00daff56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_DO_COPY_ON_READV_DSTATE │ │ │ │ 4423: 00ccd750 132 OBJECT GLOBAL DEFAULT 24 helper_info_lmw │ │ │ │ 4424: 003a5404 440 FUNC GLOBAL DEFAULT 12 isa_vga_init │ │ │ │ - 4425: 0070c168 148 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ + 4425: 0070c138 148 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ 4426: 00d7b164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ - 4427: 007f527c 332 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ + 4427: 007f524c 332 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ 4428: 002a6fdc 372 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_delay │ │ │ │ - 4429: 0074446c 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ - 4430: 0090205c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ + 4429: 0074443c 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ + 4430: 0090202c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ 4431: 00cc3a0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI16GER2SPP │ │ │ │ 4432: 005ba4e8 96 FUNC GLOBAL DEFAULT 12 connection_destroy │ │ │ │ 4433: 00d7415c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_START_EVENT │ │ │ │ 4434: 0058eb70 104 FUNC GLOBAL DEFAULT 12 socket_send_channel_create │ │ │ │ 4435: 002a85f0 596 FUNC GLOBAL DEFAULT 12 keysym2scancode │ │ │ │ 4436: 0059ed54 348 FUNC GLOBAL DEFAULT 12 qmp_closefd │ │ │ │ - 4437: 0094b730 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ + 4437: 0094b700 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ 4438: 005d4c48 112 FUNC GLOBAL DEFAULT 12 ppc64_cpu_write_elf64_note │ │ │ │ - 4439: 009bb7cc 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ + 4439: 009bb79c 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ 4440: 00d7741c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_EVENT │ │ │ │ 4441: 002930a8 144 FUNC GLOBAL DEFAULT 12 helper_gvec_mov │ │ │ │ 4442: 003cb3c8 4812 FUNC GLOBAL DEFAULT 12 net_rx_pkt_calc_rss_hash │ │ │ │ - 4443: 00829240 140 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ + 4443: 00829210 140 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ 4444: 00638c54 1396 FUNC GLOBAL DEFAULT 12 helper_XVBF16GER2NN │ │ │ │ 4445: 00db1fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_EPR_DSTATE │ │ │ │ - 4446: 007e1c58 240 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ - 4447: 009757a0 216 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ + 4446: 007e1c28 240 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ + 4447: 00975770 216 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ 4448: 006386f0 1380 FUNC GLOBAL DEFAULT 12 helper_XVBF16GER2NP │ │ │ │ - 4449: 0093f4a8 320 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ + 4449: 0093f478 320 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ 4450: 00276954 552 FUNC GLOBAL DEFAULT 12 float32_muladd │ │ │ │ 4451: 00d6be00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_READ_EVENT │ │ │ │ 4452: 00544a10 292 FUNC GLOBAL DEFAULT 12 hmp_watchdog_action │ │ │ │ 4453: 002b57a4 448 FUNC GLOBAL DEFAULT 12 qmp_query_vnc │ │ │ │ 4454: 00db1f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEYMAP_WINDOWING_DSTATE │ │ │ │ - 4455: 00745964 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ + 4455: 00745934 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ 4456: 00c7b460 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bool │ │ │ │ 4457: 00d7681c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_SET_STATE_EVENT │ │ │ │ 4458: 005cb268 24 FUNC GLOBAL DEFAULT 12 replay_finish_events │ │ │ │ 4459: 00d6bb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_SET_IRQ_EVENT │ │ │ │ - 4460: 0081de3c 40 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ + 4460: 0081de0c 40 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ 4461: 00cc3e2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF32GERPN │ │ │ │ 4462: 00d788a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4463: 0094a25c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ - 4464: 006a70c8 216 FUNC GLOBAL DEFAULT 12 decNumberMultiply │ │ │ │ + 4463: 0094a22c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ + 4464: 006a7098 216 FUNC GLOBAL DEFAULT 12 decNumberMultiply │ │ │ │ 4465: 00cc3904 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF32GERPP │ │ │ │ - 4466: 00910f7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ + 4466: 00910f4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ 4467: 00d7369c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_EVENT │ │ │ │ 4468: 003924b8 100 FUNC GLOBAL DEFAULT 12 hid_free │ │ │ │ 4469: 00527438 12 FUNC GLOBAL DEFAULT 12 mixeng_clear │ │ │ │ - 4470: 00756cb4 176 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ + 4470: 00756c84 176 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ 4471: 00db22aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_DEL_DSTATE │ │ │ │ - 4472: 0095ca80 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ + 4472: 0095ca50 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ 4473: 00d64840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_EVENT │ │ │ │ - 4474: 00754b80 300 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ + 4474: 00754b50 300 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ 4475: 005cb230 56 FUNC GLOBAL DEFAULT 12 replay_init_events │ │ │ │ - 4476: 00769c64 68 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ + 4476: 00769c34 68 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ 4477: 00d6bb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_WRITE_EVENT │ │ │ │ 4478: 002f0fac 44 FUNC GLOBAL DEFAULT 12 bios_linker_loader_can_write_pointer │ │ │ │ - 4479: 008c83f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 4479: 008c83c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 4480: 00db1a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_PUSHED_DSTATE │ │ │ │ 4481: 00d7720c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_CONTINUED_EVENT │ │ │ │ 4482: 002a2858 204 FUNC GLOBAL DEFAULT 12 qemu_display_get_vc │ │ │ │ 4483: 00649570 204 FUNC GLOBAL DEFAULT 12 helper_lswx │ │ │ │ 4484: 00d6dc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_EVENT │ │ │ │ - 4485: 008c64b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ - 4486: 00956e78 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ + 4485: 008c6484 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ + 4486: 00956e48 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ 4487: 00db20a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 4488: 00db0f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_DSTATE │ │ │ │ 4489: 00d7a158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_JIT_EVENT │ │ │ │ 4490: 00cb562c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgb │ │ │ │ 4491: 0026d1fc 8 FUNC GLOBAL DEFAULT 12 float16_add │ │ │ │ - 4492: 0073f9b4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ + 4492: 0073f984 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ 4493: 00d68514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_EVENT │ │ │ │ - 4494: 008f2ff8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ + 4494: 008f2fc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ 4495: 00cb87ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i64 │ │ │ │ 4496: 00d71a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_EVENT │ │ │ │ 4497: 0032222c 196 FUNC GLOBAL DEFAULT 12 ptimer_transaction_commit │ │ │ │ 4498: 00d659f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PRE_SAVE_EVENT │ │ │ │ 4499: 00cd0324 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextractub │ │ │ │ 4500: 00cb78b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_le │ │ │ │ - 4501: 0071c3e0 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ + 4501: 0071c3b0 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ 4502: 004b2f2c 152 FUNC GLOBAL DEFAULT 12 usb_device_find_device │ │ │ │ - 4503: 00915100 148 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ + 4503: 009150d0 148 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ 4504: 00d6a3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_WRITE_EVENT │ │ │ │ 4505: 00db0a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_CLOCK_FREQ_DSTATE │ │ │ │ - 4506: 008a3878 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ - 4507: 00999d10 60 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ + 4506: 008a3848 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ + 4507: 00999ce0 60 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ 4508: 00cd042c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextractuh │ │ │ │ 4509: 00db0396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RECEIVE_DSTATE │ │ │ │ 4510: 00d757ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_EVENT │ │ │ │ 4511: 0027f620 348 FUNC GLOBAL DEFAULT 12 float64_to_bfloat16 │ │ │ │ 4512: 00d63848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_REMOVE_EVENT │ │ │ │ 4513: 0058cfb0 440 FUNC GLOBAL DEFAULT 12 qemu_loadvm_approve_switchover │ │ │ │ 4514: 00bc7428 48 OBJECT GLOBAL DEFAULT 21 vga_mem_ops │ │ │ │ 4515: 00db04cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_DSTATE │ │ │ │ 4516: 00db097e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_READ_DSTATE │ │ │ │ - 4517: 008f30b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ + 4517: 008f3080 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ 4518: 00648060 472 FUNC GLOBAL DEFAULT 12 helper_bcds │ │ │ │ 4519: 00d6eeb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_EVENT │ │ │ │ - 4520: 009302b8 112 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ - 4521: 00916ac4 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ + 4520: 00930288 112 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ + 4521: 00916a94 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ 4522: 00ccf010 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextubrx │ │ │ │ 4523: 00ccbe90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrghb │ │ │ │ 4524: 00d69050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_EVENT │ │ │ │ 4525: 00d6accc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_IO_WRITE_EVENT │ │ │ │ 4526: 00526da0 704 FUNC GLOBAL DEFAULT 12 st_rate_flow_mix │ │ │ │ 4527: 0057d110 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_zstd_level │ │ │ │ 4528: 00d63868 64 OBJECT GLOBAL DEFAULT 24 crypto_trace_events │ │ │ │ 4529: 00291848 40 FUNC GLOBAL DEFAULT 12 helper_divu_i64 │ │ │ │ 4530: 00c7dc5c 12 OBJECT GLOBAL DEFAULT 21 MemoryDeviceInfoKind_lookup │ │ │ │ 4531: 00ccbe0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrghh │ │ │ │ 4532: 00cd03a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextractuw │ │ │ │ 4533: 00db1bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_DSTATE │ │ │ │ 4534: 00d63a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_EVENT │ │ │ │ - 4535: 00745ab8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ + 4535: 00745a88 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ 4536: 00db1d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 4537: 00d75e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_EVENT │ │ │ │ 4538: 004fc370 108 FUNC GLOBAL DEFAULT 12 virtio_bus_reset │ │ │ │ 4539: 0063818c 1380 FUNC GLOBAL DEFAULT 12 helper_XVBF16GER2PN │ │ │ │ 4540: 00d673d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_EVENT │ │ │ │ - 4541: 00915650 244 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ + 4541: 00915620 244 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ 4542: 003c97bc 96 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment │ │ │ │ 4543: 00d6d918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAM_EVENT │ │ │ │ 4544: 0062e97c 352 FUNC GLOBAL DEFAULT 12 helper_xvnmsubdp │ │ │ │ 4545: 00637c2c 1376 FUNC GLOBAL DEFAULT 12 helper_XVBF16GER2PP │ │ │ │ 4546: 00db017e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_DSTATE │ │ │ │ - 4547: 0077a598 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ + 4547: 0077a568 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ 4548: 00dafe12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_PAM_CHECK_DSTATE │ │ │ │ - 4549: 00990db0 296 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ + 4549: 00990d80 296 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ 4550: 00d64fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_EVENT │ │ │ │ - 4551: 008c9ea0 320 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ + 4551: 008c9e70 320 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ 4552: 00ccd09c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xstdivdp │ │ │ │ 4553: 00d6ac8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ICH9_CC_READ_EVENT │ │ │ │ 4554: 00ccbd88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrghw │ │ │ │ - 4555: 006ad1f4 36 FUNC GLOBAL DEFAULT 12 decNumberZero │ │ │ │ - 4556: 008db648 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ + 4555: 006ad1c4 36 FUNC GLOBAL DEFAULT 12 decNumberZero │ │ │ │ + 4556: 008db618 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ 4557: 00d747bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_CHANGE_EVENT │ │ │ │ - 4558: 007db334 240 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ - 4559: 00780098 404 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ - 4560: 0094c5e4 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ - 4561: 007e65ac 320 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ - 4562: 0081d684 116 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ - 4563: 009ba87c 212 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ - 4564: 008ceb68 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ + 4558: 007db304 240 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ + 4559: 00780068 404 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ + 4560: 0094c5b4 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ + 4561: 007e657c 320 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ + 4562: 0081d654 116 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ + 4563: 009ba84c 212 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ + 4564: 008ceb38 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ 4565: 00633100 392 FUNC GLOBAL DEFAULT 12 helper_XSCVQPDP │ │ │ │ 4566: 00254394 288 FUNC GLOBAL DEFAULT 12 cpu_class_by_name │ │ │ │ - 4567: 0096d914 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ + 4567: 0096d8e4 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ 4568: 00d71740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_EVENT │ │ │ │ - 4569: 0069f048 16 FUNC GLOBAL DEFAULT 12 decContextSaveStatus │ │ │ │ - 4570: 00799378 52 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ - 4571: 008e7e9c 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ - 4572: 006e6dd0 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ + 4569: 0069f014 16 FUNC GLOBAL DEFAULT 12 decContextSaveStatus │ │ │ │ + 4570: 00799348 52 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ + 4571: 008e7e6c 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ + 4572: 006e6da0 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ 4573: 004402d4 20 FUNC GLOBAL DEFAULT 12 pci_set_irq │ │ │ │ 4574: 00dafeea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_DSTATE │ │ │ │ 4575: 00338cac 232 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_overlap │ │ │ │ 4576: 00d7baac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAP_EVENT │ │ │ │ - 4577: 008252ac 92 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ - 4578: 0069be68 900 FUNC GLOBAL DEFAULT 12 ppc_translate_init │ │ │ │ + 4577: 0082527c 92 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ + 4578: 0069be34 900 FUNC GLOBAL DEFAULT 12 ppc_translate_init │ │ │ │ 4579: 00dafef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_DSTATE │ │ │ │ - 4580: 00aeab64 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ - 4581: 0092a900 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ - 4582: 0094be50 244 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ + 4580: 00aeab34 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ + 4581: 0092a8d0 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ + 4582: 0094be20 244 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ 4583: 00d69eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_IRQ_EVENT │ │ │ │ - 4584: 009526c8 148 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ + 4584: 00952698 148 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ 4585: 00d67354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_WRITE_EVENT │ │ │ │ 4586: 00db0856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR1_READ_DSTATE │ │ │ │ 4587: 00538e38 572 FUNC GLOBAL DEFAULT 12 cpu_get_ticks │ │ │ │ - 4588: 00979130 360 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ + 4588: 00979100 360 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ 4589: 00463fdc 160 FUNC GLOBAL DEFAULT 12 scsi_bus_init_named │ │ │ │ - 4590: 0096d9d4 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ - 4591: 009a28d0 248 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ - 4592: 0079e86c 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ + 4590: 0096d9a4 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ + 4591: 009a28a0 248 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ + 4592: 0079e83c 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ 4593: 002f64c0 140 FUNC GLOBAL DEFAULT 12 deprecated_register_soundhw │ │ │ │ 4594: 00538200 104 FUNC GLOBAL DEFAULT 12 cpus_get_accel │ │ │ │ 4595: 00dafe26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_MGMT_DSTATE │ │ │ │ 4596: 00db09e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_READ_DSTATE │ │ │ │ 4597: 00580728 212 FUNC GLOBAL DEFAULT 12 fill_destination_postcopy_migration_info │ │ │ │ 4598: 005578c0 16 FUNC GLOBAL DEFAULT 12 host_memory_backend_set_mapped │ │ │ │ - 4599: 009250e0 28 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ + 4599: 009250b0 28 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ 4600: 00db203e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 4601: 0031d940 116 FUNC GLOBAL DEFAULT 12 isa_serial_set_iobase │ │ │ │ 4602: 00db18f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_DSTATE │ │ │ │ 4603: 004a3d68 308 FUNC GLOBAL DEFAULT 12 sdbus_reparent_card │ │ │ │ 4604: 00d8d840 4 OBJECT GLOBAL DEFAULT 25 display_opengl │ │ │ │ 4605: 00630e74 320 FUNC GLOBAL DEFAULT 12 helper_XSMAXCQP │ │ │ │ 4606: 00d7758c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_EVENT │ │ │ │ 4607: 00d73aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_WRITE_EVENT │ │ │ │ 4608: 0053bce4 188 FUNC GLOBAL DEFAULT 12 hmp_info_vcpu_dirty_limit │ │ │ │ 4609: 00d66ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_SECTOR_ERASE_START_EVENT │ │ │ │ - 4610: 0095df90 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ + 4610: 0095df60 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ 4611: 005628a8 16 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_outgoing │ │ │ │ 4612: 00d64e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_EVENT │ │ │ │ 4613: 00d702ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_PIT_START_EVENT │ │ │ │ 4614: 00db1910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_DSTATE │ │ │ │ 4615: 00db03b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_PUT_DATA_DSTATE │ │ │ │ 4616: 00db05a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_WRITE_DSTATE │ │ │ │ 4617: 00d6c030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_EVENT │ │ │ │ 4618: 00d78c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM2_FALLBACK_EVENT │ │ │ │ - 4619: 007f45f0 512 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ - 4620: 0093e4cc 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ + 4619: 007f45c0 512 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ + 4620: 0093e49c 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ 4621: 00253fb8 44 FUNC GLOBAL DEFAULT 12 cpu_exists │ │ │ │ 4622: 00d683f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_VGA_EVENT │ │ │ │ 4623: 00db0638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_DSTATE │ │ │ │ - 4624: 008c1164 244 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ + 4624: 008c1134 244 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ 4625: 00d663ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ 4626: 00db0758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_WRITE_DSTATE │ │ │ │ - 4627: 0083d91c 336 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ + 4627: 0083d8ec 336 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ 4628: 004ba274 200 FUNC GLOBAL DEFAULT 12 usb_pcap_init │ │ │ │ 4629: 00db0d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_RUNNING_DSTATE │ │ │ │ - 4630: 008e6fa8 568 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ + 4630: 008e6f78 568 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ 4631: 0062d63c 416 FUNC GLOBAL DEFAULT 12 helper_xvtdivdp │ │ │ │ 4632: 00db0b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_READ_DSTATE │ │ │ │ - 4633: 009bde40 1152 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ + 4633: 009bde10 1152 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ 4634: 00d66c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_FLASH_ERASE_EVENT │ │ │ │ - 4635: 00823218 432 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ + 4635: 008231e8 432 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ 4636: 002ebc0c 244 FUNC GLOBAL DEFAULT 12 aml_device │ │ │ │ 4637: 00ccd3b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdsr │ │ │ │ 4638: 00db0f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_DSTATE │ │ │ │ 4639: 00444ed0 268 FUNC GLOBAL DEFAULT 12 pci_bridge_exitfn │ │ │ │ - 4640: 00986fbc 252 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ - 4641: 007dd688 28 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ - 4642: 0073ca54 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_mmuidx_ra │ │ │ │ + 4640: 00986f8c 252 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ + 4641: 007dd658 28 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ + 4642: 0073ca24 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_mmuidx_ra │ │ │ │ 4643: 00d6d378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_DESC_EVENT │ │ │ │ 4644: 00d6b870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_EVENT │ │ │ │ 4645: 00550ba4 128 FUNC GLOBAL DEFAULT 12 tpm_config_parse │ │ │ │ 4646: 00db1842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_WRITE_DSTATE │ │ │ │ 4647: 00d75184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_EVENT │ │ │ │ 4648: 00d6df88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_SET_EVENT │ │ │ │ - 4649: 009a6a2c 200 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ + 4649: 009a69fc 200 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ 4650: 00db109c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_DSTATE │ │ │ │ 4651: 00db16a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ERROR_DSTATE │ │ │ │ - 4652: 009816bc 348 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ + 4652: 0098168c 348 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ 4653: 002f0c6c 628 FUNC GLOBAL DEFAULT 12 aml_i2c_serial_bus_device │ │ │ │ 4654: 00db1006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_DSTATE │ │ │ │ 4655: 0026c978 92 FUNC GLOBAL DEFAULT 12 floatx80_default_inf │ │ │ │ 4656: 00db07da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPTI_DSTATE │ │ │ │ 4657: 00d9ef28 4 OBJECT GLOBAL DEFAULT 25 replay_snapshot │ │ │ │ 4658: 005c0438 104 FUNC GLOBAL DEFAULT 12 vhost_user_get_acked_features │ │ │ │ 4659: 0029a398 232 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_get_value │ │ │ │ 4660: 00db04a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_DSTATE │ │ │ │ - 4661: 0081df34 168 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ - 4662: 008a3a50 520 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ - 4663: 008c07dc 244 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ - 4664: 007029a8 348 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ - 4665: 0073b8cc 72 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ + 4661: 0081df04 168 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ + 4662: 008a3a20 520 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ + 4663: 008c07ac 244 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ + 4664: 00702978 348 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ + 4665: 0073b89c 72 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ 4666: 00d726c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_VOLTAGE_EVENT │ │ │ │ 4667: 00db1bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_WAKE_SHARED_DSTATE │ │ │ │ 4668: 005407a4 192 FUNC GLOBAL DEFAULT 12 qmp_command_available │ │ │ │ 4669: 00db0bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_DSTATE │ │ │ │ 4670: 00db1b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_DSTATE │ │ │ │ 4671: 004f9c44 16 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_enabled │ │ │ │ - 4672: 0077e9d8 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ - 4673: 00901f48 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ - 4674: 0069c7a4 148 FUNC GLOBAL DEFAULT 12 spr_write_clear │ │ │ │ - 4675: 009818b0 8 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ + 4672: 0077e9a8 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ + 4673: 00901f18 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ + 4674: 0069c770 148 FUNC GLOBAL DEFAULT 12 spr_write_clear │ │ │ │ + 4675: 00981880 8 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ 4676: 00d6f454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_NUMQ_EVENT │ │ │ │ 4677: 00d673b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WO_READ_EVENT │ │ │ │ - 4678: 00811af4 16 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ + 4678: 00811ac4 16 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ 4679: 00d6b440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_READ_EVENT │ │ │ │ 4680: 00db13ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_DSTATE │ │ │ │ - 4681: 009105c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ + 4681: 00910598 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ 4682: 00d5e194 12 OBJECT GLOBAL DEFAULT 24 drive_backup_drv │ │ │ │ - 4683: 0081d2b0 284 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ - 4684: 007e5214 60 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ + 4683: 0081d280 284 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ + 4684: 007e51e4 60 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ 4685: 00db0356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_DSTATE │ │ │ │ 4686: 00ccb3bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvqpsdz │ │ │ │ 4687: 00db03ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_PUT_QUEUE_DSTATE │ │ │ │ 4688: 00ccbd04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrglb │ │ │ │ 4689: 0033897c 108 FUNC GLOBAL DEFAULT 12 sysbus_has_irq │ │ │ │ 4690: 00ccd960 132 OBJECT GLOBAL DEFAULT 24 helper_info_lsw │ │ │ │ 4691: 002bfad8 460 FUNC GLOBAL DEFAULT 12 vnc_init_func │ │ │ │ - 4692: 007b1418 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ + 4692: 007b13e8 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ 4693: 0062ec18 316 FUNC GLOBAL DEFAULT 12 helper_xvmsubsp │ │ │ │ 4694: 002a4478 40 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_event_handler │ │ │ │ - 4695: 0090555c 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ + 4695: 0090552c 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ 4696: 00db0d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_INIT_FAIL_DSTATE │ │ │ │ 4697: 00db011c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_DSTATE │ │ │ │ - 4698: 007e46a8 672 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ + 4698: 007e4678 672 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ 4699: 00465fe8 708 FUNC GLOBAL DEFAULT 12 scsi_req_continue │ │ │ │ 4700: 004928fc 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_reply_endianness │ │ │ │ 4701: 00db0024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_DONE_DSTATE │ │ │ │ 4702: 0057ce48 36 FUNC GLOBAL DEFAULT 12 migrate_checkpoint_delay │ │ │ │ 4703: 00ccbc80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrglh │ │ │ │ 4704: 00d6d6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_EVENT │ │ │ │ - 4705: 00910a74 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ + 4705: 00910a44 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ 4706: 00d6a324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_READ_EVENT │ │ │ │ 4707: 00db0e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RDT_DSTATE │ │ │ │ 4708: 00d641e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CONNECT_TO_SSH_EVENT │ │ │ │ - 4709: 007c2cd8 208 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ + 4709: 007c2ca8 208 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ 4710: 00636c00 232 FUNC GLOBAL DEFAULT 12 helper_XVXSIGSP │ │ │ │ 4711: 00d71780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_EVENT │ │ │ │ - 4712: 0091084c 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ - 4713: 007205cc 172 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ + 4712: 0091081c 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ + 4713: 0072059c 172 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ 4714: 00db13ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SEND_RSP_DSTATE │ │ │ │ - 4715: 0085675c 516 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ - 4716: 00796804 372 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ + 4715: 0085672c 516 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ + 4716: 007967d4 372 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ 4717: 0063d4cc 1204 FUNC GLOBAL DEFAULT 12 helper_XVF64GERNN │ │ │ │ 4718: 0063d018 1204 FUNC GLOBAL DEFAULT 12 helper_XVF64GERNP │ │ │ │ 4719: 00db1938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_DSTATE │ │ │ │ - 4720: 00947dcc 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ + 4720: 00947d9c 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ 4721: 00d6f0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_EVENT │ │ │ │ 4722: 00ccbbfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrglw │ │ │ │ - 4723: 0070ca30 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ + 4723: 0070ca00 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ 4724: 00db0aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_WRITE_DSTATE │ │ │ │ 4725: 00d73f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_CAP_READ_EVENT │ │ │ │ 4726: 00dafdde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_DSTATE │ │ │ │ 4727: 00db0bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DESTROY_DSTATE │ │ │ │ 4728: 00d64880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_PROCESS_EVENT │ │ │ │ 4729: 00cd0cf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdus │ │ │ │ 4730: 006407d8 264 FUNC GLOBAL DEFAULT 12 helper_VMSUMMBM │ │ │ │ @@ -4737,893 +4737,893 @@ │ │ │ │ 4733: 00db075e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_NOTIFY_DSTATE │ │ │ │ 4734: 006189f8 200 FUNC GLOBAL DEFAULT 12 ppc_cpu_get_family_class │ │ │ │ 4735: 005a06b8 224 FUNC GLOBAL DEFAULT 12 hmp_info_iothreads │ │ │ │ 4736: 0043b0c0 480 FUNC GLOBAL DEFAULT 12 msix_set_vector_notifiers │ │ │ │ 4737: 00d71bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_INVALID_WRITE_EVENT │ │ │ │ 4738: 00db0c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_READW_DSTATE │ │ │ │ 4739: 005a03bc 372 FUNC GLOBAL DEFAULT 12 hmp_change │ │ │ │ - 4740: 0074fda4 788 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ + 4740: 0074fd74 788 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ 4741: 00d76b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_EVENT │ │ │ │ - 4742: 009aebc4 204 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ - 4743: 00794abc 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ - 4744: 0093c0f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ + 4742: 009aeb94 204 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ + 4743: 00794a8c 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ + 4744: 0093c0c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ 4745: 00d71880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_EVENT │ │ │ │ 4746: 00db0402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_DSTATE │ │ │ │ 4747: 00d696fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 4748: 00d6636c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_EVENT │ │ │ │ 4749: 004a38a8 204 FUNC GLOBAL DEFAULT 12 sdbus_receive_ready │ │ │ │ 4750: 00db0e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NULL_DESCRIPTOR_DSTATE │ │ │ │ 4751: 0043af64 188 FUNC GLOBAL DEFAULT 12 msix_vector_unuse │ │ │ │ 4752: 00cb838c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_i128 │ │ │ │ - 4753: 0094c338 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ - 4754: 009b831c 176 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ - 4755: 006ba398 340 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ + 4753: 0094c308 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ + 4754: 009b82ec 176 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ + 4755: 006ba368 340 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ 4756: 00d651e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_HANDSHAKE_TIMER_CB_EVENT │ │ │ │ 4757: 00db1d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THROTTLE_DSTATE │ │ │ │ 4758: 00d6aae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_READL_EVENT │ │ │ │ - 4759: 008a1f78 104 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ - 4760: 0075934c 204 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ - 4761: 008c895c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ + 4759: 008a1f48 104 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ + 4760: 0075931c 204 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ + 4761: 008c892c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ 4762: 0055ad10 380 FUNC GLOBAL DEFAULT 12 vhost_user_backend_stop │ │ │ │ - 4763: 009b6f08 180 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ + 4763: 009b6ed8 180 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ 4764: 00c7e1cc 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureAction_lookup │ │ │ │ 4765: 00db21be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_KVM_DSTATE │ │ │ │ 4766: 00db0c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_CHANNEL_ATTENTION_DSTATE │ │ │ │ 4767: 00db038a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_READ_DSTATE │ │ │ │ - 4768: 0084bce4 20 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ + 4768: 0084bcb4 20 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ 4769: 005cc4c8 272 FUNC GLOBAL DEFAULT 12 replay_event_net_run │ │ │ │ 4770: 00db1e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BALLOON_EVENT_DSTATE │ │ │ │ 4771: 00db1810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_BITS_DSTATE │ │ │ │ 4772: 0028cc18 8 FUNC GLOBAL DEFAULT 12 bfloat16_compare_quiet │ │ │ │ 4773: 00bc625c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_netdev │ │ │ │ - 4774: 008d9f54 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ + 4774: 008d9f24 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ 4775: 00d75e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_EVENT │ │ │ │ 4776: 00db22ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_BREAK_DSTATE │ │ │ │ 4777: 00d69180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_DEFAULT_EVENT │ │ │ │ 4778: 00cb12a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt8 │ │ │ │ 4779: 00d71280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_COUNT_EVENT │ │ │ │ 4780: 00db1d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_DSTATE │ │ │ │ 4781: 00db1af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_DSTATE │ │ │ │ - 4782: 007e6ecc 240 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ - 4783: 00941fd0 324 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ - 4784: 0073e2b4 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ - 4785: 008cd10c 236 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ + 4782: 007e6e9c 240 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ + 4783: 00941fa0 324 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ + 4784: 0073e284 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ + 4785: 008cd0dc 236 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ 4786: 00db28a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_DSTATE │ │ │ │ 4787: 003c7048 1264 FUNC GLOBAL DEFAULT 12 e1000x_rx_group_filter │ │ │ │ 4788: 003c7f24 280 FUNC GLOBAL DEFAULT 12 e1000x_increase_size_stats │ │ │ │ 4789: 00d799c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 4790: 006ef840 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ + 4790: 006ef810 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ 4791: 00dafd04 4 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co │ │ │ │ - 4792: 007a5818 460 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ - 4793: 00b9d690 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ + 4792: 007a57e8 460 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ + 4793: 00b9d660 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ 4794: 00545ad8 32 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_support │ │ │ │ 4795: 00db1f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_WRAP_DSTATE │ │ │ │ 4796: 00d6c2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_EVENT │ │ │ │ 4797: 002c1210 60 FUNC GLOBAL DEFAULT 12 vnc_hextile_set_pixel_conversion │ │ │ │ - 4798: 008f68d4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ + 4798: 008f68a4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ 4799: 00db1fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_WATCHDOG_EXPIRY_DSTATE │ │ │ │ 4800: 00db1f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM2_FALLBACK_DSTATE │ │ │ │ - 4801: 007a0d74 208 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ + 4801: 007a0d44 208 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ 4802: 00d72cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_UICCMD_EVENT │ │ │ │ - 4803: 00744bf8 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ - 4804: 0098cf68 60 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ + 4803: 00744bc8 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ + 4804: 0098cf38 60 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ 4805: 00db019a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_INFO_DSTATE │ │ │ │ 4806: 00d78860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4807: 009653bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ - 4808: 0094a034 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ + 4807: 0096538c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ + 4808: 0094a004 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ 4809: 0063cb64 1204 FUNC GLOBAL DEFAULT 12 helper_XVF64GERPN │ │ │ │ 4810: 00cb7cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andb │ │ │ │ - 4811: 007ac16c 64 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ + 4811: 007ac13c 64 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ 4812: 00d6c1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_READ_EVENT │ │ │ │ 4813: 0063c6b0 1204 FUNC GLOBAL DEFAULT 12 helper_XVF64GERPP │ │ │ │ 4814: 00d747cc 696 OBJECT GLOBAL DEFAULT 24 hw_vfio_trace_events │ │ │ │ 4815: 00d75c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_OWNER_EVENT │ │ │ │ - 4816: 00b867c0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ + 4816: 00b86790 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ 4817: 00d71050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_SEND_COMMAND_EVENT │ │ │ │ 4818: 00d7691c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_SAVE_EVENT │ │ │ │ 4819: 00d6ece4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_EVENT │ │ │ │ 4820: 00db1aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_DSTATE │ │ │ │ - 4821: 00941d2c 676 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ + 4821: 00941cfc 676 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ 4822: 00377390 136 FUNC GLOBAL DEFAULT 12 i2c_slave_new │ │ │ │ 4823: 0029fb14 1656 FUNC GLOBAL DEFAULT 12 register_displaychangelistener │ │ │ │ 4824: 00db10a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_DSTATE │ │ │ │ - 4825: 009b13dc 56 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ + 4825: 009b13ac 56 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ 4826: 00db18dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_DSTATE │ │ │ │ 4827: 00d75304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ATTACH_DEVICE_EVENT │ │ │ │ 4828: 00c7e47c 12 OBJECT GLOBAL DEFAULT 21 ACPISlotType_lookup │ │ │ │ 4829: 00db0a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_RESET_DSTATE │ │ │ │ 4830: 00d78910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_EOF_EVENT │ │ │ │ 4831: 00db01fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_DSTATE │ │ │ │ 4832: 00d64ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_EVENT │ │ │ │ 4833: 00db0982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_READ_DSTATE │ │ │ │ 4834: 00db1d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_END_DSTATE │ │ │ │ 4835: 00c7e21c 12 OBJECT GLOBAL DEFAULT 21 GuestPanicInformationType_lookup │ │ │ │ - 4836: 008dea94 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ + 4836: 008dea64 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ 4837: 00cc844c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fpscr_clrbit │ │ │ │ - 4838: 007556f0 196 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ + 4838: 007556c0 196 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ 4839: 00daff9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_DSTATE │ │ │ │ 4840: 00d710a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_COMPLETE_EVENT │ │ │ │ 4841: 00db0874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_WRITE_DSTATE │ │ │ │ - 4842: 00912e24 320 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ + 4842: 00912df4 320 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ 4843: 00d720b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_EVENT │ │ │ │ 4844: 00d6a124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVP_EVENT │ │ │ │ 4845: 002f3018 356 FUNC GLOBAL DEFAULT 12 acpi_add_rom_blob │ │ │ │ - 4846: 00aeb344 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ - 4847: 006ea67c 2324 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ - 4848: 0091c924 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ - 4849: 0070dd80 84 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ - 4850: 008c79e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ + 4846: 00aeb314 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ + 4847: 006ea64c 2324 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ + 4848: 0091c8f4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ + 4849: 0070dd50 84 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ + 4850: 008c79b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ 4851: 00db007e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_START_NEGOTIATE_DSTATE │ │ │ │ - 4852: 006e68fc 168 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ + 4852: 006e68cc 168 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ 4853: 005e0c54 48 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_decr │ │ │ │ 4854: 00db0170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_RETURN_DSTATE │ │ │ │ 4855: 002544b4 68 FUNC GLOBAL DEFAULT 12 cpu_exec_realizefn │ │ │ │ 4856: 00d683b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_ENTER_VGA_MODE_EVENT │ │ │ │ - 4857: 007c0e6c 288 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ + 4857: 007c0e3c 288 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ 4858: 00403504 8 FUNC GLOBAL DEFAULT 12 desc_tlv_size │ │ │ │ - 4859: 0093d598 316 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ + 4859: 0093d568 316 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ 4860: 00d72cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_QUERY_CMD_EVENT │ │ │ │ 4861: 00d6d088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LAST_EVENT │ │ │ │ 4862: 00db15e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_CQ_DSTATE │ │ │ │ 4863: 00dafdbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_DSTATE │ │ │ │ - 4864: 00701334 12 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ + 4864: 00701304 12 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ 4865: 00db0352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_RAISED_DSTATE │ │ │ │ - 4866: 006e78a8 80 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ + 4866: 006e7878 80 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ 4867: 00536cc8 16 FUNC GLOBAL DEFAULT 12 cpu_work_list_empty │ │ │ │ 4868: 00db106c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_SQ_DSTATE │ │ │ │ 4869: 00ccda68 132 OBJECT GLOBAL DEFAULT 24 helper_info_icbi │ │ │ │ - 4870: 0081e278 288 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ + 4870: 0081e248 288 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ 4871: 00d672a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_CONNECT_EVENT │ │ │ │ 4872: 00dafd7d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_pci_c │ │ │ │ - 4873: 006e79e8 64 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ - 4874: 008ff758 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ + 4873: 006e79b8 64 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ + 4874: 008ff728 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ 4875: 00d6628c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_1_EVENT │ │ │ │ - 4876: 00957208 244 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ + 4876: 009571d8 244 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ 4877: 004c4e80 932 FUNC GLOBAL DEFAULT 12 usb_ohci_init │ │ │ │ 4878: 00db077c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_IRQ_DSTATE │ │ │ │ 4879: 00d78fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_NMI_EXCEPTION_EVENT │ │ │ │ 4880: 00db10a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_DSTATE │ │ │ │ 4881: 002ec504 180 FUNC GLOBAL DEFAULT 12 aml_create_dword_field │ │ │ │ 4882: 00d69d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_WRITE_EVENT │ │ │ │ 4883: 00d674e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_SET_PARAMS_EVENT │ │ │ │ 4884: 00d6646c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_EVENT │ │ │ │ - 4885: 008c7d80 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ - 4886: 00824fcc 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ + 4885: 008c7d50 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ + 4886: 00824f9c 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ 4887: 00db0e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_READ_DSTATE │ │ │ │ 4888: 00cb4ad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs8 │ │ │ │ - 4889: 0069c838 4 FUNC GLOBAL DEFAULT 12 spr_access_nop │ │ │ │ + 4889: 0069c804 4 FUNC GLOBAL DEFAULT 12 spr_access_nop │ │ │ │ 4890: 00db03ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_IRQ_STATE_DSTATE │ │ │ │ - 4891: 008c6b88 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ - 4892: 00b9d6f8 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ - 4893: 00903ce8 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ + 4891: 008c6b58 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ + 4892: 00b9d6c8 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ + 4893: 00903cb8 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ 4894: 00db0ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_WRITE_DSTATE │ │ │ │ 4895: 00d676d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_PUT_QUEUE_EVENT │ │ │ │ - 4896: 0071f2e8 780 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ - 4897: 00786b90 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ - 4898: 00993b1c 1580 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ - 4899: 008ce8f8 624 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ + 4896: 0071f2b8 780 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ + 4897: 00786b60 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ + 4898: 00993aec 1580 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ + 4899: 008ce8c8 624 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ 4900: 00db06c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_READ_DSTATE │ │ │ │ 4901: 00db206c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 4902: 00db201a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ 4903: 00db2256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ 4904: 00cc70b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMINSP │ │ │ │ 4905: 00c78d94 12 OBJECT GLOBAL DEFAULT 21 CpuModelExpansionType_lookup │ │ │ │ 4906: 00cc67f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMULDP │ │ │ │ 4907: 00daff8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_OTHER_DSTATE │ │ │ │ 4908: 00cc6f28 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMAXDP │ │ │ │ - 4909: 008c62e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ + 4909: 008c62b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ 4910: 002a241c 332 FUNC GLOBAL DEFAULT 12 qemu_display_find_default │ │ │ │ - 4911: 009654d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ + 4911: 009654a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ 4912: 0029d83c 20 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_register │ │ │ │ 4913: 00276b7c 796 FUNC GLOBAL DEFAULT 12 float64_muladd │ │ │ │ 4914: 00337914 140 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive_err │ │ │ │ - 4915: 008c25dc 192 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ - 4916: 009ca124 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ + 4915: 008c25ac 192 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ + 4916: 009ca0f4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ 4917: 004b81b8 240 FUNC GLOBAL DEFAULT 12 usb_desc_iface_group │ │ │ │ - 4918: 00825224 36 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ + 4918: 008251f4 36 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ 4919: 005e50f8 136 FUNC GLOBAL DEFAULT 12 ppc4xx_cpr_init │ │ │ │ 4920: 002bd698 596 FUNC GLOBAL DEFAULT 12 start_auth_vnc │ │ │ │ 4921: 00db231c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_DSTATE │ │ │ │ 4922: 002ab274 2196 FUNC GLOBAL DEFAULT 12 qmp_screendump │ │ │ │ - 4923: 00717340 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ + 4923: 00717310 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ 4924: 00d6617c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_INFO_EVENT │ │ │ │ 4925: 00d6fdb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CONFIG_WRITE_EVENT │ │ │ │ - 4926: 0093f5ec 320 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ + 4926: 0093f5bc 320 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ 4927: 002a2124 188 FUNC GLOBAL DEFAULT 12 qemu_invalidate_text_consoles │ │ │ │ 4928: 00db1932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DIRTY_BITMAP_DSTATE │ │ │ │ - 4929: 008c996c 428 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 4929: 008c993c 428 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 4930: 00d6db38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PRE_SAVE_EVENT │ │ │ │ 4931: 00d737bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_DATA_EVENT │ │ │ │ 4932: 00540594 528 FUNC GLOBAL DEFAULT 12 qemu_global_option │ │ │ │ 4933: 00d7335c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_TRANSMIT_EVENT │ │ │ │ 4934: 00d6beb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_READ_EVENT │ │ │ │ 4935: 00db0292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_READ_DSTATE │ │ │ │ 4936: 00db18d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_DSTATE │ │ │ │ 4937: 00db0e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DESCR_DSTATE │ │ │ │ 4938: 00db1ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_RESET_DEVICE_DSTATE │ │ │ │ 4939: 00db1be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_DSTATE │ │ │ │ 4940: 00d715e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_TRANSFER_DATA_EVENT │ │ │ │ 4941: 00d667d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_UPDATE_IRQ_EVENT │ │ │ │ - 4942: 00915954 372 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ + 4942: 00915924 372 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ 4943: 00db1654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RESET_DSTATE │ │ │ │ 4944: 00db0aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_READ_DSTATE │ │ │ │ - 4945: 009160f4 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ + 4945: 009160c4 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ 4946: 00d68c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_SEND_EVENT │ │ │ │ - 4947: 00ba9f04 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ - 4948: 00991f5c 120 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ + 4947: 00ba9ed4 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ + 4948: 00991f2c 120 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ 4949: 0028b828 64 FUNC GLOBAL DEFAULT 12 float64_maxnummag │ │ │ │ 4950: 00d7751c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_EVENT │ │ │ │ - 4951: 008ce6c4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ + 4951: 008ce694 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ 4952: 00dafe30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_DSTATE │ │ │ │ 4953: 00322088 208 FUNC GLOBAL DEFAULT 12 ptimer_set_freq │ │ │ │ - 4954: 008d2dfc 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ + 4954: 008d2dcc 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ 4955: 00d75a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_EVENT │ │ │ │ 4956: 00cc6ea4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMINJDP │ │ │ │ - 4957: 009a6224 96 FUNC GLOBAL DEFAULT 12 stat64_get │ │ │ │ - 4958: 009419e8 512 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ - 4959: 0077aac0 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ + 4957: 009a61f4 96 FUNC GLOBAL DEFAULT 12 stat64_get │ │ │ │ + 4958: 009419b8 512 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ + 4959: 0077aa90 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ 4960: 00d64d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_EVENT │ │ │ │ - 4961: 009a6af4 184 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ + 4961: 009a6ac4 184 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ 4962: 00d72230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_UPDATE_EVENT │ │ │ │ 4963: 00381e54 28 FUNC GLOBAL DEFAULT 12 ide_get_bios_chs_trans │ │ │ │ - 4964: 009a6bac 152 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ + 4964: 009a6b7c 152 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ 4965: 00d672b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_EVENT │ │ │ │ 4966: 00511510 184 FUNC GLOBAL DEFAULT 12 vhost_config_pending │ │ │ │ - 4967: 00925550 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ - 4968: 006f7b0c 76 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ + 4967: 00925520 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ + 4968: 006f7adc 76 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ 4969: 00db19a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_DSTATE │ │ │ │ - 4970: 00910c40 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 4970: 00910c10 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ 4971: 00d6d1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FILTER_EVENT │ │ │ │ 4972: 00db2918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_SUBMIT_AIO_DSTATE │ │ │ │ 4973: 00273ce4 72 FUNC GLOBAL DEFAULT 12 float16_muladd │ │ │ │ 4974: 00d6f364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_EVENT │ │ │ │ 4975: 00d7053c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_WRITE_EVENT │ │ │ │ 4976: 002a7894 216 FUNC GLOBAL DEFAULT 12 qmp_query_mice │ │ │ │ - 4977: 00982290 220 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ + 4977: 00982260 220 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ 4978: 00d6e568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_READB_EVENT │ │ │ │ - 4979: 0081104c 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ + 4979: 0081101c 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ 4980: 00cc2b18 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVDM_be_comp │ │ │ │ 4981: 00db2810 4 OBJECT GLOBAL DEFAULT 25 global_aio_wait │ │ │ │ 4982: 00d78f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_PRINT_EVENT │ │ │ │ - 4983: 0092e220 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ + 4983: 0092e1f0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ 4984: 00d732dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_IN_EVENT │ │ │ │ 4985: 0029cb18 424 FUNC GLOBAL DEFAULT 12 hmp_qom_set │ │ │ │ - 4986: 008dd3bc 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ - 4987: 00996314 356 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ - 4988: 008bcdf0 108 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ + 4986: 008dd38c 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ + 4987: 009962e4 356 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ + 4988: 008bcdc0 108 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ 4989: 00d709a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_READ_EVENT │ │ │ │ - 4990: 007f1000 332 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ + 4990: 007f0fd0 332 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ 4991: 00d8d1bc 1 OBJECT GLOBAL DEFAULT 25 msi_nonbroken │ │ │ │ 4992: 00d6f968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_FILE_EVENT │ │ │ │ 4993: 00db0804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADWRITE_DSTATE │ │ │ │ 4994: 00d656f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_STOP_EVENT │ │ │ │ 4995: 00d68314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_EVENT │ │ │ │ 4996: 00d75124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_EVENT │ │ │ │ - 4997: 00707fc4 76 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ + 4997: 00707f94 76 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ 4998: 00db0964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_DSTATE │ │ │ │ - 4999: 00967a3c 732 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ + 4999: 00967a0c 732 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ 5000: 00db05cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_DSTATE │ │ │ │ 5001: 00c7b400 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16 │ │ │ │ - 5002: 0099b64c 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ + 5002: 0099b61c 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ 5003: 00db14a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_DSTATE │ │ │ │ 5004: 00d71140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_EVENT │ │ │ │ 5005: 00d72a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_EVENT │ │ │ │ - 5006: 0077d2cc 120 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ + 5006: 0077d29c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ 5007: 00d7579c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_DONE_EVENT │ │ │ │ 5008: 0063f354 312 FUNC GLOBAL DEFAULT 12 helper_vctuxs │ │ │ │ - 5009: 00967ec8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ + 5009: 00967e98 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ 5010: 00d69fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_DISABLED_EVENT │ │ │ │ 5011: 00d778fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_EVENT │ │ │ │ 5012: 0043acb8 292 FUNC GLOBAL DEFAULT 12 msix_load │ │ │ │ 5013: 00cb0000 0 NOTYPE GLOBAL DEFAULT 24 __data_start │ │ │ │ 5014: 00d690d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_EVENT │ │ │ │ 5015: 00cc5668 132 OBJECT GLOBAL DEFAULT 24 helper_info_VABSDUB │ │ │ │ - 5016: 008fa340 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ + 5016: 008fa310 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ 5017: 00db229c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_RX_FILTER_DSTATE │ │ │ │ 5018: 00dafed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_DSTATE │ │ │ │ - 5019: 006a2f00 1828 FUNC GLOBAL DEFAULT 12 decNumberFromString │ │ │ │ + 5019: 006a2ed0 1828 FUNC GLOBAL DEFAULT 12 decNumberFromString │ │ │ │ 5020: 00d78980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_EVENT │ │ │ │ 5021: 00440700 40 FUNC GLOBAL DEFAULT 12 pci_swizzle_map_irq_fn │ │ │ │ 5022: 00db0b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_RESP_SIZE_DSTATE │ │ │ │ 5023: 00544b34 160 FUNC GLOBAL DEFAULT 12 watchdog_action_completion │ │ │ │ 5024: 00db02e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_DSTATE │ │ │ │ 5025: 00d6d288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RECEIVE_EVENT │ │ │ │ 5026: 00cc55e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VABSDUH │ │ │ │ - 5027: 008233c8 300 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ - 5028: 0098db94 184 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ + 5027: 00823398 300 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ + 5028: 0098db64 184 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ 5029: 00d72020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_EVENT │ │ │ │ 5030: 00db1128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_UPDATE_POM_DSTATE │ │ │ │ 5031: 00329d54 344 FUNC GLOBAL DEFAULT 12 rom_transaction_end │ │ │ │ 5032: 00d779ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_ITERATE_EVENT │ │ │ │ 5033: 00db1088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_CB_DSTATE │ │ │ │ - 5034: 0073caf0 8 FUNC GLOBAL DEFAULT 12 cpu_stb_mmuidx_ra │ │ │ │ + 5034: 0073cac0 8 FUNC GLOBAL DEFAULT 12 cpu_stb_mmuidx_ra │ │ │ │ 5035: 00d716b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ 5036: 00d722e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_EVENT │ │ │ │ 5037: 00db093a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_WRITE_DSTATE │ │ │ │ 5038: 00db2054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_DEL_DSTATE │ │ │ │ - 5039: 00730b30 184 FUNC GLOBAL DEFAULT 12 tb_flush │ │ │ │ - 5040: 00910b88 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ - 5041: 0069f974 20 FUNC GLOBAL DEFAULT 12 decContextZeroStatus │ │ │ │ + 5039: 00730b00 184 FUNC GLOBAL DEFAULT 12 tb_flush │ │ │ │ + 5040: 00910b58 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ + 5041: 0069f940 20 FUNC GLOBAL DEFAULT 12 decContextZeroStatus │ │ │ │ 5042: 00d742bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_PTRS_EVENT │ │ │ │ 5043: 00db0ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_READB_DSTATE │ │ │ │ 5044: 00d6ed14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_EVENT │ │ │ │ - 5045: 00794708 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ + 5045: 007946d8 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ 5046: 002b61d4 168 FUNC GLOBAL DEFAULT 12 vnc_raw_send_framebuffer_update │ │ │ │ 5047: 002e6c50 556 FUNC GLOBAL DEFAULT 12 v9fs_co_symlink │ │ │ │ 5048: 00287bb8 328 FUNC GLOBAL DEFAULT 12 int64_to_float16 │ │ │ │ 5049: 00dafeba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_COMPLETE_DSTATE │ │ │ │ 5050: 004075f4 352 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_groups │ │ │ │ 5051: 00d7b344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEND_KEY_EVENT │ │ │ │ - 5052: 0077d1e4 116 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ - 5053: 00924d74 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ + 5052: 0077d1b4 116 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ + 5053: 00924d44 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ 5054: 00cc5560 132 OBJECT GLOBAL DEFAULT 24 helper_info_VABSDUW │ │ │ │ - 5055: 009126ec 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ - 5056: 008c7ddc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ + 5055: 009126bc 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ + 5056: 008c7dac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ 5057: 002ed7f8 352 FUNC GLOBAL DEFAULT 12 aml_mutex │ │ │ │ - 5058: 008a87b8 248 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ + 5058: 008a8788 248 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ 5059: 00db0016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_DSTATE │ │ │ │ 5060: 00db19c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_DSTATE │ │ │ │ 5061: 00d647c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_PAIO_SUBMIT_EVENT │ │ │ │ 5062: 00db17ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_READ_DSTATE │ │ │ │ - 5063: 00821b08 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ + 5063: 00821ad8 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ 5064: 00cc7c0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMADD │ │ │ │ 5065: 00d7953c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_EVENT │ │ │ │ 5066: 00d6b850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_RESET_EVENT │ │ │ │ 5067: 00d6ad5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_IDE_EVENT │ │ │ │ 5068: 00db0664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_UNIMPL_DSTATE │ │ │ │ - 5069: 009b9f08 120 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ - 5070: 0074d448 320 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ + 5069: 009b9ed8 120 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ + 5070: 0074d418 320 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ 5071: 00db1c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_DSTATE │ │ │ │ - 5072: 008cdbe0 356 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ + 5072: 008cdbb0 356 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ 5073: 00db0d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_PFMAILBOX_DSTATE │ │ │ │ 5074: 00db1154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REGION_ENABLE_DSTATE │ │ │ │ 5075: 00d661bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_LABEL_EVENT │ │ │ │ 5076: 00d6d4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_READ_EVENT │ │ │ │ 5077: 00db0a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_WRITE_REG_DSTATE │ │ │ │ 5078: 00cc634c 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMADDS │ │ │ │ 5079: 00db2172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ - 5080: 009ac24c 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ + 5080: 009ac21c 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ 5081: 00d6bb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_READ_EVENT │ │ │ │ 5082: 00db0730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_WRITE_DSTATE │ │ │ │ 5083: 0028db30 156 FUNC GLOBAL DEFAULT 12 float32_sqrt │ │ │ │ 5084: 00db1c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_DSTATE │ │ │ │ 5085: 00d6d238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_WRITE_EVENT │ │ │ │ - 5086: 0090b324 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ + 5086: 0090b2f4 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ 5087: 00d6bb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_ENABLE_EVENT │ │ │ │ 5088: 003dae4c 784 FUNC GLOBAL DEFAULT 12 e1000e_core_set_link_status │ │ │ │ 5089: 0031d9b4 96 FUNC GLOBAL DEFAULT 12 isa_serial_set_enabled │ │ │ │ - 5090: 00706574 284 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ + 5090: 00706544 284 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ 5091: 00db223e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CANCEL_DSTATE │ │ │ │ - 5092: 0094d00c 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ + 5092: 0094cfdc 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ 5093: 00d7035c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_TB_LOAD_EVENT │ │ │ │ 5094: 00c7b3f4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32 │ │ │ │ 5095: 00cc8134 132 OBJECT GLOBAL DEFAULT 24 helper_info_fpscr_check_status │ │ │ │ 5096: 00cb6ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxb │ │ │ │ - 5097: 007e4344 164 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ - 5098: 008105f8 60 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ - 5099: 0077ecbc 292 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ - 5100: 0070a3a4 24 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ + 5097: 007e4314 164 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ + 5098: 008105c8 60 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ + 5099: 0077ec8c 292 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ + 5100: 0070a374 24 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ 5101: 00288848 400 FUNC GLOBAL DEFAULT 12 int32_to_float64_scalbn │ │ │ │ 5102: 00d6bac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_EVENT │ │ │ │ 5103: 00d773dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 5104: 00633a40 328 FUNC GLOBAL DEFAULT 12 helper_xvcvspsxws │ │ │ │ 5105: 00d67ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DESTROY_TASK_EVENT │ │ │ │ 5106: 00db0ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RESET_ZONE_DSTATE │ │ │ │ 5107: 003cca1c 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vlan_tag │ │ │ │ 5108: 005d7948 4228 FUNC GLOBAL DEFAULT 12 ppc_xlate │ │ │ │ - 5109: 008d88e8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ + 5109: 008d88b8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ 5110: 00db225c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_DSTATE │ │ │ │ 5111: 00d6f864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_CMB_EVENT │ │ │ │ 5112: 00db03ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_IRQ_DSTATE │ │ │ │ 5113: 006404d8 76 FUNC GLOBAL DEFAULT 12 helper_VMLADDUHM │ │ │ │ 5114: 00db13ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_CMD_DSTATE │ │ │ │ 5115: 00db22e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ - 5116: 008c6d54 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ + 5116: 008c6d24 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ 5117: 00d722a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAP_FAILED_EVENT │ │ │ │ 5118: 00cc87e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvtsqrtdp │ │ │ │ 5119: 00db063e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCQ_FINISH_DSTATE │ │ │ │ 5120: 00d76f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_FILL_EVENT │ │ │ │ - 5121: 0097e590 64 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ - 5122: 006e56e0 48 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ - 5123: 00901c0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 5121: 0097e560 64 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ + 5122: 006e56b0 48 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ + 5123: 00901bdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ 5124: 002f2274 72 FUNC GLOBAL DEFAULT 12 acpi_table_next │ │ │ │ 5125: 0028fdd8 296 FUNC GLOBAL DEFAULT 12 float64_log2 │ │ │ │ 5126: 00db0c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ENABLE_DSTATE │ │ │ │ 5127: 00645848 204 FUNC GLOBAL DEFAULT 12 helper_XXEXTRACTUW │ │ │ │ 5128: 00db1030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_DSTATE │ │ │ │ - 5129: 008c85c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ + 5129: 008c8594 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ 5130: 00d6e618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_READ_EVENT │ │ │ │ - 5131: 009b7a4c 32 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ + 5131: 009b7a1c 32 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ 5132: 0028827c 364 FUNC GLOBAL DEFAULT 12 int64_to_float32 │ │ │ │ 5133: 00db0b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DISPATCH_UNKNOWN_CMD_DSTATE │ │ │ │ 5134: 00db0d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_DSTATE │ │ │ │ - 5135: 0091b488 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ - 5136: 00788880 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ - 5137: 0099e0ec 144 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ - 5138: 008c4d58 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ - 5139: 0098cb3c 1068 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ - 5140: 008ca5fc 364 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ - 5141: 00853364 188 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ + 5135: 0091b458 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ + 5136: 00788850 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ + 5137: 0099e0bc 144 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ + 5138: 008c4d28 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ + 5139: 0098cb0c 1068 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ + 5140: 008ca5cc 364 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ + 5141: 00853334 188 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ 5142: 00db17f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_RESET_DSTATE │ │ │ │ 5143: 00cc35ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_VEXTDUHVLX │ │ │ │ 5144: 0061e858 232 FUNC GLOBAL DEFAULT 12 _spr_register │ │ │ │ 5145: 0050fda0 600 FUNC GLOBAL DEFAULT 12 vhost_dev_cleanup │ │ │ │ 5146: 00528804 452 FUNC GLOBAL DEFAULT 12 hmp_chardev_change │ │ │ │ 5147: 00db041c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MODE_CHANGE_DSTATE │ │ │ │ - 5148: 0074673c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSection │ │ │ │ - 5149: 0078214c 80 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ + 5148: 0074670c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSection │ │ │ │ + 5149: 0078211c 80 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ 5150: 00db211a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VERSION_DSTATE │ │ │ │ 5151: 00d7739c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SET_STATE_EVENT │ │ │ │ 5152: 00d68404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_EVENT │ │ │ │ 5153: 00c7b358 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qtailq │ │ │ │ 5154: 00574088 48 FUNC GLOBAL DEFAULT 12 migration_make_urgent_request │ │ │ │ 5155: 00d68c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_ASYNC_EVENT │ │ │ │ - 5156: 008ca98c 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ + 5156: 008ca95c 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ 5157: 00db12f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_RESP_DSTATE │ │ │ │ 5158: 00d6eba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_EVENT │ │ │ │ 5159: 003fd3b8 8 FUNC GLOBAL DEFAULT 12 vhost_net_get_acked_features │ │ │ │ - 5160: 009b65dc 76 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ - 5161: 00993a1c 112 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ + 5160: 009b65ac 76 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ + 5161: 009939ec 112 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ 5162: 00334718 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_add │ │ │ │ 5163: 00c7e9b4 12 OBJECT GLOBAL DEFAULT 21 ImageFormat_lookup │ │ │ │ 5164: 00db1afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_DSTATE │ │ │ │ 5165: 00d75b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_EVENT │ │ │ │ 5166: 00db03b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNMOUSE_EVENT_DSTATE │ │ │ │ - 5167: 007f4040 44 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ + 5167: 007f4010 44 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ 5168: 00d6a064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_WRITE_EVENT │ │ │ │ 5169: 00db06da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_FAKE_EVENT_DSTATE │ │ │ │ - 5170: 0092e674 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ + 5170: 0092e644 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ 5171: 00d75aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_BAD_ADDR_EVENT │ │ │ │ 5172: 00d7a3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TARGET_EVENT │ │ │ │ 5173: 00d76b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_EVENT │ │ │ │ 5174: 00d72430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DEVICE_SET_UA_EVENT │ │ │ │ 5175: 00cc6874 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSDIVDP │ │ │ │ 5176: 002da9d4 200 FUNC GLOBAL DEFAULT 12 v9fs_path_sprintf │ │ │ │ - 5177: 008104b4 48 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ + 5177: 00810484 48 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ 5178: 00d6e408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_EVENT │ │ │ │ - 5179: 006a83e8 224 FUNC GLOBAL DEFAULT 12 decNumberRemainder │ │ │ │ + 5179: 006a83b8 224 FUNC GLOBAL DEFAULT 12 decNumberRemainder │ │ │ │ 5180: 00d784a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EVENT │ │ │ │ 5181: 00d767cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_PAGE_MATCHED_EVENT │ │ │ │ - 5182: 0069e730 64 FUNC GLOBAL DEFAULT 12 spr_write_MMCR0 │ │ │ │ - 5183: 0069e770 64 FUNC GLOBAL DEFAULT 12 spr_write_MMCR1 │ │ │ │ + 5182: 0069e6fc 64 FUNC GLOBAL DEFAULT 12 spr_write_MMCR0 │ │ │ │ + 5183: 0069e73c 64 FUNC GLOBAL DEFAULT 12 spr_write_MMCR1 │ │ │ │ 5184: 0026d154 168 FUNC GLOBAL DEFAULT 12 float128_is_signaling_nan │ │ │ │ 5185: 00d68830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVIRQ_EVENT │ │ │ │ 5186: 003c82ac 260 FUNC GLOBAL DEFAULT 12 e1000x_set_timinca │ │ │ │ - 5187: 006ab1fc 368 FUNC GLOBAL DEFAULT 12 decNumberLn │ │ │ │ - 5188: 008f51d4 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ + 5187: 006ab1cc 368 FUNC GLOBAL DEFAULT 12 decNumberLn │ │ │ │ + 5188: 008f51a4 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ 5189: 00583a10 20 FUNC GLOBAL DEFAULT 12 postcopy_is_paused │ │ │ │ 5190: 00d68910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_READL_EVENT │ │ │ │ - 5191: 007820a4 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ - 5192: 00925690 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ + 5191: 00782074 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ + 5192: 00925660 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ 5193: 00db0074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SOCKET_DSTATE │ │ │ │ 5194: 002944e8 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16i │ │ │ │ - 5195: 0094b43c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ + 5195: 0094b40c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ 5196: 005c9eb0 128 FUNC GLOBAL DEFAULT 12 replay_get_array │ │ │ │ 5197: 004f08d4 272 FUNC GLOBAL DEFAULT 12 ccid_card_card_inserted │ │ │ │ 5198: 00d6d548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_WRITE_EVENT │ │ │ │ - 5199: 0077b2a4 204 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ + 5199: 0077b274 204 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ 5200: 00d7711c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_ENABLED_EVENT │ │ │ │ 5201: 0025544c 16 FUNC GLOBAL DEFAULT 12 machine_get_cache_topo_level │ │ │ │ - 5202: 00936bb0 620 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ - 5203: 00703df4 508 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ + 5202: 00936b80 620 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ + 5203: 00703dc4 508 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ 5204: 00d73b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_READ_EVENT │ │ │ │ 5205: 00dafd3d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_dump_c │ │ │ │ 5206: 006217c4 268 FUNC GLOBAL DEFAULT 12 helper_DDIVQ │ │ │ │ - 5207: 0090c1dc 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ + 5207: 0090c1ac 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ 5208: 0029505c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16v │ │ │ │ - 5209: 007e9a30 236 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ + 5209: 007e9a00 236 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ 5210: 0029a1fc 212 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_haddr │ │ │ │ 5211: 002a8e28 184 FUNC GLOBAL DEFAULT 12 qemu_pixman_check_format │ │ │ │ - 5212: 00805d20 412 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ + 5212: 00805cf0 412 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ 5213: 00d75f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_EVENT │ │ │ │ 5214: 00255dc4 180 FUNC GLOBAL DEFAULT 12 end_exclusive │ │ │ │ 5215: 0062ee90 316 FUNC GLOBAL DEFAULT 12 helper_xvnmsubsp │ │ │ │ 5216: 00db0c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_WRITE_DSTATE │ │ │ │ 5217: 00646638 84 FUNC GLOBAL DEFAULT 12 helper_vctzb │ │ │ │ 5218: 00db134e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DSTATE │ │ │ │ 5219: 00d757ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_RESPONSE_EVENT │ │ │ │ - 5220: 00941128 188 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ + 5220: 009410f8 188 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ 5221: 00db11c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_CMD_TIMER_EXPIRED_DSTATE │ │ │ │ 5222: 00db1af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_DSTATE │ │ │ │ 5223: 00646730 144 FUNC GLOBAL DEFAULT 12 helper_vctzd │ │ │ │ 5224: 00db011e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_DSTATE │ │ │ │ 5225: 00db0464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_READ_DSTATE │ │ │ │ 5226: 00d67f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_READ_REG_EVENT │ │ │ │ 5227: 0060c0e4 92 FUNC GLOBAL DEFAULT 12 ppc_store_vscr │ │ │ │ 5228: 0064668c 88 FUNC GLOBAL DEFAULT 12 helper_vctzh │ │ │ │ 5229: 003cadb0 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_uninit │ │ │ │ - 5230: 00717288 176 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ + 5230: 00717258 176 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ 5231: 00d72490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_EVENT │ │ │ │ - 5232: 006a8308 224 FUNC GLOBAL DEFAULT 12 decNumberRemainderNear │ │ │ │ + 5232: 006a82d8 224 FUNC GLOBAL DEFAULT 12 decNumberRemainderNear │ │ │ │ 5233: 00c7b3dc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64 │ │ │ │ 5234: 00db1b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_WRITE_DSTATE │ │ │ │ - 5235: 00978ee4 588 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ + 5235: 00978eb4 588 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ 5236: 00d7af20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 5237: 00db1f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_SWITCH_DSTATE │ │ │ │ 5238: 00db07d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVALL_DSTATE │ │ │ │ 5239: 00db0c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_RESET_DSTATE │ │ │ │ - 5240: 007d8a0c 56 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ + 5240: 007d89dc 56 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ 5241: 00d75acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_GET_CONFIG_EVENT │ │ │ │ - 5242: 008d41a0 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ + 5242: 008d4170 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ 5243: 00d6fd64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_SET_OBIO_IRQ_EVENT │ │ │ │ 5244: 005acfa8 112 FUNC GLOBAL DEFAULT 12 qemu_format_nic_info_str │ │ │ │ 5245: 00d64a50 92 OBJECT GLOBAL DEFAULT 24 chardev_trace_events │ │ │ │ 5246: 00d7aa28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_EVENT │ │ │ │ - 5247: 00959770 528 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ + 5247: 00959740 528 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ 5248: 0051b898 104 FUNC GLOBAL DEFAULT 12 virtio_md_pci_pre_plug │ │ │ │ 5249: 00326a10 940 FUNC GLOBAL DEFAULT 12 load_aout │ │ │ │ 5250: 00d6ef24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_EVENT │ │ │ │ - 5251: 008d3030 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ + 5251: 008d3000 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ 5252: 00d6acbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_SUPERIO_READ_EVENT │ │ │ │ 5253: 006466e4 76 FUNC GLOBAL DEFAULT 12 helper_vctzw │ │ │ │ - 5254: 009872dc 84 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ + 5254: 009872ac 84 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ 5255: 00db09a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_TIMER_HACK_STATE_DSTATE │ │ │ │ 5256: 005730d0 496 FUNC GLOBAL DEFAULT 12 qmp_migrate_incoming │ │ │ │ - 5257: 0073f454 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ - 5258: 00b2d778 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ + 5257: 0073f424 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ + 5258: 00b2d748 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ 5259: 00d7039c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_CMD_TIMER_STOP_EVENT │ │ │ │ - 5260: 0095f0cc 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ - 5261: 008d8b1c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ + 5260: 0095f09c 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ + 5261: 008d8aec 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ 5262: 00d6dbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ITR_SET_EVENT │ │ │ │ - 5263: 009a91fc 244 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ + 5263: 009a91cc 244 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ 5264: 0030e038 528 FUNC GLOBAL DEFAULT 12 cdrom_read_toc_raw │ │ │ │ - 5265: 00b2d770 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ - 5266: 0098fdd4 92 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ + 5265: 00b2d740 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ + 5266: 0098fda4 92 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ 5267: 00d7a5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 5268: 00d6fab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_TRANSITION_EVENT │ │ │ │ 5269: 00d7368c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_EVENT │ │ │ │ - 5270: 008cdf28 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ - 5271: 00b2d768 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ + 5270: 008cdef8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ + 5271: 00b2d738 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ 5272: 00db1c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_DSTATE │ │ │ │ 5273: 002f3214 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_reset │ │ │ │ - 5274: 007b8fe0 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ + 5274: 007b8fb0 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ 5275: 00db0ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_DSTATE │ │ │ │ 5276: 00288b68 364 FUNC GLOBAL DEFAULT 12 int64_to_float64 │ │ │ │ 5277: 00db1e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_UNREGISTER_DSTATE │ │ │ │ - 5278: 0086d3b4 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ + 5278: 0086d384 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ 5279: 0059efe4 228 FUNC GLOBAL DEFAULT 12 monitor_fdsets_cleanup │ │ │ │ 5280: 005c9e58 88 FUNC GLOBAL DEFAULT 12 replay_get_qword │ │ │ │ 5281: 00d6bed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_WRITE_EVENT │ │ │ │ 5282: 00d66748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_EVENT │ │ │ │ 5283: 005e2520 92 FUNC GLOBAL DEFAULT 12 ppc_dcr_init │ │ │ │ 5284: 00daff32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_SKIP_RANGE_DSTATE │ │ │ │ 5285: 00d7055c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_UNKNOWN_IHANDLE_CLOSE_EVENT │ │ │ │ - 5286: 0090a820 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ - 5287: 00967888 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ - 5288: 0096445c 244 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ + 5286: 0090a7f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ + 5287: 00967858 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ + 5288: 0096442c 244 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ 5289: 00db1ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_DSTATE │ │ │ │ 5290: 00d69bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_LOW_WRITEW_EVENT │ │ │ │ - 5291: 0075c494 888 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ - 5292: 007aca5c 124 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ + 5291: 0075c464 888 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ + 5292: 007aca2c 124 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ 5293: 00d75284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_EVENT │ │ │ │ 5294: 00d64b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_ERR_EVENT │ │ │ │ 5295: 003310f4 8 FUNC GLOBAL DEFAULT 12 machine_usb │ │ │ │ 5296: 00d63b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_EVENT │ │ │ │ 5297: 00db1d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_DSTATE │ │ │ │ 5298: 0028ccd8 60 FUNC GLOBAL DEFAULT 12 floatx80_compare │ │ │ │ - 5299: 00915c9c 468 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ + 5299: 00915c6c 468 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ 5300: 00db1f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_DSTATE │ │ │ │ - 5301: 0085e89c 964 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ + 5301: 0085e86c 964 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ 5302: 00636ce8 104 FUNC GLOBAL DEFAULT 12 helper_XVTSTDCDP │ │ │ │ - 5303: 00737784 80 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ + 5303: 00737754 80 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ 5304: 00cba34c 112 OBJECT GLOBAL DEFAULT 24 hw_compat_5_0 │ │ │ │ - 5305: 0093e2e4 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ + 5305: 0093e2b4 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ 5306: 00cba3bc 144 OBJECT GLOBAL DEFAULT 24 hw_compat_5_1 │ │ │ │ 5307: 00cc2908 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVWM_be_comp │ │ │ │ 5308: 00dafd26 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_core_c │ │ │ │ 5309: 00cba44c 80 OBJECT GLOBAL DEFAULT 24 hw_compat_5_2 │ │ │ │ 5310: 00d71b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_ENABLE_EVENT │ │ │ │ 5311: 00d6de78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PKT_TYPE_EVENT │ │ │ │ - 5312: 007d61cc 720 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ + 5312: 007d619c 720 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ 5313: 00db133e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_DSTATE │ │ │ │ 5314: 0064ac78 12 FUNC GLOBAL DEFAULT 12 helper_rfmci │ │ │ │ 5315: 00db1cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_ERROR_DSTATE │ │ │ │ 5316: 00d68ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PIO_TRANSFER_EVENT │ │ │ │ 5317: 00db1d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_END_DSTATE │ │ │ │ - 5318: 008c7370 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ - 5319: 007462e8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ + 5318: 008c7340 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ + 5319: 007462b8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ 5320: 00d6622c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_IN_EVENT │ │ │ │ 5321: 00d79074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_SLB_SET_EVENT │ │ │ │ 5322: 00d779cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_RESUME_PREPARE_EVENT │ │ │ │ - 5323: 00717350 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ + 5323: 00717320 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ 5324: 00db1700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_DSTATE │ │ │ │ 5325: 002f2528 152 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_init │ │ │ │ 5326: 00dafd1e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_authz_c │ │ │ │ 5327: 00d7707c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_EVENT │ │ │ │ 5328: 00533a90 228 FUNC GLOBAL DEFAULT 12 hmp_block_job_cancel │ │ │ │ - 5329: 007e0b40 216 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ + 5329: 007e0b10 216 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ 5330: 00db0c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_DESCRIPTOR_DSTATE │ │ │ │ 5331: 0062d7dc 244 FUNC GLOBAL DEFAULT 12 helper_xvtdivsp │ │ │ │ - 5332: 006a3b78 780 FUNC GLOBAL DEFAULT 12 decNumberOr │ │ │ │ - 5333: 0070e9d0 408 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ + 5332: 006a3b48 780 FUNC GLOBAL DEFAULT 12 decNumberOr │ │ │ │ + 5333: 0070e9a0 408 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ 5334: 00d714f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_MEMCPY_EVENT │ │ │ │ 5335: 00d7b6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_BOOL_EVENT │ │ │ │ 5336: 00633f74 288 FUNC GLOBAL DEFAULT 12 helper_XSCVQPSQZ │ │ │ │ 5337: 00d6961c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_OUTPORT_WRITE_EVENT │ │ │ │ - 5338: 0073ec34 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ - 5339: 008644d4 1004 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ + 5338: 0073ec04 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ + 5339: 008644a4 1004 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ 5340: 00d6f274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_STOPPED_EVENT │ │ │ │ 5341: 00d79978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ - 5342: 0077f7cc 132 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ - 5343: 009be374 432 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ + 5342: 0077f79c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ + 5343: 009be344 432 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ 5344: 00d69000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_EVENT │ │ │ │ - 5345: 009b8920 240 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ + 5345: 009b88f0 240 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ 5346: 00db1cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_DSTATE │ │ │ │ 5347: 00298278 172 FUNC GLOBAL DEFAULT 12 helper_gvec_smin16 │ │ │ │ 5348: 00d6d0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LEN_EVENT │ │ │ │ 5349: 00d5e1a0 12 OBJECT GLOBAL DEFAULT 24 blockdev_backup_drv │ │ │ │ - 5350: 0093fe9c 260 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ - 5351: 0073c894 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_mmuidx_ra │ │ │ │ - 5352: 006ae040 276 FUNC GLOBAL DEFAULT 12 decimal128FromString │ │ │ │ - 5353: 008abfc4 220 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ + 5350: 0093fe6c 260 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ + 5351: 0073c864 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_mmuidx_ra │ │ │ │ + 5352: 006ae010 276 FUNC GLOBAL DEFAULT 12 decimal128FromString │ │ │ │ + 5353: 008abf94 220 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ 5354: 00d74e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_RESET_HANDLER_EVENT │ │ │ │ - 5355: 0075ae68 100 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ + 5355: 0075ae38 100 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ 5356: 00d7bafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_EVENT │ │ │ │ 5357: 003fd2d0 220 FUNC GLOBAL DEFAULT 12 vhost_net_ack_features │ │ │ │ - 5358: 008c87ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ + 5358: 008c87bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ 5359: 005e07d0 48 FUNC GLOBAL DEFAULT 12 cpu_ppc_decrease_tb_by_offset │ │ │ │ - 5360: 00867f9c 700 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ + 5360: 00867f6c 700 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ 5361: 00d79dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_EVENT │ │ │ │ 5362: 00d6d838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_EVENT │ │ │ │ - 5363: 009186fc 324 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ - 5364: 008239b0 132 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ + 5363: 009186cc 324 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ + 5364: 00823980 132 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ 5365: 00db1d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_DSTATE │ │ │ │ 5366: 00db1c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_DSTATE │ │ │ │ 5367: 00d63288 4 OBJECT GLOBAL DEFAULT 24 term_escape_char │ │ │ │ 5368: 00d8d58c 4 OBJECT GLOBAL DEFAULT 25 boot_splash_filedata │ │ │ │ 5369: 00db1b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_DSTATE │ │ │ │ 5370: 00db0294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_NO_BDRV_DSTATE │ │ │ │ - 5371: 0073cc30 160 FUNC GLOBAL DEFAULT 12 cpu_stq_be_mmuidx_ra │ │ │ │ + 5371: 0073cc00 160 FUNC GLOBAL DEFAULT 12 cpu_stq_be_mmuidx_ra │ │ │ │ 5372: 00d67324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RX_EVENT │ │ │ │ 5373: 00d67e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_WRITE_EVENT │ │ │ │ 5374: 00d64040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_REPORT_EVENT │ │ │ │ 5375: 00d6e808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_EVENT │ │ │ │ - 5376: 008e19d4 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ + 5376: 008e19a4 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ 5377: 00d6e788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_READ_EVENT │ │ │ │ - 5378: 00718a78 256 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ + 5378: 00718a48 256 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ 5379: 00daff52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_TO_DSTATE │ │ │ │ 5380: 00db0070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SIZE_DSTATE │ │ │ │ 5381: 00db09f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_WRITE_DSTATE │ │ │ │ - 5382: 00996e0c 8 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ - 5383: 006aa320 2480 FUNC GLOBAL DEFAULT 12 decNumberPower │ │ │ │ + 5382: 00996ddc 8 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ + 5383: 006aa2f0 2480 FUNC GLOBAL DEFAULT 12 decNumberPower │ │ │ │ 5384: 00db12f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_REQ_DSTATE │ │ │ │ - 5385: 0074bb14 88 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ - 5386: 0095c98c 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ - 5387: 006a4b64 488 FUNC GLOBAL DEFAULT 12 decNumberToIntegralExact │ │ │ │ + 5385: 0074bae4 88 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ + 5386: 0095c95c 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ + 5387: 006a4b34 488 FUNC GLOBAL DEFAULT 12 decNumberToIntegralExact │ │ │ │ 5388: 00d7019c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS6000MC_PARITY_READ_EVENT │ │ │ │ 5389: 00d6fa10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_EVENT │ │ │ │ 5390: 0063e76c 100 FUNC GLOBAL DEFAULT 12 helper_VADDUBS │ │ │ │ - 5391: 00968fac 516 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ + 5391: 00968f7c 516 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ 5392: 00db2122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ - 5393: 009ae568 1048 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ + 5393: 009ae538 1048 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ 5394: 00cb3be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin16 │ │ │ │ 5395: 00d7067c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_UNPLUG_REQUEST_EVENT │ │ │ │ 5396: 005cef5c 56 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_begin │ │ │ │ 5397: 00d71e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_EVENT │ │ │ │ - 5398: 008d94fc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ + 5398: 008d94cc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ 5399: 00d6f564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_EVENT │ │ │ │ 5400: 00d7966c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 5401: 007f3b58 408 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ - 5402: 009b0c9c 336 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ + 5401: 007f3b28 408 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ + 5402: 009b0c6c 336 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ 5403: 00d6e1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_SW_RESET_EVENT │ │ │ │ 5404: 00295668 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ne8 │ │ │ │ 5405: 00db0b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR0_DSTATE │ │ │ │ 5406: 00d6e098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DESCR_EVENT │ │ │ │ 5407: 00db0788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_READ_DSTATE │ │ │ │ 5408: 00db12a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_DATA_DSTATE │ │ │ │ 5409: 00d71b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_COMMAND_PHASE_EVENT │ │ │ │ 5410: 0055b60c 200 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_mask │ │ │ │ 5411: 002a095c 236 FUNC GLOBAL DEFAULT 12 dpy_mouse_set │ │ │ │ - 5412: 007692cc 408 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ + 5412: 0076929c 408 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ 5413: 00d7b048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_EVENT │ │ │ │ 5414: 0057ce6c 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_increment │ │ │ │ - 5415: 0094a148 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ - 5416: 009102e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ + 5415: 0094a118 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ + 5416: 009102b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ 5417: 00db0a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_WRITE_DSTATE │ │ │ │ 5418: 00db0eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_DSTATE │ │ │ │ - 5419: 009bdb90 92 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ + 5419: 009bdb60 92 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ 5420: 00d66fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_ID_EVENT │ │ │ │ 5421: 00db1276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_READ_DSTATE │ │ │ │ 5422: 002e5d30 236 FUNC GLOBAL DEFAULT 12 v9fs_co_preadv │ │ │ │ - 5423: 0098d3e4 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ + 5423: 0098d3b4 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ 5424: 00db0946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PC87312_IO_READ_DSTATE │ │ │ │ - 5425: 0093d7e0 320 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ + 5425: 0093d7b0 320 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ 5426: 00d7052c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_FINDDEVICE_EVENT │ │ │ │ 5427: 00c7e1a0 12 OBJECT GLOBAL DEFAULT 21 NetfilterInsert_lookup │ │ │ │ 5428: 00db0b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MDR_DSTATE │ │ │ │ - 5429: 007ba90c 12 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ - 5430: 007e7304 368 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ + 5429: 007ba8dc 12 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ + 5430: 007e72d4 368 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ 5431: 00db072c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_READ_DSTATE │ │ │ │ 5432: 00db1690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_DSTATE │ │ │ │ 5433: 00d646d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DATA_EVENT │ │ │ │ 5434: 00d79b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_ADD_EVENT │ │ │ │ 5435: 0056dd5c 68 FUNC GLOBAL DEFAULT 12 migration_incoming_disable_colo │ │ │ │ 5436: 00db1e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_PRESS_DSTATE │ │ │ │ 5437: 005cfd6c 156 FUNC GLOBAL DEFAULT 12 icount_account_warp_timer │ │ │ │ - 5438: 008c8be0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ + 5438: 008c8bb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ 5439: 00298324 176 FUNC GLOBAL DEFAULT 12 helper_gvec_smin32 │ │ │ │ 5440: 0056d6c0 48 FUNC GLOBAL DEFAULT 12 migrate_get_current │ │ │ │ 5441: 00db23dc 140 OBJECT GLOBAL DEFAULT 25 sigbus_oldact │ │ │ │ 5442: 00db01ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_RELOAD_DSTATE │ │ │ │ 5443: 00000000 4 TLS GLOBAL DEFAULT 18 current_cpu │ │ │ │ - 5444: 007b1430 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ + 5444: 007b1400 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ 5445: 00db21e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 5446: 00d66e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ABORT_EVENT │ │ │ │ - 5447: 0090bf80 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ + 5447: 0090bf50 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ 5448: 00db1ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_SLB_SET_DSTATE │ │ │ │ 5449: 00d63c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_CPU_EVENT │ │ │ │ 5450: 00cb5080 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add16 │ │ │ │ - 5451: 009c85e4 8 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ + 5451: 009c85b4 8 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ 5452: 00db1a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SET_STATUS_DSTATE │ │ │ │ - 5453: 008176f0 136 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ + 5453: 008176c0 136 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ 5454: 00db16ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_DSTATE │ │ │ │ - 5455: 009cf124 6472 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ + 5455: 009cf0f4 6472 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ 5456: 00daffb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_DSTATE │ │ │ │ - 5457: 008ad2a0 296 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ - 5458: 0098091c 108 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ + 5457: 008ad270 296 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ + 5458: 009808ec 108 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ 5459: 00d68c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_RECV_EVENT │ │ │ │ - 5460: 0081e464 64 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ + 5460: 0081e434 64 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ 5461: 005acbc0 512 FUNC GLOBAL DEFAULT 12 convert_host_port │ │ │ │ 5462: 00d7b778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT_EVENT │ │ │ │ 5463: 00cbc5dc 1 OBJECT GLOBAL DEFAULT 24 pci_available │ │ │ │ 5464: 00d758fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_EVENT │ │ │ │ 5465: 00d66f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_UNKNOWN_STATE_EVENT │ │ │ │ - 5466: 009b3a0c 164 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ - 5467: 009c0f98 168 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ + 5466: 009b39dc 164 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ + 5467: 009c0f68 168 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ 5468: 00db1318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_DSTATE │ │ │ │ 5469: 00db2306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_DSTATE │ │ │ │ - 5470: 008e697c 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ + 5470: 008e694c 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ 5471: 00d6c48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_RESP_SIZE_EVENT │ │ │ │ 5472: 00d64d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_EVENT │ │ │ │ 5473: 00d64730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_RESUBMIT_SHORT_READ_EVENT │ │ │ │ - 5474: 007cf610 548 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ + 5474: 007cf5e0 548 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ 5475: 00c664a8 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_le_ops │ │ │ │ 5476: 002a8568 136 FUNC GLOBAL DEFAULT 12 init_keyboard_layout │ │ │ │ - 5477: 008bc198 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ + 5477: 008bc168 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ 5478: 00db04c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_DSTATE │ │ │ │ 5479: 00db0c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_WRITE_NUM_DSTATE │ │ │ │ 5480: 00db112a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_UPDATE_PIM_DSTATE │ │ │ │ 5481: 00cb3b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin32 │ │ │ │ 5482: 00db05de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_WRITE_DSTATE │ │ │ │ 5483: 00db289e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_FAILED_DSTATE │ │ │ │ 5484: 00370254 200 FUNC GLOBAL DEFAULT 12 virtio_lookup_dmabuf │ │ │ │ - 5485: 0095c0e0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ + 5485: 0095c0b0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ 5486: 0027e964 352 FUNC GLOBAL DEFAULT 12 floatx80_mod │ │ │ │ 5487: 00d640d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_EVENT │ │ │ │ - 5488: 009c5ba8 796 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ + 5488: 009c5b78 796 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ 5489: 00db1596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SET_INSERTED_DSTATE │ │ │ │ - 5490: 00731610 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ + 5490: 007315e0 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ 5491: 00db0552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_DSTATE │ │ │ │ 5492: 00628d14 160 FUNC GLOBAL DEFAULT 12 helper_FMULS │ │ │ │ 5493: 00d71810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_EVENT │ │ │ │ 5494: 00d6f314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_EVENT │ │ │ │ 5495: 00d7686c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_EVENT │ │ │ │ 5496: 00d736cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_CLOSE_SESSION_EVENT │ │ │ │ - 5497: 008f4314 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ + 5497: 008f42e4 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ 5498: 005ca258 424 FUNC GLOBAL DEFAULT 12 replay_mutex_lock │ │ │ │ 5499: 00db20bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_DSTATE │ │ │ │ 5500: 00d75c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VRING_BASE_EVENT │ │ │ │ 5501: 0042faec 5432 FUNC GLOBAL DEFAULT 12 nvme_ns_setup │ │ │ │ - 5502: 009300f8 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ + 5502: 009300c8 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ 5503: 005b50c8 332 FUNC GLOBAL DEFAULT 12 net_parse_macaddr │ │ │ │ - 5504: 00968aa4 192 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ + 5504: 00968a74 192 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ 5505: 00cb2adc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andcs │ │ │ │ 5506: 00cd4de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_DIEXQ │ │ │ │ 5507: 00d754d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_INTERRUPT_EVENT │ │ │ │ 5508: 00db1628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_TRANSMIT_DSTATE │ │ │ │ 5509: 00d6da88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSI_INIT_FAIL_EVENT │ │ │ │ 5510: 00321e98 164 FUNC GLOBAL DEFAULT 12 ptimer_stop │ │ │ │ - 5511: 008da494 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ + 5511: 008da464 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ 5512: 00d6da38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRITE_CONFIG_EVENT │ │ │ │ 5513: 00db28ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_FIND_MAPPING_DSTATE │ │ │ │ 5514: 006242b4 560 FUNC GLOBAL DEFAULT 12 helper_DCTFIX │ │ │ │ 5515: 00399520 80 FUNC GLOBAL DEFAULT 12 ps2_queue_noirq │ │ │ │ 5516: 00d6d3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_DESTMAC_EVENT │ │ │ │ 5517: 00db0ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_WRITE_DSTATE │ │ │ │ 5518: 002d25e0 320 FUNC GLOBAL DEFAULT 12 vnc_client_read_sasl │ │ │ │ 5519: 00db059a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_ABORT_DSTATE │ │ │ │ - 5520: 009bc154 336 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ + 5520: 009bc124 336 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ 5521: 00db1df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_DSTATE │ │ │ │ 5522: 00db1b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 5523: 00db20ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_DSTATE │ │ │ │ - 5524: 009158e4 112 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ - 5525: 009418a4 324 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ + 5524: 009158b4 112 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ + 5525: 00941874 324 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ 5526: 0064bb78 344 FUNC GLOBAL DEFAULT 12 helper_load_dcr │ │ │ │ 5527: 005233c8 44 FUNC GLOBAL DEFAULT 12 audio_generic_buffer_get_free │ │ │ │ 5528: 00d65dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_EVENT │ │ │ │ - 5529: 008f9688 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ + 5529: 008f9658 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ 5530: 003cc710 116 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_tcp_ack │ │ │ │ - 5531: 00963e44 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ + 5531: 00963e14 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ 5532: 00d6d6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DISABLED_EVENT │ │ │ │ 5533: 00db1a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_DSTATE │ │ │ │ 5534: 00d6bba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_READ_EVENT │ │ │ │ 5535: 00db13c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_DSTATE │ │ │ │ - 5536: 0093d324 628 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ + 5536: 0093d2f4 628 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ 5537: 00d71380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_EVENT │ │ │ │ 5538: 00db17e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_DSTATE │ │ │ │ 5539: 00cb4ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add32 │ │ │ │ - 5540: 0098e914 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ + 5540: 0098e8e4 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ 5541: 00db14e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_BUSY_DSTATE │ │ │ │ - 5542: 00b9d6b4 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ + 5542: 00b9d684 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ 5543: 00db0e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_DSTATE │ │ │ │ 5544: 00d682e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_READ_UNEXPECTED_EVENT │ │ │ │ - 5545: 007ef040 516 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ + 5545: 007ef010 516 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ 5546: 00d75f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_START_EVENT │ │ │ │ - 5547: 0079f5d4 12 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ + 5547: 0079f5a4 12 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ 5548: 00db1d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_LOOP_DSTATE │ │ │ │ 5549: 002807ac 416 FUNC GLOBAL DEFAULT 12 float16_round_to_int │ │ │ │ - 5550: 008f7d68 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ + 5550: 008f7d38 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ 5551: 00441964 148 FUNC GLOBAL DEFAULT 12 pci_address_space │ │ │ │ 5552: 00d6a2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_SET_IRQ_EVENT │ │ │ │ 5553: 00db1aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_CREATE_NOTIFIER_DSTATE │ │ │ │ 5554: 00db0028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_DETACH_DSTATE │ │ │ │ 5555: 00644128 372 FUNC GLOBAL DEFAULT 12 helper_VRLDMI │ │ │ │ 5556: 00d73a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_TIMER_EVENT │ │ │ │ - 5557: 009503b8 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ + 5557: 00950388 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ 5558: 00d785d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SURFACE_EVENT │ │ │ │ 5559: 00db159e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_WRITE_DSTATE │ │ │ │ 5560: 00db1d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_DSTATE │ │ │ │ 5561: 00d66d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_REALIZE_EVENT │ │ │ │ 5562: 003aa390 4 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_dram_event │ │ │ │ - 5563: 0092ffbc 316 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ - 5564: 007572dc 176 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ + 5563: 0092ff8c 316 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ + 5564: 007572ac 176 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ 5565: 00d7010c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_GPT_WRITE_EVENT │ │ │ │ 5566: 00ccb338 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvqpswz │ │ │ │ 5567: 005cdc84 8 FUNC GLOBAL DEFAULT 12 semihosting_enabled │ │ │ │ 5568: 00db0962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_MMIO_MAP_DSTATE │ │ │ │ 5569: 004c3b34 468 FUNC GLOBAL DEFAULT 12 ohci_hard_reset │ │ │ │ 5570: 00d7a3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TARGET_EVENT │ │ │ │ 5571: 002983d4 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smin64 │ │ │ │ 5572: 004fcc04 484 FUNC GLOBAL DEFAULT 12 virtio_bus_set_host_notifier │ │ │ │ - 5573: 00954200 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ - 5574: 007978b4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ + 5573: 009541d0 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ + 5574: 00797884 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ 5575: 00d77f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADDRESS_SPACE_MAP_EVENT │ │ │ │ 5576: 00634b68 212 FUNC GLOBAL DEFAULT 12 helper_xscvuxddp │ │ │ │ - 5577: 00759c24 352 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ + 5577: 00759bf4 352 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ 5578: 00cd4ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCTFIXQQ │ │ │ │ - 5579: 009178f0 244 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ + 5579: 009178c0 244 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ 5580: 00db0a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_FREQ_DSTATE │ │ │ │ - 5581: 00946804 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ - 5582: 0094a430 112 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ - 5583: 009c849c 292 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ + 5581: 009467d4 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ + 5582: 0094a400 112 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ + 5583: 009c846c 292 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ 5584: 00d6a634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_WRITE_EVENT │ │ │ │ 5585: 00562768 124 FUNC GLOBAL DEFAULT 12 check_dirty_bitmap_mig_alias_map │ │ │ │ 5586: 00d680f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_REST_EVENT │ │ │ │ - 5587: 009c764c 200 FUNC GLOBAL DEFAULT 12 clmul_64_gen │ │ │ │ - 5588: 0081347c 8 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ + 5587: 009c761c 200 FUNC GLOBAL DEFAULT 12 clmul_64_gen │ │ │ │ + 5588: 0081344c 8 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ 5589: 005cbd38 156 FUNC GLOBAL DEFAULT 12 replay_char_write_event_load │ │ │ │ 5590: 00cc65e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMULSP │ │ │ │ - 5591: 00921d4c 28 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ + 5591: 00921d1c 28 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ 5592: 0029a500 384 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_registers │ │ │ │ - 5593: 007c0de8 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ + 5593: 007c0db8 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ 5594: 00db18e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_DSTATE │ │ │ │ 5595: 00db1fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_NULL_VPA_ADDR_SET_DSTATE │ │ │ │ 5596: 00db0934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_SUPERIO_READ_DSTATE │ │ │ │ 5597: 00db148e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_LIST_DSTATE │ │ │ │ 5598: 00db0228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_DSTATE │ │ │ │ 5599: 005232b8 44 FUNC GLOBAL DEFAULT 12 audio_run │ │ │ │ - 5600: 006ad0b8 100 FUNC GLOBAL DEFAULT 12 decNumberIsSubnormal │ │ │ │ + 5600: 006ad088 100 FUNC GLOBAL DEFAULT 12 decNumberIsSubnormal │ │ │ │ 5601: 00644344 332 FUNC GLOBAL DEFAULT 12 helper_VRLDNM │ │ │ │ 5602: 00db123a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_PRE_SAVE_DSTATE │ │ │ │ - 5603: 00983c14 64 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ - 5604: 008e3864 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ + 5603: 00983be4 64 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ + 5604: 008e3834 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ 5605: 005ce848 300 FUNC GLOBAL DEFAULT 12 qmp_query_stats │ │ │ │ 5606: 00cce5c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtvscr │ │ │ │ 5607: 00cb3ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin64 │ │ │ │ - 5608: 00990ab4 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ + 5608: 00990a84 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ 5609: 00db185c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_SHORT_DSTATE │ │ │ │ - 5610: 007e1d48 264 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ - 5611: 0093ef08 280 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ + 5610: 007e1d18 264 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ + 5611: 0093eed8 280 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ 5612: 005b00d4 176 FUNC GLOBAL DEFAULT 12 netdev_parse_modern │ │ │ │ - 5613: 0069e308 176 FUNC GLOBAL DEFAULT 12 spr_write_booke_pid │ │ │ │ + 5613: 0069e2d4 176 FUNC GLOBAL DEFAULT 12 spr_write_booke_pid │ │ │ │ 5614: 00d6f094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DMA_EVENT │ │ │ │ 5615: 00db192c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_REALIZE_DSTATE │ │ │ │ - 5616: 0090d2b8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ - 5617: 006e6ccc 44 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ - 5618: 00795648 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ + 5616: 0090d288 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ + 5617: 006e6c9c 44 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ + 5618: 00795618 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ 5619: 00db1a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_DSTATE │ │ │ │ 5620: 00d74eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_UNMAP_EVENT │ │ │ │ 5621: 00d67e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_WRITE_EVENT │ │ │ │ 5622: 00db213a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 5623: 00daff70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_HANGUP_DSTATE │ │ │ │ 5624: 006299e4 152 FUNC GLOBAL DEFAULT 12 helper_evfscfsf │ │ │ │ 5625: 00db02aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMMAND_DECODED_DSTATE │ │ │ │ @@ -5632,454 +5632,454 @@ │ │ │ │ 5628: 00438d94 472 FUNC GLOBAL DEFAULT 12 msi_notify │ │ │ │ 5629: 00db19d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PCIE_FLR_DSTATE │ │ │ │ 5630: 0051f2d0 116 FUNC GLOBAL DEFAULT 12 AUD_vlog │ │ │ │ 5631: 006298ac 80 FUNC GLOBAL DEFAULT 12 helper_evfscfsi │ │ │ │ 5632: 00d786d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_BTN_EVENT │ │ │ │ 5633: 0057a0b8 260 FUNC GLOBAL DEFAULT 12 multifd_queue_device_state │ │ │ │ 5634: 00d68554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_EVENT │ │ │ │ - 5635: 00773c78 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ + 5635: 00773c48 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ 5636: 00db2134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_POISON_DSTATE │ │ │ │ 5637: 00cbf9b8 36 OBJECT GLOBAL DEFAULT 24 qemu_semihosting_config_opts │ │ │ │ 5638: 00db2120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QMP_CAPABILITIES_DSTATE │ │ │ │ - 5639: 0072c7cc 260 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ - 5640: 00723008 632 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ + 5639: 0072c79c 260 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ + 5640: 00722fd8 632 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ 5641: 005872c4 748 FUNC GLOBAL DEFAULT 12 vmstate_register_with_alias_id │ │ │ │ - 5642: 007958e0 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ + 5642: 007958b0 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ 5643: 00d6b2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_EVENT │ │ │ │ 5644: 00db207a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 5645: 00db13dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_DSTATE │ │ │ │ - 5646: 00754878 8 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ + 5646: 00754848 8 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ 5647: 00cd3108 132 OBJECT GLOBAL DEFAULT 24 helper_info_POPCNTB │ │ │ │ - 5648: 00795a94 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ + 5648: 00795a64 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ 5649: 0028cd14 60 FUNC GLOBAL DEFAULT 12 floatx80_compare_quiet │ │ │ │ 5650: 00d6ad9c 1124 OBJECT GLOBAL DEFAULT 24 hw_misc_trace_events │ │ │ │ 5651: 0044133c 852 FUNC GLOBAL DEFAULT 12 pci_add_capability │ │ │ │ 5652: 005b01c0 124 FUNC GLOBAL DEFAULT 12 net_crc32 │ │ │ │ - 5653: 00821b0c 40 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ + 5653: 00821adc 40 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ 5654: 00db153a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CANCEL_DSTATE │ │ │ │ - 5655: 00717694 920 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ - 5656: 00961aa0 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ + 5655: 00717664 920 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ + 5656: 00961a70 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ 5657: 002a796c 288 FUNC GLOBAL DEFAULT 12 qemu_mouse_set │ │ │ │ 5658: 0063e830 112 FUNC GLOBAL DEFAULT 12 helper_VADDUHS │ │ │ │ 5659: 00339428 188 FUNC GLOBAL DEFAULT 12 sysbus_get_default │ │ │ │ 5660: 002aea3c 96 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_size │ │ │ │ - 5661: 00868290 380 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ + 5661: 00868260 380 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ 5662: 0058f9b8 88 FUNC GLOBAL DEFAULT 12 migrate_channel_requires_tls_upgrade │ │ │ │ 5663: 00db1082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DSTATE │ │ │ │ 5664: 00db0ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ - 5665: 00947410 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ + 5665: 009473e0 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ 5666: 00cb5a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_be │ │ │ │ - 5667: 009515dc 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ + 5667: 009515ac 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ 5668: 00d6dfc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RECEIVE_IOV_EVENT │ │ │ │ 5669: 00cb4f78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add64 │ │ │ │ - 5670: 008f9d38 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ - 5671: 007daae4 364 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ + 5670: 008f9d08 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ + 5671: 007daab4 364 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ 5672: 00cc6b8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVSUBDP │ │ │ │ 5673: 00db17be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_NEXTQH_DSTATE │ │ │ │ 5674: 00db104a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_DSTATE │ │ │ │ 5675: 00d78a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_MOTION_EVENT_EVENT │ │ │ │ 5676: 00d79d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ - 5677: 00821990 324 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ - 5678: 00987650 156 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ + 5677: 00821960 324 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ + 5678: 00987620 156 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ 5679: 00db176c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_NAK_DSTATE │ │ │ │ 5680: 002ab00c 84 FUNC GLOBAL DEFAULT 12 qmp_display_reload │ │ │ │ 5681: 00d7062c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_REALIZE_COMPLETE_EVENT │ │ │ │ 5682: 00d9ef80 4 OBJECT GLOBAL DEFAULT 25 replay_file │ │ │ │ 5683: 00d743dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_UP_EVENT │ │ │ │ 5684: 00d75f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_CLEANUP_EVENT │ │ │ │ 5685: 00d64d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_EVENT │ │ │ │ - 5686: 0075589c 8 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ + 5686: 0075586c 8 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ 5687: 00dafd79 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cryptodev_c │ │ │ │ - 5688: 00998134 132 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ + 5688: 00998104 132 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ 5689: 002eb688 136 FUNC GLOBAL DEFAULT 12 aml_lnot │ │ │ │ - 5690: 007d5264 188 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ + 5690: 007d5234 188 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ 5691: 0029f568 368 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_pixman │ │ │ │ - 5692: 0093029c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ + 5692: 0093026c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ 5693: 00d7a1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 5694: 00db0a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_WRITE_DSTATE │ │ │ │ 5695: 0061df94 16 FUNC GLOBAL DEFAULT 12 ppc_gdb_arch_name │ │ │ │ 5696: 00db0fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_DSTATE │ │ │ │ 5697: 00db1e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_DSTATE │ │ │ │ 5698: 00dafd3b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_dump_c │ │ │ │ 5699: 0052ad9c 148 FUNC GLOBAL DEFAULT 12 v9fs_iov_unmarshal │ │ │ │ - 5700: 006d46c4 108 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ + 5700: 006d4694 108 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ 5701: 00293ac0 180 FUNC GLOBAL DEFAULT 12 helper_gvec_xors │ │ │ │ 5702: 0032437c 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in_named │ │ │ │ 5703: 00d78730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_STEP_EVENT │ │ │ │ 5704: 00dafff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_DSTATE │ │ │ │ 5705: 00d78740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_START_EVENT │ │ │ │ 5706: 00d67564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_BAUDRATE_CHANGE_EVENT │ │ │ │ 5707: 00db13fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_WRITE_RESPONSE_DSTATE │ │ │ │ - 5708: 009bed08 308 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ - 5709: 0098f320 88 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ - 5710: 00997bc8 76 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ + 5708: 009becd8 308 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ + 5709: 0098f2f0 88 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ + 5710: 00997b98 76 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ 5711: 00dafdae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_DSTATE │ │ │ │ 5712: 00d68064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_EVENT │ │ │ │ - 5713: 008e53c0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ + 5713: 008e5390 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ 5714: 00db1c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_DSTATE │ │ │ │ 5715: 00d743cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_DOWN_EVENT │ │ │ │ 5716: 0062994c 152 FUNC GLOBAL DEFAULT 12 helper_evfscfuf │ │ │ │ - 5717: 0080f734 16 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ + 5717: 0080f704 16 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ 5718: 006298fc 80 FUNC GLOBAL DEFAULT 12 helper_evfscfui │ │ │ │ 5719: 00cc1570 132 OBJECT GLOBAL DEFAULT 24 helper_info_FADD │ │ │ │ - 5720: 0096552c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ + 5720: 009654fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ 5721: 00db0ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_OP_DSTATE │ │ │ │ 5722: 00d7764c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_EVENT │ │ │ │ 5723: 00d6bfc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_READB_EVENT │ │ │ │ 5724: 00311c88 476 FUNC GLOBAL DEFAULT 12 fdctrl_realize_common │ │ │ │ 5725: 00db195e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_DSTATE │ │ │ │ 5726: 00291670 112 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_atomic │ │ │ │ 5727: 00ccff88 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvmsubdp │ │ │ │ - 5728: 009811f0 76 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ + 5728: 009811c0 76 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ 5729: 00cce098 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsctsf │ │ │ │ 5730: 00dafc78 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_bz2 │ │ │ │ 5731: 00cc2dac 132 OBJECT GLOBAL DEFAULT 24 helper_info_raise_exception_err │ │ │ │ 5732: 00cce1a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsctsi │ │ │ │ 5733: 00db0f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_WRITEW_DSTATE │ │ │ │ 5734: 00c7b69c 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_luks │ │ │ │ - 5735: 0086d244 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ - 5736: 006e6df8 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ - 5737: 008720e8 336 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ + 5735: 0086d214 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ + 5736: 006e6dc8 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ + 5737: 008720b8 336 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ 5738: 005cc3f0 32 FUNC GLOBAL DEFAULT 12 replay_unregister_net │ │ │ │ 5739: 006422a4 232 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVHM_le_comp │ │ │ │ 5740: 00db0f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_READ_DSTATE │ │ │ │ 5741: 005c3e94 128 FUNC GLOBAL DEFAULT 12 tap_fd_set_steering_ebpf │ │ │ │ 5742: 00daff58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITE_ZEROES_DSTATE │ │ │ │ 5743: 005119c4 136 FUNC GLOBAL DEFAULT 12 vhost_dev_prepare_inflight │ │ │ │ 5744: 00db0eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_DSTATE │ │ │ │ 5745: 002a885c 40 FUNC GLOBAL DEFAULT 12 keysym_is_numlock │ │ │ │ - 5746: 0090bf9c 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ - 5747: 00744714 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ + 5746: 0090bf6c 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ + 5747: 007446e4 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ 5748: 004b9f90 460 FUNC GLOBAL DEFAULT 12 usb_packet_map │ │ │ │ 5749: 00db1a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_DSTATE │ │ │ │ 5750: 003fe7e8 516 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_restart │ │ │ │ 5751: 00d6f3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_EVENT │ │ │ │ - 5752: 008bbb2c 164 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ + 5752: 008bbafc 164 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ 5753: 00c7d504 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcowEncryptionFormat_lookup │ │ │ │ 5754: 00db2876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ENUM_DSTATE │ │ │ │ 5755: 00db157c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_NORMAL_COMMAND_DSTATE │ │ │ │ 5756: 003741f8 16 FUNC GLOBAL DEFAULT 12 ati_reg_name │ │ │ │ 5757: 003c9404 88 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_vhdr │ │ │ │ 5758: 00d6b4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_SEND_EVENT │ │ │ │ 5759: 00dafe6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_REQUEST_FAIL_DSTATE │ │ │ │ 5760: 00291b40 28 FUNC GLOBAL DEFAULT 12 helper_exit_atomic │ │ │ │ 5761: 00da7630 1 OBJECT GLOBAL DEFAULT 25 xen_allowed │ │ │ │ 5762: 0057c014 196 FUNC GLOBAL DEFAULT 12 multifd_recv_zero_page_process │ │ │ │ 5763: 00d66c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_RESET_DONE_EVENT │ │ │ │ - 5764: 0097e7b0 148 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ + 5764: 0097e780 148 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ 5765: 00d6f234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_EVENT │ │ │ │ - 5766: 006e9e28 2132 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ + 5766: 006e9df8 2132 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ 5767: 00270d5c 6636 FUNC GLOBAL DEFAULT 12 floatx80_mul │ │ │ │ 5768: 00db1c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_DSTATE │ │ │ │ 5769: 005c302c 192 FUNC GLOBAL DEFAULT 12 tap_enable │ │ │ │ - 5770: 00b91674 50 OBJECT GLOBAL DEFAULT 14 d2utable │ │ │ │ + 5770: 00b91644 50 OBJECT GLOBAL DEFAULT 14 d2utable │ │ │ │ 5771: 00db22da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 5772: 00db2138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ 5773: 00db014a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_DSTATE │ │ │ │ 5774: 0029a7d0 144 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_find │ │ │ │ - 5775: 00905380 476 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ + 5775: 00905350 476 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ 5776: 002d8ed0 160 FUNC GLOBAL DEFAULT 12 v9fs_remove_xattr │ │ │ │ 5777: 00db1fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADER_WRITE_ROM_DSTATE │ │ │ │ - 5778: 00807b34 120 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ + 5778: 00807b04 120 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ 5779: 00db20ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 5780: 00644e00 292 FUNC GLOBAL DEFAULT 12 helper_VINSDLX │ │ │ │ 5781: 002ee698 376 FUNC GLOBAL DEFAULT 12 build_xsdt │ │ │ │ 5782: 00d78c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM4_FALLBACK_EVENT │ │ │ │ 5783: 004b6c90 240 FUNC GLOBAL DEFAULT 12 usb_generic_async_ctrl_complete │ │ │ │ - 5784: 0073afac 208 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ - 5785: 0081d480 156 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ - 5786: 008acaf0 316 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ + 5784: 0073af7c 208 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ + 5785: 0081d450 156 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ + 5786: 008acac0 316 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ 5787: 002f66c4 560 FUNC GLOBAL DEFAULT 12 soundhw_init │ │ │ │ - 5788: 008c7090 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ - 5789: 00813708 280 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ - 5790: 0080528c 256 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ + 5788: 008c7060 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ + 5789: 008136d8 280 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ + 5790: 0080525c 256 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ 5791: 00db11d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_ADU_XSCOM_READ_DSTATE │ │ │ │ 5792: 00d707bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_STUFF_EVENT │ │ │ │ 5793: 00db1392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_DSTATE │ │ │ │ 5794: 00d7c5b0 4 OBJECT GLOBAL DEFAULT 25 acpi_tables │ │ │ │ 5795: 00d6a6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_READ_EVENT │ │ │ │ - 5796: 009804c0 40 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ + 5796: 00980490 40 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ 5797: 00d769bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_EVENT │ │ │ │ 5798: 00db211e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QMP_CAPABILITIES_DSTATE │ │ │ │ 5799: 00cc8764 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvtsqrtsp │ │ │ │ 5800: 0039a4a4 2512 FUNC GLOBAL DEFAULT 12 ps2_write_mouse │ │ │ │ 5801: 00d727c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_POWERUP_EVENT │ │ │ │ 5802: 00d71cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_NOIMPL_EVENT │ │ │ │ 5803: 00db1ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_DSTATE │ │ │ │ 5804: 00cd6180 132 OBJECT GLOBAL DEFAULT 24 helper_info_fixup_thrm │ │ │ │ 5805: 00545ea4 20 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request_with_code │ │ │ │ 5806: 00db1458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_CMP_DSTATE │ │ │ │ - 5807: 00b86670 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ + 5807: 00b86640 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ 5808: 00db0032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_BEGIN_DSTATE │ │ │ │ 5809: 003c6c64 400 FUNC GLOBAL DEFAULT 12 e1000x_is_vlan_packet │ │ │ │ 5810: 00d75a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_EVENT │ │ │ │ 5811: 00db03fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_WRITE_DSTATE │ │ │ │ - 5812: 00797674 64 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ - 5813: 0075b09c 216 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ + 5812: 00797644 64 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ + 5813: 0075b06c 216 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ 5814: 00db0334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_WRITE_TO_HOST_DSTATE │ │ │ │ 5815: 00d7445c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_EVENT │ │ │ │ - 5816: 0073b944 280 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ + 5816: 0073b914 280 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ 5817: 00db1d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_DSTATE │ │ │ │ 5818: 00cce11c 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsctuf │ │ │ │ 5819: 00d684b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_EVENT │ │ │ │ 5820: 00d6c51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_ONE_SEC_TIMER_EVENT │ │ │ │ 5821: 00253fe4 244 FUNC GLOBAL DEFAULT 12 cpu_create │ │ │ │ 5822: 00d7a068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ - 5823: 0082394c 100 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ + 5823: 0082391c 100 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ 5824: 00cce224 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsctui │ │ │ │ 5825: 00dafd53 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_misc_c │ │ │ │ 5826: 0051e500 164 FUNC GLOBAL DEFAULT 12 audio_cleanup │ │ │ │ 5827: 00d7804c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_CB_EVENT │ │ │ │ 5828: 00cb8200 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_be │ │ │ │ 5829: 0057c2f4 36 FUNC GLOBAL DEFAULT 12 migrate_rdma_pin_all │ │ │ │ - 5830: 008f9468 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ + 5830: 008f9438 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ 5831: 00d75bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_POP_EVENT │ │ │ │ 5832: 0051fd30 328 FUNC GLOBAL DEFAULT 12 audio_pcm_info_clear_buf │ │ │ │ - 5833: 009a87a0 184 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ + 5833: 009a8770 184 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ 5834: 00db187e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_RESET_DSTATE │ │ │ │ 5835: 00d6bf60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_READB_EVENT │ │ │ │ 5836: 00cca75c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvsxddp │ │ │ │ 5837: 00287a50 360 FUNC GLOBAL DEFAULT 12 int16_to_float16_scalbn │ │ │ │ 5838: 00db1b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_DSTATE │ │ │ │ 5839: 00d687b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_EVENT │ │ │ │ - 5840: 0094ee14 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ - 5841: 00796b80 172 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ + 5840: 0094ede4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ + 5841: 00796b50 172 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ 5842: 00db20c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_RESIZE_DSTATE │ │ │ │ 5843: 00db0c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_DSTATE │ │ │ │ 5844: 00d69300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_CMD_WRITEB_EVENT │ │ │ │ 5845: 00d75174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_EVENT │ │ │ │ 5846: 00d75d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_DEVICE_ID_EVENT │ │ │ │ 5847: 005c04f4 1104 FUNC GLOBAL DEFAULT 12 net_init_vhost_user │ │ │ │ 5848: 00d71a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RESET_EVENT │ │ │ │ - 5849: 0096753c 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ + 5849: 0096750c 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ 5850: 00d8dc80 4 OBJECT GLOBAL DEFAULT 25 rtc_clock │ │ │ │ 5851: 00db200c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_SPR_SET_DSTATE │ │ │ │ 5852: 00d7ad54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_REPLAY_EVENT │ │ │ │ - 5853: 0074b8f8 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ + 5853: 0074b8c8 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ 5854: 00572c4c 24 FUNC GLOBAL DEFAULT 12 migrate_mode_is_cpr │ │ │ │ - 5855: 00908754 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ + 5855: 00908724 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ 5856: 004928e0 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_endianness │ │ │ │ 5857: 00db1346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_IGNORED_DSTATE │ │ │ │ - 5858: 00935728 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ + 5858: 009356f8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ 5859: 00db1df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_DSTATE │ │ │ │ 5860: 00447e0c 28 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_post_load │ │ │ │ 5861: 00db034a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_DSTATE │ │ │ │ - 5862: 008c6db0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ + 5862: 008c6d80 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ 5863: 005a5a84 248 FUNC GLOBAL DEFAULT 12 net_checksum_tcpudp │ │ │ │ 5864: 00cc6664 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSDIVSP │ │ │ │ - 5865: 009acc74 24 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ - 5866: 007761c0 216 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ + 5865: 009acc44 24 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ + 5866: 00776190 216 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ 5867: 00db2392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ 5868: 00db22fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ - 5869: 00744368 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ + 5869: 00744338 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ 5870: 00589620 788 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_postcopy │ │ │ │ - 5871: 008fb25c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ + 5871: 008fb22c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ 5872: 00d6b600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_IRQ_EVENT │ │ │ │ - 5873: 0076c508 220 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ + 5873: 0076c4d8 220 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ 5874: 00c77400 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nv_gpudirect_clique │ │ │ │ - 5875: 009b5958 164 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ + 5875: 009b5928 164 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ 5876: 00db04bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_DSTATE │ │ │ │ 5877: 00d79c40 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_cxl_trace_events_trace_events │ │ │ │ 5878: 0029a118 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_ret_cb │ │ │ │ 5879: 00d75d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_CLEANUP_EVENT │ │ │ │ 5880: 00cb69c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_be │ │ │ │ 5881: 00d6d748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DESC_EVENT │ │ │ │ - 5882: 009ada5c 60 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ + 5882: 009ada2c 60 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ 5883: 00d72864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_EVENT │ │ │ │ - 5884: 0075a070 132 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ + 5884: 0075a040 132 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ 5885: 00db1fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_DSI_DSTATE │ │ │ │ - 5886: 008ca844 328 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ + 5886: 008ca814 328 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ 5887: 00d686a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_WRITE_EVENT │ │ │ │ 5888: 00c77fbc 212 OBJECT GLOBAL DEFAULT 21 user_ops │ │ │ │ 5889: 00db0a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_NONSEC_DSTATE │ │ │ │ - 5890: 0074a1a0 52 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ + 5890: 0074a170 52 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ 5891: 00cc74d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPGTDP │ │ │ │ 5892: 00d6aad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_EVENT │ │ │ │ 5893: 00db02ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_START_DSTATE │ │ │ │ - 5894: 0074fd24 128 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ - 5895: 0079d930 3832 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ + 5894: 0074fcf4 128 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ + 5895: 0079d900 3832 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ 5896: 00db1b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_START_DSTATE │ │ │ │ 5897: 00daffde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_DSTATE │ │ │ │ - 5898: 0094c824 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ + 5898: 0094c7f4 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ 5899: 00db0c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_READ_BD_DSTATE │ │ │ │ 5900: 0028c804 268 FUNC GLOBAL DEFAULT 12 float32_compare_quiet │ │ │ │ - 5901: 009b0948 148 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ - 5902: 008c1b04 312 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ + 5901: 009b0918 148 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ + 5902: 008c1ad4 312 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ 5903: 00289508 292 FUNC GLOBAL DEFAULT 12 int32_to_float128 │ │ │ │ 5904: 006433c4 332 FUNC GLOBAL DEFAULT 12 helper_vpkswss │ │ │ │ 5905: 00256ea4 328 FUNC GLOBAL DEFAULT 12 cap_disas_host │ │ │ │ 5906: 00db2262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FDSETS_DSTATE │ │ │ │ 5907: 00db1d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_DSTATE │ │ │ │ - 5908: 007956f4 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ + 5908: 007956c4 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ 5909: 00d76098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_INTERRUPT_EVENT │ │ │ │ 5910: 00d66e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ERASE_EVENT │ │ │ │ 5911: 00536d90 116 FUNC GLOBAL DEFAULT 12 all_cpu_threads_idle │ │ │ │ 5912: 00d75504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_UPDATE_EVENT │ │ │ │ 5913: 00db1a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_RESPONSE_DSTATE │ │ │ │ 5914: 00d79154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_SPR_SET_EVENT │ │ │ │ 5915: 00db1a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_DSTATE │ │ │ │ - 5916: 009d31ac 588 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ + 5916: 009d317c 588 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ 5917: 00d64470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_POSTFILL_EVENT │ │ │ │ 5918: 00d8d488 88 OBJECT GLOBAL DEFAULT 25 timers_state │ │ │ │ 5919: 0051e150 144 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_out │ │ │ │ 5920: 00daff96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_WAIT_DSTATE │ │ │ │ 5921: 00d6e698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_WRITE_EVENT │ │ │ │ - 5922: 0084e2e4 424 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ + 5922: 0084e2b4 424 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ 5923: 00daff18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_PAIO_SUBMIT_DSTATE │ │ │ │ - 5924: 008f17f0 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ + 5924: 008f17c0 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ 5925: 00d7b2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ - 5926: 00795940 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ + 5926: 00795910 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ 5927: 00db0f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_DSTATE │ │ │ │ - 5928: 0083e744 20 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ + 5928: 0083e714 20 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ 5929: 00388c38 100 FUNC GLOBAL DEFAULT 12 ide_bus_register_restart_cb │ │ │ │ - 5930: 00795ad4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ + 5930: 00795aa4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ 5931: 00db0890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_READ_DSTATE │ │ │ │ - 5932: 0077be74 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ + 5932: 0077be44 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ 5933: 00d64680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_COPIED_EVENT │ │ │ │ 5934: 00db17ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_STOP_DSTATE │ │ │ │ 5935: 00d683a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_EXIT_VGA_MODE_EVENT │ │ │ │ - 5936: 0074368c 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ + 5936: 0074365c 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ 5937: 00d72250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_BUSY_EVENT │ │ │ │ - 5938: 00920ae0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ - 5939: 008c7afc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ + 5938: 00920ab0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ + 5939: 008c7acc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ 5940: 00d79d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_POISON_EVENT │ │ │ │ 5941: 00db1af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_DSTATE │ │ │ │ - 5942: 008bdbcc 184 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ - 5943: 00918a70 492 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ - 5944: 008f2ee4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ + 5942: 008bdb9c 184 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ + 5943: 00918a40 492 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ + 5944: 008f2eb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ 5945: 00db090e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_READ_DSTATE │ │ │ │ 5946: 00db1f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_MUL_DIV_DSTATE │ │ │ │ - 5947: 00963a18 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ + 5947: 009639e8 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ 5948: 00db28b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_NEW_MAPPING_DSTATE │ │ │ │ 5949: 002937c8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_nor │ │ │ │ 5950: 002932a0 176 FUNC GLOBAL DEFAULT 12 helper_gvec_not │ │ │ │ 5951: 00db292c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cxl_c │ │ │ │ 5952: 00d72674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_RESPONSE_PENDING_EVENT │ │ │ │ 5953: 00d78d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_EVENT │ │ │ │ 5954: 00d6fa90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_ADD_EVENT │ │ │ │ 5955: 00633288 244 FUNC GLOBAL DEFAULT 12 helper_xscvdpspn │ │ │ │ 5956: 00db0cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_UNMATCHED_DSTATE │ │ │ │ - 5957: 00963014 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ - 5958: 009026a0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ - 5959: 0085c588 424 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ + 5957: 00962fe4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ + 5958: 00902670 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ + 5959: 0085c558 424 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ 5960: 00d6ee84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_EVENT │ │ │ │ 5961: 00db225e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 5962: 00d6e4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_EVENT │ │ │ │ 5963: 00d7b1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_EVENT │ │ │ │ - 5964: 008dc24c 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ + 5964: 008dc21c 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ 5965: 00dafd34 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_control_c │ │ │ │ 5966: 00db2090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 5967: 00cb7288 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminb │ │ │ │ - 5968: 009216cc 312 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ + 5968: 0092169c 312 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ 5969: 005b0184 60 FUNC GLOBAL DEFAULT 12 net_client_parse │ │ │ │ 5970: 00db051c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 5971: 008c9b18 300 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ + 5971: 008c9ae8 300 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ 5972: 00d72380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_EVENT │ │ │ │ 5973: 00dafd9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_STATE_TRANSITION_DSTATE │ │ │ │ 5974: 00db1016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_CFG_DSTATE │ │ │ │ 5975: 00329cf4 36 FUNC GLOBAL DEFAULT 12 rom_reset_order_override │ │ │ │ - 5976: 0075fa38 96 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ + 5976: 0075fa08 96 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ 5977: 00daff74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WRITE_ERR_DSTATE │ │ │ │ 5978: 005caca4 132 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_oneshot_event │ │ │ │ 5979: 00d67c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_REMAP_EVENT │ │ │ │ 5980: 00636d50 172 FUNC GLOBAL DEFAULT 12 helper_XVTSTDCSP │ │ │ │ 5981: 004a3a40 204 FUNC GLOBAL DEFAULT 12 sdbus_get_inserted │ │ │ │ 5982: 00d6ba50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_TRANSLATE_EVENT │ │ │ │ - 5983: 00b9d6d0 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ - 5984: 009c85f0 4 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ + 5983: 00b9d6a0 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ + 5984: 009c85c0 4 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ 5985: 00d798ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 5986: 00d757fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_EVENT │ │ │ │ 5987: 00ccd6cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_stmw │ │ │ │ 5988: 005c7108 92 FUNC GLOBAL DEFAULT 12 can_bus_remove_client │ │ │ │ 5989: 00643510 296 FUNC GLOBAL DEFAULT 12 helper_vpkswus │ │ │ │ 5990: 00c7d514 12 OBJECT GLOBAL DEFAULT 21 Qcow2OverlapCheckMode_lookup │ │ │ │ 5991: 005cdc8c 4 FUNC GLOBAL DEFAULT 12 qemu_semihosting_enable │ │ │ │ 5992: 0043d8e0 284 FUNC GLOBAL DEFAULT 12 pci_root_bus_new │ │ │ │ - 5993: 0071d704 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ - 5994: 008f9bd0 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ + 5993: 0071d6d4 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ + 5994: 008f9ba0 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ 5995: 00cc7660 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPGEDP │ │ │ │ 5996: 00db0ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_SOF_DSTATE │ │ │ │ - 5997: 0095ff78 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ + 5997: 0095ff48 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ 5998: 00db15fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_QUERY_CMD_DSTATE │ │ │ │ 5999: 00d65524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_EVENT │ │ │ │ 6000: 00d7978c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 6001: 00339270 220 FUNC GLOBAL DEFAULT 12 sysbus_realize │ │ │ │ - 6002: 00813f10 108 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ + 6002: 00813ee0 108 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ 6003: 00643154 340 FUNC GLOBAL DEFAULT 12 helper_vpkshss │ │ │ │ 6004: 0064238c 264 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVWM_be_exp │ │ │ │ 6005: 00d728f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_SET_VOLTAGE_EVENT │ │ │ │ 6006: 005234c8 332 FUNC GLOBAL DEFAULT 12 audio_generic_write │ │ │ │ 6007: 005a01f0 176 FUNC GLOBAL DEFAULT 12 hmp_exit_preconfig │ │ │ │ 6008: 00d661dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_EVENT │ │ │ │ 6009: 00db0b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_READB_DSTATE │ │ │ │ 6010: 005d2a98 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_hwaddr │ │ │ │ - 6011: 007b015c 8 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ + 6011: 007b012c 8 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ 6012: 00db15c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_DSTATE │ │ │ │ 6013: 0057c4b4 1768 FUNC GLOBAL DEFAULT 12 migrate_caps_check │ │ │ │ 6014: 00d775bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_EVENT │ │ │ │ 6015: 00db2106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_WRITE_DSTATE │ │ │ │ - 6016: 009bafac 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ - 6017: 007f3cf0 16 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ + 6016: 009baf7c 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ + 6017: 007f3cc0 16 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ 6018: 00537090 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_pre_loadvm │ │ │ │ - 6019: 008e18c4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ - 6020: 007e68dc 152 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ + 6019: 008e1894 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ + 6020: 007e68ac 152 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ 6021: 00d6f374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_REQ_COMPLETION_EVENT │ │ │ │ 6022: 00db08a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SELECT_DSTATE │ │ │ │ - 6023: 0092a4d4 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ + 6023: 0092a4a4 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ 6024: 00d66da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_WRITE_EVENT │ │ │ │ 6025: 00449ebc 396 FUNC GLOBAL DEFAULT 12 shpc_cap_write_config │ │ │ │ - 6026: 007adc14 148 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ - 6027: 007ceb90 8 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ - 6028: 00741fb4 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ + 6026: 007adbe4 148 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ + 6027: 007ceb60 8 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ + 6028: 00741f84 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ 6029: 005caa24 524 FUNC GLOBAL DEFAULT 12 replay_add_event │ │ │ │ - 6030: 009d7370 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ + 6030: 009d7340 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ 6031: 00dafcd8 28 OBJECT GLOBAL DEFAULT 25 monitor_lock │ │ │ │ - 6032: 008c01e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ + 6032: 008c01b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ 6033: 00db07c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_UNKNOWN_DSTATE │ │ │ │ 6034: 00db03a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_FULL_DSTATE │ │ │ │ - 6035: 009957c8 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ + 6035: 00995798 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ 6036: 00db06d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KBD_RESET_DSTATE │ │ │ │ 6037: 00db168a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_DSTATE │ │ │ │ 6038: 00cb793c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_be │ │ │ │ 6039: 00db2570 4 OBJECT GLOBAL DEFAULT 25 error_guest_name │ │ │ │ 6040: 005afea4 320 FUNC GLOBAL DEFAULT 12 net_init_clients │ │ │ │ 6041: 00db0266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_OVERRUN_DSTATE │ │ │ │ 6042: 004fc4c8 112 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_id │ │ │ │ 6043: 00d6ce88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RAISE_IRQ_EVENT │ │ │ │ 6044: 00ccdbf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_dcbz │ │ │ │ 6045: 00d76048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_EVENT │ │ │ │ 6046: 00286540 240 FUNC GLOBAL DEFAULT 12 float16_to_uint32_round_to_zero │ │ │ │ 6047: 00d71600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_EVENT │ │ │ │ - 6048: 006cb678 2520 FUNC GLOBAL DEFAULT 12 vfio_get_dirty_bitmap │ │ │ │ + 6048: 006cb648 2520 FUNC GLOBAL DEFAULT 12 vfio_get_dirty_bitmap │ │ │ │ 6049: 00bc86f0 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_bus │ │ │ │ 6050: 00d7772c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_EVENT │ │ │ │ 6051: 00ccd018 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpexpdp │ │ │ │ 6052: 00db0948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_IDE_DSTATE │ │ │ │ - 6053: 007d76cc 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ + 6053: 007d769c 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ 6054: 00db033c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_READ_DSTATE │ │ │ │ 6055: 00d682f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_LOG_EVENT │ │ │ │ 6056: 00257884 356 FUNC GLOBAL DEFAULT 12 plugin_disas │ │ │ │ 6057: 00d701bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS6000MC_SIZE_READ_EVENT │ │ │ │ 6058: 00cb1744 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr64v │ │ │ │ 6059: 00d6a154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPI_EVENT │ │ │ │ 6060: 00db1a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_ATTACH_DSTATE │ │ │ │ 6061: 00db07f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADREAD_DSTATE │ │ │ │ 6062: 00db0d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_FINISHED_DSTATE │ │ │ │ - 6063: 00790788 208 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ool │ │ │ │ + 6063: 00790758 208 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ool │ │ │ │ 6064: 00d71be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_EVENT │ │ │ │ 6065: 00d647e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 6066: 00388738 488 FUNC GLOBAL DEFAULT 12 ide_bus_reset │ │ │ │ 6067: 00d67e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_WRITE_EVENT │ │ │ │ 6068: 00d726b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EXT_CSD_UPDATE_EVENT │ │ │ │ - 6069: 00780d4c 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ + 6069: 00780d1c 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ 6070: 004b6fb4 116 FUNC GLOBAL DEFAULT 12 usb_ep_init │ │ │ │ 6071: 005cd8a4 316 FUNC GLOBAL DEFAULT 12 replay_reverse_step │ │ │ │ 6072: 00334db0 244 FUNC GLOBAL DEFAULT 12 qdev_hotplug_allowed │ │ │ │ 6073: 006468e0 104 FUNC GLOBAL DEFAULT 12 helper_VADDUQM │ │ │ │ - 6074: 008e60cc 192 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ + 6074: 008e609c 192 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ 6075: 00d719a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_EVENT │ │ │ │ 6076: 002ea6e4 128 FUNC GLOBAL DEFAULT 12 aml_call0 │ │ │ │ 6077: 00d752b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_FLR_EVENT │ │ │ │ 6078: 00d65e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_EVENT │ │ │ │ 6079: 002ea764 144 FUNC GLOBAL DEFAULT 12 aml_call1 │ │ │ │ 6080: 00d64980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_ONE_ITERATION_EVENT │ │ │ │ 6081: 002ea7f4 160 FUNC GLOBAL DEFAULT 12 aml_call2 │ │ │ │ @@ -6088,68 +6088,68 @@ │ │ │ │ 6084: 0053da90 356 FUNC GLOBAL DEFAULT 12 memory_mapping_filter │ │ │ │ 6085: 00dafe06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXTRA_INFO_DSTATE │ │ │ │ 6086: 00db0990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_WRITE_DSTATE │ │ │ │ 6087: 002ea9f8 196 FUNC GLOBAL DEFAULT 12 aml_call5 │ │ │ │ 6088: 002eaabc 208 FUNC GLOBAL DEFAULT 12 aml_call6 │ │ │ │ 6089: 00db05ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_DSTATE │ │ │ │ 6090: 00db1094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_DSTATE │ │ │ │ - 6091: 0098a2b0 16 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ - 6092: 007f2124 384 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ + 6091: 0098a280 16 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ + 6092: 007f20f4 384 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ 6093: 003a4c88 304 FUNC GLOBAL DEFAULT 12 isa_get_irq │ │ │ │ 6094: 0044fbc0 168 FUNC GLOBAL DEFAULT 12 pcie_aer_root_reset │ │ │ │ 6095: 00565170 164 FUNC GLOBAL DEFAULT 12 cpu_throttle_stop │ │ │ │ 6096: 00d7ab34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_RX_FILTER_EVENT │ │ │ │ 6097: 00d785a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_CURSOR_EVENT │ │ │ │ - 6098: 008cc5ac 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ + 6098: 008cc57c 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ 6099: 00db154c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_RESPONSE_PENDING_DSTATE │ │ │ │ 6100: 00db010e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_DSTATE │ │ │ │ 6101: 00d6c370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_EVENT │ │ │ │ 6102: 00d69210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_EVENT │ │ │ │ 6103: 00d5de54 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_add_drv │ │ │ │ 6104: 005a101c 152 FUNC GLOBAL DEFAULT 12 hmp_info_mtree │ │ │ │ 6105: 006432a8 284 FUNC GLOBAL DEFAULT 12 helper_vpkshus │ │ │ │ - 6106: 0076904c 200 FUNC GLOBAL DEFAULT 12 tcg_nb_tbs │ │ │ │ + 6106: 0076901c 200 FUNC GLOBAL DEFAULT 12 tcg_nb_tbs │ │ │ │ 6107: 00d79f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_RESUME_EVENT │ │ │ │ 6108: 00d6c4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_CMD_SET_ADB_AUTOPOLL_EVENT │ │ │ │ 6109: 00d66968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_DREG_EVENT │ │ │ │ 6110: 00302ac4 136 FUNC GLOBAL DEFAULT 12 hda_codec_xfer │ │ │ │ 6111: 00d67c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_EVENT │ │ │ │ 6112: 0028b320 248 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16 │ │ │ │ - 6113: 009ca7fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ + 6113: 009ca7cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ 6114: 00d6ce18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_EVENT │ │ │ │ 6115: 00d79b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_EVENT │ │ │ │ - 6116: 0099888c 252 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ - 6117: 0093edc8 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ + 6116: 0099885c 252 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ + 6117: 0093ed98 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ 6118: 00d69120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_UNIMPL_EVENT │ │ │ │ - 6119: 0090f9f0 280 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ + 6119: 0090f9c0 280 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ 6120: 00634fe8 116 FUNC GLOBAL DEFAULT 12 helper_xvcvuxwdp │ │ │ │ 6121: 00d76d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_EVENT │ │ │ │ 6122: 00d744dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_EVENT │ │ │ │ - 6123: 0096d320 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ - 6124: 007c3b54 224 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ - 6125: 008ccc08 964 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ + 6123: 0096d2f0 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ + 6124: 007c3b24 224 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ + 6125: 008ccbd8 964 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ 6126: 00d711c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_EVENT │ │ │ │ 6127: 00db292e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_replay_c │ │ │ │ - 6128: 0076c3dc 300 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ + 6128: 0076c3ac 300 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ 6129: 00d71200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_EVENT │ │ │ │ - 6130: 008ba03c 196 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ + 6130: 008ba00c 196 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ 6131: 00db1c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_DSTATE │ │ │ │ - 6132: 008dfaec 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ + 6132: 008dfabc 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ 6133: 00d6a2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADWRITE_EVENT │ │ │ │ 6134: 00db12fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_RESP_DSTATE │ │ │ │ 6135: 00381d20 200 FUNC GLOBAL DEFAULT 12 ide_bus_create_drive │ │ │ │ - 6136: 008db130 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ + 6136: 008db100 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ 6137: 00d701ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PREP_SYSTEMIO_WRITE_EVENT │ │ │ │ 6138: 0063e2ac 96 FUNC GLOBAL DEFAULT 12 helper_vminfp │ │ │ │ 6139: 0039e82c 324 FUNC GLOBAL DEFAULT 12 i8259_init_chip │ │ │ │ 6140: 00d6e578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_WRITEB_EVENT │ │ │ │ 6141: 00d705bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VIO_H_REG_CRQ_EVENT │ │ │ │ 6142: 00d6d5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_WRITE_EVENT │ │ │ │ 6143: 00d7426c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_ATTACH_EVENT │ │ │ │ - 6144: 0090fd50 328 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ + 6144: 0090fd20 328 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ 6145: 00db0cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DESC_DSTATE │ │ │ │ 6146: 00d6ebf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_EVENT │ │ │ │ 6147: 00cb5ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_le │ │ │ │ 6148: 00d76cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_EVENT │ │ │ │ 6149: 00db1096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_DSTATE │ │ │ │ 6150: 00648a78 4 FUNC GLOBAL DEFAULT 12 helper_vncipherlast │ │ │ │ 6151: 0061eed4 360 FUNC GLOBAL DEFAULT 12 register_non_embedded_sprs │ │ │ │ @@ -6163,1066 +6163,1066 @@ │ │ │ │ 6159: 00db0708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_FLUSH_DSTATE │ │ │ │ 6160: 00d6d908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICR_EVENT │ │ │ │ 6161: 002edc5c 136 FUNC GLOBAL DEFAULT 12 aml_object_type │ │ │ │ 6162: 00db228c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_IOTHREADS_DSTATE │ │ │ │ 6163: 00dafee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_DSTATE │ │ │ │ 6164: 00db0768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SYNC_DSTATE │ │ │ │ 6165: 00d68e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_RW_BUF_EVENT │ │ │ │ - 6166: 008fcdc4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ + 6166: 008fcd94 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ 6167: 00db0c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_NORXD_DSTATE │ │ │ │ 6168: 00cb5398 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mov │ │ │ │ 6169: 00d66f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_READ_EVENT │ │ │ │ 6170: 00db0550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_DSTATE │ │ │ │ 6171: 00db0778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_DSTATE │ │ │ │ 6172: 00cb3214 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs8 │ │ │ │ 6173: 00d76eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_EVENT │ │ │ │ 6174: 00d6964c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_EVENT │ │ │ │ 6175: 00d65514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SOCKET_EVENT │ │ │ │ 6176: 00d7026c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_IRQ_SET_EVENT │ │ │ │ 6177: 00db22b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_ADD_DSTATE │ │ │ │ 6178: 00d792a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EJECT_EVENT │ │ │ │ - 6179: 0072aee4 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ - 6180: 0070d698 104 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ + 6179: 0072aeb4 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ + 6180: 0070d668 104 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ 6181: 00d7798c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_EVENT │ │ │ │ 6182: 005cd7dc 200 FUNC GLOBAL DEFAULT 12 hmp_replay_seek │ │ │ │ - 6183: 008ac884 212 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ - 6184: 00910ad0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ - 6185: 0090d770 244 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ - 6186: 009aea1c 80 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ + 6183: 008ac854 212 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ + 6184: 00910aa0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ + 6185: 0090d740 244 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ + 6186: 009ae9ec 80 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ 6187: 00d72604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_WRITE_EVENT │ │ │ │ 6188: 00d6f2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_AQATTR_EVENT │ │ │ │ 6189: 005334fc 304 FUNC GLOBAL DEFAULT 12 hmp_commit │ │ │ │ - 6190: 0097e754 92 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ + 6190: 0097e724 92 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ 6191: 0056452c 80 FUNC GLOBAL DEFAULT 12 cpr_state_close │ │ │ │ 6192: 0029c03c 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_postfork │ │ │ │ 6193: 00db0246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_DSTATE │ │ │ │ - 6194: 0093c4ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ + 6194: 0093c4bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ 6195: 00db0c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_READ_DSTATE │ │ │ │ 6196: 00db1b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_RESET_DSTATE │ │ │ │ 6197: 00d711f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_EVENT │ │ │ │ 6198: 00d789d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_MAP_EVENT │ │ │ │ - 6199: 00812ed0 160 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ - 6200: 0071f158 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ + 6199: 00812ea0 160 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ + 6200: 0071f128 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ 6201: 00d7990c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_EVENT │ │ │ │ - 6202: 007f06b8 856 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ + 6202: 007f0688 856 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ 6203: 00d65be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_SET_DATA_EVENT │ │ │ │ 6204: 0043e55c 540 FUNC GLOBAL DEFAULT 12 pci_bar_address │ │ │ │ 6205: 0059eb4c 520 FUNC GLOBAL DEFAULT 12 qmp_getfd │ │ │ │ - 6206: 0073d0d0 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data_ra │ │ │ │ - 6207: 008d4184 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ - 6208: 007a09c0 388 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ + 6206: 0073d0a0 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data_ra │ │ │ │ + 6207: 008d4154 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ + 6208: 007a0990 388 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ 6209: 00d7803c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_MAP_WAIT_EVENT │ │ │ │ - 6210: 007ee368 596 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ + 6210: 007ee338 596 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ 6211: 00db286c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT64_DSTATE │ │ │ │ 6212: 00d6b780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_READ_EVENT │ │ │ │ - 6213: 006e3334 32 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ + 6213: 006e3304 32 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ 6214: 0043ce0c 132 FUNC GLOBAL DEFAULT 12 pci_bus_add_fw_cfg_extra_pci_roots │ │ │ │ 6215: 002b7aac 80 FUNC GLOBAL DEFAULT 12 vnc_client_io_error │ │ │ │ 6216: 00db1462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_READL_DSTATE │ │ │ │ 6217: 00d72984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_WRITE_EVENT │ │ │ │ 6218: 00db170e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_WRITE_DSTATE │ │ │ │ 6219: 00d6f834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IO_CMD_EVENT │ │ │ │ - 6220: 007a0e44 200 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ + 6220: 007a0e14 200 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ 6221: 00d73cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_EVENT │ │ │ │ 6222: 0057b3dc 80 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_round │ │ │ │ 6223: 005cbfd8 124 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_buf │ │ │ │ - 6224: 00795500 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ + 6224: 007954d0 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ 6225: 00d78930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_EVENT │ │ │ │ 6226: 00db1dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_DSTATE │ │ │ │ - 6227: 007974bc 20 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ + 6227: 0079748c 20 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ 6228: 00d6aaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_READL_EVENT │ │ │ │ 6229: 00db054e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_DSTATE │ │ │ │ - 6230: 009b9f80 8 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ + 6230: 009b9f50 8 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ 6231: 00db0276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_LOST_INTERRUPT_DSTATE │ │ │ │ - 6232: 0093bca8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ + 6232: 0093bc78 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ 6233: 00d71d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_MSG_RING_PUT_EVENT │ │ │ │ - 6234: 007dcc90 512 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ + 6234: 007dcc60 512 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ 6235: 00d773ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 6236: 00db0390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_SET_PARAMS_DSTATE │ │ │ │ 6237: 00d67ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_BLOCK_MOVE_EVENT │ │ │ │ 6238: 00d75aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_TO_TARGET_EVENT │ │ │ │ - 6239: 006c3db4 152 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ + 6239: 006c3d84 152 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ 6240: 002db128 188 FUNC GLOBAL DEFAULT 12 pdu_free │ │ │ │ 6241: 00db0c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_DSTATE │ │ │ │ 6242: 00d5de9c 12 OBJECT GLOBAL DEFAULT 24 internal_snapshot_drv │ │ │ │ 6243: 005addc4 32 FUNC GLOBAL DEFAULT 12 qemu_purge_queued_packets │ │ │ │ 6244: 002f286c 32 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_reset │ │ │ │ 6245: 00d64080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_EVENT │ │ │ │ 6246: 00d64edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_EVENT │ │ │ │ 6247: 00d7746c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_FILL_EVENT │ │ │ │ 6248: 00db0fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_DSTATE │ │ │ │ 6249: 00db1a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_DSTATE │ │ │ │ 6250: 002aad5c 168 FUNC GLOBAL DEFAULT 12 qmp_change_vnc_password │ │ │ │ 6251: 00d63a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_EVENT │ │ │ │ 6252: 00d68aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_NACK_EVENT │ │ │ │ 6253: 00db14c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 6254: 008fbacc 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ + 6254: 008fba9c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ 6255: 00db1464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_READL_DSTATE │ │ │ │ 6256: 0028c910 384 FUNC GLOBAL DEFAULT 12 float64_compare │ │ │ │ 6257: 00db197e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_DSTATE │ │ │ │ - 6258: 0095e270 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ - 6259: 009c7558 148 FUNC GLOBAL DEFAULT 12 clmul_16x2_odd │ │ │ │ + 6258: 0095e240 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ + 6259: 009c7528 148 FUNC GLOBAL DEFAULT 12 clmul_16x2_odd │ │ │ │ 6260: 00cc5b0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VINSHLX │ │ │ │ 6261: 004b3504 152 FUNC GLOBAL DEFAULT 12 usb_device_ep_stopped │ │ │ │ 6262: 00db0eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_DSTATE │ │ │ │ - 6263: 0092312c 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ + 6263: 009230fc 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ 6264: 002ea3bc 136 FUNC GLOBAL DEFAULT 12 aml_increment │ │ │ │ 6265: 00d6e178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ 6266: 00d7b518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 6267: 0057d214 36 FUNC GLOBAL DEFAULT 12 migrate_zero_page_detection │ │ │ │ - 6268: 009549a8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ - 6269: 009906a8 180 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ + 6268: 00954978 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ + 6269: 00990678 180 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ 6270: 00d6c0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_VCR_EVENT │ │ │ │ 6271: 00db05a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_WRITEL_DSTATE │ │ │ │ 6272: 002a8b10 128 FUNC GLOBAL DEFAULT 12 qemu_default_pixman_format │ │ │ │ 6273: 00ccd8dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_stsw │ │ │ │ - 6274: 0098dffc 1916 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ + 6274: 0098dfcc 1916 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ 6275: 00634d70 308 FUNC GLOBAL DEFAULT 12 helper_xscvuxdsp │ │ │ │ 6276: 00d708dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_MSI_SETUP_EVENT │ │ │ │ 6277: 00dafde4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_RLE_DSTATE │ │ │ │ 6278: 0053212c 260 FUNC GLOBAL DEFAULT 12 qmp_blockdev_insert_medium │ │ │ │ 6279: 00db0df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_DSTATE │ │ │ │ - 6280: 007c0e5c 16 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ + 6280: 007c0e2c 16 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ 6281: 00d75a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_EVENT │ │ │ │ 6282: 00d744ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_EVENT │ │ │ │ 6283: 00d64700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_REQ_EVENT │ │ │ │ 6284: 00d7361c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ADD_CHILD_EVENT │ │ │ │ 6285: 00db040c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_DSTATE │ │ │ │ 6286: 00d68324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_EVENT │ │ │ │ 6287: 00db0512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_DSTATE │ │ │ │ 6288: 00db1694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_DSTATE │ │ │ │ - 6289: 0093acc8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ + 6289: 0093ac98 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ 6290: 00c7bb18 24 OBJECT GLOBAL DEFAULT 21 blk_exp_nbd │ │ │ │ 6291: 00db12f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_EVENT_DSTATE │ │ │ │ 6292: 002e7270 316 FUNC GLOBAL DEFAULT 12 v9fs_co_lsetxattr │ │ │ │ 6293: 00db0b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR0_DSTATE │ │ │ │ - 6294: 007a0b44 184 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ + 6294: 007a0b14 184 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ 6295: 0029b2c4 260 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exit_hook │ │ │ │ - 6296: 0097c2e4 312 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ + 6296: 0097c2b4 312 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ 6297: 00d7351c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_COMPLETE_EVENT │ │ │ │ - 6298: 0080684c 136 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ + 6298: 0080681c 136 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ 6299: 00d7350c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_EMULATED_EVENT │ │ │ │ 6300: 002b5b48 428 FUNC GLOBAL DEFAULT 12 vnc_display_reload_certs │ │ │ │ - 6301: 007776cc 188 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ - 6302: 007b5838 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ + 6301: 0077769c 188 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ + 6302: 007b5808 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ 6303: 00622fbc 244 FUNC GLOBAL DEFAULT 12 helper_DQUA │ │ │ │ 6304: 00cb817c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_le │ │ │ │ 6305: 00db1fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_DSTATE │ │ │ │ 6306: 00c7da78 12 OBJECT GLOBAL DEFAULT 21 QCryptoTLSCredsEndpoint_lookup │ │ │ │ 6307: 0051fe78 76 FUNC GLOBAL DEFAULT 12 audio_get_pdo_out │ │ │ │ - 6308: 009b73fc 664 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ + 6308: 009b73cc 664 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ 6309: 00cd6204 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbflush │ │ │ │ 6310: 0057c120 36 FUNC GLOBAL DEFAULT 12 migrate_background_snapshot │ │ │ │ 6311: 00db1514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_WRITE_DSTATE │ │ │ │ 6312: 00db0d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_DSTATE │ │ │ │ - 6313: 00835b04 8 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ + 6313: 00835ad4 8 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ 6314: 00caa84c 12 OBJECT GLOBAL DEFAULT 21 fdmon_poll_ops │ │ │ │ 6315: 00d712c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_RESP_EVENT │ │ │ │ - 6316: 00963b98 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ - 6317: 00756b6c 328 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ - 6318: 008caf80 740 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ - 6319: 007f3d70 124 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ - 6320: 008d0914 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ + 6316: 00963b68 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ + 6317: 00756b3c 328 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ + 6318: 008caf50 740 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ + 6319: 007f3d40 124 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ + 6320: 008d08e4 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ 6321: 004f50a8 196 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ - 6322: 0072baf8 108 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ + 6322: 0072bac8 108 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ 6323: 005cba64 152 FUNC GLOBAL DEFAULT 12 replay_register_char_driver │ │ │ │ - 6324: 00b9d6e0 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ + 6324: 00b9d6b0 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ 6325: 00daff60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_ATTACH_DSTATE │ │ │ │ - 6326: 00715af4 100 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ + 6326: 00715ac4 100 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ 6327: 005bdc10 256 FUNC GLOBAL DEFAULT 12 hmp_info_usernet │ │ │ │ - 6328: 006f775c 68 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ - 6329: 008ee408 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ - 6330: 00810e14 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ + 6328: 006f772c 68 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ + 6329: 008ee3d8 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ + 6330: 00810de4 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ 6331: 0038f608 140 FUNC GLOBAL DEFAULT 12 bmdma_init │ │ │ │ 6332: 00db1136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_WRITE_DSTATE │ │ │ │ 6333: 00d6b6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_WRITE_EVENT │ │ │ │ 6334: 00cb6a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_le │ │ │ │ 6335: 00d6e188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_READ_PARAMS_EVENT │ │ │ │ 6336: 00d7b59c 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_trylock_func │ │ │ │ 6337: 00db0d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_SET_IAM_DSTATE │ │ │ │ 6338: 00d739dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_STRING_EVENT │ │ │ │ - 6339: 0091b838 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ + 6339: 0091b808 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ 6340: 0029f004 16 FUNC GLOBAL DEFAULT 12 qemu_console_set_window_id │ │ │ │ - 6341: 0078f9d4 288 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ - 6342: 008a9128 528 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ + 6341: 0078f9a4 288 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ + 6342: 008a90f8 528 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ 6343: 00da7640 4 OBJECT GLOBAL DEFAULT 25 kvm_state │ │ │ │ 6344: 00d72cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_SCSI_CMD_EVENT │ │ │ │ 6345: 002978f4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub8 │ │ │ │ 6346: 00d6fe94 536 OBJECT GLOBAL DEFAULT 24 hw_ppc_trace_events │ │ │ │ - 6347: 008dff80 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ + 6347: 008dff50 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ 6348: 0063e904 112 FUNC GLOBAL DEFAULT 12 helper_VADDUWS │ │ │ │ 6349: 00d790c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VR_GET_EVENT │ │ │ │ - 6350: 0079f530 88 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ + 6350: 0079f500 88 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ 6351: 00d69c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_PENDING_EVENT │ │ │ │ - 6352: 00905a08 304 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ + 6352: 009059d8 304 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ 6353: 00ccce8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvtdivdp │ │ │ │ - 6354: 00716f40 4 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ + 6354: 00716f10 4 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ 6355: 00db0fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_DSTATE │ │ │ │ - 6356: 0093555c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ + 6356: 0093552c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ 6357: 00d64a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_LOCK_MEDIUM_EVENT │ │ │ │ 6358: 00d705ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VIO_FREE_CRQ_EVENT │ │ │ │ 6359: 00537fd8 12 FUNC GLOBAL DEFAULT 12 vm_shutdown │ │ │ │ 6360: 00c7e074 12 OBJECT GLOBAL DEFAULT 21 RxState_lookup │ │ │ │ 6361: 00db03e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_READ_DSTATE │ │ │ │ 6362: 00d71d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_EVENT │ │ │ │ 6363: 00db1e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_REL_MOTION_DSTATE │ │ │ │ 6364: 00cc9c04 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvsxwdp │ │ │ │ 6365: 00d6a294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SET_IRQ_EVENT │ │ │ │ 6366: 00cc697c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVSUBSP │ │ │ │ 6367: 00d6d618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_READ_EVENT │ │ │ │ 6368: 00cd55a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_decr │ │ │ │ - 6369: 007d7844 452 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ + 6369: 007d7814 452 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ 6370: 002a1668 552 FUNC GLOBAL DEFAULT 12 qemu_console_get_label │ │ │ │ 6371: 004fc5a8 204 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_bad_features │ │ │ │ 6372: 00db0006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_START_DSTATE │ │ │ │ 6373: 005cd3e4 116 FUNC GLOBAL DEFAULT 12 qmp_query_replay │ │ │ │ 6374: 00543c04 120 FUNC GLOBAL DEFAULT 12 qtest_set_command_cb │ │ │ │ - 6375: 0070c964 204 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ - 6376: 008b71a4 136 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ + 6375: 0070c934 204 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ + 6376: 008b7174 136 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ 6377: 00d7744c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_ERROR_EVENT │ │ │ │ - 6378: 0079559c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ + 6378: 0079556c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ 6379: 00d7bd2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_EVENT │ │ │ │ 6380: 00db12ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_DSTATE │ │ │ │ 6381: 00d68920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_WRITE_EVENT │ │ │ │ 6382: 00546484 20 FUNC GLOBAL DEFAULT 12 qemu_add_exit_notifier │ │ │ │ 6383: 00d6a7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ENABLE_IRQ_EVENT │ │ │ │ 6384: 00db229e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_DEL_DSTATE │ │ │ │ 6385: 00281c00 272 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_scalbn │ │ │ │ 6386: 00db0562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_WRITE_DSTATE │ │ │ │ - 6387: 00908fd4 28 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ + 6387: 00908fa4 28 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ 6388: 00db02e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_DSTATE │ │ │ │ 6389: 002905e4 324 FUNC GLOBAL DEFAULT 12 propagateFloatx80NaN │ │ │ │ 6390: 00d76e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_EVENT │ │ │ │ 6391: 00c7d3a8 12 OBJECT GLOBAL DEFAULT 21 IscsiTransport_lookup │ │ │ │ 6392: 00d6f614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_EVENT │ │ │ │ 6393: 00d754c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_DO_USE_EVENT │ │ │ │ - 6394: 008483ec 728 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ + 6394: 008483bc 728 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ 6395: 0057f34c 1028 FUNC GLOBAL DEFAULT 12 postcopy_preempt_thread │ │ │ │ 6396: 00d64810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_RESUME_EVENT │ │ │ │ 6397: 003382e4 148 FUNC GLOBAL DEFAULT 12 qemu_unregister_resettable │ │ │ │ 6398: 00d65c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_EVENT │ │ │ │ - 6399: 00795880 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ + 6399: 00795850 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ 6400: 00db14f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_PHY_DSTATE │ │ │ │ 6401: 00cb4294 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub8 │ │ │ │ - 6402: 00795a54 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ + 6402: 00795a24 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ 6403: 00d7598c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_MAP_EVENT │ │ │ │ - 6404: 008e6228 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ + 6404: 008e61f8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ 6405: 00db1fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_DSTATE │ │ │ │ 6406: 00d67254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_EVENT │ │ │ │ - 6407: 008fa404 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ + 6407: 008fa3d4 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ 6408: 004407e0 64 FUNC GLOBAL DEFAULT 12 get_class_desc │ │ │ │ 6409: 00db1b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_READ_DSTATE │ │ │ │ - 6410: 00824e80 332 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ + 6410: 00824e50 332 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ 6411: 00d6618c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_EVENT │ │ │ │ - 6412: 007e52f4 36 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ - 6413: 00768ce4 184 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ + 6412: 007e52c4 36 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ + 6413: 00768cb4 184 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ 6414: 00d706cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_DR_INDICATOR_EVENT │ │ │ │ 6415: 00339b2c 4 FUNC GLOBAL DEFAULT 12 cxl_fmws_link_targets │ │ │ │ - 6416: 009658c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ + 6416: 00965894 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ 6417: 00dafeae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_POSTFILL_DSTATE │ │ │ │ 6418: 00d657a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OSS_VERSION_EVENT │ │ │ │ 6419: 004a9ebc 56 FUNC GLOBAL DEFAULT 12 sdhci_common_unrealize │ │ │ │ 6420: 00db001e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_EXTENTS_DSTATE │ │ │ │ 6421: 00db09d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_DSTATE │ │ │ │ - 6422: 007a0bfc 48 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ + 6422: 007a0bcc 48 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ 6423: 00db1826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_CHANGE_DSTATE │ │ │ │ 6424: 005e257c 12 FUNC GLOBAL DEFAULT 12 ppc_cpu_pir │ │ │ │ 6425: 00ccfd78 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvmsubsp │ │ │ │ - 6426: 00718bdc 168 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ + 6426: 00718bac 168 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ 6427: 00db0842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_READ_DSTATE │ │ │ │ - 6428: 0073d488 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data_ra │ │ │ │ + 6428: 0073d458 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data_ra │ │ │ │ 6429: 00d75f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_IOTLB_MISS_EVENT │ │ │ │ 6430: 00d77d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_EVENT │ │ │ │ 6431: 002ea2fc 152 FUNC GLOBAL DEFAULT 12 aml_lless │ │ │ │ - 6432: 008de2a8 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ - 6433: 008d3874 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ + 6432: 008de278 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ + 6433: 008d3844 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ 6434: 00cc0db4 132 OBJECT GLOBAL DEFAULT 24 helper_info_STVEBX │ │ │ │ 6435: 00db13a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_DSTATE │ │ │ │ 6436: 00d74bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_EVENT │ │ │ │ 6437: 00db1a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_RESPONSE_DSTATE │ │ │ │ 6438: 00db1264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_LSI_SET_DSTATE │ │ │ │ 6439: 00d687c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_EVENT │ │ │ │ - 6440: 009915e0 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ + 6440: 009915b0 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ 6441: 00d63d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_IS_ALLOWED_EVENT │ │ │ │ 6442: 00db288e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_STRUCT_DSTATE │ │ │ │ 6443: 00d65838 64 OBJECT GLOBAL DEFAULT 24 backends_trace_events │ │ │ │ - 6444: 00930eb8 320 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ + 6444: 00930e88 320 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ 6445: 00d65928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_SAVING_EVENT │ │ │ │ 6446: 00db0caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_STUFF_DSTATE │ │ │ │ - 6447: 008faca4 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ - 6448: 009895f0 368 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ + 6447: 008fac74 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ + 6448: 009895c0 368 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ 6449: 00db124c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_GET_DSTATE │ │ │ │ 6450: 00d64960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_ONE_ITERATION_EVENT │ │ │ │ 6451: 005687c0 64 FUNC GLOBAL DEFAULT 12 file_cleanup_outgoing_migration │ │ │ │ 6452: 00c7e374 12 OBJECT GLOBAL DEFAULT 21 StatsTarget_lookup │ │ │ │ 6453: 00db1cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_DSTATE │ │ │ │ - 6454: 0095a300 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ + 6454: 0095a2d0 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ 6455: 00d6f998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_SELECT_EVENT │ │ │ │ 6456: 002a69e8 396 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync_impl │ │ │ │ 6457: 00d63b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GARBAGE_EVENT │ │ │ │ 6458: 004b5c4c 816 FUNC GLOBAL DEFAULT 12 usb_packet_set_state │ │ │ │ 6459: 00339524 68 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler_full │ │ │ │ 6460: 00d72420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REPORT_LUNS_EVENT │ │ │ │ 6461: 00db1d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_DSTATE │ │ │ │ 6462: 00cc5d1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMMBM │ │ │ │ - 6463: 00939c78 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ + 6463: 00939c48 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ 6464: 00d7a2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_NMI_EVENT │ │ │ │ 6465: 005b9a50 24 FUNC GLOBAL DEFAULT 12 colo_compare_register_notifier │ │ │ │ 6466: 005cb698 568 FUNC GLOBAL DEFAULT 12 replay_read_input_event │ │ │ │ 6467: 0032af00 176 FUNC GLOBAL DEFAULT 12 hmp_info_cpus │ │ │ │ 6468: 00db20e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_STOP_DSTATE │ │ │ │ - 6469: 006cb1a0 72 FUNC GLOBAL DEFAULT 12 vfio_mig_active │ │ │ │ + 6469: 006cb170 72 FUNC GLOBAL DEFAULT 12 vfio_mig_active │ │ │ │ 6470: 00d76acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_EVENT │ │ │ │ - 6471: 00949ec4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ + 6471: 00949e94 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ 6472: 00db1c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_DSTATE │ │ │ │ 6473: 003e9648 456 FUNC GLOBAL DEFAULT 12 igb_core_vf_reset │ │ │ │ 6474: 00db14a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FINISH_DCMD_DSTATE │ │ │ │ 6475: 00d6a334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_EVENT │ │ │ │ 6476: 00d726f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_BLOCK_EVENT │ │ │ │ - 6477: 008ac4e0 100 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ + 6477: 008ac4b0 100 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ 6478: 00db0f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_DSTATE │ │ │ │ 6479: 002f1734 528 FUNC GLOBAL DEFAULT 12 bios_linker_loader_write_pointer │ │ │ │ 6480: 0056a174 176 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_capabilities │ │ │ │ - 6481: 0077a820 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ - 6482: 008f3054 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ + 6481: 0077a7f0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ + 6482: 008f3024 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ 6483: 00d72944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_EDM_CHANGE_EVENT │ │ │ │ - 6484: 008a1018 8 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ + 6484: 008a0fe8 8 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ 6485: 00535f78 184 FUNC GLOBAL DEFAULT 12 check_boot_index │ │ │ │ - 6486: 007f3dec 152 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ + 6486: 007f3dbc 152 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ 6487: 00290414 72 FUNC GLOBAL DEFAULT 12 float16_squash_input_denormal │ │ │ │ - 6488: 008c6624 92 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ + 6488: 008c65f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ 6489: 00cc9a78 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrdpic │ │ │ │ - 6490: 009aa8a0 268 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ + 6490: 009aa870 268 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ 6491: 00d657f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_WROTE_ZERO_EVENT │ │ │ │ 6492: 0026cff4 148 FUNC GLOBAL DEFAULT 12 floatx80_silence_nan │ │ │ │ 6493: 002d8b50 120 FUNC GLOBAL DEFAULT 12 pt_listxattr │ │ │ │ - 6494: 008ab654 596 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ + 6494: 008ab624 596 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ 6495: 00db0860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR0_READ_DSTATE │ │ │ │ - 6496: 0077d5c0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ + 6496: 0077d590 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ 6497: 00d6bb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_WRITE_EVENT │ │ │ │ 6498: 00d76cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_RAM_EVENT │ │ │ │ 6499: 00db21bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MEMSAVE_DSTATE │ │ │ │ 6500: 00db039a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_WRITE_DSTATE │ │ │ │ 6501: 00db1cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_DSTATE │ │ │ │ 6502: 00db1204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_STR_TRUNCATED_DSTATE │ │ │ │ 6503: 00cc99f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrdpim │ │ │ │ - 6504: 007ac7f4 16 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ + 6504: 007ac7c4 16 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ 6505: 0053a18c 80 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_finalize │ │ │ │ 6506: 00cc9970 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrdpip │ │ │ │ 6507: 00db2284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CONT_DSTATE │ │ │ │ - 6508: 009b2ea0 68 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ + 6508: 009b2e70 68 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ 6509: 00377c54 152 FUNC GLOBAL DEFAULT 12 smbus_read_byte │ │ │ │ 6510: 00cb79c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_le │ │ │ │ 6511: 00d79c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QMP_CAPABILITIES_EVENT │ │ │ │ 6512: 00d78310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_SCANOUT_TEXTURE_EVENT │ │ │ │ 6513: 00db0ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_RLEN_TLEN_DSTATE │ │ │ │ 6514: 005231a4 276 FUNC GLOBAL DEFAULT 12 AUD_set_active_in │ │ │ │ 6515: 00d7aae8 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_net_trace_events_trace_events │ │ │ │ - 6516: 009a802c 1800 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ + 6516: 009a7ffc 1800 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ 6517: 00d71490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_EVENT │ │ │ │ 6518: 002aaf54 184 FUNC GLOBAL DEFAULT 12 qmp_add_client_dbus_display │ │ │ │ 6519: 003dbd90 8 FUNC GLOBAL DEFAULT 12 e1000e_core_reset │ │ │ │ 6520: 00cc98ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrdpiz │ │ │ │ 6521: 005adcc8 108 FUNC GLOBAL DEFAULT 12 qemu_can_receive_packet │ │ │ │ - 6522: 00b2d72c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ + 6522: 00b2d6fc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ 6523: 00d73ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_QUEUE_EVENT_EVENT │ │ │ │ 6524: 00d680d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_EVENT │ │ │ │ 6525: 00db07d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INV_DSTATE │ │ │ │ - 6526: 00963ce0 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ + 6526: 00963cb0 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ 6527: 00d7a5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_EVENT │ │ │ │ 6528: 00db0bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_TIMER_READ_DSTATE │ │ │ │ 6529: 00db0dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_DSTATE │ │ │ │ 6530: 00cca234 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvsxdsp │ │ │ │ 6531: 00d6deb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VLAN_EVENT │ │ │ │ - 6532: 00931e14 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ + 6532: 00931de4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ 6533: 00db0700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 6534: 00db119c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_IRQ_SET_EXIT_DSTATE │ │ │ │ 6535: 00552788 268 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_subnode │ │ │ │ 6536: 00333d38 1324 FUNC GLOBAL DEFAULT 12 numa_complete_configuration │ │ │ │ 6537: 00528bec 172 FUNC GLOBAL DEFAULT 12 chardev_remove_completion │ │ │ │ - 6538: 0071f1bc 100 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ + 6538: 0071f18c 100 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ 6539: 00403cc4 76 FUNC GLOBAL DEFAULT 12 desc_ring_ret_credits │ │ │ │ 6540: 00d79d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 6541: 00db1940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_FINALIZE_DSTATE │ │ │ │ - 6542: 009a0124 28 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ + 6542: 009a00f4 28 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ 6543: 005a0d88 284 FUNC GLOBAL DEFAULT 12 hmp_ioport_read │ │ │ │ 6544: 003346c0 88 FUNC GLOBAL DEFAULT 12 ram_block_notifier_remove │ │ │ │ 6545: 00d6e6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_READ_EVENT │ │ │ │ 6546: 00d77a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_EVENT │ │ │ │ - 6547: 00908adc 332 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ + 6547: 00908aac 332 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ 6548: 00db065e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DSTATE │ │ │ │ 6549: 00db12e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_DSTATE │ │ │ │ - 6550: 0096a6d0 292 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ - 6551: 0081c8e4 184 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ - 6552: 008bcad8 196 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ - 6553: 0099454c 3248 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ - 6554: 00989504 116 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ + 6550: 0096a6a0 292 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ + 6551: 0081c8b4 184 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ + 6552: 008bcaa8 196 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ + 6553: 0099451c 3248 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ + 6554: 009894d4 116 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ 6555: 002f6430 144 FUNC GLOBAL DEFAULT 12 pci_register_soundhw │ │ │ │ 6556: 00d6b6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_READ_EVENT │ │ │ │ 6557: 00d63d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_REFRESH_EVENT │ │ │ │ 6558: 0063ed28 104 FUNC GLOBAL DEFAULT 12 helper_vcfsx │ │ │ │ 6559: 00db08bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_READ_DSTATE │ │ │ │ 6560: 00db1bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_DSTATE │ │ │ │ 6561: 00d646b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_EVENT │ │ │ │ 6562: 00db0054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_DSTATE │ │ │ │ - 6563: 00915194 316 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ + 6563: 00915164 316 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ 6564: 00db0482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_READ_DSTATE │ │ │ │ 6565: 00647f78 232 FUNC GLOBAL DEFAULT 12 helper_bcdsetsgn │ │ │ │ - 6566: 009bddf8 72 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ - 6567: 00810ad4 112 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ + 6566: 009bddc8 72 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ + 6567: 00810aa4 112 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ 6568: 0029bff8 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_prefork_lock │ │ │ │ 6569: 00daffdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_DSTATE │ │ │ │ 6570: 00cd2be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMHADDSHS │ │ │ │ 6571: 00d6e358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_EVENT │ │ │ │ 6572: 00d7ab84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_ADD_EVENT │ │ │ │ 6573: 0026ce84 224 FUNC GLOBAL DEFAULT 12 floatx80_is_quiet_nan │ │ │ │ 6574: 00ccdaec 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscfd │ │ │ │ 6575: 00db066c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_LOWER_DSTATE │ │ │ │ 6576: 00db12b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 6577: 00965a34 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ + 6577: 00965a04 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ 6578: 00c7e4c4 12 OBJECT GLOBAL DEFAULT 21 AudioFormat_lookup │ │ │ │ 6579: 002aa4e8 220 FUNC GLOBAL DEFAULT 12 sendkey_completion │ │ │ │ 6580: 00d64970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_START_EVENT │ │ │ │ - 6581: 009692f0 244 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ + 6581: 009692c0 244 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ 6582: 0052c9d8 40 FUNC GLOBAL DEFAULT 12 cpu_to_dump16 │ │ │ │ 6583: 00d76128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_EXPIRED_EVENT │ │ │ │ 6584: 00d7993c 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_export_trace_events_trace_events │ │ │ │ 6585: 00d79be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMANDS_EVENT │ │ │ │ 6586: 00db23c0 4 OBJECT GLOBAL DEFAULT 25 use_rt_clock │ │ │ │ 6587: 00db0ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_DSTATE │ │ │ │ 6588: 0062dc94 320 FUNC GLOBAL DEFAULT 12 helper_XSMSUBDP │ │ │ │ 6589: 0061e450 88 FUNC GLOBAL DEFAULT 12 hreg_swap_gpr_tgpr │ │ │ │ 6590: 00cc7450 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPGTSP │ │ │ │ 6591: 005a4468 1412 FUNC GLOBAL DEFAULT 12 qmp_query_command_line_options │ │ │ │ 6592: 00d67fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_IO_EVENT │ │ │ │ 6593: 00db00d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_DSTATE │ │ │ │ 6594: 00d7b094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ - 6595: 007ba7f0 284 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ + 6595: 007ba7c0 284 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ 6596: 00312a7c 48 FUNC GLOBAL DEFAULT 12 cmos_get_fd_drive_type │ │ │ │ - 6597: 0099cda4 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ + 6597: 0099cd74 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ 6598: 00d74cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_EVENT │ │ │ │ - 6599: 0077b140 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ - 6600: 009b8308 20 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ + 6599: 0077b110 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ + 6600: 009b82d8 20 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ 6601: 0032140c 604 FUNC GLOBAL DEFAULT 12 platform_bus_link_device │ │ │ │ 6602: 00d7678c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_FULL_EVENT │ │ │ │ 6603: 00db0830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_READ_DSTATE │ │ │ │ 6604: 00d777ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_EVENT │ │ │ │ 6605: 00cb8b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_i64 │ │ │ │ 6606: 00d8d578 16 OBJECT GLOBAL DEFAULT 25 qemu_uuid │ │ │ │ - 6607: 007a33dc 636 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ - 6608: 007c08ec 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ + 6607: 007a33ac 636 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ + 6608: 007c08bc 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ 6609: 00db1f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_DSTATE │ │ │ │ 6610: 00d6f444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_EVENT │ │ │ │ 6611: 00db12d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_TOC_DSTATE │ │ │ │ 6612: 00d792b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_EVENT │ │ │ │ 6613: 00db1780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_RESET_DSTATE │ │ │ │ 6614: 00d7013c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OCM_MAP_EVENT │ │ │ │ - 6615: 009546c4 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ + 6615: 00954694 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ 6616: 00db0f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_UPDATE_LINK_DSTATE │ │ │ │ 6617: 00db023c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_DSTATE │ │ │ │ - 6618: 0077e3b4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ + 6618: 0077e384 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ 6619: 0063ffe4 356 FUNC GLOBAL DEFAULT 12 helper_XVI16GER2PP │ │ │ │ 6620: 00d6e378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EVENT │ │ │ │ - 6621: 009c0af8 420 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ + 6621: 009c0ac8 420 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ 6622: 00db0a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_RESET_DSTATE │ │ │ │ 6623: 00d6ba60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_EVENT │ │ │ │ 6624: 0029f070 136 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_qcode │ │ │ │ 6625: 00276e98 424 FUNC GLOBAL DEFAULT 12 float64r32_muladd │ │ │ │ 6626: 00db13d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SEL_DSTATE │ │ │ │ 6627: 00db28fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_AIO_COROUTINE_ENTER_DSTATE │ │ │ │ 6628: 00293280 16 FUNC GLOBAL DEFAULT 12 helper_gvec_dup16 │ │ │ │ 6629: 002a036c 36 FUNC GLOBAL DEFAULT 12 dpy_ui_info_supported │ │ │ │ - 6630: 009c7934 36 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ + 6630: 009c7904 36 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ 6631: 00db1ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 6632: 00db06a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_RESET_DSTATE │ │ │ │ - 6633: 0077dc1c 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ + 6633: 0077dbec 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ 6634: 00db1c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_DSTATE │ │ │ │ - 6635: 009b0aa0 272 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ + 6635: 009b0a70 272 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ 6636: 00db0ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_READ_DSTATE │ │ │ │ - 6637: 00980b9c 44 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ + 6637: 00980b6c 44 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ 6638: 00d7071c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_DDW_CREATE_EVENT │ │ │ │ - 6639: 00900608 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ + 6639: 009005d8 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ 6640: 0058fd04 420 FUNC GLOBAL DEFAULT 12 failover_set_state │ │ │ │ 6641: 0063ecc0 104 FUNC GLOBAL DEFAULT 12 helper_vcfux │ │ │ │ 6642: 00620ff0 412 FUNC GLOBAL DEFAULT 12 helper_DADDQ │ │ │ │ 6643: 00d64fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_EVENT │ │ │ │ 6644: 00d6b2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_EVENT │ │ │ │ 6645: 00573e18 168 FUNC GLOBAL DEFAULT 12 qmp_migrate_cancel │ │ │ │ 6646: 00db08b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_READ_DSTATE │ │ │ │ 6647: 0027fc64 348 FUNC GLOBAL DEFAULT 12 float64_to_float128 │ │ │ │ - 6648: 00773364 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ + 6648: 00773334 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ 6649: 00db0fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_WRITE_DSTATE │ │ │ │ 6650: 00db2252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ - 6651: 008ca9a8 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ + 6651: 008ca978 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ 6652: 00c78ed8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit │ │ │ │ 6653: 00db07ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_DSTATE │ │ │ │ 6654: 00da767d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_emit_events_c │ │ │ │ 6655: 00ccb1ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpexpqp │ │ │ │ 6656: 00db0a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_DSTATE │ │ │ │ 6657: 0052ca00 40 FUNC GLOBAL DEFAULT 12 cpu_to_dump32 │ │ │ │ 6658: 00621b98 232 FUNC GLOBAL DEFAULT 12 helper_DCMPO │ │ │ │ 6659: 00cc66e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSADDDP │ │ │ │ - 6660: 00990a94 32 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ + 6660: 00990a64 32 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ 6661: 00db00ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PRE_SAVE_DSTATE │ │ │ │ - 6662: 009229dc 192 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ - 6663: 008ebe48 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ - 6664: 00743cb4 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ + 6662: 009229ac 192 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ + 6663: 008ebe18 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ + 6664: 00743c84 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ 6665: 002edce4 468 FUNC GLOBAL DEFAULT 12 acpi_table_begin │ │ │ │ 6666: 00db1c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_DSTATE │ │ │ │ 6667: 006218d0 356 FUNC GLOBAL DEFAULT 12 helper_DCMPU │ │ │ │ - 6668: 008b979c 312 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ + 6668: 008b976c 312 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ 6669: 00dafe7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_PAGES_DSTATE │ │ │ │ - 6670: 009081f0 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ + 6670: 009081c0 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ 6671: 00db222c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ 6672: 005c9530 260 FUNC GLOBAL DEFAULT 12 replay_put_word │ │ │ │ 6673: 00d64240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_EVENT │ │ │ │ 6674: 00bc78a0 52 OBJECT GLOBAL DEFAULT 21 vmstate_i2c_slave │ │ │ │ 6675: 00d71440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_EVENT │ │ │ │ 6676: 00cc75dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPGESP │ │ │ │ 6677: 00dafd82 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_tpm_c │ │ │ │ 6678: 00db2034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 6679: 00db1a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_DSTATE │ │ │ │ - 6680: 008e0144 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ + 6680: 008e0114 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ 6681: 00d78a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_SWITCH_EVENT │ │ │ │ 6682: 00d7370c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_NAK_EVENT │ │ │ │ 6683: 00569614 108 FUNC GLOBAL DEFAULT 12 register_global_state │ │ │ │ 6684: 00d6cda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_EVENT │ │ │ │ 6685: 00db1c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_DSTATE │ │ │ │ - 6686: 006a65dc 224 FUNC GLOBAL DEFAULT 12 decNumberCompareSignal │ │ │ │ + 6686: 006a65ac 224 FUNC GLOBAL DEFAULT 12 decNumberCompareSignal │ │ │ │ 6687: 0025604c 72 FUNC GLOBAL DEFAULT 12 async_safe_run_on_cpu │ │ │ │ - 6688: 008c6cf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ - 6689: 0080f910 184 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ + 6688: 008c6cc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ + 6689: 0080f8e0 184 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ 6690: 002c57d0 276 FUNC GLOBAL DEFAULT 12 palette_put │ │ │ │ - 6691: 009af4ac 104 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ + 6691: 009af47c 104 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ 6692: 0029bbd8 160 FUNC GLOBAL DEFAULT 12 qemu_plugin_flush_cb │ │ │ │ - 6693: 008c8288 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ + 6693: 008c8258 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ 6694: 00d64770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_DONE_EVENT │ │ │ │ 6695: 00d662dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_WRITE_EVENT │ │ │ │ - 6696: 00935af8 28 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ + 6696: 00935ac8 28 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ 6697: 00292c1c 160 FUNC GLOBAL DEFAULT 12 helper_gvec_neg16 │ │ │ │ 6698: 00cc0e38 132 OBJECT GLOBAL DEFAULT 24 helper_info_STVEHX │ │ │ │ 6699: 002931e0 160 FUNC GLOBAL DEFAULT 12 helper_gvec_dup32 │ │ │ │ - 6700: 0093c434 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ + 6700: 0093c404 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ 6701: 00d6fc64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_PHB4_XIVE_NOTIFY_IC_EVENT │ │ │ │ 6702: 00d7a6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ 6703: 00d6625c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_IN_EVENT │ │ │ │ 6704: 00cb2950 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8i │ │ │ │ - 6705: 0091156c 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ + 6705: 0091153c 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ 6706: 0056f224 120 FUNC GLOBAL DEFAULT 12 migration_fd_process_incoming │ │ │ │ - 6707: 009045b0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ + 6707: 00904580 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ 6708: 0055e2dc 108 FUNC GLOBAL DEFAULT 12 tpm_backend_get_type │ │ │ │ - 6709: 00930644 256 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ - 6710: 009c1e20 4044 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ - 6711: 007e589c 16 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ - 6712: 00822420 328 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ + 6709: 00930614 256 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ + 6710: 009c1df0 4044 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ + 6711: 007e586c 16 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ + 6712: 008223f0 328 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ 6713: 00db16bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SENSE_DSTATE │ │ │ │ 6714: 00d6652c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETED_EVENT │ │ │ │ 6715: 00db09d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_READ_DSTATE │ │ │ │ - 6716: 0077e540 332 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ + 6716: 0077e510 332 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ 6717: 00cb46b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls8 │ │ │ │ 6718: 00db13a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_DSTATE │ │ │ │ 6719: 00d71f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_INFO_EVENT │ │ │ │ 6720: 00d6e7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_READ_EVENT │ │ │ │ 6721: 0054551c 24 FUNC GLOBAL DEFAULT 12 qemu_shutdown_requested_get │ │ │ │ 6722: 00cb2110 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8v │ │ │ │ - 6723: 007dd6c4 28 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ - 6724: 0070cda0 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ + 6723: 007dd694 28 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ + 6724: 0070cd70 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ 6725: 0045e5f4 1672 FUNC GLOBAL DEFAULT 12 m48t59_write │ │ │ │ 6726: 00d63918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_EVENT │ │ │ │ 6727: 00545874 516 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_request │ │ │ │ - 6728: 007e828c 96 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ + 6728: 007e825c 96 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ 6729: 00d6ef04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_EVENT │ │ │ │ - 6730: 007db258 64 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ + 6730: 007db228 64 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ 6731: 004b7a28 132 FUNC GLOBAL DEFAULT 12 usb_ep_find_packet_by_id │ │ │ │ 6732: 004095ec 400 FUNC GLOBAL DEFAULT 12 can_sja_mem_read │ │ │ │ 6733: 00c7893c 48 OBJECT GLOBAL DEFAULT 21 unassigned_mem_ops │ │ │ │ 6734: 00db1354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_DSTATE │ │ │ │ 6735: 005ab668 160 FUNC GLOBAL DEFAULT 12 netdev_add_completion │ │ │ │ - 6736: 008e0418 936 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ + 6736: 008e03e8 936 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ 6737: 00db142c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_DSTATE │ │ │ │ 6738: 00db2240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CANCEL_DSTATE │ │ │ │ 6739: 00db1c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_DSTATE │ │ │ │ 6740: 00d652f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_EVENT │ │ │ │ 6741: 003ae088 1760 FUNC GLOBAL DEFAULT 12 mos6522_write │ │ │ │ 6742: 00d6da58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_PERMANENT_EVENT │ │ │ │ 6743: 00cb8f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i32 │ │ │ │ 6744: 00db17fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PACKET_ACTION_DSTATE │ │ │ │ - 6745: 007f3ff4 76 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ + 6745: 007f3fc4 76 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ 6746: 00d77b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_EVENT │ │ │ │ 6747: 00db1e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_DISCARD_DSTATE │ │ │ │ 6748: 00db0b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_READ_DSTATE │ │ │ │ 6749: 002c59d0 132 FUNC GLOBAL DEFAULT 12 palette_color │ │ │ │ 6750: 00d74ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_EXIT_EVENT │ │ │ │ 6751: 003fdb3c 508 FUNC GLOBAL DEFAULT 12 vhost_net_stop │ │ │ │ 6752: 00d65a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_EVENT │ │ │ │ 6753: 00db1052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_DSTATE │ │ │ │ 6754: 00535590 328 FUNC GLOBAL DEFAULT 12 hmp_change_medium │ │ │ │ 6755: 00d73fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_COMPLETE_EVENT │ │ │ │ 6756: 00d9f300 4 OBJECT GLOBAL DEFAULT 25 vfio_device_list │ │ │ │ 6757: 00db1a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_STOP_DSTATE │ │ │ │ - 6758: 007b596c 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ - 6759: 009166b0 320 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ + 6758: 007b593c 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ + 6759: 00916680 320 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ 6760: 00db1900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_CLEANUP_DSTATE │ │ │ │ 6761: 00562bb4 464 FUNC GLOBAL DEFAULT 12 migration_block_inactivate │ │ │ │ 6762: 004b6170 240 FUNC GLOBAL DEFAULT 12 usb_packet_setup │ │ │ │ - 6763: 00997748 164 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ - 6764: 008d68f0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ + 6763: 00997718 164 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ + 6764: 008d68c0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ 6765: 00db079c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PENDING_DSTATE │ │ │ │ 6766: 00dafd75 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_audio_c │ │ │ │ 6767: 005357d8 136 FUNC GLOBAL DEFAULT 12 qemu_add_balloon_handler │ │ │ │ - 6768: 009c86b4 712 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ - 6769: 00773498 616 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ - 6770: 00811a40 16 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ + 6768: 009c8684 712 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ + 6769: 00773468 616 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ + 6770: 00811a10 16 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ 6771: 00db288a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_STRUCT_DSTATE │ │ │ │ 6772: 00db1e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_TYPE_DSTATE │ │ │ │ - 6773: 0094aea0 28 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ - 6774: 00753d5c 160 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ + 6773: 0094ae70 28 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ + 6774: 00753d2c 160 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ 6775: 00db048c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_GR_DSTATE │ │ │ │ 6776: 00d6e0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ 6777: 00d9f580 56 OBJECT GLOBAL DEFAULT 25 xbzrle_counters │ │ │ │ 6778: 00db015c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LINK_DSTATE │ │ │ │ 6779: 0044d7e8 192 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_reset │ │ │ │ 6780: 00292cbc 160 FUNC GLOBAL DEFAULT 12 helper_gvec_neg32 │ │ │ │ 6781: 00db06b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEL_DSTATE │ │ │ │ 6782: 00db129a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_READ_DSTATE │ │ │ │ 6783: 00635134 216 FUNC GLOBAL DEFAULT 12 helper_xvcvuxwsp │ │ │ │ 6784: 00db12a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_DSTATE │ │ │ │ 6785: 0052ca28 60 FUNC GLOBAL DEFAULT 12 cpu_to_dump64 │ │ │ │ - 6786: 0077bbec 272 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ + 6786: 0077bbbc 272 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ 6787: 00d70998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_WRITE_EVENT │ │ │ │ 6788: 00d7add0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATUS_EVENT │ │ │ │ - 6789: 008ce01c 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ + 6789: 008cdfec 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ 6790: 00c7d378 12 OBJECT GLOBAL DEFAULT 21 RbdAuthMode_lookup │ │ │ │ 6791: 004b88d8 2404 FUNC GLOBAL DEFAULT 12 usb_desc_get_descriptor │ │ │ │ 6792: 00db021a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_SLOT_DSTATE │ │ │ │ 6793: 00db1f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPM_SAVE_DSTATE │ │ │ │ 6794: 00d743bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_INIT_TIME_EVENT │ │ │ │ 6795: 002a19f8 308 FUNC GLOBAL DEFAULT 12 dpy_gfx_update │ │ │ │ 6796: 00cba49c 96 OBJECT GLOBAL DEFAULT 24 hw_compat_6_0 │ │ │ │ 6797: 00db0648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_DSTATE │ │ │ │ 6798: 00cba4fc 32 OBJECT GLOBAL DEFAULT 24 hw_compat_6_1 │ │ │ │ 6799: 00d79db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 6800: 0056b924 164 FUNC GLOBAL DEFAULT 12 hmp_x_colo_lost_heartbeat │ │ │ │ 6801: 00cba51c 16 OBJECT GLOBAL DEFAULT 24 hw_compat_6_2 │ │ │ │ 6802: 00db0bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DISCONNECT_DSTATE │ │ │ │ - 6803: 007ac148 36 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ + 6803: 007ac118 36 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ 6804: 004f8720 48 FUNC GLOBAL DEFAULT 12 vfio_migration_exit │ │ │ │ 6805: 00db1534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DEQUEUE_DSTATE │ │ │ │ 6806: 00d772fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_VM_STOP_EVENT │ │ │ │ - 6807: 00867b44 16 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ + 6807: 00867b14 16 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ 6808: 00d66d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_CONNECT_EVENT │ │ │ │ - 6809: 00717338 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ - 6810: 008e42f4 592 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ + 6809: 00717308 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ + 6810: 008e42c4 592 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ 6811: 00d6a6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_WRITE_EVENT │ │ │ │ - 6812: 00863b20 128 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ + 6812: 00863af0 128 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ 6813: 00cd2424 132 OBJECT GLOBAL DEFAULT 24 helper_info_fctid │ │ │ │ 6814: 00db2146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_DSTATE │ │ │ │ 6815: 00555dd8 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_used │ │ │ │ 6816: 00d6dab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_EVENT │ │ │ │ 6817: 00db1968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_READ_DSTATE │ │ │ │ 6818: 00d79acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_REMOVE_EVENT │ │ │ │ 6819: 00d7453c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_READ_ERROR_EVENT │ │ │ │ 6820: 00632bf4 320 FUNC GLOBAL DEFAULT 12 helper_xscvhpdp │ │ │ │ 6821: 00629e80 24 FUNC GLOBAL DEFAULT 12 helper_efsmul │ │ │ │ 6822: 00d6d218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RESET_EVENT │ │ │ │ 6823: 0053b06c 164 FUNC GLOBAL DEFAULT 12 dirtylimit_set_all │ │ │ │ - 6824: 0074dc78 76 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ + 6824: 0074dc48 76 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ 6825: 00d73bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_CHILD_DETACH_EVENT │ │ │ │ 6826: 00d649a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_FROM_EVENT │ │ │ │ 6827: 00d7b708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT32_EVENT │ │ │ │ 6828: 00db18e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_DSTATE │ │ │ │ 6829: 00dafdd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_DSTATE │ │ │ │ 6830: 00624148 364 FUNC GLOBAL DEFAULT 12 helper_DCFFIXQQ │ │ │ │ 6831: 00db1998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_DSTATE │ │ │ │ 6832: 00cc24e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVBM_be_comp │ │ │ │ - 6833: 008c5588 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ + 6833: 008c5558 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ 6834: 00d65778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_READ_EVENT │ │ │ │ 6835: 002f22bc 260 FUNC GLOBAL DEFAULT 12 acpi_get_slic_oem │ │ │ │ 6836: 003bbe04 128 FUNC GLOBAL DEFAULT 12 ne2000_reset │ │ │ │ 6837: 00d70a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_SET_ALARM_EVENT │ │ │ │ 6838: 003fd76c 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_mask │ │ │ │ 6839: 00293138 168 FUNC GLOBAL DEFAULT 12 helper_gvec_dup64 │ │ │ │ - 6840: 0099ec48 120 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ + 6840: 0099ec18 120 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ 6841: 00daa280 22608 OBJECT GLOBAL DEFAULT 25 tcg_init_ctx │ │ │ │ 6842: 00db19dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_SETUP_DSTATE │ │ │ │ - 6843: 009c7908 44 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ + 6843: 009c78d8 44 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ 6844: 00db1a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_DONE_DSTATE │ │ │ │ 6845: 00cd27c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fctiw │ │ │ │ 6846: 00db1c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_DSTATE │ │ │ │ 6847: 00464f08 2684 FUNC GLOBAL DEFAULT 12 scsi_req_new │ │ │ │ - 6848: 009c85ec 4 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ + 6848: 009c85bc 4 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ 6849: 00d75164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_EVENT │ │ │ │ 6850: 00db0066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_RET_DSTATE │ │ │ │ 6851: 0064aa94 8 FUNC GLOBAL DEFAULT 12 ppc_cpu_debug_check_breakpoint │ │ │ │ 6852: 00d72000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNHANDLED_EVENT │ │ │ │ 6853: 00d6fe14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REGION_MAP_EVENT │ │ │ │ 6854: 00d6b560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_READ_EVENT │ │ │ │ - 6855: 00989d64 424 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ + 6855: 00989d34 424 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ 6856: 00dafe5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_DSTATE │ │ │ │ 6857: 0064b21c 36 FUNC GLOBAL DEFAULT 12 helper_load_tbl │ │ │ │ 6858: 00d76068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_STOP_EVENT │ │ │ │ 6859: 0061e4a8 48 FUNC GLOBAL DEFAULT 12 hreg_compute_hflags │ │ │ │ 6860: 00db097c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_WRITE_DSTATE │ │ │ │ - 6861: 007885cc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ - 6862: 008c320c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ - 6863: 00743220 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ + 6861: 0078859c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ + 6862: 008c31dc 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ + 6863: 007431f0 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ 6864: 0052b9ac 680 FUNC GLOBAL DEFAULT 12 qemu_fsdev_add │ │ │ │ 6865: 00daffa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_DSTATE │ │ │ │ 6866: 00db1b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_DSTATE │ │ │ │ 6867: 00db187a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESET_DSTATE │ │ │ │ - 6868: 0080fc90 108 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ + 6868: 0080fc60 108 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ 6869: 005d1228 156 FUNC GLOBAL DEFAULT 12 tcg_cpu_exec │ │ │ │ 6870: 00cb7ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_nonatomic_cmpxchgo │ │ │ │ 6871: 00db2068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 6872: 002f62cc 356 FUNC GLOBAL DEFAULT 12 qmp_query_acpi_ospm_status │ │ │ │ - 6873: 0097f4fc 8 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ - 6874: 008e5900 452 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ + 6873: 0097f4cc 8 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ + 6874: 008e58d0 452 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ 6875: 0064b240 4 FUNC GLOBAL DEFAULT 12 helper_load_tbu │ │ │ │ 6876: 0036f7a0 472 FUNC GLOBAL DEFAULT 12 vga_common_reset │ │ │ │ 6877: 0057c3cc 36 FUNC GLOBAL DEFAULT 12 migrate_zero_copy_send │ │ │ │ 6878: 00db089a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_SET_IRQ_DSTATE │ │ │ │ 6879: 00d739fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_CONFIG_EVENT │ │ │ │ 6880: 00db2202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 6881: 00cd4104 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVSPDPN │ │ │ │ 6882: 00d71f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_FRAME_EVENT │ │ │ │ 6883: 0043807c 72 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_map │ │ │ │ - 6884: 008f74c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ + 6884: 008f7498 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ 6885: 00db049c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_DSTATE │ │ │ │ - 6886: 00806160 492 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ + 6886: 00806130 492 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ 6887: 00d6a8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_SET_IRQ_EVENT │ │ │ │ 6888: 00db0f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_DSTATE │ │ │ │ 6889: 00cb8d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i64 │ │ │ │ 6890: 002a0408 224 FUNC GLOBAL DEFAULT 12 dpy_set_ui_info │ │ │ │ 6891: 00db1426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_DSTATE │ │ │ │ 6892: 00d6e5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_ISR_CHANGE_EVENT │ │ │ │ 6893: 00db1580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_WRITE_DATAPORT_DSTATE │ │ │ │ 6894: 00296768 192 FUNC GLOBAL DEFAULT 12 helper_gvec_lts8 │ │ │ │ 6895: 00db08b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_CLEAR_IRQ_DSTATE │ │ │ │ 6896: 00440bfc 676 FUNC GLOBAL DEFAULT 12 pci_init_nic_in_slot │ │ │ │ - 6897: 00910680 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ + 6897: 00910650 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ 6898: 00d68a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_WRITE_BYTES_EVENT │ │ │ │ - 6899: 00813300 272 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ + 6899: 008132d0 272 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ 6900: 00d65fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_RETURN_EVENT │ │ │ │ 6901: 00d6bca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_WRITE_EVENT │ │ │ │ - 6902: 0073b914 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ - 6903: 009036b8 388 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ + 6902: 0073b8e4 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ + 6903: 00903688 388 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ 6904: 0029d8a8 640 FUNC GLOBAL DEFAULT 12 qemu_clipboard_check_serial │ │ │ │ - 6905: 008f4cb0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ + 6905: 008f4c80 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ 6906: 00daff84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_WRITE_DSTATE │ │ │ │ 6907: 00d68820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVENT_EVENT │ │ │ │ 6908: 00dafe20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SFTP_ERROR_DSTATE │ │ │ │ 6909: 00d6efb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_EVENT │ │ │ │ 6910: 00d73c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_ERROR_EVENT │ │ │ │ 6911: 00db00ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_WRITE_DSTATE │ │ │ │ - 6912: 00757074 200 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ + 6912: 00757044 200 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ 6913: 00daffd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_DSTATE │ │ │ │ 6914: 00c7d1f8 12 OBJECT GLOBAL DEFAULT 21 BlockdevChangeReadOnlyMode_lookup │ │ │ │ 6915: 00dafe7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_QUEUE_PAIR_DSTATE │ │ │ │ 6916: 00d74ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_GETFD_EVENT │ │ │ │ 6917: 00ccecf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdadd │ │ │ │ - 6918: 008d7328 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ + 6918: 008d72f8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ 6919: 002e3f04 1364 FUNC GLOBAL DEFAULT 12 v9fs_device_realize_common │ │ │ │ 6920: 00cc4354 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI4GER8 │ │ │ │ 6921: 00292d5c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_neg64 │ │ │ │ - 6922: 007db298 56 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ + 6922: 007db268 56 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ 6923: 00d795dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 6924: 00555b54 172 FUNC GLOBAL DEFAULT 12 cryptodev_backend_create_session │ │ │ │ 6925: 00d705dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_RTAS_GET_SENSOR_STATE_INVALID_EVENT │ │ │ │ - 6926: 00780a0c 332 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ + 6926: 007809dc 332 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ 6927: 00d692b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_READ_EVENT │ │ │ │ - 6928: 00757ef4 228 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ + 6928: 00757ec4 228 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ 6929: 00db011a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_DSTATE │ │ │ │ 6930: 00db155c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_BLOCK_DSTATE │ │ │ │ - 6931: 009b7eec 940 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ + 6931: 009b7ebc 940 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ 6932: 0032d320 8 FUNC GLOBAL DEFAULT 12 qmp_system_reset │ │ │ │ - 6933: 00768e50 252 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ - 6934: 0093150c 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ - 6935: 0075c0f8 228 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ + 6933: 00768e20 252 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ + 6934: 009314dc 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ + 6935: 0075c0c8 228 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ 6936: 00cb8284 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgb │ │ │ │ - 6937: 0081c99c 184 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ - 6938: 0099cc68 316 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ + 6937: 0081c96c 184 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ + 6938: 0099cc38 316 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ 6939: 005cdbd4 176 FUNC GLOBAL DEFAULT 12 replay_gdb_attached │ │ │ │ 6940: 00db1b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_READ_DSTATE │ │ │ │ 6941: 00d78f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_INVAL_EVENT │ │ │ │ 6942: 00d6a854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UPDATE_IRQ_EVENT │ │ │ │ - 6943: 00910e68 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ + 6943: 00910e38 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ 6944: 00db1c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TRANSFERRED_BYTES_DSTATE │ │ │ │ 6945: 005c3178 1068 FUNC GLOBAL DEFAULT 12 tap_open │ │ │ │ 6946: 00d7769c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_EVENT │ │ │ │ - 6947: 008d1058 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ + 6947: 008d1028 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ 6948: 00d73f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_READ_EVENT │ │ │ │ 6949: 00db108c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_DSTATE │ │ │ │ 6950: 0028e054 916 FUNC GLOBAL DEFAULT 12 bfloat16_sqrt │ │ │ │ - 6951: 00996d50 188 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ + 6951: 00996d20 188 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ 6952: 00db084a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_WRITE_DSTATE │ │ │ │ 6953: 0032ccc0 52 FUNC GLOBAL DEFAULT 12 qmp_query_current_machine │ │ │ │ - 6954: 008fbfb0 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ + 6954: 008fbf80 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ 6955: 00d67e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_READ_EVENT │ │ │ │ 6956: 00cb0dfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu16 │ │ │ │ 6957: 003da330 376 FUNC GLOBAL DEFAULT 12 e1000e_start_recv │ │ │ │ - 6958: 00989be4 384 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ + 6958: 00989bb4 384 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ 6959: 00d69440 156 OBJECT GLOBAL DEFAULT 24 hw_input_trace_events │ │ │ │ - 6960: 009cb6cc 80 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ + 6960: 009cb69c 80 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ 6961: 00d67da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_UPDATE_MODE_EVENT │ │ │ │ 6962: 00d64020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_EVENT │ │ │ │ 6963: 00cc5ea8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VPERM │ │ │ │ 6964: 00db0738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SOURCES_DSTATE │ │ │ │ - 6965: 00715850 36 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ - 6966: 008ab8a8 660 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ - 6967: 0077bdc0 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ - 6968: 00986fa4 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ + 6965: 00715820 36 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ + 6966: 008ab878 660 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ + 6967: 0077bd90 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ + 6968: 00986f74 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ 6969: 00d702ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC40X_STORE_TCR_EVENT │ │ │ │ 6970: 00d8e568 8 OBJECT GLOBAL DEFAULT 25 total_dirty_pages │ │ │ │ 6971: 00d666c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_EVENT │ │ │ │ 6972: 00450214 8 FUNC GLOBAL DEFAULT 12 pcie_doe_get_write_mbox_ptr │ │ │ │ 6973: 0028b790 8 FUNC GLOBAL DEFAULT 12 float32_minnum │ │ │ │ 6974: 00d77a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_EVENT │ │ │ │ - 6975: 008feb6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ + 6975: 008feb3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ 6976: 00291444 252 FUNC GLOBAL DEFAULT 12 floatx80_round │ │ │ │ - 6977: 008aca90 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ + 6977: 008aca60 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ 6978: 00db03d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_DSTATE │ │ │ │ 6979: 002c577c 80 FUNC GLOBAL DEFAULT 12 palette_init │ │ │ │ 6980: 00d7ae98 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_transaction_trace_events_trace_events │ │ │ │ - 6981: 007d9210 560 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ + 6981: 007d91e0 560 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ 6982: 00cd6834 132 OBJECT GLOBAL DEFAULT 24 helper_info_fscr_facility_check │ │ │ │ - 6983: 0098f378 92 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ + 6983: 0098f348 92 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ 6984: 00295868 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu8 │ │ │ │ - 6985: 00749be4 56 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ - 6986: 00742ecc 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ + 6985: 00749bb4 56 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ + 6986: 00742e9c 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ 6987: 00cb6394 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_be │ │ │ │ - 6988: 008faf8c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ - 6989: 007b9558 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ + 6988: 008faf5c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ + 6989: 007b9528 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ 6990: 00d66ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_REALIZE_EVENT │ │ │ │ 6991: 00c7de20 12 OBJECT GLOBAL DEFAULT 21 DirtyRateStatus_lookup │ │ │ │ - 6992: 00769464 1516 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ - 6993: 008d2858 332 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ + 6992: 00769434 1516 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ + 6993: 008d2828 332 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ 6994: 003e93bc 68 FUNC GLOBAL DEFAULT 12 igb_receive_iov │ │ │ │ 6995: 00db1cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_DSTATE │ │ │ │ 6996: 00296828 192 FUNC GLOBAL DEFAULT 12 helper_gvec_les8 │ │ │ │ - 6997: 008ae6a8 32 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ + 6997: 008ae678 32 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ 6998: 00db1efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_REJECT_DSTATE │ │ │ │ 6999: 004f6730 996 FUNC GLOBAL DEFAULT 12 vfio_migration_set_state │ │ │ │ 7000: 00db2094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 7001: 002e9ff0 152 FUNC GLOBAL DEFAULT 12 aml_store │ │ │ │ 7002: 0045048c 944 FUNC GLOBAL DEFAULT 12 pcie_doe_write_config │ │ │ │ - 7003: 008c7930 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ + 7003: 008c7900 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ 7004: 00d67f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_BITBLT_START_EVENT │ │ │ │ - 7005: 0069e7b0 64 FUNC GLOBAL DEFAULT 12 spr_write_PMC │ │ │ │ + 7005: 0069e77c 64 FUNC GLOBAL DEFAULT 12 spr_write_PMC │ │ │ │ 7006: 00d71930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_EVENT │ │ │ │ 7007: 004f0650 332 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_detach │ │ │ │ 7008: 00d7396c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_DEVICE_FEATURE_EVENT │ │ │ │ - 7009: 008c181c 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ - 7010: 008cac5c 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ + 7009: 008c17ec 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ + 7010: 008cac2c 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ 7011: 00d79084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VPA_ADDR_SET_EVENT │ │ │ │ 7012: 00db0c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RX_STATE_DSTATE │ │ │ │ 7013: 00db098e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_RESET_DSTATE │ │ │ │ 7014: 005a3dd8 908 FUNC GLOBAL DEFAULT 12 handle_hmp_command │ │ │ │ - 7015: 009356cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ + 7015: 0093569c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ 7016: 00d7088c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_MSI_RETRY_EVENT │ │ │ │ 7017: 00d72804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_CAPAREG_EVENT │ │ │ │ 7018: 00d69bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_READB_EVENT │ │ │ │ 7019: 00290568 124 FUNC GLOBAL DEFAULT 12 normalizeFloatx80Subnormal │ │ │ │ - 7020: 009aa408 484 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ - 7021: 00b852d8 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ - 7022: 008c91a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ + 7020: 009aa3d8 484 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ + 7021: 00b852a8 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ + 7022: 008c9170 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ 7023: 00db0fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CFS_DSTATE │ │ │ │ 7024: 00db03e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RECEIVE_DSTATE │ │ │ │ 7025: 00db20e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 7026: 00d65918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_CONNECT_EVENT │ │ │ │ 7027: 00d7a368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ 7028: 00ccce08 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvtdivsp │ │ │ │ - 7029: 0075816c 300 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ + 7029: 0075813c 300 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ 7030: 00db0526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_DSTATE │ │ │ │ 7031: 00d677f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_EVENT │ │ │ │ 7032: 002f0190 860 FUNC GLOBAL DEFAULT 12 build_tpm2 │ │ │ │ 7033: 00db0c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_TX_BD_BUSY_DSTATE │ │ │ │ - 7034: 00754cac 12 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ + 7034: 00754c7c 12 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ 7035: 0028b228 248 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16 │ │ │ │ 7036: 00cc9340 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvsxwsp │ │ │ │ - 7037: 00948850 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ + 7037: 00948820 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ 7038: 00376a60 8 FUNC GLOBAL DEFAULT 12 i2c_start_send_async │ │ │ │ 7039: 00d65414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_EVENT │ │ │ │ 7040: 00db2124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 7041: 00cb0d78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu32 │ │ │ │ - 7042: 0071f8f4 1096 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ + 7042: 0071f8c4 1096 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ 7043: 00db1372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ 7044: 00d7477c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_DETACH_EVENT │ │ │ │ - 7045: 00998278 36 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ - 7046: 00947124 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ + 7045: 00998248 36 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ + 7046: 009470f4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ 7047: 003a5200 104 FUNC GLOBAL DEFAULT 12 isa_new │ │ │ │ 7048: 00db015a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_REMOVE_DSTATE │ │ │ │ 7049: 00d673e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RO_WRITE_EVENT │ │ │ │ 7050: 00db12c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_DSTATE │ │ │ │ 7051: 00db1cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_POST_DSTATE │ │ │ │ 7052: 00280c98 424 FUNC GLOBAL DEFAULT 12 bfloat16_round_to_int │ │ │ │ 7053: 002ff684 276 FUNC GLOBAL DEFAULT 12 gus_dma_transferdata │ │ │ │ 7054: 00db0162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_DSTATE │ │ │ │ 7055: 002f6600 196 FUNC GLOBAL DEFAULT 12 select_soundhw │ │ │ │ 7056: 00da7678 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_c │ │ │ │ 7057: 00db19f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_DISABLE_DSTATE │ │ │ │ 7058: 00d7b058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_EVENT │ │ │ │ 7059: 00db18ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_SETUP_DSTATE │ │ │ │ - 7060: 007545d0 660 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ + 7060: 007545a0 660 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ 7061: 004c3964 324 FUNC GLOBAL DEFAULT 12 ohci_bus_stop │ │ │ │ - 7062: 006ba8ec 100 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ - 7063: 008debac 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ + 7062: 006ba8bc 100 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ + 7063: 008deb7c 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ 7064: 00d676b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_IRQ_EVENT │ │ │ │ - 7065: 0094efe0 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ - 7066: 00967d18 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ + 7065: 0094efb0 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ + 7066: 00967ce8 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ 7067: 00db07a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_PRIO_DSTATE │ │ │ │ - 7068: 0090d41c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ + 7068: 0090d3ec 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ 7069: 00d73a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_READ_EVENT │ │ │ │ 7070: 00db117a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OCM_UPDATE_MAPPINGS_DSTATE │ │ │ │ - 7071: 007c2f7c 168 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ - 7072: 0094f9a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ + 7071: 007c2f4c 168 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ + 7072: 0094f974 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ 7073: 002b8530 164 FUNC GLOBAL DEFAULT 12 vnc_write_u8 │ │ │ │ - 7074: 0081f4a4 164 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ + 7074: 0081f474 164 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ 7075: 00d67d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_BITS_PPI_EVENT │ │ │ │ 7076: 00db1d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_DSTATE │ │ │ │ - 7077: 009706e8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ + 7077: 009706b8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ 7078: 00db1dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_DSTATE │ │ │ │ 7079: 00d767ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_EVENT │ │ │ │ 7080: 00295914 172 FUNC GLOBAL DEFAULT 12 helper_gvec_leu8 │ │ │ │ 7081: 00db1172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_GPT_WRITE_DSTATE │ │ │ │ 7082: 00db1d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_FIELD_DSTATE │ │ │ │ 7083: 00505904 264 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_get_features │ │ │ │ - 7084: 0073edcc 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ - 7085: 008107d4 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ + 7084: 0073ed9c 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ + 7085: 008107a4 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ 7086: 00d7670c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INSERT_EVENT │ │ │ │ 7087: 00d65ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_EVENT │ │ │ │ - 7088: 008d3fa8 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ - 7089: 008e22e8 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ + 7088: 008d3f78 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ + 7089: 008e22b8 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ 7090: 003b3a98 192 FUNC GLOBAL DEFAULT 12 DBDMA_register_channel │ │ │ │ 7091: 00dafd59 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_qom_c │ │ │ │ - 7092: 00872238 304 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ + 7092: 00872208 304 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ 7093: 00db153c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_ALLOC_DSTATE │ │ │ │ 7094: 00d7ac20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_ADD_EVENT │ │ │ │ 7095: 00db119a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_IRQ_SET_STATE_DSTATE │ │ │ │ - 7096: 00780d3c 16 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ + 7096: 00780d0c 16 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ 7097: 00d74f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_EVENT │ │ │ │ 7098: 00d6b3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_READ_EVENT │ │ │ │ 7099: 00d78b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_TXT_NEW_EVENT │ │ │ │ 7100: 00d67414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_FIFO_RESET_EVENT │ │ │ │ 7101: 00d67d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SELBK_EVENT │ │ │ │ 7102: 00d77d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_EVENT │ │ │ │ 7103: 0029f014 44 FUNC GLOBAL DEFAULT 12 graphic_hw_invalidate │ │ │ │ 7104: 0061894c 172 FUNC GLOBAL DEFAULT 12 ppc_cpu_class_by_pvr_mask │ │ │ │ 7105: 0028b9a8 424 FUNC GLOBAL DEFAULT 12 float128_max │ │ │ │ 7106: 00d65584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REQUEST_EVENT │ │ │ │ 7107: 00cb14b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne8 │ │ │ │ - 7108: 00809094 264 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ + 7108: 00809064 264 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ 7109: 00d68e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_WRITE_EVENT │ │ │ │ 7110: 00bc62fc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive │ │ │ │ 7111: 0064aa40 76 FUNC GLOBAL DEFAULT 12 helper_HASHCHKP │ │ │ │ - 7112: 008a86a0 280 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ + 7112: 008a8670 280 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ 7113: 00db0bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_SET_GPIO_DSTATE │ │ │ │ - 7114: 00810f54 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ + 7114: 00810f24 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ 7115: 00d7336c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_EVENT │ │ │ │ 7116: 00db2308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_DSTATE │ │ │ │ 7117: 00db0068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_DSTATE │ │ │ │ 7118: 0064258c 280 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVWM_le_exp │ │ │ │ - 7119: 00987110 12 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ + 7119: 009870e0 12 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ 7120: 00db238e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ - 7121: 008c753c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ + 7121: 008c750c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ 7122: 00572fe0 116 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_internal │ │ │ │ 7123: 00d65284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_EVENT │ │ │ │ 7124: 00d7982c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_BACKUP_EVENT │ │ │ │ - 7125: 008f962c 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ - 7126: 0073d6fc 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data │ │ │ │ - 7127: 0086d410 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ - 7128: 0094e01c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ + 7125: 008f95fc 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ + 7126: 0073d6cc 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data │ │ │ │ + 7127: 0086d3e0 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ + 7128: 0094dfec 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ 7129: 00d6a744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_READ_EVENT │ │ │ │ 7130: 0058a710 320 FUNC GLOBAL DEFAULT 12 qemu_save_device_state │ │ │ │ 7131: 00cc80b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fpscr_setbit │ │ │ │ 7132: 00db025a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_REG_DSTATE │ │ │ │ 7133: 00db03c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_CTRL_DSTATE │ │ │ │ - 7134: 007c09c8 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ + 7134: 007c0998 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ 7135: 00db195c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_DSTATE │ │ │ │ - 7136: 00817798 16 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ - 7137: 00835b0c 8 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ - 7138: 006af58c 848 FUNC GLOBAL DEFAULT 12 decDigitsToDPD │ │ │ │ + 7136: 00817768 16 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ + 7137: 00835adc 8 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ + 7138: 006af55c 848 FUNC GLOBAL DEFAULT 12 decDigitsToDPD │ │ │ │ 7139: 002ecc4c 108 FUNC GLOBAL DEFAULT 12 aml_word_bus_number │ │ │ │ 7140: 0058f4e8 488 FUNC GLOBAL DEFAULT 12 migration_tls_channel_process_incoming │ │ │ │ - 7141: 0070ec38 76 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ + 7141: 0070ec08 76 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ 7142: 00db069c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_WRITE_DSTATE │ │ │ │ 7143: 00d70a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_WRITE_EVENT │ │ │ │ 7144: 00590010 140 FUNC GLOBAL DEFAULT 12 qmp_x_colo_lost_heartbeat │ │ │ │ 7145: 00daff9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_DSTATE │ │ │ │ 7146: 003239d0 184 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_debug │ │ │ │ 7147: 005d6304 48 FUNC GLOBAL DEFAULT 12 booke206_tlb_to_page_size │ │ │ │ 7148: 006492a4 328 FUNC GLOBAL DEFAULT 12 helper_lmw │ │ │ │ - 7149: 007ac1ac 336 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ - 7150: 00708010 536 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ - 7151: 00740878 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ + 7149: 007ac17c 336 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ + 7150: 00707fe0 536 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ + 7151: 00740848 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ 7152: 00523734 200 FUNC GLOBAL DEFAULT 12 audio_get_default_audio_state │ │ │ │ - 7153: 0090ea58 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ + 7153: 0090ea28 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ 7154: 005c9d64 80 FUNC GLOBAL DEFAULT 12 replay_get_byte │ │ │ │ - 7155: 00989874 12 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ + 7155: 00989844 12 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ 7156: 0052bc54 104 FUNC GLOBAL DEFAULT 12 get_fsdev_fsentry │ │ │ │ 7157: 00db131c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_DSTATE │ │ │ │ 7158: 0036d070 1200 FUNC GLOBAL DEFAULT 12 vga_ioport_write │ │ │ │ - 7159: 00977a30 436 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ + 7159: 00977a00 436 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ 7160: 00db1a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_CONFIG_DSTATE │ │ │ │ 7161: 00d6b500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_EVENT │ │ │ │ 7162: 00d640a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_CLOSE_EVENT │ │ │ │ 7163: 003c945c 720 FUNC GLOBAL DEFAULT 12 net_tx_pkt_build_vheader │ │ │ │ 7164: 00db039c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_READ_DSTATE │ │ │ │ - 7165: 00939838 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ + 7165: 00939808 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ 7166: 0062f28c 352 FUNC GLOBAL DEFAULT 12 helper_XSMSUBQP │ │ │ │ - 7167: 007e7e54 436 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ + 7167: 007e7e24 436 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ 7168: 00db0e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_WRITE_DSTATE │ │ │ │ 7169: 005cad28 76 FUNC GLOBAL DEFAULT 12 replay_add_input_event │ │ │ │ 7170: 00db1010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_DSTATE │ │ │ │ 7171: 004fcb1c 232 FUNC GLOBAL DEFAULT 12 virtio_bus_ioeventfd_enabled │ │ │ │ 7172: 00d64150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_BUF_EVENT │ │ │ │ - 7173: 009656f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ - 7174: 006acf7c 212 FUNC GLOBAL DEFAULT 12 decNumberSetBCD │ │ │ │ - 7175: 00756394 364 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ + 7173: 009656c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ + 7174: 006acf4c 212 FUNC GLOBAL DEFAULT 12 decNumberSetBCD │ │ │ │ + 7175: 00756364 364 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ 7176: 00d6f584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_CQ_EVENT │ │ │ │ 7177: 00630830 316 FUNC GLOBAL DEFAULT 12 helper_XSMINDP │ │ │ │ 7178: 00db0160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_RETURN_DSTATE │ │ │ │ 7179: 00db0ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_WRITE_DSTATE │ │ │ │ 7180: 00d65bb0 32 OBJECT GLOBAL DEFAULT 24 ebpf_trace_events │ │ │ │ 7181: 004a3974 204 FUNC GLOBAL DEFAULT 12 sdbus_data_ready │ │ │ │ 7182: 0044dee8 204 FUNC GLOBAL DEFAULT 12 pcie_dev_ser_num_init │ │ │ │ 7183: 0028cf08 444 FUNC GLOBAL DEFAULT 12 float32_scalbn │ │ │ │ 7184: 00db1f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GRAB_DSTATE │ │ │ │ 7185: 00324604 16 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out │ │ │ │ - 7186: 00910624 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ + 7186: 009105f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ 7187: 00d7bbfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_RESET_EVENT │ │ │ │ 7188: 00db1dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_DSTATE │ │ │ │ - 7189: 008b73f8 60 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ - 7190: 007cea8c 260 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ - 7191: 0093c268 92 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ + 7189: 008b73c8 60 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ + 7190: 007cea5c 260 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ + 7191: 0093c238 92 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ 7192: 00d78a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEYMAP_WINDOWING_EVENT │ │ │ │ - 7193: 008bfadc 488 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ + 7193: 008bfaac 488 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ 7194: 00d7945c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ - 7195: 008def34 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ - 7196: 008a0f24 244 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ + 7195: 008def04 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ + 7196: 008a0ef4 244 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ 7197: 0053a610 132 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_index_valid │ │ │ │ 7198: 00cb0cf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu64 │ │ │ │ - 7199: 00813410 108 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ - 7200: 00947614 364 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ + 7199: 008133e0 108 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ + 7200: 009475e4 364 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ 7201: 00db020c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_READB_DSTATE │ │ │ │ - 7202: 0096f5c4 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ + 7202: 0096f594 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ 7203: 00d7466c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_PID_EVENT │ │ │ │ 7204: 00db0bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_RRA_REGS_DSTATE │ │ │ │ 7205: 00d6bf50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_EVENT │ │ │ │ 7206: 00db03a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_WRITE_DSTATE │ │ │ │ 7207: 00da7639 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_via_irqfd_allowed │ │ │ │ 7208: 00d6ce08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_EVENT │ │ │ │ 7209: 00545ffc 24 FUNC GLOBAL DEFAULT 12 qemu_register_powerdown_notifier │ │ │ │ 7210: 002d9034 200 FUNC GLOBAL DEFAULT 12 local_setxattr_nofollow │ │ │ │ - 7211: 00807d3c 20 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ - 7212: 009d4038 1104 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ + 7211: 00807d0c 20 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ + 7212: 009d4008 1104 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ 7213: 00db21a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BALLOON_DSTATE │ │ │ │ 7214: 00db0754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_ESCALATE_DSTATE │ │ │ │ 7215: 00cd04b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_efststeq │ │ │ │ 7216: 002a3290 252 FUNC GLOBAL DEFAULT 12 cursor_get_mono_mask │ │ │ │ - 7217: 0069ed34 216 FUNC GLOBAL DEFAULT 12 ppc_fixup_cpu │ │ │ │ + 7217: 0069ed00 216 FUNC GLOBAL DEFAULT 12 ppc_fixup_cpu │ │ │ │ 7218: 004502a8 72 FUNC GLOBAL DEFAULT 12 pcie_doe_get_obj_len │ │ │ │ 7219: 004621e0 20 FUNC GLOBAL DEFAULT 12 rtc_reset_reinjection │ │ │ │ 7220: 0025346c 696 FUNC GLOBAL DEFAULT 12 gdb_do_syscall │ │ │ │ 7221: 00d774cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_EVENT │ │ │ │ 7222: 0057cf48 36 FUNC GLOBAL DEFAULT 12 migrate_max_cpu_throttle │ │ │ │ 7223: 005a7024 96 FUNC GLOBAL DEFAULT 12 eth_fix_ip4_checksum │ │ │ │ 7224: 00323bd4 60 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_note │ │ │ │ @@ -7230,149 +7230,149 @@ │ │ │ │ 7226: 0061d5ec 448 FUNC GLOBAL DEFAULT 12 ppc_cpu_gdb_read_register │ │ │ │ 7227: 005d1138 180 FUNC GLOBAL DEFAULT 12 tcg_handle_interrupt │ │ │ │ 7228: 00641bb8 204 FUNC GLOBAL DEFAULT 12 helper_VPERMR │ │ │ │ 7229: 005383d8 60 FUNC GLOBAL DEFAULT 12 cpu_stop_current │ │ │ │ 7230: 00db0300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK1_FAILED_DSTATE │ │ │ │ 7231: 00d6dcd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_EVENT │ │ │ │ 7232: 00d75b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_POPPED_EVENT │ │ │ │ - 7233: 00918530 192 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ - 7234: 00820d9c 316 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ + 7233: 00918500 192 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ + 7234: 00820d6c 316 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ 7235: 00d6b3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_MEM_VALID_EVENT │ │ │ │ 7236: 002a8b90 172 FUNC GLOBAL DEFAULT 12 qemu_drm_format_to_pixman │ │ │ │ 7237: 00db1c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_POST_DSTATE │ │ │ │ 7238: 00db0daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_DSTATE │ │ │ │ 7239: 00db1c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_WRITE_DSTATE │ │ │ │ - 7240: 009048bc 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 7240: 0090488c 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ 7241: 00321f3c 160 FUNC GLOBAL DEFAULT 12 ptimer_set_period │ │ │ │ 7242: 002a3490 112 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_dup_fd │ │ │ │ - 7243: 00924cb4 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ - 7244: 009bcaa0 168 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ + 7243: 00924c84 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ + 7244: 009bca70 168 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ 7245: 00d7409c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_EVENT │ │ │ │ 7246: 00bc6284 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_macaddr │ │ │ │ 7247: 00db0f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_DSTATE │ │ │ │ 7248: 0029215c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sub16 │ │ │ │ - 7249: 008fae28 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ + 7249: 008fadf8 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ 7250: 00403864 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_size │ │ │ │ - 7251: 007ef968 792 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ + 7251: 007ef938 792 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ 7252: 00c78da8 16 OBJECT GLOBAL DEFAULT 21 qmp_schema_qlit │ │ │ │ 7253: 00db235c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 7254: 0074ddf4 192 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ + 7254: 0074ddc4 192 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ 7255: 00533ffc 248 FUNC GLOBAL DEFAULT 12 hmp_snapshot_delete_blkdev_internal │ │ │ │ - 7256: 00812638 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ + 7256: 00812608 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ 7257: 00d6b570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_EVENT │ │ │ │ 7258: 00d6b8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_EVENT │ │ │ │ 7259: 00d643f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PROCESS_COMPLETION_EVENT │ │ │ │ 7260: 0062e190 320 FUNC GLOBAL DEFAULT 12 helper_XSMSUBSP │ │ │ │ 7261: 00db1108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSAPIC_REG_WRITE_DSTATE │ │ │ │ 7262: 00d7349c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_EVENT │ │ │ │ - 7263: 0094cf74 152 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ + 7263: 0094cf44 152 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ 7264: 002f55c8 3332 FUNC GLOBAL DEFAULT 12 tpm_build_ppi_acpi │ │ │ │ - 7265: 00901d7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ - 7266: 006ae62c 400 FUNC GLOBAL DEFAULT 12 decimal32ToNumber │ │ │ │ + 7265: 00901d4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ + 7266: 006ae5fc 400 FUNC GLOBAL DEFAULT 12 decimal32ToNumber │ │ │ │ 7267: 004f0170 356 FUNC GLOBAL DEFAULT 12 ccid_card_send_apdu_to_guest │ │ │ │ 7268: 004b7350 268 FUNC GLOBAL DEFAULT 12 usb_ep_get_type │ │ │ │ 7269: 00db1a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_DSTATE │ │ │ │ 7270: 00d6bd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_READ_EVENT │ │ │ │ - 7271: 007561c8 76 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ + 7271: 00756198 76 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ 7272: 00db285a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ANY_DSTATE │ │ │ │ - 7273: 0093c548 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ + 7273: 0093c518 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ 7274: 00d75dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_EVENT │ │ │ │ 7275: 00db0880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_WRITE_DSTATE │ │ │ │ 7276: 0045cd80 168 FUNC GLOBAL DEFAULT 12 mv64361_get_pci_bus │ │ │ │ 7277: 00d695fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_DATA_EVENT │ │ │ │ - 7278: 00732488 28 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ - 7279: 008a7228 536 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ + 7278: 00732458 28 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ + 7279: 008a71f8 536 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ 7280: 0032ca9c 548 FUNC GLOBAL DEFAULT 12 qmp_query_machines │ │ │ │ - 7281: 0070e7b4 192 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ + 7281: 0070e784 192 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ 7282: 00d6d358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_NORXD_EVENT │ │ │ │ 7283: 00db033e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_DSTATE │ │ │ │ 7284: 00523dec 352 FUNC GLOBAL DEFAULT 12 AUD_set_volume_out │ │ │ │ - 7285: 0099c294 8 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ + 7285: 0099c264 8 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ 7286: 00d6a114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VSYNC_EVENT │ │ │ │ 7287: 00d6f304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_SET_EVENT │ │ │ │ 7288: 00db030a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_UNKNOWN_STATE_DSTATE │ │ │ │ 7289: 00d6b330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_WRITE_EVENT │ │ │ │ 7290: 00d6b720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_EVENT │ │ │ │ 7291: 00cc11d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXINSERTW │ │ │ │ 7292: 002560ec 364 FUNC GLOBAL DEFAULT 12 process_queued_cpu_work │ │ │ │ 7293: 00cc2b9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVDM_be_exp │ │ │ │ - 7294: 00759990 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ - 7295: 0073d78c 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data │ │ │ │ + 7294: 00759960 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ + 7295: 0073d75c 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data │ │ │ │ 7296: 00d73adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_READ_EVENT │ │ │ │ - 7297: 00788484 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ - 7298: 007430a4 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ - 7299: 008b8418 176 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ - 7300: 009887bc 296 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ + 7297: 00788454 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ + 7298: 00743074 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ + 7299: 008b83e8 176 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ + 7300: 0098878c 296 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ 7301: 003e8ae0 376 FUNC GLOBAL DEFAULT 12 igb_start_recv │ │ │ │ - 7302: 00950800 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ - 7303: 008f78bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ + 7302: 009507d0 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ + 7303: 008f788c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ 7304: 00db0bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_DSTATE │ │ │ │ 7305: 005695c0 28 FUNC GLOBAL DEFAULT 12 global_state_store │ │ │ │ 7306: 00cc190c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efststgt │ │ │ │ - 7307: 007e3e4c 292 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ - 7308: 008f2e88 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ - 7309: 006e782c 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ + 7307: 007e3e1c 292 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ + 7308: 008f2e58 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ + 7309: 006e77fc 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ 7310: 0052ac34 60 FUNC GLOBAL DEFAULT 12 fsdev_throttle_cleanup │ │ │ │ 7311: 00d6634c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_READ_EVENT │ │ │ │ 7312: 00d705fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_OVEC_POPULATE_DT_EVENT │ │ │ │ 7313: 00441810 100 FUNC GLOBAL DEFAULT 12 pci_find_capability │ │ │ │ 7314: 00db18c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_DSTATE │ │ │ │ 7315: 00d78c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_EVENT │ │ │ │ 7316: 00db172c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_DSTATE │ │ │ │ 7317: 00db15c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_DSTATE │ │ │ │ 7318: 00d67cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_WRITE_EVENT │ │ │ │ 7319: 00db1b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_EXPIRED_DSTATE │ │ │ │ 7320: 00539d78 104 FUNC GLOBAL DEFAULT 12 qemu_list_data_dirs │ │ │ │ - 7321: 0081e3b0 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ - 7322: 0098fb24 420 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ - 7323: 008c7a44 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ + 7321: 0081e380 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ + 7322: 0098faf4 420 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ + 7323: 008c7a14 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ 7324: 00537750 136 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick_self │ │ │ │ 7325: 00d66d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_EVENT │ │ │ │ 7326: 005e0a58 472 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_tbu40 │ │ │ │ 7327: 00d6e008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_LEN_EVENT │ │ │ │ 7328: 00d6d8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_EVENT │ │ │ │ 7329: 00db038c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_WRITE_DSTATE │ │ │ │ 7330: 00db1866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_DSTATE │ │ │ │ 7331: 00d737fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SENSE_EVENT │ │ │ │ 7332: 00d7a6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 7333: 00d71910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_READ_EVENT │ │ │ │ - 7334: 008d8828 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ + 7334: 008d87f8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ 7335: 00319a24 328 FUNC GLOBAL DEFAULT 12 parallel_hds_isa_init │ │ │ │ - 7336: 0075958c 164 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ + 7336: 0075955c 164 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ 7337: 00db2324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_DEL_DSTATE │ │ │ │ 7338: 00292204 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sub32 │ │ │ │ 7339: 005adf6c 120 FUNC GLOBAL DEFAULT 12 qemu_flush_queued_packets │ │ │ │ - 7340: 0077bf90 556 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ + 7340: 0077bf60 556 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ 7341: 00502c38 780 FUNC GLOBAL DEFAULT 12 virtio_pci_types_register │ │ │ │ 7342: 00d75224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_EVENT │ │ │ │ - 7343: 008c90e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ + 7343: 008c90b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ 7344: 00d71270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_INVALID_EVENT │ │ │ │ - 7345: 006e56ac 8 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ + 7345: 006e567c 8 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ 7346: 005ca508 556 FUNC GLOBAL DEFAULT 12 replay_advance_current_icount │ │ │ │ 7347: 00db05d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_READ_DSTATE │ │ │ │ 7348: 004646bc 12 FUNC GLOBAL DEFAULT 12 scsi_req_get_buf │ │ │ │ 7349: 0033210c 260 FUNC GLOBAL DEFAULT 12 nmi_monitor_handle │ │ │ │ 7350: 00cc64d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSADDSP │ │ │ │ - 7351: 00850054 2776 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ + 7351: 00850024 2776 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ 7352: 00db1352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_ERROR_DSTATE │ │ │ │ 7353: 00db0e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_OVERSIZED_DSTATE │ │ │ │ 7354: 00db0576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_DSTATE │ │ │ │ 7355: 00324098 296 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in_named_with_opaque │ │ │ │ - 7356: 00794d80 112 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ - 7357: 00722cc8 52 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ + 7356: 00794d50 112 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ + 7357: 00722c98 52 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ 7358: 00d6b350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLI_WRITE_EVENT │ │ │ │ 7359: 0044b758 308 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_init │ │ │ │ 7360: 00cce2a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscfsf │ │ │ │ 7361: 0053fba8 120 FUNC GLOBAL DEFAULT 12 hmp_info_qtree │ │ │ │ 7362: 0052b754 68 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsString │ │ │ │ 7363: 005c69d0 108 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_vhost_net │ │ │ │ 7364: 00520e28 48 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_out │ │ │ │ 7365: 00d7a428 236 OBJECT GLOBAL DEFAULT 24 qapi_commands_migration_trace_events_trace_events │ │ │ │ 7366: 00db158c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_END_TRANSFER_DSTATE │ │ │ │ - 7367: 00980b14 136 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ + 7367: 00980ae4 136 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ 7368: 0053994c 780 FUNC GLOBAL DEFAULT 12 qemu_find_file │ │ │ │ 7369: 00cce3b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscfsi │ │ │ │ 7370: 00d74b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_EVENT │ │ │ │ 7371: 00db0724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_LOW_WRITEW_DSTATE │ │ │ │ 7372: 00d734dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_STOP_EVENT │ │ │ │ 7373: 00d6d468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_WRITE_EVENT │ │ │ │ 7374: 00545af8 24 FUNC GLOBAL DEFAULT 12 qemu_wakeup_suspend_enabled │ │ │ │ @@ -7389,15 +7389,15 @@ │ │ │ │ 7385: 00db1954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_DSTATE │ │ │ │ 7386: 00db14b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_READ_START_DSTATE │ │ │ │ 7387: 0032d4a8 116 FUNC GLOBAL DEFAULT 12 qmp_x_query_irq │ │ │ │ 7388: 00256448 396 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_by_ref │ │ │ │ 7389: 00d6c260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_READ_EVENT │ │ │ │ 7390: 00d7442c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_WRITE_EVENT │ │ │ │ 7391: 0028b730 8 FUNC GLOBAL DEFAULT 12 bfloat16_maxnum │ │ │ │ - 7392: 0091327c 396 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ + 7392: 0091324c 396 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ 7393: 00d65938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_LOADING_EVENT │ │ │ │ 7394: 005da1d8 8 FUNC GLOBAL DEFAULT 12 helper_6xx_tlbd │ │ │ │ 7395: 00d75c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_VQ_GET_ADDR_EVENT │ │ │ │ 7396: 005c30ec 140 FUNC GLOBAL DEFAULT 12 tap_disable │ │ │ │ 7397: 0063dc90 168 FUNC GLOBAL DEFAULT 12 helper_DIVWEU │ │ │ │ 7398: 00db1126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_REG_READ_DSTATE │ │ │ │ 7399: 00dafd30 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_common_c │ │ │ │ @@ -7410,518 +7410,518 @@ │ │ │ │ 7406: 00d78e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_EVENT │ │ │ │ 7407: 00d68fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_EVENT │ │ │ │ 7408: 00d72200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_EVENT │ │ │ │ 7409: 00d69bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_HIGH_WRITEW_EVENT │ │ │ │ 7410: 0056294c 124 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_init │ │ │ │ 7411: 00d6f804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FORMAT_SET_EVENT │ │ │ │ 7412: 002d8bc8 576 FUNC GLOBAL DEFAULT 12 v9fs_list_xattr │ │ │ │ - 7413: 00720830 8 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ - 7414: 0094ebe8 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ + 7413: 00720800 8 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ + 7414: 0094ebb8 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ 7415: 00d759cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SET_CONFIG_EVENT │ │ │ │ - 7416: 0094bffc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ - 7417: 009167f0 404 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ + 7416: 0094bfcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ + 7417: 009167c0 404 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ 7418: 00db01a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_LABEL_DSTATE │ │ │ │ 7419: 00325c64 392 FUNC GLOBAL DEFAULT 12 load_image_gzipped_buffer │ │ │ │ 7420: 00db06c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_INTR_DSTATE │ │ │ │ 7421: 00db2216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_DSTATE │ │ │ │ 7422: 00db042a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_DSTATE │ │ │ │ - 7423: 00857058 484 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ + 7423: 00857028 484 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ 7424: 005e20cc 468 FUNC GLOBAL DEFAULT 12 ppc_dcr_read │ │ │ │ 7425: 00d71840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_EVENT │ │ │ │ 7426: 00550b48 92 FUNC GLOBAL DEFAULT 12 tpm_init │ │ │ │ - 7427: 008db920 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ - 7428: 0074d2fc 124 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ + 7427: 008db8f0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ + 7428: 0074d2cc 124 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ 7429: 002f264c 160 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_calc_overflow_time │ │ │ │ 7430: 0063561c 356 FUNC GLOBAL DEFAULT 12 helper_xsrdpi │ │ │ │ 7431: 00cb05bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les16 │ │ │ │ - 7432: 008da108 396 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ - 7433: 009c9148 292 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ - 7434: 00953180 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ + 7432: 008da0d8 396 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ + 7433: 009c9118 292 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ + 7434: 00953150 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ 7435: 00649534 60 FUNC GLOBAL DEFAULT 12 helper_lsw │ │ │ │ 7436: 00d68c94 396 OBJECT GLOBAL DEFAULT 24 hw_ide_trace_events │ │ │ │ 7437: 005cc5d8 52 FUNC GLOBAL DEFAULT 12 replay_event_net_save │ │ │ │ 7438: 00d6dc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_EVENT │ │ │ │ 7439: 005283e0 96 FUNC GLOBAL DEFAULT 12 hmp_info_chardev │ │ │ │ 7440: 00db0958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_WRITE_MMR_DSTATE │ │ │ │ 7441: 00db0d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMS_DSTATE │ │ │ │ 7442: 00db0936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_IO_WRITE_DSTATE │ │ │ │ 7443: 002e9ee0 272 FUNC GLOBAL DEFAULT 12 aml_to_decimalstring │ │ │ │ 7444: 002a6b74 64 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync │ │ │ │ - 7445: 0094fd3c 8 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ + 7445: 0094fd0c 8 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ 7446: 00db0398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RESET_DSTATE │ │ │ │ - 7447: 00902114 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ + 7447: 009020e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ 7448: 00cce32c 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscfuf │ │ │ │ 7449: 00daffbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_DSTATE │ │ │ │ - 7450: 0081a3c0 604 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ + 7450: 0081a390 604 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ 7451: 00db1b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_DSTATE │ │ │ │ 7452: 005a4dd0 376 FUNC GLOBAL DEFAULT 12 qmp_add_client │ │ │ │ 7453: 00cce434 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscfui │ │ │ │ 7454: 00d71470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_EVENT │ │ │ │ - 7455: 0096b0b8 28 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ + 7455: 0096b088 28 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ 7456: 00dafd42 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_introspect_c │ │ │ │ 7457: 0052cbc8 104 FUNC GLOBAL DEFAULT 12 qmp_query_dump │ │ │ │ 7458: 00db1616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_REALIZE_DSTATE │ │ │ │ 7459: 00d6ee44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_EVENT │ │ │ │ - 7460: 00759bb0 116 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ + 7460: 00759b80 116 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ 7461: 003a5370 4 FUNC GLOBAL DEFAULT 12 isa_realize_and_unref │ │ │ │ 7462: 00589934 1600 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_iterable │ │ │ │ - 7463: 009b07cc 100 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ + 7463: 009b079c 100 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ 7464: 00d75274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_EVENT │ │ │ │ 7465: 00cb6418 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_le │ │ │ │ 7466: 0053d0f0 16 FUNC GLOBAL DEFAULT 12 is_mlock_on_fault │ │ │ │ 7467: 00d71160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_EVENT │ │ │ │ 7468: 0028b8e8 64 FUNC GLOBAL DEFAULT 12 float64_minnum │ │ │ │ 7469: 00d67734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_EVENT │ │ │ │ - 7470: 0070eb68 208 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ - 7471: 007459b4 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ - 7472: 00749bac 56 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ + 7470: 0070eb38 208 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ + 7471: 00745984 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ + 7472: 00749b7c 56 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ 7473: 004b305c 144 FUNC GLOBAL DEFAULT 12 usb_device_handle_attach │ │ │ │ 7474: 00d66718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CODE_EVENT │ │ │ │ 7475: 00db08ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_CHECK_IRQS_DSTATE │ │ │ │ 7476: 00db0e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_DISABLED_DSTATE │ │ │ │ 7477: 00db1d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_GET_FD_DSTATE │ │ │ │ - 7478: 009127ac 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ + 7478: 0091277c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ 7479: 00d65768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_STATE_CHANGED_EVENT │ │ │ │ - 7480: 007e9b1c 348 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ - 7481: 008c2464 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ + 7480: 007e9aec 348 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ + 7481: 008c2434 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ 7482: 005272c4 4 FUNC GLOBAL DEFAULT 12 st_rate_stop │ │ │ │ 7483: 00db032e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_WRITE_DSTATE │ │ │ │ 7484: 00d66818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_FIFO_GET_EVENT │ │ │ │ 7485: 00cd3210 132 OBJECT GLOBAL DEFAULT 24 helper_info_CBCDTD │ │ │ │ 7486: 00d76e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_FLUSH_EVENT │ │ │ │ 7487: 00ccc124 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpgefp_dot │ │ │ │ - 7488: 00983b4c 76 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ + 7488: 00983b1c 76 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ 7489: 00d71100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_EVENT │ │ │ │ 7490: 00d66938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_RD_EVENT │ │ │ │ 7491: 00d6b2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_EVENT │ │ │ │ - 7492: 00787a88 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ + 7492: 00787a58 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ 7493: 0028c048 424 FUNC GLOBAL DEFAULT 12 float128_min │ │ │ │ 7494: 00db2302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 7495: 00db1b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_DSTATE │ │ │ │ 7496: 0043d7ec 244 FUNC GLOBAL DEFAULT 12 pci_root_bus_init │ │ │ │ 7497: 00db1104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_BAD_TRANSITION_DSTATE │ │ │ │ 7498: 00db22cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 7499: 002922b0 188 FUNC GLOBAL DEFAULT 12 helper_gvec_sub64 │ │ │ │ 7500: 0050f300 96 FUNC GLOBAL DEFAULT 12 vhost_get_max_memslots │ │ │ │ - 7501: 007811a8 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ + 7501: 00781178 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ 7502: 00324820 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_plug │ │ │ │ - 7503: 0095b9cc 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ + 7503: 0095b99c 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ 7504: 00cc9550 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvspuxds │ │ │ │ 7505: 00d6f734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_EVENT │ │ │ │ 7506: 0064ac50 16 FUNC GLOBAL DEFAULT 12 helper_40x_rfci │ │ │ │ - 7507: 0095e214 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ + 7507: 0095e1e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ 7508: 00d7a078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ 7509: 00d649f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_DETACH_EVENT │ │ │ │ 7510: 00d64690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 7511: 00db0c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RECEIVE_DSTATE │ │ │ │ 7512: 00db1cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_DSTATE │ │ │ │ - 7513: 009ab9e4 84 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ + 7513: 009ab9b4 84 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ 7514: 00db09de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_READ_DSTATE │ │ │ │ 7515: 00db1852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_DSTATE │ │ │ │ 7516: 00db152c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_CANCELED_DSTATE │ │ │ │ 7517: 00db1960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_DSTATE │ │ │ │ 7518: 0053664c 168 FUNC GLOBAL DEFAULT 12 device_add_bootindex_property │ │ │ │ - 7519: 0072c8d0 244 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ - 7520: 009893a8 84 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ - 7521: 0098c37c 388 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ + 7519: 0072c8a0 244 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ + 7520: 00989378 84 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ + 7521: 0098c34c 388 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ 7522: 00d75b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_EVENT │ │ │ │ 7523: 002a3500 140 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_close │ │ │ │ - 7524: 00753e74 120 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ + 7524: 00753e44 120 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ 7525: 00db0a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_RESET_DSTATE │ │ │ │ 7526: 00440b78 132 FUNC GLOBAL DEFAULT 12 pci_for_each_device │ │ │ │ 7527: 00d75404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_SIZE_ROM_EVENT │ │ │ │ - 7528: 007450e0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ + 7528: 007450b0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ 7529: 00d73afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_READ_EVENT │ │ │ │ 7530: 00d72964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_READ_EVENT │ │ │ │ 7531: 0028b710 8 FUNC GLOBAL DEFAULT 12 float16_minnum │ │ │ │ 7532: 00527060 612 FUNC GLOBAL DEFAULT 12 st_rate_flow │ │ │ │ 7533: 00d6c050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EMPTY_SLOT_WRITE_EVENT │ │ │ │ - 7534: 0079fa6c 536 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ + 7534: 0079fa3c 536 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ 7535: 00cb0538 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les32 │ │ │ │ - 7536: 006b3550 508 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ + 7536: 006b3520 508 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ 7537: 00c78f28 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_link │ │ │ │ - 7538: 007ad760 132 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ - 7539: 0070d558 112 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ + 7538: 007ad730 132 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ + 7539: 0070d528 112 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ 7540: 00db095e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_DSTATE │ │ │ │ 7541: 00cd2c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMHRADDSHS │ │ │ │ 7542: 00334b48 204 FUNC GLOBAL DEFAULT 12 qdev_get_machine_hotplug_handler │ │ │ │ - 7543: 007f4f48 272 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ + 7543: 007f4f18 272 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ 7544: 00cc6c10 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMULDP │ │ │ │ 7545: 0056d6f0 52 FUNC GLOBAL DEFAULT 12 migration_incoming_get_current │ │ │ │ 7546: 00cc7138 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMAXDP │ │ │ │ 7547: 00db121a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_REALIZE_DSTATE │ │ │ │ 7548: 00d69360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_RESET_EVENT │ │ │ │ - 7549: 00762804 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ + 7549: 007627d4 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ 7550: 00d7bbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_EVENT │ │ │ │ 7551: 00db292a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_BEGIN_DSTATE │ │ │ │ - 7552: 007db23c 28 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ + 7552: 007db20c 28 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ 7553: 00db292f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_vfio_c │ │ │ │ - 7554: 00813098 68 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ + 7554: 00813068 68 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ 7555: 00d74c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_STATE_EVENT │ │ │ │ 7556: 00db1eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_DSTATE │ │ │ │ 7557: 00cc1888 132 OBJECT GLOBAL DEFAULT 24 helper_info_efststlt │ │ │ │ - 7558: 00823f8c 180 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ - 7559: 00998390 16 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ + 7558: 00823f5c 180 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ + 7559: 00998360 16 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ 7560: 00d7981c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_BACKUP_EVENT │ │ │ │ - 7561: 008facc0 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ - 7562: 009c972c 372 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ + 7561: 008fac90 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ + 7562: 009c96fc 372 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ 7563: 002e85fc 84 FUNC GLOBAL DEFAULT 12 crs_range_set_init │ │ │ │ - 7564: 009766fc 336 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ + 7564: 009766cc 336 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ 7565: 00db00c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_READ_ZERO_DSTATE │ │ │ │ - 7566: 00750e20 56 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ - 7567: 00828678 404 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ - 7568: 006acc28 188 FUNC GLOBAL DEFAULT 12 decNumberCopyAbs │ │ │ │ + 7566: 00750df0 56 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ + 7567: 00828648 404 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ + 7568: 006acbf8 188 FUNC GLOBAL DEFAULT 12 decNumberCopyAbs │ │ │ │ 7569: 0059eeb0 308 FUNC GLOBAL DEFAULT 12 monitor_get_fd │ │ │ │ 7570: 00db1e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_FILTER_DSTATE │ │ │ │ 7571: 00d6fbf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_WRITE_EVENT │ │ │ │ 7572: 00db11da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_CLAIMED_DSTATE │ │ │ │ 7573: 00d657e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_READ_ZERO_EVENT │ │ │ │ 7574: 00db2892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_FREE_DSTATE │ │ │ │ 7575: 00d6d6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PACKET_EVENT │ │ │ │ 7576: 00286384 192 FUNC GLOBAL DEFAULT 12 float128_to_uint128 │ │ │ │ 7577: 00502f44 76 FUNC GLOBAL DEFAULT 12 virtio_pci_optimal_num_queues │ │ │ │ 7578: 00d76e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_EVENT │ │ │ │ - 7579: 009578dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ - 7580: 00935448 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ + 7579: 009578ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ + 7580: 00935418 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ 7581: 0029edd8 116 FUNC GLOBAL DEFAULT 12 graphic_hw_update │ │ │ │ - 7582: 0077cff0 120 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ + 7582: 0077cfc0 120 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ 7583: 00dafdea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GARBAGE_DSTATE │ │ │ │ 7584: 00dafd85 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ui_c │ │ │ │ 7585: 00db120a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_RTAS_IBM_CONFIGURE_CONNECTOR_INVALID_DSTATE │ │ │ │ 7586: 00d63a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_EVENT │ │ │ │ 7587: 00c7e538 12 OBJECT GLOBAL DEFAULT 21 RockerPortAutoneg_lookup │ │ │ │ - 7588: 0081d7fc 44 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ + 7588: 0081d7cc 44 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ 7589: 00293640 196 FUNC GLOBAL DEFAULT 12 helper_gvec_orc │ │ │ │ 7590: 00d7bb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCK_EVENT │ │ │ │ 7591: 00646d50 220 FUNC GLOBAL DEFAULT 12 helper_VSUBECUQ │ │ │ │ 7592: 00db1b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_STATE_PENDING_DSTATE │ │ │ │ 7593: 00d666f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_EVENT_EVENT │ │ │ │ - 7594: 007acdbc 164 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ + 7594: 007acd8c 164 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ 7595: 00d68960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_WRITE_EVENT │ │ │ │ - 7596: 009c0c9c 392 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ + 7596: 009c0c6c 392 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ 7597: 004aa4c4 160 FUNC GLOBAL DEFAULT 12 pit_set_gate │ │ │ │ - 7598: 008b722c 408 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ + 7598: 008b71fc 408 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ 7599: 00286444 252 FUNC GLOBAL DEFAULT 12 float16_to_uint16_round_to_zero │ │ │ │ 7600: 00d637a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_DISMISS_EVENT │ │ │ │ 7601: 00d79b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_READ_EVENT │ │ │ │ 7602: 00db04d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_MODE_DSTATE │ │ │ │ 7603: 00d782e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CAN_SHARE_MAP_EVENT │ │ │ │ 7604: 00d7a754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_INCOMING_EVENT │ │ │ │ 7605: 00db17dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_ADD_DSTATE │ │ │ │ 7606: 0063e24c 96 FUNC GLOBAL DEFAULT 12 helper_vsubfp │ │ │ │ 7607: 00399938 2196 FUNC GLOBAL DEFAULT 12 ps2_write_keyboard │ │ │ │ 7608: 00290308 96 FUNC GLOBAL DEFAULT 12 bfloat16_silence_nan │ │ │ │ 7609: 00db17ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_DSTATE │ │ │ │ - 7610: 0084fd2c 808 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ + 7610: 0084fcfc 808 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ 7611: 00d67614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNMOUSE_EVENT_EVENT │ │ │ │ 7612: 00db0aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_WRITE_DSTATE │ │ │ │ 7613: 00555980 88 FUNC GLOBAL DEFAULT 12 cryptodev_backend_new_client │ │ │ │ - 7614: 00716278 492 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ + 7614: 00716248 492 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ 7615: 00293b74 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ors │ │ │ │ 7616: 005116f0 136 FUNC GLOBAL DEFAULT 12 vhost_get_features │ │ │ │ 7617: 005d649c 2904 FUNC GLOBAL DEFAULT 12 ppc_booke_xlate │ │ │ │ 7618: 00d74e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_EVENT │ │ │ │ 7619: 00db150a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_DSTATE │ │ │ │ 7620: 00524e14 68 FUNC GLOBAL DEFAULT 12 audio_rate_start │ │ │ │ 7621: 00d65878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_EVENT │ │ │ │ - 7622: 0098711c 68 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ + 7622: 009870ec 68 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ 7623: 00d71950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_EVENT │ │ │ │ - 7624: 0086d2a0 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ + 7624: 0086d270 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ 7625: 00640ea0 76 FUNC GLOBAL DEFAULT 12 helper_VMULOSB │ │ │ │ 7626: 002edeb8 216 FUNC GLOBAL DEFAULT 12 acpi_table_end │ │ │ │ - 7627: 009d2fd8 468 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ + 7627: 009d2fa8 468 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ 7628: 00d63808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_COMPLETED_EVENT │ │ │ │ 7629: 00db0900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_DSTATE │ │ │ │ 7630: 0062e550 360 FUNC GLOBAL DEFAULT 12 helper_xvmadddp │ │ │ │ 7631: 00d65d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_FREE_EVENT │ │ │ │ 7632: 00d6e1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_WRITE_EVENT │ │ │ │ 7633: 00d71de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_CMP_EVENT │ │ │ │ 7634: 00c7bc64 24 OBJECT GLOBAL DEFAULT 21 blk_exp_fuse │ │ │ │ 7635: 00640f38 76 FUNC GLOBAL DEFAULT 12 helper_VMULOSH │ │ │ │ - 7636: 009870c8 72 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ + 7636: 00987098 72 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ 7637: 005cb300 244 FUNC GLOBAL DEFAULT 12 replay_save_clock │ │ │ │ 7638: 00db1292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_DSTATE │ │ │ │ - 7639: 008f71e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ + 7639: 008f71b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ 7640: 00d72320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SCSI_OVERFLOW_EVENT │ │ │ │ 7641: 00d6a6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_WRITE_EVENT │ │ │ │ - 7642: 008e6568 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ + 7642: 008e6538 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ 7643: 0056457c 568 FUNC GLOBAL DEFAULT 12 cpr_transfer_output │ │ │ │ 7644: 004aba10 268 FUNC GLOBAL DEFAULT 12 hardware_info_register │ │ │ │ 7645: 00db1100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_UPDATE_MAPPINGS_DEL_DSTATE │ │ │ │ 7646: 00db1d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_DSTATE │ │ │ │ - 7647: 0094fd44 276 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ - 7648: 00941be8 324 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ + 7647: 0094fd14 276 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ + 7648: 00941bb8 324 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ 7649: 00db0ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_RESET_DSTATE │ │ │ │ - 7650: 008bbf60 564 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ + 7650: 008bbf30 564 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ 7651: 00db1e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_PRESS_DSTATE │ │ │ │ 7652: 00db2018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ - 7653: 007b00dc 96 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ + 7653: 007b00ac 96 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ 7654: 00db1d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESTORED_DSTATE │ │ │ │ 7655: 00640fc8 68 FUNC GLOBAL DEFAULT 12 helper_VMULOSW │ │ │ │ 7656: 00db21e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 7657: 006c8520 120 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ + 7657: 006c84f0 120 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ 7658: 00db158e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE16_DSTATE │ │ │ │ 7659: 00db14ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MISMATCH_DSTATE │ │ │ │ 7660: 00d67754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_REALIZE_EVENT │ │ │ │ - 7661: 008dc3cc 292 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ + 7661: 008dc39c 292 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ 7662: 0029d0d4 180 FUNC GLOBAL DEFAULT 12 object_add_completion │ │ │ │ - 7663: 00910738 92 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ + 7663: 00910708 92 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ 7664: 005aa838 432 FUNC GLOBAL DEFAULT 12 qemu_netfilter_pass_to_next │ │ │ │ 7665: 0028d0c4 448 FUNC GLOBAL DEFAULT 12 float64_scalbn │ │ │ │ 7666: 00cb04b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les64 │ │ │ │ 7667: 00d7709c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_EVENT │ │ │ │ 7668: 00db062a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_DSTATE │ │ │ │ 7669: 00d78660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DEL_MEMSLOT_EVENT │ │ │ │ 7670: 004493bc 616 FUNC GLOBAL DEFAULT 12 shpc_reset │ │ │ │ 7671: 00db1874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_STOP_DSTATE │ │ │ │ 7672: 00db13b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_READ_DSTATE │ │ │ │ - 7673: 008ffc80 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ + 7673: 008ffc50 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ 7674: 005e0800 136 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_vtb │ │ │ │ - 7675: 008cbda4 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ - 7676: 007f4e48 256 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ + 7675: 008cbd74 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ + 7676: 007f4e18 256 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ 7677: 00cb2c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nor │ │ │ │ 7678: 00dafd6d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_virtio_c │ │ │ │ 7679: 00dafd45 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_job_c │ │ │ │ 7680: 004b36e4 108 FUNC GLOBAL DEFAULT 12 usb_legacy_register │ │ │ │ - 7681: 00969550 192 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ + 7681: 00969520 192 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ 7682: 00cb3004 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_not │ │ │ │ - 7683: 00890d28 2624 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ + 7683: 00890cf8 2624 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ 7684: 00d69d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_ESCALATE_EVENT │ │ │ │ 7685: 00d6963c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_DATA_EVENT │ │ │ │ - 7686: 00987d4c 220 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ - 7687: 00982668 200 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ + 7686: 00987d1c 220 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ + 7687: 00982638 200 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ 7688: 0059f520 756 FUNC GLOBAL DEFAULT 12 monitor_fdset_add_fd │ │ │ │ 7689: 00db22ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 7690: 00d6e648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_REJECT_EVENT │ │ │ │ 7691: 00db1bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_DSTATE │ │ │ │ 7692: 00db022a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_DSTATE │ │ │ │ 7693: 00db1844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_DSTATE │ │ │ │ 7694: 00d6f3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_EVENT │ │ │ │ - 7695: 009007bc 424 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ - 7696: 007d9d90 704 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ + 7695: 0090078c 424 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ + 7696: 007d9d60 704 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ 7697: 00d752f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DETACH_DEVICE_EVENT │ │ │ │ 7698: 00d72080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_OVERFLOW_EVENT │ │ │ │ - 7699: 00907dc4 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ + 7699: 00907d94 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ 7700: 00db0716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_READW_DSTATE │ │ │ │ - 7701: 006ad050 104 FUNC GLOBAL DEFAULT 12 decNumberIsNormal │ │ │ │ + 7701: 006ad020 104 FUNC GLOBAL DEFAULT 12 decNumberIsNormal │ │ │ │ 7702: 0058dba4 796 FUNC GLOBAL DEFAULT 12 load_snapshot │ │ │ │ - 7703: 0095411c 228 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ + 7703: 009540ec 228 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ 7704: 0026cdd8 172 FUNC GLOBAL DEFAULT 12 float64_is_signaling_nan │ │ │ │ 7705: 00d7b4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_EVENT │ │ │ │ - 7706: 0071690c 268 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_get_dirty │ │ │ │ - 7707: 007c2e78 260 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ + 7706: 007168dc 268 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_get_dirty │ │ │ │ + 7707: 007c2e48 260 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ 7708: 00641058 76 FUNC GLOBAL DEFAULT 12 helper_VMULOUB │ │ │ │ 7709: 00db07b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_WRITE_DSTATE │ │ │ │ - 7710: 00983ba0 116 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ + 7710: 00983b70 116 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ 7711: 00d7698c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_VM_STATE_CHANGE_EVENT │ │ │ │ 7712: 00d639a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ 7713: 00ccf2a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupkhpx │ │ │ │ 7714: 00d72c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_EVENT │ │ │ │ 7715: 00c7d5e4 12 OBJECT GLOBAL DEFAULT 21 BlockdevAioOptions_lookup │ │ │ │ 7716: 006410f0 76 FUNC GLOBAL DEFAULT 12 helper_VMULOUH │ │ │ │ - 7717: 007b9e38 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ - 7718: 00999ce0 48 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ + 7717: 007b9e08 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ + 7718: 00999cb0 48 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ 7719: 0028affc 16 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16_scalbn │ │ │ │ - 7720: 0077fbc8 188 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ + 7720: 0077fb98 188 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ 7721: 00d6f0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CFS_EVENT │ │ │ │ 7722: 0028cd50 440 FUNC GLOBAL DEFAULT 12 float16_scalbn │ │ │ │ - 7723: 008d14c8 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ + 7723: 008d1498 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ 7724: 004646c8 224 FUNC GLOBAL DEFAULT 12 scsi_req_get_sense │ │ │ │ 7725: 00d7588c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_EVENT │ │ │ │ 7726: 00db1212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_OVEC_PARSE_VECTOR_DSTATE │ │ │ │ 7727: 00d792d0 332 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_core_trace_events_trace_events │ │ │ │ - 7728: 0074d79c 44 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ + 7728: 0074d76c 44 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ 7729: 0044fad4 236 FUNC GLOBAL DEFAULT 12 pcie_aer_root_init │ │ │ │ 7730: 00db0380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_LOWERED_DSTATE │ │ │ │ 7731: 00db0444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_RST_B_DSTATE │ │ │ │ 7732: 00ccb2b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvqpudz │ │ │ │ - 7733: 00b86868 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ + 7733: 00b86838 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ 7734: 00db122e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_ISOLATION_STATE_DSTATE │ │ │ │ 7735: 002803b4 344 FUNC GLOBAL DEFAULT 12 float32_to_floatx80 │ │ │ │ - 7736: 0093d6d4 268 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ - 7737: 0097faf4 460 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ - 7738: 009c9498 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ + 7736: 0093d6a4 268 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ + 7737: 0097fac4 460 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ + 7738: 009c9468 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ 7739: 00db1978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_HANDLER_DSTATE │ │ │ │ - 7740: 0073f2c4 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ + 7740: 0073f294 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ 7741: 00641180 68 FUNC GLOBAL DEFAULT 12 helper_VMULOUW │ │ │ │ 7742: 00d73b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_WRITE_EVENT │ │ │ │ 7743: 00623b58 416 FUNC GLOBAL DEFAULT 12 helper_DRSP │ │ │ │ - 7744: 00900030 192 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ + 7744: 00900000 192 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ 7745: 00ccee00 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsmul │ │ │ │ - 7746: 009ab530 172 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ + 7746: 009ab500 172 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ 7747: 0053cb98 56 FUNC GLOBAL DEFAULT 12 qemu_sglist_destroy │ │ │ │ 7748: 00dafec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_DSTATE │ │ │ │ 7749: 00db01a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_WRITE_LABEL_DSTATE │ │ │ │ - 7750: 0069e610 68 FUNC GLOBAL DEFAULT 12 spr_read_MMCR0_ureg │ │ │ │ + 7750: 0069e5dc 68 FUNC GLOBAL DEFAULT 12 spr_read_MMCR0_ureg │ │ │ │ 7751: 00d713a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_EVENT │ │ │ │ 7752: 0027fdc0 544 FUNC GLOBAL DEFAULT 12 floatx80_to_float32 │ │ │ │ 7753: 006232b4 272 FUNC GLOBAL DEFAULT 12 helper_DRRNDQ │ │ │ │ 7754: 00d7a088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMPDTB_EVENT │ │ │ │ 7755: 00db1664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CONTROL_DSTATE │ │ │ │ 7756: 005cf96c 172 FUNC GLOBAL DEFAULT 12 icount_get │ │ │ │ - 7757: 0069ca8c 128 FUNC GLOBAL DEFAULT 12 spr_read_decr │ │ │ │ - 7758: 00922a9c 192 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ + 7757: 0069ca58 128 FUNC GLOBAL DEFAULT 12 spr_read_decr │ │ │ │ + 7758: 00922a6c 192 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ 7759: 00d79c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 7760: 008ead10 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ - 7761: 00999dbc 20 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ + 7760: 008eace0 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ + 7761: 00999d8c 20 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ 7762: 00db03dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_UNREALIZE_DSTATE │ │ │ │ 7763: 00550ab0 152 FUNC GLOBAL DEFAULT 12 tpm_cleanup │ │ │ │ - 7764: 00944d9c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ + 7764: 00944d6c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ 7765: 00c7dbdc 12 OBJECT GLOBAL DEFAULT 21 CacheLevelAndType_lookup │ │ │ │ 7766: 003b3a8c 12 FUNC GLOBAL DEFAULT 12 DBDMA_kick │ │ │ │ 7767: 00db1aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_FEATURES_DSTATE │ │ │ │ 7768: 00d7ab44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_RX_FILTER_EVENT │ │ │ │ 7769: 004b6e94 24 FUNC GLOBAL DEFAULT 12 usb_packet_size │ │ │ │ 7770: 00db0c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_READ_DSTATE │ │ │ │ - 7771: 007dd43c 232 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ + 7771: 007dd40c 232 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ 7772: 00db17a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_WRITE_DSTATE │ │ │ │ - 7773: 009b0304 256 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ + 7773: 009b02d4 256 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ 7774: 00d6c42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMD_SEND_RESP_SIZE_EVENT │ │ │ │ - 7775: 007e63ac 264 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ + 7775: 007e637c 264 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ 7776: 00d752e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MDEV_EVENT │ │ │ │ - 7777: 00969610 320 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ + 7777: 009695e0 320 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ 7778: 00d6a434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_READ_EVENT │ │ │ │ 7779: 005d4cb8 112 FUNC GLOBAL DEFAULT 12 ppc32_cpu_write_elf32_note │ │ │ │ - 7780: 00746864 368 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection │ │ │ │ + 7780: 00746834 368 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection │ │ │ │ 7781: 00db20a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 7782: 002e5684 728 FUNC GLOBAL DEFAULT 12 v9fs_co_open2 │ │ │ │ - 7783: 008c84b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ + 7783: 008c8480 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ 7784: 00d704ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_GETPROP_EVENT │ │ │ │ - 7785: 008648c0 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ - 7786: 008ec640 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ + 7785: 00864890 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ + 7786: 008ec610 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ 7787: 00d64f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_EVENT │ │ │ │ - 7788: 00958840 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ - 7789: 009b5b44 32 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ + 7788: 00958810 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ + 7789: 009b5b14 32 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ 7790: 00db163a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_DSTATE │ │ │ │ 7791: 00db11c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_MSG_RECV_DSTATE │ │ │ │ 7792: 00cc6c94 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVDIVDP │ │ │ │ 7793: 00db09e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_WRITE_DSTATE │ │ │ │ 7794: 00dafe04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_DSTATE │ │ │ │ - 7795: 0085fd9c 104 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ + 7795: 0085fd6c 104 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ 7796: 0057c21c 36 FUNC GLOBAL DEFAULT 12 migrate_late_block_activate │ │ │ │ 7797: 00db1062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DSTATE │ │ │ │ 7798: 00d73dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STOP_EVENT │ │ │ │ 7799: 00db1d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_DSTATE │ │ │ │ 7800: 00cc8554 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_check_status │ │ │ │ 7801: 002a3a68 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_allow_fences │ │ │ │ 7802: 00db0cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_DSTATE │ │ │ │ 7803: 00d662ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_READ_EVENT │ │ │ │ 7804: 00591194 892 FUNC GLOBAL DEFAULT 12 colo_do_failover │ │ │ │ 7805: 00439b58 216 FUNC GLOBAL DEFAULT 12 msix_set_message │ │ │ │ 7806: 00db036e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_DSTATE │ │ │ │ - 7807: 0094c110 92 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ + 7807: 0094c0e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ 7808: 0029155c 28 FUNC GLOBAL DEFAULT 12 tcg_cflags_set │ │ │ │ 7809: 0028bcf8 424 FUNC GLOBAL DEFAULT 12 float128_maxnummag │ │ │ │ - 7810: 00987a08 132 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ + 7810: 009879d8 132 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ 7811: 00d66ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_UNREALIZE_EVENT │ │ │ │ - 7812: 00790a6c 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ + 7812: 00790a3c 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ 7813: 00ccf5bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupkhsb │ │ │ │ - 7814: 00b9d6e8 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ + 7814: 00b9d6b8 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ 7815: 00d68184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_EVENT │ │ │ │ 7816: 002e6378 396 FUNC GLOBAL DEFAULT 12 v9fs_co_chown │ │ │ │ 7817: 00db0ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_SR_INT_DSTATE │ │ │ │ 7818: 00d73cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_START_EVENT │ │ │ │ 7819: 00d7a9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_EVENT │ │ │ │ 7820: 003e9400 584 FUNC GLOBAL DEFAULT 12 igb_core_set_link_status │ │ │ │ 7821: 00d768ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_EVENT │ │ │ │ 7822: 0028b768 8 FUNC GLOBAL DEFAULT 12 float32_max │ │ │ │ - 7823: 008ae6c8 64 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ + 7823: 008ae698 64 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ 7824: 00ccf538 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupkhsh │ │ │ │ 7825: 0058d8a0 388 FUNC GLOBAL DEFAULT 12 qmp_xen_save_devices_state │ │ │ │ 7826: 00db0bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DSTATE │ │ │ │ - 7827: 00769114 316 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ - 7828: 0069d5e8 188 FUNC GLOBAL DEFAULT 12 spr_write_dbatl │ │ │ │ - 7829: 0073c514 144 FUNC GLOBAL DEFAULT 12 cpu_ldub_mmuidx_ra │ │ │ │ + 7827: 007690e4 316 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ + 7828: 0069d5b4 188 FUNC GLOBAL DEFAULT 12 spr_write_dbatl │ │ │ │ + 7829: 0073c4e4 144 FUNC GLOBAL DEFAULT 12 cpu_ldub_mmuidx_ra │ │ │ │ 7830: 0059ff88 616 FUNC GLOBAL DEFAULT 12 hmp_sync_profile │ │ │ │ 7831: 00db1340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_DSTATE │ │ │ │ 7832: 00d6fa80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROUTE_IRQ_EVENT │ │ │ │ 7833: 0063f1ec 164 FUNC GLOBAL DEFAULT 12 helper_vcmpbfp │ │ │ │ - 7834: 009519d8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ + 7834: 009519a8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ 7835: 00db1f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_INIT_DSTATE │ │ │ │ 7836: 00d8d568 1 OBJECT GLOBAL DEFAULT 25 xen_is_stubdomain │ │ │ │ - 7837: 008cf610 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ + 7837: 008cf5e0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ 7838: 00573658 128 FUNC GLOBAL DEFAULT 12 migration_is_blocked │ │ │ │ 7839: 0044624c 140 FUNC GLOBAL DEFAULT 12 hmp_info_pci │ │ │ │ 7840: 00daffc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_DSTATE │ │ │ │ 7841: 00dafd64 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_stats_c │ │ │ │ 7842: 00db149a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ZERO_SGE_DSTATE │ │ │ │ - 7843: 00787898 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ + 7843: 00787868 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ 7844: 00d68274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RESET_SURFACES_EVENT │ │ │ │ - 7845: 008a88b0 256 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ - 7846: 0069d474 184 FUNC GLOBAL DEFAULT 12 spr_write_dbatu │ │ │ │ - 7847: 008d00f8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ + 7845: 008a8880 256 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ + 7846: 0069d440 184 FUNC GLOBAL DEFAULT 12 spr_write_dbatu │ │ │ │ + 7847: 008d00c8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ 7848: 0029b2b0 20 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_init_hook │ │ │ │ 7849: 00d7a978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REMOVE_FD_EVENT │ │ │ │ 7850: 00ccdf0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctuidz │ │ │ │ 7851: 00537184 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_pre_loadvm │ │ │ │ 7852: 00ccf4b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupkhsw │ │ │ │ 7853: 005d2b58 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_device_name │ │ │ │ 7854: 004f47c0 236 FUNC GLOBAL DEFAULT 12 vfio_device_get_aw_bits │ │ │ │ 7855: 00d66918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_LOST_INTERRUPT_EVENT │ │ │ │ 7856: 005c868c 324 FUNC GLOBAL DEFAULT 12 replay_checkpoint │ │ │ │ 7857: 00d65738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_VOL_EVENT │ │ │ │ 7858: 00db17c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QH_LOAD_DSTATE │ │ │ │ 7859: 00db1958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_DSTATE │ │ │ │ 7860: 00db1bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_NHP_RANGE_DSTATE │ │ │ │ - 7861: 009978e4 88 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ + 7861: 009978b4 88 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ 7862: 00d65214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 7863: 00d6a8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_FIQ_EVENT │ │ │ │ 7864: 00db1870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_UNDERRUN_DSTATE │ │ │ │ - 7865: 00986fac 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ + 7865: 00986f7c 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ 7866: 00db2874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT_DSTATE │ │ │ │ 7867: 00d668a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_ADJUST_EVENT │ │ │ │ 7868: 00d7b508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ - 7869: 007b9ed8 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ + 7869: 007b9ea8 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ 7870: 00d6df18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_DISABLED_EVENT │ │ │ │ - 7871: 0074a178 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ + 7871: 0074a148 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ 7872: 00cb6838 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchb │ │ │ │ 7873: 00377014 496 FUNC GLOBAL DEFAULT 12 i2c_nack │ │ │ │ 7874: 00588370 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_resume │ │ │ │ 7875: 00535894 100 FUNC GLOBAL DEFAULT 12 qmp_query_balloon │ │ │ │ 7876: 00d8d1c0 4 OBJECT GLOBAL DEFAULT 25 pci_host_bridges │ │ │ │ 7877: 00d6f2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_EVENT │ │ │ │ 7878: 002c5658 28 FUNC GLOBAL DEFAULT 12 vnc_tight_send_framebuffer_update │ │ │ │ 7879: 0027ffe0 544 FUNC GLOBAL DEFAULT 12 floatx80_to_float64 │ │ │ │ - 7880: 009353ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ - 7881: 00957f54 676 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ - 7882: 008fbd9c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ + 7880: 009353bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ + 7881: 00957f24 676 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ + 7882: 008fbd6c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ 7883: 00d65544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_EVENT │ │ │ │ - 7884: 0097f6c8 84 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ + 7884: 0097f698 84 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ 7885: 00db2008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_FPSCR_SET_DSTATE │ │ │ │ 7886: 00db0d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_METADATA_RSS_DSTATE │ │ │ │ 7887: 0058d278 1440 FUNC GLOBAL DEFAULT 12 save_snapshot │ │ │ │ - 7888: 00946308 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ + 7888: 009462d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ 7889: 00290514 84 FUNC GLOBAL DEFAULT 12 bfloat16_squash_input_denormal │ │ │ │ 7890: 00d7c820 4 OBJECT GLOBAL DEFAULT 25 current_machine │ │ │ │ 7891: 00d6b5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_INVALID_EVENT │ │ │ │ 7892: 00db214a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 7893: 00db2250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ 7894: 00c6ac9c 52 OBJECT GLOBAL DEFAULT 21 vmstate_ohci_state │ │ │ │ 7895: 00db22d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_ACTION_DSTATE │ │ │ │ 7896: 00d72784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCKLEN_EVENT │ │ │ │ - 7897: 00901fa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ + 7897: 00901f74 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ 7898: 00d6abf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_READ_EVENT │ │ │ │ 7899: 00d6e5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_INIT_EVENT │ │ │ │ 7900: 00cc7d98 132 OBJECT GLOBAL DEFAULT 24 helper_info_raise_exception │ │ │ │ 7901: 005da1e8 48 FUNC GLOBAL DEFAULT 12 helper_store_40x_pid │ │ │ │ - 7902: 00826c88 1044 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ + 7902: 00826c58 1044 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ 7903: 00db1306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_READ_DSTATE │ │ │ │ - 7904: 006eb158 128 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ + 7904: 006eb128 128 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ 7905: 00299d94 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cb │ │ │ │ 7906: 00588960 608 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_header │ │ │ │ - 7907: 0080452c 372 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ + 7907: 008044fc 372 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ 7908: 00d66c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_CREATE_EVENT │ │ │ │ - 7909: 0095ada8 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ + 7909: 0095ad78 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ 7910: 00d790b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VPA_ADDR_GET_EVENT │ │ │ │ 7911: 00db08e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_DSTATE │ │ │ │ 7912: 002a0c50 140 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_disable │ │ │ │ 7913: 00d73d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_UNIMPLEMENTED_EVENT │ │ │ │ 7914: 00d7048c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_INSTANCE_TO_PATH_EVENT │ │ │ │ - 7915: 00922b5c 112 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ - 7916: 0069d52c 188 FUNC GLOBAL DEFAULT 12 spr_write_dbatu_h │ │ │ │ + 7915: 00922b2c 112 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ + 7916: 0069d4f8 188 FUNC GLOBAL DEFAULT 12 spr_write_dbatu_h │ │ │ │ 7917: 00db238c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 7918: 005c80a8 196 FUNC GLOBAL DEFAULT 12 replay_next_event_is │ │ │ │ 7919: 00db116a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_SDRAM_UNMAP_DSTATE │ │ │ │ 7920: 00db10e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_WRITE_DSTATE │ │ │ │ 7921: 00d7ba5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_REGION_INFO_EVENT │ │ │ │ 7922: 00d72050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FINISH_DCMD_EVENT │ │ │ │ 7923: 00d71d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_EVENT │ │ │ │ @@ -7930,650 +7930,650 @@ │ │ │ │ 7926: 004f49d4 132 FUNC GLOBAL DEFAULT 12 vfio_get_vfio_device │ │ │ │ 7927: 004928d4 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_reply_endianness │ │ │ │ 7928: 00292410 172 FUNC GLOBAL DEFAULT 12 helper_gvec_subs16 │ │ │ │ 7929: 00db1f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_REFRESH_DSTATE │ │ │ │ 7930: 00db15f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_SQ_DSTATE │ │ │ │ 7931: 00db055a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_WRITE_DSTATE │ │ │ │ 7932: 00db0908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_REPORT_IRQ_DELIVERED_DSTATE │ │ │ │ - 7933: 009b83cc 72 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ + 7933: 009b839c 72 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ 7934: 00db095c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_DSTATE │ │ │ │ 7935: 00d642f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_QUEUE_PAIR_EVENT │ │ │ │ - 7936: 007f57fc 168 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ + 7936: 007f57cc 168 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ 7937: 002a37c8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_x │ │ │ │ 7938: 00dafd1d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_visit_c │ │ │ │ 7939: 002a3828 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y │ │ │ │ 7940: 00d6ad2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APM_IO_READ_EVENT │ │ │ │ - 7941: 0081cf08 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ + 7941: 0081ced8 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ 7942: 00d79e2c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_introspect_trace_events_trace_events │ │ │ │ 7943: 00db012c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_DSTATE │ │ │ │ - 7944: 009b97a4 216 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ + 7944: 009b9774 216 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ 7945: 00db0760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_ACCEPT_DSTATE │ │ │ │ - 7946: 00810d44 116 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ + 7946: 00810d14 116 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ 7947: 00538414 156 FUNC GLOBAL DEFAULT 12 vm_stop │ │ │ │ 7948: 0058ebd8 400 FUNC GLOBAL DEFAULT 12 socket_start_outgoing_migration │ │ │ │ 7949: 00d771ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_ADD_EVENT │ │ │ │ 7950: 00d66dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_EVENT │ │ │ │ - 7951: 00957bbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ - 7952: 0074bc14 380 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ - 7953: 00969e6c 376 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ + 7951: 00957b8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ + 7952: 0074bbe4 380 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ + 7953: 00969e3c 376 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ 7954: 00537b94 192 FUNC GLOBAL DEFAULT 12 cpu_pause │ │ │ │ 7955: 00db050a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_HARD_RESET_DSTATE │ │ │ │ - 7956: 0084a64c 168 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ - 7957: 008f2410 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ - 7958: 007fd4f0 920 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ + 7956: 0084a61c 168 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ + 7957: 008f23e0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ + 7958: 007fd4c0 920 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ 7959: 00505f0c 228 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_realize │ │ │ │ - 7960: 008c725c 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ - 7961: 00b2aea8 52 OBJECT GLOBAL DEFAULT 14 vmstate_memory_hotplug │ │ │ │ - 7962: 00743b14 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ - 7963: 009a01fc 948 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ + 7960: 008c722c 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ + 7961: 00b2ae78 52 OBJECT GLOBAL DEFAULT 14 vmstate_memory_hotplug │ │ │ │ + 7962: 00743ae4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ + 7963: 009a01cc 948 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ 7964: 00db1b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_SHARED_DSTATE │ │ │ │ 7965: 00daff78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_ERR_DSTATE │ │ │ │ 7966: 00d6b750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_WRITE_EVENT │ │ │ │ 7967: 00db1e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_CHUNK_DSTATE │ │ │ │ 7968: 00d6a7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DISABLE_IRQ_EVENT │ │ │ │ - 7969: 00817104 132 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ - 7970: 00848fdc 984 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ + 7969: 008170d4 132 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ + 7970: 00848fac 984 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ 7971: 002532f8 236 FUNC GLOBAL DEFAULT 12 use_gdb_syscalls │ │ │ │ 7972: 00dafe3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_DSTATE │ │ │ │ 7973: 005db7f8 380 FUNC GLOBAL DEFAULT 12 ppc_cpu_tlb_fill │ │ │ │ 7974: 00db2116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMANDS_DSTATE │ │ │ │ 7975: 00d739ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_ADDR_EVENT │ │ │ │ - 7976: 00968d78 320 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ + 7976: 00968d48 320 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ 7977: 00cb4a50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs16 │ │ │ │ 7978: 005d71c8 1920 FUNC GLOBAL DEFAULT 12 dump_mmu │ │ │ │ 7979: 00d72280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MISMATCH_EVENT │ │ │ │ - 7980: 0098c624 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ - 7981: 009adf2c 152 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ - 7982: 008b8f9c 1264 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ + 7980: 0098c5f4 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ + 7981: 009adefc 152 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ + 7982: 008b8f6c 1264 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ 7983: 00db146c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_ENABLED_DSTATE │ │ │ │ 7984: 00512774 132 FUNC GLOBAL DEFAULT 12 vhost_check_device_state │ │ │ │ 7985: 00d79b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_READ_EVENT │ │ │ │ 7986: 00c7e2ec 12 OBJECT GLOBAL DEFAULT 21 RunState_lookup │ │ │ │ 7987: 0028b700 8 FUNC GLOBAL DEFAULT 12 float16_maximum_number │ │ │ │ 7988: 002eafec 480 FUNC GLOBAL DEFAULT 12 aml_memory32_fixed │ │ │ │ 7989: 00db00d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_DSTATE │ │ │ │ 7990: 00db289a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_REGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 7991: 007459c8 8 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ + 7991: 00745998 8 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ 7992: 00d6be30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_EVENT │ │ │ │ 7993: 00db2184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ - 7994: 008170f4 16 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ - 7995: 0070f6c0 752 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ + 7994: 008170c4 16 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ + 7995: 0070f690 752 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ 7996: 00d71b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_DISABLE_EVENT │ │ │ │ 7997: 00d6a694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_WRITE_EVENT │ │ │ │ 7998: 00312a1c 96 FUNC GLOBAL DEFAULT 12 isa_fdc_set_enabled │ │ │ │ 7999: 00db0030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_DSTATE │ │ │ │ - 8000: 0095c414 312 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ + 8000: 0095c3e4 312 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ 8001: 00db0144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_RETURN_DSTATE │ │ │ │ 8002: 0064bdd0 4 FUNC GLOBAL DEFAULT 12 spr_noaccess │ │ │ │ 8003: 00dafe70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_DSTATE │ │ │ │ 8004: 002ed770 136 FUNC GLOBAL DEFAULT 12 aml_sizeof │ │ │ │ 8005: 00db13e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_DSTATE │ │ │ │ 8006: 00d6f074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_EVENT │ │ │ │ 8007: 00d6db68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_REALIZE_EVENT │ │ │ │ 8008: 00d7754c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_HIT_EVENT │ │ │ │ 8009: 00db16a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_SUCCESS_DSTATE │ │ │ │ 8010: 00d73a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_WRITE_EVENT │ │ │ │ - 8011: 00749e50 52 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ + 8011: 00749e20 52 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ 8012: 00d7b758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT16_EVENT │ │ │ │ 8013: 00db1c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_DSTATE │ │ │ │ 8014: 00db0690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_VIA_DSTATE │ │ │ │ - 8015: 0096b220 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ - 8016: 0075016c 92 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ + 8015: 0096b1f0 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ + 8016: 0075013c 92 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ 8017: 002924bc 164 FUNC GLOBAL DEFAULT 12 helper_gvec_subs32 │ │ │ │ 8018: 00db069a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_DSTATE │ │ │ │ - 8019: 007e6ab4 24 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ - 8020: 0077d104 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ + 8019: 007e6a84 24 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ + 8020: 0077d0d4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ 8021: 00624cd0 524 FUNC GLOBAL DEFAULT 12 helper_DENBCD │ │ │ │ 8022: 00d70a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_ALARM_RAISED_EVENT │ │ │ │ 8023: 0026faf4 4712 FUNC GLOBAL DEFAULT 12 float128_mul │ │ │ │ 8024: 00db0836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_MISR_READ_DSTATE │ │ │ │ 8025: 00db1808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_DETACH_DSTATE │ │ │ │ - 8026: 006f6ff4 536 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ - 8027: 00956d40 312 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ + 8026: 006f6fc4 536 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ + 8027: 00956d10 312 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ 8028: 00db1390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_DSTATE │ │ │ │ - 8029: 00927230 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ + 8029: 00927200 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ 8030: 00db0f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_DSTATE │ │ │ │ - 8031: 00965b48 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ + 8031: 00965b18 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ 8032: 00d6d868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_EVENT │ │ │ │ 8033: 00db2140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 8034: 0073dfe4 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ + 8034: 0073dfb4 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ 8035: 0032441c 192 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out_named │ │ │ │ 8036: 00db1f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_CLOSE_DSTATE │ │ │ │ - 8037: 006d4eac 612 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ - 8038: 008bdc84 96 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ + 8037: 006d4e7c 612 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ + 8038: 008bdc54 96 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ 8039: 0029a100 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_trans_cb │ │ │ │ 8040: 00d7a554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_EVENT │ │ │ │ 8041: 0029459c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32i │ │ │ │ 8042: 00db098c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_REALIZE_DSTATE │ │ │ │ 8043: 00db0424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_UNMAP_MEMORY_DSTATE │ │ │ │ 8044: 00d7acc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_EVENT │ │ │ │ - 8045: 007d7778 204 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 8045: 007d7748 204 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 8046: 00c7d900 12 OBJECT GLOBAL DEFAULT 21 IoOperationType_lookup │ │ │ │ 8047: 0064b61c 444 FUNC GLOBAL DEFAULT 12 helper_store_hdecr │ │ │ │ 8048: 0044d8a8 192 FUNC GLOBAL DEFAULT 12 pcie_cap_is_arifwd_enabled │ │ │ │ 8049: 00db0df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_ACK_DSTATE │ │ │ │ 8050: 00db0e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_DSTATE │ │ │ │ 8051: 00d760a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_WRITE_EVENT │ │ │ │ 8052: 00d6cf78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_WRITE_EVENT │ │ │ │ 8053: 00db08f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_DSTATE │ │ │ │ 8054: 00295114 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32v │ │ │ │ 8055: 00d7060c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_OVEC_PARSE_VECTOR_EVENT │ │ │ │ 8056: 00db092c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_UPDATE_IRQ_DSTATE │ │ │ │ - 8057: 00b0c2f0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ - 8058: 009405cc 320 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ - 8059: 00858018 1840 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ - 8060: 00901b54 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ + 8057: 00b0c2c0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ + 8058: 0094059c 320 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ + 8059: 00857fe8 1840 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ + 8060: 00901b24 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ 8061: 00d6a144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPTI_EVENT │ │ │ │ 8062: 0029c2f4 196 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic │ │ │ │ - 8063: 00743f40 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ + 8063: 00743f10 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ 8064: 00cb49cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs32 │ │ │ │ - 8065: 00988418 328 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ + 8065: 009883e8 328 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ 8066: 005759a0 1240 FUNC GLOBAL DEFAULT 12 migration_connect │ │ │ │ - 8067: 008a89b0 300 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ + 8067: 008a8980 300 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ 8068: 00d78ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_FREE_EVENT │ │ │ │ 8069: 00db1fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_FP_IGNORE_DSTATE │ │ │ │ 8070: 00383278 80 FUNC GLOBAL DEFAULT 12 ide_transfer_stop │ │ │ │ 8071: 004f4938 156 FUNC GLOBAL DEFAULT 12 vfio_device_hiod_realize │ │ │ │ 8072: 00db1abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_CONFIG_DSTATE │ │ │ │ 8073: 00db16c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_FATAL_ERROR_DSTATE │ │ │ │ - 8074: 0092616c 344 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ + 8074: 0092613c 344 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ 8075: 00d7976c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ - 8076: 0093bb94 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ + 8076: 0093bb64 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ 8077: 00db132a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_DSTATE │ │ │ │ - 8078: 00856404 120 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ + 8078: 008563d4 120 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ 8079: 00d66e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_EVENT │ │ │ │ 8080: 00d7066c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_AWAITING_QUIESCE_EVENT │ │ │ │ 8081: 00d68f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADPORT_EVENT │ │ │ │ 8082: 00db0e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_START_DSTATE │ │ │ │ 8083: 00cb8ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_i64 │ │ │ │ 8084: 00db175a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_HOST_IRQ_DSTATE │ │ │ │ 8085: 00db22a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_ADD_DSTATE │ │ │ │ - 8086: 0073b19c 348 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ + 8086: 0073b16c 348 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ 8087: 00db0d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_ADDR_DSTATE │ │ │ │ - 8088: 008f39d8 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ + 8088: 008f39a8 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ 8089: 00db0986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_READ_DSTATE │ │ │ │ - 8090: 00987708 20 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ + 8090: 009876d8 20 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ 8091: 00d6c070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_WRITEB_EVENT │ │ │ │ 8092: 00d78c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_FALLBACK_EVENT │ │ │ │ - 8093: 008fa540 236 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ + 8093: 008fa510 236 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ 8094: 00d7bd0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_EVENT_EVENT │ │ │ │ 8095: 00d6fe74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRACKLE_SET_IRQ_EVENT │ │ │ │ 8096: 00d76f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_EVENT │ │ │ │ 8097: 00db0c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_LOAD_DSTATE │ │ │ │ - 8098: 009bee3c 156 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ + 8098: 009bee0c 156 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ 8099: 00d7417c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_START_EVENT │ │ │ │ 8100: 00db0222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_LO_DSTATE │ │ │ │ 8101: 003dae40 12 FUNC GLOBAL DEFAULT 12 e1000e_receive_iov │ │ │ │ - 8102: 00908e60 372 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ - 8103: 0071d45c 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ + 8102: 00908e30 372 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ + 8103: 0071d42c 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ 8104: 00db0362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CADENCE_UART_BAUDRATE_DSTATE │ │ │ │ - 8105: 009ab794 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ + 8105: 009ab764 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ 8106: 00db168c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_DSTATE │ │ │ │ 8107: 00bc62ac 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_chr │ │ │ │ - 8108: 0069e72c 4 FUNC GLOBAL DEFAULT 12 spr_write_PMC56_ureg │ │ │ │ + 8108: 0069e6f8 4 FUNC GLOBAL DEFAULT 12 spr_write_PMC56_ureg │ │ │ │ 8109: 00d76e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_POST_EVENT │ │ │ │ - 8110: 0096c97c 192 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ - 8111: 009a9b44 640 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ + 8110: 0096c94c 192 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ + 8111: 009a9b14 640 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ 8112: 00d7347c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_INTERFACE_EVENT │ │ │ │ 8113: 00db1146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_CONFIG_WRITE_DSTATE │ │ │ │ 8114: 00d6ab74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_EVENT │ │ │ │ 8115: 00d6b420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_EVENT │ │ │ │ - 8116: 0090af9c 192 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ + 8116: 0090af6c 192 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ 8117: 005cf854 172 FUNC GLOBAL DEFAULT 12 icount_update │ │ │ │ 8118: 00d7687c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_EVENT │ │ │ │ - 8119: 007f4c20 8 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ - 8120: 0070cad8 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ + 8119: 007f4bf0 8 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ + 8120: 0070caa8 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ 8121: 0062e81c 352 FUNC GLOBAL DEFAULT 12 helper_xvnmadddp │ │ │ │ 8122: 00d78820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_ADD_RECT_EVENT │ │ │ │ - 8123: 0069d2fc 192 FUNC GLOBAL DEFAULT 12 spr_write_ibatl_h │ │ │ │ + 8123: 0069d2c8 192 FUNC GLOBAL DEFAULT 12 spr_write_ibatl_h │ │ │ │ 8124: 002e8b18 180 FUNC GLOBAL DEFAULT 12 init_aml_allocator │ │ │ │ 8125: 0040406c 116 FUNC GLOBAL DEFAULT 12 fp_port_eg │ │ │ │ - 8126: 0073dec8 260 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ + 8126: 0073de98 260 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ 8127: 00580604 24 FUNC GLOBAL DEFAULT 12 postcopy_add_notifier │ │ │ │ 8128: 00d673a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RXSIZE_EVENT │ │ │ │ - 8129: 008e2b58 1248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ + 8129: 008e2b28 1248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ 8130: 0043b0b8 8 FUNC GLOBAL DEFAULT 12 msix_nr_vectors_allocated │ │ │ │ 8131: 0029df38 176 FUNC GLOBAL DEFAULT 12 qemu_clipboard_request │ │ │ │ 8132: 00db1d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 8133: 002a9054 184 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_from_vgafont │ │ │ │ - 8134: 0090bd00 324 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ + 8134: 0090bcd0 324 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ 8135: 00db00d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_FREE_ID_DSTATE │ │ │ │ 8136: 00d65434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_UNKNOWN_ERROR_EVENT │ │ │ │ - 8137: 0073d1e4 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data_ra │ │ │ │ + 8137: 0073d1b4 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data_ra │ │ │ │ 8138: 00db18fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DSTATE │ │ │ │ 8139: 00d6cfe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_EVENT │ │ │ │ 8140: 00d64e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_START_EVENT │ │ │ │ 8141: 00db0cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_READ_DSTATE │ │ │ │ - 8142: 00b0bf18 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ + 8142: 00b0bee8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ 8143: 005a58ac 144 FUNC GLOBAL DEFAULT 12 qemu_announce_self │ │ │ │ 8144: 00d6ba70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_READ_EVENT │ │ │ │ 8145: 00d7a584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 8146: 00db2182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ 8147: 00d77dc8 148 OBJECT GLOBAL DEFAULT 24 system_trace_events │ │ │ │ - 8148: 00959980 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ + 8148: 00959950 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ 8149: 00292560 180 FUNC GLOBAL DEFAULT 12 helper_gvec_subs64 │ │ │ │ - 8150: 0084bcf8 288 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ + 8150: 0084bcc8 288 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ 8151: 00d6b710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_READ_EVENT │ │ │ │ - 8152: 0077fea4 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ + 8152: 0077fe74 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ 8153: 00582b10 36 FUNC GLOBAL DEFAULT 12 postcopy_temp_page_reset │ │ │ │ 8154: 0064b1d4 72 FUNC GLOBAL DEFAULT 12 helper_book3s_trace │ │ │ │ 8155: 00d79250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 8156: 00331ebc 100 FUNC GLOBAL DEFAULT 12 qemu_add_machine_init_done_notifier │ │ │ │ 8157: 00db0342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_REALIZE_DSTATE │ │ │ │ 8158: 0028b788 8 FUNC GLOBAL DEFAULT 12 float32_min │ │ │ │ 8159: 00db167c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_STARTED_DSTATE │ │ │ │ 8160: 00c78870 48 OBJECT GLOBAL DEFAULT 21 unassigned_io_ops │ │ │ │ - 8161: 00700eb8 104 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ + 8161: 00700e88 104 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ 8162: 00d71b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_DRQ_EVENT │ │ │ │ 8163: 0055e3e0 192 FUNC GLOBAL DEFAULT 12 tpm_backend_startup_tpm │ │ │ │ 8164: 00daffcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_DSTATE │ │ │ │ 8165: 0028b778 8 FUNC GLOBAL DEFAULT 12 float32_maxnummag │ │ │ │ - 8166: 00768f4c 256 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ - 8167: 0075773c 216 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ + 8166: 00768f1c 256 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ + 8167: 0075770c 216 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ 8168: 00d6fd14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_WRITE_EVENT │ │ │ │ 8169: 00d6b490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_TIMER_HACK_STATE_EVENT │ │ │ │ 8170: 00db1488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_DSTATE │ │ │ │ 8171: 00cc41c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI8GER4 │ │ │ │ 8172: 00db0d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_SIZE_DSTATE │ │ │ │ 8173: 00d6d9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ - 8174: 008176dc 20 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ + 8174: 008176ac 20 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ 8175: 00db1524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_BUILD_SENSE_DSTATE │ │ │ │ 8176: 0059feac 76 FUNC GLOBAL DEFAULT 12 hmp_info_name │ │ │ │ 8177: 002a3948 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y0_top │ │ │ │ 8178: 00db1a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_SETTING_IRQ_DSTATE │ │ │ │ 8179: 00db0eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_START_XMIT_DSTATE │ │ │ │ 8180: 00d7376c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_RESET_EVENT │ │ │ │ 8181: 00d63ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GOT_NACK_EVENT │ │ │ │ 8182: 00d6aa44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_IRQ_EVENT │ │ │ │ - 8183: 0079992c 348 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ + 8183: 007998fc 348 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ 8184: 00db1484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_DSTATE │ │ │ │ - 8185: 0095352c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ - 8186: 008fa9d4 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ + 8185: 009534fc 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ + 8186: 008fa9a4 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ 8187: 00d76aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_WAKE_SHARED_EVENT │ │ │ │ 8188: 00628bd4 160 FUNC GLOBAL DEFAULT 12 helper_FSUBS │ │ │ │ 8189: 00db1da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_SWITCHOVER_START_DSTATE │ │ │ │ - 8190: 007881f4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ + 8190: 007881c4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ 8191: 00dafe8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_BUFFERED_DSTATE │ │ │ │ 8192: 005688bc 756 FUNC GLOBAL DEFAULT 12 file_start_outgoing_migration │ │ │ │ 8193: 00d64b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_REGISTER_INTERFACE_EVENT │ │ │ │ 8194: 00cb4948 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs64 │ │ │ │ 8195: 00467d68 108 FUNC GLOBAL DEFAULT 12 scsi_device_report_change │ │ │ │ 8196: 00d71a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_EVENT │ │ │ │ 8197: 00db101c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_DSTATE │ │ │ │ 8198: 00dafd7a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_qdev_c │ │ │ │ 8199: 0052ad44 88 FUNC GLOBAL DEFAULT 12 v9fs_pack │ │ │ │ 8200: 00cc6a00 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMULSP │ │ │ │ 8201: 00cc7030 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMAXSP │ │ │ │ 8202: 00db0864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_SET_IRQS_DSTATE │ │ │ │ - 8203: 00b2d734 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ - 8204: 007afe18 700 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ + 8203: 00b2d704 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ + 8204: 007afde8 700 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ 8205: 00db2112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUIT_DSTATE │ │ │ │ 8206: 00d775ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_END_EVENT │ │ │ │ 8207: 0026caf0 120 FUNC GLOBAL DEFAULT 12 float16_is_signaling_nan │ │ │ │ - 8208: 007b99d0 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ + 8208: 007b99a0 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ 8209: 00db034c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_DSTATE │ │ │ │ 8210: 00d69dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_NOTIFY_EVENT │ │ │ │ 8211: 00db1558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_DATA_DSTATE │ │ │ │ 8212: 00db0770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_DSTATE │ │ │ │ 8213: 00539fa8 32 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_get │ │ │ │ 8214: 00db0366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_CHANNEL_ERROR_DSTATE │ │ │ │ 8215: 00568494 584 FUNC GLOBAL DEFAULT 12 fd_start_incoming_migration │ │ │ │ 8216: 00db1584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ACCESS_DSTATE │ │ │ │ - 8217: 00797d5c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ + 8217: 00797d2c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ 8218: 00db0498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_WRITE_IO_DSTATE │ │ │ │ - 8219: 008bcbdc 64 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ + 8219: 008bcbac 64 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ 8220: 00db1a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_DSTATE │ │ │ │ - 8221: 00963070 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ + 8221: 00963040 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ 8222: 00db1e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_DSTATE │ │ │ │ 8223: 00cb6310 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchb │ │ │ │ - 8224: 00745644 108 FUNC GLOBAL DEFAULT 12 cpu_lduw_code │ │ │ │ - 8225: 008a6104 588 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ + 8224: 00745614 108 FUNC GLOBAL DEFAULT 12 cpu_lduw_code │ │ │ │ + 8225: 008a60d4 588 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ 8226: 00dafd31 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_common_c │ │ │ │ 8227: 00449e28 32 FUNC GLOBAL DEFAULT 12 shpc_cleanup │ │ │ │ - 8228: 009782ac 456 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ + 8228: 0097827c 456 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ 8229: 00528c98 212 FUNC GLOBAL DEFAULT 12 ringbuf_write_completion │ │ │ │ 8230: 002d84d8 892 FUNC GLOBAL DEFAULT 12 qemu_open_flags_tostr │ │ │ │ - 8231: 0071ecf8 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ + 8231: 0071ecc8 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ 8232: 00d6fa40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_REGISTER_VFS_EVENT │ │ │ │ 8233: 00cc1678 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsdiv │ │ │ │ 8234: 00db00a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_AUDIO_INIT_DSTATE │ │ │ │ - 8235: 00958c5c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ + 8235: 00958c2c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ 8236: 00db093e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_ISA_WRITE_DSTATE │ │ │ │ - 8237: 00858748 224 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ - 8238: 00808544 76 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ + 8237: 00858718 224 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ + 8238: 00808514 76 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ 8239: 0051b64c 96 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_iova_range │ │ │ │ 8240: 00d6642c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_CPU_EVENT │ │ │ │ 8241: 00db02f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_FAILED_DSTATE │ │ │ │ 8242: 00331f20 4 FUNC GLOBAL DEFAULT 12 qemu_remove_machine_init_done_notifier │ │ │ │ 8243: 003c7e84 160 FUNC GLOBAL DEFAULT 12 e1000x_rxbufsize │ │ │ │ 8244: 00db083c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_WRITE_DSTATE │ │ │ │ 8245: 005398dc 112 FUNC GLOBAL DEFAULT 12 cpu_timers_init │ │ │ │ - 8246: 0070f1f8 152 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ + 8246: 0070f1c8 152 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ 8247: 00d66000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_RETURN_EVENT │ │ │ │ 8248: 00378bcc 180 FUNC GLOBAL DEFAULT 12 pm_smbus_init │ │ │ │ - 8249: 008b860c 36 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ - 8250: 007e39f8 852 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ - 8251: 0097e44c 324 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ + 8249: 008b85dc 36 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ + 8250: 007e39c8 852 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ + 8251: 0097e41c 324 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ 8252: 00db208a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 8253: 00d735ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_HOSTFD_EVENT │ │ │ │ 8254: 0062a2f0 132 FUNC GLOBAL DEFAULT 12 helper_evfststeq │ │ │ │ 8255: 00daff9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_DSTATE │ │ │ │ 8256: 00db1802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_WAKEUP_DSTATE │ │ │ │ 8257: 00c7bb78 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vhost_user_blk │ │ │ │ - 8258: 00966338 192 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ + 8258: 00966308 192 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ 8259: 00257afc 16 FUNC GLOBAL DEFAULT 12 print_insn_od_host │ │ │ │ 8260: 00d7018c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPBA_READB_EVENT │ │ │ │ 8261: 00db0f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_DSTATE │ │ │ │ 8262: 00db1de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_DSTATE │ │ │ │ - 8263: 00797e84 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ + 8263: 00797e54 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ 8264: 00d65828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_REVENTS_EVENT │ │ │ │ - 8265: 008c1c3c 244 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ + 8265: 008c1c0c 244 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ 8266: 002e73ac 292 FUNC GLOBAL DEFAULT 12 v9fs_co_lremovexattr │ │ │ │ 8267: 0028a9f8 336 FUNC GLOBAL DEFAULT 12 uint16_to_float64_scalbn │ │ │ │ 8268: 00d66868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_READ_EVENT │ │ │ │ 8269: 00db1150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REG_WRITE_DSTATE │ │ │ │ 8270: 005d9ed0 180 FUNC GLOBAL DEFAULT 12 helper_store_sr │ │ │ │ 8271: 00550d04 212 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_types │ │ │ │ 8272: 00db05c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_DSTATE │ │ │ │ - 8273: 007c232c 428 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ + 8273: 007c22fc 428 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ 8274: 00d7807c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_IO_EVENT │ │ │ │ 8275: 00d6a204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_CLEAR_EVENT │ │ │ │ - 8276: 008f7cb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ + 8276: 008f7c80 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ 8277: 00d69d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_PRESENTER_NOTIFY_EVENT │ │ │ │ - 8278: 0072be08 184 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ - 8279: 008f46e8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ + 8278: 0072bdd8 184 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ + 8279: 008f46b8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ 8280: 00d75afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_EVENT │ │ │ │ 8281: 00d771ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_EVENT │ │ │ │ 8282: 00d712f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_REQ_EVENT │ │ │ │ - 8283: 0090a934 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ - 8284: 007fbfa0 216 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ + 8283: 0090a904 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ + 8284: 007fbf70 216 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ 8285: 005b1ed0 2628 FUNC GLOBAL DEFAULT 12 net_init_socket │ │ │ │ 8286: 00d9f5d8 8 OBJECT GLOBAL DEFAULT 25 max_advance │ │ │ │ 8287: 00db15de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_DSTATE │ │ │ │ - 8288: 008e6794 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ - 8289: 0081e240 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ + 8288: 008e6764 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ + 8289: 0081e210 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ 8290: 00db21aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_NUMA_NODE_DSTATE │ │ │ │ 8291: 00d653e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_EVENT │ │ │ │ 8292: 00db0824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_READ_DSTATE │ │ │ │ 8293: 00db09b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_TEST_WRITE_DSTATE │ │ │ │ - 8294: 0075f9f8 64 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ + 8294: 0075f9c8 64 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ 8295: 00db1c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_DSTATE │ │ │ │ 8296: 00d654f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SIZE_EVENT │ │ │ │ 8297: 00285e48 268 FUNC GLOBAL DEFAULT 12 float64_to_uint16 │ │ │ │ - 8298: 00947d0c 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ - 8299: 0069ced4 160 FUNC GLOBAL DEFAULT 12 spr_write_atbl │ │ │ │ - 8300: 00827e68 260 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ + 8298: 00947cdc 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ + 8299: 0069cea0 160 FUNC GLOBAL DEFAULT 12 spr_write_atbl │ │ │ │ + 8300: 00827e38 260 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ 8301: 00db1caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_SET_RUN_DSTATE │ │ │ │ 8302: 0062eadc 316 FUNC GLOBAL DEFAULT 12 helper_xvmaddsp │ │ │ │ 8303: 00cb2530 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8i │ │ │ │ 8304: 00d7be2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_GROW_EVENT │ │ │ │ 8305: 00db1a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_DSTATE │ │ │ │ 8306: 00321354 184 FUNC GLOBAL DEFAULT 12 platform_bus_get_mmio_addr │ │ │ │ - 8307: 006ba198 196 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ + 8307: 006ba168 196 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ 8308: 00db1d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_DSTATE │ │ │ │ - 8309: 008d3308 1388 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ + 8309: 008d32d8 1388 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ 8310: 00db15a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_EDM_CHANGE_DSTATE │ │ │ │ 8311: 0055dc34 696 FUNC GLOBAL DEFAULT 12 spdm_socket_rsp │ │ │ │ - 8312: 008d1c34 388 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ + 8312: 008d1c04 388 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ 8313: 00db0938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_IO_READ_DSTATE │ │ │ │ 8314: 00db04e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_GET_DSTATE │ │ │ │ 8315: 00d7334c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_START_EVENT │ │ │ │ - 8316: 007aedf0 384 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ + 8316: 007aedc0 384 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ 8317: 00db0828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_READ_DSTATE │ │ │ │ - 8318: 0069cf74 160 FUNC GLOBAL DEFAULT 12 spr_write_atbu │ │ │ │ + 8318: 0069cf40 160 FUNC GLOBAL DEFAULT 12 spr_write_atbu │ │ │ │ 8319: 00db1efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_PASS_DSTATE │ │ │ │ 8320: 002a88cc 580 FUNC GLOBAL DEFAULT 12 qemu_pixelformat_from_pixman │ │ │ │ 8321: 00d6f524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_EVENT │ │ │ │ 8322: 00338f18 100 FUNC GLOBAL DEFAULT 12 sysbus_mmio_get_region │ │ │ │ 8323: 00d71240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_EVENT │ │ │ │ - 8324: 009c7a44 256 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ + 8324: 009c7a14 256 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ 8325: 00323518 644 FUNC GLOBAL DEFAULT 12 platform_bus_add_all_fdt_nodes │ │ │ │ 8326: 00db0f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_DSTATE │ │ │ │ - 8327: 00728864 636 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ + 8327: 00728834 636 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ 8328: 00d6bea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_WRITE_EVENT │ │ │ │ 8329: 00db0040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_CONTEXT_DSTATE │ │ │ │ 8330: 00d6a4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_WRITE_EVENT │ │ │ │ 8331: 00db2236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_DSTATE │ │ │ │ 8332: 00db01f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 8333: 00d685c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_EVENT │ │ │ │ 8334: 00cb1cf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8v │ │ │ │ 8335: 00db09ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_DSTATE │ │ │ │ 8336: 00d75e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_UNMAP_EVENT │ │ │ │ 8337: 00db18a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_EXIT_DSTATE │ │ │ │ 8338: 00d67c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_UNMAP_MEMORY_EVENT │ │ │ │ 8339: 00c7b424 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_le │ │ │ │ - 8340: 00978474 448 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ + 8340: 00978444 448 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ 8341: 00cba52c 32 OBJECT GLOBAL DEFAULT 24 hw_compat_7_0 │ │ │ │ - 8342: 00908ff0 328 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ + 8342: 00908fc0 328 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ 8343: 00db0082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REQUEST_DSTATE │ │ │ │ 8344: 00cba54c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_1 │ │ │ │ 8345: 0036f780 16 FUNC GLOBAL DEFAULT 12 vga_dirty_log_start │ │ │ │ 8346: 00cba58c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_2 │ │ │ │ 8347: 0044b2d4 248 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_v1_init │ │ │ │ - 8348: 006ac748 224 FUNC GLOBAL DEFAULT 12 decNumberSubtract │ │ │ │ - 8349: 008a8f1c 524 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ + 8348: 006ac718 224 FUNC GLOBAL DEFAULT 12 decNumberSubtract │ │ │ │ + 8349: 008a8eec 524 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ 8350: 00d7aad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_CLIENT_EVENT │ │ │ │ - 8351: 009920f8 396 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ - 8352: 0069f0cc 892 FUNC GLOBAL DEFAULT 12 decContextSetStatusFromString │ │ │ │ - 8353: 008fc368 432 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ + 8351: 009920c8 396 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ + 8352: 0069f098 892 FUNC GLOBAL DEFAULT 12 decContextSetStatusFromString │ │ │ │ + 8353: 008fc338 432 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ 8354: 00d638c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_EVENT │ │ │ │ 8355: 00dafe50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_BUF_DSTATE │ │ │ │ 8356: 003880b4 860 FUNC GLOBAL DEFAULT 12 ide_bus_exec_cmd │ │ │ │ - 8357: 0097ff6c 8 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ - 8358: 007826e4 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ + 8357: 0097ff3c 8 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ + 8358: 007826b4 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ 8359: 00d7733c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_ESTIMATE_EVENT │ │ │ │ 8360: 00d74db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_EVENT │ │ │ │ 8361: 00321d6c 300 FUNC GLOBAL DEFAULT 12 ptimer_run │ │ │ │ 8362: 002839b0 292 FUNC GLOBAL DEFAULT 12 float128_to_int32_round_to_zero │ │ │ │ - 8363: 008fee64 500 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ + 8363: 008fee34 500 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ 8364: 0064aaa4 100 FUNC GLOBAL DEFAULT 12 powerpc_checkstop │ │ │ │ 8365: 00db0174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CLUNK_DSTATE │ │ │ │ 8366: 00d7acd0 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_replay_trace_events_trace_events │ │ │ │ - 8367: 007f1894 100 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ - 8368: 0077b4b0 204 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ + 8367: 007f1864 100 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ + 8368: 0077b480 204 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ 8369: 00db28ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_DSTATE │ │ │ │ 8370: 0062a514 24 FUNC GLOBAL DEFAULT 12 helper_efdcfsid │ │ │ │ 8371: 0044e0e0 416 FUNC GLOBAL DEFAULT 12 pcie_acs_init │ │ │ │ - 8372: 007f3d00 52 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ + 8372: 007f3cd0 52 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ 8373: 0062a264 140 FUNC GLOBAL DEFAULT 12 helper_evfststgt │ │ │ │ 8374: 00ccfbec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrefp │ │ │ │ - 8375: 009c7958 236 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ + 8375: 009c7928 236 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ 8376: 00cc94cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvspuxws │ │ │ │ 8377: 00633e54 288 FUNC GLOBAL DEFAULT 12 helper_XSCVQPUQZ │ │ │ │ 8378: 00d6f814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FLUSH_NS_EVENT │ │ │ │ - 8379: 008c5e3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 8379: 008c5e0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 8380: 00db044a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REDRAW_DSTATE │ │ │ │ 8381: 0057c168 36 FUNC GLOBAL DEFAULT 12 migrate_dirty_bitmaps │ │ │ │ 8382: 00cd16bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_DIVWE │ │ │ │ - 8383: 007b00d4 8 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ + 8383: 007b00a4 8 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ 8384: 00d71860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_EVENT │ │ │ │ 8385: 0044c02c 892 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_request_cb │ │ │ │ - 8386: 008c71a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ + 8386: 008c7174 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ 8387: 00391d04 76 FUNC GLOBAL DEFAULT 12 hid_pointer_activate │ │ │ │ 8388: 00d742ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_PTRS_EVENT │ │ │ │ 8389: 00db1dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_COMMAND_SEND_DSTATE │ │ │ │ 8390: 00db22ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_SET_DSTATE │ │ │ │ - 8391: 009c783c 164 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ + 8391: 009c780c 164 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ 8392: 00db1224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_CONFIGURED_DSTATE │ │ │ │ - 8393: 009bbdf4 248 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ + 8393: 009bbdc4 248 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ 8394: 00d6a664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_EVENT │ │ │ │ - 8395: 0096cfc0 544 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ + 8395: 0096cf90 544 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ 8396: 00db1042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_DSTATE │ │ │ │ 8397: 00db1f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_SELECT_DSTATE │ │ │ │ 8398: 00d6b6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_WRITE_EVENT │ │ │ │ 8399: 00d79e00 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_ebpf_trace_events_trace_events │ │ │ │ 8400: 00d71dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_EVENT │ │ │ │ 8401: 00db0360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_READ_DSTATE │ │ │ │ 8402: 00295368 184 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr16v │ │ │ │ 8403: 00285f54 256 FUNC GLOBAL DEFAULT 12 float64_to_uint32 │ │ │ │ - 8404: 00910794 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ - 8405: 008f7e20 156 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ + 8404: 00910764 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ + 8405: 008f7df0 156 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ 8406: 005cd308 24 FUNC GLOBAL DEFAULT 12 replay_running_debug │ │ │ │ - 8407: 0097e8a8 2452 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ + 8407: 0097e878 2452 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ 8408: 002a22fc 164 FUNC GLOBAL DEFAULT 12 qemu_default_pixelformat │ │ │ │ - 8409: 0097fe3c 112 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ - 8410: 007f18f8 180 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ + 8409: 0097fe0c 112 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ + 8410: 007f18c8 180 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ 8411: 00db236e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_DSTATE │ │ │ │ 8412: 00daff6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_INIT_ERR_DSTATE │ │ │ │ 8413: 00db0a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_PER_CLK_DSTATE │ │ │ │ 8414: 00db076a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_ESB_DSTATE │ │ │ │ 8415: 00d69ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_CLAIM_IRQ_EVENT │ │ │ │ 8416: 0028962c 292 FUNC GLOBAL DEFAULT 12 int64_to_floatx80 │ │ │ │ 8417: 00339f70 3048 FUNC GLOBAL DEFAULT 12 qemu_edid_generate │ │ │ │ 8418: 00db17ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_READ_DSTATE │ │ │ │ 8419: 002a7acc 36 FUNC GLOBAL DEFAULT 12 qkbd_state_modifier_get │ │ │ │ 8420: 00db1a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_TO_TARGET_DSTATE │ │ │ │ - 8421: 0093d144 112 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ + 8421: 0093d114 112 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ 8422: 002e9cc0 272 FUNC GLOBAL DEFAULT 12 aml_to_hexstring │ │ │ │ 8423: 00d644a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_READ_DATA_EVENT │ │ │ │ 8424: 00d9f4d4 88 OBJECT GLOBAL DEFAULT 25 address_space_io │ │ │ │ 8425: 00d7390c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_ATTACH_EVENT │ │ │ │ - 8426: 0095a480 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ + 8426: 0095a450 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ 8427: 00383774 632 FUNC GLOBAL DEFAULT 12 ide_data_writel │ │ │ │ 8428: 00db0a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_IOMMU_NOTIFY_DSTATE │ │ │ │ 8429: 0062c564 316 FUNC GLOBAL DEFAULT 12 helper_xsredp │ │ │ │ 8430: 00d7958c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 8431: 00902460 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ - 8432: 008aa748 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ + 8431: 00902430 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ + 8432: 008aa718 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ 8433: 0053cfb8 292 FUNC GLOBAL DEFAULT 12 dma_aligned_pow2_mask │ │ │ │ 8434: 00db134a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_NOOP_DSTATE │ │ │ │ - 8435: 00793954 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ - 8436: 006cc978 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ + 8435: 00793924 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ + 8436: 006cc948 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ 8437: 00382858 664 FUNC GLOBAL DEFAULT 12 ide_data_writew │ │ │ │ - 8438: 009adc28 16 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ + 8438: 009adbf8 16 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ 8439: 00537228 48 FUNC GLOBAL DEFAULT 12 cpus_set_virtual_clock │ │ │ │ - 8440: 0075da50 140 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ + 8440: 0075da20 140 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ 8441: 003bbe84 644 FUNC GLOBAL DEFAULT 12 ne2000_receive │ │ │ │ - 8442: 0099b5cc 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ - 8443: 009355b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ - 8444: 008c18dc 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ - 8445: 008db504 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 8442: 0099b59c 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ + 8443: 00935588 92 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ + 8444: 008c18ac 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ + 8445: 008db4d4 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 8446: 00d7a744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 8447: 00c7e660 12 OBJECT GLOBAL DEFAULT 21 InputButton_lookup │ │ │ │ 8448: 00cc2a94 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVDM_le_exp │ │ │ │ - 8449: 00787e1c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ + 8449: 00787dec 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ 8450: 00d69090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_UNIMPL_EVENT │ │ │ │ 8451: 00d796ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 8452: 006ad4f4 436 FUNC GLOBAL DEFAULT 12 decimal128ToNumber │ │ │ │ + 8452: 006ad4c4 436 FUNC GLOBAL DEFAULT 12 decimal128ToNumber │ │ │ │ 8453: 00d7782c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_EVENT │ │ │ │ - 8454: 00779f8c 48 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ + 8454: 00779f5c 48 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ 8455: 00511778 116 FUNC GLOBAL DEFAULT 12 vhost_ack_features │ │ │ │ 8456: 00d6e5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_S_RESET_EVENT │ │ │ │ - 8457: 008883f4 236 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ + 8457: 008883c4 236 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ 8458: 00db1258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_UPDATE_DT_DSTATE │ │ │ │ 8459: 00d69190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_EVENT │ │ │ │ - 8460: 008bd9c4 504 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ + 8460: 008bd994 504 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ 8461: 00dafe32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_COPY_FILE_RANGE_DSTATE │ │ │ │ 8462: 00ccc544 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsumsws │ │ │ │ 8463: 00d6b9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_NONSEC_EVENT │ │ │ │ 8464: 00403fe0 4 FUNC GLOBAL DEFAULT 12 fp_port_set_macaddr │ │ │ │ 8465: 00cb65a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchb │ │ │ │ - 8466: 00957b04 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ + 8466: 00957ad4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ 8467: 00cd2a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcfid │ │ │ │ 8468: 00376e44 464 FUNC GLOBAL DEFAULT 12 i2c_recv │ │ │ │ 8469: 00db1f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_FALLBACK_DSTATE │ │ │ │ - 8470: 00769a50 228 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ + 8470: 00769a20 228 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ 8471: 00db0c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LAST_DSTATE │ │ │ │ 8472: 00d64bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_INIT_EVENT │ │ │ │ 8473: 0032c178 204 FUNC GLOBAL DEFAULT 12 hmp_info_vm_generation_id │ │ │ │ 8474: 00db03ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_OUT_DSTATE │ │ │ │ 8475: 002fecd4 84 FUNC GLOBAL DEFAULT 12 GUS_irqrequest │ │ │ │ 8476: 00db1786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ADDRESS_DSTATE │ │ │ │ - 8477: 006e5f24 828 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ + 8477: 006e5ef4 828 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ 8478: 00db1cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_RAM_FILL_DSTATE │ │ │ │ 8479: 00d6e278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_OVERSIZED_EVENT │ │ │ │ 8480: 00537c54 116 FUNC GLOBAL DEFAULT 12 cpu_resume │ │ │ │ - 8481: 00978634 412 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ - 8482: 00926620 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ + 8481: 00978604 412 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ + 8482: 009265f0 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ 8483: 002a7da0 16 FUNC GLOBAL DEFAULT 12 qkbd_state_set_delay │ │ │ │ 8484: 00462278 332 FUNC GLOBAL DEFAULT 12 mc146818_rtc_init │ │ │ │ - 8485: 0096dc78 340 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ + 8485: 0096dc48 340 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ 8486: 00d6d4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_READ_EVENT │ │ │ │ - 8487: 007e2828 228 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ + 8487: 007e27f8 228 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ 8488: 00db0fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_DSTATE │ │ │ │ 8489: 0040a8b0 608 FUNC GLOBAL DEFAULT 12 ctucan_receive │ │ │ │ 8490: 00d7adf0 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_stats_trace_events_trace_events │ │ │ │ 8491: 00cc7f24 132 OBJECT GLOBAL DEFAULT 24 helper_info_brinc │ │ │ │ - 8492: 008cb264 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ + 8492: 008cb234 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ 8493: 0063e36c 120 FUNC GLOBAL DEFAULT 12 helper_vmaddfp │ │ │ │ 8494: 00db0ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_PARSED_DSTATE │ │ │ │ 8495: 00d7b1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_EVENT │ │ │ │ 8496: 00d74c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_EVENT │ │ │ │ 8497: 00cc6a84 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVDIVSP │ │ │ │ 8498: 00cb4ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds8 │ │ │ │ 8499: 002f28ec 388 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_init │ │ │ │ - 8500: 0082490c 1396 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ + 8500: 008248dc 1396 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ 8501: 00db11de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_WRITE_DSTATE │ │ │ │ 8502: 00cb607c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchb │ │ │ │ - 8503: 006af8dc 916 FUNC GLOBAL DEFAULT 12 decimal64FromNumber │ │ │ │ + 8503: 006af8ac 916 FUNC GLOBAL DEFAULT 12 decimal64FromNumber │ │ │ │ 8504: 00db1b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_FULL_DSTATE │ │ │ │ - 8505: 00935b14 328 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ + 8505: 00935ae4 328 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ 8506: 005d03c0 2080 FUNC GLOBAL DEFAULT 12 qmp_x_query_jit │ │ │ │ 8507: 00dafe9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PROCESS_COMPLETION_DSTATE │ │ │ │ - 8508: 0094b020 332 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ + 8508: 0094aff0 332 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ 8509: 00db1334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_DSTATE │ │ │ │ 8510: 00d6b220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_EVENT_EVENT │ │ │ │ 8511: 003306a8 84 FUNC GLOBAL DEFAULT 12 machine_class_allow_dynamic_sysbus_dev │ │ │ │ 8512: 00d703dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_XSCOM_MBOX_READ_EVENT │ │ │ │ - 8513: 00b2e910 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ - 8514: 0077f8d4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ + 8513: 00b2e8e0 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ + 8514: 0077f8a4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ 8515: 00d68f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_LARGE_EVENT │ │ │ │ 8516: 002ebfa8 328 FUNC GLOBAL DEFAULT 12 aml_operation_region │ │ │ │ 8517: 00db1c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_DSTATE │ │ │ │ - 8518: 00944550 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ + 8518: 00944520 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ 8519: 00571574 64 FUNC GLOBAL DEFAULT 12 migrate_has_error │ │ │ │ 8520: 00db03c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_DATA_DSTATE │ │ │ │ 8521: 00d6f6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_EVENT │ │ │ │ 8522: 00cb5104 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add8 │ │ │ │ - 8523: 00b9d6b8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ + 8523: 00b9d688 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ 8524: 00d6f034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_EVENT │ │ │ │ 8525: 00db28de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_RESET_DSTATE │ │ │ │ 8526: 00d6d078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RESET_EVENT │ │ │ │ 8527: 00db0b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_CMD_ADB_REQUEST_DSTATE │ │ │ │ 8528: 00dafd27 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_core_c │ │ │ │ 8529: 00db0574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_CLR_DSTATE │ │ │ │ 8530: 00d7af00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ - 8531: 0092eac8 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ - 8532: 006e6c80 48 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ + 8531: 0092ea98 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ + 8532: 006e6c50 48 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ 8533: 00d65654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_OPTION_REQUEST_EVENT │ │ │ │ 8534: 00d69e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_ESB_EVENT │ │ │ │ 8535: 00505dc0 92 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_pre_save │ │ │ │ - 8536: 008ff118 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ + 8536: 008ff0e8 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ 8537: 00d770cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_STATE_TOO_BIG_EVENT │ │ │ │ - 8538: 007f37b4 140 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ + 8538: 007f3784 140 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ 8539: 00d7684c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_HEADER_EVENT │ │ │ │ 8540: 00db0518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_DSTATE │ │ │ │ - 8541: 009981b8 60 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ + 8541: 00998188 60 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ 8542: 00d687d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_HEXDUMP_EVENT │ │ │ │ - 8543: 00926fc8 156 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ - 8544: 008eb1b8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ - 8545: 00918f2c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ + 8543: 00926f98 156 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ + 8544: 008eb188 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ + 8545: 00918efc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ 8546: 00d6df68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_CSO_EVENT │ │ │ │ 8547: 00d67404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_EVENT │ │ │ │ 8548: 00d7717c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_EVENT │ │ │ │ 8549: 00db0740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_WRITE_DSTATE │ │ │ │ 8550: 00d71230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_EVENT │ │ │ │ 8551: 00286054 252 FUNC GLOBAL DEFAULT 12 float64_to_uint64 │ │ │ │ - 8552: 0074292c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ - 8553: 009d1448 248 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ + 8552: 007428fc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ + 8553: 009d1418 248 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ 8554: 00db0a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_WRITE_DSTATE │ │ │ │ 8555: 003128d8 96 FUNC GLOBAL DEFAULT 12 isa_fdc_init_drives │ │ │ │ 8556: 00d720c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_COMPLETE_EVENT │ │ │ │ 8557: 00db11ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_GETPROPLEN_DSTATE │ │ │ │ - 8558: 008021e4 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ - 8559: 00782a74 204 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ + 8558: 008021b4 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ + 8559: 00782a44 204 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ 8560: 00648a70 4 FUNC GLOBAL DEFAULT 12 helper_vcipherlast │ │ │ │ 8561: 00db1b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_START_DSTATE │ │ │ │ 8562: 00db1486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_INFO_DSTATE │ │ │ │ - 8563: 00728c74 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ - 8564: 007e27f4 12 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ + 8563: 00728c44 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ + 8564: 007e27c4 12 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ 8565: 00db008e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_UNKNOWN_DSTATE │ │ │ │ 8566: 00db003e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_DSTATE │ │ │ │ - 8567: 00797018 116 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ - 8568: 00911090 192 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ + 8567: 00796fe8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ + 8568: 00911060 192 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ 8569: 00d7403c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QH_LOAD_EVENT │ │ │ │ 8570: 00db08d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_LSI_DSTATE │ │ │ │ 8571: 00d64440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_EVENT │ │ │ │ 8572: 00cc9f1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvdpsxds │ │ │ │ 8573: 00db1f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM16_FALLBACK_DSTATE │ │ │ │ 8574: 00db10aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_DSTATE │ │ │ │ 8575: 00db0d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_VFMAILBOX_DSTATE │ │ │ │ @@ -8585,815 +8585,815 @@ │ │ │ │ 8581: 0057d078 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_channels │ │ │ │ 8582: 00d7372c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_DATA_IN_EVENT │ │ │ │ 8583: 00db20aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 8584: 002abc18 348 FUNC GLOBAL DEFAULT 12 qemu_console_fill_device_address │ │ │ │ 8585: 00db11e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_INSTANCE_TO_PATH_DSTATE │ │ │ │ 8586: 00d783e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_RELEASE_EVENT │ │ │ │ 8587: 00ccaa74 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvhpdp │ │ │ │ - 8588: 007f2828 232 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ + 8588: 007f27f8 232 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ 8589: 00db0138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_ALLOC_DSTATE │ │ │ │ 8590: 00cd4e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCFFIXQQ │ │ │ │ - 8591: 007ce948 220 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ + 8591: 007ce918 220 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ 8592: 00d6bcb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_READ_EVENT │ │ │ │ - 8593: 007976f4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ + 8593: 007976c4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ 8594: 00d645a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_FLUSH_EVENT │ │ │ │ 8595: 00db0426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_REMAP_DSTATE │ │ │ │ 8596: 00db1db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_SKIP_DSTATE │ │ │ │ 8597: 00d76148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_RESET_ENTER_EVENT │ │ │ │ 8598: 00ccf19c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbox │ │ │ │ - 8599: 0084ac10 368 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ - 8600: 007e60f8 104 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ - 8601: 0090b7f8 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ - 8602: 0077d7c8 100 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ + 8599: 0084abe0 368 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ + 8600: 007e60c8 104 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ + 8601: 0090b7c8 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ + 8602: 0077d798 100 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ 8603: 00db2568 4 OBJECT GLOBAL DEFAULT 25 error_warn │ │ │ │ - 8604: 008ff818 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ + 8604: 008ff7e8 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ 8605: 00db00d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_DSTATE │ │ │ │ 8606: 00cd129c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcipherlast │ │ │ │ - 8607: 0095ff1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ - 8608: 009be6dc 964 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ + 8607: 0095feec 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ + 8608: 009be6ac 964 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ 8609: 005add34 144 FUNC GLOBAL DEFAULT 12 qemu_can_send_packet │ │ │ │ 8610: 006365ac 324 FUNC GLOBAL DEFAULT 12 helper_xvrspic │ │ │ │ - 8611: 009141fc 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ - 8612: 009581f8 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ + 8611: 009141cc 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ + 8612: 009581c8 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ 8613: 00d6ad6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_FLOPPY_EVENT │ │ │ │ 8614: 00cd4398 132 OBJECT GLOBAL DEFAULT 24 helper_info_FTSQRT │ │ │ │ 8615: 00d767fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_RAMBLOCK_VFN_HASH_EVENT │ │ │ │ - 8616: 009a98e8 12 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ + 8616: 009a98b8 12 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ 8617: 0062a1e8 124 FUNC GLOBAL DEFAULT 12 helper_evfststlt │ │ │ │ 8618: 00d7adc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_EVENT │ │ │ │ 8619: 00db291c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_BH_CB_DSTATE │ │ │ │ 8620: 00db0b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_READ_DSTATE │ │ │ │ 8621: 00db0d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_CHECK_DSTATE │ │ │ │ - 8622: 009564ac 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ + 8622: 0095647c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ 8623: 00db0620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADPORT_DSTATE │ │ │ │ - 8624: 006eaf90 200 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ + 8624: 006eaf60 200 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ 8625: 00ccb230 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvqpuwz │ │ │ │ 8626: 00db1ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_DEVICE_ID_DSTATE │ │ │ │ - 8627: 00797480 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ + 8627: 00797450 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ 8628: 006366f0 364 FUNC GLOBAL DEFAULT 12 helper_xvrspim │ │ │ │ 8629: 00d753b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_SETUP_EVENT │ │ │ │ 8630: 00db0e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DISABLED_DSTATE │ │ │ │ 8631: 00385d9c 268 FUNC GLOBAL DEFAULT 12 ide_set_sector │ │ │ │ 8632: 00d7b01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_EVENT │ │ │ │ 8633: 0063685c 364 FUNC GLOBAL DEFAULT 12 helper_xvrspip │ │ │ │ 8634: 005ad87c 112 FUNC GLOBAL DEFAULT 12 qemu_get_peer │ │ │ │ 8635: 002a35ec 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_height │ │ │ │ 8636: 005acef4 180 FUNC GLOBAL DEFAULT 12 qemu_set_info_str │ │ │ │ 8637: 00d68970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_READ_EVENT │ │ │ │ 8638: 00d64310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_EVENT │ │ │ │ - 8639: 00b9d6c0 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ + 8639: 00b9d690 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ 8640: 00d6b480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_AHB_PNP_READ_EVENT │ │ │ │ 8641: 00d78c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TRANSLATE_BLOCK_EVENT │ │ │ │ 8642: 00db2180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_ROMS_DSTATE │ │ │ │ 8643: 0062aaa4 88 FUNC GLOBAL DEFAULT 12 helper_efdtsteq │ │ │ │ 8644: 00db0e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_START_RECV_DSTATE │ │ │ │ 8645: 00630314 80 FUNC GLOBAL DEFAULT 12 helper_xscmpodp │ │ │ │ 8646: 006369c8 364 FUNC GLOBAL DEFAULT 12 helper_xvrspiz │ │ │ │ 8647: 00db08f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_DSTATE │ │ │ │ 8648: 00d6a614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_EVENT │ │ │ │ 8649: 00579e00 164 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_cleanup │ │ │ │ 8650: 00d72b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_EVENT │ │ │ │ - 8651: 0071899c 144 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ - 8652: 007c08cc 32 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ + 8651: 0071896c 144 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ + 8652: 007c089c 32 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ 8653: 00d66e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_START_EVENT │ │ │ │ 8654: 00db0504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_GET_INIT_INFO_DSTATE │ │ │ │ 8655: 0062fadc 216 FUNC GLOBAL DEFAULT 12 helper_XSCMPEQDP │ │ │ │ 8656: 00d6650c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_READB_EVENT │ │ │ │ 8657: 0028e3e8 3852 FUNC GLOBAL DEFAULT 12 float128_sqrt │ │ │ │ 8658: 002d8e08 200 FUNC GLOBAL DEFAULT 12 v9fs_set_xattr │ │ │ │ 8659: 00db195a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_DSTATE │ │ │ │ - 8660: 00796c2c 188 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ + 8660: 00796bfc 188 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ 8661: 00c7d708 12 OBJECT GLOBAL DEFAULT 21 ImageInfoSpecificKind_lookup │ │ │ │ 8662: 00db2212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_RECOVER_DSTATE │ │ │ │ - 8663: 007f0df0 108 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ + 8663: 007f0dc0 108 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ 8664: 00d6bc00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_WRITE_EVENT │ │ │ │ 8665: 00db0500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_DSTATE │ │ │ │ - 8666: 00920dc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ - 8667: 00950d80 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ + 8666: 00920d90 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ + 8667: 00950d50 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ 8668: 002aa258 656 FUNC GLOBAL DEFAULT 12 hmp_sendkey │ │ │ │ 8669: 00cd4a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCTQPQ │ │ │ │ - 8670: 008db330 320 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 8670: 008db300 320 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ 8671: 002a21e0 260 FUNC GLOBAL DEFAULT 12 qemu_console_resize │ │ │ │ - 8672: 0090a9ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ - 8673: 009459e8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ - 8674: 00965868 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ + 8672: 0090a9bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ + 8673: 009459b8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ + 8674: 00965838 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ 8675: 00d79a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_START_EVENT │ │ │ │ 8676: 00d68fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_EVENT │ │ │ │ 8677: 003221f4 56 FUNC GLOBAL DEFAULT 12 ptimer_transaction_begin │ │ │ │ 8678: 00d7701c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_EVENT │ │ │ │ - 8679: 009c9508 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ + 8679: 009c94d8 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ 8680: 002cdd40 68 FUNC GLOBAL DEFAULT 12 start_auth_vencrypt │ │ │ │ 8681: 0062b02c 292 FUNC GLOBAL DEFAULT 12 helper_XSSUBDP │ │ │ │ 8682: 00d72d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_RAISE_EVENT │ │ │ │ 8683: 0043d7b4 56 FUNC GLOBAL DEFAULT 12 pci_bus_is_express │ │ │ │ 8684: 002c1098 376 FUNC GLOBAL DEFAULT 12 vnc_hextile_send_framebuffer_update │ │ │ │ - 8685: 0095dfec 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ + 8685: 0095dfbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ 8686: 002a4280 156 FUNC GLOBAL DEFAULT 12 index_from_key │ │ │ │ - 8687: 0077d068 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ + 8687: 0077d038 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ 8688: 00d6fd94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_CONFIG_WRITE_EVENT │ │ │ │ - 8689: 009c7268 136 FUNC GLOBAL DEFAULT 12 clmul_8x8_low │ │ │ │ + 8689: 009c7238 136 FUNC GLOBAL DEFAULT 12 clmul_8x8_low │ │ │ │ 8690: 00cc1780 132 OBJECT GLOBAL DEFAULT 24 helper_info_efssub │ │ │ │ - 8691: 0098a158 204 FUNC GLOBAL DEFAULT 12 qatomic_set_u64 │ │ │ │ - 8692: 009a66c8 140 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ + 8691: 0098a128 204 FUNC GLOBAL DEFAULT 12 qatomic_set_u64 │ │ │ │ + 8692: 009a6698 140 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ 8693: 00298544 172 FUNC GLOBAL DEFAULT 12 helper_gvec_smax16 │ │ │ │ - 8694: 009c807c 196 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ - 8695: 00707c50 92 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ - 8696: 00807f6c 8 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ + 8694: 009c804c 196 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ + 8695: 00707c20 92 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ + 8696: 00807f3c 8 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ 8697: 00db2086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ 8698: 00d72874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_END_TRANSFER_EVENT │ │ │ │ 8699: 0027e6a8 360 FUNC GLOBAL DEFAULT 12 floatx80_modrem │ │ │ │ 8700: 003a29c0 352 FUNC GLOBAL DEFAULT 12 kvm_get_irq_delivered │ │ │ │ 8701: 00289cf0 244 FUNC GLOBAL DEFAULT 12 uint32_to_float16 │ │ │ │ - 8702: 007945e4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ + 8702: 007945b4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ 8703: 00db208e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 8704: 005cd6c8 256 FUNC GLOBAL DEFAULT 12 hmp_replay_delete_break │ │ │ │ 8705: 00db152e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_DSTATE │ │ │ │ 8706: 00cb3df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub16 │ │ │ │ 8707: 00d76e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_EVENT │ │ │ │ - 8708: 0080f3d8 28 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ + 8708: 0080f3a8 28 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ 8709: 00d67b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_EVENT │ │ │ │ - 8710: 00808610 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ + 8710: 008085e0 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ 8711: 00db2016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ 8712: 00db2070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 8713: 00d644c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_SETUP_EVENT │ │ │ │ 8714: 00db09c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_DSTATE │ │ │ │ 8715: 003adcc4 964 FUNC GLOBAL DEFAULT 12 mos6522_read │ │ │ │ 8716: 00d65204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_EVENT │ │ │ │ 8717: 00d7022c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_IRQ_CPU_EVENT │ │ │ │ 8718: 00643cf8 52 FUNC GLOBAL DEFAULT 12 helper_vpkudum │ │ │ │ - 8719: 0095e8ec 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ - 8720: 00917708 112 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ - 8721: 008f2d74 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ + 8719: 0095e8bc 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ + 8720: 009176d8 112 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ + 8721: 008f2d44 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ 8722: 00d77c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_EVENT │ │ │ │ 8723: 00dafdcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_IN_BAND_DSTATE │ │ │ │ 8724: 004481fc 208 FUNC GLOBAL DEFAULT 12 pcie_sriov_num_vfs │ │ │ │ - 8725: 00807f10 92 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ + 8725: 00807ee0 92 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ 8726: 00643a7c 236 FUNC GLOBAL DEFAULT 12 helper_vpkudus │ │ │ │ 8727: 00d74af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_EVENT │ │ │ │ 8728: 00d692f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_READ_EVENT │ │ │ │ 8729: 00cb39d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax16 │ │ │ │ - 8730: 008f4bfc 180 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ + 8730: 008f4bcc 180 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ 8731: 00d6ab64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_BROADCAST_EVENT │ │ │ │ 8732: 0062aa48 92 FUNC GLOBAL DEFAULT 12 helper_efdtstgt │ │ │ │ 8733: 00d6a034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_FAULT_EVENT │ │ │ │ 8734: 00d696ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 8735: 00db0376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_FIFO_RESET_DSTATE │ │ │ │ 8736: 00321a38 692 FUNC GLOBAL DEFAULT 12 ptimer_get_count │ │ │ │ - 8737: 007ba358 128 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ - 8738: 0077fd14 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ - 8739: 009787d0 464 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ - 8740: 00980cbc 160 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ + 8737: 007ba328 128 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ + 8738: 0077fce4 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ + 8739: 009787a0 464 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ + 8740: 00980c8c 160 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ 8741: 00db12e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_DSTATE │ │ │ │ 8742: 00440728 92 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus_reverse │ │ │ │ - 8743: 00782a0c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ - 8744: 0093dde4 512 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ + 8743: 007829dc 60 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ + 8744: 0093ddb4 512 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ 8745: 0044ef38 8 FUNC GLOBAL DEFAULT 12 pcie_aer_exit │ │ │ │ - 8746: 00b9d684 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ - 8747: 009b0624 68 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ + 8746: 00b9d654 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ + 8747: 009b05f4 68 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ 8748: 00d657b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_RESUME_OUT_EVENT │ │ │ │ 8749: 0026ead0 384 FUNC GLOBAL DEFAULT 12 float32_mul │ │ │ │ 8750: 00cc22d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_FRES │ │ │ │ 8751: 00db0790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_NMI_LEVEL_DSTATE │ │ │ │ 8752: 00db0896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_SET_IRQ_DSTATE │ │ │ │ 8753: 00d649c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITE_ZEROES_EVENT │ │ │ │ 8754: 002837a4 264 FUNC GLOBAL DEFAULT 12 float64_to_int32_round_to_zero │ │ │ │ 8755: 002844b0 268 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_round_to_zero │ │ │ │ 8756: 00c7dcf0 12 OBJECT GLOBAL DEFAULT 21 X86CPURegister32_lookup │ │ │ │ - 8757: 006ba25c 316 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ + 8757: 006ba22c 316 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ 8758: 00db1564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_LOCK_DSTATE │ │ │ │ - 8759: 0091c4d0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ - 8760: 00950254 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ + 8759: 0091c4a0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ + 8760: 00950224 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ 8761: 00db1c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_DELETE_BLOCK_DSTATE │ │ │ │ 8762: 00d7a5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 8763: 00d716d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_EVENT │ │ │ │ 8764: 00db125e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_CAS_PVR_DSTATE │ │ │ │ 8765: 00cbe318 36 OBJECT GLOBAL DEFAULT 24 audio_prio_list │ │ │ │ 8766: 00d688f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_RAISE_EVENT │ │ │ │ 8767: 00d706ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_ALLOCATION_STATE_FINALIZING_EVENT │ │ │ │ 8768: 005289c8 188 FUNC GLOBAL DEFAULT 12 hmp_chardev_remove │ │ │ │ 8769: 00536cd8 184 FUNC GLOBAL DEFAULT 12 cpu_thread_is_idle │ │ │ │ - 8770: 00914bac 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ + 8770: 00914b7c 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ 8771: 00db07ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_FAULT_DSTATE │ │ │ │ - 8772: 007cf418 492 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ + 8772: 007cf3e8 492 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ 8773: 0060c200 8 FUNC GLOBAL DEFAULT 12 ppc_store_msr │ │ │ │ 8774: 00db0784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_GPU_IRQ_DSTATE │ │ │ │ - 8775: 00740d70 280 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ - 8776: 0096b924 244 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ + 8775: 00740d40 280 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ + 8776: 0096b8f4 244 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ 8777: 002985f0 176 FUNC GLOBAL DEFAULT 12 helper_gvec_smax32 │ │ │ │ - 8778: 00958330 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ + 8778: 00958300 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ 8779: 00bc5f44 52 OBJECT GLOBAL DEFAULT 21 vmstate_ptimer │ │ │ │ 8780: 002e89d0 328 FUNC GLOBAL DEFAULT 12 build_append_named_dword │ │ │ │ - 8781: 00741c18 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ - 8782: 00980038 176 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ + 8781: 00741be8 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ + 8782: 00980008 176 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ 8783: 00587128 412 FUNC GLOBAL DEFAULT 12 unregister_savevm │ │ │ │ 8784: 00d71940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_READ_EVENT │ │ │ │ - 8785: 00999dd0 48 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ + 8785: 00999da0 48 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ 8786: 00db0c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_READ_BD_DSTATE │ │ │ │ 8787: 00d74b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VMSTATE_CHANGE_EVENT │ │ │ │ 8788: 00433b04 448 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i16 │ │ │ │ 8789: 00db0f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_DSTATE │ │ │ │ 8790: 00db0c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_WRITE_DSTATE │ │ │ │ 8791: 00db189c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_DSTATE │ │ │ │ 8792: 0056bda4 24 FUNC GLOBAL DEFAULT 12 delvm_completion │ │ │ │ 8793: 002ea0b0 152 FUNC GLOBAL DEFAULT 12 aml_land │ │ │ │ 8794: 00db19c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DETACH_DEVICE_DSTATE │ │ │ │ 8795: 004f02d4 324 FUNC GLOBAL DEFAULT 12 ccid_card_card_removed │ │ │ │ - 8796: 00797974 128 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ + 8796: 00797944 128 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ 8797: 00d66bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_POPULATED_JEDEC_EVENT │ │ │ │ - 8798: 0095c7b4 156 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ + 8798: 0095c784 156 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ 8799: 0028a50c 284 FUNC GLOBAL DEFAULT 12 uint32_to_float32 │ │ │ │ 8800: 0031d7bc 388 FUNC GLOBAL DEFAULT 12 serial_hds_isa_init │ │ │ │ 8801: 005b9c34 44 FUNC GLOBAL DEFAULT 12 packet_destroy │ │ │ │ - 8802: 007459ac 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ + 8802: 0074597c 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ 8803: 00db0a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_READ_DSTATE │ │ │ │ 8804: 00db0420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_RAISE_IRQ_DSTATE │ │ │ │ 8805: 00db1de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SETUP_DSTATE │ │ │ │ - 8806: 00810ee8 108 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ + 8806: 00810eb8 108 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ 8807: 00cb3d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub32 │ │ │ │ 8808: 00d668b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_FORMAT_EVENT │ │ │ │ 8809: 00d7b7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_ALTERNATE_EVENT │ │ │ │ - 8810: 00720838 8 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ + 8810: 00720808 8 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ 8811: 00db1fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_DEBUG_EXCEPTION_DSTATE │ │ │ │ 8812: 00d6d0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LAST_EVENT │ │ │ │ - 8813: 007b97b0 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ + 8813: 007b9780 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ 8814: 0052b268 148 FUNC GLOBAL DEFAULT 12 v9fs_iov_marshal │ │ │ │ 8815: 002eea64 476 FUNC GLOBAL DEFAULT 12 build_srat_pci_generic_initiator │ │ │ │ 8816: 00d71f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_INFO_EVENT │ │ │ │ 8817: 00db003a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_DSTATE │ │ │ │ 8818: 00d69060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_EVENT │ │ │ │ 8819: 00dafd80 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_rocker_c │ │ │ │ 8820: 00d7421c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESUME_EVENT │ │ │ │ 8821: 00528034 940 FUNC GLOBAL DEFAULT 12 wav_start_capture │ │ │ │ 8822: 00ce0210 4320 OBJECT GLOBAL DEFAULT 24 hmp_cmds │ │ │ │ 8823: 00db0616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_START_DMA_DSTATE │ │ │ │ - 8824: 00949240 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ + 8824: 00949210 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ 8825: 00334830 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_resize │ │ │ │ 8826: 00d71150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_EVENT │ │ │ │ 8827: 00d78b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_SELECT_EVENT │ │ │ │ 8828: 00d7b598 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_lock_func │ │ │ │ - 8829: 00749f0c 24 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ - 8830: 00938814 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ + 8829: 00749edc 24 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ + 8830: 009387e4 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ 8831: 005e19dc 356 FUNC GLOBAL DEFAULT 12 store_40x_pit │ │ │ │ 8832: 002e5fac 292 FUNC GLOBAL DEFAULT 12 v9fs_co_statfs │ │ │ │ 8833: 00cb394c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax32 │ │ │ │ 8834: 00d68454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_EVENT │ │ │ │ 8835: 00db1988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_DSTATE │ │ │ │ - 8836: 0077fc84 144 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ - 8837: 0071f5f4 484 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_is_io │ │ │ │ + 8836: 0077fc54 144 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ + 8837: 0071f5c4 484 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_is_io │ │ │ │ 8838: 00cd1d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_4xx_tlbwe_hi │ │ │ │ 8839: 00444b88 840 FUNC GLOBAL DEFAULT 12 pci_bridge_initfn │ │ │ │ 8840: 00d707ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PUT_EVENT │ │ │ │ - 8841: 0096b5b8 556 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ + 8841: 0096b588 556 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ 8842: 00d74bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_EVENT │ │ │ │ 8843: 00c7b3d0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_fd │ │ │ │ 8844: 005df560 136 FUNC GLOBAL DEFAULT 12 ppc40x_chip_reset │ │ │ │ 8845: 00d700dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_SDRAM_ENABLE_EVENT │ │ │ │ - 8846: 0070cf28 656 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ + 8846: 0070cef8 656 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ 8847: 00d75324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_POPULATE_DEVICE_CONFIG_EVENT │ │ │ │ 8848: 00db10a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_DSTATE │ │ │ │ 8849: 00d7713c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_EVENT │ │ │ │ 8850: 00db1076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_DISCARD_CB_DSTATE │ │ │ │ 8851: 002e7690 4 FUNC GLOBAL DEFAULT 12 build_pci_bridge_aml │ │ │ │ - 8852: 00929d2c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ - 8853: 00700e4c 108 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ - 8854: 00758f68 20 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ + 8852: 00929cfc 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ + 8853: 00700e1c 108 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ + 8854: 00758f38 20 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ 8855: 00c7d7e8 12 OBJECT GLOBAL DEFAULT 21 EndianMode_lookup │ │ │ │ - 8856: 0096c368 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ + 8856: 0096c338 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ 8857: 00377bfc 88 FUNC GLOBAL DEFAULT 12 smbus_send_byte │ │ │ │ - 8858: 0092f968 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ - 8859: 00987330 236 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ + 8858: 0092f938 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ + 8859: 00987300 236 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ 8860: 00db1f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_DSTATE │ │ │ │ 8861: 005cef94 76 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_end │ │ │ │ 8862: 00db1ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYMAP_DSTATE │ │ │ │ 8863: 00db1944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_DSTATE │ │ │ │ - 8864: 009411e4 324 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ + 8864: 009411b4 324 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ 8865: 002a358c 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_width │ │ │ │ - 8866: 0086528c 484 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ + 8866: 0086525c 484 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ 8867: 00618688 172 FUNC GLOBAL DEFAULT 12 ppc_cpu_class_by_pvr │ │ │ │ - 8868: 008106a4 136 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ + 8868: 00810674 136 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ 8869: 0026cc8c 140 FUNC GLOBAL DEFAULT 12 float32_is_signaling_nan │ │ │ │ 8870: 002a787c 20 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_mode_change_notifier │ │ │ │ 8871: 0044d6ec 252 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_init │ │ │ │ 8872: 00db1e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_REGISTERED_LISTENER_DSTATE │ │ │ │ 8873: 0043df10 452 FUNC GLOBAL DEFAULT 12 pci_requester_id │ │ │ │ 8874: 0062ed54 316 FUNC GLOBAL DEFAULT 12 helper_xvnmaddsp │ │ │ │ - 8875: 00938390 356 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ + 8875: 00938360 356 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ 8876: 00db0348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_CONNECT_DSTATE │ │ │ │ - 8877: 007972cc 172 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ - 8878: 008d9a70 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ - 8879: 008ad1a0 184 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ + 8877: 0079729c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ + 8878: 008d9a40 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ + 8879: 008ad170 184 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ 8880: 00d7af40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ - 8881: 00920ed4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ - 8882: 00719b90 436 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ + 8881: 00920ea4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ + 8882: 00719b60 436 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ 8883: 00326040 976 FUNC GLOBAL DEFAULT 12 rom_add_file │ │ │ │ 8884: 00db1072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_FLUSH_CB_DSTATE │ │ │ │ - 8885: 009cef34 248 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ + 8885: 009cef04 248 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ 8886: 002981d0 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smin8 │ │ │ │ 8887: 00db1cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_DSTATE │ │ │ │ 8888: 00d68694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_MOUSE_EVENT_EVENT │ │ │ │ 8889: 00d72340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_EVENT │ │ │ │ 8890: 00d65f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_RETURN_EVENT │ │ │ │ 8891: 00db0970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_NEW_PEER_DSTATE │ │ │ │ 8892: 00db1fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_DCR_WRITE_DSTATE │ │ │ │ 8893: 00d766dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_ACTIVATION_EVENT │ │ │ │ 8894: 00db10e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_READ_DSTATE │ │ │ │ 8895: 00d6e068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_EVENT │ │ │ │ - 8896: 00750f0c 64 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ + 8896: 00750edc 64 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ 8897: 00d6ad1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APM_IO_WRITE_EVENT │ │ │ │ 8898: 0051f344 240 FUNC GLOBAL DEFAULT 12 AUD_log │ │ │ │ 8899: 00370468 64 FUNC GLOBAL DEFAULT 12 virtio_free_resources │ │ │ │ 8900: 002a0cdc 264 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_texture │ │ │ │ 8901: 00db0bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_DSTATE │ │ │ │ 8902: 00632430 316 FUNC GLOBAL DEFAULT 12 helper_xscvspdp │ │ │ │ 8903: 00db0f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_DSTATE │ │ │ │ 8904: 00ccbf98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpbfp │ │ │ │ 8905: 00433d84 448 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i32 │ │ │ │ 8906: 00d6d328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_EVENT │ │ │ │ 8907: 00db027e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_RD_DSTATE │ │ │ │ 8908: 00db05fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_SEND_DSTATE │ │ │ │ - 8909: 009ae040 12 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ + 8909: 009ae010 12 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ 8910: 00da7650 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_introspect_c │ │ │ │ 8911: 00392010 868 FUNC GLOBAL DEFAULT 12 hid_keyboard_poll │ │ │ │ 8912: 00d6b9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_UPDATE_IRQ_EVENT │ │ │ │ - 8913: 006e6de4 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ + 8913: 006e6db4 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ 8914: 00630d40 308 FUNC GLOBAL DEFAULT 12 helper_XSMINCDP │ │ │ │ 8915: 0036f408 776 FUNC GLOBAL DEFAULT 12 vga_mem_writeb │ │ │ │ 8916: 004f2f3c 84 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ 8917: 00db1626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_START_DSTATE │ │ │ │ 8918: 00db1766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ERROR_DSTATE │ │ │ │ 8919: 00524e58 276 FUNC GLOBAL DEFAULT 12 audio_rate_peek_bytes │ │ │ │ - 8920: 00924f6c 372 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ - 8921: 00950030 192 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ + 8920: 00924f3c 372 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ + 8921: 00950000 192 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ 8922: 00c6ae6c 52 OBJECT GLOBAL DEFAULT 21 vmstate_ehci │ │ │ │ - 8923: 00910f20 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ - 8924: 00902228 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ - 8925: 00797b78 484 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ + 8923: 00910ef0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ + 8924: 009021f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ + 8925: 00797b48 484 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ 8926: 00db0242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_UNREALIZE_DSTATE │ │ │ │ - 8927: 006e3354 884 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ - 8928: 008a676c 536 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ + 8927: 006e3324 884 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ + 8928: 008a673c 536 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ 8929: 00db03be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_DSTATE │ │ │ │ 8930: 00db03f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_DSTATE │ │ │ │ 8931: 00db00c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_POLLOUT_DSTATE │ │ │ │ 8932: 00d78690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_SYNC_EVENT │ │ │ │ 8933: 005877a8 384 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_ping │ │ │ │ 8934: 00d7407c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_EVENT │ │ │ │ - 8935: 007b5424 108 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ - 8936: 009982d8 168 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ + 8935: 007b53f4 108 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ + 8936: 009982a8 168 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ 8937: 00d75d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_EVENT │ │ │ │ - 8938: 009aa054 872 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ - 8939: 0093c320 92 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ + 8938: 009aa024 872 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ + 8939: 0093c2f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ 8940: 00d69cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_RESET_EVENT │ │ │ │ - 8941: 009b4f6c 424 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ + 8941: 009b4f3c 424 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ 8942: 00d6ddc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_EVENT │ │ │ │ 8943: 00d7b194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_EVENT │ │ │ │ 8944: 002986a0 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smax64 │ │ │ │ 8945: 00db14be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 8946: 00753dfc 120 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ + 8946: 00753dcc 120 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ 8947: 0058e19c 80 FUNC GLOBAL DEFAULT 12 vmstate_check_only_migratable │ │ │ │ 8948: 00cd3084 132 OBJECT GLOBAL DEFAULT 24 helper_info_HASHCHK │ │ │ │ - 8949: 008fe774 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ - 8950: 0084af2c 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ + 8949: 008fe744 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ + 8950: 0084aefc 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ 8951: 00db0d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_INVALID_DSTATE │ │ │ │ 8952: 002a1524 88 FUNC GLOBAL DEFAULT 12 qemu_console_is_graphic │ │ │ │ 8953: 00db2188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_OPCOUNT_DSTATE │ │ │ │ 8954: 00cd05b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctsiz │ │ │ │ 8955: 00db0f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_READW_DSTATE │ │ │ │ 8956: 00db1d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_END_DSTATE │ │ │ │ 8957: 00d8d82c 1 OBJECT GLOBAL DEFAULT 25 vga_interface_created │ │ │ │ 8958: 00d770ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_EVENT │ │ │ │ 8959: 00d64780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_EVENT │ │ │ │ - 8960: 00904b28 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ + 8960: 00904af8 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ 8961: 00d6bde0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_READ_EVENT │ │ │ │ 8962: 00d6f744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_CHECK_EVENT │ │ │ │ 8963: 00291ac8 16 FUNC GLOBAL DEFAULT 12 helper_clrsb_i32 │ │ │ │ - 8964: 008efbe4 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ + 8964: 008efbb4 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ 8965: 00db1548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_PUSH_DSTATE │ │ │ │ - 8966: 00887ec4 84 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ + 8966: 00887e94 84 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ 8967: 00d682b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_MEMSLOT_ADD_GUEST_EVENT │ │ │ │ 8968: 00db1186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS6000MC_SIZE_WRITE_DSTATE │ │ │ │ 8969: 00d683e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_EVENT │ │ │ │ - 8970: 008e5488 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ + 8970: 008e5458 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ 8971: 002a7890 4 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_mode_change_notifier │ │ │ │ - 8972: 00b2d718 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ + 8972: 00b2d6e8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ 8973: 0028ac84 284 FUNC GLOBAL DEFAULT 12 uint32_to_float64 │ │ │ │ - 8974: 009c926c 312 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ + 8974: 009c923c 312 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ 8975: 0042d408 3660 FUNC GLOBAL DEFAULT 12 nvme_dif_check │ │ │ │ 8976: 006216c4 256 FUNC GLOBAL DEFAULT 12 helper_DDIV │ │ │ │ - 8977: 00965dcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ - 8978: 009c98a0 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ + 8977: 00965d9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ + 8978: 009c9870 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ 8979: 003aa528 8 FUNC GLOBAL DEFAULT 12 memory_devices_get_reserved_memslots │ │ │ │ - 8980: 00755d6c 600 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ + 8980: 00755d3c 600 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ 8981: 004498a4 648 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_request_cb │ │ │ │ - 8982: 008d6604 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ + 8982: 008d65d4 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ 8983: 00db0120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_RESET_DSTATE │ │ │ │ 8984: 002cd0bc 76 FUNC GLOBAL DEFAULT 12 vnc_zywrle_send_framebuffer_update │ │ │ │ - 8985: 0081e688 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ + 8985: 0081e658 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ 8986: 00628c74 160 FUNC GLOBAL DEFAULT 12 helper_FMUL │ │ │ │ - 8987: 00910960 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ + 8987: 00910930 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ 8988: 00cb3ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub64 │ │ │ │ 8989: 0038153c 128 FUNC GLOBAL DEFAULT 12 ahci_ide_create_devs │ │ │ │ 8990: 003aa398 52 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_poison │ │ │ │ - 8991: 008c0408 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ + 8991: 008c03d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ 8992: 00db1234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_DDW_CREATE_DSTATE │ │ │ │ - 8993: 007072e8 64 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ + 8993: 007072b8 64 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ 8994: 00daff12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_UNPLUG_FN_DSTATE │ │ │ │ 8995: 00d67804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_EVENT │ │ │ │ 8996: 00c7e4ec 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendType_lookup │ │ │ │ - 8997: 007992c8 176 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ + 8997: 00799298 176 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ 8998: 00db16fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_CONFIG_DSTATE │ │ │ │ 8999: 002f55b8 4 FUNC GLOBAL DEFAULT 12 build_ipmi_dev_aml │ │ │ │ 9000: 00d71ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ZERO_SGE_EVENT │ │ │ │ - 9001: 0096102c 460 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ + 9001: 00960ffc 460 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ 9002: 00402474 228 FUNC GLOBAL DEFAULT 12 qmp_query_rocker │ │ │ │ 9003: 00d65a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_EVENT │ │ │ │ 9004: 00db1a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_DSTATE │ │ │ │ 9005: 00cb38c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax64 │ │ │ │ 9006: 004b6260 8 FUNC GLOBAL DEFAULT 12 usb_packet_addbuf │ │ │ │ 9007: 0062a9f4 84 FUNC GLOBAL DEFAULT 12 helper_efdtstlt │ │ │ │ 9008: 00d64efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_FD_EVENT │ │ │ │ - 9009: 0081f5f0 4 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ - 9010: 007f3f4c 168 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ + 9009: 0081f5c0 4 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ + 9010: 007f3f1c 168 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ 9011: 00d64670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_ALLOC_EVENT │ │ │ │ 9012: 00db004a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_DSTATE │ │ │ │ - 9013: 007379bc 148 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ - 9014: 006ef298 224 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ + 9013: 0073798c 148 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ + 9014: 006ef268 224 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ 9015: 00d6d858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_EVENT │ │ │ │ 9016: 00d7787c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_LOOP_EVENT │ │ │ │ - 9017: 007a3148 504 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ + 9017: 007a3118 504 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ 9018: 005af894 320 FUNC GLOBAL DEFAULT 12 colo_notify_filters_event │ │ │ │ 9019: 00db10b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_DSTATE │ │ │ │ 9020: 005cc410 184 FUNC GLOBAL DEFAULT 12 replay_net_packet_event │ │ │ │ 9021: 00d7b3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SPICE_EVENT │ │ │ │ 9022: 00db224e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ - 9023: 00940ad4 216 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ - 9024: 008d8f04 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ - 9025: 009762b0 692 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ - 9026: 0090aaa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ + 9023: 00940aa4 216 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ + 9024: 008d8ed4 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ + 9025: 00976280 692 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ + 9026: 0090aa74 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ 9027: 00d6c210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_EVENT │ │ │ │ 9028: 00d69c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_REGISTER_EVENT │ │ │ │ - 9029: 00811820 28 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ - 9030: 008a5174 600 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ - 9031: 008b82a0 376 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ + 9029: 008117f0 28 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ + 9030: 008a5144 600 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ + 9031: 008b8270 376 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ 9032: 00db136a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_UNAVAILABLE_DSTATE │ │ │ │ 9033: 00d7578c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_START_EVENT │ │ │ │ 9034: 00d7a844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ - 9035: 00936f5c 996 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ + 9035: 00936f2c 996 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ 9036: 00db287e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_ALTERNATE_DSTATE │ │ │ │ - 9037: 009bdcd4 124 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ + 9037: 009bdca4 124 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ 9038: 00db0f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_DSTATE │ │ │ │ 9039: 00db04d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUT_DSTATE │ │ │ │ 9040: 005cbc08 72 FUNC GLOBAL DEFAULT 12 replay_event_char_read_run │ │ │ │ 9041: 00db04d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_REST_DSTATE │ │ │ │ - 9042: 009981f4 132 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ - 9043: 009d2fcc 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ - 9044: 00983330 192 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ + 9042: 009981c4 132 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ + 9043: 009d2f9c 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ + 9044: 00983300 192 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ 9045: 005c35a4 304 FUNC GLOBAL DEFAULT 12 tap_set_sndbuf │ │ │ │ - 9046: 009b5b74 20 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ + 9046: 009b5b44 20 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ 9047: 002f3218 8 FUNC GLOBAL DEFAULT 12 acpi_pcihp_is_hotpluggbale_bus │ │ │ │ - 9048: 009663f8 360 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ + 9048: 009663c8 360 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ 9049: 0039a324 384 FUNC GLOBAL DEFAULT 12 ps2_mouse_fake_event │ │ │ │ 9050: 00d65b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_EVENT │ │ │ │ 9051: 00db198e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_DSTATE │ │ │ │ 9052: 00d688b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_ABORT_EVENT │ │ │ │ 9053: 00334264 96 FUNC GLOBAL DEFAULT 12 parse_numa_opts │ │ │ │ 9054: 00db15e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_DSTATE │ │ │ │ 9055: 00db0106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_DSTATE │ │ │ │ - 9056: 009ba170 96 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ + 9056: 009ba140 96 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ 9057: 00257e5c 8 FUNC GLOBAL DEFAULT 12 semihosting_get_target │ │ │ │ 9058: 00db0bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CONNECT_DSTATE │ │ │ │ 9059: 00db0d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICR_DSTATE │ │ │ │ 9060: 00db1cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_VM_STOP_DSTATE │ │ │ │ 9061: 00d7a418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_EVENT │ │ │ │ - 9062: 00904f40 320 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ - 9063: 007e4480 132 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ + 9062: 00904f10 320 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ + 9063: 007e4450 132 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ 9064: 00434004 464 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i64 │ │ │ │ 9065: 00cd1df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_4xx_tlbwe_lo │ │ │ │ 9066: 005ab46c 320 FUNC GLOBAL DEFAULT 12 hmp_netdev_add │ │ │ │ - 9067: 0090f930 192 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ - 9068: 009652a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ + 9067: 0090f900 192 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ + 9068: 00965278 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ 9069: 00d7ab74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_ADD_EVENT │ │ │ │ 9070: 00c7e58c 12 OBJECT GLOBAL DEFAULT 21 DisplayUpdateType_lookup │ │ │ │ 9071: 00d65f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_EVENT │ │ │ │ 9072: 00d7bc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_ITER_SKIP_WORDS_EVENT │ │ │ │ 9073: 00d6bd50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_READ_EVENT │ │ │ │ 9074: 00ccd7d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsubfp │ │ │ │ 9075: 00db236a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_DSTATE │ │ │ │ 9076: 00db1f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_NUMLOCK_DSTATE │ │ │ │ 9077: 00d6bf00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_READ_EVENT │ │ │ │ - 9078: 00920fe8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ + 9078: 00920fb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ 9079: 00db19fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_DO_USE_DSTATE │ │ │ │ - 9080: 0075b01c 28 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ - 9081: 0077d344 120 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ + 9080: 0075afec 28 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ + 9081: 0077d314 120 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ 9082: 00d6fe84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BONITO_SPCICONF_SMALL_ACCESS_EVENT │ │ │ │ 9083: 00db2888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_LIST_DSTATE │ │ │ │ 9084: 00db1ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_DSTATE │ │ │ │ - 9085: 008ceca8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ + 9085: 008cec78 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ 9086: 00db1e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTEM_WAKEUP_REQUEST_DSTATE │ │ │ │ - 9087: 0077d6f8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ + 9087: 0077d6c8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ 9088: 00cb649c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_be │ │ │ │ - 9089: 009acc8c 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ + 9089: 009acc5c 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ 9090: 00db148c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_LIST_DSTATE │ │ │ │ 9091: 0053fffc 172 FUNC GLOBAL DEFAULT 12 qmp_device_sync_config │ │ │ │ 9092: 00293350 188 FUNC GLOBAL DEFAULT 12 helper_gvec_and │ │ │ │ 9093: 00d708cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_RTAS_IBM_CHANGE_MSI_EVENT │ │ │ │ - 9094: 0090a990 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ - 9095: 0090b938 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ + 9094: 0090a960 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ + 9095: 0090b908 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ 9096: 00db099a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_CHANGE_INTENSITY_DSTATE │ │ │ │ 9097: 00ccb7dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpmsumb │ │ │ │ - 9098: 00b9d67c 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ + 9098: 00b9d64c 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ 9099: 00db0d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_UNINIT_DSTATE │ │ │ │ 9100: 00db1772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STATE_DSTATE │ │ │ │ 9101: 002a3424 16 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_free │ │ │ │ 9102: 00c84948 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_cpus390entitlement │ │ │ │ 9103: 00522310 224 FUNC GLOBAL DEFAULT 12 AUD_close_in │ │ │ │ 9104: 00d724e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_EVENT │ │ │ │ 9105: 00ccb758 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpmsumh │ │ │ │ 9106: 00db16e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_SET_PORT_FEATURE_DSTATE │ │ │ │ 9107: 0040b1c8 840 FUNC GLOBAL DEFAULT 12 ctucan_mem_read │ │ │ │ - 9108: 009cb234 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ + 9108: 009cb204 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ 9109: 00d6e0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_EVENT │ │ │ │ 9110: 00db0712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_NO_KEY_DSTATE │ │ │ │ 9111: 005b02b8 104 FUNC GLOBAL DEFAULT 12 net_socket_rs_init │ │ │ │ 9112: 00c7e264 12 OBJECT GLOBAL DEFAULT 21 ShutdownAction_lookup │ │ │ │ 9113: 00d6d2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_LOAD_EVENT │ │ │ │ 9114: 00d7056c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_UNKNOWN_METHOD_EVENT │ │ │ │ 9115: 00291ad8 36 FUNC GLOBAL DEFAULT 12 helper_clrsb_i64 │ │ │ │ 9116: 00db22a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_LINK_DSTATE │ │ │ │ - 9117: 0073db34 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data │ │ │ │ + 9117: 0073db04 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data │ │ │ │ 9118: 00db2378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SCREENDUMP_DSTATE │ │ │ │ 9119: 005ce974 344 FUNC GLOBAL DEFAULT 12 qmp_query_stats_schemas │ │ │ │ - 9120: 008d0088 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ - 9121: 0077d258 116 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ + 9120: 008d0058 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ + 9121: 0077d228 116 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ 9122: 00db230a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_YANK_DSTATE │ │ │ │ - 9123: 00b0bc80 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ + 9123: 00b0bc50 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ 9124: 00d6f938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I32_EVENT │ │ │ │ 9125: 00cb8620 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i32 │ │ │ │ - 9126: 009b7a74 52 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ + 9126: 009b7a44 52 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ 9127: 00d643c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_RAW_EVENT │ │ │ │ 9128: 005521c8 256 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string_array │ │ │ │ 9129: 00ccb6d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpmsumw │ │ │ │ 9130: 00d695ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_PUT_KEYCODE_EVENT │ │ │ │ - 9131: 00759fe4 140 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ - 9132: 007f4c28 8 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ + 9131: 00759fb4 140 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ + 9132: 007f4bf8 8 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ 9133: 00d7784c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_EVENT │ │ │ │ 9134: 00cccd00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkuwum │ │ │ │ 9135: 00d68ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_STOP_EVENT │ │ │ │ 9136: 00db1698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_OPEN_SESSION_DSTATE │ │ │ │ - 9137: 007578fc 280 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ + 9137: 007578cc 280 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ 9138: 00db2930 0 NOTYPE GLOBAL DEFAULT 25 __bss_end__ │ │ │ │ 9139: 00cccb74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkuwus │ │ │ │ 9140: 005b9d64 52 FUNC GLOBAL DEFAULT 12 connection_key_equal │ │ │ │ - 9141: 008e4db4 460 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ + 9141: 008e4d84 460 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ 9142: 00283bf4 192 FUNC GLOBAL DEFAULT 12 float128_to_int128_round_to_zero │ │ │ │ 9143: 00db1dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_DSTATE │ │ │ │ - 9144: 006a595c 4 FUNC GLOBAL DEFAULT 12 decNumberNormalize │ │ │ │ - 9145: 008d7b9c 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ - 9146: 008e8bdc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ + 9144: 006a592c 4 FUNC GLOBAL DEFAULT 12 decNumberNormalize │ │ │ │ + 9145: 008d7b6c 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ + 9146: 008e8bac 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ 9147: 00db0656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_DSTATE │ │ │ │ 9148: 00ccd2ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdadd │ │ │ │ 9149: 00d6a794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_BESTIRQ_EVENT │ │ │ │ - 9150: 008df5e4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ - 9151: 00807c34 64 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ + 9150: 008df5b4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ + 9151: 00807c04 64 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ 9152: 00299ffc 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_inline_per_vcpu │ │ │ │ 9153: 00d78460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_PEER_CAP_EVENT │ │ │ │ 9154: 00d658f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMU_BACKEND_SET_FD_EVENT │ │ │ │ 9155: 00392dbc 824 FUNC GLOBAL DEFAULT 12 adb_request │ │ │ │ 9156: 00db1fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_HALT_DSTATE │ │ │ │ 9157: 00db15da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_DSTATE │ │ │ │ - 9158: 009c77a0 148 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ + 9158: 009c7770 148 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ 9159: 00d7796c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_SAVE_EVENT │ │ │ │ 9160: 00db0ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_WRITE_DSTATE │ │ │ │ 9161: 00db2334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 9162: 008bf1b0 1684 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ - 9163: 0069c414 384 FUNC GLOBAL DEFAULT 12 spr_core_write_generic32 │ │ │ │ + 9162: 008bf180 1684 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ + 9163: 0069c3e0 384 FUNC GLOBAL DEFAULT 12 spr_core_write_generic32 │ │ │ │ 9164: 00db0290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_WRITE_DSTATE │ │ │ │ - 9165: 008e3c5c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ + 9165: 008e3c2c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ 9166: 00db290e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_DSTATE │ │ │ │ 9167: 0062c6a0 388 FUNC GLOBAL DEFAULT 12 helper_xsresp │ │ │ │ 9168: 00db0e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_LINK_DOWN_DSTATE │ │ │ │ - 9169: 00917b4c 244 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ + 9169: 00917b1c 244 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ 9170: 00db052c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_DSTATE │ │ │ │ - 9171: 0074dd94 96 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ + 9171: 0074dd64 96 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ 9172: 002926b8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_mul16 │ │ │ │ 9173: 00d6d988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_EVENT │ │ │ │ 9174: 00db1760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_UPDATE_IRQ_DSTATE │ │ │ │ - 9175: 00797378 104 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ + 9175: 00797348 104 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ 9176: 002a3b28 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_texture │ │ │ │ 9177: 00d6a504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_WRITE_EVENT │ │ │ │ 9178: 00cd5bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_dbatl │ │ │ │ 9179: 00db0b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMDLEN_DSTATE │ │ │ │ 9180: 00441c74 348 FUNC GLOBAL DEFAULT 12 pci_device_set_iommu_device │ │ │ │ 9181: 00db128a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_ALARM_RAISED_DSTATE │ │ │ │ 9182: 00d6970c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_READREG_EVENT │ │ │ │ 9183: 00d65e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_RETURN_EVENT │ │ │ │ - 9184: 009904ac 508 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ + 9184: 0099047c 508 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ 9185: 00db28b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_UNMAP_DSTATE │ │ │ │ - 9186: 006e7604 16 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ + 9186: 006e75d4 16 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ 9187: 00cd5b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_dbatu │ │ │ │ - 9188: 008c4960 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ - 9189: 007456b0 108 FUNC GLOBAL DEFAULT 12 cpu_ldl_code │ │ │ │ + 9188: 008c4930 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ + 9189: 00745680 108 FUNC GLOBAL DEFAULT 12 cpu_ldl_code │ │ │ │ 9190: 00db0e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_HASH_DSTATE │ │ │ │ 9191: 005c7164 200 FUNC GLOBAL DEFAULT 12 can_bus_client_send │ │ │ │ 9192: 00db173a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_NEXT_DSTATE │ │ │ │ 9193: 00d72480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_CANCELED_EVENT │ │ │ │ 9194: 00d74fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_EVENT │ │ │ │ 9195: 005c8924 208 FUNC GLOBAL DEFAULT 12 replay_has_event │ │ │ │ 9196: 00d7408c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_EVENT │ │ │ │ 9197: 00db1bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_DSTATE │ │ │ │ 9198: 00d64a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PWRITEV_EVENT │ │ │ │ - 9199: 009c9f20 324 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ + 9199: 009c9ef0 324 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ 9200: 00db0428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_DSTATE │ │ │ │ 9201: 00dafd92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_PAUSE_DSTATE │ │ │ │ 9202: 00db09a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_AUXMODE_DSTATE │ │ │ │ 9203: 00db0d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_DSTATE │ │ │ │ - 9204: 007a8618 196 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ + 9204: 007a85e8 196 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ 9205: 00d65af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PROBE_CAPS_EVENT │ │ │ │ 9206: 00dafe0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_DSTATE │ │ │ │ 9207: 00db09ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_DSTATE │ │ │ │ 9208: 00db0d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_OVERFLOW_DSTATE │ │ │ │ - 9209: 0096a42c 192 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ + 9209: 0096a3fc 192 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ 9210: 00cd4ce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_DENBCDQ │ │ │ │ - 9211: 0078219c 80 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ + 9211: 0078216c 80 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ 9212: 004449a4 484 FUNC GLOBAL DEFAULT 12 pci_bridge_reset │ │ │ │ 9213: 00d6acec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_WRITE_EVENT │ │ │ │ 9214: 00545a78 72 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_enable │ │ │ │ 9215: 00dafd36 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_control_c │ │ │ │ 9216: 00db09ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_XDMA_WRITE_DSTATE │ │ │ │ - 9217: 0077df20 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ + 9217: 0077def0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ 9218: 00cd3ad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_DXEX │ │ │ │ 9219: 00d7038c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_CMD_TIMER_EXPIRED_EVENT │ │ │ │ 9220: 00d6a1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPC_EVENT │ │ │ │ - 9221: 008bca3c 156 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ + 9221: 008bca0c 156 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ 9222: 00d794dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_EVENT │ │ │ │ - 9223: 00725ab4 244 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ + 9223: 00725a84 244 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ 9224: 002ea3a8 20 FUNC GLOBAL DEFAULT 12 aml_subtract │ │ │ │ - 9225: 0074b5f4 20 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ - 9226: 007993ac 888 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ + 9225: 0074b5c4 20 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ + 9226: 0079937c 888 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ 9227: 003cc9b4 104 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_vlan_stripped │ │ │ │ 9228: 00d66998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_DREG_EVENT │ │ │ │ 9229: 00db1168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_SDRAM_MAP_DSTATE │ │ │ │ 9230: 00db120c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_RTAS_GET_SENSOR_STATE_INVALID_DSTATE │ │ │ │ 9231: 00312938 116 FUNC GLOBAL DEFAULT 12 isa_fdc_get_drive_type │ │ │ │ 9232: 00db06b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_DSTATE │ │ │ │ 9233: 00d68ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCQ_FINISH_EVENT │ │ │ │ 9234: 00cccd84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkuhum │ │ │ │ 9235: 005a7084 236 FUNC GLOBAL DEFAULT 12 eth_calc_ip4_pseudo_hdr_csum │ │ │ │ - 9236: 0073d7e8 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data │ │ │ │ + 9236: 0073d7b8 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data │ │ │ │ 9237: 00db045c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_READ_DSTATE │ │ │ │ - 9238: 008e4684 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ - 9239: 00b2e908 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ + 9238: 008e4654 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ + 9239: 00b2e8d8 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ 9240: 00cccbf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkuhus │ │ │ │ 9241: 0029db28 436 FUNC GLOBAL DEFAULT 12 qemu_clipboard_update │ │ │ │ 9242: 00d67bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_MOVE_EVENT │ │ │ │ 9243: 00db03a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_PUT_DSTATE │ │ │ │ - 9244: 00720818 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ - 9245: 008cf750 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ + 9244: 007207e8 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ + 9245: 008cf720 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ 9246: 00d7683c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_ENTER_EVENT │ │ │ │ 9247: 00db14d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 9248: 007820f8 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ + 9248: 007820c8 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ 9249: 00d71410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_EVENT │ │ │ │ 9250: 00cb859c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i64 │ │ │ │ 9251: 00292760 172 FUNC GLOBAL DEFAULT 12 helper_gvec_mul32 │ │ │ │ - 9252: 0099e17c 236 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ + 9252: 0099e14c 236 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ 9253: 00db1210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_OVEC_POPULATE_DT_DSTATE │ │ │ │ 9254: 00d68800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAWFE_EVENT │ │ │ │ 9255: 00d6d028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SENT_PACKET_EVENT │ │ │ │ 9256: 00d72ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_COMPLETE_REQ_EVENT │ │ │ │ 9257: 00d7b5a4 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_timedwait_func │ │ │ │ 9258: 00d6a894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_READ_EVENT │ │ │ │ 9259: 002ff04c 1592 FUNC GLOBAL DEFAULT 12 gus_write │ │ │ │ 9260: 00db0de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_DSTATE │ │ │ │ 9261: 00db2924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_GROW_DSTATE │ │ │ │ 9262: 00d665ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_EVENT │ │ │ │ 9263: 00d74dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_EVENT │ │ │ │ 9264: 00d788f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_CONNECT_EVENT │ │ │ │ - 9265: 008c98a4 200 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ + 9265: 008c9874 200 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ 9266: 00445bac 508 FUNC GLOBAL DEFAULT 12 pci_data_read │ │ │ │ 9267: 00d6fbd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_WRITE_EVENT │ │ │ │ 9268: 00d65948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_POST_LOAD_EVENT │ │ │ │ 9269: 00db0632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_DSTATE │ │ │ │ 9270: 00d68c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_ADDR_EVENT │ │ │ │ 9271: 00d72654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_PUSH_EVENT │ │ │ │ 9272: 005c7080 32 FUNC GLOBAL DEFAULT 12 can_dlc2len │ │ │ │ 9273: 00d68424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_EVENT │ │ │ │ 9274: 00db080e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_DSTATE │ │ │ │ - 9275: 0074597c 4 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ - 9276: 0096cdbc 516 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ + 9275: 0074594c 4 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ + 9276: 0096cd8c 516 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ 9277: 00298a34 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umax8 │ │ │ │ 9278: 00282448 272 FUNC GLOBAL DEFAULT 12 float32_to_int16 │ │ │ │ 9279: 006303b4 80 FUNC GLOBAL DEFAULT 12 helper_xscmpoqp │ │ │ │ 9280: 00cd0c6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_40x_rfci │ │ │ │ - 9281: 009814e8 124 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ + 9281: 009814b8 124 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ 9282: 00d6b980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_CLEAR_EVENT │ │ │ │ 9283: 0027b160 512 FUNC GLOBAL DEFAULT 12 float64_div │ │ │ │ 9284: 00d67030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_WRITE_EVENT │ │ │ │ 9285: 00d78b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_CLOSE_EVENT │ │ │ │ - 9286: 008dc630 512 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ + 9286: 008dc600 512 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ 9287: 00d67204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_WRITE_TO_HOST_EVENT │ │ │ │ - 9288: 009bc5f4 160 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ + 9288: 009bc5c4 160 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ 9289: 00db2190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_JIT_DSTATE │ │ │ │ 9290: 003aa4dc 56 FUNC GLOBAL DEFAULT 12 qmp_cxl_release_dynamic_capacity │ │ │ │ 9291: 00d777dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_END_EVENT │ │ │ │ 9292: 0062fde4 228 FUNC GLOBAL DEFAULT 12 helper_XSCMPEQQP │ │ │ │ 9293: 003cadf0 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vhdr │ │ │ │ - 9294: 0069c270 64 FUNC GLOBAL DEFAULT 12 spr_write_generic32 │ │ │ │ + 9294: 0069c23c 64 FUNC GLOBAL DEFAULT 12 spr_write_generic32 │ │ │ │ 9295: 00db1934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_DSTATE │ │ │ │ 9296: 00d7414c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_EVENT │ │ │ │ 9297: 00db05e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_WRITE_DSTATE │ │ │ │ 9298: 0028cc10 8 FUNC GLOBAL DEFAULT 12 bfloat16_compare │ │ │ │ - 9299: 00814b3c 200 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ + 9299: 00814b0c 200 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ 9300: 00d734cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_EVENT │ │ │ │ - 9301: 009c8024 80 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ + 9301: 009c7ff4 80 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ 9302: 00db138a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_DSTATE │ │ │ │ 9303: 00db191e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_DSTATE │ │ │ │ 9304: 00db217e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_ROMS_DSTATE │ │ │ │ 9305: 0055e614 140 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_established_flag │ │ │ │ 9306: 002bf940 260 FUNC GLOBAL DEFAULT 12 vnc_display_add_client │ │ │ │ 9307: 00db0be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_DSTATE │ │ │ │ 9308: 00402558 280 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_ports │ │ │ │ 9309: 00db2026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ 9310: 00d6ebc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_EVENT │ │ │ │ 9311: 00db123c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_NEW_TABLE_DSTATE │ │ │ │ 9312: 00332a34 2328 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_lb │ │ │ │ 9313: 005b0320 648 FUNC GLOBAL DEFAULT 12 net_fill_rstate │ │ │ │ - 9314: 006a5358 1196 FUNC GLOBAL DEFAULT 12 decNumberRotate │ │ │ │ - 9315: 00924adc 192 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ - 9316: 006a21dc 188 FUNC GLOBAL DEFAULT 12 decNumberFromInt32 │ │ │ │ + 9314: 006a5328 1196 FUNC GLOBAL DEFAULT 12 decNumberRotate │ │ │ │ + 9315: 00924aac 192 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ + 9316: 006a21ac 188 FUNC GLOBAL DEFAULT 12 decNumberFromInt32 │ │ │ │ 9317: 00ccb968 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkpx │ │ │ │ 9318: 00cd3b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_DIEX │ │ │ │ 9319: 00d69f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_GET_PENDING_IRQ_INFO_EVENT │ │ │ │ 9320: 00db08ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_TRIGGER_IRQ_DSTATE │ │ │ │ 9321: 00db156a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INSERTED_DSTATE │ │ │ │ 9322: 00d6f654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_BLOCK_STATUS_EVENT │ │ │ │ 9323: 00db1f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_MAP_INIT_DSTATE │ │ │ │ 9324: 00db0dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_CLEAR_DSTATE │ │ │ │ 9325: 00587a6c 404 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_packaged │ │ │ │ 9326: 00d74f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_EVENT │ │ │ │ 9327: 003dab34 628 FUNC GLOBAL DEFAULT 12 e1000e_can_receive │ │ │ │ - 9328: 007745dc 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_vec │ │ │ │ + 9328: 007745ac 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_vec │ │ │ │ 9329: 002a8ce8 192 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_type │ │ │ │ - 9330: 00702b04 104 FUNC GLOBAL DEFAULT 12 portio_list_del │ │ │ │ + 9330: 00702ad4 104 FUNC GLOBAL DEFAULT 12 portio_list_del │ │ │ │ 9331: 00d77b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_EVENT │ │ │ │ 9332: 00d6f154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FDP_RUH_CHANGE_EVENT │ │ │ │ 9333: 005df4d8 136 FUNC GLOBAL DEFAULT 12 ppc40x_core_reset │ │ │ │ 9334: 00d6957c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_SEND_PACKET_EVENT │ │ │ │ 9335: 00db0cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PROCESS_DSTATE │ │ │ │ 9336: 00db2902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_DSTATE │ │ │ │ 9337: 00dafeb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_SETUP_DSTATE │ │ │ │ 9338: 00d738bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_SEND_STATUS_EVENT │ │ │ │ 9339: 004b82a8 352 FUNC GLOBAL DEFAULT 12 usb_desc_config │ │ │ │ 9340: 00d7736c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CANCEL_EVENT │ │ │ │ - 9341: 0085461c 628 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ - 9342: 007e9d5c 376 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ + 9341: 008545ec 628 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ + 9342: 007e9d2c 376 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ 9343: 0061e814 68 FUNC GLOBAL DEFAULT 12 check_tlb_flush │ │ │ │ - 9344: 009b59fc 328 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ - 9345: 007731d8 224 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ - 9346: 008e1f8c 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ + 9344: 009b59cc 328 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ + 9345: 007731a8 224 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ + 9346: 008e1f5c 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ 9347: 00db0e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_READ_PARAMS_DSTATE │ │ │ │ 9348: 0027ae80 368 FUNC GLOBAL DEFAULT 12 float16_div │ │ │ │ 9349: 00d7435c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_WRITE_EVENT │ │ │ │ - 9350: 0075c338 348 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ + 9350: 0075c308 348 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ 9351: 00537358 32 FUNC GLOBAL DEFAULT 12 vm_get_suspended │ │ │ │ - 9352: 007458d4 64 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ - 9353: 0074405c 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_be_mmu │ │ │ │ + 9352: 007458a4 64 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ + 9353: 0074402c 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_be_mmu │ │ │ │ 9354: 00cc6b08 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVADDDP │ │ │ │ 9355: 005732c0 296 FUNC GLOBAL DEFAULT 12 qmp_migrate_recover │ │ │ │ 9356: 00db1976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_INIT_DSTATE │ │ │ │ 9357: 00cd2298 132 OBJECT GLOBAL DEFAULT 24 helper_info_fctiduz │ │ │ │ 9358: 00d794ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 9359: 00c7e3bc 12 OBJECT GLOBAL DEFAULT 21 StatsType_lookup │ │ │ │ 9360: 00d6b320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_READ_EVENT │ │ │ │ 9361: 00cd68b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_dump_spr │ │ │ │ 9362: 00db01e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_DSTATE │ │ │ │ - 9363: 007173b4 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ - 9364: 007af8d8 452 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ - 9365: 007459c0 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 9363: 00717384 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ + 9364: 007af8a8 452 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ + 9365: 00745990 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 9366: 00d78400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_LISTENER_VANISHED_EVENT │ │ │ │ 9367: 005393b0 680 FUNC GLOBAL DEFAULT 12 cpu_enable_ticks │ │ │ │ 9368: 00282558 256 FUNC GLOBAL DEFAULT 12 float32_to_int32 │ │ │ │ - 9369: 009404cc 256 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ - 9370: 007b95f8 28 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ + 9369: 0094049c 256 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ + 9370: 007b95c8 28 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ 9371: 00db1e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_DSTATE │ │ │ │ 9372: 00cb2d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_orc │ │ │ │ - 9373: 00957824 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ + 9373: 009577f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ 9374: 00db0a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_DSTATE │ │ │ │ 9375: 00db22f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRANSACTION_DSTATE │ │ │ │ - 9376: 0085de48 1224 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ - 9377: 008d476c 1496 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ - 9378: 0077a698 104 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ + 9376: 0085de18 1224 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ + 9377: 008d473c 1496 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ + 9378: 0077a668 104 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ 9379: 0031640c 8 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_blk │ │ │ │ 9380: 00d7ad24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 9381: 00db082a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_WRITE_DSTATE │ │ │ │ - 9382: 00957d88 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ + 9382: 00957d58 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ 9383: 00db116c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_SDRAM_ENABLE_DSTATE │ │ │ │ 9384: 00db2270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLOSEFD_DSTATE │ │ │ │ 9385: 00d6f874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_EVENT │ │ │ │ - 9386: 0097fa5c 152 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ + 9386: 0097fa2c 152 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ 9387: 00db01d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_RMV_READ_DSTATE │ │ │ │ - 9388: 00967e58 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ + 9388: 00967e28 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ 9389: 00d6cfc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_EVENT │ │ │ │ 9390: 002bd634 56 FUNC GLOBAL DEFAULT 12 read_u32 │ │ │ │ 9391: 00db0026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_DSTATE │ │ │ │ 9392: 00db0248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_DSTATE │ │ │ │ 9393: 00db01be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_0_DSTATE │ │ │ │ 9394: 0062118c 400 FUNC GLOBAL DEFAULT 12 helper_DSUB │ │ │ │ 9395: 00cb29d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ors │ │ │ │ @@ -9402,458 +9402,458 @@ │ │ │ │ 9398: 00c7ebf4 12 OBJECT GLOBAL DEFAULT 21 YankInstanceType_lookup │ │ │ │ 9399: 0053751c 120 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event_common │ │ │ │ 9400: 00db068a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_CB_DSTATE │ │ │ │ 9401: 00d76e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_EVENT │ │ │ │ 9402: 0029280c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_mul64 │ │ │ │ 9403: 00db1b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CALC_PAGE_DIRTY_RATE_DSTATE │ │ │ │ 9404: 00db18b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_DSTATE │ │ │ │ - 9405: 00720828 8 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ + 9405: 007207f8 8 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ 9406: 00d7031c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_DECR_STORE_EVENT │ │ │ │ - 9407: 009c897c 992 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ + 9407: 009c894c 992 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ 9408: 00db1bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_OUTGOING_DSTATE │ │ │ │ - 9409: 00737de0 344 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ + 9409: 00737db0 344 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ 9410: 00d6da68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_EVENT │ │ │ │ - 9411: 00968c24 340 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ + 9411: 00968bf4 340 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ 9412: 00cd000c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvmadddp │ │ │ │ 9413: 00db009e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_RUN_DSTATE │ │ │ │ 9414: 00db19ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_DISABLE_DSTATE │ │ │ │ 9415: 005c9f30 132 FUNC GLOBAL DEFAULT 12 replay_get_array_alloc │ │ │ │ 9416: 0062b150 408 FUNC GLOBAL DEFAULT 12 helper_XSSUBSP │ │ │ │ - 9417: 00812fa4 160 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ + 9417: 00812f74 160 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ 9418: 00d76c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_EVENT │ │ │ │ - 9419: 0082938c 208 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ + 9419: 0082935c 208 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ 9420: 00db1972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_DSTATE │ │ │ │ 9421: 0064ac84 56 FUNC GLOBAL DEFAULT 12 helper_msgclr │ │ │ │ 9422: 0053cf04 96 FUNC GLOBAL DEFAULT 12 dma_buf_write │ │ │ │ 9423: 00632e84 336 FUNC GLOBAL DEFAULT 12 helper_xvcvhpsp │ │ │ │ 9424: 002eb710 152 FUNC GLOBAL DEFAULT 12 aml_equal │ │ │ │ 9425: 00db1a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_DSTATE │ │ │ │ 9426: 003aa140 584 FUNC GLOBAL DEFAULT 12 via_isa_set_irq │ │ │ │ 9427: 00d662bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_WRITE_EVENT │ │ │ │ - 9428: 006d3148 400 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ + 9428: 006d3118 400 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ 9429: 00d64530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_CB_EVENT │ │ │ │ 9430: 00d6b920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_READ_EVENT │ │ │ │ 9431: 00296b24 196 FUNC GLOBAL DEFAULT 12 helper_gvec_lts16 │ │ │ │ 9432: 00c7b394 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_cpudouble │ │ │ │ 9433: 004fcde8 56 FUNC GLOBAL DEFAULT 12 virtio_bus_cleanup_host_notifier │ │ │ │ - 9434: 00940bac 432 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ - 9435: 00919c7c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ + 9434: 00940b7c 432 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ + 9435: 00919c4c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ 9436: 00db1174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_GPT_READ_DSTATE │ │ │ │ 9437: 00d675b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_FIFO_EVENT │ │ │ │ - 9438: 00754e04 168 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ + 9438: 00754dd4 168 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ 9439: 00d65b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_EVENT │ │ │ │ 9440: 00d6c1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_RX_EVENT │ │ │ │ 9441: 00393398 408 FUNC GLOBAL DEFAULT 12 adb_autopoll_block │ │ │ │ 9442: 00d77abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_EVENT │ │ │ │ - 9443: 00756634 152 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ - 9444: 006eb0d8 128 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ + 9443: 00756604 152 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ + 9444: 006eb0a8 128 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ 9445: 00d67314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_EVENT │ │ │ │ - 9446: 0077a888 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ - 9447: 00756544 240 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ + 9446: 0077a858 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ + 9447: 00756514 240 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ 9448: 00db0a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_DSTATE │ │ │ │ 9449: 00daff7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_POLL_ERR_DSTATE │ │ │ │ 9450: 00db086e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_READ_DSTATE │ │ │ │ 9451: 00567d18 620 FUNC GLOBAL DEFAULT 12 exec_start_outgoing_migration │ │ │ │ 9452: 002c5a54 88 FUNC GLOBAL DEFAULT 12 palette_fill │ │ │ │ 9453: 00d6bb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_WRITE_EVENT │ │ │ │ - 9454: 0095e100 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ - 9455: 00938d70 700 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ - 9456: 009c7c20 576 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ - 9457: 00743f58 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ - 9458: 007dc8b0 496 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ + 9454: 0095e0d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ + 9455: 00938d40 700 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ + 9456: 009c7bf0 576 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ + 9457: 00743f28 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ + 9458: 007dc880 496 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ 9459: 00d76edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_EVENT │ │ │ │ - 9460: 009a90d0 300 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ + 9460: 009a90a0 300 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ 9461: 00d73d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_UPDATE_IRQ_EVENT │ │ │ │ - 9462: 0096431c 320 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ - 9463: 006a25ac 184 FUNC GLOBAL DEFAULT 12 decNumberFromInt64 │ │ │ │ - 9464: 008c7e38 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ - 9465: 0096edbc 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ + 9462: 009642ec 320 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ + 9463: 006a257c 184 FUNC GLOBAL DEFAULT 12 decNumberFromInt64 │ │ │ │ + 9464: 008c7e08 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ + 9465: 0096ed8c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ 9466: 00d77ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_EVENT │ │ │ │ 9467: 00d7a804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 9468: 0053fc20 8 FUNC GLOBAL DEFAULT 12 hmp_info_qdm │ │ │ │ 9469: 00d6fbb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_PCI_CONFIG_DATA_WRITE_EVENT │ │ │ │ - 9470: 009b65c8 20 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ + 9470: 009b6598 20 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ 9471: 00db0a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_WRITE_DSTATE │ │ │ │ 9472: 00db05c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_STOP_DSTATE │ │ │ │ - 9473: 009536dc 516 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ + 9473: 009536ac 516 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ 9474: 004ba578 564 FUNC GLOBAL DEFAULT 12 usb_pcap_data │ │ │ │ 9475: 00db1ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_DSTATE │ │ │ │ 9476: 0028c540 424 FUNC GLOBAL DEFAULT 12 float128_minimum_number │ │ │ │ 9477: 004673f0 660 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_async │ │ │ │ - 9478: 008cc1b4 244 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ + 9478: 008cc184 244 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ 9479: 00cc9e98 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvdpsxws │ │ │ │ - 9480: 00937c10 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ - 9481: 009bc3f0 88 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ + 9480: 00937be0 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ + 9481: 009bc3c0 88 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ 9482: 00db0dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_DSTATE │ │ │ │ 9483: 005e2c60 244 FUNC GLOBAL DEFAULT 12 store_booke_tcr │ │ │ │ 9484: 00db00f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_STARTUP_ERROR_DSTATE │ │ │ │ - 9485: 00989244 216 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ + 9485: 00989214 216 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ 9486: 00d63a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_EVENT │ │ │ │ 9487: 00db1f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMPED_RECT_DSTATE │ │ │ │ - 9488: 006ac2c0 888 FUNC GLOBAL DEFAULT 12 decNumberFMA │ │ │ │ + 9488: 006ac290 888 FUNC GLOBAL DEFAULT 12 decNumberFMA │ │ │ │ 9489: 002ff798 1200 FUNC GLOBAL DEFAULT 12 gus_mixvoices │ │ │ │ 9490: 0053d628 164 FUNC GLOBAL DEFAULT 12 memory_mapping_list_free │ │ │ │ - 9491: 00818650 1240 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ + 9491: 00818620 1240 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ 9492: 00db0460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_READ_DSTATE │ │ │ │ 9493: 00d73eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_EVENT │ │ │ │ 9494: 00d6b9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_RESET_EVENT │ │ │ │ 9495: 00d65484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_SOCKET_EVENT │ │ │ │ 9496: 00db0c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SET_MULTICAST_DSTATE │ │ │ │ - 9497: 0079450c 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ + 9497: 007944dc 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ 9498: 00db04c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_OOM_DSTATE │ │ │ │ 9499: 00db0474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_BLOCK_MOVE_DSTATE │ │ │ │ 9500: 00db1edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_MTT_DSTATE │ │ │ │ 9501: 00296eec 184 FUNC GLOBAL DEFAULT 12 helper_gvec_lts32 │ │ │ │ 9502: 00282658 252 FUNC GLOBAL DEFAULT 12 float32_to_int64 │ │ │ │ 9503: 00db0142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRCREATE_DSTATE │ │ │ │ 9504: 00d6bcc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_WRITE_EVENT │ │ │ │ 9505: 0063e30c 96 FUNC GLOBAL DEFAULT 12 helper_vmaxfp │ │ │ │ 9506: 00c79108 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint8 │ │ │ │ 9507: 00d69b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_READW_EVENT │ │ │ │ 9508: 00db2866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT32_DSTATE │ │ │ │ - 9509: 00933a80 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ - 9510: 00728368 120 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ - 9511: 00aeaf84 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ + 9509: 00933a50 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ + 9510: 00728338 120 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ + 9511: 00aeaf54 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ 9512: 00d67544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_READ_EVENT │ │ │ │ - 9513: 00919380 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ - 9514: 0077e308 172 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ + 9513: 00919350 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ + 9514: 0077e2d8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ 9515: 00580dbc 64 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_init │ │ │ │ 9516: 0063de2c 100 FUNC GLOBAL DEFAULT 12 helper_sraw │ │ │ │ 9517: 00db050e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_ENTER_VGA_MODE_DSTATE │ │ │ │ 9518: 002a2794 196 FUNC GLOBAL DEFAULT 12 qemu_display_init │ │ │ │ - 9519: 00794968 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ + 9519: 00794938 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ 9520: 00db0cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DISABLED_DSTATE │ │ │ │ 9521: 00635780 324 FUNC GLOBAL DEFAULT 12 helper_xsrdpic │ │ │ │ 9522: 00447e28 340 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_reset │ │ │ │ - 9523: 009bd740 76 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ + 9523: 009bd710 76 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ 9524: 00d64e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_EVENT │ │ │ │ 9525: 00630fb4 320 FUNC GLOBAL DEFAULT 12 helper_XSMINCQP │ │ │ │ 9526: 00293704 196 FUNC GLOBAL DEFAULT 12 helper_gvec_nand │ │ │ │ 9527: 00db01a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_DSTATE │ │ │ │ - 9528: 009226d0 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ - 9529: 0090a70c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ + 9528: 009226a0 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ + 9529: 0090a6dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ 9530: 00db046e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_WRITE_DSTATE │ │ │ │ - 9531: 00b2d750 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ + 9531: 00b2d720 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ 9532: 00db0996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_DSTATE │ │ │ │ 9533: 006358c4 356 FUNC GLOBAL DEFAULT 12 helper_xsrdpim │ │ │ │ 9534: 00408fd4 1560 FUNC GLOBAL DEFAULT 12 can_sja_mem_write │ │ │ │ 9535: 00d745fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_REMOTE_WAKEUP_EVENT │ │ │ │ 9536: 00cb6520 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_le │ │ │ │ 9537: 00319b6c 112 FUNC GLOBAL DEFAULT 12 isa_parallel_set_iobase │ │ │ │ 9538: 00635a28 356 FUNC GLOBAL DEFAULT 12 helper_xsrdpip │ │ │ │ 9539: 00db0686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_ERROR_DSTATE │ │ │ │ 9540: 00642abc 252 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVDM_le_comp │ │ │ │ 9541: 00d7400c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_NEXTQH_EVENT │ │ │ │ 9542: 005515b8 280 FUNC GLOBAL DEFAULT 12 create_device_tree │ │ │ │ 9543: 00db0886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_LR_ENTRY_DSTATE │ │ │ │ 9544: 00daff44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_FLUSH_DSTATE │ │ │ │ - 9545: 006ef69c 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ - 9546: 009be2c0 116 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ + 9545: 006ef66c 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ + 9546: 009be290 116 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ 9547: 00635b8c 356 FUNC GLOBAL DEFAULT 12 helper_xsrdpiz │ │ │ │ - 9548: 008c63a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ + 9548: 008c6370 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ 9549: 00db1e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_DSTATE │ │ │ │ 9550: 00db19a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_READ_DSTATE │ │ │ │ 9551: 00db08c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_SUPPRESS_AIRQ_DSTATE │ │ │ │ 9552: 0029c230 196 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic_init │ │ │ │ 9553: 00524934 100 FUNC GLOBAL DEFAULT 12 audio_define_default │ │ │ │ 9554: 005cbc50 40 FUNC GLOBAL DEFAULT 12 replay_event_char_read_save │ │ │ │ 9555: 00db20a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ - 9556: 006e5698 20 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ + 9556: 006e5668 20 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ 9557: 00db2234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_INCOMING_DSTATE │ │ │ │ 9558: 00d6d0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_EVENT │ │ │ │ - 9559: 00965c5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ + 9559: 00965c2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ 9560: 0064a828 44 FUNC GLOBAL DEFAULT 12 raise_exception_err_ra │ │ │ │ - 9561: 00957c18 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ + 9561: 00957be8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ 9562: 00d7029c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC40X_STORE_TSR_EVENT │ │ │ │ 9563: 00466868 344 FUNC GLOBAL DEFAULT 12 scsi_req_complete │ │ │ │ 9564: 00cc12dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVUQQP │ │ │ │ 9565: 0061e56c 612 FUNC GLOBAL DEFAULT 12 hreg_store_msr │ │ │ │ 9566: 00334a80 16 FUNC GLOBAL DEFAULT 12 qdev_get_own_fw_dev_path_from_handler │ │ │ │ 9567: 00db0206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_DSTATE │ │ │ │ 9568: 0029a750 120 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_register │ │ │ │ - 9569: 007cecac 1476 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ + 9569: 007cec7c 1476 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ 9570: 00524a98 100 FUNC GLOBAL DEFAULT 12 audio_buffer_frames │ │ │ │ 9571: 00db0d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_DSTATE │ │ │ │ 9572: 00db204c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_DSTATE │ │ │ │ 9573: 0029bacc 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_resume_cb │ │ │ │ - 9574: 006e4cc4 112 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ + 9574: 006e4c94 112 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ 9575: 00d75084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_INIT_EVENT │ │ │ │ 9576: 00d64580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_EVENT │ │ │ │ - 9577: 00951d00 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ + 9577: 00951cd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ 9578: 00d738ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_IN_EVENT │ │ │ │ - 9579: 0077ea40 340 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ + 9579: 0077ea10 340 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ 9580: 00642bb8 304 FUNC GLOBAL DEFAULT 12 helper_vbpermd │ │ │ │ - 9581: 0095d2fc 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ + 9581: 0095d2cc 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ 9582: 00db14de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_DSTATE │ │ │ │ - 9583: 009aee34 420 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ + 9583: 009aee04 420 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ 9584: 00d7be5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_BEGIN_EVENT │ │ │ │ - 9585: 008ff4f4 328 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ + 9585: 008ff4c4 328 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ 9586: 00db0f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_DSTATE │ │ │ │ 9587: 00db1542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_DATA_ENGINE_IDLE_DSTATE │ │ │ │ - 9588: 0086515c 304 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ - 9589: 009d1540 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ - 9590: 0096ad50 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ + 9588: 0086512c 304 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ + 9589: 009d1510 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ + 9590: 0096ad20 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ 9591: 002873b8 244 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_round_to_zero │ │ │ │ 9592: 002d8a90 192 FUNC GLOBAL DEFAULT 12 v9fs_get_xattr │ │ │ │ 9593: 00db03a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_BAUDRATE_CHANGE_DSTATE │ │ │ │ 9594: 00d5e2a0 196 OBJECT GLOBAL DEFAULT 24 bdrv_runtime_opts │ │ │ │ 9595: 00db1bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_INIT_RANGE_DSTATE │ │ │ │ - 9596: 00742170 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ + 9596: 00742140 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ 9597: 00dafd49 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_c │ │ │ │ 9598: 00db1404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_GET_CMD_DSTATE │ │ │ │ 9599: 00d778ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_EVENT │ │ │ │ 9600: 00db04f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_READ_UNEXPECTED_DSTATE │ │ │ │ 9601: 00642ce8 172 FUNC GLOBAL DEFAULT 12 helper_vbpermq │ │ │ │ - 9602: 00718b78 100 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ + 9602: 00718b48 100 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ 9603: 00db10ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CB_DSTATE │ │ │ │ - 9604: 006e5e20 120 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ + 9604: 006e5df0 120 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ 9605: 00db0fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_DSTATE │ │ │ │ 9606: 00db043a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_BITS_PPI_DSTATE │ │ │ │ 9607: 00d723d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_READ_EVENT │ │ │ │ 9608: 00db143e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_DSTATE │ │ │ │ - 9609: 0072f588 320 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ + 9609: 0072f558 320 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ 9610: 002e3db4 336 FUNC GLOBAL DEFAULT 12 v9fs_device_unrealize_common │ │ │ │ 9611: 00db10ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_READ_DSTATE │ │ │ │ - 9612: 006ec06c 152 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ - 9613: 008bdbbc 16 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ + 9612: 006ec03c 152 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ + 9613: 008bdb8c 16 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ 9614: 005a08e4 188 FUNC GLOBAL DEFAULT 12 hmp_logfile │ │ │ │ - 9615: 00999d4c 96 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ + 9615: 00999d1c 96 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ 9616: 002a04e8 444 FUNC GLOBAL DEFAULT 12 dpy_gfx_replace_surface │ │ │ │ 9617: 00d7ac10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_ADD_EVENT │ │ │ │ - 9618: 0084aa04 368 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ + 9618: 0084a9d4 368 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ 9619: 00dafd2b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_export_c │ │ │ │ 9620: 00d7443c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_EVENT │ │ │ │ 9621: 00d685f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_WRITE_EVENT │ │ │ │ - 9622: 009ad12c 152 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ + 9622: 009ad0fc 152 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ 9623: 00d7024c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_IRQ_SET_STATE_EVENT │ │ │ │ 9624: 00db0630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_FUA_DSTATE │ │ │ │ 9625: 00bcba78 52 OBJECT GLOBAL DEFAULT 21 vmstate_ne2000 │ │ │ │ 9626: 00db1942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_EXIT_DSTATE │ │ │ │ - 9627: 00888d94 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ - 9628: 006ec20c 264 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ - 9629: 0094c8e4 324 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ + 9627: 00888d64 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ + 9628: 006ec1dc 264 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ + 9629: 0094c8b4 324 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ 9630: 005520e0 232 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string │ │ │ │ 9631: 00db0894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 9632: 00d6616c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_INVALID_REVISION_EVENT │ │ │ │ 9633: 004fa4e4 304 FUNC GLOBAL DEFAULT 12 vfio_multifd_switchover_start │ │ │ │ 9634: 00d742ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_FIELDS_EVENT │ │ │ │ - 9635: 0093475c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ - 9636: 007d9d0c 132 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ + 9635: 0093472c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ + 9636: 007d9cdc 132 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ 9637: 00628108 176 FUNC GLOBAL DEFAULT 12 helper_FNMADDS │ │ │ │ 9638: 004416f0 288 FUNC GLOBAL DEFAULT 12 pci_del_capability │ │ │ │ 9639: 00d6f6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_EVENT │ │ │ │ - 9640: 0095a5c0 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ - 9641: 006ec104 264 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ + 9640: 0095a590 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ + 9641: 006ec0d4 264 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ 9642: 00d6623c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_POST_LOAD_EVENT │ │ │ │ 9643: 00cb121c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt16 │ │ │ │ 9644: 005c90f8 160 FUNC GLOBAL DEFAULT 12 replay_start │ │ │ │ 9645: 0029729c 216 FUNC GLOBAL DEFAULT 12 helper_gvec_lts64 │ │ │ │ - 9646: 00731574 156 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ + 9646: 00731544 156 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ 9647: 00db0e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_SET_DSTATE │ │ │ │ 9648: 00d75294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_EVENT │ │ │ │ 9649: 0057c1d4 36 FUNC GLOBAL DEFAULT 12 migrate_mapped_ram │ │ │ │ 9650: 004928cc 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_reply_endianness │ │ │ │ - 9651: 0070e428 12 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ + 9651: 0070e3f8 12 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ 9652: 005639fc 456 FUNC GLOBAL DEFAULT 12 cpr_save_fd │ │ │ │ - 9653: 0077b724 120 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ + 9653: 0077b6f4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ 9654: 00db1eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYCODES_DSTATE │ │ │ │ - 9655: 008173c4 288 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ + 9655: 00817394 288 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ 9656: 00db02c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_CONNECT_DSTATE │ │ │ │ 9657: 00648854 460 FUNC GLOBAL DEFAULT 12 helper_bcdutrunc │ │ │ │ 9658: 00db17f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_GUEST_BUG_DSTATE │ │ │ │ 9659: 00d7391c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_EVENT │ │ │ │ 9660: 00db1a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_DSTATE │ │ │ │ - 9661: 009891f0 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ + 9661: 009891c0 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ 9662: 002ee038 148 FUNC GLOBAL DEFAULT 12 acpi_add_table │ │ │ │ 9663: 00db13c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 9664: 00dafe9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_COMPLETE_COMMAND_DSTATE │ │ │ │ 9665: 00dafe6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_DSTATE │ │ │ │ - 9666: 009c7834 8 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ + 9666: 009c7804 8 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ 9667: 0025675c 108 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits_common │ │ │ │ 9668: 0038df94 88 FUNC GLOBAL DEFAULT 12 macio_ide_init_drives │ │ │ │ - 9669: 0070e434 352 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ + 9669: 0070e404 352 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ 9670: 002bd66c 44 FUNC GLOBAL DEFAULT 12 start_client_init │ │ │ │ - 9671: 006e7dd8 40 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ - 9672: 00963b7c 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ + 9671: 006e7da8 40 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ + 9672: 00963b4c 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ 9673: 00404364 48 FUNC GLOBAL DEFAULT 12 fp_port_free │ │ │ │ 9674: 00db00be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_IN_DSTATE │ │ │ │ 9675: 00cc823c 132 OBJECT GLOBAL DEFAULT 24 helper_info_tbegin │ │ │ │ 9676: 00d76cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_EVENT │ │ │ │ 9677: 005cd57c 188 FUNC GLOBAL DEFAULT 12 hmp_replay_break │ │ │ │ 9678: 00d7ae68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 9679: 00d64830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 9680: 00d70a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_EVENT │ │ │ │ 9681: 00db218e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_JIT_DSTATE │ │ │ │ 9682: 00523f4c 228 FUNC GLOBAL DEFAULT 12 audio_set_volume_out │ │ │ │ - 9683: 00992648 28 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ - 9684: 0080fd74 140 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ + 9683: 00992618 28 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ + 9684: 0080fd44 140 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ 9685: 00d7ba7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 9686: 0026ddcc 200 FUNC GLOBAL DEFAULT 12 floatx80_add │ │ │ │ - 9687: 0097f9a8 180 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ + 9687: 0097f978 180 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ 9688: 00d7b558 8 OBJECT GLOBAL DEFAULT 24 qnull_ │ │ │ │ 9689: 00d6f894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DMA_READ_EVENT │ │ │ │ 9690: 00db28d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_DSTATE │ │ │ │ 9691: 00435b04 468 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem_wide │ │ │ │ - 9692: 009603fc 432 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ + 9692: 009603cc 432 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ 9693: 0026d750 572 FUNC GLOBAL DEFAULT 12 float64_sub │ │ │ │ 9694: 00c84998 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_speed │ │ │ │ 9695: 00d7472c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_EVENT │ │ │ │ 9696: 00db2310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_YANK_DSTATE │ │ │ │ - 9697: 0098d3e8 732 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ + 9697: 0098d3b8 732 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ 9698: 0029ccc0 384 FUNC GLOBAL DEFAULT 12 hmp_qom_get │ │ │ │ - 9699: 0077d3bc 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ + 9699: 0077d38c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ 9700: 00437fa8 212 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_init │ │ │ │ - 9701: 00794898 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ - 9702: 009965b4 256 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ - 9703: 008d539c 324 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ + 9701: 00794868 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ + 9702: 00996584 256 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ + 9703: 008d536c 324 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ 9704: 00db288c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_STRUCT_DSTATE │ │ │ │ - 9705: 0080f3f4 256 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ + 9705: 0080f3c4 256 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ 9706: 0051bc70 1812 FUNC GLOBAL DEFAULT 12 hmp_virtio_status │ │ │ │ 9707: 00d9ef30 64 OBJECT GLOBAL DEFAULT 25 replay_state │ │ │ │ 9708: 00d7809c 564 OBJECT GLOBAL DEFAULT 24 ui_trace_events │ │ │ │ - 9709: 009aba38 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ + 9709: 009aba08 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ 9710: 00d6e308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_CAN_RECV_DISABLED_EVENT │ │ │ │ 9711: 00db2118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMANDS_DSTATE │ │ │ │ 9712: 00d5dc10 24 OBJECT GLOBAL DEFAULT 24 qio_channel_buffer_source_funcs │ │ │ │ 9713: 00cc4c18 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMSUBQPO │ │ │ │ 9714: 00db2232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_INCOMING_DSTATE │ │ │ │ 9715: 00d6d278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_DESCRIPTOR_EVENT │ │ │ │ 9716: 0062ca98 284 FUNC GLOBAL DEFAULT 12 helper_xssqrtdp │ │ │ │ 9717: 00d7449c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_FLAGS_EVENT │ │ │ │ 9718: 00451104 160 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_cb │ │ │ │ 9719: 005e0c84 48 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_hdecr │ │ │ │ - 9720: 006f7b58 36 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ + 9720: 006f7b28 36 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ 9721: 00cb1198 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt32 │ │ │ │ - 9722: 008d6c34 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ + 9722: 008d6c04 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ 9723: 00545808 84 FUNC GLOBAL DEFAULT 12 qemu_system_suspend_request │ │ │ │ 9724: 00d7bd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_EVENT │ │ │ │ 9725: 00d6fc94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_REG_READ_EVENT │ │ │ │ 9726: 005237fc 180 FUNC GLOBAL DEFAULT 12 AUD_register_card │ │ │ │ 9727: 00dafd3a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_dump_c │ │ │ │ - 9728: 007d8a44 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ - 9729: 008e2358 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ + 9728: 007d8a14 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ + 9729: 008e2328 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ 9730: 00db0cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_KICK_DSTATE │ │ │ │ 9731: 00db201e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 9732: 00db1c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_DSTATE │ │ │ │ - 9733: 00790604 60 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ - 9734: 007e3f70 272 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ + 9733: 007905d4 60 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ + 9734: 007e3f40 272 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ 9735: 0030292c 108 FUNC GLOBAL DEFAULT 12 hda_codec_bus_init │ │ │ │ 9736: 00db056e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_READ_DSTATE │ │ │ │ - 9737: 00986524 240 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ - 9738: 00965cb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ + 9737: 009864f4 240 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ + 9738: 00965c88 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ 9739: 00db2788 4 OBJECT GLOBAL DEFAULT 25 mloop │ │ │ │ 9740: 00c7d8e8 12 OBJECT GLOBAL DEFAULT 21 OnOffAuto_lookup │ │ │ │ - 9741: 009a2bf4 316 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ + 9741: 009a2bc4 316 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ 9742: 00277040 5616 FUNC GLOBAL DEFAULT 12 bfloat16_muladd │ │ │ │ 9743: 00d64b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_EVENT_EVENT │ │ │ │ - 9744: 00959fd4 492 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ + 9744: 00959fa4 492 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ 9745: 00cb100c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le16 │ │ │ │ - 9746: 009683cc 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ + 9746: 0096839c 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ 9747: 00dafd76 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_audio_c │ │ │ │ 9748: 00cd46b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSCRIQ │ │ │ │ - 9749: 00737f38 2444 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ - 9750: 0099f4a0 36 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ + 9749: 00737f08 2444 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ + 9750: 0099f470 36 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ 9751: 00d6c5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_DATA_RECV_EVENT │ │ │ │ - 9752: 007b1d78 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ + 9752: 007b1d48 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ 9753: 00cb0000 0 NOTYPE WEAK DEFAULT 24 data_start │ │ │ │ 9754: 00db0410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DISPLAY_MODE_DSTATE │ │ │ │ 9755: 00d72b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_TRANS_CODE_EVENT │ │ │ │ 9756: 00db202e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_DSTATE │ │ │ │ - 9757: 006d45f0 212 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ - 9758: 008ca2d0 244 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ + 9757: 006d45c0 212 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ + 9758: 008ca2a0 244 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ 9759: 0026d204 8 FUNC GLOBAL DEFAULT 12 float16_sub │ │ │ │ - 9760: 0092fa7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ + 9760: 0092fa4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ 9761: 00d64bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_RE_EVENT │ │ │ │ - 9762: 007416b8 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ - 9763: 009aa794 268 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ + 9762: 00741688 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ + 9763: 009aa764 268 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ 9764: 00cc05f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULESB │ │ │ │ 9765: 002a8da8 128 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_format │ │ │ │ 9766: 00d71710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_EVENT │ │ │ │ - 9767: 009267a0 192 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ + 9767: 00926770 192 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ 9768: 00db1020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_WRITE_DSTATE │ │ │ │ - 9769: 0074cee0 948 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ + 9769: 0074ceb0 948 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ 9770: 00d7b548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 9771: 00d71010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_EVENT │ │ │ │ 9772: 00d75fbc 92 OBJECT GLOBAL DEFAULT 24 hw_watchdog_trace_events │ │ │ │ 9773: 00db22f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRANSACTION_DSTATE │ │ │ │ 9774: 00d69170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_RAISE_EVENT │ │ │ │ 9775: 002a7624 248 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt │ │ │ │ 9776: 00cc067c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULESH │ │ │ │ 9777: 00449e48 116 FUNC GLOBAL DEFAULT 12 shpc_free │ │ │ │ 9778: 00c7e354 12 OBJECT GLOBAL DEFAULT 21 NetworkAddressFamily_lookup │ │ │ │ - 9779: 0074dc44 52 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ + 9779: 0074dc14 52 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ 9780: 00db08c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_SET_IRQ_DSTATE │ │ │ │ 9781: 00db09b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_DSTATE │ │ │ │ 9782: 00db0580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_CYCLE_DSTATE │ │ │ │ - 9783: 00722f08 20 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ - 9784: 0094eb28 192 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ + 9783: 00722ed8 20 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ + 9784: 0094eaf8 192 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ 9785: 004402e8 108 FUNC GLOBAL DEFAULT 12 pci_bus_set_route_irq_fn │ │ │ │ 9786: 00db10f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSIX_WRITE_CONFIG_DSTATE │ │ │ │ - 9787: 0081cef0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ + 9787: 0081cec0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ 9788: 0039e970 108 FUNC GLOBAL DEFAULT 12 pic_stat_update_irq │ │ │ │ - 9789: 0096af6c 332 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ + 9789: 0096af3c 332 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ 9790: 0045f55c 212 FUNC GLOBAL DEFAULT 12 m48t59_realize_common │ │ │ │ 9791: 00cc0700 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULESW │ │ │ │ 9792: 00d65eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_EVENT │ │ │ │ 9793: 00db20be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 9794: 00d71f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_EVENT │ │ │ │ - 9795: 008ff298 192 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ + 9795: 008ff268 192 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ 9796: 00d68434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_RESP_EVENT │ │ │ │ - 9797: 00780358 220 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ - 9798: 008d65e8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ - 9799: 007da9a0 324 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ + 9797: 00780328 220 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ + 9798: 008d65b8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ + 9799: 007da970 324 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ 9800: 00db1a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_DSTATE │ │ │ │ - 9801: 008cc074 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ + 9801: 008cc044 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ 9802: 005559d8 100 FUNC GLOBAL DEFAULT 12 cryptodev_backend_free_client │ │ │ │ 9803: 00db0d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DESC_DSTATE │ │ │ │ 9804: 00d6da28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRITE_CONFIG_EVENT │ │ │ │ - 9805: 009a6360 240 FUNC GLOBAL DEFAULT 12 stat64_add32_carry │ │ │ │ + 9805: 009a6330 240 FUNC GLOBAL DEFAULT 12 stat64_add32_carry │ │ │ │ 9806: 004077dc 96 FUNC GLOBAL DEFAULT 12 world_alloc │ │ │ │ - 9807: 00946cc0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ + 9807: 00946c90 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ 9808: 00db19fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_ENABLE_DSTATE │ │ │ │ 9809: 0063fe54 400 FUNC GLOBAL DEFAULT 12 helper_XVI16GER2S │ │ │ │ 9810: 00645e7c 356 FUNC GLOBAL DEFAULT 12 helper_vsum2sws │ │ │ │ 9811: 00d7acb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_EVENT │ │ │ │ 9812: 00db19a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_DSTATE │ │ │ │ 9813: 004e2090 536 FUNC GLOBAL DEFAULT 12 usb_msd_transfer_data │ │ │ │ - 9814: 008bfd50 228 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ - 9815: 00730ff0 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ + 9814: 008bfd20 228 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ + 9815: 00730fc0 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ 9816: 002915fc 44 FUNC GLOBAL DEFAULT 12 cpu_loop_exit │ │ │ │ 9817: 00db0960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DSTATE │ │ │ │ 9818: 00ccdb70 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscmpeq │ │ │ │ 9819: 004038a4 376 FUNC GLOBAL DEFAULT 12 desc_ring_post_desc │ │ │ │ 9820: 005df7dc 100 FUNC GLOBAL DEFAULT 12 ppce500_irq_init │ │ │ │ - 9821: 0091d9d4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ + 9821: 0091d9a4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ 9822: 00d75264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_EVENT │ │ │ │ 9823: 00dafdaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_NEW_DSTATE │ │ │ │ 9824: 00467908 684 FUNC GLOBAL DEFAULT 12 scsi_bus_set_ua │ │ │ │ - 9825: 008ab220 524 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ + 9825: 008ab1f0 524 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ 9826: 00434374 1452 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_callback │ │ │ │ - 9827: 0093747c 432 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ + 9827: 0093744c 432 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ 9828: 00cb0f88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le32 │ │ │ │ 9829: 00db0612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_DSTATE │ │ │ │ 9830: 00db006a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_FINISH_DSTATE │ │ │ │ 9831: 00649f78 436 FUNC GLOBAL DEFAULT 12 helper_spr_write_CTRL │ │ │ │ - 9832: 0081dbc8 164 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ - 9833: 0098fb20 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ + 9832: 0081db98 164 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ + 9833: 0098faf0 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ 9834: 00db0a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_NONSEC_DSTATE │ │ │ │ - 9835: 0073e8e8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ + 9835: 0073e8b8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ 9836: 002952b4 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr8v │ │ │ │ - 9837: 007821ec 244 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ - 9838: 0098acb0 156 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ - 9839: 0090d078 192 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ + 9837: 007821bc 244 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ + 9838: 0098ac80 156 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ + 9839: 0090d048 192 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ 9840: 00db164c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_INTERFACE_DSTATE │ │ │ │ - 9841: 0081e0d0 172 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ + 9841: 0081e0a0 172 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ 9842: 005d2bdc 152 FUNC GLOBAL DEFAULT 12 qemu_plugin_request_time_control │ │ │ │ - 9843: 00bab404 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ - 9844: 007469d4 244 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSectionList │ │ │ │ + 9843: 00bab3d4 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ + 9844: 007469a4 244 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSectionList │ │ │ │ 9845: 00db1638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_BAD_TOKEN_DSTATE │ │ │ │ 9846: 0030dc1c 500 FUNC GLOBAL DEFAULT 12 blkconf_geometry │ │ │ │ 9847: 00cc046c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULEUB │ │ │ │ - 9848: 009851b0 112 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ + 9848: 00985180 112 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ 9849: 00d797dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 9850: 00db09c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_TIME_DSTATE │ │ │ │ 9851: 006426a4 244 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVWM_le_comp │ │ │ │ 9852: 004cbc30 884 FUNC GLOBAL DEFAULT 12 ehci_reset │ │ │ │ 9853: 00db1358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_TRANSFER_DATA_DSTATE │ │ │ │ 9854: 00d72724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_UNLOCK_EVENT │ │ │ │ 9855: 00d6bc80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_EVENT │ │ │ │ @@ -9862,1472 +9862,1472 @@ │ │ │ │ 9858: 002ea394 20 FUNC GLOBAL DEFAULT 12 aml_add │ │ │ │ 9859: 00cc04f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULEUH │ │ │ │ 9860: 00db1800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESUME_DSTATE │ │ │ │ 9861: 00cb1114 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt64 │ │ │ │ 9862: 00d68f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_NOLIST_EVENT │ │ │ │ 9863: 0059c27c 752 FUNC GLOBAL DEFAULT 12 rdma_block_notification_handle │ │ │ │ 9864: 002a2df8 336 FUNC GLOBAL DEFAULT 12 cursor_print_ascii_art │ │ │ │ - 9865: 008fd218 1044 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ + 9865: 008fd1e8 1044 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ 9866: 0063096c 344 FUNC GLOBAL DEFAULT 12 helper_XVMINDP │ │ │ │ - 9867: 00911bf0 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ - 9868: 007b97a0 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ - 9869: 008cac78 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ + 9867: 00911bc0 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ + 9868: 007b9770 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ + 9869: 008cac48 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ 9870: 00d71890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SEND_RSP_EVENT │ │ │ │ - 9871: 0072c664 360 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ + 9871: 0072c634 360 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ 9872: 00d7ba9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAPPED_EVENT │ │ │ │ - 9873: 00914298 532 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ + 9873: 00914268 532 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ 9874: 00d6b6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_XDMA_WRITE_EVENT │ │ │ │ 9875: 00db28b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DO_MAPPING_DSTATE │ │ │ │ - 9876: 007ee674 2508 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ + 9876: 007ee644 2508 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ 9877: 003fd2cc 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_config │ │ │ │ 9878: 00db1eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_ADD_DSTATE │ │ │ │ - 9879: 00969844 192 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ + 9879: 00969814 192 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ 9880: 00db0b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_DSTATE │ │ │ │ 9881: 00435da8 320 FUNC GLOBAL DEFAULT 12 load_image_to_fw_cfg │ │ │ │ 9882: 00db0abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_WRITE_DSTATE │ │ │ │ 9883: 00d65354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_EVENT │ │ │ │ 9884: 00db1b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_ENTER_DSTATE │ │ │ │ 9885: 005a593c 164 FUNC GLOBAL DEFAULT 12 qmp_announce_self │ │ │ │ - 9886: 008bcbc4 24 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ - 9887: 007412d0 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ - 9888: 00717644 8 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ + 9886: 008bcb94 24 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ + 9887: 007412a0 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ + 9888: 00717614 8 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ 9889: 00db1398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_DSTATE │ │ │ │ 9890: 00d6b230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_EVENT │ │ │ │ 9891: 00d64740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_IO_URING_SUBMIT_EVENT │ │ │ │ 9892: 00cb18d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr8v │ │ │ │ 9893: 00db02da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_READ_DSTATE │ │ │ │ 9894: 0063eec4 108 FUNC GLOBAL DEFAULT 12 helper_vcmpeqfp │ │ │ │ 9895: 0053727c 192 FUNC GLOBAL DEFAULT 12 cpu_interrupt │ │ │ │ 9896: 00d6d3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_EVENT │ │ │ │ 9897: 00cc0574 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULEUW │ │ │ │ 9898: 00d6f0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_AIO_EVENT │ │ │ │ 9899: 00d65ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_EVENT │ │ │ │ 9900: 002a3cb8 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fd │ │ │ │ - 9901: 00913864 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ + 9901: 00913834 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ 9902: 004b4cbc 480 FUNC GLOBAL DEFAULT 12 usbdevice_create │ │ │ │ 9903: 00d6be70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_READ_EVENT │ │ │ │ 9904: 00dafe64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_DSTATE │ │ │ │ 9905: 00d73f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_WRITE_EVENT │ │ │ │ 9906: 00d72400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_TEST_UNIT_READY_EVENT │ │ │ │ 9907: 00d757bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_EVENT │ │ │ │ - 9908: 0096e994 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ + 9908: 0096e964 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ 9909: 00d713d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_EVENT │ │ │ │ 9910: 00d64940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_START_EVENT │ │ │ │ 9911: 00dafbd4 28 OBJECT GLOBAL DEFAULT 25 job_mutex │ │ │ │ - 9912: 007e23b0 272 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ + 9912: 007e2380 272 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ 9913: 00d74e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DIRTY_BITMAP_EVENT │ │ │ │ 9914: 00d7a0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 9915: 00d6a684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_READ_EVENT │ │ │ │ 9916: 00d6e2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_EVENT │ │ │ │ 9917: 0064ac60 12 FUNC GLOBAL DEFAULT 12 helper_rfci │ │ │ │ 9918: 00cba5cc 32 OBJECT GLOBAL DEFAULT 24 hw_compat_8_0 │ │ │ │ 9919: 00cba5ec 112 OBJECT GLOBAL DEFAULT 24 hw_compat_8_1 │ │ │ │ 9920: 00db126e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_MSI_DSTATE │ │ │ │ 9921: 00cba65c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_8_2 │ │ │ │ 9922: 00db06a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DMA_CB_DSTATE │ │ │ │ 9923: 00db01d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJ_WRITE_DSTATE │ │ │ │ 9924: 005af5cc 712 FUNC GLOBAL DEFAULT 12 qmp_query_rx_filter │ │ │ │ - 9925: 0085647c 232 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ - 9926: 008c65c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ - 9927: 009057e0 236 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ + 9925: 0085644c 232 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ + 9926: 008c6598 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ + 9927: 009057b0 236 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ 9928: 00db1ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ - 9929: 009699e0 332 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ + 9929: 009699b0 332 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ 9930: 00db110a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_PCI_CONFIG_DATA_WRITE_DSTATE │ │ │ │ - 9931: 007e4a30 232 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ + 9931: 007e4a00 232 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ 9932: 00db0364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_TIMEOUT_DSTATE │ │ │ │ 9933: 00cc1a14 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscmpgt │ │ │ │ 9934: 00555c00 180 FUNC GLOBAL DEFAULT 12 cryptodev_backend_close_session │ │ │ │ 9935: 00db13ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_IDLE_DSTATE │ │ │ │ - 9936: 00938954 192 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ + 9936: 00938924 192 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ 9937: 00db067a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DSTATE │ │ │ │ 9938: 00db03f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_DSTATE │ │ │ │ 9939: 00db104c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_DSTATE │ │ │ │ - 9940: 0069ca48 68 FUNC GLOBAL DEFAULT 12 spr_read_ureg │ │ │ │ + 9940: 0069ca14 68 FUNC GLOBAL DEFAULT 12 spr_read_ureg │ │ │ │ 9941: 00d6ab04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_RESET_IRQ_DELIVERED_EVENT │ │ │ │ - 9942: 009744a8 52 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ - 9943: 00927064 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ + 9942: 00974478 52 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ + 9943: 00927034 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ 9944: 00db1070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_SQ_DSTATE │ │ │ │ 9945: 00d78680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDL2_PROCESS_KEY_EVENT │ │ │ │ 9946: 002540d8 116 FUNC GLOBAL DEFAULT 12 cpu_reset_interrupt │ │ │ │ - 9947: 008f8b6c 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ - 9948: 0073f5d8 256 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ - 9949: 0086fe50 308 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ - 9950: 0077a7ec 52 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ + 9947: 008f8b3c 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ + 9948: 0073f5a8 256 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ + 9949: 0086fe20 308 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ + 9950: 0077a7bc 52 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ 9951: 002a3dd4 52 FUNC GLOBAL DEFAULT 12 qemu_input_key_number_to_qcode │ │ │ │ 9952: 00441690 96 FUNC GLOBAL DEFAULT 12 pci_pm_init │ │ │ │ 9953: 00db1274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_WRITE_DSTATE │ │ │ │ - 9954: 008109ec 48 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ + 9954: 008109bc 48 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ 9955: 002a0390 120 FUNC GLOBAL DEFAULT 12 dpy_get_ui_info │ │ │ │ 9956: 002f654c 180 FUNC GLOBAL DEFAULT 12 show_valid_soundhw │ │ │ │ 9957: 00d64160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_EVENT │ │ │ │ - 9958: 00740518 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ + 9958: 007404e8 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ 9959: 00db17d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_DSTATE │ │ │ │ 9960: 0064ac6c 12 FUNC GLOBAL DEFAULT 12 helper_rfdi │ │ │ │ 9961: 00dafd40 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_introspect_c │ │ │ │ 9962: 002a1b98 940 FUNC GLOBAL DEFAULT 12 graphic_console_init │ │ │ │ - 9963: 00816b8c 124 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ + 9963: 00816b5c 124 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ 9964: 00db15dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_DSTATE │ │ │ │ 9965: 00c7d6f0 12 OBJECT GLOBAL DEFAULT 21 BlockDeviceIoStatus_lookup │ │ │ │ 9966: 00db1058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_DSTATE │ │ │ │ 9967: 00daff98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_ABORT_DSTATE │ │ │ │ 9968: 00d6e0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 9969: 007e9ed4 1596 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ + 9969: 007e9ea4 1596 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ 9970: 00db0dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_ICS_DSTATE │ │ │ │ 9971: 00cc235c 132 OBJECT GLOBAL DEFAULT 24 helper_info_FRSQRTES │ │ │ │ 9972: 00db0034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_DSTATE │ │ │ │ 9973: 00d6ec24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_EVENT │ │ │ │ 9974: 00d657d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_OUT_EVENT │ │ │ │ - 9975: 00989fcc 192 FUNC GLOBAL DEFAULT 12 qatomic_read_u64 │ │ │ │ - 9976: 008c92b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ + 9975: 00989f9c 192 FUNC GLOBAL DEFAULT 12 qatomic_read_u64 │ │ │ │ + 9976: 008c9284 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ 9977: 00d69fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_PRIO_EVENT │ │ │ │ 9978: 00d7783c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_FIELD_EXISTS_EVENT │ │ │ │ 9979: 006454ec 104 FUNC GLOBAL DEFAULT 12 helper_vextractub │ │ │ │ - 9980: 009bfde8 804 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ + 9980: 009bfdb8 804 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ 9981: 00d71560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EXTENDED_EVENT │ │ │ │ - 9982: 0070da14 796 FUNC GLOBAL DEFAULT 12 memory_get_xlat_addr │ │ │ │ + 9982: 0070d9e4 796 FUNC GLOBAL DEFAULT 12 memory_get_xlat_addr │ │ │ │ 9983: 00db1dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_DSTATE │ │ │ │ 9984: 00db0ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_WRITE_DSTATE │ │ │ │ 9985: 00d8d844 4 OBJECT GLOBAL DEFAULT 25 vga_retrace_method │ │ │ │ 9986: 00dafde6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_DSTATE │ │ │ │ 9987: 00d8d820 12 OBJECT GLOBAL DEFAULT 25 parallel_hds │ │ │ │ 9988: 00645554 112 FUNC GLOBAL DEFAULT 12 helper_vextractuh │ │ │ │ 9989: 00cb0f04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le64 │ │ │ │ - 9990: 0094d1b8 172 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ + 9990: 0094d188 172 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ 9991: 00db0808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADREAD_DSTATE │ │ │ │ - 9992: 00782558 152 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ + 9992: 00782528 152 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ 9993: 00db2298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ANNOUNCE_SELF_DSTATE │ │ │ │ - 9994: 0096b0d4 332 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ + 9994: 0096b0a4 332 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ 9995: 00db0182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_DSTATE │ │ │ │ 9996: 00d64430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_SPEC_VERSION_EVENT │ │ │ │ 9997: 00db1190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PREP_SYSTEMIO_READ_DSTATE │ │ │ │ 9998: 00c84b00 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blockdev_on_error │ │ │ │ - 9999: 0090f248 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ + 9999: 0090f218 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ 10000: 0044d450 164 FUNC GLOBAL DEFAULT 12 pcie_cap_root_reset │ │ │ │ 10001: 00d7747c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_START_EVENT │ │ │ │ 10002: 005b0658 104 FUNC GLOBAL DEFAULT 12 qemu_new_net_queue │ │ │ │ 10003: 00db0ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_READ_DSTATE │ │ │ │ - 10004: 00794df0 108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ + 10004: 00794dc0 108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ 10005: 00db19ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_POPULATE_DEVICE_CONFIG_DSTATE │ │ │ │ - 10006: 00999ccc 20 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ - 10007: 00794078 40 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ - 10008: 0084a9e8 28 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ - 10009: 0077cce0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ - 10010: 009cc8fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ + 10006: 00999c9c 20 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ + 10007: 00794048 40 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ + 10008: 0084a9b8 28 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ + 10009: 0077ccb0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ + 10010: 009cc8cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ 10011: 003c8174 140 FUNC GLOBAL DEFAULT 12 e1000x_read_tx_ctx_descr │ │ │ │ 10012: 006455c4 104 FUNC GLOBAL DEFAULT 12 helper_vextractuw │ │ │ │ - 10013: 00740374 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ + 10013: 00740344 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ 10014: 00db0f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_DSTATE │ │ │ │ - 10015: 008e3f88 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ + 10015: 008e3f58 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ 10016: 00628fc8 332 FUNC GLOBAL DEFAULT 12 helper_FTDIV │ │ │ │ 10017: 002b7ca0 128 FUNC GLOBAL DEFAULT 12 vnc_write │ │ │ │ - 10018: 00978b40 516 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ + 10018: 00978b10 516 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ 10019: 00d67424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_FIFO_RESET_EVENT │ │ │ │ - 10020: 0075d9a0 176 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ - 10021: 00702b6c 104 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ + 10020: 0075d970 176 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ + 10021: 00702b3c 104 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ 10022: 00291a00 40 FUNC GLOBAL DEFAULT 12 helper_ctz_i32 │ │ │ │ 10023: 00db13f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_DSTATE │ │ │ │ - 10024: 0097f394 84 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ - 10025: 00772e3c 152 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ + 10024: 0097f364 84 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ + 10025: 00772e0c 152 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ 10026: 00db1dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_DSTATE │ │ │ │ - 10027: 006a9948 368 FUNC GLOBAL DEFAULT 12 decNumberExp │ │ │ │ - 10028: 00702bd4 192 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ + 10027: 006a9918 368 FUNC GLOBAL DEFAULT 12 decNumberExp │ │ │ │ + 10028: 00702ba4 192 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ 10029: 00d7b354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEND_KEY_EVENT │ │ │ │ - 10030: 0090fe98 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ - 10031: 00b8803c 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ + 10030: 0090fe68 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ + 10031: 00b8800c 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ 10032: 00d7b184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 10033: 007d7a08 1900 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ + 10033: 007d79d8 1900 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ 10034: 00db1daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_RECV_BITMAP_DSTATE │ │ │ │ - 10035: 007d8174 2012 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ + 10035: 007d8144 2012 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ 10036: 00d78c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_FALLBACK_EVENT │ │ │ │ 10037: 00db18be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_DSTATE │ │ │ │ - 10038: 006e7f24 76 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ + 10038: 006e7ef4 76 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ 10039: 00db186a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_STALL_DSTATE │ │ │ │ 10040: 00d78fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_EPR_EVENT │ │ │ │ 10041: 00dafd58 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_net_c │ │ │ │ 10042: 00dafeb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_NEXT_IO_DSTATE │ │ │ │ 10043: 00db1540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_READ_DSTATE │ │ │ │ - 10044: 008c6008 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ + 10044: 008c5fd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ 10045: 00db092e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ICH9_CC_READ_DSTATE │ │ │ │ 10046: 00db2868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT16_DSTATE │ │ │ │ 10047: 00297bfc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd8 │ │ │ │ 10048: 00cc68f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVADDSP │ │ │ │ 10049: 00d727b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INQUIRY_CMD41_EVENT │ │ │ │ - 10050: 0090cfc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ - 10051: 008e4ff0 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ - 10052: 00b9d6b0 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ + 10050: 0090cf90 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ + 10051: 008e4fc0 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ + 10052: 00b9d680 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ 10053: 00db1bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_DSTATE │ │ │ │ 10054: 00d65a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_EVENT │ │ │ │ - 10055: 008c73cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ + 10055: 008c739c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ 10056: 00daffaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_DSTATE │ │ │ │ - 10057: 00952c94 316 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ - 10058: 0077ab74 252 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ + 10057: 00952c64 316 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ + 10058: 0077ab44 252 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ 10059: 00c6552c 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_ctucan_tx_buffer │ │ │ │ - 10060: 00740a0c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ + 10060: 007409dc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ 10061: 00d6dfa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_EVENT │ │ │ │ 10062: 00d708ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_MSI_EVENT │ │ │ │ 10063: 00db11a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC40X_STORE_PIT_DSTATE │ │ │ │ - 10064: 009103a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ + 10064: 00910370 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ 10065: 0033334c 1048 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_cache │ │ │ │ - 10066: 007f54b4 664 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ + 10066: 007f5484 664 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ 10067: 003db15c 1164 FUNC GLOBAL DEFAULT 12 e1000e_core_write │ │ │ │ - 10068: 006e3e18 28 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ - 10069: 00990f04 56 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ + 10068: 006e3de8 28 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ + 10069: 00990ed4 56 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ 10070: 00d7737c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_ERROR_EVENT │ │ │ │ 10071: 00d6d568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_WRITE_EVENT │ │ │ │ - 10072: 00794810 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ + 10072: 007947e0 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ 10073: 00d6ef34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_EVENT │ │ │ │ 10074: 00db0932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_SUPERIO_WRITE_DSTATE │ │ │ │ 10075: 00d6a264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADREAD_EVENT │ │ │ │ - 10076: 00948d8c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ - 10077: 00940960 372 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ + 10076: 00948d5c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ + 10077: 00940930 372 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ 10078: 0064ade4 40 FUNC GLOBAL DEFAULT 12 helper_book3s_msgclr │ │ │ │ - 10079: 00965a90 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ - 10080: 0098bd64 28 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ + 10079: 00965a60 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ + 10080: 0098bd34 28 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ 10081: 00d72774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCK_COUNT_EVENT │ │ │ │ 10082: 00d69ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_GPU_IRQ_EVENT │ │ │ │ 10083: 00cca024 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrsqrtedp │ │ │ │ - 10084: 008fbc34 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ - 10085: 00913058 28 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ - 10086: 0081d1f4 188 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ + 10084: 008fbc04 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ + 10085: 00913028 28 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ + 10086: 0081d1c4 188 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ 10087: 00db0b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MDR_DSTATE │ │ │ │ - 10088: 00976a84 412 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ - 10089: 008cfcb4 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ + 10088: 00976a54 412 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ + 10089: 008cfc84 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ 10090: 00d71d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CONVERT_SGLIST_EVENT │ │ │ │ 10091: 00cb0430 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus8 │ │ │ │ 10092: 00d65bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_OPEN_ERROR_EVENT │ │ │ │ 10093: 00db1dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_DSTATE │ │ │ │ - 10094: 00b9175c 128 OBJECT GLOBAL DEFAULT 14 COMBMSD │ │ │ │ + 10094: 00b9172c 128 OBJECT GLOBAL DEFAULT 14 COMBMSD │ │ │ │ 10095: 00db1112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_WRITE_DSTATE │ │ │ │ 10096: 00db21ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_DSTATE │ │ │ │ 10097: 00ccf9dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrfim │ │ │ │ 10098: 00ccf958 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrfin │ │ │ │ 10099: 00d642e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_EVENT │ │ │ │ 10100: 004b012c 252 FUNC GLOBAL DEFAULT 12 ufs_build_upiu_header │ │ │ │ 10101: 00ccf8d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrfip │ │ │ │ - 10102: 006a3930 584 FUNC GLOBAL DEFAULT 12 decNumberInvert │ │ │ │ + 10102: 006a3900 584 FUNC GLOBAL DEFAULT 12 decNumberInvert │ │ │ │ 10103: 00d6c270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_EVENT │ │ │ │ - 10104: 00780238 116 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ + 10104: 00780208 116 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ 10105: 00c7d628 12 OBJECT GLOBAL DEFAULT 21 BlockPermission_lookup │ │ │ │ 10106: 00d795bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_EVENT │ │ │ │ - 10107: 008ef3f4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ - 10108: 008e5e54 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ + 10107: 008ef3c4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ + 10108: 008e5e24 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ 10109: 00d760d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_READ_EVENT │ │ │ │ 10110: 00db1078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_MDATA_CB_DSTATE │ │ │ │ 10111: 00db231e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ 10112: 00ccfdfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvmaddsp │ │ │ │ 10113: 004aa6cc 564 FUNC GLOBAL DEFAULT 12 pit_get_next_transition_time │ │ │ │ 10114: 004b6d80 276 FUNC GLOBAL DEFAULT 12 usb_packet_skip │ │ │ │ 10115: 00ccf850 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrfiz │ │ │ │ 10116: 00db2226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 10117: 00291750 40 FUNC GLOBAL DEFAULT 12 helper_remu_i32 │ │ │ │ 10118: 00d6de68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_EVENT │ │ │ │ 10119: 00d64b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_EOF_EVENT │ │ │ │ - 10120: 009874c0 152 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ - 10121: 008a5c68 620 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ + 10120: 00987490 152 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ + 10121: 008a5c38 620 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ 10122: 002eccb8 116 FUNC GLOBAL DEFAULT 12 aml_word_io │ │ │ │ 10123: 00db002a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_ATTACHED_DSTATE │ │ │ │ - 10124: 007ee2b0 184 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ + 10124: 007ee280 184 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ 10125: 00db0f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_DSTATE │ │ │ │ - 10126: 0098157c 16 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ - 10127: 0077421c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ - 10128: 00b2d754 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ + 10126: 0098154c 16 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ + 10127: 007741ec 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ + 10128: 00b2d724 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ 10129: 00d73c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_WRITE_EVENT │ │ │ │ 10130: 00d6d048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SET_MISTA_EVENT │ │ │ │ 10131: 002a4560 104 FUNC GLOBAL DEFAULT 12 kbd_put_ledstate │ │ │ │ 10132: 00db1bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_DSTATE │ │ │ │ - 10133: 008d1f58 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ + 10133: 008d1f28 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ 10134: 00d7438c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_RESET_EVENT │ │ │ │ - 10135: 006ef694 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ + 10135: 006ef664 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ 10136: 0043f2c8 36 FUNC GLOBAL DEFAULT 12 pci_device_reset │ │ │ │ 10137: 00572664 716 FUNC GLOBAL DEFAULT 12 migration_cancel │ │ │ │ 10138: 00d6ab54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_EVENT │ │ │ │ 10139: 00cd15b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_dcr │ │ │ │ 10140: 00d75b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_REQUEST_EVENT │ │ │ │ - 10141: 0081310c 24 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ + 10141: 008130dc 24 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ 10142: 00523038 364 FUNC GLOBAL DEFAULT 12 AUD_set_active_out │ │ │ │ 10143: 0046432c 344 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_handle_cmdline │ │ │ │ 10144: 00404394 116 FUNC GLOBAL DEFAULT 12 fp_port_reset │ │ │ │ 10145: 002a6cec 608 FUNC GLOBAL DEFAULT 12 qmp_input_send_event │ │ │ │ 10146: 00cc21d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_PDEPD │ │ │ │ 10147: 00d76f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_RECV_EVENT │ │ │ │ 10148: 00db1d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_END_DSTATE │ │ │ │ 10149: 00db1936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DEV_REGION_DSTATE │ │ │ │ - 10150: 007ad7e4 676 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ + 10150: 007ad7b4 676 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ 10151: 00db18c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_GETFD_DSTATE │ │ │ │ - 10152: 00913e00 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ + 10152: 00913dd0 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ 10153: 00467bb4 436 FUNC GLOBAL DEFAULT 12 scsi_device_set_ua │ │ │ │ 10154: 00d6b530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_EVENT │ │ │ │ - 10155: 0095e048 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ - 10156: 00781d14 284 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ - 10157: 008e6be0 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ + 10155: 0095e018 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ + 10156: 00781ce4 284 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ + 10157: 008e6bb0 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ 10158: 00cce4b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfs │ │ │ │ 10159: 00d6d7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_EVENT │ │ │ │ 10160: 00db1bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MARK_POSTCOPY_BLOCKTIME_END_DSTATE │ │ │ │ - 10161: 00740e88 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ - 10162: 00821188 72 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ - 10163: 00788b40 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ + 10161: 00740e58 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ + 10162: 00821158 72 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ + 10163: 00788b10 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ 10164: 0043db3c 16 FUNC GLOBAL DEFAULT 12 pci_bus_map_irqs │ │ │ │ - 10165: 0073b07c 288 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ + 10165: 0073b04c 288 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ 10166: 00648e38 16 FUNC GLOBAL DEFAULT 12 helper_cntlsw32 │ │ │ │ 10167: 00db05c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_NACK_DSTATE │ │ │ │ 10168: 00291a78 80 FUNC GLOBAL DEFAULT 12 helper_ctz_i64 │ │ │ │ 10169: 00d704bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_OPEN_EVENT │ │ │ │ - 10170: 006e03dc 132 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ - 10171: 0098255c 56 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ + 10170: 006e03ac 132 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ + 10171: 0098252c 56 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ 10172: 00cc1990 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscmplt │ │ │ │ - 10173: 0086e49c 1652 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ + 10173: 0086e46c 1652 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ 10174: 00d68f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BUSY_EVENT │ │ │ │ - 10175: 008c82e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ + 10175: 008c82b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ 10176: 0027f77c 456 FUNC GLOBAL DEFAULT 12 float128_to_float32 │ │ │ │ 10177: 00c7d99c 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockLUKSKeyslotState_lookup │ │ │ │ 10178: 00db0264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_CODEC_WRITE_DSTATE │ │ │ │ 10179: 00283294 248 FUNC GLOBAL DEFAULT 12 float16_to_int64_round_to_zero │ │ │ │ 10180: 00d7706c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_EVENT │ │ │ │ 10181: 00db1b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_DSTATE │ │ │ │ - 10182: 008cb99c 468 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ + 10182: 008cb96c 468 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ 10183: 00db0f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_DSTATE │ │ │ │ - 10184: 007f5108 372 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ + 10184: 007f50d8 372 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ 10185: 00db1ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_DSTATE │ │ │ │ 10186: 00db180c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_SITD_DSTATE │ │ │ │ - 10187: 0090da78 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ - 10188: 008c270c 364 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ + 10187: 0090da48 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ + 10188: 008c26dc 364 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ 10189: 00db00f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_DSTATE │ │ │ │ 10190: 00db0f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_RECEIVE_DSTATE │ │ │ │ 10191: 00db0bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_DSTATE │ │ │ │ 10192: 00d71450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_EVENT │ │ │ │ 10193: 00db0412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_DSTATE │ │ │ │ 10194: 00db1ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_START_DSTATE │ │ │ │ 10195: 00d6f7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_CB_EVENT │ │ │ │ 10196: 006376e8 1348 FUNC GLOBAL DEFAULT 12 helper_XVBF16GER2 │ │ │ │ 10197: 00d6be40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_RESET_EVENT │ │ │ │ - 10198: 00967450 236 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ - 10199: 00817788 8 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ + 10198: 00967420 236 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ + 10199: 00817758 8 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ 10200: 003cb0a8 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_packet_type │ │ │ │ 10201: 00d7675c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_EVENT │ │ │ │ 10202: 00db10e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_FILE_DSTATE │ │ │ │ 10203: 00d64490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_DATA_EVENT │ │ │ │ - 10204: 0077ede0 276 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ - 10205: 007414e8 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ - 10206: 007dd984 996 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ + 10204: 0077edb0 276 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ + 10205: 007414b8 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ + 10206: 007dd954 996 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ 10207: 00db09ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_READ_DSTATE │ │ │ │ - 10208: 009a6640 52 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ + 10208: 009a6610 52 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ 10209: 00dafd44 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_job_c │ │ │ │ 10210: 002a95a4 188 FUNC GLOBAL DEFAULT 12 hmp_mouse_set │ │ │ │ 10211: 00db0506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ATTACH_WORKER_DSTATE │ │ │ │ - 10212: 00937ad0 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ + 10212: 00937aa0 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ 10213: 00d692e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_WRITE_EVENT │ │ │ │ 10214: 00db1cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_DSTATE │ │ │ │ 10215: 00dafd18 4 OBJECT GLOBAL DEFAULT 25 qemu_main │ │ │ │ 10216: 00db096a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_DSTATE │ │ │ │ - 10217: 0073bfd0 152 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ + 10217: 0073bfa0 152 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ 10218: 00d6ecb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_EVENT │ │ │ │ - 10219: 008ffc24 92 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ + 10219: 008ffbf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ 10220: 00c7e560 12 OBJECT GLOBAL DEFAULT 21 TpmType_lookup │ │ │ │ - 10221: 0071f090 100 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ + 10221: 0071f060 100 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ 10222: 00db0ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_SS32_RDRA_TDRA_DSTATE │ │ │ │ - 10223: 0085fe04 104 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ + 10223: 0085fdd4 104 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ 10224: 00db0fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_DSTATE │ │ │ │ 10225: 00d75cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DEV_START_EVENT │ │ │ │ 10226: 00db1644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_RESET_DSTATE │ │ │ │ 10227: 00c7e60c 12 OBJECT GLOBAL DEFAULT 21 InputEventKind_lookup │ │ │ │ - 10228: 00970f34 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ + 10228: 00970f04 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ 10229: 00db202c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EJECT_DSTATE │ │ │ │ 10230: 0030e4c4 960 FUNC GLOBAL DEFAULT 12 hd_geometry_guess │ │ │ │ 10231: 00d67294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DISCONNECT_EVENT │ │ │ │ 10232: 00d6f284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_START_SUCCESS_EVENT │ │ │ │ - 10233: 008d6cf4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ - 10234: 008fdf3c 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ + 10233: 008d6cc4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ + 10234: 008fdf0c 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ 10235: 00d71500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SELECT_EVENT │ │ │ │ 10236: 00db06ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_WRITE_DSTATE │ │ │ │ 10237: 00d64030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_MGMT_EVENT │ │ │ │ 10238: 00db16be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESPONSE_DSTATE │ │ │ │ 10239: 00db19d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PM_RESET_DSTATE │ │ │ │ 10240: 005e2b50 272 FUNC GLOBAL DEFAULT 12 store_booke_tsr │ │ │ │ 10241: 00d6ed54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_EVENT │ │ │ │ 10242: 00db174c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_FOUND_DSTATE │ │ │ │ 10243: 00d7a318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_EVENT │ │ │ │ - 10244: 008c32a8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ + 10244: 008c3278 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ 10245: 0051edb8 112 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_in │ │ │ │ 10246: 00290368 172 FUNC GLOBAL DEFAULT 12 float128_silence_nan │ │ │ │ 10247: 00db1d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_DSTATE │ │ │ │ 10248: 005a0530 196 FUNC GLOBAL DEFAULT 12 hmp_getfd │ │ │ │ - 10249: 0073edb4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ + 10249: 0073ed84 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ 10250: 00d79a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_EVENT │ │ │ │ - 10251: 008175fc 20 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ + 10251: 008175cc 20 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ 10252: 00d744fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_SHORT_EVENT │ │ │ │ 10253: 00d6ce98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_WRITE_EVENT │ │ │ │ 10254: 00db076c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 10255: 0072051c 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ + 10255: 007204ec 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ 10256: 0058cf40 112 FUNC GLOBAL DEFAULT 12 qemu_load_device_state │ │ │ │ 10257: 00d71b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_WRITE_EVENT │ │ │ │ 10258: 00db138e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_DSTATE │ │ │ │ 10259: 00291870 48 FUNC GLOBAL DEFAULT 12 helper_remu_i64 │ │ │ │ 10260: 00d64bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_TS_EVENT │ │ │ │ - 10261: 008c4564 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ - 10262: 008db9e8 308 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ + 10261: 008c4534 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ + 10262: 008db9b8 308 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ 10263: 00db05aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_READ_DSTATE │ │ │ │ - 10264: 00983498 192 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ - 10265: 008c95f8 368 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ + 10264: 00983468 192 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ + 10265: 008c95c8 368 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ 10266: 005e8654 16 FUNC GLOBAL DEFAULT 12 ppc4xx_sdram_ddr_enable │ │ │ │ 10267: 00db11f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_RELEASE_DSTATE │ │ │ │ 10268: 002d7dcc 416 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_mkdir │ │ │ │ 10269: 0062db58 316 FUNC GLOBAL DEFAULT 12 helper_XSMADDDP │ │ │ │ - 10270: 00990178 332 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ - 10271: 0077430c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ + 10270: 00990148 332 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ + 10271: 007742dc 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ 10272: 00d7085c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_H_RESIZE_HPT_PREPARE_EVENT │ │ │ │ 10273: 00d6df98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_EVENT │ │ │ │ 10274: 0057a37c 152 FUNC GLOBAL DEFAULT 12 multifd_abort_device_state_save_threads │ │ │ │ - 10275: 007746cc 480 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ + 10275: 0077469c 480 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ 10276: 003995c4 108 FUNC GLOBAL DEFAULT 12 ps2_queue_2 │ │ │ │ 10277: 00dafea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_SPEC_VERSION_DSTATE │ │ │ │ 10278: 00399630 136 FUNC GLOBAL DEFAULT 12 ps2_queue_3 │ │ │ │ - 10279: 0095c260 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ + 10279: 0095c230 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ 10280: 00d69cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_IRQ_REQUEST_EVENT │ │ │ │ 10281: 003996b8 188 FUNC GLOBAL DEFAULT 12 ps2_queue_4 │ │ │ │ 10282: 00627a90 108 FUNC GLOBAL DEFAULT 12 helper_fcfids │ │ │ │ - 10283: 00796ce8 108 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ + 10283: 00796cb8 108 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ 10284: 00627afc 96 FUNC GLOBAL DEFAULT 12 helper_fcfidu │ │ │ │ 10285: 002aa150 264 FUNC GLOBAL DEFAULT 12 hmp_change_vnc │ │ │ │ 10286: 00db1a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_INTERRUPT_DSTATE │ │ │ │ - 10287: 009657b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ + 10287: 00965780 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ 10288: 00537258 36 FUNC GLOBAL DEFAULT 12 cpus_get_elapsed_ticks │ │ │ │ - 10289: 00bab504 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ - 10290: 008fb3a8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ + 10289: 00bab4d4 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ + 10290: 008fb378 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ 10291: 00589f74 972 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_non_iterable │ │ │ │ - 10292: 00810804 120 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ + 10292: 008107d4 120 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ 10293: 00c7e444 12 OBJECT GLOBAL DEFAULT 21 VMAppleVirtioBlkVariant_lookup │ │ │ │ 10294: 00d7b1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_EVENT │ │ │ │ 10295: 00db1b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_DSTATE │ │ │ │ 10296: 00db2554 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize_log │ │ │ │ 10297: 00d7452c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DIRECTION_EVENT │ │ │ │ 10298: 00324788 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_pre_plug │ │ │ │ 10299: 00d708fc 92 OBJECT GLOBAL DEFAULT 24 hw_rtc_trace_events │ │ │ │ 10300: 00db0d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_EITR_SET_DSTATE │ │ │ │ 10301: 00db22e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ 10302: 00552b7c 224 FUNC GLOBAL DEFAULT 12 load_device_tree_from_sysfs │ │ │ │ 10303: 00d65384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_EVENT │ │ │ │ 10304: 005adb68 44 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr │ │ │ │ 10305: 00d79134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_FPSCR_SET_EVENT │ │ │ │ - 10306: 00773d0c 84 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ + 10306: 00773cdc 84 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ 10307: 002a6f98 68 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_qcode │ │ │ │ 10308: 0059f814 228 FUNC GLOBAL DEFAULT 12 qmp_add_fd │ │ │ │ 10309: 00db04ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_DSTATE │ │ │ │ 10310: 00539658 464 FUNC GLOBAL DEFAULT 12 cpu_disable_ticks │ │ │ │ 10311: 00db02a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PAGE_PROGRAM_DSTATE │ │ │ │ - 10312: 0094fbcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ - 10313: 00810338 184 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ + 10312: 0094fb9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ + 10313: 00810308 184 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ 10314: 00d65c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_ERROR_EVENT │ │ │ │ 10315: 00d75374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_AF_FLR_EVENT │ │ │ │ - 10316: 00b8852c 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ + 10316: 00b884fc 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ 10317: 00d6b3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_RESET_EVENT │ │ │ │ 10318: 00d7406c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_EVENT │ │ │ │ 10319: 00286f1c 192 FUNC GLOBAL DEFAULT 12 float128_to_uint128_round_to_zero │ │ │ │ 10320: 00db25a8 192 OBJECT GLOBAL DEFAULT 25 vm_config_groups │ │ │ │ - 10321: 0098158c 52 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ + 10321: 0098155c 52 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ 10322: 00cd1e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_FSEL │ │ │ │ 10323: 0040350c 280 FUNC GLOBAL DEFAULT 12 desc_get_buf │ │ │ │ 10324: 00db1cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_DSTATE │ │ │ │ - 10325: 008dfd10 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ + 10325: 008dfce0 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ 10326: 00d78fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_RFI_EVENT │ │ │ │ 10327: 0027f944 456 FUNC GLOBAL DEFAULT 12 float128_to_float64 │ │ │ │ 10328: 00d751c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_EVENT │ │ │ │ 10329: 00db0772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_DSTATE │ │ │ │ 10330: 00d69be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_HIGH_READW_EVENT │ │ │ │ 10331: 00d65fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_RETURN_EVENT │ │ │ │ 10332: 00d78470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_MSG_EVENT │ │ │ │ - 10333: 00975730 112 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ - 10334: 00925c44 352 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ + 10333: 00975700 112 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ + 10334: 00925c14 352 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ 10335: 00d6fe24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_ISD_REMAP_EVENT │ │ │ │ - 10336: 008ac0a0 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ - 10337: 007adb78 156 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ - 10338: 00baa004 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ + 10336: 008ac070 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ + 10337: 007adb48 156 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ + 10338: 00ba9fd4 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ 10339: 005ba488 96 FUNC GLOBAL DEFAULT 12 connection_new │ │ │ │ 10340: 00db02cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_GUESS_DSTATE │ │ │ │ 10341: 00d9f354 4 OBJECT GLOBAL DEFAULT 25 global_dirty_tracking │ │ │ │ 10342: 0053211c 16 FUNC GLOBAL DEFAULT 12 qmp_blockdev_remove_medium │ │ │ │ 10343: 00db0050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_DSTATE │ │ │ │ 10344: 002f23c0 164 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_get_sts │ │ │ │ 10345: 00d6b7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_RESET_EVENT │ │ │ │ 10346: 00d79004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_HALT_EVENT │ │ │ │ - 10347: 008dce70 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ + 10347: 008dce40 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ 10348: 00d8d0ac 4 OBJECT GLOBAL DEFAULT 25 isa_pic │ │ │ │ 10349: 00d73cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_STOP_EVENT │ │ │ │ 10350: 00d6f724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_EVENT │ │ │ │ 10351: 00523c6c 384 FUNC GLOBAL DEFAULT 12 AUD_del_capture │ │ │ │ 10352: 002ea088 20 FUNC GLOBAL DEFAULT 12 aml_and │ │ │ │ 10353: 00637440 332 FUNC GLOBAL DEFAULT 12 helper_xssqrtqp │ │ │ │ 10354: 00622d98 268 FUNC GLOBAL DEFAULT 12 helper_DQUAI │ │ │ │ - 10355: 00867d88 24 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ + 10355: 00867d58 24 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ 10356: 005ca180 80 FUNC GLOBAL DEFAULT 12 replay_finish_event │ │ │ │ 10357: 00d7065c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_RESET_EVENT │ │ │ │ 10358: 003704a8 260 FUNC GLOBAL DEFAULT 12 build_vga_aml │ │ │ │ 10359: 00cb9b18 148 OBJECT GLOBAL DEFAULT 24 synth_ops │ │ │ │ - 10360: 009b19f4 420 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ + 10360: 009b19c4 420 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ 10361: 00d7342c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_HANDLE_CONTROL_EVENT │ │ │ │ 10362: 00db081c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_RPR_READ_DSTATE │ │ │ │ 10363: 00db0126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_SET_DATA_DSTATE │ │ │ │ - 10364: 008e6058 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ + 10364: 008e6028 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ 10365: 00d7b02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_EVENT │ │ │ │ 10366: 006230b0 256 FUNC GLOBAL DEFAULT 12 helper_DQUAQ │ │ │ │ 10367: 00daffd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_FD_DSTATE │ │ │ │ 10368: 00649ae8 128 FUNC GLOBAL DEFAULT 12 helper_LVEBX │ │ │ │ 10369: 00293cc8 164 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16i │ │ │ │ 10370: 00cc7b88 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMSUB │ │ │ │ 10371: 00d76ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_DELETE_BLOCK_EVENT │ │ │ │ - 10372: 008c0d94 244 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ + 10372: 008c0d64 244 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ 10373: 00daff28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_DSTATE │ │ │ │ 10374: 00c7ec98 12 OBJECT GLOBAL DEFAULT 21 CxlUncorErrorType_lookup │ │ │ │ - 10375: 0093e830 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ + 10375: 0093e800 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ 10376: 00daffba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_DSTATE │ │ │ │ 10377: 005c87d0 340 FUNC GLOBAL DEFAULT 12 replay_async_events │ │ │ │ 10378: 00db0008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_COMPLETE_DSTATE │ │ │ │ 10379: 00d7046c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_WRITE_EVENT │ │ │ │ 10380: 00d704dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_GETPROPLEN_EVENT │ │ │ │ 10381: 00d74b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_ESTIMATE_EVENT │ │ │ │ 10382: 00c7b3a0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16_equal │ │ │ │ 10383: 00db06e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_READ_DATA_DSTATE │ │ │ │ 10384: 00db1970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_DSTATE │ │ │ │ 10385: 0029236c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_subs8 │ │ │ │ 10386: 002947e0 172 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16v │ │ │ │ 10387: 00d76a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_OUTGOING_EVENT │ │ │ │ 10388: 0058e098 108 FUNC GLOBAL DEFAULT 12 vmstate_register_ram │ │ │ │ - 10389: 008b74b0 208 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ + 10389: 008b7480 208 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ 10390: 00d6fd34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_DATA_WRITE_EVENT │ │ │ │ - 10391: 0090018c 312 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ + 10391: 0090015c 312 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ 10392: 005db598 12 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbilx0 │ │ │ │ 10393: 00db220c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_DSTATE │ │ │ │ 10394: 005db5a4 148 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbilx1 │ │ │ │ 10395: 004f9ad8 320 FUNC GLOBAL DEFAULT 12 vfio_multifd_cleanup │ │ │ │ 10396: 005db638 412 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbilx3 │ │ │ │ - 10397: 00935d50 1796 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ + 10397: 00935d20 1796 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ 10398: 00cbe34c 96 OBJECT GLOBAL DEFAULT 24 mixeng_clip │ │ │ │ 10399: 00cc2c20 132 OBJECT GLOBAL DEFAULT 24 helper_info_FSQRT │ │ │ │ 10400: 00cc4d20 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMADDQPO │ │ │ │ 10401: 00d709f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_WRITE_EVENT │ │ │ │ 10402: 0055e734 100 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_version │ │ │ │ 10403: 00291944 164 FUNC GLOBAL DEFAULT 12 helper_mulsh_i64 │ │ │ │ 10404: 00d7788c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_EVENT │ │ │ │ - 10405: 006f7858 376 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ + 10405: 006f7828 376 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ 10406: 00d7044c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_CLAIMED_EVENT │ │ │ │ 10407: 00db04c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_MONITORS_CONFIG_DSTATE │ │ │ │ - 10408: 0092643c 112 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ + 10408: 0092640c 112 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ 10409: 0032999c 96 FUNC GLOBAL DEFAULT 12 rom_add_option │ │ │ │ - 10410: 00751760 200 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ - 10411: 0096d1e0 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ + 10410: 00751730 200 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ + 10411: 0096d1b0 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ 10412: 00db14c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_READ_START_DSTATE │ │ │ │ 10413: 00cb28cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16i │ │ │ │ 10414: 00d74c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_EVENT │ │ │ │ 10415: 00d64070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_SETUP_CDROM_EVENT │ │ │ │ - 10416: 008d2798 192 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ + 10416: 008d2768 192 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ 10417: 00d6f8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MASKED_EVENT │ │ │ │ 10418: 00d642a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_EVENT │ │ │ │ 10419: 0062a9bc 28 FUNC GLOBAL DEFAULT 12 helper_efdmul │ │ │ │ 10420: 00db2064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 10421: 008a0d40 332 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ - 10422: 0098c930 248 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ + 10421: 008a0d10 332 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ + 10422: 0098c900 248 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ 10423: 00299d88 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_exit_cb │ │ │ │ - 10424: 008f4f0c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ - 10425: 00915744 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ - 10426: 00935670 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ - 10427: 007f53c8 228 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ + 10424: 008f4edc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ + 10425: 00915714 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ + 10426: 00935640 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ + 10427: 007f5398 228 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ 10428: 003a41f0 148 FUNC GLOBAL DEFAULT 12 apm_init │ │ │ │ 10429: 006499fc 236 FUNC GLOBAL DEFAULT 12 helper_lscbx │ │ │ │ 10430: 00d65664 12 OBJECT GLOBAL DEFAULT 24 scsi_trace_events │ │ │ │ 10431: 00524f98 84 FUNC GLOBAL DEFAULT 12 audio_rate_get_bytes │ │ │ │ 10432: 00cb208c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16v │ │ │ │ 10433: 00cccf94 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpodp │ │ │ │ 10434: 0056a224 2192 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_parameters │ │ │ │ 10435: 00d65574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REPLY_EVENT │ │ │ │ 10436: 00db141e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_PPN_DSTATE │ │ │ │ 10437: 00d76fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_GID_EVENT │ │ │ │ 10438: 0062cbb4 396 FUNC GLOBAL DEFAULT 12 helper_xssqrtsp │ │ │ │ 10439: 00db1eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_SSF_DSTATE │ │ │ │ 10440: 00d6c340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_EVENT │ │ │ │ - 10441: 00835b58 76 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ + 10441: 00835b28 76 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ 10442: 00d67824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_UPDATE_PARAMETERS_EVENT │ │ │ │ 10443: 00376504 124 FUNC GLOBAL DEFAULT 12 i2c_bus_release │ │ │ │ 10444: 00621d68 440 FUNC GLOBAL DEFAULT 12 helper_DTSTDC │ │ │ │ 10445: 00d65dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_RETURN_EVENT │ │ │ │ 10446: 005796c4 132 FUNC GLOBAL DEFAULT 12 multifd_recv_all_channels_created │ │ │ │ 10447: 00db1f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_GUEST_LEDS_DSTATE │ │ │ │ - 10448: 0094a200 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ + 10448: 0094a1d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ 10449: 00db1672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ATTACH_KERNEL_DSTATE │ │ │ │ 10450: 006220d8 632 FUNC GLOBAL DEFAULT 12 helper_DTSTDG │ │ │ │ - 10451: 008ac958 312 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ - 10452: 00757fd8 84 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ - 10453: 007d5564 3176 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ + 10451: 008ac928 312 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ + 10452: 00757fa8 84 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ + 10453: 007d5534 3176 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ 10454: 00d729c4 192 OBJECT GLOBAL DEFAULT 24 hw_ufs_trace_events │ │ │ │ 10455: 00db1cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_FILL_DSTATE │ │ │ │ 10456: 00d7087c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_CAS_CONTINUE_EVENT │ │ │ │ 10457: 0053cea4 96 FUNC GLOBAL DEFAULT 12 dma_buf_read │ │ │ │ - 10458: 00b9d6c4 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ - 10459: 00744558 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ + 10458: 00b9d694 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ + 10459: 00744528 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ 10460: 00d71f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_LIST_EVENT │ │ │ │ 10461: 00d75544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_INTERRUPT_EVENT │ │ │ │ 10462: 00d6a3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_READ_EVENT │ │ │ │ 10463: 0033110c 8 FUNC GLOBAL DEFAULT 12 machine_mem_merge │ │ │ │ 10464: 005cb8d0 344 FUNC GLOBAL DEFAULT 12 replay_input_event │ │ │ │ - 10465: 0093973c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ - 10466: 00968068 316 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ + 10465: 0093970c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ + 10466: 00968038 316 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ 10467: 002aae04 280 FUNC GLOBAL DEFAULT 12 qmp_add_client_spice │ │ │ │ - 10468: 008ffcdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ - 10469: 008c91fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ - 10470: 007e6358 84 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ + 10468: 008ffcac 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ + 10469: 008c91cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ + 10470: 007e6328 84 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ 10471: 00d7b404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SCREENDUMP_EVENT │ │ │ │ 10472: 00439f2c 12 FUNC GLOBAL DEFAULT 12 msix_present │ │ │ │ - 10473: 009aea6c 344 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ + 10473: 009aea3c 344 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ 10474: 00db16e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CONTROL_DSTATE │ │ │ │ - 10475: 008cab10 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ + 10475: 008caae0 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ 10476: 0064036c 48 FUNC GLOBAL DEFAULT 12 helper_vctzlsbb │ │ │ │ 10477: 00c7bca4 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vduse_blk │ │ │ │ 10478: 00d640b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SETUP_PREADV_EVENT │ │ │ │ - 10479: 0098028c 404 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ + 10479: 0098025c 404 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ 10480: 00d77a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_SKIP_EVENT │ │ │ │ 10481: 00cc82c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_check_tlb_flush_local │ │ │ │ - 10482: 0098586c 80 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ + 10482: 0098583c 80 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ 10483: 00d733cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_BAUD_EVENT │ │ │ │ 10484: 00d718c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_START_EVENT │ │ │ │ 10485: 00db16cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_COMPLETE_DSTATE │ │ │ │ - 10486: 008e3924 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ + 10486: 008e38f4 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ 10487: 00d712a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_CHECK_CONDITION_EVENT │ │ │ │ 10488: 00db1742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_ERROR_DSTATE │ │ │ │ 10489: 00d63588 84 OBJECT GLOBAL DEFAULT 24 qemu_mon_opts │ │ │ │ 10490: 00d6db78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_STOPPED_EVENT │ │ │ │ - 10491: 00794664 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ - 10492: 006e500c 484 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ + 10491: 00794634 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ + 10492: 006e4fdc 484 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ 10493: 005b0b8c 300 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send │ │ │ │ - 10494: 0070dd68 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ - 10495: 007e5474 44 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ - 10496: 0075ed68 168 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ + 10494: 0070dd38 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ + 10495: 007e5444 44 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ + 10496: 0075ed38 168 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ 10497: 00db0a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_READ_DSTATE │ │ │ │ 10498: 002e868c 352 FUNC GLOBAL DEFAULT 12 crs_replace_with_free_ranges │ │ │ │ 10499: 00543eac 48 FUNC GLOBAL DEFAULT 12 qtest_driver │ │ │ │ - 10500: 008fc518 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ - 10501: 008c6c9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ + 10500: 008fc4e8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ + 10501: 008c6c6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ 10502: 00d6d938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMC_EVENT │ │ │ │ - 10503: 00794624 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ + 10503: 007945f4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ 10504: 00641fe0 236 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVHM_be_exp │ │ │ │ - 10505: 0096e4e0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ + 10505: 0096e4b0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ 10506: 00d6ba30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_RESET_EVENT │ │ │ │ - 10507: 008a08f8 832 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ + 10507: 008a08c8 832 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ 10508: 005a3a6c 876 FUNC GLOBAL DEFAULT 12 hmp_help_cmd │ │ │ │ 10509: 00db200a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_SPR_GET_DSTATE │ │ │ │ 10510: 00db129e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_DSTATE │ │ │ │ 10511: 0057c318 36 FUNC GLOBAL DEFAULT 12 migrate_release_ram │ │ │ │ 10512: 00d7a0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_USB_EVENT │ │ │ │ - 10513: 008bcda0 80 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ + 10513: 008bcd70 80 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ 10514: 00512c00 1220 FUNC GLOBAL DEFAULT 12 vhost_load_backend_state │ │ │ │ 10515: 00db1af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_DSTATE │ │ │ │ 10516: 00d7743c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_EVENT │ │ │ │ 10517: 00cd13a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsldoi │ │ │ │ 10518: 00db0132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_FREE_DSTATE │ │ │ │ 10519: 002d7f6c 428 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_add_file │ │ │ │ 10520: 006225c8 388 FUNC GLOBAL DEFAULT 12 helper_DTSTEX │ │ │ │ - 10521: 009c93a4 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ + 10521: 009c9374 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ 10522: 004f4f18 148 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ - 10523: 0098bce8 124 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ + 10523: 0098bcb8 124 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ 10524: 00d6c4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DISPATCH_UNKNOWN_CMD_EVENT │ │ │ │ - 10525: 006e761c 192 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ + 10525: 006e75ec 192 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ 10526: 0029dec8 24 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_ref │ │ │ │ 10527: 00dafd68 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_trace_c │ │ │ │ - 10528: 008e17b4 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ + 10528: 008e1784 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ 10529: 00386684 692 FUNC GLOBAL DEFAULT 12 ide_cancel_dma_sync │ │ │ │ - 10530: 00774dc0 104 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ + 10530: 00774d90 104 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ 10531: 00d7587c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_EVENT │ │ │ │ 10532: 002e9b10 184 FUNC GLOBAL DEFAULT 12 aml_arg │ │ │ │ 10533: 00c7d250 12 OBJECT GLOBAL DEFAULT 21 QuorumOpType_lookup │ │ │ │ 10534: 00db1ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_VSCR_GET_DSTATE │ │ │ │ - 10535: 006f770c 32 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ - 10536: 0096aa58 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ + 10535: 006f76dc 32 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ + 10536: 0096aa28 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ 10537: 00d5de78 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_disable_drv │ │ │ │ - 10538: 006e8aac 1784 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ + 10538: 006e8a7c 1784 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ 10539: 00db095a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_DSTATE │ │ │ │ - 10540: 00745894 64 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ + 10540: 00745864 64 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ 10541: 00db2198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 10542: 00902820 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ + 10542: 009027f0 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ 10543: 00d6fac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_BAD_TRANSITION_EVENT │ │ │ │ - 10544: 00807d50 148 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ + 10544: 00807d20 148 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ 10545: 00db0d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_DSTATE │ │ │ │ 10546: 00d70a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_READ_EVENT │ │ │ │ - 10547: 009108a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ + 10547: 00910878 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ 10548: 00db1bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_DSTATE │ │ │ │ - 10549: 0092b120 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ - 10550: 007585d4 200 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ + 10549: 0092b0f0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ + 10550: 007585a4 200 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ 10551: 00db1fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_END_DSTATE │ │ │ │ - 10552: 0070ccf0 176 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ + 10552: 0070ccc0 176 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ 10553: 00d6b460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_SET_INTENSITY_EVENT │ │ │ │ 10554: 00db1d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_DSTATE │ │ │ │ 10555: 003fd774 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_mask │ │ │ │ 10556: 00cb0bec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu16 │ │ │ │ 10557: 0028b130 248 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16 │ │ │ │ 10558: 005126e4 144 FUNC GLOBAL DEFAULT 12 vhost_set_device_state_fd │ │ │ │ 10559: 00d6e0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DISABLED_EVENT │ │ │ │ 10560: 00db007a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_DSTATE │ │ │ │ - 10561: 00825144 224 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ - 10562: 006e5d74 172 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ - 10563: 0098a830 100 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ + 10561: 00825114 224 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ + 10562: 006e5d44 172 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ + 10563: 0098a800 100 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ 10564: 0032cfd0 644 FUNC GLOBAL DEFAULT 12 qmp_x_query_numa │ │ │ │ 10565: 00db1254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_UPDATE_DT_FAILED_CHECK_DSTATE │ │ │ │ 10566: 00db0244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_REALIZE_DSTATE │ │ │ │ 10567: 00555de0 16 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_ready │ │ │ │ 10568: 00d77aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_EVENT │ │ │ │ 10569: 00db1f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMP_RECT_DSTATE │ │ │ │ 10570: 00d788d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_EVENT │ │ │ │ 10571: 00d6c310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_EVENT │ │ │ │ - 10572: 00998bec 192 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ + 10572: 00998bbc 192 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ 10573: 00d78ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_EVENT │ │ │ │ - 10574: 009122e4 28 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ + 10574: 009122b4 28 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ 10575: 00db0b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR0_DSTATE │ │ │ │ 10576: 00d66b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_DATA_EVENT │ │ │ │ - 10577: 007d9178 152 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ + 10577: 007d9148 152 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ 10578: 00319bdc 96 FUNC GLOBAL DEFAULT 12 isa_parallel_set_enabled │ │ │ │ - 10579: 0098f9e0 228 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ - 10580: 0072f6c8 84 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ + 10579: 0098f9b0 228 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ + 10580: 0072f698 84 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ 10581: 00d63978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_EVENT │ │ │ │ 10582: 00586d84 664 FUNC GLOBAL DEFAULT 12 dump_vmstate_json_to_file │ │ │ │ - 10583: 007b57c0 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ + 10583: 007b5790 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ 10584: 003cb3b8 8 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip6_info │ │ │ │ 10585: 00daffe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_DSTATE │ │ │ │ 10586: 00db044c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_UPDATE_MODE_DSTATE │ │ │ │ 10587: 00d76a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_OUTGOING_EVENT │ │ │ │ 10588: 0062b6ac 292 FUNC GLOBAL DEFAULT 12 helper_XSMULDP │ │ │ │ 10589: 00630ac4 328 FUNC GLOBAL DEFAULT 12 helper_XVMINSP │ │ │ │ - 10590: 006e6cb8 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ + 10590: 006e6c88 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ 10591: 00db01c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_READ_DSTATE │ │ │ │ 10592: 00338f7c 136 FUNC GLOBAL DEFAULT 12 sysbus_init_ioports │ │ │ │ 10593: 00630454 316 FUNC GLOBAL DEFAULT 12 helper_XSMAXDP │ │ │ │ 10594: 00d663ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UP_READ_EVENT │ │ │ │ 10595: 00439ca8 252 FUNC GLOBAL DEFAULT 12 msix_is_masked │ │ │ │ 10596: 00db12d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_DSTATE │ │ │ │ - 10597: 007b4778 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ + 10597: 007b4748 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ 10598: 00d693e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEW_EVENT │ │ │ │ - 10599: 00981868 72 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ - 10600: 008fb7fc 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ - 10601: 0074424c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ + 10599: 00981838 72 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ + 10600: 008fb7cc 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ + 10601: 0074421c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ 10602: 00db1198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_IRQ_RESET_DSTATE │ │ │ │ - 10603: 009cc9b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ + 10603: 009cc984 92 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ 10604: 00db0d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_DSTATE │ │ │ │ 10605: 0057c0d8 36 FUNC GLOBAL DEFAULT 12 migrate_auto_converge │ │ │ │ - 10606: 006f772c 48 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ + 10606: 006f76fc 48 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ 10607: 00d7acf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_SEEK_EVENT │ │ │ │ 10608: 00db0cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_WRITE_DSTATE │ │ │ │ 10609: 0057c2ac 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_preempt │ │ │ │ 10610: 00d745ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_CTL_EVENT │ │ │ │ 10611: 00db0e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_VLAN_IS_VLAN_PKT_DSTATE │ │ │ │ 10612: 00db16e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_RESET_DSTATE │ │ │ │ 10613: 00dafd61 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_sockets_c │ │ │ │ 10614: 00524190 228 FUNC GLOBAL DEFAULT 12 audio_set_volume_in │ │ │ │ - 10615: 00953b2c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ + 10615: 00953afc 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ 10616: 0032b7c0 328 FUNC GLOBAL DEFAULT 12 hmp_memsave │ │ │ │ - 10617: 008eba14 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ - 10618: 00742a30 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ + 10617: 008eb9e4 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ + 10618: 00742a00 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ 10619: 00db0208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_READB_DSTATE │ │ │ │ - 10620: 006ecda0 220 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ + 10620: 006ecd70 220 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ 10621: 00476e04 4092 FUNC GLOBAL DEFAULT 12 esp_reg_write │ │ │ │ 10622: 00ccb8e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbpermd │ │ │ │ 10623: 00db0fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_DSTATE │ │ │ │ 10624: 00d64110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SERVER_STATUS_EVENT │ │ │ │ 10625: 005366f4 216 FUNC GLOBAL DEFAULT 12 add_boot_device_lchs │ │ │ │ 10626: 00db0f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_WRITE_DSTATE │ │ │ │ - 10627: 00745a5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ - 10628: 006e5760 516 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ + 10627: 00745a2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ + 10628: 006e5730 516 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ 10629: 00d7702c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_EVENT │ │ │ │ 10630: 00cc1468 132 OBJECT GLOBAL DEFAULT 24 helper_info_FDIV │ │ │ │ 10631: 00d75484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_ENABLE_EVENT │ │ │ │ 10632: 002e4f04 396 FUNC GLOBAL DEFAULT 12 v9fs_co_opendir │ │ │ │ - 10633: 007b9468 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ - 10634: 0096ab98 440 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ + 10633: 007b9438 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ + 10634: 0096ab68 440 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ 10635: 00d6e488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_EVENT │ │ │ │ - 10636: 0073f6d8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ + 10636: 0073f6a8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ 10637: 00db1206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VIO_FREE_CRQ_DSTATE │ │ │ │ 10638: 00db1740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_DSTATE │ │ │ │ 10639: 00d7694c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_SAVE_FD_EVENT │ │ │ │ 10640: 00db19aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_DSTATE │ │ │ │ 10641: 00db008a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_DSTATE │ │ │ │ 10642: 00cc886c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xstsqrtdp │ │ │ │ - 10643: 009cafb4 244 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ + 10643: 009caf84 244 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ 10644: 00db0036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_DSTATE │ │ │ │ - 10645: 008ef7ec 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ + 10645: 008ef7bc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ 10646: 00db209e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ 10647: 00ccb860 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbpermq │ │ │ │ 10648: 00d77aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_APPROVE_SWITCHOVER_EVENT │ │ │ │ - 10649: 009a7544 456 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ + 10649: 009a7514 456 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ 10650: 002e5b18 300 FUNC GLOBAL DEFAULT 12 v9fs_co_link │ │ │ │ - 10651: 009a72b8 200 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ - 10652: 008cb5c0 320 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ + 10651: 009a7288 200 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ + 10652: 008cb590 320 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ 10653: 00649b68 152 FUNC GLOBAL DEFAULT 12 helper_LVEHX │ │ │ │ - 10654: 00910be4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ + 10654: 00910bb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ 10655: 00cb0b68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu32 │ │ │ │ 10656: 00d64b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_POLL_ERR_EVENT │ │ │ │ 10657: 00329cac 28 FUNC GLOBAL DEFAULT 12 rom_set_fw │ │ │ │ 10658: 00db0dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_DSTATE │ │ │ │ 10659: 00db08d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_MASKED_PENDING_DSTATE │ │ │ │ 10660: 00cca9f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvspdp │ │ │ │ 10661: 00db0306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_SECTOR_ERASE_START_DSTATE │ │ │ │ - 10662: 0077d488 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ - 10663: 008e618c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ + 10662: 0077d458 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ + 10663: 008e615c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ 10664: 00db1bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_DSTATE │ │ │ │ 10665: 00d741bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_ACK_EVENT │ │ │ │ 10666: 00d72814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_WRITE_DATAPORT_EVENT │ │ │ │ - 10667: 00b9d688 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ - 10668: 009ac240 12 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ + 10667: 00b9d658 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ + 10668: 009ac210 12 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ 10669: 00dafe58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_BACK_DSTATE │ │ │ │ 10670: 00d74e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DEV_REGION_EVENT │ │ │ │ 10671: 002b5f18 12 FUNC GLOBAL DEFAULT 12 vnc_server_fb_stride │ │ │ │ 10672: 00db0898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_BESTIRQ_DSTATE │ │ │ │ 10673: 00d68990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_READ_EVENT │ │ │ │ - 10674: 007e2688 364 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ + 10674: 007e2658 364 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ 10675: 00d7732c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_MESSAGE_EVENT │ │ │ │ 10676: 00d63a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_EVENT │ │ │ │ - 10677: 00913924 540 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ + 10677: 009138f4 540 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ 10678: 003c3994 280 FUNC GLOBAL DEFAULT 12 pcnet_common_init │ │ │ │ 10679: 00d6b830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_ENTRY_EVENT │ │ │ │ - 10680: 00903978 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ - 10681: 0070d5c8 104 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ + 10680: 00903948 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ + 10681: 0070d598 104 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ 10682: 00db1bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_INCOMING_DSTATE │ │ │ │ - 10683: 009aac9c 24 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ + 10683: 009aac6c 24 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ 10684: 00db1438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_IO_DSTATE │ │ │ │ - 10685: 0093e9f0 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ + 10685: 0093e9c0 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ 10686: 00db12ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_INVALID_DSTATE │ │ │ │ - 10687: 007b5280 272 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ + 10687: 007b5250 272 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ 10688: 00db042c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DESTROY_TASK_DSTATE │ │ │ │ - 10689: 007ac804 108 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ - 10690: 0095ced4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ + 10689: 007ac7d4 108 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ + 10690: 0095cea4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ 10691: 00db1132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PCI_MAP_IRQ_DSTATE │ │ │ │ 10692: 00db0952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_RECV_DSTATE │ │ │ │ 10693: 00436458 288 FUNC GLOBAL DEFAULT 12 eeprom93xx_new │ │ │ │ 10694: 00d6a954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_WRITE_XIVE_EVENT │ │ │ │ 10695: 00c7b454 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int8 │ │ │ │ - 10696: 0070e418 16 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ + 10696: 0070e3e8 16 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ 10697: 00db19a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_DSTATE │ │ │ │ 10698: 00c79090 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int32 │ │ │ │ 10699: 0043fd7c 1104 FUNC GLOBAL DEFAULT 12 pci_register_bar │ │ │ │ 10700: 00d78330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_REGISTER_EVENT │ │ │ │ - 10701: 00969b2c 200 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ + 10701: 00969afc 200 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ 10702: 00db07b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_WRITE_DSTATE │ │ │ │ - 10703: 007a5038 468 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ + 10703: 007a5008 468 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ 10704: 00db1a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_DSTATE │ │ │ │ 10705: 00d6e628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_START_XMIT_EVENT │ │ │ │ 10706: 00d6f7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_READ_EVENT │ │ │ │ 10707: 0063ebc4 84 FUNC GLOBAL DEFAULT 12 helper_VABSDUB │ │ │ │ 10708: 00d7ae34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_EVENT │ │ │ │ 10709: 002f3190 4 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_plug_cb │ │ │ │ - 10710: 007e9738 404 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ + 10710: 007e9708 404 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ 10711: 00321fdc 172 FUNC GLOBAL DEFAULT 12 ptimer_set_period_from_clock │ │ │ │ 10712: 002558c8 208 FUNC GLOBAL DEFAULT 12 cpu_list_remove │ │ │ │ - 10713: 008ff058 192 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ + 10713: 008ff028 192 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ 10714: 00dafc7c 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_lzfse │ │ │ │ 10715: 00d6cd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_LOST_EVENT │ │ │ │ - 10716: 008e561c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ + 10716: 008e55ec 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ 10717: 0063ec18 92 FUNC GLOBAL DEFAULT 12 helper_VABSDUH │ │ │ │ 10718: 005522c8 340 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop │ │ │ │ 10719: 00d757cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_RESPONSE_EVENT │ │ │ │ 10720: 003ea054 364 FUNC GLOBAL DEFAULT 12 igb_core_pci_realize │ │ │ │ - 10721: 00952ab4 480 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ - 10722: 008bf90c 348 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ - 10723: 009d1384 196 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ + 10721: 00952a84 480 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ + 10722: 008bf8dc 348 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ + 10723: 009d1354 196 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ 10724: 00d64760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CO_SUBMIT_EVENT │ │ │ │ 10725: 00db05ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_DSTATE │ │ │ │ 10726: 005371a8 48 FUNC GLOBAL DEFAULT 12 cpus_are_resettable │ │ │ │ - 10727: 009032d8 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 10727: 009032a8 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ 10728: 00dafd08 8 OBJECT GLOBAL DEFAULT 25 qmp_cap_negotiation_commands │ │ │ │ - 10729: 009ba1d0 644 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ + 10729: 009ba1a0 644 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ 10730: 00db0626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_RES_DSTATE │ │ │ │ 10731: 00dafff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_DSTATE │ │ │ │ 10732: 0033ab58 64 FUNC GLOBAL DEFAULT 12 qemu_edid_size │ │ │ │ 10733: 006231b0 260 FUNC GLOBAL DEFAULT 12 helper_DRRND │ │ │ │ - 10734: 008124a8 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ + 10734: 00812478 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ 10735: 004a28c0 480 FUNC GLOBAL DEFAULT 12 sdbus_get_cmd_line │ │ │ │ 10736: 00d7735c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_EVENT │ │ │ │ 10737: 0063ec74 76 FUNC GLOBAL DEFAULT 12 helper_VABSDUW │ │ │ │ 10738: 005d11ec 56 FUNC GLOBAL DEFAULT 12 tcg_cpu_init_cflags │ │ │ │ 10739: 00db0cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_WRITE_DSTATE │ │ │ │ 10740: 00db2200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 10741: 00d65788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_EVENT │ │ │ │ - 10742: 00924e3c 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ + 10742: 00924e0c 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ 10743: 00d71250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_EVENT │ │ │ │ 10744: 00d6b7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CLEAR_RESET_BIT_EVENT │ │ │ │ 10745: 00db07dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPI_DSTATE │ │ │ │ 10746: 00db07b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_FAULT_DSTATE │ │ │ │ - 10747: 009b8c74 656 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ + 10747: 009b8c44 656 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ 10748: 005910fc 56 FUNC GLOBAL DEFAULT 12 colo_checkpoint_delay_set │ │ │ │ 10749: 002e6630 552 FUNC GLOBAL DEFAULT 12 v9fs_co_mknod │ │ │ │ 10750: 005af158 12 FUNC GLOBAL DEFAULT 12 netdev_add │ │ │ │ 10751: 00d75b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_PUSHED_EVENT │ │ │ │ 10752: 00431270 8 FUNC GLOBAL DEFAULT 12 nvme_ns_drain │ │ │ │ 10753: 00db161e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_DSTATE │ │ │ │ 10754: 00bc6194 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_iothread_vq_mapping_list │ │ │ │ 10755: 00d6dad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_EVENT │ │ │ │ 10756: 00d5dbd8 16 OBJECT GLOBAL DEFAULT 24 __jit_debug_descriptor │ │ │ │ 10757: 00d6b8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_EVENT │ │ │ │ - 10758: 0094c764 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ + 10758: 0094c734 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ 10759: 002aaabc 672 FUNC GLOBAL DEFAULT 12 qmp_expire_password │ │ │ │ - 10760: 0075f460 148 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ + 10760: 0075f430 148 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ 10761: 0063256c 356 FUNC GLOBAL DEFAULT 12 helper_xvcvspdp │ │ │ │ - 10762: 007b0154 8 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ - 10763: 007591d8 204 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ + 10762: 007b0124 8 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ + 10763: 007591a8 204 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ 10764: 00d68674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_INPUT_CONNECTED_EVENT │ │ │ │ - 10765: 0096a7f4 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ + 10765: 0096a7c4 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ 10766: 005ab8a8 316 FUNC GLOBAL DEFAULT 12 netdev_del_completion │ │ │ │ - 10767: 008e5134 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ + 10767: 008e5104 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ 10768: 002d91d8 48 FUNC GLOBAL DEFAULT 12 notsup_setxattr │ │ │ │ 10769: 00d75a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_EVENT │ │ │ │ 10770: 00db0dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_DSTATE │ │ │ │ 10771: 00db1388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_DSTATE │ │ │ │ 10772: 00d79d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ - 10773: 00867e50 124 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ - 10774: 006e5b98 128 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ + 10773: 00867e20 124 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ + 10774: 006e5b68 128 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ 10775: 00d7b718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT16_EVENT │ │ │ │ - 10776: 0077b1a8 252 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ - 10777: 007e4080 156 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ + 10776: 0077b178 252 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ + 10777: 007e4050 156 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ 10778: 0054157c 200 FUNC GLOBAL DEFAULT 12 qtest_sendf │ │ │ │ - 10779: 00810bdc 124 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ - 10780: 007459e8 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ + 10779: 00810bac 124 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ + 10780: 007459b8 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ 10781: 00d76adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_DEL_EVENT │ │ │ │ 10782: 0025418c 84 FUNC GLOBAL DEFAULT 12 cpu_dump_state │ │ │ │ - 10783: 009961bc 16 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ - 10784: 009b056c 184 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ + 10783: 0099618c 16 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ + 10784: 009b053c 184 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ 10785: 00cc9760 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrsqrtesp │ │ │ │ 10786: 00cb0ae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu64 │ │ │ │ 10787: 00d6dd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_EVENT │ │ │ │ 10788: 00db28ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_ALLOC_DSTATE │ │ │ │ 10789: 00db02d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_DSTATE │ │ │ │ 10790: 00d73fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUN_EVENT │ │ │ │ 10791: 0045eec0 1068 FUNC GLOBAL DEFAULT 12 m48t59_read │ │ │ │ - 10792: 0075ec9c 204 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ + 10792: 0075ec6c 204 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ 10793: 00629e50 24 FUNC GLOBAL DEFAULT 12 helper_efsadd │ │ │ │ 10794: 00386c64 368 FUNC GLOBAL DEFAULT 12 ide_handle_rw_error │ │ │ │ - 10795: 006ed5a0 244 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ + 10795: 006ed570 244 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ 10796: 00d680b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_GUEST_BUG_EVENT │ │ │ │ - 10797: 00853054 784 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ + 10797: 00853024 784 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ 10798: 00d69e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_EVENT │ │ │ │ 10799: 00db1de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_CLEANUP_DSTATE │ │ │ │ 10800: 00db0aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_READ_DSTATE │ │ │ │ 10801: 00d74da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_EVENT │ │ │ │ - 10802: 007cf604 8 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ - 10803: 0077da1c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ + 10802: 007cf5d4 8 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ + 10803: 0077d9ec 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ 10804: 00dafff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_DSTATE │ │ │ │ - 10805: 008c1d30 352 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ + 10805: 008c1d00 352 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ 10806: 00d71e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_RAISE_EVENT │ │ │ │ 10807: 0032cd7c 224 FUNC GLOBAL DEFAULT 12 qmp_query_hotpluggable_cpus │ │ │ │ 10808: 00d740ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_CANCEL_EVENT │ │ │ │ - 10809: 00750e58 180 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ + 10809: 00750e28 180 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ 10810: 00636dfc 108 FUNC GLOBAL DEFAULT 12 helper_XSTSTDCDP │ │ │ │ 10811: 00db0446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_EN_B_DSTATE │ │ │ │ - 10812: 008b9970 40 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ - 10813: 00788f60 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ + 10812: 008b9940 40 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ + 10813: 00788f30 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ 10814: 00d6e7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_EVENT │ │ │ │ 10815: 0064b26c 36 FUNC GLOBAL DEFAULT 12 helper_load_vtb │ │ │ │ 10816: 00db1d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_DSTATE │ │ │ │ 10817: 00db0f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_DSTATE │ │ │ │ 10818: 00d68780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_CLR_EVENT │ │ │ │ 10819: 0053ae3c 80 FUNC GLOBAL DEFAULT 12 dirtylimit_change │ │ │ │ 10820: 00c65208 52 OBJECT GLOBAL DEFAULT 21 vmstate_can_sja │ │ │ │ 10821: 00d68860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPEND_EVENT │ │ │ │ 10822: 00d68594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FEATURES_EVENT │ │ │ │ 10823: 00dafd73 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_acpi_c │ │ │ │ - 10824: 00782778 48 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i128_i64 │ │ │ │ + 10824: 00782748 48 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i128_i64 │ │ │ │ 10825: 00db0da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_DSTATE │ │ │ │ 10826: 00dafd65 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_stats_c │ │ │ │ 10827: 00db1aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_DSTATE │ │ │ │ 10828: 00db1238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_POST_LOAD_DSTATE │ │ │ │ 10829: 00db12a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_TYPE_DSTATE │ │ │ │ 10830: 0028d5f8 412 FUNC GLOBAL DEFAULT 12 floatx80_scalbn │ │ │ │ 10831: 00cb2f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_and │ │ │ │ 10832: 00c79040 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int64 │ │ │ │ 10833: 00db06bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEW_DSTATE │ │ │ │ - 10834: 00863c40 312 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ + 10834: 00863c10 312 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ 10835: 00d7c59c 4 OBJECT GLOBAL DEFAULT 25 total_open_fd │ │ │ │ 10836: 00c79018 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64_checkmask │ │ │ │ 10837: 00db207c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 10838: 00d710d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_EVENT │ │ │ │ 10839: 00d6b200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_SEND_EVENT │ │ │ │ - 10840: 00821ad4 52 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ + 10840: 00821aa4 52 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ 10841: 00db0cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_WRITE_DSTATE │ │ │ │ 10842: 00d776fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_EVENT │ │ │ │ 10843: 0060c180 60 FUNC GLOBAL DEFAULT 12 ppc_set_cr │ │ │ │ 10844: 004382dc 316 FUNC GLOBAL DEFAULT 12 msi_set_message │ │ │ │ 10845: 00d727d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESPONSE_EVENT │ │ │ │ - 10846: 009661c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ + 10846: 00966190 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ 10847: 00d64890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_SKIP_RANGE_EVENT │ │ │ │ 10848: 00dafeac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_MAIN_DSTATE │ │ │ │ 10849: 00ccc22c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpeqfp_dot │ │ │ │ 10850: 00db1b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_SAVE_FD_DSTATE │ │ │ │ - 10851: 008643f0 228 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ + 10851: 008643c0 228 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ 10852: 00d65404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_EVENT │ │ │ │ 10853: 0054b5ac 208 FUNC GLOBAL DEFAULT 12 qmp_query_display_options │ │ │ │ 10854: 00db22d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_BREAK_DSTATE │ │ │ │ 10855: 0058ed68 80 FUNC GLOBAL DEFAULT 12 socket_cleanup_outgoing_migration │ │ │ │ 10856: 0062bd2c 380 FUNC GLOBAL DEFAULT 12 helper_XSDIVDP │ │ │ │ - 10857: 006cc970 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ + 10857: 006cc940 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ 10858: 005c6a3c 1432 FUNC GLOBAL DEFAULT 12 net_init_vhost_vdpa │ │ │ │ 10859: 00db1324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_DSTATE │ │ │ │ 10860: 00db210e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_DSTATE │ │ │ │ 10861: 00db0e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RFCTL_DSTATE │ │ │ │ 10862: 00d738cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_MAXLUN_EVENT │ │ │ │ - 10863: 00905d38 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ - 10864: 008e1574 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ + 10863: 00905d08 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ + 10864: 008e1544 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ 10865: 00db20ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_START_DSTATE │ │ │ │ 10866: 0062efcc 348 FUNC GLOBAL DEFAULT 12 helper_XSMADDQP │ │ │ │ - 10867: 008c7484 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ + 10867: 008c7454 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ 10868: 00db198a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_DSTATE │ │ │ │ 10869: 00d6c360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_READ_EVENT │ │ │ │ 10870: 002da8a0 112 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsPath │ │ │ │ - 10871: 0097f46c 136 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ + 10871: 0097f43c 136 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ 10872: 00d7b738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT64_EVENT │ │ │ │ 10873: 00d6e658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_MCAST_EVENT │ │ │ │ 10874: 00dafd74 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_audio_c │ │ │ │ - 10875: 00911210 392 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ + 10875: 009111e0 392 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ 10876: 00db1848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_DSTATE │ │ │ │ 10877: 00d7742c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 10878: 00510c9c 436 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_mask │ │ │ │ 10879: 00db08b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_WRITE_DSTATE │ │ │ │ 10880: 00d73bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_EVENT │ │ │ │ - 10881: 0093cc00 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ - 10882: 008d4e88 1300 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ + 10881: 0093cbd0 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ + 10882: 008d4e58 1300 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ 10883: 002bfca4 16 FUNC GLOBAL DEFAULT 12 vnc_zlib_zalloc │ │ │ │ 10884: 00d64f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_EVENT │ │ │ │ 10885: 0043855c 856 FUNC GLOBAL DEFAULT 12 msi_init │ │ │ │ - 10886: 0096cb30 460 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ + 10886: 0096cb00 460 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ 10887: 002a7db0 4 FUNC GLOBAL DEFAULT 12 qkbd_state_free │ │ │ │ 10888: 002f3210 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_request_cb │ │ │ │ 10889: 00db020e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_DSTATE │ │ │ │ 10890: 003cb0a4 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_dump │ │ │ │ - 10891: 007f3d34 60 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ + 10891: 007f3d04 60 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ 10892: 0062a47c 132 FUNC GLOBAL DEFAULT 12 helper_evfscmpeq │ │ │ │ 10893: 00d66c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_DESTROY_EVENT │ │ │ │ 10894: 00db1560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_REQ_ADDR_DSTATE │ │ │ │ 10895: 00d6503c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_EVENT │ │ │ │ 10896: 00d6e3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_EVENT │ │ │ │ 10897: 00d7674c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_EVENT │ │ │ │ 10898: 00db0ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FINISH_ZONE_DSTATE │ │ │ │ 10899: 00d6fc44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DINO_CHIP_MEM_VALID_EVENT │ │ │ │ 10900: 00d65b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_LOCALITY_EVENT │ │ │ │ 10901: 00db0e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_DSTATE │ │ │ │ 10902: 00db13c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_READ_DSTATE │ │ │ │ 10903: 00d75d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_RESET_DEVICE_EVENT │ │ │ │ - 10904: 00762334 16 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ + 10904: 00762304 16 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ 10905: 005ad820 8 FUNC GLOBAL DEFAULT 12 qemu_get_queue │ │ │ │ - 10906: 0077f5b8 532 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ + 10906: 0077f588 532 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ 10907: 0064acbc 296 FUNC GLOBAL DEFAULT 12 helper_msgsnd │ │ │ │ 10908: 00d665ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_HI_EVENT │ │ │ │ 10909: 00db10cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DMA_READ_DSTATE │ │ │ │ - 10910: 00755c54 68 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ + 10910: 00755c24 68 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ 10911: 00db1918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_DSTATE │ │ │ │ 10912: 00388920 792 FUNC GLOBAL DEFAULT 12 ide_init_drive │ │ │ │ - 10913: 007f60f0 140 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ - 10914: 00740030 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ + 10913: 007f60c0 140 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ + 10914: 00740000 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ 10915: 00d6ac24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_SET_IRQ_EVENT │ │ │ │ - 10916: 0074308c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ + 10916: 0074305c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ 10917: 005d4ad0 304 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ 10918: 00d63b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_EVENT │ │ │ │ 10919: 00d6f9c8 56 OBJECT GLOBAL DEFAULT 24 hw_pci_trace_events │ │ │ │ 10920: 005ada84 140 FUNC GLOBAL DEFAULT 12 qemu_foreach_nic │ │ │ │ - 10921: 008f7bf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ - 10922: 0069d418 92 FUNC GLOBAL DEFAULT 12 spr_read_dbat_h │ │ │ │ - 10923: 008c88a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ + 10921: 008f7bc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ + 10922: 0069d3e4 92 FUNC GLOBAL DEFAULT 12 spr_read_dbat_h │ │ │ │ + 10923: 008c8874 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ 10924: 00db1b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SKIP_SAMPLE_RAMBLOCK_DSTATE │ │ │ │ - 10925: 009131bc 192 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ + 10925: 0091318c 192 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ 10926: 00db13ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_TI_DSTATE │ │ │ │ - 10927: 00948400 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ + 10927: 009483d0 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ 10928: 005cafec 580 FUNC GLOBAL DEFAULT 12 replay_read_events │ │ │ │ 10929: 004b7ee8 140 FUNC GLOBAL DEFAULT 12 usb_desc_device_qualifier │ │ │ │ 10930: 00d7444c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_EVENT │ │ │ │ - 10931: 009693e4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ + 10931: 009693b4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ 10932: 00632d34 336 FUNC GLOBAL DEFAULT 12 helper_xvcvsphp │ │ │ │ 10933: 00db0c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_DISABLE_DSTATE │ │ │ │ 10934: 00d71390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_EVENT │ │ │ │ 10935: 005456e8 100 FUNC GLOBAL DEFAULT 12 qemu_system_guest_crashloaded │ │ │ │ 10936: 00db213e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 10937: 008f47a8 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ + 10937: 008f4778 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ 10938: 00db026a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_FORMAT_DSTATE │ │ │ │ 10939: 00cd630c 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke_set_eplc │ │ │ │ 10940: 00db1f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_DSTATE │ │ │ │ 10941: 00c7da38 12 OBJECT GLOBAL DEFAULT 21 QCryptoHashAlgo_lookup │ │ │ │ 10942: 00db1eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_UNMAPPED_DSTATE │ │ │ │ 10943: 00d6dfb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_FLT_DROPPED_EVENT │ │ │ │ 10944: 00cc61c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_HASHSTP │ │ │ │ 10945: 00402400 96 FUNC GLOBAL DEFAULT 12 rocker_find │ │ │ │ - 10946: 00989880 340 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ + 10946: 00989850 340 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ 10947: 00291c00 168 FUNC GLOBAL DEFAULT 12 helper_gvec_add16 │ │ │ │ 10948: 00d66c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMPLETE_COLLECTING_EVENT │ │ │ │ - 10949: 0094b504 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ + 10949: 0094b4d4 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ 10950: 002541e0 436 FUNC GLOBAL DEFAULT 12 cpu_reset │ │ │ │ - 10951: 009b5114 292 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ + 10951: 009b50e4 292 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ 10952: 00dafe40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_TIMER_CB_DSTATE │ │ │ │ 10953: 0062e054 316 FUNC GLOBAL DEFAULT 12 helper_XSMADDSP │ │ │ │ 10954: 00db06c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_WRITE_DSTATE │ │ │ │ 10955: 00d6e818 860 OBJECT GLOBAL DEFAULT 24 hw_nvme_trace_events │ │ │ │ 10956: 00d63cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_START_EVENT │ │ │ │ - 10957: 00810578 128 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ - 10958: 00982594 56 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ + 10957: 00810548 128 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ + 10958: 00982564 56 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ 10959: 00db22dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 10960: 008ff418 192 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ + 10960: 008ff3e8 192 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ 10961: 00d6e728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_SEND_EVENT │ │ │ │ - 10962: 00902000 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ + 10962: 00901fd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ 10963: 002a2f58 20 FUNC GLOBAL DEFAULT 12 cursor_builtin_left_ptr │ │ │ │ - 10964: 0094abcc 368 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ + 10964: 0094ab9c 368 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ 10965: 00d6d1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_WRITEW_EVENT │ │ │ │ 10966: 00db0cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RESET_DSTATE │ │ │ │ 10967: 00db158a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_DSTATE │ │ │ │ - 10968: 00754864 20 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ - 10969: 00806a54 184 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ + 10968: 00754834 20 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ + 10969: 00806a24 184 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ 10970: 00d6fbe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_READ_EVENT │ │ │ │ 10971: 00437b24 80 FUNC GLOBAL DEFAULT 12 pcie_chassis_del_slot │ │ │ │ 10972: 00d6c010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_WRITEB_EVENT │ │ │ │ 10973: 00d770fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TRANSFERRED_BYTES_EVENT │ │ │ │ 10974: 00db113e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_SET_IRQ_DSTATE │ │ │ │ 10975: 00d74f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SETUP_EVENT │ │ │ │ 10976: 00bc63f4 52 OBJECT GLOBAL DEFAULT 21 vmstate_clock │ │ │ │ 10977: 00d6bdf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_WRITE_EVENT │ │ │ │ 10978: 00d6dea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_RSS_EVENT │ │ │ │ 10979: 00db21a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BALLOON_DSTATE │ │ │ │ 10980: 00d69390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_EVENT │ │ │ │ 10981: 00d5dc88 24 OBJECT GLOBAL DEFAULT 24 qio_channel_websock_source_funcs │ │ │ │ - 10982: 00957d2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ + 10982: 00957cfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ 10983: 00d6f0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGLD_EVENT │ │ │ │ 10984: 00d7468c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_NAK_EVENT │ │ │ │ 10985: 005cc154 120 FUNC GLOBAL DEFAULT 12 replay_vmstate_register │ │ │ │ 10986: 00582b34 216 FUNC GLOBAL DEFAULT 12 postcopy_fault_thread_notify │ │ │ │ 10987: 00db137e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_DSTATE │ │ │ │ - 10988: 008b98d4 156 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ + 10988: 008b98a4 156 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ 10989: 0044ec18 800 FUNC GLOBAL DEFAULT 12 pcie_aer_init │ │ │ │ 10990: 0062a3f0 140 FUNC GLOBAL DEFAULT 12 helper_evfscmpgt │ │ │ │ 10991: 00db00e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_CONNECT_DSTATE │ │ │ │ 10992: 00d6651c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_EVENT │ │ │ │ 10993: 0045f508 84 FUNC GLOBAL DEFAULT 12 m48t59_reset_common │ │ │ │ 10994: 00d6a544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_WRITE_EVENT │ │ │ │ 10995: 00db1bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_DSTATE │ │ │ │ 10996: 00d67f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_READ_EVENT │ │ │ │ - 10997: 008db8b4 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ + 10997: 008db884 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ 10998: 00d6a4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_WRITE_EVENT │ │ │ │ 10999: 002e54f0 404 FUNC GLOBAL DEFAULT 12 v9fs_co_open │ │ │ │ 11000: 00d6df08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_TYPE_EVENT │ │ │ │ 11001: 00dafda6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_DSTATE │ │ │ │ 11002: 0057ceb4 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_tailslow │ │ │ │ 11003: 00293a04 188 FUNC GLOBAL DEFAULT 12 helper_gvec_andcs │ │ │ │ 11004: 00d7a9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GETFD_EVENT │ │ │ │ 11005: 00c7e010 12 OBJECT GLOBAL DEFAULT 21 MigrationStatus_lookup │ │ │ │ - 11006: 0072cc9c 204 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ + 11006: 0072cc6c 204 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ 11007: 00db1da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 11008: 00557854 52 FUNC GLOBAL DEFAULT 12 host_memory_backend_mr_inited │ │ │ │ 11009: 0028b718 8 FUNC GLOBAL DEFAULT 12 float16_minnummag │ │ │ │ 11010: 005c8db0 840 FUNC GLOBAL DEFAULT 12 replay_configure │ │ │ │ - 11011: 009bc72c 256 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ + 11011: 009bc6fc 256 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ 11012: 00db18b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ 11013: 00d65ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_EVENT │ │ │ │ 11014: 005dc8ec 528 FUNC GLOBAL DEFAULT 12 ppc_set_irq │ │ │ │ - 11015: 00981340 104 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ - 11016: 0071b1f0 728 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ + 11015: 00981310 104 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ + 11016: 0071b1c0 728 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ 11017: 00db11d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_CHIPTOD_XSCOM_WRITE_DSTATE │ │ │ │ 11018: 00524dd8 60 FUNC GLOBAL DEFAULT 12 audio_application_name │ │ │ │ 11019: 00db0752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_WRITE_DSTATE │ │ │ │ 11020: 00db174a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_DSTATE │ │ │ │ 11021: 00db16b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_XFER_DATA_DSTATE │ │ │ │ 11022: 00ccb128 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpoqp │ │ │ │ 11023: 002eb1cc 496 FUNC GLOBAL DEFAULT 12 aml_interrupt │ │ │ │ 11024: 0029f1cc 552 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_from │ │ │ │ - 11025: 0081e6a0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ + 11025: 0081e670 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ 11026: 00d7a388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_UUID_EVENT │ │ │ │ 11027: 00634ea4 108 FUNC GLOBAL DEFAULT 12 helper_xvcvsxddp │ │ │ │ 11028: 00db083a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_WRITE_DSTATE │ │ │ │ 11029: 005adbfc 148 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_hdr_len │ │ │ │ - 11030: 009023a0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ + 11030: 00902370 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ 11031: 00dafd24 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_core_c │ │ │ │ 11032: 00d66898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_OVERRUN_EVENT │ │ │ │ - 11033: 009902c4 136 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ + 11033: 00990294 136 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ 11034: 00d68890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAGO_EVENT │ │ │ │ 11035: 00db0098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SERVER_ERROR_MSG_DSTATE │ │ │ │ - 11036: 008d1af0 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ + 11036: 008d1ac0 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ 11037: 00db20dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11038: 00519c84 540 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_unmap │ │ │ │ 11039: 00291ca8 172 FUNC GLOBAL DEFAULT 12 helper_gvec_add32 │ │ │ │ 11040: 00db2884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_LIST_DSTATE │ │ │ │ 11041: 00d752d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_EVENT │ │ │ │ 11042: 00cc14ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_FSUB │ │ │ │ 11043: 00d67b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_EVENT │ │ │ │ - 11044: 009aec90 108 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ + 11044: 009aec60 108 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ 11045: 0055aebc 280 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_init │ │ │ │ - 11046: 0073fca8 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ - 11047: 00719358 96 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ + 11046: 0073fc78 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ + 11047: 00719328 96 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ 11048: 00db1296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_READ_DSTATE │ │ │ │ 11049: 0057ce00 36 FUNC GLOBAL DEFAULT 12 migrate_block_bitmap_mapping │ │ │ │ 11050: 0037031c 204 FUNC GLOBAL DEFAULT 12 virtio_lookup_vhost_device │ │ │ │ - 11051: 0074d3f8 80 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ + 11051: 0074d3c8 80 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ 11052: 004ba33c 572 FUNC GLOBAL DEFAULT 12 usb_pcap_ctrl │ │ │ │ - 11053: 007cb6dc 324 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ + 11053: 007cb6ac 324 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ 11054: 00d68b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_SEND_EVENT │ │ │ │ 11055: 00db0fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGLD_DSTATE │ │ │ │ 11056: 00d6a354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_UPDATE_EVENT │ │ │ │ 11057: 00d78770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_EVENT │ │ │ │ 11058: 00c7d34c 12 OBJECT GLOBAL DEFAULT 21 ReplicationMode_lookup │ │ │ │ 11059: 00d7944c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 11060: 004b5578 120 FUNC GLOBAL DEFAULT 12 usb_pick_speed │ │ │ │ - 11061: 007ba170 332 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ + 11061: 007ba140 332 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ 11062: 00dafefa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DATA_DSTATE │ │ │ │ - 11063: 008ced9c 1688 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ + 11063: 008ced6c 1688 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ 11064: 00d68394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_HARD_RESET_EVENT │ │ │ │ 11065: 00d6f104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_WRITE_EVENT │ │ │ │ - 11066: 0074d600 296 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ + 11066: 0074d5d0 296 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ 11067: 00db0350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_LOWERED_DSTATE │ │ │ │ 11068: 00d76b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_EVENT │ │ │ │ - 11069: 00742cdc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ + 11069: 00742cac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ 11070: 00dafea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_DSTATE │ │ │ │ - 11071: 0085d688 120 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ - 11072: 009c0acc 44 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ + 11071: 0085d658 120 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ + 11072: 009c0a9c 44 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ 11073: 00db2244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ - 11074: 008dcd30 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ + 11074: 008dcd00 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ 11075: 00d64000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SFTP_ERROR_EVENT │ │ │ │ 11076: 0033465c 100 FUNC GLOBAL DEFAULT 12 ram_block_notifier_add │ │ │ │ 11077: 002e4b6c 196 FUNC GLOBAL DEFAULT 12 v9fs_co_seekdir │ │ │ │ 11078: 00d663fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ - 11079: 00820d2c 112 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ + 11079: 00820cfc 112 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ 11080: 00db0486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_WRITE_REG_DSTATE │ │ │ │ - 11081: 007b58b0 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ + 11081: 007b5880 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ 11082: 00db0052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_DSTATE │ │ │ │ 11083: 00db21f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 11084: 00d71960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_SET_PHASE_EVENT │ │ │ │ 11085: 00d6dd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_EVENT │ │ │ │ 11086: 00d71f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_RESET_LD_EVENT │ │ │ │ - 11087: 0072c5c4 160 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ + 11087: 0072c594 160 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ 11088: 00db0484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_SWITCH_MODE_DSTATE │ │ │ │ 11089: 00db1f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_START_DSTATE │ │ │ │ 11090: 00d6bc10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_READ_EVENT │ │ │ │ 11091: 0058a46c 188 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_exact │ │ │ │ - 11092: 007308a4 124 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ + 11092: 00730874 124 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ 11093: 00cb0008 8 OBJECT GLOBAL DEFAULT 24 cpus_queue │ │ │ │ - 11094: 00730920 296 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ + 11094: 007308f0 296 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ 11095: 00dafdb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_DSTATE │ │ │ │ 11096: 0032d254 108 FUNC GLOBAL DEFAULT 12 qmp_query_kvm │ │ │ │ 11097: 005516d0 360 FUNC GLOBAL DEFAULT 12 load_device_tree │ │ │ │ 11098: 00db0762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_SOURCE_RESET_DSTATE │ │ │ │ 11099: 00408f98 60 FUNC GLOBAL DEFAULT 12 can_sja_hardware_reset │ │ │ │ - 11100: 0090869c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ + 11100: 0090866c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ 11101: 00db11b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_FIT_DSTATE │ │ │ │ - 11102: 00911da0 28 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ + 11102: 00911d70 28 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ 11103: 00db18c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_DSTATE │ │ │ │ 11104: 00572dc4 520 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_modes │ │ │ │ 11105: 00db0508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_DSTATE │ │ │ │ 11106: 00d68144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_OOM_EVENT │ │ │ │ - 11107: 008e2a98 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ + 11107: 008e2a68 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ 11108: 00d6d268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RX_STATE_EVENT │ │ │ │ 11109: 00db0be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_DSTATE │ │ │ │ 11110: 002cfbd0 852 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text_ext │ │ │ │ 11111: 00db1fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_GET_VPA_DSTATE │ │ │ │ 11112: 00db0312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MODE_READ_ARRAY_DSTATE │ │ │ │ - 11113: 008c219c 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ - 11114: 00b867a8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ + 11113: 008c216c 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ + 11114: 00b86778 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ 11115: 00cc424c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF16GER2 │ │ │ │ 11116: 00db1a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_DSTATE │ │ │ │ 11117: 00db2364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MICE_DSTATE │ │ │ │ - 11118: 007ac698 232 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ - 11119: 0071dc50 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ - 11120: 007f6688 76 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ + 11118: 007ac668 232 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ + 11119: 0071dc20 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ + 11120: 007f6658 76 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ 11121: 00db0262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_FETCH_DSTATE │ │ │ │ - 11122: 0085c730 724 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ + 11122: 0085c700 724 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ 11123: 00d66d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_EVENT │ │ │ │ - 11124: 00921324 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ + 11124: 009212f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ 11125: 00db1950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISCONNECT_CONTAINER_DSTATE │ │ │ │ - 11126: 007f19ac 156 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ + 11126: 007f197c 156 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ 11127: 00db0c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_WRITE_DSTATE │ │ │ │ - 11128: 008c8620 92 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ - 11129: 009079c8 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ + 11128: 008c85f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ + 11129: 00907998 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ 11130: 00290728 2216 FUNC GLOBAL DEFAULT 12 roundAndPackFloatx80 │ │ │ │ - 11131: 009b0830 36 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ - 11132: 00949694 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ + 11131: 009b0800 36 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ + 11132: 00949664 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ 11133: 0057c3a8 36 FUNC GLOBAL DEFAULT 12 migrate_xbzrle │ │ │ │ - 11134: 008ce0e8 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ + 11134: 008ce0b8 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ 11135: 00289de4 244 FUNC GLOBAL DEFAULT 12 uint16_to_float16 │ │ │ │ 11136: 00376580 568 FUNC GLOBAL DEFAULT 12 i2c_end_transfer │ │ │ │ - 11137: 00b85648 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ + 11137: 00b85618 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ 11138: 004aa564 360 FUNC GLOBAL DEFAULT 12 pit_get_out │ │ │ │ - 11139: 0075738c 376 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ + 11139: 0075735c 376 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ 11140: 00d658a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_EVENT │ │ │ │ 11141: 00462210 104 FUNC GLOBAL DEFAULT 12 mc146818rtc_get_cmos_data │ │ │ │ 11142: 0058f6d0 116 FUNC GLOBAL DEFAULT 12 migration_tls_client_create │ │ │ │ 11143: 00d72664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_TIMEOUT_EVENT │ │ │ │ - 11144: 007a5018 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ - 11145: 00938064 492 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ + 11144: 007a4fe8 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ + 11145: 00938034 492 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ 11146: 00d7ae04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 11147: 00dafd1c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_types_c │ │ │ │ - 11148: 008c867c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ - 11149: 0090d3e4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ + 11148: 008c864c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ + 11149: 0090d3b4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ 11150: 00d6a984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_MSI_EVENT │ │ │ │ 11151: 00d7af80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_EVENT │ │ │ │ - 11152: 007e5280 8 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ + 11152: 007e5250 8 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ 11153: 00d7b858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_COMPLETE_EVENT │ │ │ │ 11154: 00dafd41 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_introspect_c │ │ │ │ 11155: 00d664ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_IDX_EVENT │ │ │ │ 11156: 005a07d4 16 FUNC GLOBAL DEFAULT 12 hmp_info_help │ │ │ │ 11157: 00578c48 300 FUNC GLOBAL DEFAULT 12 multifd_recv │ │ │ │ - 11158: 008c2060 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ - 11159: 0099cb20 328 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ - 11160: 008d3124 112 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ + 11158: 008c2030 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ + 11159: 0099caf0 328 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ + 11160: 008d30f4 112 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ 11161: 00d732bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_UNREALIZE_EVENT │ │ │ │ 11162: 00d6d6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_CHECK_EVENT │ │ │ │ 11163: 006228d0 308 FUNC GLOBAL DEFAULT 12 helper_DTSTSF │ │ │ │ 11164: 00d794fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 11165: 0032d32c 144 FUNC GLOBAL DEFAULT 12 qmp_system_wakeup │ │ │ │ 11166: 00db140e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_DRQ_DSTATE │ │ │ │ 11167: 00d6fa60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_WRITE_EVENT │ │ │ │ - 11168: 009bbcec 264 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ + 11168: 009bbcbc 264 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ 11169: 00c84a10 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_zero_page_detection │ │ │ │ 11170: 002c5694 140 FUNC GLOBAL DEFAULT 12 vnc_tight_clear │ │ │ │ 11171: 002cd070 76 FUNC GLOBAL DEFAULT 12 vnc_zrle_send_framebuffer_update │ │ │ │ 11172: 00db056c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_WRITE_DSTATE │ │ │ │ 11173: 00cc8fa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvhpsp │ │ │ │ - 11174: 007ef598 200 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ + 11174: 007ef568 200 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ 11175: 003db5e8 884 FUNC GLOBAL DEFAULT 12 e1000e_core_read │ │ │ │ - 11176: 0099b3a4 36 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ + 11176: 0099b374 36 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ 11177: 00db13cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_DSTATE │ │ │ │ 11178: 00299560 264 FUNC GLOBAL DEFAULT 12 qemu_plugin_opt_parse │ │ │ │ - 11179: 0090d1f8 192 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ + 11179: 0090d1c8 192 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ 11180: 00d7a7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 11181: 00d68644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_READ_EVENT │ │ │ │ 11182: 00564254 728 FUNC GLOBAL DEFAULT 12 cpr_state_load │ │ │ │ 11183: 00db1708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_TIMER_DSTATE │ │ │ │ - 11184: 009ac254 64 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ + 11184: 009ac224 64 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ 11185: 00d735ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ATTACH_KERNEL_EVENT │ │ │ │ - 11186: 0099262c 28 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ - 11187: 0073ccd0 160 FUNC GLOBAL DEFAULT 12 cpu_stw_le_mmuidx_ra │ │ │ │ + 11186: 009925fc 28 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ + 11187: 0073cca0 160 FUNC GLOBAL DEFAULT 12 cpu_stw_le_mmuidx_ra │ │ │ │ 11188: 005a6888 124 FUNC GLOBAL DEFAULT 12 eth_setup_vlan_headers │ │ │ │ 11189: 00cb6de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_be │ │ │ │ 11190: 00db190c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_DSTATE │ │ │ │ 11191: 00d78560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_PARSE_EVENT │ │ │ │ - 11192: 0073d744 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data │ │ │ │ - 11193: 00715fb4 400 FUNC GLOBAL DEFAULT 12 cpu_address_space_init │ │ │ │ + 11192: 0073d714 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data │ │ │ │ + 11193: 00715f84 400 FUNC GLOBAL DEFAULT 12 cpu_address_space_init │ │ │ │ 11194: 00291d54 188 FUNC GLOBAL DEFAULT 12 helper_gvec_add64 │ │ │ │ 11195: 00d65244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 11196: 00db0974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_READ_DSTATE │ │ │ │ 11197: 00d774fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_EVENT │ │ │ │ 11198: 00dafd47 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_common_c │ │ │ │ 11199: 002f3194 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_cb │ │ │ │ 11200: 00db1e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_DSTATE │ │ │ │ 11201: 0028094c 416 FUNC GLOBAL DEFAULT 12 float32_round_to_int │ │ │ │ 11202: 00d68544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_EVENT │ │ │ │ 11203: 00db28aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_REGION_INFO_DSTATE │ │ │ │ 11204: 00ccd9e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_icbiep │ │ │ │ 11205: 00db0b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_DSTATE │ │ │ │ 11206: 00db0f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_READ_DSTATE │ │ │ │ - 11207: 009354a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ - 11208: 007e45e8 8 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ - 11209: 008f7524 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ + 11207: 00935474 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ + 11208: 007e45b8 8 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ + 11209: 008f74f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ 11210: 00db20da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11211: 00db1214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_UNREALIZE_DSTATE │ │ │ │ 11212: 0037a6ac 824 FUNC GLOBAL DEFAULT 12 spd_data_generate │ │ │ │ 11213: 00c7dcb0 12 OBJECT GLOBAL DEFAULT 21 HmatLBDataType_lookup │ │ │ │ - 11214: 009813a8 100 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ - 11215: 0081e51c 180 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ + 11214: 00981378 100 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ + 11215: 0081e4ec 180 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ 11216: 004f7884 512 FUNC GLOBAL DEFAULT 12 vfio_save_device_config_state │ │ │ │ 11217: 00db0432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_DSTATE │ │ │ │ 11218: 00d9f5c9 1 OBJECT GLOBAL DEFAULT 25 mttcg_enabled │ │ │ │ 11219: 00cb730c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_be │ │ │ │ 11220: 0028a628 284 FUNC GLOBAL DEFAULT 12 uint16_to_float32 │ │ │ │ 11221: 00db2564 4 OBJECT GLOBAL DEFAULT 25 error_fatal │ │ │ │ 11222: 00db2394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ - 11223: 00857d90 648 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ + 11223: 00857d60 648 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ 11224: 003fd1f4 208 FUNC GLOBAL DEFAULT 12 vhost_net_get_features │ │ │ │ 11225: 004f829c 32 FUNC GLOBAL DEFAULT 12 vfio_reset_bytes_transferred │ │ │ │ - 11226: 0073be20 144 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ - 11227: 006c3e4c 264 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ - 11228: 00969470 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ - 11229: 00716a4c 1268 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ - 11230: 007f65d0 184 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ + 11226: 0073bdf0 144 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ + 11227: 006c3e1c 264 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ + 11228: 00969440 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ + 11229: 00716a1c 1268 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ + 11230: 007f65a0 184 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ 11231: 0062a374 124 FUNC GLOBAL DEFAULT 12 helper_evfscmplt │ │ │ │ 11232: 00db0256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_FIFO_GET_DSTATE │ │ │ │ 11233: 00d69e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_RESET_EVENT │ │ │ │ 11234: 00d6d2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ERROR_EVENT │ │ │ │ 11235: 00db19ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_DSTATE │ │ │ │ - 11236: 00754cb8 12 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ - 11237: 006ec314 172 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ - 11238: 0071f220 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ + 11236: 00754c88 12 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ + 11237: 006ec2e4 172 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ + 11238: 0071f1f0 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ 11239: 004479fc 548 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_vf_bar │ │ │ │ 11240: 00c7d9b0 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockFormat_lookup │ │ │ │ 11241: 00db0978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_READ_DSTATE │ │ │ │ - 11242: 0077bbb8 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ - 11243: 00759914 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ + 11242: 0077bb88 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ + 11243: 007598e4 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ 11244: 00d64290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_EVENT │ │ │ │ 11245: 003aa530 8 FUNC GLOBAL DEFAULT 12 memory_devices_memslot_auto_decision_active │ │ │ │ 11246: 00db19b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_DSTATE │ │ │ │ 11247: 00db13fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_SATN_STOP_DSTATE │ │ │ │ 11248: 0062ab04 4 FUNC GLOBAL DEFAULT 12 helper_efdcmpeq │ │ │ │ 11249: 00d6cf88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_READ_EVENT │ │ │ │ - 11250: 006ec504 328 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ - 11251: 0071e978 796 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ + 11250: 006ec4d4 328 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ + 11251: 0071e948 796 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ 11252: 00d681f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_REST_EVENT │ │ │ │ 11253: 00db1130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PCI_SET_IRQ_DSTATE │ │ │ │ 11254: 00d7ae88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 11255: 00d7964c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 11256: 00db1c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_DSTATE │ │ │ │ 11257: 00db1ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_LIST_DSTATE │ │ │ │ 11258: 00db0456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_WRITE_DSTATE │ │ │ │ 11259: 00db1cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_PRE_DSTATE │ │ │ │ 11260: 0057cf20 40 FUNC GLOBAL DEFAULT 12 migrate_downtime_limit │ │ │ │ 11261: 00db113c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_GET_CONFIG_REG_DSTATE │ │ │ │ - 11262: 006ec3c0 324 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ + 11262: 006ec390 324 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ 11263: 00545534 24 FUNC GLOBAL DEFAULT 12 qemu_reset_requested_get │ │ │ │ 11264: 002a9b78 736 FUNC GLOBAL DEFAULT 12 hmp_info_spice │ │ │ │ - 11265: 00737898 280 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ + 11265: 00737868 280 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ 11266: 00d7ae44 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_trace_trace_events_trace_events │ │ │ │ 11267: 00cd6390 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke_set_epsc │ │ │ │ - 11268: 0073fbb4 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ - 11269: 009b0700 136 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ + 11268: 0073fb84 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ + 11269: 009b06d0 136 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ 11270: 00d684d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_EVENT │ │ │ │ 11271: 00db184a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_READ_DSTATE │ │ │ │ 11272: 00db2904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_DSTATE │ │ │ │ - 11273: 009c66f8 1460 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ + 11273: 009c66c8 1460 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ 11274: 00d6f184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_EVENT │ │ │ │ - 11275: 0070bdf4 220 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ - 11276: 0099b684 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ - 11277: 008ac748 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ + 11275: 0070bdc4 220 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ + 11276: 0099b654 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ + 11277: 008ac718 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ 11278: 0062b7d0 408 FUNC GLOBAL DEFAULT 12 helper_XSMULSP │ │ │ │ 11279: 00db190a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_DSTATE │ │ │ │ 11280: 005d1434 392 FUNC GLOBAL DEFAULT 12 icount_prepare_for_run │ │ │ │ 11281: 00d7a098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMPDTB_EVENT │ │ │ │ - 11282: 009310ec 112 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ + 11282: 009310bc 112 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ 11283: 00d71320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_START_EVENT │ │ │ │ - 11284: 009bf9a8 1088 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ + 11284: 009bf978 1088 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ 11285: 00db063c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_READ_DSTATE │ │ │ │ - 11286: 0069ddd0 100 FUNC GLOBAL DEFAULT 12 spr_write_pir │ │ │ │ + 11286: 0069dd9c 100 FUNC GLOBAL DEFAULT 12 spr_write_pir │ │ │ │ 11287: 00db00ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OSS_VERSION_DSTATE │ │ │ │ 11288: 00d67244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_READ_EVENT │ │ │ │ 11289: 0063e1ec 96 FUNC GLOBAL DEFAULT 12 helper_vaddfp │ │ │ │ 11290: 00c7d7d4 12 OBJECT GLOBAL DEFAULT 21 DataFormat_lookup │ │ │ │ 11291: 0054649c 372 FUNC GLOBAL DEFAULT 12 qemu_init_subsystems │ │ │ │ 11292: 00d7399c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_CONFIG_EVENT │ │ │ │ 11293: 00da7644 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_target_c │ │ │ │ 11294: 00db17f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_ACK_DSTATE │ │ │ │ - 11295: 00914f6c 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ + 11295: 00914f3c 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ 11296: 00d73e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_EVALUATE_EVENT │ │ │ │ 11297: 00db1d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_DSTATE │ │ │ │ 11298: 00d7ada0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_ACTION_EVENT │ │ │ │ - 11299: 008faf70 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ + 11299: 008faf40 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ 11300: 00db109a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_DSTATE │ │ │ │ 11301: 00d6f434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_EVENT │ │ │ │ 11302: 00d796dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 11303: 009b55b8 384 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ + 11303: 009b5588 384 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ 11304: 00d69ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_EVENT │ │ │ │ - 11305: 009086f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ + 11305: 009086c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ 11306: 0064a1c0 136 FUNC GLOBAL DEFAULT 12 helper_fixup_thrm │ │ │ │ - 11307: 008f4df0 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ + 11307: 008f4dc0 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ 11308: 00cba800 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_RR_lookup │ │ │ │ 11309: 00dafd72 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_c │ │ │ │ - 11310: 0096597c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ + 11310: 0096594c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ 11311: 00d67364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_READ_EVENT │ │ │ │ 11312: 0029f874 16 FUNC GLOBAL DEFAULT 12 qemu_free_displaysurface │ │ │ │ 11313: 00295420 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr32v │ │ │ │ 11314: 005ae9b4 428 FUNC GLOBAL DEFAULT 12 qemu_create_nic_bus_devices │ │ │ │ 11315: 00d69f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_READ_EVENT │ │ │ │ 11316: 00d66b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_READ_EVENT │ │ │ │ 11317: 0061fe18 380 FUNC GLOBAL DEFAULT 12 register_usprgh_sprs │ │ │ │ 11318: 00db1ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_REL_DSTATE │ │ │ │ 11319: 00d67020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDCTRL_TC_PULSE_EVENT │ │ │ │ 11320: 005384b0 324 FUNC GLOBAL DEFAULT 12 vm_prepare_start │ │ │ │ - 11321: 00731070 92 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ - 11322: 00756124 164 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ + 11321: 00731040 92 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ + 11322: 007560f4 164 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ 11323: 0064b618 4 FUNC GLOBAL DEFAULT 12 helper_load_hdecr │ │ │ │ 11324: 00649c00 148 FUNC GLOBAL DEFAULT 12 helper_LVEWX │ │ │ │ 11325: 00db1fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_END_DSTATE │ │ │ │ 11326: 0063de90 76 FUNC GLOBAL DEFAULT 12 helper_POPCNTB │ │ │ │ 11327: 00d6d5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_OP_EVENT │ │ │ │ 11328: 00d65ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_EVENT │ │ │ │ 11329: 00377e04 120 FUNC GLOBAL DEFAULT 12 smbus_write_word │ │ │ │ @@ -11335,1484 +11335,1484 @@ │ │ │ │ 11331: 004766e0 128 FUNC GLOBAL DEFAULT 12 esp_hard_reset │ │ │ │ 11332: 00db0c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TRANSMIT_DSTATE │ │ │ │ 11333: 00d6647c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_EVENT │ │ │ │ 11334: 0062ab00 4 FUNC GLOBAL DEFAULT 12 helper_efdcmpgt │ │ │ │ 11335: 00d65ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_EVENT │ │ │ │ 11336: 00286150 284 FUNC GLOBAL DEFAULT 12 float128_to_uint32 │ │ │ │ 11337: 00d7b4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ - 11338: 0073fe90 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ + 11338: 0073fe60 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ 11339: 00d66f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_DONE_EVENT │ │ │ │ - 11340: 009c96bc 112 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ + 11340: 009c968c 112 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ 11341: 00d732fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_IN_EVENT │ │ │ │ 11342: 00db0090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_SUCCESS_DSTATE │ │ │ │ - 11343: 00b0ba88 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ + 11343: 00b0ba58 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ 11344: 00d69d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_WRITE_EVENT │ │ │ │ 11345: 0028ada0 284 FUNC GLOBAL DEFAULT 12 uint16_to_float64 │ │ │ │ - 11346: 00794fe0 124 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ + 11346: 00794fb0 124 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ 11347: 00db11bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_TB_LOAD_DSTATE │ │ │ │ 11348: 00d637d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_RESUME_EVENT │ │ │ │ 11349: 00d65d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRCREATE_EVENT │ │ │ │ 11350: 00d70ab8 1352 OBJECT GLOBAL DEFAULT 24 hw_scsi_trace_events │ │ │ │ - 11351: 00751a6c 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ + 11351: 00751a3c 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ 11352: 00db0e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_MAC_INDICATE_DSTATE │ │ │ │ - 11353: 009a7c9c 912 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ - 11354: 006a43f4 200 FUNC GLOBAL DEFAULT 12 decNumberCopy │ │ │ │ + 11353: 009a7c6c 912 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ + 11354: 006a43c4 200 FUNC GLOBAL DEFAULT 12 decNumberCopy │ │ │ │ 11355: 00d6f6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_EVENT │ │ │ │ 11356: 0062b2e8 320 FUNC GLOBAL DEFAULT 12 helper_XVSUBDP │ │ │ │ 11357: 00db169e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_NAK_DSTATE │ │ │ │ 11358: 00290014 152 FUNC GLOBAL DEFAULT 12 float64_default_nan │ │ │ │ 11359: 00c7e5d8 12 OBJECT GLOBAL DEFAULT 21 HotKeyMod_lookup │ │ │ │ 11360: 00d6e3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 11361: 00db1e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_DROP_PACKET_DSTATE │ │ │ │ 11362: 00d746ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_EVENT │ │ │ │ - 11363: 00b2d77c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ + 11363: 00b2d74c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ 11364: 00db2042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 11365: 0044d974 760 FUNC GLOBAL DEFAULT 12 pcie_add_capability │ │ │ │ - 11366: 0078290c 256 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ - 11367: 0094bfa0 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ + 11366: 007828dc 256 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ + 11367: 0094bf70 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ 11368: 00db19b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_DSTATE │ │ │ │ - 11369: 00b2d774 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ - 11370: 00940dcc 372 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ - 11371: 00780894 376 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ + 11369: 00b2d744 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ + 11370: 00940d9c 372 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ + 11371: 00780864 376 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ 11372: 00d6e458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_EVENT │ │ │ │ 11373: 005a6904 252 FUNC GLOBAL DEFAULT 12 eth_get_gso_type │ │ │ │ 11374: 00551dbc 220 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop │ │ │ │ 11375: 0051c5e0 704 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_status │ │ │ │ 11376: 00db0048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_DSTATE │ │ │ │ - 11377: 008107e4 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ + 11377: 008107b4 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ 11378: 00db1a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_POP_DSTATE │ │ │ │ 11379: 00d7355c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLAIM_INTERFACE_EVENT │ │ │ │ 11380: 00db1448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_DSTATE │ │ │ │ - 11381: 006aec7c 272 FUNC GLOBAL DEFAULT 12 decimal32FromString │ │ │ │ + 11381: 006aec4c 272 FUNC GLOBAL DEFAULT 12 decimal32FromString │ │ │ │ 11382: 00d6ced8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_EVENT │ │ │ │ 11383: 005ad850 44 FUNC GLOBAL DEFAULT 12 qemu_get_nic_opaque │ │ │ │ 11384: 00da763c 1 OBJECT GLOBAL DEFAULT 25 kvm_kernel_irqchip │ │ │ │ - 11385: 008d9bb4 360 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ + 11385: 008d9b84 360 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ 11386: 005d8f1c 320 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_definitions │ │ │ │ 11387: 003272b4 84 FUNC GLOBAL DEFAULT 12 load_uimage_as │ │ │ │ 11388: 00d7bc2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_ALLOC_EVENT │ │ │ │ 11389: 00db1884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_DETACH_DSTATE │ │ │ │ 11390: 00db170c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_ACTION_DSTATE │ │ │ │ - 11391: 007b9698 128 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ - 11392: 0070dedc 148 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ - 11393: 009774d0 440 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ - 11394: 009c6448 688 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ + 11391: 007b9668 128 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ + 11392: 0070deac 148 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ + 11393: 009774a0 440 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ + 11394: 009c6418 688 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ 11395: 00d75fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_COMMIT_EVENT │ │ │ │ 11396: 00d6a3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_WRITE_EVENT │ │ │ │ - 11397: 007eff30 184 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ - 11398: 00913074 328 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ + 11397: 007eff00 184 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ + 11398: 00913044 328 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ 11399: 00db10da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I32_DSTATE │ │ │ │ 11400: 00db0aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_WRITE_DSTATE │ │ │ │ 11401: 00d680a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_EVENT │ │ │ │ - 11402: 0081a254 192 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ + 11402: 0081a224 192 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ 11403: 00db0fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_DSTATE │ │ │ │ 11404: 00db027c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_WR_DSTATE │ │ │ │ 11405: 00d74d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_CREATE_WINDOW_EVENT │ │ │ │ 11406: 00db068c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_SYNC_DSTATE │ │ │ │ 11407: 00636e68 248 FUNC GLOBAL DEFAULT 12 helper_XSTSTDCQP │ │ │ │ - 11408: 008d3e90 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ + 11408: 008d3e60 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ 11409: 00cc73cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPGTDP │ │ │ │ 11410: 002a0804 176 FUNC GLOBAL DEFAULT 12 dpy_text_update │ │ │ │ - 11411: 0081da30 400 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ + 11411: 0081da00 400 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ 11412: 00db0188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_RETURN_DSTATE │ │ │ │ 11413: 00db116e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC405EP_CLOCKS_SETUP_DSTATE │ │ │ │ - 11414: 00730bfc 396 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ + 11414: 00730bcc 396 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ 11415: 00daff04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ADD_TASK_DSTATE │ │ │ │ 11416: 00d73d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_ENFORCED_LIMIT_EVENT │ │ │ │ - 11417: 00701324 16 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ - 11418: 008368d0 1148 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ + 11417: 007012f4 16 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ + 11418: 008368a0 1148 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ 11419: 00db1fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_RFI_DSTATE │ │ │ │ 11420: 005da218 184 FUNC GLOBAL DEFAULT 12 helper_4xx_tlbre_hi │ │ │ │ 11421: 00d67db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_WRITE_EVENT │ │ │ │ 11422: 00d7af70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_EVENT │ │ │ │ - 11423: 008d2ba4 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ + 11423: 008d2b74 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ 11424: 00d76abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_EVENT │ │ │ │ 11425: 00d6e398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_TCP_EVENT │ │ │ │ 11426: 00d66e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_UNKNOWN_EVENT │ │ │ │ - 11427: 009101d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ - 11428: 008dda3c 840 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ + 11427: 009101a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ + 11428: 008dda0c 840 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ 11429: 00641f14 204 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVBM_le_comp │ │ │ │ 11430: 00d9f029 1 OBJECT GLOBAL DEFAULT 25 icount_align_option │ │ │ │ 11431: 0064a964 72 FUNC GLOBAL DEFAULT 12 helper_HASHST │ │ │ │ 11432: 00db15ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 11433: 00d77fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SYNC_DIRTY_EVENT │ │ │ │ - 11434: 006eda7c 584 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ + 11434: 006eda4c 584 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ 11435: 005fb0d8 452 FUNC GLOBAL DEFAULT 12 vof_client_open_store │ │ │ │ 11436: 00d768cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_BITS_EVENT │ │ │ │ 11437: 00db0ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_READ_DSTATE │ │ │ │ 11438: 00408858 32 FUNC GLOBAL DEFAULT 12 can_sja_can_receive │ │ │ │ - 11439: 008edffc 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ - 11440: 008d137c 332 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ + 11439: 008edfcc 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ + 11440: 008d134c 332 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ 11441: 00db12c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_DSTATE │ │ │ │ 11442: 00db1114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_READ_DSTATE │ │ │ │ 11443: 00cba69c 96 OBJECT GLOBAL DEFAULT 24 hw_compat_9_0 │ │ │ │ 11444: 00cba6fc 16 OBJECT GLOBAL DEFAULT 24 hw_compat_9_1 │ │ │ │ 11445: 00cba70c 128 OBJECT GLOBAL DEFAULT 24 hw_compat_9_2 │ │ │ │ 11446: 005d13a4 144 FUNC GLOBAL DEFAULT 12 icount_percpu_budget │ │ │ │ - 11447: 007af3d8 8 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ + 11447: 007af3a8 8 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ 11448: 00d6c090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR0_EVENT │ │ │ │ 11449: 00db084e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_WRITE_DSTATE │ │ │ │ 11450: 00d76fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_EVENT │ │ │ │ 11451: 00d772bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_POST_EVENT │ │ │ │ 11452: 00d6d4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_READ_EVENT │ │ │ │ 11453: 00db05b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_READ_DSTATE │ │ │ │ 11454: 00d6f854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_PRP_EVENT │ │ │ │ 11455: 00cb7d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_be │ │ │ │ - 11456: 009c85c4 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ - 11457: 008c6c40 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ - 11458: 006e56c8 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ - 11459: 00971764 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ - 11460: 008d54e0 2640 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ + 11456: 009c8594 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ + 11457: 008c6c10 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ + 11458: 006e5698 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ + 11459: 00971734 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ + 11460: 008d54b0 2640 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ 11461: 00d6656c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ 11462: 00ccac84 132 OBJECT GLOBAL DEFAULT 24 helper_info_xssqrtdp │ │ │ │ 11463: 00db12ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_DSTATE │ │ │ │ - 11464: 00810a1c 36 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ + 11464: 008109ec 36 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ 11465: 0062a540 24 FUNC GLOBAL DEFAULT 12 helper_efdcfuid │ │ │ │ 11466: 00db0268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_ADJUST_DSTATE │ │ │ │ - 11467: 008d7724 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ - 11468: 0088823c 440 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ - 11469: 0090bc0c 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ + 11467: 008d76f4 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ + 11468: 0088820c 440 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ + 11469: 0090bbdc 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ 11470: 00d6632c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_WRITE_EVENT │ │ │ │ 11471: 00d69e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_EVENT │ │ │ │ - 11472: 009ae030 16 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ + 11472: 009ae000 16 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ 11473: 0028626c 280 FUNC GLOBAL DEFAULT 12 float128_to_uint64 │ │ │ │ 11474: 00d65de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_RETURN_EVENT │ │ │ │ 11475: 00db05da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RECV_DSTATE │ │ │ │ 11476: 002a1108 148 FUNC GLOBAL DEFAULT 12 init_displaystate │ │ │ │ 11477: 004391e4 800 FUNC GLOBAL DEFAULT 12 msi_write_config │ │ │ │ 11478: 00db1eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_DSTATE │ │ │ │ 11479: 00c7116c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_tpm │ │ │ │ 11480: 00331104 8 FUNC GLOBAL DEFAULT 12 machine_dump_guest_core │ │ │ │ 11481: 00daff34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_RETURN_DSTATE │ │ │ │ 11482: 00db1b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_DSTATE │ │ │ │ 11483: 00dafdf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_COMMAND_DSTATE │ │ │ │ 11484: 00636f60 196 FUNC GLOBAL DEFAULT 12 helper_XSTSTDCSP │ │ │ │ 11485: 00d66f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MANUFACTURER_ID_EVENT │ │ │ │ 11486: 00cd5838 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_tbl │ │ │ │ - 11487: 009857e4 136 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ + 11487: 009857b4 136 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ 11488: 00db1928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_DSTATE │ │ │ │ 11489: 00db22a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_LINK_DSTATE │ │ │ │ 11490: 00d652e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SUCCESS_EVENT │ │ │ │ 11491: 00db0438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LEDS_DSTATE │ │ │ │ - 11492: 009c737c 156 FUNC GLOBAL DEFAULT 12 clmul_8x4_odd │ │ │ │ + 11492: 009c734c 156 FUNC GLOBAL DEFAULT 12 clmul_8x4_odd │ │ │ │ 11493: 00db1574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INQUIRY_CMD41_DSTATE │ │ │ │ - 11494: 009d2fa4 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ + 11494: 009d2f74 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ 11495: 00d7585c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_EVENT │ │ │ │ 11496: 00cb2a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xors │ │ │ │ 11497: 00d68074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_EVENT │ │ │ │ 11498: 00d743fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PROCESS_LISTS_EVENT │ │ │ │ 11499: 00cd58bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_tbu │ │ │ │ 11500: 00c7d530 12 OBJECT GLOBAL DEFAULT 21 BlockdevDriver_lookup │ │ │ │ 11501: 00cc7558 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPGEDP │ │ │ │ - 11502: 0093115c 372 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ - 11503: 008ac168 216 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ + 11502: 0093112c 372 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ + 11503: 008ac138 216 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ 11504: 00d68840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPFALLTHROUGH_EVENT │ │ │ │ 11505: 00db062c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_LARGE_DSTATE │ │ │ │ - 11506: 00aea604 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ - 11507: 007b98b0 108 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ - 11508: 0069dc88 164 FUNC GLOBAL DEFAULT 12 spr_write_booke_tcr │ │ │ │ + 11506: 00aea5d4 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ + 11507: 007b9880 108 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ + 11508: 0069dc54 164 FUNC GLOBAL DEFAULT 12 spr_write_booke_tcr │ │ │ │ 11509: 00db1b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_STOP_DSTATE │ │ │ │ - 11510: 00b9d6e4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ - 11511: 00902520 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ + 11510: 00b9d6b4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ + 11511: 009024f0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ 11512: 00db064e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_PORT_DSTATE │ │ │ │ 11513: 00d7bccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_TERMINATE_EVENT │ │ │ │ - 11514: 0079f614 564 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ + 11514: 0079f5e4 564 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ 11515: 00daff7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_EVENT_DSTATE │ │ │ │ 11516: 00339f28 72 FUNC GLOBAL DEFAULT 12 qemu_edid_dpi_to_mm │ │ │ │ - 11517: 00930b5c 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ + 11517: 00930b2c 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ 11518: 0043e0d4 8 FUNC GLOBAL DEFAULT 12 pci_bus_get_slot_reserved_mask │ │ │ │ - 11519: 007324c4 64 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ + 11519: 00732494 64 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ 11520: 00d7ac70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_SET_EVENT │ │ │ │ - 11521: 0090a59c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ + 11521: 0090a56c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ 11522: 00580620 160 FUNC GLOBAL DEFAULT 12 postcopy_notify │ │ │ │ - 11523: 0074e680 36 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ + 11523: 0074e650 36 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ 11524: 00db0ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_WRITEB_DSTATE │ │ │ │ 11525: 00db180a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_ATTACH_DSTATE │ │ │ │ 11526: 005df778 100 FUNC GLOBAL DEFAULT 12 ppc40x_irq_init │ │ │ │ - 11527: 0093c600 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ + 11527: 0093c5d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ 11528: 005729b8 72 FUNC GLOBAL DEFAULT 12 migration_remove_notifier │ │ │ │ 11529: 00d9f5d0 8 OBJECT GLOBAL DEFAULT 25 max_delay │ │ │ │ 11530: 0062bea8 488 FUNC GLOBAL DEFAULT 12 helper_XSDIVSP │ │ │ │ 11531: 00daff80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_REGISTER_INTERFACE_DSTATE │ │ │ │ - 11532: 007974d0 68 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ + 11532: 007974a0 68 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ 11533: 00db1b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REJECT_SECTION_DSTATE │ │ │ │ 11534: 0051b96c 108 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug_request │ │ │ │ 11535: 00cd3294 132 OBJECT GLOBAL DEFAULT 24 helper_info_CMPB │ │ │ │ 11536: 00db19f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_DISABLE_DSTATE │ │ │ │ 11537: 00db1f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_RECREATE_DSTATE │ │ │ │ 11538: 00630110 196 FUNC GLOBAL DEFAULT 12 helper_xscmpexpdp │ │ │ │ 11539: 00d78d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_PROPAGATE_EVENT │ │ │ │ - 11540: 007f1a48 108 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ + 11540: 007f1a18 108 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ 11541: 00db0cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_WRITE_DSTATE │ │ │ │ 11542: 00d694ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_WRITE_EVENT │ │ │ │ 11543: 00db15aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_READ_DSTATE │ │ │ │ - 11544: 008f76f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ + 11544: 008f76c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ 11545: 00d7344c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_EVENT │ │ │ │ 11546: 00db0b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMD_SEND_RESP_SIZE_DSTATE │ │ │ │ 11547: 00d7b384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 11548: 00813528 268 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ + 11548: 008134f8 268 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ 11549: 00d79ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_DISMISS_EVENT │ │ │ │ 11550: 00ccc5c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsum2sws │ │ │ │ 11551: 00403334 200 FUNC GLOBAL DEFAULT 12 rocker_port_eg │ │ │ │ 11552: 0062aafc 4 FUNC GLOBAL DEFAULT 12 helper_efdcmplt │ │ │ │ - 11553: 008f3eb0 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ - 11554: 0078280c 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ + 11553: 008f3e80 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ + 11554: 007827dc 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ 11555: 00dafd01 1 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co_shutdown │ │ │ │ 11556: 0064ae0c 968 FUNC GLOBAL DEFAULT 12 helper_book3s_msgsnd │ │ │ │ 11557: 0062cd40 308 FUNC GLOBAL DEFAULT 12 helper_xvsqrtdp │ │ │ │ - 11558: 009cb250 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ + 11558: 009cb220 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ 11559: 00d66b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_EVENT │ │ │ │ 11560: 00d7aec4 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_virtio_trace_events_trace_events │ │ │ │ 11561: 00d6edb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_EVENT │ │ │ │ 11562: 00db0e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_TS_SUPPORT_DSTATE │ │ │ │ - 11563: 0096e2cc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ + 11563: 0096e29c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ 11564: 00db0ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_DESTMAC_DSTATE │ │ │ │ 11565: 00c7b40c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8 │ │ │ │ 11566: 00d6dc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_EVENT │ │ │ │ 11567: 00d6f174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PCI_RESET_EVENT │ │ │ │ 11568: 005adb10 44 FUNC GLOBAL DEFAULT 12 qemu_has_ufo │ │ │ │ 11569: 00bc796c 52 OBJECT GLOBAL DEFAULT 21 pmsmb_vmstate │ │ │ │ - 11570: 009969bc 24 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ + 11570: 0099698c 24 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ 11571: 00388db4 36 FUNC GLOBAL DEFAULT 12 ide_bus_set_irq │ │ │ │ 11572: 00644710 132 FUNC GLOBAL DEFAULT 12 helper_vextuwlx │ │ │ │ - 11573: 00901af8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ + 11573: 00901ac8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ 11574: 00db0382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_RAISED_DSTATE │ │ │ │ 11575: 00d737ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_COMPLETE_EVENT │ │ │ │ - 11576: 0092fc34 216 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ - 11577: 00773ab0 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ + 11576: 0092fc04 216 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ + 11577: 00773a80 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ 11578: 00db0dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_DSTATE │ │ │ │ - 11579: 00777598 308 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ + 11579: 00777568 308 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ 11580: 00db0584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAWFE_DSTATE │ │ │ │ 11581: 00db08b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UPDATE_IRQ_DSTATE │ │ │ │ 11582: 0056b9c8 576 FUNC GLOBAL DEFAULT 12 hmp_migrate │ │ │ │ 11583: 003c6ac8 412 FUNC GLOBAL DEFAULT 12 e1000x_rx_ready │ │ │ │ - 11584: 008c7650 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ + 11584: 008c7620 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ 11585: 0064429c 168 FUNC GLOBAL DEFAULT 12 helper_VRLWMI │ │ │ │ 11586: 005da2d0 52 FUNC GLOBAL DEFAULT 12 helper_4xx_tlbre_lo │ │ │ │ 11587: 0055e348 152 FUNC GLOBAL DEFAULT 12 tpm_backend_init │ │ │ │ 11588: 00d72010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_EVENT │ │ │ │ - 11589: 008a7a94 548 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ + 11589: 008a7a64 548 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ 11590: 00dafe74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_DSTATE │ │ │ │ 11591: 00d6a714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_WRITE_EVENT │ │ │ │ 11592: 00552d80 280 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_sized_cells_from_array │ │ │ │ 11593: 00db196a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_WRITE_DSTATE │ │ │ │ 11594: 0055aa4c 228 FUNC GLOBAL DEFAULT 12 vhost_user_backend_dev_init │ │ │ │ 11595: 00db1dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_DSTATE │ │ │ │ 11596: 00d6c52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_ADB_POLL_EVENT │ │ │ │ 11597: 00d6b700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_WRITE_EVENT │ │ │ │ 11598: 0053fc70 484 FUNC GLOBAL DEFAULT 12 qdev_unplug │ │ │ │ 11599: 00dafd7c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_pci_c │ │ │ │ - 11600: 008a4f1c 600 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ + 11600: 008a4eec 600 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ 11601: 00db1724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_READ_DSTATE │ │ │ │ 11602: 00db0d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMC_DSTATE │ │ │ │ 11603: 00403754 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_base_addr │ │ │ │ 11604: 00db1764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_UNIMPLEMENTED_DSTATE │ │ │ │ 11605: 00d74fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_EVENT │ │ │ │ 11606: 00d78d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_RESET_EVENT │ │ │ │ - 11607: 009972e4 124 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ + 11607: 009972b4 124 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ 11608: 00db16b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_WRITE_READY_DSTATE │ │ │ │ 11609: 00cb6e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_le │ │ │ │ - 11610: 0099c24c 72 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ + 11610: 0099c21c 72 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ 11611: 002f0f44 104 FUNC GLOBAL DEFAULT 12 bios_linker_loader_cleanup │ │ │ │ 11612: 00285b64 256 FUNC GLOBAL DEFAULT 12 float32_to_uint16 │ │ │ │ 11613: 00d7af30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ 11614: 00db1882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_WAKEUP_DSTATE │ │ │ │ 11615: 00db1cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SET_STATE_DSTATE │ │ │ │ 11616: 00dafd66 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_trace_c │ │ │ │ 11617: 00daffe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_DSTATE │ │ │ │ 11618: 0043d9fc 236 FUNC GLOBAL DEFAULT 12 pci_root_bus_cleanup │ │ │ │ 11619: 00d6f424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PROCESS_AERS_EVENT │ │ │ │ 11620: 00db1834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_INIT_TIME_DSTATE │ │ │ │ 11621: 00ccc2b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpeqfp │ │ │ │ - 11622: 00938a14 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ - 11623: 00996abc 228 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ + 11622: 009389e4 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ + 11623: 00996a8c 228 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ 11624: 006421bc 232 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVHM_le_exp │ │ │ │ 11625: 00cd0114 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbia │ │ │ │ - 11626: 009071b0 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ + 11626: 00907180 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ 11627: 00db05a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_LOWER_DSTATE │ │ │ │ 11628: 00505a0c 592 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_start │ │ │ │ 11629: 00daff8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_SP_DSTATE │ │ │ │ 11630: 00cc7ea0 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbie │ │ │ │ 11631: 00db09c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_CMD_DSTATE │ │ │ │ - 11632: 007822e0 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ - 11633: 00963644 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ + 11632: 007822b0 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ + 11633: 00963614 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ 11634: 00d72a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_EVENT │ │ │ │ - 11635: 00794cdc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ + 11635: 00794cac 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ 11636: 005228d8 48 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_in │ │ │ │ 11637: 0029c3b8 232 FUNC GLOBAL DEFAULT 12 hmp_trace_event │ │ │ │ 11638: 00d67224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_DROP_EVENT │ │ │ │ - 11639: 007459b0 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ - 11640: 00904c68 412 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ + 11639: 00745980 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ + 11640: 00904c38 412 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ 11641: 00db0236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CODE_DSTATE │ │ │ │ - 11642: 006e69a4 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ + 11642: 006e6974 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ 11643: 005cb49c 220 FUNC GLOBAL DEFAULT 12 replay_read_clock │ │ │ │ 11644: 00d75ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_CONFIG_EVENT │ │ │ │ 11645: 00644490 156 FUNC GLOBAL DEFAULT 12 helper_VRLWNM │ │ │ │ 11646: 00d71c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_PPN_EVENT │ │ │ │ 11647: 006418c8 308 FUNC GLOBAL DEFAULT 12 helper_VMODSQ │ │ │ │ 11648: 00d72120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_COMPLETE_EVENT │ │ │ │ - 11649: 007951bc 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ + 11649: 0079518c 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ 11650: 00579ea4 80 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear_device_state │ │ │ │ - 11651: 008083a4 304 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ - 11652: 008ffd38 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ + 11651: 00808374 304 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ + 11652: 008ffd08 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ 11653: 00d68eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_START_DMA_EVENT │ │ │ │ 11654: 0029d188 188 FUNC GLOBAL DEFAULT 12 object_del_completion │ │ │ │ - 11655: 00813988 160 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ + 11655: 00813958 160 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ 11656: 00db2096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 11657: 00d7786c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_TOP_EVENT │ │ │ │ - 11658: 0094a2b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ + 11658: 0094a288 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ 11659: 00db18a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_DSTATE │ │ │ │ 11660: 00cb7390 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_le │ │ │ │ 11661: 002b63d0 800 FUNC GLOBAL DEFAULT 12 vnc_disconnect_finish │ │ │ │ - 11662: 0095ea28 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ + 11662: 0095e9f8 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ 11663: 00d72b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_EVENT │ │ │ │ 11664: 00cd19d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbivax │ │ │ │ 11665: 00d6c290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_EVENT │ │ │ │ 11666: 00d79d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ - 11667: 0079513c 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ + 11667: 0079510c 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ 11668: 00572fcc 8 FUNC GLOBAL DEFAULT 12 migrate_add_blocker │ │ │ │ - 11669: 008e4234 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ + 11669: 008e4204 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ 11670: 00d6d318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_EVENT │ │ │ │ 11671: 00323c10 28 FUNC GLOBAL DEFAULT 12 cpu_virtio_is_big_endian │ │ │ │ 11672: 00572c38 20 FUNC GLOBAL DEFAULT 12 migration_thread_is_self │ │ │ │ 11673: 00db0e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RCTL_DSTATE │ │ │ │ 11674: 00d6da98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 11675: 00d6dc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_EVENT │ │ │ │ 11676: 00d68af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_START_EVENT │ │ │ │ 11677: 00db1378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DSTATE │ │ │ │ 11678: 00d65808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_SET_HANDLER_EVENT │ │ │ │ 11679: 00db0d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_SW_DSTATE │ │ │ │ 11680: 00db17e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_READW_DSTATE │ │ │ │ 11681: 0057d0ec 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_qatzip_level │ │ │ │ - 11682: 0093c948 312 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ - 11683: 0099bb80 324 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ + 11682: 0093c918 312 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ + 11683: 0099bb50 324 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ 11684: 00db11ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_XSCOM_MBOX_WRITE_DSTATE │ │ │ │ 11685: 00ccef08 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsadd │ │ │ │ 11686: 00db2900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_EVENT_DSTATE │ │ │ │ - 11687: 008f7804 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ + 11687: 008f77d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ 11688: 00d788e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_START_EVENT │ │ │ │ 11689: 002c5674 32 FUNC GLOBAL DEFAULT 12 vnc_tight_png_send_framebuffer_update │ │ │ │ - 11690: 007825f0 244 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ + 11690: 007825c0 244 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ 11691: 00d6b250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_EVENT │ │ │ │ 11692: 00db1e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_DSTATE │ │ │ │ 11693: 0039251c 188 FUNC GLOBAL DEFAULT 12 hid_init │ │ │ │ 11694: 00d76b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_EVENT │ │ │ │ 11695: 00644678 152 FUNC GLOBAL DEFAULT 12 helper_vextuhlx │ │ │ │ 11696: 002d6df4 12 FUNC GLOBAL DEFAULT 12 local_opendir_nofollow │ │ │ │ 11697: 00d664dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_EVENT │ │ │ │ 11698: 005ca8ac 76 FUNC GLOBAL DEFAULT 12 replay_enable_events │ │ │ │ 11699: 00db166e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_ADDRESS_DSTATE │ │ │ │ 11700: 00db28a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_NOSYS_DSTATE │ │ │ │ 11701: 0043cf30 176 FUNC GLOBAL DEFAULT 12 pci_bus_get_irq_level │ │ │ │ 11702: 00db0792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_IRQ_LEVEL_DSTATE │ │ │ │ - 11703: 00799d64 888 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ + 11703: 00799d34 888 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ 11704: 00d78ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_REGISTER_EVENT │ │ │ │ 11705: 00d7385c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_COMPLETE_EVENT │ │ │ │ - 11706: 009c9ccc 568 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ - 11707: 006f77e0 120 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ - 11708: 007e0f50 236 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ + 11706: 009c9c9c 568 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ + 11707: 006f77b0 120 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ + 11708: 007e0f20 236 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ 11709: 00285c64 244 FUNC GLOBAL DEFAULT 12 float32_to_uint32 │ │ │ │ 11710: 00579464 608 FUNC GLOBAL DEFAULT 12 multifd_recv_setup │ │ │ │ - 11711: 00799724 236 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ + 11711: 007996f4 236 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ 11712: 0063520c 104 FUNC GLOBAL DEFAULT 12 helper_xvcvsxdsp │ │ │ │ 11713: 00dafdee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_DSTATE │ │ │ │ - 11714: 00717370 12 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ + 11714: 00717340 12 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ 11715: 002e53e8 264 FUNC GLOBAL DEFAULT 12 v9fs_co_fstat │ │ │ │ - 11716: 009add48 224 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ - 11717: 008c6904 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ + 11716: 009add18 224 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ + 11717: 008c68d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ 11718: 00d6967c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_DONE_EVENT │ │ │ │ 11719: 00d655e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_UNKNOWN_EVENT │ │ │ │ 11720: 00d6b650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_WRITE_EVENT │ │ │ │ 11721: 0029045c 84 FUNC GLOBAL DEFAULT 12 float32_squash_input_denormal │ │ │ │ 11722: 00d74c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_EVENT │ │ │ │ - 11723: 009384f4 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ + 11723: 009384c4 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ 11724: 00d6aa74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_EVENT │ │ │ │ 11725: 00d6e1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_EVENT │ │ │ │ 11726: 00d6f714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_EVENT │ │ │ │ - 11727: 00773b48 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ + 11727: 00773b18 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ 11728: 00d74d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_UPDATE_EVENT │ │ │ │ - 11729: 0098f814 460 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ + 11729: 0098f7e4 460 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ 11730: 00db1676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_FAILURE_DSTATE │ │ │ │ 11731: 0026c8d8 160 FUNC GLOBAL DEFAULT 12 floatx80_default_nan │ │ │ │ 11732: 00dafdbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_DSTATE │ │ │ │ 11733: 00d66ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_READ_EVENT │ │ │ │ 11734: 00db16d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_OUT_DSTATE │ │ │ │ 11735: 00d6a5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_GENERATE_SGI_EVENT │ │ │ │ - 11736: 00774f94 32 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ + 11736: 00774f64 32 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ 11737: 006419fc 236 FUNC GLOBAL DEFAULT 12 helper_VMODUQ │ │ │ │ 11738: 003cb10c 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_packet_type │ │ │ │ 11739: 00c7d670 12 OBJECT GLOBAL DEFAULT 21 MirrorCopyMode_lookup │ │ │ │ 11740: 00db1c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_DSTATE │ │ │ │ - 11741: 009aba40 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ + 11741: 009aba10 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ 11742: 00d799f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_EVENT │ │ │ │ 11743: 00d6be60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_READ_EVENT │ │ │ │ 11744: 003dc698 12 FUNC GLOBAL DEFAULT 12 igb_mmio_write │ │ │ │ 11745: 00dafd5d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_run_state_c │ │ │ │ 11746: 002ab088 492 FUNC GLOBAL DEFAULT 12 qmp_client_migrate_info │ │ │ │ - 11747: 0090de70 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ + 11747: 0090de40 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ 11748: 00db0e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_DSTATE │ │ │ │ 11749: 00db0728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_DSTATE │ │ │ │ 11750: 00db1382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_DSTATE │ │ │ │ - 11751: 0072ae88 92 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ - 11752: 0090a040 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ - 11753: 00983638 240 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ + 11751: 0072ae58 92 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ + 11752: 0090a010 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ + 11753: 00983608 240 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ 11754: 004a32b8 528 FUNC GLOBAL DEFAULT 12 sdbus_write_data │ │ │ │ 11755: 00db1820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_CHANGE_DSTATE │ │ │ │ - 11756: 0069c5f0 436 FUNC GLOBAL DEFAULT 12 spr_write_CTRL │ │ │ │ + 11756: 0069c5bc 436 FUNC GLOBAL DEFAULT 12 spr_write_CTRL │ │ │ │ 11757: 00d6620c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_FIT_EVENT │ │ │ │ - 11758: 0090a768 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ - 11759: 006cb3cc 60 FUNC GLOBAL DEFAULT 12 vfio_viommu_preset │ │ │ │ + 11758: 0090a738 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ + 11759: 006cb39c 60 FUNC GLOBAL DEFAULT 12 vfio_viommu_preset │ │ │ │ 11760: 00db01c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_WRITE_DSTATE │ │ │ │ - 11761: 008ca194 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ - 11762: 007578b0 76 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ + 11761: 008ca164 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ + 11762: 00757880 76 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ 11763: 00d68604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_READ_EVENT │ │ │ │ 11764: 00524f6c 44 FUNC GLOBAL DEFAULT 12 audio_rate_add_bytes │ │ │ │ 11765: 00d6a3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_HPPIR_READ_EVENT │ │ │ │ - 11766: 00999400 180 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ - 11767: 008103f0 28 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ - 11768: 0077c73c 592 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ + 11766: 009993d0 180 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ + 11767: 008103c0 28 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ + 11768: 0077c70c 592 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ 11769: 00db0dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_DSTATE │ │ │ │ 11770: 00db037c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WRITE_DSTATE │ │ │ │ 11771: 00db1680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ADD_CHILD_DSTATE │ │ │ │ - 11772: 009b1f40 152 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ + 11772: 009b1f10 152 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ 11773: 00bc6430 52 OBJECT GLOBAL DEFAULT 21 vmstate_muldiv │ │ │ │ 11774: 00d72460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_LBA_EVENT │ │ │ │ - 11775: 0077b984 120 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ + 11775: 0077b954 120 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ 11776: 004928f0 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_endianness │ │ │ │ 11777: 00d772dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_EVENT │ │ │ │ - 11778: 0069d9f0 160 FUNC GLOBAL DEFAULT 12 spr_write_40x_sler │ │ │ │ + 11778: 0069d9bc 160 FUNC GLOBAL DEFAULT 12 spr_write_40x_sler │ │ │ │ 11779: 00db004e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_DSTATE │ │ │ │ 11780: 00d71650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_COMMAND_EVENT │ │ │ │ - 11781: 006d3764 168 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ + 11781: 006d3734 168 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ 11782: 00db0f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_DSTATE │ │ │ │ 11783: 00d65234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_EVENT │ │ │ │ 11784: 00d6dd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_EVENT │ │ │ │ - 11785: 008fae0c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ + 11785: 008faddc 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ 11786: 0028b728 8 FUNC GLOBAL DEFAULT 12 bfloat16_max │ │ │ │ - 11787: 007725bc 2176 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ - 11788: 00945d98 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ - 11789: 008dbb1c 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ - 11790: 00901cc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ + 11787: 0077258c 2176 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ + 11788: 00945d68 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ + 11789: 008dbaec 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ + 11790: 00901c94 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ 11791: 00db0e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_DSTATE │ │ │ │ - 11792: 0094fce0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ - 11793: 0072388c 548 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ + 11792: 0094fcb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ + 11793: 0072385c 548 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ 11794: 00d73f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_WRITE_EVENT │ │ │ │ 11795: 00db0af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_READ_DSTATE │ │ │ │ 11796: 00daffe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_DSTATE │ │ │ │ 11797: 00cceb6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efddiv │ │ │ │ 11798: 00d78f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_FP_IGNORE_EVENT │ │ │ │ 11799: 002f31ac 4 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_request_cb │ │ │ │ 11800: 00644cd8 296 FUNC GLOBAL DEFAULT 12 helper_VINSWLX │ │ │ │ - 11801: 008dac84 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ + 11801: 008dac54 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ 11802: 0039a1cc 344 FUNC GLOBAL DEFAULT 12 ps2_keyboard_set_translation │ │ │ │ 11803: 00d6cf58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_RESET_EVENT │ │ │ │ 11804: 00d7382c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESET_EVENT │ │ │ │ 11805: 00db11fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_UNKNOWN_METHOD_DSTATE │ │ │ │ 11806: 00db2248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 11807: 00d6a9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_EVENT │ │ │ │ 11808: 0044ca4c 200 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_get │ │ │ │ - 11809: 00753eec 412 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ + 11809: 00753ebc 412 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ 11810: 00db1ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_DSTATE │ │ │ │ - 11811: 0070de30 172 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ + 11811: 0070de00 172 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ 11812: 002e713c 308 FUNC GLOBAL DEFAULT 12 v9fs_co_lgetxattr │ │ │ │ 11813: 00d6639c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_DOWN_READ_EVENT │ │ │ │ - 11814: 0071b540 40 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ + 11814: 0071b510 40 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ 11815: 00302a50 116 FUNC GLOBAL DEFAULT 12 hda_codec_response │ │ │ │ 11816: 00db0c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RESET_DSTATE │ │ │ │ 11817: 00d67df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_WRITE_EVENT │ │ │ │ 11818: 00daff62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PWRITEV_DSTATE │ │ │ │ 11819: 00db1704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_HOLD_DSTATE │ │ │ │ - 11820: 00728c78 1128 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ + 11820: 00728c48 1128 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ 11821: 00cb8e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i32 │ │ │ │ 11822: 00323e10 184 FUNC GLOBAL DEFAULT 12 cpu_vmstate_unregister │ │ │ │ 11823: 00d759ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_EVENT │ │ │ │ 11824: 00db053a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_DSTATE │ │ │ │ 11825: 00285d58 240 FUNC GLOBAL DEFAULT 12 float32_to_uint64 │ │ │ │ 11826: 0028d794 924 FUNC GLOBAL DEFAULT 12 float16_sqrt │ │ │ │ - 11827: 008c023c 92 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ - 11828: 0093dae4 256 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ + 11827: 008c020c 92 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ + 11828: 0093dab4 256 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ 11829: 00d7a684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_EVENT │ │ │ │ 11830: 006405f0 208 FUNC GLOBAL DEFAULT 12 helper_vmrghb │ │ │ │ 11831: 00d6d678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RINGFULL_EVENT │ │ │ │ 11832: 00db09fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_READ_DSTATE │ │ │ │ - 11833: 009c7b44 220 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ - 11834: 008ac7c4 192 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ + 11833: 009c7b14 220 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ + 11834: 008ac794 192 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ 11835: 00db1fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_DSTATE │ │ │ │ - 11836: 008e1d08 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ + 11836: 008e1cd8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ 11837: 0057ab68 720 FUNC GLOBAL DEFAULT 12 multifd_ram_fill_packet │ │ │ │ - 11838: 00849514 548 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ + 11838: 008494e4 548 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ 11839: 002819ec 268 FUNC GLOBAL DEFAULT 12 float64_to_int32_scalbn │ │ │ │ 11840: 006448ac 132 FUNC GLOBAL DEFAULT 12 helper_vextuwrx │ │ │ │ 11841: 00640718 88 FUNC GLOBAL DEFAULT 12 helper_vmrghh │ │ │ │ 11842: 00d6e768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_UPDATE_LINK_EVENT │ │ │ │ 11843: 00d768dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_HEADER_ENTER_EVENT │ │ │ │ 11844: 00cc4a8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMSUBDP │ │ │ │ 11845: 0064b614 4 FUNC GLOBAL DEFAULT 12 helper_store_decr │ │ │ │ - 11846: 00998100 52 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ + 11846: 009980d0 52 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ 11847: 00db10d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I64_DSTATE │ │ │ │ - 11848: 0097f674 84 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ - 11849: 009400e0 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ + 11848: 0097f644 84 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ + 11849: 009400b0 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ 11850: 00db1a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_INTERRUPT_DSTATE │ │ │ │ 11851: 00db1f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UNGRAB_DSTATE │ │ │ │ 11852: 00db0ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_READ_DSTATE │ │ │ │ 11853: 00511acc 136 FUNC GLOBAL DEFAULT 12 vhost_dev_get_inflight │ │ │ │ - 11854: 007ac124 36 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ - 11855: 00976f08 688 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ - 11856: 008c81d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ - 11857: 00745958 4 FUNC GLOBAL DEFAULT 12 kvm_cpu_synchronize_state │ │ │ │ - 11858: 007e5250 48 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ - 11859: 007450f8 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ + 11854: 007ac0f4 36 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ + 11855: 00976ed8 688 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ + 11856: 008c81a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ + 11857: 00745928 4 FUNC GLOBAL DEFAULT 12 kvm_cpu_synchronize_state │ │ │ │ + 11858: 007e5220 48 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ + 11859: 007450c8 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ 11860: 006407a4 52 FUNC GLOBAL DEFAULT 12 helper_vmrghw │ │ │ │ 11861: 00d66db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ - 11862: 0070dd30 56 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ - 11863: 00782a48 44 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ - 11864: 00942f5c 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ + 11862: 0070dd00 56 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ + 11863: 00782a18 44 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ + 11864: 00942f2c 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ 11865: 00db0f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_DSTATE │ │ │ │ 11866: 00d7040c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_CHIPTOD_XSCOM_WRITE_EVENT │ │ │ │ 11867: 00da7636 1 OBJECT GLOBAL DEFAULT 25 kvm_allowed │ │ │ │ 11868: 00d66ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_BYTE_EVENT │ │ │ │ 11869: 00cc7fa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cntlsw32 │ │ │ │ 11870: 00db18d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_DSTATE │ │ │ │ 11871: 00d77c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_EVENT │ │ │ │ 11872: 00db1710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_READ_DSTATE │ │ │ │ 11873: 00d7b1b4 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_tpm_trace_events_trace_events │ │ │ │ 11874: 00db17ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_EXIT_DSTATE │ │ │ │ - 11875: 0093e574 316 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ + 11875: 0093e544 316 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ 11876: 00db0b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_DSTATE │ │ │ │ 11877: 0059fc84 228 FUNC GLOBAL DEFAULT 12 monitor_fd_param │ │ │ │ - 11878: 007b13d0 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ - 11879: 0081197c 196 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ + 11878: 007b13a0 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ + 11879: 0081194c 196 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ 11880: 00283198 252 FUNC GLOBAL DEFAULT 12 float16_to_int32_round_to_zero │ │ │ │ 11881: 00388c9c 280 FUNC GLOBAL DEFAULT 12 ide_bus_init_output_irq │ │ │ │ - 11882: 009b089c 172 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ + 11882: 009b086c 172 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ 11883: 00db20c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_RESIZE_DSTATE │ │ │ │ 11884: 00db0cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_WRITE_DSTATE │ │ │ │ 11885: 0044b3e4 228 FUNC GLOBAL DEFAULT 12 pcie_cap_get_type │ │ │ │ - 11886: 0091250c 112 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ + 11886: 009124dc 112 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ 11887: 00db110e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_WRITE_DSTATE │ │ │ │ - 11888: 007e0ae8 68 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ - 11889: 008d9700 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ + 11888: 007e0ab8 68 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ + 11889: 008d96d0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ 11890: 00d75384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PM_RESET_EVENT │ │ │ │ 11891: 00d7991c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EVENT │ │ │ │ 11892: 00646bd4 160 FUNC GLOBAL DEFAULT 12 helper_VSUBEUQM │ │ │ │ - 11893: 00756214 316 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ + 11893: 007561e4 316 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ 11894: 00d6ba40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_IOMMU_NOTIFY_EVENT │ │ │ │ 11895: 002ea5d4 152 FUNC GLOBAL DEFAULT 12 aml_notify │ │ │ │ - 11896: 00794160 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ + 11896: 00794130 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ 11897: 00dafd63 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_stats_c │ │ │ │ 11898: 0053d0dc 20 FUNC GLOBAL DEFAULT 12 should_mlock │ │ │ │ 11899: 00db10dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I16_DSTATE │ │ │ │ 11900: 00db1c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_DSTATE │ │ │ │ 11901: 00cb7de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_le │ │ │ │ 11902: 00644bb0 296 FUNC GLOBAL DEFAULT 12 helper_VINSHLX │ │ │ │ - 11903: 00780eec 700 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ + 11903: 00780ebc 700 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ 11904: 00dafe46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SEEK_DSTATE │ │ │ │ - 11905: 008a8d10 524 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ + 11905: 008a8ce0 524 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ 11906: 00db1aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_OWNER_DSTATE │ │ │ │ 11907: 00d740fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_ADD_EVENT │ │ │ │ 11908: 00db28e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_FREE_DSTATE │ │ │ │ - 11909: 00817610 104 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ + 11909: 008175e0 104 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ 11910: 00d77bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SETUP_EVENT │ │ │ │ - 11911: 0073c9c0 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_mmuidx_ra │ │ │ │ - 11912: 0078076c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ + 11911: 0073c990 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_mmuidx_ra │ │ │ │ + 11912: 0078073c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ 11913: 00dafe5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CONNECT_TO_SSH_DSTATE │ │ │ │ - 11914: 0077cd64 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ + 11914: 0077cd34 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ 11915: 0025545c 24 FUNC GLOBAL DEFAULT 12 machine_set_cache_topo_level │ │ │ │ 11916: 003aa3cc 108 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_uncorrectable_errors │ │ │ │ - 11917: 007213c8 396 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ - 11918: 00798450 884 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ + 11917: 00721398 396 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ + 11918: 00798420 884 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ 11919: 004f1100 92 FUNC GLOBAL DEFAULT 12 u2f_send_to_guest │ │ │ │ 11920: 00d6b950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_WRITE_BLOCKED_EVENT │ │ │ │ - 11921: 00957c74 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ - 11922: 007f5080 136 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ + 11921: 00957c44 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ + 11922: 007f5050 136 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ 11923: 00dafe80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CREATE_QUEUE_PAIR_DSTATE │ │ │ │ 11924: 00534f2c 292 FUNC GLOBAL DEFAULT 12 hmp_info_block_jobs │ │ │ │ 11925: 00464090 668 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_add_drive │ │ │ │ 11926: 00daffca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_DSTATE │ │ │ │ - 11927: 009bf6a8 576 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ - 11928: 00817790 8 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ + 11927: 009bf678 576 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ + 11928: 00817760 8 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ 11929: 003a4c18 112 FUNC GLOBAL DEFAULT 12 isa_bus_get_irq │ │ │ │ 11930: 00d73a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_EVENT │ │ │ │ - 11931: 0069ca00 24 FUNC GLOBAL DEFAULT 12 spr_write_lr │ │ │ │ + 11931: 0069c9cc 24 FUNC GLOBAL DEFAULT 12 spr_write_lr │ │ │ │ 11932: 00d77a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_COMMAND_SEND_EVENT │ │ │ │ 11933: 00db1d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_N_ELEMS_DSTATE │ │ │ │ 11934: 00d72160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_EVENT │ │ │ │ 11935: 00d6d878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_EVENT │ │ │ │ 11936: 002e9798 136 FUNC GLOBAL DEFAULT 12 aml_return │ │ │ │ 11937: 00463e18 312 FUNC GLOBAL DEFAULT 12 scsi_device_get │ │ │ │ - 11938: 00794748 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ + 11938: 00794718 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ 11939: 00db103c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_DSTATE │ │ │ │ 11940: 0037741c 192 FUNC GLOBAL DEFAULT 12 i2c_slave_create_simple │ │ │ │ - 11941: 009977ec 248 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ + 11941: 009977bc 248 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ 11942: 00db2264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FDSETS_DSTATE │ │ │ │ 11943: 00db1eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_STEP_DSTATE │ │ │ │ 11944: 0064481c 144 FUNC GLOBAL DEFAULT 12 helper_vextuhrx │ │ │ │ - 11945: 009c55f0 392 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ + 11945: 009c55c0 392 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ 11946: 00283594 248 FUNC GLOBAL DEFAULT 12 float32_to_int64_round_to_zero │ │ │ │ 11947: 00db239c 32 OBJECT GLOBAL DEFAULT 25 compat_policy │ │ │ │ 11948: 00db0f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_DSTATE │ │ │ │ 11949: 00d7ac30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 11950: 00c7d914 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyOutput_lookup │ │ │ │ 11951: 0026dc2c 208 FUNC GLOBAL DEFAULT 12 float128_add │ │ │ │ - 11952: 0081e17c 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ + 11952: 0081e14c 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ 11953: 00d77f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_DISCARD_RANGE_EVENT │ │ │ │ 11954: 00db2150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REQUEST_EBPF_DSTATE │ │ │ │ 11955: 00d7476c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_RELEASE_EVENT │ │ │ │ 11956: 00dafd2e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_char_c │ │ │ │ - 11957: 007b9644 84 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ - 11958: 008c6a74 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ + 11957: 007b9614 84 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ + 11958: 008c6a44 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ 11959: 00db210c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ 11960: 00d71090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_DATA_EVENT │ │ │ │ 11961: 00c7ed24 12 OBJECT GLOBAL DEFAULT 21 QapiVfioMigrationState_lookup │ │ │ │ 11962: 00cb8c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i64 │ │ │ │ - 11963: 00788930 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ - 11964: 008f3cb0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ + 11963: 00788900 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ + 11964: 008f3c80 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ 11965: 00d6fd84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_CONFIG_READ_EVENT │ │ │ │ - 11966: 008084d4 32 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ + 11966: 008084a4 32 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ 11967: 00db1f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_DSTATE │ │ │ │ 11968: 0064aa90 4 FUNC GLOBAL DEFAULT 12 ppc_cpu_debug_excp_handler │ │ │ │ 11969: 0028b758 8 FUNC GLOBAL DEFAULT 12 bfloat16_minnummag │ │ │ │ 11970: 003161a0 620 FUNC GLOBAL DEFAULT 12 pflash_cfi01_register │ │ │ │ 11971: 006499b8 32 FUNC GLOBAL DEFAULT 12 helper_icbi │ │ │ │ 11972: 0057d134 36 FUNC GLOBAL DEFAULT 12 migrate_throttle_trigger_threshold │ │ │ │ 11973: 00cc79fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPGTQP │ │ │ │ 11974: 00625e60 312 FUNC GLOBAL DEFAULT 12 helper_CDTBCD │ │ │ │ 11975: 00d6ce58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_DONE_EVENT │ │ │ │ - 11976: 007b87d4 2060 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ + 11976: 007b87a4 2060 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ 11977: 00d78870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_EVENT │ │ │ │ - 11978: 0073d038 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data_ra │ │ │ │ + 11978: 0073d008 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data_ra │ │ │ │ 11979: 00d769cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 11980: 00cd5de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_dbcr0 │ │ │ │ 11981: 00db14b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_DSTATE │ │ │ │ - 11982: 009012f4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ + 11982: 009012c4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ 11983: 0028826c 16 FUNC GLOBAL DEFAULT 12 int16_to_float32_scalbn │ │ │ │ 11984: 00498d7c 772 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_setup │ │ │ │ 11985: 0044066c 132 FUNC GLOBAL DEFAULT 12 pci_bus_fire_intx_routing_notifier │ │ │ │ - 11986: 008e24cc 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ + 11986: 008e249c 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ 11987: 0058fea8 188 FUNC GLOBAL DEFAULT 12 failover_request_active │ │ │ │ - 11988: 00935798 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ + 11988: 00935768 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ 11989: 00d69070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_PORT_EVENT │ │ │ │ 11990: 00cd063c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctuiz │ │ │ │ - 11991: 0091e27c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ - 11992: 0090ab00 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ + 11991: 0091e24c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ + 11992: 0090aad0 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ 11993: 0055ae98 36 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_cleanup │ │ │ │ 11994: 00d7a674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_EVENT │ │ │ │ 11995: 003c34c4 72 FUNC GLOBAL DEFAULT 12 pcnet_set_link_status │ │ │ │ - 11996: 009b12e0 40 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ + 11996: 009b12b0 40 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ 11997: 00d700fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC405EP_CLOCKS_COMPUTE_EVENT │ │ │ │ 11998: 00db085c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_NMIAR1_READ_DSTATE │ │ │ │ 11999: 00db0cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_WRITE_DSTATE │ │ │ │ 12000: 00db009c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_OPTION_REQUEST_DSTATE │ │ │ │ - 12001: 009bcb48 96 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ + 12001: 009bcb18 96 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ 12002: 00d786c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_REL_EVENT │ │ │ │ 12003: 00d6db88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_RUNNING_EVENT │ │ │ │ 12004: 00d66b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_ISM_EVENT │ │ │ │ 12005: 00dafd10 8 OBJECT GLOBAL DEFAULT 25 qmp_commands │ │ │ │ 12006: 00d79b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 12007: 00257694 496 FUNC GLOBAL DEFAULT 12 target_disas │ │ │ │ 12008: 00d6e238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_WRITE_EVENT │ │ │ │ 12009: 00d76ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_EVENT │ │ │ │ 12010: 00d753e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_READ_EVENT │ │ │ │ 12011: 00db0b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_DSTATE │ │ │ │ 12012: 00d6d588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_WRITE_EVENT │ │ │ │ 12013: 00db0322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_BLOCK_DSTATE │ │ │ │ 12014: 00d78380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_EVENT │ │ │ │ 12015: 00db148a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_INFO_DSTATE │ │ │ │ - 12016: 008c34b0 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ + 12016: 008c3480 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ 12017: 00da7648 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_target_c │ │ │ │ - 12018: 0098ea54 96 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ + 12018: 0098ea24 96 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ 12019: 00d76c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_EVENT │ │ │ │ - 12020: 007459b8 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 12020: 00745988 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ 12021: 00db0a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_DSTATE │ │ │ │ 12022: 00dafd48 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_common_c │ │ │ │ 12023: 00640524 204 FUNC GLOBAL DEFAULT 12 helper_vmrglb │ │ │ │ 12024: 00d7043c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_ADU_XSCOM_READ_EVENT │ │ │ │ 12025: 00d6a3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_READ_EVENT │ │ │ │ 12026: 00d6b540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_TEST_WRITE_EVENT │ │ │ │ 12027: 00cd2214 132 OBJECT GLOBAL DEFAULT 24 helper_info_check_tlb_flush_global │ │ │ │ 12028: 00d65a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_EVENT │ │ │ │ 12029: 006406c0 88 FUNC GLOBAL DEFAULT 12 helper_vmrglh │ │ │ │ 12030: 00db0cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_WRITE_DSTATE │ │ │ │ 12031: 0062b428 296 FUNC GLOBAL DEFAULT 12 helper_XVSUBSP │ │ │ │ 12032: 00db15ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_SQ_DSTATE │ │ │ │ 12033: 0029dcdc 204 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_release │ │ │ │ 12034: 004f9df8 104 FUNC GLOBAL DEFAULT 12 vfio_multifd_emit_dummy_eos │ │ │ │ - 12035: 009b393c 108 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ - 12036: 00901bb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ + 12035: 009b390c 108 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ + 12036: 00901b80 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ 12037: 00d6daf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_ADDR_EVENT │ │ │ │ 12038: 00d6f908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_WRITE_EVENT │ │ │ │ 12039: 00db20d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_DSTATE │ │ │ │ 12040: 00db059e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I8257_UNREGISTERED_DMA_DSTATE │ │ │ │ 12041: 00d6dff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 12042: 003dc68c 12 FUNC GLOBAL DEFAULT 12 igb_mmio_read │ │ │ │ 12043: 006293a8 524 FUNC GLOBAL DEFAULT 12 helper_fcmpo │ │ │ │ 12044: 00db174e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PORT_DISABLED_DSTATE │ │ │ │ - 12045: 0073d4fc 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data_ra │ │ │ │ + 12045: 0073d4cc 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data_ra │ │ │ │ 12046: 00db2558 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize │ │ │ │ - 12047: 0078aa88 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ - 12048: 0080fe00 280 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ - 12049: 006a61e8 788 FUNC GLOBAL DEFAULT 12 decNumberCompareTotalMag │ │ │ │ + 12047: 0078aa58 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ + 12048: 0080fdd0 280 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ + 12049: 006a61b8 788 FUNC GLOBAL DEFAULT 12 decNumberCompareTotalMag │ │ │ │ 12050: 006291d8 464 FUNC GLOBAL DEFAULT 12 helper_fcmpu │ │ │ │ 12051: 00db0efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_READ_DSTATE │ │ │ │ - 12052: 008c8f1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ - 12053: 008d6070 1028 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ + 12052: 008c8eec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ + 12053: 008d6040 1028 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ 12054: 00db199e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_DSTATE │ │ │ │ 12055: 00640770 52 FUNC GLOBAL DEFAULT 12 helper_vmrglw │ │ │ │ 12056: 00db0f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_DSTATE │ │ │ │ - 12057: 007e50e8 300 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ + 12057: 007e50b8 300 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ 12058: 00d6a874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SET_IRQ_EVENT │ │ │ │ - 12059: 0084be18 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ + 12059: 0084bde8 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ 12060: 00d7b010 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_audio_trace_events_trace_events │ │ │ │ 12061: 00ccb4c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xssqrtqp │ │ │ │ - 12062: 007b5770 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ + 12062: 007b5740 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ 12063: 00d7030c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_FIT_EVENT │ │ │ │ 12064: 00d758ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REMAP_EVENT │ │ │ │ - 12065: 00781e30 152 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ + 12065: 00781e00 152 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ 12066: 00db12dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_DSTATE │ │ │ │ 12067: 00daff92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_RE_DSTATE │ │ │ │ - 12068: 0077dcc4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ + 12068: 0077dc94 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ 12069: 004b023c 704 FUNC GLOBAL DEFAULT 12 ufs_complete_req │ │ │ │ 12070: 00db1a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_DSTATE │ │ │ │ - 12071: 006acce4 228 FUNC GLOBAL DEFAULT 12 decNumberCopyNegate │ │ │ │ + 12071: 006accb4 228 FUNC GLOBAL DEFAULT 12 decNumberCopyNegate │ │ │ │ 12072: 00db04b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_REST_DSTATE │ │ │ │ 12073: 00432024 8 FUNC GLOBAL DEFAULT 12 fw_cfg_dma_enabled │ │ │ │ 12074: 00db225a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_DSTATE │ │ │ │ 12075: 00d7a148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_JIT_EVENT │ │ │ │ 12076: 0040404c 32 FUNC GLOBAL DEFAULT 12 fp_port_from_pport │ │ │ │ 12077: 00db131a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_DSTATE │ │ │ │ 12078: 00db14f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAP_FAILED_DSTATE │ │ │ │ - 12079: 008cf434 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ + 12079: 008cf404 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ 12080: 00db1c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_DSTATE │ │ │ │ - 12081: 007dd524 356 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ - 12082: 009a0dfc 64 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ + 12081: 007dd4f4 356 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ + 12082: 009a0dcc 64 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ 12083: 00db212a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ - 12084: 006ef7cc 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ + 12084: 006ef79c 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ 12085: 00db0378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_FIFO_RESET_DSTATE │ │ │ │ - 12086: 0075d82c 28 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ + 12086: 0075d7fc 28 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ 12087: 00ccfb68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsqrtefp │ │ │ │ 12088: 00d690f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_EVENT │ │ │ │ 12089: 00db1442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_DSTATE │ │ │ │ - 12090: 009ada98 400 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ - 12091: 0073e3a4 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ + 12090: 009ada68 400 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ + 12091: 0073e374 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ 12092: 00db1966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_NOTIFY_DSTATE │ │ │ │ - 12093: 0095f254 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ + 12093: 0095f224 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ 12094: 00cc7978 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPGEQP │ │ │ │ - 12095: 0074e974 104 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ + 12095: 0074e944 104 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ 12096: 00d6c000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_READB_EVENT │ │ │ │ 12097: 00d702fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_PIT_STOP_EVENT │ │ │ │ 12098: 00db000a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_NEW_DSTATE │ │ │ │ - 12099: 009bef84 60 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ + 12099: 009bef54 60 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ 12100: 00db107c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DSTATE │ │ │ │ 12101: 00db0a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_WRITE_BLOCKED_DSTATE │ │ │ │ 12102: 00544048 416 FUNC GLOBAL DEFAULT 12 qemu_get_timedate │ │ │ │ - 12103: 008ac570 376 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ - 12104: 009b1960 148 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ + 12103: 008ac540 376 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ + 12104: 009b1930 148 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ 12105: 00d72af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_EVENT │ │ │ │ - 12106: 008eca3c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ + 12106: 008eca0c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ 12107: 00272748 5532 FUNC GLOBAL DEFAULT 12 float16_muladd_scalbn │ │ │ │ 12108: 00d7437c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_UNREALIZE_EVENT │ │ │ │ 12109: 00d64410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_EVENT │ │ │ │ 12110: 00db21f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 12111: 00d6d998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_METADATA_RSS_EVENT │ │ │ │ - 12112: 00745ecc 488 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ - 12113: 009b3e40 668 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ + 12112: 00745e9c 488 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ + 12113: 009b3e10 668 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ 12114: 00d645b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_DONE_EVENT │ │ │ │ - 12115: 007cec4c 96 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ + 12115: 007cec1c 96 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ 12116: 00d75d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VQ_INDEX_EVENT │ │ │ │ 12117: 00db0b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMD_RESP_COMPLETE_DSTATE │ │ │ │ 12118: 002a6078 1728 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_impl │ │ │ │ - 12119: 008e7a6c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ - 12120: 009a507c 136 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ - 12121: 00779f48 16 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ - 12122: 007192b0 120 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ - 12123: 00978d44 416 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ + 12119: 008e7a3c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ + 12120: 009a504c 136 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ + 12121: 00779f18 16 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ + 12122: 00719280 120 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ + 12123: 00978d14 416 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ 12124: 00db2056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_DSTATE │ │ │ │ - 12125: 008c76ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ - 12126: 006a29d8 1216 FUNC GLOBAL DEFAULT 12 decNumberIntegralToInt128 │ │ │ │ - 12127: 008c8cf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ - 12128: 0069f058 12 FUNC GLOBAL DEFAULT 12 decContextSetRounding │ │ │ │ + 12125: 008c767c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ + 12126: 006a29a8 1216 FUNC GLOBAL DEFAULT 12 decNumberIntegralToInt128 │ │ │ │ + 12127: 008c8cc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ + 12128: 0069f024 12 FUNC GLOBAL DEFAULT 12 decContextSetRounding │ │ │ │ 12129: 0029dda8 160 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_unregister │ │ │ │ 12130: 00d65ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_RETURN_EVENT │ │ │ │ 12131: 005db7f0 8 FUNC GLOBAL DEFAULT 12 helper_check_tlb_flush_global │ │ │ │ 12132: 00dafda4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_DSTATE │ │ │ │ - 12133: 0095b34c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ + 12133: 0095b31c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ 12134: 00d68094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_EVENT │ │ │ │ 12135: 0029afac 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_atexit_cb │ │ │ │ - 12136: 00926860 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ + 12136: 00926830 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ 12137: 00db01ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ 12138: 00d69fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PENDING_EVENT │ │ │ │ 12139: 00d750e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_EVENT │ │ │ │ - 12140: 00993180 324 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ + 12140: 00993150 324 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ 12141: 006301d4 320 FUNC GLOBAL DEFAULT 12 helper_xscmpexpqp │ │ │ │ - 12142: 006c7fe4 1000 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ + 12142: 006c7fb4 1000 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ 12143: 00da7645 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_target_c │ │ │ │ 12144: 00db28e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_ITER_SKIP_WORDS_DSTATE │ │ │ │ - 12145: 0079f29c 124 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ + 12145: 0079f26c 124 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ 12146: 00db1f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_FORCED_DSTATE │ │ │ │ 12147: 00db0df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_DSTATE │ │ │ │ - 12148: 0071c5d4 1156 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ - 12149: 00956900 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ + 12148: 0071c5a4 1156 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ + 12149: 009568d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ 12150: 004b4318 200 FUNC GLOBAL DEFAULT 12 usb_device_attach │ │ │ │ 12151: 00cca96c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpsxds │ │ │ │ - 12152: 009ac950 20 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ + 12152: 009ac920 20 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ 12153: 00d6d9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 12154: 008f9214 276 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ + 12154: 008f91e4 276 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ 12155: 00db1e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_DSTATE │ │ │ │ 12156: 00d5dc58 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_source_funcs │ │ │ │ 12157: 00d79df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_EVENT │ │ │ │ - 12158: 0090aa48 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ + 12158: 0090aa18 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ 12159: 0028b748 8 FUNC GLOBAL DEFAULT 12 bfloat16_min │ │ │ │ - 12160: 0097f91c 140 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ + 12160: 0097f8ec 140 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ 12161: 00cca33c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xssqrtsp │ │ │ │ 12162: 00635e70 336 FUNC GLOBAL DEFAULT 12 helper_xvrdpic │ │ │ │ 12163: 00db1650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_DSTATE │ │ │ │ 12164: 00db00c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_WROTE_ZERO_DSTATE │ │ │ │ 12165: 00db07e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPD_DSTATE │ │ │ │ 12166: 00403720 8 FUNC GLOBAL DEFAULT 12 desc_get_ring │ │ │ │ 12167: 00db0c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_DSTATE │ │ │ │ 12168: 00cc3988 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI4GER8PP │ │ │ │ - 12169: 006e76dc 148 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ + 12169: 006e76ac 148 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ 12170: 00c7e5f0 12 OBJECT GLOBAL DEFAULT 21 DisplayGLMode_lookup │ │ │ │ 12171: 00d789e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_EXT_EVENT │ │ │ │ - 12172: 00790858 244 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ + 12172: 00790828 244 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ 12173: 00d6c57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_SET_GPIO_EVENT │ │ │ │ - 12174: 00725798 652 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ - 12175: 00953a20 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ + 12174: 00725768 652 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ + 12175: 009539f0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ 12176: 00635fc0 384 FUNC GLOBAL DEFAULT 12 helper_xvrdpim │ │ │ │ 12177: 00db1a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_BAD_ADDR_DSTATE │ │ │ │ 12178: 004b37fc 408 FUNC GLOBAL DEFAULT 12 usb_register_companion │ │ │ │ 12179: 00636140 384 FUNC GLOBAL DEFAULT 12 helper_xvrdpip │ │ │ │ - 12180: 009b0c08 148 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ - 12181: 00954828 192 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ + 12180: 009b0bd8 148 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ + 12181: 009547f8 192 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ 12182: 005adb3c 44 FUNC GLOBAL DEFAULT 12 qemu_has_uso │ │ │ │ 12183: 00d68ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_EVENT │ │ │ │ - 12184: 008adf78 216 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ + 12184: 008adf48 216 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ 12185: 00d6b670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_READ_EVENT │ │ │ │ 12186: 004733b0 124 FUNC GLOBAL DEFAULT 12 esp_pre_save │ │ │ │ 12187: 00d64380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_WRITE_ZEROES_EVENT │ │ │ │ - 12188: 0073cfd0 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data_ra │ │ │ │ + 12188: 0073cfa0 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data_ra │ │ │ │ 12189: 00db0e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_HAS_BUFFERS_DSTATE │ │ │ │ 12190: 00dafd25 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_core_c │ │ │ │ - 12191: 00730be8 20 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ + 12191: 00730bb8 20 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ 12192: 00d675a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_WRITE_EVENT │ │ │ │ 12193: 00443ae8 248 FUNC GLOBAL DEFAULT 12 pci_get_msi_message │ │ │ │ 12194: 006362c0 384 FUNC GLOBAL DEFAULT 12 helper_xvrdpiz │ │ │ │ 12195: 00db0aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_READ_DSTATE │ │ │ │ 12196: 005cc794 652 FUNC GLOBAL DEFAULT 12 replay_audio_in │ │ │ │ 12197: 0064aa8c 4 FUNC GLOBAL DEFAULT 12 ppc_cpu_do_transaction_failed │ │ │ │ 12198: 003c9ac4 332 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment_pci │ │ │ │ 12199: 00db0ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_READ_DSTATE │ │ │ │ 12200: 00db0844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_READ_DSTATE │ │ │ │ 12201: 00d692a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_WRITE_EVENT │ │ │ │ 12202: 00db21a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BALLOON_DSTATE │ │ │ │ 12203: 0064abd0 112 FUNC GLOBAL DEFAULT 12 helper_store_msr │ │ │ │ 12204: 00db0ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OPEN_ZONE_DSTATE │ │ │ │ 12205: 00d71bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_IRQ_EVENT │ │ │ │ - 12206: 007166cc 576 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_and_clear_dirty │ │ │ │ + 12206: 0071669c 576 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_and_clear_dirty │ │ │ │ 12207: 00db0968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_DSTATE │ │ │ │ 12208: 00db1c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_DSTATE │ │ │ │ - 12209: 00b0bc88 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ + 12209: 00b0bc58 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ 12210: 00d8d590 512 OBJECT GLOBAL DEFAULT 25 prom_envs │ │ │ │ 12211: 00c7d9f8 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherAlgo_lookup │ │ │ │ 12212: 00db15ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_DSTATE │ │ │ │ 12213: 00db22f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 12214: 00293c28 160 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8i │ │ │ │ 12215: 00d6d788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_FINISHED_EVENT │ │ │ │ 12216: 00db0316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_WRITE_DSTATE │ │ │ │ - 12217: 009789a0 416 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ + 12217: 00978970 416 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ 12218: 00d69e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SYNC_EVENT │ │ │ │ 12219: 005ca8f8 28 FUNC GLOBAL DEFAULT 12 replay_has_events │ │ │ │ 12220: 00cd2b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_TW │ │ │ │ - 12221: 00953a90 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ + 12221: 00953a60 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ 12222: 005117ec 204 FUNC GLOBAL DEFAULT 12 vhost_dev_get_config │ │ │ │ 12223: 002928d0 164 FUNC GLOBAL DEFAULT 12 helper_gvec_muls8 │ │ │ │ - 12224: 008dc974 632 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ - 12225: 00997cc4 220 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ + 12224: 008dc944 632 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ + 12225: 00997c94 220 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ 12226: 00d6b510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_EVENT │ │ │ │ 12227: 00db0bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_RX_DSTATE │ │ │ │ 12228: 003c9c10 388 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send_custom │ │ │ │ 12229: 00294738 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8v │ │ │ │ 12230: 00ccec74 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdsub │ │ │ │ 12231: 00db0394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_PENDING_DSTATE │ │ │ │ - 12232: 0095fcf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ + 12232: 0095fcc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ 12233: 00cd02a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_compute_fprf_float64 │ │ │ │ 12234: 00db0bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_PACKET_RECEIVE_DSTATE │ │ │ │ 12235: 00dafff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_DSTATE │ │ │ │ - 12236: 008f35b4 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ + 12236: 008f3584 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ 12237: 00d7a6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 12238: 00db1926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_DSTATE │ │ │ │ 12239: 00d799b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 12240: 009b1384 88 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ + 12240: 009b1354 88 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ 12241: 00c7e3a0 12 OBJECT GLOBAL DEFAULT 21 StatsUnit_lookup │ │ │ │ 12242: 00db0f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_READ_DSTATE │ │ │ │ 12243: 00d6d958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICS_EVENT │ │ │ │ - 12244: 007206f8 288 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ - 12245: 00742fb8 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ - 12246: 0069e57c 148 FUNC GLOBAL DEFAULT 12 spr_read_mas73 │ │ │ │ - 12247: 0069dd2c 164 FUNC GLOBAL DEFAULT 12 spr_write_booke_tsr │ │ │ │ + 12244: 007206c8 288 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ + 12245: 00742f88 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ + 12246: 0069e548 148 FUNC GLOBAL DEFAULT 12 spr_read_mas73 │ │ │ │ + 12247: 0069dcf8 164 FUNC GLOBAL DEFAULT 12 spr_write_booke_tsr │ │ │ │ 12248: 0037a5c8 228 FUNC GLOBAL DEFAULT 12 smbus_eeprom_init │ │ │ │ 12249: 00d7a644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_PAUSE_EVENT │ │ │ │ 12250: 00d6eda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_EVENT │ │ │ │ - 12251: 009bb73c 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ + 12251: 009bb70c 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ 12252: 00db2914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_CANCEL_AIO_DSTATE │ │ │ │ 12253: 0062ce74 296 FUNC GLOBAL DEFAULT 12 helper_xvsqrtsp │ │ │ │ 12254: 00d6ec04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_EVENT │ │ │ │ 12255: 00db09e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_READ_DSTATE │ │ │ │ - 12256: 00966050 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ + 12256: 00966020 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ 12257: 00cb999c 20 OBJECT GLOBAL DEFAULT 24 none_acl_xattr │ │ │ │ - 12258: 008234f4 1112 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ + 12258: 008234c4 1112 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ 12259: 003790dc 1540 FUNC GLOBAL DEFAULT 12 bitbang_i2c_set │ │ │ │ 12260: 00d69d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVP_BACKLOG_OP_EVENT │ │ │ │ - 12261: 0099e3b4 180 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ + 12261: 0099e384 180 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ 12262: 002917a4 36 FUNC GLOBAL DEFAULT 12 helper_shr_i64 │ │ │ │ 12263: 004bb54c 400 FUNC GLOBAL DEFAULT 12 uhci_data_class_init │ │ │ │ 12264: 00db11d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_XSCOM_CTRL_READ_DSTATE │ │ │ │ 12265: 00db28e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_FREE_DSTATE │ │ │ │ - 12266: 00916548 360 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ - 12267: 00b0b88c 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ + 12266: 00916518 360 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ + 12267: 00b0b85c 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ 12268: 00db1ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_VPA_ADDR_SET_DSTATE │ │ │ │ - 12269: 0099bcc4 188 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ + 12269: 0099bc94 188 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ 12270: 00d78550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_ADD_EVENT │ │ │ │ 12271: 00c7d300 12 OBJECT GLOBAL DEFAULT 21 Qcow2CompressionType_lookup │ │ │ │ 12272: 00db1ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_DSTATE │ │ │ │ 12273: 00cc4e28 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMSUBQPO │ │ │ │ 12274: 00db0a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_DSTATE │ │ │ │ 12275: 00cc8e18 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdcfn │ │ │ │ 12276: 00d64650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_EVENT │ │ │ │ 12277: 00c7ece0 12 OBJECT GLOBAL DEFAULT 21 CxlEventLog_lookup │ │ │ │ - 12278: 009755f0 320 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ + 12278: 009755c0 320 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ 12279: 00d6efe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_EVENT │ │ │ │ - 12280: 00758298 240 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ + 12280: 00758268 240 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ 12281: 00d6e538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_PARSED_EVENT │ │ │ │ - 12282: 008f33f4 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ + 12282: 008f33c4 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ 12283: 00db14f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_QUEUE_DSTATE │ │ │ │ 12284: 00db1b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_IOTLB_MISS_DSTATE │ │ │ │ - 12285: 00917288 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ - 12286: 007b9c20 332 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ - 12287: 008066bc 400 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ + 12285: 00917258 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ + 12286: 007b9bf0 332 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ + 12287: 0080668c 400 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ 12288: 00cc8d94 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdcfz │ │ │ │ - 12289: 0077bedc 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ - 12290: 00b9185c 2048 OBJECT GLOBAL DEFAULT 14 DPD2BIN │ │ │ │ + 12289: 0077beac 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ + 12290: 00b9182c 2048 OBJECT GLOBAL DEFAULT 14 DPD2BIN │ │ │ │ 12291: 005a4b80 592 FUNC GLOBAL DEFAULT 12 qmp_cont │ │ │ │ - 12292: 0099c2b4 16 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ + 12292: 0099c284 16 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ 12293: 005c03d0 104 FUNC GLOBAL DEFAULT 12 vhost_user_get_vhost_net │ │ │ │ 12294: 0028b750 8 FUNC GLOBAL DEFAULT 12 bfloat16_minnum │ │ │ │ - 12295: 00795254 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ + 12295: 00795224 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ 12296: 00cb58c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchb │ │ │ │ 12297: 00d7ba6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 12298: 00d79de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_EVENT │ │ │ │ 12299: 00db0a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_UPDATE_IRQ_DSTATE │ │ │ │ 12300: 00db2668 20 OBJECT GLOBAL DEFAULT 25 drive_config_groups │ │ │ │ - 12301: 00946b40 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ + 12301: 00946b10 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ 12302: 00d696dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_FLUSH_EVENT │ │ │ │ 12303: 002cf4ac 264 FUNC GLOBAL DEFAULT 12 vnc_jobs_join │ │ │ │ 12304: 00db1736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_SPEED_DSTATE │ │ │ │ 12305: 00dafe24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_DSTATE │ │ │ │ 12306: 00d6e3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ - 12307: 008c6be4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ + 12307: 008c6bb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ 12308: 00db1734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DETACH_DSTATE │ │ │ │ 12309: 00db025e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_WRITE_DSTATE │ │ │ │ - 12310: 00965474 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ + 12310: 00965444 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ 12311: 00536c90 56 FUNC GLOBAL DEFAULT 12 cpu_is_stopped │ │ │ │ 12312: 00d6a924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_CREATE_DEVICE_EVENT │ │ │ │ 12313: 00d65798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_REGISTER_EVENT │ │ │ │ - 12314: 0096569c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ + 12314: 0096566c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ 12315: 00db2142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ - 12316: 0094eacc 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ + 12316: 0094ea9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ 12317: 0062ab08 292 FUNC GLOBAL DEFAULT 12 helper_XSADDDP │ │ │ │ 12318: 00db1652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_DSTATE │ │ │ │ 12319: 00db0e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_DSTATE │ │ │ │ - 12320: 007f2b20 112 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ - 12321: 0091028c 92 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ - 12322: 0098c6dc 364 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ + 12320: 007f2af0 112 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ + 12321: 0091025c 92 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ + 12322: 0098c6ac 364 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ 12323: 00db1ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDL2_PROCESS_KEY_DSTATE │ │ │ │ 12324: 00d7b798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_SKIP_EVENT │ │ │ │ 12325: 00db1c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PRECOPY_COMPLETE_DSTATE │ │ │ │ 12326: 00cc8e9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdsetsgn │ │ │ │ - 12327: 00814080 892 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ + 12327: 00814050 892 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ 12328: 00d779ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_SWITCHOVER_START_EVENT │ │ │ │ 12329: 00db12a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 12330: 006afff4 188 FUNC GLOBAL DEFAULT 12 decimal64ToEngString │ │ │ │ + 12330: 006affc4 188 FUNC GLOBAL DEFAULT 12 decimal64ToEngString │ │ │ │ 12331: 00d71110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_READ_EVENT │ │ │ │ - 12332: 0073e29c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ - 12333: 007824c4 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ + 12332: 0073e26c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ + 12333: 00782494 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ 12334: 00d775ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_START_EVENT │ │ │ │ 12335: 00d5dc28 24 OBJECT GLOBAL DEFAULT 24 qio_channel_null_source_funcs │ │ │ │ 12336: 00524c30 276 FUNC GLOBAL DEFAULT 12 audio_state_by_name │ │ │ │ 12337: 00d78370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_GL_EVENT │ │ │ │ - 12338: 00951e14 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ + 12338: 00951de4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ 12339: 00d78890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_FORCED_EVENT │ │ │ │ 12340: 00cb541c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_be │ │ │ │ - 12341: 0091f294 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_opcount │ │ │ │ + 12341: 0091f264 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_opcount │ │ │ │ 12342: 00db10c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_SGL_DSTATE │ │ │ │ 12343: 00db1328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_DSTATE │ │ │ │ - 12344: 0098ddc0 572 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ + 12344: 0098dd90 572 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ 12345: 005a030c 176 FUNC GLOBAL DEFAULT 12 hmp_cont │ │ │ │ - 12346: 00719a68 296 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ + 12346: 00719a38 296 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ 12347: 00d79220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ - 12348: 00963584 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ + 12348: 00963554 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ 12349: 00d7abf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_DEL_EVENT │ │ │ │ - 12350: 008c5de0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ - 12351: 00863d78 384 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ + 12350: 008c5db0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ + 12351: 00863d48 384 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ 12352: 00d70968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_RECV_EVENT │ │ │ │ - 12353: 00722d90 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ + 12353: 00722d60 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ 12354: 00d72100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_IO_EVENT │ │ │ │ - 12355: 00811b04 80 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ + 12355: 00811ad4 80 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ 12356: 00d6969c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 12357: 00cb4000 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd16 │ │ │ │ 12358: 00289fcc 356 FUNC GLOBAL DEFAULT 12 uint64_to_float32_scalbn │ │ │ │ 12359: 00d6648c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA_EVENT │ │ │ │ - 12360: 009958e4 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ + 12360: 009958b4 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ 12361: 00d64820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 12362: 00624968 368 FUNC GLOBAL DEFAULT 12 helper_DDEDPD │ │ │ │ - 12363: 00732504 1316 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ - 12364: 00730a48 84 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ + 12363: 007324d4 1316 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ + 12364: 00730a18 84 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ 12365: 002818d0 284 FUNC GLOBAL DEFAULT 12 float64_to_int16_scalbn │ │ │ │ - 12366: 009681a4 236 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ + 12366: 00968174 236 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ 12367: 00db0edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_ISR_CHANGE_DSTATE │ │ │ │ 12368: 00db21d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 12369: 007bcb28 184 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ + 12369: 007bcaf8 184 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ 12370: 00d6f294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_EVENT │ │ │ │ 12371: 00d6be50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_WRITE_EVENT │ │ │ │ 12372: 00db0dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_SET_DSTATE │ │ │ │ - 12373: 008f7dc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ + 12373: 008f7d94 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ 12374: 0059d5dc 2064 FUNC GLOBAL DEFAULT 12 rdma_start_incoming_migration │ │ │ │ 12375: 00d6c300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_READ_EVENT │ │ │ │ 12376: 00d6f8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_PIN_EVENT │ │ │ │ 12377: 0028c398 424 FUNC GLOBAL DEFAULT 12 float128_minnummag │ │ │ │ 12378: 00d73eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_FETCH_TRB_EVENT │ │ │ │ 12379: 00db0e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RING_FREE_SPACE_DSTATE │ │ │ │ - 12380: 0074b450 240 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ + 12380: 0074b420 240 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ 12381: 0057c33c 36 FUNC GLOBAL DEFAULT 12 migrate_return_path │ │ │ │ - 12382: 00957a4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ + 12382: 00957a1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ 12383: 00db075c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_SET_CPPR_DSTATE │ │ │ │ 12384: 00627fa8 176 FUNC GLOBAL DEFAULT 12 helper_FMADDS │ │ │ │ 12385: 00d705ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_RTAS_GET_SENSOR_STATE_NOT_SUPPORTED_EVENT │ │ │ │ 12386: 00d7af50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ - 12387: 00804830 1132 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ + 12387: 00804800 1132 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ 12388: 00565234 24 FUNC GLOBAL DEFAULT 12 cpu_throttle_get_percentage │ │ │ │ 12389: 0056af60 188 FUNC GLOBAL DEFAULT 12 hmp_migrate_recover │ │ │ │ 12390: 00255b40 68 FUNC GLOBAL DEFAULT 12 async_run_on_cpu │ │ │ │ 12391: 00db1f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_DSTATE │ │ │ │ - 12392: 0096c068 448 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ + 12392: 0096c038 448 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ 12393: 00d7ac90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_GET_EVENT │ │ │ │ 12394: 00d78ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADER_WRITE_ROM_EVENT │ │ │ │ - 12395: 00932268 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ - 12396: 006eb4e0 2896 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ + 12395: 00932238 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ + 12396: 006eb4b0 2896 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ 12397: 00db1990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_DSTATE │ │ │ │ 12398: 00cc6d18 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMAXCDP │ │ │ │ 12399: 00db173e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_WRITE_DSTATE │ │ │ │ 12400: 005b023c 124 FUNC GLOBAL DEFAULT 12 net_crc32_le │ │ │ │ 12401: 00db1518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_COMMAND_COMPLETE_DSTATE │ │ │ │ 12402: 00386ab4 88 FUNC GLOBAL DEFAULT 12 dma_buf_commit │ │ │ │ - 12403: 009ce348 204 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ + 12403: 009ce318 204 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ 12404: 00572fd4 12 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_normal │ │ │ │ - 12405: 009ca564 192 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ + 12405: 009ca534 192 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ 12406: 00db18b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_CLAIM_DSTATE │ │ │ │ 12407: 00d7086c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_CAS_PVR_EVENT │ │ │ │ 12408: 00db0ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ - 12409: 008f3df0 192 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ - 12410: 007e43e8 152 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ + 12409: 008f3dc0 192 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ + 12410: 007e43b8 152 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ 12411: 00db053c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_DSTATE │ │ │ │ - 12412: 0091fa6c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ + 12412: 0091fa3c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ 12413: 00291704 40 FUNC GLOBAL DEFAULT 12 helper_rem_i32 │ │ │ │ 12414: 005cfa68 100 FUNC GLOBAL DEFAULT 12 icount_round │ │ │ │ - 12415: 0069e7f0 1052 FUNC GLOBAL DEFAULT 12 create_ppc_opcodes │ │ │ │ + 12415: 0069e7bc 1052 FUNC GLOBAL DEFAULT 12 create_ppc_opcodes │ │ │ │ 12416: 00db01e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJECT_SLOT_DSTATE │ │ │ │ 12417: 00d743ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_EVENT │ │ │ │ - 12418: 00817590 108 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ + 12418: 00817560 108 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ 12419: 00db0258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_EXTREG_DSTATE │ │ │ │ - 12420: 009461f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ + 12420: 009461c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ 12421: 00d68bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_READ_EVENT │ │ │ │ 12422: 00db1ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ 12423: 00db0e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_WRITE_DSTATE │ │ │ │ - 12424: 00780ed4 24 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ - 12425: 007dc264 8 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ + 12424: 00780ea4 24 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ + 12425: 007dc234 8 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ 12426: 005d3404 72 FUNC GLOBAL DEFAULT 12 ebpf_rss_init │ │ │ │ 12427: 00623cf8 508 FUNC GLOBAL DEFAULT 12 helper_DRDPQ │ │ │ │ - 12428: 009beed8 76 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ - 12429: 0078fb78 116 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ - 12430: 009103fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ - 12431: 0093e6b0 384 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ - 12432: 009464e4 244 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ + 12428: 009beea8 76 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ + 12429: 0078fb48 116 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ + 12430: 009103cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ + 12431: 0093e680 384 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ + 12432: 009464b4 244 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ 12433: 00cb3f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd32 │ │ │ │ 12434: 00db2338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 12435: 00db1ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_FP_GET_DSTATE │ │ │ │ 12436: 00cc4eac 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMSUBQP │ │ │ │ - 12437: 0098da2c 148 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ + 12437: 0098d9fc 148 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ 12438: 00d71060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_DATA_EVENT │ │ │ │ 12439: 00d681b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_EVENT │ │ │ │ 12440: 00d7a108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_OPCOUNT_EVENT │ │ │ │ - 12441: 0093c37c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ - 12442: 007414d0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ + 12441: 0093c34c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ + 12442: 007414a0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ 12443: 002f3198 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_request_cb │ │ │ │ 12444: 00db1610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_LOWER_DSTATE │ │ │ │ 12445: 00295c7c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu16 │ │ │ │ - 12446: 009b84d0 244 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ + 12446: 009b84a0 244 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ 12447: 0043aeec 120 FUNC GLOBAL DEFAULT 12 msix_vector_use │ │ │ │ 12448: 00db1a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_DSTATE │ │ │ │ 12449: 00d79d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_POISON_EVENT │ │ │ │ 12450: 00d63cd8 32 OBJECT GLOBAL DEFAULT 24 authz_trace_events │ │ │ │ 12451: 00db229a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_RX_FILTER_DSTATE │ │ │ │ 12452: 00cc96dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvspdp │ │ │ │ 12453: 00db111e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_ABT_DSTATE │ │ │ │ - 12454: 008d86e4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ + 12454: 008d86b4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ 12455: 00db2332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 12456: 008f79d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ + 12456: 008f79a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ 12457: 003342c4 316 FUNC GLOBAL DEFAULT 12 numa_cpu_pre_plug │ │ │ │ 12458: 002eda8c 256 FUNC GLOBAL DEFAULT 12 aml_release │ │ │ │ - 12459: 008dc4f0 320 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ - 12460: 006ad218 732 FUNC GLOBAL DEFAULT 12 decimal128FromNumber │ │ │ │ + 12459: 008dc4c0 320 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ + 12460: 006ad1e8 732 FUNC GLOBAL DEFAULT 12 decimal128FromNumber │ │ │ │ 12461: 00db28fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISPATCH_DSTATE │ │ │ │ 12462: 002889d8 400 FUNC GLOBAL DEFAULT 12 int16_to_float64_scalbn │ │ │ │ - 12463: 00730a9c 148 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ - 12464: 0094902c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ + 12463: 00730a6c 148 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ + 12464: 00948ffc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ 12465: 00d7a514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_EVENT │ │ │ │ 12466: 00db1e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_SET_VCPU_DSTATE │ │ │ │ 12467: 00d7aff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 12468: 00d64c0c 240 OBJECT GLOBAL DEFAULT 24 io_trace_events │ │ │ │ - 12469: 008c63fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ + 12469: 008c63cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ 12470: 00db027a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_RD_DSTATE │ │ │ │ 12471: 00d638f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_EVENT │ │ │ │ 12472: 00db21b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMDEV_DSTATE │ │ │ │ 12473: 00db2074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 12474: 00d67c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MODE_CHANGE_EVENT │ │ │ │ - 12475: 0091056c 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ + 12475: 0091053c 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ 12476: 00d71a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_READB_EVENT │ │ │ │ 12477: 00db086a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_READ_DSTATE │ │ │ │ 12478: 00db0d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAC_DSTATE │ │ │ │ - 12479: 009baa24 76 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ - 12480: 00997c14 160 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ + 12479: 009ba9f4 76 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ + 12480: 00997be4 160 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ 12481: 005df474 100 FUNC GLOBAL DEFAULT 12 ppc6xx_irq_init │ │ │ │ 12482: 00d6b400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_WRITE_EVENT │ │ │ │ 12483: 00d71f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_LIST_EVENT │ │ │ │ 12484: 00db099e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APB_PNP_READ_DSTATE │ │ │ │ 12485: 0028d284 452 FUNC GLOBAL DEFAULT 12 bfloat16_scalbn │ │ │ │ 12486: 00db2340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_DSTATE │ │ │ │ 12487: 0057d238 104 FUNC GLOBAL DEFAULT 12 migrate_announce_params │ │ │ │ 12488: 00db1c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_DSTATE │ │ │ │ 12489: 005c816c 4 FUNC GLOBAL DEFAULT 12 replay_get_current_icount │ │ │ │ 12490: 00db0288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_IWM_DSTATE │ │ │ │ - 12491: 006e78f8 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ + 12491: 006e78c8 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ 12492: 00db094a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_FLOPPY_DSTATE │ │ │ │ - 12493: 008ff358 192 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ + 12493: 008ff328 192 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ 12494: 0032d2c0 96 FUNC GLOBAL DEFAULT 12 qmp_query_uuid │ │ │ │ 12495: 00d79b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_WRITE_EVENT │ │ │ │ 12496: 00292614 164 FUNC GLOBAL DEFAULT 12 helper_gvec_mul8 │ │ │ │ 12497: 00db20b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_COMMIT_DSTATE │ │ │ │ 12498: 002f0ee0 100 FUNC GLOBAL DEFAULT 12 bios_linker_loader_init │ │ │ │ - 12499: 0096ba18 316 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ + 12499: 0096b9e8 316 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ 12500: 002ea1e0 264 FUNC GLOBAL DEFAULT 12 aml_shiftleft │ │ │ │ 12501: 00d6b7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_WRITE_EVENT │ │ │ │ 12502: 00db0544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_DSTATE │ │ │ │ 12503: 00db10b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_WRITE_DSTATE │ │ │ │ 12504: 00db1144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_CONFIG_READ_DSTATE │ │ │ │ - 12505: 009649a4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ - 12506: 00965588 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ + 12505: 00964974 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ + 12506: 00965558 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ 12507: 00db1b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_LOCK_DSTATE │ │ │ │ 12508: 00db1d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_DSTATE │ │ │ │ - 12509: 00700de4 104 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ + 12509: 00700db4 104 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ 12510: 00d76ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_EVENT │ │ │ │ 12511: 002b7be8 184 FUNC GLOBAL DEFAULT 12 vnc_client_read_buf │ │ │ │ 12512: 00cc9c88 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvuxddp │ │ │ │ 12513: 00d66788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_REALIZE_EVENT │ │ │ │ 12514: 00d7bc1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_FREE_EVENT │ │ │ │ 12515: 00db1a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_DSTATE │ │ │ │ - 12516: 007949a4 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ - 12517: 0098ab9c 112 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ + 12516: 00794974 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ + 12517: 0098ab6c 112 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ 12518: 00cc4984 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMSUBSP │ │ │ │ 12519: 004378a0 244 FUNC GLOBAL DEFAULT 12 pcie_port_init_reg │ │ │ │ 12520: 002960a8 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu32 │ │ │ │ 12521: 002869f4 264 FUNC GLOBAL DEFAULT 12 float64_to_uint16_round_to_zero │ │ │ │ - 12522: 008b822c 116 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ - 12523: 009262c4 320 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ - 12524: 00963298 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ + 12522: 008b81fc 116 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ + 12523: 00926294 320 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ + 12524: 00963268 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ 12525: 00d68be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_READB_EVENT │ │ │ │ - 12526: 007cf270 116 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ + 12526: 007cf240 116 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ 12527: 00db1c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_DSTATE │ │ │ │ - 12528: 007ad054 204 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ + 12528: 007ad024 204 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ 12529: 00d71800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_EVENT │ │ │ │ 12530: 00c7d230 12 OBJECT GLOBAL DEFAULT 21 BiosAtaTranslation_lookup │ │ │ │ 12531: 00d6de88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_ACK_EVENT │ │ │ │ 12532: 00338a6c 104 FUNC GLOBAL DEFAULT 12 sysbus_get_connected_irq │ │ │ │ 12533: 00db1730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_DSTATE │ │ │ │ 12534: 00db1142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_SET_IRQ_DSTATE │ │ │ │ 12535: 003c8b94 160 FUNC GLOBAL DEFAULT 12 net_tx_pkt_init │ │ │ │ - 12536: 008c66dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ - 12537: 0070ec84 400 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ + 12536: 008c66ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ + 12537: 0070ec54 400 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ 12538: 00d667c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_CONFIG_EVENT │ │ │ │ 12539: 00db09a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_POLL_DSTATE │ │ │ │ 12540: 0064bb60 4 FUNC GLOBAL DEFAULT 12 helper_load_40x_pit │ │ │ │ 12541: 005e2588 12 FUNC GLOBAL DEFAULT 12 ppc_cpu_tir │ │ │ │ 12542: 00da8824 4 OBJECT GLOBAL DEFAULT 25 tcg_code_gen_epilogue │ │ │ │ 12543: 00db122c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_ISOLATION_STATE_FINALIZING_DSTATE │ │ │ │ - 12544: 0086d2fc 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ + 12544: 0086d2cc 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ 12545: 00d6645c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_EVENT │ │ │ │ 12546: 00db15c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_DSTATE │ │ │ │ 12547: 00db17b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_CAP_READ_DSTATE │ │ │ │ - 12548: 009af5d4 60 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ + 12548: 009af5a4 60 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ 12549: 00534824 388 FUNC GLOBAL DEFAULT 12 hmp_block_set_io_throttle │ │ │ │ 12550: 00db1d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_DSTATE │ │ │ │ - 12551: 0090f6f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ + 12551: 0090f6c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ 12552: 00563f6c 20 FUNC GLOBAL DEFAULT 12 cpr_state_ioc │ │ │ │ 12553: 00db06f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_STATUS_DSTATE │ │ │ │ - 12554: 00960c80 620 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ - 12555: 008f1bfc 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ + 12554: 00960c50 620 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ + 12555: 008f1bcc 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ 12556: 00db0502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_DSTATE │ │ │ │ 12557: 00cb7f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addb │ │ │ │ - 12558: 008f824c 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ + 12558: 008f821c 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ 12559: 002ecdec 84 FUNC GLOBAL DEFAULT 12 aml_qword_memory │ │ │ │ 12560: 00291818 48 FUNC GLOBAL DEFAULT 12 helper_rem_i64 │ │ │ │ 12561: 005ace90 100 FUNC GLOBAL DEFAULT 12 qemu_mac_strdup_printf │ │ │ │ 12562: 00db04e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RESET_SURFACES_DSTATE │ │ │ │ 12563: 00db06f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_DATA_DSTATE │ │ │ │ - 12564: 00905b38 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ + 12564: 00905b08 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ 12565: 004b77fc 284 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_streams │ │ │ │ 12566: 0054b790 19432 FUNC GLOBAL DEFAULT 12 qemu_init │ │ │ │ 12567: 00db1056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_DSTATE │ │ │ │ 12568: 00db1040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_DSTATE │ │ │ │ 12569: 0028916c 16 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16 │ │ │ │ - 12570: 009474d0 324 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ + 12570: 009474a0 324 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ 12571: 00cb7ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_be │ │ │ │ 12572: 00d7699c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 12573: 0090b230 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ - 12574: 007411ac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ + 12573: 0090b200 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ + 12574: 0074117c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ 12575: 00d664ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_READB_EVENT │ │ │ │ 12576: 00632ab0 324 FUNC GLOBAL DEFAULT 12 helper_xscvdphp │ │ │ │ 12577: 00cb3ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd64 │ │ │ │ 12578: 00d64510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_CB_EVENT │ │ │ │ 12579: 00db214e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REQUEST_EBPF_DSTATE │ │ │ │ 12580: 00d76b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_EVENT │ │ │ │ 12581: 00d64660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 12582: 00db1374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ - 12583: 0074d5f4 8 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ + 12583: 0074d5c4 8 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ 12584: 005a77bc 1164 FUNC GLOBAL DEFAULT 12 eth_get_protocols │ │ │ │ - 12585: 007459a8 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ + 12585: 00745978 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ 12586: 00cd06c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsctsiz │ │ │ │ 12587: 00db1090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_DSTATE │ │ │ │ 12588: 00d67844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_READ_EVENT │ │ │ │ 12589: 00467eec 72 FUNC GLOBAL DEFAULT 12 scsi_device_purge_requests │ │ │ │ - 12590: 009723b4 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ - 12591: 009ca624 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ + 12590: 00972384 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ + 12591: 009ca5f4 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ 12592: 004082ec 1272 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_groups │ │ │ │ 12593: 005cadc0 108 FUNC GLOBAL DEFAULT 12 replay_block_event │ │ │ │ - 12594: 0073dabc 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data │ │ │ │ + 12594: 0073da8c 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data │ │ │ │ 12595: 00402460 20 FUNC GLOBAL DEFAULT 12 rocker_get_world │ │ │ │ 12596: 00db1a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_DSTATE │ │ │ │ - 12597: 00794290 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ - 12598: 009c75ec 96 FUNC GLOBAL DEFAULT 12 clmul_32 │ │ │ │ + 12597: 00794260 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ + 12598: 009c75bc 96 FUNC GLOBAL DEFAULT 12 clmul_32 │ │ │ │ 12599: 005cb280 24 FUNC GLOBAL DEFAULT 12 replay_events_enabled │ │ │ │ 12600: 00d6d1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_READW_EVENT │ │ │ │ - 12601: 009bba60 32 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ - 12602: 0079f11c 252 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ - 12603: 00997360 8 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ - 12604: 007ba3d8 56 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ + 12601: 009bba30 32 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ + 12602: 0079f0ec 252 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ + 12603: 00997330 8 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ + 12604: 007ba3a8 56 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ 12605: 00d65888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_EVENT │ │ │ │ 12606: 002a0b90 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_destroy │ │ │ │ - 12607: 00b2d730 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ + 12607: 00b2d700 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ 12608: 00611400 1700 FUNC GLOBAL DEFAULT 12 ppc_cpu_dump_state │ │ │ │ - 12609: 009ba47c 120 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ + 12609: 009ba44c 120 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ 12610: 004f372c 492 FUNC GLOBAL DEFAULT 12 vfio_region_finalize │ │ │ │ - 12611: 008f3a9c 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ + 12611: 008f3a6c 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ 12612: 00d68464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_EVENT │ │ │ │ 12613: 0053a0e0 172 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_initialize │ │ │ │ 12614: 00c7d8a4 12 OBJECT GLOBAL DEFAULT 21 OffAutoPCIBAR_lookup │ │ │ │ - 12615: 0099cda8 428 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ + 12615: 0099cd78 428 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ 12616: 0061f03c 268 FUNC GLOBAL DEFAULT 12 register_sdr1_sprs │ │ │ │ 12617: 0057d5ec 2940 FUNC GLOBAL DEFAULT 12 migrate_params_check │ │ │ │ 12618: 00d6cfd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_EVENT │ │ │ │ 12619: 00db133a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_MEMCPY_DSTATE │ │ │ │ 12620: 00db0d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DISABLED_DSTATE │ │ │ │ - 12621: 00920b3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ + 12621: 00920b0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ 12622: 002a3bf0 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_sync │ │ │ │ - 12623: 00980bc8 244 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ + 12623: 00980b98 244 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ 12624: 0055ab30 480 FUNC GLOBAL DEFAULT 12 vhost_user_backend_start │ │ │ │ 12625: 003aa4a4 56 FUNC GLOBAL DEFAULT 12 qmp_cxl_add_dynamic_capacity │ │ │ │ 12626: 00cc5350 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGSB │ │ │ │ 12627: 00524afc 108 FUNC GLOBAL DEFAULT 12 audio_buffer_samples │ │ │ │ - 12628: 008231d0 72 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ + 12628: 008231a0 72 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ 12629: 00c7b448 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int16 │ │ │ │ 12630: 00578f80 1252 FUNC GLOBAL DEFAULT 12 multifd_recv_sync_main │ │ │ │ 12631: 00db1948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SETUP_DSTATE │ │ │ │ 12632: 00db2370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_DSTATE │ │ │ │ 12633: 00db0988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_MEM_VALID_DSTATE │ │ │ │ 12634: 00cc8f20 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvsphp │ │ │ │ 12635: 00d75b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_EVENT │ │ │ │ 12636: 0029be9c 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_atexit_cb │ │ │ │ 12637: 00c7e524 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendAlgoType_lookup │ │ │ │ 12638: 00cc52cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGSH │ │ │ │ 12639: 00db2912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_RESIZE_DSTATE │ │ │ │ - 12640: 0081d940 120 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ - 12641: 0073cb98 152 FUNC GLOBAL DEFAULT 12 cpu_stl_be_mmuidx_ra │ │ │ │ + 12640: 0081d910 120 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ + 12641: 0073cb68 152 FUNC GLOBAL DEFAULT 12 cpu_stl_be_mmuidx_ra │ │ │ │ 12642: 00577ecc 1208 FUNC GLOBAL DEFAULT 12 multifd_send_shutdown │ │ │ │ 12643: 00324550 180 FUNC GLOBAL DEFAULT 12 qdev_intercept_gpio_out │ │ │ │ 12644: 00d6fe44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_READ_INTREG_EVENT │ │ │ │ 12645: 00db0da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_DSTATE │ │ │ │ - 12646: 009c5450 416 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ - 12647: 0096af50 28 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ + 12646: 009c5420 416 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ + 12647: 0096af20 28 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ 12648: 004f4120 564 FUNC GLOBAL DEFAULT 12 vfio_get_dev_region_info │ │ │ │ - 12649: 0073ad1c 312 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ - 12650: 0090fd34 28 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ + 12649: 0073acec 312 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ + 12650: 0090fd04 28 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ 12651: 00cb8938 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i32 │ │ │ │ 12652: 0026d20c 388 FUNC GLOBAL DEFAULT 12 float32_add │ │ │ │ - 12653: 009b8a10 120 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ + 12653: 009b89e0 120 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ 12654: 00db0ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_WRITE_DSTATE │ │ │ │ 12655: 00d69dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_ACCEPT_EVENT │ │ │ │ 12656: 00d6ed44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_EVENT │ │ │ │ 12657: 00d78940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_EVENT │ │ │ │ 12658: 00d6b8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_AHB_CLK_EVENT │ │ │ │ 12659: 00db2268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REMOVE_FD_DSTATE │ │ │ │ 12660: 00db1a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_GET_CONFIG_DSTATE │ │ │ │ - 12661: 00745b14 256 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ + 12661: 00745ae4 256 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ 12662: 00db0ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_WRITE_DSTATE │ │ │ │ 12663: 00db28a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_NOSYS_DSTATE │ │ │ │ 12664: 00cc5248 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGSW │ │ │ │ 12665: 00d73d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_START_EVENT │ │ │ │ - 12666: 008bb8d4 428 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ + 12666: 008bb8a4 428 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ 12667: 00572b4c 20 FUNC GLOBAL DEFAULT 12 migration_postcopy_is_alive │ │ │ │ - 12668: 008a5814 508 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ + 12668: 008a57e4 508 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ 12669: 00d791d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ - 12670: 00917fdc 324 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ + 12670: 00917fac 324 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ 12671: 00c7d33c 12 OBJECT GLOBAL DEFAULT 21 NFSTransport_lookup │ │ │ │ - 12672: 0093e17c 360 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ + 12672: 0093e14c 360 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ 12673: 00d7b324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_EVENT │ │ │ │ - 12674: 0096033c 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ - 12675: 007569b0 272 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ + 12674: 0096030c 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ + 12675: 00756980 272 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ 12676: 00db07ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_PROCESS_COMMAND_DSTATE │ │ │ │ 12677: 00d64aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_DISCONNECT_EVENT │ │ │ │ 12678: 0044ad34 204 FUNC GLOBAL DEFAULT 12 pcie_cap_fill_link_ep_usp │ │ │ │ - 12679: 00949f7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ - 12680: 009bca34 108 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ + 12679: 00949f4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ + 12680: 009bca04 108 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ 12681: 00296524 196 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu64 │ │ │ │ 12682: 00cb0850 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts8 │ │ │ │ 12683: 0027e810 340 FUNC GLOBAL DEFAULT 12 floatx80_rem │ │ │ │ 12684: 00db1004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_DSTATE │ │ │ │ - 12685: 007d5320 236 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ - 12686: 007628cc 60 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ + 12685: 007d52f0 236 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ + 12686: 0076289c 60 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ 12687: 00db08a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UNMASK_DSTATE │ │ │ │ 12688: 0026efa8 2892 FUNC GLOBAL DEFAULT 12 bfloat16_mul │ │ │ │ 12689: 00cd2ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_book3s_msgclr │ │ │ │ - 12690: 009313a8 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ - 12691: 00810e18 104 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ - 12692: 008ac544 16 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ + 12690: 00931378 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ + 12691: 00810de8 104 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ + 12692: 008ac514 16 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ 12693: 00d7749c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_EVENT │ │ │ │ 12694: 002ecd2c 116 FUNC GLOBAL DEFAULT 12 aml_dword_io │ │ │ │ 12695: 003dada8 152 FUNC GLOBAL DEFAULT 12 e1000e_receive │ │ │ │ 12696: 00db20c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 12697: 0093d034 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ + 12697: 0093d004 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ 12698: 00d77bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_CLEANUP_EVENT │ │ │ │ 12699: 0063fb14 488 FUNC GLOBAL DEFAULT 12 helper_XVI8GER4SPP │ │ │ │ 12700: 00cc8344 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfvscr │ │ │ │ 12701: 00d6df58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RDT_EVENT │ │ │ │ - 12702: 0094fc84 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ + 12702: 0094fc54 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ 12703: 00d6f1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_EVENT │ │ │ │ - 12704: 0080ff18 112 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ - 12705: 00715b58 64 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ + 12704: 0080fee8 112 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ + 12705: 00715b28 64 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ 12706: 00cd45a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_DDIVQ │ │ │ │ 12707: 00db0ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_READ_DSTATE │ │ │ │ 12708: 004389c0 504 FUNC GLOBAL DEFAULT 12 msi_reset │ │ │ │ 12709: 00291eb4 172 FUNC GLOBAL DEFAULT 12 helper_gvec_adds16 │ │ │ │ 12710: 00db1d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_SAVE_DSTATE │ │ │ │ 12711: 00d6f1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZNS_ZONE_RESET_EVENT │ │ │ │ - 12712: 0069eeec 28 FUNC GLOBAL DEFAULT 12 decContextClearStatus │ │ │ │ + 12712: 0069eeb8 28 FUNC GLOBAL DEFAULT 12 decContextClearStatus │ │ │ │ 12713: 00d6d9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_SIZE_EVENT │ │ │ │ 12714: 00db1c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_DSTATE │ │ │ │ 12715: 00ccf7cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctzb │ │ │ │ 12716: 0053e90c 592 FUNC GLOBAL DEFAULT 12 qdev_device_help │ │ │ │ - 12717: 0095fe08 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ + 12717: 0095fdd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ 12718: 00d6da18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_EVENT │ │ │ │ 12719: 00ccf640 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctzd │ │ │ │ 12720: 00295a70 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ne16 │ │ │ │ 12721: 00db1b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_HEADER_ENTER_DSTATE │ │ │ │ 12722: 0056bcf4 176 FUNC GLOBAL DEFAULT 12 migrate_set_parameter_completion │ │ │ │ 12723: 00c7b43c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32 │ │ │ │ 12724: 00ccf748 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctzh │ │ │ │ 12725: 00db0b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_DSTATE │ │ │ │ 12726: 002b7d20 260 FUNC GLOBAL DEFAULT 12 vnc_write_s32 │ │ │ │ 12727: 00cc54dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGUB │ │ │ │ - 12728: 0076182c 60 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ - 12729: 0097ff10 92 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ - 12730: 00917a00 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ + 12728: 007617fc 60 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ + 12729: 0097fee0 92 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ + 12730: 009179d0 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ 12731: 00d6a5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_SET_IRQS_EVENT │ │ │ │ - 12732: 008effe4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ - 12733: 007ba2bc 156 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ + 12732: 008effb4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ + 12733: 007ba28c 156 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ 12734: 00d6a184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INVALL_EVENT │ │ │ │ 12735: 00cc5458 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGUH │ │ │ │ 12736: 004928dc 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_reply_endianness │ │ │ │ - 12737: 006e7770 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ + 12737: 006e7740 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ 12738: 00db0112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_DSTATE │ │ │ │ 12739: 00db0e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RECEIVE_IOV_DSTATE │ │ │ │ - 12740: 009932c4 292 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ + 12740: 00993294 292 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ 12741: 00d66fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_INFO_EVENT │ │ │ │ - 12742: 0093e970 128 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ - 12743: 007ae0fc 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ + 12742: 0093e940 128 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ + 12743: 007ae0cc 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ 12744: 00c7e93c 12 OBJECT GLOBAL DEFAULT 21 VncVencryptSubAuth_lookup │ │ │ │ - 12745: 0099583c 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ + 12745: 0099580c 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ 12746: 00db1a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_DSTATE │ │ │ │ 12747: 00cc45e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI8GER4SPP │ │ │ │ 12748: 00ccf6c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctzw │ │ │ │ - 12749: 007f3780 52 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ + 12749: 007f3750 52 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ 12750: 00544c60 168 FUNC GLOBAL DEFAULT 12 runstate_replay_enable │ │ │ │ - 12751: 007a8018 620 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ - 12752: 007adf64 168 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ + 12751: 007a7fe8 620 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ + 12752: 007adf34 168 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ 12753: 002f31b4 60 FUNC GLOBAL DEFAULT 12 build_cxl_osc_method │ │ │ │ 12754: 005c9198 228 FUNC GLOBAL DEFAULT 12 replay_add_blocker │ │ │ │ - 12755: 008ca58c 112 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ + 12755: 008ca55c 112 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ 12756: 0029464c 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64i │ │ │ │ 12757: 0029f15c 112 FUNC GLOBAL DEFAULT 12 qemu_displaysurface_set_share_handle │ │ │ │ 12758: 00cc53d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGUW │ │ │ │ - 12759: 00924878 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ + 12759: 00924848 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ 12760: 00d6f264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_EVENT │ │ │ │ 12761: 00d7373c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ERROR_EVENT │ │ │ │ 12762: 0028b798 8 FUNC GLOBAL DEFAULT 12 float32_minnummag │ │ │ │ 12763: 00380700 408 FUNC GLOBAL DEFAULT 12 ahci_realize │ │ │ │ 12764: 00cb4e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds16 │ │ │ │ - 12765: 00957de4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ + 12765: 00957db4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ 12766: 00d6fc24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DINO_CHIP_WRITE_EVENT │ │ │ │ - 12767: 009572fc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ + 12767: 009572cc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ 12768: 00db0646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_DSTATE │ │ │ │ 12769: 00db0b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EMPTY_SLOT_WRITE_DSTATE │ │ │ │ - 12770: 0099fe68 44 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ + 12770: 0099fe38 44 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ 12771: 002a1f44 480 FUNC GLOBAL DEFAULT 12 graphic_console_close │ │ │ │ 12772: 002951c8 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64v │ │ │ │ 12773: 00338bcc 224 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map │ │ │ │ 12774: 00325640 124 FUNC GLOBAL DEFAULT 12 load_image_size │ │ │ │ - 12775: 008c1534 192 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ + 12775: 008c1504 192 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ 12776: 0032ce5c 208 FUNC GLOBAL DEFAULT 12 qmp_set_numa_node │ │ │ │ 12777: 0052ca64 140 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_size │ │ │ │ - 12778: 006c2f94 120 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ + 12778: 006c2f64 120 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ 12779: 00cb0e80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu8 │ │ │ │ 12780: 00d7a138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_NUMA_EVENT │ │ │ │ 12781: 00cb8ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i32 │ │ │ │ 12782: 00dafd4c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_c │ │ │ │ 12783: 00db2294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_CLIENT_DSTATE │ │ │ │ 12784: 00d71170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_EVENT │ │ │ │ 12785: 0032a8c0 268 FUNC GLOBAL DEFAULT 12 pstrcpy_targphys │ │ │ │ - 12786: 008bd1d4 152 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ + 12786: 008bd1a4 152 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ 12787: 00db1dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_DSTATE │ │ │ │ - 12788: 007455d8 108 FUNC GLOBAL DEFAULT 12 cpu_ldub_code │ │ │ │ - 12789: 0070c684 152 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ - 12790: 007990b8 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ + 12788: 007455a8 108 FUNC GLOBAL DEFAULT 12 cpu_ldub_code │ │ │ │ + 12789: 0070c654 152 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ + 12790: 00799088 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ 12791: 00d64050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_EVENT │ │ │ │ 12792: 0053bce0 4 FUNC GLOBAL DEFAULT 12 qmp_query_vcpu_dirty_limit │ │ │ │ 12793: 00326620 208 FUNC GLOBAL DEFAULT 12 load_image_targphys │ │ │ │ 12794: 0029029c 108 FUNC GLOBAL DEFAULT 12 float64_silence_nan │ │ │ │ - 12795: 0074ba50 196 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ + 12795: 0074ba20 196 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ 12796: 00d67264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_CREATE_EVENT │ │ │ │ 12797: 00cb0640 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les8 │ │ │ │ 12798: 00cb8830 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i64 │ │ │ │ 12799: 0057d1a0 36 FUNC GLOBAL DEFAULT 12 migrate_tls_hostname │ │ │ │ 12800: 00daffee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_DSTATE │ │ │ │ 12801: 00dafee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_LINK_L2_DSTATE │ │ │ │ 12802: 004f079c 312 FUNC GLOBAL DEFAULT 12 ccid_card_card_error │ │ │ │ 12803: 00d71260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_EVENT │ │ │ │ - 12804: 008fc970 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ + 12804: 008fc940 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ 12805: 00db112e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_MAP_IRQ_DSTATE │ │ │ │ - 12806: 00965f98 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ - 12807: 00811144 244 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ + 12806: 00965f68 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ + 12807: 00811114 244 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ 12808: 00291f60 164 FUNC GLOBAL DEFAULT 12 helper_gvec_adds32 │ │ │ │ 12809: 00cb54a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_le │ │ │ │ 12810: 00cc25f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVHM_le_comp │ │ │ │ 12811: 00db057e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_HEXDUMP_DSTATE │ │ │ │ 12812: 00db2036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 12813: 00d6a084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_WRITE_EVENT │ │ │ │ 12814: 00295e90 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ne32 │ │ │ │ @@ -12821,2861 +12821,2861 @@ │ │ │ │ 12817: 00d6a9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_EVENT │ │ │ │ 12818: 00d64a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PREADV_EVENT │ │ │ │ 12819: 004aaa08 176 FUNC GLOBAL DEFAULT 12 pit_reset_common │ │ │ │ 12820: 00d64afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WRITE_ERR_EVENT │ │ │ │ 12821: 00403ffc 48 FUNC GLOBAL DEFAULT 12 fp_port_get_settings │ │ │ │ 12822: 00d6cdf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_EVENT │ │ │ │ 12823: 00db1032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_DSTATE │ │ │ │ - 12824: 009c1bd0 76 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ + 12824: 009c1ba0 76 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ 12825: 00d6dd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_WRITE_ICS_EVENT │ │ │ │ 12826: 00db238a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 12827: 00daff3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_DSTATE │ │ │ │ 12828: 00daff0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_PROCESS_COMPLETION_DSTATE │ │ │ │ - 12829: 0070df9c 56 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ - 12830: 00926954 640 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ + 12829: 0070df6c 56 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ + 12830: 00926924 640 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ 12831: 00d6e4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_EVENT │ │ │ │ 12832: 00d6df28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_STARTED_EVENT │ │ │ │ 12833: 0059f0c8 820 FUNC GLOBAL DEFAULT 12 qmp_remove_fd │ │ │ │ 12834: 00db1a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_REQUEST_DSTATE │ │ │ │ 12835: 0040977c 104 FUNC GLOBAL DEFAULT 12 can_sja_connect_to_bus │ │ │ │ 12836: 005cc314 104 FUNC GLOBAL DEFAULT 12 replay_can_snapshot │ │ │ │ - 12837: 00b866d0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ + 12837: 00b866a0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ 12838: 0028a744 356 FUNC GLOBAL DEFAULT 12 uint64_to_float64_scalbn │ │ │ │ 12839: 00c7d940 12 OBJECT GLOBAL DEFAULT 21 MonitorMode_lookup │ │ │ │ 12840: 00524a50 72 FUNC GLOBAL DEFAULT 12 audioformat_bytes_per_sample │ │ │ │ 12841: 00290168 120 FUNC GLOBAL DEFAULT 12 bfloat16_default_nan │ │ │ │ 12842: 00db01aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_INFO_DSTATE │ │ │ │ 12843: 00d716a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_JUMP_EVENT │ │ │ │ 12844: 005c7f9c 268 FUNC GLOBAL DEFAULT 12 replay_finish │ │ │ │ 12845: 00d67664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_DATA_EVENT │ │ │ │ 12846: 00db13da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_PAD_DSTATE │ │ │ │ - 12847: 008ffaec 312 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ + 12847: 008ffabc 312 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ 12848: 00d646a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_SKIP_COW_EVENT │ │ │ │ 12849: 00db0ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_ONE_SEC_TIMER_DSTATE │ │ │ │ 12850: 00db1d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_HIT_DSTATE │ │ │ │ 12851: 00d74b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_EVENT │ │ │ │ 12852: 00d6a314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADREAD_EVENT │ │ │ │ 12853: 00db28d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_DSTATE │ │ │ │ 12854: 00d6f024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_EVENT │ │ │ │ - 12855: 008fbee8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ + 12855: 008fbeb8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ 12856: 00db03fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_READ_DSTATE │ │ │ │ 12857: 006289f4 160 FUNC GLOBAL DEFAULT 12 helper_FADD │ │ │ │ 12858: 00d786a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_MTT_EVENT │ │ │ │ 12859: 00d64140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_RETURN_EVENT │ │ │ │ 12860: 00cb4dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds32 │ │ │ │ - 12861: 00975f10 528 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ + 12861: 00975ee0 528 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ 12862: 00db10ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_DSTATE │ │ │ │ 12863: 00db198c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_DSTATE │ │ │ │ 12864: 00db234e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_UPDATE_DSTATE │ │ │ │ 12865: 00d684a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_EVENT │ │ │ │ 12866: 00545e84 32 FUNC GLOBAL DEFAULT 12 qemu_system_guest_pvshutdown │ │ │ │ 12867: 00d6d9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_VF_RESET_EVENT │ │ │ │ - 12868: 009d0f80 1028 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ + 12868: 009d0f50 1028 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ 12869: 00d6e248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_DONE_EVENT │ │ │ │ 12870: 00db1380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_DSTATE │ │ │ │ - 12871: 00965d14 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ + 12871: 00965ce4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ 12872: 00d6d9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_EVENT │ │ │ │ 12873: 00d72b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_EVENT │ │ │ │ 12874: 00d74ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_EVENT │ │ │ │ 12875: 00db0368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RXSIZE_DSTATE │ │ │ │ 12876: 00d6f978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_BYTES_EVENT │ │ │ │ 12877: 00d6a1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPI_EVENT │ │ │ │ 12878: 00db2246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 12879: 00c7b418 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int64 │ │ │ │ 12880: 00db1f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_CAPSLOCK_DSTATE │ │ │ │ 12881: 00d7a634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_PAUSE_EVENT │ │ │ │ - 12882: 00765a64 11944 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ + 12882: 00765a34 11944 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ 12883: 005d89cc 344 FUNC GLOBAL DEFAULT 12 ppc_cpu_get_phys_page_debug │ │ │ │ 12884: 00281178 272 FUNC GLOBAL DEFAULT 12 float16_to_int8_scalbn │ │ │ │ 12885: 0042e94c 1876 FUNC GLOBAL DEFAULT 12 nvme_dif_rw │ │ │ │ - 12886: 009b7a6c 8 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ - 12887: 00700f20 288 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ + 12886: 009b7a3c 8 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ + 12887: 00700ef0 288 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ 12888: 00cc00d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VPRTYBQ │ │ │ │ 12889: 00d77bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_EVENT │ │ │ │ 12890: 00db07cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPP_DSTATE │ │ │ │ 12891: 00db0e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_DELAYED_DSTATE │ │ │ │ 12892: 00d790a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_SLB_GET_EVENT │ │ │ │ 12893: 00cb0c70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu8 │ │ │ │ 12894: 00d7adb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 12895: 00910230 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ + 12895: 00910200 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ 12896: 00d6e7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_EVENT │ │ │ │ - 12897: 008b7194 16 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ + 12897: 008b7164 16 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ 12898: 00d73b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_EVENT │ │ │ │ 12899: 00db2352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_RELOAD_DSTATE │ │ │ │ 12900: 00289874 300 FUNC GLOBAL DEFAULT 12 uint64_to_float16_scalbn │ │ │ │ - 12901: 008c1440 244 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ + 12901: 008c1410 244 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ 12902: 00db111c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_MEM_VALID_DSTATE │ │ │ │ - 12903: 0071df08 636 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ + 12903: 0071ded8 636 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ 12904: 00d6c40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMD_RESP_COMPLETE_EVENT │ │ │ │ 12905: 00db13b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_START_DSTATE │ │ │ │ 12906: 00db024e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_UPDATE_IRQ_DSTATE │ │ │ │ - 12907: 00980238 68 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ + 12907: 00980208 68 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ 12908: 00d6971c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_WRITEREG_EVENT │ │ │ │ 12909: 00d6d4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_WRITE_EVENT │ │ │ │ 12910: 00db08ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_REJECT_DSTATE │ │ │ │ 12911: 00d6f4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_EVENT │ │ │ │ 12912: 00db167e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_FILE_MONITOR_EVENT_DSTATE │ │ │ │ 12913: 00d7bddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REENTRANT_AIO_EVENT │ │ │ │ 12914: 00436de8 60 FUNC GLOBAL DEFAULT 12 at24c_eeprom_init │ │ │ │ 12915: 00db13f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DSTATE │ │ │ │ - 12916: 007ee254 92 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ + 12916: 007ee224 92 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ 12917: 00d7b0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 12918: 00327308 92 FUNC GLOBAL DEFAULT 12 load_ramdisk_as │ │ │ │ 12919: 002a2f48 16 FUNC GLOBAL DEFAULT 12 cursor_builtin_hidden │ │ │ │ 12920: 00cc4564 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI16GER2 │ │ │ │ - 12921: 009b551c 108 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ + 12921: 009b54ec 108 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ 12922: 00d6c4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_CMD_ADB_REPLY_EVENT │ │ │ │ 12923: 00445338 852 FUNC GLOBAL DEFAULT 12 pci_host_config_write_common │ │ │ │ 12924: 00d66c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_EVENT │ │ │ │ 12925: 00532558 732 FUNC GLOBAL DEFAULT 12 qmp_block_set_io_throttle │ │ │ │ 12926: 0051bb64 268 FUNC GLOBAL DEFAULT 12 hmp_virtio_query │ │ │ │ - 12927: 0073fe78 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ + 12927: 0073fe48 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ 12928: 00323ed8 112 FUNC GLOBAL DEFAULT 12 fw_path_provider_get_dev_path │ │ │ │ 12929: 00d64330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_DONE_EVENT │ │ │ │ 12930: 00296be8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_les16 │ │ │ │ - 12931: 009b1308 40 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ + 12931: 009b12d8 40 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ 12932: 00db088c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_WRITE_DSTATE │ │ │ │ - 12933: 00900964 316 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ + 12933: 00900934 316 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ 12934: 00cb8cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i64 │ │ │ │ - 12935: 009225ac 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ + 12935: 0092257c 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ 12936: 00cd2190 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdctn │ │ │ │ - 12937: 0093cde0 316 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ - 12938: 007461f4 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ + 12937: 0093cdb0 316 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ + 12938: 007461c4 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ 12939: 00d6bcd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_READ_EVENT │ │ │ │ - 12940: 008f4450 344 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ + 12940: 008f4420 344 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ 12941: 0044c024 8 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_cb │ │ │ │ 12942: 0032a3fc 596 FUNC GLOBAL DEFAULT 12 rom_find_largest_gap_between │ │ │ │ - 12943: 008f87a0 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ - 12944: 008c7764 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ - 12945: 00998988 216 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ + 12943: 008f8770 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ + 12944: 008c7734 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ + 12945: 00998958 216 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ 12946: 00d6c1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_WRITE_EVENT │ │ │ │ 12947: 00db2210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_PAUSE_DSTATE │ │ │ │ 12948: 00441014 164 FUNC GLOBAL DEFAULT 12 pci_new │ │ │ │ 12949: 00db00ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_VOL_DSTATE │ │ │ │ - 12950: 0095bfcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ - 12951: 00774994 92 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ - 12952: 00980724 108 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ + 12950: 0095bf9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ + 12951: 00774964 92 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ + 12952: 009806f4 108 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ 12953: 00cc8d10 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdctz │ │ │ │ 12954: 0053d6f4 184 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_free │ │ │ │ 12955: 00292004 180 FUNC GLOBAL DEFAULT 12 helper_gvec_adds64 │ │ │ │ 12956: 00d65b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_EVENT │ │ │ │ 12957: 00cc7d14 132 OBJECT GLOBAL DEFAULT 24 helper_info_FNMADD │ │ │ │ 12958: 00d73d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_SUCCESS_EVENT │ │ │ │ 12959: 00cd4c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DDEDPDQ │ │ │ │ 12960: 00d63d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_CHECK_RULE_EVENT │ │ │ │ - 12961: 0096d3e0 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ + 12961: 0096d3b0 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ 12962: 0063e180 4 FUNC GLOBAL DEFAULT 12 helper_mtvscr │ │ │ │ 12963: 00dafeda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_DSTATE │ │ │ │ 12964: 00db17c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_DEL_DSTATE │ │ │ │ 12965: 002962d4 200 FUNC GLOBAL DEFAULT 12 helper_gvec_ne64 │ │ │ │ - 12966: 008dcfb4 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ + 12966: 008dcf84 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ 12967: 00337f74 228 FUNC GLOBAL DEFAULT 12 qemu_register_reset_nosnapshotload │ │ │ │ 12968: 00cb4210 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub16 │ │ │ │ 12969: 00d71120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_EVENT │ │ │ │ 12970: 00d735dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_SUCCESS_EVENT │ │ │ │ 12971: 00cd5310 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVQPDP │ │ │ │ 12972: 00d74e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_EVENT │ │ │ │ 12973: 00db0d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_DSTATE │ │ │ │ - 12974: 00910fd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ - 12975: 009415dc 324 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ + 12974: 00910fa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ + 12975: 009415ac 324 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ 12976: 004f2ae0 184 FUNC GLOBAL DEFAULT 12 vfio_mask_single_irqindex │ │ │ │ - 12977: 007f1808 140 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ + 12977: 007f17d8 140 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ 12978: 00db1d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_NEW_CHANNEL_DSTATE │ │ │ │ 12979: 00465984 56 FUNC GLOBAL DEFAULT 12 scsi_req_ref │ │ │ │ 12980: 00cbf508 36 OBJECT GLOBAL DEFAULT 24 qemu_netdev_opts │ │ │ │ 12981: 00d656e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_DELAYED_EVENT │ │ │ │ - 12982: 008c86d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ + 12982: 008c86a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ 12983: 0058fba8 316 FUNC GLOBAL DEFAULT 12 qmp_query_migrationthreads │ │ │ │ 12984: 00d77a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_PING_EVENT │ │ │ │ 12985: 00633b88 388 FUNC GLOBAL DEFAULT 12 helper_xvcvspuxds │ │ │ │ 12986: 00db0848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_READ_DSTATE │ │ │ │ 12987: 00d7738c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CLEANUP_EVENT │ │ │ │ - 12988: 008d7078 688 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ + 12988: 008d7048 688 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ 12989: 005ae138 96 FUNC GLOBAL DEFAULT 12 qemu_send_packet_raw │ │ │ │ 12990: 00d6c46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CLEAR_TREQ_EVENT │ │ │ │ - 12991: 009ade28 168 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ + 12991: 009addf8 168 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ 12992: 00d6a304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_WRITE_EVENT │ │ │ │ 12993: 00cb4d68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds64 │ │ │ │ 12994: 0053a1dc 60 FUNC GLOBAL DEFAULT 12 dirtylimit_state_lock │ │ │ │ 12995: 00d76e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_EVENT │ │ │ │ - 12996: 00904470 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ + 12996: 00904440 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ 12997: 00d7bb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_EVENT │ │ │ │ 12998: 00cc10cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMULS │ │ │ │ 12999: 00d7015c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC405_GPIO_WRITE_EVENT │ │ │ │ 13000: 00d734fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CANCELED_EVENT │ │ │ │ 13001: 00476a40 836 FUNC GLOBAL DEFAULT 12 esp_reg_read │ │ │ │ 13002: 00d63be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_BINARYREPLY_EVENT │ │ │ │ 13003: 00db1536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_CANCELED_DSTATE │ │ │ │ 13004: 00db0064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_QUEUE_DSTATE │ │ │ │ - 13005: 007e4fc0 168 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ + 13005: 007e4f90 168 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ 13006: 0029f3f4 372 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface │ │ │ │ - 13007: 008d9110 300 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ + 13007: 008d90e0 300 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ 13008: 00db066e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_RAISE_DSTATE │ │ │ │ 13009: 00db03fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_WRITE_DSTATE │ │ │ │ 13010: 00db0100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_DSTATE │ │ │ │ - 13011: 00743b2c 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ + 13011: 00743afc 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ 13012: 0063296c 324 FUNC GLOBAL DEFAULT 12 helper_xscvdpqp │ │ │ │ 13013: 00296fa4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_les32 │ │ │ │ 13014: 004528c8 4 FUNC GLOBAL DEFAULT 12 pxb_cxl_hook_up_registers │ │ │ │ - 13015: 0097b6d0 180 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ + 13015: 0097b6a0 180 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ 13016: 00640438 160 FUNC GLOBAL DEFAULT 12 helper_VMHRADDSHS │ │ │ │ 13017: 002a4508 88 FUNC GLOBAL DEFAULT 12 qemu_remove_led_event_handler │ │ │ │ 13018: 00cc7a80 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMAXCQP │ │ │ │ - 13019: 0094c16c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ + 13019: 0094c13c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ 13020: 00db2550 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize │ │ │ │ - 13021: 007e81ac 224 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ + 13021: 007e817c 224 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ 13022: 00d79afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_ADD_EVENT │ │ │ │ 13023: 00cca8e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpsxws │ │ │ │ 13024: 0062ac2c 408 FUNC GLOBAL DEFAULT 12 helper_XSADDSP │ │ │ │ - 13025: 00920c50 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ + 13025: 00920c20 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ 13026: 002f3200 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_init │ │ │ │ 13027: 00299dd8 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cond_cb │ │ │ │ 13028: 00d787a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_FAIL_EVENT │ │ │ │ 13029: 00d6e4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_EVENT │ │ │ │ 13030: 00db210a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ - 13031: 0093be18 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ - 13032: 0073b6a8 276 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ + 13031: 0093bde8 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ + 13032: 0073b678 276 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ 13033: 004b3340 132 FUNC GLOBAL DEFAULT 12 usb_device_get_usb_desc │ │ │ │ 13034: 004462d8 736 FUNC GLOBAL DEFAULT 12 pcibus_dev_print │ │ │ │ 13035: 00db15ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_DSTATE │ │ │ │ 13036: 00d707ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PCI_PUT_EVENT │ │ │ │ - 13037: 008cc850 632 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ - 13038: 0094c224 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ + 13037: 008cc820 632 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ + 13038: 0094c1f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ 13039: 00436450 8 FUNC GLOBAL DEFAULT 12 eeprom93xx_read │ │ │ │ 13040: 002aaf1c 56 FUNC GLOBAL DEFAULT 12 qmp_add_client_vnc │ │ │ │ 13041: 00d7745c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_RAM_FILL_EVENT │ │ │ │ 13042: 0043b2a0 244 FUNC GLOBAL DEFAULT 12 msix_unset_vector_notifiers │ │ │ │ 13043: 004040e8 56 FUNC GLOBAL DEFAULT 12 fp_port_set_world │ │ │ │ 13044: 002ef448 948 FUNC GLOBAL DEFAULT 12 build_pptt │ │ │ │ 13045: 00db05c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_WRITE_BYTES_DSTATE │ │ │ │ 13046: 00581450 156 FUNC GLOBAL DEFAULT 12 postcopy_notify_shared_wake │ │ │ │ - 13047: 008aa978 560 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ + 13047: 008aa948 560 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ 13048: 00daff08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_IO_URING_SUBMIT_DSTATE │ │ │ │ - 13049: 0093be74 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ + 13049: 0093be44 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ 13050: 005c3c00 208 FUNC GLOBAL DEFAULT 12 tap_fd_enable │ │ │ │ 13051: 00d6bf90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_WRITEB_EVENT │ │ │ │ 13052: 00cb7b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_le │ │ │ │ - 13053: 0075ee10 296 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ + 13053: 0075ede0 296 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ 13054: 00cb418c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub32 │ │ │ │ - 13055: 0073faa8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ + 13055: 0073fa78 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ 13056: 005b9d98 1028 FUNC GLOBAL DEFAULT 12 parse_packet_early │ │ │ │ - 13057: 008d8de0 292 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ - 13058: 008a6554 536 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ + 13057: 008d8db0 292 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ + 13058: 008a6524 536 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ 13059: 0044b4c8 224 FUNC GLOBAL DEFAULT 12 pcie_cap_get_version │ │ │ │ 13060: 00d76a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_INCOMING_EVENT │ │ │ │ 13061: 00db0a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_SET_IRQ_DSTATE │ │ │ │ 13062: 00d75494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_DISABLE_EVENT │ │ │ │ 13063: 00d72684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SENT_EVENT │ │ │ │ 13064: 0056e4a4 576 FUNC GLOBAL DEFAULT 12 migrate_send_rp_recv_bitmap │ │ │ │ - 13065: 008f80e8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ - 13066: 00966e5c 428 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ - 13067: 0073dba8 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data │ │ │ │ + 13065: 008f80b8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ + 13066: 00966e2c 428 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ + 13067: 0073db78 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data │ │ │ │ 13068: 00d706fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_DDW_RESET_EVENT │ │ │ │ - 13069: 00946364 192 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ + 13069: 00946334 192 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ 13070: 00d6a6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_READ_EVENT │ │ │ │ - 13071: 00b93014 2000 OBJECT GLOBAL DEFAULT 14 BIN2DPD │ │ │ │ - 13072: 008d20c4 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ + 13071: 00b92fe4 2000 OBJECT GLOBAL DEFAULT 14 BIN2DPD │ │ │ │ + 13072: 008d2094 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ 13073: 00db0d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_DSTATE │ │ │ │ 13074: 00d689a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_WRITE_EVENT │ │ │ │ - 13075: 00828bc4 96 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ + 13075: 00828b94 96 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ 13076: 00254fd8 1048 FUNC GLOBAL DEFAULT 12 machine_parse_smp_cache │ │ │ │ 13077: 0028c6f8 268 FUNC GLOBAL DEFAULT 12 float32_compare │ │ │ │ 13078: 003238a8 40 FUNC GLOBAL DEFAULT 12 cpu_paging_enabled │ │ │ │ - 13079: 008ce4c8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ + 13079: 008ce498 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ 13080: 00d72ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_NOP_CMD_EVENT │ │ │ │ 13081: 00db1110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_READ_DSTATE │ │ │ │ 13082: 00377b48 80 FUNC GLOBAL DEFAULT 12 smbus_quick_command │ │ │ │ 13083: 00db1872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_CTL_DSTATE │ │ │ │ 13084: 00db0c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVE_DSTATE │ │ │ │ - 13085: 007949e0 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ - 13086: 0075a91c 476 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ + 13085: 007949b0 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ + 13086: 0075a8ec 476 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ 13087: 00db1164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BONITO_SPCICONF_SMALL_ACCESS_DSTATE │ │ │ │ 13088: 00db127c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_WRITE_DSTATE │ │ │ │ 13089: 00db1eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_PARSE_DSTATE │ │ │ │ - 13090: 00976c20 408 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ + 13090: 00976bf0 408 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ 13091: 00d69ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_FREE_IRQ_EVENT │ │ │ │ 13092: 00db0826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_WRITE_DSTATE │ │ │ │ 13093: 00db2906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_NEW_DSTATE │ │ │ │ 13094: 00db0d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_DSTATE │ │ │ │ - 13095: 0099fe94 96 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ + 13095: 0099fe64 96 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ 13096: 00d7b538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 13097: 00db1e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_DSTATE │ │ │ │ 13098: 00cc83c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_reset_fpstatus │ │ │ │ - 13099: 009062fc 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ - 13100: 00926404 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ - 13101: 007f1ab4 168 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ + 13099: 009062cc 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ + 13100: 009263d4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ + 13101: 007f1a84 168 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ 13102: 00db1544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_DSTATE │ │ │ │ 13103: 0052b798 60 FUNC GLOBAL DEFAULT 12 v9fs_string_free │ │ │ │ - 13104: 008c6f20 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ + 13104: 008c6ef0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ 13105: 00c78a68 100 OBJECT GLOBAL DEFAULT 21 gdb_static_features │ │ │ │ 13106: 00d76bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_EVENT │ │ │ │ - 13107: 0095d7a0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ - 13108: 007518d0 204 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ + 13107: 0095d770 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ + 13108: 007518a0 204 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ 13109: 00d7a6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 13110: 00632838 308 FUNC GLOBAL DEFAULT 12 helper_xscvdpsp │ │ │ │ 13111: 0028b6f8 8 FUNC GLOBAL DEFAULT 12 float16_maxnummag │ │ │ │ 13112: 00d6b590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_EVENT │ │ │ │ 13113: 00632fd4 300 FUNC GLOBAL DEFAULT 12 helper_XVCVSPBF16 │ │ │ │ - 13114: 007e1b98 192 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ + 13114: 007e1b68 192 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ 13115: 00c7d3d0 12 OBJECT GLOBAL DEFAULT 21 BlkdebugIOType_lookup │ │ │ │ 13116: 00db0f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_DSTATE │ │ │ │ 13117: 00c7d1e4 12 OBJECT GLOBAL DEFAULT 21 QAuthZListPolicy_lookup │ │ │ │ - 13118: 00754eec 68 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ + 13118: 00754ebc 68 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ 13119: 00d68850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPITER_EVENT │ │ │ │ 13120: 00d7b768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT8_EVENT │ │ │ │ 13121: 00db1b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_DSTATE │ │ │ │ 13122: 006493ec 328 FUNC GLOBAL DEFAULT 12 helper_stmw │ │ │ │ 13123: 00d64990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_TO_EVENT │ │ │ │ - 13124: 007b9028 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ - 13125: 007bf630 2008 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ + 13124: 007b8ff8 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ + 13125: 007bf600 2008 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ 13126: 00d75e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_MAP_EVENT │ │ │ │ - 13127: 00825278 52 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ - 13128: 00981564 24 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ + 13127: 00825248 52 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ + 13128: 00981534 24 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ 13129: 00d7b828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_STRUCT_EVENT │ │ │ │ 13130: 00cd420c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVXSIGSP │ │ │ │ - 13131: 0095f8a0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ + 13131: 0095f870 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ 13132: 00db06fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DSTATE │ │ │ │ 13133: 0064ac40 4 FUNC GLOBAL DEFAULT 12 helper_ppc_maybe_interrupt │ │ │ │ 13134: 00d66948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_WR_EVENT │ │ │ │ 13135: 00d7972c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 13136: 00db2374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SPICE_DSTATE │ │ │ │ 13137: 00338ad4 224 FUNC GLOBAL DEFAULT 12 sysbus_connect_irq │ │ │ │ - 13138: 00990f3c 20 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ - 13139: 00718f1c 200 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ - 13140: 0069ca18 24 FUNC GLOBAL DEFAULT 12 spr_read_ctr │ │ │ │ + 13138: 00990f0c 20 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ + 13139: 00718eec 200 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ + 13140: 0069c9e4 24 FUNC GLOBAL DEFAULT 12 spr_read_ctr │ │ │ │ 13141: 00db2040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 13142: 00d792c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_EVENT │ │ │ │ 13143: 00db100e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_DSTATE │ │ │ │ 13144: 00c7b3b8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64_equal │ │ │ │ - 13145: 00786b88 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ + 13145: 00786b58 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ 13146: 0039bd9c 116 FUNC GLOBAL DEFAULT 12 virtio_input_init_config │ │ │ │ 13147: 00d7b728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT8_EVENT │ │ │ │ - 13148: 007f3e84 124 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ + 13148: 007f3e54 124 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ 13149: 00db20b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_COMMIT_DSTATE │ │ │ │ 13150: 005e0e3c 244 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_hdecr │ │ │ │ 13151: 00db02bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_REALIZE_DSTATE │ │ │ │ - 13152: 0071fd3c 540 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ + 13152: 0071fd0c 540 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ 13153: 00d7806c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_AIO_CANCEL_EVENT │ │ │ │ 13154: 00db1f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_DSTATE │ │ │ │ 13155: 00297374 216 FUNC GLOBAL DEFAULT 12 helper_gvec_les64 │ │ │ │ - 13156: 0099c614 64 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ - 13157: 0098088c 144 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ + 13156: 0099c5e4 64 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ + 13157: 0098085c 144 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ 13158: 00db182a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_READ_DSTATE │ │ │ │ 13159: 00db15bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_DSTATE │ │ │ │ - 13160: 0085d748 1792 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ + 13160: 0085d718 1792 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ 13161: 00d73b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_EVENT │ │ │ │ 13162: 00db0ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_RESET_DSTATE │ │ │ │ 13163: 00db19e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_SIZE_ROM_DSTATE │ │ │ │ - 13164: 009ac294 92 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ - 13165: 009c8328 372 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ - 13166: 008d7898 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ - 13167: 00977be4 440 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ - 13168: 0081e690 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ + 13164: 009ac264 92 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ + 13165: 009c82f8 372 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ + 13166: 008d7868 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ + 13167: 00977bb4 440 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ + 13168: 0081e660 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ 13169: 00d74ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_EVENT │ │ │ │ 13170: 00cb6eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_be │ │ │ │ 13171: 00d64570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_EVENT │ │ │ │ 13172: 00d6edd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_EVENT │ │ │ │ 13173: 002a11b4 140 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_default │ │ │ │ 13174: 00dafd9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_SINGLESTEP_DSTATE │ │ │ │ 13175: 00daff38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_IN_FLIGHT_DSTATE │ │ │ │ - 13176: 008d01ec 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ + 13176: 008d01bc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ 13177: 006498f8 192 FUNC GLOBAL DEFAULT 12 helper_dcbz │ │ │ │ - 13178: 009ca548 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ + 13178: 009ca518 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ 13179: 005a0b9c 244 FUNC GLOBAL DEFAULT 12 hmp_print │ │ │ │ 13180: 002a0fa4 124 FUNC GLOBAL DEFAULT 12 dpy_gl_release_dmabuf │ │ │ │ - 13181: 0090a8d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ + 13181: 0090a8a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ 13182: 00d6d068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_EVENT │ │ │ │ 13183: 00db0a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_DSTATE │ │ │ │ - 13184: 008c21b8 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ + 13184: 008c2188 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ 13185: 00cc2d28 132 OBJECT GLOBAL DEFAULT 24 helper_info_FRSQRTE │ │ │ │ 13186: 00d7a128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_NUMA_EVENT │ │ │ │ - 13187: 00925da4 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ + 13187: 00925d74 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ 13188: 00d712e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_RESP_EVENT │ │ │ │ 13189: 0063e0b8 200 FUNC GLOBAL DEFAULT 12 helper_PEXTD │ │ │ │ - 13190: 008084f4 80 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ + 13190: 008084c4 80 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ 13191: 00c7d1a8 12 OBJECT GLOBAL DEFAULT 21 QType_lookup │ │ │ │ 13192: 00db0f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_DSTATE │ │ │ │ 13193: 00cb4108 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub64 │ │ │ │ - 13194: 0094d264 320 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ - 13195: 0090a87c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ + 13194: 0094d234 320 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ + 13195: 0090a84c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ 13196: 00db12ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_COMPLETE_DSTATE │ │ │ │ 13197: 0057a414 172 FUNC GLOBAL DEFAULT 12 multifd_join_device_state_save_threads │ │ │ │ - 13198: 0096b3a4 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ + 13198: 0096b374 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ 13199: 00d67514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RECEIVE_EVENT │ │ │ │ - 13200: 00b0bdcc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ + 13200: 00b0bd9c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ 13201: 00d668f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_WR_EVENT │ │ │ │ 13202: 00d65d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_DISCONNECT_EVENT │ │ │ │ 13203: 00d65df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_EVENT │ │ │ │ 13204: 0062b968 320 FUNC GLOBAL DEFAULT 12 helper_XVMULDP │ │ │ │ - 13205: 007b5578 220 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ + 13205: 007b5548 220 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ 13206: 00d6e4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_EVENT │ │ │ │ 13207: 00630590 344 FUNC GLOBAL DEFAULT 12 helper_XVMAXDP │ │ │ │ 13208: 002a1394 248 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device_name │ │ │ │ 13209: 00d740dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_ADD_EVENT │ │ │ │ 13210: 00293d6c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32i │ │ │ │ 13211: 00d73c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_STATUS_EVENT │ │ │ │ 13212: 00cb7414 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_be │ │ │ │ 13213: 0063dedc 276 FUNC GLOBAL DEFAULT 12 helper_CFUGED │ │ │ │ 13214: 00db0b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_CMD_ADB_NOBUS_DSTATE │ │ │ │ 13215: 00db20ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_DSTATE │ │ │ │ - 13216: 009223ac 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ + 13216: 0092237c 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ 13217: 00d6b860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_READ_EVENT │ │ │ │ 13218: 00d700bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_SDRAM_MAP_EVENT │ │ │ │ 13219: 00d6a484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_MISR_READ_EVENT │ │ │ │ - 13220: 00794374 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ - 13221: 007e5074 116 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ - 13222: 008f94c4 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ + 13220: 00794344 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ + 13221: 007e5044 116 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ + 13222: 008f9494 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ 13223: 002f320c 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_cb │ │ │ │ 13224: 00551b10 684 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_path │ │ │ │ 13225: 00dafef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 13226: 0039ba3c 248 FUNC GLOBAL DEFAULT 12 virtio_input_add_config │ │ │ │ 13227: 00db0fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_DSTATE │ │ │ │ 13228: 00db04fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_DSTATE │ │ │ │ 13229: 00db01c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_READ_DSTATE │ │ │ │ 13230: 0029488c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32v │ │ │ │ - 13231: 0097f3e8 132 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ + 13231: 0097f3b8 132 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ 13232: 00db1856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PACKET_STATUS_DSTATE │ │ │ │ 13233: 004401cc 156 FUNC GLOBAL DEFAULT 12 pci_irq_disabled │ │ │ │ 13234: 00cc93c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvuxdsp │ │ │ │ 13235: 00cc50bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXBLENDVB │ │ │ │ - 13236: 008cdd44 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ + 13236: 008cdd14 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ 13237: 00cc4f30 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXBLENDVD │ │ │ │ 13238: 00d68900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_WRITEL_EVENT │ │ │ │ - 13239: 0085b6e0 2188 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ + 13239: 0085b6b0 2188 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ 13240: 00545224 16 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio │ │ │ │ 13241: 00db076e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_DSTATE │ │ │ │ 13242: 00cc5038 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXBLENDVH │ │ │ │ - 13243: 0086eb10 2268 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ + 13243: 0086eae0 2268 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ 13244: 00db058a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVIRQ_DSTATE │ │ │ │ 13245: 00d6d418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DONE_EVENT │ │ │ │ 13246: 00d6a254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_WRITE_EVENT │ │ │ │ 13247: 00d69080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_SET_SIGNATURE_EVENT │ │ │ │ 13248: 00db0ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_WRITE_DSTATE │ │ │ │ 13249: 00db1bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_MEM_FAULT_CPU_INDEX_DSTATE │ │ │ │ 13250: 00db2930 0 NOTYPE GLOBAL DEFAULT 25 _bss_end__ │ │ │ │ - 13251: 00947fb0 368 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ - 13252: 00977d9c 436 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ + 13251: 00947f80 368 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ + 13252: 00977d6c 436 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ 13253: 00d71e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_READL_EVENT │ │ │ │ 13254: 00d73f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_INTX_EVENT │ │ │ │ 13255: 00d73b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_WRITE_EVENT │ │ │ │ 13256: 00cb2848 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32i │ │ │ │ - 13257: 0095af68 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ + 13257: 0095af38 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ 13258: 00d6e118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_EVENT │ │ │ │ - 13259: 008bd034 196 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ + 13259: 008bd004 196 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ 13260: 00d7b9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_REGISTER_MEMORY_FAILED_EVENT │ │ │ │ 13261: 00d73d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_RETRY_EVENT │ │ │ │ 13262: 00cd18cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_rfi │ │ │ │ 13263: 00d68134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_CURSOR_EVENT │ │ │ │ 13264: 00d676a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_PARAMETERS_EVENT │ │ │ │ 13265: 005ae6ec 288 FUNC GLOBAL DEFAULT 12 qemu_get_nic_models │ │ │ │ 13266: 00db0a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_READ_DSTATE │ │ │ │ 13267: 00d68624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_READ_EVENT │ │ │ │ 13268: 00cc4fb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXBLENDVW │ │ │ │ 13269: 00d7a884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ - 13270: 00779ea4 148 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ + 13270: 00779e74 148 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ 13271: 0044ba0c 192 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_reset │ │ │ │ 13272: 00db182e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_RESET_DSTATE │ │ │ │ 13273: 00cb2008 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32v │ │ │ │ 13274: 00d6504c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RESULT_EVENT │ │ │ │ - 13275: 007da650 348 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ + 13275: 007da620 348 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ 13276: 00d64e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_EVENT │ │ │ │ - 13277: 009a6674 84 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ + 13277: 009a6644 84 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ 13278: 00db110c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_PCI_CONFIG_DATA_READ_DSTATE │ │ │ │ 13279: 00d76dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_EVENT │ │ │ │ 13280: 00d6f6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_OUT_EVENT │ │ │ │ - 13281: 00813494 148 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ + 13281: 00813464 148 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ 13282: 00d6a384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IAR_READ_EVENT │ │ │ │ 13283: 00450068 360 FUNC GLOBAL DEFAULT 12 pcie_doe_init │ │ │ │ 13284: 00db06ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_INPUT_QUEUE_FULL_DSTATE │ │ │ │ 13285: 00d6e6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_READ_EVENT │ │ │ │ 13286: 00d7433c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_READ_EVENT │ │ │ │ 13287: 00d659e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_INST_INIT_EVENT │ │ │ │ - 13288: 00981080 288 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ - 13289: 008c05d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ + 13288: 00981050 288 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ + 13289: 008c05a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ 13290: 00d641f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_EVENT │ │ │ │ 13291: 00db0f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_DSTATE │ │ │ │ 13292: 00db0c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SENT_PACKET_DSTATE │ │ │ │ 13293: 00cca0a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvsqrtdp │ │ │ │ - 13294: 009ab370 400 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ + 13294: 009ab340 400 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ 13295: 003244dc 116 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_out_connector │ │ │ │ - 13296: 0099b6bc 264 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ - 13297: 008e6d2c 636 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ + 13296: 0099b68c 264 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ + 13297: 008e6cfc 636 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ 13298: 00325dec 596 FUNC GLOBAL DEFAULT 12 unpack_efi_zboot_image │ │ │ │ 13299: 00d640c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_SIZE_EVENT │ │ │ │ - 13300: 008c2300 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ + 13300: 008c22d0 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ 13301: 00db1f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_CREATE_CONTEXT_DSTATE │ │ │ │ 13302: 00db1c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_DSTATE │ │ │ │ 13303: 00dafedc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DSTATE │ │ │ │ 13304: 00d6a7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UNMASK_EVENT │ │ │ │ 13305: 00db2238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_DSTATE │ │ │ │ - 13306: 00810908 124 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ + 13306: 008108d8 124 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ 13307: 00db19da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_EARLY_SETUP_DSTATE │ │ │ │ - 13308: 007a03fc 264 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ - 13309: 009af480 44 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ + 13308: 007a03cc 264 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ + 13309: 009af450 44 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ 13310: 00cd1320 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextuwlx │ │ │ │ 13311: 0029afb0 76 FUNC GLOBAL DEFAULT 12 plugin_id_to_ctx_locked │ │ │ │ 13312: 00d71cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_RESET_DEV_EVENT │ │ │ │ 13313: 00407a00 520 FUNC GLOBAL DEFAULT 12 hmp_rocker_ports │ │ │ │ 13314: 004d0c38 376 FUNC GLOBAL DEFAULT 12 usb_ehci_init │ │ │ │ 13315: 00db1570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_RCA_DSTATE │ │ │ │ 13316: 0058c864 1756 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state │ │ │ │ 13317: 00c7e9c8 12 OBJECT GLOBAL DEFAULT 21 SetPasswordAction_lookup │ │ │ │ - 13318: 0081dc6c 208 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ + 13318: 0081dc3c 208 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ 13319: 00db0aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_READ_DSTATE │ │ │ │ 13320: 00db28ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 13321: 00d6f784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_EVENT │ │ │ │ 13322: 00d77efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STATE_NOTIFY_EVENT │ │ │ │ - 13323: 008c8848 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ + 13323: 008c8818 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ 13324: 00db1050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_DSTATE │ │ │ │ - 13325: 007e3dc4 136 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ + 13325: 007e3d94 136 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ 13326: 00db0f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_IRQ_DSTATE │ │ │ │ 13327: 00d736bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_EVENT │ │ │ │ 13328: 00d65b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_RESET_EVENT │ │ │ │ - 13329: 009d3cf8 460 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ - 13330: 009ca1ec 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ - 13331: 00b867d8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ - 13332: 0099ffc4 332 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ + 13329: 009d3cc8 460 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ + 13330: 009ca1bc 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ + 13331: 00b867a8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ + 13332: 0099ff94 332 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ 13333: 00d72150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_READ_START_EVENT │ │ │ │ 13334: 00d74cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_CLEANUP_EVENT │ │ │ │ 13335: 00db06f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_OUTPORT_WRITE_DSTATE │ │ │ │ 13336: 00d7748c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_END_EVENT │ │ │ │ 13337: 00d7a278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMDEV_EVENT │ │ │ │ 13338: 00db1594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SEND_COMMAND_DSTATE │ │ │ │ - 13339: 00951ca4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ + 13339: 00951c74 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ 13340: 00534454 228 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_remove │ │ │ │ 13341: 00db07f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SET_IRQ_DSTATE │ │ │ │ - 13342: 0079fa38 24 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ + 13342: 0079fa08 24 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ 13343: 0044dfb4 300 FUNC GLOBAL DEFAULT 12 pcie_ats_init │ │ │ │ 13344: 005a4a84 40 FUNC GLOBAL DEFAULT 12 qmp_quit │ │ │ │ 13345: 00376a68 528 FUNC GLOBAL DEFAULT 12 i2c_send │ │ │ │ - 13346: 00750144 40 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ + 13346: 00750114 40 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ 13347: 005246cc 128 FUNC GLOBAL DEFAULT 12 audio_help │ │ │ │ 13348: 00db22bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_SET_DSTATE │ │ │ │ 13349: 00db137c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_DO_CRQ_DSTATE │ │ │ │ - 13350: 006a6028 224 FUNC GLOBAL DEFAULT 12 decNumberMaxMag │ │ │ │ - 13351: 00911398 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ + 13350: 006a5ff8 224 FUNC GLOBAL DEFAULT 12 decNumberMaxMag │ │ │ │ + 13351: 00911368 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ 13352: 00d65e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_EVENT │ │ │ │ 13353: 00d9f310 4 OBJECT GLOBAL DEFAULT 25 vfio_group_list │ │ │ │ 13354: 00dafd29 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_export_c │ │ │ │ 13355: 00c7e338 12 OBJECT GLOBAL DEFAULT 21 SocketAddressType_lookup │ │ │ │ 13356: 00d66b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_READ_EVENT │ │ │ │ 13357: 00db0d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_KICK_DSTATE │ │ │ │ 13358: 00d6d848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_EVENT │ │ │ │ 13359: 00db1f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_END_DSTATE │ │ │ │ - 13360: 00797100 116 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ + 13360: 007970d0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ 13361: 00db0fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_DSTATE │ │ │ │ 13362: 0043e0f8 28 FUNC GLOBAL DEFAULT 12 pci_bus_clear_slot_reserved_mask │ │ │ │ 13363: 00db18ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_EXACT_DSTATE │ │ │ │ 13364: 00d7b6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_STR_EVENT │ │ │ │ 13365: 005e0cb4 140 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_purr │ │ │ │ - 13366: 00925874 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ + 13366: 00925844 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ 13367: 00db02de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 13368: 009a92f0 212 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ - 13369: 0091d580 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ + 13368: 009a92c0 212 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ + 13369: 0091d550 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ 13370: 00d78af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_FROM_EVENT │ │ │ │ 13371: 00d66bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_TRANSFER_EVENT │ │ │ │ 13372: 00d64620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_EVENT │ │ │ │ 13373: 00db0fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_DSTATE │ │ │ │ 13374: 00db1298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_WRITE_DSTATE │ │ │ │ 13375: 00d6fda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CONFIG_READ_EVENT │ │ │ │ 13376: 00646280 232 FUNC GLOBAL DEFAULT 12 helper_vupkhpx │ │ │ │ 13377: 00db08a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_MASK_DSTATE │ │ │ │ 13378: 00db0902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_READL_DSTATE │ │ │ │ 13379: 00d7989c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 13380: 00db0e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_DSTATE │ │ │ │ - 13381: 007887d0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ + 13381: 007887a0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ 13382: 00db1034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_DSTATE │ │ │ │ 13383: 00d6962c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_STATUS_EVENT │ │ │ │ - 13384: 00977f50 412 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ + 13384: 00977f20 412 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ 13385: 00db256d 1 OBJECT GLOBAL DEFAULT 25 error_with_guestname │ │ │ │ 13386: 0064963c 700 FUNC GLOBAL DEFAULT 12 helper_stsw │ │ │ │ - 13387: 00805ba0 200 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ + 13387: 00805b70 200 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ 13388: 0029a160 36 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_get_insn │ │ │ │ 13389: 00db0ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OFFLINE_ZONE_DSTATE │ │ │ │ 13390: 00d63c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_PAUSED_EVENT │ │ │ │ 13391: 00d71350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_READ_EVENT │ │ │ │ - 13392: 0098a08c 204 FUNC GLOBAL DEFAULT 12 qatomic_set_i64 │ │ │ │ + 13392: 0098a05c 204 FUNC GLOBAL DEFAULT 12 qatomic_set_i64 │ │ │ │ 13393: 0039f794 492 FUNC GLOBAL DEFAULT 12 pic_read_irq │ │ │ │ 13394: 0059ff60 32 FUNC GLOBAL DEFAULT 12 hmp_quit │ │ │ │ 13395: 00d73edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_USE_EVENT │ │ │ │ 13396: 00db1b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_WRITE_DSTATE │ │ │ │ 13397: 00db1794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_QUEUE_EVENT_DSTATE │ │ │ │ - 13398: 009d0a6c 412 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ + 13398: 009d0a3c 412 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ 13399: 0029f06c 4 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_keysym │ │ │ │ - 13400: 0086d0d4 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ + 13400: 0086d0a4 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ 13401: 00d66b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_IWM_EVENT │ │ │ │ - 13402: 006f6e84 360 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ + 13402: 006f6e54 360 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ 13403: 00daffe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_DSTATE │ │ │ │ 13404: 00629f68 92 FUNC GLOBAL DEFAULT 12 helper_evfsmul │ │ │ │ - 13405: 0079a0dc 332 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ + 13405: 0079a0ac 332 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ 13406: 00ccf094 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextuhlx │ │ │ │ 13407: 00d6cd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_RX_EVENT │ │ │ │ 13408: 00d7582c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_PLUG_REQUEST_EVENT │ │ │ │ - 13409: 009a5ba0 868 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ + 13409: 009a5b70 868 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ 13410: 0058e4dc 360 FUNC GLOBAL DEFAULT 12 qmp_snapshot_delete │ │ │ │ 13411: 00db1118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_WRITE_DSTATE │ │ │ │ 13412: 00d6657c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_SLOT_EVENT │ │ │ │ - 13413: 009ca2ac 328 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ - 13414: 00980458 52 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ - 13415: 00740ea0 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ + 13413: 009ca27c 328 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ + 13414: 00980428 52 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ + 13415: 00740e70 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ 13416: 00623ef4 292 FUNC GLOBAL DEFAULT 12 helper_DCFFIX │ │ │ │ 13417: 00d6d188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_NEW_MAC_EVENT │ │ │ │ 13418: 0040abf4 1492 FUNC GLOBAL DEFAULT 12 ctucan_mem_write │ │ │ │ 13419: 00db0718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_SETIRQ_DSTATE │ │ │ │ 13420: 0056e2bc 144 FUNC GLOBAL DEFAULT 12 migration_has_all_channels │ │ │ │ 13421: 00db02fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_DSTATE │ │ │ │ 13422: 00db1162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRACKLE_SET_IRQ_DSTATE │ │ │ │ 13423: 00db09cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_IN_DSTATE │ │ │ │ 13424: 00db1c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 13425: 0095e0a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ + 13425: 0095e074 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ 13426: 00db184c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_DSTATE │ │ │ │ 13427: 00d77a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_START_EVENT │ │ │ │ 13428: 00db0558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_READ_DSTATE │ │ │ │ 13429: 00d6e208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ - 13430: 0069def4 144 FUNC GLOBAL DEFAULT 12 spr_write_excp_prefix │ │ │ │ + 13430: 0069dec0 144 FUNC GLOBAL DEFAULT 12 spr_write_excp_prefix │ │ │ │ 13431: 00db1876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESUME_DSTATE │ │ │ │ - 13432: 007f0ec8 312 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ + 13432: 007f0e98 312 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ 13433: 00db10fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROUTE_IRQ_DSTATE │ │ │ │ 13434: 00db0586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAST_DSTATE │ │ │ │ - 13435: 0075024c 236 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ + 13435: 0075021c 236 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ 13436: 00db0bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOWER_IRQ_DSTATE │ │ │ │ 13437: 00d6c180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_TX_EVENT │ │ │ │ 13438: 00db169a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_DSTATE │ │ │ │ 13439: 005ae334 248 FUNC GLOBAL DEFAULT 12 qemu_find_net_clients_except │ │ │ │ - 13440: 009546e0 328 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ - 13441: 0071a898 208 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ - 13442: 0075a6b0 620 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ + 13440: 009546b0 328 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ + 13441: 0071a868 208 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ + 13442: 0075a680 620 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ 13443: 00cb8410 132 OBJECT GLOBAL DEFAULT 24 helper_info_memset │ │ │ │ 13444: 00ca99e8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto │ │ │ │ - 13445: 0081d6f8 156 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ + 13445: 0081d6c8 156 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ 13446: 00dafd60 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_run_state_c │ │ │ │ 13447: 00d6bda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_SR_INT_EVENT │ │ │ │ 13448: 00d7799c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_CLEANUP_EVENT │ │ │ │ 13449: 00db0bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_GPIO_IRQ_ASSERT_DSTATE │ │ │ │ 13450: 00db1c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_DSTATE │ │ │ │ 13451: 00d79290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EJECT_EVENT │ │ │ │ 13452: 005b0868 208 FUNC GLOBAL DEFAULT 12 qemu_net_queue_receive │ │ │ │ - 13453: 007e4f18 168 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ - 13454: 009351c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ + 13453: 007e4ee8 168 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ + 13454: 00935194 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ 13455: 00db1b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_PROGRESSION_DSTATE │ │ │ │ 13456: 00d7047c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_INSTANCE_TO_PACKAGE_EVENT │ │ │ │ 13457: 00d6eee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_EVENT │ │ │ │ - 13458: 00959384 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ - 13459: 008d160c 1252 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ + 13458: 00959354 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ + 13459: 008d15dc 1252 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ 13460: 0061befc 812 FUNC GLOBAL DEFAULT 12 ppc_cpu_exec_interrupt │ │ │ │ 13461: 00cb7e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_be │ │ │ │ - 13462: 007ad120 216 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ + 13462: 007ad0f0 216 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ 13463: 00d6c120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR0_EVENT │ │ │ │ 13464: 00d717a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_EVENT │ │ │ │ 13465: 0062c090 416 FUNC GLOBAL DEFAULT 12 helper_XVDIVDP │ │ │ │ 13466: 00d65b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_EVENT │ │ │ │ 13467: 00d71a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_EVENT │ │ │ │ - 13468: 008f7b9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ - 13469: 007ace60 204 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ - 13470: 0092c16c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ + 13468: 008f7b6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ + 13469: 007ace30 204 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ + 13470: 0092c13c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ 13471: 00d65594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_EVENT │ │ │ │ 13472: 00db1e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_OUT_DSTATE │ │ │ │ - 13473: 00812df0 80 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ + 13473: 00812dc0 80 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ 13474: 00db194a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PUT_BASE_DEVICE_DSTATE │ │ │ │ 13475: 00bc7458 52 OBJECT GLOBAL DEFAULT 21 vmstate_vga_common │ │ │ │ - 13476: 008f48c4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ + 13476: 008f4894 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ 13477: 00dafefc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_PART_DSTATE │ │ │ │ - 13478: 00757814 156 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ - 13479: 00786d68 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ + 13478: 007577e4 156 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ + 13479: 00786d38 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ 13480: 00d79144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_SPR_GET_EVENT │ │ │ │ - 13481: 00745974 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ + 13481: 00745944 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ 13482: 00db19c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MDEV_DSTATE │ │ │ │ - 13483: 006abdf8 476 FUNC GLOBAL DEFAULT 12 decNumberNextPlus │ │ │ │ - 13484: 007a65d4 1088 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ + 13483: 006abdc8 476 FUNC GLOBAL DEFAULT 12 decNumberNextPlus │ │ │ │ + 13484: 007a65a4 1088 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ 13485: 00db1522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DEVICE_SET_UA_DSTATE │ │ │ │ - 13486: 00811238 196 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ - 13487: 00975a04 300 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ + 13486: 00811208 196 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ + 13487: 009759d4 300 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ 13488: 00646368 192 FUNC GLOBAL DEFAULT 12 helper_vupkhsb │ │ │ │ - 13489: 009b86e4 308 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ - 13490: 0072ae20 104 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ + 13489: 009b86b4 308 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ + 13490: 0072adf0 104 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ 13491: 00d691f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_EVENT │ │ │ │ - 13492: 00996e1c 284 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ + 13492: 00996dec 284 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ 13493: 00646428 48 FUNC GLOBAL DEFAULT 12 helper_vupkhsh │ │ │ │ 13494: 005ae2c0 8 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet │ │ │ │ 13495: 00db0a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_CLEAR_DSTATE │ │ │ │ 13496: 002566fc 96 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits_common │ │ │ │ 13497: 00334ea4 80 FUNC GLOBAL DEFAULT 12 qdev_hotunplug_allowed │ │ │ │ 13498: 0039b9e8 84 FUNC GLOBAL DEFAULT 12 virtio_input_find_config │ │ │ │ 13499: 00db1ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_DSTATE │ │ │ │ 13500: 00578d74 28 FUNC GLOBAL DEFAULT 12 multifd_get_recv_data │ │ │ │ - 13501: 00b9d6a0 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ + 13501: 00b9d670 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ 13502: 00db032c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDCTRL_TC_PULSE_DSTATE │ │ │ │ 13503: 0056db0c 568 FUNC GLOBAL DEFAULT 12 migrate_send_rp_req_pages │ │ │ │ 13504: 00621c80 232 FUNC GLOBAL DEFAULT 12 helper_DCMPOQ │ │ │ │ 13505: 0043f3e0 2188 FUNC GLOBAL DEFAULT 12 pci_default_write_config │ │ │ │ - 13506: 008d1208 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ - 13507: 007f1ed4 260 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ + 13506: 008d11d8 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ + 13507: 007f1ea4 260 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ 13508: 0057bdf0 548 FUNC GLOBAL DEFAULT 12 multifd_send_zero_page_detect │ │ │ │ 13509: 00d71fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_DUMMY_EVENT │ │ │ │ - 13510: 00980a88 140 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ + 13510: 00980a58 140 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ 13511: 00db0614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_DSTATE │ │ │ │ 13512: 00db0080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REPLY_DSTATE │ │ │ │ 13513: 00db0218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ - 13514: 007d4df0 344 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ - 13515: 0071cd20 504 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ + 13514: 007d4dc0 344 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ + 13515: 0071ccf0 504 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ 13516: 00db04b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_DSTATE │ │ │ │ - 13517: 00953eb4 372 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ + 13517: 00953e84 372 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ 13518: 00d6bb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_DISABLE_EVENT │ │ │ │ 13519: 00db136c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_SELECTION_DSTATE │ │ │ │ 13520: 00d6ceb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_TX_DESC_OWNER_EVENT │ │ │ │ 13521: 00646458 52 FUNC GLOBAL DEFAULT 12 helper_vupkhsw │ │ │ │ - 13522: 00788ca0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ + 13522: 00788c70 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ 13523: 00d7777c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_END_EVENT │ │ │ │ 13524: 00d7973c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ - 13525: 0093fd5c 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ + 13525: 0093fd2c 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ 13526: 00d6a234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_TRANSLATION_WRITE_EVENT │ │ │ │ - 13527: 007f591c 340 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ + 13527: 007f58ec 340 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ 13528: 00d6a344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_EVENT │ │ │ │ 13529: 00d71460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_EVENT │ │ │ │ 13530: 00d5e3e8 121 OBJECT GLOBAL DEFAULT 24 JobSTT │ │ │ │ 13531: 00db2168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_CANCEL_DSTATE │ │ │ │ 13532: 00dafec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_DSTATE │ │ │ │ - 13533: 0094ecdc 312 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ + 13533: 0094ecac 312 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ 13534: 00d7b6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT64_EVENT │ │ │ │ 13535: 00d6a7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_SET_IRQ_EVENT │ │ │ │ 13536: 00293f78 164 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16i │ │ │ │ - 13537: 0095925c 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ + 13537: 0095922c 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ 13538: 00d65818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_POLLOUT_EVENT │ │ │ │ - 13539: 00960030 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ - 13540: 009513e8 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ - 13541: 006e51fc 632 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ - 13542: 0084afdc 448 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ + 13539: 00960000 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ + 13540: 009513b8 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ + 13541: 006e51cc 632 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ + 13542: 0084afac 448 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ 13543: 003ea250 8 FUNC GLOBAL DEFAULT 12 igb_core_reset │ │ │ │ 13544: 00db08de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_ACCEPT_DSTATE │ │ │ │ - 13545: 0098d870 340 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ + 13545: 0098d840 340 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ 13546: 00d639b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ - 13547: 008abd9c 552 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ + 13547: 008abd6c 552 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ 13548: 002a018c 80 FUNC GLOBAL DEFAULT 12 update_displaychangelistener │ │ │ │ - 13549: 007adf1c 72 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ - 13550: 0092c970 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ + 13549: 007adeec 72 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ + 13550: 0092c940 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ 13551: 00d74cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_START_EVENT │ │ │ │ - 13552: 006e5710 80 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ + 13552: 006e56e0 80 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ 13553: 00db28c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_DSTATE │ │ │ │ - 13554: 007e25a0 232 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ + 13554: 007e2570 232 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ 13555: 00294ab0 172 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16v │ │ │ │ - 13556: 008d8c60 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ - 13557: 00813234 204 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ + 13556: 008d8c30 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ + 13557: 00813204 204 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ 13558: 00d6f2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_EVENT │ │ │ │ 13559: 005cd9e0 348 FUNC GLOBAL DEFAULT 12 replay_reverse_continue │ │ │ │ - 13560: 0080f000 268 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ + 13560: 0080efd0 268 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ 13561: 00d71040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_TYPE_EVENT │ │ │ │ 13562: 00d6f4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_EVENT │ │ │ │ 13563: 00db1e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_GL_GFX_SWITCH_DSTATE │ │ │ │ 13564: 00db164e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_CONFIG_DSTATE │ │ │ │ 13565: 00d717f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_EVENT │ │ │ │ 13566: 00d6a5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR1_READ_EVENT │ │ │ │ 13567: 005377d8 8 FUNC GLOBAL DEFAULT 12 qemu_cpu_is_self │ │ │ │ 13568: 0032ae24 220 FUNC GLOBAL DEFAULT 12 load_targphys_hex_as │ │ │ │ 13569: 00d7afb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_YANK_EVENT │ │ │ │ - 13570: 006d380c 224 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ - 13571: 008d3a28 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ + 13570: 006d37dc 224 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ + 13571: 008d39f8 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ 13572: 00cb26bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16i │ │ │ │ 13573: 00d75c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_CALL_EVENT │ │ │ │ 13574: 0028bea0 424 FUNC GLOBAL DEFAULT 12 float128_maximum_number │ │ │ │ 13575: 00d75ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_LISTEN_EVENT │ │ │ │ 13576: 00563f80 20 FUNC GLOBAL DEFAULT 12 cpr_get_incoming_mode │ │ │ │ - 13577: 008defb4 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ - 13578: 008a1fe0 168 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ + 13577: 008def84 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ + 13578: 008a1fb0 168 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ 13579: 00cb0220 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus8 │ │ │ │ 13580: 00db18d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_DSTATE │ │ │ │ 13581: 005505c4 196 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_all │ │ │ │ 13582: 00cd14ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextuwrx │ │ │ │ - 13583: 0090d638 312 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ + 13583: 0090d608 312 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ 13584: 00d77db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_SELF_ITER_EVENT │ │ │ │ 13585: 00cc7768 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPNEDP │ │ │ │ 13586: 00377f6c 184 FUNC GLOBAL DEFAULT 12 smbus_write_block │ │ │ │ 13587: 00db190e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_DSTATE │ │ │ │ 13588: 00d7b788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ENUM_EVENT │ │ │ │ - 13589: 007ac2fc 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ + 13589: 007ac2cc 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ 13590: 00d66888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_CODEC_WRITE_EVENT │ │ │ │ 13591: 00db1d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_QUEUE_PAGES_DSTATE │ │ │ │ 13592: 00d6a0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_WRITE_EVENT │ │ │ │ 13593: 00db0806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_WRITE_DSTATE │ │ │ │ 13594: 00d795ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 13595: 00cb1e7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16v │ │ │ │ - 13596: 006d38ec 3164 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ + 13596: 006d38bc 3164 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ 13597: 00c849c0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_off_auto_pcibar │ │ │ │ 13598: 00db208c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 13599: 00db1416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 13600: 0064ab08 68 FUNC GLOBAL DEFAULT 12 ppc_ldl_code │ │ │ │ 13601: 00544d08 588 FUNC GLOBAL DEFAULT 12 runstate_set │ │ │ │ - 13602: 009c8074 8 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ + 13602: 009c8044 8 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ 13603: 00d772cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_PRE_EVENT │ │ │ │ 13604: 00db228a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_IOTHREADS_DSTATE │ │ │ │ 13605: 00d67f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_READ_EVENT │ │ │ │ 13606: 00d6d058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_EVENT │ │ │ │ 13607: 00380900 428 FUNC GLOBAL DEFAULT 12 ahci_reset │ │ │ │ 13608: 00d73a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_ENTER_EVENT │ │ │ │ 13609: 00d7b9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_EVENT │ │ │ │ 13610: 00db20fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_CHANGE_DSTATE │ │ │ │ - 13611: 009b530c 524 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ + 13611: 009b52dc 524 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ 13612: 005c04a0 84 FUNC GLOBAL DEFAULT 12 vhost_user_save_acked_features │ │ │ │ - 13613: 009d39b4 228 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ + 13613: 009d3984 228 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ 13614: 00ccac00 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrsqrtedp │ │ │ │ 13615: 00d65ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_EVENT │ │ │ │ 13616: 0029e19c 196 FUNC GLOBAL DEFAULT 12 qemu_clipboard_set_data │ │ │ │ 13617: 00db1660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_COMPLETE_DSTATE │ │ │ │ 13618: 00d72ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_EVENT │ │ │ │ - 13619: 0096323c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ + 13619: 0096320c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ 13620: 00db0956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_DSTATE │ │ │ │ 13621: 00d7061c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_UNREALIZE_EVENT │ │ │ │ - 13622: 00796fa4 116 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ + 13622: 00796f74 116 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ 13623: 002a74f0 308 FUNC GLOBAL DEFAULT 12 qemu_input_queue_abs │ │ │ │ 13624: 00d74ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_END_EVENT │ │ │ │ 13625: 00d7011c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_GPT_READ_EVENT │ │ │ │ 13626: 00587c00 536 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_advise │ │ │ │ 13627: 00d75104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_PROBE_EVENT │ │ │ │ 13628: 0060c028 92 FUNC GLOBAL DEFAULT 12 cpu_read_xer │ │ │ │ 13629: 0053eb5c 408 FUNC GLOBAL DEFAULT 12 qdev_set_id │ │ │ │ - 13630: 00716254 36 FUNC GLOBAL DEFAULT 12 cpu_get_address_space │ │ │ │ + 13630: 00716224 36 FUNC GLOBAL DEFAULT 12 cpu_get_address_space │ │ │ │ 13631: 00cb6f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_le │ │ │ │ 13632: 002ed660 136 FUNC GLOBAL DEFAULT 12 aml_refof │ │ │ │ 13633: 00557828 44 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_name │ │ │ │ 13634: 00db17b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EXIT_DSTATE │ │ │ │ 13635: 00da879c 4 OBJECT GLOBAL DEFAULT 25 tcg_splitwx_diff │ │ │ │ 13636: 00db1b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_SECTION_DSTATE │ │ │ │ 13637: 00d65d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_RETURN_EVENT │ │ │ │ 13638: 00db2858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NULL_DSTATE │ │ │ │ 13639: 00d7081c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_UPDATE_DT_FAILED_CHECK_EVENT │ │ │ │ 13640: 00d7a594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 13641: 00d724a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_END_EVENT │ │ │ │ - 13642: 0098ad4c 156 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ + 13642: 0098ad1c 156 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ 13643: 00d72360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_WRITE_EVENT │ │ │ │ 13644: 00d713e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_EVENT │ │ │ │ 13645: 00db17c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_QUEUE_DSTATE │ │ │ │ 13646: 005248a8 140 FUNC GLOBAL DEFAULT 12 audio_define │ │ │ │ 13647: 00dafe54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_CREATE_OPTS_DSTATE │ │ │ │ 13648: 00db12e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_DSTATE │ │ │ │ - 13649: 0099e2dc 216 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ + 13649: 0099e2ac 216 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ 13650: 002db0b8 112 FUNC GLOBAL DEFAULT 12 pdu_alloc │ │ │ │ 13651: 00db226a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_FD_DSTATE │ │ │ │ 13652: 00db061c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADMAP_DSTATE │ │ │ │ 13653: 00d7984c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_COMMIT_EVENT │ │ │ │ 13654: 00db28a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_MAP_BAR_DSTATE │ │ │ │ 13655: 00d71070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_EVENT │ │ │ │ 13656: 00db1bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_OUTGOING_DSTATE │ │ │ │ 13657: 00db0c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_DSTATE │ │ │ │ 13658: 00db17de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_WRITEW_DSTATE │ │ │ │ 13659: 00db0196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RCANCEL_DSTATE │ │ │ │ - 13660: 00795214 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i32 │ │ │ │ + 13660: 007951e4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i32 │ │ │ │ 13661: 005ca734 212 FUNC GLOBAL DEFAULT 12 replay_save_instructions │ │ │ │ 13662: 003aa438 108 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_correctable_error │ │ │ │ 13663: 00d7761c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_EVENT │ │ │ │ 13664: 0057cb9c 208 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_capabilities │ │ │ │ 13665: 00d661fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_INFO_EVENT │ │ │ │ 13666: 00cb7498 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_le │ │ │ │ 13667: 00d69040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_EVENT │ │ │ │ 13668: 00d6a2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADREAD_EVENT │ │ │ │ 13669: 00db2910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_EMPTY_DSTATE │ │ │ │ - 13670: 009a154c 60 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ + 13670: 009a151c 60 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ 13671: 00db0f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_DSTATE │ │ │ │ 13672: 00db0058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_UNKNOWN_ERROR_DSTATE │ │ │ │ - 13673: 0071ca58 124 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ - 13674: 0072cc74 40 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ + 13673: 0071ca28 124 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ + 13674: 0072cc44 40 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ 13675: 00daff00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_REQ_DSTATE │ │ │ │ 13676: 005ab5ac 188 FUNC GLOBAL DEFAULT 12 hmp_netdev_del │ │ │ │ 13677: 0057a1bc 80 FUNC GLOBAL DEFAULT 12 multifd_device_state_supported │ │ │ │ - 13678: 0069e4f8 132 FUNC GLOBAL DEFAULT 12 spr_write_mas73 │ │ │ │ - 13679: 00888af0 68 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ + 13678: 0069e4c4 132 FUNC GLOBAL DEFAULT 12 spr_write_mas73 │ │ │ │ + 13679: 00888ac0 68 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ 13680: 00daffea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_DSTATE │ │ │ │ 13681: 00d7589c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_EVENT │ │ │ │ 13682: 00d64010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 13683: 00d739ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_EVENT │ │ │ │ - 13684: 00901c68 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ + 13684: 00901c38 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ 13685: 00d7a178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_IRQ_EVENT │ │ │ │ 13686: 00280fdc 412 FUNC GLOBAL DEFAULT 12 floatx80_round_to_int │ │ │ │ - 13687: 008e6604 400 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ + 13687: 008e65d4 400 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ 13688: 00ccef8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextuhrx │ │ │ │ 13689: 00528440 228 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_write │ │ │ │ 13690: 00db1a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_POPPED_DSTATE │ │ │ │ 13691: 00283498 252 FUNC GLOBAL DEFAULT 12 float32_to_int32_round_to_zero │ │ │ │ 13692: 00dafd8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_COMPLETE_DSTATE │ │ │ │ 13693: 00db06e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_KEYBOARD_DSTATE │ │ │ │ 13694: 00db1424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_UNKNOWN_DSTATE │ │ │ │ - 13695: 009b8298 112 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ + 13695: 009b8268 112 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ 13696: 004647f4 416 FUNC GLOBAL DEFAULT 12 scsi_req_build_sense │ │ │ │ 13697: 00d76078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_START_EVENT │ │ │ │ 13698: 00c7d2e0 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkSubformat_lookup │ │ │ │ 13699: 002eab8c 1120 FUNC GLOBAL DEFAULT 12 aml_gpio_int │ │ │ │ 13700: 00db00a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_DELAYED_DSTATE │ │ │ │ 13701: 00db14b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_COMPLETE_DSTATE │ │ │ │ 13702: 00db0b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_READB_DSTATE │ │ │ │ 13703: 00d6bd10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_RPM_EVENT │ │ │ │ - 13704: 0095695c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ - 13705: 008ab42c 552 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ - 13706: 007d89fc 16 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ + 13704: 0095692c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ + 13705: 008ab3fc 552 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ + 13706: 007d89cc 16 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ 13707: 00db065c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_DSTATE │ │ │ │ 13708: 00db17a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_READ_DSTATE │ │ │ │ 13709: 00d6b5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_EVENT │ │ │ │ - 13710: 0099e66c 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ + 13710: 0099e63c 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ 13711: 00285788 248 FUNC GLOBAL DEFAULT 12 float16_to_uint8 │ │ │ │ - 13712: 007fda5c 232 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ + 13712: 007fda2c 232 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ 13713: 00db2290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAME_DSTATE │ │ │ │ 13714: 00d72220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAP_FAILED_EVENT │ │ │ │ 13715: 005c37e4 60 FUNC GLOBAL DEFAULT 12 tap_probe_has_ufo │ │ │ │ 13716: 00d67be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_INIT_EVENT │ │ │ │ 13717: 00d751d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_EVENT │ │ │ │ - 13718: 0075199c 208 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ + 13718: 0075196c 208 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ 13719: 00d7ad90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_ACTION_EVENT │ │ │ │ 13720: 00d7451c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_SKIP_ASYNC_EVENT │ │ │ │ - 13721: 009a6c44 316 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ + 13721: 009a6c14 316 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ 13722: 00db19d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_AF_FLR_DSTATE │ │ │ │ 13723: 00db17ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_DSTATE │ │ │ │ 13724: 00db1e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_SELF_ITER_DSTATE │ │ │ │ 13725: 00db1ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_CONFIG_DSTATE │ │ │ │ 13726: 00db1606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_COMPLETE_REQ_DSTATE │ │ │ │ - 13727: 007748ac 76 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ + 13727: 0077487c 76 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ 13728: 00d6fe04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REGION_ENABLE_EVENT │ │ │ │ 13729: 0042c6d4 88 FUNC GLOBAL DEFAULT 12 nvme_attach_ns │ │ │ │ - 13730: 0094a948 216 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ + 13730: 0094a918 216 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ 13731: 00db06b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_EXEC_CMD_DSTATE │ │ │ │ - 13732: 006c8718 160 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ + 13732: 006c86e8 160 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ 13733: 00435cd8 80 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem │ │ │ │ 13734: 00d71080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_EVENT │ │ │ │ 13735: 00db19de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 13736: 0053a050 144 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_stop │ │ │ │ 13737: 00db1588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_LOOP_DSTATE │ │ │ │ - 13738: 009af194 272 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ + 13738: 009af164 272 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ 13739: 00d6fcb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_UPDATE_PIM_EVENT │ │ │ │ 13740: 00c7ddf4 12 OBJECT GLOBAL DEFAULT 21 TimeUnit_lookup │ │ │ │ - 13741: 00967278 156 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ + 13741: 00967248 156 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ 13742: 00546498 4 FUNC GLOBAL DEFAULT 12 qemu_remove_exit_notifier │ │ │ │ 13743: 0058fb0c 156 FUNC GLOBAL DEFAULT 12 migration_threads_remove │ │ │ │ - 13744: 009b85c4 288 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ + 13744: 009b8594 288 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ 13745: 00d7b7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_LIST_EVENT │ │ │ │ 13746: 00c7a02c 2280 OBJECT GLOBAL DEFAULT 21 tcg_op_defs │ │ │ │ - 13747: 0099ca9c 132 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ + 13747: 0099ca6c 132 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ 13748: 00d675c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_EVENT │ │ │ │ 13749: 005cdca8 8 FUNC GLOBAL DEFAULT 12 semihosting_get_cmdline │ │ │ │ - 13750: 00867a00 316 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ + 13750: 008679d0 316 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ 13751: 00db1916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_REGISTER_DSTATE │ │ │ │ 13752: 00d7a268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMDEV_EVENT │ │ │ │ - 13753: 00779f38 16 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ + 13753: 00779f08 16 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ 13754: 00618c44 104 FUNC GLOBAL DEFAULT 12 ppc_cpu_list │ │ │ │ 13755: 00645204 372 FUNC GLOBAL DEFAULT 12 helper_VEXTDUWVLX │ │ │ │ 13756: 0029f894 500 FUNC GLOBAL DEFAULT 12 console_handle_touch_event │ │ │ │ 13757: 00db212c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 13758: 00d74b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_EXACT_EVENT │ │ │ │ 13759: 0029a184 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_data │ │ │ │ - 13760: 007455c0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ + 13760: 00745590 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ 13761: 00d7bbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_EVENT │ │ │ │ 13762: 00db20c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 13763: 0093c714 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ - 13764: 006ae154 256 FUNC GLOBAL DEFAULT 12 decimal128IsCanonical │ │ │ │ + 13763: 0093c6e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ + 13764: 006ae124 256 FUNC GLOBAL DEFAULT 12 decimal128IsCanonical │ │ │ │ 13765: 0062971c 84 FUNC GLOBAL DEFAULT 12 helper_efsctsiz │ │ │ │ 13766: 002917c8 40 FUNC GLOBAL DEFAULT 12 helper_sar_i64 │ │ │ │ 13767: 00db22ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_ADD_DSTATE │ │ │ │ - 13768: 00961c74 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ - 13769: 0069de94 96 FUNC GLOBAL DEFAULT 12 spr_write_spefscr │ │ │ │ + 13768: 00961c44 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ + 13769: 0069de60 96 FUNC GLOBAL DEFAULT 12 spr_write_spefscr │ │ │ │ 13770: 00d6a5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR0_READ_EVENT │ │ │ │ 13771: 00d71ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_DRQ_EVENT │ │ │ │ 13772: 00649c94 44 FUNC GLOBAL DEFAULT 12 helper_STVEBX │ │ │ │ 13773: 00c7b364 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bitmap │ │ │ │ - 13774: 006ef188 272 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ - 13775: 00812128 332 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ - 13776: 00773b94 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ + 13774: 006ef158 272 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ + 13775: 008120f8 332 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ + 13776: 00773b64 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ 13777: 00d66fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_EVENT │ │ │ │ 13778: 00dafdf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_BINARYREPLY_DSTATE │ │ │ │ - 13779: 008f8d30 932 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ + 13779: 008f8d00 932 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ 13780: 00db1d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_FIELD_EXISTS_DSTATE │ │ │ │ 13781: 00db1f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_EXT_DSTATE │ │ │ │ 13782: 00db0baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_GPIO_IRQ_DEASSERT_DSTATE │ │ │ │ 13783: 00db2282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CONT_DSTATE │ │ │ │ 13784: 00621a34 356 FUNC GLOBAL DEFAULT 12 helper_DCMPUQ │ │ │ │ - 13785: 00906110 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ + 13785: 009060e0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ 13786: 00db2396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 13787: 00db2800 16 OBJECT GLOBAL DEFAULT 25 main_loop_tlg │ │ │ │ - 13788: 008d042c 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ + 13788: 008d03fc 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ 13789: 00db1ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_CURSOR_DSTATE │ │ │ │ - 13790: 00900334 368 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ + 13790: 00900304 368 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ 13791: 00d69010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_EVENT │ │ │ │ - 13792: 00983814 824 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ + 13792: 009837e4 824 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ 13793: 00db0d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_DSTATE │ │ │ │ 13794: 00562f68 572 FUNC GLOBAL DEFAULT 12 migration_channel_connect │ │ │ │ 13795: 00294188 160 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8i │ │ │ │ 13796: 00d77a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_COLO_ENABLE_EVENT │ │ │ │ 13797: 00d75b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_EVENT │ │ │ │ 13798: 00578818 128 FUNC GLOBAL DEFAULT 12 multifd_channel_connect │ │ │ │ 13799: 0064bb68 4 FUNC GLOBAL DEFAULT 12 helper_store_40x_tcr │ │ │ │ 13800: 00db1778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_KICK_DSTATE │ │ │ │ 13801: 00db1e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_NEW_DSTATE │ │ │ │ 13802: 00d7a938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ 13803: 00d6e448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_EVENT │ │ │ │ 13804: 00d79abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_REMOVE_EVENT │ │ │ │ - 13805: 0078faf4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ - 13806: 008c6064 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ + 13805: 0078fac4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ + 13806: 008c6034 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ 13807: 00db055e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_WRITE_DSTATE │ │ │ │ 13808: 00db082e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_WRITE_DSTATE │ │ │ │ 13809: 00db143a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_DSTATE │ │ │ │ 13810: 0043a794 1036 FUNC GLOBAL DEFAULT 12 msix_init │ │ │ │ 13811: 00d66728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_EVENT │ │ │ │ 13812: 002be48c 204 FUNC GLOBAL DEFAULT 12 vnc_start_protocol │ │ │ │ 13813: 00db0fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_DSTATE │ │ │ │ 13814: 00db022e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_DSTATE │ │ │ │ 13815: 005c39c4 208 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_be │ │ │ │ 13816: 00db0556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_WRITE_DSTATE │ │ │ │ - 13817: 00967678 208 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ - 13818: 0096a218 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ + 13817: 00967648 208 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ + 13818: 0096a1e8 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ 13819: 00d76aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_EVENT │ │ │ │ 13820: 00db13ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_READB_DSTATE │ │ │ │ 13821: 00db13fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_DMA_DSTATE │ │ │ │ 13822: 00438418 140 FUNC GLOBAL DEFAULT 12 msi_get_message │ │ │ │ 13823: 005504ac 196 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove │ │ │ │ 13824: 00294cd8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8v │ │ │ │ 13825: 00645378 372 FUNC GLOBAL DEFAULT 12 helper_VEXTDDVLX │ │ │ │ 13826: 002a36ac 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fourcc │ │ │ │ - 13827: 007a879c 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ + 13827: 007a876c 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ 13828: 00d7584c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_EVENT │ │ │ │ - 13829: 008fe37c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ - 13830: 007500b8 8 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ + 13829: 008fe34c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ + 13830: 00750088 8 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ 13831: 00dafec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_NEED_CHECK_TIMER_CB_DSTATE │ │ │ │ 13832: 00db0140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_DSTATE │ │ │ │ - 13833: 00999764 80 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ - 13834: 00912a50 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ + 13833: 00999734 80 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ + 13834: 00912a20 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ 13835: 00db0ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_S_RESET_DSTATE │ │ │ │ 13836: 003fd768 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_pending │ │ │ │ 13837: 00db0004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RUN_DSTATE │ │ │ │ 13838: 0028aebc 304 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16_scalbn │ │ │ │ 13839: 002f1b3c 8 FUNC GLOBAL DEFAULT 12 acpi_builtin │ │ │ │ 13840: 00db182c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_UNREALIZE_DSTATE │ │ │ │ 13841: 00391b78 216 FUNC GLOBAL DEFAULT 12 hid_set_next_idle │ │ │ │ 13842: 00d73b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_READ_EVENT │ │ │ │ - 13843: 00787f64 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ - 13844: 0080f240 92 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ - 13845: 0095f5c8 112 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ + 13843: 00787f34 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ + 13844: 0080f210 92 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ + 13845: 0095f598 112 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ 13846: 00d714e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_WAIT_RESELECT_EVENT │ │ │ │ 13847: 00567b04 484 FUNC GLOBAL DEFAULT 12 hmp_calc_dirty_rate │ │ │ │ 13848: 00dafbfc 1 OBJECT GLOBAL DEFAULT 25 qemuio_misalign │ │ │ │ - 13849: 009cc958 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ - 13850: 009893fc 264 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ + 13849: 009cc928 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ + 13850: 009893cc 264 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ 13851: 00db1bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_CLEANUP_RANGE_DSTATE │ │ │ │ 13852: 00d8d558 4 OBJECT GLOBAL DEFAULT 25 xen_xenstore_ops │ │ │ │ 13853: 00591718 172 FUNC GLOBAL DEFAULT 12 qmp_query_colo_status │ │ │ │ 13854: 00db1a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_PIO_DSTATE │ │ │ │ - 13855: 0069e728 4 FUNC GLOBAL DEFAULT 12 spr_write_PMC14_ureg │ │ │ │ + 13855: 0069e6f4 4 FUNC GLOBAL DEFAULT 12 spr_write_PMC14_ureg │ │ │ │ 13856: 00daff1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_STREAM_DSTATE │ │ │ │ 13857: 00d6e388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_UDP_EVENT │ │ │ │ 13858: 00dafffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_DSTATE │ │ │ │ - 13859: 009075cc 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ + 13859: 0090759c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ 13860: 00d78a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_CREATE_CONTEXT_EVENT │ │ │ │ - 13861: 00816c08 1260 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ + 13861: 00816bd8 1260 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ 13862: 00db00e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_SAVING_DSTATE │ │ │ │ - 13863: 00912874 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ + 13863: 00912844 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ 13864: 00db1f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_REUSE_DSTATE │ │ │ │ 13865: 00d76d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_EVENT │ │ │ │ 13866: 00d7428c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_ITD_EVENT │ │ │ │ - 13867: 008d6a30 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ + 13867: 008d6a00 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ 13868: 00ccf220 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupklpx │ │ │ │ - 13869: 0099254c 224 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ - 13870: 008d0d38 192 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ + 13869: 0099251c 224 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ + 13870: 008d0d08 192 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ 13871: 00db1c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_STATE_TOO_BIG_DSTATE │ │ │ │ 13872: 00633d0c 328 FUNC GLOBAL DEFAULT 12 helper_xvcvspuxws │ │ │ │ 13873: 005cf900 108 FUNC GLOBAL DEFAULT 12 icount_get_raw │ │ │ │ - 13874: 0097fcc0 152 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ + 13874: 0097fc90 152 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ 13875: 00377d58 172 FUNC GLOBAL DEFAULT 12 smbus_read_word │ │ │ │ 13876: 00db1762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_ENFORCED_LIMIT_DSTATE │ │ │ │ 13877: 002ed6e8 136 FUNC GLOBAL DEFAULT 12 aml_derefof │ │ │ │ 13878: 005d39f0 816 FUNC GLOBAL DEFAULT 12 ebpf_rss_load_fds │ │ │ │ - 13879: 0090d438 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ - 13880: 007748f8 80 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ - 13881: 0070d474 228 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ + 13879: 0090d408 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ + 13880: 007748c8 80 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ + 13881: 0070d444 228 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ 13882: 00db1dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_START_DSTATE │ │ │ │ 13883: 00d67d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_ACTIVATED_ROWS_EVENT │ │ │ │ 13884: 00439ea8 40 FUNC GLOBAL DEFAULT 12 msix_uninit_exclusive_bar │ │ │ │ 13885: 0029affc 180 FUNC GLOBAL DEFAULT 12 plugin_unregister_cb__locked │ │ │ │ - 13886: 0078fcb8 188 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ + 13886: 0078fc88 188 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ 13887: 00db172e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_DSTATE │ │ │ │ 13888: 00d6b3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_REALIZE_EVENT │ │ │ │ - 13889: 00927578 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ - 13890: 008c8b28 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ + 13889: 00927548 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ + 13890: 008c8af8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ 13891: 00291540 28 FUNC GLOBAL DEFAULT 12 tcg_cflags_has │ │ │ │ 13892: 00d75ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_EVENT │ │ │ │ 13893: 00d68f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_EVENT │ │ │ │ - 13894: 0073c460 180 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ + 13894: 0073c430 180 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ 13895: 00db0a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_DSTATE │ │ │ │ - 13896: 0090c0e8 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ + 13896: 0090c0b8 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ 13897: 00d72974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ 13898: 00d72110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_COMMAND_COMPLETE_EVENT │ │ │ │ 13899: 00d7714c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_TRANSFERRED_EVENT │ │ │ │ 13900: 00db1600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_SCSI_CMD_DSTATE │ │ │ │ 13901: 00db22b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_TYPES_DSTATE │ │ │ │ 13902: 00d77b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_RECV_BITMAP_EVENT │ │ │ │ 13903: 0062baa8 296 FUNC GLOBAL DEFAULT 12 helper_XVMULSP │ │ │ │ 13904: 006306e8 328 FUNC GLOBAL DEFAULT 12 helper_XVMAXSP │ │ │ │ - 13905: 008a53cc 584 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ - 13906: 007ba930 56 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ + 13905: 008a539c 584 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ + 13906: 007ba900 56 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ 13907: 00551838 728 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_unit_path │ │ │ │ - 13908: 0073786c 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ + 13908: 0073783c 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ 13909: 00d687a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_STALL_EVENT │ │ │ │ 13910: 00db191a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_DSTATE │ │ │ │ 13911: 00572ae8 24 FUNC GLOBAL DEFAULT 12 migration_has_failed │ │ │ │ 13912: 0062a958 24 FUNC GLOBAL DEFAULT 12 helper_efscfd │ │ │ │ 13913: 00d78570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_UPDATE_EVENT │ │ │ │ 13914: 00c84a60 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_mig_mode │ │ │ │ - 13915: 0069e094 144 FUNC GLOBAL DEFAULT 12 spr_read_thrm │ │ │ │ + 13915: 0069e060 144 FUNC GLOBAL DEFAULT 12 spr_read_thrm │ │ │ │ 13916: 00c66414 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcihost │ │ │ │ 13917: 00bca6f8 52 OBJECT GLOBAL DEFAULT 21 vmstate_ipack_device │ │ │ │ - 13918: 009b0788 68 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ - 13919: 009b9604 416 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ + 13918: 009b0758 68 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ + 13919: 009b95d4 416 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ 13920: 00d69b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_WRITEW_EVENT │ │ │ │ - 13921: 007890c0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ + 13921: 00789090 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ 13922: 0064b244 36 FUNC GLOBAL DEFAULT 12 helper_load_atbl │ │ │ │ 13923: 00db17f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DMA_ERROR_DSTATE │ │ │ │ - 13924: 00958d9c 448 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ - 13925: 007d7620 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ + 13924: 00958d6c 448 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ + 13925: 007d75f0 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ 13926: 00d769fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_EVENT │ │ │ │ 13927: 00d7416c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_STOP_EVENT │ │ │ │ - 13928: 00769b34 304 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ + 13928: 00769b04 304 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ 13929: 00db157a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_APP_COMMAND_DSTATE │ │ │ │ 13930: 00d7473c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_EVENT │ │ │ │ - 13931: 008daa58 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ - 13932: 00790b40 248 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ + 13931: 008daa28 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ + 13932: 00790b10 248 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ 13933: 0064b268 4 FUNC GLOBAL DEFAULT 12 helper_load_atbu │ │ │ │ - 13934: 00865ca0 676 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ - 13935: 0093c1b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ + 13934: 00865c70 676 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ + 13935: 0093c180 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ 13936: 00db002c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REQUEST_DSTATE │ │ │ │ - 13937: 00797494 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ + 13937: 00797464 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ 13938: 00cb7ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_le │ │ │ │ - 13939: 00921158 92 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ - 13940: 00827e14 84 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ + 13939: 00921128 92 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ + 13940: 00827de4 84 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ 13941: 00db0568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_KEY_EVENT_DSTATE │ │ │ │ 13942: 00db03f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 13943: 0073bd6c 104 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ + 13943: 0073bd3c 104 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ 13944: 002b85d4 232 FUNC GLOBAL DEFAULT 12 vnc_flush │ │ │ │ 13945: 00d6bae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_EVENT │ │ │ │ - 13946: 0074a268 36 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ - 13947: 008da998 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ + 13946: 0074a238 36 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ + 13947: 008da968 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ 13948: 00588c34 176 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_prepare │ │ │ │ 13949: 004040e0 8 FUNC GLOBAL DEFAULT 12 fp_port_get_world │ │ │ │ 13950: 00cd1530 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_dcr │ │ │ │ 13951: 00db0854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_DIR_WRITE_DSTATE │ │ │ │ 13952: 00db1ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_DSTATE │ │ │ │ 13953: 00cc37fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI8GER4PP │ │ │ │ 13954: 00db1d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_CLEANUP_DSTATE │ │ │ │ - 13955: 009606e8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ + 13955: 009606b8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ 13956: 00c7da64 12 OBJECT GLOBAL DEFAULT 21 QCryptoSecretFormat_lookup │ │ │ │ - 13957: 008a3780 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ - 13958: 00970ae0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ + 13957: 008a3750 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ + 13958: 00970ab0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ 13959: 00d6b840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_WRITE_EVENT │ │ │ │ 13960: 00d642c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_IOV_EVENT │ │ │ │ 13961: 004928d0 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_endianness │ │ │ │ 13962: 00d7765c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_EVENT │ │ │ │ 13963: 00cbe548 9 OBJECT GLOBAL DEFAULT 24 WC_CONFIG_STRING │ │ │ │ - 13964: 007c1a5c 52 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ + 13964: 007c1a2c 52 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ 13965: 00db0b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_DSTATE │ │ │ │ 13966: 00d77fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_EVENT │ │ │ │ 13967: 0044126c 208 FUNC GLOBAL DEFAULT 12 pci_vga_init │ │ │ │ 13968: 00db056a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_MOUSE_EVENT_DSTATE │ │ │ │ 13969: 00d68114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_MEMSLOTS_EVENT │ │ │ │ 13970: 004928e4 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_reply_endianness │ │ │ │ 13971: 00c7e574 12 OBJECT GLOBAL DEFAULT 21 TpmModel_lookup │ │ │ │ 13972: 00588bc0 116 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_guest_unplug_pending │ │ │ │ - 13973: 00715b98 1052 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ + 13973: 00715b68 1052 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ 13974: 00d65fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_RETURN_EVENT │ │ │ │ 13975: 00d6f014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_EVENT │ │ │ │ 13976: 00d71cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ARRIVED_EVENT │ │ │ │ 13977: 00d644f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_START_NEED_CHECK_TIMER_EVENT │ │ │ │ 13978: 00ccf430 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupklsb │ │ │ │ 13979: 00db1cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_DSTATE │ │ │ │ - 13980: 008cbb70 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ + 13980: 008cbb40 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ 13981: 002e8c30 556 FUNC GLOBAL DEFAULT 12 aml_append │ │ │ │ 13982: 00ccf3ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupklsh │ │ │ │ 13983: 0057c474 64 FUNC GLOBAL DEFAULT 12 migrate_tls │ │ │ │ - 13984: 0070e694 96 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ + 13984: 0070e664 96 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ 13985: 00cb56b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_be │ │ │ │ 13986: 00db11dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_AVAIL_DSTATE │ │ │ │ 13987: 00d67694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_CTRL_EVENT │ │ │ │ - 13988: 0098fccc 264 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ - 13989: 008b84c8 180 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ - 13990: 0074d7e8 8 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ + 13988: 0098fc9c 264 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ + 13989: 008b8498 180 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ + 13990: 0074d7b8 8 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ 13991: 00d7a3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MACHINES_EVENT │ │ │ │ - 13992: 009adcb8 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ - 13993: 0081e66c 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ + 13992: 009adc88 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ + 13993: 0081e63c 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ 13994: 00291e10 164 FUNC GLOBAL DEFAULT 12 helper_gvec_adds8 │ │ │ │ - 13995: 0095ae28 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ + 13995: 0095adf8 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ 13996: 00cc97e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvsqrtsp │ │ │ │ 13997: 0061f148 1184 FUNC GLOBAL DEFAULT 12 register_low_BATs │ │ │ │ - 13998: 00b9d6d8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ - 13999: 00948b78 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ + 13998: 00b9d6a8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ + 13999: 00948b48 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ 14000: 00db0c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_DESC_READ_DSTATE │ │ │ │ 14001: 00db1c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_DSTATE │ │ │ │ 14002: 00db1f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_START_DSTATE │ │ │ │ 14003: 00d6f988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_READ_EVENT │ │ │ │ 14004: 00253404 32 FUNC GLOBAL DEFAULT 12 gdb_syscall_reset │ │ │ │ 14005: 00ccf328 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupklsw │ │ │ │ 14006: 00db1504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_DSTATE │ │ │ │ 14007: 00d7352c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_DATA_EVENT │ │ │ │ 14008: 00db02b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_DSTATE │ │ │ │ 14009: 002edb8c 188 FUNC GLOBAL DEFAULT 12 aml_alias │ │ │ │ - 14010: 00756fa8 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ - 14011: 00b866b8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ + 14010: 00756f78 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ + 14011: 00b86688 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ 14012: 00db12b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_DSTATE │ │ │ │ 14013: 0058f95c 92 FUNC GLOBAL DEFAULT 12 migration_tls_channel_end │ │ │ │ - 14014: 0074b7a4 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ + 14014: 0074b774 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ 14015: 00d71000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_EVENT │ │ │ │ 14016: 00db1576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_POWERUP_DSTATE │ │ │ │ - 14017: 00936594 1248 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ + 14017: 00936564 1248 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ 14018: 0056524c 308 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer │ │ │ │ 14019: 00d646c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_EVENT │ │ │ │ 14020: 00c7e28c 12 OBJECT GLOBAL DEFAULT 21 WatchdogAction_lookup │ │ │ │ - 14021: 00921d68 328 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ + 14021: 00921d38 328 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ 14022: 00d7a408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_EVENT │ │ │ │ 14023: 00d700ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC405EP_CLOCKS_SETUP_EVENT │ │ │ │ 14024: 005cfa18 80 FUNC GLOBAL DEFAULT 12 icount_to_ns │ │ │ │ 14025: 00d72b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_EVENT │ │ │ │ - 14026: 007a0190 360 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ + 14026: 007a0160 360 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ 14027: 0052b7d4 196 FUNC GLOBAL DEFAULT 12 v9fs_string_sprintf │ │ │ │ - 14028: 0096524c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ + 14028: 0096521c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ 14029: 00db069e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_READ_DSTATE │ │ │ │ 14030: 00cbe344 8 OBJECT GLOBAL DEFAULT 24 mixeng_conv_float │ │ │ │ 14031: 00db13d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_DSTATE │ │ │ │ - 14032: 008021f4 1944 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ + 14032: 008021c4 1944 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ 14033: 00db0ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_COUNTER_DSTATE │ │ │ │ 14034: 00d742dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_FIELDS_EVENT │ │ │ │ 14035: 00db28ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 14036: 00dafd39 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cxl_c │ │ │ │ 14037: 00d72cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_SENDBACK_REQ_EVENT │ │ │ │ - 14038: 008b8664 204 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ + 14038: 008b8634 204 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ 14039: 00db0b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_SELECT_DSTATE │ │ │ │ 14040: 00d6d7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_UNFINISHED_EVENT │ │ │ │ - 14041: 009a151c 48 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ + 14041: 009a14ec 48 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ 14042: 002f4ff4 1476 FUNC GLOBAL DEFAULT 12 build_erst │ │ │ │ 14043: 00db2230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ 14044: 00db233c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_DSTATE │ │ │ │ 14045: 00539fc8 136 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_start │ │ │ │ - 14046: 009bdd50 124 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ + 14046: 009bdd20 124 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ 14047: 00db0f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_DSTATE │ │ │ │ 14048: 00db0a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_WRITE_DSTATE │ │ │ │ 14049: 00db19be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_DSTATE │ │ │ │ 14050: 00d78c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM2_FALLBACK_EVENT │ │ │ │ - 14051: 009bd724 28 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ + 14051: 009bd6f4 28 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ 14052: 0036afb8 20 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_index │ │ │ │ 14053: 006335b4 388 FUNC GLOBAL DEFAULT 12 helper_xvcvdpsxds │ │ │ │ 14054: 00435940 452 FUNC GLOBAL DEFAULT 12 fw_cfg_init_io_dma │ │ │ │ - 14055: 009bd900 516 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ - 14056: 007a0c2c 184 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ + 14055: 009bd8d0 516 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ + 14056: 007a0bfc 184 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ 14057: 00d66b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_WRITE_EVENT │ │ │ │ - 14058: 00805804 44 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ + 14058: 008057d4 44 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ 14059: 00d6dca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_EVENT │ │ │ │ 14060: 00db0bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_READ_DSTATE │ │ │ │ 14061: 00d7354c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RELEASE_INTERFACE_EVENT │ │ │ │ 14062: 00537b54 32 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_created │ │ │ │ 14063: 00649cc0 92 FUNC GLOBAL DEFAULT 12 helper_STVEHX │ │ │ │ 14064: 00d7b9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_FAILED_EVENT │ │ │ │ 14065: 00d645e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_EVENT │ │ │ │ - 14066: 00932a6c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ + 14066: 00932a3c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ 14067: 002a3d4c 136 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_number │ │ │ │ 14068: 00d71030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_EVENT │ │ │ │ 14069: 00d67494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMABUSY_EVENT │ │ │ │ 14070: 005cc1cc 328 FUNC GLOBAL DEFAULT 12 replay_vmstate_init │ │ │ │ 14071: 00db0c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RX_DONE_DSTATE │ │ │ │ - 14072: 009ab500 48 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ - 14073: 0090f7b0 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ - 14074: 008d9e60 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ + 14072: 009ab4d0 48 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ + 14073: 0090f780 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ + 14074: 008d9e30 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ 14075: 00d7983c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_COMMIT_EVENT │ │ │ │ 14076: 00ccae94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcfsx │ │ │ │ 14077: 005450f4 84 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request │ │ │ │ - 14078: 0098236c 152 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ - 14079: 008cb8dc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ + 14078: 0098233c 152 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ + 14079: 008cb8ac 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ 14080: 00d74aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_EVENT │ │ │ │ 14081: 0038460c 180 FUNC GLOBAL DEFAULT 12 ide_transfer_start_norecurse │ │ │ │ 14082: 00d76a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_EVENT │ │ │ │ 14083: 00db19f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_RELO_DSTATE │ │ │ │ 14084: 00db0e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MATCH_DSTATE │ │ │ │ 14085: 00537cc8 320 FUNC GLOBAL DEFAULT 12 pause_all_vcpus │ │ │ │ 14086: 00d6fe54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_WRITE_EVENT │ │ │ │ 14087: 00d79a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_ADD_EVENT │ │ │ │ 14088: 00544f88 36 FUNC GLOBAL DEFAULT 12 runstate_needs_reset │ │ │ │ 14089: 005378ec 4 FUNC GLOBAL DEFAULT 12 qemu_in_main_thread │ │ │ │ 14090: 00644f24 364 FUNC GLOBAL DEFAULT 12 helper_VEXTDUBVLX │ │ │ │ 14091: 00d6bee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_READ_EVENT │ │ │ │ 14092: 00db0e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_DSTATE │ │ │ │ 14093: 00d67f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_WRITE_REG_EVENT │ │ │ │ - 14094: 00987ae4 144 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ - 14095: 00aeb458 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ + 14094: 00987ab4 144 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ + 14095: 00aeb428 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ 14096: 00d75cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_EVENT │ │ │ │ - 14097: 007977b4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ + 14097: 00797784 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ 14098: 00c7ec54 12 OBJECT GLOBAL DEFAULT 21 CxlExtentSelectionPolicy_lookup │ │ │ │ 14099: 00db026e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_TRANSFER_AUDIO_DSTATE │ │ │ │ 14100: 00db202a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EJECT_DSTATE │ │ │ │ 14101: 005adfe4 104 FUNC GLOBAL DEFAULT 12 qemu_send_packet_async │ │ │ │ 14102: 00db149c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNHANDLED_DSTATE │ │ │ │ 14103: 00db192e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_RESET_HANDLER_DSTATE │ │ │ │ 14104: 00476558 392 FUNC GLOBAL DEFAULT 12 esp_dma_enable │ │ │ │ 14105: 00db0530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_DSTATE │ │ │ │ 14106: 00d7bb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCKED_EVENT │ │ │ │ 14107: 00dafed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_DSTATE │ │ │ │ - 14108: 0074b7fc 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ + 14108: 0074b7cc 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ 14109: 002b5964 484 FUNC GLOBAL DEFAULT 12 qmp_query_vnc_servers │ │ │ │ 14110: 0028b738 8 FUNC GLOBAL DEFAULT 12 bfloat16_maxnummag │ │ │ │ 14111: 005d40b0 524 FUNC GLOBAL DEFAULT 12 ebpf_rss_unload │ │ │ │ 14112: 00db06fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DONE_DSTATE │ │ │ │ 14113: 0029a860 196 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_add │ │ │ │ 14114: 00db1014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_AQATTR_DSTATE │ │ │ │ 14115: 00d7027c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC40X_TIMERS_INIT_EVENT │ │ │ │ 14116: 00db04dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_GET_DSTATE │ │ │ │ 14117: 00d63a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_EVENT │ │ │ │ - 14118: 0077b57c 320 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ + 14118: 0077b54c 320 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ 14119: 00db1dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_COLO_ENABLE_DSTATE │ │ │ │ 14120: 00440820 100 FUNC GLOBAL DEFAULT 12 pci_init_nic_devices │ │ │ │ 14121: 00dafdd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_SUSPEND_DSTATE │ │ │ │ 14122: 00db0f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_DSTATE │ │ │ │ 14123: 00d7740c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_EVENT │ │ │ │ - 14124: 0071e184 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ - 14125: 009ca52c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ + 14124: 0071e154 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ + 14125: 009ca4fc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ 14126: 00d7a564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_EVENT │ │ │ │ 14127: 004b8468 176 FUNC GLOBAL DEFAULT 12 usb_desc_set_string │ │ │ │ 14128: 00c7d954 12 OBJECT GLOBAL DEFAULT 21 QMPCapability_lookup │ │ │ │ 14129: 00565214 32 FUNC GLOBAL DEFAULT 12 cpu_throttle_active │ │ │ │ 14130: 00d6a1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_SYNC_EVENT │ │ │ │ 14131: 00db20f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 14132: 00d745cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESUME_EVENT │ │ │ │ 14133: 002d2110 180 FUNC GLOBAL DEFAULT 12 vnc_sasl_server_init │ │ │ │ - 14134: 009523e4 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ + 14134: 009523b4 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ 14135: 0028b7a0 8 FUNC GLOBAL DEFAULT 12 float32_minimum_number │ │ │ │ - 14136: 009c85d0 4 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ + 14136: 009c85a0 4 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ 14137: 00db1a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_DSTATE │ │ │ │ 14138: 00db2158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_JOBS_DSTATE │ │ │ │ 14139: 00db1102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_TRANSITION_DSTATE │ │ │ │ 14140: 00546610 76 FUNC GLOBAL DEFAULT 12 qemu_cleanup │ │ │ │ - 14141: 00910a18 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ + 14141: 009109e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ 14142: 00dafd70 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_yank_c │ │ │ │ 14143: 00dafe94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_POLL_QUEUE_DSTATE │ │ │ │ - 14144: 009994b4 344 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ + 14144: 00999484 344 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ 14145: 00db28cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAKE_DSTATE │ │ │ │ 14146: 00d78490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_EVENT │ │ │ │ 14147: 00cc2ca4 132 OBJECT GLOBAL DEFAULT 24 helper_info_FRE │ │ │ │ 14148: 00db0e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MATCH_DSTATE │ │ │ │ 14149: 00d8d544 4 OBJECT GLOBAL DEFAULT 25 dirtylimit_state │ │ │ │ 14150: 0028c6f0 8 FUNC GLOBAL DEFAULT 12 float16_compare_quiet │ │ │ │ 14151: 00d7411c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_READW_EVENT │ │ │ │ 14152: 00645d64 280 FUNC GLOBAL DEFAULT 12 helper_vsumsws │ │ │ │ - 14153: 008f8544 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ - 14154: 00959634 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ + 14153: 008f8514 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ + 14154: 00959604 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ 14155: 00d71130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_EVENT │ │ │ │ 14156: 00db1cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_END_DSTATE │ │ │ │ - 14157: 007a0ce4 92 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ - 14158: 008a35c4 372 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ - 14159: 007e4230 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ + 14157: 007a0cb4 92 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ + 14158: 008a3594 372 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ + 14159: 007e4200 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ 14160: 00db287c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_OPTIONAL_DSTATE │ │ │ │ 14161: 00d7a118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_OPCOUNT_EVENT │ │ │ │ 14162: 00d745bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_STOP_EVENT │ │ │ │ 14163: 00db1478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_RESET_DSTATE │ │ │ │ 14164: 00db1894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_SO_DSTATE │ │ │ │ 14165: 0027fb0c 344 FUNC GLOBAL DEFAULT 12 float32_to_float128 │ │ │ │ - 14166: 008f0bdc 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ + 14166: 008f0bac 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ 14167: 00d78420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_SERIAL_DISCARD_EVENT │ │ │ │ 14168: 00db0434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REFRESH_RATE_DSTATE │ │ │ │ - 14169: 009888e4 512 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ + 14169: 009888b4 512 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ 14170: 00da7600 48 OBJECT GLOBAL DEFAULT 25 tb_ctx │ │ │ │ - 14171: 0096679c 216 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ + 14171: 0096676c 216 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ 14172: 0036b9f4 436 FUNC GLOBAL DEFAULT 12 vbe_ioport_read_data │ │ │ │ - 14173: 00aeb454 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ - 14174: 0077b88c 144 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ + 14173: 00aeb424 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ + 14174: 0077b85c 144 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ 14175: 00d69240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_EVENT │ │ │ │ 14176: 00d7a524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_EVENT │ │ │ │ 14177: 00323ba4 48 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_qemunote │ │ │ │ 14178: 00db145a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_MSG_DSTATE │ │ │ │ 14179: 0036f97c 988 FUNC GLOBAL DEFAULT 12 vga_common_init │ │ │ │ 14180: 00cd441c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DADDQ │ │ │ │ 14181: 00ccaf18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcfux │ │ │ │ 14182: 00db21d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_RESET_DSTATE │ │ │ │ 14183: 00db126a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_RTAS_IBM_CHANGE_MSI_DSTATE │ │ │ │ 14184: 002a5ee8 104 FUNC GLOBAL DEFAULT 12 qemu_input_handler_deactivate │ │ │ │ 14185: 005ceb3c 104 FUNC GLOBAL DEFAULT 12 add_stats_schema │ │ │ │ 14186: 00568f54 376 FUNC GLOBAL DEFAULT 12 file_write_ramblock_iov │ │ │ │ 14187: 00d73c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HANDLE_PACKET_EVENT │ │ │ │ 14188: 0062c230 392 FUNC GLOBAL DEFAULT 12 helper_XVDIVSP │ │ │ │ - 14189: 0094a314 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ + 14189: 0094a2e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ 14190: 00d67ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REFRESH_RATE_EVENT │ │ │ │ - 14191: 009c85dc 8 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ - 14192: 0084dcf4 396 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ - 14193: 0092772c 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ + 14191: 009c85ac 8 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ + 14192: 0084dcc4 396 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ + 14193: 009276fc 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ 14194: 00cd3c60 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCMPO │ │ │ │ 14195: 00d6d338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_EVENT │ │ │ │ 14196: 00403d18 24 FUNC GLOBAL DEFAULT 12 desc_ring_set_consume │ │ │ │ - 14197: 0095203c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ - 14198: 00976db8 336 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ + 14197: 0095200c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ + 14198: 00976d88 336 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ 14199: 00db0e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 14200: 00635484 204 FUNC GLOBAL DEFAULT 12 helper_xscvsdqp │ │ │ │ 14201: 00d767dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SKIP_SAMPLE_RAMBLOCK_EVENT │ │ │ │ 14202: 00db0df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PKT_TYPE_DSTATE │ │ │ │ - 14203: 007987c4 104 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ - 14204: 00915fb0 324 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ + 14203: 00798794 104 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ + 14204: 00915f80 324 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ 14205: 0029bb90 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_flush_cb │ │ │ │ 14206: 00cd3ce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCMPU │ │ │ │ 14207: 00d74fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_GROUP_ATTACH_EVENT │ │ │ │ 14208: 00d733ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_EVENT │ │ │ │ - 14209: 009c7714 140 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ + 14209: 009c76e4 140 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ 14210: 00db1286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_READ_DSTATE │ │ │ │ 14211: 003737cc 2604 FUNC GLOBAL DEFAULT 12 ati_2d_blt │ │ │ │ 14212: 00cd2df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_book3s_msgsnd │ │ │ │ 14213: 006408e0 248 FUNC GLOBAL DEFAULT 12 helper_VMSUMSHM │ │ │ │ 14214: 00d6fde4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REG_WRITE_EVENT │ │ │ │ 14215: 005ca1d0 100 FUNC GLOBAL DEFAULT 12 replay_mutex_init │ │ │ │ 14216: 00d6b390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_READ_EVENT │ │ │ │ 14217: 00db0f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_DSTATE │ │ │ │ 14218: 00db1aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_WRITE_DSTATE │ │ │ │ 14219: 0052a6d8 868 FUNC GLOBAL DEFAULT 12 fsdev_throttle_parse_opts │ │ │ │ 14220: 006409d8 328 FUNC GLOBAL DEFAULT 12 helper_VMSUMSHS │ │ │ │ - 14221: 007548a0 244 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ + 14221: 00754870 244 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ 14222: 005d7194 52 FUNC GLOBAL DEFAULT 12 ppc6xx_tlb_getnum │ │ │ │ 14223: 00db161c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_IN_DSTATE │ │ │ │ 14224: 00d63968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_EVENT │ │ │ │ 14225: 00d77eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_FILE_EVENT │ │ │ │ 14226: 00d6f7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CB_EVENT │ │ │ │ 14227: 00db1f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_DSTATE │ │ │ │ 14228: 00d799a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 14229: 008d7574 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ + 14229: 008d7544 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ 14230: 00db0a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_READ_DSTATE │ │ │ │ 14231: 00d6a044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_EVENT │ │ │ │ - 14232: 009aaba0 168 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ - 14233: 006ecd04 156 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ + 14232: 009aab70 168 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ + 14233: 006eccd4 156 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ 14234: 00289110 16 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16_scalbn │ │ │ │ 14235: 0058fff8 24 FUNC GLOBAL DEFAULT 12 failover_get_state │ │ │ │ - 14236: 00742dc8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ + 14236: 00742d98 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ 14237: 00db1f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_DSTATE │ │ │ │ 14238: 00d645d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_EVENT │ │ │ │ - 14239: 0094fa5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ + 14239: 0094fa2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ 14240: 00db0cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_WRITE_DSTATE │ │ │ │ 14241: 00db0bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_UNREALIZE_DSTATE │ │ │ │ 14242: 005afcc8 476 FUNC GLOBAL DEFAULT 12 net_check_clients │ │ │ │ 14243: 002a6f4c 76 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_number │ │ │ │ - 14244: 0074b8a8 80 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ + 14244: 0074b878 80 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ 14245: 00db0da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_EITR_SET_DSTATE │ │ │ │ - 14246: 00754994 236 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ - 14247: 008e33b4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ + 14246: 00754964 236 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ + 14247: 008e3384 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ 14248: 002be6bc 164 FUNC GLOBAL DEFAULT 12 vnc_display_pw_expire │ │ │ │ 14249: 002b5f24 80 FUNC GLOBAL DEFAULT 12 vnc_server_fb_ptr │ │ │ │ 14250: 00d6d688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PROCESS_EVENT │ │ │ │ - 14251: 0077f958 132 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ + 14251: 0077f928 132 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ 14252: 00db1cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_ERROR_DSTATE │ │ │ │ - 14253: 00961be0 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ + 14253: 00961bb0 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ 14254: 00db1d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_START_DSTATE │ │ │ │ 14255: 00db10f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_WRITE_DSTATE │ │ │ │ 14256: 00daff94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_INIT_DSTATE │ │ │ │ - 14257: 00745954 4 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ + 14257: 00745924 4 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ 14258: 00d6a934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_EOI_EVENT │ │ │ │ 14259: 00d7076c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_XLATE_EVENT │ │ │ │ - 14260: 008c4154 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ - 14261: 007b13e8 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ + 14260: 008c4124 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ + 14261: 007b13b8 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ 14262: 00d65624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_REPLY_ERR_IGNORED_EVENT │ │ │ │ - 14263: 00707e30 204 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ + 14263: 00707e00 204 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ 14264: 003224b8 60 FUNC GLOBAL DEFAULT 12 ptimer_free │ │ │ │ 14265: 00daff54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_FROM_DSTATE │ │ │ │ - 14266: 00700ddc 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ - 14267: 009a0150 172 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ + 14266: 00700dac 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ + 14267: 009a0120 172 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ 14268: 00db1fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_END_DSTATE │ │ │ │ 14269: 00d75f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_EVENT │ │ │ │ - 14270: 007e2178 404 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ + 14270: 007e2148 404 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ 14271: 00d6952c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_FULL_EVENT │ │ │ │ 14272: 00d7425c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_DETACH_EVENT │ │ │ │ 14273: 00d77ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_WRITE_EVENT │ │ │ │ 14274: 00d73f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_READ_EVENT │ │ │ │ - 14275: 007af114 684 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ + 14275: 007af0e4 684 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ 14276: 00db15c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_DSTATE │ │ │ │ 14277: 00d74d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_EVENT │ │ │ │ - 14278: 007a0504 248 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ + 14278: 007a04d4 248 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ 14279: 00d771fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_SET_RUN_EVENT │ │ │ │ 14280: 002b7728 900 FUNC GLOBAL DEFAULT 12 vnc_client_io │ │ │ │ 14281: 00dafc34 0 OBJECT GLOBAL DEFAULT 25 graph_lock │ │ │ │ - 14282: 007a0d40 52 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ - 14283: 0098d9d0 92 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ + 14282: 007a0d10 52 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ + 14283: 0098d9a0 92 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ 14284: 005c38f4 208 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_le │ │ │ │ 14285: 0062a984 28 FUNC GLOBAL DEFAULT 12 helper_efdadd │ │ │ │ 14286: 00d71ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_EVENT │ │ │ │ 14287: 00db1e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_IP_INFO_DSTATE │ │ │ │ - 14288: 00996090 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ + 14288: 00996060 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ 14289: 00cc76e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPNESP │ │ │ │ - 14290: 008c6344 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ + 14290: 008c6314 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ 14291: 0053b62c 256 FUNC GLOBAL DEFAULT 12 hmp_cancel_vcpu_dirty_limit │ │ │ │ 14292: 00db05d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_START_DSTATE │ │ │ │ 14293: 00323d38 216 FUNC GLOBAL DEFAULT 12 cpu_vmstate_register │ │ │ │ 14294: 00db09ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_SEND_DSTATE │ │ │ │ - 14295: 008493b4 352 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ - 14296: 007e4504 228 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ + 14295: 00849384 352 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ + 14296: 007e44d4 228 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ 14297: 00db1b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_PAGE_MATCHED_DSTATE │ │ │ │ - 14298: 007805ec 252 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ + 14298: 007805bc 252 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ 14299: 004480d0 8 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_pf │ │ │ │ 14300: 00403fec 16 FUNC GLOBAL DEFAULT 12 fp_port_set_learning │ │ │ │ 14301: 0057d1ec 40 FUNC GLOBAL DEFAULT 12 migrate_xbzrle_cache_size │ │ │ │ - 14302: 008f7580 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ + 14302: 008f7550 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ 14303: 00db0422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_MEMORY_DSTATE │ │ │ │ 14304: 00d6df78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_DELAYED_EVENT │ │ │ │ 14305: 00d64b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_EVENT │ │ │ │ 14306: 00d66708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_EVENT │ │ │ │ 14307: 00db18b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_FAULT_DSTATE │ │ │ │ - 14308: 0070ff7c 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ + 14308: 0070ff4c 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ 14309: 00cca2b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrsqrtesp │ │ │ │ - 14310: 007dc4cc 500 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ - 14311: 007b8ff8 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ + 14310: 007dc49c 500 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ + 14311: 007b8fc8 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ 14312: 00d7a7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 14313: 00d6c100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MER_EVENT │ │ │ │ - 14314: 0090d3c8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ - 14315: 007b9aa0 172 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ + 14314: 0090d398 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ + 14315: 007b9a70 172 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ 14316: 005c3820 60 FUNC GLOBAL DEFAULT 12 tap_probe_has_uso │ │ │ │ 14317: 00db0466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_WRITE_DSTATE │ │ │ │ - 14318: 006ef848 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ - 14319: 0081cef8 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ - 14320: 009a06f8 176 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ + 14318: 006ef818 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ + 14319: 0081cec8 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ + 14320: 009a06c8 176 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ 14321: 00c7d83c 12 OBJECT GLOBAL DEFAULT 21 HostMemPolicy_lookup │ │ │ │ 14322: 00c7ea94 276 OBJECT GLOBAL DEFAULT 21 qemu_log_items │ │ │ │ 14323: 00d6bbe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_READ_EVENT │ │ │ │ 14324: 00d66f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_TIMEOUT_EVENT │ │ │ │ - 14325: 00b2d73c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ + 14325: 00b2d70c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ 14326: 00ccab7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdphp │ │ │ │ 14327: 00640148 500 FUNC GLOBAL DEFAULT 12 helper_XVI16GER2SPP │ │ │ │ 14328: 00d72270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAPPED_EVENT │ │ │ │ - 14329: 00854890 12 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ + 14329: 00854860 12 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ 14330: 00db14a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_DSTATE │ │ │ │ - 14331: 0092f740 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ + 14331: 0092f710 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ 14332: 005db7e8 8 FUNC GLOBAL DEFAULT 12 helper_check_tlb_flush_local │ │ │ │ - 14333: 00b9d674 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ - 14334: 00b2d738 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ + 14333: 00b9d644 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ + 14334: 00b2d708 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ 14335: 00d6fa30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_UNREGISTER_VFS_EVENT │ │ │ │ - 14336: 00749e4c 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ - 14337: 0099d8a8 1872 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ - 14338: 008c656c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ + 14336: 00749e1c 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ + 14337: 0099d878 1872 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ + 14338: 008c653c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ 14339: 00db0c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_PACKET_DSTATE │ │ │ │ - 14340: 008148cc 168 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ + 14340: 0081489c 168 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ 14341: 00db22fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 14342: 00db00b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_DSTATE │ │ │ │ - 14343: 00986fb4 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ + 14343: 00986f84 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ 14344: 00dafdba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_DSTATE │ │ │ │ 14345: 00cb2efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_or │ │ │ │ 14346: 00d7b210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_EVENT │ │ │ │ 14347: 00da8818 1 OBJECT GLOBAL DEFAULT 25 use_idiv_instructions │ │ │ │ 14348: 00db10f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_REGISTER_VFS_DSTATE │ │ │ │ 14349: 005380c4 140 FUNC GLOBAL DEFAULT 12 cpu_remove_sync │ │ │ │ - 14350: 007da208 528 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ + 14350: 007da1d8 528 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ 14351: 00db1666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RELEASE_INTERFACE_DSTATE │ │ │ │ 14352: 00524b68 200 FUNC GLOBAL DEFAULT 12 audio_buffer_bytes │ │ │ │ 14353: 00d6658c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_FLAGS_EVENT │ │ │ │ 14354: 00db205c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_ADD_DSTATE │ │ │ │ 14355: 00d638d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_EVENT │ │ │ │ 14356: 00d6b810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_CLOCK_FREQ_EVENT │ │ │ │ 14357: 00d6dc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_THROTTLING_TIMER_EVENT │ │ │ │ 14358: 00d638a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_EVENT │ │ │ │ - 14359: 0079f218 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ + 14359: 0079f1e8 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ 14360: 005d247c 112 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_address_matches │ │ │ │ 14361: 00db04d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SOFT_RESET_DSTATE │ │ │ │ 14362: 00d6a284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SEND_SGI_EVENT │ │ │ │ 14363: 00db04a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_DSTATE │ │ │ │ - 14364: 00719484 364 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ + 14364: 00719454 364 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ 14365: 00db0b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_READ_DSTATE │ │ │ │ 14366: 00d6ee04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_EVENT │ │ │ │ - 14367: 00910cf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ + 14367: 00910cc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ 14368: 00d6d808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_EVENT │ │ │ │ - 14369: 00951128 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ + 14369: 009510f8 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ 14370: 00cb5524 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_be │ │ │ │ 14371: 00d68950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_EVENT │ │ │ │ 14372: 00d75d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_MEM_TABLE_EVENT │ │ │ │ 14373: 00d6f004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_EVENT │ │ │ │ - 14374: 00997cb4 16 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ + 14374: 00997c84 16 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ 14375: 00db14ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_OVERFLOW_DSTATE │ │ │ │ 14376: 00db01e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UP_READ_DSTATE │ │ │ │ 14377: 00db0d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_ADDR_DSTATE │ │ │ │ 14378: 00db21b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 14379: 00392374 112 FUNC GLOBAL DEFAULT 12 hid_keyboard_write │ │ │ │ 14380: 00db1e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RAM_ALLOC_SHARED_DSTATE │ │ │ │ - 14381: 0073dfcc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ + 14381: 0073df9c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ 14382: 00d783c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_RELEASE_EVENT │ │ │ │ - 14383: 00b0bc84 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ + 14383: 00b0bc54 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ 14384: 00339b30 4 FUNC GLOBAL DEFAULT 12 cxl_machine_init │ │ │ │ 14385: 00ccd228 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdsub │ │ │ │ 14386: 00dafeec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 14387: 005c36d4 272 FUNC GLOBAL DEFAULT 12 tap_probe_vnet_hdr │ │ │ │ - 14388: 0095d0e8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ + 14388: 0095d0b8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ 14389: 00d71680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_SELECTION_EVENT │ │ │ │ - 14390: 0094d3a4 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ + 14390: 0094d374 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ 14391: 005c9fb4 148 FUNC GLOBAL DEFAULT 12 replay_check_error │ │ │ │ 14392: 005d8ca0 64 FUNC GLOBAL DEFAULT 12 hmp_info_tlb │ │ │ │ 14393: 00d60310 428 OBJECT GLOBAL DEFAULT 24 bdrv_qcow2 │ │ │ │ 14394: 00d796bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 14395: 00db01a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_DSTATE │ │ │ │ 14396: 00d76d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_START_EVENT │ │ │ │ 14397: 00d6f5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_DISCARD_CB_EVENT │ │ │ │ 14398: 00db15d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_IDN_DSTATE │ │ │ │ 14399: 002f31f8 8 FUNC GLOBAL DEFAULT 12 acpi_ghes_present │ │ │ │ - 14400: 0077a530 104 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ - 14401: 008c17c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ + 14400: 0077a500 104 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ + 14401: 008c1790 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ 14402: 002559e0 352 FUNC GLOBAL DEFAULT 12 do_run_on_cpu │ │ │ │ 14403: 0028b968 64 FUNC GLOBAL DEFAULT 12 float64_minimum_number │ │ │ │ - 14404: 009152d0 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ - 14405: 0094a80c 316 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ - 14406: 009ab864 76 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ - 14407: 007a0f0c 12 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ + 14404: 009152a0 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ + 14405: 0094a7dc 316 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ + 14406: 009ab834 76 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ + 14407: 007a0edc 12 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ 14408: 00d735fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_STARTED_EVENT │ │ │ │ 14409: 0029a0ac 84 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_inline_per_vcpu │ │ │ │ 14410: 00db12da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_DSTATE │ │ │ │ 14411: 00d78bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM16_FALLBACK_EVENT │ │ │ │ - 14412: 007753ec 3540 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ + 14412: 007753bc 3540 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ 14413: 00d7bdec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_BH_CB_EVENT │ │ │ │ 14414: 0044b5a8 264 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_set_vector │ │ │ │ 14415: 002a3ac8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_draw_submitted │ │ │ │ 14416: 00db007c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_DSTATE │ │ │ │ 14417: 00db1acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_REGIONS_DSTATE │ │ │ │ 14418: 0043dc58 100 FUNC GLOBAL DEFAULT 12 pci_bus_num │ │ │ │ 14419: 00d75a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_EVENT │ │ │ │ 14420: 00d71b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_GET_CMD_EVENT │ │ │ │ 14421: 00d71670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_UNAVAILABLE_EVENT │ │ │ │ 14422: 00cb5734 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_le │ │ │ │ 14423: 00d7be78 0 NOTYPE GLOBAL DEFAULT 25 __bss_start__ │ │ │ │ 14424: 00db19e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_WRITE_DSTATE │ │ │ │ - 14425: 0095121c 460 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ + 14425: 009511ec 460 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ 14426: 0040776c 56 FUNC GLOBAL DEFAULT 12 world_ingress │ │ │ │ - 14427: 0086d358 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ - 14428: 006f6828 228 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ - 14429: 007a3340 156 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ + 14427: 0086d328 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ + 14428: 006f67f8 228 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ + 14429: 007a3310 156 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ 14430: 00cc004c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBCUQ │ │ │ │ - 14431: 007ac5b0 232 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ + 14431: 007ac580 232 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ 14432: 00d6c040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_EVENT │ │ │ │ 14433: 00cc4b10 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMADDQPO │ │ │ │ - 14434: 006cb448 76 FUNC GLOBAL DEFAULT 12 vfio_devices_all_dirty_tracking_started │ │ │ │ + 14434: 006cb418 76 FUNC GLOBAL DEFAULT 12 vfio_devices_all_dirty_tracking_started │ │ │ │ 14435: 00370188 116 FUNC GLOBAL DEFAULT 12 virtio_add_vhost_device │ │ │ │ 14436: 00bc7d3c 52 OBJECT GLOBAL DEFAULT 21 vmstate_ahci │ │ │ │ 14437: 00435718 552 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_from_generator │ │ │ │ 14438: 00db114e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_SET_REQUEST_DSTATE │ │ │ │ 14439: 0029f884 16 FUNC GLOBAL DEFAULT 12 console_has_gl │ │ │ │ 14440: 00c6f57c 4 OBJECT GLOBAL DEFAULT 21 vub_config_ops │ │ │ │ 14441: 0044bacc 220 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_enable_power │ │ │ │ 14442: 00c7d314 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2Version_lookup │ │ │ │ - 14443: 0077c644 248 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ + 14443: 0077c614 248 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ 14444: 00db13b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_ABORT_DSTATE │ │ │ │ 14445: 00d79034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_GET_VPA_EVENT │ │ │ │ - 14446: 0099b44c 220 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ + 14446: 0099b41c 220 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ 14447: 00c7d880 12 OBJECT GLOBAL DEFAULT 21 PCIELinkSpeed_lookup │ │ │ │ - 14448: 0091244c 192 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ + 14448: 0091241c 192 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ 14449: 00db18ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_DSTATE │ │ │ │ 14450: 00db13a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_DSTATE │ │ │ │ 14451: 00db026c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_RUNNING_DSTATE │ │ │ │ 14452: 00db13a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_DSTATE │ │ │ │ 14453: 00db1d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_DSTATE │ │ │ │ 14454: 00d7016c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC405_GPIO_READ_EVENT │ │ │ │ - 14455: 007f6878 20 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ + 14455: 007f6848 20 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ 14456: 00db0b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_DSTATE │ │ │ │ 14457: 00db0158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WSTAT_DSTATE │ │ │ │ - 14458: 00917778 376 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ - 14459: 006e3300 52 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ - 14460: 0078833c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ + 14458: 00917748 376 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ + 14459: 006e32d0 52 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ + 14460: 0078830c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ 14461: 00db02fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_DSTATE │ │ │ │ 14462: 00d70aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_READ_EVENT │ │ │ │ - 14463: 0099b7c4 200 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ + 14463: 0099b794 200 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ 14464: 00db010c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PROBE_CAPS_DSTATE │ │ │ │ 14465: 00db28b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAPPED_DSTATE │ │ │ │ 14466: 005c89f4 956 FUNC GLOBAL DEFAULT 12 replay_sync_error │ │ │ │ - 14467: 009a56e0 220 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ - 14468: 0075f418 72 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ + 14467: 009a56b0 220 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ + 14468: 0075f3e8 72 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ 14469: 00d681d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_MODE_EVENT │ │ │ │ - 14470: 009295cc 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ + 14470: 0092959c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ 14471: 00d7330c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_EVENT │ │ │ │ - 14472: 00868258 56 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ + 14472: 00868228 56 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ 14473: 00d6aa94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_EVENT │ │ │ │ - 14474: 0074d87c 216 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ + 14474: 0074d84c 216 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ 14475: 00d78320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_UNREGISTER_EVENT │ │ │ │ 14476: 00d7a958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FDSETS_EVENT │ │ │ │ 14477: 00440ea0 152 FUNC GLOBAL DEFAULT 12 pci_for_each_bus_depth_first │ │ │ │ 14478: 00d65e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WSTAT_EVENT │ │ │ │ 14479: 00db1fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_DSTATE │ │ │ │ - 14480: 007426e0 312 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ + 14480: 007426b0 312 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ 14481: 00db0672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DSTATE │ │ │ │ 14482: 00d71aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_TRANSFER_DATA_EVENT │ │ │ │ 14483: 00d7971c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 14484: 00d7079c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PCI_GET_EVENT │ │ │ │ - 14485: 009c78e0 40 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ + 14485: 009c78b0 40 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ 14486: 00d64640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_LINK_L2_EVENT │ │ │ │ - 14487: 007b9934 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ - 14488: 008211d0 8 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ + 14487: 007b9904 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ + 14488: 008211a0 8 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ 14489: 00db0440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SIN_DSTATE │ │ │ │ 14490: 003dbc68 296 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_uninit │ │ │ │ 14491: 00db07e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_CLEAR_DSTATE │ │ │ │ - 14492: 009858bc 12 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ + 14492: 0098588c 12 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ 14493: 00db1b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_DSTATE │ │ │ │ 14494: 00d6cee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_SENT_EVENT │ │ │ │ 14495: 00d6f704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_EVENT │ │ │ │ - 14496: 0070cb80 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ - 14497: 00947064 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ - 14498: 009bd708 28 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ - 14499: 0096b388 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ - 14500: 0070c1fc 492 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ - 14501: 0074a210 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ + 14496: 0070cb50 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ + 14497: 00947034 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ + 14498: 009bd6d8 28 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ + 14499: 0096b358 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ + 14500: 0070c1cc 492 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ + 14501: 0074a1e0 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ 14502: 00d676c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_GET_QUEUE_EVENT │ │ │ │ 14503: 00bc9534 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_keyboard_device │ │ │ │ 14504: 00db1f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_DISCARD_RECT_DSTATE │ │ │ │ 14505: 00d6ddb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_EVENT │ │ │ │ 14506: 00d68bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_WRITEB_EVENT │ │ │ │ 14507: 0027d9b4 2168 FUNC GLOBAL DEFAULT 12 floatx80_div │ │ │ │ 14508: 00d65f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_EVENT │ │ │ │ - 14509: 008d5f30 320 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ + 14509: 008d5f00 320 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ 14510: 00db1cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_FILE_ERR_DSTATE │ │ │ │ - 14511: 00908c28 312 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ + 14511: 00908bf8 312 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ 14512: 00572a00 232 FUNC GLOBAL DEFAULT 12 migration_call_notifiers │ │ │ │ 14513: 00db10f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_CONFIG_WRITE_DSTATE │ │ │ │ 14514: 00db0c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_WRITE_DSTATE │ │ │ │ 14515: 00d67574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_FULL_EVENT │ │ │ │ - 14516: 008db470 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ + 14516: 008db440 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ 14517: 0043e0dc 28 FUNC GLOBAL DEFAULT 12 pci_bus_set_slot_reserved_mask │ │ │ │ 14518: 005c9db4 132 FUNC GLOBAL DEFAULT 12 replay_get_word │ │ │ │ 14519: 00d64340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_EVENT │ │ │ │ 14520: 00282a84 296 FUNC GLOBAL DEFAULT 12 float128_to_int32 │ │ │ │ 14521: 00c657b4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nguid │ │ │ │ 14522: 00d66988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_REG_EVENT │ │ │ │ 14523: 00d64170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_RETURN_EVENT │ │ │ │ - 14524: 007dd864 288 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ + 14524: 007dd834 288 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ 14525: 00db1bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_DSTATE │ │ │ │ 14526: 00d68224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_GET_EVENT │ │ │ │ - 14527: 0077e25c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ + 14527: 0077e22c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ 14528: 002a2924 336 FUNC GLOBAL DEFAULT 12 qemu_display_help │ │ │ │ 14529: 00d78590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_EVENT │ │ │ │ 14530: 0029fa88 140 FUNC GLOBAL DEFAULT 12 qemu_console_set_display_gl_ctx │ │ │ │ 14531: 00db2350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_UPDATE_DSTATE │ │ │ │ 14532: 0064bb6c 4 FUNC GLOBAL DEFAULT 12 helper_store_40x_tsr │ │ │ │ 14533: 005d1948 360 FUNC GLOBAL DEFAULT 12 mttcg_start_vcpu_thread │ │ │ │ 14534: 00d6b8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_WRITE_EVENT │ │ │ │ 14535: 00d789c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_NUMLOCK_EVENT │ │ │ │ 14536: 00db0e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_DSTATE │ │ │ │ 14537: 00db1f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_CSI_DSTATE │ │ │ │ 14538: 006258d4 480 FUNC GLOBAL DEFAULT 12 helper_DSCLIQ │ │ │ │ - 14539: 00922e5c 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ - 14540: 00864bbc 324 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ + 14539: 00922e2c 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ + 14540: 00864b8c 324 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ 14541: 00db0b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CLEAR_TREQ_DSTATE │ │ │ │ - 14542: 0073f2ac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ - 14543: 007878a4 484 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ + 14542: 0073f27c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ + 14543: 00787874 484 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ 14544: 00db094e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_PARALLEL_DSTATE │ │ │ │ - 14545: 008a0c38 96 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ + 14545: 008a0c08 96 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ 14546: 005733e8 624 FUNC GLOBAL DEFAULT 12 qmp_migrate_pause │ │ │ │ - 14547: 00804e90 256 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ + 14547: 00804e60 256 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ 14548: 003389e8 132 FUNC GLOBAL DEFAULT 12 sysbus_is_irq_connected │ │ │ │ 14549: 0043dea8 104 FUNC GLOBAL DEFAULT 12 pci_device_load │ │ │ │ 14550: 00db1080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DEALLOCATE_DSTATE │ │ │ │ 14551: 00447c20 492 FUNC GLOBAL DEFAULT 12 pcie_sriov_config_write │ │ │ │ - 14552: 0073f7e4 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ + 14552: 0073f7b4 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ 14553: 00d653b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_EVENT │ │ │ │ 14554: 00d79124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_FP_SET_EVENT │ │ │ │ - 14555: 00700de0 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ + 14555: 00700db0 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ 14556: 00c7e54c 12 OBJECT GLOBAL DEFAULT 21 RockerPortDuplex_lookup │ │ │ │ 14557: 00d75454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_RELO_EVENT │ │ │ │ - 14558: 008cbfd8 156 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ - 14559: 0077cc5c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ + 14558: 008cbfa8 156 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ + 14559: 0077cc2c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ 14560: 00db12e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_DSTATE │ │ │ │ 14561: 00db0a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_DSTATE │ │ │ │ 14562: 0064a9ac 76 FUNC GLOBAL DEFAULT 12 helper_HASHCHK │ │ │ │ 14563: 00db2354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_RELOAD_DSTATE │ │ │ │ 14564: 004c5224 360 FUNC GLOBAL DEFAULT 12 ohci_sysbus_die │ │ │ │ - 14565: 00821238 360 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ - 14566: 00887f18 368 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ - 14567: 00745e0c 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ + 14565: 00821208 360 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ + 14566: 00887ee8 368 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ + 14567: 00745ddc 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ 14568: 00d5e1b8 36 OBJECT GLOBAL DEFAULT 24 qemu_drive_opts │ │ │ │ 14569: 00db159c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_SET_VOLTAGE_DSTATE │ │ │ │ 14570: 00d6bab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_EVENT │ │ │ │ 14571: 00cd3630 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCTFIX │ │ │ │ 14572: 00db0f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_DSTATE │ │ │ │ 14573: 00db1662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_DATA_DSTATE │ │ │ │ 14574: 005108b8 408 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers_nvqs │ │ │ │ 14575: 00d76d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_EVENT │ │ │ │ - 14576: 007b9010 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ + 14576: 007b8fe0 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ 14577: 00d637f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_CANCEL_EVENT │ │ │ │ 14578: 0054665c 616 FUNC GLOBAL DEFAULT 12 hmp_info_tpm │ │ │ │ 14579: 00db02b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_FLASH_ERASE_DSTATE │ │ │ │ 14580: 00d64900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_SLEEP_EVENT │ │ │ │ 14581: 003307a8 136 FUNC GLOBAL DEFAULT 12 device_type_is_dynamic_sysbus │ │ │ │ - 14582: 008f746c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ + 14582: 008f743c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ 14583: 00d7752c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_EVENT │ │ │ │ 14584: 00db0020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_DSTATE │ │ │ │ 14585: 00d73ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_SOF_EVENT │ │ │ │ 14586: 0044a128 24 FUNC GLOBAL DEFAULT 12 slotid_cap_cleanup │ │ │ │ - 14587: 00781a28 264 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ - 14588: 0096b23c 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ + 14587: 007819f8 264 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ + 14588: 0096b20c 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ 14589: 00d68494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_EVENT │ │ │ │ 14590: 00d68294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_LOAD_EVENT │ │ │ │ - 14591: 00744da4 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ + 14591: 00744d74 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ 14592: 00db2130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 14593: 00cb7bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_be │ │ │ │ - 14594: 0074e9dc 8 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ + 14594: 0074e9ac 8 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ 14595: 00d654a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_RET_EVENT │ │ │ │ 14596: 0059165c 188 FUNC GLOBAL DEFAULT 12 qmp_xen_colo_do_checkpoint │ │ │ │ 14597: 003347a4 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_remove │ │ │ │ 14598: 005e0080 448 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_atbl │ │ │ │ - 14599: 00813484 16 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ + 14599: 00813454 16 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ 14600: 00db2855 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_yank_c │ │ │ │ 14601: 003dbd98 140 FUNC GLOBAL DEFAULT 12 e1000e_core_pre_save │ │ │ │ 14602: 00db1116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_MEM_VALID_DSTATE │ │ │ │ - 14603: 007efe78 184 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ + 14603: 007efe48 184 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ 14604: 00daff1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 14605: 00d648d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_EVENT │ │ │ │ 14606: 00db0af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_WRITE_DSTATE │ │ │ │ 14607: 00d7960c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_EVENT │ │ │ │ 14608: 005e0240 448 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_atbu │ │ │ │ 14609: 0032bc04 1396 FUNC GLOBAL DEFAULT 12 hmp_info_memory_devices │ │ │ │ 14610: 00db1ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 14611: 00db1d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_DSTATE │ │ │ │ - 14612: 0094b2f0 332 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ + 14612: 0094b2c0 332 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ 14613: 00d6a624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_READ_EVENT │ │ │ │ - 14614: 0091011c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ + 14614: 009100ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ 14615: 00dafd7f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_rocker_c │ │ │ │ 14616: 0029b770 252 FUNC GLOBAL DEFAULT 12 plugin_register_vcpu_mem_cb │ │ │ │ 14617: 002ae9c0 124 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_cursor │ │ │ │ - 14618: 0074f690 672 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ + 14618: 0074f660 672 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ 14619: 00db2100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_ADD_DSTATE │ │ │ │ 14620: 00db2062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 14621: 00d768bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_EVENT │ │ │ │ 14622: 00db0d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_DSTATE │ │ │ │ 14623: 00db03cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_GET_QUEUE_DSTATE │ │ │ │ - 14624: 0071a4e0 952 FUNC GLOBAL DEFAULT 12 cpu_flush_icache_range │ │ │ │ - 14625: 00989f0c 192 FUNC GLOBAL DEFAULT 12 qatomic_read_i64 │ │ │ │ + 14624: 0071a4b0 952 FUNC GLOBAL DEFAULT 12 cpu_flush_icache_range │ │ │ │ + 14625: 00989edc 192 FUNC GLOBAL DEFAULT 12 qatomic_read_i64 │ │ │ │ 14626: 00d63b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_RLE_EVENT │ │ │ │ 14627: 00db14d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_DSTATE │ │ │ │ 14628: 00d7059c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_STR_TRUNCATED_EVENT │ │ │ │ - 14629: 008acc2c 276 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ + 14629: 008acbfc 276 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ 14630: 00db188c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_DSTATE │ │ │ │ 14631: 005e1108 1004 FUNC GLOBAL DEFAULT 12 cpu_ppc_clock_vm_state_change │ │ │ │ 14632: 00d7b414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SCREENDUMP_EVENT │ │ │ │ 14633: 00d6d5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_EVENT │ │ │ │ 14634: 00d7a328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_EVENT │ │ │ │ 14635: 00db0cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_READ_DSTATE │ │ │ │ 14636: 00db233a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_DSTATE │ │ │ │ 14637: 00d6ac14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_INTERRUPT_EVENT │ │ │ │ 14638: 00d740ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_DEL_EVENT │ │ │ │ 14639: 00d6ec64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_EVENT │ │ │ │ 14640: 003a5268 104 FUNC GLOBAL DEFAULT 12 isa_try_new │ │ │ │ 14641: 005e1d20 368 FUNC GLOBAL DEFAULT 12 store_40x_tcr │ │ │ │ 14642: 0044d3ac 164 FUNC GLOBAL DEFAULT 12 pcie_cap_root_init │ │ │ │ 14643: 002847b0 240 FUNC GLOBAL DEFAULT 12 float64_to_int32_modulo │ │ │ │ - 14644: 00966108 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ + 14644: 009660d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ 14645: 00db1490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_SET_FW_TIME_DSTATE │ │ │ │ 14646: 00db21f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_DSTATE │ │ │ │ 14647: 002cff84 296 FUNC GLOBAL DEFAULT 12 vnc_server_cut_text_caps │ │ │ │ 14648: 00282bac 292 FUNC GLOBAL DEFAULT 12 float128_to_int64 │ │ │ │ 14649: 00db2044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 14650: 00db1a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_DSTATE │ │ │ │ 14651: 0054574c 188 FUNC GLOBAL DEFAULT 12 qemu_system_reset_request │ │ │ │ 14652: 00db04ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_DSTATE │ │ │ │ 14653: 00db1012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_DSTATE │ │ │ │ 14654: 00cb3a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax8 │ │ │ │ 14655: 003c6df4 596 FUNC GLOBAL DEFAULT 12 e1000x_rx_vlan_filter │ │ │ │ - 14656: 00789270 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ + 14656: 00789240 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ 14657: 00d71af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_DMA_EVENT │ │ │ │ 14658: 00d750d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_EVENT │ │ │ │ 14659: 00d71e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_ENABLED_EVENT │ │ │ │ 14660: 00db154a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_TIMEOUT_DSTATE │ │ │ │ 14661: 00dafda8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_DSTATE │ │ │ │ 14662: 002a3d1c 48 FUNC GLOBAL DEFAULT 12 qemu_input_linux_to_qcode │ │ │ │ 14663: 00cb8728 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i32 │ │ │ │ 14664: 00daff6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_DSTATE │ │ │ │ 14665: 00d6a944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_REJECT_EVENT │ │ │ │ 14666: 005340f4 584 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_start │ │ │ │ - 14667: 008df220 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ + 14667: 008df1f0 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ 14668: 00d6dce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_IMS_EVENT │ │ │ │ 14669: 00db029c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_BYTE_DSTATE │ │ │ │ 14670: 00d7bc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFREE_EVENT │ │ │ │ 14671: 003c9028 988 FUNC GLOBAL DEFAULT 12 net_tx_pkt_parse │ │ │ │ 14672: 002533e4 32 FUNC GLOBAL DEFAULT 12 gdb_disable_syscalls │ │ │ │ 14673: 00d6cd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_REALIZE_EVENT │ │ │ │ 14674: 0032b6d4 220 FUNC GLOBAL DEFAULT 12 hmp_info_balloon │ │ │ │ - 14675: 008c3318 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ - 14676: 009af0f0 164 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ - 14677: 0077a9a4 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ + 14675: 008c32e8 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ + 14676: 009af0c0 164 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ + 14677: 0077a974 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ 14678: 00db1158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_ISD_REMAP_DSTATE │ │ │ │ 14679: 00642d94 156 FUNC GLOBAL DEFAULT 12 helper_vpmsumb │ │ │ │ 14680: 003c8c70 172 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_hdr_checksum │ │ │ │ 14681: 00db0e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_TYPE_DSTATE │ │ │ │ 14682: 006310f4 436 FUNC GLOBAL DEFAULT 12 helper_XSMAXJDP │ │ │ │ 14683: 00d6d258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_TX_STATE_EVENT │ │ │ │ - 14684: 00781b78 412 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ + 14684: 00781b48 412 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ 14685: 00d675d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_IRQ_STATE_EVENT │ │ │ │ 14686: 00db02ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_LCHS_GUESS_DSTATE │ │ │ │ 14687: 00d75a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_GUEST_PAGE_EVENT │ │ │ │ 14688: 00db0af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_READL_DSTATE │ │ │ │ 14689: 002a7374 164 FUNC GLOBAL DEFAULT 12 qemu_input_scale_axis │ │ │ │ 14690: 00642e30 156 FUNC GLOBAL DEFAULT 12 helper_vpmsumh │ │ │ │ 14691: 00db0dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_DSTATE │ │ │ │ - 14692: 008df46c 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ + 14692: 008df43c 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ 14693: 00db1a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_FEATURES_DSTATE │ │ │ │ - 14694: 0096b4f0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ - 14695: 007a59e4 824 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ + 14694: 0096b4c0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ + 14695: 007a59b4 824 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ 14696: 00d78a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEY_EVENT_EVENT │ │ │ │ 14697: 0029bb00 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_idle_cb │ │ │ │ 14698: 00d73ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_EVENT │ │ │ │ - 14699: 008c7bb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ + 14699: 008c7b84 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ 14700: 00d6e518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_EVENT │ │ │ │ 14701: 00db0f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_DSTATE │ │ │ │ 14702: 00d6c250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_EVENT │ │ │ │ - 14703: 0074db20 156 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ + 14703: 0074daf0 156 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ 14704: 00626e5c 40 FUNC GLOBAL DEFAULT 12 helper_fpscr_clrbit │ │ │ │ - 14705: 0093f5e8 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ + 14705: 0093f5b8 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ 14706: 00d68f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_RARC_EVENT │ │ │ │ 14707: 00db18da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_DSTATE │ │ │ │ 14708: 00d8d794 4 OBJECT GLOBAL DEFAULT 25 qemu_name │ │ │ │ 14709: 00d7583c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_SEND_RESPONSE_EVENT │ │ │ │ - 14710: 00998794 248 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ - 14711: 008be0cc 580 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ - 14712: 0081e5d0 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ - 14713: 00707548 76 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ - 14714: 00903bf0 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ + 14710: 00998764 248 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ + 14711: 008be09c 580 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ + 14712: 0081e5a0 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ + 14713: 00707518 76 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ + 14714: 00903bc0 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ 14715: 00286908 236 FUNC GLOBAL DEFAULT 12 float32_to_uint64_round_to_zero │ │ │ │ 14716: 00d7c06c 1 OBJECT GLOBAL DEFAULT 25 tcg_allowed │ │ │ │ 14717: 00642ecc 140 FUNC GLOBAL DEFAULT 12 helper_vpmsumw │ │ │ │ - 14718: 009b77fc 592 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ + 14718: 009b77cc 592 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ 14719: 00649d1c 84 FUNC GLOBAL DEFAULT 12 helper_STVEWX │ │ │ │ 14720: 00ccb440 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpqp │ │ │ │ 14721: 00643c30 200 FUNC GLOBAL DEFAULT 12 helper_vpkuwum │ │ │ │ 14722: 00d769ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 14723: 005115c8 296 FUNC GLOBAL DEFAULT 12 vhost_config_mask │ │ │ │ 14724: 002959c0 176 FUNC GLOBAL DEFAULT 12 helper_gvec_eq16 │ │ │ │ 14725: 0064396c 272 FUNC GLOBAL DEFAULT 12 helper_vpkuwus │ │ │ │ 14726: 00db2176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMPDTB_DSTATE │ │ │ │ 14727: 00db0a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_ACCESS_BLOCKED_DSTATE │ │ │ │ 14728: 002ef7fc 2452 FUNC GLOBAL DEFAULT 12 build_fadt │ │ │ │ 14729: 00db118c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS6000MC_ID_READ_DSTATE │ │ │ │ 14730: 00bc8890 80 OBJECT GLOBAL DEFAULT 21 ide_portio_list │ │ │ │ 14731: 00db1166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_SDRAM_INIT_DSTATE │ │ │ │ - 14732: 009876ec 28 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ + 14732: 009876bc 28 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ 14733: 00dafd84 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_tpm_c │ │ │ │ 14734: 005a54a8 712 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_del │ │ │ │ 14735: 00437b74 244 FUNC GLOBAL DEFAULT 12 pcie_find_port_by_pn │ │ │ │ 14736: 00d74be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_EVENT │ │ │ │ - 14737: 0093d920 92 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ + 14737: 0093d8f0 92 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ 14738: 00d643a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_POLL_QUEUE_EVENT │ │ │ │ 14739: 00583224 64 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_init │ │ │ │ 14740: 005238e4 904 FUNC GLOBAL DEFAULT 12 AUD_add_capture │ │ │ │ 14741: 00d7576c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_SET_STATUS_EVENT │ │ │ │ 14742: 00db1c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_DSTATE │ │ │ │ 14743: 00d76118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_READ_EVENT │ │ │ │ 14744: 00d71ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_IO_EVENT │ │ │ │ - 14745: 00987a8c 88 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ + 14745: 00987a5c 88 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ 14746: 00dafd96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_COMPLETED_DSTATE │ │ │ │ 14747: 00db0c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_WRITE_DSTATE │ │ │ │ - 14748: 008c850c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ + 14748: 008c84dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ 14749: 005a0aa8 244 FUNC GLOBAL DEFAULT 12 hmp_gdbserver │ │ │ │ - 14750: 008c199c 360 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ + 14750: 008c196c 360 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ 14751: 00433cc4 192 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i16 │ │ │ │ - 14752: 00782378 160 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ - 14753: 007dcaa0 496 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ + 14752: 00782348 160 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ + 14753: 007dca70 496 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ 14754: 00db21ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_RESET_DSTATE │ │ │ │ 14755: 0028213c 272 FUNC GLOBAL DEFAULT 12 float16_to_int16 │ │ │ │ 14756: 00dafdc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_DSTATE │ │ │ │ - 14757: 006e9de0 72 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ - 14758: 0079f848 496 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ + 14757: 006e9db0 72 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ + 14758: 0079f818 496 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ 14759: 004b8600 264 FUNC GLOBAL DEFAULT 12 usb_desc_create_serial │ │ │ │ 14760: 004b8408 92 FUNC GLOBAL DEFAULT 12 usb_desc_other │ │ │ │ - 14761: 009210a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ - 14762: 007f1fd8 332 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ - 14763: 00995958 236 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ + 14761: 00921070 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ + 14762: 007f1fa8 332 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ + 14763: 00995928 236 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ 14764: 00d66828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_EXTREG_EVENT │ │ │ │ 14765: 00d6d198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_PACKET_EVENT │ │ │ │ 14766: 00db194e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PUT_GROUP_DSTATE │ │ │ │ - 14767: 007cf2e4 164 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ - 14768: 00908d60 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ - 14769: 00813d2c 116 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ + 14767: 007cf2b4 164 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ + 14768: 00908d30 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ + 14769: 00813cfc 116 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ 14770: 00d7b498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ 14771: 00534c18 552 FUNC GLOBAL DEFAULT 12 hmp_info_block │ │ │ │ 14772: 0050f408 64 FUNC GLOBAL DEFAULT 12 vhost_dev_has_iommu │ │ │ │ 14773: 00d76c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_INIT_RANGE_EVENT │ │ │ │ - 14774: 007ba918 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ + 14774: 007ba8e8 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ 14775: 0059a9a0 6364 FUNC GLOBAL DEFAULT 12 rdma_registration_handle │ │ │ │ 14776: 00cb8fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i32 │ │ │ │ 14777: 00db0d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_DATA_DSTATE │ │ │ │ 14778: 00d6b240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_WRITE_MMR_EVENT │ │ │ │ 14779: 00db16b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_ABORT_TASK_DSTATE │ │ │ │ 14780: 00db0a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_IPG_CLK_DSTATE │ │ │ │ - 14781: 009bb3ac 240 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ + 14781: 009bb37c 240 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ 14782: 002893e4 292 FUNC GLOBAL DEFAULT 12 int64_to_float128 │ │ │ │ 14783: 00c7dad4 12 OBJECT GLOBAL DEFAULT 21 QapiErrorClass_lookup │ │ │ │ 14784: 00db1eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_SYNC_DSTATE │ │ │ │ 14785: 00d71d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMPLETE_REQUEST_EVENT │ │ │ │ 14786: 00db1886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_ATTACH_DSTATE │ │ │ │ - 14787: 0077a3f0 320 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ - 14788: 0081dfdc 244 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ + 14787: 0077a3c0 320 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ + 14788: 0081dfac 244 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ 14789: 00d8d548 4 OBJECT GLOBAL DEFAULT 25 vcpu_dirty_rate_stat │ │ │ │ 14790: 00d77b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_EVENT │ │ │ │ 14791: 00db0cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PACKET_DSTATE │ │ │ │ - 14792: 008f7ff4 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ - 14793: 00836d4c 376 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ - 14794: 009b1880 224 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ + 14792: 008f7fc4 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ + 14793: 00836d1c 376 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ + 14794: 009b1850 224 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ 14795: 00d76fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_EVENT │ │ │ │ 14796: 00d64220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_EVENT │ │ │ │ - 14797: 00923420 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ - 14798: 009659d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ + 14797: 009233f0 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ + 14798: 009659a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ 14799: 00cb55a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_le │ │ │ │ 14800: 00db1640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_DSTATE │ │ │ │ - 14801: 00821b34 720 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ + 14801: 00821b04 720 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ 14802: 00624edc 608 FUNC GLOBAL DEFAULT 12 helper_DENBCDQ │ │ │ │ - 14803: 00996f38 16 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ + 14803: 00996f08 16 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ 14804: 00d71e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_DATA_EVENT │ │ │ │ 14805: 00d7bc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_EVENT │ │ │ │ 14806: 00550f7c 1524 FUNC GLOBAL DEFAULT 12 parse_sandbox │ │ │ │ 14807: 00ccaaf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpsp │ │ │ │ 14808: 00db0fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_DSTATE │ │ │ │ 14809: 00cb86a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i64 │ │ │ │ 14810: 00db13f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_FAIL_DSTATE │ │ │ │ 14811: 00295ddc 180 FUNC GLOBAL DEFAULT 12 helper_gvec_eq32 │ │ │ │ - 14812: 0095eb1c 316 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ + 14812: 0095eaec 316 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ 14813: 00db1202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_PARAM_DSTATE │ │ │ │ - 14814: 00925e70 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ + 14814: 00925e40 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ 14815: 00435ee8 352 FUNC GLOBAL DEFAULT 12 chrp_nvram_create_system_partition │ │ │ │ 14816: 00326410 212 FUNC GLOBAL DEFAULT 12 load_image_targphys_as │ │ │ │ 14817: 00db12c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_DSTATE │ │ │ │ 14818: 00db0b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMD_TOOBIG_DSTATE │ │ │ │ - 14819: 0094c6a4 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ + 14819: 0094c674 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ 14820: 00cb37c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin16 │ │ │ │ 14821: 00d6a784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_SET_IRQ_EVENT │ │ │ │ 14822: 00537378 44 FUNC GLOBAL DEFAULT 12 cpu_can_run │ │ │ │ 14823: 002ece40 348 FUNC GLOBAL DEFAULT 12 aml_dma │ │ │ │ 14824: 00643b68 200 FUNC GLOBAL DEFAULT 12 helper_vpkuhum │ │ │ │ - 14825: 0077eb94 296 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ - 14826: 00933688 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ - 14827: 00762160 76 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ + 14825: 0077eb64 296 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ + 14826: 00933658 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ + 14827: 00762130 76 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ 14828: 00db1c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_FLUSH_DSTATE │ │ │ │ - 14829: 00964550 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ + 14829: 00964520 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ 14830: 00db0d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_DISABLED_DSTATE │ │ │ │ 14831: 00643870 252 FUNC GLOBAL DEFAULT 12 helper_vpkuhus │ │ │ │ 14832: 00db1906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_DSTATE │ │ │ │ 14833: 003e90a8 624 FUNC GLOBAL DEFAULT 12 igb_can_receive │ │ │ │ - 14834: 00980988 256 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ - 14835: 0080fa88 108 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ - 14836: 008bd818 428 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ + 14834: 00980958 256 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ + 14835: 0080fa58 108 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ + 14836: 008bd7e8 428 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ 14837: 00537914 164 FUNC GLOBAL DEFAULT 12 bql_lock_impl │ │ │ │ 14838: 00db013a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_RETURN_DSTATE │ │ │ │ 14839: 002e9820 240 FUNC GLOBAL DEFAULT 12 aml_debug │ │ │ │ 14840: 00db09e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_WRITE_DSTATE │ │ │ │ 14841: 00d6eca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_EVENT │ │ │ │ 14842: 00db191c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_DSTATE │ │ │ │ 14843: 00383174 260 FUNC GLOBAL DEFAULT 12 ide_issue_trim │ │ │ │ 14844: 00db0046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_DSTATE │ │ │ │ - 14845: 00911dbc 328 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ + 14845: 00911d8c 328 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ 14846: 00433f44 192 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i32 │ │ │ │ 14847: 005e15fc 632 FUNC GLOBAL DEFAULT 12 cpu_ppc_tb_reset │ │ │ │ 14848: 00dafd69 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_transaction_c │ │ │ │ 14849: 00d6e7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_EVENT │ │ │ │ 14850: 00d75e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_READ_EVENT │ │ │ │ 14851: 00d6956c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_FAKE_EVENT_EVENT │ │ │ │ - 14852: 00810cd0 116 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ - 14853: 006d4730 512 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ + 14852: 00810ca0 116 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ + 14853: 006d4700 512 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ 14854: 00dafe72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_DSTATE │ │ │ │ 14855: 00299f60 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cond_cb │ │ │ │ 14856: 00636b34 204 FUNC GLOBAL DEFAULT 12 helper_xsrsp │ │ │ │ 14857: 002ebec4 228 FUNC GLOBAL DEFAULT 12 aml_package │ │ │ │ - 14858: 0077a008 104 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ + 14858: 00779fd8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ 14859: 00d6fc74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_PHB4_XIVE_NOTIFY_EVENT │ │ │ │ 14860: 0028224c 256 FUNC GLOBAL DEFAULT 12 float16_to_int32 │ │ │ │ 14861: 0043d02c 332 FUNC GLOBAL DEFAULT 12 pci_device_root_bus │ │ │ │ 14862: 00d66e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_STATE_EVENT │ │ │ │ 14863: 00d642d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_PAGES_EVENT │ │ │ │ 14864: 00db08fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_DSTATE │ │ │ │ 14865: 00db0b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_WRITE_DSTATE │ │ │ │ 14866: 00d77b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_EVENT │ │ │ │ 14867: 00d6aa24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_CHECK_IRQS_EVENT │ │ │ │ 14868: 00d7aa18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 14869: 00c67c90 36 OBJECT GLOBAL DEFAULT 21 scsi_generic_req_ops │ │ │ │ 14870: 00db2002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_VR_SET_DSTATE │ │ │ │ - 14871: 00761fa4 196 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ + 14871: 00761f74 196 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ 14872: 00cd1b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbiva │ │ │ │ - 14873: 00987c6c 80 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ - 14874: 0094a4a0 364 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ - 14875: 008dd134 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ + 14873: 00987c3c 80 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ + 14874: 0094a470 364 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ + 14875: 008dd104 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ 14876: 00db1776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STOP_DSTATE │ │ │ │ 14877: 00d753f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_WRITE_EVENT │ │ │ │ 14878: 00d7a948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FDSETS_EVENT │ │ │ │ 14879: 002ec8bc 344 FUNC GLOBAL DEFAULT 12 aml_processor │ │ │ │ - 14880: 00716f84 36 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ + 14880: 00716f54 36 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ 14881: 00db07a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PRIO_DSTATE │ │ │ │ 14882: 00d71eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_RAISE_EVENT │ │ │ │ 14883: 00d65a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_EVENT │ │ │ │ - 14884: 0098d3b0 52 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ + 14884: 0098d380 52 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ 14885: 00daff88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_SPEED_DSTATE │ │ │ │ 14886: 00db2164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_COMPLETE_DSTATE │ │ │ │ 14887: 00d7780c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_EVENT │ │ │ │ 14888: 00d73c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PORT_DISABLED_EVENT │ │ │ │ - 14889: 006d32d8 84 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ + 14889: 006d32a8 84 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ 14890: 00db1674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLOSE_DSTATE │ │ │ │ 14891: 00524fec 280 FUNC GLOBAL DEFAULT 12 qmp_query_audiodevs │ │ │ │ - 14892: 008d29a4 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ + 14892: 008d2974 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ 14893: 00d67fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_READ_IO_EVENT │ │ │ │ 14894: 006342ac 384 FUNC GLOBAL DEFAULT 12 helper_xvcvdpsxws │ │ │ │ 14895: 00db1bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_INCOMING_DSTATE │ │ │ │ 14896: 00587e18 720 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_ram_discard │ │ │ │ - 14897: 0096f1c4 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ + 14897: 0096f194 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ 14898: 00436cc4 292 FUNC GLOBAL DEFAULT 12 at24c_eeprom_init_rom │ │ │ │ 14899: 00c65d88 52 OBJECT GLOBAL DEFAULT 21 vmstate_msix │ │ │ │ 14900: 00d68a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_READ_DATA_EVENT │ │ │ │ - 14901: 008ff6fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ - 14902: 009cc844 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ - 14903: 0069ca30 24 FUNC GLOBAL DEFAULT 12 spr_write_ctr │ │ │ │ - 14904: 00966d84 216 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ - 14905: 008e02d8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ + 14901: 008ff6cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ + 14902: 009cc814 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ + 14903: 0069c9fc 24 FUNC GLOBAL DEFAULT 12 spr_write_ctr │ │ │ │ + 14904: 00966d54 216 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ + 14905: 008e02a8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ 14906: 00db2160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_DISMISS_DSTATE │ │ │ │ 14907: 00d78a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GRAB_EVENT │ │ │ │ 14908: 00d75c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_NUM_EVENT │ │ │ │ - 14909: 008a0e8c 152 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ + 14909: 008a0e5c 152 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ 14910: 00cb373c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin32 │ │ │ │ 14911: 006326d0 360 FUNC GLOBAL DEFAULT 12 helper_xvcvdpsp │ │ │ │ - 14912: 008c7c10 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ + 14912: 008c7be0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ 14913: 00cb9070 36 OBJECT GLOBAL DEFAULT 24 qemu_plugin_opts │ │ │ │ 14914: 00db1120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_IC_DSTATE │ │ │ │ 14915: 00d72764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INSERTED_EVENT │ │ │ │ 14916: 00db1604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_SENDBACK_REQ_DSTATE │ │ │ │ 14917: 0026de94 200 FUNC GLOBAL DEFAULT 12 floatx80_sub │ │ │ │ 14918: 00c7b430 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_equal │ │ │ │ 14919: 00db10fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_READ_DSTATE │ │ │ │ 14920: 00d79ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_FINALIZE_EVENT │ │ │ │ 14921: 00d7961c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 14922: 0070e99c 8 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ + 14922: 0070e96c 8 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ 14923: 00cb8ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i64 │ │ │ │ 14924: 00db18c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_DSTATE │ │ │ │ 14925: 00d68880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALD_EVENT │ │ │ │ - 14926: 007100cc 176 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ - 14927: 0096008c 156 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ + 14926: 0071009c 176 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ + 14927: 0096005c 156 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ 14928: 00db233e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_DSTATE │ │ │ │ - 14929: 00707bd4 124 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ + 14929: 00707ba4 124 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ 14930: 005a0f3c 224 FUNC GLOBAL DEFAULT 12 hmp_boot_set │ │ │ │ 14931: 00db12a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_SEND_COMMAND_DSTATE │ │ │ │ 14932: 005ba5d4 124 FUNC GLOBAL DEFAULT 12 packet_new_nocopy │ │ │ │ 14933: 00daff1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 14934: 007e64b4 248 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ + 14934: 007e6484 248 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ 14935: 00db0c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_UPDATE_IRQ_DSTATE │ │ │ │ 14936: 00d7b1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_EVENT │ │ │ │ - 14937: 007f684c 44 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ + 14937: 007f681c 44 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ 14938: 00d6d7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_OOB_EVENT │ │ │ │ 14939: 00db0a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_READ_DSTATE │ │ │ │ - 14940: 00958458 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ + 14940: 00958428 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ 14941: 00db0278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_WR_DSTATE │ │ │ │ - 14942: 0077e9a4 52 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ - 14943: 00aead84 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ + 14942: 0077e974 52 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ + 14943: 00aead54 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ 14944: 00c7b388 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_buffer │ │ │ │ 14945: 0027e518 400 FUNC GLOBAL DEFAULT 12 float128_rem │ │ │ │ - 14946: 006e6cf8 216 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ + 14946: 006e6cc8 216 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ 14947: 00d71d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_SG_LIST_EVENT │ │ │ │ - 14948: 0092d118 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ + 14948: 0092d0e8 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ 14949: 0062adc4 320 FUNC GLOBAL DEFAULT 12 helper_XVADDDP │ │ │ │ 14950: 0054026c 236 FUNC GLOBAL DEFAULT 12 device_add_completion │ │ │ │ 14951: 00d77fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_EVENT │ │ │ │ - 14952: 007bc884 676 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ + 14952: 007bc854 676 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ 14953: 0062799c 148 FUNC GLOBAL DEFAULT 12 helper_fctiduz │ │ │ │ 14954: 00db04f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_DSTATE │ │ │ │ 14955: 0053b72c 688 FUNC GLOBAL DEFAULT 12 qmp_set_vcpu_dirty_limit │ │ │ │ - 14956: 00718fe4 296 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ - 14957: 008f9a0c 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ - 14958: 00912d6c 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ + 14956: 00718fb4 296 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ + 14957: 008f99dc 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ + 14958: 00912d3c 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ 14959: 00d7985c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_EVENT │ │ │ │ 14960: 00510e50 1728 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_start │ │ │ │ - 14961: 007ef244 428 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ + 14961: 007ef214 428 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ 14962: 00db289c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_DSTATE │ │ │ │ 14963: 00296210 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eq64 │ │ │ │ 14964: 00db205a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_ADD_DSTATE │ │ │ │ 14965: 00db16d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_MAXLUN_DSTATE │ │ │ │ - 14966: 008cc2a8 772 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ - 14967: 0092d54c 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ + 14966: 008cc278 772 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ + 14967: 0092d51c 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ 14968: 00d7ac80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_SET_EVENT │ │ │ │ 14969: 00db22f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ - 14970: 009004c0 328 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ - 14971: 0090a5f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ + 14970: 00900490 328 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ + 14971: 0090a5c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ 14972: 005a5e44 228 FUNC GLOBAL DEFAULT 12 net_checksum_add_iov │ │ │ │ 14973: 00cc33dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBSBS │ │ │ │ - 14974: 009a0140 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ - 14975: 00888e1c 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ + 14974: 009a0110 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ + 14975: 00888dec 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ 14976: 00d64e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_EVENT │ │ │ │ - 14977: 00867984 124 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ - 14978: 007f688c 148 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ + 14977: 00867954 124 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ + 14978: 007f685c 148 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ 14979: 0048e6b0 104 FUNC GLOBAL DEFAULT 12 mptsas_reply │ │ │ │ 14980: 00d6f344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_READ_EVENT │ │ │ │ - 14981: 0095fec0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ - 14982: 0093f268 316 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ + 14981: 0095fe90 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ + 14982: 0093f238 316 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ 14983: 00c7de68 12 OBJECT GLOBAL DEFAULT 21 COLOExitReason_lookup │ │ │ │ 14984: 00db1cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_END_DSTATE │ │ │ │ 14985: 005ab258 220 FUNC GLOBAL DEFAULT 12 hmp_set_link │ │ │ │ 14986: 00cc487c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMSUBDP │ │ │ │ - 14987: 00992284 112 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ - 14988: 009b3dd4 108 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ - 14989: 0090e660 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ + 14987: 00992254 112 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ + 14988: 009b3da4 108 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ + 14989: 0090e630 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ 14990: 00db15be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_DSTATE │ │ │ │ 14991: 00db1e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_PEER_CAP_DSTATE │ │ │ │ 14992: 003fdd38 112 FUNC GLOBAL DEFAULT 12 vhost_set_vring_enable │ │ │ │ 14993: 004b317c 188 FUNC GLOBAL DEFAULT 12 usb_device_handle_control │ │ │ │ 14994: 00db1e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_LOOP_DSTATE │ │ │ │ - 14995: 007a853c 8 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ - 14996: 00998ba0 76 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ + 14995: 007a850c 8 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ + 14996: 00998b70 76 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ 14997: 00d6db48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_QDEV_RESET_HOLD_EVENT │ │ │ │ 14998: 004341d4 200 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i64 │ │ │ │ 14999: 00d67050 420 OBJECT GLOBAL DEFAULT 24 hw_char_trace_events │ │ │ │ 15000: 00db0472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_DRAW_LINE_DSTATE │ │ │ │ 15001: 00db155e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_BLOCK_DSTATE │ │ │ │ 15002: 00cd2844 132 OBJECT GLOBAL DEFAULT 24 helper_info_frim │ │ │ │ - 15003: 0077d970 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ + 15003: 0077d940 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ 15004: 00cd29d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_frin │ │ │ │ 15005: 00db042e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CREATE_TASK_DSTATE │ │ │ │ 15006: 00db1d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_DSTATE │ │ │ │ 15007: 0028234c 252 FUNC GLOBAL DEFAULT 12 float16_to_int64 │ │ │ │ - 15008: 007ad1f8 160 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ + 15008: 007ad1c8 160 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ 15009: 00cd28c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_frip │ │ │ │ - 15010: 00744a40 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ + 15010: 00744a10 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ 15011: 00d7460c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_RESET_EVENT │ │ │ │ 15012: 005a05f4 196 FUNC GLOBAL DEFAULT 12 hmp_closefd │ │ │ │ 15013: 00d6500c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_EVENT │ │ │ │ - 15014: 008fb694 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ + 15014: 008fb664 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ 15015: 00d75c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_FEATURES_EVENT │ │ │ │ 15016: 00d71790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_EVENT │ │ │ │ 15017: 004b359c 168 FUNC GLOBAL DEFAULT 12 usb_device_alloc_streams │ │ │ │ - 15018: 008bf844 144 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ - 15019: 00b2d71c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ - 15020: 007e19f4 420 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ - 15021: 0079f454 220 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ + 15018: 008bf814 144 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ + 15019: 00b2d6ec 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ + 15020: 007e19c4 420 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ + 15021: 0079f424 220 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ 15022: 00d63a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_RESPOND_EVENT │ │ │ │ - 15023: 0098311c 84 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ - 15024: 00989760 276 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ - 15025: 009259b0 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ + 15023: 009830ec 84 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ + 15024: 00989730 276 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ + 15025: 00925980 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ 15026: 00db0f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_DSTATE │ │ │ │ 15027: 002eb538 336 FUNC GLOBAL DEFAULT 12 aml_irq_no_flags │ │ │ │ - 15028: 008d923c 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ + 15028: 008d920c 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ 15029: 00cd294c 132 OBJECT GLOBAL DEFAULT 24 helper_info_friz │ │ │ │ - 15030: 008c69bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ + 15030: 008c698c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ 15031: 00db0bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_REALIZE_DSTATE │ │ │ │ - 15032: 007a5394 928 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ - 15033: 0079fa50 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ + 15032: 007a5364 928 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ + 15033: 0079fa20 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ 15034: 005e22a0 480 FUNC GLOBAL DEFAULT 12 ppc_dcr_write │ │ │ │ 15035: 00d72854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_LOOP_EVENT │ │ │ │ 15036: 00db1000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_DSTATE │ │ │ │ - 15037: 007fdc2c 240 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ + 15037: 007fdbfc 240 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ 15038: 00337e98 220 FUNC GLOBAL DEFAULT 12 qemu_register_reset │ │ │ │ - 15039: 0075ab8c 496 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ + 15039: 0075ab5c 496 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ 15040: 00d6e018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_SIZES_EVENT │ │ │ │ 15041: 00db0c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_REJECT_DSTATE │ │ │ │ 15042: 00d773ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_START_EVENT │ │ │ │ 15043: 00db1618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_IN_DSTATE │ │ │ │ 15044: 00db167a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_HOSTFD_DSTATE │ │ │ │ 15045: 00d69d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_XIVE_IC_HW_TRIGGER_EVENT │ │ │ │ 15046: 00db1356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_COMMAND_DSTATE │ │ │ │ 15047: 00db20fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_ADD_DSTATE │ │ │ │ 15048: 005ba2dc 428 FUNC GLOBAL DEFAULT 12 fill_connection_key │ │ │ │ 15049: 00d6aa14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_ACK_EVENT │ │ │ │ - 15050: 007f40f8 104 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ + 15050: 007f40c8 104 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ 15051: 00db1e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_RELEASE_DSTATE │ │ │ │ 15052: 00d682a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_POST_LOAD_EVENT │ │ │ │ - 15053: 0098d9c4 12 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ - 15054: 009b1fd8 304 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ - 15055: 007446fc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ + 15053: 0098d994 12 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ + 15054: 009b1fa8 304 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ + 15055: 007446cc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ 15056: 00db1828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_WRITE_DSTATE │ │ │ │ 15057: 00cb6628 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_be │ │ │ │ 15058: 00db2080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_STREAM_DSTATE │ │ │ │ 15059: 00db15fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_UICCMD_DSTATE │ │ │ │ 15060: 00d786f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_NUMBER_EVENT │ │ │ │ - 15061: 00856960 816 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ + 15061: 00856930 816 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ 15062: 00d7673c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_STATE_PENDING_EVENT │ │ │ │ 15063: 00d7bd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_NEW_EVENT │ │ │ │ 15064: 0059fd68 68 FUNC GLOBAL DEFAULT 12 hmp_handle_error │ │ │ │ - 15065: 00b866e8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ + 15065: 00b866b8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ 15066: 00cb7c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_le │ │ │ │ 15067: 0061bd54 100 FUNC GLOBAL DEFAULT 12 ppc_cpu_do_system_reset │ │ │ │ 15068: 0057c2d0 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_ram │ │ │ │ 15069: 00d75b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_EVENT │ │ │ │ 15070: 00cb36b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin64 │ │ │ │ - 15071: 009b1868 24 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ + 15071: 009b1838 24 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ 15072: 00db1c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_ENABLED_DSTATE │ │ │ │ - 15073: 007413dc 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ + 15073: 007413ac 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ 15074: 00d6d008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_EVENT │ │ │ │ 15075: 00db0666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_DSTATE │ │ │ │ 15076: 00da7646 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_target_c │ │ │ │ 15077: 00db28f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_DSTATE │ │ │ │ 15078: 00d655c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_EVENT │ │ │ │ 15079: 005cdcb4 4 FUNC GLOBAL DEFAULT 12 qemu_semihosting_chardev_init │ │ │ │ 15080: 00d67774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RECEIVE_EVENT │ │ │ │ 15081: 00625708 460 FUNC GLOBAL DEFAULT 12 helper_DSCLI │ │ │ │ 15082: 00d7721c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_EVENT │ │ │ │ 15083: 00d704cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_SETPROP_EVENT │ │ │ │ 15084: 00572b60 48 FUNC GLOBAL DEFAULT 12 migration_in_incoming_postcopy │ │ │ │ 15085: 00d77bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_EVENT │ │ │ │ - 15086: 00997acc 252 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ + 15086: 00997a9c 252 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ 15087: 00db0816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IAR_READ_DSTATE │ │ │ │ - 15088: 009a965c 652 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ - 15089: 00911150 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ + 15088: 009a962c 652 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ + 15089: 00911120 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ 15090: 00539828 180 FUNC GLOBAL DEFAULT 12 qemu_timer_notify_cb │ │ │ │ - 15091: 008ff8d8 532 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ + 15091: 008ff8a8 532 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ 15092: 004fc3dc 236 FUNC GLOBAL DEFAULT 12 virtio_bus_device_unplugged │ │ │ │ 15093: 00d79c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VERSION_EVENT │ │ │ │ - 15094: 00901748 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ + 15094: 00901718 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ 15095: 00403f48 132 FUNC GLOBAL DEFAULT 12 fp_port_get_info │ │ │ │ 15096: 00d79f74 244 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_trace_events_trace_events │ │ │ │ 15097: 00ca4190 2448 OBJECT GLOBAL DEFAULT 21 migration_properties │ │ │ │ 15098: 00db0e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESCR_DSTATE │ │ │ │ 15099: 00cb99d8 20 OBJECT GLOBAL DEFAULT 24 mapped_pacl_xattr │ │ │ │ 15100: 00d6a654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_EVENT │ │ │ │ 15101: 00db171c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_READ_DSTATE │ │ │ │ 15102: 00d67444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WRITE_EVENT │ │ │ │ 15103: 00d7734c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_EXACT_EVENT │ │ │ │ 15104: 00db2926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_SHRINK_DSTATE │ │ │ │ - 15105: 009a6450 248 FUNC GLOBAL DEFAULT 12 stat64_min_slow │ │ │ │ - 15106: 007f0cf8 248 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ + 15105: 009a6420 248 FUNC GLOBAL DEFAULT 12 stat64_min_slow │ │ │ │ + 15106: 007f0cc8 248 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ 15107: 00db12cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_DSTATE │ │ │ │ 15108: 00d6c2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_EVENT │ │ │ │ 15109: 004f82bc 56 FUNC GLOBAL DEFAULT 12 vfio_mig_add_bytes_transferred │ │ │ │ - 15110: 0081087c 140 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ + 15110: 0081084c 140 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ 15111: 00db2266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REMOVE_FD_DSTATE │ │ │ │ - 15112: 0072cb24 112 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ + 15112: 0072caf4 112 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ 15113: 00d6f224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OPEN_ZONE_EVENT │ │ │ │ 15114: 00d78c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_EVENT │ │ │ │ 15115: 00db0972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_DSTATE │ │ │ │ 15116: 00255650 72 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_list │ │ │ │ - 15117: 009b1ddc 80 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ - 15118: 0098fcc8 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ + 15117: 009b1dac 80 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ + 15118: 0098fc98 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ 15119: 00db0674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_PACKET_DSTATE │ │ │ │ - 15120: 008d39b8 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ + 15120: 008d3988 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ 15121: 00d65254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_ERROR_EVENT │ │ │ │ 15122: 00d6e738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_WRITEW_EVENT │ │ │ │ 15123: 00d643d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_EVENT │ │ │ │ 15124: 00db224a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 15125: 008ccfcc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ + 15125: 008ccf9c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ 15126: 0025541c 48 FUNC GLOBAL DEFAULT 12 machine_topo_get_threads_per_socket │ │ │ │ - 15127: 00969400 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ + 15127: 009693d0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ 15128: 00db0172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_DSTATE │ │ │ │ - 15129: 008fbab0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ + 15129: 008fba80 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ 15130: 005adbc4 44 FUNC GLOBAL DEFAULT 12 qemu_set_offload │ │ │ │ 15131: 00db018c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_RETURN_DSTATE │ │ │ │ - 15132: 00788528 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ + 15132: 007884f8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ 15133: 0042bc38 196 FUNC GLOBAL DEFAULT 12 nvme_bounce_data │ │ │ │ - 15134: 0093bd60 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ + 15134: 0093bd30 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ 15135: 00408904 1684 FUNC GLOBAL DEFAULT 12 can_sja_receive │ │ │ │ 15136: 004928ec 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_reply_endianness │ │ │ │ 15137: 00535ddc 284 FUNC GLOBAL DEFAULT 12 qemu_boot_set │ │ │ │ 15138: 00db075a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_READ_DSTATE │ │ │ │ 15139: 00403d74 40 FUNC GLOBAL DEFAULT 12 desc_ring_free │ │ │ │ - 15140: 0071e6cc 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ + 15140: 0071e69c 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ 15141: 00dafe82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_DSTATE │ │ │ │ 15142: 00dafdf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_ACK_DSTATE │ │ │ │ 15143: 00d76b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_EVENT │ │ │ │ 15144: 00d68e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_EVENT │ │ │ │ 15145: 005a09a0 264 FUNC GLOBAL DEFAULT 12 hmp_log │ │ │ │ 15146: 005ae8fc 104 FUNC GLOBAL DEFAULT 12 qemu_configure_nic_device │ │ │ │ - 15147: 009455e8 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ + 15147: 009455b8 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ 15148: 00d6bd60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_WRITE_EVENT │ │ │ │ 15149: 00d69cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_REALIZE_EVENT │ │ │ │ 15150: 002b627c 340 FUNC GLOBAL DEFAULT 12 vnc_send_framebuffer_update │ │ │ │ - 15151: 0069f958 28 FUNC GLOBAL DEFAULT 12 decContextTestStatus │ │ │ │ + 15151: 0069f924 28 FUNC GLOBAL DEFAULT 12 decContextTestStatus │ │ │ │ 15152: 00d7b4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 15153: 00d6a394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_DIR_WRITE_EVENT │ │ │ │ - 15154: 0098ca28 276 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ + 15154: 0098c9f8 276 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ 15155: 00d6be20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_READ_EVENT │ │ │ │ 15156: 00d6ce38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_PACKET_EVENT │ │ │ │ - 15157: 007e7cc4 400 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd_drained │ │ │ │ + 15157: 007e7c94 400 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd_drained │ │ │ │ 15158: 00cb6b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_be │ │ │ │ 15159: 00d8d560 4 OBJECT GLOBAL DEFAULT 25 xen_gnttab_ops │ │ │ │ - 15160: 006f67cc 92 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ + 15160: 006f679c 92 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ 15161: 00d648f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ONE_ITERATION_EVENT │ │ │ │ 15162: 00c78fc8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_string │ │ │ │ - 15163: 008e13e4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ + 15163: 008e13b4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ 15164: 00d73e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ENABLE_EVENT │ │ │ │ - 15165: 0070e9a4 44 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ + 15165: 0070e974 44 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ 15166: 00d69340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DMA_CB_EVENT │ │ │ │ - 15167: 008c60c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ - 15168: 00923090 156 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ - 15169: 008c15f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ - 15170: 008c2ebc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ + 15167: 008c6090 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ + 15168: 00923060 156 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ + 15169: 008c15c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ + 15170: 008c2e8c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ 15171: 00db0e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_WRITE_DSTATE │ │ │ │ - 15172: 008f7694 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ - 15173: 0070c71c 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ + 15172: 008f7664 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ + 15173: 0070c6ec 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ 15174: 00db0532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_DSTATE │ │ │ │ 15175: 005d344c 56 FUNC GLOBAL DEFAULT 12 ebpf_rss_is_loaded │ │ │ │ 15176: 00dafeee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_ALLOC_DSTATE │ │ │ │ - 15177: 00926420 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ + 15177: 009263f0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ 15178: 00d79f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_PAUSE_EVENT │ │ │ │ - 15179: 006e563c 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ + 15179: 006e560c 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ 15180: 00287d00 324 FUNC GLOBAL DEFAULT 12 int32_to_float16 │ │ │ │ 15181: 00537630 180 FUNC GLOBAL DEFAULT 12 cpus_kick_thread │ │ │ │ - 15182: 0076c5e4 192 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ + 15182: 0076c5b4 192 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ 15183: 00cbe3ac 96 OBJECT GLOBAL DEFAULT 24 mixeng_conv │ │ │ │ 15184: 00db0408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_DSTATE │ │ │ │ - 15185: 0092b518 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ + 15185: 0092b4e8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ 15186: 003fdda8 2216 FUNC GLOBAL DEFAULT 12 vhost_net_start │ │ │ │ 15187: 00db04de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_CHECK_DSTATE │ │ │ │ - 15188: 009552a0 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ - 15189: 00960eec 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ - 15190: 007b9738 104 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ + 15188: 00955270 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ + 15189: 00960ebc 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ + 15190: 007b9708 104 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ 15191: 00db10ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MASKED_DSTATE │ │ │ │ 15192: 00db0820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_READ_DSTATE │ │ │ │ 15193: 00dafd5b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qom_c │ │ │ │ 15194: 00d66fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_BLOCK_EVENT │ │ │ │ 15195: 00d78bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM4_FALLBACK_EVENT │ │ │ │ 15196: 00439ed0 92 FUNC GLOBAL DEFAULT 12 msix_save │ │ │ │ 15197: 002ee178 96 FUNC GLOBAL DEFAULT 12 acpi_build_tables_cleanup │ │ │ │ - 15198: 0081d1e0 20 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ - 15199: 0069d240 188 FUNC GLOBAL DEFAULT 12 spr_write_ibatl │ │ │ │ - 15200: 00888bb4 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ - 15201: 00971fb4 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ + 15198: 0081d1b0 20 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ + 15199: 0069d20c 188 FUNC GLOBAL DEFAULT 12 spr_write_ibatl │ │ │ │ + 15200: 00888b84 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ + 15201: 00971f84 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ 15202: 003a2eb4 100 FUNC GLOBAL DEFAULT 12 ipack_bus_init │ │ │ │ 15203: 0053b110 632 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_execute │ │ │ │ 15204: 00cb7078 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_be │ │ │ │ - 15205: 0090c7d4 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ + 15205: 0090c7a4 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ 15206: 00d6f044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_EVENT │ │ │ │ - 15207: 0081e428 60 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ + 15207: 0081e3f8 60 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ 15208: 00d7a398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_UUID_EVENT │ │ │ │ 15209: 00db1526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSE_BAD_DSTATE │ │ │ │ 15210: 00334f04 64 FUNC GLOBAL DEFAULT 12 qdev_get_hotplug_handler │ │ │ │ 15211: 00db1830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ASYNC_COMPLETE_DSTATE │ │ │ │ 15212: 00db0450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_READ_DSTATE │ │ │ │ 15213: 0032cf2c 164 FUNC GLOBAL DEFAULT 12 qmp_query_memdev │ │ │ │ 15214: 00d79270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 15215: 00db0cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_WRITE_DSTATE │ │ │ │ - 15216: 00939854 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ + 15216: 00939824 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ 15217: 00db19ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ - 15218: 0093c20c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ - 15219: 0069d0cc 184 FUNC GLOBAL DEFAULT 12 spr_write_ibatu │ │ │ │ + 15218: 0093c1dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ + 15219: 0069d098 184 FUNC GLOBAL DEFAULT 12 spr_write_ibatu │ │ │ │ 15220: 00db0110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_LOCALITY_DSTATE │ │ │ │ - 15221: 00996ca0 176 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ - 15222: 007adad0 168 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ + 15221: 00996c70 176 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ + 15222: 007adaa0 168 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ 15223: 00292b84 152 FUNC GLOBAL DEFAULT 12 helper_gvec_neg8 │ │ │ │ 15224: 003cc8ac 176 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr_iovec │ │ │ │ - 15225: 0073f104 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ + 15225: 0073f0d4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ 15226: 00329828 140 FUNC GLOBAL DEFAULT 12 load_elf_as │ │ │ │ 15227: 00d7af90 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_yank_trace_events_trace_events │ │ │ │ 15228: 00623668 284 FUNC GLOBAL DEFAULT 12 helper_DRINTN │ │ │ │ - 15229: 00796b00 128 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ + 15229: 00796ad0 128 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ 15230: 00db10c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_PRP_DSTATE │ │ │ │ 15231: 00db18cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 15232: 00db1ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_ABS_DSTATE │ │ │ │ - 15233: 009486ac 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ + 15233: 0094867c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ 15234: 00d704fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_METHOD_EVENT │ │ │ │ 15235: 00db0db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_DSTATE │ │ │ │ - 15236: 00717348 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ + 15236: 00717318 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ 15237: 00578898 944 FUNC GLOBAL DEFAULT 12 multifd_send_setup │ │ │ │ - 15238: 0069cbb4 124 FUNC GLOBAL DEFAULT 12 spr_read_tbl │ │ │ │ - 15239: 006e6cb0 8 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ - 15240: 007280d8 656 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ + 15238: 0069cb80 124 FUNC GLOBAL DEFAULT 12 spr_read_tbl │ │ │ │ + 15239: 006e6c80 8 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ + 15240: 007280a8 656 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ 15241: 00db1be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_DSTATE │ │ │ │ 15242: 005b0a10 380 FUNC GLOBAL DEFAULT 12 qemu_net_queue_flush │ │ │ │ 15243: 00d6ad7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_SERIAL_EVENT │ │ │ │ - 15244: 0069f064 104 FUNC GLOBAL DEFAULT 12 decContextSetStatus │ │ │ │ + 15244: 0069f030 104 FUNC GLOBAL DEFAULT 12 decContextSetStatus │ │ │ │ 15245: 006233c4 332 FUNC GLOBAL DEFAULT 12 helper_DRINTX │ │ │ │ 15246: 002920b8 164 FUNC GLOBAL DEFAULT 12 helper_gvec_sub8 │ │ │ │ - 15247: 00920a28 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ - 15248: 007d4d40 176 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ - 15249: 00951f84 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ + 15247: 009209f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ + 15248: 007d4d10 176 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ + 15249: 00951f54 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ 15250: 00d64a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_OPEN_COMMON_EVENT │ │ │ │ - 15251: 0069cc30 128 FUNC GLOBAL DEFAULT 12 spr_read_tbu │ │ │ │ + 15251: 0069cbfc 128 FUNC GLOBAL DEFAULT 12 spr_read_tbu │ │ │ │ 15252: 002955bc 172 FUNC GLOBAL DEFAULT 12 helper_gvec_eq8 │ │ │ │ 15253: 00db1d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_LOAD_DSTATE │ │ │ │ - 15254: 00991430 200 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ - 15255: 009bbba4 168 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ + 15254: 00991400 200 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ + 15255: 009bbb74 168 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ 15256: 00db06a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_CMD_WRITEB_DSTATE │ │ │ │ 15257: 00cb2cec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nand │ │ │ │ 15258: 00d6f1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RESET_ZONE_EVENT │ │ │ │ 15259: 00d693b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_EXEC_CMD_EVENT │ │ │ │ - 15260: 008e9c68 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ + 15260: 008e9c38 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ 15261: 00d78350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_EVENT │ │ │ │ - 15262: 0081e398 8 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ + 15262: 0081e368 8 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ 15263: 00db053e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_DSTATE │ │ │ │ - 15264: 00813044 84 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ - 15265: 006e4b94 304 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ - 15266: 0092de14 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ - 15267: 008cdaa0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ + 15264: 00813014 84 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ + 15265: 006e4b64 304 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ + 15266: 0092dde4 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ + 15267: 008cda70 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ 15268: 00d64370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_QIOV_UNALIGNED_EVENT │ │ │ │ 15269: 00cc3460 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBSHS │ │ │ │ 15270: 00db1156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REGION_MAP_DSTATE │ │ │ │ 15271: 002883e8 360 FUNC GLOBAL DEFAULT 12 int32_to_float32 │ │ │ │ 15272: 00db083e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_WRITE_DSTATE │ │ │ │ 15273: 00544fac 80 FUNC GLOBAL DEFAULT 12 qmp_query_status │ │ │ │ 15274: 002ce1bc 636 FUNC GLOBAL DEFAULT 12 vncws_tls_handshake_io │ │ │ │ - 15275: 00733498 204 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ - 15276: 007b5490 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ - 15277: 00b86748 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ + 15275: 00733468 204 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ + 15276: 007b5460 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ + 15277: 00b86718 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ 15278: 00d63948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_EVENT │ │ │ │ 15279: 0053bbac 308 FUNC GLOBAL DEFAULT 12 dirtylimit_ring_full_time │ │ │ │ - 15280: 0073b7bc 272 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ + 15280: 0073b78c 272 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ 15281: 00d72ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_EVENT │ │ │ │ 15282: 00d5e188 12 OBJECT GLOBAL DEFAULT 24 external_snapshot_drv │ │ │ │ 15283: 00db06ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_WRITE_DSTATE │ │ │ │ - 15284: 00854e44 224 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ - 15285: 0086d130 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ + 15284: 00854e14 224 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ + 15285: 0086d100 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ 15286: 005cba28 60 FUNC GLOBAL DEFAULT 12 replay_input_sync_event │ │ │ │ - 15287: 008c8118 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ + 15287: 008c80e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ 15288: 00db2136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ - 15289: 007c1a90 260 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ + 15289: 007c1a60 260 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ 15290: 00d71ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_FAIL_EVENT │ │ │ │ 15291: 00dafd71 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_acpi_c │ │ │ │ - 15292: 009ab804 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ + 15292: 009ab7d4 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ 15293: 00d63958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_EVENT │ │ │ │ 15294: 00db20fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_CHANGE_DSTATE │ │ │ │ 15295: 00db1192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_DCR_WRITE_DSTATE │ │ │ │ 15296: 0058aaa8 6764 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_main │ │ │ │ - 15297: 00966b44 260 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ - 15298: 00806114 76 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ + 15297: 00966b14 260 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ + 15298: 008060e4 76 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ 15299: 00d65c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_ERROR_EVENT │ │ │ │ 15300: 00cd6624 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_lpidr │ │ │ │ 15301: 00d7045c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_AVAIL_EVENT │ │ │ │ 15302: 00573f90 80 FUNC GLOBAL DEFAULT 12 migration_rp_wait │ │ │ │ 15303: 00d6a464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_ELRSR_READ_EVENT │ │ │ │ 15304: 00db102e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_DSTATE │ │ │ │ 15305: 00db090a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_IRQ_DSTATE │ │ │ │ 15306: 00cd5628 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_tbl │ │ │ │ 15307: 00db1a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_PLUG_REQUEST_DSTATE │ │ │ │ - 15308: 006a2ecc 52 FUNC GLOBAL DEFAULT 12 decNumberToEngString │ │ │ │ - 15309: 00990c70 320 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ - 15310: 0082177c 328 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ + 15308: 006a2e9c 52 FUNC GLOBAL DEFAULT 12 decNumberToEngString │ │ │ │ + 15309: 00990c40 320 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ + 15310: 0082174c 328 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ 15311: 00443ecc 8 FUNC GLOBAL DEFAULT 12 pci_bridge_get_device │ │ │ │ - 15312: 007501c8 132 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ - 15313: 007e0c18 548 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ + 15312: 00750198 132 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ + 15313: 007e0be8 548 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ 15314: 00d77f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_LOOP_EVENT │ │ │ │ 15315: 00d741cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_RING_EVENT │ │ │ │ 15316: 0055e7fc 220 FUNC GLOBAL DEFAULT 12 tpm_backend_query_tpm │ │ │ │ 15317: 00db160a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_DB_DSTATE │ │ │ │ 15318: 00cd56ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_tbu │ │ │ │ 15319: 006345ac 304 FUNC GLOBAL DEFAULT 12 helper_xscvqpsdz │ │ │ │ 15320: 00dafe76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ISCSI_XCOPY_DSTATE │ │ │ │ 15321: 00db0388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_WRITE_DSTATE │ │ │ │ 15322: 00d732ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_OUT_EVENT │ │ │ │ 15323: 00d64e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_EVENT │ │ │ │ 15324: 00db04e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_DSTATE │ │ │ │ 15325: 00287698 236 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_round_to_zero │ │ │ │ - 15326: 00943140 76 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ + 15326: 00943110 76 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ 15327: 00d75444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_ENABLE_EVENT │ │ │ │ 15328: 002cf354 344 FUNC GLOBAL DEFAULT 12 vnc_jobs_consume_buffer │ │ │ │ 15329: 0044400c 316 FUNC GLOBAL DEFAULT 12 pci_bridge_get_limit │ │ │ │ - 15330: 0074dc10 52 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ + 15330: 0074dbe0 52 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ 15331: 0058edb8 296 FUNC GLOBAL DEFAULT 12 socket_start_incoming_migration │ │ │ │ 15332: 00d72c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_CQ_EVENT │ │ │ │ - 15333: 00957e9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ - 15334: 0093b564 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ + 15333: 00957e6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ + 15334: 0093b534 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ 15335: 00db215e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_DISMISS_DSTATE │ │ │ │ - 15336: 0098328c 164 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ + 15336: 0098325c 164 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ 15337: 0029388c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eqv │ │ │ │ 15338: 00cd2634 132 OBJECT GLOBAL DEFAULT 24 helper_info_fctiwuz │ │ │ │ 15339: 00d66858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_WRITE_EVENT │ │ │ │ 15340: 00ccb548 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrqpxp │ │ │ │ - 15341: 0094cb64 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ + 15341: 0094cb34 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ 15342: 00cbe33c 8 OBJECT GLOBAL DEFAULT 24 mixeng_clip_float │ │ │ │ 15343: 00d64b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_READ_EVENT │ │ │ │ - 15344: 006eb258 648 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ - 15345: 007a1050 192 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ + 15344: 006eb228 648 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ + 15345: 007a1020 192 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ 15346: 00d785c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_EVENT │ │ │ │ 15347: 00323c54 88 FUNC GLOBAL DEFAULT 12 cpu_class_init_props │ │ │ │ 15348: 00403f18 48 FUNC GLOBAL DEFAULT 12 fp_port_get_link_up │ │ │ │ 15349: 00d76f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_EVENT │ │ │ │ - 15350: 0096bde0 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ - 15351: 007e4d64 436 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ + 15350: 0096bdb0 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ + 15351: 007e4d34 436 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ 15352: 00cd6498 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_vtb │ │ │ │ 15353: 005cfacc 672 FUNC GLOBAL DEFAULT 12 icount_start_warp_timer │ │ │ │ 15354: 00d79eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_FINALIZE_EVENT │ │ │ │ - 15355: 009b7220 476 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ + 15355: 009b71f0 476 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ 15356: 00d74bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_EVENT │ │ │ │ 15357: 00db1366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_COMMAND_DSTATE │ │ │ │ 15358: 00d76f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_EVENT │ │ │ │ 15359: 00d6bce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_SET_DUTY_EVENT │ │ │ │ 15360: 00db179e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_INTX_DSTATE │ │ │ │ 15361: 005aa774 196 FUNC GLOBAL DEFAULT 12 qemu_netfilter_receive │ │ │ │ - 15362: 0081c82c 184 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ + 15362: 0081c7fc 184 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ 15363: 00db2908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_DSTATE │ │ │ │ - 15364: 008e1528 76 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ - 15365: 0091d180 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ - 15366: 008c5e98 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ - 15367: 0090b3e8 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ - 15368: 00905eb8 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ + 15364: 008e14f8 76 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ + 15365: 0091d150 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ + 15366: 008c5e68 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ + 15367: 0090b3b8 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ + 15368: 00905e88 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ 15369: 004fa708 8 FUNC GLOBAL DEFAULT 12 vfio_cpr_unregister_container │ │ │ │ 15370: 00625ab4 460 FUNC GLOBAL DEFAULT 12 helper_DSCRI │ │ │ │ 15371: 00cd6288 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke_setpid │ │ │ │ 15372: 00d67814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_EVENT │ │ │ │ 15373: 00db0374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_DSTATE │ │ │ │ 15374: 00db0598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAEND_DSTATE │ │ │ │ 15375: 00d690c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_EVENT │ │ │ │ - 15376: 0070dfd4 560 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ + 15376: 0070dfa4 560 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ 15377: 002f3204 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_plug_cb │ │ │ │ 15378: 00d72b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_EVENT │ │ │ │ 15379: 00d7727c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_FILE_ERR_EVENT │ │ │ │ 15380: 004445c8 588 FUNC GLOBAL DEFAULT 12 pci_bridge_write_config │ │ │ │ - 15381: 0080f29c 96 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ - 15382: 008c251c 192 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ + 15381: 0080f26c 96 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ + 15382: 008c24ec 192 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ 15383: 00d6643c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_EVENT │ │ │ │ - 15384: 0092f8b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ + 15384: 0092f880 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ 15385: 00db0750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_READ_DSTATE │ │ │ │ - 15386: 00987cbc 144 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ + 15386: 00987c8c 144 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ 15387: 00d6e708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_READ_EVENT │ │ │ │ 15388: 00d64270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_EVENT │ │ │ │ - 15389: 00751828 168 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ + 15389: 007517f8 168 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ 15390: 00d6faa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_DEL_EVENT │ │ │ │ 15391: 00d68930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_READ_EVENT │ │ │ │ - 15392: 007ef900 104 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ + 15392: 007ef8d0 104 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ 15393: 0061bdb8 324 FUNC GLOBAL DEFAULT 12 ppc_cpu_do_fwnmi_machine_check │ │ │ │ 15394: 0030de10 552 FUNC GLOBAL DEFAULT 12 cdrom_read_toc │ │ │ │ 15395: 00c7db20 12 OBJECT GLOBAL DEFAULT 21 SchemaMetaType_lookup │ │ │ │ 15396: 00db1896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_DSTATE │ │ │ │ 15397: 00db12ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_NEW_REQUEST_DSTATE │ │ │ │ 15398: 00dafd37 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_crypto_c │ │ │ │ - 15399: 008c08d0 244 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ + 15399: 008c08a0 244 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ 15400: 00640e54 76 FUNC GLOBAL DEFAULT 12 helper_VMULESB │ │ │ │ 15401: 0030e884 44 FUNC GLOBAL DEFAULT 12 hd_bios_chs_auto_trans │ │ │ │ 15402: 005228cc 12 FUNC GLOBAL DEFAULT 12 AUD_is_active_in │ │ │ │ 15403: 00db0a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_WRITE_DSTATE │ │ │ │ - 15404: 00983728 64 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ + 15404: 009836f8 64 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ 15405: 00db14d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_OVERFLOW_DSTATE │ │ │ │ 15406: 00d6eb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_EVENT │ │ │ │ 15407: 00d7365c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_EVENT │ │ │ │ 15408: 002cd108 84 FUNC GLOBAL DEFAULT 12 vnc_zrle_clear │ │ │ │ - 15409: 009061d8 292 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ + 15409: 009061a8 292 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ 15410: 00db00de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_DISCONNECT_DSTATE │ │ │ │ - 15411: 008fece4 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ + 15411: 008fecb4 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ 15412: 00db1218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_REALIZE_CHILD_DSTATE │ │ │ │ 15413: 00ccd120 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdutrunc │ │ │ │ 15414: 00d63a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_IN_BAND_EVENT │ │ │ │ 15415: 00d76b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_EVENT │ │ │ │ 15416: 00640eec 76 FUNC GLOBAL DEFAULT 12 helper_VMULESH │ │ │ │ 15417: 003311d8 3300 FUNC GLOBAL DEFAULT 12 machine_run_board_init │ │ │ │ 15418: 0055e4a8 96 FUNC GLOBAL DEFAULT 12 tpm_backend_deliver_request │ │ │ │ - 15419: 0093c09c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ + 15419: 0093c06c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ 15420: 00db0134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_DISCONNECT_DSTATE │ │ │ │ 15421: 005e1b70 432 FUNC GLOBAL DEFAULT 12 store_40x_tsr │ │ │ │ 15422: 00db291e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_DSTATE │ │ │ │ 15423: 00db088a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_READ_DSTATE │ │ │ │ 15424: 00d6d758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_PROCESS_EVENT │ │ │ │ 15425: 00d75dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_EVENT │ │ │ │ 15426: 00288cd4 360 FUNC GLOBAL DEFAULT 12 int32_to_float64 │ │ │ │ 15427: 00d744bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_READ_ERROR_EVENT │ │ │ │ 15428: 00d6dde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VLAN_VET_EVENT │ │ │ │ 15429: 00256258 496 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_insert │ │ │ │ - 15430: 008ca3c4 456 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ + 15430: 008ca394 456 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ 15431: 00db0892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_WRITE_DSTATE │ │ │ │ 15432: 00d789b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_CAPSLOCK_EVENT │ │ │ │ 15433: 00db043e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SELBK_DSTATE │ │ │ │ 15434: 00db0f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_DSTATE │ │ │ │ 15435: 00cb77b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorb │ │ │ │ - 15436: 008138d8 176 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ + 15436: 008138a8 176 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ 15437: 002900ac 188 FUNC GLOBAL DEFAULT 12 float128_default_nan │ │ │ │ 15438: 00640f84 68 FUNC GLOBAL DEFAULT 12 helper_VMULESW │ │ │ │ 15439: 00da7689 1 OBJECT GLOBAL DEFAULT 25 qdev_hot_removed │ │ │ │ 15440: 00d5dccc 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain64 │ │ │ │ 15441: 00db20e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_STOP_DSTATE │ │ │ │ 15442: 00db1148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CONFIG_READ_DSTATE │ │ │ │ - 15443: 009bcbbc 2780 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ + 15443: 009bcb8c 2780 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ 15444: 00db0c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_DSTATE │ │ │ │ - 15445: 00745950 4 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ + 15445: 00745920 4 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ 15446: 00db1008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_STOPPED_DSTATE │ │ │ │ 15447: 004b3644 160 FUNC GLOBAL DEFAULT 12 usb_device_free_streams │ │ │ │ 15448: 00d658d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_EVENT │ │ │ │ 15449: 00db141a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_FIFO_OVERRUN_DSTATE │ │ │ │ - 15450: 0078f3c0 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ + 15450: 0078f390 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ 15451: 00d7381c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_COMMAND_EVENT │ │ │ │ 15452: 00db1d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_COMPLETE_DSTATE │ │ │ │ 15453: 00db0056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_DSTATE │ │ │ │ - 15454: 008d7c5c 872 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ + 15454: 008d7c2c 872 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ 15455: 00d7021c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_DCR_READ_EVENT │ │ │ │ 15456: 00376a48 8 FUNC GLOBAL DEFAULT 12 i2c_start_transfer │ │ │ │ - 15457: 007f29b8 360 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ + 15457: 007f2988 360 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ 15458: 00402670 844 FUNC GLOBAL DEFAULT 12 rocker_event_link_changed │ │ │ │ - 15459: 0095e560 328 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ + 15459: 0095e530 328 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ 15460: 00d68c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_EVENT_EVENT │ │ │ │ - 15461: 0097f76c 144 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ + 15461: 0097f73c 144 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ 15462: 00dafeb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_READ_DATA_DSTATE │ │ │ │ 15463: 006353b0 212 FUNC GLOBAL DEFAULT 12 helper_XSCVSQQP │ │ │ │ 15464: 0055e508 168 FUNC GLOBAL DEFAULT 12 tpm_backend_reset │ │ │ │ 15465: 00cd5208 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRINTNQ │ │ │ │ - 15466: 008c5ef4 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ + 15466: 008c5ec4 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ 15467: 00db0ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_INCOMING_DSTATE │ │ │ │ 15468: 005b9a6c 364 FUNC GLOBAL DEFAULT 12 colo_notify_compares_event │ │ │ │ 15469: 00dafd35 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_control_c │ │ │ │ - 15470: 008f7918 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ + 15470: 008f78e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ 15471: 00d75b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SET_STATUS_EVENT │ │ │ │ 15472: 004aa900 104 FUNC GLOBAL DEFAULT 12 pit_get_channel_info_common │ │ │ │ 15473: 00c7e08c 12 OBJECT GLOBAL DEFAULT 21 NetClientDriver_lookup │ │ │ │ - 15474: 008bd26c 1452 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ - 15475: 009caad4 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ + 15474: 008bd23c 1452 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ + 15475: 009caaa4 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ 15476: 00db109e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_DSTATE │ │ │ │ 15477: 00d665dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_LO_EVENT │ │ │ │ 15478: 00db02e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_REQ_COMPLETE_DSTATE │ │ │ │ - 15479: 00915510 320 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ + 15479: 009154e0 320 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ 15480: 00c7d744 12 OBJECT GLOBAL DEFAULT 21 BlockExportRemoveMode_lookup │ │ │ │ 15481: 00d713b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_EVENT │ │ │ │ - 15482: 0098d6c4 428 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ + 15482: 0098d694 428 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ 15483: 00c7db74 12 OBJECT GLOBAL DEFAULT 21 JobStatus_lookup │ │ │ │ - 15484: 0096c500 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ - 15485: 007e3d4c 120 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ + 15484: 0096c4d0 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ + 15485: 007e3d1c 120 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ 15486: 00d68b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_READ_EVENT │ │ │ │ - 15487: 00965360 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ - 15488: 009c9a54 440 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ + 15487: 00965330 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ + 15488: 009c9a24 440 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ 15489: 00db186c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_NAK_DSTATE │ │ │ │ - 15490: 009aecfc 312 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ + 15490: 009aeccc 312 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ 15491: 00d71c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_EVENT │ │ │ │ 15492: 00d754f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_EVENT │ │ │ │ - 15493: 006cc980 232 FUNC GLOBAL DEFAULT 12 vfio_get_address_space │ │ │ │ + 15493: 006cc950 232 FUNC GLOBAL DEFAULT 12 vfio_get_address_space │ │ │ │ 15494: 00db1c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_RAM_DSTATE │ │ │ │ - 15495: 0093d1b4 368 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ + 15495: 0093d184 368 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ 15496: 00dafec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_CB_DSTATE │ │ │ │ - 15497: 0071ff58 196 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ + 15497: 0071ff28 196 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ 15498: 00db20d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 15499: 00db0a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_SEC_RESP_DSTATE │ │ │ │ - 15500: 007434fc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ + 15500: 007434cc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ 15501: 00380898 104 FUNC GLOBAL DEFAULT 12 ahci_uninit │ │ │ │ - 15502: 00790d60 328 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ + 15502: 00790d30 328 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ 15503: 00cc4a08 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMADDDP │ │ │ │ - 15504: 00903414 356 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ + 15504: 009033e4 356 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ 15505: 00cd2ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_frsp │ │ │ │ - 15506: 007bb27c 372 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ - 15507: 007e5780 252 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ + 15506: 007bb24c 372 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ + 15507: 007e5750 252 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ 15508: 00db21c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_NMI_DSTATE │ │ │ │ 15509: 0064100c 76 FUNC GLOBAL DEFAULT 12 helper_VMULEUB │ │ │ │ 15510: 00d795ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 15511: 00d7a604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_EVENT │ │ │ │ 15512: 00db0086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_DSTATE │ │ │ │ 15513: 00d79240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 15514: 00d6d138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_READ_BD_EVENT │ │ │ │ - 15515: 008c7878 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ - 15516: 007203c0 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ + 15515: 008c7848 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ + 15516: 00720390 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ 15517: 006410a4 76 FUNC GLOBAL DEFAULT 12 helper_VMULEUH │ │ │ │ 15518: 005ad8ec 408 FUNC GLOBAL DEFAULT 12 qemu_del_nic │ │ │ │ 15519: 00c7e99c 12 OBJECT GLOBAL DEFAULT 21 SpiceQueryMouseMode_lookup │ │ │ │ 15520: 0044a048 224 FUNC GLOBAL DEFAULT 12 slotid_cap_init │ │ │ │ 15521: 002eba40 136 FUNC GLOBAL DEFAULT 12 aml_while │ │ │ │ 15522: 00db0320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_ID_DSTATE │ │ │ │ - 15523: 009a8f60 4 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ + 15523: 009a8f30 4 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ 15524: 00582c0c 1560 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_cleanup │ │ │ │ 15525: 00dafe2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_HDEV_IS_SG_DSTATE │ │ │ │ 15526: 00d6d508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_WRITE_EVENT │ │ │ │ - 15527: 0081e3a8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ + 15527: 0081e378 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ 15528: 00d65b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_EVENT │ │ │ │ 15529: 00403a1c 596 FUNC GLOBAL DEFAULT 12 desc_ring_set_head │ │ │ │ 15530: 00dafd4e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_migration_c │ │ │ │ 15531: 00d7a724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 15532: 00db0146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_DSTATE │ │ │ │ 15533: 00c78f00 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit64 │ │ │ │ 15534: 00d6dd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_CLEAR_EVENT │ │ │ │ 15535: 005d2a8c 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_entry_code │ │ │ │ 15536: 0062d27c 340 FUNC GLOBAL DEFAULT 12 helper_xvrsqrtedp │ │ │ │ - 15537: 00977838 52 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ + 15537: 00977808 52 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ 15538: 002ec3cc 312 FUNC GLOBAL DEFAULT 12 aml_create_field │ │ │ │ 15539: 00d6f958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_STRING_EVENT │ │ │ │ 15540: 0064113c 68 FUNC GLOBAL DEFAULT 12 helper_VMULEUW │ │ │ │ - 15541: 0074b608 284 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ + 15541: 0074b5d8 284 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ 15542: 00440784 92 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus │ │ │ │ 15543: 00d6b4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_EVENT │ │ │ │ 15544: 002968e8 188 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus8 │ │ │ │ - 15545: 00850bb4 4872 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ - 15546: 009a25d8 760 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ + 15545: 00850b84 4872 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ + 15546: 009a25a8 760 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ 15547: 00d64400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_ERROR_EVENT │ │ │ │ - 15548: 008ffdf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ - 15549: 007ebebc 64 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ - 15550: 0081dd6c 92 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ - 15551: 00743208 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ + 15548: 008ffdc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ + 15549: 007ebe8c 64 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ + 15550: 0081dd3c 92 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ + 15551: 007431d8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ 15552: 00cb66ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_le │ │ │ │ - 15553: 0073c928 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_mmuidx_ra │ │ │ │ + 15553: 0073c8f8 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_mmuidx_ra │ │ │ │ 15554: 00d66808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_FIFO_EVENT │ │ │ │ 15555: 00d75554 536 OBJECT GLOBAL DEFAULT 24 hw_virtio_trace_events │ │ │ │ - 15556: 00951d5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ + 15556: 00951d2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ 15557: 0053433c 280 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_add │ │ │ │ - 15558: 00905218 360 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ + 15558: 009051e8 360 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ 15559: 00d712b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_EVENT_EVENT │ │ │ │ 15560: 00db1d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_DSTATE │ │ │ │ 15561: 00db09dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_READ_DSTATE │ │ │ │ - 15562: 0091a524 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ + 15562: 0091a4f4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ 15563: 00d78410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_REGISTERED_LISTENER_EVENT │ │ │ │ 15564: 00d63d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_EVENT │ │ │ │ 15565: 00c7d614 12 OBJECT GLOBAL DEFAULT 21 BlockdevDiscardOptions_lookup │ │ │ │ 15566: 00d645f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_DONE_EVENT │ │ │ │ 15567: 0058369c 88 FUNC GLOBAL DEFAULT 12 postcopy_state_set │ │ │ │ 15568: 00db1bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MARK_POSTCOPY_BLOCKTIME_BEGIN_DSTATE │ │ │ │ 15569: 00d6ad4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PC87312_IO_READ_EVENT │ │ │ │ - 15570: 00864d00 608 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ + 15570: 00864cd0 608 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ 15571: 00db16ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_CLEAR_DEVICE_FEATURE_DSTATE │ │ │ │ 15572: 0057b548 104 FUNC GLOBAL DEFAULT 12 multifd_send_prepare_common │ │ │ │ 15573: 00db2162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_COMPLETE_DSTATE │ │ │ │ 15574: 004735f0 1128 FUNC GLOBAL DEFAULT 12 esp_command_complete │ │ │ │ 15575: 00c718c8 52 OBJECT GLOBAL DEFAULT 21 vmstate_ppc_cpu │ │ │ │ 15576: 00d6d018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_TX_DONE_EVENT │ │ │ │ - 15577: 0094ad58 328 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ + 15577: 0094ad28 328 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ 15578: 00db132e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_DSTATE │ │ │ │ - 15579: 006e75e0 36 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ + 15579: 006e75b0 36 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ 15580: 00d6d6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_COMPARE_EVENT │ │ │ │ 15581: 004b6b98 248 FUNC GLOBAL DEFAULT 12 usb_packet_complete │ │ │ │ 15582: 00db16f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_BOS_DSTATE │ │ │ │ - 15583: 0077bd58 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ + 15583: 0077bd28 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ 15584: 00d78b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_EVENT │ │ │ │ 15585: 00d759bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_ATTACH_EVENT │ │ │ │ - 15586: 009107f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ + 15586: 009107c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ 15587: 0039f9a8 460 FUNC GLOBAL DEFAULT 12 i8259_init │ │ │ │ - 15588: 009ad014 108 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ + 15588: 009acfe4 108 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ 15589: 00cc6244 132 OBJECT GLOBAL DEFAULT 24 helper_info_HASHCHKP │ │ │ │ 15590: 00daffae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_DSTATE │ │ │ │ 15591: 00db06d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_MOUSE_DSTATE │ │ │ │ 15592: 00d6c2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_EVENT │ │ │ │ 15593: 00d7a8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_EVENT │ │ │ │ 15594: 00cb3844 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin8 │ │ │ │ 15595: 00d68fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_READ_EVENT │ │ │ │ 15596: 00db01ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_DSTATE │ │ │ │ - 15597: 007883e0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ + 15597: 007883b0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ 15598: 00d69ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_MSI_SET_IRQ_EVENT │ │ │ │ 15599: 00db22b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_TYPES_DSTATE │ │ │ │ - 15600: 00b86820 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ + 15600: 00b867f0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ 15601: 00db1c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ADVISE_MR_DSTATE │ │ │ │ 15602: 00545284 664 FUNC GLOBAL DEFAULT 12 vm_state_notify │ │ │ │ 15603: 00db1c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_DSTATE │ │ │ │ 15604: 00db0c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_READ_DSTATE │ │ │ │ - 15605: 007d9440 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ + 15605: 007d9410 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ 15606: 00db058e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPITER_DSTATE │ │ │ │ 15607: 00c76c44 4 OBJECT GLOBAL DEFAULT 21 blk_ops │ │ │ │ 15608: 00568bb0 932 FUNC GLOBAL DEFAULT 12 file_start_incoming_migration │ │ │ │ - 15609: 0069f448 708 FUNC GLOBAL DEFAULT 12 decContextSetStatusFromStringQuiet │ │ │ │ + 15609: 0069f414 708 FUNC GLOBAL DEFAULT 12 decContextSetStatusFromStringQuiet │ │ │ │ 15610: 00533f20 220 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev_internal │ │ │ │ 15611: 00daff0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CO_SUBMIT_DSTATE │ │ │ │ - 15612: 008e8734 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ + 15612: 008e8704 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ 15613: 00db1568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EJECTED_DSTATE │ │ │ │ - 15614: 007ae148 1000 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ - 15615: 006a3efc 780 FUNC GLOBAL DEFAULT 12 decNumberXor │ │ │ │ + 15614: 007ae118 1000 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ + 15615: 006a3ecc 780 FUNC GLOBAL DEFAULT 12 decNumberXor │ │ │ │ 15616: 00d6ba20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_NONSEC_EVENT │ │ │ │ 15617: 00db0b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_WRITE_DSTATE │ │ │ │ 15618: 00d78810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_DISCARD_RECT_EVENT │ │ │ │ 15619: 00daffe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_DSTATE │ │ │ │ 15620: 00536030 284 FUNC GLOBAL DEFAULT 12 del_boot_device_path │ │ │ │ 15621: 00d709e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_RECV_EVENT │ │ │ │ 15622: 00db20e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 15623: 00629e98 24 FUNC GLOBAL DEFAULT 12 helper_efsdiv │ │ │ │ - 15624: 0070c5e8 156 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ + 15624: 0070c5b8 156 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ 15625: 00d68ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_WRITE_EVENT │ │ │ │ 15626: 0039fb74 4 FUNC GLOBAL DEFAULT 12 ioapic_eoi_broadcast │ │ │ │ 15627: 00cc4c9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMSUBQP │ │ │ │ - 15628: 0081313c 248 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ - 15629: 0071b568 88 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ - 15630: 007f3f00 76 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ + 15628: 0081310c 248 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ + 15629: 0071b538 88 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ + 15630: 007f3ed0 76 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ 15631: 00d7b9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_EVENT │ │ │ │ - 15632: 0073cf70 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data_ra │ │ │ │ + 15632: 0073cf40 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data_ra │ │ │ │ 15633: 0061bcf8 92 FUNC GLOBAL DEFAULT 12 ppc_cpu_do_interrupt │ │ │ │ 15634: 00d71990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_EVENT │ │ │ │ 15635: 0059219c 372 FUNC GLOBAL DEFAULT 12 colo_incoming_co │ │ │ │ 15636: 00db1ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_DSTATE │ │ │ │ - 15637: 008cf9f8 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ + 15637: 008cf9c8 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ 15638: 00cc7348 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPEQDP │ │ │ │ - 15639: 0071b670 84 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ - 15640: 0092fad8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ + 15639: 0071b640 84 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ + 15640: 0092faa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ 15641: 00000038 4 TLS GLOBAL DEFAULT 18 tcg_ctx │ │ │ │ 15642: 00d68980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_WRITE_EVENT │ │ │ │ - 15643: 00962b64 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ + 15643: 00962b34 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ 15644: 00db2382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 15645: 002cdf7c 576 FUNC GLOBAL DEFAULT 12 vncws_handshake_io │ │ │ │ - 15646: 00750338 76 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ + 15646: 00750308 76 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ 15647: 002a9660 204 FUNC GLOBAL DEFAULT 12 hmp_info_mice │ │ │ │ 15648: 00db17aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_READ_DSTATE │ │ │ │ 15649: 0056ea90 296 FUNC GLOBAL DEFAULT 12 qmp_migrate_start_postcopy │ │ │ │ 15650: 005aae3c 92 FUNC GLOBAL DEFAULT 12 net_hub_id_for_client │ │ │ │ 15651: 00db1aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SUSPEND_DSTATE │ │ │ │ 15652: 00d6d608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_SOF_EVENT │ │ │ │ - 15653: 0090ad2c 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ - 15654: 008e3660 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ - 15655: 009d0c08 744 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ + 15653: 0090acfc 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ + 15654: 008e3630 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ + 15655: 009d0bd8 744 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ 15656: 00cb6bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_le │ │ │ │ - 15657: 0070fb88 152 FUNC GLOBAL DEFAULT 12 address_space_destroy_free │ │ │ │ - 15658: 009add30 24 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ + 15657: 0070fb58 152 FUNC GLOBAL DEFAULT 12 address_space_destroy_free │ │ │ │ + 15658: 009add00 24 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ 15659: 00d6fba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSAPIC_REG_WRITE_EVENT │ │ │ │ 15660: 00327414 152 FUNC GLOBAL DEFAULT 12 rom_add_elf_program │ │ │ │ 15661: 00db0010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_TRIP_DSTATE │ │ │ │ 15662: 00d6f824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ADMIN_CMD_EVENT │ │ │ │ 15663: 00db15ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_WRITE_DSTATE │ │ │ │ 15664: 00cc4144 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF64GERNN │ │ │ │ 15665: 00d66d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_EVENT │ │ │ │ 15666: 00db030c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_STATUS_DSTATE │ │ │ │ 15667: 00db0458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_READ_DSTATE │ │ │ │ 15668: 00cc3d24 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF64GERNP │ │ │ │ - 15669: 0071edc0 720 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ - 15670: 00725330 1128 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ + 15669: 0071ed90 720 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ + 15670: 00725300 1128 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ 15671: 0029a2d0 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_disas │ │ │ │ 15672: 00db02ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_REALIZE_DSTATE │ │ │ │ 15673: 00d7577c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_STOP_EVENT │ │ │ │ 15674: 00db1cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_CONTINUED_DSTATE │ │ │ │ 15675: 00db1de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_DSTATE │ │ │ │ 15676: 00dafff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_DSTATE │ │ │ │ 15677: 00db0c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_UPDATE_IRQ_DSTATE │ │ │ │ @@ -15692,710 +15692,710 @@ │ │ │ │ 15688: 00db02b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_DESTROY_DSTATE │ │ │ │ 15689: 00cb5e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_be │ │ │ │ 15690: 00d7a774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_EVENT │ │ │ │ 15691: 0062af04 296 FUNC GLOBAL DEFAULT 12 helper_XVADDSP │ │ │ │ 15692: 0027e22c 368 FUNC GLOBAL DEFAULT 12 float32_rem │ │ │ │ 15693: 00db0b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_CMD_ADB_REPLY_DSTATE │ │ │ │ 15694: 00db07b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_DSTATE │ │ │ │ - 15695: 00788720 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i64_chk │ │ │ │ + 15695: 007886f0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i64_chk │ │ │ │ 15696: 00d66ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_TIMER_EXPIRED_EVENT │ │ │ │ 15697: 002ec778 184 FUNC GLOBAL DEFAULT 12 aml_local │ │ │ │ 15698: 00c78f50 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size │ │ │ │ 15699: 00cb70fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_le │ │ │ │ 15700: 00db0302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK0_FAILED_DSTATE │ │ │ │ 15701: 005d1224 4 FUNC GLOBAL DEFAULT 12 tcg_cpu_destroy │ │ │ │ 15702: 00d69d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_SOURCE_READ_EVENT │ │ │ │ 15703: 004b6268 348 FUNC GLOBAL DEFAULT 12 usb_packet_copy │ │ │ │ 15704: 00d6eea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_EVENT │ │ │ │ 15705: 00d6c54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_GPIO_WRITE_EVENT │ │ │ │ 15706: 00d68c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_EVENT │ │ │ │ 15707: 0063ace4 1084 FUNC GLOBAL DEFAULT 12 helper_XVF32GER │ │ │ │ 15708: 00db1396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_DSTATE │ │ │ │ - 15709: 0090569c 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ + 15709: 0090566c 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ 15710: 00db1a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_DSTATE │ │ │ │ - 15711: 00947b0c 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ + 15711: 00947adc 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ 15712: 005836f4 72 FUNC GLOBAL DEFAULT 12 postcopy_register_shared_ufd │ │ │ │ - 15713: 0098c62c 176 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ + 15713: 0098c5fc 176 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ 15714: 00db1b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INIT_DSTATE │ │ │ │ 15715: 00c7d2c4 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkAdapterType_lookup │ │ │ │ 15716: 00db01ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_IN_DSTATE │ │ │ │ 15717: 004365e8 8 FUNC GLOBAL DEFAULT 12 eeprom93xx_data │ │ │ │ 15718: 0061fa80 588 FUNC GLOBAL DEFAULT 12 register_6xx_7xx_soft_tlb │ │ │ │ - 15719: 008fb3c4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ - 15720: 008c6960 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ - 15721: 007b87bc 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ + 15719: 008fb394 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ + 15720: 008c6930 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ + 15721: 007b878c 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ 15722: 00db01b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_IN_DSTATE │ │ │ │ - 15723: 008ec244 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ + 15723: 008ec214 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ 15724: 00db19a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_DSTATE │ │ │ │ - 15725: 00777850 7524 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ + 15725: 00777820 7524 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ 15726: 00db207e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_STREAM_DSTATE │ │ │ │ 15727: 00cc4774 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMSUBSP │ │ │ │ 15728: 00d6e348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_EVENT │ │ │ │ - 15729: 00780bb4 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ - 15730: 007f22a4 524 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ + 15729: 00780b84 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ + 15730: 007f2274 524 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ 15731: 00d78880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_EVENT │ │ │ │ - 15732: 008054c4 412 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ + 15732: 00805494 412 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ 15733: 002b8438 248 FUNC GLOBAL DEFAULT 12 vnc_write_u16 │ │ │ │ 15734: 00db0ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_READ_DSTATE │ │ │ │ 15735: 00db19ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_LOAD_ROM_DSTATE │ │ │ │ 15736: 00d7bc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_EVENT │ │ │ │ - 15737: 008bfcc4 140 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ + 15737: 008bfc94 140 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ 15738: 002a338c 152 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_new │ │ │ │ 15739: 00db0e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_SW_RESET_DSTATE │ │ │ │ - 15740: 007c1ba8 784 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ + 15740: 007c1b78 784 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ 15741: 00d7082c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_UPDATE_DT_FAILED_SIZE_EVENT │ │ │ │ 15742: 00db22a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_ADD_DSTATE │ │ │ │ - 15743: 00b86640 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ + 15743: 00b86610 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ 15744: 00d67c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_EVENT │ │ │ │ 15745: 00dafd54 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_c │ │ │ │ - 15746: 008cb3a4 540 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ - 15747: 007b991c 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ + 15746: 008cb374 540 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ + 15747: 007b98ec 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ 15748: 00db189e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_DSTATE │ │ │ │ 15749: 00d6b6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_READ_EVENT │ │ │ │ 15750: 00545b10 64 FUNC GLOBAL DEFAULT 12 qemu_system_killed │ │ │ │ 15751: 005c2280 104 FUNC GLOBAL DEFAULT 12 tap_get_fd │ │ │ │ 15752: 00db1692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_DSTATE │ │ │ │ 15753: 00db1436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_NOIMPL_DSTATE │ │ │ │ 15754: 0044c3a8 1080 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_init │ │ │ │ 15755: 00d72140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_WRITE_START_EVENT │ │ │ │ 15756: 00db031e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_INFO_DSTATE │ │ │ │ 15757: 005af164 188 FUNC GLOBAL DEFAULT 12 qmp_netdev_add │ │ │ │ - 15758: 008f54d8 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ + 15758: 008f54a8 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ 15759: 00d7b304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 15760: 00db04f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_DSTATE │ │ │ │ 15761: 00648a6c 4 FUNC GLOBAL DEFAULT 12 helper_vcipher │ │ │ │ 15762: 00db0d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 15763: 00d786e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_QCODE_EVENT │ │ │ │ 15764: 00db1b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_EXPIRED_DSTATE │ │ │ │ - 15765: 0090f754 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ + 15765: 0090f724 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ 15766: 00db1f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_DSTATE │ │ │ │ 15767: 00d791f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 15768: 00cc0fc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_FSUBS │ │ │ │ 15769: 00db0668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_TRIGGER_IRQ_DSTATE │ │ │ │ 15770: 00d79c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VERSION_EVENT │ │ │ │ 15771: 00d65e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FLUSH_EVENT │ │ │ │ 15772: 0053d7d0 224 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_append │ │ │ │ - 15773: 008d7a5c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ + 15773: 008d7a2c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ 15774: 00db0706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_DSTATE │ │ │ │ 15775: 00db2356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ 15776: 00dafde0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_DSTATE │ │ │ │ - 15777: 008ad258 72 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ + 15777: 008ad228 72 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ 15778: 00cc3f34 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF64GERPN │ │ │ │ 15779: 00db1a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_START_DSTATE │ │ │ │ 15780: 00cc3b14 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF64GERPP │ │ │ │ 15781: 00db21b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_PMEMSAVE_DSTATE │ │ │ │ 15782: 00d68664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_READ_EVENT │ │ │ │ 15783: 00d71660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_EVENT │ │ │ │ 15784: 0062d98c 276 FUNC GLOBAL DEFAULT 12 helper_xvtsqrtdp │ │ │ │ 15785: 00d7360c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_FILE_MONITOR_EVENT_EVENT │ │ │ │ - 15786: 0084ad80 428 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ - 15787: 00743818 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ + 15786: 0084ad50 428 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ + 15787: 007437e8 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ 15788: 00d6f244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_EVENT │ │ │ │ 15789: 00db21ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 15790: 00d69200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_EVENT │ │ │ │ 15791: 00d65748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_WRITE_EVENT │ │ │ │ - 15792: 0092602c 320 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ + 15792: 00925ffc 320 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ 15793: 00db01b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_OUT_DSTATE │ │ │ │ - 15794: 0099a570 216 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ - 15795: 008e6804 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ + 15794: 0099a540 216 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ + 15795: 008e67d4 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ 15796: 00db04a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_DSTATE │ │ │ │ 15797: 0030dab8 356 FUNC GLOBAL DEFAULT 12 blkconf_apply_backend_options │ │ │ │ 15798: 00db0ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_RPM_DSTATE │ │ │ │ 15799: 00db1140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_SET_OBIO_IRQ_DSTATE │ │ │ │ - 15800: 007459f8 8 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ + 15800: 007459c8 8 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ 15801: 00db049a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_READ_IO_DSTATE │ │ │ │ - 15802: 00989234 16 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ - 15803: 0079c838 2364 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ + 15802: 00989204 16 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ + 15803: 0079c808 2364 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ 15804: 00db1738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_DSTATE │ │ │ │ 15805: 004501d0 48 FUNC GLOBAL DEFAULT 12 pcie_doe_fini │ │ │ │ 15806: 0032993c 96 FUNC GLOBAL DEFAULT 12 rom_add_vga │ │ │ │ 15807: 005d9af8 184 FUNC GLOBAL DEFAULT 12 helper_store_dbatl │ │ │ │ 15808: 00646a6c 252 FUNC GLOBAL DEFAULT 12 helper_VADDECUQ │ │ │ │ 15809: 00da767b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_init_commands_c │ │ │ │ 15810: 00db0ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_READ_DSTATE │ │ │ │ 15811: 00d674b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_READ_EVENT │ │ │ │ - 15812: 00813e10 256 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ + 15812: 00813de0 256 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ 15813: 004b43e0 492 FUNC GLOBAL DEFAULT 12 usb_device_detach │ │ │ │ - 15814: 007558a4 184 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ - 15815: 007f4de0 104 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ + 15814: 00755874 184 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ + 15815: 007f4db0 104 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ 15816: 00db1ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_NUM_DSTATE │ │ │ │ 15817: 005d9838 704 FUNC GLOBAL DEFAULT 12 helper_store_dbatu │ │ │ │ - 15818: 008f9b74 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ + 15818: 008f9b44 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ 15819: 00d73dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_DISABLE_EVENT │ │ │ │ 15820: 00511948 124 FUNC GLOBAL DEFAULT 12 vhost_dev_free_inflight │ │ │ │ - 15821: 006a2470 316 FUNC GLOBAL DEFAULT 12 decNumberToUInt32 │ │ │ │ - 15822: 007426c8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ + 15821: 006a2440 316 FUNC GLOBAL DEFAULT 12 decNumberToUInt32 │ │ │ │ + 15822: 00742698 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ 15823: 00536e04 244 FUNC GLOBAL DEFAULT 12 hw_error │ │ │ │ 15824: 005d2a74 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_start_code │ │ │ │ 15825: 002b7e24 260 FUNC GLOBAL DEFAULT 12 vnc_write_u32 │ │ │ │ 15826: 005cbcbc 124 FUNC GLOBAL DEFAULT 12 replay_char_write_event_save │ │ │ │ 15827: 00334f44 8 FUNC GLOBAL DEFAULT 12 qdev_simple_device_unplug_cb │ │ │ │ 15828: 002a15fc 108 FUNC GLOBAL DEFAULT 12 qemu_console_is_gl_blocked │ │ │ │ 15829: 00d8e75c 28 OBJECT GLOBAL DEFAULT 25 migration_threads_lock │ │ │ │ - 15830: 008c6ec4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ - 15831: 00b0b888 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ + 15830: 008c6e94 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ + 15831: 00b0b858 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ 15832: 0052fca0 4108 FUNC GLOBAL DEFAULT 12 qmp_dump_guest_memory │ │ │ │ 15833: 00db0114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_DSTATE │ │ │ │ 15834: 00dafd57 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_net_c │ │ │ │ 15835: 0055e280 92 FUNC GLOBAL DEFAULT 12 tpm_backend_finish_sync │ │ │ │ 15836: 00db0332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_DSTATE │ │ │ │ 15837: 00c7b340 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qlist │ │ │ │ 15838: 00db1f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 15839: 00d723a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_MSI_EVENT │ │ │ │ 15840: 0061e4d8 4 FUNC GLOBAL DEFAULT 12 hreg_update_pmu_hflags │ │ │ │ 15841: 0061e4dc 144 FUNC GLOBAL DEFAULT 12 cpu_interrupt_exittb │ │ │ │ - 15842: 007d540c 180 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ + 15842: 007d53dc 180 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ 15843: 00db1fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_DTL_SET_DSTATE │ │ │ │ 15844: 00d7ba1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_EVENT │ │ │ │ 15845: 003cb280 120 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_protocols │ │ │ │ 15846: 003fd3c0 28 FUNC GLOBAL DEFAULT 12 vhost_net_save_acked_features │ │ │ │ 15847: 00d7b110 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_rocker_trace_events_trace_events │ │ │ │ 15848: 00db185e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_HDR_DSTATE │ │ │ │ 15849: 00d77d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_VNET_INFO_EVENT │ │ │ │ - 15850: 0099c2a4 16 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ + 15850: 0099c274 16 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ 15851: 00db11d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_ADU_XSCOM_WRITE_DSTATE │ │ │ │ 15852: 00dafe1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_CHECK_RULE_DSTATE │ │ │ │ 15853: 00d6a134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPP_EVENT │ │ │ │ 15854: 00cd108c 132 OBJECT GLOBAL DEFAULT 24 helper_info_6xx_tlbd │ │ │ │ 15855: 00d70a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_WRITE_EVENT │ │ │ │ 15856: 00db0de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_DSTATE │ │ │ │ 15857: 00d775dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_EVENT │ │ │ │ 15858: 0028cc7c 92 FUNC GLOBAL DEFAULT 12 float128_compare_quiet │ │ │ │ - 15859: 00b9d680 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ + 15859: 00b9d650 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ 15860: 00dafef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_SKIP_COW_DSTATE │ │ │ │ 15861: 0061dfa4 836 FUNC GLOBAL DEFAULT 12 ppc_gdb_init │ │ │ │ 15862: 00db206a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 15863: 00cd1008 132 OBJECT GLOBAL DEFAULT 24 helper_info_6xx_tlbi │ │ │ │ - 15864: 009b2f90 336 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ + 15864: 009b2f60 336 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ 15865: 00d753c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 15866: 00db1e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_SERIAL_DISCARD_DSTATE │ │ │ │ - 15867: 008d0508 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ + 15867: 008d04d8 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ 15868: 00db13e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_NOP_DSTATE │ │ │ │ 15869: 00257db8 164 FUNC GLOBAL DEFAULT 12 lookup_symbol │ │ │ │ - 15870: 0099a920 368 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ + 15870: 0099a8f0 368 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ 15871: 00db0e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_READ_DSTATE │ │ │ │ 15872: 005400a8 264 FUNC GLOBAL DEFAULT 12 hmp_device_add │ │ │ │ - 15873: 006ae254 236 FUNC GLOBAL DEFAULT 12 decimal128Canonical │ │ │ │ + 15873: 006ae224 236 FUNC GLOBAL DEFAULT 12 decimal128Canonical │ │ │ │ 15874: 00db0cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_READ_DSTATE │ │ │ │ 15875: 00d7778c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_EVENT │ │ │ │ - 15876: 0073d31c 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data_ra │ │ │ │ + 15876: 0073d2ec 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data_ra │ │ │ │ 15877: 005a0ea4 152 FUNC GLOBAL DEFAULT 12 hmp_ioport_write │ │ │ │ 15878: 0032ccf4 136 FUNC GLOBAL DEFAULT 12 qmp_query_target │ │ │ │ - 15879: 00742188 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_be_mmu │ │ │ │ + 15879: 00742158 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_be_mmu │ │ │ │ 15880: 004fce20 256 FUNC GLOBAL DEFAULT 12 virtio_bus_device_iommu_enabled │ │ │ │ - 15881: 006a64fc 224 FUNC GLOBAL DEFAULT 12 decNumberCompareTotal │ │ │ │ + 15881: 006a64cc 224 FUNC GLOBAL DEFAULT 12 decNumberCompareTotal │ │ │ │ 15882: 00db161a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_OUT_DSTATE │ │ │ │ 15883: 00d76b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_EVENT │ │ │ │ 15884: 00d76d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_EVENT │ │ │ │ 15885: 00cb3e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub8 │ │ │ │ 15886: 00db1026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_DSTATE │ │ │ │ 15887: 00db10d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_READ_DSTATE │ │ │ │ 15888: 00db14e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_NEW_DSTATE │ │ │ │ - 15889: 0071910c 420 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ - 15890: 008a9990 584 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ + 15889: 007190dc 420 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ + 15890: 008a9960 584 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ 15891: 005d70c8 204 FUNC GLOBAL DEFAULT 12 ppc_store_sdr1 │ │ │ │ - 15892: 0071b4c8 120 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ + 15892: 0071b498 120 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ 15893: 00cd5e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_sler │ │ │ │ 15894: 006286fc 280 FUNC GLOBAL DEFAULT 12 helper_FRES │ │ │ │ 15895: 00db177c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_DISABLE_DSTATE │ │ │ │ - 15896: 009579f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ + 15896: 009579c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ 15897: 00dafefe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_PART_DSTATE │ │ │ │ - 15898: 0070ee14 12 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ - 15899: 00b9d6a4 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ - 15900: 00772ed4 772 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ + 15898: 0070ede4 12 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ + 15899: 00b9d674 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ + 15900: 00772ea4 772 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ 15901: 00db227c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 15902: 00db1dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_DSTATE │ │ │ │ - 15903: 008dfde0 416 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ + 15903: 008dfdb0 416 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ 15904: 00d703fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_XSCOM_CTRL_READ_EVENT │ │ │ │ 15905: 00d77f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_RCU_EVENT │ │ │ │ 15906: 00d7aca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_GET_EVENT │ │ │ │ 15907: 00d63c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_SHUTDOWN_EVENT │ │ │ │ - 15908: 0091257c 368 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ - 15909: 009271a4 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ + 15908: 0091254c 368 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ + 15909: 00927174 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ 15910: 00d65d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_EVENT │ │ │ │ 15911: 005816bc 548 FUNC GLOBAL DEFAULT 12 postcopy_place_page_zero │ │ │ │ - 15912: 0069d924 204 FUNC GLOBAL DEFAULT 12 spr_write_40x_dbcr0 │ │ │ │ + 15912: 0069d8f0 204 FUNC GLOBAL DEFAULT 12 spr_write_40x_dbcr0 │ │ │ │ 15913: 00db1ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 15914: 00db07bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_FAULT_DSTATE │ │ │ │ - 15915: 008a9338 528 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ + 15915: 008a9308 528 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ 15916: 00d63bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_ACK_EVENT │ │ │ │ - 15917: 00719f60 468 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_rw │ │ │ │ + 15917: 00719f30 468 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_rw │ │ │ │ 15918: 002aa8d0 492 FUNC GLOBAL DEFAULT 12 qmp_set_password │ │ │ │ - 15919: 0094fb14 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ + 15919: 0094fae4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ 15920: 00db0b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_RX_DSTATE │ │ │ │ 15921: 00db01e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 15922: 0053d8b0 364 FUNC GLOBAL DEFAULT 12 qemu_get_guest_memory_mapping │ │ │ │ 15923: 00db1d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_DSTATE │ │ │ │ 15924: 00d78640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_EVENT │ │ │ │ - 15925: 0075f160 356 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ + 15925: 0075f130 356 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ 15926: 00d75414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ROM_READ_EVENT │ │ │ │ - 15927: 008ac6e8 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ - 15928: 00998450 160 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ + 15927: 008ac6b8 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ + 15928: 00998420 160 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ 15929: 00d75434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_DISABLE_EVENT │ │ │ │ - 15930: 00808060 196 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ + 15930: 00808030 196 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ 15931: 00cd5100 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRINTXQ │ │ │ │ 15932: 00db1c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_DSTATE │ │ │ │ - 15933: 009051bc 92 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ + 15933: 0090518c 92 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ 15934: 003a4a24 484 FUNC GLOBAL DEFAULT 12 isa_bus_new │ │ │ │ - 15935: 0073bd00 40 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ + 15935: 0073bcd0 40 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ 15936: 00532480 216 FUNC GLOBAL DEFAULT 12 qmp_eject │ │ │ │ - 15937: 008114c4 428 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ + 15937: 00811494 428 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ 15938: 00d68244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_EVENT │ │ │ │ 15939: 00cb2740 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8i │ │ │ │ 15940: 00ccb020 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvsdqp │ │ │ │ 15941: 00524d44 148 FUNC GLOBAL DEFAULT 12 audio_get_id │ │ │ │ 15942: 00381de8 108 FUNC GLOBAL DEFAULT 12 ide_get_geometry │ │ │ │ 15943: 00db0912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_BROADCAST_DSTATE │ │ │ │ 15944: 00555a3c 132 FUNC GLOBAL DEFAULT 12 cryptodev_backend_cleanup │ │ │ │ 15945: 00d6d528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_WRITE_EVENT │ │ │ │ - 15946: 0073e494 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ - 15947: 008e18a8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ + 15946: 0073e464 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ + 15947: 008e1878 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ 15948: 00572b00 76 FUNC GLOBAL DEFAULT 12 migration_in_postcopy │ │ │ │ - 15949: 009837a8 64 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ - 15950: 0093ca9c 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ + 15949: 00983778 64 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ + 15950: 0093ca6c 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ 15951: 00cc5e24 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMSHM │ │ │ │ 15952: 00cb1f00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8v │ │ │ │ 15953: 00299f1c 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cb │ │ │ │ 15954: 00d79024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_DCR_WRITE_EVENT │ │ │ │ 15955: 00d64300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CREATE_QUEUE_PAIR_EVENT │ │ │ │ 15956: 00db085a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_EOIR_WRITE_DSTATE │ │ │ │ 15957: 00cd2d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMSHS │ │ │ │ 15958: 00c7d65c 12 OBJECT GLOBAL DEFAULT 21 NewImageMode_lookup │ │ │ │ 15959: 005ab15c 252 FUNC GLOBAL DEFAULT 12 hmp_info_network │ │ │ │ 15960: 0058e364 376 FUNC GLOBAL DEFAULT 12 qmp_snapshot_load │ │ │ │ 15961: 00d64ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_EVENT │ │ │ │ - 15962: 0073e1ac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andb │ │ │ │ + 15962: 0073e17c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andb │ │ │ │ 15963: 005ab0f0 108 FUNC GLOBAL DEFAULT 12 net_hub_flush │ │ │ │ 15964: 00d76f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_EVENT │ │ │ │ 15965: 00550a48 104 FUNC GLOBAL DEFAULT 12 qemu_find_tpm_be │ │ │ │ 15966: 00d66f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_WRITE_EVENT │ │ │ │ 15967: 00d6b290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_MMIO_MAP_EVENT │ │ │ │ - 15968: 00707410 312 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_flags_nomigrate │ │ │ │ + 15968: 007073e0 312 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_flags_nomigrate │ │ │ │ 15969: 00d71720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_EVENT │ │ │ │ 15970: 00db08f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_DSTATE │ │ │ │ 15971: 00629114 196 FUNC GLOBAL DEFAULT 12 helper_FTSQRT │ │ │ │ 15972: 00d693c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEL_EVENT │ │ │ │ 15973: 00d745ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESET_EVENT │ │ │ │ 15974: 00d665bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_LO_EVENT │ │ │ │ 15975: 00d64dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 15976: 0092fb34 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ + 15976: 0092fb04 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ 15977: 005d1944 4 FUNC GLOBAL DEFAULT 12 mttcg_kick_vcpu_thread │ │ │ │ 15978: 00441a8c 272 FUNC GLOBAL DEFAULT 12 pci_device_iommu_address_space │ │ │ │ 15979: 00d69260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_SYNC_EVENT │ │ │ │ - 15980: 00940fb0 376 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ + 15980: 00940f80 376 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ 15981: 00d6f774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_EVENT │ │ │ │ 15982: 00d73b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_NEXT_EVENT │ │ │ │ - 15983: 0095069c 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ + 15983: 0095066c 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ 15984: 00d6c130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_DR_EVENT │ │ │ │ 15985: 00db13bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_WRITE_DSTATE │ │ │ │ 15986: 00db01dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_FEATURES_READ_DSTATE │ │ │ │ 15987: 00cc34e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBSWS │ │ │ │ - 15988: 007dc3e0 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ + 15988: 007dc3b0 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ 15989: 00577d68 356 FUNC GLOBAL DEFAULT 12 multifd_send │ │ │ │ 15990: 002ed53c 292 FUNC GLOBAL DEFAULT 12 aml_unicode │ │ │ │ 15991: 00d6626c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_OUT_EVENT │ │ │ │ 15992: 00448064 108 FUNC GLOBAL DEFAULT 12 pcie_sriov_vf_number │ │ │ │ 15993: 002a7150 216 FUNC GLOBAL DEFAULT 12 qemu_input_queue_btn │ │ │ │ 15994: 00d6621c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_OUT_EVENT │ │ │ │ 15995: 002954d0 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr64v │ │ │ │ - 15996: 008ff63c 192 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ - 15997: 0081e18c 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ + 15996: 008ff60c 192 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ + 15997: 0081e15c 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ 15998: 00295d2c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_leu16 │ │ │ │ 15999: 00d789a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_EVENT │ │ │ │ 16000: 00d6cd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CONNECT_EVENT │ │ │ │ 16001: 00d685d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_EVENT │ │ │ │ - 16002: 0091f680 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ + 16002: 0091f650 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ 16003: 004fc8e8 404 FUNC GLOBAL DEFAULT 12 virtio_bus_start_ioeventfd │ │ │ │ 16004: 00386ba0 196 FUNC GLOBAL DEFAULT 12 ide_dma_error │ │ │ │ 16005: 00d6d928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAC_EVENT │ │ │ │ 16006: 0056870c 180 FUNC GLOBAL DEFAULT 12 file_parse_offset │ │ │ │ 16007: 00db05bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_WRITE_DSTATE │ │ │ │ 16008: 00d65604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_START_EVENT │ │ │ │ 16009: 005aafac 324 FUNC GLOBAL DEFAULT 12 net_hub_check_clients │ │ │ │ 16010: 00cb57b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_be │ │ │ │ 16011: 00d7ab64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_DEL_EVENT │ │ │ │ - 16012: 007bfe08 2756 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ + 16012: 007bfdd8 2756 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ 16013: 00d79a58 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_char_trace_events_trace_events │ │ │ │ 16014: 0053ca44 68 FUNC GLOBAL DEFAULT 12 dma_memory_set │ │ │ │ 16015: 00db03ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_DSTATE │ │ │ │ - 16016: 0090ffac 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ - 16017: 00754088 500 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ - 16018: 007e103c 312 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ + 16016: 0090ff7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ + 16017: 00754058 500 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ + 16018: 007e100c 312 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ 16019: 00d73bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_DONE_EVENT │ │ │ │ 16020: 002c5968 104 FUNC GLOBAL DEFAULT 12 palette_iter │ │ │ │ - 16021: 008c7ef0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ + 16021: 008c7ec0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ 16022: 00cc613c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBECUQ │ │ │ │ - 16023: 00779fbc 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ + 16023: 00779f8c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ 16024: 00d67fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_WRITE_EVENT │ │ │ │ 16025: 00d7afa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_YANK_EVENT │ │ │ │ 16026: 00629e68 24 FUNC GLOBAL DEFAULT 12 helper_efssub │ │ │ │ - 16027: 00794c38 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ + 16027: 00794c08 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ 16028: 0064ac44 12 FUNC GLOBAL DEFAULT 12 helper_rfi │ │ │ │ 16029: 004928f8 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_endianness │ │ │ │ 16030: 00d68154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_LOADVM_COMMANDS_EVENT │ │ │ │ 16031: 004353e4 84 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file │ │ │ │ 16032: 0029a10c 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_cb │ │ │ │ - 16033: 00769250 124 FUNC GLOBAL DEFAULT 12 tcg_region_initial_alloc │ │ │ │ + 16033: 00769220 124 FUNC GLOBAL DEFAULT 12 tcg_region_initial_alloc │ │ │ │ 16034: 00d77b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_EVENT │ │ │ │ - 16035: 00794f84 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ + 16035: 00794f54 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ 16036: 00db0eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_INIT_DSTATE │ │ │ │ 16037: 00d7597c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_EVENT │ │ │ │ 16038: 00d65e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_RETURN_EVENT │ │ │ │ - 16039: 0077ad7c 228 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ + 16039: 0077ad4c 228 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ 16040: 00db14e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAP_FAILED_DSTATE │ │ │ │ - 16041: 009805c0 240 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ + 16041: 00980590 240 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ 16042: 0053d484 420 FUNC GLOBAL DEFAULT 12 memory_mapping_list_add_merge_sorted │ │ │ │ 16043: 003a4c08 16 FUNC GLOBAL DEFAULT 12 isa_bus_register_input_irqs │ │ │ │ 16044: 00d67744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_UNREALIZE_EVENT │ │ │ │ 16045: 00d6bf20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_READW_EVENT │ │ │ │ 16046: 006465b0 68 FUNC GLOBAL DEFAULT 12 helper_vclzb │ │ │ │ 16047: 00db2380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_PASSWORD_DSTATE │ │ │ │ 16048: 00db139c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_DSTATE │ │ │ │ 16049: 00d6a734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_WRITE_EVENT │ │ │ │ - 16050: 00794f00 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ + 16050: 00794ed0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ 16051: 00d74d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_EVENT │ │ │ │ 16052: 006465f4 68 FUNC GLOBAL DEFAULT 12 helper_vclzh │ │ │ │ 16053: 0045021c 140 FUNC GLOBAL DEFAULT 12 pcie_doe_set_rsp │ │ │ │ 16054: 00db290c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_FREE_DSTATE │ │ │ │ - 16055: 007a11d0 200 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ + 16055: 007a11a0 200 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ 16056: 00d681e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUT_EVENT │ │ │ │ - 16057: 00788298 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ + 16057: 00788268 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ 16058: 00d64dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_EVENT │ │ │ │ 16059: 003fe678 368 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_reset │ │ │ │ 16060: 00db0d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_READ_IAM_DSTATE │ │ │ │ - 16061: 007ac518 152 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ + 16061: 007ac4e8 152 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ 16062: 004f2ef8 68 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ - 16063: 008ca828 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ + 16063: 008ca7f8 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ 16064: 00d7a874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 16065: 00327364 176 FUNC GLOBAL DEFAULT 12 load_ramdisk │ │ │ │ 16066: 0059f3fc 292 FUNC GLOBAL DEFAULT 12 qmp_query_fdsets │ │ │ │ - 16067: 009833f0 168 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ + 16067: 009833c0 168 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ 16068: 0029615c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_leu32 │ │ │ │ 16069: 004f4e7c 156 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ - 16070: 008dad18 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 16070: 008dace8 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 16071: 003c358c 144 FUNC GLOBAL DEFAULT 12 pcnet_h_reset │ │ │ │ 16072: 00d6db18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_ADDR_EVENT │ │ │ │ 16073: 00db1f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEY_EVENT_DSTATE │ │ │ │ 16074: 00d6a454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_READ_EVENT │ │ │ │ 16075: 00d668c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_RUNNING_EVENT │ │ │ │ - 16076: 007adca8 240 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ + 16076: 007adc78 240 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ 16077: 00db08c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_DSTATE │ │ │ │ 16078: 00d8d830 4 OBJECT GLOBAL DEFAULT 25 vga_interface_type │ │ │ │ 16079: 00db14ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_DSTATE │ │ │ │ 16080: 00440f70 164 FUNC GLOBAL DEFAULT 12 pci_new_multifunction │ │ │ │ 16081: 00d6b760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_READ_EVENT │ │ │ │ 16082: 00cc4da4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMADDQP │ │ │ │ 16083: 00d726d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_DATA_EVENT │ │ │ │ 16084: 00db067c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_DSTATE │ │ │ │ 16085: 00db1b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_ACTIVATION_DSTATE │ │ │ │ - 16086: 00954490 320 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ + 16086: 00954460 320 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ 16087: 00440af4 132 FUNC GLOBAL DEFAULT 12 pci_for_each_device_reverse │ │ │ │ 16088: 0061e940 1428 FUNC GLOBAL DEFAULT 12 register_generic_sprs │ │ │ │ 16089: 005cc37c 116 FUNC GLOBAL DEFAULT 12 replay_register_net │ │ │ │ - 16090: 00757eec 4 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ + 16090: 00757ebc 4 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ 16091: 00d707cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_INDIRECT_EVENT │ │ │ │ 16092: 00255b84 576 FUNC GLOBAL DEFAULT 12 start_exclusive │ │ │ │ 16093: 00d63908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_EVENT │ │ │ │ 16094: 00d76168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_READ_EVENT │ │ │ │ 16095: 002e6858 280 FUNC GLOBAL DEFAULT 12 v9fs_co_remove │ │ │ │ - 16096: 00795b14 1136 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ + 16096: 00795ae4 1136 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ 16097: 00544ffc 184 FUNC GLOBAL DEFAULT 12 qemu_vmstop_requested │ │ │ │ 16098: 00d7402c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_LOAD_EVENT │ │ │ │ 16099: 00db0cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_ADD_DSTATE │ │ │ │ 16100: 00db04fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_DSTATE │ │ │ │ 16101: 00db0df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IP_ID_DSTATE │ │ │ │ 16102: 00d704ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_INTERPRET_EVENT │ │ │ │ 16103: 00db14dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_DSTATE │ │ │ │ - 16104: 007977f4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ - 16105: 00707efc 8 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ - 16106: 0072bb64 8 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ + 16104: 007977c4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ + 16105: 00707ecc 8 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ + 16106: 0072bb34 8 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ 16107: 00cb8a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsh_i64 │ │ │ │ 16108: 00db10c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_CMB_DSTATE │ │ │ │ 16109: 00d6a824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_EVENT │ │ │ │ 16110: 00db11e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_INSTANCE_TO_PACKAGE_DSTATE │ │ │ │ 16111: 00db14ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_DSTATE │ │ │ │ 16112: 00cb5ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_le │ │ │ │ - 16113: 009afe4c 704 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ + 16113: 009afe1c 704 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ 16114: 00db0b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_DSTATE │ │ │ │ 16115: 00db0014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 16116: 008292cc 192 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ + 16116: 0082929c 192 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ 16117: 00d6d778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_KICK_EVENT │ │ │ │ 16118: 00d63858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_INSERT_EVENT │ │ │ │ 16119: 005c2fbc 112 FUNC GLOBAL DEFAULT 12 tap_get_vhost_net │ │ │ │ - 16120: 00797fac 216 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ - 16121: 008c231c 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ + 16120: 00797f7c 216 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ + 16121: 008c22ec 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ 16122: 00db1fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_DSTATE │ │ │ │ - 16123: 008be310 220 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ + 16123: 008be2e0 220 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ 16124: 0050f534 1404 FUNC GLOBAL DEFAULT 12 vhost_device_iotlb_miss │ │ │ │ 16125: 0064a134 4 FUNC GLOBAL DEFAULT 12 helper_msr_facility_check │ │ │ │ 16126: 00cd35ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_DMUL │ │ │ │ 16127: 00d67bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_EVENT │ │ │ │ 16128: 005ae42c 704 FUNC GLOBAL DEFAULT 12 qemu_del_net_client │ │ │ │ 16129: 00daff20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 16130: 00d653f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_EVENT │ │ │ │ - 16131: 0070a3bc 212 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ - 16132: 00745914 60 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ + 16131: 0070a38c 212 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ + 16132: 007458e4 60 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ 16133: 00cd5940 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_atbl │ │ │ │ 16134: 005cdb3c 152 FUNC GLOBAL DEFAULT 12 replay_breakpoint │ │ │ │ 16135: 00db0dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VLAN_DSTATE │ │ │ │ 16136: 00cc8b00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vshasigmad │ │ │ │ 16137: 00db1cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 16138: 004422c0 184 FUNC GLOBAL DEFAULT 12 pci_get_function_0 │ │ │ │ 16139: 003e9318 164 FUNC GLOBAL DEFAULT 12 igb_receive │ │ │ │ - 16140: 0077d82c 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ + 16140: 0077d7fc 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ 16141: 00db0c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_XSUM_CALC_DSTATE │ │ │ │ 16142: 00d6b640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_EVENT │ │ │ │ - 16143: 008d9d1c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ + 16143: 008d9cec 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ 16144: 00626d24 312 FUNC GLOBAL DEFAULT 12 helper_compute_fprf_float128 │ │ │ │ - 16145: 008ac554 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ - 16146: 009b8a88 492 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ + 16145: 008ac524 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ + 16146: 009b8a58 492 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ 16147: 00d66e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_FAILED_EVENT │ │ │ │ 16148: 00d68e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_DUMP_EVENT │ │ │ │ 16149: 00cd59c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_atbu │ │ │ │ - 16150: 00b2d760 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ + 16150: 00b2d730 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ 16151: 00d6bc60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_WRITE_EVENT │ │ │ │ 16152: 003a4f68 280 FUNC GLOBAL DEFAULT 12 isa_register_ioport │ │ │ │ - 16153: 008ea500 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ - 16154: 0069e654 4 FUNC GLOBAL DEFAULT 12 spr_write_MMCR0_ureg │ │ │ │ + 16153: 008ea4d0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ + 16154: 0069e620 4 FUNC GLOBAL DEFAULT 12 spr_write_MMCR0_ureg │ │ │ │ 16155: 00db00f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_DSTATE │ │ │ │ 16156: 00520f34 76 FUNC GLOBAL DEFAULT 12 audio_get_pdo_in │ │ │ │ - 16157: 008a8adc 316 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ - 16158: 00b2d758 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ + 16157: 008a8aac 316 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ + 16158: 00b2d728 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ 16159: 004b0228 20 FUNC GLOBAL DEFAULT 12 ufs_build_query_response │ │ │ │ 16160: 00daff10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DSTATE │ │ │ │ 16161: 00db1758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_HOST_IRQ_DSTATE │ │ │ │ 16162: 00d5de84 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_merge_drv │ │ │ │ - 16163: 009395e0 320 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ + 16163: 009395b0 320 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ 16164: 00d7722c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_EVENT │ │ │ │ 16165: 00d67ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_READ_EVENT │ │ │ │ 16166: 00d64850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_FAIL_EVENT │ │ │ │ 16167: 00db1dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_DSTATE │ │ │ │ - 16168: 0077f020 440 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ + 16168: 0077eff0 440 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ 16169: 00cc4900 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMADDSP │ │ │ │ - 16170: 008d26a4 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ + 16170: 008d2674 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ 16171: 00cc8b84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vshasigmaw │ │ │ │ 16172: 00db1550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SEND_DSTATE │ │ │ │ - 16173: 008d1198 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ - 16174: 00977880 20 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ + 16173: 008d1168 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ + 16174: 00977850 20 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ 16175: 00d7371c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_XFER_EVENT │ │ │ │ 16176: 00db115c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_READ_INTREG_DSTATE │ │ │ │ - 16177: 008cf574 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ + 16177: 008cf544 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ 16178: 00db1fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_PRINT_DSTATE │ │ │ │ 16179: 00db0f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_DSTATE │ │ │ │ 16180: 00d751a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_EVENT │ │ │ │ 16181: 00db073e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_RESET_DSTATE │ │ │ │ 16182: 00db0810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_UPDATE_DSTATE │ │ │ │ 16183: 0052ae30 1080 FUNC GLOBAL DEFAULT 12 v9fs_iov_vunmarshal │ │ │ │ 16184: 00db0578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_STALL_DSTATE │ │ │ │ 16185: 00db1ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_UPDATE_DSTATE │ │ │ │ 16186: 006346dc 336 FUNC GLOBAL DEFAULT 12 helper_xscvqpswz │ │ │ │ 16187: 00d7a894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_EVENT │ │ │ │ 16188: 00db2082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_DSTATE │ │ │ │ 16189: 00d63d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_EVENT │ │ │ │ 16190: 00d5de90 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_remove_drv │ │ │ │ - 16191: 007173a4 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ + 16191: 00717374 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ 16192: 00db2890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_COMPLETE_DSTATE │ │ │ │ 16193: 002965e8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_leu64 │ │ │ │ 16194: 0062d3d0 312 FUNC GLOBAL DEFAULT 12 helper_xvrsqrtesp │ │ │ │ 16195: 00dafd52 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_c │ │ │ │ - 16196: 009465d8 312 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ - 16197: 009ca744 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ - 16198: 009472d0 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ + 16196: 009465a8 312 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ + 16197: 009ca714 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ + 16198: 009472a0 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ 16199: 00db1a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FLUSH_DSTATE │ │ │ │ 16200: 00d7ac60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_TYPES_EVENT │ │ │ │ 16201: 00db1ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 16202: 00db06c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CTRL_WRITE_DSTATE │ │ │ │ 16203: 00d66b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_NO_BDRV_EVENT │ │ │ │ 16204: 00339b34 4 FUNC GLOBAL DEFAULT 12 cxl_hook_up_pxb_registers │ │ │ │ - 16205: 0073fd9c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ + 16205: 0073fd6c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ 16206: 00db1dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_DSTATE │ │ │ │ 16207: 00d7581c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_EVENT │ │ │ │ 16208: 00d68bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_TRANSACTION_EVENT │ │ │ │ 16209: 00d69b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_SETIRQ_EVENT │ │ │ │ 16210: 005ad018 360 FUNC GLOBAL DEFAULT 12 qemu_macaddr_default_if_unset │ │ │ │ 16211: 00db0078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_DSTATE │ │ │ │ 16212: 004f34b0 160 FUNC GLOBAL DEFAULT 12 vfio_region_unmap │ │ │ │ - 16213: 0095776c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ - 16214: 00821920 112 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ + 16213: 0095773c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ + 16214: 008218f0 112 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ 16215: 00cb8bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_shl_i64 │ │ │ │ 16216: 00d6659c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_PXM_EVENT │ │ │ │ 16217: 00daffac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 16218: 00286fdc 248 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8 │ │ │ │ 16219: 00d78720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_SSF_EVENT │ │ │ │ 16220: 00db1658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_STOP_DSTATE │ │ │ │ 16221: 00db0a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_RESET_DSTATE │ │ │ │ 16222: 00d733bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_DATA_EVENT │ │ │ │ 16223: 00dafd38 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_crypto_c │ │ │ │ 16224: 00db00b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_REGISTER_DSTATE │ │ │ │ 16225: 00dafd6c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_vfio_c │ │ │ │ - 16226: 0073fb9c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ - 16227: 00757ef0 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ - 16228: 0072bd44 196 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ + 16226: 0073fb6c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ + 16227: 00757ec0 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ + 16228: 0072bd14 196 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ 16229: 00c7d284 12 OBJECT GLOBAL DEFAULT 21 BlockErrorAction_lookup │ │ │ │ 16230: 002d91a8 48 FUNC GLOBAL DEFAULT 12 notsup_getxattr │ │ │ │ 16231: 00db11b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_DECR_STORE_DSTATE │ │ │ │ 16232: 00d77cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_EVENT │ │ │ │ - 16233: 0092f79c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ - 16234: 00b9d6f4 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ - 16235: 009aaab8 232 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ + 16233: 0092f76c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ + 16234: 00b9d6c4 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ + 16235: 009aaa88 232 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ 16236: 00d6ac04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_WRITE_EVENT │ │ │ │ - 16237: 0093a4c0 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ + 16237: 0093a490 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ 16238: 00d6fad0 196 OBJECT GLOBAL DEFAULT 24 hw_pci_host_trace_events │ │ │ │ - 16239: 007b97b8 248 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ + 16239: 007b9788 248 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ 16240: 00db09f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_DSTATE │ │ │ │ 16241: 00d75054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_EVENT │ │ │ │ 16242: 00db0510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_DESTROY_PRIMARY_DSTATE │ │ │ │ 16243: 00d6c140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_VCR_EVENT │ │ │ │ 16244: 00db060e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CMD_DONE_DSTATE │ │ │ │ - 16245: 008f3450 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ + 16245: 008f3420 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ 16246: 00d7432c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_WRITE_EVENT │ │ │ │ - 16247: 0083712c 1196 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ + 16247: 008370fc 1196 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ 16248: 00d71370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_STOP_EVENT │ │ │ │ 16249: 00db050c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_EXIT_VGA_MODE_DSTATE │ │ │ │ 16250: 00443edc 304 FUNC GLOBAL DEFAULT 12 pci_bridge_get_base │ │ │ │ - 16251: 009cb0a8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ + 16251: 009cb078 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ 16252: 00db1a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DSTATE │ │ │ │ - 16253: 00957ef8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ + 16253: 00957ec8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ 16254: 00647eac 204 FUNC GLOBAL DEFAULT 12 helper_bcdcpsgn │ │ │ │ 16255: 00dafd8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_DISMISS_DSTATE │ │ │ │ - 16256: 0094fc28 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ + 16256: 0094fbf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ 16257: 00db1208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VIO_H_REG_CRQ_DSTATE │ │ │ │ - 16258: 00950c18 28 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ - 16259: 008db14c 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ + 16258: 00950be8 28 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ + 16259: 008db11c 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ 16260: 00d68ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_EVENT │ │ │ │ 16261: 00d649b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_DO_COPY_ON_READV_EVENT │ │ │ │ 16262: 005a5b7c 712 FUNC GLOBAL DEFAULT 12 net_checksum_calculate │ │ │ │ 16263: 00db1d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_DSTATE │ │ │ │ 16264: 00d7770c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_END_EVENT │ │ │ │ 16265: 00d79bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUIT_EVENT │ │ │ │ 16266: 0040386c 56 FUNC GLOBAL DEFAULT 12 desc_ring_fetch_desc │ │ │ │ - 16267: 00723468 120 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ + 16267: 00723438 120 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ 16268: 00d637b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_FINALIZE_EVENT │ │ │ │ 16269: 00db15a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_WRITE_DSTATE │ │ │ │ 16270: 00551e98 320 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_cell │ │ │ │ - 16271: 0096bca0 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ + 16271: 0096bc70 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ 16272: 00db0084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_DSTATE │ │ │ │ 16273: 00db0ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZD_EXTENSION_SET_DSTATE │ │ │ │ 16274: 00db02e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_RW_COMPLETE_DSTATE │ │ │ │ 16275: 00db2014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ - 16276: 00796eb4 124 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ - 16277: 0099bd80 168 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ + 16276: 00796e84 124 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ + 16277: 0099bd50 168 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ 16278: 0062513c 332 FUNC GLOBAL DEFAULT 12 helper_DXEX │ │ │ │ - 16279: 009ad3e8 300 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ - 16280: 008a8308 324 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ + 16279: 009ad3b8 300 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ + 16280: 008a82d8 324 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ 16281: 00d6acfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_READ_EVENT │ │ │ │ 16282: 00db1d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_PAGE_DSTATE │ │ │ │ 16283: 00d71760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_EVENT │ │ │ │ - 16284: 009641d0 332 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ + 16284: 009641a0 332 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ 16285: 0057d0c8 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_zlib_level │ │ │ │ 16286: 002f317c 4 FUNC GLOBAL DEFAULT 12 acpi_switch_to_modern_cphp │ │ │ │ - 16287: 00b86838 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ + 16287: 00b86808 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ 16288: 00cc72c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPEQSP │ │ │ │ 16289: 00c7e45c 12 OBJECT GLOBAL DEFAULT 21 GranuleMode_lookup │ │ │ │ - 16290: 00925aa4 416 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ + 16290: 00925a74 416 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ 16291: 00d722f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_EVENT │ │ │ │ 16292: 00d69160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_LOWER_EVENT │ │ │ │ 16293: 00d72744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_ERASE_EVENT │ │ │ │ - 16294: 0071a968 268 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ + 16294: 0071a938 268 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ 16295: 00db16b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 16296: 009743ac 252 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ + 16296: 0097437c 252 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ 16297: 00d6b6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_READ_EVENT │ │ │ │ - 16298: 0077ce34 340 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ + 16298: 0077ce04 340 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ 16299: 00db0d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 16300: 00d6b890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_IPG_CLK_EVENT │ │ │ │ 16301: 00db0ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DONE_DSTATE │ │ │ │ - 16302: 00aeaf88 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ - 16303: 00951ecc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ + 16302: 00aeaf58 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ + 16303: 00951e9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ 16304: 002a3a08 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fence_fd │ │ │ │ 16305: 00d639f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_QMP_COMMAND_EVENT │ │ │ │ 16306: 005cd320 196 FUNC GLOBAL DEFAULT 12 hmp_info_replay │ │ │ │ 16307: 0058da24 384 FUNC GLOBAL DEFAULT 12 qmp_xen_load_devices_state │ │ │ │ 16308: 00db1f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_NEW_DSTATE │ │ │ │ 16309: 002a370c 92 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_modifier │ │ │ │ 16310: 00db1508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_WRITE_DSTATE │ │ │ │ 16311: 00d6db98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_SW_EVENT │ │ │ │ 16312: 00d716e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_EVENT │ │ │ │ 16313: 00cb6acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchb │ │ │ │ 16314: 00d7965c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 16315: 008d02ac 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ - 16316: 0093762c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ + 16315: 008d027c 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ + 16316: 009375fc 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ 16317: 00db1500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SCSI_OVERFLOW_DSTATE │ │ │ │ 16318: 005d2b34 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_is_io │ │ │ │ 16319: 00db1460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_WRITEL_DSTATE │ │ │ │ 16320: 00db1566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_ERASE_DSTATE │ │ │ │ 16321: 004b32d0 112 FUNC GLOBAL DEFAULT 12 usb_device_get_product_desc │ │ │ │ - 16322: 0081ee2c 216 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ + 16322: 0081edfc 216 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ 16323: 00d7339c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_XONXOFF_EVENT │ │ │ │ 16324: 00db0416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_MOVE_DSTATE │ │ │ │ 16325: 00daff46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_RESTART_ITER_DSTATE │ │ │ │ - 16326: 0074595c 8 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ + 16326: 0074592c 8 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ 16327: 00d751e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_EVENT │ │ │ │ 16328: 00d7aeb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRANSACTION_EVENT │ │ │ │ 16329: 00d6b990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_ENABLE_EVENT │ │ │ │ - 16330: 00987440 128 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ + 16330: 00987410 128 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ 16331: 00db0b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_POWER_FAIL_DSTATE │ │ │ │ 16332: 00db0522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_DSTATE │ │ │ │ 16333: 00db2048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 16334: 00828c24 1564 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ + 16334: 00828bf4 1564 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ 16335: 0028dbcc 200 FUNC GLOBAL DEFAULT 12 float64_sqrt │ │ │ │ - 16336: 008bdde4 588 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ + 16336: 008bddb4 588 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ 16337: 00dafcfc 4 OBJECT GLOBAL DEFAULT 25 mon_iothread │ │ │ │ - 16338: 007284d4 72 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ - 16339: 008c798c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ + 16338: 007284a4 72 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ + 16339: 008c795c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ 16340: 00db043c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_ACTIVATED_ROWS_DSTATE │ │ │ │ - 16341: 00823a34 244 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ - 16342: 00b8988c 152 OBJECT GLOBAL DEFAULT 14 vdpa_feature_bits │ │ │ │ + 16341: 00823a04 244 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ + 16342: 00b8985c 152 OBJECT GLOBAL DEFAULT 14 vdpa_feature_bits │ │ │ │ 16343: 00db03ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_READ_DSTATE │ │ │ │ 16344: 005895b0 112 FUNC GLOBAL DEFAULT 12 should_send_vmdesc │ │ │ │ 16345: 00db0f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_DSTATE │ │ │ │ - 16346: 0092291c 192 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ - 16347: 0098fe30 80 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ + 16346: 009228ec 192 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ + 16347: 0098fe00 80 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ 16348: 00db00bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_RESUME_OUT_DSTATE │ │ │ │ 16349: 00d5dcb4 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_essiv │ │ │ │ 16350: 006215b8 268 FUNC GLOBAL DEFAULT 12 helper_DMULQ │ │ │ │ - 16351: 006e3b2c 748 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ - 16352: 0093776c 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ - 16353: 0097f2e0 180 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ + 16351: 006e3afc 748 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ + 16352: 0093773c 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ + 16353: 0097f2b0 180 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ 16354: 00d6f6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_EVENT │ │ │ │ 16355: 00d6ef54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_EVENT │ │ │ │ 16356: 00d6ab94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_WRITE_EVENT │ │ │ │ 16357: 00cd24a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcfidus │ │ │ │ - 16358: 00921930 316 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ - 16359: 006d4930 1272 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ + 16358: 00921900 316 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ + 16359: 006d4900 1272 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ 16360: 00db1d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_END_DSTATE │ │ │ │ 16361: 00dafd21 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_c │ │ │ │ 16362: 005adb94 48 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr_len │ │ │ │ - 16363: 007db424 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ + 16363: 007db3f4 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ 16364: 00d769ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_EVENT │ │ │ │ 16365: 0029401c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32i │ │ │ │ 16366: 00d777fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_END_EVENT │ │ │ │ 16367: 00d7a6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_EVENT │ │ │ │ 16368: 00d64930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_RESTART_ITER_EVENT │ │ │ │ 16369: 00db2154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ 16370: 00d6f3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_EVENT │ │ │ │ 16371: 00d6c2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_EVENT │ │ │ │ 16372: 00625434 352 FUNC GLOBAL DEFAULT 12 helper_DIEX │ │ │ │ - 16373: 0095ffd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ + 16373: 0095ffa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ 16374: 00db1ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_DSTATE │ │ │ │ 16375: 0062a654 84 FUNC GLOBAL DEFAULT 12 helper_efdctsidz │ │ │ │ 16376: 004b55f0 296 FUNC GLOBAL DEFAULT 12 usb_attach │ │ │ │ 16377: 00db0f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_WRITE_DSTATE │ │ │ │ 16378: 00db160c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_WRITE_DSTATE │ │ │ │ 16379: 00294b5c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32v │ │ │ │ 16380: 00dafe36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SETUP_PREADV_DSTATE │ │ │ │ 16381: 00d6fe34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_WRITE_INTREG_EVENT │ │ │ │ 16382: 00db0ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_READ_DSTATE │ │ │ │ - 16383: 0081e678 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ + 16383: 0081e648 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ 16384: 0055ed8c 212 FUNC GLOBAL DEFAULT 12 tpm_util_write_fatal_error_response │ │ │ │ 16385: 00dafde8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_OVERRUN_DSTATE │ │ │ │ 16386: 00d7bb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_EVENT │ │ │ │ 16387: 00db14ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAPPED_DSTATE │ │ │ │ - 16388: 0091885c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ + 16388: 0091882c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ 16389: 00d65454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_EVENT │ │ │ │ - 16390: 006aefac 1504 FUNC GLOBAL DEFAULT 12 decimal64ToString │ │ │ │ + 16390: 006aef7c 1504 FUNC GLOBAL DEFAULT 12 decimal64ToString │ │ │ │ 16391: 00d724d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_CANCELED_EVENT │ │ │ │ 16392: 00d68524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_EVENT │ │ │ │ 16393: 00db1a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_DSTATE │ │ │ │ 16394: 00cc63d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_FNMSUBS │ │ │ │ 16395: 00db08d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_RAISE_DSTATE │ │ │ │ 16396: 00db07e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_SYNC_DSTATE │ │ │ │ 16397: 00db11f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_WRITE_DSTATE │ │ │ │ @@ -16404,488 +16404,488 @@ │ │ │ │ 16400: 00257bac 112 FUNC GLOBAL DEFAULT 12 disas_initialize_debug │ │ │ │ 16401: 00d6a774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ 16402: 00db11fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_UNKNOWN_IHANDLE_CLOSE_DSTATE │ │ │ │ 16403: 004928f4 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_reply_endianness │ │ │ │ 16404: 0062daa0 184 FUNC GLOBAL DEFAULT 12 helper_xvtsqrtsp │ │ │ │ 16405: 0044de18 208 FUNC GLOBAL DEFAULT 12 pcie_ari_init │ │ │ │ 16406: 003c8200 172 FUNC GLOBAL DEFAULT 12 e1000x_timestamp │ │ │ │ - 16407: 009a78ec 148 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ + 16407: 009a78bc 148 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ 16408: 00c7e248 12 OBJECT GLOBAL DEFAULT 21 PanicAction_lookup │ │ │ │ 16409: 0051b900 108 FUNC GLOBAL DEFAULT 12 virtio_md_pci_plug │ │ │ │ 16410: 00db09ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_DSTATE │ │ │ │ 16411: 00db0678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_DSTATE │ │ │ │ - 16412: 007233f0 120 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ + 16412: 007233c0 120 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ 16413: 00db0042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_DSTATE │ │ │ │ - 16414: 007c0aac 328 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ - 16415: 008bdce4 256 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ - 16416: 008f8bc8 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ - 16417: 009319f4 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ + 16414: 007c0a7c 328 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ + 16415: 008bdcb4 256 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ + 16416: 008f8b98 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ + 16417: 009319c4 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ 16418: 00cb2638 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32i │ │ │ │ 16419: 00db092a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_SET_IRQ_DSTATE │ │ │ │ - 16420: 00909798 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ + 16420: 00909768 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ 16421: 00d66f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_STATUS_EVENT │ │ │ │ 16422: 00db17ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_COMPLETE_DSTATE │ │ │ │ 16423: 00d64eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_EVENT │ │ │ │ 16424: 0041f30c 356 FUNC GLOBAL DEFAULT 12 nvme_map_dptr │ │ │ │ 16425: 00db214c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 16426: 00d6ef94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_EVENT │ │ │ │ - 16427: 00781f60 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ + 16427: 00781f30 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ 16428: 00db221e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 16429: 00dafdc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_RESPOND_DSTATE │ │ │ │ - 16430: 007fdb44 232 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ + 16430: 007fdb14 232 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ 16431: 00d64750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_PROCESS_COMPLETION_EVENT │ │ │ │ 16432: 00404140 96 FUNC GLOBAL DEFAULT 12 fp_port_enable │ │ │ │ 16433: 00daff48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_START_DSTATE │ │ │ │ 16434: 00cb583c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_le │ │ │ │ - 16435: 00873384 88 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ + 16435: 00873354 88 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ 16436: 0051cbe8 508 FUNC GLOBAL DEFAULT 12 virtio_acpi_dsdt_add │ │ │ │ 16437: 00d66e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_EVENT │ │ │ │ 16438: 00d73e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_DISABLE_EVENT │ │ │ │ 16439: 0046407c 20 FUNC GLOBAL DEFAULT 12 scsi_req_retry │ │ │ │ 16440: 00d6d498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_READ_EVENT │ │ │ │ 16441: 00cb1df8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32v │ │ │ │ 16442: 00db1ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_END_DSTATE │ │ │ │ 16443: 00d72d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_COMPLETE_REQ_EVENT │ │ │ │ 16444: 00daffd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_DSTATE │ │ │ │ - 16445: 008d83c8 112 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ + 16445: 008d8398 112 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ 16446: 00634a94 212 FUNC GLOBAL DEFAULT 12 helper_xscvsxddp │ │ │ │ 16447: 00d770bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_EVENT │ │ │ │ 16448: 00cd1740 132 OBJECT GLOBAL DEFAULT 24 helper_info_DIVWEU │ │ │ │ 16449: 00647c8c 544 FUNC GLOBAL DEFAULT 12 helper_bcdctsq │ │ │ │ 16450: 00286818 240 FUNC GLOBAL DEFAULT 12 float32_to_uint32_round_to_zero │ │ │ │ - 16451: 00788150 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ + 16451: 00788120 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ 16452: 00db1538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_DSTATE │ │ │ │ - 16453: 0074bf20 580 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ - 16454: 006eb1d8 128 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ - 16455: 008c8b84 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ + 16453: 0074bef0 580 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ + 16454: 006eb1a8 128 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ + 16455: 008c8b54 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ 16456: 0063bde0 1088 FUNC GLOBAL DEFAULT 12 helper_XVF32GERNN │ │ │ │ - 16457: 00910904 92 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ - 16458: 00873298 236 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ + 16457: 009108d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ + 16458: 00873268 236 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ 16459: 0063b9a0 1088 FUNC GLOBAL DEFAULT 12 helper_XVF32GERNP │ │ │ │ 16460: 00db178e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_LINK_DSTATE │ │ │ │ 16461: 00285880 256 FUNC GLOBAL DEFAULT 12 float16_to_uint16 │ │ │ │ - 16462: 008c74e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ + 16462: 008c74b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ 16463: 00db01d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_DSTATE │ │ │ │ 16464: 005e07a0 48 FUNC GLOBAL DEFAULT 12 cpu_ppc_increase_tb_by_offset │ │ │ │ 16465: 00db13e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RESET_DSTATE │ │ │ │ 16466: 00d77edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUNSTATE_SET_EVENT │ │ │ │ - 16467: 008b76d0 2908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ - 16468: 008c7200 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ + 16467: 008b76a0 2908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ + 16468: 008c71d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ 16469: 0060c140 64 FUNC GLOBAL DEFAULT 12 ppc_get_vscr │ │ │ │ 16470: 00db1c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_DSTATE │ │ │ │ 16471: 00d64250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_EVENT │ │ │ │ - 16472: 00b86790 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ - 16473: 0099f378 132 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ + 16472: 00b86760 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ + 16473: 0099f348 132 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ 16474: 002da998 60 FUNC GLOBAL DEFAULT 12 v9fs_path_free │ │ │ │ 16475: 003893d8 388 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_error │ │ │ │ 16476: 00cd5acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_ibatl │ │ │ │ 16477: 00d7072c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_DDW_QUERY_EVENT │ │ │ │ 16478: 00257498 432 FUNC GLOBAL DEFAULT 12 disas │ │ │ │ 16479: 005805f0 20 FUNC GLOBAL DEFAULT 12 postcopy_infrastructure_init │ │ │ │ 16480: 00db03f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_DSTATE │ │ │ │ - 16481: 0092c51c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ + 16481: 0092c4ec 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ 16482: 00d78c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_EVENT │ │ │ │ - 16483: 008c8c3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ + 16483: 008c8c0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ 16484: 00cced7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsdiv │ │ │ │ 16485: 00db07ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPTI_DSTATE │ │ │ │ 16486: 006485d0 644 FUNC GLOBAL DEFAULT 12 helper_bcdtrunc │ │ │ │ 16487: 00db0b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_READB_DSTATE │ │ │ │ 16488: 00324370 12 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out │ │ │ │ 16489: 00431ed8 64 FUNC GLOBAL DEFAULT 12 nvme_nguid_is_null │ │ │ │ 16490: 00331114 16 FUNC GLOBAL DEFAULT 12 machine_require_guest_memfd │ │ │ │ - 16491: 00719328 24 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ + 16491: 007192f8 24 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ 16492: 00d713f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_EVENT │ │ │ │ 16493: 00d7b2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_UPDATE_EVENT │ │ │ │ 16494: 00db1636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_BAUD_DSTATE │ │ │ │ 16495: 002880cc 400 FUNC GLOBAL DEFAULT 12 int64_to_float32_scalbn │ │ │ │ 16496: 00cd5a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_ibatu │ │ │ │ 16497: 003311a0 56 FUNC GLOBAL DEFAULT 12 machine_class_default_cpu_type │ │ │ │ 16498: 00c7e694 12 OBJECT GLOBAL DEFAULT 21 KeyValueKind_lookup │ │ │ │ - 16499: 0094da48 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ + 16499: 0094da18 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ 16500: 00db1310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_DSTATE │ │ │ │ 16501: 004380c4 160 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_update │ │ │ │ 16502: 002cef78 244 FUNC GLOBAL DEFAULT 12 vnc_job_new │ │ │ │ 16503: 00d64120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_AUTH_METHODS_EVENT │ │ │ │ 16504: 002fb12c 28 FUNC GLOBAL DEFAULT 12 OPLSetTimerHandler │ │ │ │ 16505: 00db1bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_DSTATE │ │ │ │ 16506: 00d65344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_EVENT │ │ │ │ 16507: 0063189c 576 FUNC GLOBAL DEFAULT 12 helper_XVCMPGTDP │ │ │ │ 16508: 00db2046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 16509: 00940224 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ - 16510: 00b9d670 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ + 16509: 009401f4 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ + 16510: 00b9d640 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ 16511: 004f4448 564 FUNC GLOBAL DEFAULT 12 vfio_device_get_name │ │ │ │ - 16512: 007e55d4 168 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ + 16512: 007e55a4 168 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ 16513: 00d715b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_ERROR_EVENT │ │ │ │ - 16514: 009100c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ + 16514: 00910090 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ 16515: 00db14e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_ENQUEUE_DSTATE │ │ │ │ 16516: 00db1b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_COMMIT_DSTATE │ │ │ │ - 16517: 0095b1cc 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ + 16517: 0095b19c 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ 16518: 005ae04c 96 FUNC GLOBAL DEFAULT 12 qemu_send_packet │ │ │ │ 16519: 00daff6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_DSTATE │ │ │ │ 16520: 00db0b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_WRITEB_DSTATE │ │ │ │ 16521: 00d67724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_EVENT_EVENT │ │ │ │ 16522: 00d6d4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_WRITE_EVENT │ │ │ │ 16523: 005cd7c8 20 FUNC GLOBAL DEFAULT 12 qmp_replay_seek │ │ │ │ 16524: 00d76fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_EVENT │ │ │ │ 16525: 00d77bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_EVENT │ │ │ │ - 16526: 007fd888 164 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ + 16526: 007fd858 164 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ 16527: 00db1482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_RESET_LD_DSTATE │ │ │ │ 16528: 00db0ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_DSTATE │ │ │ │ 16529: 00d69330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_CMD646_EVENT │ │ │ │ - 16530: 008fa040 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ - 16531: 00996f48 28 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ - 16532: 008c0184 92 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ + 16530: 008fa010 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ + 16531: 00996f18 28 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ + 16532: 008c0154 92 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ 16533: 0058fce4 32 FUNC GLOBAL DEFAULT 12 failover_init_state │ │ │ │ - 16534: 00700dd0 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ - 16535: 009538e0 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ + 16534: 00700da0 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ + 16535: 009538b0 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ 16536: 0064a9f8 72 FUNC GLOBAL DEFAULT 12 helper_HASHSTP │ │ │ │ 16537: 00db0c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LEN_DSTATE │ │ │ │ 16538: 00d745dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_START_EVENT │ │ │ │ 16539: 00d6c62c 1740 OBJECT GLOBAL DEFAULT 24 hw_net_trace_events │ │ │ │ 16540: 00c77280 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_address_quirk │ │ │ │ 16541: 00d7ac00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_DEL_EVENT │ │ │ │ 16542: 00cc2a10 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVDM_le_comp │ │ │ │ 16543: 00db177a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_SET_DEQUEUE_DSTATE │ │ │ │ - 16544: 008cc6e8 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ + 16544: 008cc6b8 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ 16545: 00d6fa50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSIX_WRITE_CONFIG_EVENT │ │ │ │ 16546: 00db2152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ - 16547: 0081f448 92 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ + 16547: 0081f418 92 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ 16548: 00d68b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_WRITE_EVENT │ │ │ │ - 16549: 0090cb6c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ + 16549: 0090cb3c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ 16550: 00d7b3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SPICE_EVENT │ │ │ │ 16551: 00cd5520 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_decr │ │ │ │ 16552: 0053cf64 84 FUNC GLOBAL DEFAULT 12 dma_acct_start │ │ │ │ 16553: 00db046c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_READ_DSTATE │ │ │ │ 16554: 00285980 244 FUNC GLOBAL DEFAULT 12 float16_to_uint32 │ │ │ │ 16555: 00d795cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 16556: 0063b560 1088 FUNC GLOBAL DEFAULT 12 helper_XVF32GERPN │ │ │ │ 16557: 002be5f0 204 FUNC GLOBAL DEFAULT 12 vnc_display_password │ │ │ │ - 16558: 008e986c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ + 16558: 008e983c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ 16559: 00d702cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_WDT_EVENT │ │ │ │ 16560: 00cba7e0 1 OBJECT GLOBAL DEFAULT 24 have_vga │ │ │ │ - 16561: 0073ce08 160 FUNC GLOBAL DEFAULT 12 cpu_stq_le_mmuidx_ra │ │ │ │ + 16561: 0073cdd8 160 FUNC GLOBAL DEFAULT 12 cpu_stq_le_mmuidx_ra │ │ │ │ 16562: 0063b120 1088 FUNC GLOBAL DEFAULT 12 helper_XVF32GERPP │ │ │ │ 16563: 0040783c 52 FUNC GLOBAL DEFAULT 12 world_free │ │ │ │ 16564: 00db0bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_DSTATE │ │ │ │ - 16565: 0099960c 28 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ + 16565: 009995dc 28 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ 16566: 00db1ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_MEM_TABLE_DSTATE │ │ │ │ 16567: 00d687f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_CHAN_EXEC_UNDEF_EVENT │ │ │ │ - 16568: 00754374 604 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ - 16569: 0096a36c 192 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ - 16570: 0091b0d8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ + 16568: 00754344 604 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ + 16569: 0096a33c 192 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ + 16570: 0091b0a8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ 16571: 00d672d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_EVENT │ │ │ │ 16572: 004b6818 896 FUNC GLOBAL DEFAULT 12 usb_handle_packet │ │ │ │ - 16573: 00b9d69c 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ + 16573: 00b9d66c 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ 16574: 00d7b818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_LIST_EVENT │ │ │ │ 16575: 005e1b40 48 FUNC GLOBAL DEFAULT 12 load_40x_pit │ │ │ │ 16576: 00d76088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_EXPIRED_EVENT │ │ │ │ 16577: 0026dc1c 8 FUNC GLOBAL DEFAULT 12 bfloat16_add │ │ │ │ 16578: 00bc620c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_reserved_region │ │ │ │ 16579: 00db1fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_DSTATE │ │ │ │ 16580: 0057ce90 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_initial │ │ │ │ - 16581: 0070e6f4 192 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ + 16581: 0070e6c4 192 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ 16582: 00db111a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_READ_DSTATE │ │ │ │ 16583: 00cb4420 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd16 │ │ │ │ 16584: 00daff16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_INIT_STATE_DSTATE │ │ │ │ 16585: 00d6bbb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_EVENT │ │ │ │ 16586: 00db0c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_WRITEW_DSTATE │ │ │ │ 16587: 00d6cfa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_READ_EVENT │ │ │ │ 16588: 00d73cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_HOST_IRQ_EVENT │ │ │ │ - 16589: 007dc350 144 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ + 16589: 007dc320 144 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ 16590: 0053733c 28 FUNC GLOBAL DEFAULT 12 vm_set_suspended │ │ │ │ 16591: 00d7041c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_CHIPTOD_XSCOM_READ_EVENT │ │ │ │ 16592: 00298d00 216 FUNC GLOBAL DEFAULT 12 helper_gvec_bitsel │ │ │ │ - 16593: 00846980 648 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ + 16593: 00846950 648 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ 16594: 00441fd0 752 FUNC GLOBAL DEFAULT 12 pci_bus_get_w64_range │ │ │ │ 16595: 00d7ba3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_DETECT_OPEN_MODE_EVENT │ │ │ │ 16596: 00c7d770 12 OBJECT GLOBAL DEFAULT 21 ChardevBackendKind_lookup │ │ │ │ - 16597: 0090e268 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ + 16597: 0090e238 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ 16598: 00d65d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_ALLOC_EVENT │ │ │ │ 16599: 00d7341c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_EVENT │ │ │ │ 16600: 00db01cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_EXPIRED_DSTATE │ │ │ │ 16601: 00d6a0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_EVENT │ │ │ │ - 16602: 00963cfc 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ - 16603: 0069f70c 28 FUNC GLOBAL DEFAULT 12 decContextSetStatusQuiet │ │ │ │ + 16602: 00963ccc 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ + 16603: 0069f6d8 28 FUNC GLOBAL DEFAULT 12 decContextSetStatusQuiet │ │ │ │ 16604: 00465a90 168 FUNC GLOBAL DEFAULT 12 scsi_req_enqueue │ │ │ │ - 16605: 008abb3c 552 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ - 16606: 0094e5c4 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ + 16605: 008abb0c 552 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ + 16606: 0094e594 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ 16607: 00d6958c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_EVENT │ │ │ │ 16608: 0052524c 448 FUNC GLOBAL DEFAULT 12 hmp_wavcapture │ │ │ │ 16609: 00d7c5a8 4 OBJECT GLOBAL DEFAULT 25 open_fd_hw │ │ │ │ 16610: 00db1d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_DSTATE │ │ │ │ - 16611: 00954028 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ + 16611: 00953ff8 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ 16612: 00db0e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 16613: 0098f304 28 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ + 16613: 0098f2d4 28 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ 16614: 005558d0 176 FUNC GLOBAL DEFAULT 12 qmp_query_cryptodev │ │ │ │ 16615: 00db2864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT64_DSTATE │ │ │ │ - 16616: 00745438 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ + 16616: 00745408 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ 16617: 0063165c 576 FUNC GLOBAL DEFAULT 12 helper_XVCMPGEDP │ │ │ │ 16618: 00d7962c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 16619: 0073dd5c 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ + 16619: 0073dd2c 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ 16620: 00db0022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_DSTATE │ │ │ │ - 16621: 00722f38 160 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ + 16621: 00722f08 160 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ 16622: 00db07ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_DSTATE │ │ │ │ - 16623: 009a1588 8 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ + 16623: 009a1558 8 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ 16624: 00db1b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_DSTATE │ │ │ │ - 16625: 0085e310 224 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ - 16626: 0088d980 20 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ + 16625: 0085e2e0 224 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ + 16626: 0088d950 20 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ 16627: 00d77f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RAM_ALLOC_SHARED_EVENT │ │ │ │ 16628: 00c77128 96 OBJECT GLOBAL DEFAULT 21 vfio_memory_listener │ │ │ │ - 16629: 008c8e64 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ - 16630: 007bad68 240 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ + 16629: 008c8e34 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ + 16630: 007bad38 240 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ 16631: 00d7b200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_EVENT │ │ │ │ 16632: 00db04d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_DSTATE │ │ │ │ 16633: 00648e50 256 FUNC GLOBAL DEFAULT 12 helper_dlmzb │ │ │ │ - 16634: 007594c0 204 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ + 16634: 00759490 204 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ 16635: 00d65da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_RETURN_EVENT │ │ │ │ - 16636: 007592a4 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ + 16636: 00759274 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ 16637: 00db0fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PCI_RESET_DSTATE │ │ │ │ 16638: 00cb0010 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bitsel │ │ │ │ - 16639: 008d8288 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ - 16640: 00788e00 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ - 16641: 007b1448 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ + 16639: 008d8258 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ + 16640: 00788dd0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ + 16641: 007b1418 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ 16642: 0029a4cc 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_bool_parse │ │ │ │ 16643: 00d7b434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_EVENT │ │ │ │ 16644: 004a2ffc 700 FUNC GLOBAL DEFAULT 12 sdbus_write_byte │ │ │ │ - 16645: 0071d1c0 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ + 16645: 0071d190 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ 16646: 00d6bd80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_READ_EVENT │ │ │ │ 16647: 003ea2f0 588 FUNC GLOBAL DEFAULT 12 igb_core_post_load │ │ │ │ 16648: 0032d460 72 FUNC GLOBAL DEFAULT 12 qmp_x_query_ramblock │ │ │ │ - 16649: 008c2cc4 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ + 16649: 008c2c94 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ 16650: 0032d590 236 FUNC GLOBAL DEFAULT 12 qmp_query_vm_generation_id │ │ │ │ 16651: 00db2376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SCREENDUMP_DSTATE │ │ │ │ 16652: 00db0fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_MDTS_DSTATE │ │ │ │ - 16653: 00731fd8 128 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ + 16653: 00731fa8 128 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ 16654: 00db22f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ 16655: 00d723b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_INTX_EVENT │ │ │ │ 16656: 00d6e1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_PHY_RESET_EVENT │ │ │ │ 16657: 00db237e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_PASSWORD_DSTATE │ │ │ │ 16658: 00db00d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_DSTATE │ │ │ │ - 16659: 00707f44 128 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ + 16659: 00707f14 128 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ 16660: 00cc9fa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvdpsp │ │ │ │ 16661: 00d7353c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CONTROL_EVENT │ │ │ │ 16662: 00d74e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_EVENT │ │ │ │ 16663: 00db14fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_CMD_DSTATE │ │ │ │ - 16664: 007a3a40 400 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ + 16664: 007a3a10 400 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ 16665: 00439504 180 FUNC GLOBAL DEFAULT 12 msi_nr_vectors_allocated │ │ │ │ 16666: 0053d6cc 40 FUNC GLOBAL DEFAULT 12 memory_mapping_list_init │ │ │ │ 16667: 00d6bcf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_EVENT │ │ │ │ - 16668: 0096c83c 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ + 16668: 0096c80c 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ 16669: 00db2316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_DSTATE │ │ │ │ 16670: 00d766fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_SET_EVENT │ │ │ │ 16671: 00cb439c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd32 │ │ │ │ 16672: 00db0c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_DSTATE │ │ │ │ 16673: 00ccc01c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpgtfp_dot │ │ │ │ 16674: 00db0b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_WRITE_DSTATE │ │ │ │ 16675: 00649dd8 28 FUNC GLOBAL DEFAULT 12 helper_store_dump_spr │ │ │ │ 16676: 00db0dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_THROTTLING_TIMER_DSTATE │ │ │ │ - 16677: 0094b86c 192 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ - 16678: 0099ecc0 528 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ + 16677: 0094b83c 192 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ + 16678: 0099ec90 528 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ 16679: 00c7e2b4 12 OBJECT GLOBAL DEFAULT 21 ShutdownCause_lookup │ │ │ │ 16680: 00db04da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_DSTATE │ │ │ │ 16681: 002556d8 36 FUNC GLOBAL DEFAULT 12 cpu_list_unlock │ │ │ │ 16682: 00db0d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_DSTATE │ │ │ │ - 16683: 008cf7ec 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ - 16684: 00910008 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ + 16683: 008cf7bc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ + 16684: 0090ffd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ 16685: 004f9520 1464 FUNC GLOBAL DEFAULT 12 vfio_multifd_load_state_buffer │ │ │ │ 16686: 00d65564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_START_NEGOTIATE_EVENT │ │ │ │ 16687: 002a7418 216 FUNC GLOBAL DEFAULT 12 qemu_input_queue_rel │ │ │ │ 16688: 005c722c 108 FUNC GLOBAL DEFAULT 12 can_bus_filter_match │ │ │ │ - 16689: 00749e84 136 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ + 16689: 00749e54 136 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ 16690: 00db1320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_DSTATE │ │ │ │ 16691: 00441dd0 340 FUNC GLOBAL DEFAULT 12 pci_device_unset_iommu_device │ │ │ │ 16692: 00d7793c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_EVENT │ │ │ │ 16693: 00d71830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_EVENT │ │ │ │ 16694: 00d642b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ISCSI_XCOPY_EVENT │ │ │ │ - 16695: 006cb338 148 FUNC GLOBAL DEFAULT 12 vfio_unblock_multiple_devices_migration │ │ │ │ + 16695: 006cb308 148 FUNC GLOBAL DEFAULT 12 vfio_unblock_multiple_devices_migration │ │ │ │ 16696: 00d6a5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_EOIR_WRITE_EVENT │ │ │ │ 16697: 00d7064c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_REALIZE_EVENT │ │ │ │ 16698: 0031b64c 244 FUNC GLOBAL DEFAULT 12 parallel_mm_init │ │ │ │ 16699: 00d7431c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_CHANGE_EVENT │ │ │ │ - 16700: 007dd6e0 388 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ + 16700: 007dd6b0 388 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ 16701: 00db0eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_DSTATE │ │ │ │ - 16702: 007f1c5c 632 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ + 16702: 007f1c2c 632 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ 16703: 00d78c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_EVENT │ │ │ │ - 16704: 00787d78 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ - 16705: 009bd78c 92 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ - 16706: 00951c48 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ + 16704: 00787d48 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ + 16705: 009bd75c 92 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ + 16706: 00951c18 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ 16707: 00db15b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_READ_DSTATE │ │ │ │ 16708: 00d78630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_WAKEUP_EVENT │ │ │ │ 16709: 00db1a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_DSTATE │ │ │ │ - 16710: 0098eafc 552 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ + 16710: 0098eacc 552 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ 16711: 00d6bdb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_EVENT │ │ │ │ 16712: 00d67764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RESET_EVENT │ │ │ │ - 16713: 0095051c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ + 16713: 009504ec 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ 16714: 00285a74 240 FUNC GLOBAL DEFAULT 12 float16_to_uint64 │ │ │ │ 16715: 00cd17c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_sr │ │ │ │ 16716: 00d7ba8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_UNMAP_EVENT │ │ │ │ - 16717: 0095e384 112 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ + 16717: 0095e354 112 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ 16718: 00d7b230 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_ui_trace_events_trace_events │ │ │ │ 16719: 002f119c 604 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_checksum │ │ │ │ 16720: 00db0cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_READ_DSTATE │ │ │ │ 16721: 005cb578 288 FUNC GLOBAL DEFAULT 12 replay_save_input_event │ │ │ │ 16722: 00db0168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_RETURN_DSTATE │ │ │ │ - 16723: 00b2c81c 408 OBJECT GLOBAL DEFAULT 14 fd_formats │ │ │ │ + 16723: 00b2c7ec 408 OBJECT GLOBAL DEFAULT 14 fd_formats │ │ │ │ 16724: 00d7bc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_EVENT │ │ │ │ - 16725: 009adc38 8 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ + 16725: 009adc08 8 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ 16726: 00d666e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_EVENT │ │ │ │ 16727: 00db0b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_DSTATE │ │ │ │ - 16728: 00817678 100 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ - 16729: 0095e1b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ + 16728: 00817648 100 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ + 16729: 0095e188 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ 16730: 00db17a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_WRITE_DSTATE │ │ │ │ - 16731: 009969d4 72 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ - 16732: 009611f8 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ + 16731: 009969a4 72 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ + 16732: 009611c8 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ 16733: 00db1ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_SLB_GET_DSTATE │ │ │ │ 16734: 00db1a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_EOI_DSTATE │ │ │ │ 16735: 0060c084 96 FUNC GLOBAL DEFAULT 12 cpu_write_xer │ │ │ │ - 16736: 0081e3a0 8 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ + 16736: 0081e370 8 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ 16737: 00cd1638 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_sr │ │ │ │ 16738: 00db108a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_DSTATE │ │ │ │ 16739: 00db1098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_DSTATE │ │ │ │ 16740: 00d78500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYMAP_EVENT │ │ │ │ 16741: 00db1c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_DSTATE │ │ │ │ 16742: 00cd1218 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcipher │ │ │ │ - 16743: 008f75dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ + 16743: 008f75ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ 16744: 00db2882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_LIST_DSTATE │ │ │ │ - 16745: 00932e1c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ + 16745: 00932dec 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ 16746: 00db1baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_DSTATE │ │ │ │ - 16747: 00970294 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ + 16747: 00970264 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ 16748: 00db0ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_DSTATE │ │ │ │ 16749: 00d75b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_QUEUE_NOTIFY_EVENT │ │ │ │ - 16750: 0093dd24 192 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ - 16751: 0073c29c 148 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ + 16750: 0093dcf4 192 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ + 16751: 0073c26c 148 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ 16752: 00db0d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 16753: 009bb314 152 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ + 16753: 009bb2e4 152 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ 16754: 00db0b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_TX_DSTATE │ │ │ │ 16755: 00db1d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_START_DSTATE │ │ │ │ 16756: 00d723c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_WRITE_EVENT │ │ │ │ 16757: 00db1e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_LISTENER_VANISHED_DSTATE │ │ │ │ 16758: 00d641a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_CREATE_OPTS_EVENT │ │ │ │ - 16759: 00910064 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ - 16760: 007b013c 24 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ + 16759: 00910034 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ + 16760: 007b010c 24 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ 16761: 005286dc 296 FUNC GLOBAL DEFAULT 12 hmp_chardev_add │ │ │ │ 16762: 00323898 16 FUNC GLOBAL DEFAULT 12 cpu_has_work │ │ │ │ - 16763: 00956a14 812 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ + 16763: 009569e4 812 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ 16764: 004a3bd8 200 FUNC GLOBAL DEFAULT 12 sdbus_set_inserted │ │ │ │ 16765: 00db0efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_WRITE_DSTATE │ │ │ │ 16766: 00db1faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_END_DSTATE │ │ │ │ 16767: 00d7bcec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_AIO_COROUTINE_ENTER_EVENT │ │ │ │ 16768: 00db13f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_DSTATE │ │ │ │ - 16769: 008f8104 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ - 16770: 0080ff94 244 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ + 16769: 008f80d4 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ + 16770: 0080ff64 244 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ 16771: 0056dfb8 728 FUNC GLOBAL DEFAULT 12 migrate_uri_parse │ │ │ │ 16772: 00d6631c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_RELOAD_EVENT │ │ │ │ - 16773: 008733dc 132 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ - 16774: 007976b4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ - 16775: 00757664 216 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ + 16773: 008733ac 132 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ + 16774: 00797684 64 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ + 16775: 00757634 216 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ 16776: 00db0b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMD_SEND_RESP_DSTATE │ │ │ │ 16777: 0036f790 16 FUNC GLOBAL DEFAULT 12 vga_dirty_log_stop │ │ │ │ - 16778: 00751c5c 200 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ + 16778: 00751c2c 200 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ 16779: 00d78e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_END_EVENT │ │ │ │ 16780: 002d90fc 4 FUNC GLOBAL DEFAULT 12 pt_setxattr │ │ │ │ 16781: 00db0ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DSTATE │ │ │ │ 16782: 005d2b3c 28 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_phys_addr │ │ │ │ - 16783: 00995a44 308 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ - 16784: 007b8688 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ + 16783: 00995a14 308 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ + 16784: 007b8658 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ 16785: 00310c68 336 FUNC GLOBAL DEFAULT 12 fdctrl_reset │ │ │ │ 16786: 00285084 268 FUNC GLOBAL DEFAULT 12 float64_to_uint16_scalbn │ │ │ │ 16787: 00db01ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_OUT_DSTATE │ │ │ │ 16788: 004b8518 232 FUNC GLOBAL DEFAULT 12 usb_desc_init │ │ │ │ 16789: 002b7afc 24 FUNC GLOBAL DEFAULT 12 vnc_client_error │ │ │ │ 16790: 00db16dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_DETACH_DSTATE │ │ │ │ 16791: 00d7b2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_UPDATE_EVENT │ │ │ │ 16792: 00db2930 0 NOTYPE GLOBAL DEFAULT 25 _end │ │ │ │ 16793: 00db0ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_DSTATE │ │ │ │ 16794: 00ccdf90 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfsid │ │ │ │ 16795: 00d77bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_EVENT │ │ │ │ 16796: 0027c234 6016 FUNC GLOBAL DEFAULT 12 float128_div │ │ │ │ - 16797: 006e56b4 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ - 16798: 0097f570 8 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ - 16799: 008dab34 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ + 16797: 006e5684 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ + 16798: 0097f540 8 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ + 16799: 008dab04 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ 16800: 00d6fdc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CLEAR_REQUEST_EVENT │ │ │ │ 16801: 00d65c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_EVENT │ │ │ │ 16802: 00d64acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_EVENT │ │ │ │ 16803: 003298b4 136 FUNC GLOBAL DEFAULT 12 load_elf │ │ │ │ - 16804: 007e7734 348 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ - 16805: 008d76b4 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ + 16804: 007e7704 348 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ + 16805: 008d7684 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ 16806: 00d6dc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IMS_CLEAR_SET_IMC_EVENT │ │ │ │ - 16807: 00888c34 348 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ + 16807: 00888c04 348 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ 16808: 00dafd3f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_error_c │ │ │ │ 16809: 00d6d1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TRANSMIT_EVENT │ │ │ │ 16810: 00db080a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_READ_DSTATE │ │ │ │ 16811: 00d63838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_SINGLESTEP_EVENT │ │ │ │ 16812: 00629770 84 FUNC GLOBAL DEFAULT 12 helper_efsctuiz │ │ │ │ - 16813: 00795290 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ + 16813: 00795260 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ 16814: 00cb4318 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd64 │ │ │ │ 16815: 002901e0 92 FUNC GLOBAL DEFAULT 12 float16_silence_nan │ │ │ │ 16816: 00d696cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_EVENT │ │ │ │ 16817: 00db1df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_DSTATE │ │ │ │ - 16818: 0081cf8c 328 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ + 16818: 0081cf5c 328 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ 16819: 00db135e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_ERROR_DSTATE │ │ │ │ 16820: 00db1816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_BITS_DSTATE │ │ │ │ 16821: 00cd4ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRRNDQ │ │ │ │ 16822: 006238ac 292 FUNC GLOBAL DEFAULT 12 helper_DCTDP │ │ │ │ 16823: 00db1ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_WAKEUP_DSTATE │ │ │ │ - 16824: 00717a2c 232 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ + 16824: 007179fc 232 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ 16825: 00db051e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_RESP_DSTATE │ │ │ │ 16826: 00d65f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_EVENT │ │ │ │ 16827: 00d6c0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_DR_EVENT │ │ │ │ 16828: 00db08c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_FIQ_DSTATE │ │ │ │ - 16829: 007957c0 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ + 16829: 00795790 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ 16830: 00db0f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_DSTATE │ │ │ │ 16831: 00db1f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_DSTATE │ │ │ │ - 16832: 007959d4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ + 16832: 007959a4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ 16833: 00d66d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_EVENT │ │ │ │ - 16834: 008aa518 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ + 16834: 008aa4e8 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ 16835: 0029bb48 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_resume_cb │ │ │ │ 16836: 00d75014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_READ_EVENT │ │ │ │ 16837: 00d6de58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_EVENT │ │ │ │ 16838: 00d652c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_ATTACHED_EVENT │ │ │ │ 16839: 0038065c 164 FUNC GLOBAL DEFAULT 12 ahci_init │ │ │ │ 16840: 00db0b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_WRITEB_DSTATE │ │ │ │ 16841: 00db0c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_DSTATE │ │ │ │ 16842: 00db1622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_RESET_DSTATE │ │ │ │ - 16843: 00811670 308 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ + 16843: 00811640 308 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ 16844: 00d7b2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 16845: 00db11a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC40X_STORE_TSR_DSTATE │ │ │ │ 16846: 0028a130 336 FUNC GLOBAL DEFAULT 12 uint32_to_float32_scalbn │ │ │ │ 16847: 00d79e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_JOBS_EVENT │ │ │ │ 16848: 00d714d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_EVENT │ │ │ │ 16849: 00d7012c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OCM_UNMAP_EVENT │ │ │ │ 16850: 00db10b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MISC_CB_DSTATE │ │ │ │ 16851: 00cb751c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminb │ │ │ │ - 16852: 00751140 328 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ + 16852: 00751110 328 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ 16853: 00d6660c 188 OBJECT GLOBAL DEFAULT 24 hw_audio_trace_events │ │ │ │ 16854: 00c84ab0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_fdc_drive_type │ │ │ │ 16855: 00db1838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_UP_DSTATE │ │ │ │ 16856: 00d73bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_SPEED_EVENT │ │ │ │ 16857: 00db18fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_DSTATE │ │ │ │ 16858: 00db16a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_DATA_IN_DSTATE │ │ │ │ 16859: 00c7de38 12 OBJECT GLOBAL DEFAULT 21 MigrationChannelType_lookup │ │ │ │ 16860: 00db07a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_IRQ_UPDATE_DSTATE │ │ │ │ 16861: 00db0442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LAT_B_DSTATE │ │ │ │ 16862: 00d72754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EJECTED_EVENT │ │ │ │ 16863: 00d75f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_EVENT │ │ │ │ - 16864: 009aac48 84 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ + 16864: 009aac18 84 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ 16865: 00d6e548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_WRITE_EVENT │ │ │ │ 16866: 00d71df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_MSG_EVENT │ │ │ │ 16867: 00d65504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_BLOCK_SIZE_EVENT │ │ │ │ 16868: 00db035a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_WRITE_DSTATE │ │ │ │ 16869: 00586d10 48 FUNC GLOBAL DEFAULT 12 timer_put │ │ │ │ 16870: 00cc2800 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVWM_le_comp │ │ │ │ 16871: 00d640f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SOCK_CB_EVENT │ │ │ │ 16872: 0028fcbc 284 FUNC GLOBAL DEFAULT 12 float32_log2 │ │ │ │ - 16873: 00722d7c 20 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ + 16873: 00722d4c 20 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ 16874: 006285e4 280 FUNC GLOBAL DEFAULT 12 helper_FRE │ │ │ │ - 16875: 008e6bc4 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ + 16875: 008e6b94 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ 16876: 00db1e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUNSTATE_SET_DSTATE │ │ │ │ 16877: 00db04e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_CHECK_DSTATE │ │ │ │ 16878: 00db0494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_WRITE_DSTATE │ │ │ │ 16879: 00db1592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ERROR_DSTATE │ │ │ │ - 16880: 0097fddc 96 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ + 16880: 0097fdac 96 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ 16881: 00dafd86 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ui_c │ │ │ │ 16882: 00d68b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_READ_EVENT │ │ │ │ 16883: 00d6ebb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_EVENT │ │ │ │ 16884: 00555df0 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_ready │ │ │ │ 16885: 00db13a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_DSTATE │ │ │ │ 16886: 00dafd43 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_job_c │ │ │ │ 16887: 005e2594 212 FUNC GLOBAL DEFAULT 12 ppc_get_vcpu_by_pir │ │ │ │ @@ -16894,32 +16894,32 @@ │ │ │ │ 16890: 00cbe4f4 62 OBJECT GLOBAL DEFAULT 24 WC_FULL_CONFIG_STRING │ │ │ │ 16891: 00d69250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_CB_EVENT │ │ │ │ 16892: 00d69ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PRIO_EVENT │ │ │ │ 16893: 00d6b520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_READ_EVENT │ │ │ │ 16894: 00dafeb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_DATA_DSTATE │ │ │ │ 16895: 00d6efd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_EVENT │ │ │ │ 16896: 00db2296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ANNOUNCE_SELF_DSTATE │ │ │ │ - 16897: 007d9980 464 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ + 16897: 007d9950 464 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ 16898: 00331124 124 FUNC GLOBAL DEFAULT 12 machine_consume_memdev │ │ │ │ - 16899: 007a007c 236 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ - 16900: 00754324 80 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ - 16901: 008e0ca8 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ + 16899: 007a004c 236 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ + 16900: 007542f4 80 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ + 16901: 008e0c78 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ 16902: 005e0d40 252 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_decr │ │ │ │ - 16903: 0080f7f0 176 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ + 16903: 0080f7c0 176 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ 16904: 00d6aac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_EVENT │ │ │ │ 16905: 00d7b590 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_trylock_func │ │ │ │ 16906: 00ccee84 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfssub │ │ │ │ 16907: 00db094c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_SERIAL_DSTATE │ │ │ │ 16908: 00db001a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 16909: 006e7918 208 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ + 16909: 006e78e8 208 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ 16910: 00db2098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 16911: 00d5dca0 20 OBJECT GLOBAL DEFAULT 24 nettle_rsa │ │ │ │ 16912: 002e5e1c 400 FUNC GLOBAL DEFAULT 12 v9fs_co_readlink │ │ │ │ - 16913: 008f72a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ - 16914: 00965ee0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ + 16913: 008f7270 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ + 16914: 00965eb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ 16915: 00db230e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_YANK_DSTATE │ │ │ │ 16916: 00ccfe80 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvnmsubdp │ │ │ │ 16917: 002e6254 292 FUNC GLOBAL DEFAULT 12 v9fs_co_utimensat │ │ │ │ 16918: 002975ec 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd8 │ │ │ │ 16919: 00db188a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_PID_DSTATE │ │ │ │ 16920: 00db22b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 16921: 00db07d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPI_DSTATE │ │ │ │ @@ -16935,273 +16935,273 @@ │ │ │ │ 16931: 00640b20 264 FUNC GLOBAL DEFAULT 12 helper_VMSUMUBM │ │ │ │ 16932: 005c9634 460 FUNC GLOBAL DEFAULT 12 replay_put_dword │ │ │ │ 16933: 00d76c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_NHP_RANGE_EVENT │ │ │ │ 16934: 00d7672c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_PROGRESSION_EVENT │ │ │ │ 16935: 00db28f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_DSTATE │ │ │ │ 16936: 00db0108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_DSTATE │ │ │ │ 16937: 005358f8 564 FUNC GLOBAL DEFAULT 12 qmp_balloon │ │ │ │ - 16938: 009b1414 872 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ + 16938: 009b13e4 872 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ 16939: 0028368c 280 FUNC GLOBAL DEFAULT 12 float64_to_int16_round_to_zero │ │ │ │ - 16940: 00930d10 424 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ - 16941: 007079b4 256 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ + 16940: 00930ce0 424 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ + 16941: 00707984 256 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ 16942: 00d78e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_END_EVENT │ │ │ │ 16943: 00d78dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_END_EVENT │ │ │ │ 16944: 002ed0e0 1116 FUNC GLOBAL DEFAULT 12 aml_touuid │ │ │ │ 16945: 00d6de98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IP_ID_EVENT │ │ │ │ 16946: 00db21de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 16947: 002886b8 400 FUNC GLOBAL DEFAULT 12 int64_to_float64_scalbn │ │ │ │ 16948: 00c84b28 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blocksize │ │ │ │ - 16949: 008a7ed8 536 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ - 16950: 007e0a94 84 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ + 16949: 008a7ea8 536 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ + 16950: 007e0a64 84 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ 16951: 00649d70 76 FUNC GLOBAL DEFAULT 12 helper_tbegin │ │ │ │ - 16952: 008e943c 1072 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ - 16953: 00913658 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ + 16952: 008e940c 1072 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ + 16953: 00913628 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ 16954: 00db0e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_DSTATE │ │ │ │ 16955: 00d77d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_EVENT │ │ │ │ 16956: 005e5308 428 FUNC GLOBAL DEFAULT 12 ppc4xx_dma_init │ │ │ │ - 16957: 00740a24 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ + 16957: 007409f4 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ 16958: 00dafe34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_CLOSE_DSTATE │ │ │ │ 16959: 00cb16c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq8 │ │ │ │ - 16960: 008c8900 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ + 16960: 008c88d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ 16961: 00d7366c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_EVENT │ │ │ │ - 16962: 00998f28 88 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ + 16962: 00998ef8 88 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ 16963: 00db1552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SWITCH_DSTATE │ │ │ │ - 16964: 008f7c54 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ - 16965: 0071ac10 1504 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ + 16964: 008f7c24 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ + 16965: 0071abe0 1504 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ 16966: 00cb9bac 20 OBJECT GLOBAL DEFAULT 24 passthrough_user_xattr │ │ │ │ 16967: 00c7debc 12 OBJECT GLOBAL DEFAULT 21 COLOMessage_lookup │ │ │ │ - 16968: 008f389c 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ + 16968: 008f386c 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ 16969: 00cb44a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd8 │ │ │ │ 16970: 00db0a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_READ_DSTATE │ │ │ │ 16971: 00d64360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_BUFFERED_EVENT │ │ │ │ 16972: 0029a38c 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_store │ │ │ │ 16973: 00db04ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_DSTATE │ │ │ │ 16974: 00db2366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 16975: 00db0fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZASL_DSTATE │ │ │ │ - 16976: 0097f7fc 140 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ + 16976: 0097f7cc 140 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ 16977: 00634f7c 108 FUNC GLOBAL DEFAULT 12 helper_xvcvsxwdp │ │ │ │ 16978: 0053cdd4 104 FUNC GLOBAL DEFAULT 12 dma_blk_read │ │ │ │ 16979: 002e768c 4 FUNC GLOBAL DEFAULT 12 qemu_mknodat │ │ │ │ 16980: 003703e8 128 FUNC GLOBAL DEFAULT 12 virtio_object_type │ │ │ │ 16981: 005ced18 152 FUNC GLOBAL DEFAULT 12 accel_setup_post │ │ │ │ - 16982: 00761f98 12 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ - 16983: 008c8568 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ - 16984: 009bcba8 20 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ + 16982: 00761f68 12 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ + 16983: 008c8538 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ + 16984: 009bcb78 20 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ 16985: 00d6d248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_IRQ_EVENT │ │ │ │ - 16986: 009a5f04 800 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ + 16986: 009a5ed4 800 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ 16987: 00d798cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_RESIZE_EVENT │ │ │ │ - 16988: 00757e28 156 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ + 16988: 00757df8 156 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ 16989: 00db16f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_CONFIG_DSTATE │ │ │ │ 16990: 004b5a1c 12 FUNC GLOBAL DEFAULT 12 usb_packet_init │ │ │ │ 16991: 00337b38 264 FUNC GLOBAL DEFAULT 12 qdev_set_nic_properties │ │ │ │ 16992: 003bc108 100 FUNC GLOBAL DEFAULT 12 ne2000_setup_io │ │ │ │ - 16993: 009301ec 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ + 16993: 009301bc 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ 16994: 00d6e748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_READW_EVENT │ │ │ │ 16995: 00d6d428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_STUFF_EVENT │ │ │ │ - 16996: 00757c84 420 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ + 16996: 00757c54 420 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ 16997: 00d6d118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_TX_BD_BUSY_EVENT │ │ │ │ - 16998: 006ac1b4 268 FUNC GLOBAL DEFAULT 12 decNumberMinus │ │ │ │ + 16998: 006ac184 268 FUNC GLOBAL DEFAULT 12 decNumberMinus │ │ │ │ 16999: 00d7bd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_RESIZE_EVENT │ │ │ │ 17000: 00db124e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_PUT_DSTATE │ │ │ │ - 17001: 0070df70 24 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ + 17001: 0070df40 24 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ 17002: 00db052e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_DSTATE │ │ │ │ - 17003: 007eb4cc 236 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ - 17004: 00947e3c 372 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ + 17003: 007eb49c 236 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ + 17004: 00947e0c 372 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ 17005: 003e9844 1172 FUNC GLOBAL DEFAULT 12 igb_core_write │ │ │ │ 17006: 00d6d638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RESET_EVENT │ │ │ │ - 17007: 0069cd88 164 FUNC GLOBAL DEFAULT 12 spr_write_tbl │ │ │ │ + 17007: 0069cd54 164 FUNC GLOBAL DEFAULT 12 spr_write_tbl │ │ │ │ 17008: 002f31a0 4 FUNC GLOBAL DEFAULT 12 acpi_memory_ospm_status │ │ │ │ 17009: 00db1c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_DSTATE │ │ │ │ 17010: 00287784 356 FUNC GLOBAL DEFAULT 12 int64_to_float16_scalbn │ │ │ │ - 17011: 00722f1c 24 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ - 17012: 00741a38 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ + 17011: 00722eec 24 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ + 17012: 00741a08 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ 17013: 00d65474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_REQUEST_EVENT │ │ │ │ - 17014: 007acca0 284 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ + 17014: 007acc70 284 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ 17015: 00d75194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_EVENT │ │ │ │ 17016: 00d67ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_READ_EVENT │ │ │ │ - 17017: 0069ce2c 168 FUNC GLOBAL DEFAULT 12 spr_write_tbu │ │ │ │ - 17018: 009875d4 124 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ - 17019: 00732058 272 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ + 17017: 0069cdf8 168 FUNC GLOBAL DEFAULT 12 spr_write_tbu │ │ │ │ + 17018: 009875a4 124 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ + 17019: 00732028 272 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ 17020: 00cd0954 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdtsteq │ │ │ │ - 17021: 0082880c 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ + 17021: 008287dc 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ 17022: 00db285e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_STR_DSTATE │ │ │ │ - 17023: 009570cc 316 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ + 17023: 0095709c 316 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ 17024: 00db0d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_DSTATE │ │ │ │ 17025: 00d654d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_READONLY_EVENT │ │ │ │ 17026: 00db0814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_NMIAR1_READ_DSTATE │ │ │ │ 17027: 00d7750c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_EVENT │ │ │ │ 17028: 00db209c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ - 17029: 0080f8a0 112 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ + 17029: 0080f870 112 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ 17030: 00d772ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_EVENT │ │ │ │ - 17031: 008c6178 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 17031: 008c6148 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ 17032: 00db22ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 17033: 00294228 164 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16i │ │ │ │ 17034: 00d74de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_EVENT │ │ │ │ 17035: 005e1874 96 FUNC GLOBAL DEFAULT 12 cpu_ppc_tb_free │ │ │ │ 17036: 00db12c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_DSTATE │ │ │ │ 17037: 00db07f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_READ_DSTATE │ │ │ │ 17038: 00d7c55c 4 OBJECT GLOBAL DEFAULT 25 using_dbus_display │ │ │ │ 17039: 00db1d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_DSTATE │ │ │ │ - 17040: 0075ea94 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_init │ │ │ │ + 17040: 0075ea64 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_init │ │ │ │ 17041: 00d6fce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_PCI_SET_IRQ_EVENT │ │ │ │ 17042: 00626e84 40 FUNC GLOBAL DEFAULT 12 helper_fpscr_setbit │ │ │ │ 17043: 00db1720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_READ_DSTATE │ │ │ │ 17044: 00d648c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_IN_FLIGHT_EVENT │ │ │ │ 17045: 00db0a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_RESET_DSTATE │ │ │ │ 17046: 00d753d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 17047: 00cb2be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqv │ │ │ │ 17048: 00591510 124 FUNC GLOBAL DEFAULT 12 qmp_xen_set_replication │ │ │ │ 17049: 00db06ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_DATA_DSTATE │ │ │ │ - 17050: 0097f578 128 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ - 17051: 00935168 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ + 17050: 0097f548 128 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ + 17051: 00935138 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ 17052: 00d6f5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_COPY_IN_CB_EVENT │ │ │ │ 17053: 00d7689c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_EVENT │ │ │ │ 17054: 00db0624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BUSY_DSTATE │ │ │ │ 17055: 00daff4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_ONE_ITERATION_DSTATE │ │ │ │ 17056: 00294d80 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16v │ │ │ │ - 17057: 007416a0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ + 17057: 00741670 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ 17058: 00daff76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_EOF_DSTATE │ │ │ │ 17059: 00cb6730 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_be │ │ │ │ 17060: 00d7a794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_EVENT │ │ │ │ - 17061: 007db694 184 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ - 17062: 007193b8 112 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ + 17061: 007db664 184 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ + 17062: 00719388 112 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ 17063: 00d752a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_PM_EVENT │ │ │ │ 17064: 00d71ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_RAISE_EVENT │ │ │ │ 17065: 00d6c380 140 OBJECT GLOBAL DEFAULT 24 hw_misc_macio_trace_events │ │ │ │ - 17066: 006e7d24 180 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ + 17066: 006e7cf4 180 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ 17067: 00db0570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_DSTATE │ │ │ │ 17068: 00334a90 184 FUNC GLOBAL DEFAULT 12 qdev_get_fw_dev_path │ │ │ │ 17069: 00d69f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_READ_EVENT │ │ │ │ - 17070: 007953b4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ + 17070: 00795384 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ 17071: 00db05ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_DSTATE │ │ │ │ - 17072: 007d649c 4264 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ + 17072: 007d646c 4264 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ 17073: 00db121e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_AWAITING_QUIESCE_DSTATE │ │ │ │ 17074: 00db0d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_CHECK_DSTATE │ │ │ │ - 17075: 0095a1c0 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ - 17076: 0072ed50 988 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ + 17075: 0095a190 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ + 17076: 0072ed20 988 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ 17077: 00d68054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_EVENT │ │ │ │ 17078: 00cb24ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16i │ │ │ │ 17079: 00d67040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_READ_EVENT │ │ │ │ 17080: 00d72470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_EVENT │ │ │ │ 17081: 00db15b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_DSTATE │ │ │ │ 17082: 00cc81b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_fpscr │ │ │ │ - 17083: 00795820 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ + 17083: 007957f0 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ 17084: 00dafe62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_RESTART_COROUTINE_DSTATE │ │ │ │ 17085: 00cd3948 132 OBJECT GLOBAL DEFAULT 24 helper_info_DENBCD │ │ │ │ 17086: 0029a368 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_size_shift │ │ │ │ - 17087: 00795a14 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ + 17087: 007959e4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ 17088: 00d6c0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFSR_EVENT │ │ │ │ - 17089: 009b1128 440 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ + 17089: 009b10f8 440 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ 17090: 00d68164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_MONITORS_CONFIG_EVENT │ │ │ │ 17091: 00db226c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_FD_DSTATE │ │ │ │ 17092: 00db1ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_DSTATE │ │ │ │ 17093: 00db187c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_REMOTE_WAKEUP_DSTATE │ │ │ │ - 17094: 008e605c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ + 17094: 008e602c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ 17095: 00d6635c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_RMV_READ_EVENT │ │ │ │ - 17096: 0095909c 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ + 17096: 0095906c 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ 17097: 00d6cec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_EVENT │ │ │ │ - 17098: 0071aa74 136 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ + 17098: 0071aa44 136 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ 17099: 00cb1c6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16v │ │ │ │ 17100: 00db0516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_VGA_DSTATE │ │ │ │ 17101: 00d68474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_EVENT │ │ │ │ 17102: 00d7a928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ - 17103: 00742b1c 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ + 17103: 00742aec 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ 17104: 00d7a3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 17105: 00921eb0 1276 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ - 17106: 009ba4f4 324 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ + 17105: 00921e80 1276 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ + 17106: 009ba4c4 324 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ 17107: 00d75dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_EVENT │ │ │ │ - 17108: 00941328 92 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ - 17109: 008c8060 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ + 17108: 009412f8 92 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ + 17109: 008c8030 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ 17110: 00c7cdfc 940 OBJECT GLOBAL DEFAULT 21 qemu_modinfo │ │ │ │ 17111: 00d721a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_OVERFLOW_EVENT │ │ │ │ 17112: 00db10be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ADMIN_CMD_DSTATE │ │ │ │ 17113: 00d6a834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_TRIGGER_IRQ_EVENT │ │ │ │ 17114: 0029dfe8 436 FUNC GLOBAL DEFAULT 12 qemu_clipboard_reset_serial │ │ │ │ - 17115: 0096d684 336 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ + 17115: 0096d654 336 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ 17116: 00d78b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_REFRESH_EVENT │ │ │ │ 17117: 00d72c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_EVENT │ │ │ │ - 17118: 008c8a14 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ + 17118: 008c89e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ 17119: 00db0e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_CAN_RECV_DISABLED_DSTATE │ │ │ │ 17120: 002ea66c 120 FUNC GLOBAL DEFAULT 12 aml_break │ │ │ │ 17121: 00299d7c 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_init_cb │ │ │ │ 17122: 00d6b690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_WRITE_EVENT │ │ │ │ 17123: 002f31f0 8 FUNC GLOBAL DEFAULT 12 acpi_ghes_memory_errors │ │ │ │ 17124: 00cce6c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdtstgt │ │ │ │ 17125: 00db1586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_DSTATE │ │ │ │ 17126: 00db213c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 17127: 00db21a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ 17128: 00d69380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_READ_EVENT │ │ │ │ - 17129: 00813124 24 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ + 17129: 008130f4 24 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ 17130: 00d6fa20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_CONFIG_WRITE_EVENT │ │ │ │ - 17131: 008c1070 244 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ + 17131: 008c1040 244 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ 17132: 00d6fc14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_MEM_VALID_EVENT │ │ │ │ 17133: 00db2088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ - 17134: 00934bb0 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ + 17134: 00934b80 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ 17135: 00537fe4 224 FUNC GLOBAL DEFAULT 12 resume_all_vcpus │ │ │ │ - 17136: 007b9728 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ + 17136: 007b96f8 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ 17137: 00d72c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_EVENT │ │ │ │ 17138: 00db12d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_DSTATE │ │ │ │ 17139: 00634c3c 308 FUNC GLOBAL DEFAULT 12 helper_xscvsxdsp │ │ │ │ 17140: 00d684f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_EVENT │ │ │ │ 17141: 00db21ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ - 17142: 0069d764 160 FUNC GLOBAL DEFAULT 12 spr_write_sdr1 │ │ │ │ + 17142: 0069d730 160 FUNC GLOBAL DEFAULT 12 spr_write_sdr1 │ │ │ │ 17143: 00d7b6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NUMBER_EVENT │ │ │ │ 17144: 00d76bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_EVENT │ │ │ │ 17145: 003c982c 104 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_packet_type │ │ │ │ 17146: 00db0e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_TCP_DSTATE │ │ │ │ 17147: 00dafe9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_DSTATE │ │ │ │ 17148: 003cc694 124 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip_id │ │ │ │ 17149: 00ccd648 132 OBJECT GLOBAL DEFAULT 24 helper_info_xssubqp │ │ │ │ - 17150: 009569b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ + 17150: 00956988 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ 17151: 00322158 148 FUNC GLOBAL DEFAULT 12 ptimer_set_limit │ │ │ │ 17152: 00d6c1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_WRITE_EVENT │ │ │ │ 17153: 0029cf5c 188 FUNC GLOBAL DEFAULT 12 hmp_object_add │ │ │ │ 17154: 00cb6c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_be │ │ │ │ 17155: 005cefe0 332 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_begin │ │ │ │ - 17156: 00718948 84 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ + 17156: 00718918 84 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ 17157: 0053648c 448 FUNC GLOBAL DEFAULT 12 get_boot_devices_list │ │ │ │ 17158: 00d73a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_HOLD_EVENT │ │ │ │ - 17159: 00986f5c 72 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ + 17159: 00986f2c 72 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ 17160: 0064039c 156 FUNC GLOBAL DEFAULT 12 helper_VMHADDSHS │ │ │ │ 17161: 00db06e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_RESET_KEYBOARD_DSTATE │ │ │ │ 17162: 00d74c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_REALIZE_EVENT │ │ │ │ 17163: 005272c8 180 FUNC GLOBAL DEFAULT 12 st_rate_frames_out │ │ │ │ 17164: 00db1840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_DSTATE │ │ │ │ - 17165: 00924b9c 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ - 17166: 00794788 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ - 17167: 008c7b58 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ - 17168: 007f0e98 48 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ + 17165: 00924b6c 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ + 17166: 00794758 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ + 17167: 008c7b28 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ + 17168: 007f0e68 48 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ 17169: 00db21f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_DSTATE │ │ │ │ - 17170: 0073c638 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_mmuidx_ra │ │ │ │ + 17170: 0073c608 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_mmuidx_ra │ │ │ │ 17171: 003c78f0 380 FUNC GLOBAL DEFAULT 12 e1000x_restart_autoneg │ │ │ │ 17172: 00db16a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_XFER_DSTATE │ │ │ │ - 17173: 0069e658 68 FUNC GLOBAL DEFAULT 12 spr_read_MMCR2_ureg │ │ │ │ - 17174: 00920b98 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ - 17175: 008d2ae4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ + 17173: 0069e624 68 FUNC GLOBAL DEFAULT 12 spr_read_MMCR2_ureg │ │ │ │ + 17174: 00920b68 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ + 17175: 008d2ab4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ 17176: 00d7710c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PRECOPY_COMPLETE_EVENT │ │ │ │ 17177: 00db1fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_SOURCE_DSTATE │ │ │ │ 17178: 00632084 504 FUNC GLOBAL DEFAULT 12 helper_XVCMPGTSP │ │ │ │ 17179: 00d6505c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_EXIT_EVENT │ │ │ │ - 17180: 00811f0c 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ + 17180: 00811edc 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ 17181: 0026dcfc 208 FUNC GLOBAL DEFAULT 12 float128_sub │ │ │ │ 17182: 006420cc 240 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVHM_be_comp │ │ │ │ 17183: 00d719d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_EVENT │ │ │ │ 17184: 004f2fe4 1228 FUNC GLOBAL DEFAULT 12 vfio_region_mmap │ │ │ │ - 17185: 008c0e88 244 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ + 17185: 008c0e58 244 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ 17186: 00d63928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_EVENT │ │ │ │ 17187: 00d75bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_EVENT │ │ │ │ - 17188: 008f5098 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ + 17188: 008f5068 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ 17189: 00d76a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_EVENT │ │ │ │ 17190: 00dafe6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_DSTATE │ │ │ │ - 17191: 007b1400 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ + 17191: 007b13d0 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ 17192: 00db064c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_DSTATE │ │ │ │ 17193: 0057d538 180 FUNC GLOBAL DEFAULT 12 migrate_params_init │ │ │ │ - 17194: 0069d6a4 192 FUNC GLOBAL DEFAULT 12 spr_write_dbatl_h │ │ │ │ + 17194: 0069d670 192 FUNC GLOBAL DEFAULT 12 spr_write_dbatl_h │ │ │ │ 17195: 00cb7180 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_be │ │ │ │ - 17196: 00920d08 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ + 17196: 00920cd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ 17197: 00db01f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_CPU_DSTATE │ │ │ │ 17198: 00db029e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_TRANSFER_DSTATE │ │ │ │ 17199: 00db12b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_DSTATE │ │ │ │ 17200: 0057b288 276 FUNC GLOBAL DEFAULT 12 multifd_queue_page │ │ │ │ 17201: 00ccfa60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlogefp │ │ │ │ 17202: 002a8fd0 116 FUNC GLOBAL DEFAULT 12 qemu_pixman_mirror_create │ │ │ │ 17203: 00640c28 248 FUNC GLOBAL DEFAULT 12 helper_VMSUMUHM │ │ │ │ @@ -17209,18 +17209,18 @@ │ │ │ │ 17205: 00d71690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_INTERRUPT_EVENT │ │ │ │ 17206: 00339004 620 FUNC GLOBAL DEFAULT 12 sysbus_create_varargs │ │ │ │ 17207: 00db15ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_TRANS_CODE_DSTATE │ │ │ │ 17208: 00cd5ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_pid │ │ │ │ 17209: 00d6638c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_FEATURES_READ_EVENT │ │ │ │ 17210: 00cb6d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxb │ │ │ │ 17211: 00bc940c 48 OBJECT GLOBAL DEFAULT 21 pci_ide_cmd_le_ops │ │ │ │ - 17212: 008030b0 1240 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ + 17212: 00803080 1240 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ 17213: 00640d20 308 FUNC GLOBAL DEFAULT 12 helper_VMSUMUHS │ │ │ │ 17214: 00d78dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_END_EVENT │ │ │ │ - 17215: 009d3ba0 344 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ + 17215: 009d3b70 344 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ 17216: 00d7440c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_EVENT │ │ │ │ 17217: 00440884 624 FUNC GLOBAL DEFAULT 12 pci_find_bus_nr │ │ │ │ 17218: 00db0c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_MDIO_ACCESS_DSTATE │ │ │ │ 17219: 00db0b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_STRING_DSTATE │ │ │ │ 17220: 00db135a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_COMMAND_COMPLETE_DSTATE │ │ │ │ 17221: 00dafe02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_BREAK_DSTATE │ │ │ │ 17222: 00db1236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_DDW_QUERY_DSTATE │ │ │ │ @@ -17229,2433 +17229,2433 @@ │ │ │ │ 17225: 0038dfec 168 FUNC GLOBAL DEFAULT 12 macio_ide_register_dma │ │ │ │ 17226: 00d6d2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_DISABLE_EVENT │ │ │ │ 17227: 00d68790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_EVENT │ │ │ │ 17228: 0053ecf4 3596 FUNC GLOBAL DEFAULT 12 qdev_device_add_from_qdict │ │ │ │ 17229: 003db95c 780 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_realize │ │ │ │ 17230: 00645090 372 FUNC GLOBAL DEFAULT 12 helper_VEXTDUHVLX │ │ │ │ 17231: 00cd5d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_pit │ │ │ │ - 17232: 0073ae54 344 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ + 17232: 0073ae24 344 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ 17233: 00db0198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_INVALID_REVISION_DSTATE │ │ │ │ 17234: 00d75a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_SETTING_IRQ_EVENT │ │ │ │ 17235: 00db176e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ASYNC_DSTATE │ │ │ │ - 17236: 00965754 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ - 17237: 008f7130 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ - 17238: 0098eab4 72 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ - 17239: 0092f6e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ + 17236: 00965724 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ + 17237: 008f7100 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ + 17238: 0098ea84 72 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ + 17239: 0092f6b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ 17240: 00d778ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_END_EVENT │ │ │ │ 17241: 0043db4c 68 FUNC GLOBAL DEFAULT 12 pci_bus_irqs_cleanup │ │ │ │ 17242: 00db130a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_STOP_DSTATE │ │ │ │ - 17243: 008ce078 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ - 17244: 008c8790 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ + 17243: 008ce048 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ + 17244: 008c8760 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ 17245: 00d6d3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_EVENT │ │ │ │ 17246: 00db0b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_DR_DSTATE │ │ │ │ - 17247: 00914e2c 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ - 17248: 009000f0 156 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ + 17247: 00914dfc 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ + 17248: 009000c0 156 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ 17249: 003248b8 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug_request │ │ │ │ 17250: 00db0e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_CHANGED_DSTATE │ │ │ │ 17251: 00db11c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_CMD_TIMER_START_DSTATE │ │ │ │ 17252: 00db2384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 17253: 00cc6d9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMINCDP │ │ │ │ - 17254: 006e6e84 84 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ + 17254: 006e6e54 84 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ 17255: 005cde04 2088 FUNC GLOBAL DEFAULT 12 hmp_info_stats │ │ │ │ 17256: 00ccc7d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpksdss │ │ │ │ 17257: 00629eb0 92 FUNC GLOBAL DEFAULT 12 helper_evfsadd │ │ │ │ 17258: 003ae768 180 FUNC GLOBAL DEFAULT 12 hmp_info_via │ │ │ │ 17259: 00db0018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_DSTATE │ │ │ │ 17260: 00db0a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_DSTATE │ │ │ │ 17261: 00d760f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_RESET_EVENT │ │ │ │ 17262: 0044dc6c 428 FUNC GLOBAL DEFAULT 12 pcie_sync_bridge_lnk │ │ │ │ - 17263: 008fbc18 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ - 17264: 00774fb4 8 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ + 17263: 008fbbe8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ + 17264: 00774f84 8 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ 17265: 00dafdf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_UNKNOWN_DSTATE │ │ │ │ - 17266: 00774fbc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ + 17266: 00774f8c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ 17267: 00db127a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_READ_DSTATE │ │ │ │ 17268: 00d71ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_LOWER_EVENT │ │ │ │ 17269: 00463f50 140 FUNC GLOBAL DEFAULT 12 scsi_device_unit_attention_reported │ │ │ │ - 17270: 00774ffc 148 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ + 17270: 00774fcc 148 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ 17271: 002840a0 272 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16 │ │ │ │ 17272: 00db1670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_DETACH_KERNEL_DSTATE │ │ │ │ - 17273: 00775090 156 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ - 17274: 0077512c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ - 17275: 00911034 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ + 17273: 00775060 156 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ + 17274: 007750fc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ + 17275: 00911004 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ 17276: 00db113a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_DATA_WRITE_DSTATE │ │ │ │ 17277: 00db1ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_LOG_BASE_DSTATE │ │ │ │ - 17278: 007751d0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ + 17278: 007751a0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ 17279: 00db0dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 17280: 0077527c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ - 17281: 00779e90 20 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ - 17282: 0090d3ac 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ - 17283: 00775330 188 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ + 17280: 0077524c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ + 17281: 00779e60 20 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ + 17282: 0090d37c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ + 17283: 00775300 188 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ 17284: 0044f860 628 FUNC GLOBAL DEFAULT 12 pcie_aer_write_config │ │ │ │ - 17285: 007777e4 108 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ + 17285: 007777b4 108 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ 17286: 00d6a014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_EVENT │ │ │ │ 17287: 00631e8c 504 FUNC GLOBAL DEFAULT 12 helper_XVCMPGESP │ │ │ │ 17288: 005819d4 776 FUNC GLOBAL DEFAULT 12 postcopy_request_shared_page │ │ │ │ 17289: 0057ae38 1104 FUNC GLOBAL DEFAULT 12 multifd_ram_unfill_packet │ │ │ │ 17290: 00cc9e14 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvdpuxds │ │ │ │ 17291: 00d6f4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_EVENT │ │ │ │ 17292: 0028a8a8 336 FUNC GLOBAL DEFAULT 12 uint32_to_float64_scalbn │ │ │ │ 17293: 0058a850 176 FUNC GLOBAL DEFAULT 12 qemu_loadvm_start_load_thread │ │ │ │ - 17294: 00740bd8 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ - 17295: 0093916c 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ + 17294: 00740ba8 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ + 17295: 0093913c 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ 17296: 00db20f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_START_DSTATE │ │ │ │ - 17297: 0079533c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ + 17297: 0079530c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ 17298: 00dafe48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_RETURN_DSTATE │ │ │ │ 17299: 00393530 444 FUNC GLOBAL DEFAULT 12 adb_autopoll_unblock │ │ │ │ - 17300: 007e587c 8 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ + 17300: 007e584c 8 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ 17301: 00db033a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_WRITE_DSTATE │ │ │ │ - 17302: 00786b94 20 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ + 17302: 00786b64 20 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ 17303: 00db0340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_CREATE_DSTATE │ │ │ │ 17304: 0056d78c 528 FUNC GLOBAL DEFAULT 12 migration_incoming_state_destroy │ │ │ │ 17305: 005337d4 472 FUNC GLOBAL DEFAULT 12 hmp_drive_backup │ │ │ │ 17306: 00db0882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_READ_DSTATE │ │ │ │ 17307: 00376328 256 FUNC GLOBAL DEFAULT 12 i2c_scan_bus │ │ │ │ 17308: 00d76dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_ADD_BLOCK_EVENT │ │ │ │ 17309: 00db05d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_WRITE_DSTATE │ │ │ │ - 17310: 008c5f50 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ + 17310: 008c5f20 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ 17311: 0051b6ac 492 FUNC GLOBAL DEFAULT 12 vhost_vdpa_set_vring_ready │ │ │ │ 17312: 00db0088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_DSTATE │ │ │ │ 17313: 00d76ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_EVENT │ │ │ │ 17314: 00d658e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_DMA_EVENT │ │ │ │ 17315: 00d782f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_FILTER_EVENT │ │ │ │ - 17316: 009524f4 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ - 17317: 007a0ff8 88 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ - 17318: 00969fe4 320 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ - 17319: 009886d4 232 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ + 17316: 009524c4 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ + 17317: 007a0fc8 88 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ + 17318: 00969fb4 320 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ + 17319: 009886a4 232 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ 17320: 00daff7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_DSTATE │ │ │ │ - 17321: 00813820 184 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ + 17321: 008137f0 184 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ 17322: 00db1f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM4_FALLBACK_DSTATE │ │ │ │ - 17323: 0093bed0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ + 17323: 0093bea0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ 17324: 00441874 240 FUNC GLOBAL DEFAULT 12 pci_qdev_find_device │ │ │ │ 17325: 00d65758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_READ_EVENT │ │ │ │ - 17326: 008bbc84 732 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ - 17327: 00992490 188 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ - 17328: 00987e28 392 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ + 17326: 008bbc54 732 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ + 17327: 00992460 188 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ + 17328: 00987df8 392 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ 17329: 00d7679c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_SHARED_EVENT │ │ │ │ 17330: 00d69280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_VIA_EVENT │ │ │ │ - 17331: 00988184 320 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ + 17331: 00988154 320 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ 17332: 00cbea7c 4 OBJECT GLOBAL DEFAULT 24 autostart │ │ │ │ 17333: 00d7379c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_ABORT_TASK_EVENT │ │ │ │ - 17334: 0090b68c 364 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ - 17335: 0077df88 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ + 17334: 0090b65c 364 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ + 17335: 0077df58 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ 17336: 00296cac 196 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus16 │ │ │ │ 17337: 00d68bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ACK_EVENT │ │ │ │ 17338: 00403c80 68 FUNC GLOBAL DEFAULT 12 desc_ring_set_ctrl │ │ │ │ - 17339: 00814c04 184 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ + 17339: 00814bd4 184 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ 17340: 00d69f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ - 17341: 008c70ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ - 17342: 0075f2c4 340 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ + 17341: 008c70bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ + 17342: 0075f294 340 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ 17343: 00d7ab94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_LINK_EVENT │ │ │ │ 17344: 00db0984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_WRITE_DSTATE │ │ │ │ 17345: 00db0124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_UNLOAD_DSTATE │ │ │ │ 17346: 00628e8c 216 FUNC GLOBAL DEFAULT 12 helper_FDIVS │ │ │ │ 17347: 00d7712c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_EVENT │ │ │ │ 17348: 00d676f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_HARD_RESET_EVENT │ │ │ │ 17349: 00cce644 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdtstlt │ │ │ │ 17350: 002be28c 176 FUNC GLOBAL DEFAULT 12 vnc_sent_lossy_rect │ │ │ │ 17351: 00324950 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug │ │ │ │ - 17352: 008f07e4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ + 17352: 008f07b4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ 17353: 00d6fd24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_DATA_READ_EVENT │ │ │ │ 17354: 00d6b380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_WRITE_EVENT │ │ │ │ 17355: 003aa514 8 FUNC GLOBAL DEFAULT 12 qmp_memory_device_list │ │ │ │ 17356: 00d774bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 17357: 00db02f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ERASE_DSTATE │ │ │ │ - 17358: 008c1258 244 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ + 17358: 008c1228 244 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ 17359: 00628f64 100 FUNC GLOBAL DEFAULT 12 helper_FSEL │ │ │ │ 17360: 00db119e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_IRQ_SET_DSTATE │ │ │ │ 17361: 002899a0 288 FUNC GLOBAL DEFAULT 12 uint32_to_float16_scalbn │ │ │ │ 17362: 004b2fc4 152 FUNC GLOBAL DEFAULT 12 usb_device_cancel_packet │ │ │ │ - 17363: 0079d908 40 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ + 17363: 0079d8d8 40 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ 17364: 00db0a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_SEC_RESP_DSTATE │ │ │ │ - 17365: 00902170 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ + 17365: 00902140 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ 17366: 00ccc964 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpksdus │ │ │ │ 17367: 00db0756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_NOTIFY_DSTATE │ │ │ │ - 17368: 00793a0c 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ + 17368: 007939dc 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ 17369: 00cb09dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs16 │ │ │ │ 17370: 0063f040 164 FUNC GLOBAL DEFAULT 12 helper_vcmpgefp_dot │ │ │ │ 17371: 00db1cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_DSTATE │ │ │ │ 17372: 00403f10 8 FUNC GLOBAL DEFAULT 12 fp_port_get_name │ │ │ │ 17373: 005917c4 2384 FUNC GLOBAL DEFAULT 12 migrate_start_colo_process │ │ │ │ 17374: 00d7063c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_REALIZE_CHILD_EVENT │ │ │ │ 17375: 002841b0 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32 │ │ │ │ 17376: 00d72370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_EVENT │ │ │ │ - 17377: 006c83cc 340 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ + 17377: 006c839c 340 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ 17378: 00d7084c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_H_RESIZE_HPT_COMMIT_EVENT │ │ │ │ - 17379: 00812b0c 100 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ + 17379: 00812adc 100 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ 17380: 00db0c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ERROR_DSTATE │ │ │ │ 17381: 00db11c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_CMD_TIMER_STOP_DSTATE │ │ │ │ 17382: 00db0a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_TRANSLATE_DSTATE │ │ │ │ - 17383: 0098048c 52 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ + 17383: 0098045c 52 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ 17384: 00db1d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_END_DSTATE │ │ │ │ 17385: 00d7ab14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ANNOUNCE_SELF_EVENT │ │ │ │ 17386: 00db07c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_DSTATE │ │ │ │ 17387: 00cb03ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus16 │ │ │ │ 17388: 005d2c74 80 FUNC GLOBAL DEFAULT 12 qemu_plugin_update_ns │ │ │ │ - 17389: 007af734 420 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ - 17390: 007743fc 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ + 17389: 007af704 420 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ + 17390: 007743cc 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ 17391: 00d74f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PUT_BASE_DEVICE_EVENT │ │ │ │ - 17392: 00b2d780 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ + 17392: 00b2d750 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ 17393: 002d8f70 192 FUNC GLOBAL DEFAULT 12 local_getxattr_nofollow │ │ │ │ 17394: 00cc42d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF32GER │ │ │ │ 17395: 00dafdb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_DSTATE │ │ │ │ 17396: 00d65670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_RUN_EVENT │ │ │ │ - 17397: 00745d4c 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ + 17397: 00745d1c 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ 17398: 00d798bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_RESIZE_EVENT │ │ │ │ - 17399: 009a90a4 44 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ - 17400: 009abc28 48 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ + 17399: 009a9074 44 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ + 17400: 009abbf8 48 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ 17401: 00db0798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 17402: 00d7a1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BALLOON_EVENT │ │ │ │ - 17403: 009858c8 288 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ + 17403: 00985898 288 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ 17404: 00db1980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_DSTATE │ │ │ │ - 17405: 00966874 428 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ + 17405: 00966844 428 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ 17406: 00db00a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_EXECUTE_DSTATE │ │ │ │ 17407: 00db03a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_CAN_RECEIVE_DSTATE │ │ │ │ - 17408: 008c781c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ + 17408: 008c77ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ 17409: 00c7e59c 12 OBJECT GLOBAL DEFAULT 21 DisplayReloadType_lookup │ │ │ │ 17410: 00d723e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_COMMAND_COMPLETE_EVENT │ │ │ │ - 17411: 007acad8 292 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ - 17412: 0081de38 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ + 17411: 007acaa8 292 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ + 17412: 0081de08 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ 17413: 00d77fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_EVENT │ │ │ │ 17414: 00d6b370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_READ_EVENT │ │ │ │ 17415: 00d6cd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_TX_EVENT │ │ │ │ 17416: 0043ce90 160 FUNC GLOBAL DEFAULT 12 pci_bar │ │ │ │ - 17417: 0071cb28 504 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ + 17417: 0071caf8 504 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ 17418: 00db1ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_DSTATE │ │ │ │ 17419: 00db086c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_WRITE_DSTATE │ │ │ │ 17420: 0062a970 20 FUNC GLOBAL DEFAULT 12 helper_efdcfs │ │ │ │ 17421: 00d681c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SOFT_RESET_EVENT │ │ │ │ 17422: 00d71530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_ABORT_EVENT │ │ │ │ 17423: 00d69420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_WRITE_EVENT │ │ │ │ 17424: 005884b4 424 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_recv_bitmap │ │ │ │ 17425: 00d71e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_READL_EVENT │ │ │ │ 17426: 00dafe08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_STEPPING_DSTATE │ │ │ │ 17427: 0026ee64 324 FUNC GLOBAL DEFAULT 12 float64r32_mul │ │ │ │ 17428: 0029705c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus32 │ │ │ │ - 17429: 009ca3f4 312 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ - 17430: 0092fa20 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ + 17429: 009ca3c4 312 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ + 17430: 0092f9f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ 17431: 00db0af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_WRITEW_DSTATE │ │ │ │ - 17432: 00977894 412 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ + 17432: 00977864 412 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ 17433: 00d79988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 17434: 00db0cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_WRITE_DSTATE │ │ │ │ 17435: 00db150e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_READ_DSTATE │ │ │ │ 17436: 00c7dc28 12 OBJECT GLOBAL DEFAULT 21 S390CpuEntitlement_lookup │ │ │ │ 17437: 005d5e54 288 FUNC GLOBAL DEFAULT 12 ppcemb_tlb_search │ │ │ │ 17438: 00cc5140 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXEVAL │ │ │ │ - 17439: 008dd580 696 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ - 17440: 007fd92c 64 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ - 17441: 0083675c 372 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ + 17439: 008dd550 696 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ + 17440: 007fd8fc 64 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ + 17441: 0083672c 372 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ 17442: 00d65f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_EVENT │ │ │ │ 17443: 002870d4 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16 │ │ │ │ - 17444: 0078f790 136 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ - 17445: 0084bb80 88 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ - 17446: 00937340 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ + 17444: 0078f760 136 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ + 17445: 0084bb50 88 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ + 17446: 00937310 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ 17447: 00d69df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_CPU_CONNECT_EVENT │ │ │ │ 17448: 00c7dc44 12 OBJECT GLOBAL DEFAULT 21 SmbiosEntryPointType_lookup │ │ │ │ 17449: 0029b9e0 184 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall_ret │ │ │ │ - 17450: 00887b2c 896 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ - 17451: 007990a4 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ + 17450: 00887afc 896 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ + 17451: 00799074 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ 17452: 00cd4314 132 OBJECT GLOBAL DEFAULT 24 helper_info_FTDIV │ │ │ │ - 17453: 006e5650 72 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ + 17453: 006e5620 72 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ 17454: 00d6f3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_MASKED_EVENT │ │ │ │ 17455: 00cb0958 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs32 │ │ │ │ 17456: 00db0d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_DSTATE │ │ │ │ 17457: 00dafe0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXITING_DSTATE │ │ │ │ 17458: 00d75004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_NOTIFY_EVENT │ │ │ │ 17459: 00db0884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_DSTATE │ │ │ │ 17460: 00d64dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_EVENT │ │ │ │ 17461: 00d79cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ 17462: 004dcbfc 36 FUNC GLOBAL DEFAULT 12 xhci_set_flag │ │ │ │ 17463: 00d66b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_WRITE_EVENT │ │ │ │ - 17464: 007171d4 180 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ - 17465: 0072bec0 588 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ + 17464: 007171a4 180 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ + 17465: 0072be90 588 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ 17466: 00db0904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_GET_IRQ_DELIVERED_DSTATE │ │ │ │ 17467: 00db1370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_JUMP_DSTATE │ │ │ │ 17468: 00db21ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_DSTATE │ │ │ │ - 17469: 0086d1e8 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ + 17469: 0086d1b8 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ 17470: 00d73d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_NAK_EVENT │ │ │ │ 17471: 005345dc 228 FUNC GLOBAL DEFAULT 12 hmp_block_resize │ │ │ │ 17472: 00d6f604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_DATA_CB_EVENT │ │ │ │ 17473: 00d71d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_EVENT │ │ │ │ 17474: 00cc8c08 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdctsq │ │ │ │ 17475: 00db0636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_DSTATE │ │ │ │ 17476: 0027aff0 368 FUNC GLOBAL DEFAULT 12 float32_div │ │ │ │ - 17477: 00854a30 596 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ - 17478: 009acf38 92 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ + 17477: 00854a00 596 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ + 17478: 009acf08 92 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ 17479: 00cb0328 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus32 │ │ │ │ 17480: 00d6c080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR1_EVENT │ │ │ │ 17481: 0057b42c 284 FUNC GLOBAL DEFAULT 12 multifd_ram_flush_and_sync │ │ │ │ - 17482: 00996ba0 148 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ + 17482: 00996b70 148 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ 17483: 002e998c 228 FUNC GLOBAL DEFAULT 12 aml_name │ │ │ │ - 17484: 00805c68 184 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ + 17484: 00805c38 184 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ 17485: 00cc1eb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSTRIBL │ │ │ │ - 17486: 00942114 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ + 17486: 009420e4 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ 17487: 00439acc 140 FUNC GLOBAL DEFAULT 12 msix_get_message │ │ │ │ - 17488: 0074035c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ + 17488: 0074032c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ 17489: 00db1a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_DSTATE │ │ │ │ - 17490: 00761810 28 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ + 17490: 007617e0 28 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ 17491: 00dafef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_DSTATE │ │ │ │ 17492: 00cc6034 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDECUQ │ │ │ │ 17493: 00db1c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_DSTATE │ │ │ │ 17494: 00db0406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_DSTATE │ │ │ │ 17495: 00cc1f3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSTRIBR │ │ │ │ 17496: 00db1ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_START_DSTATE │ │ │ │ 17497: 00d6953c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_RESET_EVENT │ │ │ │ 17498: 00d751f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_READ_EVENT │ │ │ │ - 17499: 00902a90 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ + 17499: 00902a60 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ 17500: 003aa394 4 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_memory_module_event │ │ │ │ 17501: 00db0786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_SET_IRQ_DSTATE │ │ │ │ 17502: 00d7a208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BALLOON_EVENT │ │ │ │ 17503: 00db1368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_DSTATE │ │ │ │ 17504: 00d6c350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_WRITE_EVENT │ │ │ │ 17505: 00db0658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_DSTATE │ │ │ │ 17506: 00db0b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_DSTATE │ │ │ │ 17507: 00db2872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT8_DSTATE │ │ │ │ 17508: 00d67524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RESET_EVENT │ │ │ │ 17509: 00d77e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_SET_VCPU_EVENT │ │ │ │ 17510: 00d64dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_EVENT │ │ │ │ 17511: 00d691b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_EVENT │ │ │ │ 17512: 00cc62c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMSUBS │ │ │ │ 17513: 00cc3778 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMLADDUHM │ │ │ │ - 17514: 00910b2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ + 17514: 00910afc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ 17515: 00ccba70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslo │ │ │ │ - 17516: 0069ccb0 108 FUNC GLOBAL DEFAULT 12 spr_read_atbl │ │ │ │ - 17517: 00793a60 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ + 17516: 0069cc7c 108 FUNC GLOBAL DEFAULT 12 spr_read_atbl │ │ │ │ + 17517: 00793a30 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ 17518: 005e2d84 292 FUNC GLOBAL DEFAULT 12 ppc_booke_timers_init │ │ │ │ 17519: 00db0b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_VCR_DSTATE │ │ │ │ 17520: 002a972c 1100 FUNC GLOBAL DEFAULT 12 hmp_info_vnc │ │ │ │ 17521: 00daffa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_DSTATE │ │ │ │ 17522: 0063337c 8 FUNC GLOBAL DEFAULT 12 helper_XSCVSPDPN │ │ │ │ 17523: 00625288 428 FUNC GLOBAL DEFAULT 12 helper_DXEXQ │ │ │ │ 17524: 00db0af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_READW_DSTATE │ │ │ │ 17525: 00d6c5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_PACKET_RECEIVE_EVENT │ │ │ │ 17526: 00d6a3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_RPR_READ_EVENT │ │ │ │ - 17527: 006ccafc 56 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ - 17528: 0091179c 788 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ + 17527: 006ccacc 56 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ + 17528: 0091176c 788 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ 17529: 002842b0 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64 │ │ │ │ - 17530: 0075fa98 4224 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ + 17530: 0075fa68 4224 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ 17531: 00ccbaf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslv │ │ │ │ 17532: 00d78be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM8_FALLBACK_EVENT │ │ │ │ - 17533: 00740018 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ - 17534: 008e4bd4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ - 17535: 009507e4 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ - 17536: 0069cd1c 108 FUNC GLOBAL DEFAULT 12 spr_read_atbu │ │ │ │ + 17533: 0073ffe8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ + 17534: 008e4ba4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ + 17535: 009507b4 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ + 17536: 0069cce8 108 FUNC GLOBAL DEFAULT 12 spr_read_atbu │ │ │ │ 17537: 0044bda0 644 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_plug_cb │ │ │ │ 17538: 00d7977c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 17539: 00cb67b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_le │ │ │ │ 17540: 00d75534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_EOI_EVENT │ │ │ │ 17541: 00db05f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_RECV_DSTATE │ │ │ │ - 17542: 009cb0c4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ + 17542: 009cb094 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ 17543: 00daff30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_PROCESS_DSTATE │ │ │ │ - 17544: 008c03ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ + 17544: 008c037c 92 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ 17545: 00287e44 324 FUNC GLOBAL DEFAULT 12 int16_to_float16 │ │ │ │ - 17546: 0093c3d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ + 17546: 0093c3a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ 17547: 003b2298 1440 FUNC GLOBAL DEFAULT 12 macio_set_gpio │ │ │ │ 17548: 00d768ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_OUTPUT_EVENT │ │ │ │ 17549: 002871d4 244 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32 │ │ │ │ 17550: 00db236c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_DSTATE │ │ │ │ - 17551: 00902d14 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ + 17551: 00902ce4 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ 17552: 00db08d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_WRITE_XIVE_DSTATE │ │ │ │ 17553: 00d79f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_PAUSE_EVENT │ │ │ │ 17554: 00db09be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_DSTATE │ │ │ │ 17555: 0029b690 224 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cond_cb__udata │ │ │ │ 17556: 003fedf4 112 FUNC GLOBAL DEFAULT 12 etsec_update_irq │ │ │ │ - 17557: 00910458 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ + 17557: 00910428 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ 17558: 00645fe0 156 FUNC GLOBAL DEFAULT 12 helper_vsum4sbs │ │ │ │ 17559: 00437994 172 FUNC GLOBAL DEFAULT 12 pcie_chassis_create │ │ │ │ 17560: 004d0760 664 FUNC GLOBAL DEFAULT 12 usb_ehci_realize │ │ │ │ 17561: 00db14ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 17562: 008e3da0 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ + 17562: 008e3d70 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ 17563: 00db1bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_DEL_DSTATE │ │ │ │ 17564: 00db0282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_REG_DSTATE │ │ │ │ 17565: 00d6e558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_READ_EVENT │ │ │ │ 17566: 00d66c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_EVENT │ │ │ │ - 17567: 0073d084 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data_ra │ │ │ │ + 17567: 0073d054 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data_ra │ │ │ │ 17568: 00cc40c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVBF16GER2NN │ │ │ │ 17569: 00db0546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_EDID_DSTATE │ │ │ │ 17570: 00db0a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_WRITE_DSTATE │ │ │ │ - 17571: 00915b5c 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ + 17571: 00915b2c 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ 17572: 00db08e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_ACK_DSTATE │ │ │ │ 17573: 00cc3ca0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVBF16GER2NP │ │ │ │ 17574: 00db0164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_RETURN_DSTATE │ │ │ │ 17575: 00641c84 224 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVBM_be_exp │ │ │ │ 17576: 004f22c8 616 FUNC GLOBAL DEFAULT 12 vfio_region_write │ │ │ │ 17577: 00db031c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_COMPLETE_DSTATE │ │ │ │ 17578: 00db10c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IO_CMD_DSTATE │ │ │ │ 17579: 0036f1fc 480 FUNC GLOBAL DEFAULT 12 vga_mem_readb │ │ │ │ 17580: 00db21c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_DSTATE │ │ │ │ - 17581: 0090be44 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ + 17581: 0090be14 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ 17582: 00d6da78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_INIT_FAIL_EVENT │ │ │ │ 17583: 00db0692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_SET_IRQ_DSTATE │ │ │ │ 17584: 00633384 284 FUNC GLOBAL DEFAULT 12 helper_xscvdpsxds │ │ │ │ - 17585: 009006fc 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ - 17586: 00937894 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ + 17585: 009006cc 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ + 17586: 00937864 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ 17587: 00d6cf28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_DESC_READ_EVENT │ │ │ │ 17588: 00d643e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_COMPLETE_COMMAND_EVENT │ │ │ │ 17589: 004338ec 456 FUNC GLOBAL DEFAULT 12 fw_cfg_add_string │ │ │ │ - 17590: 00946198 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ - 17591: 00985be0 1908 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ + 17590: 00946168 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ + 17591: 00985bb0 1908 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ 17592: 0029744c 208 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus64 │ │ │ │ - 17593: 0074d294 104 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ + 17593: 0074d264 104 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ 17594: 00d6ee24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_EVENT │ │ │ │ - 17595: 0099d854 84 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ + 17595: 0099d824 84 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ 17596: 0063f71c 328 FUNC GLOBAL DEFAULT 12 helper_XVI4GER8PP │ │ │ │ 17597: 0056aab4 248 FUNC GLOBAL DEFAULT 12 hmp_loadvm │ │ │ │ 17598: 002e74d0 112 FUNC GLOBAL DEFAULT 12 fgetxattrat_nofollow │ │ │ │ 17599: 00db175e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_DSTATE │ │ │ │ 17600: 00d73f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_WRITE_EVENT │ │ │ │ 17601: 00d77b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_EVENT │ │ │ │ 17602: 00d7808c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BALLOON_EVENT_EVENT │ │ │ │ 17603: 00db1774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_RESET_DSTATE │ │ │ │ 17604: 00db2214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_RECOVER_DSTATE │ │ │ │ 17605: 00d6c44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMDLEN_EVENT │ │ │ │ 17606: 00db0906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_RESET_IRQ_DELIVERED_DSTATE │ │ │ │ 17607: 00d6f3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_EVENT │ │ │ │ 17608: 00d7794c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_EVENT │ │ │ │ - 17609: 008c02f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ + 17609: 008c02c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ 17610: 00d7034c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_TB_STORE_EVENT │ │ │ │ 17611: 005c3da0 244 FUNC GLOBAL DEFAULT 12 tap_fd_get_ifname │ │ │ │ 17612: 00403624 252 FUNC GLOBAL DEFAULT 12 desc_set_buf │ │ │ │ - 17613: 008a1a64 1300 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ - 17614: 008f52c8 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ + 17613: 008a1a34 1300 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ + 17614: 008f5298 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ 17615: 00cb08d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs64 │ │ │ │ 17616: 00d79a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_START_EVENT │ │ │ │ 17617: 00d799d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_STOP_EVENT │ │ │ │ 17618: 00d6c170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MER_EVENT │ │ │ │ 17619: 00d6ab44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_READ_EVENT │ │ │ │ 17620: 00db0a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_UPDATE_DSTATE │ │ │ │ - 17621: 007514d8 464 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ - 17622: 00798084 268 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ + 17621: 007514a8 464 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ + 17622: 00798054 268 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ 17623: 00471780 712 FUNC GLOBAL DEFAULT 12 scsi_SG_IO_FROM_DEV │ │ │ │ 17624: 00db0910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_DSTATE │ │ │ │ 17625: 002a7d20 128 FUNC GLOBAL DEFAULT 12 qkbd_state_switch_console │ │ │ │ 17626: 00cb02a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus64 │ │ │ │ 17627: 004fb834 1540 FUNC GLOBAL DEFAULT 12 vfio_display_probe │ │ │ │ - 17628: 008c7314 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ + 17628: 008c72e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ 17629: 004077a4 56 FUNC GLOBAL DEFAULT 12 world_do_cmd │ │ │ │ - 17630: 007dc458 48 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ + 17630: 007dc428 48 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ 17631: 00288550 360 FUNC GLOBAL DEFAULT 12 int16_to_float32 │ │ │ │ 17632: 00db0606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_READ_DSTATE │ │ │ │ 17633: 00db194c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DEVICE_DSTATE │ │ │ │ 17634: 00ccfc70 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvnmsubsp │ │ │ │ 17635: 00db1176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OCM_UNMAP_DSTATE │ │ │ │ - 17636: 009806b0 8 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ - 17637: 009aa5ec 424 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ + 17636: 00980680 8 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ + 17637: 009aa5bc 424 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ 17638: 004928d8 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_endianness │ │ │ │ 17639: 00d6e038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_READ_EVENT │ │ │ │ 17640: 00d7387c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_COMPLETE_EVENT │ │ │ │ 17641: 002ebd00 120 FUNC GLOBAL DEFAULT 12 aml_resource_template │ │ │ │ 17642: 00cb6cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_le │ │ │ │ - 17643: 00aeb130 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ - 17644: 0099fefc 200 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ + 17643: 00aeb100 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ + 17644: 0099fecc 200 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ 17645: 00403728 8 FUNC GLOBAL DEFAULT 12 desc_ring_index │ │ │ │ 17646: 00d73c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_FOUND_EVENT │ │ │ │ 17647: 00d67d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LAT_B_EVENT │ │ │ │ 17648: 00d66d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_GUESS_EVENT │ │ │ │ 17649: 00d727e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_APP_COMMAND_EVENT │ │ │ │ 17650: 00d68574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_EDID_EVENT │ │ │ │ 17651: 00d76038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_EXPIRED_EVENT │ │ │ │ 17652: 00d72844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_EVENT │ │ │ │ 17653: 00cc3eb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVBF16GER2PN │ │ │ │ 17654: 0063f290 196 FUNC GLOBAL DEFAULT 12 helper_vcmpbfp_dot │ │ │ │ - 17655: 009d3a98 264 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ + 17655: 009d3a68 264 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ 17656: 00d79aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_CHANGE_EVENT │ │ │ │ 17657: 00cc3a90 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVBF16GER2PP │ │ │ │ 17658: 00ccad8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctsxs │ │ │ │ - 17659: 00965e84 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ + 17659: 00965e54 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ 17660: 00d75354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_EVENT │ │ │ │ 17661: 00d71bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_FIFO_OVERRUN_EVENT │ │ │ │ 17662: 00db1ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_DSTATE │ │ │ │ 17663: 00dafe42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SERVER_STATUS_DSTATE │ │ │ │ 17664: 00db0280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_DREG_DSTATE │ │ │ │ 17665: 00cb5f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_be │ │ │ │ - 17666: 00935500 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ - 17667: 008ce804 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ + 17666: 009354d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ + 17667: 008ce7d4 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ 17668: 00d78b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_NEW_EVENT │ │ │ │ 17669: 00c7d964 12 OBJECT GLOBAL DEFAULT 21 QCryptoRSAPaddingAlgo_lookup │ │ │ │ 17670: 00628db4 216 FUNC GLOBAL DEFAULT 12 helper_FDIV │ │ │ │ 17671: 00d6a844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_PENDING_IRQ_EVENT │ │ │ │ - 17672: 00910c9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ + 17672: 00910c6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ 17673: 00cb7204 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_le │ │ │ │ 17674: 003762ec 16 FUNC GLOBAL DEFAULT 12 i2c_slave_set_address │ │ │ │ - 17675: 0095c320 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ + 17675: 0095c2f0 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ 17676: 00db0c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_TX_DONE_DSTATE │ │ │ │ 17677: 0063505c 216 FUNC GLOBAL DEFAULT 12 helper_xvcvsxwsp │ │ │ │ 17678: 00622c68 304 FUNC GLOBAL DEFAULT 12 helper_DTSTSFIQ │ │ │ │ - 17679: 0069f728 540 FUNC GLOBAL DEFAULT 12 decContextStatusToString │ │ │ │ + 17679: 0069f6f4 540 FUNC GLOBAL DEFAULT 12 decContextStatusToString │ │ │ │ 17680: 00d6ee74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_EVENT │ │ │ │ 17681: 00648e48 8 FUNC GLOBAL DEFAULT 12 helper_cntlzw32 │ │ │ │ 17682: 002872c8 240 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64 │ │ │ │ 17683: 00cbf4c0 36 OBJECT GLOBAL DEFAULT 24 qemu_net_opts │ │ │ │ 17684: 00db1002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_DSTATE │ │ │ │ 17685: 00db004c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_INFO_DSTATE │ │ │ │ - 17686: 008fb52c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ + 17686: 008fb4fc 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ 17687: 005c8170 264 FUNC GLOBAL DEFAULT 12 replay_get_instructions │ │ │ │ 17688: 00d65f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_RETURN_EVENT │ │ │ │ 17689: 00db1546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_POP_DSTATE │ │ │ │ - 17690: 008c2e30 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ + 17690: 008c2e00 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ 17691: 00db12ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_DATA_DSTATE │ │ │ │ - 17692: 007f45d8 24 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ - 17693: 00960704 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ + 17692: 007f45a8 24 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ + 17693: 009606d4 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ 17694: 0061d7ac 692 FUNC GLOBAL DEFAULT 12 ppc_cpu_gdb_read_register_apple │ │ │ │ 17695: 00cc77ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVTSTDCDP │ │ │ │ 17696: 00d67cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CREATE_TASK_EVENT │ │ │ │ - 17697: 008febc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ - 17698: 0075ef38 164 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ + 17697: 008feb98 92 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ + 17698: 0075ef08 164 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ 17699: 00cd4b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCTFIXQ │ │ │ │ 17700: 00ccbf14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpbfp_dot │ │ │ │ - 17701: 006a2e98 52 FUNC GLOBAL DEFAULT 12 decNumberToString │ │ │ │ + 17701: 006a2e68 52 FUNC GLOBAL DEFAULT 12 decNumberToString │ │ │ │ 17702: 00d68104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_EVENT │ │ │ │ 17703: 00d76b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_EVENT │ │ │ │ 17704: 0053da1c 116 FUNC GLOBAL DEFAULT 12 qemu_get_guest_simple_memory_mapping │ │ │ │ 17705: 00d67554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_RECEIVE_EVENT │ │ │ │ 17706: 00dafe2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_DSTATE │ │ │ │ 17707: 00db0858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR0_READ_DSTATE │ │ │ │ 17708: 00cdf780 4 OBJECT GLOBAL DEFAULT 24 graphic_height │ │ │ │ 17709: 00dafe8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_RW_DONE_DSTATE │ │ │ │ 17710: 003c7538 528 FUNC GLOBAL DEFAULT 12 e1000x_hw_rx_enabled │ │ │ │ 17711: 00db0f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_DSTATE │ │ │ │ - 17712: 009bef24 96 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ + 17712: 009beef4 96 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ 17713: 00d72070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_UNDERFLOW_EVENT │ │ │ │ - 17714: 00795378 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ - 17715: 0081f5f4 176 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ + 17714: 00795348 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ + 17715: 0081f5c4 176 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ 17716: 00db08e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_CHECK_IPI_DSTATE │ │ │ │ 17717: 0062f97c 352 FUNC GLOBAL DEFAULT 12 helper_XSNMSUBQPO │ │ │ │ 17718: 002f2ad0 64 FUNC GLOBAL DEFAULT 12 acpi_gpe_reset │ │ │ │ - 17719: 006a4f74 584 FUNC GLOBAL DEFAULT 12 decNumberShift │ │ │ │ - 17720: 007596e4 140 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ - 17721: 006abcf0 264 FUNC GLOBAL DEFAULT 12 decNumberPlus │ │ │ │ - 17722: 008c89b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ + 17719: 006a4f44 584 FUNC GLOBAL DEFAULT 12 decNumberShift │ │ │ │ + 17720: 007596b4 140 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ + 17721: 006abcc0 264 FUNC GLOBAL DEFAULT 12 decNumberPlus │ │ │ │ + 17722: 008c8988 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ 17723: 00d71bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_IRQ_EVENT │ │ │ │ 17724: 00d6fcc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_SET_IRQ_EVENT │ │ │ │ - 17725: 007e6b44 192 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ + 17725: 007e6b14 192 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ 17726: 00db15e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_DSTATE │ │ │ │ 17727: 00d69ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_EVENT │ │ │ │ - 17728: 009bb198 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ + 17728: 009bb168 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ 17729: 00d72290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAPPED_EVENT │ │ │ │ - 17730: 00999e00 60 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ - 17731: 007749f0 976 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ + 17730: 00999dd0 60 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ + 17731: 007749c0 976 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ 17732: 00d7bcfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISPATCH_EVENT │ │ │ │ 17733: 00db1af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_DSTATE │ │ │ │ 17734: 00d6e1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 17735: 0096ccfc 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ + 17735: 0096cccc 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ 17736: 0057a20c 40 FUNC GLOBAL DEFAULT 12 multifd_device_state_save_thread_should_exit │ │ │ │ - 17737: 008fa62c 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ - 17738: 0072ca94 144 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ + 17737: 008fa5fc 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ + 17738: 0072ca64 144 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ 17739: 00db1914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_UNREGISTER_DSTATE │ │ │ │ 17740: 00db0a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_ENABLE_DSTATE │ │ │ │ 17741: 00db18f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_DSTATE │ │ │ │ - 17742: 008f4010 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ + 17742: 008f3fe0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ 17743: 0052aa3c 176 FUNC GLOBAL DEFAULT 12 fsdev_throttle_init │ │ │ │ 17744: 00d63c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_STEPPING_EVENT │ │ │ │ 17745: 00d773bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 17746: 0071738c 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ + 17746: 0071735c 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ 17747: 00cc1360 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVQPSQZ │ │ │ │ 17748: 00d652d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REQUEST_EVENT │ │ │ │ 17749: 00db21d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_UUID_DSTATE │ │ │ │ - 17750: 0074d954 460 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ + 17750: 0074d924 460 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ 17751: 0057ab00 56 FUNC GLOBAL DEFAULT 12 multifd_ram_save_setup │ │ │ │ 17752: 00db1054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_DSTATE │ │ │ │ - 17753: 00742cf4 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ + 17753: 00742cc4 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ 17754: 00db0a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_READ_DSTATE │ │ │ │ 17755: 00d7b0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 17756: 00db1e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_READ_DSTATE │ │ │ │ 17757: 00d63cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXITING_EVENT │ │ │ │ - 17758: 009d196c 40 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ - 17759: 008e80b8 552 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ + 17758: 009d193c 40 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ + 17759: 008e8088 552 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ 17760: 00d68c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_RECV_EVENT │ │ │ │ 17761: 00d73ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_ASYNC_EVENT │ │ │ │ 17762: 00db0590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPEND_DSTATE │ │ │ │ 17763: 00d68174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_EVENT │ │ │ │ - 17764: 009a0110 20 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ + 17764: 009a00e0 20 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ 17765: 00cc1fc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSTRIHL │ │ │ │ - 17766: 00812a64 168 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ + 17766: 00812a34 168 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ 17767: 00db1c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_DSTATE │ │ │ │ 17768: 00288e3c 360 FUNC GLOBAL DEFAULT 12 int16_to_float64 │ │ │ │ 17769: 0055f76c 816 FUNC GLOBAL DEFAULT 12 tpm_util_show_buffer │ │ │ │ 17770: 004029bc 1028 FUNC GLOBAL DEFAULT 12 rocker_event_mac_vlan_seen │ │ │ │ 17771: 00dafe98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_RAW_DSTATE │ │ │ │ 17772: 00db1632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_DSTATE │ │ │ │ 17773: 0058d168 272 FUNC GLOBAL DEFAULT 12 qemu_loadvm_load_state_buffer │ │ │ │ - 17774: 00b9d6ec 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ + 17774: 00b9d6bc 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ 17775: 00d78450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_SELECTION_EVENT │ │ │ │ 17776: 00d74ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_EVENT │ │ │ │ 17777: 00cc2044 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSTRIHR │ │ │ │ - 17778: 0077b9fc 444 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ + 17778: 0077b9cc 444 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ 17779: 00567958 428 FUNC GLOBAL DEFAULT 12 hmp_info_dirty_rate │ │ │ │ 17780: 00db28b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAP_DSTATE │ │ │ │ - 17781: 0080ef8c 116 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ + 17781: 0080ef5c 116 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ 17782: 00db02dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_WRITE_DSTATE │ │ │ │ 17783: 00d69cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_WRITE_EVENT │ │ │ │ - 17784: 008c24c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ - 17785: 009175c8 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ - 17786: 006a287c 348 FUNC GLOBAL DEFAULT 12 decNumberIntegralToInt64 │ │ │ │ + 17784: 008c2490 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ + 17785: 00917598 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ + 17786: 006a284c 348 FUNC GLOBAL DEFAULT 12 decNumberIntegralToInt64 │ │ │ │ 17787: 00d6a4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_READ_EVENT │ │ │ │ - 17788: 00758b94 196 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ + 17788: 00758b64 196 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ 17789: 00d6ebd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_EVENT │ │ │ │ 17790: 00db0d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_QDEV_RESET_HOLD_DSTATE │ │ │ │ 17791: 00cd39cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_DQUAI │ │ │ │ 17792: 0058a900 424 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_cleanup │ │ │ │ - 17793: 009bdb04 140 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ + 17793: 009bdad4 140 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ 17794: 00cd4944 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTDCQ │ │ │ │ 17795: 00644a00 228 FUNC GLOBAL DEFAULT 12 helper_vsldoi │ │ │ │ 17796: 00d77eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_EVENT │ │ │ │ 17797: 00d77d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_TCP_INFO_EVENT │ │ │ │ 17798: 00d8d79c 4 OBJECT GLOBAL DEFAULT 25 nb_option_roms │ │ │ │ 17799: 00d71220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_EVENT │ │ │ │ 17800: 002966ac 188 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs8 │ │ │ │ - 17801: 00759b34 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ - 17802: 00913d40 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ + 17801: 00759b04 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ + 17802: 00913d10 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ 17803: 00db0950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_SEND_DSTATE │ │ │ │ 17804: 004b588c 124 FUNC GLOBAL DEFAULT 12 usb_device_reset │ │ │ │ 17805: 00446fcc 296 FUNC GLOBAL DEFAULT 12 qmp_query_pci │ │ │ │ 17806: 00ccb9ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsro │ │ │ │ - 17807: 0095366c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ + 17807: 0095363c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ 17808: 00db09f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_READ_DSTATE │ │ │ │ - 17809: 007c14a8 568 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ + 17809: 007c1478 568 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ 17810: 00d779bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_HEADER_EVENT │ │ │ │ 17811: 00cd4f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_DQUAQ │ │ │ │ 17812: 00c7df64 12 OBJECT GLOBAL DEFAULT 21 ZeroPageDetection_lookup │ │ │ │ - 17813: 009b1330 16 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ + 17813: 009b1300 16 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ 17814: 00cc0c28 132 OBJECT GLOBAL DEFAULT 24 helper_info_LVEBX │ │ │ │ - 17815: 008ca0d4 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ + 17815: 008ca0a4 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ 17816: 00c7e6a8 12 OBJECT GLOBAL DEFAULT 21 QKeyCode_lookup │ │ │ │ 17817: 00ccbb78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrv │ │ │ │ 17818: 00d6e218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_EVENT │ │ │ │ 17819: 00daff66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_LOCK_MEDIUM_DSTATE │ │ │ │ 17820: 00630364 80 FUNC GLOBAL DEFAULT 12 helper_xscmpudp │ │ │ │ - 17821: 0096e780 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ + 17821: 0096e750 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ 17822: 00d790f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_FPSCR_GET_EVENT │ │ │ │ 17823: 0051f28c 68 FUNC GLOBAL DEFAULT 12 audio_driver_register │ │ │ │ 17824: 00cd3e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTSFI │ │ │ │ 17825: 00d6f4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_EVENT │ │ │ │ 17826: 00db0bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_DELAY_SET_SR_INT_DSTATE │ │ │ │ - 17827: 00813cb0 124 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ - 17828: 008c8174 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ + 17827: 00813c80 124 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ + 17828: 008c8144 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ 17829: 002ea4cc 264 FUNC GLOBAL DEFAULT 12 aml_index │ │ │ │ 17830: 00d67594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_CAN_RECEIVE_EVENT │ │ │ │ 17831: 00db18e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_DSTATE │ │ │ │ - 17832: 0093cf1c 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ + 17832: 0093ceec 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ 17833: 00db09ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_STATUS_DSTATE │ │ │ │ 17834: 00db0dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_WRITE_ICS_DSTATE │ │ │ │ 17835: 00d6d388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_ACCEPT_EVENT │ │ │ │ 17836: 00db14a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_DCMD_DSTATE │ │ │ │ 17837: 00cd48c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTSFQ │ │ │ │ 17838: 00d6bf40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_READL_EVENT │ │ │ │ 17839: 00db0dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_DSTATE │ │ │ │ 17840: 003ccd9c 1752 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l4_csum │ │ │ │ - 17841: 009d1ae0 296 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ - 17842: 00814a88 180 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ - 17843: 008a7cb8 544 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ + 17841: 009d1ab0 296 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ + 17842: 00814a58 180 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ + 17843: 008a7c88 544 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ 17844: 00daff0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DONE_DSTATE │ │ │ │ 17845: 00d7410c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_WRITEW_EVENT │ │ │ │ 17846: 00d68564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_EVENT │ │ │ │ 17847: 00d647a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CLEANUP_STATE_EVENT │ │ │ │ - 17848: 0096f9ec 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ - 17849: 00797634 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ + 17848: 0096f9bc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ + 17849: 00797604 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ 17850: 00db096e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_DSTATE │ │ │ │ 17851: 00db287a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_REJECT_DSTATE │ │ │ │ - 17852: 009266e0 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ - 17853: 00745288 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ + 17852: 009266b0 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ + 17853: 00745258 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ 17854: 0064607c 144 FUNC GLOBAL DEFAULT 12 helper_vsum4shs │ │ │ │ 17855: 00d71820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_EVENT │ │ │ │ 17856: 00d72d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_WRITE_EVENT │ │ │ │ 17857: 00db017a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_DSTATE │ │ │ │ - 17858: 0079fe28 304 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ + 17858: 0079fdf8 304 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ 17859: 00d693f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READW_EVENT │ │ │ │ 17860: 00d7348c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_CONFIG_EVENT │ │ │ │ - 17861: 007e4b18 588 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ + 17861: 007e4ae8 588 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ 17862: 00255e78 260 FUNC GLOBAL DEFAULT 12 cpu_exec_start │ │ │ │ 17863: 00d6f6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_EVENT │ │ │ │ 17864: 00db02a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_POPULATED_JEDEC_DSTATE │ │ │ │ - 17865: 007b86f8 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ - 17866: 008c5990 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ + 17865: 007b86c8 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ + 17866: 008c5960 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ 17867: 00db0782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_CPU_IRQ_DSTATE │ │ │ │ - 17868: 00787cd4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ - 17869: 009b7694 360 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ + 17868: 00787ca4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ + 17869: 009b7664 360 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ 17870: 00db0cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RESET_DSTATE │ │ │ │ 17871: 00323f48 156 FUNC GLOBAL DEFAULT 12 fw_path_provider_try_get_dev_path │ │ │ │ 17872: 00db0a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_DSTATE │ │ │ │ 17873: 00db028e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_READ_DSTATE │ │ │ │ - 17874: 0078f818 120 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ + 17874: 0078f7e8 120 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ 17875: 00db11a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC40X_TIMERS_INIT_DSTATE │ │ │ │ - 17876: 007e2a10 560 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ + 17876: 007e29e0 560 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ 17877: 00d72c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_SQ_EVENT │ │ │ │ 17878: 00d68384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_EVENT │ │ │ │ - 17879: 007945a4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ + 17879: 00794574 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ 17880: 00db07fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_WRITE_DSTATE │ │ │ │ 17881: 00293e14 196 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64i │ │ │ │ 17882: 00cd69c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_lscbx │ │ │ │ 17883: 00db1272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_RECV_DSTATE │ │ │ │ - 17884: 007dc10c 128 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ + 17884: 007dc0dc 128 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ 17885: 00db10e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_SELECT_DSTATE │ │ │ │ 17886: 00d784c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CLOSE_EVENT │ │ │ │ 17887: 00d78900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_ERROR_EVENT │ │ │ │ - 17888: 0070c3e8 240 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ + 17888: 0070c3b8 240 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ 17889: 004b4e9c 244 FUNC GLOBAL DEFAULT 12 usb_combined_packet_cancel │ │ │ │ 17890: 00db0cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_READ_DSTATE │ │ │ │ 17891: 00d643b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_HANDLE_EVENT_EVENT │ │ │ │ 17892: 00db060c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_DSTATE │ │ │ │ 17893: 00d64bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_SP_EVENT │ │ │ │ 17894: 00db1160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_READ_DSTATE │ │ │ │ 17895: 00db10bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FLUSH_NS_DSTATE │ │ │ │ 17896: 00db0e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_DSTATE │ │ │ │ 17897: 0029493c 204 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64v │ │ │ │ 17898: 002843ac 260 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_round_to_zero │ │ │ │ 17899: 005238b0 52 FUNC GLOBAL DEFAULT 12 AUD_remove_card │ │ │ │ - 17900: 008d4d44 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ - 17901: 009cb778 160 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ + 17900: 008d4d14 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ + 17901: 009cb748 160 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ 17902: 00cc7b04 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMINCQP │ │ │ │ 17903: 00db08dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_EOI_DSTATE │ │ │ │ - 17904: 009400e4 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ + 17904: 009400b4 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ 17905: 00c7ed0c 12 OBJECT GLOBAL DEFAULT 21 ReplayMode_lookup │ │ │ │ - 17906: 008dc30c 192 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ - 17907: 008d65cc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ + 17906: 008dc2dc 192 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ + 17907: 008d659c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ 17908: 00db0a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_READ_BLOCKED_DSTATE │ │ │ │ 17909: 00db18de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_CLEANUP_DSTATE │ │ │ │ - 17910: 00761868 1368 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ + 17910: 00761838 1368 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ 17911: 00bc62d4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive_iothread │ │ │ │ 17912: 002f2a88 72 FUNC GLOBAL DEFAULT 12 acpi_gpe_init │ │ │ │ - 17913: 0077af5c 232 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ + 17913: 0077af2c 232 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ 17914: 0044ef40 264 FUNC GLOBAL DEFAULT 12 pcie_aer_root_set_vector │ │ │ │ - 17915: 007621ac 392 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ - 17916: 00983234 88 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ - 17917: 0098f670 420 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ + 17915: 0076217c 392 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ + 17916: 00983204 88 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ + 17917: 0098f640 420 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ 17918: 0026d390 388 FUNC GLOBAL DEFAULT 12 float32_sub │ │ │ │ 17919: 00d6cdc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_EVENT │ │ │ │ - 17920: 00946d88 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ - 17921: 0073f11c 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ + 17920: 00946d58 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ + 17921: 0073f0ec 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ 17922: 00db0b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_DSTATE │ │ │ │ 17923: 00cb27c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64i │ │ │ │ 17924: 003930f4 316 FUNC GLOBAL DEFAULT 12 adb_poll │ │ │ │ 17925: 00db0436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_CHANNELS_DSTATE │ │ │ │ 17926: 00db06a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_CMD646_DSTATE │ │ │ │ 17927: 00d78b90 68 OBJECT GLOBAL DEFAULT 24 accel_tcg_trace_events │ │ │ │ 17928: 00db0c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SET_MISTA_DSTATE │ │ │ │ - 17929: 00780810 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ - 17930: 00963350 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ + 17929: 007807e0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ + 17930: 00963320 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ 17931: 00db0c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_DSTATE │ │ │ │ 17932: 00db0796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_GET_PENDING_IRQ_INFO_DSTATE │ │ │ │ 17933: 00cc298c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVWM_be_exp │ │ │ │ 17934: 00db1412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_IRQ_DSTATE │ │ │ │ 17935: 002e4a98 212 FUNC GLOBAL DEFAULT 12 v9fs_co_telldir │ │ │ │ 17936: 00d78340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_EVENT │ │ │ │ - 17937: 009b30e0 1104 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ - 17938: 0098bc30 104 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ - 17939: 00997da0 152 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ + 17937: 009b30b0 1104 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ + 17938: 0098bc00 104 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ + 17939: 00997d70 152 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ 17940: 002f2244 20 FUNC GLOBAL DEFAULT 12 acpi_table_len │ │ │ │ - 17941: 009bdbec 92 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ + 17941: 009bdbbc 92 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ 17942: 00db1f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_DSTATE │ │ │ │ 17943: 003cc784 112 FUNC GLOBAL DEFAULT 12 net_rx_pkt_has_tcp_data │ │ │ │ - 17944: 008c8d50 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ + 17944: 008c8d20 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ 17945: 00d69f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_SET_IRQ_EVENT │ │ │ │ 17946: 00645914 232 FUNC GLOBAL DEFAULT 12 helper_XXINSERTW │ │ │ │ 17947: 00cb1f84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64v │ │ │ │ - 17948: 008e37a4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ - 17949: 009ca990 324 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ + 17948: 008e3774 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ + 17949: 009ca960 324 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ 17950: 00db1c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_OTHER_DSTATE │ │ │ │ - 17951: 0092b910 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ - 17952: 009973dc 108 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ + 17951: 0092b8e0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ + 17952: 009973ac 108 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ 17953: 00d68a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_WRITE_EVENT │ │ │ │ 17954: 00db05f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ACK_DSTATE │ │ │ │ 17955: 00db089e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ENABLE_IRQ_DSTATE │ │ │ │ - 17956: 008e3e10 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ - 17957: 0085ef44 280 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ + 17956: 008e3de0 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ + 17957: 0085ef14 280 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ 17958: 00db12e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_DSTATE │ │ │ │ 17959: 00db1b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_INTERRUPT_DSTATE │ │ │ │ 17960: 00577284 176 FUNC GLOBAL DEFAULT 12 multifd_register_ops │ │ │ │ 17961: 00d7375c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_COMMAND_EVENT │ │ │ │ 17962: 004a36a0 520 FUNC GLOBAL DEFAULT 12 sdbus_read_data │ │ │ │ - 17963: 0082e220 540 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ + 17963: 0082e1f0 540 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ 17964: 00d6c5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_PACKET_SEND_EVENT │ │ │ │ 17965: 00d69f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_WRITE_EVENT │ │ │ │ 17966: 00db22c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_GET_DSTATE │ │ │ │ 17967: 00db11ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_SETPROP_DSTATE │ │ │ │ 17968: 00573fe8 160 FUNC GLOBAL DEFAULT 12 migration_file_set_error │ │ │ │ 17969: 00db1d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_DSTATE │ │ │ │ - 17970: 009c44c4 380 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ - 17971: 00901d20 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ - 17972: 00827430 2532 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ + 17970: 009c4494 380 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ + 17971: 00901cf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ + 17972: 00827400 2532 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ 17973: 00d6ad3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PC87312_IO_WRITE_EVENT │ │ │ │ 17974: 00d7763c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_EVENT │ │ │ │ 17975: 00db237c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_DSTATE │ │ │ │ 17976: 004f9e60 1668 FUNC GLOBAL DEFAULT 12 vfio_multifd_save_complete_precopy_thread │ │ │ │ 17977: 00da76c8 4168 OBJECT GLOBAL DEFAULT 25 gdbserver_state │ │ │ │ 17978: 00db1c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_START_DSTATE │ │ │ │ 17979: 00db1064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_DSTATE │ │ │ │ - 17980: 00959abc 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ - 17981: 009146e0 652 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ + 17980: 00959a8c 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ + 17981: 009146b0 652 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ 17982: 00db0536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_DSTATE │ │ │ │ 17983: 003255cc 116 FUNC GLOBAL DEFAULT 12 get_image_size │ │ │ │ - 17984: 008cb79c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ + 17984: 008cb76c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ 17985: 002ebd78 332 FUNC GLOBAL DEFAULT 12 aml_buffer │ │ │ │ 17986: 00282034 264 FUNC GLOBAL DEFAULT 12 float16_to_int8 │ │ │ │ 17987: 00cd49c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTDGQ │ │ │ │ 17988: 00db0216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 17989: 00c848f8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_vmapple_virtio_blk_variant │ │ │ │ 17990: 00db12be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_READ_DSTATE │ │ │ │ 17991: 00404138 8 FUNC GLOBAL DEFAULT 12 fp_port_enabled │ │ │ │ 17992: 0057c360 36 FUNC GLOBAL DEFAULT 12 migrate_switchover_ack │ │ │ │ 17993: 00d64450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_EVENT │ │ │ │ - 17994: 008c5fac 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ - 17995: 00746798 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSectionList │ │ │ │ + 17994: 008c5f7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ + 17995: 00746768 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSectionList │ │ │ │ 17996: 00db2328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ - 17997: 00864abc 256 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ - 17998: 00927404 372 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ - 17999: 0073b2f8 428 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ + 17997: 00864a8c 256 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ + 17998: 009273d4 372 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ + 17999: 0073b2c8 428 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ 18000: 00cca6d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvuxddp │ │ │ │ - 18001: 00768d9c 180 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ - 18002: 0099eed0 244 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ + 18001: 00768d6c 180 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ + 18002: 0099eea0 244 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ 18003: 00d6fe64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_READ_EVENT │ │ │ │ 18004: 00ccd330 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdcpsgn │ │ │ │ 18005: 00db1d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_PUT_FD_DSTATE │ │ │ │ 18006: 00db0418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SHOW_DSTATE │ │ │ │ - 18007: 009c2dec 2384 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ + 18007: 009c2dbc 2384 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ 18008: 00dafea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_KICK_DSTATE │ │ │ │ 18009: 00d6bff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_WRITEB_EVENT │ │ │ │ - 18010: 00759804 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ + 18010: 007597d4 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ 18011: 00db1152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REG_READ_DSTATE │ │ │ │ 18012: 00db1520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REPORT_LUNS_DSTATE │ │ │ │ - 18013: 00807f74 8 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ + 18013: 00807f44 8 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ 18014: 00d6bbd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_WRITE_EVENT │ │ │ │ 18015: 00d6d5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_READ_EVENT │ │ │ │ 18016: 00db20cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 18017: 00d68654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_WRITE_EVENT │ │ │ │ - 18018: 008c8ec0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ + 18018: 008c8e90 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ 18019: 0046736c 132 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_complete │ │ │ │ 18020: 00d69f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_WRITE_EVENT │ │ │ │ 18021: 00d6a194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INV_EVENT │ │ │ │ 18022: 00db05a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_RAISE_DSTATE │ │ │ │ 18023: 002a22e4 24 FUNC GLOBAL DEFAULT 12 qemu_console_surface │ │ │ │ 18024: 00d65f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_RETURN_EVENT │ │ │ │ 18025: 00d733ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_EVENT │ │ │ │ 18026: 005c84a8 312 FUNC GLOBAL DEFAULT 12 replay_interrupt │ │ │ │ - 18027: 00796dcc 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ - 18028: 009916c8 404 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ + 18027: 00796d9c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ + 18028: 00991698 404 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ 18029: 00d6e2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_EVENT │ │ │ │ - 18030: 00719340 24 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ + 18030: 00719310 24 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ 18031: 00daffc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_START_DSTATE │ │ │ │ 18032: 00d759fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_FEATURES_EVENT │ │ │ │ 18033: 00cc3250 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBUBS │ │ │ │ - 18034: 00965e28 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ + 18034: 00965df8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ 18035: 00d72c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_PRDT_EVENT │ │ │ │ 18036: 0033934c 220 FUNC GLOBAL DEFAULT 12 sysbus_realize_and_unref │ │ │ │ 18037: 005b4190 3896 FUNC GLOBAL DEFAULT 12 net_init_dgram │ │ │ │ 18038: 00db16c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_CANCEL_DSTATE │ │ │ │ 18039: 00d7b3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_EVENT │ │ │ │ 18040: 00d6649c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_CMD_EVENT │ │ │ │ - 18041: 0077f3ac 464 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i64 │ │ │ │ + 18041: 0077f37c 464 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i64 │ │ │ │ 18042: 00d7a1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BALLOON_EVENT │ │ │ │ 18043: 00db12d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_DATA_DSTATE │ │ │ │ 18044: 00daffc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 18045: 00d72510 244 OBJECT GLOBAL DEFAULT 24 hw_sd_trace_events │ │ │ │ 18046: 00db02a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_SELECT_DSTATE │ │ │ │ - 18047: 00917c40 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ + 18047: 00917c10 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ 18048: 005e5280 136 FUNC GLOBAL DEFAULT 12 ppc4xx_ahb_init │ │ │ │ 18049: 00db1aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_KICK_DSTATE │ │ │ │ 18050: 002a7db4 44 FUNC GLOBAL DEFAULT 12 qkbd_state_init │ │ │ │ 18051: 00d7b7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_ALTERNATE_EVENT │ │ │ │ - 18052: 008da854 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ + 18052: 008da824 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ 18053: 00464e60 168 FUNC GLOBAL DEFAULT 12 scsi_bus_parse_cdb │ │ │ │ 18054: 00cd23a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fctidu │ │ │ │ 18055: 005b0938 216 FUNC GLOBAL DEFAULT 12 qemu_net_queue_purge │ │ │ │ 18056: 00db0734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_REGISTER_DSTATE │ │ │ │ - 18057: 0092063c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ + 18057: 0092060c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ 18058: 00d9ef78 4 OBJECT GLOBAL DEFAULT 25 replay_break_timer │ │ │ │ 18059: 005d2d28 196 FUNC GLOBAL DEFAULT 12 ebpf_find_binary_by_id │ │ │ │ 18060: 00db144c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMPLETE_REQUEST_DSTATE │ │ │ │ 18061: 00db0812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_EOIR_WRITE_DSTATE │ │ │ │ 18062: 00db0480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_WRITE_DSTATE │ │ │ │ 18063: 00512674 40 FUNC GLOBAL DEFAULT 12 vhost_net_set_backend │ │ │ │ 18064: 00cd231c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fctidz │ │ │ │ 18065: 00285594 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_scalbn │ │ │ │ 18066: 00d72b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_EVENT │ │ │ │ - 18067: 0086d524 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ + 18067: 0086d4f4 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ 18068: 0029ee4c 100 FUNC GLOBAL DEFAULT 12 qemu_console_co_wait_update │ │ │ │ 18069: 00d73c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_EVENT │ │ │ │ - 18070: 00990940 340 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ - 18071: 00aeaa20 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ - 18072: 00995c68 336 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ - 18073: 007e58ac 644 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ + 18070: 00990910 340 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ + 18071: 00aea9f0 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ + 18072: 00995c38 336 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ + 18073: 007e587c 644 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ 18074: 002813a0 264 FUNC GLOBAL DEFAULT 12 float16_to_int32_scalbn │ │ │ │ 18075: 00db1038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_MASKED_DSTATE │ │ │ │ 18076: 00583264 548 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_range │ │ │ │ - 18077: 009b1dbc 32 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ + 18077: 009b1d8c 32 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ 18078: 00d72704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_BLOCK_EVENT │ │ │ │ 18079: 00d709c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_READ_EVENT │ │ │ │ 18080: 0028bb50 424 FUNC GLOBAL DEFAULT 12 float128_maxnum │ │ │ │ 18081: 0028498c 256 FUNC GLOBAL DEFAULT 12 float16_to_uint8_scalbn │ │ │ │ 18082: 0040b580 12 FUNC GLOBAL DEFAULT 12 ctucan_disconnect │ │ │ │ 18083: 00d6d768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DISABLED_EVENT │ │ │ │ 18084: 00d8d790 4 OBJECT GLOBAL DEFAULT 25 nb_prom_envs │ │ │ │ 18085: 00d7715c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_LOW_PENDING_EVENT │ │ │ │ 18086: 00cc0cac 132 OBJECT GLOBAL DEFAULT 24 helper_info_LVEHX │ │ │ │ 18087: 00daff8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_TS_DSTATE │ │ │ │ 18088: 002a0e78 164 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_dmabuf │ │ │ │ 18089: 00535cd4 264 FUNC GLOBAL DEFAULT 12 validate_bootdevices │ │ │ │ 18090: 00d6b9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_SEC_RESP_EVENT │ │ │ │ - 18091: 009908c8 120 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ - 18092: 006ec030 60 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ + 18091: 00990898 120 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ + 18092: 006ec000 60 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ 18093: 00d72924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_COMMAND_EVENT │ │ │ │ 18094: 00db17bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_ASYNC_DSTATE │ │ │ │ 18095: 00d7719c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_EVENT │ │ │ │ 18096: 004fc750 220 FUNC GLOBAL DEFAULT 12 virtio_bus_set_vdev_config │ │ │ │ 18097: 00d6640c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_EVENT │ │ │ │ 18098: 00d7357c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_CONFIG_EVENT │ │ │ │ 18099: 005530bc 308 FUNC GLOBAL DEFAULT 12 qemu_fdt_randomize_seeds │ │ │ │ 18100: 0055b428 484 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_stop │ │ │ │ 18101: 0064797c 784 FUNC GLOBAL DEFAULT 12 helper_bcdcfsq │ │ │ │ - 18102: 00825088 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ + 18102: 00825058 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ 18103: 00dafd7b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qdev_c │ │ │ │ 18104: 00628b34 160 FUNC GLOBAL DEFAULT 12 helper_FSUB │ │ │ │ 18105: 00db0476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_FILL_WINDOW_DSTATE │ │ │ │ 18106: 00d721f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FRAME_BUSY_EVENT │ │ │ │ 18107: 00505e1c 240 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_post_load │ │ │ │ 18108: 005339ac 228 FUNC GLOBAL DEFAULT 12 hmp_block_job_set_speed │ │ │ │ 18109: 00619afc 8700 FUNC GLOBAL DEFAULT 12 powerpc_excp │ │ │ │ - 18110: 007dc318 56 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ + 18110: 007dc2e8 56 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ 18111: 00db1b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_RAMBLOCK_VFN_HASH_DSTATE │ │ │ │ 18112: 00d6bc50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_ENABLE_EVENT │ │ │ │ 18113: 00d66958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_RD_EVENT │ │ │ │ - 18114: 007173e4 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ - 18115: 008ae094 296 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ + 18114: 007173b4 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ + 18115: 008ae064 296 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ 18116: 0032baa4 164 FUNC GLOBAL DEFAULT 12 hmp_nmi │ │ │ │ - 18117: 007d7544 220 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ + 18117: 007d7514 220 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ 18118: 00383524 592 FUNC GLOBAL DEFAULT 12 ide_data_readl │ │ │ │ 18119: 00db10ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHPC_SLOT_COMMAND_DSTATE │ │ │ │ 18120: 005310ec 352 FUNC GLOBAL DEFAULT 12 hmp_info_dump │ │ │ │ 18121: 00555dc8 16 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_used │ │ │ │ 18122: 00d741dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_GUEST_BUG_EVENT │ │ │ │ - 18123: 00927ec0 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ + 18123: 00927e90 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ 18124: 004f2f90 84 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ - 18125: 00952150 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ + 18125: 00952120 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ 18126: 00d65ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_EVENT │ │ │ │ - 18127: 0094fa00 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ - 18128: 008e0f88 1116 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ + 18127: 0094f9d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ + 18128: 008e0f58 1116 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ 18129: 00370114 116 FUNC GLOBAL DEFAULT 12 virtio_add_dmabuf │ │ │ │ 18130: 00293584 188 FUNC GLOBAL DEFAULT 12 helper_gvec_andc │ │ │ │ 18131: 00d6a104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVI_EVENT │ │ │ │ - 18132: 0094b9f4 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ + 18132: 0094b9c4 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ 18133: 00648a74 4 FUNC GLOBAL DEFAULT 12 helper_vncipher │ │ │ │ 18134: 00db2220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 18135: 004b7028 524 FUNC GLOBAL DEFAULT 12 usb_ep_dump │ │ │ │ 18136: 003839ec 628 FUNC GLOBAL DEFAULT 12 ide_data_readw │ │ │ │ 18137: 00c7daa8 12 OBJECT GLOBAL DEFAULT 21 DumpGuestMemoryFormat_lookup │ │ │ │ - 18138: 006c7e54 212 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ + 18138: 006c7e24 212 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ 18139: 00db08ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_DSTATE │ │ │ │ 18140: 00db1e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GLOBAL_DIRTY_CHANGED_DSTATE │ │ │ │ 18141: 00d7700c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_EVENT │ │ │ │ 18142: 00db087e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_READ_DSTATE │ │ │ │ 18143: 00d720f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_EVENT │ │ │ │ 18144: 00d69020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_EVENT │ │ │ │ 18145: 00cb5ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_le │ │ │ │ 18146: 0043aba0 280 FUNC GLOBAL DEFAULT 12 msix_init_exclusive_bar │ │ │ │ 18147: 00db18ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_DSTATE │ │ │ │ 18148: 00403fcc 20 FUNC GLOBAL DEFAULT 12 fp_port_get_macaddr │ │ │ │ 18149: 002a39a8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_sync │ │ │ │ - 18150: 008c9258 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ + 18150: 008c9228 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ 18151: 00db03c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_CTRL_DSTATE │ │ │ │ 18152: 00d746ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_EVENT │ │ │ │ 18153: 00d78520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_VENDOR_EVENT │ │ │ │ - 18154: 0093badc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ + 18154: 0093baac 92 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ 18155: 00db0062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_SOCKET_DSTATE │ │ │ │ 18156: 00293950 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ands │ │ │ │ - 18157: 0095b778 280 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ - 18158: 008a3c58 64 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ + 18157: 0095b748 280 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ + 18158: 008a3c28 64 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ 18159: 00d68634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_WRITE_EVENT │ │ │ │ 18160: 00d78b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_REUSE_EVENT │ │ │ │ - 18161: 0098123c 168 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ + 18161: 0098120c 168 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ 18162: 00d71ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_EVENT │ │ │ │ 18163: 00d6bc70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_READ_EVENT │ │ │ │ - 18164: 00965418 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ + 18164: 009653e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ 18165: 00528b40 172 FUNC GLOBAL DEFAULT 12 chardev_add_completion │ │ │ │ 18166: 0038f4e8 288 FUNC GLOBAL DEFAULT 12 pci_ide_create_devs │ │ │ │ - 18167: 0099987c 1104 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ - 18168: 0073bd28 20 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ - 18169: 009cac38 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ - 18170: 008d0af8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ + 18167: 0099984c 1104 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ + 18168: 0073bcf8 20 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ + 18169: 009cac08 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ + 18170: 008d0ac8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ 18171: 002e8bcc 100 FUNC GLOBAL DEFAULT 12 free_aml_allocator │ │ │ │ 18172: 00d706bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_ALLOCATION_STATE_EVENT │ │ │ │ 18173: 00db13f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_TRANSFER_DATA_DSTATE │ │ │ │ 18174: 004671b4 440 FUNC GLOBAL DEFAULT 12 scsi_req_complete_failed │ │ │ │ 18175: 00db16e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_GET_PORT_STATUS_DSTATE │ │ │ │ 18176: 00d7413c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_EVENT │ │ │ │ - 18177: 007fc078 88 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ + 18177: 007fc048 88 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ 18178: 00c7dd1c 12 OBJECT GLOBAL DEFAULT 21 NumaOptionsType_lookup │ │ │ │ - 18179: 008684c8 184 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ + 18179: 00868498 184 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ 18180: 005d2dec 232 FUNC GLOBAL DEFAULT 12 qmp_request_ebpf │ │ │ │ - 18181: 00995b78 240 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ + 18181: 00995b48 240 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ 18182: 00cb35b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax16 │ │ │ │ 18183: 00cd37bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRRND │ │ │ │ 18184: 00db20ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 18185: 003ea258 152 FUNC GLOBAL DEFAULT 12 igb_core_pre_save │ │ │ │ 18186: 002e88b8 280 FUNC GLOBAL DEFAULT 12 build_append_gas │ │ │ │ 18187: 00d6ba90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_READ_EVENT │ │ │ │ - 18188: 007ae644 276 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ + 18188: 007ae614 276 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ 18189: 00db1e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_RELEASE_DSTATE │ │ │ │ 18190: 002fed74 116 FUNC GLOBAL DEFAULT 12 GUS_dmarequest │ │ │ │ 18191: 00db04a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_DSTATE │ │ │ │ 18192: 002e4ce4 544 FUNC GLOBAL DEFAULT 12 v9fs_co_mkdir │ │ │ │ - 18193: 007b9bf0 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ - 18194: 0081072c 168 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ - 18195: 00757504 252 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ - 18196: 008f90d4 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ + 18193: 007b9bc0 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ + 18194: 008106fc 168 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ + 18195: 007574d4 252 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ + 18196: 008f90a4 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ 18197: 00cc9d90 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvdpuxws │ │ │ │ - 18198: 007ac994 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ + 18198: 007ac964 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ 18199: 003379a0 160 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive │ │ │ │ 18200: 00db00cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_DSTATE │ │ │ │ 18201: 00257250 388 FUNC GLOBAL DEFAULT 12 cap_disas_plugin │ │ │ │ 18202: 00db0324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_DSTATE │ │ │ │ 18203: 00db0f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_RESET_DSTATE │ │ │ │ 18204: 00d65494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_QUEUE_EVENT │ │ │ │ 18205: 00cc7c90 132 OBJECT GLOBAL DEFAULT 24 helper_info_FNMSUB │ │ │ │ 18206: 00622ea4 280 FUNC GLOBAL DEFAULT 12 helper_DQUAIQ │ │ │ │ - 18207: 008f9efc 324 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ - 18208: 00810b44 104 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ + 18207: 008f9ecc 324 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ + 18208: 00810b14 104 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ 18209: 00d64eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_EVENT │ │ │ │ - 18210: 00903a40 432 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ + 18210: 00903a10 432 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ 18211: 00d6d8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 18212: 00d7aab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAME_EVENT │ │ │ │ - 18213: 009503d4 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ + 18213: 009503a4 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ 18214: 0052aaec 328 FUNC GLOBAL DEFAULT 12 fsdev_co_throttle_request │ │ │ │ 18215: 00d77f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_EVENT │ │ │ │ 18216: 00db18f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_DSTATE │ │ │ │ 18217: 004f516c 96 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ 18218: 00d7b3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_EVENT │ │ │ │ - 18219: 006e55a8 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ + 18219: 006e5578 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ 18220: 00db048e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_BLT_DSTATE │ │ │ │ 18221: 00d6fd54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_SET_IRQ_EVENT │ │ │ │ - 18222: 006d332c 8 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ - 18223: 008fa914 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ + 18222: 006d32fc 8 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ + 18223: 008fa8e4 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ 18224: 00d6f664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_COMPLETE_CB_EVENT │ │ │ │ 18225: 00d7728c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_AFTER_LOOP_EVENT │ │ │ │ - 18226: 0096eba8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ + 18226: 0096eb78 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ 18227: 00d78d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_SOURCE_EVENT │ │ │ │ 18228: 00d662cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_READ_EVENT │ │ │ │ 18229: 00db019e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_IO_PORT_DSTATE │ │ │ │ 18230: 00d79a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_EVENT │ │ │ │ - 18231: 0079094c 284 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ + 18231: 0079091c 284 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ 18232: 00db1dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_DSTATE │ │ │ │ 18233: 00d64ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_EVENT │ │ │ │ 18234: 0028b780 8 FUNC GLOBAL DEFAULT 12 float32_maximum_number │ │ │ │ 18235: 002e5090 232 FUNC GLOBAL DEFAULT 12 v9fs_co_closedir │ │ │ │ - 18236: 0092f7f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ + 18236: 0092f7c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ 18237: 004b6eac 92 FUNC GLOBAL DEFAULT 12 usb_packet_cleanup │ │ │ │ 18238: 00d7a9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GETFD_EVENT │ │ │ │ - 18239: 006a5e68 224 FUNC GLOBAL DEFAULT 12 decNumberMinMag │ │ │ │ - 18240: 009aacb4 108 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ + 18239: 006a5e38 224 FUNC GLOBAL DEFAULT 12 decNumberMinMag │ │ │ │ + 18240: 009aac84 108 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ 18241: 00ccd1a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdtrunc │ │ │ │ - 18242: 008f3774 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ - 18243: 0091cd78 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ + 18242: 008f3744 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ + 18243: 0091cd48 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ 18244: 00db0488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_READ_REG_DSTATE │ │ │ │ - 18245: 00995890 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ + 18245: 00995860 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ 18246: 00db02f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_DSTATE │ │ │ │ 18247: 00d7ae24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_EVENT │ │ │ │ - 18248: 008e0904 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ - 18249: 008c7c6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ - 18250: 00921b50 316 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ + 18248: 008e08d4 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ + 18249: 008c7c3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ + 18250: 00921b20 316 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ 18251: 003ff3bc 56 FUNC GLOBAL DEFAULT 12 etsec_miim_link_status │ │ │ │ 18252: 005dab54 32 FUNC GLOBAL DEFAULT 12 helper_booke_set_eplc │ │ │ │ 18253: 00464a50 1040 FUNC GLOBAL DEFAULT 12 scsi_req_parse_cdb │ │ │ │ 18254: 00c7ec40 12 OBJECT GLOBAL DEFAULT 21 CxlExtentRemovalPolicy_lookup │ │ │ │ - 18255: 0079f318 120 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ + 18255: 0079f2e8 120 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ 18256: 00d71ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_RESET_EVENT │ │ │ │ 18257: 00572b90 48 FUNC GLOBAL DEFAULT 12 migration_incoming_postcopy_advised │ │ │ │ 18258: 00cb48c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul8 │ │ │ │ 18259: 005fb6c0 9592 FUNC GLOBAL DEFAULT 12 vof_client_call │ │ │ │ 18260: 004a9ef4 128 FUNC GLOBAL DEFAULT 12 sdhci_common_class_init │ │ │ │ 18261: 00db072e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SET_DSTATE │ │ │ │ - 18262: 0073ba5c 80 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ + 18262: 0073ba2c 80 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ 18263: 00cc9238 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrspi │ │ │ │ 18264: 00d6a974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_MASKED_PENDING_EVENT │ │ │ │ 18265: 00551fd8 264 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_u64 │ │ │ │ - 18266: 006e6f74 832 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ + 18266: 006e6f44 832 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ 18267: 002ae6b0 16 FUNC GLOBAL DEFAULT 12 qemu_text_console_get_label │ │ │ │ 18268: 00db07aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_WRITE_DSTATE │ │ │ │ 18269: 00522fa8 144 FUNC GLOBAL DEFAULT 12 AUD_get_buffer_size_out │ │ │ │ 18270: 002c58e4 120 FUNC GLOBAL DEFAULT 12 palette_idx │ │ │ │ 18271: 00d66e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_COMMAND_EVENT │ │ │ │ - 18272: 00756edc 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ - 18273: 008da3d4 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ + 18272: 00756eac 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ + 18273: 008da3a4 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ 18274: 00d76158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_WRITE_EVENT │ │ │ │ 18275: 00db1e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_DSTATE │ │ │ │ 18276: 00cb352c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax32 │ │ │ │ 18277: 00d7462c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_WAKEUP_EVENT │ │ │ │ 18278: 002eb9c8 120 FUNC GLOBAL DEFAULT 12 aml_else │ │ │ │ 18279: 00c7de08 12 OBJECT GLOBAL DEFAULT 21 DirtyRateMeasureMode_lookup │ │ │ │ 18280: 003701fc 88 FUNC GLOBAL DEFAULT 12 virtio_remove_resource │ │ │ │ 18281: 00dafd56 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_net_c │ │ │ │ 18282: 0057c240 36 FUNC GLOBAL DEFAULT 12 migrate_multifd │ │ │ │ 18283: 00544f54 20 FUNC GLOBAL DEFAULT 12 runstate_get │ │ │ │ 18284: 00d64cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_WAIT_EVENT │ │ │ │ 18285: 00580e74 380 FUNC GLOBAL DEFAULT 12 postcopy_wake_shared │ │ │ │ 18286: 002919e8 24 FUNC GLOBAL DEFAULT 12 helper_clz_i32 │ │ │ │ 18287: 00db0ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_WRITE_DSTATE │ │ │ │ - 18288: 0069e124 108 FUNC GLOBAL DEFAULT 12 spr_write_e500_l1csr0 │ │ │ │ + 18288: 0069e0f0 108 FUNC GLOBAL DEFAULT 12 spr_write_e500_l1csr0 │ │ │ │ 18289: 00d66d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_EVENT │ │ │ │ 18290: 00db17d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_DSTATE │ │ │ │ - 18291: 0069e190 108 FUNC GLOBAL DEFAULT 12 spr_write_e500_l1csr1 │ │ │ │ + 18291: 0069e15c 108 FUNC GLOBAL DEFAULT 12 spr_write_e500_l1csr1 │ │ │ │ 18292: 00db0384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMAREADY_DSTATE │ │ │ │ 18293: 00db05b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_WRITE_DSTATE │ │ │ │ - 18294: 008b948c 512 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ - 18295: 0081e184 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ + 18294: 008b945c 512 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ + 18295: 0081e154 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ 18296: 00db20c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 18297: 00d6e6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_WRITE_EVENT │ │ │ │ 18298: 00db1a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_DSTATE │ │ │ │ 18299: 00db1d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_DSTATE │ │ │ │ 18300: 00db07c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VINVALL_DSTATE │ │ │ │ 18301: 004d09f8 576 FUNC GLOBAL DEFAULT 12 usb_ehci_unrealize │ │ │ │ 18302: 0044fdfc 160 FUNC GLOBAL DEFAULT 12 pcie_aer_parse_error_string │ │ │ │ 18303: 00d77c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_EVENT │ │ │ │ - 18304: 0094b004 28 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ - 18305: 00743c9c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ + 18304: 0094afd4 28 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ + 18305: 00743c6c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ 18306: 00d66d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_LCHS_GUESS_EVENT │ │ │ │ 18307: 00471be4 352 FUNC GLOBAL DEFAULT 12 scsi_generic_read_device_inquiry │ │ │ │ 18308: 00543c7c 524 FUNC GLOBAL DEFAULT 12 qtest_server_init │ │ │ │ 18309: 00d674d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_READ_EVENT │ │ │ │ 18310: 00d78f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_DSI_EVENT │ │ │ │ 18311: 00d690e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_EVENT │ │ │ │ 18312: 00d6f3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_POST_CQE_EVENT │ │ │ │ 18313: 00cc32d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBUHS │ │ │ │ - 18314: 0093d128 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ + 18314: 0093d0f8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ 18315: 00d5dcf8 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_alg_map │ │ │ │ 18316: 005da9c0 372 FUNC GLOBAL DEFAULT 12 helper_440_tlbre │ │ │ │ 18317: 00db1a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_DSTATE │ │ │ │ - 18318: 00804f90 420 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ - 18319: 0070f9b0 68 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ + 18318: 00804f60 420 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ + 18319: 0070f980 68 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ 18320: 00d68e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_READ_EVENT │ │ │ │ 18321: 00d785b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_EVENT │ │ │ │ - 18322: 0098c5a8 116 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ + 18322: 0098c578 116 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ 18323: 00544330 1056 FUNC GLOBAL DEFAULT 12 configure_rtc │ │ │ │ 18324: 003fd3ac 12 FUNC GLOBAL DEFAULT 12 vhost_net_get_max_queues │ │ │ │ - 18325: 00953e44 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ + 18325: 00953e14 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ 18326: 00cb229c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16i │ │ │ │ 18327: 00d6f8d4 52 OBJECT GLOBAL DEFAULT 24 hw_nvram_trace_events │ │ │ │ - 18328: 0080f4f4 576 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ - 18329: 00887eac 24 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ - 18330: 008f0fdc 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ + 18328: 0080f4c4 576 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ + 18329: 00887e7c 24 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ + 18330: 008f0fac 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ 18331: 0032b908 248 FUNC GLOBAL DEFAULT 12 hmp_pmemsave │ │ │ │ 18332: 00d7a7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CANCEL_EVENT │ │ │ │ - 18333: 00b86778 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ + 18333: 00b86748 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ 18334: 00d6f164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VIRT_MNGMT_EVENT │ │ │ │ 18335: 00d6f494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_EVENT │ │ │ │ 18336: 005233f4 212 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_out │ │ │ │ 18337: 00db0a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_SET_IRQ_DSTATE │ │ │ │ 18338: 00d71c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_STATE_EVENT │ │ │ │ - 18339: 007b145c 152 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ + 18339: 007b142c 152 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ 18340: 0055afd4 48 FUNC GLOBAL DEFAULT 12 cryptodev_get_vhost │ │ │ │ 18341: 00db07fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADWRITE_DSTATE │ │ │ │ 18342: 00296d70 196 FUNC GLOBAL DEFAULT 12 helper_gvec_leus16 │ │ │ │ 18343: 00d64130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SEEK_EVENT │ │ │ │ 18344: 00cb1a5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16v │ │ │ │ - 18345: 009c95c8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ - 18346: 00810140 492 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ - 18347: 00788a90 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ + 18345: 009c9598 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ + 18346: 00810110 492 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ + 18347: 00788a60 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ 18348: 00d5de60 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_clear_drv │ │ │ │ 18349: 00463ce8 304 FUNC GLOBAL DEFAULT 12 scsi_device_find │ │ │ │ 18350: 00d69e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_EVENT │ │ │ │ - 18351: 0093bfe4 92 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ + 18351: 0093bfb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ 18352: 003ff5a8 984 FUNC GLOBAL DEFAULT 12 etsec_walk_tx_ring │ │ │ │ - 18353: 008fb948 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ - 18354: 006ef65c 56 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ - 18355: 0070ce48 224 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ + 18353: 008fb918 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ + 18354: 006ef62c 56 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ + 18355: 0070ce18 224 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ 18356: 00db0a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_READ_DSTATE │ │ │ │ 18357: 00cc9afc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrdpi │ │ │ │ - 18358: 00b2aef4 52 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ + 18358: 00b2aec4 52 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ 18359: 004621f4 28 FUNC GLOBAL DEFAULT 12 mc146818rtc_set_cmos_data │ │ │ │ 18360: 00d6d2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_WRITE_EVENT │ │ │ │ 18361: 00d75034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_EVENT │ │ │ │ 18362: 00d6e478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_EVENT │ │ │ │ 18363: 0063482c 304 FUNC GLOBAL DEFAULT 12 helper_xscvqpudz │ │ │ │ 18364: 00db2342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_DSTATE │ │ │ │ - 18365: 008a343c 392 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ + 18365: 008a340c 392 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ 18366: 00d6ecd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_EVENT │ │ │ │ 18367: 00d7bc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_ALLOC_EVENT │ │ │ │ - 18368: 00904670 588 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ - 18369: 00948968 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ + 18368: 00904640 588 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ + 18369: 00948938 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ 18370: 00d6fa00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHPC_SLOT_COMMAND_EVENT │ │ │ │ - 18371: 0099c2c4 620 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ + 18371: 0099c294 620 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ 18372: 00cc86e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpspn │ │ │ │ 18373: 005127f8 1032 FUNC GLOBAL DEFAULT 12 vhost_save_backend_state │ │ │ │ 18374: 00da881c 4 OBJECT GLOBAL DEFAULT 25 tcg_env │ │ │ │ 18375: 00d8d798 4 OBJECT GLOBAL DEFAULT 25 old_param │ │ │ │ 18376: 002ecda0 76 FUNC GLOBAL DEFAULT 12 aml_dword_memory │ │ │ │ 18377: 00db0a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_ENTRY_DSTATE │ │ │ │ 18378: 00d65d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_CONNECT_EVENT │ │ │ │ - 18379: 007db4f4 416 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ + 18379: 007db4c4 416 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ 18380: 00db1248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_STUFF_DSTATE │ │ │ │ 18381: 00d6cf68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_MDIO_ACCESS_EVENT │ │ │ │ 18382: 00db04b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_DSTATE │ │ │ │ 18383: 00dafd3c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_dump_c │ │ │ │ - 18384: 00754880 16 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ - 18385: 008e6298 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ + 18384: 00754850 16 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ + 18385: 008e6268 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ 18386: 00c7d4d8 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckMode_lookup │ │ │ │ 18387: 00534e40 236 FUNC GLOBAL DEFAULT 12 hmp_info_blockstats │ │ │ │ - 18388: 00905df8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ - 18389: 00977354 380 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ + 18388: 00905dc8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ + 18389: 00977324 380 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ 18390: 00d77e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_EVENT │ │ │ │ 18391: 00d6c4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_CMD_ADB_NOBUS_EVENT │ │ │ │ - 18392: 00805974 60 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ - 18393: 009780ec 448 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ - 18394: 009a2010 340 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ + 18392: 00805944 60 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ + 18393: 009780bc 448 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ + 18394: 009a1fe0 340 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ 18395: 00564fb0 448 FUNC GLOBAL DEFAULT 12 cpu_throttle_set │ │ │ │ 18396: 00db04b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SURFACES_DIRTY_DSTATE │ │ │ │ 18397: 0031641c 344 FUNC GLOBAL DEFAULT 12 pflash_cfi01_legacy_drive │ │ │ │ 18398: 00db14b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_DSTATE │ │ │ │ 18399: 005dab34 12 FUNC GLOBAL DEFAULT 12 helper_440_tlbsx │ │ │ │ - 18400: 008e71e0 560 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ + 18400: 008e71b0 560 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ 18401: 00439c30 60 FUNC GLOBAL DEFAULT 12 msix_set_pending │ │ │ │ 18402: 00d6d8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_VFMAILBOX_EVENT │ │ │ │ 18403: 004b57d0 188 FUNC GLOBAL DEFAULT 12 usb_port_reset │ │ │ │ - 18404: 008ffe4c 372 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ + 18404: 008ffe1c 372 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ 18405: 00cb019c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus16 │ │ │ │ 18406: 00d65d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_RETURN_EVENT │ │ │ │ - 18407: 00750f4c 500 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ + 18407: 00750f1c 500 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ 18408: 00db1836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_DOWN_DSTATE │ │ │ │ - 18409: 009be524 440 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ - 18410: 00935c5c 244 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ + 18409: 009be4f4 440 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ + 18410: 00935c2c 244 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ 18411: 00cc7870 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVTSTDCSP │ │ │ │ 18412: 00db0c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_IRQ_DSTATE │ │ │ │ 18413: 00db1598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_CMD_LINE_DSTATE │ │ │ │ 18414: 00cb34a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax64 │ │ │ │ 18415: 00db0a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_READ_REG_DSTATE │ │ │ │ 18416: 00db1290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_IRQ_STATE_DSTATE │ │ │ │ 18417: 00d703cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_XSCOM_MBOX_WRITE_EVENT │ │ │ │ - 18418: 0082945c 176 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ + 18418: 0082942c 176 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ 18419: 00db1cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_DSTATE │ │ │ │ 18420: 00d6d098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LEN_EVENT │ │ │ │ - 18421: 0081e680 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ - 18422: 008d3e20 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ + 18421: 0081e650 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ + 18422: 008d3df0 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ 18423: 00d7591c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_EVENT │ │ │ │ 18424: 0036fe68 440 FUNC GLOBAL DEFAULT 12 vga_init │ │ │ │ 18425: 00630404 80 FUNC GLOBAL DEFAULT 12 helper_xscmpuqp │ │ │ │ - 18426: 007add98 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ - 18427: 008aa2c0 600 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ + 18426: 007add68 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ + 18427: 008aa290 600 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ 18428: 00db129c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_DSTATE │ │ │ │ - 18429: 009923cc 196 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ + 18429: 0099239c 196 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ 18430: 00d7b7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_LIST_EVENT │ │ │ │ 18431: 00d67eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_WRITE_EVENT │ │ │ │ 18432: 005c9e38 32 FUNC GLOBAL DEFAULT 12 replay_get_dword │ │ │ │ 18433: 00291a28 80 FUNC GLOBAL DEFAULT 12 helper_clz_i64 │ │ │ │ 18434: 00d6c320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_READ_EVENT │ │ │ │ 18435: 00c7dfac 12 OBJECT GLOBAL DEFAULT 21 MigrationCapability_lookup │ │ │ │ 18436: 00db1fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_END_DSTATE │ │ │ │ 18437: 003fd6cc 156 FUNC GLOBAL DEFAULT 12 vhost_net_notify_migration_done │ │ │ │ 18438: 00525190 188 FUNC GLOBAL DEFAULT 12 hmp_stopcapture │ │ │ │ 18439: 00db0aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_DSTATE │ │ │ │ - 18440: 006db274 704 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ + 18440: 006db244 704 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ 18441: 00db149e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_DSTATE │ │ │ │ 18442: 00db0e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_PHY_RESET_DSTATE │ │ │ │ - 18443: 00901e34 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ + 18443: 00901e04 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ 18444: 00db1512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_INTX_DSTATE │ │ │ │ 18445: 00cc23e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVBM_le_comp │ │ │ │ - 18446: 007e13a4 32 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ + 18446: 007e1374 32 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ 18447: 00db1e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_RCU_DSTATE │ │ │ │ - 18448: 00721554 116 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ + 18448: 00721524 116 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ 18449: 00daffec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_DSTATE │ │ │ │ 18450: 00db284c 4 OBJECT GLOBAL DEFAULT 25 trace_events_enabled_count │ │ │ │ 18451: 00db132c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_DSTATE │ │ │ │ 18452: 0043e114 468 FUNC GLOBAL DEFAULT 12 pci_register_vga │ │ │ │ 18453: 00297114 184 FUNC GLOBAL DEFAULT 12 helper_gvec_leus32 │ │ │ │ 18454: 00d7ab54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_DEL_EVENT │ │ │ │ 18455: 00da87a8 4 OBJECT GLOBAL DEFAULT 25 tcg_ctxs │ │ │ │ 18456: 00d71d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_EVENT │ │ │ │ - 18457: 0098dcdc 16 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ + 18457: 0098dcac 16 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ 18458: 00d67d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_EN_B_EVENT │ │ │ │ - 18459: 006b5cbc 376 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ - 18460: 006ae340 748 FUNC GLOBAL DEFAULT 12 decimal32FromNumber │ │ │ │ - 18461: 006ad1e4 16 FUNC GLOBAL DEFAULT 12 decNumberVersion │ │ │ │ + 18459: 006b5c8c 376 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ + 18460: 006ae310 748 FUNC GLOBAL DEFAULT 12 decimal32FromNumber │ │ │ │ + 18461: 006ad1b4 16 FUNC GLOBAL DEFAULT 12 decNumberVersion │ │ │ │ 18462: 00d6f1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OFFLINE_ZONE_EVENT │ │ │ │ 18463: 00cc2254 132 OBJECT GLOBAL DEFAULT 24 helper_info_FSQRTS │ │ │ │ 18464: 00db1024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_DSTATE │ │ │ │ 18465: 005ceacc 112 FUNC GLOBAL DEFAULT 12 add_stats_entry │ │ │ │ 18466: 00db1332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_DSTATE │ │ │ │ - 18467: 008d6b74 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ + 18467: 008d6b44 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ 18468: 00db13d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_DSTATE │ │ │ │ 18469: 00db1a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_DSTATE │ │ │ │ 18470: 004f9c54 420 FUNC GLOBAL DEFAULT 12 vfio_multifd_setup │ │ │ │ - 18471: 0073f46c 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ + 18471: 0073f43c 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ 18472: 00634094 268 FUNC GLOBAL DEFAULT 12 helper_xscvdpsxws │ │ │ │ - 18473: 007a880c 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ + 18473: 007a87dc 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ 18474: 0044b3cc 12 FUNC GLOBAL DEFAULT 12 pcie_cap_exit │ │ │ │ 18475: 005232e4 228 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_in │ │ │ │ 18476: 006499d8 36 FUNC GLOBAL DEFAULT 12 helper_icbiep │ │ │ │ 18477: 00cb142c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne16 │ │ │ │ 18478: 0061e7d0 68 FUNC GLOBAL DEFAULT 12 store_40x_sler │ │ │ │ - 18479: 009baf14 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ - 18480: 00810c58 120 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ - 18481: 00718758 496 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ + 18479: 009baee4 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ + 18480: 00810c28 120 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ + 18481: 00718728 496 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ 18482: 00d8d588 4 OBJECT GLOBAL DEFAULT 25 only_migratable │ │ │ │ 18483: 00db137a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESET_DSTATE │ │ │ │ 18484: 00d77c5c 76 OBJECT GLOBAL DEFAULT 24 net_trace_events │ │ │ │ 18485: 00db0aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_DSTATE │ │ │ │ - 18486: 00b866a0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ - 18487: 00911fcc 432 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo │ │ │ │ - 18488: 00946c00 192 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ + 18486: 00b86670 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ + 18487: 00911f9c 432 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo │ │ │ │ + 18488: 00946bd0 192 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ 18489: 00d6bdd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_WRITE_EVENT │ │ │ │ 18490: 00d6a764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_WRITE_EVENT │ │ │ │ - 18491: 0077cf88 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ - 18492: 009971a4 320 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ + 18491: 0077cf58 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ + 18492: 00997174 320 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ 18493: 00db217c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_USB_DSTATE │ │ │ │ - 18494: 009520f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ + 18494: 009520c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ 18495: 00580dfc 120 FUNC GLOBAL DEFAULT 12 postcopy_ram_prepare_discard │ │ │ │ 18496: 00db117c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC405_GPIO_WRITE_DSTATE │ │ │ │ 18497: 00d7463c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_DETACH_EVENT │ │ │ │ 18498: 00d79114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VSCR_SET_EVENT │ │ │ │ 18499: 00d7abb4 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_qom_trace_events_trace_events │ │ │ │ 18500: 00db156c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCK_COUNT_DSTATE │ │ │ │ 18501: 00cb0118 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus32 │ │ │ │ 18502: 00d7439c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ASYNC_COMPLETE_EVENT │ │ │ │ - 18503: 007e24c0 224 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ + 18503: 007e2490 224 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ 18504: 003762fc 44 FUNC GLOBAL DEFAULT 12 i2c_bus_busy │ │ │ │ 18505: 00d7412c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_EVENT │ │ │ │ 18506: 00d6ab34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_WRITE_EVENT │ │ │ │ 18507: 004b5908 176 FUNC GLOBAL DEFAULT 12 usb_wakeup │ │ │ │ - 18508: 0098e918 316 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ + 18508: 0098e8e8 316 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ 18509: 00d6c2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_EVENT │ │ │ │ - 18510: 007dc18c 28 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ + 18510: 007dc15c 28 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ 18511: 00545ca4 480 FUNC GLOBAL DEFAULT 12 qemu_system_guest_panicked │ │ │ │ 18512: 00db21b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMDEV_DSTATE │ │ │ │ 18513: 00d7969c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_EVENT │ │ │ │ 18514: 00db0ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 18515: 00db197a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_EXIT_DSTATE │ │ │ │ 18516: 00db05f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_EVENT_DSTATE │ │ │ │ 18517: 00337ad4 100 FUNC GLOBAL DEFAULT 12 qdev_prop_set_netdev │ │ │ │ 18518: 00d779dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_SETUP_EVENT │ │ │ │ - 18519: 00b98c48 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ + 18519: 00b98c18 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ 18520: 00431ac8 116 FUNC GLOBAL DEFAULT 12 nvme_subsys_unregister_ctrl │ │ │ │ 18521: 00d6d148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_WRITE_NUM_EVENT │ │ │ │ - 18522: 006a4208 240 FUNC GLOBAL DEFAULT 12 decNumberClass │ │ │ │ + 18522: 006a41d8 240 FUNC GLOBAL DEFAULT 12 decNumberClass │ │ │ │ 18523: 00d6de48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_EVENT │ │ │ │ 18524: 003c7748 424 FUNC GLOBAL DEFAULT 12 e1000x_is_oversized │ │ │ │ 18525: 00db11ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PIT_START_DSTATE │ │ │ │ 18526: 00db1556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_VOLTAGE_DSTATE │ │ │ │ 18527: 0064ab4c 132 FUNC GLOBAL DEFAULT 12 ppc_cpu_do_unaligned_access │ │ │ │ 18528: 0063e188 100 FUNC GLOBAL DEFAULT 12 helper_VPRTYBQ │ │ │ │ - 18529: 00797734 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ + 18529: 00797704 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ 18530: 004078e8 280 FUNC GLOBAL DEFAULT 12 hmp_rocker │ │ │ │ 18531: 0028b868 64 FUNC GLOBAL DEFAULT 12 float64_maximum_number │ │ │ │ 18532: 00db02fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_START_DSTATE │ │ │ │ 18533: 00cbea80 84 OBJECT GLOBAL DEFAULT 24 qemu_global_opts │ │ │ │ 18534: 00db087a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_READ_DSTATE │ │ │ │ - 18535: 007a0168 40 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ + 18535: 007a0138 40 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ 18536: 00db164a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ENDPOINT_DSTATE │ │ │ │ 18537: 00db0eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_DSTATE │ │ │ │ - 18538: 00911f04 200 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo_members │ │ │ │ - 18539: 00967f38 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ - 18540: 007a7dac 620 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ - 18541: 0094ef24 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ + 18538: 00911ed4 200 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo_members │ │ │ │ + 18539: 00967f08 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ + 18540: 007a7d7c 620 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ + 18541: 0094eef4 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ 18542: 0043ddb4 120 FUNC GLOBAL DEFAULT 12 pci_bus_numa_node │ │ │ │ 18543: 00db2204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 18544: 00db19ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_PM_DSTATE │ │ │ │ 18545: 0029b3c8 300 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_for_each │ │ │ │ - 18546: 009b5b64 16 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ - 18547: 00759418 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ + 18546: 009b5b34 16 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ + 18547: 007593e8 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ 18548: 002c57cc 4 FUNC GLOBAL DEFAULT 12 palette_destroy │ │ │ │ - 18549: 007c18d0 52 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ - 18550: 009002c4 112 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ + 18549: 007c18a0 52 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ + 18550: 00900294 112 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ 18551: 00d79b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_WRITE_EVENT │ │ │ │ - 18552: 0073e584 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ - 18553: 00aeb348 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ - 18554: 009a13f8 292 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ + 18552: 0073e554 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ + 18553: 00aeb318 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ + 18554: 009a13c8 292 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ 18555: 00cc9b80 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvuxwdp │ │ │ │ 18556: 00db0de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_DSTATE │ │ │ │ 18557: 00d722d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_PHY_EVENT │ │ │ │ - 18558: 008c051c 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ + 18558: 008c04ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ 18559: 00d67000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_START_EVENT │ │ │ │ 18560: 00d78650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_EVENT │ │ │ │ - 18561: 0090d864 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ + 18561: 0090d834 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ 18562: 00d7bcac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_EVENT │ │ │ │ 18563: 0056bc08 236 FUNC GLOBAL DEFAULT 12 migrate_set_capability_completion │ │ │ │ - 18564: 008f03ec 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ + 18564: 008f03bc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ 18565: 00db0252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_REG_DSTATE │ │ │ │ 18566: 00db0b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_READ_DSTATE │ │ │ │ 18567: 002814a8 260 FUNC GLOBAL DEFAULT 12 float16_to_int64_scalbn │ │ │ │ 18568: 00d71f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNSUPPORTED_EVENT │ │ │ │ 18569: 00d75e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_EVENT │ │ │ │ 18570: 005da740 640 FUNC GLOBAL DEFAULT 12 helper_440_tlbwe │ │ │ │ 18571: 00cb13a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne32 │ │ │ │ 18572: 00db0868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_DSTATE │ │ │ │ 18573: 0051c384 604 FUNC GLOBAL DEFAULT 12 hmp_vhost_queue_status │ │ │ │ 18574: 0028dc94 960 FUNC GLOBAL DEFAULT 12 float64r32_sqrt │ │ │ │ 18575: 00db0f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_DSTATE │ │ │ │ 18576: 0055daa4 400 FUNC GLOBAL DEFAULT 12 spdm_socket_connect │ │ │ │ 18577: 00d66b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_SFDP_EVENT │ │ │ │ 18578: 00cc0784 132 OBJECT GLOBAL DEFAULT 24 helper_info_VPMSUMD │ │ │ │ - 18579: 0092280c 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ + 18579: 009227dc 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ 18580: 00d6f1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_EVENT │ │ │ │ 18581: 00d7a378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 18582: 00901dd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 18582: 00901da8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ 18583: 00db079e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_DISABLED_DSTATE │ │ │ │ 18584: 00db1b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_READ_DSTATE │ │ │ │ 18585: 00db0c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_READ_DSTATE │ │ │ │ - 18586: 008e2898 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ + 18586: 008e2868 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ 18587: 00d6baf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_UPDATE_EVENT │ │ │ │ 18588: 005dab74 32 FUNC GLOBAL DEFAULT 12 helper_booke_set_epsc │ │ │ │ - 18589: 00761dc0 472 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ + 18589: 00761d90 472 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ 18590: 00d67fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_BLT_EVENT │ │ │ │ - 18591: 00741dec 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ + 18591: 00741dbc 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ 18592: 00624ad8 504 FUNC GLOBAL DEFAULT 12 helper_DDEDPDQ │ │ │ │ - 18593: 00837b68 1200 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ - 18594: 008d8438 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ + 18593: 00837b38 1200 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ + 18594: 008d8408 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ 18595: 00da767a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_c │ │ │ │ 18596: 00d64d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_EVENT │ │ │ │ 18597: 00439da4 260 FUNC GLOBAL DEFAULT 12 msix_uninit │ │ │ │ 18598: 00d637e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_PAUSE_EVENT │ │ │ │ 18599: 0029751c 208 FUNC GLOBAL DEFAULT 12 helper_gvec_leus64 │ │ │ │ 18600: 00db0f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_DSTATE │ │ │ │ 18601: 00d72d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_DB_EVENT │ │ │ │ 18602: 00d740cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_EVENT │ │ │ │ - 18603: 00923e4c 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ - 18604: 006ccb34 136 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ + 18603: 00923e1c 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ + 18604: 006ccb04 136 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ 18605: 00db1fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_DSTATE │ │ │ │ - 18606: 007314d8 156 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ + 18606: 007314a8 156 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ 18607: 00d7423c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_SUSPEND_EVENT │ │ │ │ 18608: 00d7474c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_EVENT │ │ │ │ 18609: 00d6627c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_IN_EVENT │ │ │ │ 18610: 005aae98 276 FUNC GLOBAL DEFAULT 12 net_init_hubport │ │ │ │ 18611: 00d73dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STATE_EVENT │ │ │ │ 18612: 00d72d74 1352 OBJECT GLOBAL DEFAULT 24 hw_usb_trace_events │ │ │ │ 18613: 00d6dd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_EVENT │ │ │ │ 18614: 00db1e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_TOUCH_SEND_EVENT_DSTATE │ │ │ │ 18615: 002f31b0 4 FUNC GLOBAL DEFAULT 12 nvdimm_acpi_plug_cb │ │ │ │ 18616: 00d7a298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_PMEMSAVE_EVENT │ │ │ │ 18617: 0028548c 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_scalbn │ │ │ │ - 18618: 008c0464 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ + 18618: 008c0434 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ 18619: 005ceed8 60 FUNC GLOBAL DEFAULT 12 accel_ioctl_begin │ │ │ │ 18620: 00daff50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_ONE_ITERATION_DSTATE │ │ │ │ 18621: 005378f0 36 FUNC GLOBAL DEFAULT 12 rust_bql_mock_lock │ │ │ │ - 18622: 007dce90 508 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ + 18622: 007dce60 508 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ 18623: 00db2856 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qdev_c │ │ │ │ 18624: 00db0b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_READB_DSTATE │ │ │ │ 18625: 003ea1c0 144 FUNC GLOBAL DEFAULT 12 igb_core_pci_uninit │ │ │ │ 18626: 00281288 280 FUNC GLOBAL DEFAULT 12 float16_to_int16_scalbn │ │ │ │ 18627: 00db2854 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_yank_c │ │ │ │ - 18628: 00991fd4 220 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ + 18628: 00991fa4 220 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ 18629: 00d75cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_CONFIG_EVENT │ │ │ │ 18630: 00d67234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_WRITE_EVENT │ │ │ │ 18631: 005376e4 108 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick │ │ │ │ 18632: 00d66ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK0_FAILED_EVENT │ │ │ │ 18633: 00db05dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_SEND_DSTATE │ │ │ │ 18634: 00297f9c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub16 │ │ │ │ - 18635: 0072cb94 224 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ + 18635: 0072cb64 224 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ 18636: 00d9e960 8 OBJECT GLOBAL DEFAULT 25 net_clients │ │ │ │ 18637: 00291644 44 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_restore │ │ │ │ 18638: 00db03ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_DSTATE │ │ │ │ - 18639: 0077a18c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ + 18639: 0077a15c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ 18640: 00283e28 368 FUNC GLOBAL DEFAULT 12 floatx80_to_int64_round_to_zero │ │ │ │ 18641: 00db1dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_DSTATE │ │ │ │ - 18642: 0077f9dc 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ + 18642: 0077f9ac 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ 18643: 0063ddf8 52 FUNC GLOBAL DEFAULT 12 helper_CMPB │ │ │ │ 18644: 00d724f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CANCEL_EVENT │ │ │ │ - 18645: 009020b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ + 18645: 00902088 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ 18646: 00d76a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_OUTGOING_EVENT │ │ │ │ 18647: 00db28d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_DSTATE │ │ │ │ 18648: 00cc47f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMADDDP │ │ │ │ 18649: 00daff4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_START_DSTATE │ │ │ │ - 18650: 009a0e3c 624 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ + 18650: 009a0e0c 624 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ 18651: 00cb0094 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus64 │ │ │ │ 18652: 00d7789c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_EVENT │ │ │ │ 18653: 00db0afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_READB_DSTATE │ │ │ │ 18654: 005a0864 128 FUNC GLOBAL DEFAULT 12 hmp_info_history │ │ │ │ 18655: 00d68264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_CHECK_EVENT │ │ │ │ 18656: 0029a9c0 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_set │ │ │ │ - 18657: 00987284 88 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ + 18657: 00987254 88 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ 18658: 00437a40 228 FUNC GLOBAL DEFAULT 12 pcie_chassis_add_slot │ │ │ │ 18659: 00d64fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_EVENT │ │ │ │ 18660: 0043b734 364 FUNC GLOBAL DEFAULT 12 pci_default_read_config │ │ │ │ 18661: 00db11a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC40X_SET_TB_CLK_DSTATE │ │ │ │ - 18662: 009c72f0 140 FUNC GLOBAL DEFAULT 12 clmul_8x4_even │ │ │ │ + 18662: 009c72c0 140 FUNC GLOBAL DEFAULT 12 clmul_8x4_even │ │ │ │ 18663: 0027f4cc 340 FUNC GLOBAL DEFAULT 12 float32_to_bfloat16 │ │ │ │ 18664: 0033ac14 100 FUNC GLOBAL DEFAULT 12 ramfb_setup │ │ │ │ 18665: 00dafe56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_GETLENGTH_DSTATE │ │ │ │ - 18666: 009a1edc 260 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ + 18666: 009a1eac 260 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ 18667: 00db0c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_DSTATE │ │ │ │ 18668: 00d6a904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_EVENT │ │ │ │ - 18669: 009acf94 128 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ + 18669: 009acf64 128 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ 18670: 00db2362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MICE_DSTATE │ │ │ │ - 18671: 008d42f0 1148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ + 18671: 008d42c0 1148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ 18672: 00d75cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_EVENT │ │ │ │ - 18673: 0081f174 352 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ + 18673: 0081f144 352 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ 18674: 0043dc18 64 FUNC GLOBAL DEFAULT 12 pci_unregister_root_bus │ │ │ │ - 18675: 00845e40 384 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ + 18675: 00845e10 384 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ 18676: 00d6e2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_EVENT │ │ │ │ 18677: 0029a374 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_sign_extended │ │ │ │ - 18678: 008c822c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ - 18679: 0077d558 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ - 18680: 007324a4 32 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ + 18678: 008c81fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 18679: 0077d528 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ + 18680: 00732474 32 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ 18681: 00c7d268 12 OBJECT GLOBAL DEFAULT 21 PreallocMode_lookup │ │ │ │ 18682: 00db0230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_DSTATE │ │ │ │ 18683: 00c7de4c 12 OBJECT GLOBAL DEFAULT 21 MigrationAddressType_lookup │ │ │ │ 18684: 00db03da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_DSTATE │ │ │ │ 18685: 00db00aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_PERIOD_DSTATE │ │ │ │ - 18686: 008b8cac 68 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ - 18687: 00904204 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ + 18686: 008b8c7c 68 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ + 18687: 009041d4 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ 18688: 00d68fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_AUX_EVENT │ │ │ │ 18689: 002fed28 76 FUNC GLOBAL DEFAULT 12 GUS_irqclear │ │ │ │ 18690: 00db1ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DEL_MEMSLOT_DSTATE │ │ │ │ - 18691: 008aadd8 548 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ + 18691: 008aada8 548 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ 18692: 00db1dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_DSTATE │ │ │ │ 18693: 0050fff8 2240 FUNC GLOBAL DEFAULT 12 vhost_dev_init │ │ │ │ 18694: 00dafee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DSTATE │ │ │ │ 18695: 00db1492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_DUMMY_DSTATE │ │ │ │ 18696: 00db2288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_STOP_DSTATE │ │ │ │ 18697: 00d72b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_EVENT │ │ │ │ - 18698: 009379d0 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ + 18698: 009379a0 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ 18699: 0032d51c 116 FUNC GLOBAL DEFAULT 12 qmp_x_query_interrupt_controllers │ │ │ │ 18700: 00db1a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DSTATE │ │ │ │ 18701: 00db0682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_DSTATE │ │ │ │ 18702: 005d6334 360 FUNC GLOBAL DEFAULT 12 ppcmas_tlb_check │ │ │ │ - 18703: 007f0a10 204 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ + 18703: 007f09e0 204 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ 18704: 00db0f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_DSTATE │ │ │ │ - 18705: 00707cac 388 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ + 18705: 00707c7c 388 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ 18706: 00cc0a9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVESD │ │ │ │ 18707: 00d63828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_STATE_TRANSITION_EVENT │ │ │ │ 18708: 00db1e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SYNC_DIRTY_DSTATE │ │ │ │ 18709: 00d6f2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_CFG_EVENT │ │ │ │ 18710: 0056e6e4 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_resume_ack │ │ │ │ 18711: 00dafd5c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_replay_c │ │ │ │ - 18712: 00928d70 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ + 18712: 00928d40 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ 18713: 00cca1b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvuxdsp │ │ │ │ - 18714: 008df328 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ + 18714: 008df2f8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ 18715: 00cb1324 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne64 │ │ │ │ 18716: 00db07a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_DSTATE │ │ │ │ 18717: 00298048 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub32 │ │ │ │ 18718: 00562d84 484 FUNC GLOBAL DEFAULT 12 migration_channel_process_incoming │ │ │ │ - 18719: 007c0bf4 360 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ + 18719: 007c0bc4 360 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ 18720: 00cc5c98 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMUBM │ │ │ │ 18721: 00db1134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_READ_DSTATE │ │ │ │ 18722: 00d7429c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_BITS_EVENT │ │ │ │ 18723: 00cc0a18 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVESQ │ │ │ │ 18724: 00db1b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_DSTATE │ │ │ │ 18725: 00d71610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_ERROR_EVENT │ │ │ │ 18726: 00db2038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 18727: 00530d5c 912 FUNC GLOBAL DEFAULT 12 hmp_dump_guest_memory │ │ │ │ 18728: 00325a14 592 FUNC GLOBAL DEFAULT 12 gunzip │ │ │ │ 18729: 00db13aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_DSTATE │ │ │ │ 18730: 00539c58 204 FUNC GLOBAL DEFAULT 12 qemu_add_data_dir │ │ │ │ - 18731: 007b5390 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ + 18731: 007b5360 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ 18732: 002ea444 136 FUNC GLOBAL DEFAULT 12 aml_decrement │ │ │ │ 18733: 00db19e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_READ_DSTATE │ │ │ │ 18734: 00db0e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ 18735: 00d71900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_WRITE_EVENT │ │ │ │ 18736: 00cd6414 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_tbu40 │ │ │ │ 18737: 00db154e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SENT_DSTATE │ │ │ │ 18738: 0056b204 1660 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_parameter │ │ │ │ 18739: 00526cbc 56 FUNC GLOBAL DEFAULT 12 audio_sample_to_uint64 │ │ │ │ - 18740: 00745784 272 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ + 18740: 00745754 272 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ 18741: 00641e30 228 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVBM_le_exp │ │ │ │ - 18742: 007f406c 140 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ - 18743: 009440a0 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ + 18742: 007f403c 140 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ + 18743: 00944070 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ 18744: 004b923c 2416 FUNC GLOBAL DEFAULT 12 usb_desc_handle_control │ │ │ │ 18745: 005da304 568 FUNC GLOBAL DEFAULT 12 helper_4xx_tlbwe_hi │ │ │ │ - 18746: 0091217c 28 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ + 18746: 0091214c 28 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ 18747: 00cbffc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBUQM │ │ │ │ 18748: 00c7ec70 12 OBJECT GLOBAL DEFAULT 21 CxlCorErrorType_lookup │ │ │ │ 18749: 00d6ce68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_EVENT │ │ │ │ 18750: 004074a0 340 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_flows │ │ │ │ 18751: 005d15fc 152 FUNC GLOBAL DEFAULT 12 icount_handle_interrupt │ │ │ │ 18752: 00d737cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_XFER_DATA_EVENT │ │ │ │ - 18753: 00725a24 144 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ + 18753: 007259f4 144 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ 18754: 00d79aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 18755: 0043d178 236 FUNC GLOBAL DEFAULT 12 pci_root_bus_path │ │ │ │ 18756: 00d5dea8 532 OBJECT GLOBAL DEFAULT 24 qemu_common_drive_opts │ │ │ │ 18757: 00d680c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_EVENT │ │ │ │ - 18758: 00950acc 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ + 18758: 00950a9c 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ 18759: 00c7d928 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyInput_lookup │ │ │ │ 18760: 00d78760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_LIST_EVENT │ │ │ │ - 18761: 00b9d6d4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ + 18761: 00b9d6a4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ 18762: 00db1e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EGL_INIT_D3D11_DEVICE_DSTATE │ │ │ │ 18763: 00db0c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FRAME_DSTATE │ │ │ │ 18764: 00d6d0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_WRITE_EVENT │ │ │ │ - 18765: 0073d84c 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data │ │ │ │ + 18765: 0073d81c 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data │ │ │ │ 18766: 00d74ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_FINALIZE_EVENT │ │ │ │ 18767: 00db1922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_DSTATE │ │ │ │ - 18768: 0096580c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ + 18768: 009657dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ 18769: 0064033c 48 FUNC GLOBAL DEFAULT 12 helper_vclzlsbb │ │ │ │ - 18770: 00768cb4 48 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ + 18770: 00768c84 48 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ 18771: 00d794cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_EVENT │ │ │ │ 18772: 00d7773c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_EVENT │ │ │ │ 18773: 00d72180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_EVENT │ │ │ │ - 18774: 009cb0e0 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ - 18775: 0084de80 1124 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ + 18774: 009cb0b0 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ + 18775: 0084de50 1124 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ 18776: 00db1e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_EVENT_DSTATE │ │ │ │ - 18777: 007627d4 48 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ + 18777: 007627a4 48 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ 18778: 00d73e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_RESET_EVENT │ │ │ │ 18779: 00db1b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_DELETE_FD_DSTATE │ │ │ │ - 18780: 0077e120 144 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ + 18780: 0077e0f0 144 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ 18781: 00d733fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_EVENT │ │ │ │ 18782: 00d775cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_EVENT │ │ │ │ 18783: 00db14fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_DSTATE │ │ │ │ - 18784: 00965ff4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ + 18784: 00965fc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ 18785: 00db16fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_DSTATE │ │ │ │ 18786: 00d7968c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_STREAM_EVENT │ │ │ │ 18787: 00d65fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_EVENT │ │ │ │ 18788: 00d736ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_EVENT │ │ │ │ 18789: 00d70a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_READ_EVENT │ │ │ │ 18790: 00d6cfb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RX_DONE_EVENT │ │ │ │ 18791: 00d65444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_WRONG_HEADER_EVENT │ │ │ │ - 18792: 006f7594 76 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ + 18792: 006f7564 76 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ 18793: 002f24f0 56 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_reset │ │ │ │ 18794: 0058a528 428 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_cleanup │ │ │ │ 18795: 005aab70 456 FUNC GLOBAL DEFAULT 12 net_hub_add_port │ │ │ │ 18796: 00388410 808 FUNC GLOBAL DEFAULT 12 ide_ioport_write │ │ │ │ 18797: 00db0338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_DROP_DSTATE │ │ │ │ 18798: 005bd7dc 732 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_remove │ │ │ │ - 18799: 009c9960 244 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ + 18799: 009c9930 244 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ 18800: 00d783a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_REL_MOTION_EVENT │ │ │ │ 18801: 00db1d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_DSTATE │ │ │ │ - 18802: 009211b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ - 18803: 0069d804 124 FUNC GLOBAL DEFAULT 12 spr_read_40x_pit │ │ │ │ - 18804: 009a770c 480 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ + 18802: 00921184 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ + 18803: 0069d7d0 124 FUNC GLOBAL DEFAULT 12 spr_read_40x_pit │ │ │ │ + 18804: 009a76dc 480 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ 18805: 00d777ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_EVENT │ │ │ │ 18806: 00cc0994 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVEUD │ │ │ │ - 18807: 008056f8 268 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ - 18808: 0073d63c 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data │ │ │ │ + 18807: 008056c8 268 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ + 18808: 0073d60c 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data │ │ │ │ 18809: 00db014c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_RETURN_DSTATE │ │ │ │ 18810: 00cc0d30 132 OBJECT GLOBAL DEFAULT 24 helper_info_LVEWX │ │ │ │ 18811: 00db1430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ABORT_DSTATE │ │ │ │ 18812: 00d66040 300 OBJECT GLOBAL DEFAULT 24 hw_acpi_trace_events │ │ │ │ 18813: 00d5dc70 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_pair_source_funcs │ │ │ │ 18814: 00c7d4f0 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2EncryptionFormat_lookup │ │ │ │ 18815: 00d74f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_EVENT │ │ │ │ 18816: 00531818 68 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_init │ │ │ │ 18817: 003c9dd8 172 FUNC GLOBAL DEFAULT 12 net_tx_pkt_fix_ip6_payload_len │ │ │ │ 18818: 00d718d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_ABORT_EVENT │ │ │ │ - 18819: 0077db70 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ + 18819: 0077db40 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ 18820: 00cc0910 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVEUQ │ │ │ │ - 18821: 00723d18 1148 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ + 18821: 00723ce8 1148 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ 18822: 00d72c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_SQ_EVENT │ │ │ │ - 18823: 0091363c 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ + 18823: 0091360c 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ 18824: 00dafdc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ - 18825: 007ef730 464 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ - 18826: 008ed23c 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 18825: 007ef700 464 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ + 18826: 008ed20c 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 18827: 002a3768 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_texture │ │ │ │ - 18828: 008d8d20 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ + 18828: 008d8cf0 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ 18829: 005a6d8c 664 FUNC GLOBAL DEFAULT 12 eth_strip_vlan_ex │ │ │ │ 18830: 00628a94 160 FUNC GLOBAL DEFAULT 12 helper_FADDS │ │ │ │ - 18831: 0077d628 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ + 18831: 0077d5f8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ 18832: 00db16c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_COMPLETE_DSTATE │ │ │ │ - 18833: 00969da4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ + 18833: 00969d74 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ 18834: 005a0798 60 FUNC GLOBAL DEFAULT 12 hmp_help │ │ │ │ 18835: 00d741ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DMA_ERROR_EVENT │ │ │ │ 18836: 00db074e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_PRESENTER_NOTIFY_DSTATE │ │ │ │ 18837: 00628814 240 FUNC GLOBAL DEFAULT 12 helper_FRSQRTE │ │ │ │ 18838: 0026cd18 192 FUNC GLOBAL DEFAULT 12 float64_is_quiet_nan │ │ │ │ 18839: 00db1da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_HEADER_DSTATE │ │ │ │ 18840: 00d7020c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_DCR_WRITE_EVENT │ │ │ │ 18841: 00d7bbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_SET_EVENT │ │ │ │ 18842: 00db0ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_WRITE_DSTATE │ │ │ │ - 18843: 009c4798 244 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ + 18843: 009c4768 244 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ 18844: 00d646e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_PART_EVENT │ │ │ │ - 18845: 007452a0 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ + 18845: 00745270 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ 18846: 00db078a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_WRITE_DSTATE │ │ │ │ 18847: 00d68ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_UNHANDLED_FIS_EVENT │ │ │ │ 18848: 00d78d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_DISCONNECT_EVENT │ │ │ │ 18849: 003822d0 440 FUNC GLOBAL DEFAULT 12 ide_status_read │ │ │ │ 18850: 0058e018 128 FUNC GLOBAL DEFAULT 12 delete_snapshot │ │ │ │ 18851: 00d783d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_PRESS_EVENT │ │ │ │ 18852: 00db1256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_UPDATE_DT_FAILED_SIZE_DSTATE │ │ │ │ - 18853: 009c3ad0 504 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ + 18853: 009c3aa0 504 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ 18854: 004b5328 592 FUNC GLOBAL DEFAULT 12 usb_combined_input_packet_complete │ │ │ │ 18855: 00d675f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_WRITE_EVENT │ │ │ │ 18856: 00d78600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_EVENT │ │ │ │ 18857: 00d7420c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QUEUE_ACTION_EVENT │ │ │ │ - 18858: 009cca10 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ + 18858: 009cc9e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ 18859: 00d6f334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_WRITE_EVENT │ │ │ │ 18860: 00d6e688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_READ_EVENT │ │ │ │ 18861: 00d79cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 18862: 00732bac 232 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ - 18863: 009350b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ + 18862: 00732b7c 232 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ + 18863: 00935080 92 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ 18864: 002980f8 216 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub64 │ │ │ │ 18865: 00ccea64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctzlsbb │ │ │ │ 18866: 00545eb8 324 FUNC GLOBAL DEFAULT 12 qemu_system_powerdown_request │ │ │ │ 18867: 00d71420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_EVENT │ │ │ │ - 18868: 009943d8 372 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ - 18869: 00814d80 224 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ - 18870: 009ab144 100 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ + 18868: 009943a8 372 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ + 18869: 00814d50 224 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ + 18870: 009ab114 100 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ 18871: 00d6e128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_EVENT │ │ │ │ 18872: 00dafe88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DSTATE │ │ │ │ 18873: 00537008 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_init │ │ │ │ - 18874: 0093c040 92 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ + 18874: 0093c010 92 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ 18875: 00535860 52 FUNC GLOBAL DEFAULT 12 qemu_remove_balloon_handler │ │ │ │ 18876: 00403730 36 FUNC GLOBAL DEFAULT 12 desc_ring_set_base_addr │ │ │ │ 18877: 00d7774c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_GET_FD_EVENT │ │ │ │ - 18878: 00999dac 16 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ + 18878: 00999d7c 16 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ 18879: 00db1612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_RAISE_DSTATE │ │ │ │ - 18880: 00b9205c 4001 OBJECT GLOBAL DEFAULT 14 BIN2CHAR │ │ │ │ + 18880: 00b9202c 4001 OBJECT GLOBAL DEFAULT 14 BIN2CHAR │ │ │ │ 18881: 0032acd0 340 FUNC GLOBAL DEFAULT 12 qmp_x_query_roms │ │ │ │ 18882: 002a9420 248 FUNC GLOBAL DEFAULT 12 hmp_mouse_move │ │ │ │ - 18883: 0096a934 292 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ - 18884: 00b9d68c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ - 18885: 00732c94 260 FUNC GLOBAL DEFAULT 12 translator_lduw │ │ │ │ + 18883: 0096a904 292 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ + 18884: 00b9d65c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ + 18885: 00732c64 260 FUNC GLOBAL DEFAULT 12 translator_lduw │ │ │ │ 18886: 00db0c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_RX_BD_FULL_DSTATE │ │ │ │ 18887: 00d66cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_UNREALIZE_EVENT │ │ │ │ 18888: 00d672f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_RAISED_EVENT │ │ │ │ - 18889: 007978f4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ - 18890: 00920e78 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ - 18891: 008c7148 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ - 18892: 0094b188 332 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ + 18889: 007978c4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ + 18890: 00920e48 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ + 18891: 008c7118 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ + 18892: 0094b158 332 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ 18893: 00d638e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_NEW_EVENT │ │ │ │ 18894: 00d663cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_EVENT │ │ │ │ 18895: 00d74d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_EVENT │ │ │ │ 18896: 00db217a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_USB_DSTATE │ │ │ │ 18897: 0056e290 44 FUNC GLOBAL DEFAULT 12 migration_incoming_process │ │ │ │ 18898: 00d6d4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_WRITE_EVENT │ │ │ │ 18899: 00d7800c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_READ_EVENT │ │ │ │ 18900: 002f55bc 8 FUNC GLOBAL DEFAULT 12 acpi_get_i386_pci_host │ │ │ │ - 18901: 0099dff8 168 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ + 18901: 0099dfc8 168 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ 18902: 00db1aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VRING_BASE_DSTATE │ │ │ │ 18903: 00d6509c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_NEW_EVENT │ │ │ │ 18904: 00c7e96c 12 OBJECT GLOBAL DEFAULT 21 VncPrimaryAuth_lookup │ │ │ │ 18905: 0053a218 32 FUNC GLOBAL DEFAULT 12 dirtylimit_state_unlock │ │ │ │ 18906: 00338e94 132 FUNC GLOBAL DEFAULT 12 sysbus_init_mmio │ │ │ │ 18907: 00d6e148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_RO_EVENT │ │ │ │ - 18908: 0069de34 96 FUNC GLOBAL DEFAULT 12 spr_read_spefscr │ │ │ │ - 18909: 00718df8 128 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ - 18910: 007f0360 856 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ + 18908: 0069de00 96 FUNC GLOBAL DEFAULT 12 spr_read_spefscr │ │ │ │ + 18909: 00718dc8 128 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ + 18910: 007f0330 856 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ 18911: 00db0060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_REQUEST_DSTATE │ │ │ │ 18912: 00db1400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_IDENTIFY_DSTATE │ │ │ │ 18913: 00d6968c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_EVENT │ │ │ │ 18914: 00d6b550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_EVENT │ │ │ │ 18915: 00d716c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ 18916: 00591098 48 FUNC GLOBAL DEFAULT 12 migration_in_colo_state │ │ │ │ 18917: 0027ef6c 372 FUNC GLOBAL DEFAULT 12 float64_to_float16 │ │ │ │ 18918: 00d78510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYCODES_EVENT │ │ │ │ 18919: 00db12fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_REQ_DSTATE │ │ │ │ - 18920: 009907ec 220 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ - 18921: 00737878 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ + 18920: 009907bc 220 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ + 18921: 00737848 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ 18922: 00540358 320 FUNC GLOBAL DEFAULT 12 device_del_completion │ │ │ │ 18923: 005da53c 504 FUNC GLOBAL DEFAULT 12 helper_4xx_tlbwe_lo │ │ │ │ 18924: 00d6d298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_READ_EVENT │ │ │ │ - 18925: 008c0ca0 244 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ + 18925: 008c0c70 244 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ 18926: 00563bc4 512 FUNC GLOBAL DEFAULT 12 cpr_delete_fd │ │ │ │ 18927: 00db037a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_READ_DSTATE │ │ │ │ 18928: 00db0346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DISCONNECT_DSTATE │ │ │ │ 18929: 00d65680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_EXECUTE_EVENT │ │ │ │ 18930: 00d68304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_EVENT │ │ │ │ 18931: 00bc61bc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uuid │ │ │ │ 18932: 00d776ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THROTTLE_EVENT │ │ │ │ 18933: 00d69030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_EVENT │ │ │ │ 18934: 00d75abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_SET_CONFIG_EVENT │ │ │ │ - 18935: 00864f60 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ + 18935: 00864f30 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ 18936: 00d6a994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_RAISE_EVENT │ │ │ │ 18937: 00db140c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_ENABLE_DSTATE │ │ │ │ - 18938: 0071cf18 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ + 18938: 0071cee8 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ 18939: 005a5a48 60 FUNC GLOBAL DEFAULT 12 net_checksum_finish │ │ │ │ - 18940: 008cf930 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ - 18941: 00835b14 68 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ + 18940: 008cf900 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ + 18941: 00835ae4 68 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ 18942: 0032c244 244 FUNC GLOBAL DEFAULT 12 hmp_info_memory_size_summary │ │ │ │ 18943: 00c77630 12 OBJECT GLOBAL DEFAULT 21 virtio_vmstate_info │ │ │ │ - 18944: 0097786c 20 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ - 18945: 009a2d30 388 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ + 18944: 0097783c 20 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ + 18945: 009a2d00 388 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ 18946: 004928c0 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_endianness │ │ │ │ 18947: 00cd273c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fctiwu │ │ │ │ 18948: 00cd66a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_pidr │ │ │ │ - 18949: 0093c5a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ + 18949: 0093c574 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ 18950: 00d5e0c4 196 OBJECT GLOBAL DEFAULT 24 qemu_legacy_drive_opts │ │ │ │ 18951: 00d67d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_RST_B_EVENT │ │ │ │ 18952: 002544f8 52 FUNC GLOBAL DEFAULT 12 cpu_exec_unrealizefn │ │ │ │ 18953: 00db171a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_WRITE_DSTATE │ │ │ │ 18954: 00c7e62c 12 OBJECT GLOBAL DEFAULT 21 InputMultiTouchType_lookup │ │ │ │ 18955: 00db0b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR1_DSTATE │ │ │ │ 18956: 00d67b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_EVENT │ │ │ │ - 18957: 007028a8 148 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ + 18957: 00702878 148 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ 18958: 00d6e6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_IRQ_EVENT │ │ │ │ - 18959: 008c7598 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ + 18959: 008c7568 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ 18960: 00d69100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_DEFAULT_EVENT │ │ │ │ - 18961: 007627c0 20 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ + 18961: 00762790 20 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ 18962: 005371d8 36 FUNC GLOBAL DEFAULT 12 cpu_exec_reset_hold │ │ │ │ 18963: 00d6f634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_DEALLOCATE_EVENT │ │ │ │ 18964: 00cd26b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fctiwz │ │ │ │ - 18965: 0099612c 128 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ + 18965: 009960fc 128 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ 18966: 00d7378c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_EVENT │ │ │ │ 18967: 00c654f8 52 OBJECT GLOBAL DEFAULT 21 vmstate_ctucan │ │ │ │ 18968: 00db14c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_NODATA_DSTATE │ │ │ │ 18969: 00d78300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_GL_GFX_SWITCH_EVENT │ │ │ │ 18970: 00d6aba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_READ_EVENT │ │ │ │ - 18971: 0074a598 172 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ - 18972: 0077de18 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ - 18973: 0099e468 344 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ - 18974: 008ffd94 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ + 18971: 0074a568 172 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ + 18972: 0077dde8 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ + 18973: 0099e438 344 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ + 18974: 008ffd64 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ 18975: 00d73bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DETACH_EVENT │ │ │ │ 18976: 0052b898 72 FUNC GLOBAL DEFAULT 12 v9fs_string_copy │ │ │ │ 18977: 00d6f484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_EVENT │ │ │ │ 18978: 00db0c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_DSTATE │ │ │ │ 18979: 00d67cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_CHANNELS_EVENT │ │ │ │ - 18980: 009109bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ + 18980: 0091098c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ 18981: 00db019c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_DSTATE │ │ │ │ 18982: 00db0524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_DSTATE │ │ │ │ 18983: 00db1422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_INIT_MSI_FAIL_DSTATE │ │ │ │ 18984: 00dafe60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_FLUSH_DSTATE │ │ │ │ - 18985: 008c8acc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ + 18985: 008c8a9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ 18986: 00d74df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_EVENT │ │ │ │ 18987: 00d64350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_RW_DONE_EVENT │ │ │ │ 18988: 00db06ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_PUT_KEYCODE_DSTATE │ │ │ │ 18989: 00281af8 264 FUNC GLOBAL DEFAULT 12 float64_to_int64_scalbn │ │ │ │ 18990: 00db0abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_READ_DSTATE │ │ │ │ 18991: 00d6dc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_EVENT │ │ │ │ 18992: 005cca20 132 FUNC GLOBAL DEFAULT 12 replay_save_random │ │ │ │ 18993: 00db1952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_DSTATE │ │ │ │ - 18994: 009c52a8 424 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ + 18994: 009c5278 424 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ 18995: 00cc5da0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMUHM │ │ │ │ 18996: 002e3c1c 12 FUNC GLOBAL DEFAULT 12 v9fs_readdir_response_size │ │ │ │ 18997: 00c7e3dc 12 OBJECT GLOBAL DEFAULT 21 TraceEventState_lookup │ │ │ │ - 18998: 0082113c 76 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ + 18998: 0082110c 76 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ 18999: 00d63988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_EVENT │ │ │ │ 19000: 00d78b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_EVENT │ │ │ │ 19001: 00d79064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_DTL_SET_EVENT │ │ │ │ - 19002: 008c0ab8 244 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ + 19002: 008c0a88 244 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ 19003: 0053866c 436 FUNC GLOBAL DEFAULT 12 vm_stop_force_state │ │ │ │ - 19004: 008a7440 524 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ + 19004: 008a7410 524 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ 19005: 00cd2ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMUHS │ │ │ │ - 19006: 009d34d4 1248 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ + 19006: 009d34a4 1248 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ 19007: 00d7331c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_EVENT │ │ │ │ - 19008: 007cf834 276 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ - 19009: 0077cb6c 240 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ + 19008: 007cf804 276 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ + 19009: 0077cb3c 240 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ 19010: 0027f0e0 340 FUNC GLOBAL DEFAULT 12 float64_to_float32 │ │ │ │ - 19011: 0081183c 172 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ + 19011: 0081180c 172 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ 19012: 00d688d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I8257_UNREGISTERED_DMA_EVENT │ │ │ │ 19013: 00588fe4 436 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_resume_prepare │ │ │ │ 19014: 00d5dd78 16 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_lib_driver │ │ │ │ 19015: 00d6f5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_CQ_EVENT │ │ │ │ - 19016: 0085fcb0 236 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ + 19016: 0085fc80 236 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ 19017: 00d6b410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_READ_EVENT │ │ │ │ - 19018: 0095f390 568 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ + 19018: 0095f360 568 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ 19019: 00323b68 60 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_note │ │ │ │ 19020: 00d72894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE4_EVENT │ │ │ │ 19021: 00dafd3e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ebpf_c │ │ │ │ 19022: 00db041a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SET_DSTATE │ │ │ │ - 19023: 00788eb0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ - 19024: 009b6fbc 244 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ - 19025: 0073c330 148 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ - 19026: 00786f28 124 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ + 19023: 00788e80 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ + 19024: 009b6f8c 244 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ + 19025: 0073c300 148 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ + 19026: 00786ef8 124 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ 19027: 00cc3358 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBUWS │ │ │ │ 19028: 00d7af10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 19029: 00db1bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_DSTATE │ │ │ │ - 19030: 00720678 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ + 19030: 00720648 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ 19031: 00d7671c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INIT_EVENT │ │ │ │ 19032: 00db231a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_DSTATE │ │ │ │ - 19033: 009c38e8 488 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ + 19033: 009c38b8 488 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ 19034: 00db0c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_SET_LINK_DSTATE │ │ │ │ - 19035: 0073e56c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ + 19035: 0073e53c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ 19036: 00d6b580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_EVENT │ │ │ │ 19037: 004b7918 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_halted │ │ │ │ 19038: 00d7b6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ANY_EVENT │ │ │ │ 19039: 00dafd4a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_c │ │ │ │ 19040: 00d65ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_RETURN_EVENT │ │ │ │ 19041: 00d73b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ENABLE_CHAN_EVENT │ │ │ │ 19042: 00db1f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_TXT_NEW_DSTATE │ │ │ │ 19043: 00c7d98c 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherAlgo_lookup │ │ │ │ 19044: 00d6f844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_SGL_EVENT │ │ │ │ 19045: 002969a4 188 FUNC GLOBAL DEFAULT 12 helper_gvec_leus8 │ │ │ │ 19046: 00d78800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMP_RECT_EVENT │ │ │ │ 19047: 00403d38 60 FUNC GLOBAL DEFAULT 12 desc_ring_alloc │ │ │ │ - 19048: 00957880 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ + 19048: 00957850 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ 19049: 00d6bc40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_RESET_EVENT │ │ │ │ 19050: 00ccd540 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsmulqp │ │ │ │ 19051: 005c70a0 48 FUNC GLOBAL DEFAULT 12 can_len2dlc │ │ │ │ - 19052: 00b86730 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ - 19053: 00744be0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ - 19054: 00b0c2f8 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ + 19052: 00b86700 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ + 19053: 00744bb0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ + 19054: 00b0c2c8 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ 19055: 00dafe3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SOCK_CB_DSTATE │ │ │ │ - 19056: 007e13c4 480 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ - 19057: 008c7e94 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ + 19056: 007e1394 480 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ + 19057: 008c7e64 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ 19058: 00d696bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_READREG_EVENT │ │ │ │ 19059: 0032a650 400 FUNC GLOBAL DEFAULT 12 rom_copy │ │ │ │ - 19060: 00b0c2f4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ + 19060: 00b0c2c4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ 19061: 00db0d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_FLASH_DSTATE │ │ │ │ 19062: 00d76178 1380 OBJECT GLOBAL DEFAULT 24 migration_trace_events │ │ │ │ - 19063: 0090a7c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ + 19063: 0090a794 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ 19064: 004163b8 1564 FUNC GLOBAL DEFAULT 12 nvme_rw_complete_cb │ │ │ │ 19065: 00db1456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_MSG_DSTATE │ │ │ │ - 19066: 00823ed8 180 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ + 19066: 00823ea8 180 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ 19067: 00db2326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ 19068: 0058e134 104 FUNC GLOBAL DEFAULT 12 vmstate_register_ram_global │ │ │ │ - 19069: 008e6ad0 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ - 19070: 0099eb10 80 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ + 19069: 008e6aa0 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ + 19070: 0099eae0 80 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ 19071: 0062cf9c 312 FUNC GLOBAL DEFAULT 12 helper_xsrsqrtedp │ │ │ │ 19072: 00d6d658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RESET_EVENT │ │ │ │ 19073: 00db1902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_END_DSTATE │ │ │ │ - 19074: 009d1c08 176 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ + 19074: 009d1bd8 176 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ 19075: 002e3c28 396 FUNC GLOBAL DEFAULT 12 pdu_submit │ │ │ │ - 19076: 0093cb90 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ + 19076: 0093cb60 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ 19077: 005cedb0 244 FUNC GLOBAL DEFAULT 12 accel_system_init_ops_interfaces │ │ │ │ 19078: 00da763b 1 OBJECT GLOBAL DEFAULT 25 kvm_async_interrupts_allowed │ │ │ │ 19079: 00d7b5c8 84 OBJECT GLOBAL DEFAULT 24 qemu_trace_opts │ │ │ │ - 19080: 00b0c1a8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ + 19080: 00b0c178 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ 19081: 0058a3b0 188 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_estimate │ │ │ │ 19082: 00db18a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_DSTATE │ │ │ │ 19083: 00cc2884 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVWM_le_exp │ │ │ │ 19084: 00d672c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_EVENT │ │ │ │ - 19085: 0073c068 224 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ + 19085: 0073c038 224 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ 19086: 0057d1c4 40 FUNC GLOBAL DEFAULT 12 migrate_vcpu_dirty_limit_period │ │ │ │ 19087: 00db0dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_DSTATE │ │ │ │ - 19088: 006e6594 100 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ + 19088: 006e6564 100 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ 19089: 0039f980 40 FUNC GLOBAL DEFAULT 12 pic_get_output │ │ │ │ - 19090: 009a0c70 72 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ - 19091: 00920bf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ + 19090: 009a0c40 72 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ + 19091: 00920bc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ 19092: 002a3034 604 FUNC GLOBAL DEFAULT 12 cursor_set_mono │ │ │ │ 19093: 00d7bbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_SUCCESS_EVENT │ │ │ │ - 19094: 0074489c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ + 19094: 0074486c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ 19095: 00db1dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_DSTATE │ │ │ │ - 19096: 008a5a10 600 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ + 19096: 008a59e0 600 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ 19097: 00375840 764 FUNC GLOBAL DEFAULT 12 i8257_dma_init │ │ │ │ 19098: 00d6c59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_TIMER_WRITE_EVENT │ │ │ │ 19099: 003c3888 268 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readl │ │ │ │ 19100: 00d760e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_LOCK_EVENT │ │ │ │ 19101: 00d68c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_DATA_EVENT │ │ │ │ - 19102: 009d0f74 12 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ + 19102: 009d0f44 12 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ 19103: 00d7ba0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_NOSYS_EVENT │ │ │ │ 19104: 00db0ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_DSTATE │ │ │ │ - 19105: 008c6b2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ - 19106: 00986354 464 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ - 19107: 0073dea4 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ - 19108: 00707848 364 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ - 19109: 008fc588 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ + 19105: 008c6afc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ + 19106: 00986324 464 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ + 19107: 0073de74 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ + 19108: 00707818 364 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ + 19109: 008fc558 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ 19110: 00db20b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_BACKUP_DSTATE │ │ │ │ 19111: 00d7b454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_PASSWORD_EVENT │ │ │ │ 19112: 003c36c0 268 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readw │ │ │ │ - 19113: 006a85a8 224 FUNC GLOBAL DEFAULT 12 decNumberDivide │ │ │ │ - 19114: 008f7860 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ - 19115: 00723280 108 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ + 19113: 006a8578 224 FUNC GLOBAL DEFAULT 12 decNumberDivide │ │ │ │ + 19114: 008f7830 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ + 19115: 00723250 108 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ 19116: 00db0944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PC87312_IO_WRITE_DSTATE │ │ │ │ 19117: 00d64230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_EVENT │ │ │ │ 19118: 0057c384 36 FUNC GLOBAL DEFAULT 12 migrate_validate_uuid │ │ │ │ 19119: 00db0452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_WRITE_DSTATE │ │ │ │ 19120: 0062a9d8 28 FUNC GLOBAL DEFAULT 12 helper_efddiv │ │ │ │ - 19121: 009adc40 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ - 19122: 0095e7e4 264 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ + 19121: 009adc10 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ + 19122: 0095e7b4 264 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ 19123: 00c79130 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bool │ │ │ │ 19124: 0062131c 412 FUNC GLOBAL DEFAULT 12 helper_DSUBQ │ │ │ │ - 19125: 00923d0c 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ - 19126: 0095db98 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ - 19127: 008acd40 184 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ + 19125: 00923cdc 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ + 19126: 0095db68 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ + 19127: 008acd10 184 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ 19128: 00d680e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SURFACES_DIRTY_EVENT │ │ │ │ - 19129: 00811394 180 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ + 19129: 00811364 180 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ 19130: 00db17ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_START_DSTATE │ │ │ │ - 19131: 009058cc 316 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ + 19131: 0090589c 316 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ 19132: 00dafd78 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cryptodev_c │ │ │ │ 19133: 0029a7cc 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_free │ │ │ │ 19134: 00db2710 4 OBJECT GLOBAL DEFAULT 25 qemu_loglevel │ │ │ │ 19135: 00cc8c8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdcfsq │ │ │ │ 19136: 003266f0 624 FUNC GLOBAL DEFAULT 12 rom_add_blob │ │ │ │ - 19137: 00762868 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ + 19137: 00762838 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ 19138: 00d7a784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_EVENT │ │ │ │ 19139: 00db1278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_WRITE_DSTATE │ │ │ │ - 19140: 008f77a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ + 19140: 008f7778 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ 19141: 00db0fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_DSTATE │ │ │ │ - 19142: 00781b30 72 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ + 19142: 00781b00 72 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ 19143: 00d6d1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_ANALYSIS_EVENT │ │ │ │ - 19144: 0075595c 280 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ + 19144: 0075592c 280 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ 19145: 00db1a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_UPDATE_DSTATE │ │ │ │ - 19146: 0083db98 2988 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ + 19146: 0083db68 2988 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ 19147: 00db1648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ERROR_DSTATE │ │ │ │ 19148: 00db1200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_UNKNOWN_SERVICE_DSTATE │ │ │ │ 19149: 00db216c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_RESUME_DSTATE │ │ │ │ 19150: 005fde08 388 FUNC GLOBAL DEFAULT 12 vof_build_dt │ │ │ │ - 19151: 007ba0b0 24 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ - 19152: 0073e764 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ - 19153: 009414f0 236 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ + 19151: 007ba080 24 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ + 19152: 0073e734 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ + 19153: 009414c0 236 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ 19154: 00d791c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 19155: 008eeffc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ + 19155: 008eefcc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ 19156: 00d6ef44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_EVENT │ │ │ │ 19157: 00db1c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_RECV_DSTATE │ │ │ │ 19158: 002816c4 264 FUNC GLOBAL DEFAULT 12 float32_to_int32_scalbn │ │ │ │ 19159: 002e4558 244 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir │ │ │ │ 19160: 00db08d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_MSI_DSTATE │ │ │ │ 19161: 00d67d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LEDS_EVENT │ │ │ │ - 19162: 0079f5e0 52 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ + 19162: 0079f5b0 52 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ 19163: 00d6c150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MFSR_EVENT │ │ │ │ 19164: 00db0a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_READ_DSTATE │ │ │ │ 19165: 00d71a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_EVENT │ │ │ │ 19166: 004b9c2c 720 FUNC GLOBAL DEFAULT 12 usb_desc_msos │ │ │ │ - 19167: 00787418 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ + 19167: 007873e8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ 19168: 00db15ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_UTRD_DSTATE │ │ │ │ 19169: 00d6fca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_UPDATE_POM_EVENT │ │ │ │ 19170: 00d63a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_ERR_IN_BAND_EVENT │ │ │ │ - 19171: 008c7708 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ + 19171: 008c76d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ 19172: 00db0260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_READ_DSTATE │ │ │ │ - 19173: 009331cc 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ + 19173: 0093319c 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ 19174: 005ab334 312 FUNC GLOBAL DEFAULT 12 hmp_announce_self │ │ │ │ 19175: 00dafd8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_FINALIZE_DSTATE │ │ │ │ - 19176: 0099b2b8 236 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ + 19176: 0099b288 236 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ 19177: 00db1fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_DSTATE │ │ │ │ 19178: 00d71510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_EVENT │ │ │ │ 19179: 00dafdd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_DSTATE │ │ │ │ - 19180: 0092bd18 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ + 19180: 0092bce8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ 19181: 00d7967c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_STREAM_EVENT │ │ │ │ 19182: 00d7970c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 19183: 007b9614 48 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ + 19183: 007b95e4 48 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ 19184: 002a5dc0 156 FUNC GLOBAL DEFAULT 12 qemu_input_handler_register │ │ │ │ - 19185: 008b7434 124 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ - 19186: 00956f38 404 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ + 19185: 008b7404 124 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ + 19186: 00956f08 404 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ 19187: 00cd672c 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_vtb │ │ │ │ - 19188: 007880ac 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ + 19188: 0078807c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ 19189: 00d75364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_EVENT │ │ │ │ 19190: 00d6d8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_PFMAILBOX_EVENT │ │ │ │ - 19191: 007da050 440 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ - 19192: 009212c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ + 19191: 007da020 440 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ + 19192: 00921298 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ 19193: 00db02d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_DSTATE │ │ │ │ 19194: 00c7e1e8 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureRecipient_lookup │ │ │ │ - 19195: 009594c4 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ + 19195: 00959494 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ 19196: 005c385c 152 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_hdr_len │ │ │ │ 19197: 00d6ecf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_EVENT │ │ │ │ 19198: 00d712d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_REQ_EVENT │ │ │ │ - 19199: 00940228 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ + 19199: 009401f8 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ 19200: 00cbff44 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDCUQ │ │ │ │ - 19201: 00994148 460 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ - 19202: 00902b68 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ + 19201: 00994118 460 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ + 19202: 00902b38 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ 19203: 00db1406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_WRITE_DSTATE │ │ │ │ - 19204: 00706690 284 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ + 19204: 00706660 284 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ 19205: 00db065a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_DSTATE │ │ │ │ 19206: 00db2000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_FPSCR_GET_DSTATE │ │ │ │ - 19207: 008c6510 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ - 19208: 0075b038 100 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ + 19207: 008c64e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ + 19208: 0075b008 100 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ 19209: 00db1fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_PROPAGATE_DSTATE │ │ │ │ 19210: 00d7bd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_FREE_EVENT │ │ │ │ 19211: 00d6be80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_WRITE_EVENT │ │ │ │ 19212: 00daffb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_DSTATE │ │ │ │ 19213: 002fb1bc 336 FUNC GLOBAL DEFAULT 12 OPLTimerOver │ │ │ │ 19214: 00c7d29c 12 OBJECT GLOBAL DEFAULT 21 BlockdevVpcSubformat_lookup │ │ │ │ - 19215: 009d33f8 220 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ + 19215: 009d33c8 220 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ 19216: 00db05d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_WRITE_DSTATE │ │ │ │ 19217: 00db099c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_SET_INTENSITY_DSTATE │ │ │ │ 19218: 00286e08 276 FUNC GLOBAL DEFAULT 12 float128_to_uint64_round_to_zero │ │ │ │ 19219: 00d79164 76 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_trace_events_trace_events │ │ │ │ 19220: 00d6e608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_WRITE_EVENT │ │ │ │ - 19221: 00751288 512 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ + 19221: 00751258 512 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ 19222: 00538ce8 40 FUNC GLOBAL DEFAULT 12 qmp_inject_nmi │ │ │ │ - 19223: 006ef378 220 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ - 19224: 0086841c 24 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ + 19223: 006ef348 220 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ + 19224: 008683ec 24 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ 19225: 00db22ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ - 19226: 007234e0 344 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ + 19226: 007234b0 344 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ 19227: 00d739cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_BOS_EVENT │ │ │ │ 19228: 00d78e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_EVENT │ │ │ │ - 19229: 007a5e00 472 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ + 19229: 007a5dd0 472 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ 19230: 00c67400 48 OBJECT GLOBAL DEFAULT 21 m48t59_io_ops │ │ │ │ - 19231: 008572b8 64 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ + 19231: 00857288 64 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ 19232: 003846c0 76 FUNC GLOBAL DEFAULT 12 ide_transfer_start │ │ │ │ - 19233: 00975878 396 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ + 19233: 00975848 396 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ 19234: 002904b0 100 FUNC GLOBAL DEFAULT 12 float64_squash_input_denormal │ │ │ │ - 19235: 009359c0 312 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ + 19235: 00935990 312 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ 19236: 00d7455c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BABBLE_EVENT │ │ │ │ 19237: 00cc4b94 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMADDQP │ │ │ │ - 19238: 008d4044 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ + 19238: 008d4014 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ 19239: 00cc92bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvuxwsp │ │ │ │ 19240: 00db1470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_LOWER_DSTATE │ │ │ │ - 19241: 008289e8 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ + 19241: 008289b8 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ 19242: 00db1b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_INPUT_DSTATE │ │ │ │ 19243: 00d67854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_WRITE_EVENT │ │ │ │ - 19244: 00952974 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ - 19245: 009637b8 296 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ - 19246: 0084bfa0 184 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ + 19244: 00952944 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ + 19245: 00963788 296 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ + 19246: 0084bf70 184 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ 19247: 00db02be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_UNREALIZE_DSTATE │ │ │ │ 19248: 00d710e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 19249: 008b7580 188 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ - 19250: 00733564 324 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ + 19249: 008b7550 188 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ + 19250: 00733534 324 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ 19251: 00d6f918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_READ_EVENT │ │ │ │ - 19252: 0096a4ec 112 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ + 19252: 0096a4bc 112 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ 19253: 00d7676c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_EVENT │ │ │ │ 19254: 0063495c 312 FUNC GLOBAL DEFAULT 12 helper_xscvqpuwz │ │ │ │ 19255: 00d7be1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_ADD_EVENT │ │ │ │ 19256: 005ad538 184 FUNC GLOBAL DEFAULT 12 qemu_new_net_client │ │ │ │ 19257: 00d76f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_OTHER_EVENT │ │ │ │ - 19258: 008c9c44 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ - 19259: 0094a60c 512 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ + 19258: 008c9c14 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ + 19259: 0094a5dc 512 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ 19260: 00db00ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_DSTATE │ │ │ │ - 19261: 007b5654 156 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ - 19262: 009ac050 268 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ + 19261: 007b5624 156 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ + 19262: 009ac020 268 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ 19263: 00d677c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_READ_EVENT │ │ │ │ 19264: 00db1582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_READ_DATAPORT_DSTATE │ │ │ │ 19265: 00db03ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_DSTATE │ │ │ │ 19266: 00d71630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_EVENT │ │ │ │ 19267: 00393230 120 FUNC GLOBAL DEFAULT 12 adb_set_autopoll_enabled │ │ │ │ - 19268: 0070e934 104 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ - 19269: 009056a0 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ + 19268: 0070e904 104 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ + 19269: 00905670 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ 19270: 00d75154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_EVENT │ │ │ │ 19271: 00d78e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_EVENT │ │ │ │ - 19272: 0094fab8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ + 19272: 0094fa88 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ 19273: 00d68004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_WRITE_IO_EVENT │ │ │ │ 19274: 00daff3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ITERATION_DONE_DSTATE │ │ │ │ 19275: 005a57c8 228 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_reset │ │ │ │ - 19276: 008da554 768 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ - 19277: 009a5104 144 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ + 19276: 008da524 768 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ + 19277: 009a50d4 144 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ 19278: 00db1e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_FILE_DSTATE │ │ │ │ - 19279: 006e6a20 608 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ - 19280: 009b0e54 116 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ + 19279: 006e69f0 608 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ + 19280: 009b0e24 116 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ 19281: 0057cf6c 40 FUNC GLOBAL DEFAULT 12 migrate_max_bandwidth │ │ │ │ 19282: 00db020a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_DSTATE │ │ │ │ 19283: 00d6b620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_WRITE_EVENT │ │ │ │ 19284: 00d76c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MARK_POSTCOPY_BLOCKTIME_BEGIN_EVENT │ │ │ │ - 19285: 0094d810 568 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ + 19285: 0094d7e0 568 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ 19286: 00cd1194 132 OBJECT GLOBAL DEFAULT 24 helper_info_vncipherlast │ │ │ │ 19287: 004041fc 360 FUNC GLOBAL DEFAULT 12 fp_port_alloc │ │ │ │ 19288: 00db0602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_STATE_DSTATE │ │ │ │ - 19289: 009753e8 520 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ + 19289: 009753b8 520 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ 19290: 00d72ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_EVENT │ │ │ │ 19291: 005807fc 1472 FUNC GLOBAL DEFAULT 12 postcopy_ram_supported_by_host │ │ │ │ 19292: 00db1466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_ENABLED_DSTATE │ │ │ │ - 19293: 009049fc 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ + 19293: 009049cc 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ 19294: 00cb5bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_be │ │ │ │ 19295: 00552654 132 FUNC GLOBAL DEFAULT 12 qemu_fdt_alloc_phandle │ │ │ │ 19296: 00d6f514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_EVENT │ │ │ │ 19297: 00d6508c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_COMPLETE_EVENT │ │ │ │ 19298: 002a4470 8 FUNC GLOBAL DEFAULT 12 qemu_activate_mouse_event_handler │ │ │ │ - 19299: 00824040 280 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ + 19299: 00824010 280 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ 19300: 00d799e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_STOP_EVENT │ │ │ │ 19301: 002aa740 400 FUNC GLOBAL DEFAULT 12 hmp_client_migrate_info │ │ │ │ 19302: 00d63bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_REPLY_EVENT │ │ │ │ 19303: 00ccc6d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsum4sbs │ │ │ │ 19304: 00d67f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_WRITE_EVENT │ │ │ │ 19305: 00db0852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_RPR_READ_DSTATE │ │ │ │ 19306: 00d77b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_EVENT │ │ │ │ 19307: 00d74ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_EVENT │ │ │ │ 19308: 00ccd4bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsdivqp │ │ │ │ 19309: 00db066a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CHECK_IRQ_DSTATE │ │ │ │ 19310: 00289140 12 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16 │ │ │ │ 19311: 00d6f384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_EVENT │ │ │ │ - 19312: 0098ae54 3548 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ - 19313: 0095c084 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ - 19314: 00707f24 32 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ - 19315: 009d2fb0 28 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ + 19312: 0098ae24 3548 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ + 19313: 0095c054 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ + 19314: 00707ef4 32 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ + 19315: 009d2f80 28 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ 19316: 00dafd23 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_c │ │ │ │ 19317: 00db114a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CONFIG_WRITE_DSTATE │ │ │ │ - 19318: 006e7908 16 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ + 19318: 006e78d8 16 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ 19319: 00d74a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 19320: 00d7b0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_DEL_EVENT │ │ │ │ 19321: 00cc46f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMADDSP │ │ │ │ 19322: 00d7a998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_FD_EVENT │ │ │ │ 19323: 00db0cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_READ_DSTATE │ │ │ │ - 19324: 00810db8 92 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ - 19325: 008c7d24 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ + 19324: 00810d88 92 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ + 19325: 008c7cf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ 19326: 00d6e168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_EVENT │ │ │ │ 19327: 0057c1b0 36 FUNC GLOBAL DEFAULT 12 migrate_events │ │ │ │ 19328: 0060c284 212 FUNC GLOBAL DEFAULT 12 ppc_store_fpscr │ │ │ │ - 19329: 008fc0c8 456 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ - 19330: 007377d8 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ + 19329: 008fc098 456 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ + 19330: 007377a8 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ 19331: 00d6d8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_EITR_SET_EVENT │ │ │ │ 19332: 005a6b18 628 FUNC GLOBAL DEFAULT 12 eth_strip_vlan │ │ │ │ 19333: 005b06c0 144 FUNC GLOBAL DEFAULT 12 qemu_del_net_queue │ │ │ │ - 19334: 007588a8 204 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ - 19335: 007975f4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ - 19336: 009a22a4 228 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ - 19337: 00983558 224 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ - 19338: 007fd96c 240 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ - 19339: 00794e5c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ - 19340: 0096141c 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ + 19334: 00758878 204 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ + 19335: 007975c4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ + 19336: 009a2274 228 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ + 19337: 00983528 224 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ + 19338: 007fd93c 240 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ + 19339: 00794e2c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ + 19340: 009613ec 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ 19341: 00cca12c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvredp │ │ │ │ 19342: 00d64f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_EVENT │ │ │ │ 19343: 00d661ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_WRITE_LABEL_EVENT │ │ │ │ 19344: 00d6d648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_KICK_EVENT │ │ │ │ 19345: 002997b0 1468 FUNC GLOBAL DEFAULT 12 qemu_plugin_load_list │ │ │ │ - 19346: 008c6fd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ + 19346: 008c6fa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ 19347: 00d71870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_EVENT │ │ │ │ 19348: 0061dc80 788 FUNC GLOBAL DEFAULT 12 ppc_cpu_gdb_write_register_apple │ │ │ │ - 19349: 008fc5f8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ - 19350: 006e69ac 116 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ + 19349: 008fc5c8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ + 19350: 006e697c 116 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ 19351: 003241c0 72 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in │ │ │ │ - 19352: 00968eb8 244 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ + 19352: 00968e88 244 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ 19353: 003c37cc 188 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writel │ │ │ │ 19354: 00d7695c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FAILOVER_SET_STATE_EVENT │ │ │ │ 19355: 00db114c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CLEAR_REQUEST_DSTATE │ │ │ │ 19356: 005ca12c 84 FUNC GLOBAL DEFAULT 12 replay_fetch_data_kind │ │ │ │ 19357: 00db0942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APM_IO_READ_DSTATE │ │ │ │ 19358: 00db1282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_RECV_DSTATE │ │ │ │ 19359: 00d746dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_EVENT │ │ │ │ 19360: 0029aa68 260 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_sum │ │ │ │ - 19361: 009c74cc 140 FUNC GLOBAL DEFAULT 12 clmul_16x2_even │ │ │ │ + 19361: 009c749c 140 FUNC GLOBAL DEFAULT 12 clmul_16x2_even │ │ │ │ 19362: 00d6c0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR0_EVENT │ │ │ │ - 19363: 007f6920 196 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ + 19363: 007f68f0 196 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ 19364: 004f3af8 168 FUNC GLOBAL DEFAULT 12 vfio_get_region_info │ │ │ │ 19365: 003c361c 164 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writew │ │ │ │ 19366: 00db1fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_ISI_DSTATE │ │ │ │ 19367: 00511b54 1988 FUNC GLOBAL DEFAULT 12 vhost_dev_start │ │ │ │ 19368: 00d6ef74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_EVENT │ │ │ │ 19369: 00d6a2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADWRITE_EVENT │ │ │ │ 19370: 00d641d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_EVENT │ │ │ │ 19371: 00db09a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_AHB_PNP_READ_DSTATE │ │ │ │ 19372: 00db04f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_LOG_DSTATE │ │ │ │ - 19373: 00950c34 332 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ + 19373: 00950c04 332 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ 19374: 00d7070c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_DDW_REMOVE_EVENT │ │ │ │ - 19375: 0090c400 664 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ + 19375: 0090c3d0 664 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ 19376: 0063f9bc 344 FUNC GLOBAL DEFAULT 12 helper_XVI8GER4PP │ │ │ │ - 19377: 00749e44 8 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ + 19377: 00749e14 8 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ 19378: 00c66b5c 48 OBJECT GLOBAL DEFAULT 21 ppc440_pcix_host_conf_ops │ │ │ │ - 19379: 00937f24 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ + 19379: 00937ef4 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ 19380: 0047537c 704 FUNC GLOBAL DEFAULT 12 esp_transfer_data │ │ │ │ - 19381: 008d6e78 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ - 19382: 00773c2c 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ + 19381: 008d6e48 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ + 19382: 00773bfc 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ 19383: 002da910 68 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsPath │ │ │ │ 19384: 00db16ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_DEVICE_FEATURE_DSTATE │ │ │ │ 19385: 0056ad48 248 FUNC GLOBAL DEFAULT 12 hmp_migrate_continue │ │ │ │ - 19386: 00805660 152 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ + 19386: 00805630 152 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ 19387: 00db1ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_CLEANUP_DSTATE │ │ │ │ 19388: 003c2700 3524 FUNC GLOBAL DEFAULT 12 pcnet_receive │ │ │ │ 19389: 00db151c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_TEST_UNIT_READY_DSTATE │ │ │ │ 19390: 00293290 16 FUNC GLOBAL DEFAULT 12 helper_gvec_dup8 │ │ │ │ 19391: 005c831c 312 FUNC GLOBAL DEFAULT 12 replay_exception │ │ │ │ 19392: 00db0660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DEFAULT_DSTATE │ │ │ │ 19393: 00d8dc94 4 OBJECT GLOBAL DEFAULT 25 reboot_action │ │ │ │ 19394: 00d720d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_WRITE_START_EVENT │ │ │ │ 19395: 0028b01c 276 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16 │ │ │ │ - 19396: 0099e5c0 116 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ + 19396: 0099e590 116 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ 19397: 00db1f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_FALLBACK_DSTATE │ │ │ │ 19398: 00d6ded8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_EVENT │ │ │ │ - 19399: 00779a4c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ + 19399: 00779a1c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ 19400: 00d6a644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_READ_EVENT │ │ │ │ - 19401: 00779a8c 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ - 19402: 0095e6a8 316 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ + 19401: 00779a5c 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ + 19402: 0095e678 316 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ 19403: 00db1b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_DSTATE │ │ │ │ - 19404: 00779ad4 80 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ - 19405: 00779c3c 88 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ - 19406: 00779c94 96 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ + 19404: 00779aa4 80 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ + 19405: 00779c0c 88 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ + 19406: 00779c64 96 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ 19407: 00d744cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PACKET_STATUS_EVENT │ │ │ │ 19408: 00d778dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_FIELD_EVENT │ │ │ │ - 19409: 00779cf4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ + 19409: 00779cc4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ 19410: 00db1d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_SYNC_DSTATE │ │ │ │ 19411: 00d771dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_EVENT │ │ │ │ - 19412: 00707f04 32 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ + 19412: 00707ed4 32 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ 19413: 00db17a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_WRITE_DSTATE │ │ │ │ - 19414: 007ba928 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ + 19414: 007ba8f8 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ 19415: 00d7454c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_EVENT │ │ │ │ 19416: 00db0fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_REQ_STATUS_DSTATE │ │ │ │ 19417: 00d7776c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_FCLOSE_EVENT │ │ │ │ 19418: 00d720e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_READ_START_EVENT │ │ │ │ - 19419: 0095b890 316 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ + 19419: 0095b860 316 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ 19420: 00db05b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_READ_DSTATE │ │ │ │ 19421: 002e7010 300 FUNC GLOBAL DEFAULT 12 v9fs_co_llistxattr │ │ │ │ - 19422: 00908814 520 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ + 19422: 009087e4 520 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ 19423: 00cc802c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cntlzw32 │ │ │ │ 19424: 00d6b470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APB_PNP_READ_EVENT │ │ │ │ 19425: 00db221c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 19426: 00737884 20 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ + 19426: 00737854 20 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ 19427: 00d72d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_REQ_EVENT │ │ │ │ - 19428: 008a764c 548 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ - 19429: 0072851c 840 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ + 19428: 008a761c 548 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ + 19429: 007284ec 840 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ 19430: 00db11b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_DECR_LOAD_DSTATE │ │ │ │ 19431: 005e2b04 76 FUNC GLOBAL DEFAULT 12 booke_set_tlb │ │ │ │ 19432: 00dafda0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_INSERT_DSTATE │ │ │ │ - 19433: 0090d138 192 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ - 19434: 007e4948 232 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ + 19433: 0090d108 192 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ + 19434: 007e4918 232 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ 19435: 00d72030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_EVENT │ │ │ │ 19436: 00d69f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_IRQ_LEVEL_EVENT │ │ │ │ 19437: 00d7419c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_RESET_EVENT │ │ │ │ - 19438: 00939338 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ + 19438: 00939308 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ 19439: 00d6e588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_SS32_RDRA_TDRA_EVENT │ │ │ │ 19440: 00d77d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_DROP_PACKET_EVENT │ │ │ │ 19441: 00572bc0 120 FUNC GLOBAL DEFAULT 12 migration_in_bg_snapshot │ │ │ │ 19442: 00db2128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 19443: 00338d94 108 FUNC GLOBAL DEFAULT 12 sysbus_init_irq │ │ │ │ 19444: 00cd3ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTDC │ │ │ │ 19445: 00d669a8 344 OBJECT GLOBAL DEFAULT 24 hw_block_trace_events │ │ │ │ - 19446: 0094b2d4 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ - 19447: 007a83d8 356 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ + 19446: 0094b2a4 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ + 19447: 007a83a8 356 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ 19448: 00d74ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_EVENT │ │ │ │ 19449: 0057cfe4 148 FUNC GLOBAL DEFAULT 12 migrate_mode │ │ │ │ - 19450: 0094c394 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ + 19450: 0094c364 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ 19451: 00cd3f78 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTDG │ │ │ │ - 19452: 00814cbc 196 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ + 19452: 00814c8c 196 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ 19453: 00d77d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_IP_INFO_EVENT │ │ │ │ 19454: 00d6e108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_EVENT │ │ │ │ 19455: 00c7df94 12 OBJECT GLOBAL DEFAULT 21 MultiFDCompression_lookup │ │ │ │ 19456: 00520e58 220 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_out │ │ │ │ - 19457: 00774e28 364 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ + 19457: 00774df8 364 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ 19458: 00db08ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_IRQ_DSTATE │ │ │ │ 19459: 00d6f554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_EVENT │ │ │ │ 19460: 00d72170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_EVENT │ │ │ │ - 19461: 009c49c0 424 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ - 19462: 006d7d14 656 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ + 19461: 009c4990 424 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ + 19462: 006d7ce4 656 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ 19463: 00dafe16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_LOAD_DSTATE │ │ │ │ - 19464: 0071ec94 100 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ + 19464: 0071ec64 100 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ 19465: 00db0b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_READ_DSTATE │ │ │ │ - 19466: 0078f37c 68 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ + 19466: 0078f34c 68 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ 19467: 00db09c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_DSTATE │ │ │ │ 19468: 005c22e8 372 FUNC GLOBAL DEFAULT 12 net_init_bridge │ │ │ │ 19469: 0057aa74 100 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_alloc │ │ │ │ 19470: 004511a4 204 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_request_cb │ │ │ │ 19471: 00646198 232 FUNC GLOBAL DEFAULT 12 helper_vupklpx │ │ │ │ 19472: 0057c414 60 FUNC GLOBAL DEFAULT 12 migrate_postcopy │ │ │ │ - 19473: 0093bb38 92 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ + 19473: 0093bb08 92 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ 19474: 00db1ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_VR_GET_DSTATE │ │ │ │ 19475: 00db0c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_DSTATE │ │ │ │ 19476: 00dafd4f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_migration_c │ │ │ │ 19477: 00db0588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVENT_DSTATE │ │ │ │ - 19478: 007b95a8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ - 19479: 007d4ad0 304 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ - 19480: 0095f638 372 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ + 19478: 007b9578 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ + 19479: 007d4aa0 304 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ + 19480: 0095f608 372 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ 19481: 00db0ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_GPIO_READ_DSTATE │ │ │ │ 19482: 00618734 536 FUNC GLOBAL DEFAULT 12 ppc_cpu_class_by_name │ │ │ │ - 19483: 007e4698 16 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ + 19483: 007e4668 16 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ 19484: 00d69e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_EVENT │ │ │ │ - 19485: 00743674 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ - 19486: 00749f24 56 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ - 19487: 00983768 64 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ + 19485: 00743644 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ + 19486: 00749ef4 56 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ + 19487: 00983738 64 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ 19488: 00db2851 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ebpf_c │ │ │ │ 19489: 002be558 152 FUNC GLOBAL DEFAULT 12 vnc_display_init │ │ │ │ 19490: 00d7b444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_PASSWORD_EVENT │ │ │ │ 19491: 00d658b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_EVENT │ │ │ │ 19492: 00d77d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_EVENT │ │ │ │ 19493: 00d6641c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_EVENT │ │ │ │ - 19494: 00910510 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ + 19494: 009104e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ 19495: 00db1be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_DSTATE │ │ │ │ - 19496: 00823dd0 264 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ - 19497: 0073d57c 92 FUNC GLOBAL DEFAULT 12 cpu_ldub_data │ │ │ │ + 19496: 00823da0 264 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ + 19497: 0073d54c 92 FUNC GLOBAL DEFAULT 12 cpu_ldub_data │ │ │ │ 19498: 00cc85d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcmpo │ │ │ │ 19499: 00db0c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_ANALYSIS_DSTATE │ │ │ │ - 19500: 008f13d8 1048 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ + 19500: 008f13a8 1048 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ 19501: 002eee60 436 FUNC GLOBAL DEFAULT 12 build_slit │ │ │ │ - 19502: 00996e14 8 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ - 19503: 009899d4 528 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ + 19502: 00996de4 8 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ + 19503: 009899a4 528 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ 19504: 00cc84d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcmpu │ │ │ │ 19505: 0062a9a0 28 FUNC GLOBAL DEFAULT 12 helper_efdsub │ │ │ │ 19506: 00db16fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_QUALIFIER_DSTATE │ │ │ │ 19507: 00d6c110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR1_EVENT │ │ │ │ - 19508: 00744d8c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ + 19508: 00744d5c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ 19509: 00db0fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DMA_DSTATE │ │ │ │ 19510: 00db0c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_DSTATE │ │ │ │ 19511: 005acdc0 208 FUNC GLOBAL DEFAULT 12 parse_host_port │ │ │ │ 19512: 00cd3d68 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTEX │ │ │ │ 19513: 00563978 132 FUNC GLOBAL DEFAULT 12 qio_channel_block_new │ │ │ │ - 19514: 007ba920 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ - 19515: 007cb6b0 44 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ + 19514: 007ba8f0 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ + 19515: 007cb680 44 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ 19516: 00d7731c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_EVENT │ │ │ │ - 19517: 00743380 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ + 19517: 00743350 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ 19518: 004994a0 656 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_stop │ │ │ │ 19519: 00d74cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_EVENT │ │ │ │ 19520: 00d72b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_IDN_EVENT │ │ │ │ 19521: 00d7bbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_EVENT │ │ │ │ 19522: 00d78dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_EVENT │ │ │ │ - 19523: 009ac250 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ - 19524: 0074dd54 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ + 19523: 009ac220 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ + 19524: 0074dd24 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ 19525: 00d75bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_EVENT │ │ │ │ 19526: 002a2f6c 108 FUNC GLOBAL DEFAULT 12 cursor_alloc │ │ │ │ 19527: 00d63a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_SUSPEND_EVENT │ │ │ │ 19528: 00cccf10 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpudp │ │ │ │ 19529: 00db1e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_MSG_DSTATE │ │ │ │ 19530: 00d707fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_TPM_EXECUTE_EVENT │ │ │ │ - 19531: 00823b28 220 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ + 19531: 00823af8 220 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ 19532: 00db153e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_WRITE_DSTATE │ │ │ │ 19533: 00cc36f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VEXTDDVLX │ │ │ │ 19534: 00db173c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_DONE_DSTATE │ │ │ │ 19535: 005b9a68 4 FUNC GLOBAL DEFAULT 12 colo_compare_unregister_notifier │ │ │ │ - 19536: 00707374 156 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ + 19536: 00707344 156 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ 19537: 002f9988 3504 FUNC GLOBAL DEFAULT 12 YM3812UpdateOne │ │ │ │ - 19538: 00940f40 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ + 19538: 00940f10 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ 19539: 00db0b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_VCR_DSTATE │ │ │ │ 19540: 00db00b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_READ_DSTATE │ │ │ │ 19541: 00db1d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_DSTATE │ │ │ │ - 19542: 0077cfbc 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ + 19542: 0077cf8c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ 19543: 00d64dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_EVENT │ │ │ │ 19544: 0058373c 176 FUNC GLOBAL DEFAULT 12 postcopy_unregister_shared_ufd │ │ │ │ 19545: 00db081e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_WRITE_DSTATE │ │ │ │ 19546: 00db0662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DSTATE │ │ │ │ - 19547: 008c78d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ + 19547: 008c78a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ 19548: 00282d90 384 FUNC GLOBAL DEFAULT 12 floatx80_to_int32 │ │ │ │ - 19549: 0080f9c8 192 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ + 19549: 0080f998 192 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ 19550: 00db0ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_MCAST_DSTATE │ │ │ │ 19551: 00db1868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BABBLE_DSTATE │ │ │ │ 19552: 00d6d2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ENABLE_EVENT │ │ │ │ 19553: 00ccc64c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsum4shs │ │ │ │ 19554: 00db04c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_DSTATE │ │ │ │ 19555: 00d7457c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_NAK_EVENT │ │ │ │ 19556: 00db035e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_WRITE_DSTATE │ │ │ │ 19557: 00d776bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_LOOP_EVENT │ │ │ │ - 19558: 009812e4 92 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ - 19559: 00717358 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ + 19558: 009812b4 92 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ + 19559: 00717328 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ 19560: 0053ae8c 480 FUNC GLOBAL DEFAULT 12 dirtylimit_set_vcpu │ │ │ │ - 19561: 0092feb4 264 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ + 19561: 0092fe84 264 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ 19562: 00d7054c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_UNKNOWN_PATH_EVENT │ │ │ │ 19563: 00d7068c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_ATTACH_EVENT │ │ │ │ 19564: 00db1b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_VM_STATE_CHANGE_DSTATE │ │ │ │ 19565: 00db0dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_DSTATE │ │ │ │ 19566: 00db171e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_WRITE_DSTATE │ │ │ │ - 19567: 007db2d0 100 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ + 19567: 007db2a0 100 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ 19568: 00d7c070 136 OBJECT GLOBAL DEFAULT 25 plugin │ │ │ │ 19569: 00db10d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_WRITE_DSTATE │ │ │ │ 19570: 0064728c 396 FUNC GLOBAL DEFAULT 12 helper_bcdcfn │ │ │ │ 19571: 006312a8 440 FUNC GLOBAL DEFAULT 12 helper_XSMINJDP │ │ │ │ 19572: 00d72794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_RCA_EVENT │ │ │ │ 19573: 00d67dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_READ_EVENT │ │ │ │ 19574: 002f31a8 4 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_cb │ │ │ │ - 19575: 00888088 436 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ + 19575: 00888058 436 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ 19576: 0064648c 192 FUNC GLOBAL DEFAULT 12 helper_vupklsb │ │ │ │ - 19577: 0091c0b4 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ + 19577: 0091c084 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ 19578: 0051269c 36 FUNC GLOBAL DEFAULT 12 vhost_reset_device │ │ │ │ - 19579: 00941384 364 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ + 19579: 00941354 364 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ 19580: 00d789f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_MAP_INIT_EVENT │ │ │ │ 19581: 00d774dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_NEW_CHANNEL_EVENT │ │ │ │ - 19582: 00930328 368 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ - 19583: 0074be00 288 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ + 19582: 009302f8 368 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ + 19583: 0074bdd0 288 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ 19584: 00c7b3ac 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8_equal │ │ │ │ 19585: 00d6a4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_READ_EVENT │ │ │ │ 19586: 0064654c 48 FUNC GLOBAL DEFAULT 12 helper_vupklsh │ │ │ │ 19587: 00587664 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_colo_enable │ │ │ │ 19588: 006475b8 484 FUNC GLOBAL DEFAULT 12 helper_bcdcfz │ │ │ │ 19589: 00d6da08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 19590: 00d6954c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KBD_RESET_EVENT │ │ │ │ 19591: 00db1f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_DSTATE │ │ │ │ 19592: 00cce53c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcmpeq │ │ │ │ - 19593: 007795b4 4 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ + 19593: 00779584 4 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ 19594: 00d644d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_COMPLETE_EVENT │ │ │ │ - 19595: 009d0ef0 112 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ + 19595: 009d0ec0 112 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ 19596: 00d722b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_QUEUE_EVENT │ │ │ │ 19597: 00397118 8 FUNC GLOBAL DEFAULT 12 i8042_isa_mouse_fake_event │ │ │ │ 19598: 0063c220 1168 FUNC GLOBAL DEFAULT 12 helper_XVF64GER │ │ │ │ 19599: 00d67ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_EVENT │ │ │ │ 19600: 00d6f948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I16_EVENT │ │ │ │ - 19601: 00722d2c 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ + 19601: 00722cfc 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ 19602: 00db17b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_STOP_DSTATE │ │ │ │ 19603: 00db103a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_DSTATE │ │ │ │ 19604: 00d75334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_RESULT_EVENT │ │ │ │ 19605: 0064657c 52 FUNC GLOBAL DEFAULT 12 helper_vupklsw │ │ │ │ - 19606: 009660ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ - 19607: 0077fb1c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ + 19606: 0096607c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ + 19607: 0077faec 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ 19608: 00d63ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_EVENT │ │ │ │ 19609: 00db1e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_FINALIZE_DSTATE │ │ │ │ - 19610: 0080f184 188 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ + 19610: 0080f154 188 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ 19611: 00c63a24 4500 OBJECT GLOBAL DEFAULT 21 eTSEC_registers_def │ │ │ │ - 19612: 009af020 208 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ + 19612: 009aeff0 208 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ 19613: 00db0846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_WRITE_DSTATE │ │ │ │ 19614: 00db1268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_RTAS_IBM_QUERY_INTERRUPT_SOURCE_NUMBER_DSTATE │ │ │ │ 19615: 0028b51c 460 FUNC GLOBAL DEFAULT 12 uint128_to_float128 │ │ │ │ 19616: 00d71210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_EVENT │ │ │ │ 19617: 00dafd7e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_pci_c │ │ │ │ - 19618: 007d4c00 320 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ + 19618: 007d4bd0 320 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ 19619: 00c66634 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcie_aer_log │ │ │ │ 19620: 00407c08 1764 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_flows │ │ │ │ 19621: 00db0c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_SENT_DSTATE │ │ │ │ 19622: 00cb3190 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs16 │ │ │ │ - 19623: 009a6960 204 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ - 19624: 0073e0d4 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ - 19625: 00724194 732 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ - 19626: 00925310 576 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ + 19623: 009a6930 204 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ + 19624: 0073e0a4 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ + 19625: 00724164 732 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ + 19626: 009252e0 576 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ 19627: 00256094 88 FUNC GLOBAL DEFAULT 12 free_queued_cpu_work │ │ │ │ 19628: 00cd08d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbre │ │ │ │ - 19629: 0071cad4 84 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ + 19629: 0071caa4 84 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ 19630: 00db0002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_EXIT_DSTATE │ │ │ │ 19631: 00d6e798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_EVENT │ │ │ │ 19632: 003c7c5c 400 FUNC GLOBAL DEFAULT 12 e1000x_update_regs_on_autoneg_done │ │ │ │ 19633: 00d701fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PREP_SYSTEMIO_READ_EVENT │ │ │ │ - 19634: 006ace90 236 FUNC GLOBAL DEFAULT 12 decNumberGetBCD │ │ │ │ + 19634: 006ace60 236 FUNC GLOBAL DEFAULT 12 decNumberGetBCD │ │ │ │ 19635: 00d6ee34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_EVENT │ │ │ │ 19636: 00376c78 460 FUNC GLOBAL DEFAULT 12 i2c_send_async │ │ │ │ - 19637: 006f77a0 64 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ + 19637: 006f7770 64 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ 19638: 00d6e508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 19639: 00918120 720 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ + 19639: 009180f0 720 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ 19640: 00d7b4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ - 19641: 0083795c 524 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ + 19641: 0083792c 524 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ 19642: 00d797ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_MIRROR_EVENT │ │ │ │ 19643: 00d6bfb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_WRITEB_EVENT │ │ │ │ 19644: 00c84ad8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bios_chs_trans │ │ │ │ 19645: 003264e4 316 FUNC GLOBAL DEFAULT 12 load_image_mr │ │ │ │ 19646: 00db1f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_FROM_DSTATE │ │ │ │ 19647: 0029b5d4 188 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cb__udata │ │ │ │ - 19648: 0093942c 436 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ + 19648: 009393fc 436 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ 19649: 00d7b2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_RELOAD_EVENT │ │ │ │ - 19650: 008e21a4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ + 19650: 008e2174 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ 19651: 00db06d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_FULL_DSTATE │ │ │ │ 19652: 00253190 0 FUNC GLOBAL DEFAULT 12 _start │ │ │ │ 19653: 0036f714 108 FUNC GLOBAL DEFAULT 12 vga_invalidate_scanlines │ │ │ │ 19654: 00db093c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_READ_DSTATE │ │ │ │ 19655: 00dafd32 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_compat_c │ │ │ │ 19656: 00db0180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_RETURN_DSTATE │ │ │ │ 19657: 00daff90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_ST_DSTATE │ │ │ │ @@ -19664,444 +19664,444 @@ │ │ │ │ 19660: 00db0540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_DSTATE │ │ │ │ 19661: 00d64190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_EVENT │ │ │ │ 19662: 002815ac 280 FUNC GLOBAL DEFAULT 12 float32_to_int16_scalbn │ │ │ │ 19663: 00db1a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_SET_STATUS_DSTATE │ │ │ │ 19664: 00db1262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_MSI_RETRY_DSTATE │ │ │ │ 19665: 00d706ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_ISOLATION_STATE_EVENT │ │ │ │ 19666: 00d67b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_EVENT │ │ │ │ - 19667: 00716f44 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ + 19667: 00716f14 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ 19668: 00d71970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_TI_EVENT │ │ │ │ 19669: 00d7a2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_KVM_EVENT │ │ │ │ 19670: 00299e74 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_inline_per_vcpu │ │ │ │ 19671: 00db22be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_GET_DSTATE │ │ │ │ - 19672: 0085d700 72 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ + 19672: 0085d6d0 72 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ 19673: 002ab060 40 FUNC GLOBAL DEFAULT 12 qmp_display_update │ │ │ │ 19674: 00db0bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_DSTATE │ │ │ │ - 19675: 00986614 292 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ + 19675: 009865e4 292 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ 19676: 00db2178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMPDTB_DSTATE │ │ │ │ 19677: 00db12b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_DSTATE │ │ │ │ - 19678: 0099e634 56 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ - 19679: 0094ce30 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ + 19678: 0099e604 56 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ + 19679: 0094ce00 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ 19680: 002f2258 28 FUNC GLOBAL DEFAULT 12 acpi_table_first │ │ │ │ 19681: 003c9d94 68 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send │ │ │ │ 19682: 00d6a724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_READ_EVENT │ │ │ │ - 19683: 008f97f0 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ + 19683: 008f97c0 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ 19684: 00daff02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_REQ_DSTATE │ │ │ │ - 19685: 008d9380 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ + 19685: 008d9350 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ 19686: 00d63d68 664 OBJECT GLOBAL DEFAULT 24 block_trace_events │ │ │ │ 19687: 00db1c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_DSTATE │ │ │ │ - 19688: 008c9310 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ + 19688: 008c92e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ 19689: 00dafee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_DSTATE │ │ │ │ 19690: 00db08e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_DSTATE │ │ │ │ 19691: 00db155a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_DATA_DSTATE │ │ │ │ 19692: 00db0d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_DSTATE │ │ │ │ 19693: 002a5fb8 192 FUNC GLOBAL DEFAULT 12 qemu_input_handler_bind │ │ │ │ - 19694: 0084bbd8 268 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ + 19694: 0084bba8 268 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ 19695: 002aea9c 76 FUNC GLOBAL DEFAULT 12 qemu_console_early_init │ │ │ │ - 19696: 00969904 192 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ + 19696: 009698d4 192 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ 19697: 00d68614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_WRITE_EVENT │ │ │ │ 19698: 00291afc 32 FUNC GLOBAL DEFAULT 12 helper_ctpop_i32 │ │ │ │ - 19699: 0090a6b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ + 19699: 0090a680 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ 19700: 0030d3a8 864 FUNC GLOBAL DEFAULT 12 blk_check_size_and_read_all │ │ │ │ 19701: 00d6cd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CREATE_EVENT │ │ │ │ 19702: 0056d724 104 FUNC GLOBAL DEFAULT 12 migration_incoming_transport_cleanup │ │ │ │ 19703: 00cce7d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcmpgt │ │ │ │ 19704: 00db0818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_DIR_WRITE_DSTATE │ │ │ │ - 19705: 00916b84 28 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ - 19706: 0077fa7c 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ + 19705: 00916b54 28 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ + 19706: 0077fa4c 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ 19707: 0056d3dc 612 FUNC GLOBAL DEFAULT 12 migration_object_init │ │ │ │ 19708: 00dafe92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_ALIGNED_DSTATE │ │ │ │ 19709: 00d71ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_EVENT │ │ │ │ - 19710: 0074e614 108 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ + 19710: 0074e5e4 108 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ 19711: 00da7635 1 OBJECT GLOBAL DEFAULT 25 kvm_readonly_mem_allowed │ │ │ │ - 19712: 009560b4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ + 19712: 00956084 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ 19713: 00d7a574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 19714: 00282f10 380 FUNC GLOBAL DEFAULT 12 floatx80_to_int64 │ │ │ │ 19715: 00cd1950 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbsx │ │ │ │ 19716: 00db0688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_DSTATE │ │ │ │ 19717: 00db2222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_DSTATE │ │ │ │ - 19718: 009bc448 108 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ + 19718: 009bc418 108 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ 19719: 00daffa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_DSTATE │ │ │ │ 19720: 00db1cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CANCEL_DSTATE │ │ │ │ - 19721: 0090ca24 328 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ + 19721: 0090c9f4 328 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ 19722: 002fb190 44 FUNC GLOBAL DEFAULT 12 OPLRead │ │ │ │ 19723: 00d72904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_WRITE_EVENT │ │ │ │ 19724: 004b60b0 192 FUNC GLOBAL DEFAULT 12 usb_cancel_packet │ │ │ │ - 19725: 007406c4 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ + 19725: 00740694 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ 19726: 00db054a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FEATURES_DSTATE │ │ │ │ - 19727: 006a49a8 224 FUNC GLOBAL DEFAULT 12 decNumberQuantize │ │ │ │ + 19727: 006a4978 224 FUNC GLOBAL DEFAULT 12 decNumberQuantize │ │ │ │ 19728: 0064bb70 4 FUNC GLOBAL DEFAULT 12 helper_store_booke_tcr │ │ │ │ 19729: 00d627fc 428 OBJECT GLOBAL DEFAULT 24 bdrv_file │ │ │ │ 19730: 00db15f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_DSTATE │ │ │ │ 19731: 005d4c00 72 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ 19732: 002f0fd8 452 FUNC GLOBAL DEFAULT 12 bios_linker_loader_alloc │ │ │ │ 19733: 00cb310c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs32 │ │ │ │ - 19734: 00904e04 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ + 19734: 00904dd4 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ 19735: 00d6bf70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_WRITEB_EVENT │ │ │ │ 19736: 00db1b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_STOP_DSTATE │ │ │ │ 19737: 005a3970 128 FUNC GLOBAL DEFAULT 12 monitor_read_command │ │ │ │ 19738: 00cc30c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDSBS │ │ │ │ - 19739: 008bd0f8 220 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ + 19739: 008bd0c8 220 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ 19740: 00db20b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_BACKUP_DSTATE │ │ │ │ 19741: 00db0bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_TX_DSTATE │ │ │ │ 19742: 00d73ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_KICK_EVENT │ │ │ │ - 19743: 0094cd3c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ - 19744: 009137a4 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ + 19743: 0094cd0c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ + 19744: 00913774 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ 19745: 00db0600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_ADDR_DSTATE │ │ │ │ 19746: 00db0cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_READ_DSTATE │ │ │ │ - 19747: 008f5d14 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ + 19747: 008f5ce4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ 19748: 00db00fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_DSTATE │ │ │ │ - 19749: 0084c0cc 204 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ - 19750: 007076e0 360 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ + 19749: 0084c09c 204 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ + 19750: 007076b0 360 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ 19751: 00bc5fe8 52 OBJECT GLOBAL DEFAULT 21 vmstate_cpu_common │ │ │ │ 19752: 00db200e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 19753: 00db0330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_READ_DSTATE │ │ │ │ 19754: 00db0bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_RECEIVE_PACKET_CMD_DSTATE │ │ │ │ 19755: 00d78cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_NOCACHE_EVENT │ │ │ │ 19756: 00d66df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_REQ_COMPLETE_EVENT │ │ │ │ 19757: 00d6ed94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_EVENT │ │ │ │ 19758: 00d6fdf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REG_READ_EVENT │ │ │ │ - 19759: 007f4160 264 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ + 19759: 007f4130 264 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ 19760: 0062d0d4 424 FUNC GLOBAL DEFAULT 12 helper_xsrsqrtesp │ │ │ │ 19761: 00db1fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_DCR_READ_DSTATE │ │ │ │ 19762: 00db1c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_DSTATE │ │ │ │ 19763: 00d6f544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_EVENT │ │ │ │ 19764: 00d69140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_TRIGGER_IRQ_EVENT │ │ │ │ - 19765: 008117a4 124 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ + 19765: 00811774 124 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ 19766: 00d77acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_EVENT │ │ │ │ - 19767: 0073cea8 96 FUNC GLOBAL DEFAULT 12 cpu_ldub_data_ra │ │ │ │ + 19767: 0073ce78 96 FUNC GLOBAL DEFAULT 12 cpu_ldub_data_ra │ │ │ │ 19768: 00d77b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_EVENT │ │ │ │ 19769: 00580ff0 1120 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_setup │ │ │ │ 19770: 00cb5c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_le │ │ │ │ - 19771: 00965ba4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ + 19771: 00965b74 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ 19772: 00db0d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_DSTATE │ │ │ │ 19773: 00db0318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_READ_DSTATE │ │ │ │ - 19774: 0083da6c 300 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ - 19775: 00707594 332 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ + 19774: 0083da3c 300 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ + 19775: 00707564 332 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ 19776: 00db10de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_STRING_DSTATE │ │ │ │ - 19777: 007bb9d8 192 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ + 19777: 007bb9a8 192 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ 19778: 00db1c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_DSTATE │ │ │ │ 19779: 00db00c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_OUT_DSTATE │ │ │ │ 19780: 00db1f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_NOCACHE_DSTATE │ │ │ │ 19781: 00db1bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_DSTATE │ │ │ │ 19782: 0061f5e8 1176 FUNC GLOBAL DEFAULT 12 register_high_BATs │ │ │ │ 19783: 00db0e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_DSTATE │ │ │ │ - 19784: 0072eb78 472 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ + 19784: 0072eb48 472 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ 19785: 00d67284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_UNREALIZE_EVENT │ │ │ │ - 19786: 008130dc 24 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ + 19786: 008130ac 24 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ 19787: 0026d088 204 FUNC GLOBAL DEFAULT 12 float128_is_quiet_nan │ │ │ │ 19788: 00d6f794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_EVENT │ │ │ │ - 19789: 0081e698 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ - 19790: 00920e1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ + 19789: 0081e668 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ + 19790: 00920dec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ 19791: 00db0d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_DSTATE │ │ │ │ 19792: 00db048a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_BITBLT_START_DSTATE │ │ │ │ 19793: 00d71ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_EVENT │ │ │ │ 19794: 00dafe4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_DSTATE │ │ │ │ 19795: 00d701ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS6000MC_SIZE_WRITE_EVENT │ │ │ │ 19796: 00db1036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_POST_CQE_DSTATE │ │ │ │ 19797: 00db08aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_DSTATE │ │ │ │ 19798: 00d69150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CHECK_IRQ_EVENT │ │ │ │ - 19799: 009961ac 16 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ - 19800: 0093510c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ - 19801: 007336a8 76 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ + 19799: 0099617c 16 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ + 19800: 009350dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ + 19801: 00733678 76 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ 19802: 0038be44 32 FUNC GLOBAL DEFAULT 12 ide_atapi_io_error │ │ │ │ 19803: 00db179c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSI_DSTATE │ │ │ │ - 19804: 0097d254 320 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ + 19804: 0097d224 320 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ 19805: 002918a0 164 FUNC GLOBAL DEFAULT 12 helper_muluh_i64 │ │ │ │ 19806: 00db0b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_DSTATE │ │ │ │ - 19807: 008e34f4 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ - 19808: 006f6704 200 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ - 19809: 009b3530 1036 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ + 19807: 008e34c4 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ + 19808: 006f66d4 200 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ + 19809: 009b3500 1036 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ 19810: 00db17c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_LOAD_DSTATE │ │ │ │ 19811: 00db0490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_IO_DSTATE │ │ │ │ - 19812: 009179e4 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ - 19813: 00743e14 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ + 19812: 009179b4 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ + 19813: 00743de4 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ 19814: 00d75144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_EVENT │ │ │ │ 19815: 00db2348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_DSTATE │ │ │ │ 19816: 002a1928 104 FUNC GLOBAL DEFAULT 12 qemu_console_get_width │ │ │ │ 19817: 00d7805c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_COMPLETE_EVENT │ │ │ │ - 19818: 008f72fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ - 19819: 00924940 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ + 19818: 008f72cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ + 19819: 00924910 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ 19820: 00db09b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_DSTATE │ │ │ │ 19821: 00d73e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_LINK_EVENT │ │ │ │ 19822: 00db028c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_WRITE_DSTATE │ │ │ │ 19823: 00dafda2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_DSTATE │ │ │ │ 19824: 00db03c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 19825: 007b5120 352 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ + 19825: 007b50f0 352 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ 19826: 00db0b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR1_DSTATE │ │ │ │ - 19827: 00b2d710 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_4_len │ │ │ │ + 19827: 00b2d6e0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_4_len │ │ │ │ 19828: 00db2280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 19829: 00d77ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTEM_WAKEUP_REQUEST_EVENT │ │ │ │ - 19830: 009ba454 40 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ - 19831: 0091577c 332 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ - 19832: 00951f28 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ + 19830: 009ba424 40 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ + 19831: 0091574c 332 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ + 19832: 00951ef8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ 19833: 0063ed90 100 FUNC GLOBAL DEFAULT 12 helper_VCMPNEZB │ │ │ │ 19834: 00bc7908 52 OBJECT GLOBAL DEFAULT 21 vmstate_smbus_device │ │ │ │ 19835: 00c7e5ac 12 OBJECT GLOBAL DEFAULT 21 DisplayType_lookup │ │ │ │ - 19836: 0090f69c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ + 19836: 0090f66c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ 19837: 00db0b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DISPATCH_CMD_DSTATE │ │ │ │ 19838: 00d649e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PREADV_PART_EVENT │ │ │ │ 19839: 00db09d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_IRQ_DSTATE │ │ │ │ - 19840: 0095ec58 256 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ - 19841: 00964df8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ + 19840: 0095ec28 256 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ + 19841: 00964dc8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ 19842: 00db1e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_DSTATE │ │ │ │ 19843: 00db14f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_DSTATE │ │ │ │ 19844: 00d7b528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 19845: 0063edf4 112 FUNC GLOBAL DEFAULT 12 helper_VCMPNEZH │ │ │ │ 19846: 00d787f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMPED_RECT_EVENT │ │ │ │ 19847: 00d8d569 1 OBJECT GLOBAL DEFAULT 25 xen_domid_restrict │ │ │ │ 19848: 00d685a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_EVENT │ │ │ │ 19849: 00db1302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_DSTATE │ │ │ │ 19850: 00d78920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_EVENT │ │ │ │ 19851: 00d7c058 16 OBJECT GLOBAL DEFAULT 25 target_page │ │ │ │ 19852: 00291b1c 36 FUNC GLOBAL DEFAULT 12 helper_ctpop_i64 │ │ │ │ - 19853: 007abcac 556 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ + 19853: 007abc7c 556 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ 19854: 00cce014 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfuid │ │ │ │ - 19855: 009b0bb0 16 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ - 19856: 008d85c0 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ + 19855: 009b0b80 16 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ + 19856: 008d8590 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ 19857: 00db143c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_DSTATE │ │ │ │ 19858: 00db088e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_READ_DSTATE │ │ │ │ - 19859: 00963128 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ - 19860: 006f5e3c 360 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ + 19859: 009630f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ + 19860: 006f5e0c 360 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ 19861: 0063ee64 96 FUNC GLOBAL DEFAULT 12 helper_VCMPNEZW │ │ │ │ 19862: 00db0128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_OPEN_ERROR_DSTATE │ │ │ │ - 19863: 008f6cdc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ + 19863: 008f6cac 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ 19864: 00d7430c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_USBSTS_EVENT │ │ │ │ - 19865: 00910178 92 FUNC GLOBAL DEFAULT 12 qapi_free_TargetInfo │ │ │ │ + 19865: 00910148 92 FUNC GLOBAL DEFAULT 12 qapi_free_TargetInfo │ │ │ │ 19866: 00db005e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_DSTATE │ │ │ │ - 19867: 0080919c 2336 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ + 19867: 0080916c 2336 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ 19868: 00db04e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_SAVE_DSTATE │ │ │ │ 19869: 00cb3088 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs64 │ │ │ │ 19870: 005ad828 40 FUNC GLOBAL DEFAULT 12 qemu_get_nic │ │ │ │ - 19871: 00742338 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ + 19871: 00742308 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ 19872: 004465b8 1300 FUNC GLOBAL DEFAULT 12 hmp_pcie_aer_inject_error │ │ │ │ 19873: 0050fab0 752 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_stop │ │ │ │ 19874: 00d76bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_EVENT │ │ │ │ 19875: 00d68f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_EVENT │ │ │ │ - 19876: 0099034c 156 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ + 19876: 0099031c 156 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ 19877: 002a1990 104 FUNC GLOBAL DEFAULT 12 qemu_console_get_height │ │ │ │ 19878: 00d74d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_EVENT │ │ │ │ 19879: 00cd084c 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbwe │ │ │ │ - 19880: 00950968 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ - 19881: 0097f23c 164 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ + 19880: 00950938 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ + 19881: 0097f20c 164 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ 19882: 00db18a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_DSTATE │ │ │ │ 19883: 00db220e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_PAUSE_DSTATE │ │ │ │ 19884: 00d6a5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_NMIAR1_READ_EVENT │ │ │ │ 19885: 00d73e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_CONFIGURE_EVENT │ │ │ │ - 19886: 0090d454 484 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ + 19886: 0090d424 484 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ 19887: 00d6e598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_RLEN_TLEN_EVENT │ │ │ │ 19888: 00d75f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REJECT_SECTION_EVENT │ │ │ │ 19889: 00dafe14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_REFRESH_DSTATE │ │ │ │ 19890: 00db162c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_SET_ADDRESS_DSTATE │ │ │ │ 19891: 00d6619c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_IO_PORT_EVENT │ │ │ │ 19892: 00da764a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_misc_target_c │ │ │ │ 19893: 004078d0 8 FUNC GLOBAL DEFAULT 12 world_type │ │ │ │ 19894: 005cdc90 8 FUNC GLOBAL DEFAULT 12 qemu_semihosting_config_options │ │ │ │ - 19895: 00b0bdd4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ - 19896: 00799a88 732 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ + 19895: 00b0bda4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ + 19896: 00799a58 732 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ 19897: 00d6f354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_EVENT │ │ │ │ 19898: 005ce7d4 116 FUNC GLOBAL DEFAULT 12 add_stats_callbacks │ │ │ │ 19899: 00d76c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MARK_POSTCOPY_BLOCKTIME_END_EVENT │ │ │ │ 19900: 00db029a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_DATA_DSTATE │ │ │ │ 19901: 005578d0 8 FUNC GLOBAL DEFAULT 12 host_memory_backend_is_mapped │ │ │ │ 19902: 00db2072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 19903: 00399570 84 FUNC GLOBAL DEFAULT 12 ps2_queue │ │ │ │ 19904: 00d65274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_EVENT │ │ │ │ 19905: 00db0ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_GPIO_WRITE_DSTATE │ │ │ │ 19906: 00d658c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_EVENT │ │ │ │ 19907: 005349a8 228 FUNC GLOBAL DEFAULT 12 hmp_eject │ │ │ │ - 19908: 008ece38 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ + 19908: 008ece08 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ 19909: 00d7580c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_EVENT │ │ │ │ 19910: 00db1920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_DSTATE │ │ │ │ - 19911: 008f2dd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ + 19911: 008f2da0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ 19912: 00d64600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_EVENT │ │ │ │ 19913: 00db1b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_CLEANUP_DSTATE │ │ │ │ 19914: 00db1bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_DSTATE │ │ │ │ - 19915: 0074ce74 108 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ + 19915: 0074ce44 108 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ 19916: 00d701cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS6000MC_PRESENCE_READ_EVENT │ │ │ │ 19917: 00384260 184 FUNC GLOBAL DEFAULT 12 ide_get_sector │ │ │ │ - 19918: 0077a93c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ + 19918: 0077a90c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ 19919: 00db22ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_DEL_DSTATE │ │ │ │ 19920: 00c7e058 12 OBJECT GLOBAL DEFAULT 21 CommandLineParameterType_lookup │ │ │ │ 19921: 00d76a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_INCOMING_EVENT │ │ │ │ 19922: 0039b6b0 824 FUNC GLOBAL DEFAULT 12 virtio_input_send │ │ │ │ 19923: 002e5a44 212 FUNC GLOBAL DEFAULT 12 v9fs_co_fsync │ │ │ │ 19924: 00db1018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_CLR_DSTATE │ │ │ │ 19925: 00d68b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_WRITE_EVENT │ │ │ │ - 19926: 007bb8c0 280 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ + 19926: 007bb890 280 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ 19927: 00db0328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_START_DSTATE │ │ │ │ 19928: 00db04ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_MEMSLOT_ADD_GUEST_DSTATE │ │ │ │ - 19929: 0099b3c8 132 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ + 19929: 0099b398 132 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ 19930: 00d6c2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_READ_EVENT │ │ │ │ - 19931: 008cd334 1900 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ + 19931: 008cd304 1900 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ 19932: 00cd4ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRDPQ │ │ │ │ 19933: 00db0d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_DSTATE │ │ │ │ 19934: 002942cc 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32i │ │ │ │ 19935: 00d6cdd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_OVERSIZE_EVENT │ │ │ │ 19936: 004f2970 184 FUNC GLOBAL DEFAULT 12 vfio_disable_irqindex │ │ │ │ 19937: 002a44a0 104 FUNC GLOBAL DEFAULT 12 qemu_add_led_event_handler │ │ │ │ 19938: 00daff36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_ENTER_DSTATE │ │ │ │ 19939: 00db1066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_DSTATE │ │ │ │ 19940: 00d6e268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_MAC_INDICATE_EVENT │ │ │ │ 19941: 00d6655c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ 19942: 00cce74c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcmplt │ │ │ │ - 19943: 006e5e98 140 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ + 19943: 006e5e68 140 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ 19944: 006297c4 116 FUNC GLOBAL DEFAULT 12 helper_efsctsf │ │ │ │ 19945: 00d6c60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_DATA_SEND_EVENT │ │ │ │ 19946: 00629674 84 FUNC GLOBAL DEFAULT 12 helper_efsctsi │ │ │ │ 19947: 00db0310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_POSTLOAD_CB_DSTATE │ │ │ │ 19948: 00324208 360 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out_named │ │ │ │ 19949: 0053185c 28 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_destroy │ │ │ │ - 19950: 00762108 88 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ + 19950: 007620d8 88 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ 19951: 00db1974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_DSTATE │ │ │ │ 19952: 00294e2c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32v │ │ │ │ - 19953: 007f3850 776 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ + 19953: 007f3820 776 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ 19954: 00d5e1ac 12 OBJECT GLOBAL DEFAULT 24 abort_drv │ │ │ │ 19955: 0063e9d8 80 FUNC GLOBAL DEFAULT 12 helper_VAVGSB │ │ │ │ - 19956: 0071bb0c 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ + 19956: 0071badc 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ 19957: 00d76018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 19958: 009bddcc 44 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ + 19958: 009bdd9c 44 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ 19959: 00d67e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_WRITE_EVENT │ │ │ │ - 19960: 008e5ac4 508 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ + 19960: 008e5a94 508 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ 19961: 00505c5c 356 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_stop │ │ │ │ - 19962: 008f4984 632 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ + 19962: 008f4954 632 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ 19963: 005a4240 308 FUNC GLOBAL DEFAULT 12 monitor_init_hmp │ │ │ │ - 19964: 0086d580 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ + 19964: 0086d550 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ 19965: 0063ea74 76 FUNC GLOBAL DEFAULT 12 helper_VAVGSH │ │ │ │ 19966: 00d79e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 19967: 00d6fc84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_REG_WRITE_EVENT │ │ │ │ 19968: 0051cdf8 784 FUNC GLOBAL DEFAULT 12 watchdog_perform_action │ │ │ │ - 19969: 009c3ff0 436 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ + 19969: 009c3fc0 436 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ 19970: 00db268c 8 OBJECT GLOBAL DEFAULT 25 rcu_gp_event │ │ │ │ 19971: 00bca8b4 52 OBJECT GLOBAL DEFAULT 21 vmstate_apm │ │ │ │ 19972: 00536ef8 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_states │ │ │ │ 19973: 00329d18 60 FUNC GLOBAL DEFAULT 12 rom_transaction_begin │ │ │ │ - 19974: 00742944 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ + 19974: 00742914 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ 19975: 00d67274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_REALIZE_EVENT │ │ │ │ - 19976: 00740fac 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ + 19976: 00740f7c 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ 19977: 00db0548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_DSTATE │ │ │ │ - 19978: 0095bf14 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ + 19978: 0095bee4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ 19979: 00db2346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_DSTATE │ │ │ │ 19980: 002e7610 124 FUNC GLOBAL DEFAULT 12 fsetxattrat_nofollow │ │ │ │ 19981: 004a2d88 628 FUNC GLOBAL DEFAULT 12 sdbus_do_command │ │ │ │ 19982: 00d7458c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_DEV_ERROR_EVENT │ │ │ │ 19983: 00d77c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_EVENT │ │ │ │ 19984: 00d6d558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_READ_EVENT │ │ │ │ 19985: 00db1048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_VWCACHE_DSTATE │ │ │ │ 19986: 00cb2428 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32i │ │ │ │ 19987: 00d68760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_EVENT │ │ │ │ 19988: 00d700cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_SDRAM_UNMAP_EVENT │ │ │ │ 19989: 0063eb0c 92 FUNC GLOBAL DEFAULT 12 helper_VAVGSW │ │ │ │ 19990: 0029340c 188 FUNC GLOBAL DEFAULT 12 helper_gvec_or │ │ │ │ 19991: 00db1bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_DSTATE │ │ │ │ 19992: 0029f6d8 412 FUNC GLOBAL DEFAULT 12 qemu_create_placeholder_surface │ │ │ │ - 19993: 009b1f2c 20 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ + 19993: 009b1efc 20 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ 19994: 002a08b4 168 FUNC GLOBAL DEFAULT 12 dpy_text_resize │ │ │ │ 19995: 00db0a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_READ_DSTATE │ │ │ │ - 19996: 00745c14 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ + 19996: 00745be4 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ 19997: 00d6a9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_EOI_EVENT │ │ │ │ 19998: 00db227e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 19999: 00d775fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_EVENT │ │ │ │ - 20000: 008118e8 148 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ + 20000: 008118b8 148 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ 20001: 00d6f624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_EVENT │ │ │ │ 20002: 00d7a734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ - 20003: 00790c38 296 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ + 20003: 00790c08 296 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ 20004: 0029b2a4 4 FUNC GLOBAL DEFAULT 12 plugin_register_cb_udata │ │ │ │ 20005: 00db0afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_DSTATE │ │ │ │ 20006: 00cb1be8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32v │ │ │ │ - 20007: 00743800 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ + 20007: 007437d0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ 20008: 00db0fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_DSTATE │ │ │ │ - 20009: 008fb964 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ + 20009: 008fb934 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ 20010: 00d6b8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_EVENT │ │ │ │ - 20011: 008dd838 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ + 20011: 008dd808 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ 20012: 00db0de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VLAN_VET_DSTATE │ │ │ │ 20013: 00cc088c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVSQ │ │ │ │ 20014: 00ccb5cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrqpi │ │ │ │ - 20015: 0073ef74 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ + 20015: 0073ef44 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ 20016: 00db21b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_PMEMSAVE_DSTATE │ │ │ │ 20017: 00c7d728 12 OBJECT GLOBAL DEFAULT 21 BlockExportType_lookup │ │ │ │ 20018: 00cc3148 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDSHS │ │ │ │ 20019: 00db1c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_TRANSFERRED_DSTATE │ │ │ │ 20020: 00d676e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SOFT_RESET_CHN_EVENT │ │ │ │ 20021: 00d68b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_EVENT │ │ │ │ 20022: 003aa38c 4 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_general_media_event │ │ │ │ 20023: 0063e184 4 FUNC GLOBAL DEFAULT 12 helper_mfvscr │ │ │ │ - 20024: 00756904 172 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ - 20025: 007b9f74 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ - 20026: 0092cd68 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ + 20024: 007568d4 172 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ + 20025: 007b9f44 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ + 20026: 0092cd38 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ 20027: 00db1d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_DSTATE │ │ │ │ - 20028: 009699c4 28 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ + 20028: 00969994 28 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ 20029: 006467c0 68 FUNC GLOBAL DEFAULT 12 helper_vpopcntb │ │ │ │ 20030: 00d77ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_MQ_EVENT │ │ │ │ 20031: 00d69db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_SET_CPPR_EVENT │ │ │ │ 20032: 0064688c 84 FUNC GLOBAL DEFAULT 12 helper_vpopcntd │ │ │ │ - 20033: 00797220 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ + 20033: 007971f0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ 20034: 00d65ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_RETURN_EVENT │ │ │ │ - 20035: 00791d88 1092 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ - 20036: 00792974 928 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ + 20035: 00791d58 1092 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ + 20036: 00792944 928 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ 20037: 00dafd62 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_sockets_c │ │ │ │ - 20038: 008f8688 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ + 20038: 008f8658 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ 20039: 00cd3318 132 OBJECT GLOBAL DEFAULT 24 helper_info_DADD │ │ │ │ - 20040: 00863f80 56 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ - 20041: 00793168 1064 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ + 20040: 00863f50 56 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ + 20041: 00793138 1064 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ 20042: 00646804 68 FUNC GLOBAL DEFAULT 12 helper_vpopcnth │ │ │ │ 20043: 00db112c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_SET_IRQ_DSTATE │ │ │ │ 20044: 00d77f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GLOBAL_DIRTY_CHANGED_EVENT │ │ │ │ 20045: 00629838 116 FUNC GLOBAL DEFAULT 12 helper_efsctuf │ │ │ │ 20046: 003dbe24 2152 FUNC GLOBAL DEFAULT 12 e1000e_core_post_load │ │ │ │ 20047: 006296c8 84 FUNC GLOBAL DEFAULT 12 helper_efsctui │ │ │ │ 20048: 00d7b878 308 OBJECT GLOBAL DEFAULT 24 util_trace_events │ │ │ │ 20049: 00db0b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMD_DSTATE │ │ │ │ 20050: 00cc9868 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvresp │ │ │ │ 20051: 0063ea28 76 FUNC GLOBAL DEFAULT 12 helper_VAVGUB │ │ │ │ - 20052: 009c9f04 28 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ + 20052: 009c9ed4 28 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ 20053: 00d6fa70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_READ_EVENT │ │ │ │ - 20054: 0085723c 124 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ + 20054: 0085720c 124 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ 20055: 004b5718 184 FUNC GLOBAL DEFAULT 12 usb_detach │ │ │ │ 20056: 00db1a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SET_CONFIG_DSTATE │ │ │ │ 20057: 00646848 68 FUNC GLOBAL DEFAULT 12 helper_vpopcntw │ │ │ │ 20058: 00c6aaf0 52 OBJECT GLOBAL DEFAULT 21 vmstate_usb_device │ │ │ │ 20059: 00d7b364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MICE_EVENT │ │ │ │ 20060: 00db0b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_WRITEB_DSTATE │ │ │ │ 20061: 00d788c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_WRAP_EVENT │ │ │ │ 20062: 0063eac0 76 FUNC GLOBAL DEFAULT 12 helper_VAVGUH │ │ │ │ 20063: 004a3ca0 200 FUNC GLOBAL DEFAULT 12 sdbus_set_readonly │ │ │ │ 20064: 002f04ec 1920 FUNC GLOBAL DEFAULT 12 build_crs │ │ │ │ - 20065: 0077e438 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ + 20065: 0077e408 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ 20066: 0043a38c 620 FUNC GLOBAL DEFAULT 12 msix_write_config │ │ │ │ 20067: 00db1702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_EXIT_DSTATE │ │ │ │ - 20068: 008da048 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ + 20068: 008da018 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ 20069: 00d64f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_EVENT │ │ │ │ 20070: 00646948 140 FUNC GLOBAL DEFAULT 12 helper_VADDEUQM │ │ │ │ - 20071: 007a63bc 536 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ + 20071: 007a638c 536 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ 20072: 0028f2f4 2504 FUNC GLOBAL DEFAULT 12 floatx80_sqrt │ │ │ │ - 20073: 009825cc 156 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ + 20073: 0098259c 156 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ 20074: 00d69320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_CMD646_EVENT │ │ │ │ - 20075: 009468f8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ + 20075: 009468c8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ 20076: 00d6db28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_POST_LOAD_EVENT │ │ │ │ 20077: 00d72834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ACCESS_EVENT │ │ │ │ 20078: 00d6c55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_GPIO_IRQ_DEASSERT_EVENT │ │ │ │ 20079: 00d7697c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_SEND_MESSAGE_EVENT │ │ │ │ - 20080: 0079fc84 420 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ + 20080: 0079fc54 420 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ 20081: 00d72bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_EVENT │ │ │ │ 20082: 005cb3f4 168 FUNC GLOBAL DEFAULT 12 replay_read_next_clock │ │ │ │ 20083: 0064a880 48 FUNC GLOBAL DEFAULT 12 helper_raise_exception │ │ │ │ 20084: 00d7394c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CONTROL_EVENT │ │ │ │ 20085: 00db1f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_NRECTS_DSTATE │ │ │ │ 20086: 0063eb68 92 FUNC GLOBAL DEFAULT 12 helper_VAVGUW │ │ │ │ 20087: 00db1a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_QUEUE_NOTIFY_DSTATE │ │ │ │ 20088: 00338e00 148 FUNC GLOBAL DEFAULT 12 sysbus_pass_irq │ │ │ │ 20089: 0055b6d4 184 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_pending │ │ │ │ 20090: 003376ac 320 FUNC GLOBAL DEFAULT 12 qdev_prop_sanitize_s390x_loadparm │ │ │ │ 20091: 004b4080 664 FUNC GLOBAL DEFAULT 12 usb_check_attach │ │ │ │ 20092: 00d6b940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_READ_EVENT │ │ │ │ - 20093: 007500c0 76 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ - 20094: 009bb648 60 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ + 20093: 00750090 76 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ + 20094: 009bb618 60 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ 20095: 00db1fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_DSTATE │ │ │ │ - 20096: 0095ed58 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ + 20096: 0095ed28 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ 20097: 00db05ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_READB_DSTATE │ │ │ │ 20098: 0064a854 44 FUNC GLOBAL DEFAULT 12 helper_raise_exception_err │ │ │ │ 20099: 002b7b14 184 FUNC GLOBAL DEFAULT 12 vnc_client_write_buf │ │ │ │ 20100: 002a0bf0 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_make_current │ │ │ │ 20101: 00646c74 220 FUNC GLOBAL DEFAULT 12 helper_VSUBCUQ │ │ │ │ 20102: 00db064a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_DSTATE │ │ │ │ 20103: 005ad808 24 FUNC GLOBAL DEFAULT 12 qemu_get_subqueue │ │ │ │ @@ -20112,218 +20112,218 @@ │ │ │ │ 20108: 0051ee28 160 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_out │ │ │ │ 20109: 0044568c 800 FUNC GLOBAL DEFAULT 12 pci_host_config_read_common │ │ │ │ 20110: 00dafe7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_DSTATE │ │ │ │ 20111: 0028308c 268 FUNC GLOBAL DEFAULT 12 float16_to_int16_round_to_zero │ │ │ │ 20112: 00d690a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_EVENT │ │ │ │ 20113: 00db21d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ 20114: 00cc0808 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVUQ │ │ │ │ - 20115: 009c85c0 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ - 20116: 007d014c 1248 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ + 20115: 009c8590 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ + 20116: 007d011c 1248 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ 20117: 00db136e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_INTERRUPT_DSTATE │ │ │ │ - 20118: 008cfdf0 664 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ - 20119: 008c06e8 244 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ + 20118: 008cfdc0 664 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ + 20119: 008c06b8 244 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ 20120: 00db1f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UPDATE_DSTATE │ │ │ │ 20121: 00d647d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_STREAM_EVENT │ │ │ │ - 20122: 007b1450 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ - 20123: 00911ab0 320 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ - 20124: 009ad080 172 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ + 20122: 007b1420 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ + 20123: 00911a80 320 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ + 20124: 009ad050 172 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ 20125: 00db128c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_WRITE_DSTATE │ │ │ │ - 20126: 006a3e84 120 FUNC GLOBAL DEFAULT 12 decNumberSameQuantum │ │ │ │ + 20126: 006a3e54 120 FUNC GLOBAL DEFAULT 12 decNumberSameQuantum │ │ │ │ 20127: 00d6e438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_EVENT │ │ │ │ - 20128: 007e89b8 236 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ + 20128: 007e8988 236 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ 20129: 002eca14 568 FUNC GLOBAL DEFAULT 12 aml_eisaid │ │ │ │ 20130: 00d64f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_EVENT │ │ │ │ 20131: 00db02c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_REALIZE_DSTATE │ │ │ │ 20132: 00d75f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_STOP_EVENT │ │ │ │ - 20133: 006d00d8 144 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ + 20133: 006d00a8 144 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ 20134: 005a724c 1392 FUNC GLOBAL DEFAULT 12 eth_parse_ipv6_hdr │ │ │ │ 20135: 00db0bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_PACKET_SEND_DATA_DSTATE │ │ │ │ 20136: 0038d07c 356 FUNC GLOBAL DEFAULT 12 isa_ide_init │ │ │ │ - 20137: 0077a070 104 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ + 20137: 0077a040 104 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ 20138: 004406f0 16 FUNC GLOBAL DEFAULT 12 pci_device_set_intx_routing_notifier │ │ │ │ - 20139: 0094df28 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ - 20140: 007e6068 144 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ + 20139: 0094def8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ + 20140: 007e6038 144 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ 20141: 00da7637 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_direct_mapping │ │ │ │ 20142: 00cc5a88 132 OBJECT GLOBAL DEFAULT 24 helper_info_VINSBLX │ │ │ │ - 20143: 00888d90 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ + 20143: 00888d60 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ 20144: 00c78d78 12 OBJECT GLOBAL DEFAULT 21 CpuModelCompareResult_lookup │ │ │ │ - 20145: 0095a740 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ + 20145: 0095a710 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ 20146: 00d66fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_COMPLETE_EVENT │ │ │ │ 20147: 005f2860 4972 FUNC GLOBAL DEFAULT 12 ppce500_init │ │ │ │ 20148: 00db07d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVI_DSTATE │ │ │ │ 20149: 00d7a1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ - 20150: 007c0f8c 1308 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ + 20150: 007c0f5c 1308 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ 20151: 0029849c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smax8 │ │ │ │ 20152: 00db1a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_READ_DSTATE │ │ │ │ 20153: 00db100c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_DSTATE │ │ │ │ 20154: 00d75234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_EVENT │ │ │ │ 20155: 00dafe8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_QIOV_UNALIGNED_DSTATE │ │ │ │ - 20156: 00b91628 10 OBJECT GLOBAL DEFAULT 14 DECSTICKYTAB │ │ │ │ + 20156: 00b915f8 10 OBJECT GLOBAL DEFAULT 14 DECSTICKYTAB │ │ │ │ 20157: 00c7dee4 12 OBJECT GLOBAL DEFAULT 21 MigrationParameter_lookup │ │ │ │ 20158: 005e8664 464 FUNC GLOBAL DEFAULT 12 ppc4xx_sdram_ddr2_enable │ │ │ │ - 20159: 00744160 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ + 20159: 00744130 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ 20160: 00db1656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_DSTATE │ │ │ │ 20161: 00c6e9e0 52 OBJECT GLOBAL DEFAULT 21 vmstate_u2f_key │ │ │ │ - 20162: 00913c80 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ + 20162: 00913c50 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ 20163: 004097ec 124 FUNC GLOBAL DEFAULT 12 can_sja_init │ │ │ │ - 20164: 00756d64 376 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ + 20164: 00756d34 376 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ 20165: 0053d7ac 36 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_init │ │ │ │ 20166: 0028cc20 92 FUNC GLOBAL DEFAULT 12 float128_compare │ │ │ │ 20167: 00d6bbc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_EVENT │ │ │ │ 20168: 0055deec 340 FUNC GLOBAL DEFAULT 12 spdm_socket_close │ │ │ │ 20169: 00db21fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ - 20170: 0079402c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ + 20170: 00793ffc 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ 20171: 00db2132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_POISON_DSTATE │ │ │ │ - 20172: 0069e3b8 160 FUNC GLOBAL DEFAULT 12 spr_write_eplc │ │ │ │ + 20172: 0069e384 160 FUNC GLOBAL DEFAULT 12 spr_write_eplc │ │ │ │ 20173: 00db1684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_ALLOC_DSTATE │ │ │ │ 20174: 005a39f0 124 FUNC GLOBAL DEFAULT 12 monitor_read_password │ │ │ │ 20175: 00ccb0a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpuqp │ │ │ │ 20176: 00d7459c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_UNDERRUN_EVENT │ │ │ │ 20177: 00cd3dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTSF │ │ │ │ 20178: 0029bee4 276 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_exit │ │ │ │ - 20179: 00819bd4 144 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ - 20180: 007d8ff0 392 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ - 20181: 007e0e3c 20 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ + 20179: 00819ba4 144 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ + 20180: 007d8fc0 392 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ + 20181: 007e0e0c 20 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ 20182: 00d6dda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_EVENT │ │ │ │ - 20183: 00807bac 136 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ + 20183: 00807b7c 136 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ 20184: 00d6c49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_STRING_EVENT │ │ │ │ 20185: 00d66c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMMAND_DECODED_EVENT │ │ │ │ - 20186: 006b01b4 240 FUNC GLOBAL DEFAULT 12 decimal64Canonical │ │ │ │ + 20186: 006b0184 240 FUNC GLOBAL DEFAULT 12 decimal64Canonical │ │ │ │ 20187: 00cdf6d4 168 OBJECT GLOBAL DEFAULT 24 virtio_device_names │ │ │ │ - 20188: 00751d24 96 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ + 20188: 00751cf4 96 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ 20189: 00db232c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PCI_DSTATE │ │ │ │ 20190: 00499080 160 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_cleanup │ │ │ │ - 20191: 007732b8 172 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ - 20192: 006eb058 128 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ - 20193: 0099eb84 196 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ - 20194: 0069c1ec 68 FUNC GLOBAL DEFAULT 12 spr_read_generic │ │ │ │ + 20191: 00773288 172 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ + 20192: 006eb028 128 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ + 20193: 0099eb54 196 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ + 20194: 0069c1b8 68 FUNC GLOBAL DEFAULT 12 spr_read_generic │ │ │ │ 20195: 0064839c 564 FUNC GLOBAL DEFAULT 12 helper_bcdsr │ │ │ │ 20196: 00d6637c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_READ_EVENT │ │ │ │ 20197: 002a9044 16 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_unref │ │ │ │ 20198: 00db219c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 20199: 00d65224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_EVENT │ │ │ │ 20200: 002a8ee0 120 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_create │ │ │ │ 20201: 00d796ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_EVENT │ │ │ │ 20202: 00db08c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_RESET_FAILED_DSTATE │ │ │ │ 20203: 00db2372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SPICE_DSTATE │ │ │ │ 20204: 00d68fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_EVENT │ │ │ │ - 20205: 007a1110 192 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ + 20205: 007a10e0 192 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ 20206: 00d75064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_EVENT │ │ │ │ - 20207: 008c77c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ - 20208: 009272a0 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ + 20207: 008c7790 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ + 20208: 00927270 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ 20209: 00d7682c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_EVENT │ │ │ │ - 20210: 00936e1c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ - 20211: 009b40dc 2428 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ + 20210: 00936dec 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ + 20211: 009b40ac 2428 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ 20212: 00db090c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_WRITE_DSTATE │ │ │ │ 20213: 00db0358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RX_DSTATE │ │ │ │ 20214: 00db045a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_WRITE_DSTATE │ │ │ │ 20215: 00d77adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_EVENT │ │ │ │ 20216: 00d63c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXTRA_INFO_EVENT │ │ │ │ - 20217: 008086e4 744 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ - 20218: 00946424 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ - 20219: 009487c4 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ + 20217: 008086b4 744 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ + 20218: 009463f4 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ + 20219: 00948794 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ 20220: 00dafd51 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_c │ │ │ │ 20221: 00db193c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_UNMAP_DSTATE │ │ │ │ - 20222: 008d2f3c 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ + 20222: 008d2f0c 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ 20223: 00db16ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_READ_READY_DSTATE │ │ │ │ 20224: 00c7dbac 12 OBJECT GLOBAL DEFAULT 21 JobType_lookup │ │ │ │ 20225: 00dafdc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ 20226: 00d727a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESET_EVENT │ │ │ │ 20227: 00d6633c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJ_WRITE_EVENT │ │ │ │ 20228: 00d64d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_ABORT_EVENT │ │ │ │ 20229: 00db1e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_CB_DSTATE │ │ │ │ - 20230: 008dc830 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ + 20230: 008dc800 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ 20231: 00db286a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT8_DSTATE │ │ │ │ - 20232: 007941f8 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ + 20232: 007941c8 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ 20233: 00db0794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_COMPLETE_IRQ_DSTATE │ │ │ │ 20234: 00d7725c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_EVENT │ │ │ │ 20235: 0058df9c 124 FUNC GLOBAL DEFAULT 12 load_snapshot_resume │ │ │ │ 20236: 00d78ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_PAPR_HCALL_EVENT │ │ │ │ 20237: 00db0fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_DSTATE │ │ │ │ 20238: 00d6f394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_EVENT │ │ │ │ 20239: 003a5680 196 FUNC GLOBAL DEFAULT 12 isa_address_space_io │ │ │ │ 20240: 00d65534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_EVENT │ │ │ │ - 20241: 006c87b8 460 FUNC GLOBAL DEFAULT 12 vfio_reset_handler │ │ │ │ + 20241: 006c8788 460 FUNC GLOBAL DEFAULT 12 vfio_reset_handler │ │ │ │ 20242: 00db201c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ - 20243: 008f4150 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ + 20243: 008f4120 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ 20244: 00db0da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_DSTATE │ │ │ │ - 20245: 00906d54 1116 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ + 20245: 00906d24 1116 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ 20246: 00db0592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAKILL_DSTATE │ │ │ │ - 20247: 008f88dc 340 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ - 20248: 009996c8 156 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ + 20247: 008f88ac 340 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ + 20248: 00999698 156 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ 20249: 00583664 56 FUNC GLOBAL DEFAULT 12 postcopy_state_get │ │ │ │ - 20250: 0077b370 320 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ - 20251: 00995570 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ - 20252: 008fb7e0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ - 20253: 0092f90c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ + 20250: 0077b340 320 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ + 20251: 00995540 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ + 20252: 008fb7b0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ + 20253: 0092f8dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ 20254: 00d66dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_EVENT │ │ │ │ 20255: 00d66020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RERROR_EVENT │ │ │ │ 20256: 00d5de6c 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_enable_drv │ │ │ │ 20257: 00db0b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_READ_DSTATE │ │ │ │ - 20258: 00b91588 160 OBJECT GLOBAL DEFAULT 14 DECPOWERS │ │ │ │ + 20258: 00b91558 160 OBJECT GLOBAL DEFAULT 14 DECPOWERS │ │ │ │ 20259: 00d6e668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_EVENT │ │ │ │ 20260: 00d6c50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_CMD_SET_INT_MASK_EVENT │ │ │ │ 20261: 00d7037c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_MSG_RECV_EVENT │ │ │ │ 20262: 00d718a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_WRITE_EVENT │ │ │ │ - 20263: 0090b540 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ + 20263: 0090b510 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ 20264: 00db16de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_ATTACH_DSTATE │ │ │ │ 20265: 005450b4 64 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request_prepare │ │ │ │ 20266: 00db0072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_BLOCK_SIZE_DSTATE │ │ │ │ 20267: 00323c2c 40 FUNC GLOBAL DEFAULT 12 cpu_get_crash_info │ │ │ │ 20268: 00d78480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_CHUNK_EVENT │ │ │ │ 20269: 00db1d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_UNFILL_DSTATE │ │ │ │ 20270: 00647418 416 FUNC GLOBAL DEFAULT 12 helper_bcdctn │ │ │ │ 20271: 005d9cd8 488 FUNC GLOBAL DEFAULT 12 ppc_tlb_invalidate_one │ │ │ │ 20272: 00d71920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_EVENT │ │ │ │ 20273: 00525104 140 FUNC GLOBAL DEFAULT 12 hmp_info_capture │ │ │ │ 20274: 0057d09c 44 FUNC GLOBAL DEFAULT 12 migrate_multifd_compression │ │ │ │ - 20275: 008c38f0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ + 20275: 008c38c0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ 20276: 00c6523c 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_can_filter │ │ │ │ 20277: 00daffa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_DSTATE │ │ │ │ - 20278: 00850b2c 136 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ + 20278: 00850afc 136 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ 20279: 0064779c 480 FUNC GLOBAL DEFAULT 12 helper_bcdctz │ │ │ │ - 20280: 0099c93c 352 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ + 20280: 0099c90c 352 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ 20281: 0029023c 96 FUNC GLOBAL DEFAULT 12 float32_silence_nan │ │ │ │ 20282: 00628058 176 FUNC GLOBAL DEFAULT 12 helper_FNMADD │ │ │ │ - 20283: 00762344 384 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ - 20284: 0077e090 144 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ + 20283: 00762314 384 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ + 20284: 0077e060 144 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ 20285: 00bc96ac 52 OBJECT GLOBAL DEFAULT 21 vmstate_adb_device │ │ │ │ - 20286: 0092495c 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ + 20286: 0092492c 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ 20287: 00db01b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_OUT_DSTATE │ │ │ │ 20288: 00d6c060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_READB_EVENT │ │ │ │ 20289: 003ff288 308 FUNC GLOBAL DEFAULT 12 etsec_write_miim │ │ │ │ 20290: 004a846c 280 FUNC GLOBAL DEFAULT 12 sdhci_initfn │ │ │ │ - 20291: 0099f3fc 128 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ - 20292: 009c6cac 1468 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ + 20291: 0099f3cc 128 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ + 20292: 009c6c7c 1468 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ 20293: 00dafd6f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_virtio_c │ │ │ │ 20294: 00d65db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_EVENT │ │ │ │ 20295: 00d67334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_WRITE_EVENT │ │ │ │ - 20296: 008fb510 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ - 20297: 0093bf88 92 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ - 20298: 0096621c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ - 20299: 00959d24 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ - 20300: 007d51d4 144 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ + 20296: 008fb4e0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ + 20297: 0093bf58 92 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ + 20298: 009661ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ + 20299: 00959cf4 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ + 20300: 007d51a4 144 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ 20301: 00d7ad14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 20302: 003ffe94 292 FUNC GLOBAL DEFAULT 12 etsec_rx_ring_write │ │ │ │ - 20303: 00742818 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ + 20303: 007427e8 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ 20304: 00d7988c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ - 20305: 009bb6f4 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ + 20305: 009bb6c4 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ 20306: 002f288c 96 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_update │ │ │ │ 20307: 00648238 356 FUNC GLOBAL DEFAULT 12 helper_bcdus │ │ │ │ 20308: 003fd6c8 4 FUNC GLOBAL DEFAULT 12 vhost_net_cleanup │ │ │ │ - 20309: 00921210 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ + 20309: 009211e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ 20310: 00d750c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_EVENT │ │ │ │ - 20311: 0093902c 320 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ + 20311: 00938ffc 320 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ 20312: 00331098 92 FUNC GLOBAL DEFAULT 12 machine_add_audiodev_property │ │ │ │ - 20313: 0069dbd8 176 FUNC GLOBAL DEFAULT 12 spr_write_40x_pid │ │ │ │ + 20313: 0069dba4 176 FUNC GLOBAL DEFAULT 12 spr_write_40x_pid │ │ │ │ 20314: 00d7956c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_ADD_EVENT │ │ │ │ - 20315: 00918840 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ + 20315: 00918810 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ 20316: 00439180 100 FUNC GLOBAL DEFAULT 12 msi_send_message │ │ │ │ 20317: 00310db8 1768 FUNC GLOBAL DEFAULT 12 fdctrl_write │ │ │ │ - 20318: 0071b718 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ + 20318: 0071b6e8 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ 20319: 00d73e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_RESET_EVENT │ │ │ │ 20320: 005aad38 260 FUNC GLOBAL DEFAULT 12 net_hub_info │ │ │ │ 20321: 00db145c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_DATA_DSTATE │ │ │ │ 20322: 00d798fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_EVENT │ │ │ │ 20323: 00cc60b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBEUQM │ │ │ │ 20324: 00467f34 572 FUNC GLOBAL DEFAULT 12 scsi_device_drained_begin │ │ │ │ 20325: 00db0f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_DSTATE │ │ │ │ @@ -20333,296 +20333,296 @@ │ │ │ │ 20329: 00db0e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 20330: 00d6bfa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_READB_EVENT │ │ │ │ 20331: 00db20e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 20332: 00db0dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_DSTATE │ │ │ │ 20333: 00db123e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_XLATE_DSTATE │ │ │ │ 20334: 00cd483c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTEXQ │ │ │ │ 20335: 00dafe5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_DSTATE │ │ │ │ - 20336: 0094ff70 192 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ - 20337: 0069d880 164 FUNC GLOBAL DEFAULT 12 spr_write_40x_pit │ │ │ │ + 20336: 0094ff40 192 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ + 20337: 0069d84c 164 FUNC GLOBAL DEFAULT 12 spr_write_40x_pit │ │ │ │ 20338: 00db15f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_UTRD_DSTATE │ │ │ │ - 20339: 0098a224 140 FUNC GLOBAL DEFAULT 12 qatomic64_init │ │ │ │ - 20340: 0099f2a0 216 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ + 20339: 0098a1f4 140 FUNC GLOBAL DEFAULT 12 qatomic64_init │ │ │ │ + 20340: 0099f270 216 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ 20341: 00d71330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_EVENT │ │ │ │ - 20342: 00966164 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ + 20342: 00966134 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ 20343: 00d68374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ATTACH_WORKER_EVENT │ │ │ │ - 20344: 0074bd90 112 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ + 20344: 0074bd60 112 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ 20345: 00dafd98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_APPLY_VERB_DSTATE │ │ │ │ - 20346: 009a2390 584 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ + 20346: 009a2360 584 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ 20347: 00db1c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_DSTATE │ │ │ │ 20348: 00d6ee54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_EVENT │ │ │ │ 20349: 002f13f8 828 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_pointer │ │ │ │ 20350: 0062f3ec 360 FUNC GLOBAL DEFAULT 12 helper_XSMSUBQPO │ │ │ │ - 20351: 009c09f0 116 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ + 20351: 009c09c0 116 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ 20352: 00d79260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 20353: 00d72bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_EVENT │ │ │ │ 20354: 00649dbc 28 FUNC GLOBAL DEFAULT 12 helper_load_dump_spr │ │ │ │ 20355: 00d709b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_WRITE_EVENT │ │ │ │ 20356: 005cc60c 84 FUNC GLOBAL DEFAULT 12 replay_event_net_load │ │ │ │ 20357: 00537508 20 FUNC GLOBAL DEFAULT 12 run_on_cpu │ │ │ │ - 20358: 009670c8 432 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ - 20359: 006d5110 640 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ + 20358: 00967098 432 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ + 20359: 006d50e0 640 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ 20360: 00d7a288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_PMEMSAVE_EVENT │ │ │ │ 20361: 00d64e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_EVENT │ │ │ │ 20362: 00cba820 16 OBJECT GLOBAL DEFAULT 24 IDE_DMA_CMD_lookup │ │ │ │ - 20363: 008e4c9c 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ + 20363: 008e4c6c 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ 20364: 00d71a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_NOP_EVENT │ │ │ │ 20365: 0032afb0 800 FUNC GLOBAL DEFAULT 12 hmp_hotpluggable_cpus │ │ │ │ 20366: 00d65394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_EVENT │ │ │ │ 20367: 00db1420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_STATE_DSTATE │ │ │ │ 20368: 00d71c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_INIT_MSI_FAIL_EVENT │ │ │ │ 20369: 00d741fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PACKET_ACTION_EVENT │ │ │ │ 20370: 00c7d6dc 12 OBJECT GLOBAL DEFAULT 21 Qcow2BitmapInfoFlags_lookup │ │ │ │ 20371: 00db216e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_PAUSE_DSTATE │ │ │ │ 20372: 002a2ff0 52 FUNC GLOBAL DEFAULT 12 cursor_unref │ │ │ │ 20373: 00d71e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_ENABLED_EVENT │ │ │ │ - 20374: 00740bc0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ + 20374: 00740b90 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ 20375: 00d6cf98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_WRITE_EVENT │ │ │ │ 20376: 00db0ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ 20377: 00d736fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_STALL_EVENT │ │ │ │ 20378: 00db1b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_DSTATE │ │ │ │ - 20379: 008f774c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ + 20379: 008f771c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ 20380: 002a431c 192 FUNC GLOBAL DEFAULT 12 qmp_send_key │ │ │ │ - 20381: 008c8f78 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ + 20381: 008c8f48 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ 20382: 00db1750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FIND_DEVICE_DSTATE │ │ │ │ 20383: 00db1bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_DSTATE │ │ │ │ 20384: 00d6a814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ENABLE_EVENT │ │ │ │ 20385: 00d72330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_RESET_EVENT │ │ │ │ 20386: 00d77cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_EVENT │ │ │ │ 20387: 00d797bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 20388: 00cd2004 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbilx0 │ │ │ │ 20389: 00cd2088 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbilx1 │ │ │ │ - 20390: 009b5b88 12 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ + 20390: 009b5b58 12 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ 20391: 00db2292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_CLIENT_DSTATE │ │ │ │ 20392: 00cd210c 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbilx3 │ │ │ │ - 20393: 008de164 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ + 20393: 008de134 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ 20394: 00d717b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_EVENT │ │ │ │ 20395: 005af220 352 FUNC GLOBAL DEFAULT 12 qmp_netdev_del │ │ │ │ 20396: 00dafe66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_DSTATE │ │ │ │ - 20397: 00728ae0 404 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ - 20398: 009605ac 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ + 20397: 00728ab0 404 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ + 20398: 0096057c 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ 20399: 00db1bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_DSTATE │ │ │ │ 20400: 00db0fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_AIO_DSTATE │ │ │ │ - 20401: 0077f850 132 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ + 20401: 0077f820 132 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ 20402: 00db102a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_DSTATE │ │ │ │ - 20403: 00925248 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ + 20403: 00925218 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ 20404: 00d64550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_FIND_L2_CACHE_ENTRY_EVENT │ │ │ │ - 20405: 009bab18 176 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ + 20405: 009baae8 176 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ 20406: 00db1eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_VENDOR_DSTATE │ │ │ │ 20407: 00d6df38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_START_RECV_EVENT │ │ │ │ - 20408: 009c4e9c 356 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ - 20409: 0085ec60 740 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ - 20410: 00920244 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ + 20408: 009c4e6c 356 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ + 20409: 0085ec30 740 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ + 20410: 00920214 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ 20411: 00dafec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_CB_DSTATE │ │ │ │ 20412: 00cd1f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_4xx_tlbsx │ │ │ │ 20413: 00c7dea4 12 OBJECT GLOBAL DEFAULT 21 COLOMode_lookup │ │ │ │ 20414: 00281e28 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_scalbn │ │ │ │ 20415: 00db215c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_FINALIZE_DSTATE │ │ │ │ 20416: 0028538c 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_scalbn │ │ │ │ 20417: 00d6ebe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_EVENT │ │ │ │ 20418: 00db209a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ 20419: 005d131c 136 FUNC GLOBAL DEFAULT 12 icount_handle_deadline │ │ │ │ 20420: 00db1796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_DSTATE │ │ │ │ 20421: 00db071e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_READB_DSTATE │ │ │ │ - 20422: 00b2d748 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ - 20423: 009b0f90 408 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ - 20424: 009a93c4 664 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ - 20425: 0094318c 352 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ - 20426: 008f7ae4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ - 20427: 009144ac 320 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ + 20422: 00b2d718 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ + 20423: 009b0f60 408 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ + 20424: 009a9394 664 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ + 20425: 0094315c 352 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ + 20426: 008f7ab4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ + 20427: 0091447c 320 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ 20428: 00d7bb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOCKET_LISTEN_EVENT │ │ │ │ - 20429: 0093c2c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ + 20429: 0093c294 92 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ 20430: 00289120 16 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16_scalbn │ │ │ │ 20431: 00d6dbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_EVENT │ │ │ │ - 20432: 00b2d740 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ - 20433: 008213a0 404 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ + 20432: 00b2d710 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ + 20433: 00821370 404 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ 20434: 004034fc 8 FUNC GLOBAL DEFAULT 12 desc_buf_size │ │ │ │ 20435: 00d7436c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_READ_EVENT │ │ │ │ 20436: 00cd0090 132 OBJECT GLOBAL DEFAULT 24 helper_info_lswx │ │ │ │ 20437: 00278630 10320 FUNC GLOBAL DEFAULT 12 float128_muladd │ │ │ │ 20438: 00db1410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_DRQ_DSTATE │ │ │ │ 20439: 00db106a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_CQ_DSTATE │ │ │ │ 20440: 00d71fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_SET_FW_TIME_EVENT │ │ │ │ - 20441: 00916d08 328 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 20441: 00916cd8 328 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ 20442: 00d72934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ - 20443: 0093c154 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ - 20444: 008ce25c 620 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ + 20443: 0093c124 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ + 20444: 008ce22c 620 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ 20445: 00db10e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_BYTES_DSTATE │ │ │ │ 20446: 00d746bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_SO_EVENT │ │ │ │ - 20447: 007cea84 8 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ + 20447: 007cea54 8 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ 20448: 0029c07c 24 FUNC GLOBAL DEFAULT 12 plugin_num_vcpus │ │ │ │ 20449: 0032ba00 164 FUNC GLOBAL DEFAULT 12 hmp_system_wakeup │ │ │ │ 20450: 00d7685c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_EVENT │ │ │ │ - 20451: 0071bab4 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ + 20451: 0071ba84 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ 20452: 00dafe52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_DSTATE │ │ │ │ 20453: 00d77f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_NEW_EVENT │ │ │ │ 20454: 00d728a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ERROR_EVENT │ │ │ │ - 20455: 00745984 36 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ + 20455: 00745954 36 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ 20456: 00439f64 344 FUNC GLOBAL DEFAULT 12 msix_notify │ │ │ │ - 20457: 00817188 564 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ + 20457: 00817158 564 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ 20458: 00db04ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_GUEST_BUG_DSTATE │ │ │ │ 20459: 0026cbf0 156 FUNC GLOBAL DEFAULT 12 float32_is_quiet_nan │ │ │ │ 20460: 00db0748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVGC_BACKLOG_OP_DSTATE │ │ │ │ 20461: 00d787e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_NRECTS_EVENT │ │ │ │ 20462: 00db0f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_DSTATE │ │ │ │ 20463: 00db224c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 20464: 0092a0dc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ - 20465: 0071a134 940 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ + 20464: 0092a0ac 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ + 20465: 0071a104 940 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ 20466: 00db01ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_FIT_DSTATE │ │ │ │ 20467: 005ad5f0 184 FUNC GLOBAL DEFAULT 12 qemu_new_net_control_client │ │ │ │ 20468: 00dafd20 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_c │ │ │ │ 20469: 00d6e318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000_RECEIVER_OVERRUN_EVENT │ │ │ │ - 20470: 006ccd64 140 FUNC GLOBAL DEFAULT 12 vfio_detach_device │ │ │ │ + 20470: 006ccd34 140 FUNC GLOBAL DEFAULT 12 vfio_detach_device │ │ │ │ 20471: 00db1996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_DSTATE │ │ │ │ 20472: 00d784f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_CHECK_SERIAL_EVENT │ │ │ │ 20473: 00d7b848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_STRUCT_EVENT │ │ │ │ 20474: 00d6959c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_KEYBOARD_EVENT │ │ │ │ - 20475: 007a887c 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ + 20475: 007a884c 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ 20476: 00568800 188 FUNC GLOBAL DEFAULT 12 file_send_channel_create │ │ │ │ 20477: 0062706c 24 FUNC GLOBAL DEFAULT 12 helper_reset_fpstatus │ │ │ │ 20478: 00dafdfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_SHUTDOWN_DSTATE │ │ │ │ 20479: 00db1f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_ADD_RECT_DSTATE │ │ │ │ - 20480: 009a2164 320 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ + 20480: 009a2134 320 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ 20481: 00d66ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK1_FAILED_EVENT │ │ │ │ 20482: 00d6ed84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_EVENT │ │ │ │ 20483: 00ccd438 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcds │ │ │ │ 20484: 00d7987c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ 20485: 00c6ef68 48 OBJECT GLOBAL DEFAULT 21 vfio_region_ops │ │ │ │ 20486: 00d719b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_EVENT │ │ │ │ 20487: 002916e0 36 FUNC GLOBAL DEFAULT 12 helper_div_i32 │ │ │ │ 20488: 00db101a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_SET_DSTATE │ │ │ │ - 20489: 008b8cf0 64 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ + 20489: 008b8cc0 64 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ 20490: 00316414 8 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_memory │ │ │ │ 20491: 00cd5418 132 OBJECT GLOBAL DEFAULT 24 helper_info_spr_core_write_generic │ │ │ │ 20492: 00db0766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_RESET_DSTATE │ │ │ │ 20493: 00db021e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_PXM_DSTATE │ │ │ │ 20494: 002aa004 332 FUNC GLOBAL DEFAULT 12 hmp_expire_password │ │ │ │ 20495: 00c78fa0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size32 │ │ │ │ - 20496: 00796d54 120 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ + 20496: 00796d24 120 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ 20497: 00d6aa34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_EVENT │ │ │ │ - 20498: 00730d88 616 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ + 20498: 00730d58 616 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ 20499: 00d75a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_READ_EVENT │ │ │ │ - 20500: 0095b48c 192 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ - 20501: 009961cc 328 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ + 20500: 0095b45c 192 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ + 20501: 0099619c 328 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ 20502: 002a3c54 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_draw_submitted │ │ │ │ 20503: 0028b760 8 FUNC GLOBAL DEFAULT 12 bfloat16_minimum_number │ │ │ │ 20504: 0053a238 536 FUNC GLOBAL DEFAULT 12 dirtylimit_state_initialize │ │ │ │ 20505: 00db0156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_DSTATE │ │ │ │ 20506: 00db20de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ - 20507: 00773700 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ + 20507: 007736d0 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ 20508: 00545244 64 FUNC GLOBAL DEFAULT 12 qemu_del_vm_change_state_handler │ │ │ │ 20509: 00d71f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_EVENT │ │ │ │ 20510: 00d7a258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 20511: 0064bb74 4 FUNC GLOBAL DEFAULT 12 helper_store_booke_tsr │ │ │ │ - 20512: 0070fc20 860 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ + 20512: 0070fbf0 860 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ 20513: 00d743ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_DIE_EVENT │ │ │ │ - 20514: 0098c61c 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ - 20515: 007b0fe8 924 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ + 20514: 0098c5ec 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ + 20515: 007b0fb8 924 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ 20516: 005401b0 188 FUNC GLOBAL DEFAULT 12 hmp_device_del │ │ │ │ 20517: 00d771bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_EVENT │ │ │ │ - 20518: 009524d8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ + 20518: 009524a8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ 20519: 00db028a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_ISM_DSTATE │ │ │ │ 20520: 00db1da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_SETUP_DSTATE │ │ │ │ 20521: 00d7a0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_ROMS_EVENT │ │ │ │ 20522: 00d6e678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_UPDATE_IRQ_EVENT │ │ │ │ 20523: 00d67434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_READ_EVENT │ │ │ │ - 20524: 00796f30 116 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ - 20525: 009ba02c 324 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ - 20526: 0074e6a4 124 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ - 20527: 0069e458 160 FUNC GLOBAL DEFAULT 12 spr_write_epsc │ │ │ │ + 20524: 00796f00 116 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ + 20525: 009b9ffc 324 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ + 20526: 0074e674 124 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ + 20527: 0069e424 160 FUNC GLOBAL DEFAULT 12 spr_write_epsc │ │ │ │ 20528: 005ae198 296 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet_async │ │ │ │ 20529: 00cceae8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclzlsbb │ │ │ │ - 20530: 00716a18 52 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ + 20530: 007169e8 52 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ 20531: 00db070e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_READREG_DSTATE │ │ │ │ - 20532: 009cc70c 312 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ - 20533: 00b2de60 52 OBJECT GLOBAL DEFAULT 14 ramfb_vmstate │ │ │ │ + 20532: 009cc6dc 312 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ + 20533: 00b2de30 52 OBJECT GLOBAL DEFAULT 14 ramfb_vmstate │ │ │ │ 20534: 00db0150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_RETURN_DSTATE │ │ │ │ - 20535: 008018b8 2348 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ + 20535: 00801888 2348 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ 20536: 00db1122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_DSTATE │ │ │ │ - 20537: 00799810 284 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ + 20537: 007997e0 284 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ 20538: 00d5e36c 12 OBJECT GLOBAL DEFAULT 24 bdrv_drv_set_perm_drv │ │ │ │ 20539: 00db1228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_ALLOCATION_STATE_DSTATE │ │ │ │ 20540: 002e4c30 180 FUNC GLOBAL DEFAULT 12 v9fs_co_rewinddir │ │ │ │ - 20541: 008d2634 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ - 20542: 007018fc 444 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ - 20543: 007f574c 176 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ + 20541: 008d2604 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ + 20542: 007018cc 444 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ + 20543: 007f571c 176 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ 20544: 0057ab38 48 FUNC GLOBAL DEFAULT 12 multifd_ram_save_cleanup │ │ │ │ 20545: 00db221a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 20546: 0097f71c 80 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ + 20546: 0097f6ec 80 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ 20547: 00cb163c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq16 │ │ │ │ 20548: 00d66f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_RESET_EVENT │ │ │ │ 20549: 00db2886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_NEXT_LIST_DSTATE │ │ │ │ 20550: 0053ca88 96 FUNC GLOBAL DEFAULT 12 qemu_sglist_init │ │ │ │ - 20551: 007237e8 164 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ - 20552: 00966278 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ + 20551: 007237b8 164 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ + 20552: 00966248 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ 20553: 00db0c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LEN_DSTATE │ │ │ │ - 20554: 00701c90 472 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ + 20554: 00701c60 472 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ 20555: 00db1b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_HEADER_DSTATE │ │ │ │ 20556: 005df640 312 FUNC GLOBAL DEFAULT 12 store_40x_dbcr0 │ │ │ │ - 20557: 00920d64 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ + 20557: 00920d34 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ 20558: 00db006e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_TRAILING_BYTES_DSTATE │ │ │ │ - 20559: 007f114c 204 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ + 20559: 007f111c 204 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ 20560: 00d7943c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 20561: 00db2060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 20562: 00db22c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_DSTATE │ │ │ │ - 20563: 009b010c 248 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ - 20564: 0073baac 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ - 20565: 00746ac8 10136 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ - 20566: 00701ab8 472 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ + 20563: 009b00dc 248 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ + 20564: 0073ba7c 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ + 20565: 00746a98 10136 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ + 20566: 00701a88 472 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ 20567: 00d7a834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ 20568: 00d74b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_START_EVENT │ │ │ │ 20569: 00d6dac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_EVENT │ │ │ │ 20570: 00db0cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_READ_DSTATE │ │ │ │ 20571: 00db039e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_RECEIVE_DSTATE │ │ │ │ 20572: 00d766ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_DIRTY_SYNC_EVENT │ │ │ │ 20573: 00dafd33 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_compat_c │ │ │ │ - 20574: 009471ec 228 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ - 20575: 009d1550 180 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ + 20574: 009471bc 228 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ + 20575: 009d1520 180 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ 20576: 00db1e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_COMPLETE_DSTATE │ │ │ │ - 20577: 0090b05c 148 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ - 20578: 0096864c 244 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ + 20577: 0090b02c 148 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ + 20578: 0096861c 244 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ 20579: 0053cae8 176 FUNC GLOBAL DEFAULT 12 qemu_sglist_add │ │ │ │ - 20580: 0074b74c 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ - 20581: 007e5d6c 408 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ - 20582: 00951e70 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ - 20583: 007c0d5c 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ + 20580: 0074b71c 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ + 20581: 007e5d3c 408 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ + 20582: 00951e40 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ + 20583: 007c0d2c 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ 20584: 002e9bc8 248 FUNC GLOBAL DEFAULT 12 aml_to_integer │ │ │ │ - 20585: 007617fc 12 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ - 20586: 008f3610 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ - 20587: 0073d9c8 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data │ │ │ │ + 20585: 007617cc 12 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ + 20586: 008f35e0 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ + 20587: 0073d998 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data │ │ │ │ 20588: 00db1630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_XONXOFF_DSTATE │ │ │ │ - 20589: 0093bc4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ + 20589: 0093bc1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ 20590: 00d7014c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OCM_UPDATE_MAPPINGS_EVENT │ │ │ │ - 20591: 0096d7d4 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ + 20591: 0096d7a4 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ 20592: 00d6ef14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_EVENT │ │ │ │ 20593: 00d7465c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_BUF_EVENT │ │ │ │ - 20594: 007f4c38 312 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ + 20594: 007f4c08 312 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ 20595: 00d7768c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_PAGE_EVENT │ │ │ │ 20596: 00cbe534 19 OBJECT GLOBAL DEFAULT 24 WC_MODEL_STRING │ │ │ │ 20597: 004078c0 8 FUNC GLOBAL DEFAULT 12 world_private │ │ │ │ 20598: 0056b880 164 FUNC GLOBAL DEFAULT 12 hmp_migrate_start_postcopy │ │ │ │ - 20599: 00938634 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ + 20599: 00938604 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ 20600: 00daffda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_DSTATE │ │ │ │ 20601: 00db115e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_WRITE_DSTATE │ │ │ │ 20602: 00db1850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_FLAGS_DSTATE │ │ │ │ - 20603: 009903e8 196 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ + 20603: 009903b8 196 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ 20604: 005837ec 400 FUNC GLOBAL DEFAULT 12 postcopy_preempt_new_channel │ │ │ │ - 20605: 008f590c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ - 20606: 008abd64 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ - 20607: 007e8aa4 312 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ + 20605: 008f58dc 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ + 20606: 008abd34 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ + 20607: 007e8a74 312 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ 20608: 0044b88c 192 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_reset │ │ │ │ - 20609: 00755c98 212 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ + 20609: 00755c68 212 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ 20610: 003c7dec 152 FUNC GLOBAL DEFAULT 12 e1000x_core_prepare_eeprom │ │ │ │ 20611: 00db1746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_READ_DSTATE │ │ │ │ 20612: 00db1516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_READ_DSTATE │ │ │ │ 20613: 00ccff04 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvnmadddp │ │ │ │ - 20614: 007e2800 40 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ + 20614: 007e27d0 40 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ 20615: 00db2862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_SIZE_DSTATE │ │ │ │ 20616: 002917f0 40 FUNC GLOBAL DEFAULT 12 helper_div_i64 │ │ │ │ - 20617: 008ea908 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ + 20617: 008ea8d8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ 20618: 00bc93dc 48 OBJECT GLOBAL DEFAULT 21 pci_ide_data_le_ops │ │ │ │ 20619: 00db0d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DSTATE │ │ │ │ 20620: 00cb15b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq32 │ │ │ │ 20621: 004b7234 284 FUNC GLOBAL DEFAULT 12 usb_ep_get │ │ │ │ 20622: 00db2174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ 20623: 0055e6a0 148 FUNC GLOBAL DEFAULT 12 tpm_backend_reset_tpm_established_flag │ │ │ │ 20624: 00db06a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_CMD646_DSTATE │ │ │ │ @@ -20631,329 +20631,329 @@ │ │ │ │ 20627: 00db139a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_DSTATE │ │ │ │ 20628: 00db03c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_DATA_DSTATE │ │ │ │ 20629: 00d68e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_FIS_DUMP_EVENT │ │ │ │ 20630: 00db0d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_DSTATE │ │ │ │ 20631: 00dafd22 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_c │ │ │ │ 20632: 00db0b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_DR_DSTATE │ │ │ │ 20633: 00db1be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_DSTATE │ │ │ │ - 20634: 00950680 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ + 20634: 00950650 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ 20635: 00d75efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_EXIT_EVENT │ │ │ │ 20636: 00627ef8 176 FUNC GLOBAL DEFAULT 12 helper_FMADD │ │ │ │ 20637: 00db1fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_NMI_EXCEPTION_DSTATE │ │ │ │ 20638: 00db1ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ - 20639: 00742514 436 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ + 20639: 007424e4 436 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ 20640: 00d79c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QMP_CAPABILITIES_EVENT │ │ │ │ 20641: 00db20d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 20642: 005a4a30 84 FUNC GLOBAL DEFAULT 12 qmp_query_name │ │ │ │ - 20643: 008d65b0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ - 20644: 009ac964 44 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ + 20643: 008d6580 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ + 20644: 009ac934 44 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ 20645: 00d654e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_TRAILING_BYTES_EVENT │ │ │ │ 20646: 0043e2e8 212 FUNC GLOBAL DEFAULT 12 pci_unregister_vga │ │ │ │ 20647: 00db2916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_COMPLETE_AIO_DSTATE │ │ │ │ 20648: 00444ff8 608 FUNC GLOBAL DEFAULT 12 pci_bridge_qemu_reserve_cap_init │ │ │ │ 20649: 005c20e0 4 FUNC GLOBAL DEFAULT 12 tap_read_packet │ │ │ │ - 20650: 00980d5c 320 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ + 20650: 00980d2c 320 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ 20651: 00c7e1fc 12 OBJECT GLOBAL DEFAULT 21 S390CrashReason_lookup │ │ │ │ 20652: 002546b4 2340 FUNC GLOBAL DEFAULT 12 machine_parse_smp_config │ │ │ │ 20653: 00d688a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAEND_EVENT │ │ │ │ - 20654: 00863ef8 136 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ + 20654: 00863ec8 136 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ 20655: 0064610c 140 FUNC GLOBAL DEFAULT 12 helper_vsum4ubs │ │ │ │ 20656: 0063e4d8 124 FUNC GLOBAL DEFAULT 12 helper_VSUBSBS │ │ │ │ - 20657: 008f7ebc 312 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ + 20657: 008f7e8c 312 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ 20658: 00db0270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_STREAM_FORMAT_DSTATE │ │ │ │ 20659: 00d662ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_READ_EVENT │ │ │ │ - 20660: 0090c698 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ - 20661: 00708ce0 380 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ + 20660: 0090c668 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ + 20661: 00708cb0 380 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ 20662: 0029b8e8 248 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall │ │ │ │ 20663: 00db17b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RESET_DSTATE │ │ │ │ 20664: 00d64f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_EVENT │ │ │ │ 20665: 00db1316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_DSTATE │ │ │ │ 20666: 00db1be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_DSTATE │ │ │ │ 20667: 00d758bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_EVENT │ │ │ │ 20668: 00d76e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_EVENT │ │ │ │ 20669: 00d74ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_EVENT │ │ │ │ - 20670: 009d0f60 20 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ + 20670: 009d0f30 20 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ 20671: 00d650ac 296 OBJECT GLOBAL DEFAULT 24 nbd_trace_events │ │ │ │ 20672: 00d65908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_DISCONNECT_EVENT │ │ │ │ 20673: 00376a50 8 FUNC GLOBAL DEFAULT 12 i2c_start_recv │ │ │ │ 20674: 00d69d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_NOTIFY_EVENT │ │ │ │ 20675: 00d7779c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_END_EVENT │ │ │ │ - 20676: 00720820 8 FUNC GLOBAL DEFAULT 12 qemu_target_page_bits_min │ │ │ │ + 20676: 007207f0 8 FUNC GLOBAL DEFAULT 12 qemu_target_page_bits_min │ │ │ │ 20677: 00d695cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_READ_DATA_EVENT │ │ │ │ - 20678: 00755a74 136 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ + 20678: 00755a44 136 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ 20679: 00db0284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_REG_DSTATE │ │ │ │ 20680: 00d7aaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAME_EVENT │ │ │ │ 20681: 00db1748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HANDLE_PACKET_DSTATE │ │ │ │ - 20682: 0073d698 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data │ │ │ │ - 20683: 008c68a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ + 20682: 0073d668 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data │ │ │ │ + 20683: 008c6878 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ 20684: 00d75d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_REGIONS_EVENT │ │ │ │ 20685: 00db1562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_UNLOCK_DSTATE │ │ │ │ 20686: 00cc214c 132 OBJECT GLOBAL DEFAULT 24 helper_info_PEXTD │ │ │ │ 20687: 0044ae00 564 FUNC GLOBAL DEFAULT 12 pcie_cap_init │ │ │ │ 20688: 00d655d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 20689: 00940384 328 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ + 20689: 00940354 328 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ 20690: 00db205e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 20691: 00d6e3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_TCP_EVENT │ │ │ │ 20692: 00db0152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_DSTATE │ │ │ │ 20693: 00db1a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_REQUEST_DSTATE │ │ │ │ - 20694: 006e6630 616 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ + 20694: 006e6600 616 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ 20695: 0058865c 408 FUNC GLOBAL DEFAULT 12 qemu_savevm_maybe_send_switchover_start │ │ │ │ 20696: 003923e4 212 FUNC GLOBAL DEFAULT 12 hid_reset │ │ │ │ 20697: 00253f18 160 FUNC GLOBAL DEFAULT 12 cpu_by_arch_id │ │ │ │ 20698: 00d7359c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_DETACH_KERNEL_EVENT │ │ │ │ 20699: 00db021c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 20700: 00d6d3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_EVENT │ │ │ │ - 20701: 007f2910 168 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ + 20701: 007f28e0 168 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ 20702: 00d7955c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_ADD_EVENT │ │ │ │ - 20703: 00751b64 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ + 20703: 00751b34 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ 20704: 00d68124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_EVENT │ │ │ │ 20705: 002e75ac 100 FUNC GLOBAL DEFAULT 12 fremovexattrat_nofollow │ │ │ │ 20706: 00db0be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DCR_DSTATE │ │ │ │ 20707: 00db1e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CAN_SHARE_MAP_DSTATE │ │ │ │ 20708: 00d68f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_FUA_EVENT │ │ │ │ 20709: 00286630 236 FUNC GLOBAL DEFAULT 12 float16_to_uint64_round_to_zero │ │ │ │ 20710: 00db1046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_NUMQ_DSTATE │ │ │ │ 20711: 00db05a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_READL_DSTATE │ │ │ │ 20712: 00d73e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_NOTIFY_EVENT │ │ │ │ - 20713: 009b0668 152 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ - 20714: 009bb1e0 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ - 20715: 008f7a2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ + 20713: 009b0638 152 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ + 20714: 009bb1b0 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ + 20715: 008f79fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ 20716: 00db02ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_DSTATE │ │ │ │ 20717: 00db0ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_READ_DSTATE │ │ │ │ 20718: 00d7422c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_WAKEUP_EVENT │ │ │ │ 20719: 0063ef30 156 FUNC GLOBAL DEFAULT 12 helper_vcmpeqfp_dot │ │ │ │ 20720: 00cc31cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDSWS │ │ │ │ 20721: 00d644b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_NEXT_IO_EVENT │ │ │ │ 20722: 00d75f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_SECTION_EVENT │ │ │ │ 20723: 00db180e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_ITD_DSTATE │ │ │ │ - 20724: 007f5a70 856 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ + 20724: 007f5a40 856 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ 20725: 00d744ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_FULL_EVENT │ │ │ │ 20726: 00db1408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_READ_DSTATE │ │ │ │ 20727: 0044d274 48 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_post_load │ │ │ │ 20728: 00cd09d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfststeq │ │ │ │ 20729: 00db19b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_DSTATE │ │ │ │ 20730: 00d75ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_EVENT │ │ │ │ 20731: 00d77e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_EVENT │ │ │ │ - 20732: 0094077c 372 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ + 20732: 0094074c 372 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ 20733: 005d15bc 64 FUNC GLOBAL DEFAULT 12 icount_process_data │ │ │ │ 20734: 0064bcd0 252 FUNC GLOBAL DEFAULT 12 helper_store_dcr │ │ │ │ 20735: 00d71b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_READ_EVENT │ │ │ │ 20736: 00d65634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SERVER_ERROR_MSG_EVENT │ │ │ │ 20737: 0032c88c 528 FUNC GLOBAL DEFAULT 12 qmp_query_cpus_fast │ │ │ │ 20738: 00db1338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_WAIT_RESELECT_DSTATE │ │ │ │ - 20739: 008addcc 216 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ + 20739: 008add9c 216 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ 20740: 00db09fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_WRITE_DSTATE │ │ │ │ 20741: 00d6d718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_TXDMA_DISABLED_EVENT │ │ │ │ 20742: 00386b0c 148 FUNC GLOBAL DEFAULT 12 ide_set_inactive │ │ │ │ - 20743: 008c1e90 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ + 20743: 008c1e60 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ 20744: 00648c84 212 FUNC GLOBAL DEFAULT 12 helper_vpermxor │ │ │ │ 20745: 00db0eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_DSTATE │ │ │ │ 20746: 00ccae10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctuxs │ │ │ │ 20747: 00cb1534 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq64 │ │ │ │ 20748: 00d6d488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_WRITE_EVENT │ │ │ │ 20749: 00db0914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_DSTATE │ │ │ │ - 20750: 0074d378 128 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ + 20750: 0074d348 128 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ 20751: 00d7bd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EVENT │ │ │ │ - 20752: 0077255c 96 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ - 20753: 007624c4 764 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ + 20752: 0077252c 96 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ + 20753: 00762494 764 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ 20754: 00d6d818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_EVENT │ │ │ │ 20755: 00db227a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 20756: 00d684e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_EVENT │ │ │ │ 20757: 00d652a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_EVENT │ │ │ │ 20758: 00db18e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_STATE_DSTATE │ │ │ │ 20759: 00280668 324 FUNC GLOBAL DEFAULT 12 float128_to_floatx80 │ │ │ │ 20760: 00db0f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_DSTATE │ │ │ │ - 20761: 0094848c 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ + 20761: 0094845c 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ 20762: 00d718b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_READ_EVENT │ │ │ │ 20763: 00d8d838 4 OBJECT GLOBAL DEFAULT 25 mlock_state │ │ │ │ - 20764: 00b84424 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ + 20764: 00b843f4 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ 20765: 00d7b838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_STRUCT_EVENT │ │ │ │ - 20766: 007c1b94 20 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ - 20767: 007e0a40 84 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ - 20768: 0071b6c4 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ - 20769: 00999628 160 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ + 20766: 007c1b64 20 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ + 20767: 007e0a10 84 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ + 20768: 0071b694 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ + 20769: 009995f8 160 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ 20770: 00db1d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_DSTATE │ │ │ │ 20771: 00d71ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_EVENT │ │ │ │ - 20772: 00958594 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ - 20773: 008db78c 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ + 20772: 00958564 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ + 20773: 008db75c 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ 20774: 0056e34c 16 FUNC GLOBAL DEFAULT 12 migrate_send_rp_switchover_ack │ │ │ │ 20775: 00db0822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_WRITE_DSTATE │ │ │ │ 20776: 00d735bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLOSE_EVENT │ │ │ │ 20777: 00d71550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_IGNORED_EVENT │ │ │ │ - 20778: 0074f930 668 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ - 20779: 00912c2c 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ - 20780: 0093b0c0 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ + 20778: 0074f900 668 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ + 20779: 00912bfc 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ + 20780: 0093b090 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ 20781: 00db02f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_DSTATE │ │ │ │ 20782: 00d63ab8 112 OBJECT GLOBAL DEFAULT 24 gdbstub_trace_events │ │ │ │ 20783: 00d68194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_EVENT │ │ │ │ - 20784: 00968290 316 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ + 20784: 00968260 316 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ 20785: 00db1782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_EVALUATE_DSTATE │ │ │ │ 20786: 00db1716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_WRITE_DSTATE │ │ │ │ 20787: 00db0d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_DSTATE │ │ │ │ 20788: 004041a0 92 FUNC GLOBAL DEFAULT 12 fp_port_disable │ │ │ │ - 20789: 008fa9f0 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ + 20789: 008fa9c0 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ 20790: 002f2b10 584 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_writeb │ │ │ │ 20791: 00da7647 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_target_c │ │ │ │ 20792: 00d6a604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_UPDATE_EVENT │ │ │ │ - 20793: 0095e328 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ + 20793: 0095e2f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ 20794: 00daff82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_READ_DSTATE │ │ │ │ 20795: 00db0998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_READ_DSTATE │ │ │ │ 20796: 0055e4a0 8 FUNC GLOBAL DEFAULT 12 tpm_backend_had_startup_error │ │ │ │ 20797: 00daffa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_DSTATE │ │ │ │ - 20798: 0097feac 100 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ - 20799: 00965d70 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ + 20798: 0097fe7c 100 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ + 20799: 00965d40 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ 20800: 00dafecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_UNREF_L2_CACHE_ENTRY_DSTATE │ │ │ │ 20801: 00d733dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_BAD_TOKEN_EVENT │ │ │ │ 20802: 00db1b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_STATE_PENDING_DSTATE │ │ │ │ - 20803: 006ad11c 200 FUNC GLOBAL DEFAULT 12 decNumberTrim │ │ │ │ + 20803: 006ad0ec 200 FUNC GLOBAL DEFAULT 12 decNumberTrim │ │ │ │ 20804: 00d64870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_EVENT │ │ │ │ 20805: 00d65614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_LIST_EVENT │ │ │ │ 20806: 00db02ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_UNREALIZE_DSTATE │ │ │ │ - 20807: 0077b814 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ + 20807: 0077b7e4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ 20808: 00db1a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_DSTATE │ │ │ │ 20809: 00db0faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_DSTATE │ │ │ │ 20810: 00db0fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_DSTATE │ │ │ │ 20811: 00cce8d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfststgt │ │ │ │ 20812: 00ccd5c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsaddqp │ │ │ │ - 20813: 009ba7a8 212 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ + 20813: 009ba778 212 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ 20814: 00cc1258 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVQPUQZ │ │ │ │ 20815: 00db0d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRITE_CONFIG_DSTATE │ │ │ │ 20816: 00d6e7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_EVENT │ │ │ │ 20817: 005814ec 464 FUNC GLOBAL DEFAULT 12 postcopy_place_page │ │ │ │ - 20818: 009b0ec8 200 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ + 20818: 009b0e98 200 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ 20819: 00d6bd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_WRITE_EVENT │ │ │ │ 20820: 00d6d6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_MULTICAST_EVENT │ │ │ │ 20821: 00db2126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 20822: 00db1394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_DSTATE │ │ │ │ 20823: 00db2330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 20824: 00db03d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_READL_UNKNOWN_DSTATE │ │ │ │ - 20825: 008ac308 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ + 20825: 008ac2d8 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ 20826: 00291628 28 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_noexc │ │ │ │ 20827: 00db1178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OCM_MAP_DSTATE │ │ │ │ - 20828: 00947780 316 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ + 20828: 00947750 316 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ 20829: 005a4aac 212 FUNC GLOBAL DEFAULT 12 qmp_stop │ │ │ │ 20830: 00d74d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_UNREGISTER_EVENT │ │ │ │ 20831: 002c595c 12 FUNC GLOBAL DEFAULT 12 palette_size │ │ │ │ - 20832: 0074d5fc 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ + 20832: 0074d5cc 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ 20833: 00524a1c 52 FUNC GLOBAL DEFAULT 12 audiodev_to_audsettings │ │ │ │ 20834: 00db040a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_DSTATE │ │ │ │ 20835: 00d72694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SEND_EVENT │ │ │ │ 20836: 0029f040 44 FUNC GLOBAL DEFAULT 12 graphic_hw_text_update │ │ │ │ 20837: 00573fe0 8 FUNC GLOBAL DEFAULT 12 migration_rp_kick │ │ │ │ - 20838: 007bf620 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ + 20838: 007bf5f0 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ 20839: 00db1138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_DATA_READ_DSTATE │ │ │ │ - 20840: 006ec64c 152 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ + 20840: 006ec61c 152 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ 20841: 00db02d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_DSTATE │ │ │ │ 20842: 00d648b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_ENTER_EVENT │ │ │ │ 20843: 00d71540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_EVENT │ │ │ │ - 20844: 007a02f8 260 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ - 20845: 008fab58 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ - 20846: 0073ea98 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ + 20844: 007a02c8 260 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ + 20845: 008fab28 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ + 20846: 0073ea68 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ 20847: 002cf5b4 188 FUNC GLOBAL DEFAULT 12 vnc_start_worker_thread │ │ │ │ 20848: 00db19b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_DSTATE │ │ │ │ 20849: 00d69f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_COMPLETE_IRQ_EVENT │ │ │ │ 20850: 00d76ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_EVENT │ │ │ │ - 20851: 009a2388 8 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ - 20852: 006ec7dc 248 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ + 20851: 009a2358 8 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ + 20852: 006ec7ac 248 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ 20853: 00d6ec44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_EVENT │ │ │ │ 20854: 00d6b270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_EVENT │ │ │ │ 20855: 00d6a2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_WRITE_EVENT │ │ │ │ - 20856: 009c85d4 8 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ + 20856: 009c85a4 8 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ 20857: 005e0c30 36 FUNC GLOBAL DEFAULT 12 ppc_decr_clear_on_delivery │ │ │ │ - 20858: 009951fc 884 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ + 20858: 009951cc 884 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ 20859: 00d7aa38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_EVENT │ │ │ │ 20860: 00281f30 260 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_scalbn │ │ │ │ 20861: 00443ed4 8 FUNC GLOBAL DEFAULT 12 pci_bridge_get_sec_bus │ │ │ │ 20862: 00db1444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_DSTATE │ │ │ │ 20863: 002a3888 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_width │ │ │ │ - 20864: 009469c0 192 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ + 20864: 00946990 192 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ 20865: 00d7599c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_EVENT │ │ │ │ - 20866: 00b86850 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ + 20866: 00b86820 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ 20867: 00db11ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_XSCOM_CTRL_WRITE_DSTATE │ │ │ │ 20868: 00d6baa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_UPDATE_EVENT │ │ │ │ 20869: 00d72b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_EVENT │ │ │ │ - 20870: 00803588 2484 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ + 20870: 00803558 2484 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ 20871: 00d6bec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_READ_EVENT │ │ │ │ - 20872: 006ec6e4 248 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ + 20872: 006ec6b4 248 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ 20873: 004b5a28 548 FUNC GLOBAL DEFAULT 12 usb_packet_check_state │ │ │ │ - 20874: 0070ddf8 56 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ - 20875: 00986738 416 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ - 20876: 007173cc 24 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ + 20874: 0070ddc8 56 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ + 20875: 00986708 416 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ + 20876: 0071739c 24 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ 20877: 00d6951c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_EMPTY_EVENT │ │ │ │ 20878: 002fede8 612 FUNC GLOBAL DEFAULT 12 gus_read │ │ │ │ 20879: 00db199a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_DSTATE │ │ │ │ 20880: 00db1862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DIRECTION_DSTATE │ │ │ │ 20881: 00d7753c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_EVENT │ │ │ │ 20882: 005b9c60 260 FUNC GLOBAL DEFAULT 12 connection_key_hash │ │ │ │ 20883: 002ea2e8 20 FUNC GLOBAL DEFAULT 12 aml_shiftright │ │ │ │ 20884: 00db1ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_CHECK_SERIAL_DSTATE │ │ │ │ 20885: 0059ff80 8 FUNC GLOBAL DEFAULT 12 hmp_stop │ │ │ │ 20886: 00cca864 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpuxds │ │ │ │ 20887: 00d71520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_EVENT │ │ │ │ - 20888: 00701040 4 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ + 20888: 00701010 4 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ 20889: 00db1bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_DSTATE │ │ │ │ 20890: 00dafe4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_BUF_DSTATE │ │ │ │ 20891: 00db0b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_DSTATE │ │ │ │ - 20892: 008d9640 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ + 20892: 008d9610 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ 20893: 00db0aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_WRITE_DSTATE │ │ │ │ 20894: 00d69370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_WRITE_EVENT │ │ │ │ 20895: 00d6aa84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_EVENT │ │ │ │ 20896: 00d7a0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_ROMS_EVENT │ │ │ │ 20897: 002dada4 96 FUNC GLOBAL DEFAULT 12 v9fs_name_to_path │ │ │ │ 20898: 002d9208 8 FUNC GLOBAL DEFAULT 12 notsup_listxattr │ │ │ │ 20899: 00d6d1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_S_RESET_EVENT │ │ │ │ 20900: 0032bb48 188 FUNC GLOBAL DEFAULT 12 hmp_balloon │ │ │ │ - 20901: 00817e14 2108 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ + 20901: 00817de4 2108 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ 20902: 00d71f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_NO_CMD_EVENT │ │ │ │ 20903: 00d6a404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_WRITE_EVENT │ │ │ │ - 20904: 0094aa20 316 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ + 20904: 0094a9f0 316 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ 20905: 00daff14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CLEANUP_STATE_DSTATE │ │ │ │ - 20906: 00754890 16 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ - 20907: 008c6738 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ + 20906: 00754860 16 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ + 20907: 008c6708 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ 20908: 00d71d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_EVENT │ │ │ │ 20909: 00db13de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_DSTATE │ │ │ │ 20910: 00db1f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_RESET_DSTATE │ │ │ │ 20911: 002f3180 4 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_hotplug_init │ │ │ │ 20912: 00d6d578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_READ_EVENT │ │ │ │ 20913: 00db14fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SGL_OVERFLOW_DSTATE │ │ │ │ 20914: 00db0000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RESULT_DSTATE │ │ │ │ - 20915: 00808124 76 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ + 20915: 008080f4 76 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ 20916: 00db1a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_DSTATE │ │ │ │ 20917: 00d6b7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_WRITE_REG_EVENT │ │ │ │ 20918: 00376480 132 FUNC GLOBAL DEFAULT 12 i2c_schedule_pending_master │ │ │ │ 20919: 0063e5dc 136 FUNC GLOBAL DEFAULT 12 helper_VSUBSHS │ │ │ │ 20920: 00d67dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_WRITE_EVENT │ │ │ │ - 20921: 00720470 172 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ + 20921: 00720440 172 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ 20922: 00db1732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_CHILD_DETACH_DSTATE │ │ │ │ 20923: 00db074c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_SOURCE_READ_DSTATE │ │ │ │ 20924: 00d64320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_MAP_FLUSH_EVENT │ │ │ │ 20925: 00d75edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_EVENT │ │ │ │ - 20926: 0099fef4 8 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ - 20927: 007ddd68 44 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ + 20926: 0099fec4 8 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ + 20927: 007ddd38 44 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ 20928: 00d68940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_EVENT │ │ │ │ 20929: 00619a5c 160 FUNC GLOBAL DEFAULT 12 ppc_maybe_interrupt │ │ │ │ 20930: 00281d10 280 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_scalbn │ │ │ │ 20931: 00d6b450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_CHANGE_INTENSITY_EVENT │ │ │ │ 20932: 00d654b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_EVENT │ │ │ │ 20933: 00d63b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_EVENT │ │ │ │ - 20934: 00797934 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ + 20934: 00797904 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ 20935: 00d65b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_EVENT │ │ │ │ 20936: 00d7a3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MACHINES_EVENT │ │ │ │ 20937: 00d6b4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_EVENT │ │ │ │ 20938: 00d78cd4 104 OBJECT GLOBAL DEFAULT 24 hw_core_trace_events │ │ │ │ 20939: 00d717e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_EVENT │ │ │ │ 20940: 00d6edf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_EVENT │ │ │ │ - 20941: 0069ef08 264 FUNC GLOBAL DEFAULT 12 decContextDefault │ │ │ │ + 20941: 0069eed4 264 FUNC GLOBAL DEFAULT 12 decContextDefault │ │ │ │ 20942: 00db1ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 20943: 005ba650 12 FUNC GLOBAL DEFAULT 12 packet_destroy_partial │ │ │ │ 20944: 00d65264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_EXTENTS_EVENT │ │ │ │ - 20945: 009630cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ - 20946: 008a80f0 536 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ + 20945: 0096309c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ + 20946: 008a80c0 536 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ 20947: 00db0d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ - 20948: 0070a384 32 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ + 20948: 0070a354 32 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ 20949: 00d7b3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_EVENT │ │ │ │ 20950: 00cb8308 132 OBJECT GLOBAL DEFAULT 24 helper_info_st_i128 │ │ │ │ 20951: 00cd5394 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXPERMX │ │ │ │ 20952: 0062a830 148 FUNC GLOBAL DEFAULT 12 helper_efdctsf │ │ │ │ 20953: 00d7a238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_NUMA_NODE_EVENT │ │ │ │ 20954: 00d6d8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_EVENT │ │ │ │ 20955: 0062a558 84 FUNC GLOBAL DEFAULT 12 helper_efdctsi │ │ │ │ @@ -20961,23 +20961,23 @@ │ │ │ │ 20957: 00d6a524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_WRITE_EVENT │ │ │ │ 20958: 004f7b7c 700 FUNC GLOBAL DEFAULT 12 vfio_load_device_config_state │ │ │ │ 20959: 004b3238 152 FUNC GLOBAL DEFAULT 12 usb_device_handle_data │ │ │ │ 20960: 00db1d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_DSTATE │ │ │ │ 20961: 00c7dcd4 12 OBJECT GLOBAL DEFAULT 21 HmatLBMemoryHierarchy_lookup │ │ │ │ 20962: 00d72210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_EVENT │ │ │ │ 20963: 00d74c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_EVENT │ │ │ │ - 20964: 00780510 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ + 20964: 007804e0 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ 20965: 00528524 440 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_read │ │ │ │ - 20966: 006a42f8 252 FUNC GLOBAL DEFAULT 12 decNumberClassToString │ │ │ │ + 20966: 006a42c8 252 FUNC GLOBAL DEFAULT 12 decNumberClassToString │ │ │ │ 20967: 00286cf0 280 FUNC GLOBAL DEFAULT 12 float128_to_uint32_round_to_zero │ │ │ │ - 20968: 008c7428 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ + 20968: 008c73f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ 20969: 00db0622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_NOLIST_DSTATE │ │ │ │ 20970: 00da8819 1 OBJECT GLOBAL DEFAULT 25 use_neon_instructions │ │ │ │ 20971: 00d67010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_INVALID_EVENT │ │ │ │ - 20972: 0093e120 92 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ + 20972: 0093e0f0 92 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ 20973: 00d7a614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_EVENT │ │ │ │ 20974: 00db122a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_DR_INDICATOR_DSTATE │ │ │ │ 20975: 004078c8 8 FUNC GLOBAL DEFAULT 12 world_rocker │ │ │ │ 20976: 00cc1a98 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsctsf │ │ │ │ 20977: 0042e254 976 FUNC GLOBAL DEFAULT 12 nvme_dif_mangle_mdata │ │ │ │ 20978: 00db28e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_ALLOC_DSTATE │ │ │ │ 20979: 00db1abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_DSTATE │ │ │ │ @@ -20992,32 +20992,32 @@ │ │ │ │ 20988: 00db1d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_LOOP_DSTATE │ │ │ │ 20989: 0063721c 548 FUNC GLOBAL DEFAULT 12 helper_xsrqpxp │ │ │ │ 20990: 00cb3424 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg8 │ │ │ │ 20991: 00327260 84 FUNC GLOBAL DEFAULT 12 load_uimage │ │ │ │ 20992: 00d72734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_LOCK_EVENT │ │ │ │ 20993: 00d683d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_EVENT │ │ │ │ 20994: 00d78fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_DEBUG_EXCEPTION_EVENT │ │ │ │ - 20995: 00914cec 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ + 20995: 00914cbc 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ 20996: 00d6fd04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_READ_EVENT │ │ │ │ 20997: 00dafeb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_PREFILL_DSTATE │ │ │ │ 20998: 00db006c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_READONLY_DSTATE │ │ │ │ 20999: 00db1e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_DSTATE │ │ │ │ 21000: 00d750b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_EVENT │ │ │ │ 21001: 00d7a1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 21002: 00db18ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_DSTATE │ │ │ │ 21003: 00d7a218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BALLOON_EVENT │ │ │ │ 21004: 00d6d798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_OVERFLOW_EVENT │ │ │ │ 21005: 00cb4ce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub8 │ │ │ │ - 21006: 008f7638 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ - 21007: 009983a0 16 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ + 21006: 008f7608 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ + 21007: 00998370 16 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ 21008: 00db023e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CTRL_DSTATE │ │ │ │ - 21009: 00810e80 104 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ + 21009: 00810e50 104 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ 21010: 00d6f694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_EVENT │ │ │ │ 21011: 0028825c 16 FUNC GLOBAL DEFAULT 12 int32_to_float32_scalbn │ │ │ │ - 21012: 006e7778 180 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ + 21012: 006e7748 180 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ 21013: 00d77a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_EVENT │ │ │ │ 21014: 00da763a 1 OBJECT GLOBAL DEFAULT 25 kvm_resamplefds_allowed │ │ │ │ 21015: 00d79a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_ADD_EVENT │ │ │ │ 21016: 00d64200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_FLUSH_EVENT │ │ │ │ 21017: 00db215a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_FINALIZE_DSTATE │ │ │ │ 21018: 00db0e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_DSTATE │ │ │ │ 21019: 00d7418c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_EXIT_EVENT │ │ │ │ @@ -21026,837 +21026,837 @@ │ │ │ │ 21022: 00298768 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umin8 │ │ │ │ 21023: 00403c70 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_head │ │ │ │ 21024: 00db107a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DATA_CB_DSTATE │ │ │ │ 21025: 00d64ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_EVENT │ │ │ │ 21026: 002e85b8 68 FUNC GLOBAL DEFAULT 12 crs_range_insert │ │ │ │ 21027: 00439c6c 60 FUNC GLOBAL DEFAULT 12 msix_clr_pending │ │ │ │ 21028: 00323a88 176 FUNC GLOBAL DEFAULT 12 cpu_asidx_from_attrs │ │ │ │ - 21029: 00820880 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ - 21030: 0091fe58 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ - 21031: 007ddd94 112 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ + 21029: 00820850 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ + 21030: 0091fe28 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ + 21031: 007ddd64 112 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ 21032: 00d776cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DISCARD_RANGE_EVENT │ │ │ │ 21033: 002ec830 140 FUNC GLOBAL DEFAULT 12 aml_varpackage │ │ │ │ 21034: 00db0a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_DSTATE │ │ │ │ 21035: 00db234a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 21036: 00cd318c 132 OBJECT GLOBAL DEFAULT 24 helper_info_CDTBCD │ │ │ │ 21037: 0062a8c4 148 FUNC GLOBAL DEFAULT 12 helper_efdctuf │ │ │ │ 21038: 0062a5ac 84 FUNC GLOBAL DEFAULT 12 helper_efdctui │ │ │ │ 21039: 00db1e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_SELECTION_DSTATE │ │ │ │ 21040: 00d6d178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SET_MULTICAST_EVENT │ │ │ │ 21041: 00db08f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DSTATE │ │ │ │ 21042: 00db02c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_SIZE_DSTATE │ │ │ │ 21043: 00d7356c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_INTERFACE_EVENT │ │ │ │ - 21044: 008c80bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ - 21045: 0071b76c 752 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ + 21044: 008c808c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ + 21045: 0071b73c 752 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ 21046: 00d648e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ITERATION_DONE_EVENT │ │ │ │ 21047: 00cce854 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfststlt │ │ │ │ 21048: 00d65554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_EVENT │ │ │ │ 21049: 00cbeb04 4 OBJECT GLOBAL DEFAULT 24 panic_action │ │ │ │ - 21050: 008e4f80 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ + 21050: 008e4f50 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ 21051: 00db0d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_DATA_DSTATE │ │ │ │ 21052: 00d7a188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 21053: 00db1a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_DSTATE │ │ │ │ 21054: 00db23c8 8 OBJECT GLOBAL DEFAULT 25 clock_start │ │ │ │ - 21055: 008e7410 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ - 21056: 009a10ac 844 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ - 21057: 009ca974 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ + 21055: 008e73e0 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ + 21056: 009a107c 844 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ + 21057: 009ca944 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ 21058: 00db2058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_DSTATE │ │ │ │ 21059: 00d77a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_END_EVENT │ │ │ │ 21060: 00cc1b1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsctuf │ │ │ │ 21061: 00625594 372 FUNC GLOBAL DEFAULT 12 helper_DIEXQ │ │ │ │ 21062: 00253424 72 FUNC GLOBAL DEFAULT 12 gdb_handled_syscall │ │ │ │ - 21063: 007943b4 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ + 21063: 00794384 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ 21064: 00d75d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_FEATURES_EVENT │ │ │ │ 21065: 00cc1c24 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsctui │ │ │ │ 21066: 00d64210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_RESTART_COROUTINE_EVENT │ │ │ │ 21067: 00d79ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_JOBS_EVENT │ │ │ │ - 21068: 0071ba5c 88 FUNC GLOBAL DEFAULT 12 address_space_lduw │ │ │ │ + 21068: 0071ba2c 88 FUNC GLOBAL DEFAULT 12 address_space_lduw │ │ │ │ 21069: 00db1e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_TCP_INFO_DSTATE │ │ │ │ 21070: 005adc98 48 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_be │ │ │ │ - 21071: 00741c00 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ + 21071: 00741bd0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ 21072: 00d7b0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PCI_EVENT │ │ │ │ 21073: 00402dc0 1396 FUNC GLOBAL DEFAULT 12 rx_produce │ │ │ │ 21074: 00db04f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_DSTATE │ │ │ │ 21075: 00db0cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_DSTATE │ │ │ │ 21076: 002940c4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64i │ │ │ │ 21077: 003306fc 172 FUNC GLOBAL DEFAULT 12 device_is_dynamic_sysbus │ │ │ │ 21078: 00d7032c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_DECR_EXCP_EVENT │ │ │ │ 21079: 00623784 296 FUNC GLOBAL DEFAULT 12 helper_DRINTNQ │ │ │ │ 21080: 00cc445c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVBF16GER2 │ │ │ │ 21081: 00cc7240 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPEQDP │ │ │ │ - 21082: 008e4ff4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ - 21083: 00750450 164 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ + 21082: 008e4fc4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ + 21083: 00750420 164 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ 21084: 00db22fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 21085: 00d69da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_READ_EVENT │ │ │ │ 21086: 0044fc68 404 FUNC GLOBAL DEFAULT 12 pcie_aer_root_write_config │ │ │ │ 21087: 00d7bdac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_CANCEL_AIO_EVENT │ │ │ │ 21088: 00c7d978 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherKeyType_lookup │ │ │ │ 21089: 00d7724c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_EVENT │ │ │ │ - 21090: 0073ec1c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ + 21090: 0073ebec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ 21091: 00626ef8 352 FUNC GLOBAL DEFAULT 12 helper_fpscr_check_status │ │ │ │ 21092: 00db0572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_READ_DSTATE │ │ │ │ 21093: 00d7446c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_READ_EVENT │ │ │ │ 21094: 00d67384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_TIMEOUT_EVENT │ │ │ │ 21095: 00d71db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_MSI_EVENT │ │ │ │ 21096: 00db181c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_STATE_DSTATE │ │ │ │ 21097: 00d7ae58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 21098: 00294c0c 204 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64v │ │ │ │ 21099: 002a9200 492 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_new_shareable │ │ │ │ 21100: 0029ce40 284 FUNC GLOBAL DEFAULT 12 hmp_info_qom_tree │ │ │ │ 21101: 00db1f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_ERROR_DSTATE │ │ │ │ - 21102: 00b2d720 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ + 21102: 00b2d6f0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ 21103: 00573ec0 208 FUNC GLOBAL DEFAULT 12 qmp_migrate_continue │ │ │ │ 21104: 00db0926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_WRITE_DSTATE │ │ │ │ 21105: 00db2166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_CANCEL_DSTATE │ │ │ │ - 21106: 0070293c 20 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ + 21106: 0070290c 20 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ 21107: 005346c0 356 FUNC GLOBAL DEFAULT 12 hmp_block_stream │ │ │ │ 21108: 003a5374 144 FUNC GLOBAL DEFAULT 12 isa_bus_from_device │ │ │ │ 21109: 0046671c 332 FUNC GLOBAL DEFAULT 12 scsi_req_print │ │ │ │ - 21110: 0071f7d8 284 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ + 21110: 0071f7a8 284 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ 21111: 00d6d7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_EVENT │ │ │ │ 21112: 00db1adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_DSTATE │ │ │ │ - 21113: 00741868 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ - 21114: 009af578 92 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ - 21115: 00b917dc 128 OBJECT GLOBAL DEFAULT 14 COMBEXP │ │ │ │ - 21116: 0073f8d8 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ - 21117: 008a6984 532 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ + 21113: 00741838 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ + 21114: 009af548 92 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ + 21115: 00b917ac 128 OBJECT GLOBAL DEFAULT 14 COMBEXP │ │ │ │ + 21116: 0073f8a8 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ + 21117: 008a6954 532 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ 21118: 005ca234 36 FUNC GLOBAL DEFAULT 12 replay_mutex_locked │ │ │ │ 21119: 00d7b084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ 21120: 00447904 248 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_exit │ │ │ │ - 21121: 009c58d0 728 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ + 21121: 009c58a0 728 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ 21122: 00db2022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 21123: 00d72450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSE_BAD_EVENT │ │ │ │ 21124: 005b9bd8 92 FUNC GLOBAL DEFAULT 12 colo_compare_cleanup │ │ │ │ 21125: 00db1528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_LBA_DSTATE │ │ │ │ 21126: 00db013c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_DSTATE │ │ │ │ 21127: 00d639c4 52 OBJECT GLOBAL DEFAULT 24 monitor_trace_events │ │ │ │ - 21128: 00759630 180 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ + 21128: 00759600 180 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ 21129: 00cb25b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64i │ │ │ │ 21130: 00d6bdc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_COUNTER_EVENT │ │ │ │ 21131: 00dafffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_DSTATE │ │ │ │ 21132: 00d655a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_EVENT │ │ │ │ 21133: 0053362c 424 FUNC GLOBAL DEFAULT 12 hmp_drive_mirror │ │ │ │ 21134: 00545148 220 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio_full │ │ │ │ 21135: 00db0a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CLEAR_RESET_BIT_DSTATE │ │ │ │ - 21136: 006aeec4 232 FUNC GLOBAL DEFAULT 12 decimal32Canonical │ │ │ │ + 21136: 006aee94 232 FUNC GLOBAL DEFAULT 12 decimal32Canonical │ │ │ │ 21137: 00db18fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_DSTATE │ │ │ │ 21138: 003fd2c4 8 FUNC GLOBAL DEFAULT 12 vhost_net_get_config │ │ │ │ 21139: 00cb1d74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64v │ │ │ │ - 21140: 007eb440 140 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ + 21140: 007eb410 140 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ 21141: 00d7083c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_UPDATE_DT_EVENT │ │ │ │ 21142: 00db1d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_DSTATE │ │ │ │ - 21143: 008abd80 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ + 21143: 008abd50 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ 21144: 00db0092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_START_DSTATE │ │ │ │ 21145: 00db0e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP4_DSTATE │ │ │ │ - 21146: 008fc630 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ + 21146: 008fc600 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ 21147: 00d6ac34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_UPDATE_IRQ_EVENT │ │ │ │ 21148: 00db1fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_DSTATE │ │ │ │ 21149: 00d6973c 1080 OBJECT GLOBAL DEFAULT 24 hw_intc_trace_events │ │ │ │ - 21150: 008c5154 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ + 21150: 008c5124 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ 21151: 00334ef4 16 FUNC GLOBAL DEFAULT 12 qdev_get_bus_hotplug_handler │ │ │ │ - 21152: 007973e0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ - 21153: 0080634c 404 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ + 21152: 007973b0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ + 21153: 0080631c 404 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ 21154: 00db0f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_DSTATE │ │ │ │ 21155: 002a364c 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_stride │ │ │ │ 21156: 00db2012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 21157: 005b0750 280 FUNC GLOBAL DEFAULT 12 qemu_net_queue_append_iov │ │ │ │ 21158: 00db17e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_DSTATE │ │ │ │ 21159: 00d6dfd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RCTL_EVENT │ │ │ │ - 21160: 00900ea0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ - 21161: 006ed694 212 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ + 21160: 00900e70 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ + 21161: 006ed664 212 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ 21162: 00d77cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_EVENT │ │ │ │ - 21163: 00995db8 440 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ + 21163: 00995d88 440 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ 21164: 00d67bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_EVENT │ │ │ │ 21165: 00d65334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_EVENT │ │ │ │ - 21166: 006a6108 224 FUNC GLOBAL DEFAULT 12 decNumberMax │ │ │ │ + 21166: 006a60d8 224 FUNC GLOBAL DEFAULT 12 decNumberMax │ │ │ │ 21167: 00db1706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_ENTER_DSTATE │ │ │ │ - 21168: 00743e38 264 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ - 21169: 0070bf5c 524 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ - 21170: 00938b54 348 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ + 21168: 00743e08 264 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ + 21169: 0070bf2c 524 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ + 21170: 00938b24 348 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ 21171: 00d67ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_FILL_WINDOW_EVENT │ │ │ │ 21172: 00d683c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_DESTROY_PRIMARY_EVENT │ │ │ │ - 21173: 0095fe64 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ - 21174: 00812d6c 132 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ + 21173: 0095fe34 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ + 21174: 00812d3c 132 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ 21175: 0053b388 676 FUNC GLOBAL DEFAULT 12 qmp_cancel_vcpu_dirty_limit │ │ │ │ 21176: 00db008c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_DSTATE │ │ │ │ 21177: 00daffb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_DSTATE │ │ │ │ 21178: 00db20ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_ADD_DSTATE │ │ │ │ - 21179: 0081e664 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ + 21179: 0081e634 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ 21180: 00d73acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_WRITE_EVENT │ │ │ │ - 21181: 007c0aa4 8 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ + 21181: 007c0a74 8 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ 21182: 00db0fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_DSTATE │ │ │ │ 21183: 0029a1f4 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_vaddr │ │ │ │ 21184: 0032aaac 548 FUNC GLOBAL DEFAULT 12 rom_ptr_for_as │ │ │ │ - 21185: 00820618 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ + 21185: 008205e8 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ 21186: 00d6507c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_START_EVENT │ │ │ │ 21187: 0053fb00 168 FUNC GLOBAL DEFAULT 12 qdev_device_add │ │ │ │ 21188: 00510bfc 8 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers │ │ │ │ 21189: 00d740bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_EVENT │ │ │ │ - 21190: 0071737c 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ + 21190: 0071734c 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ 21191: 00db0642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_DSTATE │ │ │ │ 21192: 00d6f0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_EVENT │ │ │ │ 21193: 00db17fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_IRQ_DSTATE │ │ │ │ - 21194: 0075503c 644 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ + 21194: 0075500c 644 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ 21195: 00dafe22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 21196: 009914f8 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ + 21196: 009914c8 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ 21197: 00db0fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_OPC_DSTATE │ │ │ │ 21198: 0058a6d4 60 FUNC GLOBAL DEFAULT 12 qemu_savevm_live_state │ │ │ │ 21199: 00d701dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS6000MC_ID_READ_EVENT │ │ │ │ 21200: 002ec1a8 276 FUNC GLOBAL DEFAULT 12 aml_reserved_field │ │ │ │ 21201: 005ae80c 240 FUNC GLOBAL DEFAULT 12 qemu_find_nic_info │ │ │ │ - 21202: 009b8f04 872 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ + 21202: 009b8ed4 872 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ 21203: 00daff86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_CHR_DISCARD_WRITE_DSTATE │ │ │ │ 21204: 00d65718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_AUDIO_INIT_EVENT │ │ │ │ - 21205: 0078f514 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ + 21205: 0078f4e4 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ 21206: 00d6f414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_EVENT │ │ │ │ 21207: 00d7b808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_NEXT_LIST_EVENT │ │ │ │ 21208: 005a53ec 188 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_step │ │ │ │ 21209: 00d6fbc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_PCI_CONFIG_DATA_READ_EVENT │ │ │ │ 21210: 0062d8d0 188 FUNC GLOBAL DEFAULT 12 helper_xstsqrtdp │ │ │ │ 21211: 00d758ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_EVENT │ │ │ │ 21212: 00d73fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RESET_EVENT │ │ │ │ 21213: 00cb2218 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32i │ │ │ │ 21214: 00db181a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_PTRS_DSTATE │ │ │ │ 21215: 00db16ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_ASYNC_DSTATE │ │ │ │ 21216: 00537818 208 FUNC GLOBAL DEFAULT 12 bql_block_unlock │ │ │ │ 21217: 00d65324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_EVENT │ │ │ │ - 21218: 007d54c0 164 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ - 21219: 009b0204 256 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ - 21220: 00990f50 180 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ + 21218: 007d5490 164 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ + 21219: 009b01d4 256 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ + 21220: 00990f20 180 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ 21221: 00db1efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_FAIL_DSTATE │ │ │ │ 21222: 00db150c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_DSTATE │ │ │ │ - 21223: 008128e4 236 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ + 21223: 008128b4 236 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ 21224: 002d91a4 4 FUNC GLOBAL DEFAULT 12 pt_removexattr │ │ │ │ - 21225: 00744a58 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ - 21226: 0098c324 88 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ + 21225: 00744a28 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ + 21226: 0098c2f4 88 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ 21227: 00cb19d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32v │ │ │ │ 21228: 00db1eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_UPDATE_DSTATE │ │ │ │ - 21229: 008f45a8 320 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ + 21229: 008f4578 320 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ 21230: 00db1c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_DSTATE │ │ │ │ - 21231: 0079e828 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ + 21231: 0079e7f8 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ 21232: 0044d968 12 FUNC GLOBAL DEFAULT 12 pcie_find_capability │ │ │ │ 21233: 00d74bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_CLEANUP_EVENT │ │ │ │ 21234: 00d6dee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_RFCTL_EVENT │ │ │ │ 21235: 00566234 1048 FUNC GLOBAL DEFAULT 12 vcpu_calculate_dirtyrate │ │ │ │ 21236: 00db211c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VERSION_DSTATE │ │ │ │ 21237: 002934c8 188 FUNC GLOBAL DEFAULT 12 helper_gvec_xor │ │ │ │ 21238: 00d67d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_DCK_EVENT │ │ │ │ - 21239: 00980790 108 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ - 21240: 007e6160 432 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ - 21241: 0095b60c 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ + 21239: 00980760 108 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ + 21240: 007e6130 432 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ + 21241: 0095b5dc 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ 21242: 00d65ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_EVENT │ │ │ │ - 21243: 0074571c 104 FUNC GLOBAL DEFAULT 12 cpu_ldq_code │ │ │ │ + 21243: 007456ec 104 FUNC GLOBAL DEFAULT 12 cpu_ldq_code │ │ │ │ 21244: 00d74d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_EVENT │ │ │ │ 21245: 004647a8 76 FUNC GLOBAL DEFAULT 12 scsi_device_get_sense │ │ │ │ 21246: 00d65a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_EVENT │ │ │ │ 21247: 00d6e4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ 21248: 00d750a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_EXIT_EVENT │ │ │ │ 21249: 0038c3b4 60 FUNC GLOBAL DEFAULT 12 ide_atapi_dma_restart │ │ │ │ 21250: 00db0bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_PACKET_SEND_DSTATE │ │ │ │ - 21251: 00913408 320 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ - 21252: 0077a388 104 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ + 21251: 009133d8 320 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ + 21252: 0077a358 104 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ 21253: 00db03de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_REALIZE_DSTATE │ │ │ │ 21254: 00d7a168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_IRQ_EVENT │ │ │ │ 21255: 00db1e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_DSTATE │ │ │ │ - 21256: 008658b8 448 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ - 21257: 007cf388 144 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ + 21256: 00865888 448 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ + 21257: 007cf358 144 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ 21258: 00daff22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 21259: 0044e280 180 FUNC GLOBAL DEFAULT 12 pcie_acs_reset │ │ │ │ - 21260: 006e3e34 96 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ - 21261: 00985220 304 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ + 21260: 006e3e04 96 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ + 21261: 009851f0 304 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ 21262: 00ccfcf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvnmaddsp │ │ │ │ 21263: 00db0eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_REJECT_DSTATE │ │ │ │ 21264: 002aa5c4 380 FUNC GLOBAL DEFAULT 12 hmp_screendump │ │ │ │ - 21265: 009c4b68 416 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ - 21266: 007a5028 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ - 21267: 0093bbf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ + 21265: 009c4b38 416 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ + 21266: 007a4ff8 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ + 21267: 0093bbc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ 21268: 0053b9dc 336 FUNC GLOBAL DEFAULT 12 hmp_set_vcpu_dirty_limit │ │ │ │ 21269: 00cc56ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_VRLDMI │ │ │ │ - 21270: 00742c08 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ - 21271: 00982404 116 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ + 21270: 00742bd8 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ + 21271: 009823d4 116 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ 21272: 00db228e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAME_DSTATE │ │ │ │ 21273: 00db07e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_DISCARD_DSTATE │ │ │ │ 21274: 00d75e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_WRITE_EVENT │ │ │ │ 21275: 00d71d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_EVENT │ │ │ │ 21276: 00db1c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_DSTATE │ │ │ │ 21277: 00db0c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_DSTATE │ │ │ │ 21278: 005bc484 1852 FUNC GLOBAL DEFAULT 12 net_init_l2tpv3 │ │ │ │ 21279: 005cecec 44 FUNC GLOBAL DEFAULT 12 current_accel │ │ │ │ 21280: 00d647f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ - 21281: 008c9d80 288 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ + 21281: 008c9d50 288 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ 21282: 00642494 248 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVWM_be_comp │ │ │ │ 21283: 004b30ec 144 FUNC GLOBAL DEFAULT 12 usb_device_handle_reset │ │ │ │ 21284: 00db0bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_LOST_DSTATE │ │ │ │ 21285: 0043b020 152 FUNC GLOBAL DEFAULT 12 msix_unuse_all_vectors │ │ │ │ 21286: 00d6e198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_PARAMS_EVENT │ │ │ │ 21287: 00338250 148 FUNC GLOBAL DEFAULT 12 qemu_register_resettable │ │ │ │ - 21288: 009d2f88 12 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ + 21288: 009d2f58 12 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ 21289: 00db0b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_DSTATE │ │ │ │ - 21290: 007b1440 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ + 21290: 007b1410 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ 21291: 00db172a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_SERVICE_DSTATE │ │ │ │ 21292: 00563fcc 648 FUNC GLOBAL DEFAULT 12 cpr_state_save │ │ │ │ 21293: 005d3d20 912 FUNC GLOBAL DEFAULT 12 ebpf_rss_set_all │ │ │ │ - 21294: 008d0658 700 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ + 21294: 008d0628 700 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ 21295: 00d7017c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPBA_WRITEB_EVENT │ │ │ │ 21296: 00d5de08 8 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_lib_driver │ │ │ │ 21297: 00d6972c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_NO_KEY_EVENT │ │ │ │ 21298: 00db1e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_MAIN_DSTATE │ │ │ │ - 21299: 007459f0 8 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ + 21299: 007459c0 8 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ 21300: 00d6c020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_POWER_FAIL_EVENT │ │ │ │ 21301: 00d73bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_NEXT_EVENT │ │ │ │ 21302: 0029bd60 316 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_mem_cb │ │ │ │ 21303: 00545b50 340 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request │ │ │ │ 21304: 00c7d8d0 12 OBJECT GLOBAL DEFAULT 21 OnOffSplit_lookup │ │ │ │ 21305: 00cb5ce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_be │ │ │ │ - 21306: 00997368 8 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ - 21307: 007abaac 512 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ - 21308: 009ca858 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ + 21306: 00997338 8 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ + 21307: 007aba7c 512 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ + 21308: 009ca828 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ 21309: 00db105c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_DSTATE │ │ │ │ 21310: 00530cac 176 FUNC GLOBAL DEFAULT 12 qmp_query_dump_guest_memory_capability │ │ │ │ - 21311: 0070c4d8 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ + 21311: 0070c4a8 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ 21312: 00db046a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_WRITE_DSTATE │ │ │ │ - 21313: 00745420 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ + 21313: 007453f0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ 21314: 002be760 216 FUNC GLOBAL DEFAULT 12 vnc_display_update │ │ │ │ 21315: 0056dda0 164 FUNC GLOBAL DEFAULT 12 migration_incoming_enable_colo │ │ │ │ 21316: 00db0e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 21317: 00d76a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_INCOMING_EVENT │ │ │ │ 21318: 00db16aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_RESET_DSTATE │ │ │ │ 21319: 00db01a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_DSTATE │ │ │ │ 21320: 00db1614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_UNREALIZE_DSTATE │ │ │ │ 21321: 00437c68 156 FUNC GLOBAL DEFAULT 12 pcie_find_port_first │ │ │ │ 21322: 00cc57f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VRLDNM │ │ │ │ 21323: 00d64e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 21324: 00cc7e1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_book3s_trace │ │ │ │ - 21325: 006e4374 2080 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ + 21325: 006e4344 2080 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ 21326: 00537118 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_state │ │ │ │ 21327: 00db0554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SETMODE_DSTATE │ │ │ │ 21328: 0026d98c 328 FUNC GLOBAL DEFAULT 12 float64r32_add │ │ │ │ 21329: 00d6a914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_RESET_FAILED_EVENT │ │ │ │ 21330: 00db0b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_READ_DSTATE │ │ │ │ 21331: 00d649d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITEV_PART_EVENT │ │ │ │ 21332: 00552540 132 FUNC GLOBAL DEFAULT 12 qemu_fdt_get_phandle │ │ │ │ 21333: 00d6b910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_WRITE_EVENT │ │ │ │ 21334: 00d72500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_ALLOC_EVENT │ │ │ │ 21335: 00db17da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_DEL_DSTATE │ │ │ │ - 21336: 007af3c0 24 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ + 21336: 007af390 24 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ 21337: 00cc44e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF64GER │ │ │ │ 21338: 00d78780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_VERSION_EVENT │ │ │ │ - 21339: 009b5238 212 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ + 21339: 009b5208 212 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ 21340: 0064a130 4 FUNC GLOBAL DEFAULT 12 helper_fscr_facility_check │ │ │ │ - 21341: 00744454 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ + 21341: 00744424 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ 21342: 00d64560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_UNREF_L2_CACHE_ENTRY_EVENT │ │ │ │ 21343: 00293ed8 160 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8i │ │ │ │ 21344: 00db1b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_EXPIRED_DSTATE │ │ │ │ - 21345: 0096c6b0 396 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ + 21345: 0096c680 396 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ 21346: 00d65a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_EVENT │ │ │ │ 21347: 002a23a0 124 FUNC GLOBAL DEFAULT 12 qemu_display_register │ │ │ │ - 21348: 00915ac8 148 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ + 21348: 00915a98 148 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ 21349: 00db1b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FAILOVER_SET_STATE_DSTATE │ │ │ │ 21350: 00db1dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_DSTATE │ │ │ │ 21351: 00d74d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_EVENT │ │ │ │ 21352: 00db05ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_DSTATE │ │ │ │ - 21353: 0071f0f4 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ + 21353: 0071f0c4 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ 21354: 00db1472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_RAISE_DSTATE │ │ │ │ - 21355: 008e5f38 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ + 21355: 008e5f08 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ 21356: 00299458 264 FUNC GLOBAL DEFAULT 12 qemu_plugin_add_dyn_cb_arr │ │ │ │ - 21357: 0092fd0c 424 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ + 21357: 0092fcdc 424 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ 21358: 00294a08 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8v │ │ │ │ 21359: 00db2928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_END_DSTATE │ │ │ │ - 21360: 007f0e90 8 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ - 21361: 006e7af4 560 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ + 21360: 007f0e60 8 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ + 21361: 006e7ac4 560 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ 21362: 00daff42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_DRAIN_DSTATE │ │ │ │ 21363: 00db030e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_DONE_DSTATE │ │ │ │ 21364: 00db0bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CREATE_DSTATE │ │ │ │ - 21365: 009312d0 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ + 21365: 009312a0 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ 21366: 00db0fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_DSTATE │ │ │ │ - 21367: 0095010c 328 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ + 21367: 009500dc 328 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ 21368: 00d7450c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_HDR_EVENT │ │ │ │ - 21369: 009514dc 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ - 21370: 009432ec 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ + 21369: 009514ac 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ + 21370: 009432bc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ 21371: 00d75464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_FIXUP_EVENT │ │ │ │ 21372: 00d6f134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZASL_EVENT │ │ │ │ - 21373: 0077a1f4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ - 21374: 009831e8 76 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ + 21373: 0077a1c4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ + 21374: 009831b8 76 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ 21375: 00db2028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ - 21376: 0092eed4 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ - 21377: 0077e1b0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ - 21378: 009694e0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ - 21379: 00797834 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ + 21376: 0092eea4 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ + 21377: 0077e180 172 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ + 21378: 009694b0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ + 21379: 00797804 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ 21380: 00d708ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_MSI_WRITE_EVENT │ │ │ │ 21381: 00db1962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_GROUP_ATTACH_DSTATE │ │ │ │ 21382: 00db1402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_COMMAND_PHASE_DSTATE │ │ │ │ 21383: 00d7395c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_RESET_EVENT │ │ │ │ 21384: 0050f448 236 FUNC GLOBAL DEFAULT 12 vhost_toggle_device_iotlb │ │ │ │ - 21385: 00795460 160 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ + 21385: 00795430 160 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ 21386: 0056d99c 368 FUNC GLOBAL DEFAULT 12 migrate_send_rp_message_req_pages │ │ │ │ - 21387: 00954340 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ - 21388: 008e82e0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ + 21387: 00954310 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ + 21388: 008e82b0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ 21389: 00431858 624 FUNC GLOBAL DEFAULT 12 nvme_subsys_register_ctrl │ │ │ │ 21390: 00db14da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FRAME_BUSY_DSTATE │ │ │ │ 21391: 0059ddec 1048 FUNC GLOBAL DEFAULT 12 rdma_start_outgoing_migration │ │ │ │ - 21392: 0098771c 8 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ + 21392: 009876ec 8 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ 21393: 00db08ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_PENDING_IRQ_DSTATE │ │ │ │ 21394: 00db193a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_DSTATE │ │ │ │ 21395: 00cd38c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_DDEDPD │ │ │ │ 21396: 00d6ba80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_WRITE_EVENT │ │ │ │ - 21397: 00867b3c 8 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ - 21398: 00811aec 8 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ + 21397: 00867b0c 8 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ + 21398: 00811abc 8 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ 21399: 00d7942c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ - 21400: 009488dc 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ - 21401: 0091bc8c 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ + 21400: 009488ac 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ + 21401: 0091bc5c 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ 21402: 00d6b900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_EVENT │ │ │ │ - 21403: 0097f888 148 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ + 21403: 0097f858 148 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ 21404: 00d79da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 21405: 00db0f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_DSTATE │ │ │ │ - 21406: 0077aa58 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ + 21406: 0077aa28 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ 21407: 00dafe0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_CPU_DSTATE │ │ │ │ 21408: 00c7e1b4 12 OBJECT GLOBAL DEFAULT 21 NotifyVmexitOption_lookup │ │ │ │ 21409: 00d6dcb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_EVENT │ │ │ │ 21410: 00db2066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ - 21411: 009956ac 172 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ - 21412: 008cfb74 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ + 21411: 0099567c 172 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ + 21412: 008cfb44 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ 21413: 00daff5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITEV_PART_DSTATE │ │ │ │ 21414: 00d6eef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_EVENT │ │ │ │ 21415: 0027b4a4 3472 FUNC GLOBAL DEFAULT 12 bfloat16_div │ │ │ │ 21416: 00db04ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_POST_LOAD_DSTATE │ │ │ │ - 21417: 00823cc8 264 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ - 21418: 00b867f0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ + 21417: 00823c98 264 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ + 21418: 00b867c0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ 21419: 00d6ec84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_EVENT │ │ │ │ - 21420: 009818b8 176 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ - 21421: 0081cee8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ + 21420: 00981888 176 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ + 21421: 0081ceb8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ 21422: 00db0ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_READ_DSTATE │ │ │ │ - 21423: 007d5038 412 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ + 21423: 007d5008 412 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ 21424: 00db1e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_WRITE_DSTATE │ │ │ │ - 21425: 008fab3c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ - 21426: 00867da0 176 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ + 21425: 008fab0c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ + 21426: 00867d70 176 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ 21427: 00c6f004 52 OBJECT GLOBAL DEFAULT 21 vfio_display_vmstate │ │ │ │ 21428: 00d78b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_CSI_EVENT │ │ │ │ - 21429: 0094ee30 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ - 21430: 0073d390 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data_ra │ │ │ │ + 21429: 0094ee00 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ + 21430: 0073d360 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data_ra │ │ │ │ 21431: 00d7959c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ - 21432: 009264ac 372 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ + 21432: 0092647c 372 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ 21433: 00d65f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_RETURN_EVENT │ │ │ │ 21434: 00db0538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_DSTATE │ │ │ │ - 21435: 0096df0c 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ + 21435: 0096dedc 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ 21436: 00db1304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_WRITE_DSTATE │ │ │ │ - 21437: 008e1e4c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ + 21437: 008e1e1c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ 21438: 005aeb60 228 FUNC GLOBAL DEFAULT 12 show_netdevs │ │ │ │ 21439: 00db0f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_DSTATE │ │ │ │ 21440: 00db0850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_READ_DSTATE │ │ │ │ 21441: 00d7babc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DO_MAPPING_EVENT │ │ │ │ 21442: 00d78970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_EVENT │ │ │ │ 21443: 00db2930 0 NOTYPE GLOBAL DEFAULT 25 __end__ │ │ │ │ 21444: 00db0840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_READ_DSTATE │ │ │ │ 21445: 003223bc 252 FUNC GLOBAL DEFAULT 12 ptimer_init │ │ │ │ 21446: 0052b2fc 1000 FUNC GLOBAL DEFAULT 12 v9fs_iov_vmarshal │ │ │ │ 21447: 00535ef8 128 FUNC GLOBAL DEFAULT 12 restore_boot_order │ │ │ │ 21448: 00db1c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_DSTATE │ │ │ │ - 21449: 006e72b4 812 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ + 21449: 006e7284 812 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ 21450: 00298810 172 FUNC GLOBAL DEFAULT 12 helper_gvec_umin16 │ │ │ │ 21451: 00dafe86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DONE_DSTATE │ │ │ │ - 21452: 0081de64 168 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ + 21452: 0081de34 168 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ 21453: 00d71fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_SGE_EVENT │ │ │ │ 21454: 00db15d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_DSTATE │ │ │ │ 21455: 00db14b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_WRITE_START_DSTATE │ │ │ │ - 21456: 008486c4 1888 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ - 21457: 009caaf0 328 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ + 21456: 00848694 1888 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ + 21457: 009caac0 328 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ 21458: 00d64180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_BUF_EVENT │ │ │ │ - 21459: 0071b618 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ + 21459: 0071b5e8 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ 21460: 00d63bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_COMMAND_EVENT │ │ │ │ 21461: 00db15b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_DSTATE │ │ │ │ 21462: 004f467c 272 FUNC GLOBAL DEFAULT 12 vfio_device_set_fd │ │ │ │ - 21463: 0091a0d0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ - 21464: 007377e4 136 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ - 21465: 0075713c 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ + 21463: 0091a0a0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ + 21464: 007377b4 136 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ + 21465: 0075710c 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ 21466: 00d7051c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_CLAIM_EVENT │ │ │ │ 21467: 00c71e0c 52 OBJECT GLOBAL DEFAULT 21 vmstate_ppc_timebase │ │ │ │ 21468: 00db13c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_DSTATE │ │ │ │ 21469: 00db19e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ROM_READ_DSTATE │ │ │ │ 21470: 00db19d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_DSTATE │ │ │ │ 21471: 005e2668 24 FUNC GLOBAL DEFAULT 12 ppc_irq_reset │ │ │ │ - 21472: 00852700 2388 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ + 21472: 008526d0 2388 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ 21473: 00625f98 364 FUNC GLOBAL DEFAULT 12 helper_CBCDTD │ │ │ │ - 21474: 009cb818 12 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ + 21474: 009cb7e8 12 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ 21475: 005ae964 80 FUNC GLOBAL DEFAULT 12 qemu_create_nic_device │ │ │ │ 21476: 00d6eec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_EVENT │ │ │ │ 21477: 004b808c 300 FUNC GLOBAL DEFAULT 12 usb_desc_iface │ │ │ │ 21478: 0051cde4 20 FUNC GLOBAL DEFAULT 12 get_watchdog_action │ │ │ │ 21479: 00d76dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_EVENT │ │ │ │ 21480: 00db1712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_WRITE_DSTATE │ │ │ │ 21481: 00d6e758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_RESET_EVENT │ │ │ │ 21482: 00d8d564 4 OBJECT GLOBAL DEFAULT 25 xen_evtchn_ops │ │ │ │ 21483: 00d69bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_WRITEB_EVENT │ │ │ │ 21484: 0058e104 48 FUNC GLOBAL DEFAULT 12 vmstate_unregister_ram │ │ │ │ 21485: 00555cb4 276 FUNC GLOBAL DEFAULT 12 cryptodev_backend_crypto_operation │ │ │ │ 21486: 00d6efa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_EVENT │ │ │ │ - 21487: 00737c4c 72 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ + 21487: 00737c1c 72 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ 21488: 00db1b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_FIND_FD_DSTATE │ │ │ │ 21489: 002bfcb4 8 FUNC GLOBAL DEFAULT 12 vnc_zlib_zfree │ │ │ │ - 21490: 008c8dac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ + 21490: 008c8d7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ 21491: 00db13c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_SET_PHASE_DSTATE │ │ │ │ 21492: 00db159a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_DAT_LINES_DSTATE │ │ │ │ 21493: 00d7a5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 21494: 0026c9d4 132 FUNC GLOBAL DEFAULT 12 float16_is_quiet_nan │ │ │ │ 21495: 00d69ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_READ_EVENT │ │ │ │ - 21496: 0069c83c 272 FUNC GLOBAL DEFAULT 12 spr_read_xer │ │ │ │ + 21496: 0069c808 272 FUNC GLOBAL DEFAULT 12 spr_read_xer │ │ │ │ 21497: 0044455c 108 FUNC GLOBAL DEFAULT 12 pci_bridge_update_mappings │ │ │ │ - 21498: 0077d4f0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ + 21498: 0077d4c0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ 21499: 00db18f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_STARVED_DSTATE │ │ │ │ 21500: 00d783f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_PRESS_EVENT │ │ │ │ - 21501: 007e82ec 1456 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ - 21502: 007dc6c0 496 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ + 21501: 007e82bc 1456 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ + 21502: 007dc690 496 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ 21503: 00d75a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_EVENT │ │ │ │ 21504: 00db0fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_READ_DSTATE │ │ │ │ - 21505: 007ba0c8 168 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ + 21505: 007ba098 168 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ 21506: 00db1572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESET_DSTATE │ │ │ │ 21507: 00db0c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_S_RESET_DSTATE │ │ │ │ 21508: 00db0104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_DSTATE │ │ │ │ 21509: 00564a30 640 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer_tick │ │ │ │ - 21510: 0098dcec 212 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ - 21511: 0073e65c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ - 21512: 007a06a4 596 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ + 21510: 0098dcbc 212 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ + 21511: 0073e62c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ + 21512: 007a0674 596 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ 21513: 00536434 88 FUNC GLOBAL DEFAULT 12 get_boot_device │ │ │ │ - 21514: 006ac904 804 FUNC GLOBAL DEFAULT 12 decNumberNextToward │ │ │ │ + 21514: 006ac8d4 804 FUNC GLOBAL DEFAULT 12 decNumberNextToward │ │ │ │ 21515: 00dafd87 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_ui_c │ │ │ │ 21516: 00db11e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_PACKAGE_TO_PATH_DSTATE │ │ │ │ 21517: 00376428 88 FUNC GLOBAL DEFAULT 12 i2c_bus_master │ │ │ │ - 21518: 00980284 8 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ + 21518: 00980254 8 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ 21519: 00db06d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_EMPTY_DSTATE │ │ │ │ - 21520: 006a5f48 224 FUNC GLOBAL DEFAULT 12 decNumberMin │ │ │ │ - 21521: 007f3724 32 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ + 21520: 006a5f18 224 FUNC GLOBAL DEFAULT 12 decNumberMin │ │ │ │ + 21521: 007f36f4 32 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ 21522: 00d69e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_EVENT │ │ │ │ 21523: 00cb99b0 20 OBJECT GLOBAL DEFAULT 24 passthrough_acl_xattr │ │ │ │ 21524: 00db16f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_ADDR_DSTATE │ │ │ │ 21525: 00db08be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_IRQ_DSTATE │ │ │ │ 21526: 00c7d3bc 12 OBJECT GLOBAL DEFAULT 21 QuorumReadPattern_lookup │ │ │ │ 21527: 00d7a248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ - 21528: 00740500 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ + 21528: 007404d0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ 21529: 005adc90 8 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_le │ │ │ │ 21530: 002878e8 360 FUNC GLOBAL DEFAULT 12 int32_to_float16_scalbn │ │ │ │ 21531: 00db0cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RINGFULL_DSTATE │ │ │ │ 21532: 00db03e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_DSTATE │ │ │ │ - 21533: 006e7f70 324 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ + 21533: 006e7f40 324 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ 21534: 00db08e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_SET_IRQ_DSTATE │ │ │ │ 21535: 00623510 344 FUNC GLOBAL DEFAULT 12 helper_DRINTXQ │ │ │ │ 21536: 00db1e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_IN_DSTATE │ │ │ │ - 21537: 0077e744 288 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ + 21537: 0077e714 288 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ 21538: 002da954 44 FUNC GLOBAL DEFAULT 12 cred_init │ │ │ │ 21539: 00d6cff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_EVENT │ │ │ │ 21540: 00db1770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_START_DSTATE │ │ │ │ 21541: 002988bc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_umin32 │ │ │ │ 21542: 00d6f5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_SQ_EVENT │ │ │ │ 21543: 00db1e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_DSTATE │ │ │ │ - 21544: 0078f890 324 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ - 21545: 00806974 224 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ + 21544: 0078f860 324 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ + 21545: 00806944 224 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ 21546: 00cc1150 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXEXTRACTUW │ │ │ │ 21547: 00d7766c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_REQUEST_EVENT │ │ │ │ 21548: 00db1314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_DSTATE │ │ │ │ 21549: 002dae04 692 FUNC GLOBAL DEFAULT 12 v9fs_reclaim_fd │ │ │ │ - 21550: 008174e4 172 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ + 21550: 008174b4 172 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ 21551: 00daff40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_SLEEP_DSTATE │ │ │ │ 21552: 00cb184c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr16v │ │ │ │ - 21553: 008f8400 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ + 21553: 008f83d0 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ 21554: 00db0764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_CPU_CONNECT_DSTATE │ │ │ │ - 21555: 008a23c4 8 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ + 21555: 008a2394 8 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ 21556: 00db0232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_EVENT_DSTATE │ │ │ │ - 21557: 0077e4bc 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ + 21557: 0077e48c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ 21558: 00d68234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_CHECK_EVENT │ │ │ │ - 21559: 009abe34 528 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ - 21560: 00741dd4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ - 21561: 007e5b30 276 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ - 21562: 00912f64 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ - 21563: 006acdc8 200 FUNC GLOBAL DEFAULT 12 decNumberCopySign │ │ │ │ + 21559: 009abe04 528 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ + 21560: 00741da4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ + 21561: 007e5b00 276 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ + 21562: 00912f34 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ + 21563: 006acd98 200 FUNC GLOBAL DEFAULT 12 decNumberCopySign │ │ │ │ 21564: 00db1266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_MSI_WRITE_DSTATE │ │ │ │ - 21565: 0099b250 104 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ - 21566: 008d6594 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ + 21565: 0099b220 104 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ + 21566: 008d6564 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ 21567: 00db0224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_HI_DSTATE │ │ │ │ 21568: 0064562c 60 FUNC GLOBAL DEFAULT 12 helper_vextractd │ │ │ │ 21569: 00dafece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_DSTATE │ │ │ │ 21570: 00db036c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_ERROR_DSTATE │ │ │ │ 21571: 00cc5a04 132 OBJECT GLOBAL DEFAULT 24 helper_info_VCMPNEZB │ │ │ │ 21572: 00db18ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_REALIZE_DSTATE │ │ │ │ 21573: 00d76f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_EVENT │ │ │ │ 21574: 00d7a228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_NUMA_NODE_EVENT │ │ │ │ 21575: 00d6b2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_EVENT │ │ │ │ 21576: 004b3b18 872 FUNC GLOBAL DEFAULT 12 usb_claim_port │ │ │ │ - 21577: 00804d28 360 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ - 21578: 0075d848 344 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ - 21579: 007401bc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ - 21580: 007375e4 416 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ + 21577: 00804cf8 360 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ + 21578: 0075d818 344 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ + 21579: 0074018c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ + 21580: 007375b4 416 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ 21581: 0028b418 260 FUNC GLOBAL DEFAULT 12 uint64_to_float128 │ │ │ │ - 21582: 0075a4c8 488 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ + 21582: 0075a498 488 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ 21583: 00629628 76 FUNC GLOBAL DEFAULT 12 helper_efscfsf │ │ │ │ - 21584: 0090b524 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ + 21584: 0090b4f4 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ 21585: 00cc5980 132 OBJECT GLOBAL DEFAULT 24 helper_info_VCMPNEZH │ │ │ │ 21586: 006295b4 20 FUNC GLOBAL DEFAULT 12 helper_efscfsi │ │ │ │ - 21587: 0093c65c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ + 21587: 0093c62c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ 21588: 00d7a9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLOSEFD_EVENT │ │ │ │ 21589: 00d69e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_EVENT │ │ │ │ 21590: 0063f5d0 332 FUNC GLOBAL DEFAULT 12 helper_XVI4GER8 │ │ │ │ 21591: 00d75114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_EVENT │ │ │ │ 21592: 00cb5b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchb │ │ │ │ 21593: 00db1946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_FAULT_DSTATE │ │ │ │ 21594: 00d68b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_WRITE_EVENT │ │ │ │ 21595: 00db1246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_PCI_PUT_DSTATE │ │ │ │ 21596: 005cd458 292 FUNC GLOBAL DEFAULT 12 qmp_replay_break │ │ │ │ 21597: 00db0f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_DSTATE │ │ │ │ - 21598: 009309e8 372 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ + 21598: 009309b8 372 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ 21599: 0064b608 4 FUNC GLOBAL DEFAULT 12 helper_store_atbl │ │ │ │ 21600: 00d64910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_DRAIN_EVENT │ │ │ │ 21601: 00d76e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_EVENT │ │ │ │ 21602: 00cc58fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VCMPNEZW │ │ │ │ 21603: 0063e6e8 132 FUNC GLOBAL DEFAULT 12 helper_VSUBSWS │ │ │ │ 21604: 00d5dd88 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_alg_map │ │ │ │ 21605: 00648b0c 376 FUNC GLOBAL DEFAULT 12 helper_vshasigmad │ │ │ │ 21606: 00d6a9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_ACCEPT_EVENT │ │ │ │ 21607: 00d6e0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 21608: 0081cc50 664 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ - 21609: 00757c24 96 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ + 21608: 0081cc20 664 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ + 21609: 00757bf4 96 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ 21610: 00d7792c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_EVENT │ │ │ │ 21611: 00d75adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_EVENT │ │ │ │ 21612: 00db2322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_DEL_DSTATE │ │ │ │ - 21613: 0069cb0c 168 FUNC GLOBAL DEFAULT 12 spr_write_decr │ │ │ │ + 21613: 0069cad8 168 FUNC GLOBAL DEFAULT 12 spr_write_decr │ │ │ │ 21614: 0064b60c 4 FUNC GLOBAL DEFAULT 12 helper_store_atbu │ │ │ │ 21615: 00d75524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_KVM_EVENT │ │ │ │ - 21616: 00796e40 116 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ + 21616: 00796e10 116 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ 21617: 00cb9bc0 20 OBJECT GLOBAL DEFAULT 24 mapped_user_xattr │ │ │ │ 21618: 00db21f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_DSTATE │ │ │ │ 21619: 004fc538 112 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config_len │ │ │ │ 21620: 00d7b334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_EVENT │ │ │ │ - 21621: 006f6fec 8 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ + 21621: 006f6fbc 8 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ 21622: 00d7a664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_RECOVER_EVENT │ │ │ │ - 21623: 007166a8 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_test_and_clear_dirty │ │ │ │ - 21624: 0093f3a4 260 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ + 21623: 00716678 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_test_and_clear_dirty │ │ │ │ + 21624: 0093f374 260 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ 21625: 0056e7c8 712 FUNC GLOBAL DEFAULT 12 qmp_query_migrate │ │ │ │ 21626: 00db1846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_DSTATE │ │ │ │ - 21627: 00774948 76 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ + 21627: 00774918 76 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ 21628: 00db07d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INVALL_DSTATE │ │ │ │ 21629: 00db0742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_READ_DSTATE │ │ │ │ 21630: 00db071a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_MSI_SET_IRQ_DSTATE │ │ │ │ 21631: 00289be0 272 FUNC GLOBAL DEFAULT 12 uint64_to_float16 │ │ │ │ - 21632: 009c1900 720 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ + 21632: 009c18d0 720 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ 21633: 005ae2c8 108 FUNC GLOBAL DEFAULT 12 qemu_find_netdev │ │ │ │ - 21634: 00b9d6cc 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ + 21634: 00b9d69c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ 21635: 00443c14 24 FUNC GLOBAL DEFAULT 12 pci_set_enabled │ │ │ │ - 21636: 00980e9c 484 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ + 21636: 00980e6c 484 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ 21637: 00d7b424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_EVENT │ │ │ │ 21638: 00648a7c 144 FUNC GLOBAL DEFAULT 12 helper_vshasigmaw │ │ │ │ - 21639: 00965304 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ - 21640: 00730834 64 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ + 21639: 009652d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ + 21640: 00730804 64 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ 21641: 00d6e0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_TS_SUPPORT_EVENT │ │ │ │ 21642: 00daff2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_DSTATE │ │ │ │ 21643: 00d711b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_EVENT │ │ │ │ 21644: 00d79ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 21645: 00d717c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_EVENT │ │ │ │ 21646: 00db11f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_METHOD_DSTATE │ │ │ │ 21647: 00d79998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 21648: 00b86718 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ - 21649: 0073cf08 104 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data_ra │ │ │ │ - 21650: 0077dac8 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ + 21648: 00b866e8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ + 21649: 0073ced8 104 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data_ra │ │ │ │ + 21650: 0077da98 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ 21651: 00db07de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPC_DSTATE │ │ │ │ 21652: 00db1226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_ALLOCATION_STATE_FINALIZING_DSTATE │ │ │ │ - 21653: 007e136c 56 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ + 21653: 007e133c 56 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ 21654: 00d78cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EVENT │ │ │ │ 21655: 00db1b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_CALCULATE_DSTATE │ │ │ │ 21656: 005a07e4 128 FUNC GLOBAL DEFAULT 12 hmp_info_sync_profile │ │ │ │ - 21657: 007448b4 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ + 21657: 00744884 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ 21658: 004419f8 148 FUNC GLOBAL DEFAULT 12 pci_address_space_io │ │ │ │ - 21659: 0094ad3c 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ - 21660: 0098fac4 92 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ + 21659: 0094ad0c 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ + 21660: 0098fa94 92 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ 21661: 00db15cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_DSTATE │ │ │ │ - 21662: 0096d5bc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ + 21662: 0096d58c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ 21663: 00d7bc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MEMALIGN_EVENT │ │ │ │ - 21664: 009b0dec 104 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ + 21664: 009b0dbc 104 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ 21665: 00d6501c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_NULL_NEW_EVENT │ │ │ │ 21666: 0057cfbc 40 FUNC GLOBAL DEFAULT 12 migrate_max_postcopy_bandwidth │ │ │ │ - 21667: 008cbcb0 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ + 21667: 008cbc80 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ 21668: 00db073a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_DSTATE │ │ │ │ - 21669: 008f7a88 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ + 21669: 008f7a58 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ 21670: 00d78950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_EVENT │ │ │ │ 21671: 00d6d128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_READ_BD_EVENT │ │ │ │ - 21672: 00916e6c 332 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ + 21672: 00916e3c 332 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ 21673: 00524030 352 FUNC GLOBAL DEFAULT 12 AUD_set_volume_in │ │ │ │ 21674: 00db0c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_NEW_MAC_DSTATE │ │ │ │ 21675: 00539d24 84 FUNC GLOBAL DEFAULT 12 qemu_add_default_firmwarepath │ │ │ │ 21676: 0059fdac 256 FUNC GLOBAL DEFAULT 12 hmp_split_at_comma │ │ │ │ 21677: 006295dc 76 FUNC GLOBAL DEFAULT 12 helper_efscfuf │ │ │ │ 21678: 00d6f464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_NUMQ_EVENT │ │ │ │ 21679: 00db0240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_DSTATE │ │ │ │ 21680: 00db160e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_READ_DSTATE │ │ │ │ 21681: 006295c8 20 FUNC GLOBAL DEFAULT 12 helper_efscfui │ │ │ │ 21682: 00d6c5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_PACKET_RECEIVE_DATA_EVENT │ │ │ │ 21683: 00db218c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_NUMA_DSTATE │ │ │ │ 21684: 00cc78f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPEQQP │ │ │ │ - 21685: 009c41a4 288 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ + 21685: 009c4174 288 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ 21686: 00d682c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_EVENT │ │ │ │ 21687: 00403c78 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_tail │ │ │ │ 21688: 00d677b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_EVENT │ │ │ │ - 21689: 0077a2a0 180 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ + 21689: 0077a270 180 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ 21690: 006391c8 1368 FUNC GLOBAL DEFAULT 12 helper_XVF16GER2 │ │ │ │ 21691: 00db09f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_RESET_DSTATE │ │ │ │ 21692: 00472290 88 FUNC GLOBAL DEFAULT 12 esp_request_cancelled │ │ │ │ 21693: 0029896c 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umin64 │ │ │ │ 21694: 002e6a9c 208 FUNC GLOBAL DEFAULT 12 v9fs_co_rename │ │ │ │ - 21695: 00b2ae74 52 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ + 21695: 00b2ae44 52 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ 21696: 00db2156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_JOBS_DSTATE │ │ │ │ 21697: 00db1494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ENTER_DSTATE │ │ │ │ 21698: 006471a8 228 FUNC GLOBAL DEFAULT 12 helper_bcdsub │ │ │ │ 21699: 00d6a424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_WRITE_EVENT │ │ │ │ - 21700: 00916ba0 332 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ + 21700: 00916b70 332 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ 21701: 00dafed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_READ_DSTATE │ │ │ │ 21702: 00db1da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_ITERATE_DSTATE │ │ │ │ 21703: 00db0238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_DSTATE │ │ │ │ - 21704: 008aaffc 548 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ - 21705: 00732fd8 200 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ - 21706: 0074b854 84 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ + 21704: 008aafcc 548 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ + 21705: 00732fa8 200 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ + 21706: 0074b824 84 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ 21707: 004fca7c 136 FUNC GLOBAL DEFAULT 12 virtio_bus_release_ioeventfd │ │ │ │ - 21708: 009cb438 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ + 21708: 009cb408 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ 21709: 00d686b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_READ_EVENT │ │ │ │ - 21710: 0095c6c0 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ + 21710: 0095c690 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ 21711: 00d7ba2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_NOSYS_EVENT │ │ │ │ - 21712: 009adfc4 108 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ + 21712: 009adf94 108 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ 21713: 0028a3d0 316 FUNC GLOBAL DEFAULT 12 uint64_to_float32 │ │ │ │ - 21714: 0069c230 64 FUNC GLOBAL DEFAULT 12 spr_write_generic │ │ │ │ - 21715: 009b5b94 408 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ + 21714: 0069c1fc 64 FUNC GLOBAL DEFAULT 12 spr_write_generic │ │ │ │ + 21715: 009b5b64 408 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ 21716: 005e4e54 676 FUNC GLOBAL DEFAULT 12 ppc4xx_l2sram_init │ │ │ │ 21717: 00d732cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_REALIZE_EVENT │ │ │ │ 21718: 00d7760c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 21719: 002f3188 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_ospm_status │ │ │ │ - 21720: 006ba12c 108 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ + 21720: 006ba0fc 108 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ 21721: 00db078c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_WRITE_DSTATE │ │ │ │ 21722: 00db121c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_RESET_DSTATE │ │ │ │ 21723: 00546014 24 FUNC GLOBAL DEFAULT 12 qemu_register_shutdown_notifier │ │ │ │ 21724: 00db0fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_DSTATE │ │ │ │ - 21725: 0098727c 8 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ + 21725: 0098724c 8 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ 21726: 00d78dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_EVENT │ │ │ │ 21727: 00d6a054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_FAULT_EVENT │ │ │ │ 21728: 00d784d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_FE_OPEN_EVENT │ │ │ │ 21729: 00db02ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_STATE_DSTATE │ │ │ │ 21730: 00db165a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_START_DSTATE │ │ │ │ - 21731: 007a520c 392 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ - 21732: 007b56f0 104 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ + 21731: 007a51dc 392 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ + 21732: 007b56c0 104 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ 21733: 0029b86c 124 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_trans_cb │ │ │ │ - 21734: 007459d8 8 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ + 21734: 007459a8 8 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ 21735: 002ee810 596 FUNC GLOBAL DEFAULT 12 build_srat_memory │ │ │ │ - 21736: 008c0298 92 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ + 21736: 008c0268 92 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ 21737: 0059158c 208 FUNC GLOBAL DEFAULT 12 qmp_query_xen_replication_status │ │ │ │ 21738: 00db15c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_DSTATE │ │ │ │ 21739: 00d79cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 21740: 00d78ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_EVENT │ │ │ │ 21741: 00db222e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ - 21742: 009c5000 308 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ - 21743: 0099c7bc 180 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ + 21742: 009c4fd0 308 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ + 21743: 0099c78c 180 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ 21744: 00db098a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_INSTANCE_INIT_DSTATE │ │ │ │ - 21745: 0095fd50 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ - 21746: 0073fac0 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ - 21747: 00788bf0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ + 21745: 0095fd20 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ + 21746: 0073fa90 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ + 21747: 00788bc0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ 21748: 00db1784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_CONFIGURE_DSTATE │ │ │ │ - 21749: 0069df84 272 FUNC GLOBAL DEFAULT 12 spr_write_excp_vector │ │ │ │ + 21749: 0069df50 272 FUNC GLOBAL DEFAULT 12 spr_write_excp_vector │ │ │ │ 21750: 005698b4 2240 FUNC GLOBAL DEFAULT 12 hmp_info_migrate │ │ │ │ 21751: 005a7170 220 FUNC GLOBAL DEFAULT 12 eth_calc_ip6_pseudo_hdr_csum │ │ │ │ - 21752: 008218c4 92 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ + 21752: 00821894 92 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ 21753: 00cca7e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpuxws │ │ │ │ 21754: 00db1e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_THROTTLE_PCT_DSTATE │ │ │ │ 21755: 004b5f7c 308 FUNC GLOBAL DEFAULT 12 usb_packet_complete_one │ │ │ │ 21756: 00cd0f00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpopcntb │ │ │ │ 21757: 00db2032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 21758: 00db1bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_DSTATE │ │ │ │ 21759: 00d66010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_EVENT │ │ │ │ - 21760: 00939e8c 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ + 21760: 00939e5c 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ 21761: 00cd0f84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpopcntd │ │ │ │ 21762: 00d736dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_OPEN_SESSION_EVENT │ │ │ │ 21763: 00db1f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM4_FALLBACK_DSTATE │ │ │ │ 21764: 00db1532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_BEGIN_DSTATE │ │ │ │ 21765: 00d77c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_EVENT │ │ │ │ - 21766: 0081e270 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ + 21766: 0081e240 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ 21767: 00db19c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_DSTATE │ │ │ │ 21768: 00535050 1344 FUNC GLOBAL DEFAULT 12 hmp_info_snapshots │ │ │ │ 21769: 00cd0df8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpopcnth │ │ │ │ 21770: 00d7bd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EMPTY_EVENT │ │ │ │ - 21771: 00b9d6c8 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ - 21772: 007f1c54 8 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ + 21771: 00b9d698 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ + 21772: 007f1c24 8 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ 21773: 005888bc 164 FUNC GLOBAL DEFAULT 12 qemu_savevm_non_migratable_list │ │ │ │ 21774: 00db05be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_READ_DSTATE │ │ │ │ 21775: 00d7b0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_DEL_EVENT │ │ │ │ 21776: 00db13ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_DSTATE │ │ │ │ - 21777: 008d3194 372 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ + 21777: 008d3164 372 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ 21778: 00d6ef64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_EVENT │ │ │ │ 21779: 00d72634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_EVENT │ │ │ │ 21780: 00323b38 48 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_qemunote │ │ │ │ 21781: 00db02b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_CREATE_DSTATE │ │ │ │ 21782: 00d7aa58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CONT_EVENT │ │ │ │ 21783: 00db18e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_DSTATE │ │ │ │ 21784: 00db1db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_DSTATE │ │ │ │ 21785: 00db0fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_DSTATE │ │ │ │ - 21786: 0069f010 8 FUNC GLOBAL DEFAULT 12 decContextGetRounding │ │ │ │ + 21786: 0069efdc 8 FUNC GLOBAL DEFAULT 12 decContextGetRounding │ │ │ │ 21787: 00db1aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_FEATURES_DSTATE │ │ │ │ 21788: 00cb5d64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_le │ │ │ │ 21789: 00cd07c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpopcntw │ │ │ │ 21790: 00d667a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_EVENT │ │ │ │ 21791: 0056e400 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_pong │ │ │ │ 21792: 00d6f884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DBBUF_CONFIG_EVENT │ │ │ │ 21793: 00db20d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_DSTATE │ │ │ │ - 21794: 009c488c 308 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ - 21795: 00742a18 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ - 21796: 008a7870 548 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ + 21794: 009c485c 308 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ + 21795: 007429e8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ + 21796: 008a7840 548 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ 21797: 00d7475c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_EXIT_EVENT │ │ │ │ 21798: 002ec5b8 180 FUNC GLOBAL DEFAULT 12 aml_create_qword_field │ │ │ │ 21799: 00cc5fb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDEUQM │ │ │ │ 21800: 00db0296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_DSTATE │ │ │ │ 21801: 005d9bb0 296 FUNC GLOBAL DEFAULT 12 ppc_tlb_invalidate_all │ │ │ │ 21802: 0043d49c 192 FUNC GLOBAL DEFAULT 12 pci_bus_bypass_iommu │ │ │ │ 21803: 00291578 132 FUNC GLOBAL DEFAULT 12 curr_cflags │ │ │ │ - 21804: 0070131c 8 FUNC GLOBAL DEFAULT 12 target_words_bigendian │ │ │ │ + 21804: 007012ec 8 FUNC GLOBAL DEFAULT 12 target_words_bigendian │ │ │ │ 21805: 00d6bb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_EVENT │ │ │ │ - 21806: 0097e6f8 92 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ + 21806: 0097e6c8 92 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ 21807: 00577210 96 FUNC GLOBAL DEFAULT 12 multifd_send_data_free │ │ │ │ 21808: 002848a0 236 FUNC GLOBAL DEFAULT 12 float64_to_int64_modulo │ │ │ │ 21809: 00db1eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_DSTATE │ │ │ │ 21810: 00572930 52 FUNC GLOBAL DEFAULT 12 migration_shutdown │ │ │ │ - 21811: 00913b40 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ + 21811: 00913b10 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ 21812: 00d79bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUIT_EVENT │ │ │ │ 21813: 00cc9658 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvspsxds │ │ │ │ 21814: 00d6b300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_NEW_PEER_EVENT │ │ │ │ - 21815: 0099e2a8 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ + 21815: 0099e278 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ 21816: 00daffce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_DSTATE │ │ │ │ 21817: 00d661cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_EVENT │ │ │ │ 21818: 00d71e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_WRITEL_EVENT │ │ │ │ 21819: 00d711e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_TOC_EVENT │ │ │ │ 21820: 00db0e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_DSTATE │ │ │ │ 21821: 00d64e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_EVENT │ │ │ │ - 21822: 0069e6a0 68 FUNC GLOBAL DEFAULT 12 spr_read_PMC14_ureg │ │ │ │ + 21822: 0069e66c 68 FUNC GLOBAL DEFAULT 12 spr_read_PMC14_ureg │ │ │ │ 21823: 00385fc0 292 FUNC GLOBAL DEFAULT 12 ide_buffered_readv │ │ │ │ 21824: 00dafd2f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_char_c │ │ │ │ - 21825: 0081dd3c 48 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ + 21825: 0081dd0c 48 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ 21826: 00c66508 12 OBJECT GLOBAL DEFAULT 21 shpc_vmstate_info │ │ │ │ 21827: 00cd1848 132 OBJECT GLOBAL DEFAULT 24 helper_info_ppc_maybe_interrupt │ │ │ │ - 21828: 00742fa0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ + 21828: 00742f70 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ 21829: 00d7801c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_OUT_EVENT │ │ │ │ 21830: 0055e798 100 FUNC GLOBAL DEFAULT 12 tpm_backend_get_buffer_size │ │ │ │ - 21831: 007e38b4 324 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ - 21832: 00998380 16 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ + 21831: 007e3884 324 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ + 21832: 00998350 16 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ 21833: 00c7b37c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_unused_buffer │ │ │ │ 21834: 00d7ad64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_REPLAY_EVENT │ │ │ │ - 21835: 0077e864 176 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ - 21836: 008cae8c 244 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ + 21835: 0077e834 176 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ + 21836: 008cae5c 244 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ 21837: 00d6a704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_LR_ENTRY_EVENT │ │ │ │ 21838: 0029d018 188 FUNC GLOBAL DEFAULT 12 hmp_object_del │ │ │ │ - 21839: 00960b44 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ - 21840: 0074a218 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ + 21839: 00960b14 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ + 21840: 0074a1e8 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ 21841: 00d7050c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_RELEASE_EVENT │ │ │ │ 21842: 00d6d398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_REJECT_EVENT │ │ │ │ 21843: 003299fc 688 FUNC GLOBAL DEFAULT 12 rom_check_and_register_reset │ │ │ │ - 21844: 00950e48 280 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ - 21845: 00740d4c 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ - 21846: 00700dcc 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ + 21844: 00950e18 280 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ + 21845: 00740d1c 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ + 21846: 00700d9c 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ 21847: 00d6f0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_EVENT │ │ │ │ - 21848: 008e40f0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ + 21848: 008e40c0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ 21849: 00dafe00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_PAUSED_DSTATE │ │ │ │ - 21850: 009c0a64 104 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ - 21851: 0096c428 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ + 21850: 009c0a34 104 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ + 21851: 0096c3f8 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ 21852: 00d6629c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_0_EVENT │ │ │ │ 21853: 00d711a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_EVENT │ │ │ │ 21854: 00db18ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_DETACH_DSTATE │ │ │ │ 21855: 003cad70 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_init │ │ │ │ 21856: 00d681a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_EVENT │ │ │ │ 21857: 00d79104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VR_SET_EVENT │ │ │ │ 21858: 005c927c 24 FUNC GLOBAL DEFAULT 12 replay_get_filename │ │ │ │ @@ -21866,365 +21866,365 @@ │ │ │ │ 21862: 002846b8 248 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_round_to_zero │ │ │ │ 21863: 00db0564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_READ_DSTATE │ │ │ │ 21864: 00d7b57c 4 OBJECT GLOBAL DEFAULT 24 rcu_gp_ctr │ │ │ │ 21865: 00dafe96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_HANDLE_EVENT_DSTATE │ │ │ │ 21866: 0028ab48 316 FUNC GLOBAL DEFAULT 12 uint64_to_float64 │ │ │ │ 21867: 00db22a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_DEL_DSTATE │ │ │ │ 21868: 00db078e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_READ_DSTATE │ │ │ │ - 21869: 0077b044 252 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ + 21869: 0077b014 252 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ 21870: 00dafdb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_DSTATE │ │ │ │ 21871: 00d6db58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_UNINIT_EVENT │ │ │ │ - 21872: 007b5418 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ + 21872: 007b53e8 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ 21873: 00ccc334 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminfp │ │ │ │ 21874: 002f3184 4 FUNC GLOBAL DEFAULT 12 cpu_hotplug_hw_init │ │ │ │ 21875: 00db1854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_READ_ERROR_DSTATE │ │ │ │ 21876: 00dafde2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_DSTATE │ │ │ │ 21877: 00db0d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_PROCESS_DSTATE │ │ │ │ - 21878: 00754eac 64 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ + 21878: 00754e7c 64 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ 21879: 00db256c 1 OBJECT GLOBAL DEFAULT 25 message_with_timestamp │ │ │ │ - 21880: 00965f3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ + 21880: 00965f0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ 21881: 004097e4 8 FUNC GLOBAL DEFAULT 12 can_sja_disconnect │ │ │ │ 21882: 00291778 44 FUNC GLOBAL DEFAULT 12 helper_shl_i64 │ │ │ │ 21883: 0058f744 536 FUNC GLOBAL DEFAULT 12 migration_tls_channel_connect │ │ │ │ 21884: 00d7aa68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_STOP_EVENT │ │ │ │ - 21885: 00910db0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ + 21885: 00910d80 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ 21886: 00db1124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_REG_WRITE_DSTATE │ │ │ │ 21887: 00db09d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_PROPERTY_DSTATE │ │ │ │ 21888: 00d64bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_OTHER_EVENT │ │ │ │ - 21889: 0095b090 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ + 21889: 0095b060 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ 21890: 00db0dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PROTOCOLS_DSTATE │ │ │ │ - 21891: 00981818 80 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ - 21892: 00b9d6ac 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ + 21891: 009817e8 80 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ + 21892: 00b9d67c 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ 21893: 0062a0b8 76 FUNC GLOBAL DEFAULT 12 helper_efststeq │ │ │ │ 21894: 002a18a0 136 FUNC GLOBAL DEFAULT 12 qemu_console_get_head │ │ │ │ 21895: 00d735cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_FAILURE_EVENT │ │ │ │ 21896: 00db1a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_GUEST_PAGE_DSTATE │ │ │ │ 21897: 00d6dae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_DATA_EVENT │ │ │ │ 21898: 002a0f1c 136 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_position │ │ │ │ - 21899: 0086cdf4 88 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ + 21899: 0086cdc4 88 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ 21900: 00566154 224 FUNC GLOBAL DEFAULT 12 global_dirty_log_change │ │ │ │ 21901: 00626a94 212 FUNC GLOBAL DEFAULT 12 helper_compute_fprf_float16 │ │ │ │ 21902: 00d8d574 1 OBJECT GLOBAL DEFAULT 25 qemu_uuid_set │ │ │ │ 21903: 00d791b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ 21904: 00db0f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_DSTATE │ │ │ │ 21905: 00d76d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_EVENT │ │ │ │ - 21906: 008f4f28 368 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ + 21906: 008f4ef8 368 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ 21907: 002cff24 96 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text │ │ │ │ - 21908: 008e26fc 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ - 21909: 009bc020 308 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ + 21908: 008e26cc 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ + 21909: 009bbff0 308 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ 21910: 00db00f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_DSTATE │ │ │ │ 21911: 0055241c 292 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop_cell │ │ │ │ 21912: 00d64fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_EVENT │ │ │ │ 21913: 00d7a3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 21914: 00b9d694 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ + 21914: 00b9d664 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ 21915: 00d6b610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_READ_EVENT │ │ │ │ 21916: 00d6cd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DISCONNECT_EVENT │ │ │ │ 21917: 00332a18 28 FUNC GLOBAL DEFAULT 12 numa_uses_legacy_mem │ │ │ │ 21918: 00d72d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_LOWER_EVENT │ │ │ │ - 21919: 008dd274 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ - 21920: 00b86808 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ + 21919: 008dd244 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ + 21920: 00b867d8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ 21921: 00d74f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_FAULT_EVENT │ │ │ │ 21922: 00d64060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_HDEV_IS_SG_EVENT │ │ │ │ 21923: 0028338c 268 FUNC GLOBAL DEFAULT 12 float32_to_int16_round_to_zero │ │ │ │ 21924: 00db1b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_SET_DSTATE │ │ │ │ 21925: 00c78db8 12 OBJECT GLOBAL DEFAULT 21 QAPIEvent_lookup │ │ │ │ 21926: 00d7461c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_SUSPEND_EVENT │ │ │ │ - 21927: 00754f30 268 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ - 21928: 0096da44 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ - 21929: 008b968c 272 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ + 21927: 00754f00 268 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ + 21928: 0096da14 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ + 21929: 008b965c 272 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ 21930: 00db1e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STATE_NOTIFY_DSTATE │ │ │ │ - 21931: 0097e5d0 160 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ + 21931: 0097e5a0 160 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ 21932: 0064a180 16 FUNC GLOBAL DEFAULT 12 helper_store_lpidr │ │ │ │ - 21933: 0094a370 192 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ + 21933: 0094a340 192 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ 21934: 00d6bc30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_EVENT │ │ │ │ 21935: 00db068e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_VIA_DSTATE │ │ │ │ 21936: 00d67f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_WRITE_EVENT │ │ │ │ 21937: 00cba830 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_WR_lookup │ │ │ │ 21938: 00db0fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FDP_RUH_CHANGE_DSTATE │ │ │ │ 21939: 00d78620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_UPDATE_EVENT │ │ │ │ - 21940: 0069d184 188 FUNC GLOBAL DEFAULT 12 spr_write_ibatu_h │ │ │ │ + 21940: 0069d150 188 FUNC GLOBAL DEFAULT 12 spr_write_ibatu_h │ │ │ │ 21941: 00d742fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_STATE_EVENT │ │ │ │ 21942: 00d6a1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPD_EVENT │ │ │ │ - 21943: 008dbdd4 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ - 21944: 0071b5c0 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ + 21943: 008dbda4 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ + 21944: 0071b590 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ 21945: 00dafe10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_START_DSTATE │ │ │ │ 21946: 00d60afc 428 OBJECT GLOBAL DEFAULT 24 bdrv_raw │ │ │ │ 21947: 00d75474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_DISABLE_EVENT │ │ │ │ - 21948: 0077a354 52 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ + 21948: 0077a324 52 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ 21949: 00db0b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFSR_DSTATE │ │ │ │ 21950: 00db2196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 21951: 007e5288 108 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ + 21951: 007e5258 108 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ 21952: 00518fd0 616 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_map │ │ │ │ 21953: 00db0f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_DSTATE │ │ │ │ 21954: 00c7e9e0 12 OBJECT GLOBAL DEFAULT 21 DisplayProtocol_lookup │ │ │ │ 21955: 00db18c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_PREPARE_DSTATE │ │ │ │ 21956: 00d78a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_EVENT │ │ │ │ 21957: 00d7a9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_EVENT │ │ │ │ 21958: 00d67e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_READ_EVENT │ │ │ │ 21959: 0043a2f8 148 FUNC GLOBAL DEFAULT 12 msix_set_mask │ │ │ │ - 21960: 008dae5c 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ + 21960: 008dae2c 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ 21961: 00db01d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_READ_DSTATE │ │ │ │ 21962: 00db28ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_DSTATE │ │ │ │ 21963: 005a6a00 280 FUNC GLOBAL DEFAULT 12 eth_get_l3_proto │ │ │ │ 21964: 00577334 684 FUNC GLOBAL DEFAULT 12 multifd_send_fill_packet │ │ │ │ - 21965: 00864304 236 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ - 21966: 009b9f88 164 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ - 21967: 00865470 596 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ - 21968: 007b9508 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ - 21969: 007795b8 1172 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ - 21970: 00990ed8 44 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ + 21965: 008642d4 236 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ + 21966: 009b9f58 164 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ + 21967: 00865440 596 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ + 21968: 007b94d8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ + 21969: 00779588 1172 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ + 21970: 00990ea8 44 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ 21971: 00d694fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_READ_EVENT │ │ │ │ 21972: 0042cd68 184 FUNC GLOBAL DEFAULT 12 nvme_check_prinfo │ │ │ │ 21973: 003c972c 144 FUNC GLOBAL DEFAULT 12 net_tx_pkt_setup_vlan_header_ex │ │ │ │ - 21974: 008df728 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ + 21974: 008df6f8 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ 21975: 00db21e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MACHINES_DSTATE │ │ │ │ - 21976: 007e9968 200 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ + 21976: 007e9938 200 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ 21977: 00db08fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_READL_DSTATE │ │ │ │ - 21978: 008cb700 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ + 21978: 008cb6d0 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ 21979: 00ccdc78 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctsf │ │ │ │ 21980: 00ccdd80 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctsi │ │ │ │ 21981: 00626b68 208 FUNC GLOBAL DEFAULT 12 helper_compute_fprf_float32 │ │ │ │ 21982: 00db0136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_CONNECT_DSTATE │ │ │ │ 21983: 00d746cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_EVENT │ │ │ │ 21984: 00db03b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_KBD_COMMAND_DSTATE │ │ │ │ 21985: 0062a068 80 FUNC GLOBAL DEFAULT 12 helper_efststgt │ │ │ │ - 21986: 0081cb5c 60 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ + 21986: 0081cb2c 60 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ 21987: 00d7bb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_EVENT │ │ │ │ - 21988: 0073ea80 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ + 21988: 0073ea50 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ 21989: 002cf28c 200 FUNC GLOBAL DEFAULT 12 vnc_job_push │ │ │ │ - 21990: 006e3f34 1088 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ + 21990: 006e3f04 1088 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ 21991: 00db0e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_RO_DSTATE │ │ │ │ 21992: 00db0980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_WRITE_DSTATE │ │ │ │ 21993: 00db0560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_READ_DSTATE │ │ │ │ 21994: 00d688e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_LOWER_EVENT │ │ │ │ 21995: 00db196c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_DSTATE │ │ │ │ 21996: 00d72644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_POP_EVENT │ │ │ │ 21997: 00552e98 548 FUNC GLOBAL DEFAULT 12 qmp_dumpdtb │ │ │ │ - 21998: 00722f34 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ - 21999: 00950270 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ + 21998: 00722f04 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ + 21999: 00950240 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ 22000: 00db0e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_FLT_DROPPED_DSTATE │ │ │ │ - 22001: 008d84f8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ + 22001: 008d84c8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ 22002: 0062fcd0 276 FUNC GLOBAL DEFAULT 12 helper_XSCMPGTDP │ │ │ │ - 22003: 0077f57c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ + 22003: 0077f54c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ 22004: 00db1e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_DSTATE │ │ │ │ - 22005: 0070c7a8 420 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ + 22005: 0070c778 420 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ 22006: 00db1c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_LOW_PENDING_DSTATE │ │ │ │ 22007: 002d2244 924 FUNC GLOBAL DEFAULT 12 vnc_client_write_sasl │ │ │ │ 22008: 00db204e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 22009: 00db28dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_SET_DSTATE │ │ │ │ - 22010: 00aeb884 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ + 22010: 00aeb854 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ 22011: 00c84a38 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_granule_mode │ │ │ │ 22012: 00db013e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_RETURN_DSTATE │ │ │ │ 22013: 00d6f474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_VWCACHE_EVENT │ │ │ │ 22014: 00399510 16 FUNC GLOBAL DEFAULT 12 ps2_queue_empty │ │ │ │ 22015: 00db0b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MER_DSTATE │ │ │ │ 22016: 00d719f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_PAD_EVENT │ │ │ │ 22017: 0052474c 348 FUNC GLOBAL DEFAULT 12 audio_parse_option │ │ │ │ 22018: 00d720a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_EVENT │ │ │ │ 22019: 00d71730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_EVENT │ │ │ │ 22020: 00d74f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_EVENT │ │ │ │ 22021: 0055b004 1060 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_start │ │ │ │ 22022: 002bfa44 148 FUNC GLOBAL DEFAULT 12 vnc_parse │ │ │ │ 22023: 00d7bb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAKE_EVENT │ │ │ │ 22024: 00db0c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_DESC_DSTATE │ │ │ │ - 22025: 009a6754 140 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ + 22025: 009a6724 140 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ 22026: 00d71850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_EVENT │ │ │ │ 22027: 00d7478c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_ATTACH_EVENT │ │ │ │ 22028: 00db0b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_ERROR_DSTATE │ │ │ │ 22029: 00db1f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_FREE_DSTATE │ │ │ │ 22030: 00db1752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_STOP_DSTATE │ │ │ │ - 22031: 0098fe80 128 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ + 22031: 0098fe50 128 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ 22032: 00db06cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_READ_DSTATE │ │ │ │ 22033: 00d6aaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_GET_IRQ_DELIVERED_EVENT │ │ │ │ - 22034: 007e1174 504 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ + 22034: 007e1144 504 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ 22035: 0036465c 1092 FUNC GLOBAL DEFAULT 12 cirrus_init_common │ │ │ │ 22036: 00db100a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_START_SUCCESS_DSTATE │ │ │ │ - 22037: 00715a24 208 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ - 22038: 009abc58 476 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ + 22037: 007159f4 208 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ + 22038: 009abc28 476 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ 22039: 00d6a374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_NMIAR1_READ_EVENT │ │ │ │ 22040: 00db1092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_DSTATE │ │ │ │ - 22041: 0090a540 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ + 22041: 0090a510 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ 22042: 00d7586c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_EVENT │ │ │ │ - 22043: 009c8140 8 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ - 22044: 007406ac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ + 22043: 009c8110 8 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ + 22044: 0074067c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ 22045: 00d7726c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_EVENT │ │ │ │ 22046: 0028ff00 136 FUNC GLOBAL DEFAULT 12 float16_default_nan │ │ │ │ 22047: 00dafdca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_ERR_IN_BAND_DSTATE │ │ │ │ - 22048: 008fb240 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ + 22048: 008fb210 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ 22049: 00627b5c 108 FUNC GLOBAL DEFAULT 12 helper_fcfidus │ │ │ │ 22050: 00db1dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_DSTATE │ │ │ │ 22051: 00d65c40 208 OBJECT GLOBAL DEFAULT 24 hw_9pfs_trace_events │ │ │ │ 22052: 00d73f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_READ_EVENT │ │ │ │ 22053: 00d665fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_EVENT │ │ │ │ 22054: 0043370c 480 FUNC GLOBAL DEFAULT 12 fw_cfg_add_bytes │ │ │ │ 22055: 00db081a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_HPPIR_READ_DSTATE │ │ │ │ - 22056: 00965920 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ - 22057: 0097f4f4 8 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ + 22056: 009658f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ + 22057: 0097f4c4 8 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ 22058: 00db0ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_DSTATE │ │ │ │ 22059: 00d6b880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_PER_CLK_EVENT │ │ │ │ 22060: 00db00f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DSTATE │ │ │ │ 22061: 00565380 176 FUNC GLOBAL DEFAULT 12 cpu_throttle_init │ │ │ │ - 22062: 0095ac68 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ - 22063: 009106dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ - 22064: 008ae050 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ - 22065: 0093e38c 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ - 22066: 009626b0 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ + 22062: 0095ac38 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ + 22063: 009106ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ + 22064: 008ae020 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ + 22065: 0093e35c 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ + 22066: 00962680 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ 22067: 00db2052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_DEL_DSTATE │ │ │ │ 22068: 00db1c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_DSTATE │ │ │ │ - 22069: 008ac240 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ - 22070: 009b0a14 140 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ + 22069: 008ac210 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ + 22070: 009b09e4 140 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ 22071: 00d6a0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_EVENT │ │ │ │ 22072: 00db0a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_WRITE_DSTATE │ │ │ │ - 22073: 0097f514 92 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ + 22073: 0097f4e4 92 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ 22074: 00d795fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_EVENT │ │ │ │ - 22075: 009a8f4c 20 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ + 22075: 009a8f1c 20 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ 22076: 00db03e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_WRITE_DSTATE │ │ │ │ 22077: 00ccdcfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctuf │ │ │ │ 22078: 00db0966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_DSTATE │ │ │ │ 22079: 00d674c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_WRITE_EVENT │ │ │ │ 22080: 00c67630 52 OBJECT GLOBAL DEFAULT 21 vmstate_scsi_device │ │ │ │ 22081: 00d7392c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_SET_PORT_FEATURE_EVENT │ │ │ │ 22082: 00db0698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_DSTATE │ │ │ │ 22083: 00ccde04 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctui │ │ │ │ 22084: 00d6e228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_READ_EVENT │ │ │ │ 22085: 00db0994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_DSTATE │ │ │ │ 22086: 00579d5c 164 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_setup │ │ │ │ 22087: 00db1d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_FCLOSE_DSTATE │ │ │ │ 22088: 00d742cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_BITS_EVENT │ │ │ │ 22089: 006283c8 176 FUNC GLOBAL DEFAULT 12 helper_FNMSUBS │ │ │ │ - 22090: 00787ec0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ + 22090: 00787e90 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ 22091: 00578d90 52 FUNC GLOBAL DEFAULT 12 multifd_recv_shutdown │ │ │ │ 22092: 00d69fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_IRQ_UPDATE_EVENT │ │ │ │ 22093: 00d78750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_EVENT │ │ │ │ 22094: 00d9ef20 4 OBJECT GLOBAL DEFAULT 25 replay_mode │ │ │ │ 22095: 00d7a2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_KVM_EVENT │ │ │ │ 22096: 00441194 216 FUNC GLOBAL DEFAULT 12 pci_create_simple │ │ │ │ 22097: 00db059c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_DSTATE │ │ │ │ - 22098: 0077e914 144 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ + 22098: 0077e8e4 144 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ 22099: 00d75314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_EVENT │ │ │ │ 22100: 0042ce20 1512 FUNC GLOBAL DEFAULT 12 nvme_dif_pract_generate_dif │ │ │ │ - 22101: 00745a00 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ + 22101: 007459d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ 22102: 00db09f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_READ_DSTATE │ │ │ │ - 22103: 00813da0 112 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ - 22104: 0094cbd4 360 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ + 22103: 00813d70 112 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ + 22104: 0094cba4 360 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ 22105: 00db10f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_UNREGISTER_VFS_DSTATE │ │ │ │ 22106: 00db0c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_DSTATE │ │ │ │ 22107: 00287f88 324 FUNC GLOBAL DEFAULT 12 int8_to_float16 │ │ │ │ 22108: 00d6654c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_EVENT │ │ │ │ 22109: 00db1f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_DSTATE │ │ │ │ - 22110: 00805ebc 180 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ + 22110: 00805e8c 180 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ 22111: 00d63774 52 OBJECT GLOBAL DEFAULT 24 root_trace_events │ │ │ │ 22112: 00d6a174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVALL_EVENT │ │ │ │ 22113: 0064b290 444 FUNC GLOBAL DEFAULT 12 helper_store_tbl │ │ │ │ 22114: 00db0930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ICH9_CC_WRITE_DSTATE │ │ │ │ - 22115: 008e1744 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ - 22116: 00782418 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ - 22117: 008c684c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ + 22115: 008e1714 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ + 22116: 007823e8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ + 22117: 008c681c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ 22118: 00d69350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_RESET_AIO_EVENT │ │ │ │ - 22119: 009ab734 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ - 22120: 0071764c 72 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ - 22121: 007e6310 72 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ + 22119: 009ab704 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ + 22120: 0071761c 72 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ + 22121: 007e62e0 72 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ 22122: 00db17b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUN_DSTATE │ │ │ │ 22123: 00d77d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_MAIN_EVENT │ │ │ │ 22124: 00dafe44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_AUTH_METHODS_DSTATE │ │ │ │ 22125: 00db1b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_READ_DSTATE │ │ │ │ 22126: 00db0308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_RESET_DSTATE │ │ │ │ - 22127: 0090abc0 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ + 22127: 0090ab90 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ 22128: 00520e1c 12 FUNC GLOBAL DEFAULT 12 AUD_is_active_out │ │ │ │ 22129: 00d728d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_CMD_LINE_EVENT │ │ │ │ 22130: 00d76fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_EVENT │ │ │ │ 22131: 0064b44c 444 FUNC GLOBAL DEFAULT 12 helper_store_tbu │ │ │ │ - 22132: 00916984 320 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ + 22132: 00916954 320 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ 22133: 0062fbb4 284 FUNC GLOBAL DEFAULT 12 helper_XSCMPGEDP │ │ │ │ 22134: 0026cf64 144 FUNC GLOBAL DEFAULT 12 floatx80_is_signaling_nan │ │ │ │ 22135: 00db20a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_MIRROR_DSTATE │ │ │ │ 22136: 00db22b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 22137: 00db0ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_DSTATE │ │ │ │ - 22138: 009104b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ + 22138: 00910484 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ 22139: 0029b264 64 FUNC GLOBAL DEFAULT 12 plugin_register_cb │ │ │ │ - 22140: 009a57bc 292 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ + 22140: 009a578c 292 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ 22141: 00db1754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_START_DSTATE │ │ │ │ 22142: 00db286e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT32_DSTATE │ │ │ │ - 22143: 0074c164 264 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ + 22143: 0074c134 264 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ 22144: 005cc660 308 FUNC GLOBAL DEFAULT 12 replay_audio_out │ │ │ │ 22145: 00626c38 236 FUNC GLOBAL DEFAULT 12 helper_compute_fprf_float64 │ │ │ │ 22146: 00d6dbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_EVENT │ │ │ │ 22147: 0028b00c 16 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16_scalbn │ │ │ │ - 22148: 00799124 420 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ + 22148: 007990f4 420 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ 22149: 00d6f8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MSIX_EVENT │ │ │ │ - 22150: 009ab64c 48 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ + 22150: 009ab61c 48 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ 22151: 00627e2c 204 FUNC GLOBAL DEFAULT 12 helper_frim │ │ │ │ 22152: 00db0dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_DSTATE │ │ │ │ 22153: 00627bc8 204 FUNC GLOBAL DEFAULT 12 helper_frin │ │ │ │ 22154: 00627d60 204 FUNC GLOBAL DEFAULT 12 helper_frip │ │ │ │ 22155: 00d790e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_FP_GET_EVENT │ │ │ │ - 22156: 0082709c 84 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ + 22156: 0082706c 84 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ 22157: 00db2108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_WRITE_DSTATE │ │ │ │ 22158: 00d7b698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NULL_EVENT │ │ │ │ 22159: 00d6b790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_WRITE_EVENT │ │ │ │ 22160: 004e26ac 132 FUNC GLOBAL DEFAULT 12 usb_msd_load_request │ │ │ │ - 22161: 00b0c1ac 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ + 22161: 00b0c17c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ 22162: 0029effc 8 FUNC GLOBAL DEFAULT 12 qemu_console_get_window_id │ │ │ │ - 22163: 00b0c064 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ + 22163: 00b0c034 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ 22164: 002a9518 140 FUNC GLOBAL DEFAULT 12 hmp_mouse_button │ │ │ │ - 22165: 00759aa0 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ + 22165: 00759a70 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ 22166: 00db1b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_WRITE_DSTATE │ │ │ │ - 22167: 00b0bf1c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ + 22167: 00b0beec 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ 22168: 00d8d83c 4 OBJECT GLOBAL DEFAULT 25 keyboard_layout │ │ │ │ 22169: 00d6a224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_PROCESS_COMMAND_EVENT │ │ │ │ 22170: 00db15e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_DSTATE │ │ │ │ - 22171: 0095574c 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ + 22171: 0095571c 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ 22172: 004928c8 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_endianness │ │ │ │ 22173: 00d715c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_EVENT │ │ │ │ 22174: 00627c94 204 FUNC GLOBAL DEFAULT 12 helper_friz │ │ │ │ 22175: 00d6f9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_WRITE_EVENT │ │ │ │ - 22176: 009c4d08 404 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ - 22177: 0079f390 196 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ + 22176: 009c4cd8 404 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ + 22177: 0079f360 196 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ 22178: 00db0726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_LOW_READW_DSTATE │ │ │ │ 22179: 00d76cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_EVENT │ │ │ │ 22180: 00d7592c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_EVENT │ │ │ │ 22181: 00d6ed24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_EVENT │ │ │ │ 22182: 00629fc4 92 FUNC GLOBAL DEFAULT 12 helper_evfsdiv │ │ │ │ 22183: 005647b4 636 FUNC GLOBAL DEFAULT 12 cpr_transfer_input │ │ │ │ - 22184: 00789010 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ - 22185: 007f1b5c 232 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ + 22184: 00788fe0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ + 22185: 007f1b2c 232 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ 22186: 00db20b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_DSTATE │ │ │ │ 22187: 00db2368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 22188: 00db1a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_KVM_DSTATE │ │ │ │ 22189: 00d78fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_WATCHDOG_EXPIRY_EVENT │ │ │ │ - 22190: 00957318 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ + 22190: 009572e8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ 22191: 002e7780 260 FUNC GLOBAL DEFAULT 12 qbus_build_aml │ │ │ │ 22192: 00d771cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_END_EVENT │ │ │ │ 22193: 0043dae8 84 FUNC GLOBAL DEFAULT 12 pci_bus_irqs │ │ │ │ - 22194: 0095289c 216 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ + 22194: 0095286c 216 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ 22195: 00dafe68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_DSTATE │ │ │ │ - 22196: 008c7034 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ + 22196: 008c7004 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ 22197: 002a43dc 148 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_event_handler │ │ │ │ - 22198: 00750408 68 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ + 22198: 007503d8 68 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ 22199: 0057ced8 72 FUNC GLOBAL DEFAULT 12 migrate_direct_io │ │ │ │ 22200: 005ba8b8 44 FUNC GLOBAL DEFAULT 12 connection_has_tracked │ │ │ │ 22201: 00d6fc54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_PHB4_XIVE_NOTIFY_ABT_EVENT │ │ │ │ - 22202: 00912198 332 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ + 22202: 00912168 332 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ 22203: 00d7b154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ 22204: 00db0d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_POST_LOAD_DSTATE │ │ │ │ - 22205: 007dd360 220 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ + 22205: 007dd330 220 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ 22206: 00433ab4 80 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_string │ │ │ │ 22207: 00d68084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_EVENT │ │ │ │ 22208: 00ccde88 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctsidz │ │ │ │ 22209: 00cd0198 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsctsiz │ │ │ │ 22210: 00437d04 124 FUNC GLOBAL DEFAULT 12 pcie_count_ds_ports │ │ │ │ 22211: 00d6b740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_RESET_EVENT │ │ │ │ 22212: 00552c5c 292 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_path │ │ │ │ 22213: 00d6b310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_EVENT │ │ │ │ 22214: 00d738dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_RESET_EVENT │ │ │ │ 22215: 00d79b9c 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_control_trace_events_trace_events │ │ │ │ 22216: 00d6a274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_READ_EVENT │ │ │ │ 22217: 00d6f764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_EVENT │ │ │ │ - 22218: 009befc0 56 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ - 22219: 009b926c 168 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ + 22218: 009bef90 56 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ + 22219: 009b923c 168 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ 22220: 00437520 360 FUNC GLOBAL DEFAULT 12 pmac_format_nvram_partition │ │ │ │ 22221: 00d6b820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_FREQ_EVENT │ │ │ │ 22222: 00db28e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFREE_DSTATE │ │ │ │ 22223: 002f319c 4 FUNC GLOBAL DEFAULT 12 acpi_memory_hotplug_init │ │ │ │ 22224: 00d76dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_EVENT │ │ │ │ 22225: 00d71dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_MSG_EVENT │ │ │ │ 22226: 00db0afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_WRITEB_DSTATE │ │ │ │ @@ -22232,79 +22232,79 @@ │ │ │ │ 22228: 00db057c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_DSTATE │ │ │ │ 22229: 00db12bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_DSTATE │ │ │ │ 22230: 00db15a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_COMMAND_DSTATE │ │ │ │ 22231: 002a7330 68 FUNC GLOBAL DEFAULT 12 qemu_input_is_absolute │ │ │ │ 22232: 00db11ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_GETPROP_DSTATE │ │ │ │ 22233: 00d6a964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_LSI_EVENT │ │ │ │ 22234: 00d7bcdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_YIELD_EVENT │ │ │ │ - 22235: 0093ba24 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ + 22235: 0093b9f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ 22236: 00db2320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ - 22237: 008e4744 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ + 22237: 008e4714 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ 22238: 00d7074c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PRE_SAVE_EVENT │ │ │ │ 22239: 00d664bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_FLAGS_EVENT │ │ │ │ - 22240: 00759880 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ - 22241: 009aa3bc 76 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ - 22242: 007e45f0 168 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ + 22240: 00759850 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ + 22241: 009aa38c 76 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ + 22242: 007e45c0 168 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ 22243: 003e9cd8 892 FUNC GLOBAL DEFAULT 12 igb_core_read │ │ │ │ 22244: 0058fa54 184 FUNC GLOBAL DEFAULT 12 migration_threads_add │ │ │ │ - 22245: 007dd2a8 184 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ + 22245: 007dd278 184 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ 22246: 00d67c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_RAISE_IRQ_EVENT │ │ │ │ 22247: 00550dd8 288 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_models │ │ │ │ - 22248: 00817778 16 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ - 22249: 006cca68 148 FUNC GLOBAL DEFAULT 12 vfio_put_address_space │ │ │ │ + 22248: 00817748 16 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ + 22249: 006cca38 148 FUNC GLOBAL DEFAULT 12 vfio_put_address_space │ │ │ │ 22250: 00db0c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_READ_DSTATE │ │ │ │ 22251: 00db0e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_DSTATE │ │ │ │ 22252: 00cb8518 132 OBJECT GLOBAL DEFAULT 24 helper_info_exit_atomic │ │ │ │ 22253: 00d6f7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_WRITE_EVENT │ │ │ │ 22254: 0036c684 756 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_data │ │ │ │ 22255: 00db20d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_DSTATE │ │ │ │ 22256: 00d703bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_REG_SET_HOST_DOORBELL_EVENT │ │ │ │ 22257: 005da170 104 FUNC GLOBAL DEFAULT 12 helper_tlbiva │ │ │ │ 22258: 00db0720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_HIGH_WRITEW_DSTATE │ │ │ │ - 22259: 00798ff4 176 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ + 22259: 00798fc4 176 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ 22260: 0057c144 36 FUNC GLOBAL DEFAULT 12 migrate_colo │ │ │ │ 22261: 0062a020 72 FUNC GLOBAL DEFAULT 12 helper_efststlt │ │ │ │ 22262: 002ffc48 536 FUNC GLOBAL DEFAULT 12 gus_irqgen │ │ │ │ - 22263: 008f73b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ - 22264: 008d0df8 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ - 22265: 0074d728 60 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ + 22263: 008f7384 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ + 22264: 008d0dc8 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ + 22265: 0074d6f8 60 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ 22266: 003c9908 364 FUNC GLOBAL DEFAULT 12 net_tx_pkt_reset │ │ │ │ 22267: 00d6f504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_EVENT │ │ │ │ 22268: 00d72190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_EVENT │ │ │ │ 22269: 00cd65a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_hdecr │ │ │ │ 22270: 00d6dba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_INVALID_EVENT │ │ │ │ 22271: 00da767c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_c │ │ │ │ 22272: 00d674f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_EVENT │ │ │ │ - 22273: 00810a40 148 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ - 22274: 0091411c 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ - 22275: 007e54a0 128 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ + 22273: 00810a10 148 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ + 22274: 009140ec 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ + 22275: 007e5470 128 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ 22276: 00db0ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_DSTATE │ │ │ │ 22277: 00db0f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_DSTATE │ │ │ │ - 22278: 0070d700 108 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ + 22278: 0070d6d0 108 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ 22279: 00db0a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_UPDATE_DSTATE │ │ │ │ 22280: 00d6b2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_EVENT │ │ │ │ - 22281: 0077ae60 252 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ - 22282: 00773cc4 72 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ + 22281: 0077ae30 252 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ + 22282: 00773c94 72 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ 22283: 00dafd88 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ui_c │ │ │ │ - 22284: 00b2d76c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ - 22285: 008f280c 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ - 22286: 008c1650 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ + 22284: 00b2d73c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ + 22285: 008f27dc 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ + 22286: 008c1620 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ 22287: 00db0582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_CHAN_EXEC_UNDEF_DSTATE │ │ │ │ 22288: 00db1b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_SAVE_DSTATE │ │ │ │ 22289: 00311b78 272 FUNC GLOBAL DEFAULT 12 fdctrl_init_drives │ │ │ │ - 22290: 00b2d764 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ - 22291: 0085f05c 688 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ + 22290: 00b2d734 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ + 22291: 0085f02c 688 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ 22292: 00cd3528 132 OBJECT GLOBAL DEFAULT 24 helper_info_DQUA │ │ │ │ 22293: 00d72ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_EVENT │ │ │ │ 22294: 00d5e0bc 8 OBJECT GLOBAL DEFAULT 24 monitor_bdrv_states │ │ │ │ - 22295: 008c8734 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ - 22296: 00b2d75c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ + 22295: 008c8704 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ + 22296: 00b2d72c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ 22297: 00db21cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 22298: 00db0d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ - 22299: 0072bb9c 52 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ + 22299: 0072bb6c 52 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ 22300: 00db11cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_XSCOM_MBOX_READ_DSTATE │ │ │ │ 22301: 00d6d478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_READ_EVENT │ │ │ │ 22302: 00db17d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_ADD_DSTATE │ │ │ │ 22303: 00297cac 192 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd16 │ │ │ │ 22304: 00d767bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_CALCULATE_EVENT │ │ │ │ 22305: 00cc20c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_CFUGED │ │ │ │ 22306: 00db0470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_READ_DSTATE │ │ │ │ @@ -22312,978 +22312,978 @@ │ │ │ │ 22308: 00db0618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PIO_TRANSFER_DSTATE │ │ │ │ 22309: 0044f048 2072 FUNC GLOBAL DEFAULT 12 pcie_aer_inject_error │ │ │ │ 22310: 002a075c 168 FUNC GLOBAL DEFAULT 12 dpy_text_cursor │ │ │ │ 22311: 0043dcbc 248 FUNC GLOBAL DEFAULT 12 pci_bus_range │ │ │ │ 22312: 00d6a214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INT_EVENT │ │ │ │ 22313: 00db0d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRITE_CONFIG_DSTATE │ │ │ │ 22314: 00db0154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_RETURN_DSTATE │ │ │ │ - 22315: 0086d18c 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ + 22315: 0086d15c 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ 22316: 00cb5de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchb │ │ │ │ 22317: 00d7089c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_LSI_SET_EVENT │ │ │ │ - 22318: 0099e268 64 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ + 22318: 0099e238 64 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ 22319: 004fcb04 24 FUNC GLOBAL DEFAULT 12 virtio_bus_stop_ioeventfd │ │ │ │ - 22320: 0093dbe4 320 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ - 22321: 00913fdc 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ - 22322: 0075c1dc 348 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ - 22323: 0084c058 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ + 22320: 0093dbb4 320 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ + 22321: 00913fac 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ + 22322: 0075c1ac 348 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ + 22323: 0084c028 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ 22324: 00db22c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_SEEK_DSTATE │ │ │ │ 22325: 00db2850 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cxl_c │ │ │ │ 22326: 00db130e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_DSTATE │ │ │ │ - 22327: 0090fb08 312 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ + 22327: 0090fad8 312 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ 22328: 005ca400 264 FUNC GLOBAL DEFAULT 12 replay_mutex_unlock │ │ │ │ 22329: 00532230 592 FUNC GLOBAL DEFAULT 12 qmp_blockdev_change_medium │ │ │ │ - 22330: 009532bc 624 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ - 22331: 00710024 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ + 22330: 0095328c 624 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ + 22331: 0070fff4 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ 22332: 00db02a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_CHIP_ERASE_DSTATE │ │ │ │ 22333: 002d9030 4 FUNC GLOBAL DEFAULT 12 pt_getxattr │ │ │ │ 22334: 00d78f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_ISI_EVENT │ │ │ │ 22335: 00db0a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_DSTATE │ │ │ │ 22336: 00db1232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_DDW_REMOVE_DSTATE │ │ │ │ 22337: 00536f80 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_reset │ │ │ │ - 22338: 0073f5b4 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ + 22338: 0073f584 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ 22339: 00db0eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_DSTATE │ │ │ │ 22340: 00db14bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_IO_DSTATE │ │ │ │ 22341: 00db2148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_DSTATE │ │ │ │ 22342: 0044d5f8 244 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_write_config │ │ │ │ - 22343: 007e15a4 1104 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ + 22343: 007e1574 1104 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ 22344: 00d6e4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_EVENT │ │ │ │ 22345: 00d78e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_EVENT │ │ │ │ 22346: 00d6ec74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_EVENT │ │ │ │ 22347: 00db0f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_DSTATE │ │ │ │ 22348: 00db0acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_READ_DSTATE │ │ │ │ 22349: 00daff26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 22350: 002edfc8 112 FUNC GLOBAL DEFAULT 12 acpi_data_len │ │ │ │ 22351: 00db07ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVP_DSTATE │ │ │ │ - 22352: 0074283c 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ + 22352: 0074280c 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ 22353: 00d7aba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_LINK_EVENT │ │ │ │ 22354: 00db218a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_NUMA_DSTATE │ │ │ │ - 22355: 00963a34 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ + 22355: 00963a04 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ 22356: 00db199c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_DSTATE │ │ │ │ 22357: 00cb9908 148 OBJECT GLOBAL DEFAULT 24 local_ops │ │ │ │ 22358: 0029edbc 28 FUNC GLOBAL DEFAULT 12 graphic_hw_update_done │ │ │ │ 22359: 00dafd2d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_char_c │ │ │ │ 22360: 00d6ee94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_EVENT │ │ │ │ 22361: 00d6d978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_SET_IAM_EVENT │ │ │ │ - 22362: 008e16d4 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ - 22363: 007173fc 548 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ + 22362: 008e16a4 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ + 22363: 007173cc 548 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ 22364: 002a3434 92 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fd │ │ │ │ - 22365: 009025e0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ + 22365: 009025b0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ 22366: 00d690b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_EVENT │ │ │ │ 22367: 00d6f204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FINISH_ZONE_EVENT │ │ │ │ 22368: 00db1f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_DSTATE │ │ │ │ 22369: 00db06f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_DSTATE │ │ │ │ 22370: 002a5f50 104 FUNC GLOBAL DEFAULT 12 qemu_input_handler_unregister │ │ │ │ 22371: 00db0192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_DSTATE │ │ │ │ 22372: 00db1e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_DSTATE │ │ │ │ 22373: 00d79d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 22374: 00db1440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CONVERT_SGLIST_DSTATE │ │ │ │ 22375: 00297d6c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd32 │ │ │ │ 22376: 00cb7a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orb │ │ │ │ - 22377: 009cebe8 464 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ - 22378: 008c6f7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ + 22377: 009cebb8 464 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ + 22378: 008c6f4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ 22379: 005a59e0 104 FUNC GLOBAL DEFAULT 12 net_checksum_add_cont │ │ │ │ 22380: 005c8454 84 FUNC GLOBAL DEFAULT 12 replay_has_exception │ │ │ │ - 22381: 007283e0 244 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ + 22381: 007283b0 244 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ 22382: 00dafdfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_IO_ERROR_DSTATE │ │ │ │ 22383: 00db15b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_DSTATE │ │ │ │ 22384: 00db1890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_DSTATE │ │ │ │ 22385: 00d6a9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_IRQ_EVENT │ │ │ │ 22386: 00db11d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_CHIPTOD_XSCOM_READ_DSTATE │ │ │ │ 22387: 00d653d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_INFO_EVENT │ │ │ │ 22388: 00d773cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 22389: 0033ac10 4 FUNC GLOBAL DEFAULT 12 ramfb_display_update │ │ │ │ 22390: 00d75e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_CREATE_NOTIFIER_EVENT │ │ │ │ - 22391: 00805830 324 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ + 22391: 00805800 324 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ 22392: 00cc865c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrsp │ │ │ │ 22393: 00d6f114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_READ_EVENT │ │ │ │ 22394: 005377e0 56 FUNC GLOBAL DEFAULT 12 qemu_in_vcpu_thread │ │ │ │ - 22395: 00987558 124 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ - 22396: 008fdafc 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ + 22395: 00987528 124 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ + 22396: 008fdacc 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ 22397: 00db2104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_READ_DSTATE │ │ │ │ - 22398: 00905fd0 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ + 22398: 00905fa0 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ 22399: 00db1362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_DSTATE │ │ │ │ 22400: 004b3994 264 FUNC GLOBAL DEFAULT 12 usb_port_location │ │ │ │ 22401: 002dad4c 88 FUNC GLOBAL DEFAULT 12 v9fs_path_copy │ │ │ │ 22402: 00ccc754 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsum4ubs │ │ │ │ 22403: 00d696ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 22404: 004b8750 392 FUNC GLOBAL DEFAULT 12 usb_desc_string │ │ │ │ 22405: 0029ba98 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_idle_cb │ │ │ │ - 22406: 00743514 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ + 22406: 007434e4 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ 22407: 00db03b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_WRITE_DSTATE │ │ │ │ 22408: 0029eeb0 332 FUNC GLOBAL DEFAULT 12 graphic_hw_gl_block │ │ │ │ - 22409: 0077f1d8 468 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ - 22410: 00935614 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ - 22411: 008d3ce0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ + 22409: 0077f1a8 468 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ + 22410: 009355e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ + 22411: 008d3cb0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ 22412: 0027eda0 368 FUNC GLOBAL DEFAULT 12 float32_to_float16 │ │ │ │ 22413: 00d73cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_HOST_IRQ_EVENT │ │ │ │ 22414: 005d9ec0 16 FUNC GLOBAL DEFAULT 12 helper_load_sr │ │ │ │ 22415: 00d6ddf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_EVENT │ │ │ │ - 22416: 0090ca08 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ + 22416: 0090c9d8 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ 22417: 00d6df48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RFCTL_EVENT │ │ │ │ - 22418: 009ce314 52 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ + 22418: 009ce2e4 52 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ 22419: 00d7690c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_LOAD_EVENT │ │ │ │ 22420: 00cc277c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVHM_be_exp │ │ │ │ 22421: 00d797fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_EVENT │ │ │ │ 22422: 004f48ac 140 FUNC GLOBAL DEFAULT 12 vfio_device_is_mdev │ │ │ │ - 22423: 008e4a90 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ + 22423: 008e4a60 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ 22424: 00db0ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_DSTATE │ │ │ │ 22425: 005cbc78 68 FUNC GLOBAL DEFAULT 12 replay_event_char_read_load │ │ │ │ 22426: 0057ce24 36 FUNC GLOBAL DEFAULT 12 migrate_has_block_bitmap_mapping │ │ │ │ - 22427: 0069ec0c 296 FUNC GLOBAL DEFAULT 12 destroy_ppc_opcodes │ │ │ │ + 22427: 0069ebd8 296 FUNC GLOBAL DEFAULT 12 destroy_ppc_opcodes │ │ │ │ 22428: 00d6ddd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_EVENT │ │ │ │ - 22429: 0077d760 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ + 22429: 0077d730 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ 22430: 00d783b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_SET_POS_EVENT │ │ │ │ 22431: 00d6ccf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_EVENT │ │ │ │ 22432: 006277e0 148 FUNC GLOBAL DEFAULT 12 helper_fctid │ │ │ │ 22433: 005c93ac 160 FUNC GLOBAL DEFAULT 12 replay_put_byte │ │ │ │ 22434: 003cc95c 88 FUNC GLOBAL DEFAULT 12 net_rx_pkt_unset_vhdr │ │ │ │ 22435: 00db1cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_DSTATE │ │ │ │ - 22436: 00930ff8 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ + 22436: 00930fc8 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ 22437: 0053bb2c 128 FUNC GLOBAL DEFAULT 12 dirtylimit_throttle_time_per_round │ │ │ │ 22438: 00d6c280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_EVENT │ │ │ │ 22439: 00db04ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_LOAD_DSTATE │ │ │ │ 22440: 00db052a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_DSTATE │ │ │ │ - 22441: 00805f70 420 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ + 22441: 00805f40 420 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ 22442: 00d6f928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I64_EVENT │ │ │ │ - 22443: 008a9548 512 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ + 22443: 008a9518 512 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ 22444: 00db1322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_DSTATE │ │ │ │ 22445: 00d6d518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_READ_EVENT │ │ │ │ - 22446: 009a0cc0 316 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ + 22446: 009a0c90 316 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ 22447: 004f3ba0 1408 FUNC GLOBAL DEFAULT 12 vfio_region_setup │ │ │ │ 22448: 00db025c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_FIFO_DSTATE │ │ │ │ - 22449: 0085fbc4 236 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ + 22449: 0085fb94 236 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ 22450: 00db1722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_WRITE_DSTATE │ │ │ │ 22451: 00db031a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_TIMEOUT_DSTATE │ │ │ │ - 22452: 007dc3e4 116 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ + 22452: 007dc3b4 116 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ 22453: 00627570 172 FUNC GLOBAL DEFAULT 12 helper_fctiw │ │ │ │ 22454: 00d7708c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_EVENT │ │ │ │ 22455: 004928c4 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_reply_endianness │ │ │ │ 22456: 00cb8494 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_tb_ptr │ │ │ │ 22457: 00db0594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALD_DSTATE │ │ │ │ 22458: 00365524 416 FUNC GLOBAL DEFAULT 12 pci_std_vga_mmio_region_init │ │ │ │ - 22459: 009cc8a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ - 22460: 0072bbd0 372 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ + 22459: 009cc870 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ + 22460: 0072bba0 372 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ 22461: 003de63c 12 FUNC GLOBAL DEFAULT 12 igb_vf_reset │ │ │ │ - 22462: 0093eb30 664 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ - 22463: 007ba014 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ + 22462: 0093eb00 664 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ + 22463: 007b9fe4 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ 22464: 00d7b868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_FREE_EVENT │ │ │ │ 22465: 00db0596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAGO_DSTATE │ │ │ │ 22466: 00bc58e4 52 OBJECT GLOBAL DEFAULT 21 vmstate_serial │ │ │ │ 22467: 00db0780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_CLAIM_IRQ_DSTATE │ │ │ │ 22468: 00d64500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_NEED_CHECK_TIMER_CB_EVENT │ │ │ │ 22469: 00db0dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_DSTATE │ │ │ │ 22470: 00d753a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_EARLY_SETUP_EVENT │ │ │ │ - 22471: 009bba80 164 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ - 22472: 006cb4f0 392 FUNC GLOBAL DEFAULT 12 vfio_devices_query_dirty_bitmap │ │ │ │ - 22473: 009baf5c 80 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ + 22471: 009bba50 164 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ + 22472: 006cb4c0 392 FUNC GLOBAL DEFAULT 12 vfio_devices_query_dirty_bitmap │ │ │ │ + 22473: 009baf2c 80 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ 22474: 00d64a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_ATTACH_EVENT │ │ │ │ 22475: 00d692d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_EVENT │ │ │ │ 22476: 002f2798 212 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_init │ │ │ │ - 22477: 0072001c 16 FUNC GLOBAL DEFAULT 12 ramblock_is_pmem │ │ │ │ + 22477: 0071ffec 16 FUNC GLOBAL DEFAULT 12 ramblock_is_pmem │ │ │ │ 22478: 005af380 588 FUNC GLOBAL DEFAULT 12 print_net_client │ │ │ │ 22479: 003a4db8 116 FUNC GLOBAL DEFAULT 12 isa_connect_gpio_out │ │ │ │ 22480: 00d6d728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_DISABLED_EVENT │ │ │ │ 22481: 00db19fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_RELEASE_DSTATE │ │ │ │ 22482: 00db1344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_DSTATE │ │ │ │ - 22483: 006ae7bc 180 FUNC GLOBAL DEFAULT 12 decimal32ToEngString │ │ │ │ - 22484: 009bb684 112 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ - 22485: 009397ac 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ + 22483: 006ae78c 180 FUNC GLOBAL DEFAULT 12 decimal32ToEngString │ │ │ │ + 22484: 009bb654 112 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ + 22485: 0093977c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ 22486: 00db13e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_DSTATE │ │ │ │ 22487: 00d66eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_EVENT │ │ │ │ 22488: 0062df14 320 FUNC GLOBAL DEFAULT 12 helper_XSNMSUBDP │ │ │ │ - 22489: 0095c850 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ + 22489: 0095c820 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ 22490: 00d67474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_RAISED_EVENT │ │ │ │ - 22491: 00836240 656 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ - 22492: 007a8284 340 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ + 22491: 00836210 656 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ + 22492: 007a8254 340 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ 22493: 00d739bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_MSOS_EVENT │ │ │ │ - 22494: 0079ff58 292 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ + 22494: 0079ff28 292 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ 22495: 00543e88 36 FUNC GLOBAL DEFAULT 12 qtest_server_set_send_handler │ │ │ │ 22496: 004f3550 476 FUNC GLOBAL DEFAULT 12 vfio_region_exit │ │ │ │ 22497: 00cd1428 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpermxor │ │ │ │ 22498: 00502a44 136 FUNC GLOBAL DEFAULT 12 virtio_pci_get_trans_devid │ │ │ │ - 22499: 00948120 192 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ + 22499: 009480f0 192 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ 22500: 005e2480 160 FUNC GLOBAL DEFAULT 12 ppc_dcr_register │ │ │ │ 22501: 00cd3738 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCFFIX │ │ │ │ - 22502: 00744044 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ + 22502: 00744014 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ 22503: 00589198 1048 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_iterate │ │ │ │ - 22504: 0074dcc4 144 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ - 22505: 0090c344 188 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ + 22504: 0074dc94 144 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ + 22505: 0090c314 188 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ 22506: 00297ef4 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub8 │ │ │ │ 22507: 0062f6b4 360 FUNC GLOBAL DEFAULT 12 helper_XSNMADDQPO │ │ │ │ 22508: 00d67de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_READ_EVENT │ │ │ │ 22509: 00d6a364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_EOIR_WRITE_EVENT │ │ │ │ 22510: 00d6a674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_WRITE_EVENT │ │ │ │ - 22511: 007a1868 180 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ + 22511: 007a1838 180 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ 22512: 00297e1c 216 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd64 │ │ │ │ - 22513: 00744264 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ + 22513: 00744234 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ 22514: 00d75c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ADDR_EVENT │ │ │ │ 22515: 00db02d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_DSTATE │ │ │ │ 22516: 005fdda4 100 FUNC GLOBAL DEFAULT 12 vof_cleanup │ │ │ │ 22517: 0033098c 1804 FUNC GLOBAL DEFAULT 12 machine_set_cpu_numa_node │ │ │ │ 22518: 004f4fac 252 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ - 22519: 008ccac8 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ + 22519: 008cca98 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ 22520: 00d67ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_DRAW_LINE_EVENT │ │ │ │ 22521: 00db0c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_DSTATE │ │ │ │ 22522: 00d6f064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_OPC_EVENT │ │ │ │ 22523: 0059fef8 104 FUNC GLOBAL DEFAULT 12 hmp_info_version │ │ │ │ - 22524: 00943c9c 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ + 22524: 00943c6c 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ 22525: 00d7398c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_INTERFACE_EVENT │ │ │ │ 22526: 0053306c 712 FUNC GLOBAL DEFAULT 12 hmp_drive_add │ │ │ │ 22527: 00d796fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ 22528: 00443be0 52 FUNC GLOBAL DEFAULT 12 pci_set_power │ │ │ │ 22529: 00d72994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_READ_EVENT │ │ │ │ 22530: 0057cc6c 404 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_capabilities │ │ │ │ 22531: 00d6be90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_RESET_EVENT │ │ │ │ 22532: 00d65e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_REMOVE_EVENT │ │ │ │ 22533: 00d70988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_READ_EVENT │ │ │ │ - 22534: 0095b54c 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ + 22534: 0095b51c 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ 22535: 00db1624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_STOP_DSTATE │ │ │ │ 22536: 00db0298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_SFDP_DSTATE │ │ │ │ 22537: 0032576c 680 FUNC GLOBAL DEFAULT 12 load_elf_hdr │ │ │ │ 22538: 00d73d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_EVENT │ │ │ │ - 22539: 007173f4 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ + 22539: 007173c4 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ 22540: 0053fc28 72 FUNC GLOBAL DEFAULT 12 qmp_device_add │ │ │ │ 22541: 00db1230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_DDW_RESET_DSTATE │ │ │ │ 22542: 00537b74 32 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_destroyed │ │ │ │ 22543: 00db11be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_TB_ADJUST_DSTATE │ │ │ │ - 22544: 00982478 228 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ + 22544: 00982448 228 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ 22545: 00d76c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_EVENT │ │ │ │ 22546: 00db21dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TARGET_DSTATE │ │ │ │ 22547: 005cac30 116 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_event │ │ │ │ 22548: 00db070c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ - 22549: 008c7f4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ + 22549: 008c7f1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ 22550: 00d6fdd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_SET_REQUEST_EVENT │ │ │ │ - 22551: 009806b8 108 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ + 22551: 00980688 108 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ 22552: 00db0610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_RW_BUF_DSTATE │ │ │ │ - 22553: 0077dff0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ + 22553: 0077dfc0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ 22554: 00d7957c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 22555: 007459d0 8 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ - 22556: 0069c2b0 356 FUNC GLOBAL DEFAULT 12 spr_core_write_generic │ │ │ │ + 22555: 007459a0 8 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ + 22556: 0069c27c 356 FUNC GLOBAL DEFAULT 12 spr_core_write_generic │ │ │ │ 22557: 003c803c 312 FUNC GLOBAL DEFAULT 12 e1000x_update_rx_total_stats │ │ │ │ 22558: 00db017c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_RETURN_DSTATE │ │ │ │ - 22559: 0095ab40 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ + 22559: 0095ab10 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ 22560: 005ba65c 4 FUNC GLOBAL DEFAULT 12 connection_hashtable_reset │ │ │ │ 22561: 00db1e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_MAP_WAIT_DSTATE │ │ │ │ 22562: 00641ae8 208 FUNC GLOBAL DEFAULT 12 helper_VPERM │ │ │ │ 22563: 00db13be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_READ_DSTATE │ │ │ │ 22564: 00db0d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_DSTATE │ │ │ │ - 22565: 008059b0 220 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ + 22565: 00805980 220 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ 22566: 00db0f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_DSTATE │ │ │ │ 22567: 00db0d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICS_DSTATE │ │ │ │ 22568: 00db2242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ 22569: 005d2254 112 FUNC GLOBAL DEFAULT 12 rr_kick_vcpu_thread │ │ │ │ - 22570: 0097fd58 132 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ + 22570: 0097fd28 132 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ 22571: 00db1f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_EOF_DSTATE │ │ │ │ 22572: 00d70958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_SEND_EVENT │ │ │ │ 22573: 00cd4734 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCMPOQ │ │ │ │ - 22574: 00949f20 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ + 22574: 00949ef0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ 22575: 00daffd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_DSTATE │ │ │ │ - 22576: 00744570 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ - 22577: 008e25b8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ + 22576: 00744540 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ + 22577: 008e2588 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ 22578: 00d6ac9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ICH9_CC_WRITE_EVENT │ │ │ │ 22579: 002e9910 124 FUNC GLOBAL DEFAULT 12 aml_int │ │ │ │ 22580: 0055bfd4 196 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_user_get_vhost │ │ │ │ - 22581: 008e3038 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ + 22581: 008e3008 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ 22582: 00629f0c 92 FUNC GLOBAL DEFAULT 12 helper_evfssub │ │ │ │ 22583: 00289750 292 FUNC GLOBAL DEFAULT 12 int32_to_floatx80 │ │ │ │ 22584: 00db2878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_SKIP_DSTATE │ │ │ │ - 22585: 00925f2c 256 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ - 22586: 009068a4 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ - 22587: 00926d14 448 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ + 22585: 00925efc 256 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ + 22586: 00906874 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ + 22587: 00926ce4 448 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ 22588: 00cc16fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsmul │ │ │ │ 22589: 0062a750 112 FUNC GLOBAL DEFAULT 12 helper_efdcfsf │ │ │ │ 22590: 00db130c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_DSTATE │ │ │ │ 22591: 00d6d7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_EVENT │ │ │ │ - 22592: 009baa70 168 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ - 22593: 008f99b0 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ - 22594: 0097684c 568 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ + 22592: 009baa40 168 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ + 22593: 008f9980 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ + 22594: 0097681c 568 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ 22595: 0029a484 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_outs │ │ │ │ 22596: 00d69c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_WRITE_EVENT │ │ │ │ 22597: 0062a500 20 FUNC GLOBAL DEFAULT 12 helper_efdcfsi │ │ │ │ 22598: 00cd3840 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSCLI │ │ │ │ - 22599: 009326bc 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ - 22600: 00996c34 108 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ + 22599: 0093268c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ + 22600: 00996c04 108 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ 22601: 00628478 132 FUNC GLOBAL DEFAULT 12 helper_frsp │ │ │ │ - 22602: 008c8c98 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ - 22603: 009ac2f0 176 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ + 22602: 008c8c68 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ + 22603: 009ac2c0 176 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ 22604: 00db02c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_UNREALIZE_DSTATE │ │ │ │ 22605: 00d63c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_IO_ERROR_EVENT │ │ │ │ - 22606: 00851ebc 2116 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ - 22607: 0094f484 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ + 22606: 00851e8c 2116 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ + 22607: 0094f454 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ 22608: 00d6a9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_CHECK_IPI_EVENT │ │ │ │ 22609: 00d7383c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_FATAL_ERROR_EVENT │ │ │ │ 22610: 002aeb98 80 FUNC GLOBAL DEFAULT 12 qmp_query_spice │ │ │ │ 22611: 005690cc 140 FUNC GLOBAL DEFAULT 12 multifd_file_recv_data │ │ │ │ 22612: 0062fff0 288 FUNC GLOBAL DEFAULT 12 helper_XSCMPGTQP │ │ │ │ - 22613: 00aeb888 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ + 22613: 00aeb858 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ 22614: 003ff980 1300 FUNC GLOBAL DEFAULT 12 etsec_walk_rx_ring │ │ │ │ 22615: 00d7456c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_STALL_EVENT │ │ │ │ - 22616: 00910d54 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ + 22616: 00910d24 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ 22617: 00cc1ca8 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscfsf │ │ │ │ 22618: 00db13b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_BLAST_DSTATE │ │ │ │ 22619: 0027ef10 92 FUNC GLOBAL DEFAULT 12 float32_to_float64 │ │ │ │ 22620: 00d7941c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ 22621: 00cc1db0 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscfsi │ │ │ │ 22622: 00db1982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_DSTATE │ │ │ │ 22623: 00db0c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_DSTATE │ │ │ │ 22624: 00dafebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_START_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 22625: 007d8950 172 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ - 22626: 0095e2cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ - 22627: 008b73c4 52 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ + 22625: 007d8920 172 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ + 22626: 0095e29c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ + 22627: 008b7394 52 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ 22628: 00db1ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_COMMIT_DSTATE │ │ │ │ 22629: 00d7404c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_DEL_EVENT │ │ │ │ - 22630: 008cc704 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ - 22631: 009d3ec4 372 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ - 22632: 0070b690 772 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ + 22630: 008cc6d4 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 22631: 009d3e94 372 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ + 22632: 0070b660 772 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ 22633: 00db0870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_DSTATE │ │ │ │ 22634: 00511a4c 128 FUNC GLOBAL DEFAULT 12 vhost_dev_set_inflight │ │ │ │ - 22635: 006e5964 36 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ + 22635: 006e5934 36 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ 22636: 00db0404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_DSTATE │ │ │ │ 22637: 00db126c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_MSI_SETUP_DSTATE │ │ │ │ 22638: 002ae6c0 768 FUNC GLOBAL DEFAULT 12 qemu_text_console_handle_keysym │ │ │ │ 22639: 00d6ab84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_REMOTE_IRR_EVENT │ │ │ │ 22640: 00d78610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_EVENT │ │ │ │ - 22641: 007ac9f8 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ + 22641: 007ac9c8 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ 22642: 00db232a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PCI_DSTATE │ │ │ │ 22643: 005ba660 600 FUNC GLOBAL DEFAULT 12 connection_get │ │ │ │ 22644: 00db1c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_DSTATE │ │ │ │ 22645: 00d6ed34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_EVENT │ │ │ │ 22646: 00d75c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_EVENT │ │ │ │ 22647: 00d6cf48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_SET_LINK_EVENT │ │ │ │ 22648: 00d668d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_TRANSFER_AUDIO_EVENT │ │ │ │ 22649: 0056b0c0 324 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_capability │ │ │ │ 22650: 00db2218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_DSTATE │ │ │ │ 22651: 00d68204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_EVENT │ │ │ │ - 22652: 00b9d6a8 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ - 22653: 00707ab4 288 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ + 22652: 00b9d678 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ + 22653: 00707a84 288 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ 22654: 00db0652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_UNIMPL_DSTATE │ │ │ │ 22655: 00db2870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT16_DSTATE │ │ │ │ 22656: 005cf12c 124 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_end │ │ │ │ 22657: 00db0eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_DSTATE │ │ │ │ - 22658: 0075f9b8 64 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ + 22658: 0075f988 64 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ 22659: 00d682d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_EVENT │ │ │ │ 22660: 00db0ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZNS_ZONE_RESET_DSTATE │ │ │ │ 22661: 00d64630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_EVENT │ │ │ │ 22662: 00d7a624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_EVENT │ │ │ │ - 22663: 00996a1c 8 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ + 22663: 009969ec 8 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ 22664: 00d7ae78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 22665: 00db00ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_DSTATE │ │ │ │ 22666: 00d728c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SET_INSERTED_EVENT │ │ │ │ 22667: 0028b7a8 64 FUNC GLOBAL DEFAULT 12 float64_max │ │ │ │ 22668: 00db1812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_FIELDS_DSTATE │ │ │ │ 22669: 00d7080c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_H_TPM_COMM_EVENT │ │ │ │ 22670: 00db1194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_DCR_READ_DSTATE │ │ │ │ 22671: 00daff5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PREADV_PART_DSTATE │ │ │ │ 22672: 006239d0 392 FUNC GLOBAL DEFAULT 12 helper_DCTQPQ │ │ │ │ 22673: 00537a88 80 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_bql │ │ │ │ 22674: 00d6daa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_FLASH_EVENT │ │ │ │ - 22675: 007467f4 112 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection_members │ │ │ │ + 22675: 007467c4 112 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection_members │ │ │ │ 22676: 00d6de28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 22677: 00db1386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_DSTATE │ │ │ │ 22678: 00535cb4 32 FUNC GLOBAL DEFAULT 12 qemu_register_boot_set │ │ │ │ - 22679: 009028e8 424 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ + 22679: 009028b8 424 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ 22680: 00d64460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_MAIN_EVENT │ │ │ │ 22681: 00da7649 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_target_c │ │ │ │ - 22682: 007878a0 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ + 22682: 00787870 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ 22683: 00db03b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_READ_DSTATE │ │ │ │ - 22684: 009638e0 312 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ + 22684: 009638b0 312 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ 22685: 00d68ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_EVENT │ │ │ │ 22686: 0062a7c0 112 FUNC GLOBAL DEFAULT 12 helper_efdcfuf │ │ │ │ 22687: 00d7677c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_EVENT │ │ │ │ 22688: 00db1022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_READ_DSTATE │ │ │ │ 22689: 00db144e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_MSG_RING_PUT_DSTATE │ │ │ │ 22690: 00db0696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_READ_DSTATE │ │ │ │ 22691: 0062a52c 20 FUNC GLOBAL DEFAULT 12 helper_efdcfui │ │ │ │ 22692: 00db1a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FILL_DSTATE │ │ │ │ - 22693: 0070f9f4 252 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ + 22693: 0070f9c4 252 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ 22694: 00db045e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_WRITE_DSTATE │ │ │ │ - 22695: 006a66bc 224 FUNC GLOBAL DEFAULT 12 decNumberCompare │ │ │ │ + 22695: 006a668c 224 FUNC GLOBAL DEFAULT 12 decNumberCompare │ │ │ │ 22696: 00d75424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_LOAD_ROM_EVENT │ │ │ │ 22697: 00db0a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_WRITE_DSTATE │ │ │ │ 22698: 00378b5c 112 FUNC GLOBAL DEFAULT 12 pm_smbus_vmstate_needed │ │ │ │ 22699: 00db17e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_START_DSTATE │ │ │ │ 22700: 00d79bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMANDS_EVENT │ │ │ │ 22701: 005740e8 692 FUNC GLOBAL DEFAULT 12 migration_rate_limit │ │ │ │ 22702: 0032d3c0 160 FUNC GLOBAL DEFAULT 12 qmp_query_memory_size_summary │ │ │ │ 22703: 00db014e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_DSTATE │ │ │ │ - 22704: 00939244 244 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ + 22704: 00939214 244 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ 22705: 00d6e2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MATCH_EVENT │ │ │ │ 22706: 00db07c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VSYNC_DSTATE │ │ │ │ 22707: 00cc95d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvspsxws │ │ │ │ 22708: 00db235e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEND_KEY_DSTATE │ │ │ │ 22709: 00db22c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_SEEK_DSTATE │ │ │ │ 22710: 00d6a2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_READ_EVENT │ │ │ │ 22711: 00d65374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_CONTEXT_EVENT │ │ │ │ 22712: 00cc1d2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscfuf │ │ │ │ 22713: 006440c4 100 FUNC GLOBAL DEFAULT 12 helper_vrsqrtefp │ │ │ │ 22714: 00d6eb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_EVENT │ │ │ │ 22715: 00db09b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_READ_DSTATE │ │ │ │ - 22716: 009c4640 344 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ + 22716: 009c4610 344 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ 22717: 00cc1e34 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscfui │ │ │ │ 22718: 00d73c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_READ_EVENT │ │ │ │ 22719: 00db140a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_DISABLE_DSTATE │ │ │ │ 22720: 002a771c 352 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt_abs │ │ │ │ 22721: 0062fec8 296 FUNC GLOBAL DEFAULT 12 helper_XSCMPGEQP │ │ │ │ - 22722: 0072bb6c 48 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ + 22722: 0072bb3c 48 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ 22723: 00d6d738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_RESET_EVENT │ │ │ │ - 22724: 0095bf70 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ + 22724: 0095bf40 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ 22725: 00d68414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_EVENT │ │ │ │ 22726: 0028b6e8 8 FUNC GLOBAL DEFAULT 12 float16_max │ │ │ │ - 22727: 008c6458 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ + 22727: 008c6428 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ 22728: 00511938 16 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config_notifier │ │ │ │ - 22729: 0099c870 204 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ + 22729: 0099c840 204 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ 22730: 00d66ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_EVENT │ │ │ │ 22731: 00d7a854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 22732: 00db0cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_READ_DSTATE │ │ │ │ - 22733: 0090643c 1128 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ + 22733: 0090640c 1128 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ 22734: 00db09d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_WRITE_DSTATE │ │ │ │ - 22735: 0073d894 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data │ │ │ │ + 22735: 0073d864 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data │ │ │ │ 22736: 00d75134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_EVENT │ │ │ │ 22737: 0038f4b0 56 FUNC GLOBAL DEFAULT 12 bmdma_status_writeb │ │ │ │ 22738: 00db0bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RAISE_IRQ_DSTATE │ │ │ │ 22739: 003fd3dc 748 FUNC GLOBAL DEFAULT 12 vhost_net_init │ │ │ │ 22740: 00db2274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_DSTATE │ │ │ │ - 22741: 009cb344 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ + 22741: 009cb314 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ 22742: 00d65e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_RETURN_EVENT │ │ │ │ 22743: 00db176a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_RETRY_DSTATE │ │ │ │ 22744: 00db0ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_DSTATE │ │ │ │ 22745: 0051ed18 160 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_in │ │ │ │ 22746: 00d6e7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_EVENT │ │ │ │ - 22747: 0075aecc 336 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ + 22747: 0075ae9c 336 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ 22748: 00db20a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_MIRROR_DSTATE │ │ │ │ - 22749: 0081dbc0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ + 22749: 0081db90 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ 22750: 003c9a74 80 FUNC GLOBAL DEFAULT 12 net_tx_pkt_unmap_frag_pci │ │ │ │ 22751: 00dafc34 4 OBJECT GLOBAL DEFAULT 25 bdrv_drain_all_count │ │ │ │ 22752: 00db09bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_READ_DSTATE │ │ │ │ - 22753: 00b0ba84 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ - 22754: 008f7d0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ - 22755: 00813bdc 212 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ - 22756: 0096dbb0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ + 22753: 00b0ba54 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ + 22754: 008f7cdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ + 22755: 00813bac 212 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ + 22756: 0096db80 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ 22757: 00d7a7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 22758: 00d7bb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_UNLOCK_EVENT │ │ │ │ 22759: 0029a1ec 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_size │ │ │ │ 22760: 00d695bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_SET_LEDSTATE_EVENT │ │ │ │ 22761: 00d6c58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_TIMER_READ_EVENT │ │ │ │ 22762: 00db0d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 22763: 00933e78 1224 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ + 22763: 00933e48 1224 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ 22764: 00d6d168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_CHANNEL_ATTENTION_EVENT │ │ │ │ - 22765: 007d4f48 240 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ - 22766: 008a9bd8 600 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ + 22765: 007d4f18 240 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ + 22766: 008a9ba8 600 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ 22767: 004f2e50 168 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ - 22768: 0074b724 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ + 22768: 0074b6f4 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ 22769: 00d64fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_EVENT │ │ │ │ 22770: 00d7049c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_PACKAGE_TO_PATH_EVENT │ │ │ │ - 22771: 00810984 104 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ - 22772: 008ded70 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ - 22773: 009479e4 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ - 22774: 00951fe0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ + 22771: 00810954 104 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ + 22772: 008ded40 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ + 22773: 009479b4 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ + 22774: 00951fb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ 22775: 00d7b464 52 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_target_trace_events_trace_events │ │ │ │ - 22776: 0085489c 404 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ + 22776: 0085486c 404 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ 22777: 002d21c4 128 FUNC GLOBAL DEFAULT 12 vnc_sasl_client_cleanup │ │ │ │ 22778: 00633738 388 FUNC GLOBAL DEFAULT 12 helper_xvcvdpuxds │ │ │ │ 22779: 00db11f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_FINDDEVICE_DSTATE │ │ │ │ 22780: 00db1880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_SUSPEND_DSTATE │ │ │ │ - 22781: 008d3ba0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ + 22781: 008d3b70 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ 22782: 00db1300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_START_DSTATE │ │ │ │ - 22783: 0094ea70 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ + 22783: 0094ea40 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ 22784: 00db1b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 22785: 0078789c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ + 22785: 0078786c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ 22786: 005dfce0 464 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_tbl │ │ │ │ 22787: 00db16f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_STRING_DSTATE │ │ │ │ 22788: 00d7ade0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATUS_EVENT │ │ │ │ 22789: 00dafef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_COPIED_DSTATE │ │ │ │ 22790: 00db1180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPBA_WRITEB_DSTATE │ │ │ │ 22791: 00d6a564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_RPR_READ_EVENT │ │ │ │ 22792: 00d638b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_EVENT │ │ │ │ 22793: 00cc2f38 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDUBS │ │ │ │ 22794: 00d737dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_WRITE_READY_EVENT │ │ │ │ - 22795: 0096fe40 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ + 22795: 0096fe10 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ 22796: 00db0878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_WRITE_DSTATE │ │ │ │ - 22797: 007f4d70 108 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ + 22797: 007f4d40 108 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ 22798: 00db2278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GETFD_DSTATE │ │ │ │ - 22799: 0069e6e4 68 FUNC GLOBAL DEFAULT 12 spr_read_PMC56_ureg │ │ │ │ - 22800: 007a2490 668 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ + 22799: 0069e6b0 68 FUNC GLOBAL DEFAULT 12 spr_read_PMC56_ureg │ │ │ │ + 22800: 007a2460 668 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ 22801: 00d6c1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_READ_EVENT │ │ │ │ - 22802: 00743398 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ + 22802: 00743368 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ 22803: 00db09c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_INVALID_DSTATE │ │ │ │ 22804: 0057c1f8 36 FUNC GLOBAL DEFAULT 12 migrate_ignore_shared │ │ │ │ - 22805: 0071ed5c 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ + 22805: 0071ed2c 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ 22806: 00dafe1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_IS_ALLOWED_DSTATE │ │ │ │ 22807: 00338850 300 FUNC GLOBAL DEFAULT 12 foreach_dynamic_sysbus_device │ │ │ │ 22808: 005dfeb0 464 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_tbu │ │ │ │ - 22809: 0069f018 8 FUNC GLOBAL DEFAULT 12 decContextGetStatus │ │ │ │ - 22810: 008c6ad0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ + 22809: 0069efe4 8 FUNC GLOBAL DEFAULT 12 decContextGetStatus │ │ │ │ + 22810: 008c6aa0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ 22811: 00cba8a4 1024 OBJECT GLOBAL DEFAULT 24 qcode_to_adb_keycode │ │ │ │ 22812: 00d72d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_READ_EVENT │ │ │ │ 22813: 003932a8 104 FUNC GLOBAL DEFAULT 12 adb_set_autopoll_rate_ms │ │ │ │ - 22814: 0099075c 32 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ - 22815: 008fa180 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ + 22814: 0099072c 32 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ + 22815: 008fa150 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ 22816: 00dafd90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_RESUME_DSTATE │ │ │ │ - 22817: 008f2000 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ + 22817: 008f1fd0 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ 22818: 00d76eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_EVENT │ │ │ │ - 22819: 006e6e10 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ + 22819: 006e6de0 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ 22820: 00db17f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_RING_DSTATE │ │ │ │ 22821: 00d66978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_REG_EVENT │ │ │ │ - 22822: 008e5840 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ + 22822: 008e5810 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ 22823: 0029dee0 88 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_unref │ │ │ │ 22824: 00db13e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_DSTATE │ │ │ │ - 22825: 00742350 428 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ + 22825: 00742320 428 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ 22826: 00d654c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_FINISH_EVENT │ │ │ │ - 22827: 00938cb0 192 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ - 22828: 009c3e60 164 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ + 22827: 00938c80 192 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ + 22828: 009c3e30 164 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ 22829: 003238d0 144 FUNC GLOBAL DEFAULT 12 cpu_get_memory_mapping │ │ │ │ - 22830: 0090ee50 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ + 22830: 0090ee20 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ 22831: 005e1e90 572 FUNC GLOBAL DEFAULT 12 ppc_40x_timers_init │ │ │ │ 22832: 0063758c 348 FUNC GLOBAL DEFAULT 12 helper_xssubqp │ │ │ │ 22833: 00db1312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_DSTATE │ │ │ │ - 22834: 007946c8 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ + 22834: 00794698 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ 22835: 005adde4 152 FUNC GLOBAL DEFAULT 12 qemu_flush_or_purge_queued_packets │ │ │ │ 22836: 00db06b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_DSTATE │ │ │ │ 22837: 00d726a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SWITCH_EVENT │ │ │ │ 22838: 005368f0 256 FUNC GLOBAL DEFAULT 12 get_boot_devices_lchs_list │ │ │ │ 22839: 00cc256c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVBM_be_exp │ │ │ │ - 22840: 00779f58 52 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_mem_cb │ │ │ │ + 22840: 00779f28 52 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_mem_cb │ │ │ │ 22841: 00db1d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_FIELD_ERROR_DSTATE │ │ │ │ 22842: 00db08fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_DSTATE │ │ │ │ 22843: 00d702bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC40X_STORE_PIT_EVENT │ │ │ │ 22844: 00c7b3e8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32_equal │ │ │ │ 22845: 00cd47b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCMPUQ │ │ │ │ 22846: 00c7df7c 12 OBJECT GLOBAL DEFAULT 21 MigMode_lookup │ │ │ │ 22847: 00db107e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_DSTATE │ │ │ │ 22848: 0058822c 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_run │ │ │ │ 22849: 00db0e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_DSTATE │ │ │ │ 22850: 00db1f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_DSTATE │ │ │ │ 22851: 00d691a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_PACKET_EVENT │ │ │ │ - 22852: 006c300c 3308 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ + 22852: 006c2fdc 3308 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ 22853: 00db166a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_INTERFACE_DSTATE │ │ │ │ 22854: 00d7757c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_EVENT │ │ │ │ - 22855: 009691b0 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ + 22855: 00969180 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ 22856: 00296a60 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs16 │ │ │ │ 22857: 00db15b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_DSTATE │ │ │ │ 22858: 00d6966c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_EVENT │ │ │ │ 22859: 00db1530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_END_DSTATE │ │ │ │ 22860: 002979ac 200 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub16 │ │ │ │ 22861: 00323d14 36 FUNC GLOBAL DEFAULT 12 cpu_exec_initfn │ │ │ │ 22862: 0063f864 344 FUNC GLOBAL DEFAULT 12 helper_XVI8GER4 │ │ │ │ - 22863: 007b8768 84 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ + 22863: 007b8738 84 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ 22864: 00d73aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_WRITE_EVENT │ │ │ │ 22865: 00d67c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SET_EVENT │ │ │ │ 22866: 00db012a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_ERROR_DSTATE │ │ │ │ 22867: 00641d64 204 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVBM_be_comp │ │ │ │ 22868: 00cd3a50 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSCRI │ │ │ │ - 22869: 006a26fc 192 FUNC GLOBAL DEFAULT 12 decNumberFromUInt128 │ │ │ │ + 22869: 006a26cc 192 FUNC GLOBAL DEFAULT 12 decNumberFromUInt128 │ │ │ │ 22870: 00d7397c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_CLEAR_DEVICE_FEATURE_EVENT │ │ │ │ - 22871: 00981ca8 412 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ + 22871: 00981c78 412 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ 22872: 00db1686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_UNKNOWN_DSTATE │ │ │ │ - 22873: 0075ebc4 216 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ + 22873: 0075eb94 216 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ 22874: 00d75eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_EVENT │ │ │ │ 22875: 00db002e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SUCCESS_DSTATE │ │ │ │ 22876: 004a34c8 472 FUNC GLOBAL DEFAULT 12 sdbus_read_byte │ │ │ │ 22877: 00db0adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_READ_DSTATE │ │ │ │ 22878: 00d68344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_EVENT │ │ │ │ 22879: 00c6b230 52 OBJECT GLOBAL DEFAULT 21 vmstate_xhci │ │ │ │ 22880: 00c78ff0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_usize │ │ │ │ 22881: 00d66738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_EVENT │ │ │ │ 22882: 00d675e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_PUT_DATA_EVENT │ │ │ │ - 22883: 00917350 632 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ + 22883: 00917320 632 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ 22884: 00522ce0 712 FUNC GLOBAL DEFAULT 12 AUD_read │ │ │ │ - 22885: 00963f0c 388 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ + 22885: 00963edc 388 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ 22886: 00d72390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_READ_EVENT │ │ │ │ - 22887: 008dd97c 192 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ - 22888: 00965aec 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ - 22889: 0098ade8 108 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ + 22887: 008dd94c 192 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ + 22888: 00965abc 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ + 22889: 0098adb8 108 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ 22890: 00644580 84 FUNC GLOBAL DEFAULT 12 helper_vlogefp │ │ │ │ - 22891: 008fffc0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ + 22891: 008fff90 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ 22892: 00592114 136 FUNC GLOBAL DEFAULT 12 colo_shutdown │ │ │ │ 22893: 00db2272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_DSTATE │ │ │ │ 22894: 00db1376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_DSTATE │ │ │ │ 22895: 00db0a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_UPDATE_IRQ_DSTATE │ │ │ │ 22896: 00d6d458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_READ_EVENT │ │ │ │ - 22897: 00718a2c 76 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ + 22897: 007189fc 76 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ 22898: 00db06ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_RESET_DSTATE │ │ │ │ 22899: 00db0ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_DSTATE │ │ │ │ 22900: 00db01bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_1_DSTATE │ │ │ │ 22901: 00dafeaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_DSTATE │ │ │ │ - 22902: 007e1e50 808 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ + 22902: 007e1e20 808 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ 22903: 005affe4 240 FUNC GLOBAL DEFAULT 12 netdev_is_modern │ │ │ │ - 22904: 0074d588 108 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ + 22904: 0074d558 108 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ 22905: 00d6e338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_HASH_EVENT │ │ │ │ - 22906: 00701e68 864 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ + 22906: 00701e38 864 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ 22907: 00db0e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_UDP_DSTATE │ │ │ │ - 22908: 0073dc28 308 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ - 22909: 0082085c 36 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ - 22910: 0071017c 168 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ + 22908: 0073dbf8 308 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ + 22909: 0082082c 36 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ + 22910: 0071014c 168 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ 22911: 00db10ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FORMAT_SET_DSTATE │ │ │ │ 22912: 0029a330 56 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_symbol │ │ │ │ 22913: 00db0ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_CMD_SET_INT_MASK_DSTATE │ │ │ │ 22914: 00d64f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_EVENT │ │ │ │ 22915: 00db0efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_WRITE_DSTATE │ │ │ │ 22916: 00d7427c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_SITD_EVENT │ │ │ │ - 22917: 00900aa0 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ - 22918: 006e5988 224 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ - 22919: 00702538 880 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ - 22920: 00717620 36 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ - 22921: 0077d09c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ - 22922: 00789170 256 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ + 22917: 00900a70 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ + 22918: 006e5958 224 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ + 22919: 00702508 880 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ + 22920: 007175f0 36 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ + 22921: 0077d06c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ + 22922: 00789140 256 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ 22923: 00285190 256 FUNC GLOBAL DEFAULT 12 float64_to_uint32_scalbn │ │ │ │ 22924: 00db1804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_SUSPEND_DSTATE │ │ │ │ 22925: 00d778bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_EVENT │ │ │ │ 22926: 00635550 204 FUNC GLOBAL DEFAULT 12 helper_xscvudqp │ │ │ │ 22927: 00d7b4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 22928: 002a38e8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_height │ │ │ │ 22929: 00d78dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_EVENT │ │ │ │ - 22930: 007db74c 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ + 22930: 007db71c 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ 22931: 00d729b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_EVENT │ │ │ │ 22932: 00d78960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_EVENT │ │ │ │ - 22933: 0099b5dc 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ + 22933: 0099b5ac 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ 22934: 00d64480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_PREFILL_EVENT │ │ │ │ - 22935: 007021c8 880 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ + 22935: 00702198 880 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ 22936: 00db16a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_COMMAND_DSTATE │ │ │ │ 22937: 002ec66c 268 FUNC GLOBAL DEFAULT 12 aml_string │ │ │ │ - 22938: 00742b04 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ + 22938: 00742ad4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ 22939: 00db105e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_DSTATE │ │ │ │ - 22940: 00737ad0 380 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ + 22940: 00737aa0 380 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ 22941: 00db103e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PROCESS_AERS_DSTATE │ │ │ │ 22942: 0038f2c8 488 FUNC GLOBAL DEFAULT 12 bmdma_cmd_writeb │ │ │ │ 22943: 00296e34 184 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs32 │ │ │ │ 22944: 00297a74 180 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub32 │ │ │ │ 22945: 005afbe4 228 FUNC GLOBAL DEFAULT 12 net_cleanup │ │ │ │ - 22946: 0077dd70 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ - 22947: 00960260 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ - 22948: 00802d70 832 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ + 22946: 0077dd40 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ + 22947: 00960230 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ + 22948: 00802d40 832 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ 22949: 00643638 312 FUNC GLOBAL DEFAULT 12 helper_vpksdss │ │ │ │ 22950: 00db1496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_DSTATE │ │ │ │ 22951: 00db0176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FSYNC_DSTATE │ │ │ │ 22952: 00d752c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_EVENT │ │ │ │ 22953: 00da87a4 4 OBJECT GLOBAL DEFAULT 25 tcg_max_ctxs │ │ │ │ - 22954: 0071aafc 276 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ + 22954: 0071aacc 276 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ 22955: 0029d850 88 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_owns │ │ │ │ 22956: 00db1d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_REQUEST_DSTATE │ │ │ │ 22957: 00c7dd3c 12 OBJECT GLOBAL DEFAULT 21 LostTickPolicy_lookup │ │ │ │ - 22958: 009891ac 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ + 22958: 0098917c 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ 22959: 005448fc 276 FUNC GLOBAL DEFAULT 12 hmp_one_insn_per_tb │ │ │ │ 22960: 00d67484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMAREADY_EVENT │ │ │ │ - 22961: 00759770 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ - 22962: 00938250 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ + 22961: 00759740 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ + 22962: 00938220 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ 22963: 005806c0 104 FUNC GLOBAL DEFAULT 12 postcopy_thread_create │ │ │ │ 22964: 00cd693c 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_dump_spr │ │ │ │ 22965: 00d74b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_SETUP_EVENT │ │ │ │ 22966: 0051b9d8 108 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug │ │ │ │ - 22967: 006e51f0 12 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ - 22968: 007906e0 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ + 22967: 006e51c0 12 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ + 22968: 007906b0 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ 22969: 00db01b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_IN_DSTATE │ │ │ │ 22970: 002a6738 188 FUNC GLOBAL DEFAULT 12 qemu_input_event_send │ │ │ │ 22971: 0028c1f0 424 FUNC GLOBAL DEFAULT 12 float128_minnum │ │ │ │ - 22972: 008c269c 112 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ + 22972: 008c266c 112 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ 22973: 00db1cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CLEANUP_DSTATE │ │ │ │ 22974: 00cc5f2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VPERMR │ │ │ │ 22975: 00d6ce28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_EVENT │ │ │ │ - 22976: 0073caf8 160 FUNC GLOBAL DEFAULT 12 cpu_stw_be_mmuidx_ra │ │ │ │ + 22976: 0073cac8 160 FUNC GLOBAL DEFAULT 12 cpu_stw_be_mmuidx_ra │ │ │ │ 22977: 00db0e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_LEN_DSTATE │ │ │ │ 22978: 00d6b5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_CMD_EVENT │ │ │ │ - 22979: 008e9030 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ + 22979: 008e9000 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ 22980: 00d68ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_EVENT │ │ │ │ 22981: 00db0992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_READ_DSTATE │ │ │ │ - 22982: 0069d070 92 FUNC GLOBAL DEFAULT 12 spr_read_ibat_h │ │ │ │ + 22982: 0069d03c 92 FUNC GLOBAL DEFAULT 12 spr_read_ibat_h │ │ │ │ 22983: 00cb2e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xor │ │ │ │ - 22984: 00945194 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ + 22984: 00945164 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ 22985: 00db10a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_DSTATE │ │ │ │ 22986: 0056664c 3668 FUNC GLOBAL DEFAULT 12 get_dirtyrate_thread │ │ │ │ 22987: 00d645c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_READ_EVENT │ │ │ │ 22988: 00db0448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_DCK_DSTATE │ │ │ │ 22989: 00db2102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_READ_DSTATE │ │ │ │ - 22990: 0077ff94 260 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ + 22990: 0077ff64 260 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ 22991: 004f2b98 696 FUNC GLOBAL DEFAULT 12 vfio_set_irq_signaling │ │ │ │ 22992: 004dcbd8 36 FUNC GLOBAL DEFAULT 12 xhci_get_flag │ │ │ │ 22993: 0028b8a8 64 FUNC GLOBAL DEFAULT 12 float64_min │ │ │ │ 22994: 00d76b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_EVENT │ │ │ │ - 22995: 0077a700 236 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ - 22996: 008de394 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ + 22995: 0077a6d0 236 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ + 22996: 008de364 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ 22997: 00db0a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_READ_DSTATE │ │ │ │ - 22998: 00773a64 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ + 22998: 00773a34 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ 22999: 002553f0 44 FUNC GLOBAL DEFAULT 12 machine_topo_get_cores_per_socket │ │ │ │ 23000: 00d7aa78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_STOP_EVENT │ │ │ │ 23001: 00d6f2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_CLR_EVENT │ │ │ │ 23002: 00db1df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_DSTATE │ │ │ │ 23003: 00d6e078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_EVENT │ │ │ │ - 23004: 009aa9ac 268 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ + 23004: 009aa97c 268 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ 23005: 00db03e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RESET_DSTATE │ │ │ │ 23006: 005628b8 148 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_incoming │ │ │ │ 23007: 00283ad4 288 FUNC GLOBAL DEFAULT 12 float128_to_int64_round_to_zero │ │ │ │ - 23008: 0079f594 64 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ + 23008: 0079f564 64 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ 23009: 00d64390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_ALIGNED_EVENT │ │ │ │ - 23010: 008d97c0 688 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ + 23010: 008d9790 688 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ 23011: 005d023c 156 FUNC GLOBAL DEFAULT 12 icount_notify_exit │ │ │ │ 23012: 00389760 2388 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_reply_end │ │ │ │ 23013: 00db0d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_REALIZE_DSTATE │ │ │ │ - 23014: 00835ba4 76 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ + 23014: 00835b74 76 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ 23015: 00db2186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_OPCOUNT_DSTATE │ │ │ │ 23016: 00dafd83 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_tpm_c │ │ │ │ - 23017: 00959e94 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ + 23017: 00959e64 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ 23018: 00d64520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_EVENT │ │ │ │ 23019: 00538820 744 FUNC GLOBAL DEFAULT 12 qmp_memsave │ │ │ │ - 23020: 009589b0 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ + 23020: 00958980 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ 23021: 0026ca58 152 FUNC GLOBAL DEFAULT 12 bfloat16_is_quiet_nan │ │ │ │ 23022: 00643770 256 FUNC GLOBAL DEFAULT 12 helper_vpksdus │ │ │ │ - 23023: 00991004 520 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ - 23024: 0099120c 548 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ - 23025: 0075720c 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ + 23023: 00990fd4 520 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ + 23024: 009911dc 548 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ + 23025: 007571dc 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ 23026: 00d6cea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_READ_EVENT │ │ │ │ - 23027: 00790640 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ - 23028: 006e4d34 728 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ + 23027: 00790610 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ + 23028: 006e4d04 728 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ 23029: 00d7952c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_DEL_EVENT │ │ │ │ - 23030: 007ebc1c 480 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ - 23031: 00992664 2172 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ - 23032: 009bdc48 140 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ + 23030: 007ebbec 480 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ + 23031: 00992634 2172 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ + 23032: 009bdc18 140 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ 23033: 00db0ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_READ_DSTATE │ │ │ │ 23034: 00db02d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_DSTATE │ │ │ │ - 23035: 00912b90 156 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ + 23035: 00912b60 156 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ 23036: 00db1ea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_RESET_SERIAL_DSTATE │ │ │ │ 23037: 00c7d5fc 12 OBJECT GLOBAL DEFAULT 21 BlockdevDetectZeroesOptions_lookup │ │ │ │ 23038: 00dafdec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GOT_NACK_DSTATE │ │ │ │ - 23039: 008c1708 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ - 23040: 0098c588 32 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ + 23039: 008c16d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ + 23040: 0098c558 32 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ 23041: 00db1a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_DSTATE │ │ │ │ 23042: 00db062e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_RARC_DSTATE │ │ │ │ 23043: 00d6c330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_EVENT │ │ │ │ 23044: 00cc466c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI16GER2PP │ │ │ │ 23045: 005e1988 84 FUNC GLOBAL DEFAULT 12 cpu_ppc_hdecr_exit │ │ │ │ 23046: 00d68214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_EVENT │ │ │ │ 23047: 00d662fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_WRITE_EVENT │ │ │ │ 23048: 00db0f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_DSTATE │ │ │ │ 23049: 00db09aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_RECEIVE_DSTATE │ │ │ │ - 23050: 0077fdb4 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ - 23051: 0099e0a0 76 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ + 23050: 0077fd84 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ + 23051: 0099e070 76 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ 23052: 00db21c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_NMI_DSTATE │ │ │ │ 23053: 00db14c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 23054: 00d5d8bc 4 OBJECT GLOBAL DEFAULT 24 arm_arch │ │ │ │ - 23055: 009615ec 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ + 23055: 009615bc 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ 23056: 00db0400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_READ_DSTATE │ │ │ │ 23057: 00d651f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_TRIP_EVENT │ │ │ │ 23058: 00d6bb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_EVENT │ │ │ │ 23059: 0062f81c 352 FUNC GLOBAL DEFAULT 12 helper_XSNMSUBQP │ │ │ │ 23060: 00d6a534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_READ_EVENT │ │ │ │ 23061: 00d64b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_CHR_DISCARD_WRITE_EVENT │ │ │ │ 23062: 00d717d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_EVENT │ │ │ │ 23063: 0028b708 8 FUNC GLOBAL DEFAULT 12 float16_min │ │ │ │ 23064: 004a26e0 480 FUNC GLOBAL DEFAULT 12 sdbus_get_dat_lines │ │ │ │ - 23065: 009545d0 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ + 23065: 009545a0 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ 23066: 00d673f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_INTCLR_EVENT │ │ │ │ 23067: 00cc2fbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDUHS │ │ │ │ 23068: 00d72350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_MESSAGE_EVENT │ │ │ │ 23069: 00db085e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR1_READ_DSTATE │ │ │ │ 23070: 00d7696c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_RECEIVE_MESSAGE_EVENT │ │ │ │ 23071: 00c7dd74 12 OBJECT GLOBAL DEFAULT 21 SysEmuTarget_lookup │ │ │ │ 23072: 00db1428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 23073: 00db0ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_WRITE_DSTATE │ │ │ │ - 23074: 008e7848 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ - 23075: 00950538 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ + 23074: 008e7818 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ + 23075: 00950508 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ 23076: 00db1044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_NUMQ_DSTATE │ │ │ │ 23077: 00d6bc90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_EVENT │ │ │ │ 23078: 00d6e088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RING_FREE_SPACE_EVENT │ │ │ │ 23079: 002971cc 208 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs64 │ │ │ │ - 23080: 008dfc64 172 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ - 23081: 00981968 148 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ + 23080: 008dfc34 172 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ + 23081: 00981938 148 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ 23082: 00297b28 212 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub64 │ │ │ │ 23083: 00db09ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_WRITE_DSTATE │ │ │ │ 23084: 002e6504 300 FUNC GLOBAL DEFAULT 12 v9fs_co_truncate │ │ │ │ 23085: 00db01fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_CMD_DSTATE │ │ │ │ 23086: 003cb1cc 180 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_protocols │ │ │ │ 23087: 00db1bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_DSTATE │ │ │ │ 23088: 00db0b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_WRITE_DSTATE │ │ │ │ 23089: 00538b08 480 FUNC GLOBAL DEFAULT 12 qmp_pmemsave │ │ │ │ - 23090: 0092ad1c 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ - 23091: 0096850c 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ + 23090: 0092acec 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ + 23091: 009684dc 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ 23092: 0053a450 416 FUNC GLOBAL DEFAULT 12 dirtylimit_state_finalize │ │ │ │ - 23093: 00807f7c 228 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ - 23094: 00b2dbec 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ + 23093: 00807f4c 228 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ + 23094: 00b2dbbc 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ 23095: 004b3e80 512 FUNC GLOBAL DEFAULT 12 usb_release_port │ │ │ │ 23096: 00d7a2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MEMSAVE_EVENT │ │ │ │ - 23097: 007ea510 3888 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ + 23097: 007ea4e0 3888 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ 23098: 00d6c4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DISPATCH_CMD_EVENT │ │ │ │ 23099: 004f3918 480 FUNC GLOBAL DEFAULT 12 vfio_region_mmaps_set_enabled │ │ │ │ 23100: 00cd5eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_tcr │ │ │ │ 23101: 00db179a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_DSTATE │ │ │ │ - 23102: 0072c2e8 720 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ + 23102: 0072c2b8 720 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ 23103: 0057c264 36 FUNC GLOBAL DEFAULT 12 migrate_pause_before_switchover │ │ │ │ 23104: 00cc6e20 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMAXJDP │ │ │ │ 23105: 0061fccc 332 FUNC GLOBAL DEFAULT 12 register_thrm_sprs │ │ │ │ 23106: 00db0148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_RETURN_DSTATE │ │ │ │ - 23107: 0093bdbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ + 23107: 0093bd8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ 23108: 0054585c 24 FUNC GLOBAL DEFAULT 12 qemu_register_suspend_notifier │ │ │ │ - 23109: 009b7aa8 780 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ + 23109: 009b7a78 780 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ 23110: 00d71c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_EVENT │ │ │ │ - 23111: 007e567c 260 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ + 23111: 007e564c 260 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ 23112: 00db1284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_WRITE_DSTATE │ │ │ │ 23113: 005d9780 184 FUNC GLOBAL DEFAULT 12 helper_store_ibatl │ │ │ │ 23114: 00d7078c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PCI_INDIRECT_EVENT │ │ │ │ 23115: 00538150 176 FUNC GLOBAL DEFAULT 12 cpus_register_accel │ │ │ │ 23116: 00d68c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_STATE_EVENT │ │ │ │ 23117: 00db1a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_DSTATE │ │ │ │ - 23118: 008c6e0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ + 23118: 008c6ddc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ 23119: 00d7954c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_EVENT │ │ │ │ 23120: 00db285c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NUMBER_DSTATE │ │ │ │ 23121: 00d7386c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_SUBMIT_EVENT │ │ │ │ 23122: 00d79b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_EVENT │ │ │ │ - 23123: 00966664 312 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ + 23123: 00966634 312 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ 23124: 00d67c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_NEW_FRAME_EVENT │ │ │ │ 23125: 00d63d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_LOAD_EVENT │ │ │ │ - 23126: 0074a090 232 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ + 23126: 0074a060 232 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ 23127: 005d94c0 704 FUNC GLOBAL DEFAULT 12 helper_store_ibatu │ │ │ │ - 23128: 00902dec 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ + 23128: 00902dbc 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ 23129: 00d664cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_EVENT │ │ │ │ 23130: 00d71b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_WRITE_RESPONSE_EVENT │ │ │ │ 23131: 00d64860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_READ_FAIL_EVENT │ │ │ │ 23132: 00db0802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_SET_IRQ_DSTATE │ │ │ │ 23133: 00d6e3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_UDP_EVENT │ │ │ │ - 23134: 0086d46c 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ + 23134: 0086d43c 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ 23135: 00db1432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ARRIVED_DSTATE │ │ │ │ - 23136: 008f8340 192 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ - 23137: 008c8a70 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ + 23136: 008f8310 192 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ + 23137: 008c8a40 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ 23138: 00527444 192 FUNC GLOBAL DEFAULT 12 mixeng_volume │ │ │ │ - 23139: 0078022c 12 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ + 23139: 007801fc 12 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ 23140: 00db047e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_READ_DSTATE │ │ │ │ 23141: 00d7a824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ 23142: 00d6edc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_EVENT │ │ │ │ 23143: 00c6f904 212 OBJECT GLOBAL DEFAULT 21 vdpa_ops │ │ │ │ - 23144: 00940d5c 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ + 23144: 00940d2c 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ 23145: 00d69410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_STATUS_READ_EVENT │ │ │ │ 23146: 00bc6e08 52 OBJECT GLOBAL DEFAULT 21 vmstate_cirrus_vga │ │ │ │ 23147: 00d73dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_RESET_EVENT │ │ │ │ 23148: 00d6b5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_IN_EVENT │ │ │ │ 23149: 00d6b280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_EVENT │ │ │ │ 23150: 0032b690 68 FUNC GLOBAL DEFAULT 12 hmp_info_uuid │ │ │ │ - 23151: 007e9c78 228 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ + 23151: 007e9c48 228 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ 23152: 00645668 116 FUNC GLOBAL DEFAULT 12 helper_VSTRIBL │ │ │ │ - 23153: 00786ba8 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ + 23153: 00786b78 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ 23154: 00d78e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_END_EVENT │ │ │ │ - 23155: 0077ea0c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ - 23156: 0081d3cc 180 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ + 23155: 0077e9dc 52 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ + 23156: 0081d39c 180 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ 23157: 00d6e288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_DISABLED_EVENT │ │ │ │ - 23158: 00773afc 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ + 23158: 00773acc 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ 23159: 002e7540 108 FUNC GLOBAL DEFAULT 12 flistxattrat_nofollow │ │ │ │ 23160: 00634f10 108 FUNC GLOBAL DEFAULT 12 helper_xvcvuxddp │ │ │ │ 23161: 00d68e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_EVENT │ │ │ │ - 23162: 0073c7f8 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_mmuidx_ra │ │ │ │ + 23162: 0073c7c8 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_mmuidx_ra │ │ │ │ 23163: 006456dc 120 FUNC GLOBAL DEFAULT 12 helper_VSTRIBR │ │ │ │ - 23164: 00723ab0 616 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ + 23164: 00723a80 616 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ 23165: 00324614 356 FUNC GLOBAL DEFAULT 12 qdev_pass_gpios │ │ │ │ 23166: 00d6fd74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_SET_IRQ_EVENT │ │ │ │ 23167: 00d7ac50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_TYPES_EVENT │ │ │ │ 23168: 0062e410 320 FUNC GLOBAL DEFAULT 12 helper_XSNMSUBSP │ │ │ │ - 23169: 009bc2a4 264 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ + 23169: 009bc274 264 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ 23170: 005e5180 256 FUNC GLOBAL DEFAULT 12 ppc4xx_sdr_init │ │ │ │ - 23171: 008f7974 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ + 23171: 008f7944 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ 23172: 00d772ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_EVENT │ │ │ │ 23173: 00db037e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_UPDATE_PARAMS_DSTATE │ │ │ │ 23174: 00db21da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TARGET_DSTATE │ │ │ │ - 23175: 00756884 128 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ - 23176: 008f8a30 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ + 23175: 00756854 128 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ + 23176: 008f8a00 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ 23177: 0028d448 432 FUNC GLOBAL DEFAULT 12 float128_scalbn │ │ │ │ 23178: 00db0fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_DSTATE │ │ │ │ 23179: 0055ef0c 316 FUNC GLOBAL DEFAULT 12 tpm_util_test_tpmdev │ │ │ │ - 23180: 00947c4c 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ + 23180: 00947c1c 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ 23181: 00cca654 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrdpi │ │ │ │ 23182: 0058061c 4 FUNC GLOBAL DEFAULT 12 postcopy_remove_notifier │ │ │ │ - 23183: 009a1fe0 48 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ + 23183: 009a1fb0 48 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ 23184: 00d640e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_READ_CB_EVENT │ │ │ │ 23185: 00c66448 48 OBJECT GLOBAL DEFAULT 21 pci_host_data_le_ops │ │ │ │ 23186: 00d6b930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_WRITE_EVENT │ │ │ │ 23187: 0057c0fc 36 FUNC GLOBAL DEFAULT 12 migrate_send_switchover_start │ │ │ │ - 23188: 007b4f80 76 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ + 23188: 007b4f50 76 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ 23189: 00db1ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_NUMBER_DSTATE │ │ │ │ 23190: 00cd67b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msr_facility_check │ │ │ │ 23191: 00db0ea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 23192: 00db1dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_PING_DSTATE │ │ │ │ - 23193: 00744f34 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ + 23193: 00744f04 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ 23194: 00cc5c14 132 OBJECT GLOBAL DEFAULT 24 helper_info_VINSDLX │ │ │ │ - 23195: 006b00b0 260 FUNC GLOBAL DEFAULT 12 decimal64IsCanonical │ │ │ │ + 23195: 006b0080 260 FUNC GLOBAL DEFAULT 12 decimal64IsCanonical │ │ │ │ 23196: 00da764b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_target_c │ │ │ │ 23197: 00db0254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_FIFO_DSTATE │ │ │ │ 23198: 00cd4188 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSTSTDCDP │ │ │ │ 23199: 00d76058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_EVENT │ │ │ │ 23200: 00d64800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ - 23201: 00917d60 636 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ + 23201: 00917d30 636 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ 23202: 00db2194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_IRQ_DSTATE │ │ │ │ 23203: 00d75f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_EVENT │ │ │ │ 23204: 00d65f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FSYNC_EVENT │ │ │ │ 23205: 00d71430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_EVENT │ │ │ │ - 23206: 008f64cc 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ - 23207: 0098ed24 364 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ + 23206: 008f649c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ + 23207: 0098ecf4 364 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ 23208: 00d69430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_READ_EVENT │ │ │ │ 23209: 00db0274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_RD_DSTATE │ │ │ │ 23210: 00d75204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_EVENT │ │ │ │ 23211: 00dafd2a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_export_c │ │ │ │ 23212: 0063f0e4 108 FUNC GLOBAL DEFAULT 12 helper_vcmpgtfp │ │ │ │ 23213: 002e6b6c 228 FUNC GLOBAL DEFAULT 12 v9fs_co_renameat │ │ │ │ 23214: 00db06f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DSTATE │ │ │ │ 23215: 00d65898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_FREE_ID_EVENT │ │ │ │ 23216: 0057c18c 36 FUNC GLOBAL DEFAULT 12 migrate_dirty_limit │ │ │ │ 23217: 005d2cc4 100 FUNC GLOBAL DEFAULT 12 ebpf_register_binary_data │ │ │ │ 23218: 00d6dd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_EVENT │ │ │ │ - 23219: 00811fa0 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ - 23220: 00749c1c 552 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ + 23219: 00811f70 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ + 23220: 00749bec 552 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ 23221: 00db07fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADREAD_DSTATE │ │ │ │ 23222: 00d7a988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_FD_EVENT │ │ │ │ - 23223: 008bbbd0 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ + 23223: 008bbba0 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ 23224: 00d69c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_READ_EVENT │ │ │ │ 23225: 00db03bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_IN_DSTATE │ │ │ │ - 23226: 0080f10c 120 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ - 23227: 009859e8 504 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ + 23226: 0080f0dc 120 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ + 23227: 009859b8 504 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ 23228: 00d738fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_DETACH_EVENT │ │ │ │ 23229: 0064a1bc 4 FUNC GLOBAL DEFAULT 12 helper_store_40x_sler │ │ │ │ 23230: 00d7ae14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 23231: 002e6970 300 FUNC GLOBAL DEFAULT 12 v9fs_co_unlinkat │ │ │ │ 23232: 00d7b03c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_cryptodev_trace_events_trace_events │ │ │ │ 23233: 00d9f368 60 OBJECT GLOBAL DEFAULT 25 ram_list │ │ │ │ - 23234: 0094ca28 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ - 23235: 007b1438 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ + 23234: 0094c9f8 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ + 23235: 007b1408 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ 23236: 00629ba0 144 FUNC GLOBAL DEFAULT 12 helper_evfsctsiz │ │ │ │ 23237: 00db077a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_DSTATE │ │ │ │ - 23238: 0081e260 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ + 23238: 0081e230 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ 23239: 00d78ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_EVENT │ │ │ │ 23240: 00db1510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_MSI_DSTATE │ │ │ │ 23241: 00db0d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_DSTATE │ │ │ │ 23242: 00db00ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_INST_INIT_DSTATE │ │ │ │ - 23243: 008c6794 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ + 23243: 008c6764 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ 23244: 00db0714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_WRITEW_DSTATE │ │ │ │ 23245: 00d7a764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_INCOMING_EVENT │ │ │ │ 23246: 00255f7c 208 FUNC GLOBAL DEFAULT 12 cpu_exec_end │ │ │ │ 23247: 00d7950c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 23248: 00db1288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_SET_ALARM_DSTATE │ │ │ │ 23249: 0064a12c 4 FUNC GLOBAL DEFAULT 12 helper_hfscr_facility_check │ │ │ │ - 23250: 00905080 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ - 23251: 006aacd0 1324 FUNC GLOBAL DEFAULT 12 decNumberLog10 │ │ │ │ + 23250: 00905050 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ + 23251: 006aaca0 1324 FUNC GLOBAL DEFAULT 12 decNumberLog10 │ │ │ │ 23252: 00d741ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_IRQ_EVENT │ │ │ │ - 23253: 006ae870 1036 FUNC GLOBAL DEFAULT 12 decimal32ToString │ │ │ │ + 23253: 006ae840 1036 FUNC GLOBAL DEFAULT 12 decimal32ToString │ │ │ │ 23254: 00579748 1188 FUNC GLOBAL DEFAULT 12 multifd_recv_new_channel │ │ │ │ 23255: 00db0e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_DSTATE │ │ │ │ 23256: 00db005a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_WRONG_HEADER_DSTATE │ │ │ │ 23257: 002a6bb4 312 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key │ │ │ │ 23258: 00db1d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_DSTATE │ │ │ │ - 23259: 00916408 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ + 23259: 009163d8 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ 23260: 006214b8 256 FUNC GLOBAL DEFAULT 12 helper_DMUL │ │ │ │ 23261: 00d693d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READL_EVENT │ │ │ │ 23262: 00db1a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REMAP_DSTATE │ │ │ │ 23263: 00db1b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_DSTATE │ │ │ │ - 23264: 009ae04c 1308 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ + 23264: 009ae01c 1308 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ 23265: 00db1ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_RECV_BITMAP_DSTATE │ │ │ │ 23266: 00d71cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_EVENT │ │ │ │ 23267: 00d7729c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_EVENT │ │ │ │ - 23268: 006a84c8 224 FUNC GLOBAL DEFAULT 12 decNumberDivideInteger │ │ │ │ - 23269: 00948fa0 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ + 23268: 006a8498 224 FUNC GLOBAL DEFAULT 12 decNumberDivideInteger │ │ │ │ + 23269: 00948f70 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ 23270: 00d73d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ERROR_EVENT │ │ │ │ 23271: 00d6bf80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_READB_EVENT │ │ │ │ - 23272: 00904344 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ + 23272: 00904314 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ 23273: 00d7762c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_EVENT │ │ │ │ - 23274: 00733458 64 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ + 23274: 00733428 64 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ 23275: 004928e8 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_endianness │ │ │ │ - 23276: 007afa9c 548 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ + 23276: 007afa6c 548 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ 23277: 00d6624c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_OUT_EVENT │ │ │ │ - 23278: 009a15d8 120 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ + 23278: 009a15a8 120 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ 23279: 00d758dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_EVENT │ │ │ │ 23280: 00db05f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_ASYNC_DSTATE │ │ │ │ 23281: 00d78840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_PAGEFLIP_EVENT │ │ │ │ 23282: 003212d8 124 FUNC GLOBAL DEFAULT 12 platform_bus_get_irqn │ │ │ │ 23283: 00d6bd70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_READ_EVENT │ │ │ │ 23284: 002a7b14 416 FUNC GLOBAL DEFAULT 12 qkbd_state_key_event │ │ │ │ 23285: 0060c1bc 68 FUNC GLOBAL DEFAULT 12 ppc_get_cr │ │ │ │ @@ -23291,100 +23291,100 @@ │ │ │ │ 23287: 00d6bd00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_CAPTURE_EVENT │ │ │ │ 23288: 00d71310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_REQ_EVENT │ │ │ │ 23289: 003c8ecc 348 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_sctp_checksum │ │ │ │ 23290: 00d67e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_READ_EVENT │ │ │ │ 23291: 00d73abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_READ_EVENT │ │ │ │ 23292: 00522908 220 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_in │ │ │ │ 23293: 00d6a7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_EVENT │ │ │ │ - 23294: 00732a28 28 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ + 23294: 007329f8 28 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ 23295: 00d757dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_REQUEST_EVENT │ │ │ │ 23296: 00db16d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_IN_DSTATE │ │ │ │ - 23297: 007efc80 284 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ + 23297: 007efc50 284 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ 23298: 00db1db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_DSTATE │ │ │ │ - 23299: 007b5768 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ + 23299: 007b5738 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ 23300: 002f2d58 556 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_readb │ │ │ │ 23301: 00db21e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 23302: 0099eacc 68 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ - 23303: 007206b8 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ + 23302: 0099ea9c 68 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ + 23303: 00720688 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ 23304: 00cd0a5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscmpeq │ │ │ │ 23305: 00d7b220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_EVENT │ │ │ │ - 23306: 0093dfe4 316 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ + 23306: 0093dfb4 316 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ 23307: 00db04a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_BLIT_DSTATE │ │ │ │ 23308: 00db1b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_SET_STATE_DSTATE │ │ │ │ 23309: 002eb940 136 FUNC GLOBAL DEFAULT 12 aml_if │ │ │ │ 23310: 005fdc38 364 FUNC GLOBAL DEFAULT 12 vof_init │ │ │ │ 23311: 00db05ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_WRITEB_DSTATE │ │ │ │ - 23312: 008e7c80 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ + 23312: 008e7c50 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ 23313: 002b5f74 304 FUNC GLOBAL DEFAULT 12 vnc_convert_pixel │ │ │ │ 23314: 00d79f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_CANCEL_EVENT │ │ │ │ 23315: 00d788b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_EVENT │ │ │ │ - 23316: 0069c94c 156 FUNC GLOBAL DEFAULT 12 spr_write_xer │ │ │ │ - 23317: 008c134c 244 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ + 23316: 0069c918 156 FUNC GLOBAL DEFAULT 12 spr_write_xer │ │ │ │ + 23317: 008c131c 244 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ 23318: 00db02b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_DSTATE │ │ │ │ 23319: 0043618c 708 FUNC GLOBAL DEFAULT 12 eeprom93xx_write │ │ │ │ 23320: 00d715d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_COMMAND_EVENT │ │ │ │ 23321: 00db0e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 23322: 0094dc78 368 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ + 23322: 0094dc48 368 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ 23323: 00db28c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_UNLOCK_DSTATE │ │ │ │ 23324: 00db1de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_DSTATE │ │ │ │ 23325: 002eb3bc 380 FUNC GLOBAL DEFAULT 12 aml_io │ │ │ │ 23326: 006269fc 152 FUNC GLOBAL DEFAULT 12 helper_tosingle │ │ │ │ - 23327: 009a6284 220 FUNC GLOBAL DEFAULT 12 stat64_set │ │ │ │ + 23327: 009a6254 220 FUNC GLOBAL DEFAULT 12 stat64_set │ │ │ │ 23328: 00435d28 128 FUNC GLOBAL DEFAULT 12 fw_cfg_find │ │ │ │ 23329: 00db0a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_DSTATE │ │ │ │ 23330: 0063efcc 116 FUNC GLOBAL DEFAULT 12 helper_vcmpgefp │ │ │ │ 23331: 00ccc85c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkswss │ │ │ │ 23332: 00c790e0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint16 │ │ │ │ - 23333: 00940368 28 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ + 23333: 00940338 28 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ 23334: 00db0a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_ENABLE_DSTATE │ │ │ │ - 23335: 00920f8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ + 23335: 00920f5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ 23336: 00d72aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_EVENT │ │ │ │ 23337: 00d71c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_UNKNOWN_EVENT │ │ │ │ 23338: 00447594 880 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init │ │ │ │ 23339: 0028050c 348 FUNC GLOBAL DEFAULT 12 float64_to_floatx80 │ │ │ │ - 23340: 007f5058 40 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ + 23340: 007f5028 40 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ 23341: 005cbafc 268 FUNC GLOBAL DEFAULT 12 replay_chr_be_write │ │ │ │ 23342: 003c981c 16 FUNC GLOBAL DEFAULT 12 net_tx_pkt_has_fragments │ │ │ │ 23343: 00d6f214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLOSE_ZONE_EVENT │ │ │ │ 23344: 00540498 252 FUNC GLOBAL DEFAULT 12 blk_by_qdev_id │ │ │ │ - 23345: 00921c8c 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ + 23345: 00921c5c 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ 23346: 00d67e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_READ_EVENT │ │ │ │ 23347: 00c7b6bc 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_qcow │ │ │ │ - 23348: 009819fc 132 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ + 23348: 009819cc 132 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ 23349: 00407754 24 FUNC GLOBAL DEFAULT 12 of_dpa_world_alloc │ │ │ │ - 23350: 00797874 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ + 23350: 00797844 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ 23351: 00db0e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_UDP_DSTATE │ │ │ │ 23352: 0029a924 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_get │ │ │ │ - 23353: 00989168 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ + 23353: 00989138 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ 23354: 00db051a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 23355: 008a227c 328 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ + 23355: 008a224c 328 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ 23356: 0029a12c 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_vaddr │ │ │ │ - 23357: 0093149c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ - 23358: 00aeb134 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ + 23357: 0093146c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ + 23358: 00aeb104 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ 23359: 00db0702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 23360: 004b33c4 168 FUNC GLOBAL DEFAULT 12 usb_device_set_interface │ │ │ │ 23361: 00db1252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_H_TPM_COMM_DSTATE │ │ │ │ 23362: 00db28f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_DSTATE │ │ │ │ 23363: 00ccc43c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsubfp │ │ │ │ - 23364: 006e6ed8 156 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ + 23364: 006e6ea8 156 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ 23365: 005585e4 220 FUNC GLOBAL DEFAULT 12 rng_backend_request_entropy │ │ │ │ 23366: 0028c6e8 8 FUNC GLOBAL DEFAULT 12 float16_compare │ │ │ │ 23367: 00daff72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_DISCONNECT_DSTATE │ │ │ │ 23368: 00d6de18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_EVENT │ │ │ │ 23369: 00db1c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_DSTATE │ │ │ │ 23370: 0028915c 16 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16 │ │ │ │ 23371: 00db2852 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_replay_c │ │ │ │ 23372: 00d6d2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_EVENT │ │ │ │ 23373: 00db203c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ - 23374: 009c5778 344 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ + 23374: 009c5748 344 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ 23375: 005875b0 180 FUNC GLOBAL DEFAULT 12 vmstate_unregister │ │ │ │ 23376: 0056d640 128 FUNC GLOBAL DEFAULT 12 migration_bh_schedule │ │ │ │ - 23377: 007424fc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ - 23378: 008a0c98 168 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ - 23379: 009837e8 44 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ + 23377: 007424cc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ + 23378: 008a0c68 168 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ + 23379: 009837b8 44 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ 23380: 00d6fc04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_READ_EVENT │ │ │ │ 23381: 006244e4 560 FUNC GLOBAL DEFAULT 12 helper_DCTFIXQ │ │ │ │ 23382: 00db0d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_UNFINISHED_DSTATE │ │ │ │ 23383: 0029de48 60 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info │ │ │ │ 23384: 00d6ba00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_IRQ_CLEAR_EVENT │ │ │ │ 23385: 00d67684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_DATA_EVENT │ │ │ │ 23386: 00c7bdec 64 OBJECT GLOBAL DEFAULT 21 child_of_bds │ │ │ │ @@ -23392,69 +23392,69 @@ │ │ │ │ 23388: 00292974 172 FUNC GLOBAL DEFAULT 12 helper_gvec_muls16 │ │ │ │ 23389: 00db13d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_DSTATE │ │ │ │ 23390: 00d754b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_RELEASE_EVENT │ │ │ │ 23391: 00d66878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_FETCH_EVENT │ │ │ │ 23392: 00db2336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 23393: 004aa968 160 FUNC GLOBAL DEFAULT 12 pit_get_channel_info │ │ │ │ 23394: 0052caf0 180 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_start │ │ │ │ - 23395: 008fc6a0 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ + 23395: 008fc670 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ 23396: 0024c918 20 FUNC GLOBAL DEFAULT 12 kvm_init_cpu_signals │ │ │ │ - 23397: 00966c48 316 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ - 23398: 00998ac4 220 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ - 23399: 007ac780 116 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ + 23397: 00966c18 316 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ + 23398: 00998a94 220 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ + 23399: 007ac750 116 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ 23400: 00d6a514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_READ_EVENT │ │ │ │ 23401: 00d67394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_CHANNEL_ERROR_EVENT │ │ │ │ - 23402: 0085e3f0 1196 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ + 23402: 0085e3c0 1196 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ 23403: 00cce9e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscmpgt │ │ │ │ 23404: 00db0354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_PENDING_DSTATE │ │ │ │ 23405: 0059c56c 768 FUNC GLOBAL DEFAULT 12 rdma_registration_start │ │ │ │ - 23406: 00902760 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ - 23407: 0072c10c 292 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ - 23408: 007413c4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ + 23406: 00902730 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ + 23407: 0072c0dc 292 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ + 23408: 00741394 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ 23409: 00db22d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_ACTION_DSTATE │ │ │ │ 23410: 00db09a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_DSTATE │ │ │ │ - 23411: 007aebbc 112 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ - 23412: 00820cf8 52 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ + 23411: 007aeb8c 112 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ + 23412: 00820cc8 52 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ 23413: 002d9210 48 FUNC GLOBAL DEFAULT 12 notsup_removexattr │ │ │ │ 23414: 00285290 252 FUNC GLOBAL DEFAULT 12 float64_to_uint64_scalbn │ │ │ │ 23415: 00c790b8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint32 │ │ │ │ 23416: 00d60cdc 68 OBJECT GLOBAL DEFAULT 24 internal_snapshot_opts │ │ │ │ 23417: 00db01ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_WRITE_DSTATE │ │ │ │ 23418: 002838ac 260 FUNC GLOBAL DEFAULT 12 float64_to_int64_round_to_zero │ │ │ │ 23419: 00ccc9e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkswus │ │ │ │ 23420: 00db20ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_DSTATE │ │ │ │ - 23421: 007ee5bc 184 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ + 23421: 007ee58c 184 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ 23422: 003129ac 112 FUNC GLOBAL DEFAULT 12 isa_fdc_set_iobase │ │ │ │ 23423: 00db1c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_DSTATE │ │ │ │ 23424: 00db1e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_DSTATE │ │ │ │ 23425: 00db0f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_DSTATE │ │ │ │ - 23426: 008c2e4c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ - 23427: 00987fb0 468 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ + 23426: 008c2e1c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ + 23427: 00987f80 468 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ 23428: 00db0604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_WRITE_DSTATE │ │ │ │ - 23429: 008feda4 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ + 23429: 008fed74 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ 23430: 002e8650 60 FUNC GLOBAL DEFAULT 12 crs_range_set_free │ │ │ │ - 23431: 00750384 132 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ - 23432: 007b5758 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ + 23431: 00750354 132 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ + 23432: 007b5728 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ 23433: 002bfcbc 724 FUNC GLOBAL DEFAULT 12 vnc_zlib_send_framebuffer_update │ │ │ │ 23434: 00dafd4d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_migration_c │ │ │ │ 23435: 005d29dc 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_fillin_mode_info │ │ │ │ 23436: 00d767ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CALC_PAGE_DIRTY_RATE_EVENT │ │ │ │ - 23437: 009882c4 340 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ + 23437: 00988294 340 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ 23438: 0053ce3c 104 FUNC GLOBAL DEFAULT 12 dma_blk_write │ │ │ │ - 23439: 009145ec 244 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ + 23439: 009145bc 244 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ 23440: 00dafdce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_DSTATE │ │ │ │ 23441: 00cb4630 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls16 │ │ │ │ 23442: 00db0e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_TCP_DSTATE │ │ │ │ 23443: 00d6a094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_FAULT_EVENT │ │ │ │ 23444: 00cc9d0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvsxddp │ │ │ │ 23445: 00ccc8e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkshss │ │ │ │ - 23446: 00922900 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ - 23447: 009cc4f8 300 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ + 23446: 009228d0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ + 23447: 009cc4c8 300 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ 23448: 00d74fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_EVENT │ │ │ │ - 23449: 007e6974 152 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ + 23449: 007e6944 152 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ 23450: 00db145e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_DSTATE │ │ │ │ 23451: 0052737c 188 FUNC GLOBAL DEFAULT 12 st_rate_frames_in │ │ │ │ 23452: 00280200 436 FUNC GLOBAL DEFAULT 12 floatx80_to_float128 │ │ │ │ 23453: 00db1b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INSERT_DSTATE │ │ │ │ 23454: 00db06ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READL_DSTATE │ │ │ │ 23455: 00645754 120 FUNC GLOBAL DEFAULT 12 helper_VSTRIHL │ │ │ │ 23456: 00db05e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_CMD_DSTATE │ │ │ │ @@ -23463,214 +23463,214 @@ │ │ │ │ 23459: 00d715f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_COMMAND_COMPLETE_EVENT │ │ │ │ 23460: 00d71b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_SATN_STOP_EVENT │ │ │ │ 23461: 00db0b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_READ_DSTATE │ │ │ │ 23462: 00d6abb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_DELIVER_IRQ_EVENT │ │ │ │ 23463: 002e464c 1100 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir_many │ │ │ │ 23464: 006457cc 124 FUNC GLOBAL DEFAULT 12 helper_VSTRIHR │ │ │ │ 23465: 00d6dcc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_EVENT │ │ │ │ - 23466: 0069c594 92 FUNC GLOBAL DEFAULT 12 spr_core_lpar_write_generic │ │ │ │ + 23466: 0069c560 92 FUNC GLOBAL DEFAULT 12 spr_core_lpar_write_generic │ │ │ │ 23467: 003824f8 428 FUNC GLOBAL DEFAULT 12 ide_ctrl_write │ │ │ │ - 23468: 00718c84 372 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ + 23468: 00718c54 372 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ 23469: 00d66d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_READ_EVENT │ │ │ │ 23470: 00d7ab24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ANNOUNCE_SELF_EVENT │ │ │ │ 23471: 00d7951c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_DEL_EVENT │ │ │ │ 23472: 00cba874 48 OBJECT GLOBAL DEFAULT 24 bmdma_addr_ioport_ops │ │ │ │ 23473: 00284b94 252 FUNC GLOBAL DEFAULT 12 float16_to_uint32_scalbn │ │ │ │ 23474: 00db05c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_READ_DATA_DSTATE │ │ │ │ 23475: 00db040e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_DSTATE │ │ │ │ 23476: 00621f20 440 FUNC GLOBAL DEFAULT 12 helper_DTSTDCQ │ │ │ │ 23477: 005d8ce0 16 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ 23478: 00db0166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_DSTATE │ │ │ │ 23479: 00d7a1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 23480: 00d759dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_CONFIG_EVENT │ │ │ │ - 23481: 00762068 108 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ + 23481: 00762038 108 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ 23482: 00292a20 168 FUNC GLOBAL DEFAULT 12 helper_gvec_muls32 │ │ │ │ 23483: 00db024c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_CONFIG_DSTATE │ │ │ │ 23484: 00d7badc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_FIND_MAPPING_EVENT │ │ │ │ - 23485: 0093527c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ - 23486: 007ad298 1132 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ + 23485: 0093524c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ + 23486: 007ad268 1132 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ 23487: 00c76bd0 12 OBJECT GLOBAL DEFAULT 21 virtio_blk_cfg_size_params │ │ │ │ 23488: 00d6d628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_WRITE_EVENT │ │ │ │ 23489: 00dafd5a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qom_c │ │ │ │ 23490: 00292e0c 156 FUNC GLOBAL DEFAULT 12 helper_gvec_abs8 │ │ │ │ 23491: 00db00c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_SET_HANDLER_DSTATE │ │ │ │ 23492: 00d7688c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_STATE_PENDING_EVENT │ │ │ │ 23493: 00d6fd44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_GET_CONFIG_REG_EVENT │ │ │ │ 23494: 00db19cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_RESULT_DSTATE │ │ │ │ 23495: 00d746fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_EVENT │ │ │ │ 23496: 00d6ede4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_EVENT │ │ │ │ - 23497: 0069e268 160 FUNC GLOBAL DEFAULT 12 spr_write_booke206_mmucsr0 │ │ │ │ + 23497: 0069e234 160 FUNC GLOBAL DEFAULT 12 spr_write_booke206_mmucsr0 │ │ │ │ 23498: 00db0190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_RETURN_DSTATE │ │ │ │ 23499: 00d6502c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_EVENT │ │ │ │ 23500: 00622b38 304 FUNC GLOBAL DEFAULT 12 helper_DTSTSFI │ │ │ │ 23501: 00526cf4 56 FUNC GLOBAL DEFAULT 12 audio_sample_from_uint64 │ │ │ │ 23502: 00d6b4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_POLL_EVENT │ │ │ │ - 23503: 00910ec4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ + 23503: 00910e94 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ 23504: 00dafd9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_REMOVE_DSTATE │ │ │ │ - 23505: 009a6548 248 FUNC GLOBAL DEFAULT 12 stat64_max_slow │ │ │ │ + 23505: 009a6518 248 FUNC GLOBAL DEFAULT 12 stat64_max_slow │ │ │ │ 23506: 0059a400 1440 FUNC GLOBAL DEFAULT 12 rdma_control_save_page │ │ │ │ 23507: 00d67504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_PENDING_EVENT │ │ │ │ 23508: 005b0cb8 236 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send_iov │ │ │ │ 23509: 00db0dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 23510: 006f5d68 212 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ - 23511: 007e5444 48 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ + 23510: 006f5d38 212 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ + 23511: 007e5414 48 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ 23512: 00622a04 308 FUNC GLOBAL DEFAULT 12 helper_DTSTSFQ │ │ │ │ 23513: 00cbfec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDUQM │ │ │ │ - 23514: 00922d34 296 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ - 23515: 008e5cc0 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ + 23514: 00922d04 296 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ + 23515: 008e5c90 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ 23516: 00d6fc34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DINO_CHIP_READ_EVENT │ │ │ │ 23517: 00d651d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CONNECT_THREAD_SLEEP_EVENT │ │ │ │ 23518: 00db117e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC405_GPIO_READ_DSTATE │ │ │ │ - 23519: 008c9144 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ + 23519: 008c9114 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ 23520: 00db0f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_READ_DSTATE │ │ │ │ - 23521: 0094bc20 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ - 23522: 0094f8ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ + 23521: 0094bbf0 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ + 23522: 0094f8bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ 23523: 00d75c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_KICK_EVENT │ │ │ │ - 23524: 009bf8e8 192 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ + 23524: 009bf8b8 192 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ 23525: 0055e5b0 100 FUNC GLOBAL DEFAULT 12 tpm_backend_cancel_cmd │ │ │ │ 23526: 00d67634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_OUT_EVENT │ │ │ │ 23527: 005cec14 216 FUNC GLOBAL DEFAULT 12 accel_init_machine │ │ │ │ 23528: 00db1e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_AIO_CANCEL_DSTATE │ │ │ │ 23529: 0059f8f8 628 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_add │ │ │ │ 23530: 0029112c 792 FUNC GLOBAL DEFAULT 12 float32_exp2 │ │ │ │ - 23531: 009815c0 252 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ + 23531: 00981590 252 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ 23532: 00db1930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_DSTATE │ │ │ │ 23533: 00524274 356 FUNC GLOBAL DEFAULT 12 audio_create_pdos │ │ │ │ 23534: 00d6bfd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_WRITEB_EVENT │ │ │ │ 23535: 00533c30 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_resume │ │ │ │ - 23536: 00951db8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ + 23536: 00951d88 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ 23537: 00db00a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_STOP_DSTATE │ │ │ │ - 23538: 00b2d728 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ + 23538: 00b2d6f8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ 23539: 00db19e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 23540: 00d6d598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_READ_EVENT │ │ │ │ 23541: 00cb45ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls32 │ │ │ │ 23542: 00d7759c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_COMPLETE_EVENT │ │ │ │ 23543: 00d79f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_COMPLETE_EVENT │ │ │ │ 23544: 00db22e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATUS_DSTATE │ │ │ │ 23545: 00d6a494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VTR_READ_EVENT │ │ │ │ 23546: 00db15f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_CQ_DSTATE │ │ │ │ 23547: 00c77ee8 212 OBJECT GLOBAL DEFAULT 21 kernel_ops │ │ │ │ 23548: 00ccca6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkshus │ │ │ │ 23549: 00d657c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_IN_EVENT │ │ │ │ 23550: 00d723f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQUEST_SENSE_EVENT │ │ │ │ - 23551: 008cadc4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ + 23551: 008cad94 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ 23552: 00464484 568 FUNC GLOBAL DEFAULT 12 scsi_req_alloc │ │ │ │ 23553: 00db292d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ebpf_c │ │ │ │ 23554: 005ca914 272 FUNC GLOBAL DEFAULT 12 replay_flush_events │ │ │ │ - 23555: 00863ba0 160 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ - 23556: 00938b08 76 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ + 23555: 00863b70 160 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ + 23556: 00938ad8 76 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ 23557: 00d76d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_EVENT │ │ │ │ 23558: 00db1a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_KVM_DSTATE │ │ │ │ - 23559: 00aead80 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ + 23559: 00aead50 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ 23560: 00d6aab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_EVENT │ │ │ │ 23561: 00db07be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_WRITE_DSTATE │ │ │ │ 23562: 00db219a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 23563: 00db115a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_WRITE_INTREG_DSTATE │ │ │ │ - 23564: 0082e43c 556 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ + 23564: 0082e40c 556 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ 23565: 00db1696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_CLOSE_SESSION_DSTATE │ │ │ │ - 23566: 006afe74 384 FUNC GLOBAL DEFAULT 12 decimal64ToNumber │ │ │ │ + 23566: 006afe44 384 FUNC GLOBAL DEFAULT 12 decimal64ToNumber │ │ │ │ 23567: 0063fcfc 344 FUNC GLOBAL DEFAULT 12 helper_XVI16GER2 │ │ │ │ - 23568: 00903e28 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 23568: 00903df8 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ 23569: 00cd0e7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclzb │ │ │ │ 23570: 00db1b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DSTATE │ │ │ │ 23571: 00cc2674 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVHM_le_exp │ │ │ │ - 23572: 006a5804 344 FUNC GLOBAL DEFAULT 12 decNumberReduce │ │ │ │ + 23572: 006a57d4 344 FUNC GLOBAL DEFAULT 12 decNumberReduce │ │ │ │ 23573: 00d677e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_EVENT │ │ │ │ 23574: 00db055c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_READ_DSTATE │ │ │ │ 23575: 00cd0d74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclzh │ │ │ │ 23576: 00db16da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_STATUS_REPORT_DSTATE │ │ │ │ 23577: 00d79b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 23578: 00db192a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_EOI_DSTATE │ │ │ │ 23579: 00c79068 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64 │ │ │ │ 23580: 00db1ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_VPA_ADDR_GET_DSTATE │ │ │ │ 23581: 00d67c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SHOW_EVENT │ │ │ │ - 23582: 0074d7c8 32 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ - 23583: 0099c694 296 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ - 23584: 0072002c 916 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ + 23582: 0074d798 32 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ + 23583: 0099c664 296 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ + 23584: 0071fffc 916 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ 23585: 0057b39c 64 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_section │ │ │ │ 23586: 00d7bdbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_COMPLETE_AIO_EVENT │ │ │ │ 23587: 00d6ce78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOWER_IRQ_EVENT │ │ │ │ - 23588: 009250fc 332 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ + 23588: 009250cc 332 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ 23589: 0055ae8c 12 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_get_max_queues │ │ │ │ 23590: 00d7389c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_OUT_EVENT │ │ │ │ 23591: 00db15a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_READ_DSTATE │ │ │ │ 23592: 00d7771c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_START_EVENT │ │ │ │ 23593: 00db05ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_READ_DSTATE │ │ │ │ 23594: 00573054 124 FUNC GLOBAL DEFAULT 12 migrate_del_blocker │ │ │ │ 23595: 0026ec50 532 FUNC GLOBAL DEFAULT 12 float64_mul │ │ │ │ - 23596: 0091a978 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ - 23597: 008046a0 400 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ + 23596: 0091a948 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ + 23597: 00804670 400 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ 23598: 00db17fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QUEUE_ACTION_DSTATE │ │ │ │ 23599: 0054554c 412 FUNC GLOBAL DEFAULT 12 qemu_system_reset │ │ │ │ - 23600: 008c0578 92 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ + 23600: 008c0548 92 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ 23601: 00cb0a60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs8 │ │ │ │ 23602: 00db232e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 23603: 00db1f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_DSTATE │ │ │ │ - 23604: 0077c3bc 648 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ - 23605: 006db110 356 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ + 23604: 0077c38c 648 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ + 23605: 006db0e0 356 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ 23606: 00d75eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_EVENT │ │ │ │ 23607: 0062a600 84 FUNC GLOBAL DEFAULT 12 helper_efdctsiz │ │ │ │ 23608: 00db14d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_SCSI_DSTATE │ │ │ │ 23609: 00cb6100 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_be │ │ │ │ - 23610: 00935334 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ + 23610: 00935304 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ 23611: 00db06de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_DSTATE │ │ │ │ 23612: 00db186e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_DEV_ERROR_DSTATE │ │ │ │ - 23613: 00737ca8 312 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ - 23614: 009922f4 216 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ - 23615: 00948738 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ + 23613: 00737c78 312 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ + 23614: 009922c4 216 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ + 23615: 00948708 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ 23616: 00534a8c 396 FUNC GLOBAL DEFAULT 12 hmp_qemu_io │ │ │ │ 23617: 00db0b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_READB_DSTATE │ │ │ │ - 23618: 009771b8 412 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ + 23618: 00977188 412 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ 23619: 004384a4 184 FUNC GLOBAL DEFAULT 12 msi_enabled │ │ │ │ 23620: 0040402c 32 FUNC GLOBAL DEFAULT 12 fp_port_set_settings │ │ │ │ - 23621: 0096a2ac 192 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ - 23622: 00754a80 256 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ + 23621: 0096a27c 192 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ + 23622: 00754a50 256 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ 23623: 002ea09c 20 FUNC GLOBAL DEFAULT 12 aml_or │ │ │ │ 23624: 0029a480 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_num_vcpus │ │ │ │ - 23625: 00927cac 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ - 23626: 0081cb98 32 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ + 23625: 00927c7c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ + 23626: 0081cb68 32 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ 23627: 002845bc 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_round_to_zero │ │ │ │ 23628: 00db01f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_DSTATE │ │ │ │ 23629: 00292ac8 188 FUNC GLOBAL DEFAULT 12 helper_gvec_muls64 │ │ │ │ 23630: 00d68334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_EVENT │ │ │ │ 23631: 00d6a414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_READ_EVENT │ │ │ │ 23632: 00d7a338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_EVENT │ │ │ │ 23633: 00d66cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DISCONNECT_EVENT │ │ │ │ 23634: 00db1984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_DSTATE │ │ │ │ - 23635: 0098bc98 44 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ + 23635: 0098bc68 44 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ 23636: 00db0670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DEFAULT_DSTATE │ │ │ │ 23637: 00cd462c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSCLIQ │ │ │ │ - 23638: 0077d690 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ + 23638: 0077d660 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ 23639: 00db2192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_IRQ_DSTATE │ │ │ │ - 23640: 0074d7f0 140 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ + 23640: 0074d7c0 140 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ 23641: 00cc88f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfsf │ │ │ │ - 23642: 008dafe4 332 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ + 23642: 008dafb4 332 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ 23643: 00db144a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_SG_LIST_DSTATE │ │ │ │ 23644: 00436048 136 FUNC GLOBAL DEFAULT 12 chrp_nvram_create_free_partition │ │ │ │ - 23645: 007948dc 140 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ + 23645: 007948ac 140 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ 23646: 00cc89f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfsi │ │ │ │ 23647: 002a7af0 36 FUNC GLOBAL DEFAULT 12 qkbd_state_key_get │ │ │ │ 23648: 004b3750 172 FUNC GLOBAL DEFAULT 12 usb_register_port │ │ │ │ 23649: 00438bb8 476 FUNC GLOBAL DEFAULT 12 msi_is_masked │ │ │ │ - 23650: 009b9314 752 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ + 23650: 009b92e4 752 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ 23651: 00cce95c 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscmplt │ │ │ │ 23652: 00db06c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_STATUS_READ_DSTATE │ │ │ │ 23653: 00db146a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_DISABLED_DSTATE │ │ │ │ - 23654: 0073beb0 144 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ + 23654: 0073be80 144 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ 23655: 00d6ec34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_EVENT │ │ │ │ - 23656: 0095aa00 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ + 23656: 0095a9d0 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ 23657: 00d7be0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_REMOVE_EVENT │ │ │ │ - 23658: 0090ba2c 112 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ + 23658: 0090b9fc 112 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ 23659: 00db1188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS6000MC_SIZE_READ_DSTATE │ │ │ │ 23660: 0059c86c 3440 FUNC GLOBAL DEFAULT 12 rdma_registration_stop │ │ │ │ 23661: 0026df5c 2932 FUNC GLOBAL DEFAULT 12 float16_mul │ │ │ │ - 23662: 00742de0 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ + 23662: 00742db0 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ 23663: 004b59b8 100 FUNC GLOBAL DEFAULT 12 usb_find_device │ │ │ │ 23664: 00d75044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_EVENT │ │ │ │ - 23665: 0081f548 168 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ + 23665: 0081f518 168 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ 23666: 00db0dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_DSTATE │ │ │ │ 23667: 00d6b210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_RECV_EVENT │ │ │ │ 23668: 00d6efc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_EVENT │ │ │ │ 23669: 00622350 632 FUNC GLOBAL DEFAULT 12 helper_DTSTDGQ │ │ │ │ 23670: 00db162a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_DSTATE │ │ │ │ 23671: 003cb16c 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_total_len │ │ │ │ 23672: 00d67864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_READ_EVENT │ │ │ │ @@ -23678,400 +23678,400 @@ │ │ │ │ 23674: 00cb4528 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls64 │ │ │ │ 23675: 004f8280 28 FUNC GLOBAL DEFAULT 12 vfio_mig_bytes_transferred │ │ │ │ 23676: 00db21e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MACHINES_DSTATE │ │ │ │ 23677: 00d796cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 23678: 00db1336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_DSTATE │ │ │ │ 23679: 00db204a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_DSTATE │ │ │ │ 23680: 004b9efc 148 FUNC GLOBAL DEFAULT 12 usb_packet_unmap │ │ │ │ - 23681: 00743988 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ - 23682: 007e6a0c 168 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ + 23681: 00743958 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ + 23682: 007e69dc 168 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ 23683: 00d7b394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 23684: 00912300 332 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ - 23685: 0079708c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ + 23684: 009122d0 332 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ + 23685: 0079705c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ 23686: 00db1ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_DSTATE │ │ │ │ 23687: 00d71640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_ERROR_EVENT │ │ │ │ 23688: 00d728b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SEND_COMMAND_EVENT │ │ │ │ 23689: 00db05ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_TRANSACTION_DSTATE │ │ │ │ 23690: 00d6def8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP4_EVENT │ │ │ │ 23691: 00db01ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_DSTATE │ │ │ │ 23692: 005367cc 292 FUNC GLOBAL DEFAULT 12 del_boot_device_lchs │ │ │ │ - 23693: 009b4a58 1300 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ + 23693: 009b4a28 1300 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ 23694: 004f4354 244 FUNC GLOBAL DEFAULT 12 vfio_has_region_cap │ │ │ │ 23695: 00db1ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_VERSION_DSTATE │ │ │ │ 23696: 00db079a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_CLEAR_PENDING_DSTATE │ │ │ │ - 23697: 0074d764 56 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ - 23698: 009b39a8 100 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ - 23699: 007c24d8 332 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ - 23700: 0071e430 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ + 23697: 0074d734 56 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ + 23698: 009b3978 100 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ + 23699: 007c24a8 332 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ + 23700: 0071e400 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ 23701: 0063442c 384 FUNC GLOBAL DEFAULT 12 helper_xvcvdpuxws │ │ │ │ - 23702: 00992ee0 672 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ + 23702: 00992eb0 672 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ 23703: 00db0de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_DSTATE │ │ │ │ 23704: 00d71a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_EVENT │ │ │ │ 23705: 00d759ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_EVENT │ │ │ │ 23706: 00db16ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_INTERFACE_DSTATE │ │ │ │ 23707: 00db1646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_DSTATE │ │ │ │ 23708: 0063e3e4 120 FUNC GLOBAL DEFAULT 12 helper_vnmsubfp │ │ │ │ 23709: 00294438 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8i │ │ │ │ - 23710: 008c296c 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ - 23711: 00811b54 180 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ + 23710: 008c293c 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ + 23711: 00811b24 180 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ 23712: 00d71da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CMP_RING_PUT_EVENT │ │ │ │ - 23713: 00813afc 224 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ + 23713: 00813acc 224 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ 23714: 00d72be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_EVENT │ │ │ │ 23715: 00db1b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_PERFORM_ACTION_DSTATE │ │ │ │ 23716: 0061d494 344 FUNC GLOBAL DEFAULT 12 ppc_maybe_bswap_register │ │ │ │ 23717: 005ab708 416 FUNC GLOBAL DEFAULT 12 set_link_completion │ │ │ │ 23718: 00c7dc80 12 OBJECT GLOBAL DEFAULT 21 HmatCacheWritePolicy_lookup │ │ │ │ 23719: 0063e7d0 96 FUNC GLOBAL DEFAULT 12 helper_VSUBUBS │ │ │ │ 23720: 00294fa8 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8v │ │ │ │ - 23721: 00719428 92 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ - 23722: 008a8c18 248 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ - 23723: 0073e0bc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ - 23724: 0094b16c 28 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ + 23721: 007193f8 92 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ + 23722: 008a8be8 248 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ + 23723: 0073e08c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ + 23724: 0094b13c 28 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ 23725: 00cc8974 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfuf │ │ │ │ - 23726: 00986ec0 156 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ - 23727: 008c7aa0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ - 23728: 0092f854 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ + 23726: 00986e90 156 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ + 23727: 008c7a70 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ + 23728: 0092f824 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ 23729: 00db0f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_DSTATE │ │ │ │ 23730: 00cd34a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRSP │ │ │ │ 23731: 00cc8a7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfui │ │ │ │ 23732: 00d71700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_DO_CRQ_EVENT │ │ │ │ 23733: 00d73a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_QUALIFIER_EVENT │ │ │ │ 23734: 00d6d888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_EVENT │ │ │ │ 23735: 00d71c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_EVENT │ │ │ │ 23736: 0039be10 216 FUNC GLOBAL DEFAULT 12 virtio_input_idstr_config │ │ │ │ 23737: 00d6e778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_WRITE_EVENT │ │ │ │ 23738: 00d7434c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_CHANGE_EVENT │ │ │ │ 23739: 00cb75a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_be │ │ │ │ 23740: 00db0774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_DSTATE │ │ │ │ 23741: 002da980 24 FUNC GLOBAL DEFAULT 12 v9fs_path_init │ │ │ │ 23742: 00db125c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_H_RESIZE_HPT_PREPARE_DSTATE │ │ │ │ - 23743: 007816dc 844 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ + 23743: 007816ac 844 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ 23744: 0040ab84 112 FUNC GLOBAL DEFAULT 12 ctucan_hardware_reset │ │ │ │ - 23745: 0070d630 104 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ + 23745: 0070d600 104 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ 23746: 00db00b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_READ_DSTATE │ │ │ │ 23747: 00db1184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS6000MC_PARITY_READ_DSTATE │ │ │ │ 23748: 00db16ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_UNSUPPORTED_DSTATE │ │ │ │ - 23749: 006ece7c 1828 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ + 23749: 006ece4c 1828 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ 23750: 00625c80 480 FUNC GLOBAL DEFAULT 12 helper_DSCRIQ │ │ │ │ 23751: 00cb2320 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8i │ │ │ │ 23752: 00d6b360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_WRITE_EVENT │ │ │ │ 23753: 0055f730 60 FUNC GLOBAL DEFAULT 12 tpm_sized_buffer_reset │ │ │ │ - 23754: 00999e3c 104 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ - 23755: 0095f1c0 148 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ + 23754: 00999e0c 104 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ + 23755: 0095f190 148 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ 23756: 002875a8 240 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_round_to_zero │ │ │ │ - 23757: 00920f30 92 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ - 23758: 00901e90 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ + 23757: 00920f00 92 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ + 23758: 00901e60 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ 23759: 00d6bf30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_WRITEW_EVENT │ │ │ │ 23760: 00d66bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PAGE_PROGRAM_EVENT │ │ │ │ 23761: 00db0044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_DSTATE │ │ │ │ 23762: 00626eac 76 FUNC GLOBAL DEFAULT 12 helper_store_fpscr │ │ │ │ 23763: 00db0736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_PENDING_DSTATE │ │ │ │ - 23764: 0095275c 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ + 23764: 0095272c 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ 23765: 00528a84 188 FUNC GLOBAL DEFAULT 12 hmp_chardev_send_break │ │ │ │ 23766: 00cb1ae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8v │ │ │ │ 23767: 00d7aa88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_IOTHREADS_EVENT │ │ │ │ 23768: 00d79280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ - 23769: 0077deb8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ - 23770: 008c1fcc 148 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ + 23769: 0077de88 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ + 23770: 008c1f9c 148 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ 23771: 00d67214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_RECEIVE_EVENT │ │ │ │ 23772: 00572c64 352 FUNC GLOBAL DEFAULT 12 migrate_init │ │ │ │ 23773: 00d65fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_EVENT │ │ │ │ - 23774: 00759ee8 252 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ + 23774: 00759eb8 252 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ 23775: 00d7797c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_EVENT │ │ │ │ - 23776: 009ad514 1316 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ - 23777: 00908a1c 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ + 23776: 009ad4e4 1316 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ + 23777: 009089ec 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ 23778: 00439f38 44 FUNC GLOBAL DEFAULT 12 msix_enabled │ │ │ │ 23779: 00d9f024 4 OBJECT GLOBAL DEFAULT 25 use_icount │ │ │ │ 23780: 00d7bb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_EVENT │ │ │ │ - 23781: 0073c764 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_mmuidx_ra │ │ │ │ + 23781: 0073c734 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_mmuidx_ra │ │ │ │ 23782: 00d65690 88 OBJECT GLOBAL DEFAULT 24 audio_trace_events │ │ │ │ - 23783: 00924a1c 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ + 23783: 009249ec 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ 23784: 00db138c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_DSTATE │ │ │ │ 23785: 00572964 48 FUNC GLOBAL DEFAULT 12 migration_add_notifier_mode │ │ │ │ 23786: 004bbe34 836 FUNC GLOBAL DEFAULT 12 usb_uhci_common_realize │ │ │ │ 23787: 00d78530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_EXTENSION_EVENT │ │ │ │ - 23788: 0073d5d8 100 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data │ │ │ │ + 23788: 0073d5a8 100 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data │ │ │ │ 23789: 00db0116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_DSTATE │ │ │ │ 23790: 00cb9e7c 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_4 │ │ │ │ 23791: 00cb9ecc 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_5 │ │ │ │ 23792: 00d7bacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_NEW_MAPPING_EVENT │ │ │ │ 23793: 00cb9f1c 48 OBJECT GLOBAL DEFAULT 24 hw_compat_2_6 │ │ │ │ - 23794: 0094d71c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ + 23794: 0094d6ec 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ 23795: 005cb298 104 FUNC GLOBAL DEFAULT 12 blkreplay_next_id │ │ │ │ 23796: 00d7704c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_EVENT │ │ │ │ 23797: 00cc3040 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDUWS │ │ │ │ 23798: 00cb9f4c 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_7 │ │ │ │ 23799: 00d78830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_RECREATE_EVENT │ │ │ │ - 23800: 009a9dc4 656 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ - 23801: 0086ce4c 648 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ + 23800: 009a9d94 656 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ + 23801: 0086ce1c 648 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ 23802: 00cb9f9c 160 OBJECT GLOBAL DEFAULT 24 hw_compat_2_8 │ │ │ │ 23803: 00cba03c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_9 │ │ │ │ 23804: 00d65364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_EVENT │ │ │ │ 23805: 00db1df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_MQ_DSTATE │ │ │ │ 23806: 00db1924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_DSTATE │ │ │ │ 23807: 00db0bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_DATA_RECV_DSTATE │ │ │ │ - 23808: 009d1548 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ - 23809: 00794310 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ + 23808: 009d1518 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ + 23809: 007942e0 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ 23810: 0029d3b4 1068 FUNC GLOBAL DEFAULT 12 qcrypto_tls_cipher_suites_get_data │ │ │ │ - 23811: 00757ec4 40 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ - 23812: 0069c9e8 24 FUNC GLOBAL DEFAULT 12 spr_read_lr │ │ │ │ + 23811: 00757e94 40 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ + 23812: 0069c9b4 24 FUNC GLOBAL DEFAULT 12 spr_read_lr │ │ │ │ 23813: 00db1634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_DATA_DSTATE │ │ │ │ 23814: 004a2aa0 744 FUNC GLOBAL DEFAULT 12 sdbus_set_voltage │ │ │ │ 23815: 00db101e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_DSTATE │ │ │ │ 23816: 00db0468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_READ_DSTATE │ │ │ │ 23817: 00db1b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_BITS_DSTATE │ │ │ │ 23818: 00d6d208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FRAME_EVENT │ │ │ │ - 23819: 009224ec 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ - 23820: 007d9b50 444 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ + 23819: 009224bc 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ + 23820: 007d9b20 444 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ 23821: 00d72bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_EVENT │ │ │ │ 23822: 00383c60 796 FUNC GLOBAL DEFAULT 12 ide_ioport_read │ │ │ │ 23823: 00db120e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_RTAS_GET_SENSOR_STATE_NOT_SUPPORTED_DSTATE │ │ │ │ - 23824: 007942d0 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ - 23825: 00927888 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ + 23824: 007942a0 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ + 23825: 00927858 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ 23826: 002eb840 256 FUNC GLOBAL DEFAULT 12 aml_lgreater_equal │ │ │ │ 23827: 00cd528c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSTSTDCQP │ │ │ │ 23828: 0064aa9c 8 FUNC GLOBAL DEFAULT 12 ppc_cpu_debug_check_watchpoint │ │ │ │ 23829: 00daff4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_START_DSTATE │ │ │ │ - 23830: 007b1384 76 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ + 23830: 007b1354 76 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ 23831: 0029b4f4 224 FUNC GLOBAL DEFAULT 12 plugin_register_inline_op_on_entry │ │ │ │ - 23832: 00796384 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ + 23832: 00796354 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ 23833: 00d67d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REDRAW_EVENT │ │ │ │ - 23834: 00758f7c 276 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ - 23835: 009ca8b4 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ + 23834: 00758f4c 276 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ + 23835: 009ca884 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ 23836: 00d68a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_READ_EVENT │ │ │ │ - 23837: 007e5884 24 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ + 23837: 007e5854 24 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ 23838: 00d74e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_EOI_EVENT │ │ │ │ 23839: 005df5e8 88 FUNC GLOBAL DEFAULT 12 ppc40x_system_reset │ │ │ │ - 23840: 008f7244 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ + 23840: 008f7214 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ 23841: 0046768c 636 FUNC GLOBAL DEFAULT 12 scsi_req_cancel │ │ │ │ - 23842: 009021cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ + 23842: 0090219c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ 23843: 00d78360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_EVENT │ │ │ │ - 23844: 00795f84 1024 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ + 23844: 00795f54 1024 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ 23845: 00db01e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_REQUEST_DSTATE │ │ │ │ 23846: 00d7346c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ENDPOINT_EVENT │ │ │ │ - 23847: 00946250 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ + 23847: 00946220 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ 23848: 00db0d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_RESET_DSTATE │ │ │ │ 23849: 00d7057c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_UNKNOWN_SERVICE_EVENT │ │ │ │ 23850: 00434308 108 FUNC GLOBAL DEFAULT 12 fw_cfg_reset_order_override │ │ │ │ 23851: 00d6c0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MDR_EVENT │ │ │ │ - 23852: 00797774 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ + 23852: 00797744 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ 23853: 00db188e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_NAK_DSTATE │ │ │ │ 23854: 00db1788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_DISABLE_DSTATE │ │ │ │ - 23855: 00796978 84 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ - 23856: 0081996c 616 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ - 23857: 007969cc 92 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ - 23858: 00796a28 100 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ + 23855: 00796948 84 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ + 23856: 0081993c 616 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ + 23857: 0079699c 92 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ + 23858: 007969f8 100 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ 23859: 00dafdfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHDOG_DSTATE │ │ │ │ 23860: 00db089c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DISABLE_IRQ_DSTATE │ │ │ │ 23861: 00c7dc98 12 OBJECT GLOBAL DEFAULT 21 HmatCacheAssociativity_lookup │ │ │ │ - 23862: 0073f7cc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ + 23862: 0073f79c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ 23863: 00db178c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_NOTIFY_DSTATE │ │ │ │ - 23864: 00796a8c 116 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ + 23864: 00796a5c 116 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ 23865: 00db009a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_OPTION_REPLY_DSTATE │ │ │ │ 23866: 00db235a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 23867: 006a51bc 412 FUNC GLOBAL DEFAULT 12 decNumberScaleB │ │ │ │ - 23868: 006e32f8 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ + 23867: 006a518c 412 FUNC GLOBAL DEFAULT 12 decNumberScaleB │ │ │ │ + 23868: 006e32c8 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ 23869: 00d6f054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_EVENT │ │ │ │ - 23870: 007da418 568 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ + 23870: 007da3e8 568 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ 23871: 00d7447c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_EVENT │ │ │ │ - 23872: 008f2cbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ + 23872: 008f2c8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ 23873: 00627058 20 FUNC GLOBAL DEFAULT 12 helper_float_check_status │ │ │ │ 23874: 00d6dd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_EVENT │ │ │ │ 23875: 00d5e464 88 OBJECT GLOBAL DEFAULT 24 JobVerbTable │ │ │ │ 23876: 00db0f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_DSTATE │ │ │ │ 23877: 00db1f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM8_FALLBACK_DSTATE │ │ │ │ 23878: 00d6b2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_EVENT │ │ │ │ - 23879: 0094aebc 328 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ + 23879: 0094ae8c 328 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ 23880: 00db0e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ 23881: 00d6de38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ - 23882: 008dd278 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ - 23883: 0094d5e0 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ + 23882: 008dd248 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ + 23883: 0094d5b0 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ 23884: 00d778cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_N_ELEMS_EVENT │ │ │ │ 23885: 00d7073c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_POST_LOAD_EVENT │ │ │ │ 23886: 00d66838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_REG_EVENT │ │ │ │ 23887: 00cc13e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVSQQP │ │ │ │ - 23888: 0073cd70 152 FUNC GLOBAL DEFAULT 12 cpu_stl_le_mmuidx_ra │ │ │ │ + 23888: 0073cd40 152 FUNC GLOBAL DEFAULT 12 cpu_stl_le_mmuidx_ra │ │ │ │ 23889: 00d68b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RECV_EVENT │ │ │ │ 23890: 00db0a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_WRITE_DSTATE │ │ │ │ 23891: 005740b8 48 FUNC GLOBAL DEFAULT 12 migration_consume_urgent_request │ │ │ │ 23892: 005c8638 84 FUNC GLOBAL DEFAULT 12 replay_shutdown_request │ │ │ │ 23893: 00645bcc 76 FUNC GLOBAL DEFAULT 12 helper_XXBLENDVB │ │ │ │ 23894: 00635274 104 FUNC GLOBAL DEFAULT 12 helper_xvcvuxdsp │ │ │ │ 23895: 00cd5f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_tsr │ │ │ │ 23896: 00645cac 116 FUNC GLOBAL DEFAULT 12 helper_XXBLENDVD │ │ │ │ 23897: 00dafd94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_CANCEL_DSTATE │ │ │ │ - 23898: 0073fd84 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ - 23899: 008fc290 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ + 23898: 0073fd54 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ + 23899: 008fc260 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ 23900: 00d71480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_EVENT │ │ │ │ 23901: 00db0e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_DSTATE │ │ │ │ - 23902: 00756ac0 172 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ + 23902: 00756a90 172 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ 23903: 00d67784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_EVENT │ │ │ │ 23904: 00db1502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_RESET_DSTATE │ │ │ │ 23905: 00645c18 76 FUNC GLOBAL DEFAULT 12 helper_XXBLENDVH │ │ │ │ 23906: 0056b01c 164 FUNC GLOBAL DEFAULT 12 hmp_migrate_pause │ │ │ │ 23907: 00d66bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_SELECT_EVENT │ │ │ │ - 23908: 007ef660 208 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ - 23909: 006d4548 168 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ + 23908: 007ef630 208 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ + 23909: 006d4518 168 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ 23910: 00daff2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_READ_FAIL_DSTATE │ │ │ │ 23911: 0055ee60 172 FUNC GLOBAL DEFAULT 12 tpm_util_is_selftest │ │ │ │ 23912: 00db0d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_DSTATE │ │ │ │ 23913: 00db015e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FLUSH_DSTATE │ │ │ │ 23914: 00db1506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_MESSAGE_DSTATE │ │ │ │ - 23915: 009500f0 28 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ - 23916: 00737a50 128 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ + 23915: 009500c0 28 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ + 23916: 00737a20 128 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ 23917: 00d715a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGIN_EVENT │ │ │ │ - 23918: 0071c570 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ + 23918: 0071c540 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ 23919: 00db168e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_DSTATE │ │ │ │ - 23920: 007cf60c 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ + 23920: 007cf5dc 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ 23921: 00cd4524 132 OBJECT GLOBAL DEFAULT 24 helper_info_DMULQ │ │ │ │ 23922: 00645c64 72 FUNC GLOBAL DEFAULT 12 helper_XXBLENDVW │ │ │ │ - 23923: 00867ecc 208 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ + 23923: 00867e9c 208 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ 23924: 00bc8760 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_drive │ │ │ │ 23925: 00d6a074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_EVENT │ │ │ │ 23926: 00db0f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_DSTATE │ │ │ │ - 23927: 008bc194 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ - 23928: 0073b568 320 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ + 23927: 008bc164 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ + 23928: 0073b538 320 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ 23929: 00d79210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 23930: 00db0ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_UPDATE_IRQ_DSTATE │ │ │ │ - 23931: 008c8340 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ + 23931: 008c8310 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ 23932: 004502f0 412 FUNC GLOBAL DEFAULT 12 pcie_doe_read_config │ │ │ │ - 23933: 00967948 244 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ + 23933: 00967918 244 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ 23934: 00d74f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISCONNECT_CONTAINER_EVENT │ │ │ │ 23935: 00d79054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_NULL_VPA_ADDR_SET_EVENT │ │ │ │ 23936: 00db077e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_FREE_IRQ_DSTATE │ │ │ │ 23937: 00d77b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_EVENT │ │ │ │ - 23938: 009ac15c 228 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ + 23938: 009ac12c 228 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ 23939: 00cd4080 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSTSTDCSP │ │ │ │ - 23940: 006ccbbc 424 FUNC GLOBAL DEFAULT 12 vfio_attach_device │ │ │ │ + 23940: 006ccb8c 424 FUNC GLOBAL DEFAULT 12 vfio_attach_device │ │ │ │ 23941: 00cb2df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andc │ │ │ │ - 23942: 008a9e30 584 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ - 23943: 007744ec 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ + 23942: 008a9e00 584 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ + 23943: 007744bc 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ 23944: 004f478c 52 FUNC GLOBAL DEFAULT 12 vfio_device_init │ │ │ │ 23945: 002a3e08 192 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_qcode │ │ │ │ - 23946: 006e3e94 160 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ + 23946: 006e3e64 160 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ 23947: 00db0640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_DSTATE │ │ │ │ 23948: 00d64adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_HANGUP_EVENT │ │ │ │ - 23949: 00788670 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ - 23950: 007232ec 260 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ - 23951: 006afd88 236 FUNC GLOBAL DEFAULT 12 decDigitsFromDPD │ │ │ │ - 23952: 0070ee20 100 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ + 23949: 00788640 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ + 23950: 007232bc 260 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ + 23951: 006afd58 236 FUNC GLOBAL DEFAULT 12 decDigitsFromDPD │ │ │ │ + 23952: 0070edf0 100 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ 23953: 00d79ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_COMPLETE_EVENT │ │ │ │ - 23954: 009210fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ - 23955: 0093bd04 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ - 23956: 008bfe34 780 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ - 23957: 0086840c 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ + 23954: 009210cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ + 23955: 0093bcd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ + 23956: 008bfe04 780 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ + 23957: 008683dc 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ 23958: 00cb2b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ands │ │ │ │ - 23959: 0094e110 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ + 23959: 0094e0e0 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ 23960: 00db1170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC405EP_CLOCKS_COMPUTE_DSTATE │ │ │ │ 23961: 00256fec 612 FUNC GLOBAL DEFAULT 12 cap_disas_monitor │ │ │ │ 23962: 00db080c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_DSTATE │ │ │ │ 23963: 00d6f124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_REQ_STATUS_EVENT │ │ │ │ 23964: 00d72040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_EVENT │ │ │ │ 23965: 00db1cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_DSTATE │ │ │ │ - 23966: 009a2eb4 40 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ + 23966: 009a2e84 40 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ 23967: 00d7705c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_EVENT │ │ │ │ - 23968: 0079f588 12 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ + 23968: 0079f558 12 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ 23969: 00dafd28 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_export_c │ │ │ │ 23970: 003c350c 128 FUNC GLOBAL DEFAULT 12 pcnet_bcr_readw │ │ │ │ 23971: 00dafe84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_MAP_FLUSH_DSTATE │ │ │ │ 23972: 00284c90 248 FUNC GLOBAL DEFAULT 12 float16_to_uint64_scalbn │ │ │ │ 23973: 00d66c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_UNREALIZE_EVENT │ │ │ │ 23974: 00d71c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_EVENT │ │ │ │ 23975: 00db1668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLAIM_INTERFACE_DSTATE │ │ │ │ 23976: 00db08cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_EOI_DSTATE │ │ │ │ 23977: 00d729a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_EVENT │ │ │ │ - 23978: 00732168 72 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ + 23978: 00732138 72 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ 23979: 00db2896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOAD_MODULE_DSTATE │ │ │ │ 23980: 00db0fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_DSTATE │ │ │ │ 23981: 005e66b4 152 FUNC GLOBAL DEFAULT 12 ppc4xx_dcr_realize │ │ │ │ - 23982: 0096b7e4 320 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ + 23982: 0096b7b4 320 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ 23983: 00d64f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_EVENT │ │ │ │ 23984: 00d6e048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NULL_DESCRIPTOR_EVENT │ │ │ │ 23985: 00d6e638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_DESC_EVENT │ │ │ │ - 23986: 008bcf30 260 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ + 23986: 008bcf00 260 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ 23987: 00d7aea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRANSACTION_EVENT │ │ │ │ - 23988: 009a5194 1356 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ + 23988: 009a5164 1356 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ 23989: 00db0370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RO_WRITE_DSTATE │ │ │ │ - 23990: 008bce5c 212 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ + 23990: 008bce2c 212 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ 23991: 00dafd67 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_trace_c │ │ │ │ - 23992: 0080298c 912 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ + 23992: 0080295c 912 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ 23993: 00d6dd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_EVENT │ │ │ │ 23994: 00643d2c 88 FUNC GLOBAL DEFAULT 12 helper_vrefp │ │ │ │ 23995: 00d74ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_SKIP_EVENT │ │ │ │ - 23996: 008cbe64 372 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ + 23996: 008cbe34 372 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ 23997: 0063dd38 192 FUNC GLOBAL DEFAULT 12 helper_DIVWE │ │ │ │ - 23998: 009ceb54 148 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ + 23998: 009ceb24 148 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ 23999: 00dafe90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_WRITE_ZEROES_DSTATE │ │ │ │ 24000: 00d6c190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_SELECT_EVENT │ │ │ │ 24001: 00d6f194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_RESET_EVENT │ │ │ │ 24002: 00d6bd90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_WRITE_EVENT │ │ │ │ 24003: 00d737ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_READ_READY_EVENT │ │ │ │ - 24004: 0073f6f0 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ + 24004: 0073f6c0 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ 24005: 00db19f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_ENABLE_DSTATE │ │ │ │ 24006: 00d6eb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_EVENT │ │ │ │ 24007: 00568224 624 FUNC GLOBAL DEFAULT 12 fd_start_outgoing_migration │ │ │ │ 24008: 00db135c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_DSTATE │ │ │ │ - 24009: 00848e24 440 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ + 24009: 00848df4 440 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ 24010: 005118b8 128 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config │ │ │ │ 24011: 00db28d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_DSTATE │ │ │ │ 24012: 00db0314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MANUFACTURER_ID_DSTATE │ │ │ │ 24013: 00d6d368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_XSUM_CALC_EVENT │ │ │ │ 24014: 0063e8a0 100 FUNC GLOBAL DEFAULT 12 helper_VSUBUHS │ │ │ │ 24015: 00d6aa54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CHECK_INTERRUPTS_EVENT │ │ │ │ - 24016: 00759d84 76 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ + 24016: 00759d54 76 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ 24017: 00db1afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_DSTATE │ │ │ │ 24018: 00d6f084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_EVENT │ │ │ │ 24019: 00d66de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_RW_COMPLETE_EVENT │ │ │ │ 24020: 003274ac 9084 FUNC GLOBAL DEFAULT 12 load_elf_ram_sym │ │ │ │ 24021: 00cd6078 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_booke_tcr │ │ │ │ - 24022: 008311d0 968 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ + 24022: 008311a0 968 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ 24023: 00cc2464 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVBM_le_exp │ │ │ │ - 24024: 00794854 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ + 24024: 00794824 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ 24025: 00d75dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_COMMIT_EVENT │ │ │ │ 24026: 00d67374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CADENCE_UART_BAUDRATE_EVENT │ │ │ │ 24027: 00d7b000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 24028: 00d7a0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 24029: 00284a8c 264 FUNC GLOBAL DEFAULT 12 float16_to_uint16_scalbn │ │ │ │ 24030: 002e4458 256 FUNC GLOBAL DEFAULT 12 v9fs_reset │ │ │ │ 24031: 00d686c4 156 OBJECT GLOBAL DEFAULT 24 hw_dma_trace_events │ │ │ │ 24032: 00db102c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_DSTATE │ │ │ │ 24033: 002e9dd0 272 FUNC GLOBAL DEFAULT 12 aml_to_buffer │ │ │ │ - 24034: 00921380 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ - 24035: 0084a6f4 756 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ + 24034: 00921350 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ + 24035: 0084a6c4 756 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ 24036: 003caf78 300 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec_ex │ │ │ │ - 24037: 00927394 112 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ - 24038: 00919828 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ - 24039: 008c61d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ + 24037: 00927364 112 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ + 24038: 009197f8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ + 24039: 008c61a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ 24040: 005695dc 8 FUNC GLOBAL DEFAULT 12 global_state_store_running │ │ │ │ - 24041: 008bcc1c 388 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ + 24041: 008bcbec 388 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ 24042: 00d674a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_WRITE_EVENT │ │ │ │ - 24043: 0070df88 20 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ + 24043: 0070df58 20 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ 24044: 00d78a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_GUEST_LEDS_EVENT │ │ │ │ 24045: 00daffbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_DSTATE │ │ │ │ - 24046: 009a8734 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ - 24047: 0081d51c 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ + 24046: 009a8704 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ + 24047: 0081d4ec 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ 24048: 00d724c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DEQUEUE_EVENT │ │ │ │ 24049: 003a4e2c 204 FUNC GLOBAL DEFAULT 12 isa_bus_dma │ │ │ │ - 24050: 0099b5d4 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ + 24050: 0099b5a4 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ 24051: 00282cd0 192 FUNC GLOBAL DEFAULT 12 float128_to_int128 │ │ │ │ 24052: 0033abac 100 FUNC GLOBAL DEFAULT 12 qemu_edid_region_io │ │ │ │ 24053: 00d7025c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_IRQ_SET_EXIT_EVENT │ │ │ │ 24054: 00db0f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_DSTATE │ │ │ │ 24055: 00db0cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_DSTATE │ │ │ │ 24056: 00d6c4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_CMD_ADB_REQUEST_EVENT │ │ │ │ 24057: 002a157c 128 FUNC GLOBAL DEFAULT 12 qemu_console_is_fixedsize │ │ │ │ 24058: 00537594 156 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event │ │ │ │ 24059: 00d7af60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 24060: 005c7298 8 FUNC GLOBAL DEFAULT 12 can_bus_client_set_filters │ │ │ │ - 24061: 0092326c 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ + 24061: 0092323c 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ 24062: 00db0096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_REPLY_ERR_IGNORED_DSTATE │ │ │ │ - 24063: 006f79d0 316 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ + 24063: 006f79a0 316 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ 24064: 00cd4290 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCVSPBF16 │ │ │ │ - 24065: 0069f020 40 FUNC GLOBAL DEFAULT 12 decContextRestoreStatus │ │ │ │ - 24066: 00995758 112 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ + 24065: 0069efec 40 FUNC GLOBAL DEFAULT 12 decContextRestoreStatus │ │ │ │ + 24066: 00995728 112 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ 24067: 00d6f7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MISC_CB_EVENT │ │ │ │ 24068: 00db255c 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize_log │ │ │ │ 24069: 00bc8868 40 OBJECT GLOBAL DEFAULT 21 ide_portio2_list │ │ │ │ 24070: 00447f7c 232 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_add_sup_pgsize │ │ │ │ 24071: 00db2114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUIT_DSTATE │ │ │ │ 24072: 005736d8 1856 FUNC GLOBAL DEFAULT 12 qmp_migrate │ │ │ │ 24073: 003fd770 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_pending │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -28,15 +28,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libaio.so.1t64] │ │ │ │ 0x00000001 (NEEDED) Shared library: [liburing.so.2] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmodule-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux.so.3] │ │ │ │ 0x0000000c (INIT) 0x24843c │ │ │ │ - 0x0000000d (FINI) 0x9d7364 │ │ │ │ + 0x0000000d (FINI) 0x9d7334 │ │ │ │ 0x00000019 (INIT_ARRAY) 0xbbc530 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 3316 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0xbbd224 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x1cc │ │ │ │ 0x00000005 (STRTAB) 0x88aa0 │ │ │ │ 0x00000006 (SYMTAB) 0x2a9f0 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 21adae2f857c78737047602d34f26ff40884f8d9 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 9abc2e82e8ef6fe2e6876dfb1d3d17b3217668c7 │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -1,8 +1,7 @@ │ │ │ │ -|xspG`-4 │ │ │ │ /lib/ld-linux.so.3 │ │ │ │ =D"tBR %B │ │ │ │ !*C._!`&O2 │ │ │ │ x9d.x{9, │ │ │ │ ^n>hw8!D │ │ │ │ ]{N>O"_(6b|c │ │ │ │ t1k,e*F2v │ │ │ │ @@ -23744,27 +23743,27 @@ │ │ │ │ GLIBC_2.11 │ │ │ │ GLIBC_2.32 │ │ │ │ GLIBC_2.7 │ │ │ │ GLIBC_2.34 │ │ │ │ GLIBC_2.10 │ │ │ │ GLIBC_2.38 │ │ │ │ AB24RG24AR24XR24XB24 │ │ │ │ -ERSTSTOR,s │ │ │ │ +ERSTSTOR │ │ │ │ UUUUUUE@ │ │ │ │ GFC UMEQ │ │ │ │ DD@@"" │ │ │ │ UUUU3333 │ │ │ │ -IHAVEOPT │ │ │ │ +IHAVEOPT,#N │ │ │ │ TPOEVAHI │ │ │ │ IHAVEOPT │ │ │ │ CIGAMDBNTPOEVAHIS │ │ │ │ DATAATAD │ │ │ │ zerodesc │ │ │ │ -desczero │ │ │ │ -vhdxfile │ │ │ │ +desczeroD │ │ │ │ +vhdxfileH │ │ │ │ W_headmetadata7g │ │ │ │ COWDKDMVT │ │ │ │ FLATVMFSSPARt │ │ │ │ vmfsseSp │ │ │ │ COWDKDMV< │ │ │ │ COWDKDMV │ │ │ │ qem2qemuWi2k │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -12,1324 +12,1324 @@ │ │ │ │ ldr r1, [pc, #24] @ 24b384 │ │ │ │ ldr r0, [pc, #24] @ 24b388 │ │ │ │ ldr r2, [pc, #24] @ 24b38c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq ip, r9, r8, lsr #19 │ │ │ │ - ldrsheq ip, [r8], #-16 @ │ │ │ │ - rsbseq ip, r8, r4, lsl #4 │ │ │ │ + addeq ip, r9, r8, ror r9 │ │ │ │ + rsbseq ip, r8, r0, asr #3 │ │ │ │ + ldrsbeq ip, [r8], #-20 @ 0xffffffec @ │ │ │ │ andeq r0, r0, r6, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24b3c0 │ │ │ │ ldr r1, [pc, #24] @ 24b3c4 │ │ │ │ ldr r0, [pc, #24] @ 24b3c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq sp, r9, r0, asr #12 │ │ │ │ - rsbseq lr, r8, r4, ror r1 │ │ │ │ - rsbseq lr, r8, ip, lsl #3 │ │ │ │ + addeq sp, r9, r0, lsl r6 │ │ │ │ + rsbseq lr, r8, r4, asr #2 │ │ │ │ + rsbseq lr, r8, ip, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24b3fc │ │ │ │ ldr r1, [pc, #24] @ 24b400 │ │ │ │ ldr r0, [pc, #24] @ 24b404 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq sp, r9, r4, lsr r7 │ │ │ │ - rsbseq lr, r8, r4, lsl r5 │ │ │ │ - rsbseq lr, r8, r0, lsr #10 │ │ │ │ + addeq sp, r9, r4, lsl #14 │ │ │ │ + rsbseq lr, r8, r4, ror #9 │ │ │ │ + ldrsheq lr, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24b438 │ │ │ │ ldr r1, [pc, #24] @ 24b43c │ │ │ │ ldr r0, [pc, #24] @ 24b440 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0089f1b8 │ │ │ │ - ldrsheq pc, [r8], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbseq pc, r8, ip, lsl #4 │ │ │ │ + addeq pc, r9, r8, lsl #3 │ │ │ │ + rsbseq pc, r8, ip, asr #3 │ │ │ │ + ldrsbeq pc, [r8], #-28 @ 0xffffffe4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b478 │ │ │ │ ldr r1, [pc, #28] @ 24b47c │ │ │ │ ldr r0, [pc, #28] @ 24b480 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq sp, sp, ip, ror r4 │ │ │ │ - rsbseq r1, r9, r4, lsr sp │ │ │ │ - rsbseq r1, r9, r0, asr #26 │ │ │ │ + addeq sp, sp, ip, asr #8 │ │ │ │ + rsbseq r1, r9, r4, lsl #26 │ │ │ │ + rsbseq r1, r9, r0, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b4b8 │ │ │ │ ldr r1, [pc, #28] @ 24b4bc │ │ │ │ ldr r0, [pc, #28] @ 24b4c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq pc, sp, r8, lsl r5 @ │ │ │ │ - rsbseq r5, r9, ip, asr #15 │ │ │ │ - ldrsbeq r5, [r9], #-124 @ 0xffffff84 @ │ │ │ │ + addeq pc, sp, r8, ror #9 │ │ │ │ + @ instruction: 0x0079579c │ │ │ │ + rsbseq r5, r9, ip, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24b4f4 │ │ │ │ ldr r1, [pc, #24] @ 24b4f8 │ │ │ │ ldr r0, [pc, #24] @ 24b4fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq pc, sp, r8, ror #10 │ │ │ │ - rsbseq r5, r9, ip, lsr #19 │ │ │ │ - rsbseq r5, r9, r0, asr #19 │ │ │ │ + addeq pc, sp, r8, lsr r5 @ │ │ │ │ + rsbseq r5, r9, ip, ror r9 │ │ │ │ + @ instruction: 0x00795990 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b534 │ │ │ │ ldr r1, [pc, #28] @ 24b538 │ │ │ │ ldr r0, [pc, #28] @ 24b53c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24b540 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq r1, lr, r0, lsr r6 │ │ │ │ - rsbseq ip, r9, r4, ror #16 │ │ │ │ - rsbseq ip, r9, r8, ror r8 │ │ │ │ + addeq r1, lr, r0, lsl #12 │ │ │ │ + rsbseq ip, r9, r4, lsr r8 │ │ │ │ + rsbseq ip, r9, r8, asr #16 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b578 │ │ │ │ ldr r1, [pc, #28] @ 24b57c │ │ │ │ ldr r0, [pc, #28] @ 24b580 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24b584 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq r1, lr, ip, ror #11 │ │ │ │ - rsbseq ip, r9, r0, lsr #16 │ │ │ │ - rsbseq ip, r9, r4, lsr r8 │ │ │ │ + @ instruction: 0x008e15bc │ │ │ │ + ldrsheq ip, [r9], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq ip, r9, r4, lsl #16 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b5bc │ │ │ │ ldr r1, [pc, #28] @ 24b5c0 │ │ │ │ ldr r0, [pc, #28] @ 24b5c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24b5c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq r1, lr, r4, asr r8 │ │ │ │ - ldrsbeq ip, [r9], #-124 @ 0xffffff84 @ │ │ │ │ - ldrsheq ip, [r9], #-112 @ 0xffffff90 @ │ │ │ │ + addeq r1, lr, r4, lsr #16 │ │ │ │ + rsbseq ip, r9, ip, lsr #15 │ │ │ │ + rsbseq ip, r9, r0, asr #15 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b600 │ │ │ │ ldr r1, [pc, #28] @ 24b604 │ │ │ │ ldr r0, [pc, #28] @ 24b608 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24b60c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq r1, lr, r0, lsl r8 │ │ │ │ - @ instruction: 0x0079c798 │ │ │ │ - rsbseq lr, r9, r0, ror #1 │ │ │ │ + addeq r1, lr, r0, ror #15 │ │ │ │ + rsbseq ip, r9, r8, ror #14 │ │ │ │ + ldrheq lr, [r9], #-0 @ │ │ │ │ andeq r0, r0, fp, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24b640 │ │ │ │ ldr r1, [pc, #24] @ 24b644 │ │ │ │ ldr r0, [pc, #24] @ 24b648 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq r1, lr, r0, lsr #23 │ │ │ │ - rsbseq lr, r9, ip, asr #27 │ │ │ │ - ldrsbeq lr, [r9], #-220 @ 0xffffff24 @ │ │ │ │ + addeq r1, lr, r0, ror fp │ │ │ │ + @ instruction: 0x0079ed9c │ │ │ │ + rsbseq lr, r9, ip, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24b67c │ │ │ │ ldr r1, [pc, #24] @ 24b680 │ │ │ │ ldr r0, [pc, #24] @ 24b684 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq r1, lr, r4, lsr sp │ │ │ │ - ldrsheq pc, [r9], #-48 @ 0xffffffd0 @ │ │ │ │ - ldrsheq pc, [r9], #-60 @ 0xffffffc4 @ │ │ │ │ + addeq r1, lr, r4, lsl #26 │ │ │ │ + rsbseq pc, r9, r0, asr #7 │ │ │ │ + rsbseq pc, r9, ip, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b6bc │ │ │ │ ldr r1, [pc, #28] @ 24b6c0 │ │ │ │ ldr r0, [pc, #28] @ 24b6c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24b6c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq r2, lr, r0, ror #5 │ │ │ │ - rsbseq r2, sl, r0, ror #14 │ │ │ │ - rsbseq r2, sl, ip, lsr #23 │ │ │ │ + @ instruction: 0x008e22b0 │ │ │ │ + rsbseq r2, sl, r0, lsr r7 │ │ │ │ + rsbseq r2, sl, ip, ror fp │ │ │ │ andeq r0, r0, lr, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24b6fc │ │ │ │ ldr r1, [pc, #24] @ 24b700 │ │ │ │ ldr r0, [pc, #24] @ 24b704 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #194 @ 0xc2 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq r4, lr, r0, lsr r3 │ │ │ │ - rsbseq sl, sl, r8, lsr #2 │ │ │ │ - rsbseq sl, sl, r4, lsr r1 │ │ │ │ + addeq r4, lr, r0, lsl #6 │ │ │ │ + ldrsheq sl, [sl], #-8 @ │ │ │ │ + rsbseq sl, sl, r4, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b73c │ │ │ │ ldr r1, [pc, #28] @ 24b740 │ │ │ │ ldr r0, [pc, #28] @ 24b744 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq r4, lr, ip, lsl #31 │ │ │ │ - @ instruction: 0x007ac890 │ │ │ │ - rsbseq ip, sl, r0, lsr #17 │ │ │ │ + addeq r4, lr, ip, asr pc │ │ │ │ + rsbseq ip, sl, r0, ror #16 │ │ │ │ + rsbseq ip, sl, r0, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b77c │ │ │ │ ldr r1, [pc, #28] @ 24b780 │ │ │ │ ldr r0, [pc, #28] @ 24b784 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ mov r2, #137 @ 0x89 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq r5, lr, r4, lsr r9 │ │ │ │ - rsbseq pc, sl, r0, asr r2 @ │ │ │ │ - rsbseq pc, sl, r0, ror #5 │ │ │ │ + addeq r5, lr, r4, lsl #18 │ │ │ │ + rsbseq pc, sl, r0, lsr #4 │ │ │ │ + ldrheq pc, [sl], #-32 @ 0xffffffe0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b7bc │ │ │ │ ldr r1, [pc, #28] @ 24b7c0 │ │ │ │ ldr r0, [pc, #28] @ 24b7c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24b7c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq r5, lr, ip, lsl lr │ │ │ │ - rsbseq r0, fp, r8, asr r3 │ │ │ │ - rsbseq r0, fp, r8, ror #6 │ │ │ │ + addeq r5, lr, ip, ror #27 │ │ │ │ + rsbseq r0, fp, r8, lsr #6 │ │ │ │ + rsbseq r0, fp, r8, lsr r3 │ │ │ │ andeq r0, r0, r7, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b800 │ │ │ │ ldr r1, [pc, #28] @ 24b804 │ │ │ │ ldr r0, [pc, #28] @ 24b808 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24b80c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - ldrdeq r5, [lr], r8 │ │ │ │ - rsbseq r0, fp, r4, lsl r3 │ │ │ │ - rsbseq r0, fp, r4, lsr #6 │ │ │ │ + addeq r5, lr, r8, lsr #27 │ │ │ │ + rsbseq r0, fp, r4, ror #5 │ │ │ │ + ldrsheq r0, [fp], #-36 @ 0xffffffdc @ │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b844 │ │ │ │ ldr r1, [pc, #28] @ 24b848 │ │ │ │ ldr r0, [pc, #28] @ 24b84c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - umulleq r5, lr, r4, sp │ │ │ │ + addeq r5, lr, r4, ror #26 │ │ │ │ + rsbseq r0, fp, r4, lsr #5 │ │ │ │ ldrsbeq r0, [fp], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq r0, fp, r4, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b884 │ │ │ │ ldr r1, [pc, #28] @ 24b888 │ │ │ │ ldr r0, [pc, #28] @ 24b88c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24b890 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq r5, lr, r4, asr sp │ │ │ │ - @ instruction: 0x007b0290 │ │ │ │ - rsbseq r0, fp, r0, ror #5 │ │ │ │ + addeq r5, lr, r4, lsr #26 │ │ │ │ + rsbseq r0, fp, r0, ror #4 │ │ │ │ + ldrheq r0, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24b8c4 │ │ │ │ ldr r1, [pc, #24] @ 24b8c8 │ │ │ │ ldr r0, [pc, #24] @ 24b8cc │ │ │ │ ldr r2, [pc, #24] @ 24b8d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - strdeq r3, [pc], r4 │ │ │ │ - rsbseq r1, fp, ip, lsl #29 │ │ │ │ - addeq r8, r8, ip, lsr ip │ │ │ │ + addeq r3, pc, r4, asr #25 │ │ │ │ + rsbseq r1, fp, ip, asr lr │ │ │ │ + addeq r8, r8, ip, lsl #24 │ │ │ │ muleq r0, r1, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24b904 │ │ │ │ ldr r1, [pc, #24] @ 24b908 │ │ │ │ ldr r0, [pc, #24] @ 24b90c │ │ │ │ ldr r2, [pc, #24] @ 24b910 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq r4, pc, r4, lsr #2 │ │ │ │ - ldrsbeq r4, [fp], #-124 @ 0xffffff84 @ │ │ │ │ - ldrsheq r4, [fp], #-112 @ 0xffffff90 @ │ │ │ │ + strdeq r4, [pc], r4 @ │ │ │ │ + rsbseq r4, fp, ip, lsr #15 │ │ │ │ + rsbseq r4, fp, r0, asr #15 │ │ │ │ andeq r0, r0, r3, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b948 │ │ │ │ ldr r1, [pc, #28] @ 24b94c │ │ │ │ ldr r0, [pc, #28] @ 24b950 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24b954 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq pc, r2, ip, asr #23 │ │ │ │ - rsbseq pc, r9, r0, lsr #18 │ │ │ │ - rsbseq pc, r9, r4, lsr r9 @ │ │ │ │ + umullseq pc, r2, ip, fp @ │ │ │ │ + ldrsheq pc, [r9], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq pc, r9, r4, lsl #18 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b98c │ │ │ │ ldr r1, [pc, #28] @ 24b990 │ │ │ │ ldr r0, [pc, #28] @ 24b994 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq pc, r2, r8, lsl #23 │ │ │ │ - rsbseq pc, fp, r8, asr r0 @ │ │ │ │ - rsbseq pc, fp, r4, rrx │ │ │ │ + addseq pc, r2, r8, asr fp @ │ │ │ │ + rsbseq pc, fp, r8, lsr #32 │ │ │ │ + rsbseq pc, fp, r4, lsr r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b9cc │ │ │ │ ldr r1, [pc, #28] @ 24b9d0 │ │ │ │ ldr r0, [pc, #28] @ 24b9d4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24b9d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq pc, r2, r8, asr #22 │ │ │ │ - rsbseq pc, fp, r4, lsl r0 @ │ │ │ │ - rsbseq pc, fp, r8, lsr r0 @ │ │ │ │ + addseq pc, r2, r8, lsl fp @ │ │ │ │ + rsbseq lr, fp, r4, ror #31 │ │ │ │ + rsbseq pc, fp, r8 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24ba10 │ │ │ │ ldr r1, [pc, #28] @ 24ba14 │ │ │ │ ldr r0, [pc, #28] @ 24ba18 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #200 @ 0xc8 │ │ │ │ mov r2, #372 @ 0x174 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq pc, r2, r4, lsl #22 │ │ │ │ - ldrsbeq lr, [fp], #-244 @ 0xffffff0c @ │ │ │ │ - rsbseq pc, fp, r4, lsl r0 @ │ │ │ │ + @ instruction: 0x0092fad4 │ │ │ │ + rsbseq lr, fp, r4, lsr #31 │ │ │ │ + rsbseq lr, fp, r4, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24ba50 │ │ │ │ ldr r1, [pc, #28] @ 24ba54 │ │ │ │ ldr r0, [pc, #28] @ 24ba58 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24ba5c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq pc, r2, r4, asr #21 │ │ │ │ - rsbseq lr, fp, r0, asr #19 │ │ │ │ - rsbseq pc, fp, r4 │ │ │ │ + umullseq pc, r2, r4, sl @ │ │ │ │ + @ instruction: 0x007be990 │ │ │ │ + ldrsbeq lr, [fp], #-244 @ 0xffffff0c @ │ │ │ │ @ instruction: 0x000005b1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24ba94 │ │ │ │ ldr r1, [pc, #28] @ 24ba98 │ │ │ │ ldr r0, [pc, #28] @ 24ba9c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24baa0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq pc, r2, r0, lsl #21 │ │ │ │ - rsbseq lr, fp, ip, ror r9 │ │ │ │ - rsbseq lr, fp, r0, asr #31 │ │ │ │ + addseq pc, r2, r0, asr sl @ │ │ │ │ + rsbseq lr, fp, ip, asr #18 │ │ │ │ + @ instruction: 0x007bef90 │ │ │ │ @ instruction: 0x000005be │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bad8 │ │ │ │ ldr r1, [pc, #28] @ 24badc │ │ │ │ ldr r0, [pc, #28] @ 24bae0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24bae4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq pc, r2, ip, lsr sl @ │ │ │ │ - rsbseq lr, fp, r8, lsr r9 │ │ │ │ - @ instruction: 0x007bef9c │ │ │ │ + addseq pc, r2, ip, lsl #20 │ │ │ │ + rsbseq lr, fp, r8, lsl #18 │ │ │ │ + rsbseq lr, fp, ip, ror #30 │ │ │ │ strdeq r2, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bb1c │ │ │ │ ldr r1, [pc, #28] @ 24bb20 │ │ │ │ ldr r0, [pc, #28] @ 24bb24 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r1, r3, r4, asr #28 │ │ │ │ - rsbseq lr, fp, r8, asr #29 │ │ │ │ - ldrsbeq lr, [fp], #-228 @ 0xffffff1c @ │ │ │ │ + addseq r1, r3, r4, lsl lr │ │ │ │ + @ instruction: 0x007bee98 │ │ │ │ + rsbseq lr, fp, r4, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bb5c │ │ │ │ ldr r1, [pc, #28] @ 24bb60 │ │ │ │ ldr r0, [pc, #28] @ 24bb64 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24bb68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r1, r3, r4, lsl #28 │ │ │ │ - rsbseq lr, fp, r4, lsl #29 │ │ │ │ - rsbseq lr, fp, r8, lsr #29 │ │ │ │ + @ instruction: 0x00931dd4 │ │ │ │ + rsbseq lr, fp, r4, asr lr │ │ │ │ + rsbseq lr, fp, r8, ror lr │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bba0 │ │ │ │ ldr r1, [pc, #28] @ 24bba4 │ │ │ │ ldr r0, [pc, #28] @ 24bba8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r2, r3, r4, lsl #8 │ │ │ │ - rsbseq r2, sl, r8, lsl #11 │ │ │ │ - @ instruction: 0x007a259c │ │ │ │ + @ instruction: 0x009323d4 │ │ │ │ + rsbseq r2, sl, r8, asr r5 │ │ │ │ + rsbseq r2, sl, ip, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bbe0 │ │ │ │ ldr r1, [pc, #28] @ 24bbe4 │ │ │ │ ldr r0, [pc, #28] @ 24bbe8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24bbec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r2, r3, r4, asr #7 │ │ │ │ - rsbseq r8, ip, r0, lsr r6 │ │ │ │ - ldrsbeq r8, [ip], #-108 @ 0xffffff94 @ │ │ │ │ + umullseq r2, r3, r4, r3 │ │ │ │ + rsbseq r8, ip, r0, lsl #12 │ │ │ │ + rsbseq r8, ip, ip, lsr #13 │ │ │ │ muleq r0, r6, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bc24 │ │ │ │ ldr r1, [pc, #28] @ 24bc28 │ │ │ │ ldr r0, [pc, #28] @ 24bc2c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24bc30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r3, r3, r0, lsr #29 │ │ │ │ - rsbseq ip, ip, ip, lsr r3 │ │ │ │ - rsbseq ip, ip, ip, asr #6 │ │ │ │ + addseq r3, r3, r0, ror lr │ │ │ │ + rsbseq ip, ip, ip, lsl #6 │ │ │ │ + rsbseq ip, ip, ip, lsl r3 │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bc68 │ │ │ │ ldr r1, [pc, #28] @ 24bc6c │ │ │ │ ldr r0, [pc, #28] @ 24bc70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r5, r3, r4, lsr r6 │ │ │ │ - rsbseq r7, sp, ip, lsl lr │ │ │ │ - rsbseq r7, sp, r4, lsr #28 │ │ │ │ + addseq r5, r3, r4, lsl #12 │ │ │ │ + rsbseq r7, sp, ip, ror #27 │ │ │ │ + ldrsheq r7, [sp], #-212 @ 0xffffff2c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bca8 │ │ │ │ ldr r1, [pc, #28] @ 24bcac │ │ │ │ ldr r0, [pc, #28] @ 24bcb0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #800 @ 0x320 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r7, r3, r0, lsl r7 │ │ │ │ - rsbseq r4, lr, r0, lsr #21 │ │ │ │ - ldrheq r4, [lr], #-160 @ 0xffffff60 @ │ │ │ │ + addseq r7, r3, r0, ror #13 │ │ │ │ + rsbseq r4, lr, r0, ror sl │ │ │ │ + rsbseq r4, lr, r0, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bce8 │ │ │ │ ldr r1, [pc, #28] @ 24bcec │ │ │ │ ldr r0, [pc, #28] @ 24bcf0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24bcf4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r8, r3, r8, asr #7 │ │ │ │ - rsbseq sl, r9, r8, lsl #23 │ │ │ │ - rsbseq r8, lr, r0, ror #23 │ │ │ │ + umullseq r8, r3, r8, r3 │ │ │ │ + rsbseq sl, r9, r8, asr fp │ │ │ │ + ldrheq r8, [lr], #-176 @ 0xffffff50 @ │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bd2c │ │ │ │ ldr r1, [pc, #28] @ 24bd30 │ │ │ │ ldr r0, [pc, #28] @ 24bd34 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24bd38 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r8, r3, r4, lsl #7 │ │ │ │ - rsbseq r8, lr, r0, lsr #21 │ │ │ │ - rsbseq r5, r9, r0, lsr #1 │ │ │ │ + addseq r8, r3, r4, asr r3 │ │ │ │ + rsbseq r8, lr, r0, ror sl │ │ │ │ + rsbseq r5, r9, r0, ror r0 │ │ │ │ andeq r0, r0, r1, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bd70 │ │ │ │ ldr r1, [pc, #28] @ 24bd74 │ │ │ │ ldr r0, [pc, #28] @ 24bd78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r8, r3, ip, ror #14 │ │ │ │ - ldrheq r2, [sl], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq r2, sl, r8, lsl #8 │ │ │ │ + addseq r8, r3, ip, lsr r7 │ │ │ │ + rsbseq r2, sl, r8, lsl #7 │ │ │ │ + ldrsbeq r2, [sl], #-56 @ 0xffffffc8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bdb0 │ │ │ │ ldr r1, [pc, #28] @ 24bdb4 │ │ │ │ ldr r0, [pc, #28] @ 24bdb8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r8, r3, ip, lsr #14 │ │ │ │ - rsbseq r2, sl, r8, ror r3 │ │ │ │ - rsbseq r2, sl, r8, asr #7 │ │ │ │ + @ instruction: 0x009386fc │ │ │ │ + rsbseq r2, sl, r8, asr #6 │ │ │ │ + @ instruction: 0x007a2398 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bdf0 │ │ │ │ ldr r1, [pc, #28] @ 24bdf4 │ │ │ │ ldr r0, [pc, #28] @ 24bdf8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24bdfc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r8, r3, ip, lsl #20 │ │ │ │ - rsbseq sl, r9, r0, lsl #21 │ │ │ │ - ldrsbeq r8, [lr], #-168 @ 0xffffff58 @ │ │ │ │ + @ instruction: 0x009389dc │ │ │ │ + rsbseq sl, r9, r0, asr sl │ │ │ │ + rsbseq r8, lr, r8, lsr #21 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24be34 │ │ │ │ ldr r1, [pc, #28] @ 24be38 │ │ │ │ ldr r0, [pc, #28] @ 24be3c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24be40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r8, r3, r8, asr #19 │ │ │ │ - rsbseq pc, r9, r4, lsr r4 @ │ │ │ │ - rsbseq pc, r9, r8, asr #8 │ │ │ │ + umullseq r8, r3, r8, r9 │ │ │ │ + rsbseq pc, r9, r4, lsl #8 │ │ │ │ + rsbseq pc, r9, r8, lsl r4 @ │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24be78 │ │ │ │ ldr r1, [pc, #28] @ 24be7c │ │ │ │ ldr r0, [pc, #28] @ 24be80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #164 @ 0xa4 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r8, r3, r4, lsl #19 │ │ │ │ - rsbseq sl, lr, r4, lsl #31 │ │ │ │ - rsbseq fp, lr, r8, lsr #7 │ │ │ │ + addseq r8, r3, r4, asr r9 │ │ │ │ + rsbseq sl, lr, r4, asr pc │ │ │ │ + rsbseq fp, lr, r8, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24beb8 │ │ │ │ ldr r1, [pc, #28] @ 24bebc │ │ │ │ ldr r0, [pc, #28] @ 24bec0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r8, r3, r4, asr #18 │ │ │ │ - rsbseq r4, r9, ip, ror #31 │ │ │ │ - rsbseq r5, r9, r0 │ │ │ │ + addseq r8, r3, r4, lsl r9 │ │ │ │ + ldrheq r4, [r9], #-252 @ 0xffffff04 @ │ │ │ │ + ldrsbeq r4, [r9], #-240 @ 0xffffff10 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bef8 │ │ │ │ ldr r1, [pc, #28] @ 24befc │ │ │ │ ldr r0, [pc, #28] @ 24bf00 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24bf04 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - umullseq r9, r3, r0, r0 │ │ │ │ - rsbseq pc, r9, r0, ror r3 @ │ │ │ │ - rsbseq pc, r9, r4, lsl #7 │ │ │ │ + addseq r9, r3, r0, rrx │ │ │ │ + rsbseq pc, r9, r0, asr #6 │ │ │ │ + rsbseq pc, r9, r4, asr r3 @ │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bf3c │ │ │ │ ldr r1, [pc, #28] @ 24bf40 │ │ │ │ ldr r0, [pc, #28] @ 24bf44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r9, r3, ip, asr #28 │ │ │ │ - rsbseq sp, r8, r4, lsr #13 │ │ │ │ - ldrheq sp, [r8], #-108 @ 0xffffff94 @ │ │ │ │ + addseq r9, r3, ip, lsl lr │ │ │ │ + rsbseq sp, r8, r4, ror r6 │ │ │ │ + rsbseq sp, r8, ip, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bf7c │ │ │ │ ldr r1, [pc, #28] @ 24bf80 │ │ │ │ ldr r0, [pc, #28] @ 24bf84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0093a4dc │ │ │ │ - rsbseq sp, r8, r4, ror #12 │ │ │ │ - rsbseq r3, pc, ip, asr r1 @ │ │ │ │ + addseq sl, r3, ip, lsr #9 │ │ │ │ + rsbseq sp, r8, r4, lsr r6 │ │ │ │ + rsbseq r3, pc, ip, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bfbc │ │ │ │ ldr r1, [pc, #28] @ 24bfc0 │ │ │ │ ldr r0, [pc, #28] @ 24bfc4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - umullseq sl, r3, ip, r4 │ │ │ │ - rsbseq sp, r8, r4, lsr #12 │ │ │ │ - rsbseq sp, r8, ip, lsr r6 │ │ │ │ + addseq sl, r3, ip, ror #8 │ │ │ │ + ldrsheq sp, [r8], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq sp, r8, ip, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24bff8 │ │ │ │ ldr r1, [pc, #24] @ 24bffc │ │ │ │ ldr r0, [pc, #24] @ 24c000 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq fp, r3, r4, ror #11 │ │ │ │ - rsbseq r4, r9, r8, lsr #29 │ │ │ │ - ldrheq r4, [r9], #-236 @ 0xffffff14 @ │ │ │ │ + @ instruction: 0x0093b5b4 │ │ │ │ + rsbseq r4, r9, r8, ror lr │ │ │ │ + rsbseq r4, r9, ip, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c038 │ │ │ │ ldr r1, [pc, #28] @ 24c03c │ │ │ │ ldr r0, [pc, #28] @ 24c040 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c044 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq fp, r3, r4, lsr r7 │ │ │ │ - addeq r1, r0, r4, lsr r4 │ │ │ │ - addeq r1, r0, r8, asr #8 │ │ │ │ + addseq fp, r3, r4, lsl #14 │ │ │ │ + addeq r1, r0, r4, lsl #8 │ │ │ │ + addeq r1, r0, r8, lsl r4 │ │ │ │ andeq r0, r0, lr, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c07c │ │ │ │ ldr r1, [pc, #28] @ 24c080 │ │ │ │ ldr r0, [pc, #28] @ 24c084 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #404 @ 0x194 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0093b6f0 │ │ │ │ - strdeq r1, [r0], r4 │ │ │ │ - addeq r1, r0, ip, lsl r4 │ │ │ │ + addseq fp, r3, r0, asr #13 │ │ │ │ + addeq r1, r0, r4, asr #7 │ │ │ │ + addeq r1, r0, ip, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24c0b8 │ │ │ │ ldr r1, [pc, #24] @ 24c0bc │ │ │ │ ldr r0, [pc, #24] @ 24c0c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - umullseq fp, r3, r4, lr │ │ │ │ - rsbseq sp, r8, r4, lsr #10 │ │ │ │ - rsbseq sp, r8, ip, lsr r5 │ │ │ │ + addseq fp, r3, r4, ror #28 │ │ │ │ + ldrsheq sp, [r8], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq sp, r8, ip, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c0f8 │ │ │ │ ldr r1, [pc, #28] @ 24c0fc │ │ │ │ ldr r0, [pc, #28] @ 24c100 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq fp, r3, r8, asr lr │ │ │ │ - addeq r4, r0, r4, ror #8 │ │ │ │ - addeq r4, r0, r4, ror r4 │ │ │ │ + addseq fp, r3, r8, lsr #28 │ │ │ │ + addeq r4, r0, r4, lsr r4 │ │ │ │ + addeq r4, r0, r4, asr #8 │ │ │ │ andeq r0, r0, sp, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24c138 │ │ │ │ ldr r1, [pc, #24] @ 24c13c │ │ │ │ ldr r0, [pc, #24] @ 24c140 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq ip, r3, r0, ror #20 │ │ │ │ - @ instruction: 0x0080cbb0 │ │ │ │ - strdeq ip, [r0], r0 │ │ │ │ + addseq ip, r3, r0, lsr sl │ │ │ │ + addeq ip, r0, r0, lsl #23 │ │ │ │ + addeq ip, r0, r0, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c178 │ │ │ │ ldr r1, [pc, #28] @ 24c17c │ │ │ │ ldr r0, [pc, #28] @ 24c180 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq ip, r3, r4, lsr #20 │ │ │ │ - rsbseq sp, r8, r8, ror #8 │ │ │ │ - rsbseq sp, r8, r0, lsl #9 │ │ │ │ + @ instruction: 0x0093c9f4 │ │ │ │ + rsbseq sp, r8, r8, lsr r4 │ │ │ │ + rsbseq sp, r8, r0, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c1b8 │ │ │ │ ldr r1, [pc, #28] @ 24c1bc │ │ │ │ ldr r0, [pc, #28] @ 24c1c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #230 @ 0xe6 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq sp, r3, r8, lsl #7 │ │ │ │ - @ instruction: 0x0080feb4 │ │ │ │ - addeq pc, r0, r8, lsl #30 │ │ │ │ + addseq sp, r3, r8, asr r3 │ │ │ │ + addeq pc, r0, r4, lsl #29 │ │ │ │ + ldrdeq pc, [r0], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24c1f4 │ │ │ │ ldr r1, [pc, #24] @ 24c1f8 │ │ │ │ ldr r0, [pc, #24] @ 24c1fc │ │ │ │ ldr r2, [pc, #24] @ 24c200 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r3, r4, r4, lsr #2 │ │ │ │ - rsbseq fp, r9, r0, lsr #23 │ │ │ │ - @ instruction: 0x007c6e98 │ │ │ │ + ldrsheq r3, [r4], r4 │ │ │ │ + rsbseq fp, r9, r0, ror fp │ │ │ │ + rsbseq r6, ip, r8, ror #28 │ │ │ │ andeq r0, r0, sp, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c238 │ │ │ │ ldr r1, [pc, #28] @ 24c23c │ │ │ │ ldr r0, [pc, #28] @ 24c240 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c244 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r3, r4, r8, ror #1 │ │ │ │ - rsbseq fp, r9, r0, ror #22 │ │ │ │ - rsbseq r6, ip, r8, asr lr │ │ │ │ + ldrheq r3, [r4], r8 │ │ │ │ + rsbseq fp, r9, r0, lsr fp │ │ │ │ + rsbseq r6, ip, r8, lsr #28 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c27c │ │ │ │ ldr r1, [pc, #28] @ 24c280 │ │ │ │ ldr r0, [pc, #28] @ 24c284 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c288 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r3, r4, r8, lsr r3 │ │ │ │ - addeq r4, r1, r4, ror #7 │ │ │ │ - strdeq r4, [r1], r8 │ │ │ │ + addseq r3, r4, r8, lsl #6 │ │ │ │ + @ instruction: 0x008143b4 │ │ │ │ + addeq r4, r1, r8, asr #7 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c2c0 │ │ │ │ ldr r1, [pc, #28] @ 24c2c4 │ │ │ │ ldr r0, [pc, #28] @ 24c2c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r3, r4, ip, ror #26 │ │ │ │ - rsbseq sp, r8, r0, lsr #6 │ │ │ │ - rsbseq sp, r8, r8, lsr r3 │ │ │ │ + addseq r3, r4, ip, lsr sp │ │ │ │ + ldrsheq sp, [r8], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq sp, r8, r8, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c300 │ │ │ │ ldr r1, [pc, #28] @ 24c304 │ │ │ │ ldr r0, [pc, #28] @ 24c308 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c30c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r4, r4, r8, lsr r5 │ │ │ │ - addeq fp, r1, r0, ror #25 │ │ │ │ - addeq r1, r1, r8, ror #31 │ │ │ │ + addseq r4, r4, r8, lsl #10 │ │ │ │ + @ instruction: 0x0081bcb0 │ │ │ │ + @ instruction: 0x00811fb8 │ │ │ │ muleq r0, r3, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24c340 │ │ │ │ ldr r1, [pc, #24] @ 24c344 │ │ │ │ ldr r0, [pc, #24] @ 24c348 │ │ │ │ ldr r2, [pc, #24] @ 24c34c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r4, r4, r8, ror #13 │ │ │ │ - rsbseq fp, r9, r4, asr sl │ │ │ │ - rsbseq fp, r9, r8, ror #20 │ │ │ │ + @ instruction: 0x009446b8 │ │ │ │ + rsbseq fp, r9, r4, lsr #20 │ │ │ │ + rsbseq fp, r9, r8, lsr sl │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24c380 │ │ │ │ ldr r1, [pc, #24] @ 24c384 │ │ │ │ ldr r0, [pc, #24] @ 24c388 │ │ │ │ ldr r2, [pc, #24] @ 24c38c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009446d4 │ │ │ │ - rsbseq fp, r9, r4, lsl sl │ │ │ │ - rsbseq fp, r9, r8, lsr #20 │ │ │ │ + addseq r4, r4, r4, lsr #13 │ │ │ │ + rsbseq fp, r9, r4, ror #19 │ │ │ │ + ldrsheq fp, [r9], #-152 @ 0xffffff68 @ │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24c3c0 │ │ │ │ ldr r1, [pc, #24] @ 24c3c4 │ │ │ │ ldr r0, [pc, #24] @ 24c3c8 │ │ │ │ ldr r2, [pc, #24] @ 24c3cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r4, r4, r0, lsl #29 │ │ │ │ - ldrsbeq fp, [r9], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq fp, r9, r8, ror #19 │ │ │ │ + addseq r4, r4, r0, asr lr │ │ │ │ + rsbseq fp, r9, r4, lsr #19 │ │ │ │ + ldrheq fp, [r9], #-152 @ 0xffffff68 @ │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c404 │ │ │ │ ldr r1, [pc, #28] @ 24c408 │ │ │ │ ldr r0, [pc, #28] @ 24c40c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c410 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r7, r4, r4, lsr #19 │ │ │ │ - rsbseq sl, r9, ip, ror #8 │ │ │ │ - rsbseq r8, lr, r4, asr #9 │ │ │ │ + addseq r7, r4, r4, ror r9 │ │ │ │ + rsbseq sl, r9, ip, lsr r4 │ │ │ │ + @ instruction: 0x007e8494 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c448 │ │ │ │ ldr r1, [pc, #28] @ 24c44c │ │ │ │ ldr r0, [pc, #28] @ 24c450 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r7, r4, r0, ror #18 │ │ │ │ - addeq r0, r2, r0, lsr ip │ │ │ │ - strdeq r0, [r2], r8 │ │ │ │ + addseq r7, r4, r0, lsr r9 │ │ │ │ + addeq r0, r2, r0, lsl #24 │ │ │ │ + addeq r0, r2, r8, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c488 │ │ │ │ ldr r1, [pc, #28] @ 24c48c │ │ │ │ ldr r0, [pc, #28] @ 24c490 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r7, r4, r0, lsr #18 │ │ │ │ - rsbseq sp, r8, r8, asr r1 │ │ │ │ - rsbseq sp, r8, r0, ror r1 │ │ │ │ + @ instruction: 0x009478f0 │ │ │ │ + rsbseq sp, r8, r8, lsr #2 │ │ │ │ + rsbseq sp, r8, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24c4c4 │ │ │ │ ldr r1, [pc, #24] @ 24c4c8 │ │ │ │ ldr r0, [pc, #24] @ 24c4cc │ │ │ │ ldr r2, [pc, #24] @ 24c4d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r7, r4, r4, lsr #30 │ │ │ │ - rsbseq lr, r9, r0, lsr #27 │ │ │ │ - ldrheq lr, [r9], #-212 @ 0xffffff2c @ │ │ │ │ + @ instruction: 0x00947ef4 │ │ │ │ + rsbseq lr, r9, r0, ror sp │ │ │ │ + rsbseq lr, r9, r4, lsl #27 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c508 │ │ │ │ ldr r1, [pc, #28] @ 24c50c │ │ │ │ ldr r0, [pc, #28] @ 24c510 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r7, r4, r8, ror #29 │ │ │ │ - @ instruction: 0x0079499c │ │ │ │ - ldrheq r4, [r9], #-144 @ 0xffffff70 @ │ │ │ │ + @ instruction: 0x00947eb8 │ │ │ │ + rsbseq r4, r9, ip, ror #18 │ │ │ │ + rsbseq r4, r9, r0, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c548 │ │ │ │ ldr r1, [pc, #28] @ 24c54c │ │ │ │ ldr r0, [pc, #28] @ 24c550 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c554 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r8, r4, r0, asr #6 │ │ │ │ - strdeq r5, [r2], ip │ │ │ │ - addeq r5, r2, r8, lsl #20 │ │ │ │ + addseq r8, r4, r0, lsl r3 │ │ │ │ + addeq r5, r2, ip, asr #19 │ │ │ │ + ldrdeq r5, [r2], r8 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c58c │ │ │ │ ldr r1, [pc, #28] @ 24c590 │ │ │ │ ldr r0, [pc, #28] @ 24c594 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c598 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009485dc │ │ │ │ - rsbseq r6, lr, ip, asr #6 │ │ │ │ - addeq r7, r2, r8, asr #22 │ │ │ │ + addseq r8, r4, ip, lsr #11 │ │ │ │ + rsbseq r6, lr, ip, lsl r3 │ │ │ │ + addeq r7, r2, r8, lsl fp │ │ │ │ andeq r0, r0, lr, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c5d0 │ │ │ │ ldr r1, [pc, #28] @ 24c5d4 │ │ │ │ ldr r0, [pc, #28] @ 24c5d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c5dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - umullseq r8, r4, r8, r5 │ │ │ │ - rsbseq r6, lr, r8, lsl #6 │ │ │ │ - addeq r7, r2, r4, lsl #22 │ │ │ │ + addseq r8, r4, r8, ror #10 │ │ │ │ + ldrsbeq r6, [lr], #-40 @ 0xffffffd8 @ │ │ │ │ + ldrdeq r7, [r2], r4 │ │ │ │ andeq r0, r0, r4, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c614 │ │ │ │ ldr r1, [pc, #28] @ 24c618 │ │ │ │ ldr r0, [pc, #28] @ 24c61c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c620 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r8, r4, r4, lsl #20 │ │ │ │ - ldrdeq sl, [r2], r4 │ │ │ │ - addeq sl, r2, r4, asr r9 │ │ │ │ + @ instruction: 0x009489d4 │ │ │ │ + addeq sl, r2, r4, lsr #11 │ │ │ │ + addeq sl, r2, r4, lsr #18 │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c658 │ │ │ │ ldr r1, [pc, #28] @ 24c65c │ │ │ │ ldr r0, [pc, #28] @ 24c660 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c664 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r8, r4, r0, asr #19 │ │ │ │ - umulleq sl, r2, r0, r5 │ │ │ │ - addeq sl, r2, ip, lsr #18 │ │ │ │ + umullseq r8, r4, r0, r9 │ │ │ │ + addeq sl, r2, r0, ror #10 │ │ │ │ + strdeq sl, [r2], ip │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c69c │ │ │ │ ldr r1, [pc, #28] @ 24c6a0 │ │ │ │ ldr r0, [pc, #28] @ 24c6a4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c6a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009495f0 │ │ │ │ - rsbseq lr, r9, ip, asr #23 │ │ │ │ - rsbseq lr, r9, r0, ror #23 │ │ │ │ + addseq r9, r4, r0, asr #11 │ │ │ │ + @ instruction: 0x0079eb9c │ │ │ │ + ldrheq lr, [r9], #-176 @ 0xffffff50 @ │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c6e0 │ │ │ │ ldr r1, [pc, #28] @ 24c6e4 │ │ │ │ ldr r0, [pc, #28] @ 24c6e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c6ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r9, r4, ip, lsr #11 │ │ │ │ - umulleq sp, r2, r4, r3 │ │ │ │ - @ instruction: 0x0082d3b4 │ │ │ │ + addseq r9, r4, ip, ror r5 │ │ │ │ + addeq sp, r2, r4, ror #6 │ │ │ │ + addeq sp, r2, r4, lsl #7 │ │ │ │ andeq r0, r0, r1, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c724 │ │ │ │ ldr r1, [pc, #28] @ 24c728 │ │ │ │ ldr r0, [pc, #28] @ 24c72c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c730 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00949adc │ │ │ │ - rsbseq lr, r9, r4, asr #22 │ │ │ │ - rsbseq lr, r9, r8, asr fp │ │ │ │ + addseq r9, r4, ip, lsr #21 │ │ │ │ + rsbseq lr, r9, r4, lsl fp │ │ │ │ + rsbseq lr, r9, r8, lsr #22 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c768 │ │ │ │ ldr r1, [pc, #28] @ 24c76c │ │ │ │ ldr r0, [pc, #28] @ 24c770 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - umullseq r9, r4, r8, sl │ │ │ │ - umulleq sp, r2, ip, pc @ │ │ │ │ - @ instruction: 0x0082dfb4 │ │ │ │ + addseq r9, r4, r8, ror #20 │ │ │ │ + addeq sp, r2, ip, ror #30 │ │ │ │ + addeq sp, r2, r4, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c7a8 │ │ │ │ ldr r1, [pc, #28] @ 24c7ac │ │ │ │ ldr r0, [pc, #28] @ 24c7b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c7b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r9, r4, r8, asr sl │ │ │ │ - addeq sp, r2, r4, asr lr │ │ │ │ - umulleq sp, r2, r4, pc @ │ │ │ │ + addseq r9, r4, r8, lsr #20 │ │ │ │ + addeq sp, r2, r4, lsr #28 │ │ │ │ + addeq sp, r2, r4, ror #30 │ │ │ │ andeq r0, r0, r5, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c7ec │ │ │ │ ldr r1, [pc, #28] @ 24c7f0 │ │ │ │ ldr r0, [pc, #28] @ 24c7f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r9, r4, r4, lsl sl │ │ │ │ - ldrheq r4, [r9], #-104 @ 0xffffff98 @ │ │ │ │ - rsbseq r4, r9, ip, asr #13 │ │ │ │ + addseq r9, r4, r4, ror #19 │ │ │ │ + rsbseq r4, r9, r8, lsl #13 │ │ │ │ + @ instruction: 0x0079469c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #48] @ 24c840 │ │ │ │ ldr r4, [pc, #48] @ 24c844 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -1340,67 +1340,67 @@ │ │ │ │ ldr r0, [pc, #32] @ 24c84c │ │ │ │ ldr r3, [r3] │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ mov r1, #1 │ │ │ │ b 248564 │ │ │ │ - addeq sp, r2, ip, lsr #30 │ │ │ │ + strdeq sp, [r2], ip │ │ │ │ adceq lr, r5, r0, lsl #6 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - addeq sp, r2, ip, lsl pc │ │ │ │ + addeq sp, r2, ip, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24c880 │ │ │ │ ldr r1, [pc, #24] @ 24c884 │ │ │ │ ldr r0, [pc, #24] @ 24c888 │ │ │ │ ldr r2, [pc, #24] @ 24c88c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00949df0 │ │ │ │ - rsbseq lr, r9, r4, ror #19 │ │ │ │ - ldrsheq lr, [r9], #-152 @ 0xffffff68 @ │ │ │ │ + addseq r9, r4, r0, asr #27 │ │ │ │ + ldrheq lr, [r9], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq lr, r9, r8, asr #19 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c8c4 │ │ │ │ ldr r1, [pc, #28] @ 24c8c8 │ │ │ │ ldr r0, [pc, #28] @ 24c8cc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c8d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00949db4 │ │ │ │ - addeq lr, r2, ip, ror #28 │ │ │ │ - addeq lr, r2, r8, ror lr │ │ │ │ + addseq r9, r4, r4, lsl #27 │ │ │ │ + addeq lr, r2, ip, lsr lr │ │ │ │ + addeq lr, r2, r8, asr #28 │ │ │ │ andeq r0, r0, r7, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c908 │ │ │ │ ldr r1, [pc, #28] @ 24c90c │ │ │ │ ldr r0, [pc, #28] @ 24c910 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c914 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, ip, asr r1 │ │ │ │ - addeq r4, r3, r0, ror #11 │ │ │ │ - addeq r4, r3, r0, asr #12 │ │ │ │ + addseq sl, r4, ip, lsr #2 │ │ │ │ + @ instruction: 0x008345b0 │ │ │ │ + addeq r4, r3, r0, lsl r6 │ │ │ │ andeq r0, r0, sp, lsl #2 │ │ │ │ │ │ │ │ 0024c918 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -1414,622 +1414,622 @@ │ │ │ │ ldr r0, [pc, #28] @ 24c968 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094a5b4 │ │ │ │ - addeq ip, r3, r0, ror #29 │ │ │ │ - addeq sp, r3, r8 │ │ │ │ + addseq sl, r4, r4, lsl #11 │ │ │ │ + @ instruction: 0x0083ceb0 │ │ │ │ + ldrdeq ip, [r3], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c9a0 │ │ │ │ ldr r1, [pc, #28] @ 24c9a4 │ │ │ │ ldr r0, [pc, #28] @ 24c9a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #183 @ 0xb7 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r4, ror r5 │ │ │ │ - addeq ip, r3, r0, lsr #29 │ │ │ │ - addeq ip, r3, r8, ror #31 │ │ │ │ + addseq sl, r4, r4, asr #10 │ │ │ │ + addeq ip, r3, r0, ror lr │ │ │ │ + @ instruction: 0x0083cfb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c9e0 │ │ │ │ ldr r1, [pc, #28] @ 24c9e4 │ │ │ │ ldr r0, [pc, #28] @ 24c9e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #824 @ 0x338 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, ip, ror #12 │ │ │ │ - addeq sp, r3, r8, ror r1 │ │ │ │ - addeq r5, r5, ip, ror r2 │ │ │ │ + addseq sl, r4, ip, lsr r6 │ │ │ │ + addeq sp, r3, r8, asr #2 │ │ │ │ + addeq r5, r5, ip, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24ca1c │ │ │ │ ldr r1, [pc, #24] @ 24ca20 │ │ │ │ ldr r0, [pc, #24] @ 24ca24 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r0, ror #17 │ │ │ │ - strdeq sp, [r3], ip │ │ │ │ - addeq sp, r3, r8, lsl #22 │ │ │ │ + @ instruction: 0x0094a8b0 │ │ │ │ + addeq sp, r3, ip, asr #21 │ │ │ │ + ldrdeq sp, [r3], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24ca58 │ │ │ │ ldr r1, [pc, #24] @ 24ca5c │ │ │ │ ldr r0, [pc, #24] @ 24ca60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r8, asr r9 │ │ │ │ - rsbseq ip, r8, r4, lsl #23 │ │ │ │ - @ instruction: 0x0078cb9c │ │ │ │ + addseq sl, r4, r8, lsr #18 │ │ │ │ + rsbseq ip, r8, r4, asr fp │ │ │ │ + rsbseq ip, r8, ip, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24ca98 │ │ │ │ ldr r1, [pc, #28] @ 24ca9c │ │ │ │ ldr r0, [pc, #28] @ 24caa0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #180 @ 0xb4 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, ip, lsl r9 │ │ │ │ - @ instruction: 0x0083ddb4 │ │ │ │ - ldrdeq sp, [r3], r4 │ │ │ │ + addseq sl, r4, ip, ror #17 │ │ │ │ + addeq sp, r3, r4, lsl #27 │ │ │ │ + addeq sp, r3, r4, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cad8 │ │ │ │ ldr r1, [pc, #28] @ 24cadc │ │ │ │ ldr r0, [pc, #28] @ 24cae0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24cae4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094a8dc │ │ │ │ - addeq sp, r3, r0, ror sp │ │ │ │ - addeq sp, r3, ip, lsl #4 │ │ │ │ + addseq sl, r4, ip, lsr #17 │ │ │ │ + addeq sp, r3, r0, asr #26 │ │ │ │ + ldrdeq sp, [r3], ip │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24cb18 │ │ │ │ ldr r1, [pc, #24] @ 24cb1c │ │ │ │ ldr r0, [pc, #24] @ 24cb20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r8, asr ip │ │ │ │ - rsbseq ip, r8, r4, asr #21 │ │ │ │ - ldrheq r2, [pc], #-92 @ │ │ │ │ + addseq sl, r4, r8, lsr #24 │ │ │ │ + @ instruction: 0x0078ca94 │ │ │ │ + rsbseq r2, pc, ip, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cb58 │ │ │ │ ldr r1, [pc, #28] @ 24cb5c │ │ │ │ ldr r0, [pc, #28] @ 24cb60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, ip, lsl ip │ │ │ │ - rsbseq ip, r8, r8, lsl #21 │ │ │ │ - rsbseq ip, r8, r0, lsr #21 │ │ │ │ + addseq sl, r4, ip, ror #23 │ │ │ │ + rsbseq ip, r8, r8, asr sl │ │ │ │ + rsbseq ip, r8, r0, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cb98 │ │ │ │ ldr r1, [pc, #28] @ 24cb9c │ │ │ │ ldr r0, [pc, #28] @ 24cba0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24cba4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r0, lsr r2 │ │ │ │ - rsbseq fp, r9, r0, lsl #4 │ │ │ │ - ldrsheq r6, [ip], #-72 @ 0xffffffb8 @ │ │ │ │ + addseq fp, r4, r0, lsl #4 │ │ │ │ + ldrsbeq fp, [r9], #-16 @ │ │ │ │ + rsbseq r6, ip, r8, asr #9 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cbdc │ │ │ │ ldr r1, [pc, #28] @ 24cbe0 │ │ │ │ ldr r0, [pc, #28] @ 24cbe4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24cbe8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, ip, ror #3 │ │ │ │ - ldrheq fp, [r9], #-28 @ 0xffffffe4 @ │ │ │ │ - ldrheq r6, [ip], #-68 @ 0xffffffbc @ │ │ │ │ + @ instruction: 0x0094b1bc │ │ │ │ + rsbseq fp, r9, ip, lsl #3 │ │ │ │ + rsbseq r6, ip, r4, lsl #9 │ │ │ │ andeq r0, r0, sp, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cc20 │ │ │ │ ldr r1, [pc, #28] @ 24cc24 │ │ │ │ ldr r0, [pc, #28] @ 24cc28 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24cc2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r8, lsr #3 │ │ │ │ - rsbseq fp, r9, r8, ror r1 │ │ │ │ - rsbseq r6, ip, r0, ror r4 │ │ │ │ + addseq fp, r4, r8, ror r1 │ │ │ │ + rsbseq fp, r9, r8, asr #2 │ │ │ │ + rsbseq r6, ip, r0, asr #8 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24cc60 │ │ │ │ ldr r1, [pc, #24] @ 24cc64 │ │ │ │ ldr r0, [pc, #24] @ 24cc68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq ip, r4, r8, asr #13 │ │ │ │ - ldrdeq r0, [r4], r0 @ │ │ │ │ - addeq r0, r4, r0, ror #29 │ │ │ │ + umullseq ip, r4, r8, r6 │ │ │ │ + addeq r0, r4, r0, lsr #29 │ │ │ │ + @ instruction: 0x00840eb0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cca0 │ │ │ │ ldr r1, [pc, #28] @ 24cca4 │ │ │ │ ldr r0, [pc, #28] @ 24cca8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094e4fc │ │ │ │ - rsbseq ip, r8, r0, asr #18 │ │ │ │ - rsbseq r2, pc, r8, lsr r4 @ │ │ │ │ + addseq lr, r4, ip, asr #9 │ │ │ │ + rsbseq ip, r8, r0, lsl r9 │ │ │ │ + rsbseq r2, pc, r8, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cce0 │ │ │ │ ldr r1, [pc, #28] @ 24cce4 │ │ │ │ ldr r0, [pc, #28] @ 24cce8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094e4bc │ │ │ │ - rsbseq ip, r8, r0, lsl #18 │ │ │ │ - rsbseq ip, r8, r8, lsl r9 │ │ │ │ + addseq lr, r4, ip, lsl #9 │ │ │ │ + ldrsbeq ip, [r8], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq ip, r8, r8, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cd20 │ │ │ │ ldr r1, [pc, #28] @ 24cd24 │ │ │ │ ldr r0, [pc, #28] @ 24cd28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #340 @ 0x154 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq lr, r4, ip, ror r4 │ │ │ │ - addeq sl, r4, r0, lsr #18 │ │ │ │ - rsbseq fp, ip, r8, lsr r3 │ │ │ │ + addseq lr, r4, ip, asr #8 │ │ │ │ + strdeq sl, [r4], r0 │ │ │ │ + rsbseq fp, ip, r8, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cd60 │ │ │ │ ldr r1, [pc, #28] @ 24cd64 │ │ │ │ ldr r0, [pc, #28] @ 24cd68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #240 @ 0xf0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - umullseq lr, r4, r0, sl │ │ │ │ - rsbseq ip, r8, r0, lsl #17 │ │ │ │ - rsbseq r2, pc, r8, ror r3 @ │ │ │ │ + addseq lr, r4, r0, ror #20 │ │ │ │ + rsbseq ip, r8, r0, asr r8 │ │ │ │ + rsbseq r2, pc, r8, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cda0 │ │ │ │ ldr r1, [pc, #28] @ 24cda4 │ │ │ │ ldr r0, [pc, #28] @ 24cda8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24cdac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq lr, r4, r0, asr sl │ │ │ │ - strdeq sl, [r6], r4 │ │ │ │ - ldrheq fp, [ip], #-36 @ 0xffffffdc @ │ │ │ │ + addseq lr, r4, r0, lsr #20 │ │ │ │ + addeq sl, r6, r4, asr #13 │ │ │ │ + rsbseq fp, ip, r4, lsl #5 │ │ │ │ andeq r0, r0, r7, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cde4 │ │ │ │ ldr r1, [pc, #28] @ 24cde8 │ │ │ │ ldr r0, [pc, #28] @ 24cdec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24cdf0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq lr, r4, ip, lsl #20 │ │ │ │ - @ instruction: 0x0086a6b0 │ │ │ │ - rsbseq fp, ip, r0, ror r2 │ │ │ │ + @ instruction: 0x0094e9dc │ │ │ │ + addeq sl, r6, r0, lsl #13 │ │ │ │ + rsbseq fp, ip, r0, asr #4 │ │ │ │ ldrdeq r0, [r0], -r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24ce28 │ │ │ │ ldr r1, [pc, #28] @ 24ce2c │ │ │ │ ldr r0, [pc, #28] @ 24ce30 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24ce34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq lr, r4, r8, asr #19 │ │ │ │ - addeq sl, r6, ip, ror #12 │ │ │ │ - rsbseq fp, ip, ip, lsr #4 │ │ │ │ + umullseq lr, r4, r8, r9 │ │ │ │ + addeq sl, r6, ip, lsr r6 │ │ │ │ + ldrsheq fp, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ andeq r1, r0, r3, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24ce6c │ │ │ │ ldr r1, [pc, #28] @ 24ce70 │ │ │ │ ldr r0, [pc, #28] @ 24ce74 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24ce78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #492 @ 0x1ec │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq lr, r4, r4, lsl #19 │ │ │ │ - addeq sl, r6, r8, lsr #12 │ │ │ │ - rsbseq fp, ip, r8, ror #3 │ │ │ │ + addseq lr, r4, r4, asr r9 │ │ │ │ + strdeq sl, [r6], r8 │ │ │ │ + ldrheq fp, [ip], #-24 @ 0xffffffe8 @ │ │ │ │ @ instruction: 0x000001bd │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24ceb0 │ │ │ │ ldr r1, [pc, #28] @ 24ceb4 │ │ │ │ ldr r0, [pc, #28] @ 24ceb8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24cebc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #536 @ 0x218 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq lr, r4, r0, asr #18 │ │ │ │ - addeq sl, r6, r4, ror #11 │ │ │ │ - rsbseq fp, ip, r4, lsr #3 │ │ │ │ + addseq lr, r4, r0, lsl r9 │ │ │ │ + @ instruction: 0x0086a5b4 │ │ │ │ + rsbseq fp, ip, r4, ror r1 │ │ │ │ andeq r1, r0, r4, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cef4 │ │ │ │ ldr r1, [pc, #28] @ 24cef8 │ │ │ │ ldr r0, [pc, #28] @ 24cefc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #560 @ 0x230 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094e8fc │ │ │ │ - rsbseq ip, r8, ip, ror #13 │ │ │ │ - rsbseq ip, r8, r4, lsl #14 │ │ │ │ + addseq lr, r4, ip, asr #17 │ │ │ │ + ldrheq ip, [r8], #-108 @ 0xffffff94 @ │ │ │ │ + ldrsbeq ip, [r8], #-100 @ 0xffffff9c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cf34 │ │ │ │ ldr r1, [pc, #28] @ 24cf38 │ │ │ │ ldr r0, [pc, #28] @ 24cf3c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24cf40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #628 @ 0x274 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094e8bc │ │ │ │ - addeq sl, r6, r0, ror #10 │ │ │ │ - rsbseq fp, ip, r0, lsr #2 │ │ │ │ + addseq lr, r4, ip, lsl #17 │ │ │ │ + addeq sl, r6, r0, lsr r5 │ │ │ │ + ldrsheq fp, [ip], #-0 @ │ │ │ │ andeq r0, r0, sp, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cf78 │ │ │ │ ldr r1, [pc, #28] @ 24cf7c │ │ │ │ ldr r0, [pc, #28] @ 24cf80 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24cf84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #648 @ 0x288 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq lr, r4, r8, ror r8 │ │ │ │ - addeq sl, r6, ip, lsl r5 │ │ │ │ - ldrsbeq fp, [ip], #-12 @ │ │ │ │ + addseq lr, r4, r8, asr #16 │ │ │ │ + addeq sl, r6, ip, ror #9 │ │ │ │ + rsbseq fp, ip, ip, lsr #1 │ │ │ │ @ instruction: 0x000011b9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cfbc │ │ │ │ ldr r1, [pc, #28] @ 24cfc0 │ │ │ │ ldr r0, [pc, #28] @ 24cfc4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24cfc8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq lr, r4, r4, lsr r8 │ │ │ │ - ldrdeq sl, [r6], r8 │ │ │ │ - @ instruction: 0x007cb098 │ │ │ │ + addseq lr, r4, r4, lsl #16 │ │ │ │ + addeq sl, r6, r8, lsr #9 │ │ │ │ + rsbseq fp, ip, r8, rrx │ │ │ │ andeq r1, r0, r6, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d000 │ │ │ │ ldr r1, [pc, #28] @ 24d004 │ │ │ │ ldr r0, [pc, #28] @ 24d008 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d00c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #680 @ 0x2a8 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094e7f0 │ │ │ │ - umulleq sl, r6, r4, r4 │ │ │ │ - addeq ip, r4, ip, lsl #2 │ │ │ │ + addseq lr, r4, r0, asr #15 │ │ │ │ + addeq sl, r6, r4, ror #8 │ │ │ │ + ldrdeq ip, [r4], ip @ │ │ │ │ ldrdeq r1, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d044 │ │ │ │ ldr r1, [pc, #28] @ 24d048 │ │ │ │ ldr r0, [pc, #28] @ 24d04c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d050 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #700 @ 0x2bc │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq lr, r4, ip, lsr #15 │ │ │ │ - addeq sl, r6, r0, asr r4 │ │ │ │ - rsbseq fp, ip, r0, lsl r0 │ │ │ │ + addseq lr, r4, ip, ror r7 │ │ │ │ + addeq sl, r6, r0, lsr #8 │ │ │ │ + rsbseq sl, ip, r0, ror #31 │ │ │ │ andeq r0, r0, ip, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d088 │ │ │ │ ldr r1, [pc, #28] @ 24d08c │ │ │ │ ldr r0, [pc, #28] @ 24d090 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d094 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #740 @ 0x2e4 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq lr, r4, r8, ror #14 │ │ │ │ - addeq sl, r6, ip, lsl #8 │ │ │ │ - ldrdeq ip, [r4], r8 │ │ │ │ + addseq lr, r4, r8, lsr r7 │ │ │ │ + ldrdeq sl, [r6], ip │ │ │ │ + addeq ip, r4, r8, lsr #1 │ │ │ │ strheq r2, [r0], -sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d0cc │ │ │ │ ldr r1, [pc, #28] @ 24d0d0 │ │ │ │ ldr r0, [pc, #28] @ 24d0d4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d0d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq lr, r4, r4, lsr #14 │ │ │ │ - addeq sl, r6, r8, asr #7 │ │ │ │ - strheq ip, [r4], r4 │ │ │ │ + @ instruction: 0x0094e6f4 │ │ │ │ + umulleq sl, r6, r8, r3 │ │ │ │ + addeq ip, r4, r4, lsl #1 │ │ │ │ andeq r2, r0, r0, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d110 │ │ │ │ ldr r1, [pc, #28] @ 24d114 │ │ │ │ ldr r0, [pc, #28] @ 24d118 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #784 @ 0x310 │ │ │ │ mov r2, #400 @ 0x190 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq lr, r4, r0, ror #13 │ │ │ │ - addeq sl, r6, r8, lsl #7 │ │ │ │ - rsbseq sl, ip, r8, asr #30 │ │ │ │ + @ instruction: 0x0094e6b0 │ │ │ │ + addeq sl, r6, r8, asr r3 │ │ │ │ + rsbseq sl, ip, r8, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d150 │ │ │ │ ldr r1, [pc, #28] @ 24d154 │ │ │ │ ldr r0, [pc, #28] @ 24d158 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d15c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #816 @ 0x330 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq lr, r4, r0, lsr #13 │ │ │ │ - addeq sl, r6, r4, asr #6 │ │ │ │ - rsbseq sl, ip, r4, lsl #30 │ │ │ │ + addseq lr, r4, r0, ror r6 │ │ │ │ + addeq sl, r6, r4, lsl r3 │ │ │ │ + ldrsbeq sl, [ip], #-228 @ 0xffffff1c @ │ │ │ │ ldrdeq r2, [r0], -r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d194 │ │ │ │ ldr r1, [pc, #28] @ 24d198 │ │ │ │ ldr r0, [pc, #28] @ 24d19c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #844 @ 0x34c │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq lr, r4, ip, asr r6 │ │ │ │ - addeq sl, r6, r0, lsl #6 │ │ │ │ - rsbseq sl, ip, r0, asr #29 │ │ │ │ + addseq lr, r4, ip, lsr #12 │ │ │ │ + ldrdeq sl, [r6], r0 │ │ │ │ + @ instruction: 0x007cae90 │ │ │ │ andeq r1, r0, sl, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24d1d4 │ │ │ │ ldr r1, [pc, #24] @ 24d1d8 │ │ │ │ ldr r0, [pc, #24] @ 24d1dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq pc, r4, r4, ror #20 │ │ │ │ - addeq sp, r4, r0, asr #30 │ │ │ │ - addeq sp, r4, r8, asr pc │ │ │ │ + addseq pc, r4, r4, lsr sl @ │ │ │ │ + addeq sp, r4, r0, lsl pc │ │ │ │ + addeq sp, r4, r8, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d214 │ │ │ │ ldr r1, [pc, #28] @ 24d218 │ │ │ │ ldr r0, [pc, #28] @ 24d21c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #62 @ 0x3e │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq pc, r4, r8, lsr #20 │ │ │ │ - addeq sp, r4, r0, lsr pc │ │ │ │ - rsbseq sl, ip, r4, asr #28 │ │ │ │ + @ instruction: 0x0094f9f8 │ │ │ │ + addeq sp, r4, r0, lsl #30 │ │ │ │ + rsbseq sl, ip, r4, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d254 │ │ │ │ ldr r1, [pc, #28] @ 24d258 │ │ │ │ ldr r0, [pc, #28] @ 24d25c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #159 @ 0x9f │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - umullseq pc, r4, ip, fp @ │ │ │ │ - strdeq sp, [r6], r0 │ │ │ │ - addeq lr, r4, r0, lsl #2 │ │ │ │ + addseq pc, r4, ip, ror #22 │ │ │ │ + addeq sp, r6, r0, asr #25 │ │ │ │ + ldrdeq lr, [r4], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d294 │ │ │ │ ldr r1, [pc, #28] @ 24d298 │ │ │ │ ldr r0, [pc, #28] @ 24d29c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #250 @ 0xfa │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq pc, r4, ip, asr fp @ │ │ │ │ - @ instruction: 0x0086dcb0 │ │ │ │ - addeq lr, r4, ip, asr #1 │ │ │ │ + addseq pc, r4, ip, lsr #22 │ │ │ │ + addeq sp, r6, r0, lsl #25 │ │ │ │ + umulleq lr, r4, ip, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d2d4 │ │ │ │ ldr r1, [pc, #28] @ 24d2d8 │ │ │ │ ldr r0, [pc, #28] @ 24d2dc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d2e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq pc, r4, ip, lsl fp @ │ │ │ │ - addeq sp, r6, ip, ror #24 │ │ │ │ - strheq lr, [r4], r0 │ │ │ │ + addseq pc, r4, ip, ror #21 │ │ │ │ + addeq sp, r6, ip, lsr ip │ │ │ │ + addeq lr, r4, r0, lsl #1 │ │ │ │ andeq r0, r0, r2, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 24aa9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -2041,17 +2041,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 24d334 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r0, r5, r8, lsl #12 │ │ │ │ - ldrheq ip, [r8], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq ip, r8, ip, asr #5 │ │ │ │ + @ instruction: 0x009505d8 │ │ │ │ + rsbseq ip, r8, r4, lsl #5 │ │ │ │ + @ instruction: 0x0078c29c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 24aa9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -2062,457 +2062,457 @@ │ │ │ │ ldr r0, [pc, #28] @ 24d388 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d38c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r0, r5, ip, lsl r7 │ │ │ │ - @ instruction: 0x008543bc │ │ │ │ - ldrsbeq sl, [ip], #-196 @ 0xffffff3c @ │ │ │ │ + addseq r0, r5, ip, ror #13 │ │ │ │ + addeq r4, r5, ip, lsl #7 │ │ │ │ + rsbseq sl, ip, r4, lsr #25 │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d3c4 │ │ │ │ ldr r1, [pc, #28] @ 24d3c8 │ │ │ │ ldr r0, [pc, #28] @ 24d3cc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d3d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009506d8 │ │ │ │ - addeq r4, r5, r8, ror r3 │ │ │ │ - @ instruction: 0x007cac90 │ │ │ │ + addseq r0, r5, r8, lsr #13 │ │ │ │ + addeq r4, r5, r8, asr #6 │ │ │ │ + rsbseq sl, ip, r0, ror #24 │ │ │ │ andeq r0, r0, lr, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d408 │ │ │ │ ldr r1, [pc, #28] @ 24d40c │ │ │ │ ldr r0, [pc, #28] @ 24d410 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #588 @ 0x24c │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - umullseq r0, r5, r4, r6 │ │ │ │ - addeq r4, r5, r8, lsr r3 │ │ │ │ - rsbseq sl, ip, r0, asr ip │ │ │ │ + addseq r0, r5, r4, ror #12 │ │ │ │ + addeq r4, r5, r8, lsl #6 │ │ │ │ + rsbseq sl, ip, r0, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d448 │ │ │ │ ldr r1, [pc, #28] @ 24d44c │ │ │ │ ldr r0, [pc, #28] @ 24d450 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d454 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r0, r5, r4, asr r6 │ │ │ │ - strdeq r4, [r5], r4 @ │ │ │ │ - rsbseq sl, ip, ip, lsl #24 │ │ │ │ + addseq r0, r5, r4, lsr #12 │ │ │ │ + addeq r4, r5, r4, asr #5 │ │ │ │ + ldrsbeq sl, [ip], #-188 @ 0xffffff44 @ │ │ │ │ andeq r0, r0, r2, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d48c │ │ │ │ ldr r1, [pc, #28] @ 24d490 │ │ │ │ ldr r0, [pc, #28] @ 24d494 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d498 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r0, r5, r0, lsl r6 │ │ │ │ - @ instruction: 0x008542b0 │ │ │ │ - rsbseq sl, ip, r8, asr #23 │ │ │ │ + addseq r0, r5, r0, ror #11 │ │ │ │ + addeq r4, r5, r0, lsl #5 │ │ │ │ + @ instruction: 0x007cab98 │ │ │ │ andeq r0, r0, sl, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d4d0 │ │ │ │ ldr r1, [pc, #28] @ 24d4d4 │ │ │ │ ldr r0, [pc, #28] @ 24d4d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d4dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r0, r5, ip, asr #11 │ │ │ │ - addeq r4, r5, ip, ror #4 │ │ │ │ - rsbseq sl, ip, r4, lsl #23 │ │ │ │ + umullseq r0, r5, ip, r5 │ │ │ │ + addeq r4, r5, ip, lsr r2 │ │ │ │ + rsbseq sl, ip, r4, asr fp │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24d510 │ │ │ │ ldr r1, [pc, #24] @ 24d514 │ │ │ │ ldr r0, [pc, #24] @ 24d518 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r0, r5, r0, lsr #24 │ │ │ │ - addeq sp, r4, r4, lsl #24 │ │ │ │ - addeq sp, r4, ip, lsl ip │ │ │ │ + @ instruction: 0x00950bf0 │ │ │ │ + ldrdeq sp, [r4], r4 │ │ │ │ + addeq sp, r4, ip, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d550 │ │ │ │ ldr r1, [pc, #28] @ 24d554 │ │ │ │ ldr r0, [pc, #28] @ 24d558 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r0, r5, ip, asr lr │ │ │ │ - @ instruction: 0x0078c090 │ │ │ │ - rsbseq ip, r8, r8, lsr #1 │ │ │ │ + addseq r0, r5, ip, lsr #28 │ │ │ │ + rsbseq ip, r8, r0, rrx │ │ │ │ + rsbseq ip, r8, r8, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d590 │ │ │ │ ldr r1, [pc, #28] @ 24d594 │ │ │ │ ldr r0, [pc, #28] @ 24d598 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d59c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r1, r5, r4, lsr r0 │ │ │ │ - addeq r5, r5, ip, asr #11 │ │ │ │ - addeq r5, r5, r8, asr #12 │ │ │ │ + addseq r1, r5, r4 │ │ │ │ + umulleq r5, r5, ip, r5 @ │ │ │ │ + addeq r5, r5, r8, lsl r6 │ │ │ │ andeq r0, r0, r2, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d5d4 │ │ │ │ ldr r1, [pc, #28] @ 24d5d8 │ │ │ │ ldr r0, [pc, #28] @ 24d5dc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d5e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00950ff0 │ │ │ │ - addeq r5, r5, r8, lsl #11 │ │ │ │ - addeq r5, r5, r4, lsl #12 │ │ │ │ + addseq r0, r5, r0, asr #31 │ │ │ │ + addeq r5, r5, r8, asr r5 │ │ │ │ + ldrdeq r5, [r5], r4 │ │ │ │ andeq r0, r0, r2, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d618 │ │ │ │ ldr r1, [pc, #28] @ 24d61c │ │ │ │ ldr r0, [pc, #28] @ 24d620 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009512dc │ │ │ │ - addeq r5, r5, r0, lsr #21 │ │ │ │ - rsbseq sl, ip, r0, asr #20 │ │ │ │ + addseq r1, r5, ip, lsr #5 │ │ │ │ + addeq r5, r5, r0, ror sl │ │ │ │ + rsbseq sl, ip, r0, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d658 │ │ │ │ ldr r1, [pc, #28] @ 24d65c │ │ │ │ ldr r0, [pc, #28] @ 24d660 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d664 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - umullseq r1, r5, ip, r2 │ │ │ │ - addeq r5, r5, ip, asr sl │ │ │ │ - umulleq r5, r5, r4, sl @ │ │ │ │ + addseq r1, r5, ip, ror #4 │ │ │ │ + addeq r5, r5, ip, lsr #20 │ │ │ │ + addeq r5, r5, r4, ror #20 │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24d698 │ │ │ │ ldr r1, [pc, #24] @ 24d69c │ │ │ │ ldr r0, [pc, #24] @ 24d6a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r1, r5, r4, lsl #27 │ │ │ │ - rsbseq fp, r8, r4, asr #30 │ │ │ │ - rsbseq r1, pc, ip, lsr sl @ │ │ │ │ + addseq r1, r5, r4, asr sp │ │ │ │ + rsbseq fp, r8, r4, lsl pc │ │ │ │ + rsbseq r1, pc, ip, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d6d8 │ │ │ │ ldr r1, [pc, #28] @ 24d6dc │ │ │ │ ldr r0, [pc, #28] @ 24d6e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #408 @ 0x198 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r1, r5, r8, asr #27 │ │ │ │ - rsbseq fp, r8, r8, lsl #30 │ │ │ │ - rsbseq fp, r8, r0, lsr #30 │ │ │ │ + umullseq r1, r5, r8, sp │ │ │ │ + ldrsbeq fp, [r8], #-232 @ 0xffffff18 @ │ │ │ │ + ldrsheq fp, [r8], #-224 @ 0xffffff20 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24d714 │ │ │ │ ldr r1, [pc, #24] @ 24d718 │ │ │ │ ldr r0, [pc, #24] @ 24d71c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r2, r5, r0, lsl #10 │ │ │ │ - umulleq ip, r5, ip, r3 │ │ │ │ - addeq ip, r5, ip, lsr #7 │ │ │ │ + @ instruction: 0x009524d0 │ │ │ │ + addeq ip, r5, ip, ror #6 │ │ │ │ + addeq ip, r5, ip, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d754 │ │ │ │ ldr r1, [pc, #28] @ 24d758 │ │ │ │ ldr r0, [pc, #28] @ 24d75c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d760 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r2, r5, r4, ror r5 │ │ │ │ - addeq ip, r5, r4, lsr r8 │ │ │ │ - addeq ip, r5, r0, asr #16 │ │ │ │ + addseq r2, r5, r4, asr #10 │ │ │ │ + addeq ip, r5, r4, lsl #16 │ │ │ │ + addeq ip, r5, r0, lsl r8 │ │ │ │ andeq r0, r0, pc, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d798 │ │ │ │ ldr r1, [pc, #28] @ 24d79c │ │ │ │ ldr r0, [pc, #28] @ 24d7a0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d7a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r2, r5, ip, ror #14 │ │ │ │ - addeq sp, r5, r0, ror r7 │ │ │ │ - addeq sp, r5, ip, lsl r9 │ │ │ │ + addseq r2, r5, ip, lsr r7 │ │ │ │ + addeq sp, r5, r0, asr #14 │ │ │ │ + addeq sp, r5, ip, ror #17 │ │ │ │ @ instruction: 0x000005b6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d7dc │ │ │ │ ldr r1, [pc, #28] @ 24d7e0 │ │ │ │ ldr r0, [pc, #28] @ 24d7e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #191 @ 0xbf │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r2, r5, r0, asr ip │ │ │ │ - addeq pc, r5, r0, lsr #17 │ │ │ │ - rsbseq sl, ip, ip, ror r8 │ │ │ │ + addseq r2, r5, r0, lsr #24 │ │ │ │ + addeq pc, r5, r0, ror r8 @ │ │ │ │ + rsbseq sl, ip, ip, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d81c │ │ │ │ ldr r1, [pc, #28] @ 24d820 │ │ │ │ ldr r0, [pc, #28] @ 24d824 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r2, r5, r0, lsl ip │ │ │ │ - rsbseq fp, r8, r4, asr #27 │ │ │ │ - ldrsbeq fp, [r8], #-220 @ 0xffffff24 @ │ │ │ │ + addseq r2, r5, r0, ror #23 │ │ │ │ + @ instruction: 0x0078bd94 │ │ │ │ + rsbseq fp, r8, ip, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d85c │ │ │ │ ldr r1, [pc, #28] @ 24d860 │ │ │ │ ldr r0, [pc, #28] @ 24d864 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r3, r5, r4, asr #32 │ │ │ │ - rsbseq fp, r8, r4, lsl #27 │ │ │ │ - @ instruction: 0x0078bd9c │ │ │ │ + addseq r3, r5, r4, lsl r0 │ │ │ │ + rsbseq fp, r8, r4, asr sp │ │ │ │ + rsbseq fp, r8, ip, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d89c │ │ │ │ ldr r1, [pc, #28] @ 24d8a0 │ │ │ │ ldr r0, [pc, #28] @ 24d8a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r3, r5, ip, ror #15 │ │ │ │ - addeq r2, r6, r4, lsr r5 │ │ │ │ - umulleq r2, r6, ip, r5 │ │ │ │ + @ instruction: 0x009537bc │ │ │ │ + addeq r2, r6, r4, lsl #10 │ │ │ │ + addeq r2, r6, ip, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d8dc │ │ │ │ ldr r1, [pc, #28] @ 24d8e0 │ │ │ │ ldr r0, [pc, #28] @ 24d8e4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d8e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r3, r5, ip, lsr #15 │ │ │ │ - strdeq r2, [r6], r0 │ │ │ │ - addeq r2, r6, r8, ror #10 │ │ │ │ + addseq r3, r5, ip, ror r7 │ │ │ │ + addeq r2, r6, r0, asr #9 │ │ │ │ + addeq r2, r6, r8, lsr r5 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d920 │ │ │ │ ldr r1, [pc, #28] @ 24d924 │ │ │ │ ldr r0, [pc, #28] @ 24d928 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d92c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r3, r5, r8, ror #14 │ │ │ │ - addeq r2, r6, ip, lsr #9 │ │ │ │ - addeq r2, r6, r4, lsr r5 │ │ │ │ + addseq r3, r5, r8, lsr r7 │ │ │ │ + addeq r2, r6, ip, ror r4 │ │ │ │ + addeq r2, r6, r4, lsl #10 │ │ │ │ andeq r0, r0, sl, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d964 │ │ │ │ ldr r1, [pc, #28] @ 24d968 │ │ │ │ ldr r0, [pc, #28] @ 24d96c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #169 @ 0xa9 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r3, r5, r4, lsr #14 │ │ │ │ - addeq r2, r6, ip, ror #8 │ │ │ │ - addeq r2, r6, ip, lsr #10 │ │ │ │ + @ instruction: 0x009536f4 │ │ │ │ + addeq r2, r6, ip, lsr r4 │ │ │ │ + strdeq r2, [r6], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d9a4 │ │ │ │ ldr r1, [pc, #28] @ 24d9a8 │ │ │ │ ldr r0, [pc, #28] @ 24d9ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r3, r5, r4, ror #13 │ │ │ │ - addeq r2, r6, ip, lsr #8 │ │ │ │ - umulleq r2, r6, r4, r4 │ │ │ │ + @ instruction: 0x009536b4 │ │ │ │ + strdeq r2, [r6], ip │ │ │ │ + addeq r2, r6, r4, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d9e4 │ │ │ │ ldr r1, [pc, #28] @ 24d9e8 │ │ │ │ ldr r0, [pc, #28] @ 24d9ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r3, r5, r4, lsr #13 │ │ │ │ - addeq r2, r6, ip, ror #7 │ │ │ │ - addeq r2, r6, ip, ror #9 │ │ │ │ + addseq r3, r5, r4, ror r6 │ │ │ │ + @ instruction: 0x008623bc │ │ │ │ + @ instruction: 0x008624bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24da24 │ │ │ │ ldr r1, [pc, #28] @ 24da28 │ │ │ │ ldr r0, [pc, #28] @ 24da2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r3, r5, ip, asr #17 │ │ │ │ - addeq r3, r6, r8, ror #8 │ │ │ │ - addeq r3, r6, r0, lsr #10 │ │ │ │ + umullseq r3, r5, ip, r8 │ │ │ │ + addeq r3, r6, r8, lsr r4 │ │ │ │ + strdeq r3, [r6], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24da60 │ │ │ │ ldr r1, [pc, #24] @ 24da64 │ │ │ │ ldr r0, [pc, #24] @ 24da68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r4, r5, ip, lsl r1 │ │ │ │ - addeq r7, r6, r8, asr r6 │ │ │ │ - ldrsbeq sl, [ip], #-248 @ 0xffffff08 @ │ │ │ │ + addseq r4, r5, ip, ror #1 │ │ │ │ + addeq r7, r6, r8, lsr #12 │ │ │ │ + rsbseq sl, ip, r8, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 24aa9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -2523,912 +2523,912 @@ │ │ │ │ ldr r0, [pc, #28] @ 24dabc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009549f4 │ │ │ │ - rsbseq fp, r8, ip, lsr #22 │ │ │ │ - rsbseq fp, r8, r4, asr #22 │ │ │ │ + addseq r4, r5, r4, asr #19 │ │ │ │ + ldrsheq fp, [r8], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq fp, r8, r4, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24daf4 │ │ │ │ ldr r1, [pc, #28] @ 24daf8 │ │ │ │ ldr r0, [pc, #28] @ 24dafc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00954bf8 │ │ │ │ - rsbseq fp, r8, ip, ror #21 │ │ │ │ - rsbseq fp, r8, r4, lsl #22 │ │ │ │ + addseq r4, r5, r8, asr #23 │ │ │ │ + ldrheq fp, [r8], #-172 @ 0xffffff54 @ │ │ │ │ + ldrsbeq fp, [r8], #-164 @ 0xffffff5c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24db30 │ │ │ │ ldr r1, [pc, #24] @ 24db34 │ │ │ │ ldr r0, [pc, #24] @ 24db38 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r4, r5, r0, lsr #27 │ │ │ │ - rsbseq fp, r8, ip, lsr #21 │ │ │ │ - rsbseq fp, r8, r4, asr #21 │ │ │ │ + addseq r4, r5, r0, ror sp │ │ │ │ + rsbseq fp, r8, ip, ror sl │ │ │ │ + @ instruction: 0x0078ba94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24db6c │ │ │ │ ldr r1, [pc, #24] @ 24db70 │ │ │ │ ldr r0, [pc, #24] @ 24db74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r6, r5, ip, lsl #2 │ │ │ │ - rsbseq fp, r8, r0, ror sl │ │ │ │ - rsbseq fp, r8, r8, lsl #21 │ │ │ │ + ldrsbeq r6, [r5], ip │ │ │ │ + rsbseq fp, r8, r0, asr #20 │ │ │ │ + rsbseq fp, r8, r8, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24dba8 │ │ │ │ ldr r1, [pc, #24] @ 24dbac │ │ │ │ ldr r0, [pc, #24] @ 24dbb0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r6, r5, r8, ror r2 │ │ │ │ - rsbseq fp, r8, r4, lsr sl │ │ │ │ - rsbseq fp, r8, ip, asr #20 │ │ │ │ + addseq r6, r5, r8, asr #4 │ │ │ │ + rsbseq fp, r8, r4, lsl #20 │ │ │ │ + rsbseq fp, r8, ip, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24dbe4 │ │ │ │ ldr r1, [pc, #24] @ 24dbe8 │ │ │ │ ldr r0, [pc, #24] @ 24dbec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r6, r5, ip, lsl r7 │ │ │ │ - ldrsheq fp, [r8], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq fp, r8, r0, lsl sl │ │ │ │ + addseq r6, r5, ip, ror #13 │ │ │ │ + rsbseq fp, r8, r8, asr #19 │ │ │ │ + rsbseq fp, r8, r0, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24dc20 │ │ │ │ ldr r1, [pc, #24] @ 24dc24 │ │ │ │ ldr r0, [pc, #24] @ 24dc28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r6, r5, r4, lsl #22 │ │ │ │ - ldrheq fp, [r8], #-156 @ 0xffffff64 @ │ │ │ │ - ldrsbeq fp, [r8], #-148 @ 0xffffff6c @ │ │ │ │ + @ instruction: 0x00956ad4 │ │ │ │ + rsbseq fp, r8, ip, lsl #19 │ │ │ │ + rsbseq fp, r8, r4, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24dc5c │ │ │ │ ldr r1, [pc, #24] @ 24dc60 │ │ │ │ ldr r0, [pc, #24] @ 24dc64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r6, r5, r0, lsl #25 │ │ │ │ - rsbseq fp, r8, r0, lsl #19 │ │ │ │ - @ instruction: 0x0078b998 │ │ │ │ + addseq r6, r5, r0, asr ip │ │ │ │ + rsbseq fp, r8, r0, asr r9 │ │ │ │ + rsbseq fp, r8, r8, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24dc98 │ │ │ │ ldr r1, [pc, #24] @ 24dc9c │ │ │ │ ldr r0, [pc, #24] @ 24dca0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r7, r5, r8, ror #2 │ │ │ │ - rsbseq fp, r8, r4, asr #18 │ │ │ │ - rsbseq fp, r8, ip, asr r9 │ │ │ │ + addseq r7, r5, r8, lsr r1 │ │ │ │ + rsbseq fp, r8, r4, lsl r9 │ │ │ │ + rsbseq fp, r8, ip, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24dcd4 │ │ │ │ ldr r1, [pc, #24] @ 24dcd8 │ │ │ │ ldr r0, [pc, #24] @ 24dcdc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r7, r5, ip, ror r5 │ │ │ │ - rsbseq fp, r8, r8, lsl #18 │ │ │ │ - rsbseq fp, r8, r0, lsr #18 │ │ │ │ + addseq r7, r5, ip, asr #10 │ │ │ │ + ldrsbeq fp, [r8], #-136 @ 0xffffff78 @ │ │ │ │ + ldrsheq fp, [r8], #-128 @ 0xffffff80 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24dd10 │ │ │ │ ldr r1, [pc, #24] @ 24dd14 │ │ │ │ ldr r0, [pc, #24] @ 24dd18 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r7, r5, r0, lsr #12 │ │ │ │ - rsbseq fp, r8, ip, asr #17 │ │ │ │ - rsbseq fp, r8, r4, ror #17 │ │ │ │ + @ instruction: 0x009575f0 │ │ │ │ + @ instruction: 0x0078b89c │ │ │ │ + ldrheq fp, [r8], #-132 @ 0xffffff7c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24dd4c │ │ │ │ ldr r1, [pc, #24] @ 24dd50 │ │ │ │ ldr r0, [pc, #24] @ 24dd54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r7, r5, r8, lsl r8 │ │ │ │ - @ instruction: 0x0078b890 │ │ │ │ - rsbseq fp, r8, r8, lsr #17 │ │ │ │ + addseq r7, r5, r8, ror #15 │ │ │ │ + rsbseq fp, r8, r0, ror #16 │ │ │ │ + rsbseq fp, r8, r8, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24dd88 │ │ │ │ ldr r1, [pc, #24] @ 24dd8c │ │ │ │ ldr r0, [pc, #24] @ 24dd90 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00957fd4 │ │ │ │ - rsbseq fp, r8, r4, asr r8 │ │ │ │ - rsbseq fp, r8, ip, ror #16 │ │ │ │ + addseq r7, r5, r4, lsr #31 │ │ │ │ + rsbseq fp, r8, r4, lsr #16 │ │ │ │ + rsbseq fp, r8, ip, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24ddc4 │ │ │ │ ldr r1, [pc, #24] @ 24ddc8 │ │ │ │ ldr r0, [pc, #24] @ 24ddcc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r8, r5, r4, asr #8 │ │ │ │ - rsbseq fp, r8, r8, lsl r8 │ │ │ │ - rsbseq fp, r8, r0, lsr r8 │ │ │ │ + addseq r8, r5, r4, lsl r4 │ │ │ │ + rsbseq fp, r8, r8, ror #15 │ │ │ │ + rsbseq fp, r8, r0, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24de00 │ │ │ │ ldr r1, [pc, #24] @ 24de04 │ │ │ │ ldr r0, [pc, #24] @ 24de08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r8, r5, r4, asr r9 │ │ │ │ - ldrsbeq fp, [r8], #-124 @ 0xffffff84 @ │ │ │ │ - ldrsheq fp, [r8], #-116 @ 0xffffff8c @ │ │ │ │ + addseq r8, r5, r4, lsr #18 │ │ │ │ + rsbseq fp, r8, ip, lsr #15 │ │ │ │ + rsbseq fp, r8, r4, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24de3c │ │ │ │ ldr r1, [pc, #24] @ 24de40 │ │ │ │ ldr r0, [pc, #24] @ 24de44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r8, r5, ip, ror #31 │ │ │ │ - rsbseq fp, r8, r0, lsr #15 │ │ │ │ - ldrheq fp, [r8], #-120 @ 0xffffff88 @ │ │ │ │ + @ instruction: 0x00958fbc │ │ │ │ + rsbseq fp, r8, r0, ror r7 │ │ │ │ + rsbseq fp, r8, r8, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24de7c │ │ │ │ ldr r1, [pc, #28] @ 24de80 │ │ │ │ ldr r0, [pc, #28] @ 24de84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #344 @ 0x158 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00958fd4 │ │ │ │ - addeq pc, r8, r4, lsl #29 │ │ │ │ - addeq pc, r8, r8, lsr #31 │ │ │ │ + addseq r8, r5, r4, lsr #31 │ │ │ │ + addeq pc, r8, r4, asr lr @ │ │ │ │ + addeq pc, r8, r8, ror pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24debc │ │ │ │ ldr r1, [pc, #28] @ 24dec0 │ │ │ │ ldr r0, [pc, #28] @ 24dec4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - umullseq r9, r5, r4, r0 │ │ │ │ - addeq r0, r9, r0 │ │ │ │ - addeq r0, r9, r8, lsl r0 │ │ │ │ + addseq r9, r5, r4, rrx │ │ │ │ + ldrdeq pc, [r8], r0 │ │ │ │ + addeq pc, r8, r8, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24def8 │ │ │ │ ldr r1, [pc, #24] @ 24defc │ │ │ │ ldr r0, [pc, #24] @ 24df00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r9, r5, r0, lsr #2 │ │ │ │ - rsbseq fp, r8, r4, ror #13 │ │ │ │ - ldrsheq fp, [r8], #-108 @ 0xffffff94 @ │ │ │ │ + ldrsheq r9, [r5], r0 │ │ │ │ + ldrheq fp, [r8], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq fp, r8, ip, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24df34 │ │ │ │ ldr r1, [pc, #24] @ 24df38 │ │ │ │ ldr r0, [pc, #24] @ 24df3c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r9, r5, r8, lsr r3 │ │ │ │ - rsbseq fp, r8, r8, lsr #13 │ │ │ │ - rsbseq r1, pc, r0, lsr #3 │ │ │ │ + addseq r9, r5, r8, lsl #6 │ │ │ │ + rsbseq fp, r8, r8, ror r6 │ │ │ │ + rsbseq r1, pc, r0, ror r1 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24df74 │ │ │ │ ldr r1, [pc, #28] @ 24df78 │ │ │ │ ldr r0, [pc, #28] @ 24df7c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24df80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009592fc │ │ │ │ - addeq r0, r9, ip, ror #25 │ │ │ │ - addeq r0, r9, r0, asr #26 │ │ │ │ + addseq r9, r5, ip, asr #5 │ │ │ │ + @ instruction: 0x00890cbc │ │ │ │ + addeq r0, r9, r0, lsl sp │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24dfb8 │ │ │ │ ldr r1, [pc, #28] @ 24dfbc │ │ │ │ ldr r0, [pc, #28] @ 24dfc0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009592b8 │ │ │ │ - rsbseq fp, r8, r8, lsr #12 │ │ │ │ - rsbseq fp, r8, r0, asr #12 │ │ │ │ + addseq r9, r5, r8, lsl #5 │ │ │ │ + ldrsheq fp, [r8], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq fp, r8, r0, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24dff8 │ │ │ │ ldr r1, [pc, #28] @ 24dffc │ │ │ │ ldr r0, [pc, #28] @ 24e000 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r9, r5, r4, lsr #11 │ │ │ │ - rsbseq fp, r8, r8, ror #11 │ │ │ │ - rsbseq r1, pc, r0, ror #1 │ │ │ │ + addseq r9, r5, r4, ror r5 │ │ │ │ + ldrheq fp, [r8], #-88 @ 0xffffffa8 @ │ │ │ │ + ldrheq r1, [pc], #-0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e038 │ │ │ │ ldr r1, [pc, #28] @ 24e03c │ │ │ │ ldr r0, [pc, #28] @ 24e040 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r9, r5, r4, ror #10 │ │ │ │ - ldrdeq r0, [r9], r8 │ │ │ │ - addeq r3, r1, r0, asr #6 │ │ │ │ + addseq r9, r5, r4, lsr r5 │ │ │ │ + addeq r0, r9, r8, lsr #29 │ │ │ │ + addeq r3, r1, r0, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e078 │ │ │ │ ldr r1, [pc, #28] @ 24e07c │ │ │ │ ldr r0, [pc, #28] @ 24e080 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r9, r5, r4, lsl #15 │ │ │ │ - rsbseq fp, r8, r8, ror #10 │ │ │ │ - rsbseq r1, pc, r0, rrx │ │ │ │ + addseq r9, r5, r4, asr r7 │ │ │ │ + rsbseq fp, r8, r8, lsr r5 │ │ │ │ + rsbseq r1, pc, r0, lsr r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e0b8 │ │ │ │ ldr r1, [pc, #28] @ 24e0bc │ │ │ │ ldr r0, [pc, #28] @ 24e0c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r9, r5, r4, asr #14 │ │ │ │ - rsbseq fp, r8, r8, lsr #10 │ │ │ │ - rsbseq fp, r8, r0, asr #10 │ │ │ │ + addseq r9, r5, r4, lsl r7 │ │ │ │ + ldrsheq fp, [r8], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq fp, r8, r0, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e0f4 │ │ │ │ ldr r1, [pc, #24] @ 24e0f8 │ │ │ │ ldr r0, [pc, #24] @ 24e0fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r9, r5, r0, asr #16 │ │ │ │ - addeq r1, r9, ip, lsl r4 │ │ │ │ - addeq r1, r9, ip, lsr #8 │ │ │ │ + addseq r9, r5, r0, lsl r8 │ │ │ │ + addeq r1, r9, ip, ror #7 │ │ │ │ + strdeq r1, [r9], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e130 │ │ │ │ ldr r1, [pc, #24] @ 24e134 │ │ │ │ ldr r0, [pc, #24] @ 24e138 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r9, r5, r0, asr r8 │ │ │ │ - rsbseq fp, r8, ip, lsr #9 │ │ │ │ - rsbseq fp, r8, r4, asr #9 │ │ │ │ + addseq r9, r5, r0, lsr #16 │ │ │ │ + rsbseq fp, r8, ip, ror r4 │ │ │ │ + @ instruction: 0x0078b494 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e16c │ │ │ │ ldr r1, [pc, #24] @ 24e170 │ │ │ │ ldr r0, [pc, #24] @ 24e174 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r9, r5, ip, asr r8 │ │ │ │ - rsbseq fp, r8, r0, ror r4 │ │ │ │ - rsbseq fp, r8, r8, lsl #9 │ │ │ │ + addseq r9, r5, ip, lsr #16 │ │ │ │ + rsbseq fp, r8, r0, asr #8 │ │ │ │ + rsbseq fp, r8, r8, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e1a8 │ │ │ │ ldr r1, [pc, #24] @ 24e1ac │ │ │ │ ldr r0, [pc, #24] @ 24e1b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - umullseq r9, r5, ip, r8 │ │ │ │ - rsbseq fp, r8, r4, lsr r4 │ │ │ │ - rsbseq r0, pc, ip, lsr #30 │ │ │ │ + addseq r9, r5, ip, ror #16 │ │ │ │ + rsbseq fp, r8, r4, lsl #8 │ │ │ │ + ldrsheq r0, [pc], #-236 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e1e8 │ │ │ │ ldr r1, [pc, #28] @ 24e1ec │ │ │ │ ldr r0, [pc, #28] @ 24e1f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r9, r5, ip, lsl #17 │ │ │ │ - ldrsheq fp, [r8], #-56 @ 0xffffffc8 @ │ │ │ │ - ldrsheq r0, [pc], #-224 @ │ │ │ │ + addseq r9, r5, ip, asr r8 │ │ │ │ + rsbseq fp, r8, r8, asr #7 │ │ │ │ + rsbseq r0, pc, r0, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e228 │ │ │ │ ldr r1, [pc, #28] @ 24e22c │ │ │ │ ldr r0, [pc, #28] @ 24e230 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r9, r5, ip, asr #16 │ │ │ │ - ldrheq fp, [r8], #-56 @ 0xffffffc8 @ │ │ │ │ - ldrsbeq fp, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ + addseq r9, r5, ip, lsl r8 │ │ │ │ + rsbseq fp, r8, r8, lsl #7 │ │ │ │ + rsbseq fp, r8, r0, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e268 │ │ │ │ ldr r1, [pc, #28] @ 24e26c │ │ │ │ ldr r0, [pc, #28] @ 24e270 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r9, r5, r8, ror #18 │ │ │ │ - rsbseq fp, r8, r8, ror r3 │ │ │ │ - @ instruction: 0x0078b390 │ │ │ │ + addseq r9, r5, r8, lsr r9 │ │ │ │ + rsbseq fp, r8, r8, asr #6 │ │ │ │ + rsbseq fp, r8, r0, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e2a4 │ │ │ │ ldr r1, [pc, #24] @ 24e2a8 │ │ │ │ ldr r0, [pc, #24] @ 24e2ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r9, r5, ip, asr #19 │ │ │ │ - rsbseq fp, r8, r8, lsr r3 │ │ │ │ - rsbseq r0, pc, r0, lsr lr @ │ │ │ │ + umullseq r9, r5, ip, r9 │ │ │ │ + rsbseq fp, r8, r8, lsl #6 │ │ │ │ + rsbseq r0, pc, r0, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e2e4 │ │ │ │ ldr r1, [pc, #28] @ 24e2e8 │ │ │ │ ldr r0, [pc, #28] @ 24e2ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - umullseq r9, r5, r0, r9 │ │ │ │ - ldrsheq fp, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbseq fp, r8, r4, lsl r3 │ │ │ │ + addseq r9, r5, r0, ror #18 │ │ │ │ + rsbseq fp, r8, ip, asr #5 │ │ │ │ + rsbseq fp, r8, r4, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e324 │ │ │ │ ldr r1, [pc, #28] @ 24e328 │ │ │ │ ldr r0, [pc, #28] @ 24e32c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24e330 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r9, r5, r4, ror #20 │ │ │ │ - addeq r1, r9, r4, lsl #21 │ │ │ │ - umulleq r1, r9, ip, sl │ │ │ │ + addseq r9, r5, r4, lsr sl │ │ │ │ + addeq r1, r9, r4, asr sl │ │ │ │ + addeq r1, r9, ip, ror #20 │ │ │ │ @ instruction: 0x000003be │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e368 │ │ │ │ ldr r1, [pc, #28] @ 24e36c │ │ │ │ ldr r0, [pc, #28] @ 24e370 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24e374 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r9, r5, r0, lsr #20 │ │ │ │ - addeq r1, r9, r0, asr #20 │ │ │ │ - addeq r1, r9, ip, lsl #21 │ │ │ │ + @ instruction: 0x009599f0 │ │ │ │ + addeq r1, r9, r0, lsl sl │ │ │ │ + addeq r1, r9, ip, asr sl │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e3a8 │ │ │ │ ldr r1, [pc, #24] @ 24e3ac │ │ │ │ ldr r0, [pc, #24] @ 24e3b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #81 @ 0x51 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r9, r5, r4, asr ip │ │ │ │ - addeq r2, r9, r4, lsl #8 │ │ │ │ - addeq r2, r9, ip, lsl r4 │ │ │ │ + addseq r9, r5, r4, lsr #24 │ │ │ │ + ldrdeq r2, [r9], r4 │ │ │ │ + addeq r2, r9, ip, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e3e8 │ │ │ │ ldr r1, [pc, #28] @ 24e3ec │ │ │ │ ldr r0, [pc, #28] @ 24e3f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #104 @ 0x68 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq r9, r5, r8, lsl ip │ │ │ │ - addeq r2, r9, r8, asr #7 │ │ │ │ - addeq r2, r9, r0, ror #7 │ │ │ │ + addseq r9, r5, r8, ror #23 │ │ │ │ + umulleq r2, r9, r8, r3 │ │ │ │ + @ instruction: 0x008923b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e428 │ │ │ │ ldr r1, [pc, #28] @ 24e42c │ │ │ │ ldr r0, [pc, #28] @ 24e430 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00959bd8 │ │ │ │ - addeq r2, r9, r8, lsl #7 │ │ │ │ - @ instruction: 0x008923b4 │ │ │ │ + addseq r9, r5, r8, lsr #23 │ │ │ │ + addeq r2, r9, r8, asr r3 │ │ │ │ + addeq r2, r9, r4, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e468 │ │ │ │ ldr r1, [pc, #28] @ 24e46c │ │ │ │ ldr r0, [pc, #28] @ 24e470 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - umullseq r9, r5, r8, fp │ │ │ │ - addeq r2, r9, r8, asr #6 │ │ │ │ - addeq r2, r9, r4, ror r3 │ │ │ │ + addseq r9, r5, r8, ror #22 │ │ │ │ + addeq r2, r9, r8, lsl r3 │ │ │ │ + addeq r2, r9, r4, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e4a8 │ │ │ │ ldr r1, [pc, #28] @ 24e4ac │ │ │ │ ldr r0, [pc, #28] @ 24e4b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r0, asr r0 │ │ │ │ - rsbseq fp, r8, r8, lsr r1 │ │ │ │ - rsbseq fp, r8, r0, asr r1 │ │ │ │ + addseq sl, r5, r0, lsr #32 │ │ │ │ + rsbseq fp, r8, r8, lsl #2 │ │ │ │ + rsbseq fp, r8, r0, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e4e8 │ │ │ │ ldr r1, [pc, #28] @ 24e4ec │ │ │ │ ldr r0, [pc, #28] @ 24e4f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq sl, r5, ip, lsr #1 │ │ │ │ - ldrsheq fp, [r8], #-8 @ │ │ │ │ - ldrsheq r0, [pc], #-176 @ │ │ │ │ + addseq sl, r5, ip, ror r0 │ │ │ │ + rsbseq fp, r8, r8, asr #1 │ │ │ │ + rsbseq r0, pc, r0, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e524 │ │ │ │ ldr r1, [pc, #24] @ 24e528 │ │ │ │ ldr r0, [pc, #24] @ 24e52c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq sl, r5, ip, lsl r2 │ │ │ │ - ldrheq fp, [r8], #-8 @ │ │ │ │ - ldrheq r0, [pc], #-176 @ │ │ │ │ + addseq sl, r5, ip, ror #3 │ │ │ │ + rsbseq fp, r8, r8, lsl #1 │ │ │ │ + rsbseq r0, pc, r0, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e564 │ │ │ │ ldr r1, [pc, #28] @ 24e568 │ │ │ │ ldr r0, [pc, #28] @ 24e56c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r0, ror #3 │ │ │ │ - rsbseq fp, r8, ip, ror r0 │ │ │ │ - @ instruction: 0x0078b094 │ │ │ │ + @ instruction: 0x0095a1b0 │ │ │ │ + rsbseq fp, r8, ip, asr #32 │ │ │ │ + rsbseq fp, r8, r4, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e5a4 │ │ │ │ ldr r1, [pc, #28] @ 24e5a8 │ │ │ │ ldr r0, [pc, #28] @ 24e5ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq sl, r5, ip, ror r6 │ │ │ │ - rsbseq r2, r9, r0, lsl #18 │ │ │ │ - rsbseq r2, r9, r4, lsl r9 │ │ │ │ + addseq sl, r5, ip, asr #12 │ │ │ │ + ldrsbeq r2, [r9], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r2, r9, r4, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e5e0 │ │ │ │ ldr r1, [pc, #24] @ 24e5e4 │ │ │ │ ldr r0, [pc, #24] @ 24e5e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r8, lsr r7 │ │ │ │ - rsbseq pc, r9, r4, asr #22 │ │ │ │ - rsbseq pc, r9, r8, asr fp @ │ │ │ │ + addseq sl, r5, r8, lsl #14 │ │ │ │ + rsbseq pc, r9, r4, lsl fp @ │ │ │ │ + rsbseq pc, r9, r8, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e620 │ │ │ │ ldr r1, [pc, #28] @ 24e624 │ │ │ │ ldr r0, [pc, #28] @ 24e628 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0095a6fc │ │ │ │ - rsbseq pc, r9, r8, lsl #22 │ │ │ │ - rsbseq pc, r9, r8, asr fp @ │ │ │ │ + addseq sl, r5, ip, asr #13 │ │ │ │ + ldrsbeq pc, [r9], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq pc, r9, r8, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e660 │ │ │ │ ldr r1, [pc, #28] @ 24e664 │ │ │ │ ldr r0, [pc, #28] @ 24e668 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0095a6bc │ │ │ │ - rsbseq pc, r9, r8, asr #21 │ │ │ │ - rsbseq pc, r9, r8, lsl fp @ │ │ │ │ + addseq sl, r5, ip, lsl #13 │ │ │ │ + @ instruction: 0x0079fa98 │ │ │ │ + rsbseq pc, r9, r8, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e69c │ │ │ │ ldr r1, [pc, #24] @ 24e6a0 │ │ │ │ ldr r0, [pc, #24] @ 24e6a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0095a6dc │ │ │ │ - rsbseq pc, r9, r8, lsl #21 │ │ │ │ - ldrsbeq pc, [r9], #-168 @ 0xffffff58 @ │ │ │ │ + addseq sl, r5, ip, lsr #13 │ │ │ │ + rsbseq pc, r9, r8, asr sl @ │ │ │ │ + rsbseq pc, r9, r8, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e6dc │ │ │ │ ldr r1, [pc, #28] @ 24e6e0 │ │ │ │ ldr r0, [pc, #28] @ 24e6e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r0, lsr #13 │ │ │ │ - rsbseq pc, r9, ip, asr #20 │ │ │ │ - @ instruction: 0x0079fa9c │ │ │ │ + addseq sl, r5, r0, ror r6 │ │ │ │ + rsbseq pc, r9, ip, lsl sl @ │ │ │ │ + rsbseq pc, r9, ip, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e71c │ │ │ │ ldr r1, [pc, #28] @ 24e720 │ │ │ │ ldr r0, [pc, #28] @ 24e724 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r0, ror #12 │ │ │ │ - rsbseq pc, r9, ip, lsl #20 │ │ │ │ - rsbseq pc, r9, ip, asr sl @ │ │ │ │ + addseq sl, r5, r0, lsr r6 │ │ │ │ + ldrsbeq pc, [r9], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq pc, r9, ip, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e758 │ │ │ │ ldr r1, [pc, #24] @ 24e75c │ │ │ │ ldr r0, [pc, #24] @ 24e760 │ │ │ │ ldr r2, [pc, #24] @ 24e764 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r8, asr r9 │ │ │ │ - addeq r4, r9, r0, ror fp │ │ │ │ - addeq r4, r9, r4, lsl #24 │ │ │ │ + addseq sl, r5, r8, lsr #18 │ │ │ │ + addeq r4, r9, r0, asr #22 │ │ │ │ + ldrdeq r4, [r9], r4 @ │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e79c │ │ │ │ ldr r1, [pc, #28] @ 24e7a0 │ │ │ │ ldr r0, [pc, #28] @ 24e7a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #420 @ 0x1a4 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0095abd8 │ │ │ │ - strdeq r5, [r9], r0 │ │ │ │ - addeq r2, r3, ip, lsl sl │ │ │ │ + addseq sl, r5, r8, lsr #23 │ │ │ │ + addeq r5, r9, r0, asr #9 │ │ │ │ + addeq r2, r3, ip, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e7dc │ │ │ │ ldr r1, [pc, #28] @ 24e7e0 │ │ │ │ ldr r0, [pc, #28] @ 24e7e4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24e7e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - umullseq sl, r5, r8, fp │ │ │ │ - addeq r5, r9, ip, lsr #9 │ │ │ │ - ldrdeq r2, [r3], r8 │ │ │ │ + addseq sl, r5, r8, ror #22 │ │ │ │ + addeq r5, r9, ip, ror r4 │ │ │ │ + addeq r2, r3, r8, lsr #19 │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e820 │ │ │ │ ldr r1, [pc, #28] @ 24e824 │ │ │ │ ldr r0, [pc, #28] @ 24e828 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24e82c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r4, asr fp │ │ │ │ - addeq r5, r9, r8, ror #8 │ │ │ │ - strdeq r5, [r9], r8 │ │ │ │ + addseq sl, r5, r4, lsr #22 │ │ │ │ + addeq r5, r9, r8, lsr r4 │ │ │ │ + addeq r5, r9, r8, asr #9 │ │ │ │ andeq r0, r0, r5, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e864 │ │ │ │ ldr r1, [pc, #28] @ 24e868 │ │ │ │ ldr r0, [pc, #28] @ 24e86c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #18 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addseq lr, r5, ip, lsr r5 │ │ │ │ - addeq r7, r9, r4, lsr r6 │ │ │ │ - addeq r7, r9, ip, asr #12 │ │ │ │ + addseq lr, r5, ip, lsl #10 │ │ │ │ + addeq r7, r9, r4, lsl #12 │ │ │ │ + addeq r7, r9, ip, lsl r6 │ │ │ │ ldr r0, [pc, #8] @ 24e880 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andeq r4, r0, r0, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 24e950 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #8 │ │ │ │ bl 24a694 │ │ │ │ ldr r5, [pc, #156] @ 24e954 │ │ │ │ add r0, r4, #64 @ 0x40 │ │ │ │ - bl 98f9e0 │ │ │ │ + bl 98f9b0 │ │ │ │ ldr r2, [pc, #148] @ 24e958 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [pc, #144] @ 24e95c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r2 │ │ │ │ @@ -3452,72 +3452,72 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str ip, [r4, #52] @ 0x34 │ │ │ │ str ip, [r4] │ │ │ │ str r4, [r4, #4] │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ - bl 9a1edc │ │ │ │ + bl 9a1eac │ │ │ │ ldr r0, [pc, #40] @ 24e96c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9d7338 │ │ │ │ + b 9d7308 │ │ │ │ adcseq sp, r2, ip, asr #15 │ │ │ │ adceq ip, r5, ip, asr r2 │ │ │ │ andeq r4, r0, ip, asr #29 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r2, r0, ip, lsr lr │ │ │ │ andeq r4, r0, r4, asr #17 │ │ │ │ andeq ip, r4, r8, asr r2 │ │ │ │ andeq ip, r4, r4, ror #12 │ │ │ │ ldr r0, [pc, #8] @ 24e980 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andeq lr, r4, r4, asr #17 │ │ │ │ ldr r0, [pc, #8] @ 24e994 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ ldrdeq pc, [r4], -r4 │ │ │ │ ldr r0, [pc, #8] @ 24e9a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ ldrdeq pc, [r4], -r0 │ │ │ │ ldr r0, [pc, #8] @ 24e9bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andeq r5, r5, ip, lsl #24 │ │ │ │ ldr r0, [pc, #8] @ 24e9d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andeq sp, r5, ip, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 24e9e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andeq sp, r5, r8, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 24e9f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ strdeq r0, [r6], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 24ea0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andeq r2, r6, ip, lsl #11 │ │ │ │ ldr r0, [pc, #8] @ 24ea20 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andeq r4, r6, r0, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #260] @ 24eb40 │ │ │ │ ldr r2, [pc, #260] @ 24eb44 │ │ │ │ @@ -3578,3257 +3578,3257 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #44] @ 24eb5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac4c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq ip, r5, r0, ror #1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ bge fecf95fc <__bss_end__@@Base+0xfdf46ccc> │ │ │ │ bge fecf95fc <__bss_end__@@Base+0xfdf46ccc> │ │ │ │ @ instruction: 0x00b2dabc │ │ │ │ adcseq sp, r2, r0, lsr #21 │ │ │ │ adceq ip, r5, r4, lsr r0 │ │ │ │ - ldrheq r4, [r9], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r4, r9, r8, lsl #7 │ │ │ │ ldr r0, [pc, #8] @ 24eb70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andeq r8, r9, r4, lsr #22 │ │ │ │ ldr r0, [pc, #8] @ 24eb84 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andeq r2, sl, r4, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 24eb98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ muleq sl, r8, fp │ │ │ │ ldr r0, [pc, #8] @ 24ebac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ strheq r8, [sl], -r4 │ │ │ │ ldr r0, [pc, #8] @ 24ebc0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andeq ip, sl, ip, asr #14 │ │ │ │ ldr r0, [pc, #8] @ 24ebd4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andeq ip, sl, ip, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 24ebe8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andeq sp, sl, r4, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 24ebfc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andeq pc, sl, r8, lsl #19 │ │ │ │ ldr r0, [pc, #8] @ 24ec10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andeq r1, fp, ip, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 24ec24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andeq r3, fp, r0, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 24ec38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andeq r6, fp, r8, asr #10 │ │ │ │ ldr r0, [pc, #8] @ 24ec4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ strdeq r6, [fp], -ip │ │ │ │ ldr r0, [pc, #8] @ 24ec60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ muleq fp, r8, sp │ │ │ │ ldr r0, [pc, #8] @ 24ec74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andeq sl, fp, r0, asr #17 │ │ │ │ ldr r0, [pc, #8] @ 24ec88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andeq lr, fp, r8, lsl r3 │ │ │ │ ldr r0, [pc, #8] @ 24ec9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andeq r0, ip, ip, lsr r3 │ │ │ │ ldr r0, [pc, #8] @ 24ecb0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x000c31b4 │ │ │ │ ldr r0, [pc, #8] @ 24ecc4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ strdeq r3, [ip], -r8 │ │ │ │ ldr r0, [pc, #8] @ 24ecd8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andeq r7, ip, r4, lsl fp │ │ │ │ ldr r0, [pc, #8] @ 24ecec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andeq sl, ip, r8, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 24ed00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andeq sl, ip, ip, ror pc │ │ │ │ ldr r0, [pc, #8] @ 24ed14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andeq sp, ip, r8, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 24ed28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andeq lr, ip, r0, asr r5 │ │ │ │ ldr r0, [pc, #8] @ 24ed3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ ldrdeq lr, [ip], -r8 │ │ │ │ ldr r0, [pc, #8] @ 24ed50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andeq pc, ip, r4, lsl r3 @ │ │ │ │ ldr r0, [pc, #8] @ 24ed64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andeq pc, ip, r8, lsr r6 @ │ │ │ │ ldr r0, [pc, #8] @ 24ed78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andeq pc, ip, r8, lsr #26 │ │ │ │ ldr r0, [pc, #8] @ 24ed8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andeq r0, sp, r4, ror ip │ │ │ │ ldr r0, [pc, #8] @ 24eda0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andeq r1, sp, ip, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 24edb4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andeq r1, sp, r8, asr #19 │ │ │ │ ldr r0, [pc, #8] @ 24edc8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andeq r1, sp, r0, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 24eddc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andeq r2, sp, ip, ror r2 │ │ │ │ ldr r0, [pc, #8] @ 24edf0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ ldrdeq r5, [sp], -r8 │ │ │ │ ldr r0, [pc, #8] @ 24ee04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andeq r5, sp, r4, ror r9 │ │ │ │ ldr r0, [pc, #8] @ 24ee18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andeq lr, sp, r8, ror #16 │ │ │ │ ldr r0, [pc, #8] @ 24ee2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ ldrdeq r3, [lr], -r0 │ │ │ │ ldr r0, [pc, #8] @ 24ee40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ ldrdeq r3, [lr], -r0 │ │ │ │ ldr r0, [pc, #8] @ 24ee54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ strdeq r8, [lr], -r0 │ │ │ │ ldr r0, [pc, #8] @ 24ee68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andeq r9, lr, r0, asr #13 │ │ │ │ ldr r0, [pc, #8] @ 24ee7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andeq sl, lr, r4, lsr r7 │ │ │ │ ldr r0, [pc, #8] @ 24ee90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andeq sl, lr, r8, lsr #25 │ │ │ │ ldr r0, [pc, #8] @ 24eea4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andeq r4, pc, r4, lsr #14 │ │ │ │ ldr r0, [pc, #8] @ 24eeb8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq r5, r1, r4, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 24eecc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq r6, r1, ip, lsr #25 │ │ │ │ ldr r0, [pc, #8] @ 24eee0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x001177bc │ │ │ │ ldr r0, [pc, #8] @ 24eef4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x001217f4 │ │ │ │ ldr r0, [pc, #8] @ 24ef08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq r5, r2, r0, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 24ef1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq r5, r2, r4, lsl r9 │ │ │ │ ldr r0, [pc, #8] @ 24ef30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq r6, r2, ip, lsl #24 │ │ │ │ ldr r0, [pc, #8] @ 24ef44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq r7, r2, r8, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 24ef58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq r8, r2, r4, lsl #11 │ │ │ │ ldr r0, [pc, #8] @ 24ef6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq sl, r2, r4 │ │ │ │ ldr r0, [pc, #8] @ 24ef80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x0012a7d4 │ │ │ │ ldr r0, [pc, #8] @ 24ef94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ ldrsheq fp, [r2], -r8 │ │ │ │ ldr r0, [pc, #8] @ 24efa8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq fp, r2, ip, lsr sl │ │ │ │ ldr r0, [pc, #8] @ 24efbc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq r2, r3, r0, lsl #12 │ │ │ │ ldr r0, [pc, #8] @ 24efd0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq r2, r3, r0, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 24efe4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq r2, r3, ip, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 24eff8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x0013d3f8 │ │ │ │ ldr r0, [pc, #8] @ 24f00c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq sp, r3, r4, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 24f020 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq lr, r3, r0, ror #11 │ │ │ │ ldr r0, [pc, #8] @ 24f034 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x0013f5b0 │ │ │ │ ldr r0, [pc, #8] @ 24f048 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq r0, r4, ip, asr #12 │ │ │ │ ldr r0, [pc, #8] @ 24f05c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq r1, r4, r4, lsr #14 │ │ │ │ ldr r0, [pc, #8] @ 24f070 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq r3, r4, r8, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 24f084 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq r4, r4, ip, asr #14 │ │ │ │ ldr r0, [pc, #8] @ 24f098 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq r5, r4, ip, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 24f0ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq r5, r4, r8, ror #24 │ │ │ │ ldr r0, [pc, #8] @ 24f0c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq r8, r4, r0, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 24f0d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x0014bdb8 │ │ │ │ ldr r0, [pc, #8] @ 24f0e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq ip, r4, r0, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 24f0fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x0014deb0 │ │ │ │ ldr r0, [pc, #8] @ 24f110 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq lr, r4, r0, asr #19 │ │ │ │ ldr r0, [pc, #8] @ 24f124 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x0014e9bc │ │ │ │ ldr r0, [pc, #8] @ 24f138 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq pc, r4, r4, lsl #4 │ │ │ │ ldr r0, [pc, #8] @ 24f14c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x0014f8bc │ │ │ │ ldr r0, [pc, #8] @ 24f160 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq r0, r5, r8, lsr #20 │ │ │ │ ldr r0, [pc, #8] @ 24f174 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq r3, r5, r0, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 24f188 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mulseq r5, r8, r9 │ │ │ │ ldr r0, [pc, #8] @ 24f19c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq r3, r5, r8, ror lr │ │ │ │ ldr r0, [pc, #8] @ 24f1b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ ldrsbeq r5, [r5], -r4 │ │ │ │ ldr r0, [pc, #8] @ 24f1c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq r5, r5, ip, ror r5 │ │ │ │ ldr r0, [pc, #8] @ 24f1d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq r6, r5, ip, ror #10 │ │ │ │ ldr r0, [pc, #8] @ 24f1ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq r7, r5, ip, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 24f200 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq r8, r5, r8, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 24f214 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq fp, r5, r4, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 24f228 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq ip, r5, r4, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 24f23c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mulseq r5, r0, r7 │ │ │ │ ldr r0, [pc, #8] @ 24f250 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x0015d1d0 │ │ │ │ ldr r0, [pc, #8] @ 24f264 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x0015d6d4 │ │ │ │ ldr r0, [pc, #8] @ 24f278 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq pc, r5, r8, lsr #11 │ │ │ │ ldr r0, [pc, #8] @ 24f28c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ ldrsheq r1, [r6], -ip │ │ │ │ ldr r0, [pc, #8] @ 24f2a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq r2, r6, r8, ror ip │ │ │ │ ldr r0, [pc, #8] @ 24f2b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mulseq r6, r4, r7 │ │ │ │ ldr r0, [pc, #8] @ 24f2c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq r4, r6, ip, lsl #18 │ │ │ │ ldr r0, [pc, #8] @ 24f2dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq r7, r6, r8, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 24f2f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x001698d0 │ │ │ │ ldr r0, [pc, #8] @ 24f304 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq fp, r6, r0, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 24f318 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x0016b1d0 │ │ │ │ ldr r0, [pc, #8] @ 24f32c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq ip, r6, r0, asr #28 │ │ │ │ ldr r0, [pc, #8] @ 24f340 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ ldrsheq sp, [r6], -ip │ │ │ │ ldr r0, [pc, #8] @ 24f354 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x001701fc │ │ │ │ ldr r0, [pc, #8] @ 24f368 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x00174ab4 │ │ │ │ ldr r0, [pc, #8] @ 24f37c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq lr, r7, r8, lsl #15 │ │ │ │ ldr r0, [pc, #8] @ 24f390 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq sp, r8, r4, lsl r3 │ │ │ │ ldr r0, [pc, #8] @ 24f3a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq pc, r8, r4, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 24f3b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq fp, r9, r4, ror r4 │ │ │ │ ldr r0, [pc, #8] @ 24f3cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x0019f2d0 │ │ │ │ ldr r0, [pc, #8] @ 24f3e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq r2, sl, r8, lsr r7 │ │ │ │ ldr r0, [pc, #8] @ 24f3f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq r7, sl, ip, ror #20 │ │ │ │ ldr r0, [pc, #8] @ 24f408 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq r7, sl, r0, ror lr │ │ │ │ ldr r0, [pc, #8] @ 24f41c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq ip, sl, r0, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 24f430 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x001af5bc │ │ │ │ ldr r0, [pc, #8] @ 24f444 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq r0, fp, r4, ror fp │ │ │ │ ldr r0, [pc, #8] @ 24f458 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq sl, fp, r4, lsr r4 │ │ │ │ ldr r0, [pc, #8] @ 24f46c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq sl, fp, r8, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 24f480 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mulseq fp, r8, lr │ │ │ │ ldr r0, [pc, #8] @ 24f494 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq ip, fp, r4, asr #2 │ │ │ │ ldr r0, [pc, #8] @ 24f4a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq sp, fp, r8, lsr #17 │ │ │ │ ldr r0, [pc, #8] @ 24f4bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq pc, sp, r8, lsr pc @ │ │ │ │ ldr r0, [pc, #8] @ 24f4d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq r1, lr, r0, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 24f4e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq r2, lr, r4, lsr sl │ │ │ │ ldr r0, [pc, #8] @ 24f4f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq r2, lr, ip, asr #24 │ │ │ │ ldr r0, [pc, #8] @ 24f50c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq r7, lr, r4, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 24f520 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq r7, lr, r8, lsl #18 │ │ │ │ ldr r0, [pc, #8] @ 24f534 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq r8, lr, r0, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 24f548 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq r8, lr, r8, lsr r8 │ │ │ │ ldr r0, [pc, #8] @ 24f55c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq ip, lr, r4, asr #6 │ │ │ │ ldr r0, [pc, #8] @ 24f570 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x001f46bc │ │ │ │ ldr r0, [pc, #8] @ 24f584 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ andseq r5, pc, r4, lsl sp @ │ │ │ │ ldr r0, [pc, #8] @ 24f598 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x002012b4 │ │ │ │ ldr r0, [pc, #8] @ 24f5ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r1, r0, r4, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 24f5c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r1, r0, ip, asr lr │ │ │ │ ldr r0, [pc, #8] @ 24f5d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r2, r0, ip, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 24f5e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r2, r0, ip, lsl #17 │ │ │ │ ldr r0, [pc, #8] @ 24f5fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r2, r0, ip, lsl #26 │ │ │ │ ldr r0, [pc, #8] @ 24f610 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x002032bc │ │ │ │ ldr r0, [pc, #8] @ 24f624 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r3, r0, ip, lsr r6 │ │ │ │ ldr r0, [pc, #8] @ 24f638 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r3, r0, r0, asr fp │ │ │ │ ldr r0, [pc, #8] @ 24f64c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r4, r0, r0, ror #12 │ │ │ │ ldr r0, [pc, #8] @ 24f660 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r5, r0, r0, asr #26 │ │ │ │ ldr r0, [pc, #8] @ 24f674 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ strdeq r6, [r0], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 24f688 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ strdeq r7, [r0], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 24f69c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ strdeq r9, [r0], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 24f6b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x00209fb8 │ │ │ │ ldr r0, [pc, #8] @ 24f6c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq sl, r0, r4, ror #19 │ │ │ │ ldr r0, [pc, #8] @ 24f6d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq sl, r0, r0, lsl #20 │ │ │ │ ldr r0, [pc, #8] @ 24f6ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq sp, r0, ip, lsr r7 │ │ │ │ ldr r0, [pc, #8] @ 24f700 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq lr, r0, r0, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 24f714 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq lr, r0, ip, ror #16 │ │ │ │ ldr r0, [pc, #8] @ 24f728 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x0020ffb8 │ │ │ │ ldr r0, [pc, #8] @ 24f73c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r0, r1, r4, lsr #11 │ │ │ │ ldr r0, [pc, #8] @ 24f750 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r3, r1, r4, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 24f764 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r8, r1, r8, asr #28 │ │ │ │ ldr r0, [pc, #8] @ 24f778 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r0, r2, r4, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 24f78c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ ldrdeq r2, [r2], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 24f7a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r8, r2, ip, ror #13 │ │ │ │ ldr r0, [pc, #8] @ 24f7b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x0022a2b4 │ │ │ │ ldr r0, [pc, #8] @ 24f7c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaeq r3, r0, r3, r2 │ │ │ │ ldr r0, [pc, #8] @ 24f7dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq sp, r3, r0, asr r5 │ │ │ │ ldr r0, [pc, #8] @ 24f7f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r3, r4, r0, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 24f804 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r9, r4, r0, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 24f818 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq sl, r4, ip, ror fp │ │ │ │ ldr r0, [pc, #8] @ 24f82c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq fp, r4, r4, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 24f840 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r2, r5, ip, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 24f854 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ ldrdeq r4, [r5], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 24f868 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq sl, r5, ip, lsl #14 │ │ │ │ ldr r0, [pc, #8] @ 24f87c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ strdeq sl, [r5], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 24f890 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq fp, r5, r8, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 24f8a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq fp, r5, r4, asr #24 │ │ │ │ ldr r0, [pc, #8] @ 24f8b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq ip, r5, r4, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 24f8cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r2, r6, r8, ror r2 │ │ │ │ ldr r0, [pc, #8] @ 24f8e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r2, r6, r8, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 24f8f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq fp, r6, r8, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 24f908 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r5, r7, r4, lsl #21 │ │ │ │ ldr r0, [pc, #8] @ 24f91c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r6, r7, r0, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 24f930 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r1, r8, r8, lsl #9 │ │ │ │ ldr r0, [pc, #8] @ 24f944 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r1, r8, ip, lsr sp │ │ │ │ ldr r0, [pc, #8] @ 24f958 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaeq r8, ip, sp, r2 │ │ │ │ ldr r0, [pc, #8] @ 24f96c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x0028d2b4 │ │ │ │ ldr r0, [pc, #8] @ 24f980 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq lr, r8, r8, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 24f994 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x0028e1b0 │ │ │ │ ldr r0, [pc, #8] @ 24f9a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq lr, r8, r8, lsr #14 │ │ │ │ ldr r0, [pc, #8] @ 24f9bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq lr, r8, r4, lsr #17 │ │ │ │ ldr r0, [pc, #8] @ 24f9d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r0, r9, r4, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 24f9e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r0, r9, r0, lsl #25 │ │ │ │ ldr r0, [pc, #8] @ 24f9f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r1, r9, r8, lsr r6 │ │ │ │ ldr r0, [pc, #8] @ 24fa0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r2, r9, r4, lsr #26 │ │ │ │ ldr r0, [pc, #8] @ 24fa20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x00292ebc │ │ │ │ ldr r0, [pc, #8] @ 24fa34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ strdeq r3, [r9], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 24fa48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x002954bc │ │ │ │ ldr r0, [pc, #8] @ 24fa5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r6, r9, r0, asr #9 │ │ │ │ ldr r0, [pc, #8] @ 24fa70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r7, r9, r4, lsr #30 │ │ │ │ ldr r0, [pc, #8] @ 24fa84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r9, r9, ip, rrx │ │ │ │ ldr r0, [pc, #8] @ 24fa98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq lr, r9, r8, lsl #27 │ │ │ │ ldr r0, [pc, #8] @ 24faac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r0, sl, r8, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 24fac0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaeq sl, ip, r6, r1 │ │ │ │ ldr r0, [pc, #8] @ 24fad4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r2, sl, ip, ror r4 │ │ │ │ ldr r0, [pc, #8] @ 24fae8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r2, sl, r4, lsr #12 │ │ │ │ ldr r0, [pc, #8] @ 24fafc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r4, sl, ip, asr pc │ │ │ │ ldr r0, [pc, #8] @ 24fb10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaeq sl, r4, r4, ip │ │ │ │ ldr r0, [pc, #8] @ 24fb24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq sp, sl, ip, lsr #18 │ │ │ │ ldr r0, [pc, #8] @ 24fb38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r3, fp, ip, ror #8 │ │ │ │ ldr r0, [pc, #8] @ 24fb4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r5, fp, r4, ror #18 │ │ │ │ ldr r0, [pc, #8] @ 24fb60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaeq fp, r0, r5, r6 │ │ │ │ ldr r0, [pc, #8] @ 24fb74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq fp, fp, ip, lsl #18 │ │ │ │ ldr r0, [pc, #8] @ 24fb88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r3, ip, r8, ror #10 │ │ │ │ ldr r0, [pc, #8] @ 24fb9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r4, ip, r4, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 24fbb0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r4, ip, r4, lsl #8 │ │ │ │ ldr r0, [pc, #8] @ 24fbc4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaeq ip, ip, r5, r4 │ │ │ │ ldr r0, [pc, #8] @ 24fbd8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r4, ip, r4, lsr r7 │ │ │ │ ldr r0, [pc, #8] @ 24fbec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r4, ip, r8, asr #17 │ │ │ │ ldr r0, [pc, #8] @ 24fc00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r4, ip, r0, lsl #21 │ │ │ │ ldr r0, [pc, #8] @ 24fc14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r4, ip, ip, lsl ip │ │ │ │ ldr r0, [pc, #8] @ 24fc28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r4, ip, r0, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 24fc3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r5, ip, r0, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 24fc50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r5, ip, r0, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 24fc64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r5, ip, r4, asr r5 │ │ │ │ ldr r0, [pc, #8] @ 24fc78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaeq ip, r8, r7, r5 │ │ │ │ ldr r0, [pc, #8] @ 24fc8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq sp, ip, r4, lsl #12 │ │ │ │ ldr r0, [pc, #8] @ 24fca0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ strheq lr, [ip], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 24fcb4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r7, sp, r4, ror #16 │ │ │ │ ldr r0, [pc, #8] @ 24fcc8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaeq sp, r8, r9, r7 │ │ │ │ ldr r0, [pc, #8] @ 24fcdc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaeq sp, ip, r0, r9 │ │ │ │ ldr r0, [pc, #8] @ 24fcf0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r9, sp, r4, lsl #17 │ │ │ │ ldr r0, [pc, #8] @ 24fd04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq sl, sp, r8, lsr #14 │ │ │ │ ldr r0, [pc, #8] @ 24fd18 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq sl, sp, r8, ror r9 │ │ │ │ ldr r0, [pc, #8] @ 24fd2c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r1, lr, r0, lsr #10 │ │ │ │ ldr r0, [pc, #4] @ 24fd3c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 98f320 │ │ │ │ + b 98f2f0 │ │ │ │ adcseq sp, r3, ip, ror #15 │ │ │ │ ldr r0, [pc, #8] @ 24fd50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eoreq r0, pc, r0, ror sp @ │ │ │ │ ldr r0, [pc, #8] @ 24fd64 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaseq r0, r4, r1, r1 │ │ │ │ ldr r0, [pc, #8] @ 24fd78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq r3, r0, r0, lsl r7 │ │ │ │ ldr r0, [pc, #8] @ 24fd8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq r4, r0, r4, lsl #19 │ │ │ │ ldr r0, [pc, #8] @ 24fda0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq r6, r0, r8, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 24fdb4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003061b4 │ │ │ │ ldr r0, [pc, #8] @ 24fdc8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaseq r0, r4, fp, r7 │ │ │ │ ldr r0, [pc, #8] @ 24fddc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq r7, r0, ip, asr #27 │ │ │ │ ldr r0, [pc, #8] @ 24fdf0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003084b4 │ │ │ │ ldr r0, [pc, #8] @ 24fe04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq r8, r0, ip, lsr r9 │ │ │ │ ldr r0, [pc, #8] @ 24fe18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq r8, r0, ip, lsr r9 │ │ │ │ ldr r0, [pc, #8] @ 24fe2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x00308ef4 │ │ │ │ ldr r0, [pc, #8] @ 24fe40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq r9, r0, r0, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 24fe54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x0030a3fc │ │ │ │ ldr r0, [pc, #8] @ 24fe68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sl, r0, ip, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 24fe7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sl, r0, ip, lsr r9 │ │ │ │ ldr r0, [pc, #8] @ 24fe90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x0030b8fc │ │ │ │ ldr r0, [pc, #8] @ 24fea4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq ip, r0, r4, ror #7 │ │ │ │ ldr r0, [pc, #8] @ 24feb8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq lr, r0, r8, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 24fecc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq r3, r1, r0, lsr r4 │ │ │ │ ldr r0, [pc, #8] @ 24fee0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq ip, r1, ip, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 24fef4 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sl, r2, r8, asr #14 │ │ │ │ ldr r0, [pc, #8] @ 24ff08 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq fp, r2, r8, lsr #13 │ │ │ │ ldr r0, [pc, #4] @ 24ff18 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 98f320 │ │ │ │ + b 98f2f0 │ │ │ │ adcseq lr, r3, r4, asr #16 │ │ │ │ ldr r0, [pc, #8] @ 24ff2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq r2, r4, r8, lsr #15 │ │ │ │ ldr r0, [pc, #8] @ 24ff40 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq lr, r4, r4, asr #5 │ │ │ │ ldr r0, [pc, #4] @ 24ff50 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 98f320 │ │ │ │ + b 98f2f0 │ │ │ │ adcseq lr, r4, r8, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #148] @ 250000 │ │ │ │ ldr r3, [pc, #148] @ 250004 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [r4, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 746ac8 │ │ │ │ + bl 746a98 │ │ │ │ ldr r2, [pc, #128] @ 250008 │ │ │ │ ldr r1, [pc, #128] @ 25000c │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [sp] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 97f2e0 │ │ │ │ + bl 97f2b0 │ │ │ │ ldr r0, [pc, #92] @ 250010 │ │ │ │ ldr r2, [pc, #92] @ 250014 │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r1, [pc, #88] @ 250018 │ │ │ │ mov ip, #0 │ │ │ │ str ip, [r0] │ │ │ │ str r0, [r0, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r3, #4 │ │ │ │ strd r6, [sp] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 97f2e0 │ │ │ │ + bl 97f2b0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ @ instruction: 0x00a5abb0 │ │ │ │ andeq r1, r0, r0, lsr r8 │ │ │ │ andeq r4, r0, r0, asr #14 │ │ │ │ - addeq r9, r0, r8, asr #6 │ │ │ │ + addeq r9, r0, r8, lsl r3 │ │ │ │ andeq r1, r0, r8, ror #20 │ │ │ │ andeq r4, r0, r8, lsr r5 │ │ │ │ - addeq r9, r0, r4, lsr #6 │ │ │ │ + strdeq r9, [r0], r4 │ │ │ │ ldr r0, [pc, #8] @ 25002c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x00355efc │ │ │ │ ldr r0, [pc, #8] @ 250040 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq r7, r5, r8, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 250054 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq r8, r5, ip, ror r4 │ │ │ │ ldr r0, [pc, #8] @ 250068 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003597f4 │ │ │ │ ldr r3, [pc, #16] @ 250084 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, #96 @ 0x60 │ │ │ │ strb r2, [r3, #124] @ 0x7c │ │ │ │ - b 98f320 │ │ │ │ + b 98f2f0 │ │ │ │ adcseq lr, r4, ip, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 250098 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaseq r6, ip, r1, r5 │ │ │ │ ldr r0, [pc, #8] @ 2500ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sl, r6, r0, ror #16 │ │ │ │ ldr r0, [pc, #8] @ 2500c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq fp, r6, ip, asr r6 │ │ │ │ ldr r0, [pc, #8] @ 2500d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq r6, r7, r8, lsr #30 │ │ │ │ ldr r0, [pc, #8] @ 2500e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003771b8 │ │ │ │ ldr r0, [pc, #8] @ 2500fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq r7, r7, r4, ror r4 │ │ │ │ ldr r0, [pc, #8] @ 250110 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x0037eaf4 │ │ │ │ ldr r0, [pc, #8] @ 250124 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq r0, r8, r0, asr r2 │ │ │ │ ldr r0, [pc, #8] @ 250138 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x00380cbc │ │ │ │ ldr r1, [pc, #12] @ 250150 │ │ │ │ ldr r2, [pc, #12] @ 250154 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #0 │ │ │ │ b 5d2cc4 │ │ │ │ - addseq sl, r3, r4, rrx │ │ │ │ + addseq sl, r3, r4, lsr r0 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ ldr r0, [pc, #8] @ 250168 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq r2, r9, r0, lsr #27 │ │ │ │ ldr r0, [pc, #8] @ 25017c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq r4, r9, r4, lsr r4 │ │ │ │ ldr r0, [pc, #8] @ 250190 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq r5, r9, r8, asr r5 │ │ │ │ ldr r0, [pc, #8] @ 2501a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq r6, r9, r8, lsr #11 │ │ │ │ ldr r0, [pc, #8] @ 2501b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq r8, r9, r0, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 2501cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq r9, r9, r4, lsr #20 │ │ │ │ ldr r0, [pc, #8] @ 2501e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sl, r9, r8, lsl #24 │ │ │ │ ldr r0, [pc, #8] @ 2501f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq ip, r9, r8, ror r2 │ │ │ │ ldr r0, [pc, #8] @ 250208 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x0039cdf4 │ │ │ │ ldr r0, [pc, #8] @ 25021c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, r9, r0, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 250230 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq pc, r9, ip, lsl r8 @ │ │ │ │ ldr r0, [pc, #8] @ 250244 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq pc, r9, ip, lsr sp @ │ │ │ │ ldr r0, [pc, #8] @ 250258 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq r0, sl, r8, ror r2 │ │ │ │ ldr r0, [pc, #8] @ 25026c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq r3, sl, r0, ror #18 │ │ │ │ ldr r0, [pc, #8] @ 250280 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq r3, sl, ip, asr #23 │ │ │ │ ldr r0, [pc, #8] @ 250294 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003a43b4 │ │ │ │ ldr r0, [pc, #8] @ 2502a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq r4, sl, r4, lsl #27 │ │ │ │ ldr r0, [pc, #8] @ 2502bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003a4ef8 │ │ │ │ ldr r0, [pc, #8] @ 2502d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003a5ddc │ │ │ │ ldr r0, [pc, #8] @ 2502e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq r9, sl, r4, asr pc │ │ │ │ ldr r0, [pc, #8] @ 2502f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaseq sl, r4, ip, sp │ │ │ │ ldr r0, [pc, #8] @ 25030c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaseq sl, r0, ip, sp │ │ │ │ ldr r0, [pc, #8] @ 250320 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaseq sl, r0, ip, sp │ │ │ │ ldr r0, [pc, #8] @ 250334 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaseq sl, r0, ip, sp │ │ │ │ ldr r0, [pc, #8] @ 250348 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaseq sl, r0, ip, sp │ │ │ │ ldr r0, [pc, #8] @ 25035c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaseq sl, r0, ip, sp │ │ │ │ ldr r0, [pc, #8] @ 250370 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaseq sl, r0, ip, sp │ │ │ │ ldr r0, [pc, #8] @ 250384 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaseq sl, r0, ip, sp │ │ │ │ ldr r0, [pc, #8] @ 250398 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaseq sl, r0, ip, sp │ │ │ │ ldr r0, [pc, #8] @ 2503ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaseq sl, r0, ip, sp │ │ │ │ ldr r0, [pc, #8] @ 2503c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaseq sl, r0, ip, sp │ │ │ │ ldr r0, [pc, #8] @ 2503d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaseq sl, r0, ip, sp │ │ │ │ ldr r0, [pc, #8] @ 2503e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaseq sl, r0, ip, sp │ │ │ │ ldr r0, [pc, #8] @ 2503fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaseq sl, r0, ip, sp │ │ │ │ ldr r0, [pc, #8] @ 250410 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaseq sl, r0, ip, sp │ │ │ │ ldr r0, [pc, #8] @ 250424 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaseq sl, r0, ip, sp │ │ │ │ ldr r0, [pc, #8] @ 250438 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaseq sl, r0, ip, sp │ │ │ │ ldr r0, [pc, #8] @ 25044c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaseq sl, r0, ip, sp │ │ │ │ ldr r0, [pc, #8] @ 250460 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaseq sl, r0, ip, sp │ │ │ │ ldr r0, [pc, #8] @ 250474 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaseq sl, r0, ip, sp │ │ │ │ ldr r0, [pc, #8] @ 250488 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaseq sl, r0, ip, sp │ │ │ │ ldr r0, [pc, #8] @ 25049c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaseq sl, r0, ip, sp │ │ │ │ ldr r0, [pc, #8] @ 2504b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaseq sl, r4, ip, sp │ │ │ │ ldr r0, [pc, #8] @ 2504c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaseq sl, r8, ip, sp │ │ │ │ ldr r0, [pc, #8] @ 2504d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaseq sl, ip, ip, sp │ │ │ │ ldr r0, [pc, #8] @ 2504ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaseq sl, ip, ip, sp │ │ │ │ ldr r0, [pc, #8] @ 250500 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r0, lsr #25 │ │ │ │ ldr r0, [pc, #8] @ 250514 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r4, lsr #25 │ │ │ │ ldr r0, [pc, #8] @ 250528 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r8, lsr #25 │ │ │ │ ldr r0, [pc, #8] @ 25053c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r8, lsr #25 │ │ │ │ ldr r0, [pc, #8] @ 250550 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, ip, lsr #25 │ │ │ │ ldr r0, [pc, #8] @ 250564 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003adcb0 │ │ │ │ ldr r0, [pc, #8] @ 250578 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003adcb4 │ │ │ │ ldr r0, [pc, #8] @ 25058c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003adcb4 │ │ │ │ ldr r0, [pc, #8] @ 2505a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003adcb8 │ │ │ │ ldr r0, [pc, #8] @ 2505b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003adcbc │ │ │ │ ldr r0, [pc, #8] @ 2505c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r0, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 2505dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r0, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 2505f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r4, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 250604 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r8, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 250618 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, ip, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 25062c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, ip, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 250640 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003adcd0 │ │ │ │ ldr r0, [pc, #8] @ 250654 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003adcd4 │ │ │ │ ldr r0, [pc, #8] @ 250668 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003adcd8 │ │ │ │ ldr r0, [pc, #8] @ 25067c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003adcd8 │ │ │ │ ldr r0, [pc, #8] @ 250690 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003adcdc │ │ │ │ ldr r0, [pc, #8] @ 2506a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r0, ror #25 │ │ │ │ ldr r0, [pc, #8] @ 2506b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r4, ror #25 │ │ │ │ ldr r0, [pc, #8] @ 2506cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r4, ror #25 │ │ │ │ ldr r0, [pc, #8] @ 2506e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r8, ror #25 │ │ │ │ ldr r0, [pc, #8] @ 2506f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, ip, ror #25 │ │ │ │ ldr r0, [pc, #8] @ 250708 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003adcf0 │ │ │ │ ldr r0, [pc, #8] @ 25071c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003adcf0 │ │ │ │ ldr r0, [pc, #8] @ 250730 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003adcf4 │ │ │ │ ldr r0, [pc, #8] @ 250744 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003adcf8 │ │ │ │ ldr r0, [pc, #8] @ 250758 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003adcfc │ │ │ │ ldr r0, [pc, #8] @ 25076c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003adcfc │ │ │ │ ldr r0, [pc, #8] @ 250780 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r0, lsl #26 │ │ │ │ ldr r0, [pc, #8] @ 250794 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r4, lsl #26 │ │ │ │ ldr r0, [pc, #8] @ 2507a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r8, lsl #26 │ │ │ │ ldr r0, [pc, #8] @ 2507bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r8, lsl #26 │ │ │ │ ldr r0, [pc, #8] @ 2507d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, ip, lsl #26 │ │ │ │ ldr r0, [pc, #8] @ 2507e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r0, lsl sp │ │ │ │ ldr r0, [pc, #8] @ 2507f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r4, lsl sp │ │ │ │ ldr r0, [pc, #8] @ 25080c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r4, lsl sp │ │ │ │ ldr r0, [pc, #8] @ 250820 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r8, lsl sp │ │ │ │ ldr r0, [pc, #8] @ 250834 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, ip, lsl sp │ │ │ │ ldr r0, [pc, #8] @ 250848 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r0, lsr #26 │ │ │ │ ldr r0, [pc, #8] @ 25085c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r0, lsr #26 │ │ │ │ ldr r0, [pc, #8] @ 250870 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r4, lsr #26 │ │ │ │ ldr r0, [pc, #8] @ 250884 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r8, lsr #26 │ │ │ │ ldr r0, [pc, #8] @ 250898 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, ip, lsr #26 │ │ │ │ ldr r0, [pc, #8] @ 2508ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, ip, lsr #26 │ │ │ │ ldr r0, [pc, #8] @ 2508c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r0, lsr sp │ │ │ │ ldr r0, [pc, #8] @ 2508d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r4, lsr sp │ │ │ │ ldr r0, [pc, #8] @ 2508e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r8, lsr sp │ │ │ │ ldr r0, [pc, #8] @ 2508fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r8, lsr sp │ │ │ │ ldr r0, [pc, #8] @ 250910 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, ip, lsr sp │ │ │ │ ldr r0, [pc, #8] @ 250924 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r0, asr #26 │ │ │ │ ldr r0, [pc, #8] @ 250938 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r4, asr #26 │ │ │ │ ldr r0, [pc, #8] @ 25094c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r8, asr #26 │ │ │ │ ldr r0, [pc, #8] @ 250960 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, ip, asr #26 │ │ │ │ ldr r0, [pc, #8] @ 250974 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, ip, asr #26 │ │ │ │ ldr r0, [pc, #8] @ 250988 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r0, asr sp │ │ │ │ ldr r0, [pc, #8] @ 25099c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r4, asr sp │ │ │ │ ldr r0, [pc, #8] @ 2509b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r8, asr sp │ │ │ │ ldr r0, [pc, #8] @ 2509c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r8, asr sp │ │ │ │ ldr r0, [pc, #8] @ 2509d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, ip, asr sp │ │ │ │ ldr r0, [pc, #8] @ 2509ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r0, ror #26 │ │ │ │ ldr r0, [pc, #8] @ 250a00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r4, ror #26 │ │ │ │ ldr r0, [pc, #8] @ 250a14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r4, ror #26 │ │ │ │ ldr r0, [pc, #8] @ 250a28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r8, ror #26 │ │ │ │ ldr r0, [pc, #8] @ 250a3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, ip, ror #26 │ │ │ │ ldr r0, [pc, #8] @ 250a50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r0, ror sp │ │ │ │ ldr r0, [pc, #8] @ 250a64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r0, ror sp │ │ │ │ ldr r0, [pc, #8] @ 250a78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r4, ror sp │ │ │ │ ldr r0, [pc, #8] @ 250a8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r8, ror sp │ │ │ │ ldr r0, [pc, #8] @ 250aa0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, ip, ror sp │ │ │ │ ldr r0, [pc, #8] @ 250ab4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, ip, ror sp │ │ │ │ ldr r0, [pc, #8] @ 250ac8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r0, lsl #27 │ │ │ │ ldr r0, [pc, #8] @ 250adc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r4, lsl #27 │ │ │ │ ldr r0, [pc, #8] @ 250af0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r8, lsl #27 │ │ │ │ ldr r0, [pc, #8] @ 250b04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r8, lsl #27 │ │ │ │ ldr r0, [pc, #8] @ 250b18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, ip, lsl #27 │ │ │ │ ldr r0, [pc, #8] @ 250b2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaseq sl, r0, sp, sp │ │ │ │ ldr r0, [pc, #8] @ 250b40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaseq sl, r4, sp, sp │ │ │ │ ldr r0, [pc, #8] @ 250b54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaseq sl, r4, sp, sp │ │ │ │ ldr r0, [pc, #8] @ 250b68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaseq sl, r8, sp, sp │ │ │ │ ldr r0, [pc, #8] @ 250b7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaseq sl, ip, sp, sp │ │ │ │ ldr r0, [pc, #8] @ 250b90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r0, lsr #27 │ │ │ │ ldr r0, [pc, #8] @ 250ba4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r0, lsr #27 │ │ │ │ ldr r0, [pc, #8] @ 250bb8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r4, lsr #27 │ │ │ │ ldr r0, [pc, #8] @ 250bcc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r8, lsr #27 │ │ │ │ ldr r0, [pc, #8] @ 250be0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, ip, lsr #27 │ │ │ │ ldr r0, [pc, #8] @ 250bf4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, ip, lsr #27 │ │ │ │ ldr r0, [pc, #8] @ 250c08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addb0 │ │ │ │ ldr r0, [pc, #8] @ 250c1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addb4 │ │ │ │ ldr r0, [pc, #8] @ 250c30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addb8 │ │ │ │ ldr r0, [pc, #8] @ 250c44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addb8 │ │ │ │ ldr r0, [pc, #8] @ 250c58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addbc │ │ │ │ ldr r0, [pc, #8] @ 250c6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r0, asr #27 │ │ │ │ ldr r0, [pc, #8] @ 250c80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r4, asr #27 │ │ │ │ ldr r0, [pc, #8] @ 250c94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r4, asr #27 │ │ │ │ ldr r0, [pc, #8] @ 250ca8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r8, asr #27 │ │ │ │ ldr r0, [pc, #8] @ 250cbc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, ip, asr #27 │ │ │ │ ldr r0, [pc, #8] @ 250cd0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addd0 │ │ │ │ ldr r0, [pc, #8] @ 250ce4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addd0 │ │ │ │ ldr r0, [pc, #8] @ 250cf8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addd4 │ │ │ │ ldr r0, [pc, #8] @ 250d0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addd8 │ │ │ │ ldr r0, [pc, #8] @ 250d20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003adddc │ │ │ │ ldr r0, [pc, #8] @ 250d34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003adddc │ │ │ │ ldr r0, [pc, #8] @ 250d48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r0, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 250d5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r4, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 250d70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r8, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 250d84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r8, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 250d98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, ip, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 250dac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addf0 │ │ │ │ ldr r0, [pc, #8] @ 250dc0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addf4 │ │ │ │ ldr r0, [pc, #8] @ 250dd4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addf4 │ │ │ │ ldr r0, [pc, #8] @ 250de8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addf4 │ │ │ │ ldr r0, [pc, #8] @ 250dfc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addf4 │ │ │ │ ldr r0, [pc, #8] @ 250e10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addf4 │ │ │ │ ldr r0, [pc, #8] @ 250e24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addf4 │ │ │ │ ldr r0, [pc, #8] @ 250e38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addf4 │ │ │ │ ldr r0, [pc, #8] @ 250e4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addf4 │ │ │ │ ldr r0, [pc, #8] @ 250e60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addf4 │ │ │ │ ldr r0, [pc, #8] @ 250e74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addf4 │ │ │ │ ldr r0, [pc, #8] @ 250e88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addf4 │ │ │ │ ldr r0, [pc, #8] @ 250e9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addf4 │ │ │ │ ldr r0, [pc, #8] @ 250eb0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addf4 │ │ │ │ ldr r0, [pc, #8] @ 250ec4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addf4 │ │ │ │ ldr r0, [pc, #8] @ 250ed8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addf4 │ │ │ │ ldr r0, [pc, #8] @ 250eec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addf4 │ │ │ │ ldr r0, [pc, #8] @ 250f00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addf4 │ │ │ │ ldr r0, [pc, #8] @ 250f14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addf4 │ │ │ │ ldr r0, [pc, #8] @ 250f28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addf4 │ │ │ │ ldr r0, [pc, #8] @ 250f3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addf4 │ │ │ │ ldr r0, [pc, #8] @ 250f50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addf4 │ │ │ │ ldr r0, [pc, #8] @ 250f64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addf4 │ │ │ │ ldr r0, [pc, #8] @ 250f78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addf4 │ │ │ │ ldr r0, [pc, #8] @ 250f8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addf4 │ │ │ │ ldr r0, [pc, #8] @ 250fa0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addf4 │ │ │ │ ldr r0, [pc, #8] @ 250fb4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addf4 │ │ │ │ ldr r0, [pc, #8] @ 250fc8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addf4 │ │ │ │ ldr r0, [pc, #8] @ 250fdc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addf4 │ │ │ │ ldr r0, [pc, #8] @ 250ff0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addf4 │ │ │ │ ldr r0, [pc, #8] @ 251004 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addf4 │ │ │ │ ldr r0, [pc, #8] @ 251018 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addf4 │ │ │ │ ldr r0, [pc, #8] @ 25102c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addf4 │ │ │ │ ldr r0, [pc, #8] @ 251040 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addf4 │ │ │ │ ldr r0, [pc, #8] @ 251054 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addf4 │ │ │ │ ldr r0, [pc, #8] @ 251068 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addf4 │ │ │ │ ldr r0, [pc, #8] @ 25107c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addf4 │ │ │ │ ldr r0, [pc, #8] @ 251090 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addf4 │ │ │ │ ldr r0, [pc, #8] @ 2510a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addf4 │ │ │ │ ldr r0, [pc, #8] @ 2510b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addf4 │ │ │ │ ldr r0, [pc, #8] @ 2510cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addf4 │ │ │ │ ldr r0, [pc, #8] @ 2510e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addf4 │ │ │ │ ldr r0, [pc, #8] @ 2510f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addf4 │ │ │ │ ldr r0, [pc, #8] @ 251108 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addf8 │ │ │ │ ldr r0, [pc, #8] @ 25111c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003addfc │ │ │ │ ldr r0, [pc, #8] @ 251130 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r0, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 251144 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r0, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 251158 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r4, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 25116c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r8, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 251180 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, ip, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 251194 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, ip, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 2511a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r0, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 2511bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r4, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 2511d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r8, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 2511e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r8, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 2511f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, ip, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 25120c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r0, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 251220 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r4, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 251234 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r4, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 251248 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r8, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 25125c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 251270 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r0, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 251284 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r0, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 251298 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r4, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 2512ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r8, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 2512c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, ip, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 2512d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, ip, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 2512e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r0, asr #28 │ │ │ │ ldr r0, [pc, #8] @ 2512fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r4, asr #28 │ │ │ │ ldr r0, [pc, #8] @ 251310 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r8, asr #28 │ │ │ │ ldr r0, [pc, #8] @ 251324 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r8, asr #28 │ │ │ │ ldr r0, [pc, #8] @ 251338 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, ip, asr #28 │ │ │ │ ldr r0, [pc, #8] @ 25134c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r0, asr lr │ │ │ │ ldr r0, [pc, #8] @ 251360 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r4, asr lr │ │ │ │ ldr r0, [pc, #8] @ 251374 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r4, asr lr │ │ │ │ ldr r0, [pc, #8] @ 251388 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r8, asr lr │ │ │ │ ldr r0, [pc, #8] @ 25139c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, ip, asr lr │ │ │ │ ldr r0, [pc, #8] @ 2513b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r0, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 2513c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r0, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 2513d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r4, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 2513ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r8, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 251400 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, ip, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 251414 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, ip, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 251428 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r0, ror lr │ │ │ │ ldr r0, [pc, #8] @ 25143c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r4, ror lr │ │ │ │ ldr r0, [pc, #8] @ 251450 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r8, ror lr │ │ │ │ ldr r0, [pc, #8] @ 251464 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r8, ror lr │ │ │ │ ldr r0, [pc, #8] @ 251478 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, ip, ror lr │ │ │ │ ldr r0, [pc, #8] @ 25148c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r0, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 2514a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r4, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 2514b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r4, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 2514c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r8, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 2514dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, ip, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 2514f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaseq sl, r0, lr, sp │ │ │ │ ldr r0, [pc, #8] @ 251504 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaseq sl, r0, lr, sp │ │ │ │ ldr r0, [pc, #8] @ 251518 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaseq sl, r4, lr, sp │ │ │ │ ldr r0, [pc, #8] @ 25152c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaseq sl, r8, lr, sp │ │ │ │ ldr r0, [pc, #8] @ 251540 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaseq sl, ip, lr, sp │ │ │ │ ldr r0, [pc, #8] @ 251554 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ mlaseq sl, ip, lr, sp │ │ │ │ ldr r0, [pc, #8] @ 251568 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r0, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 25157c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r4, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 251590 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r8, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 2515a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, ip, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 2515b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003adeb0 │ │ │ │ ldr r0, [pc, #8] @ 2515cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003adeb0 │ │ │ │ ldr r0, [pc, #8] @ 2515e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003adeb4 │ │ │ │ ldr r0, [pc, #8] @ 2515f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003adeb8 │ │ │ │ ldr r0, [pc, #8] @ 251608 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003adebc │ │ │ │ ldr r0, [pc, #8] @ 25161c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003adebc │ │ │ │ ldr r0, [pc, #8] @ 251630 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r0, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 251644 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r4, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 251658 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r8, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 25166c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r8, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 251680 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, ip, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 251694 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003aded0 │ │ │ │ ldr r0, [pc, #8] @ 2516a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003aded4 │ │ │ │ ldr r0, [pc, #8] @ 2516bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003aded4 │ │ │ │ ldr r0, [pc, #8] @ 2516d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003aded8 │ │ │ │ ldr r0, [pc, #8] @ 2516e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003adedc │ │ │ │ ldr r0, [pc, #8] @ 2516f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r0, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 25170c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r0, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 251720 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r4, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 251734 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r8, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 251748 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, ip, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 25175c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, ip, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 251770 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003adef0 │ │ │ │ ldr r0, [pc, #8] @ 251784 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003adef4 │ │ │ │ ldr r0, [pc, #8] @ 251798 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003adef8 │ │ │ │ ldr r0, [pc, #8] @ 2517ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003adef8 │ │ │ │ ldr r0, [pc, #8] @ 2517c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003adefc │ │ │ │ ldr r0, [pc, #8] @ 2517d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r0, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 2517e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r4, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 2517fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r4, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 251810 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, r8, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 251824 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sp, sl, ip, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 251838 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003babfc │ │ │ │ ldr r0, [pc, #8] @ 25184c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003babf8 │ │ │ │ ldr r0, [pc, #8] @ 251860 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003babf8 │ │ │ │ ldr r0, [pc, #8] @ 251874 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003babf8 │ │ │ │ ldr r0, [pc, #8] @ 251888 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003babf8 │ │ │ │ ldr r0, [pc, #8] @ 25189c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003babf8 │ │ │ │ ldr r0, [pc, #8] @ 2518b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003babf8 │ │ │ │ ldr r0, [pc, #8] @ 2518c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003babf8 │ │ │ │ ldr r0, [pc, #8] @ 2518d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003babf8 │ │ │ │ ldr r0, [pc, #8] @ 2518ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003babf8 │ │ │ │ ldr r0, [pc, #8] @ 251900 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003babf8 │ │ │ │ ldr r0, [pc, #8] @ 251914 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003babf8 │ │ │ │ ldr r0, [pc, #8] @ 251928 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003babf8 │ │ │ │ ldr r0, [pc, #8] @ 25193c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003babf8 │ │ │ │ ldr r0, [pc, #8] @ 251950 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003babf8 │ │ │ │ ldr r0, [pc, #8] @ 251964 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003babf8 │ │ │ │ ldr r0, [pc, #8] @ 251978 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003babf8 │ │ │ │ ldr r0, [pc, #8] @ 25198c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003babf8 │ │ │ │ ldr r0, [pc, #8] @ 2519a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003babf8 │ │ │ │ ldr r0, [pc, #8] @ 2519b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003babf8 │ │ │ │ ldr r0, [pc, #8] @ 2519c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003babf8 │ │ │ │ ldr r0, [pc, #8] @ 2519dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003babf8 │ │ │ │ ldr r0, [pc, #8] @ 2519f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ @ instruction: 0x003babfc │ │ │ │ ldr r0, [pc, #8] @ 251a04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sl, fp, r0, lsl #24 │ │ │ │ ldr r0, [pc, #8] @ 251a18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sl, fp, r4, lsl #24 │ │ │ │ ldr r0, [pc, #8] @ 251a2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sl, fp, r4, lsl #24 │ │ │ │ ldr r0, [pc, #8] @ 251a40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sl, fp, r8, lsl #24 │ │ │ │ ldr r0, [pc, #8] @ 251a54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sl, fp, ip, lsl #24 │ │ │ │ ldr r0, [pc, #8] @ 251a68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sl, fp, r0, lsl ip │ │ │ │ ldr r0, [pc, #8] @ 251a7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sl, fp, r0, lsl ip │ │ │ │ ldr r0, [pc, #8] @ 251a90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sl, fp, r4, lsl ip │ │ │ │ ldr r0, [pc, #8] @ 251aa4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sl, fp, r8, lsl ip │ │ │ │ ldr r0, [pc, #8] @ 251ab8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sl, fp, ip, lsl ip │ │ │ │ ldr r0, [pc, #8] @ 251acc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sl, fp, ip, lsl ip │ │ │ │ ldr r0, [pc, #8] @ 251ae0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sl, fp, r0, lsr #24 │ │ │ │ ldr r0, [pc, #8] @ 251af4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ + b 99239c │ │ │ │ eorseq sl, fp, r4, lsr #24 │ │ │ │ ldr r0, [pc, #8] @ 251b08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - strheq lr, [r5], #-112 @ 0xffffff90 │ │ │ │ + b 99239c │ │ │ │ + subeq lr, r5, r0, lsl #15 │ │ │ │ ldr r0, [pc, #8] @ 251b1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subeq pc, r5, r0, lsr #6 │ │ │ │ + b 99239c │ │ │ │ + strdeq pc, [r5], #-32 @ 0xffffffe0 │ │ │ │ ldr r0, [pc, #8] @ 251b30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subeq r4, r6, r8, ror r3 │ │ │ │ + b 99239c │ │ │ │ + subeq r4, r6, r8, asr #6 │ │ │ │ ldr r0, [pc, #8] @ 251b44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - ldrdeq r5, [r6], #-192 @ 0xffffff40 │ │ │ │ + b 99239c │ │ │ │ + subeq r5, r6, r0, lsr #25 │ │ │ │ ldr r0, [pc, #8] @ 251b58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - strdeq r8, [r6], #-228 @ 0xffffff1c │ │ │ │ + b 99239c │ │ │ │ + subeq r8, r6, r4, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 251b6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subeq r9, r6, ip, asr #15 │ │ │ │ + b 99239c │ │ │ │ + @ instruction: 0x0046979c │ │ │ │ ldr r0, [pc, #8] @ 251b80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subeq r2, r7, r4, ror #7 │ │ │ │ + b 99239c │ │ │ │ + strheq r2, [r7], #-52 @ 0xffffffcc │ │ │ │ ldr r0, [pc, #8] @ 251b94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subeq r6, r7, r0, asr #8 │ │ │ │ + b 99239c │ │ │ │ + subeq r6, r7, r0, lsl r4 │ │ │ │ ldr r0, [pc, #8] @ 251ba8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subeq fp, r7, r8, asr #4 │ │ │ │ + b 99239c │ │ │ │ + subeq fp, r7, r8, lsl r2 │ │ │ │ ldr r0, [pc, #8] @ 251bbc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - strheq r3, [r8], #-236 @ 0xffffff14 │ │ │ │ + b 99239c │ │ │ │ + subeq r3, r8, ip, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 251bd0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subeq ip, r8, r4, asr #11 │ │ │ │ + b 99239c │ │ │ │ + @ instruction: 0x0048c594 │ │ │ │ ldr r0, [pc, #8] @ 251be4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subeq lr, r8, r0, asr #32 │ │ │ │ + b 99239c │ │ │ │ + subeq lr, r8, r0, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 251bf8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subeq r5, sl, r4, lsl #31 │ │ │ │ + b 99239c │ │ │ │ + subeq r5, sl, r4, asr pc │ │ │ │ ldr r0, [pc, #8] @ 251c0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subeq r8, sl, ip, lsr #26 │ │ │ │ + b 99239c │ │ │ │ + strdeq r8, [sl], #-204 @ 0xffffff34 │ │ │ │ ldr r0, [pc, #8] @ 251c20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subeq r9, sl, r4, ror #27 │ │ │ │ + b 99239c │ │ │ │ + strheq r9, [sl], #-212 @ 0xffffff2c │ │ │ │ ldr r0, [pc, #8] @ 251c34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - strheq sl, [sl], #-108 @ 0xffffff94 │ │ │ │ + b 99239c │ │ │ │ + subeq sl, sl, ip, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 251c48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subeq sl, sl, ip, lsl sp │ │ │ │ + b 99239c │ │ │ │ + subeq sl, sl, ip, ror #25 │ │ │ │ ldr r0, [pc, #8] @ 251c5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subeq fp, sl, r0, ror #26 │ │ │ │ + b 99239c │ │ │ │ + subeq fp, sl, r0, lsr sp │ │ │ │ ldr r0, [pc, #8] @ 251c70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subeq ip, sl, r0 │ │ │ │ + b 99239c │ │ │ │ + ldrdeq fp, [sl], #-240 @ 0xffffff10 │ │ │ │ ldr r0, [pc, #8] @ 251c84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subeq ip, sl, r4, ror #4 │ │ │ │ + b 99239c │ │ │ │ + subeq ip, sl, r4, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 251c98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subeq ip, sl, r0, lsr r5 │ │ │ │ + b 99239c │ │ │ │ + subeq ip, sl, r0, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 251cac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subeq ip, sl, ip, ror #15 │ │ │ │ + b 99239c │ │ │ │ + strheq ip, [sl], #-124 @ 0xffffff84 │ │ │ │ ldr r0, [pc, #8] @ 251cc0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subeq ip, sl, r8, lsr #21 │ │ │ │ + b 99239c │ │ │ │ + subeq ip, sl, r8, ror sl │ │ │ │ ldr r0, [pc, #8] @ 251cd4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subeq ip, sl, r8, asr #26 │ │ │ │ + b 99239c │ │ │ │ + subeq ip, sl, r8, lsl sp │ │ │ │ ldr r0, [pc, #8] @ 251ce8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - strdeq ip, [sl], #-248 @ 0xffffff08 │ │ │ │ + b 99239c │ │ │ │ + subeq ip, sl, r8, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 251cfc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subeq sp, sl, r4, rrx │ │ │ │ + b 99239c │ │ │ │ + subeq sp, sl, r4, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 251d10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subeq sp, sl, ip, lsr #10 │ │ │ │ + b 99239c │ │ │ │ + strdeq sp, [sl], #-76 @ 0xffffffb4 │ │ │ │ ldr r0, [pc, #8] @ 251d24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subeq sp, sl, r8, lsl #15 │ │ │ │ + b 99239c │ │ │ │ + subeq sp, sl, r8, asr r7 │ │ │ │ ldr r0, [pc, #8] @ 251d38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subeq sp, sl, ip, lsr #20 │ │ │ │ + b 99239c │ │ │ │ + strdeq sp, [sl], #-156 @ 0xffffff64 │ │ │ │ ldr r0, [pc, #8] @ 251d4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subeq sp, sl, r4, ror #24 │ │ │ │ + b 99239c │ │ │ │ + subeq sp, sl, r4, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 251d60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - @ instruction: 0x004adf90 │ │ │ │ + b 99239c │ │ │ │ + subeq sp, sl, r0, ror #30 │ │ │ │ ldr r0, [pc, #8] @ 251d74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subeq lr, sl, r0, ror #4 │ │ │ │ + b 99239c │ │ │ │ + subeq lr, sl, r0, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 251d88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - @ instruction: 0x004ae590 │ │ │ │ + b 99239c │ │ │ │ + subeq lr, sl, r0, ror #10 │ │ │ │ ldr r0, [pc, #8] @ 251d9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - strheq lr, [sl], #-132 @ 0xffffff7c │ │ │ │ + b 99239c │ │ │ │ + subeq lr, sl, r4, lsl #17 │ │ │ │ ldr r0, [pc, #8] @ 251db0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subeq lr, sl, r0, lsl #27 │ │ │ │ + b 99239c │ │ │ │ + subeq lr, sl, r0, asr sp │ │ │ │ ldr r0, [pc, #8] @ 251dc4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subeq pc, sl, ip, ror #14 │ │ │ │ + b 99239c │ │ │ │ + subeq pc, sl, ip, lsr r7 @ │ │ │ │ ldr r0, [pc, #8] @ 251dd8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - strheq r1, [fp], #-224 @ 0xffffff20 │ │ │ │ + b 99239c │ │ │ │ + subeq r1, fp, r0, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #52] @ 251e28 │ │ │ │ ldr r0, [pc, #52] @ 251e2c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -6840,514 +6840,514 @@ │ │ │ │ ldr r0, [pc, #28] @ 251e30 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, lr} │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov r1, #63 @ 0x3f │ │ │ │ b 248a44 │ │ │ │ - strheq sl, [sp], #-124 @ 0xffffff84 │ │ │ │ + subeq sl, sp, ip, lsl #15 │ │ │ │ adceq lr, r8, ip, lsl #8 │ │ │ │ strdeq sp, [r8], r4 @ │ │ │ │ ldr r0, [pc, #8] @ 251e44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subeq sl, sp, r0, lsr #24 │ │ │ │ + b 99239c │ │ │ │ + strdeq sl, [sp], #-176 @ 0xffffff50 │ │ │ │ ldr r0, [pc, #8] @ 251e58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subeq fp, sp, r8, asr r0 │ │ │ │ + b 99239c │ │ │ │ + subeq fp, sp, r8, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 251e6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subeq r7, pc, r4, asr #13 │ │ │ │ + b 99239c │ │ │ │ + @ instruction: 0x004f7694 │ │ │ │ ldr r0, [pc, #8] @ 251e80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - strheq sl, [pc], #-80 @ │ │ │ │ + b 99239c │ │ │ │ + subeq sl, pc, r0, lsl #11 │ │ │ │ ldr r0, [pc, #8] @ 251e94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - @ instruction: 0x004fc890 │ │ │ │ + b 99239c │ │ │ │ + subeq ip, pc, r0, ror #16 │ │ │ │ ldr r0, [pc, #8] @ 251ea8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subeq ip, pc, ip, lsr fp @ │ │ │ │ + b 99239c │ │ │ │ + subeq ip, pc, ip, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 251ebc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subeq lr, pc, r0, asr r2 @ │ │ │ │ + b 99239c │ │ │ │ + subeq lr, pc, r0, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 251ed0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subeq lr, pc, r4, ror #4 │ │ │ │ + b 99239c │ │ │ │ + subeq lr, pc, r4, lsr r2 @ │ │ │ │ ldr r0, [pc, #8] @ 251ee4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subeq lr, pc, r8, asr #13 │ │ │ │ + b 99239c │ │ │ │ + @ instruction: 0x004fe698 │ │ │ │ ldr r0, [pc, #8] @ 251ef8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subeq pc, pc, ip, lsl #29 │ │ │ │ + b 99239c │ │ │ │ + subeq pc, pc, ip, asr lr @ │ │ │ │ ldr r0, [pc, #8] @ 251f0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - ldrsbeq r1, [r0], #-64 @ 0xffffffc0 │ │ │ │ + b 99239c │ │ │ │ + subseq r1, r0, r0, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 251f20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subseq r7, r0, r8, lsr #30 │ │ │ │ + b 99239c │ │ │ │ + ldrsheq r7, [r0], #-232 @ 0xffffff18 │ │ │ │ ldr r0, [pc, #8] @ 251f34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subseq r9, r0, r0, asr #4 │ │ │ │ + b 99239c │ │ │ │ + subseq r9, r0, r0, lsl r2 │ │ │ │ ldr r0, [pc, #8] @ 251f48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subseq lr, r0, r8, asr sp │ │ │ │ + b 99239c │ │ │ │ + subseq lr, r0, r8, lsr #26 │ │ │ │ ldr r0, [pc, #8] @ 251f5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subseq pc, r4, r4, ror #7 │ │ │ │ + b 99239c │ │ │ │ + ldrheq pc, [r4], #-52 @ 0xffffffcc @ │ │ │ │ ldr r0, [pc, #8] @ 251f70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subseq pc, r4, ip, lsr #19 │ │ │ │ + b 99239c │ │ │ │ + subseq pc, r4, ip, ror r9 @ │ │ │ │ ldr r0, [pc, #8] @ 251f84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subseq r0, r5, r8, lsr #15 │ │ │ │ + b 99239c │ │ │ │ + subseq r0, r5, r8, ror r7 │ │ │ │ ldr r0, [pc, #8] @ 251f98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subseq r1, r5, r0, lsr #14 │ │ │ │ + b 99239c │ │ │ │ + ldrsheq r1, [r5], #-96 @ 0xffffffa0 │ │ │ │ ldr r0, [pc, #8] @ 251fac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subseq r1, r5, ip, ror ip │ │ │ │ + b 99239c │ │ │ │ + subseq r1, r5, ip, asr #24 │ │ │ │ ldr r0, [pc, #8] @ 251fc0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subseq r5, r5, r0, ror #3 │ │ │ │ + b 99239c │ │ │ │ + ldrheq r5, [r5], #-16 │ │ │ │ ldr r0, [pc, #8] @ 251fd4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subseq r6, r5, ip, lsl fp │ │ │ │ + b 99239c │ │ │ │ + subseq r6, r5, ip, ror #21 │ │ │ │ ldr r0, [pc, #8] @ 251fe8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subseq r9, r5, ip, lsl pc │ │ │ │ + b 99239c │ │ │ │ + subseq r9, r5, ip, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 251ffc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subseq ip, r5, ip, rrx │ │ │ │ + b 99239c │ │ │ │ + subseq ip, r5, ip, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 252010 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subseq ip, r5, r0, lsl #17 │ │ │ │ + b 99239c │ │ │ │ + subseq ip, r5, r0, asr r8 │ │ │ │ ldr r0, [pc, #8] @ 252024 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subseq r8, r6, r4, lsr lr │ │ │ │ + b 99239c │ │ │ │ + subseq r8, r6, r4, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 252038 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subseq r9, r6, r0, ror #20 │ │ │ │ + b 99239c │ │ │ │ + subseq r9, r6, r0, lsr sl │ │ │ │ ldr r0, [pc, #8] @ 25204c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subseq r9, r6, r8, lsl #30 │ │ │ │ + b 99239c │ │ │ │ + ldrsbeq r9, [r6], #-232 @ 0xffffff18 │ │ │ │ ldr r0, [pc, #8] @ 252060 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subseq sl, r6, r0, lsl #23 │ │ │ │ + b 99239c │ │ │ │ + subseq sl, r6, r0, asr fp │ │ │ │ ldr r0, [pc, #8] @ 252074 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subseq sl, r6, ip, ror #30 │ │ │ │ + b 99239c │ │ │ │ + subseq sl, r6, ip, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 252088 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subseq fp, r6, ip, lsr #14 │ │ │ │ + b 99239c │ │ │ │ + ldrsheq fp, [r6], #-108 @ 0xffffff94 │ │ │ │ ldr r0, [pc, #8] @ 25209c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subseq pc, r6, ip, lsl lr @ │ │ │ │ + b 99239c │ │ │ │ + subseq pc, r6, ip, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 2520b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subseq r0, r7, ip, ror #4 │ │ │ │ + b 99239c │ │ │ │ + subseq r0, r7, ip, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 2520c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subseq r0, r7, r0, ror #10 │ │ │ │ + b 99239c │ │ │ │ + subseq r0, r7, r0, lsr r5 │ │ │ │ ldr r0, [pc, #8] @ 2520d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subseq r0, r7, ip, asr #30 │ │ │ │ + b 99239c │ │ │ │ + subseq r0, r7, ip, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 2520ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subseq r1, r7, r8, asr #22 │ │ │ │ + b 99239c │ │ │ │ + subseq r1, r7, r8, lsl fp │ │ │ │ ldr r0, [pc, #8] @ 252100 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subseq r9, r8, r4, asr #14 │ │ │ │ + b 99239c │ │ │ │ + subseq r9, r8, r4, lsl r7 │ │ │ │ ldr r0, [pc, #4] @ 252110 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 98f320 │ │ │ │ + b 98f2f0 │ │ │ │ adcseq sp, r5, r4, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #236] @ 252218 │ │ │ │ add r4, pc, r4 │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ - bl 7fbfa0 │ │ │ │ + bl 7fbf70 │ │ │ │ add r0, r4, #96 @ 0x60 │ │ │ │ - bl 7fbfa0 │ │ │ │ + bl 7fbf70 │ │ │ │ add r0, r4, #192 @ 0xc0 │ │ │ │ - bl 7fbfa0 │ │ │ │ + bl 7fbf70 │ │ │ │ add r0, r4, #240 @ 0xf0 │ │ │ │ - bl 7fbfa0 │ │ │ │ + bl 7fbf70 │ │ │ │ add r0, r4, #288 @ 0x120 │ │ │ │ - bl 7fbfa0 │ │ │ │ + bl 7fbf70 │ │ │ │ add r0, r4, #48 @ 0x30 │ │ │ │ - bl 7fbfa0 │ │ │ │ + bl 7fbf70 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7fbfa0 │ │ │ │ + bl 7fbf70 │ │ │ │ add r0, r4, #336 @ 0x150 │ │ │ │ - bl 7fbfa0 │ │ │ │ + bl 7fbf70 │ │ │ │ add r0, r4, #384 @ 0x180 │ │ │ │ - bl 7fbfa0 │ │ │ │ + bl 7fbf70 │ │ │ │ add r0, r4, #432 @ 0x1b0 │ │ │ │ - bl 7fbfa0 │ │ │ │ + bl 7fbf70 │ │ │ │ add r0, r4, #480 @ 0x1e0 │ │ │ │ - bl 7fbfa0 │ │ │ │ + bl 7fbf70 │ │ │ │ add r0, r4, #528 @ 0x210 │ │ │ │ - bl 7fbfa0 │ │ │ │ + bl 7fbf70 │ │ │ │ add r0, r4, #576 @ 0x240 │ │ │ │ - bl 7fbfa0 │ │ │ │ + bl 7fbf70 │ │ │ │ add r0, r4, #624 @ 0x270 │ │ │ │ - bl 7fbfa0 │ │ │ │ + bl 7fbf70 │ │ │ │ add r0, r4, #672 @ 0x2a0 │ │ │ │ - bl 7fbfa0 │ │ │ │ + bl 7fbf70 │ │ │ │ add r0, r4, #720 @ 0x2d0 │ │ │ │ - bl 7fbfa0 │ │ │ │ + bl 7fbf70 │ │ │ │ add r0, r4, #768 @ 0x300 │ │ │ │ - bl 7fbfa0 │ │ │ │ + bl 7fbf70 │ │ │ │ add r0, r4, #816 @ 0x330 │ │ │ │ - bl 7fbfa0 │ │ │ │ + bl 7fbf70 │ │ │ │ add r0, r4, #864 @ 0x360 │ │ │ │ - bl 7fbfa0 │ │ │ │ + bl 7fbf70 │ │ │ │ add r0, r4, #912 @ 0x390 │ │ │ │ - bl 7fbfa0 │ │ │ │ + bl 7fbf70 │ │ │ │ add r0, r4, #960 @ 0x3c0 │ │ │ │ - bl 7fbfa0 │ │ │ │ + bl 7fbf70 │ │ │ │ add r0, r4, #1008 @ 0x3f0 │ │ │ │ - bl 7fbfa0 │ │ │ │ + bl 7fbf70 │ │ │ │ add r0, r4, #1056 @ 0x420 │ │ │ │ - bl 7fbfa0 │ │ │ │ + bl 7fbf70 │ │ │ │ add r0, r4, #1104 @ 0x450 │ │ │ │ - bl 7fbfa0 │ │ │ │ + bl 7fbf70 │ │ │ │ add r0, r4, #1152 @ 0x480 │ │ │ │ - bl 7fbfa0 │ │ │ │ + bl 7fbf70 │ │ │ │ add r0, r4, #1200 @ 0x4b0 │ │ │ │ - bl 7fbfa0 │ │ │ │ + bl 7fbf70 │ │ │ │ add r0, r4, #1248 @ 0x4e0 │ │ │ │ - bl 7fbfa0 │ │ │ │ + bl 7fbf70 │ │ │ │ add r0, r4, #1296 @ 0x510 │ │ │ │ - bl 7fbfa0 │ │ │ │ + bl 7fbf70 │ │ │ │ add r0, r4, #1344 @ 0x540 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7fbfa0 │ │ │ │ + b 7fbf70 │ │ │ │ adceq r9, r2, r8, asr #26 │ │ │ │ ldr r0, [pc, #8] @ 25222c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subseq r4, fp, r0, lsl #9 │ │ │ │ + b 99239c │ │ │ │ + subseq r4, fp, r0, asr r4 │ │ │ │ ldr r0, [pc, #8] @ 252240 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subseq r4, fp, ip, asr #17 │ │ │ │ + b 99239c │ │ │ │ + @ instruction: 0x005b489c │ │ │ │ ldr r0, [pc, #8] @ 252254 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subseq r7, fp, r0, lsl #18 │ │ │ │ + b 99239c │ │ │ │ + ldrsbeq r7, [fp], #-128 @ 0xffffff80 │ │ │ │ ldr r0, [pc, #8] @ 252268 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subseq r9, fp, ip, lsl #30 │ │ │ │ + b 99239c │ │ │ │ + ldrsbeq r9, [fp], #-236 @ 0xffffff14 │ │ │ │ ldr r0, [pc, #8] @ 25227c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subseq fp, fp, ip, asr r1 │ │ │ │ + b 99239c │ │ │ │ + subseq fp, fp, ip, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 252290 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - @ instruction: 0x005c6898 │ │ │ │ + b 99239c │ │ │ │ + subseq r6, ip, r8, ror #16 │ │ │ │ ldr r0, [pc, #8] @ 2522a4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subseq r7, ip, r0, asr #19 │ │ │ │ + b 99239c │ │ │ │ + @ instruction: 0x005c7990 │ │ │ │ ldr r0, [pc, #8] @ 2522b8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subseq r8, ip, ip, ror #6 │ │ │ │ + b 99239c │ │ │ │ + subseq r8, ip, ip, lsr r3 │ │ │ │ ldr r0, [pc, #8] @ 2522cc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - ldrsbeq ip, [ip], #-112 @ 0xffffff90 │ │ │ │ + b 99239c │ │ │ │ + subseq ip, ip, r0, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 2522fc │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 98f320 │ │ │ │ + bl 98f2f0 │ │ │ │ add r0, r4, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9add30 │ │ │ │ + b 9add00 │ │ │ │ adcseq sp, r5, ip, lsl r9 │ │ │ │ ldr r0, [pc, #8] @ 252310 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subseq ip, sp, r0, lsr #10 │ │ │ │ + b 99239c │ │ │ │ + ldrsheq ip, [sp], #-64 @ 0xffffffc0 │ │ │ │ ldr r0, [pc, #8] @ 252324 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subseq r1, lr, ip, ror #25 │ │ │ │ + b 99239c │ │ │ │ + ldrheq r1, [lr], #-204 @ 0xffffff34 │ │ │ │ ldr r0, [pc, #8] @ 252338 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subseq r2, lr, r0, ror r6 │ │ │ │ + b 99239c │ │ │ │ + subseq r2, lr, r0, asr #12 │ │ │ │ ldr r0, [pc, #8] @ 25234c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - subseq r9, lr, r4, lsr r7 │ │ │ │ + b 99239c │ │ │ │ + subseq r9, lr, r4, lsl #14 │ │ │ │ ldr r0, [pc, #8] @ 252360 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbeq lr, r0, r4, ror #21 │ │ │ │ + b 99239c │ │ │ │ + strheq lr, [r0], #-164 @ 0xffffff5c @ │ │ │ │ ldr r0, [pc, #8] @ 252374 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbeq r0, r1, r0, lsr #19 │ │ │ │ + b 99239c │ │ │ │ + rsbeq r0, r1, r0, ror r9 │ │ │ │ ldr r0, [pc, #8] @ 252388 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - strdeq r3, [r1], #-188 @ 0xffffff44 @ │ │ │ │ + b 99239c │ │ │ │ + rsbeq r3, r1, ip, asr #23 │ │ │ │ ldr r0, [pc, #8] @ 25239c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbeq r3, r1, r0, lsr #26 │ │ │ │ + b 99239c │ │ │ │ + strdeq r3, [r1], #-192 @ 0xffffff40 @ │ │ │ │ ldr r0, [pc, #8] @ 2523b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbeq r4, r1, ip, ror #17 │ │ │ │ + b 99239c │ │ │ │ + strheq r4, [r1], #-140 @ 0xffffff74 @ │ │ │ │ ldr r0, [pc, #8] @ 2523c4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbeq r6, r1, r0, lsl #5 │ │ │ │ + b 99239c │ │ │ │ + rsbeq r6, r1, r0, asr r2 │ │ │ │ ldr r0, [pc, #8] @ 2523d8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - strheq r8, [r1], #-240 @ 0xffffff10 @ │ │ │ │ + b 99239c │ │ │ │ + rsbeq r8, r1, r0, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 2523ec │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - strheq sp, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ + b 99239c │ │ │ │ + rsbeq sp, r1, ip, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 252400 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbeq r1, r2, ip, ror #1 │ │ │ │ + b 99239c │ │ │ │ + strheq r1, [r2], #-12 @ │ │ │ │ ldr r0, [pc, #8] @ 252414 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbeq r7, r2, r0, lsr lr │ │ │ │ + b 99239c │ │ │ │ + rsbeq r7, r2, r0, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 252428 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbeq sl, r2, r8, ror #7 │ │ │ │ + b 99239c │ │ │ │ + strheq sl, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ ldr r0, [pc, #8] @ 25243c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbeq sl, r2, r8, lsr #26 │ │ │ │ + b 99239c │ │ │ │ + strdeq sl, [r2], #-200 @ 0xffffff38 @ │ │ │ │ ldr r0, [pc, #8] @ 252450 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - strdeq fp, [r2], #-96 @ 0xffffffa0 @ │ │ │ │ + b 99239c │ │ │ │ + rsbeq fp, r2, r0, asr #13 │ │ │ │ ldr r0, [pc, #8] @ 252464 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - strdeq r3, [r3], #-120 @ 0xffffff88 @ │ │ │ │ + b 99239c │ │ │ │ + rsbeq r3, r3, r8, asr #15 │ │ │ │ ldr r0, [pc, #8] @ 252478 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbeq r6, r3, r4, lsl #22 │ │ │ │ + b 99239c │ │ │ │ + ldrdeq r6, [r3], #-164 @ 0xffffff5c @ │ │ │ │ ldr r0, [pc, #8] @ 25248c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbeq fp, r3, r4, lsr #13 │ │ │ │ + b 99239c │ │ │ │ + rsbeq fp, r3, r4, ror r6 │ │ │ │ ldr r0, [pc, #8] @ 2524a0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbeq r1, r4, r4, lsl #17 │ │ │ │ + b 99239c │ │ │ │ + rsbeq r1, r4, r4, asr r8 │ │ │ │ ldr r0, [pc, #8] @ 2524b4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - @ instruction: 0x00646b98 │ │ │ │ + b 99239c │ │ │ │ + rsbeq r6, r4, r8, ror #22 │ │ │ │ ldr r0, [pc, #8] @ 2524c8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - strdeq r6, [r4], #-200 @ 0xffffff38 @ │ │ │ │ + b 99239c │ │ │ │ + rsbeq r6, r4, r8, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 2524dc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - @ instruction: 0x0064c794 │ │ │ │ + b 99239c │ │ │ │ + rsbeq ip, r4, r4, ror #14 │ │ │ │ ldr r0, [pc, #8] @ 2524f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbeq sl, r5, r8, lsl #18 │ │ │ │ + b 99239c │ │ │ │ + ldrdeq sl, [r5], #-136 @ 0xffffff78 @ │ │ │ │ ldr r0, [pc, #8] @ 252504 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbeq sl, r5, r0, lsl #30 │ │ │ │ + b 99239c │ │ │ │ + ldrdeq sl, [r5], #-224 @ 0xffffff20 @ │ │ │ │ ldr r0, [pc, #8] @ 252518 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbeq ip, r5, r8, lsr r3 │ │ │ │ + b 99239c │ │ │ │ + rsbeq ip, r5, r8, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 25252c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbeq ip, r5, r4, ror fp │ │ │ │ + b 99239c │ │ │ │ + rsbeq ip, r5, r4, asr #22 │ │ │ │ ldr r0, [pc, #8] @ 252540 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbeq ip, r5, r4, ror #23 │ │ │ │ + b 99239c │ │ │ │ + strheq ip, [r5], #-180 @ 0xffffff4c @ │ │ │ │ ldr r0, [pc, #8] @ 252554 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbeq ip, r5, r4, lsl #30 │ │ │ │ + b 99239c │ │ │ │ + ldrdeq ip, [r5], #-228 @ 0xffffff1c @ │ │ │ │ ldr r0, [pc, #8] @ 252568 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbeq sp, r5, r8, asr #14 │ │ │ │ + b 99239c │ │ │ │ + rsbeq sp, r5, r8, lsl r7 │ │ │ │ ldr r0, [pc, #8] @ 25257c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbeq lr, r5, ip, lsr r0 │ │ │ │ + b 99239c │ │ │ │ + rsbeq lr, r5, ip │ │ │ │ ldr r0, [pc, #8] @ 252590 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbeq r2, r6, r0, asr #30 │ │ │ │ + b 99239c │ │ │ │ + rsbeq r2, r6, r0, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 2525a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - strdeq r3, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ + b 99239c │ │ │ │ + rsbeq r3, r6, ip, asr #9 │ │ │ │ ldr r0, [pc, #8] @ 2525b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbeq r4, r6, r4, lsl r1 │ │ │ │ + b 99239c │ │ │ │ + rsbeq r4, r6, r4, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 2525cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbeq r7, r6, r4, ror r4 │ │ │ │ + b 99239c │ │ │ │ + rsbeq r7, r6, r4, asr #8 │ │ │ │ ldr r0, [pc, #8] @ 2525e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbeq r7, r6, r8, lsl lr │ │ │ │ + b 99239c │ │ │ │ + rsbeq r7, r6, r8, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 2525f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbeq r8, r6, r0, lsr #8 │ │ │ │ + b 99239c │ │ │ │ + strdeq r8, [r6], #-48 @ 0xffffffd0 @ │ │ │ │ │ │ │ │ 002525f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #156] @ 2526ac │ │ │ │ @@ -7371,441 +7371,441 @@ │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 990ab8 │ │ │ │ + bl 990a88 │ │ │ │ ldr r3, [r4] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #64] @ 2526c0 │ │ │ │ ldr r3, [pc, #44] @ 2526b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2526a8 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 8c0140 │ │ │ │ + bl 8c0110 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r5, ip, lsl #10 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x00b5d6f0 │ │ │ │ - rsbeq sp, r6, r0, ror #21 │ │ │ │ - addeq r4, r6, r0, lsl sl │ │ │ │ + strheq sp, [r6], #-160 @ 0xffffff60 @ │ │ │ │ + addeq r4, r6, r0, ror #19 │ │ │ │ umlaleq r8, r5, ip, r4 │ │ │ │ ldr r0, [pc, #8] @ 2526d4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, r4, lsl r1 │ │ │ │ + b 99239c │ │ │ │ + rsbseq r0, r2, r4, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 2526e8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, r0, lsl r1 │ │ │ │ + b 99239c │ │ │ │ + rsbseq r0, r2, r0, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 2526fc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, ip, lsl #2 │ │ │ │ + b 99239c │ │ │ │ + ldrsbeq r0, [r2], #-12 @ │ │ │ │ ldr r0, [pc, #8] @ 252710 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, r8, lsl #2 │ │ │ │ + b 99239c │ │ │ │ + ldrsbeq r0, [r2], #-8 @ │ │ │ │ ldr r0, [pc, #8] @ 252724 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, r4, lsl #2 │ │ │ │ + b 99239c │ │ │ │ + ldrsbeq r0, [r2], #-4 @ │ │ │ │ ldr r0, [pc, #8] @ 252738 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, r0, lsl #2 │ │ │ │ + b 99239c │ │ │ │ + ldrsbeq r0, [r2], #-0 @ │ │ │ │ ldr r0, [pc, #8] @ 25274c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - ldrsheq r0, [r2], #-12 @ │ │ │ │ + b 99239c │ │ │ │ + rsbseq r0, r2, ip, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 252760 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - ldrsheq r0, [r2], #-8 @ │ │ │ │ + b 99239c │ │ │ │ + rsbseq r0, r2, r8, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 252774 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - ldrsheq r0, [r2], #-4 @ │ │ │ │ + b 99239c │ │ │ │ + rsbseq r0, r2, r4, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 252788 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - ldrsheq r0, [r2], #-0 @ │ │ │ │ + b 99239c │ │ │ │ + rsbseq r0, r2, r0, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 25279c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, ip, ror #1 │ │ │ │ + b 99239c │ │ │ │ + ldrheq r0, [r2], #-12 @ │ │ │ │ ldr r0, [pc, #8] @ 2527b0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, r8, ror #1 │ │ │ │ + b 99239c │ │ │ │ + ldrheq r0, [r2], #-8 @ │ │ │ │ ldr r0, [pc, #8] @ 2527c4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, r4, ror #1 │ │ │ │ + b 99239c │ │ │ │ + ldrheq r0, [r2], #-4 @ │ │ │ │ ldr r0, [pc, #8] @ 2527d8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, r0, ror #1 │ │ │ │ + b 99239c │ │ │ │ + ldrheq r0, [r2], #-0 @ │ │ │ │ ldr r0, [pc, #8] @ 2527ec │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - ldrsbeq r0, [r2], #-12 @ │ │ │ │ + b 99239c │ │ │ │ + rsbseq r0, r2, ip, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 252800 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - ldrsbeq r0, [r2], #-8 @ │ │ │ │ + b 99239c │ │ │ │ + rsbseq r0, r2, r8, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 252814 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - ldrsbeq r0, [r2], #-4 @ │ │ │ │ + b 99239c │ │ │ │ + rsbseq r0, r2, r4, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 252828 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - ldrsbeq r0, [r2], #-0 @ │ │ │ │ + b 99239c │ │ │ │ + rsbseq r0, r2, r0, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 25283c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, ip, asr #1 │ │ │ │ + b 99239c │ │ │ │ + @ instruction: 0x0072009c │ │ │ │ ldr r0, [pc, #8] @ 252850 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, r8, asr #1 │ │ │ │ + b 99239c │ │ │ │ + @ instruction: 0x00720098 │ │ │ │ ldr r0, [pc, #8] @ 252864 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, r4, asr #1 │ │ │ │ + b 99239c │ │ │ │ + @ instruction: 0x00720094 │ │ │ │ ldr r0, [pc, #8] @ 252878 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, r0, asr #1 │ │ │ │ + b 99239c │ │ │ │ + @ instruction: 0x00720090 │ │ │ │ ldr r0, [pc, #8] @ 25288c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - ldrheq r0, [r2], #-12 @ │ │ │ │ + b 99239c │ │ │ │ + rsbseq r0, r2, ip, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 2528a0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - ldrheq r0, [r2], #-8 @ │ │ │ │ + b 99239c │ │ │ │ + rsbseq r0, r2, r8, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 2528b4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - ldrheq r0, [r2], #-4 @ │ │ │ │ + b 99239c │ │ │ │ + rsbseq r0, r2, r4, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 2528c8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - ldrheq r0, [r2], #-0 @ │ │ │ │ + b 99239c │ │ │ │ + rsbseq r0, r2, r0, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 2528dc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, ip, lsr #1 │ │ │ │ + b 99239c │ │ │ │ + rsbseq r0, r2, ip, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 2528f0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, r8, lsr #1 │ │ │ │ + b 99239c │ │ │ │ + rsbseq r0, r2, r8, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 252904 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, r4, lsr #1 │ │ │ │ + b 99239c │ │ │ │ + rsbseq r0, r2, r4, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 252918 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, r0, lsr #1 │ │ │ │ + b 99239c │ │ │ │ + rsbseq r0, r2, r0, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 25292c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - @ instruction: 0x0072009c │ │ │ │ + b 99239c │ │ │ │ + rsbseq r0, r2, ip, rrx │ │ │ │ ldr r0, [pc, #8] @ 252940 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - @ instruction: 0x00720098 │ │ │ │ + b 99239c │ │ │ │ + rsbseq r0, r2, r8, rrx │ │ │ │ ldr r0, [pc, #8] @ 252954 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - @ instruction: 0x00720094 │ │ │ │ + b 99239c │ │ │ │ + rsbseq r0, r2, r4, rrx │ │ │ │ ldr r0, [pc, #8] @ 252968 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - @ instruction: 0x00720090 │ │ │ │ + b 99239c │ │ │ │ + rsbseq r0, r2, r0, rrx │ │ │ │ ldr r0, [pc, #8] @ 25297c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, ip, lsl #1 │ │ │ │ + b 99239c │ │ │ │ + rsbseq r0, r2, ip, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 252990 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, r8, lsl #1 │ │ │ │ + b 99239c │ │ │ │ + rsbseq r0, r2, r8, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 2529a4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, r4, lsl #1 │ │ │ │ + b 99239c │ │ │ │ + rsbseq r0, r2, r4, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 2529b8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, r0, lsl #1 │ │ │ │ + b 99239c │ │ │ │ + rsbseq r0, r2, r0, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 2529cc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, ip, ror r0 │ │ │ │ + b 99239c │ │ │ │ + rsbseq r0, r2, ip, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 2529e0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, r8, ror r0 │ │ │ │ + b 99239c │ │ │ │ + rsbseq r0, r2, r8, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 2529f4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, r4, ror r0 │ │ │ │ + b 99239c │ │ │ │ + rsbseq r0, r2, r4, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 252a08 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, r0, ror r0 │ │ │ │ + b 99239c │ │ │ │ + rsbseq r0, r2, r0, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 252a1c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, ip, rrx │ │ │ │ + b 99239c │ │ │ │ + rsbseq r0, r2, ip, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 252a30 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, r8, rrx │ │ │ │ + b 99239c │ │ │ │ + rsbseq r0, r2, r8, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 252a44 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, r4, rrx │ │ │ │ + b 99239c │ │ │ │ + rsbseq r0, r2, r4, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 252a58 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, r0, rrx │ │ │ │ + b 99239c │ │ │ │ + rsbseq r0, r2, r0, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 252a6c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, ip, asr r0 │ │ │ │ + b 99239c │ │ │ │ + rsbseq r0, r2, ip, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 252a80 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, r8, asr r0 │ │ │ │ + b 99239c │ │ │ │ + rsbseq r0, r2, r8, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 252a94 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, r4, asr r0 │ │ │ │ + b 99239c │ │ │ │ + rsbseq r0, r2, r4, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 252aa8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, r0, asr r0 │ │ │ │ + b 99239c │ │ │ │ + rsbseq r0, r2, r0, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 252abc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, ip, asr #32 │ │ │ │ + b 99239c │ │ │ │ + rsbseq r0, r2, ip, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 252ad0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, r8, asr #32 │ │ │ │ + b 99239c │ │ │ │ + rsbseq r0, r2, r8, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 252ae4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, r4, asr #32 │ │ │ │ + b 99239c │ │ │ │ + rsbseq r0, r2, r4, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 252af8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, r0, asr #32 │ │ │ │ + b 99239c │ │ │ │ + rsbseq r0, r2, r0, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 252b0c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, ip, lsr r0 │ │ │ │ + b 99239c │ │ │ │ + rsbseq r0, r2, ip │ │ │ │ ldr r0, [pc, #8] @ 252b20 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, r8, lsr r0 │ │ │ │ + b 99239c │ │ │ │ + rsbseq r0, r2, r8 │ │ │ │ ldr r0, [pc, #8] @ 252b34 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, r4, lsr r0 │ │ │ │ + b 99239c │ │ │ │ + rsbseq r0, r2, r4 │ │ │ │ ldr r0, [pc, #8] @ 252b48 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, r0, lsr r0 │ │ │ │ + b 99239c │ │ │ │ + rsbseq r0, r2, r0 │ │ │ │ ldr r0, [pc, #8] @ 252b5c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, ip, lsr #32 │ │ │ │ + b 99239c │ │ │ │ + ldrsheq pc, [r1], #-252 @ 0xffffff04 @ │ │ │ │ ldr r0, [pc, #8] @ 252b70 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, r8, lsr #32 │ │ │ │ + b 99239c │ │ │ │ + ldrsheq pc, [r1], #-248 @ 0xffffff08 @ │ │ │ │ ldr r0, [pc, #8] @ 252b84 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, r4, lsr #32 │ │ │ │ + b 99239c │ │ │ │ + ldrsheq pc, [r1], #-244 @ 0xffffff0c @ │ │ │ │ ldr r0, [pc, #8] @ 252b98 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, r0, lsr #32 │ │ │ │ + b 99239c │ │ │ │ + ldrsheq pc, [r1], #-240 @ 0xffffff10 @ │ │ │ │ ldr r0, [pc, #8] @ 252bac │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, ip, lsl r0 │ │ │ │ + b 99239c │ │ │ │ + rsbseq pc, r1, ip, ror #31 │ │ │ │ ldr r0, [pc, #8] @ 252bc0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, r8, lsl r0 │ │ │ │ + b 99239c │ │ │ │ + rsbseq pc, r1, r8, ror #31 │ │ │ │ ldr r0, [pc, #8] @ 252bd4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, r4, lsl r0 │ │ │ │ + b 99239c │ │ │ │ + rsbseq pc, r1, r4, ror #31 │ │ │ │ ldr r0, [pc, #8] @ 252be8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, r0, lsl r0 │ │ │ │ + b 99239c │ │ │ │ + rsbseq pc, r1, r0, ror #31 │ │ │ │ ldr r0, [pc, #8] @ 252bfc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, ip │ │ │ │ + b 99239c │ │ │ │ + ldrsbeq pc, [r1], #-252 @ 0xffffff04 @ │ │ │ │ ldr r0, [pc, #8] @ 252c10 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, r8 │ │ │ │ + b 99239c │ │ │ │ + ldrsbeq pc, [r1], #-248 @ 0xffffff08 @ │ │ │ │ ldr r0, [pc, #8] @ 252c24 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, r4 │ │ │ │ + b 99239c │ │ │ │ + ldrsbeq pc, [r1], #-244 @ 0xffffff0c @ │ │ │ │ ldr r0, [pc, #8] @ 252c38 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r0, r2, r0 │ │ │ │ + b 99239c │ │ │ │ + ldrsbeq pc, [r1], #-240 @ 0xffffff10 @ │ │ │ │ ldr r0, [pc, #8] @ 252c4c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - ldrsheq pc, [r1], #-252 @ 0xffffff04 @ │ │ │ │ + b 99239c │ │ │ │ + rsbseq pc, r1, ip, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 252c60 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - ldrsheq pc, [r1], #-248 @ 0xffffff08 @ │ │ │ │ + b 99239c │ │ │ │ + rsbseq pc, r1, r8, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 252c74 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - ldrsheq pc, [r1], #-244 @ 0xffffff0c @ │ │ │ │ + b 99239c │ │ │ │ + rsbseq pc, r1, r4, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 252c88 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - ldrsheq pc, [r1], #-240 @ 0xffffff10 @ │ │ │ │ + b 99239c │ │ │ │ + rsbseq pc, r1, r0, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 252c9c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq pc, r1, ip, ror #31 │ │ │ │ + b 99239c │ │ │ │ + ldrheq pc, [r1], #-252 @ 0xffffff04 @ │ │ │ │ ldr r0, [pc, #8] @ 252cb0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq pc, r1, r8, ror #31 │ │ │ │ + b 99239c │ │ │ │ + ldrheq pc, [r1], #-248 @ 0xffffff08 @ │ │ │ │ ldr r0, [pc, #8] @ 252cc4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq pc, r1, r4, ror #31 │ │ │ │ + b 99239c │ │ │ │ + ldrheq pc, [r1], #-244 @ 0xffffff0c @ │ │ │ │ ldr r0, [pc, #8] @ 252cd8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq pc, r1, r0, ror #31 │ │ │ │ + b 99239c │ │ │ │ + ldrheq pc, [r1], #-240 @ 0xffffff10 @ │ │ │ │ ldr r0, [pc, #8] @ 252cec │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - ldrsbeq pc, [r1], #-252 @ 0xffffff04 @ │ │ │ │ + b 99239c │ │ │ │ + rsbseq pc, r1, ip, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 252d00 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - ldrsbeq pc, [r1], #-248 @ 0xffffff08 @ │ │ │ │ + b 99239c │ │ │ │ + rsbseq pc, r1, r8, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 252d14 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - ldrsbeq pc, [r1], #-244 @ 0xffffff0c @ │ │ │ │ + b 99239c │ │ │ │ + rsbseq pc, r1, r4, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #316] @ 252e6c │ │ │ │ ldr r2, [pc, #316] @ 252e70 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -7923,15 +7923,15 @@ │ │ │ │ rsb r2, r2, #31 │ │ │ │ rsb r3, r3, #31 │ │ │ │ str r4, [r0] │ │ │ │ str r2, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ pop {r4, lr} │ │ │ │ - b 98a224 │ │ │ │ + b 98a1f4 │ │ │ │ bl 249e54 │ │ │ │ subs r4, r0, #0 │ │ │ │ movle r1, #64 @ 0x40 │ │ │ │ movle r4, r1 │ │ │ │ ble 252ed0 │ │ │ │ mov r1, r4 │ │ │ │ b 252eb8 │ │ │ │ @@ -7948,61 +7948,61 @@ │ │ │ │ ldr r0, [pc, #40] @ 252f84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #212 @ 0xd4 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ adcseq pc, r5, r4, ror #12 │ │ │ │ - addseq r5, r5, r4, asr #9 │ │ │ │ - addeq sp, r8, r4, lsr #30 │ │ │ │ - addeq sp, r8, r0, asr pc │ │ │ │ - addseq r5, r5, r4, lsr #9 │ │ │ │ - addeq sp, r8, r4, lsl #30 │ │ │ │ - addeq sp, r8, r4, lsl pc │ │ │ │ + umullseq r5, r5, r4, r4 @ │ │ │ │ + strdeq sp, [r8], r4 │ │ │ │ + addeq sp, r8, r0, lsr #30 │ │ │ │ + addseq r5, r5, r4, ror r4 │ │ │ │ + ldrdeq sp, [r8], r4 │ │ │ │ + addeq sp, r8, r4, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #28] @ 252fbc │ │ │ │ ldr r1, [pc, #28] @ 252fc0 │ │ │ │ ldr r0, [pc, #28] @ 252fc4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9d7350 │ │ │ │ + bl 9d7320 │ │ │ │ pop {r4, lr} │ │ │ │ - b 99efc4 │ │ │ │ - rsbseq ip, r4, r8, lsl #2 │ │ │ │ - rsbseq fp, r4, r8, lsl r9 │ │ │ │ - @ instruction: 0x0074b994 │ │ │ │ + b 99ef94 │ │ │ │ + ldrsbeq ip, [r4], #-8 @ │ │ │ │ + rsbseq fp, r4, r8, ror #17 │ │ │ │ + rsbseq fp, r4, r4, ror #18 │ │ │ │ ldr r0, [pc, #8] @ 252fd8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #12 │ │ │ │ - b 98f320 │ │ │ │ + b 98f2f0 │ │ │ │ adcseq pc, r5, r4, lsl r7 @ │ │ │ │ ldr r0, [pc, #8] @ 252fec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - @ instruction: 0x00759690 │ │ │ │ + b 99239c │ │ │ │ + rsbseq r9, r5, r0, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #232] @ 2530f0 │ │ │ │ ldr r3, [pc, #232] @ 2530f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, #228] @ 2530f8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 98f320 │ │ │ │ + bl 98f2f0 │ │ │ │ ldr r0, [pc, #200] @ 2530fc │ │ │ │ mov r4, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #4 │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -8033,29 +8033,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #10 │ │ │ │ - bl 987e28 │ │ │ │ + bl 987df8 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 253058 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [pc, #44] @ 253108 │ │ │ │ cmp r3, r2 │ │ │ │ asrgt r3, r3, #1 │ │ │ │ subgt r4, r3, #2496 @ 0x9c0 │ │ │ │ subgt r4, r4, #4 │ │ │ │ b 25305c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r5, r4, lsl fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adcseq pc, r5, r8, lsl #15 │ │ │ │ - addeq pc, r8, r8, lsr #31 │ │ │ │ + addeq pc, r8, r8, ror pc @ │ │ │ │ adcseq pc, r5, r4, lsr r7 @ │ │ │ │ adceq r7, r5, r4, lsr #21 │ │ │ │ andeq r1, r0, r8, lsl #7 │ │ │ │ ldr r3, [pc, #36] @ 253138 │ │ │ │ ldr r2, [pc, #36] @ 25313c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -8063,35 +8063,35 @@ │ │ │ │ str r1, [r3, #4] │ │ │ │ str r2, [r3] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @ instruction: 0x00b5f6f8 │ │ │ │ - ldrsheq r3, [r6], #-8 @ │ │ │ │ + rsbseq r3, r6, r8, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 253150 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #4 │ │ │ │ - b 98f320 │ │ │ │ + b 98f2f0 │ │ │ │ @ instruction: 0x00b5f6d0 │ │ │ │ ldr r0, [pc, #8] @ 253164 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - ldrsheq r8, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ + b 99239c │ │ │ │ + rsbseq r8, r7, r0, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 253178 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - rsbseq r8, r7, ip, ror #5 │ │ │ │ + b 99239c │ │ │ │ + ldrheq r8, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ ldr r0, [pc, #8] @ 25318c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9923cc │ │ │ │ - @ instruction: 0x00778698 │ │ │ │ + b 99239c │ │ │ │ + rsbseq r8, r7, r8, ror #12 │ │ │ │ │ │ │ │ 00253190 <_start@@Base>: │ │ │ │ mov fp, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r1} @ (ldr r1, [sp], #4) │ │ │ │ mov r2, sp │ │ │ │ push {r2} @ (str r2, [sp, #-4]!) │ │ │ │ @@ -8270,15 +8270,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r3, #4 │ │ │ │ - bl 75c80c │ │ │ │ + bl 75c7dc │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ adcseq r8, r2, ip, asr #20 │ │ │ │ │ │ │ │ @@ -8341,24 +8341,24 @@ │ │ │ │ cmp r3, #108 @ 0x6c │ │ │ │ beq 2535d4 │ │ │ │ add r3, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ ldrb r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 253528 │ │ │ │ ldr r0, [pc, #392] @ 253704 │ │ │ │ mov r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #4 │ │ │ │ strb r3, [r4] │ │ │ │ - bl 76182c │ │ │ │ + bl 7617fc │ │ │ │ ldr r2, [pc, #372] @ 253708 │ │ │ │ ldr r3, [pc, #344] @ 2536f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -8444,23 +8444,23 @@ │ │ │ │ b 253574 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ umlaleq r7, r5, r4, r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r7, r5, r0, ror r6 │ │ │ │ andeq r1, r0, ip, lsl #8 │ │ │ │ umlalseq r8, r2, r8, r9 │ │ │ │ - rsbseq r3, r8, r4, lsl #30 │ │ │ │ + ldrsbeq r3, [r8], #-228 @ 0xffffff1c @ │ │ │ │ @ instruction: 0x00b288f8 │ │ │ │ adceq r7, r5, r8, lsl #11 │ │ │ │ adcseq r8, r2, r0, ror r8 │ │ │ │ - addeq r6, r2, r4, ror #29 │ │ │ │ + @ instruction: 0x00826eb4 │ │ │ │ adcseq r8, r2, r0, lsr #16 │ │ │ │ - rsbseq fp, pc, r0, ror #28 │ │ │ │ + rsbseq fp, pc, r0, lsr lr @ │ │ │ │ @ instruction: 0x00b287d4 │ │ │ │ - rsbseq r3, r8, r4, asr sp │ │ │ │ + rsbseq r3, r8, r4, lsr #26 │ │ │ │ │ │ │ │ 00253724 : │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r1, [pc, #228] @ 253814 │ │ │ │ cmp r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ beq 2537ec │ │ │ │ @@ -8504,39 +8504,39 @@ │ │ │ │ bls 2537e0 │ │ │ │ ldr r3, [r4] │ │ │ │ ldrb r3, [r3, #32] │ │ │ │ cmp r3, #67 @ 0x43 │ │ │ │ beq 2537f0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 762344 │ │ │ │ - b 762344 │ │ │ │ + b 762314 │ │ │ │ + b 762314 │ │ │ │ ldr r0, [pc, #48] @ 253828 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 75c80c │ │ │ │ + b 75c7dc │ │ │ │ mov r0, #22 │ │ │ │ b 253798 │ │ │ │ mov r0, #36 @ 0x24 │ │ │ │ b 253798 │ │ │ │ adceq r7, r5, ip, ror #7 │ │ │ │ adcseq r8, r2, r4, lsr #14 │ │ │ │ - umulleq r4, r9, r6, r4 │ │ │ │ + addeq r4, r9, r6, ror #8 │ │ │ │ andeq r1, r0, ip, lsl #8 │ │ │ │ @ instruction: 0x00b286b8 │ │ │ │ - rsbseq r3, r8, ip, lsr ip │ │ │ │ + rsbseq r3, r8, ip, lsl #24 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #712] @ 0x2c8 │ │ │ │ asr r1, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 25384c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ @ instruction: 0x009699dc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #308] @ 25399c │ │ │ │ cmp r1, #0 │ │ │ │ @@ -8571,15 +8571,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 24ae38 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 74bb14 │ │ │ │ + bl 74bae4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ bl 24b024 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 253950 │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ mov r0, r6 │ │ │ │ @@ -8593,15 +8593,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ mov r0, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @@ -8614,22 +8614,22 @@ │ │ │ │ ldr r0, [pc, #48] @ 2539bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #164 @ 0xa4 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ adcseq r8, r2, r4, lsl r7 │ │ │ │ - ldrdeq r8, [r3], r8 @ │ │ │ │ - @ instruction: 0x008383b0 │ │ │ │ - addeq r4, r9, r4, asr #6 │ │ │ │ - rsbseq r3, r8, r8, lsr fp │ │ │ │ - rsbseq r3, r8, r0, lsl #22 │ │ │ │ - addeq r4, r9, r8, ror #5 │ │ │ │ - rsbseq r3, r8, r8, lsr #21 │ │ │ │ - ldrheq r3, [r8], #-172 @ 0xffffff54 @ │ │ │ │ + addeq r8, r3, r8, lsr #7 │ │ │ │ + addeq r8, r3, r0, lsl #7 │ │ │ │ + addeq r4, r9, r4, lsl r3 │ │ │ │ + rsbseq r3, r8, r8, lsl #22 │ │ │ │ + ldrsbeq r3, [r8], #-160 @ 0xffffff60 @ │ │ │ │ + @ instruction: 0x008942b8 │ │ │ │ + rsbseq r3, r8, r8, ror sl │ │ │ │ + rsbseq r3, r8, ip, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #108] @ 253a44 │ │ │ │ ldr r2, [pc, #108] @ 253a48 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -8642,19 +8642,19 @@ │ │ │ │ bl 256094 │ │ │ │ ldr r0, [r4, #616] @ 0x268 │ │ │ │ cmp r0, #0 │ │ │ │ beq 253a0c │ │ │ │ mov r1, #1 │ │ │ │ bl 2485e8 │ │ │ │ add r0, r4, #704 @ 0x2c0 │ │ │ │ - bl 9a8f60 │ │ │ │ + bl 9a8f30 │ │ │ │ add r0, r4, #560 @ 0x230 │ │ │ │ - bl 98f378 │ │ │ │ + bl 98f348 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl 98fdd4 │ │ │ │ + bl 98fda4 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ bl 248b1c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ b 248b1c │ │ │ │ ldr r0, [r0, #708] @ 0x2c4 │ │ │ │ bl 248b1c │ │ │ │ @@ -8663,33 +8663,33 @@ │ │ │ │ andeq r4, r0, r8, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74dd94 │ │ │ │ + bl 74dd64 │ │ │ │ ldr r6, [pc, #144] @ 253b00 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754324 │ │ │ │ + bl 7542f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 253abc │ │ │ │ mov r0, r5 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr ip, [pc, #112] @ 253b04 │ │ │ │ ldr r2, [pc, #112] @ 253b08 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ cmp r0, #0 │ │ │ │ ldrbne r3, [r0, #153] @ 0x99 │ │ │ │ strbne r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 253ae8 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -8702,17 +8702,17 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 537160 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 537c54 │ │ │ │ - strdeq sp, [r0], r4 │ │ │ │ - ldrdeq r4, [r9], ip │ │ │ │ - ldrsheq r3, [r8], #-144 @ 0xffffff70 @ │ │ │ │ + addeq sp, r0, r4, asr #15 │ │ │ │ + addeq r4, r9, ip, lsr #3 │ │ │ │ + rsbseq r3, r8, r0, asr #19 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #264] @ 253c34 │ │ │ │ @@ -8722,35 +8722,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #248] @ 253c38 │ │ │ │ ldr r1, [pc, #248] @ 253c3c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #228] @ 253c40 │ │ │ │ ldr r1, [pc, #228] @ 253c44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #92 @ 0x5c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #196] @ 253c48 │ │ │ │ ldr r1, [pc, #196] @ 253c4c │ │ │ │ add r5, r5, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #164] @ 253c50 │ │ │ │ ldr r3, [pc, #164] @ 253c54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ str r3, [r0, #116] @ 0x74 │ │ │ │ ldr r2, [pc, #148] @ 253c58 │ │ │ │ @@ -8779,21 +8779,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq r4, r9, r4, asr #2 │ │ │ │ - rsbseq r3, r8, r8, ror #18 │ │ │ │ - addeq r0, r2, r4, lsl #29 │ │ │ │ - rsbseq r3, r8, r8, ror #18 │ │ │ │ - rsbseq r3, r8, r0, lsl #19 │ │ │ │ - rsbseq r3, r8, r4, ror #18 │ │ │ │ - addeq r1, r1, ip, asr #22 │ │ │ │ + addeq r4, r9, r4, lsl r1 │ │ │ │ + rsbseq r3, r8, r8, lsr r9 │ │ │ │ + addeq r0, r2, r4, asr lr │ │ │ │ + rsbseq r3, r8, r8, lsr r9 │ │ │ │ + rsbseq r3, r8, r0, asr r9 │ │ │ │ + rsbseq r3, r8, r4, lsr r9 │ │ │ │ + addeq r1, r1, ip, lsl fp │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ @@ -8806,54 +8806,54 @@ │ │ │ │ ldr r5, [pc, #308] @ 253dc0 │ │ │ │ add r8, pc, r8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r8, #124 @ 0x7c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ mov r2, r7 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ bl 323cac │ │ │ │ mov r0, r4 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ mov r5, #0 │ │ │ │ mvn r8, #0 │ │ │ │ mvn r9, #0 │ │ │ │ ldr r6, [pc, #216] @ 253dc4 │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75f160 │ │ │ │ + bl 75f130 │ │ │ │ add r2, r4, #720 @ 0x2d0 │ │ │ │ mov r3, #1 │ │ │ │ strd r8, [r2, #-8] │ │ │ │ mov r0, #4 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ str r5, [r4, #604] @ 0x25c │ │ │ │ str r5, [r4, #600] @ 0x258 │ │ │ │ bl 248810 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ mov r0, #56 @ 0x38 │ │ │ │ bl 248810 │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ - bl 98fccc │ │ │ │ + bl 98fc9c │ │ │ │ add r0, r4, #560 @ 0x230 │ │ │ │ - bl 98f320 │ │ │ │ + bl 98f2f0 │ │ │ │ add r0, r4, #704 @ 0x2c0 │ │ │ │ - bl 9a8f4c │ │ │ │ + bl 9a8f1c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r2, #588]! @ 0x24c │ │ │ │ str r2, [r4, #592] @ 0x250 │ │ │ │ str r5, [r3, #636]! @ 0x27c │ │ │ │ str r3, [r4, #640] @ 0x280 │ │ │ │ mov r3, r4 │ │ │ │ @@ -8876,17 +8876,17 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 29b2a8 │ │ │ │ str r0, [r4, #708] @ 0x2c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 29b2b0 │ │ │ │ - addeq r3, r9, r8, ror #31 │ │ │ │ - rsbseq r3, r8, r4, asr r8 │ │ │ │ - addeq r1, r1, ip, asr #20 │ │ │ │ + @ instruction: 0x00893fb8 │ │ │ │ + rsbseq r3, r8, r4, lsr #16 │ │ │ │ + addeq r1, r1, ip, lsl sl │ │ │ │ adceq r6, r5, r4, lsr lr │ │ │ │ andeq r4, r0, r8, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #68] @ 253e28 │ │ │ │ @@ -8898,18 +8898,18 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne 253e20 │ │ │ │ mov r0, r4 │ │ │ │ bl 323e10 │ │ │ │ mov r0, r4 │ │ │ │ bl 2558c8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72cd68 │ │ │ │ + bl 72cd38 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 716144 │ │ │ │ + b 716114 │ │ │ │ bl 29b2c4 │ │ │ │ b 253dfc │ │ │ │ adceq r6, r5, r8, lsr sp │ │ │ │ andeq r4, r0, r8, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -8940,18 +8940,18 @@ │ │ │ │ strb r3, [r4, #126] @ 0x7e │ │ │ │ str r2, [r4, #132] @ 0x84 │ │ │ │ pop {r4, r6, r7, lr} │ │ │ │ b 5371d8 │ │ │ │ ldr r1, [r0, #712] @ 0x2c8 │ │ │ │ ldr r0, [pc, #92] @ 253f14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r7, [r3, #172] @ 0xac │ │ │ │ - bl 99fef4 │ │ │ │ + bl 99fec4 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 253e60 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ beq 253f00 │ │ │ │ mov r0, r4 │ │ │ │ @@ -8959,19 +8959,19 @@ │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, r6 │ │ │ │ - bl 99fefc │ │ │ │ + bl 99fecc │ │ │ │ b 253e60 │ │ │ │ ldrdeq r6, [r5], r4 @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbseq r3, r8, r0, asr r6 │ │ │ │ + rsbseq r3, r8, r0, lsr #12 │ │ │ │ │ │ │ │ 00253f18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #128] @ 253fb0 │ │ │ │ @@ -9035,29 +9035,29 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 7558a4 │ │ │ │ + bl 755874 │ │ │ │ ldr ip, [pc, #160] @ 2540c8 │ │ │ │ ldr r2, [pc, #160] @ 2540cc │ │ │ │ ldr r1, [pc, #160] @ 2540d0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 74d600 │ │ │ │ + bl 74d5d0 │ │ │ │ cmp r0, r5 │ │ │ │ beq 2540a4 │ │ │ │ ldr r2, [pc, #108] @ 2540d4 │ │ │ │ ldr r3, [pc, #88] @ 2540c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -9070,25 +9070,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 997370 │ │ │ │ + bl 997340 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75503c │ │ │ │ + bl 75500c │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac4c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r5, r0, lsr #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r3, r9, r4, asr #24 │ │ │ │ - rsbseq r3, r8, r4, ror r4 │ │ │ │ - umulleq r0, r2, r0, r9 │ │ │ │ + addeq r3, r9, r4, lsl ip │ │ │ │ + rsbseq r3, r8, r4, asr #8 │ │ │ │ + addeq r0, r2, r0, ror #18 │ │ │ │ @ instruction: 0x00a56ab4 │ │ │ │ │ │ │ │ 002540d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -9112,25 +9112,25 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 537914 │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ and r3, r3, r4 │ │ │ │ str r3, [r5, #136] @ 0x88 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 5379b8 │ │ │ │ - rsbseq r3, r8, r8, lsl #6 │ │ │ │ + ldrsbeq r3, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ │ │ │ │ 0025414c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, #1 │ │ │ │ mov r4, r0 │ │ │ │ strb r3, [r0, #127] @ 0x7f │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ mvn r3, #0 │ │ │ │ add r0, r4, #8704 @ 0x2200 │ │ │ │ strh r3, [r0, #58] @ 0x3a │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -9179,16 +9179,16 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ ldr r4, [pc, #308] @ 254370 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ - bl 74d5f4 │ │ │ │ + bl 754344 │ │ │ │ + bl 74d5c4 │ │ │ │ ldr r3, [pc, #296] @ 254374 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 25429c │ │ │ │ ldr r2, [pc, #276] @ 254378 │ │ │ │ @@ -9226,22 +9226,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 254388 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 25425c │ │ │ │ ldr r2, [pc, #104] @ 25438c │ │ │ │ ldr r3, [pc, #60] @ 254364 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -9249,64 +9249,64 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 254358 │ │ │ │ ldr r0, [pc, #72] @ 254390 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - addeq r3, r9, r8, ror sl │ │ │ │ + addeq r3, r9, r8, asr #20 │ │ │ │ adceq r6, r5, r0, lsl r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r3, r8, r8, lsl #5 │ │ │ │ - addeq r0, r2, r8, lsr #15 │ │ │ │ + rsbseq r3, r8, r8, asr r2 │ │ │ │ + addeq r0, r2, r8, ror r7 │ │ │ │ ldrdeq r6, [r5], r4 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x00a568b8 │ │ │ │ andeq r4, r0, r4, ror #27 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r3, r8, r8, lsl #4 │ │ │ │ + ldrsbeq r3, [r8], #-24 @ 0xffffffe8 @ │ │ │ │ strdeq r6, [r5], r8 @ │ │ │ │ - rsbseq r3, r8, ip, ror #3 │ │ │ │ + ldrheq r3, [r8], #-28 @ 0xffffffe4 @ │ │ │ │ │ │ │ │ 00254394 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #236] @ 254498 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 7548a0 │ │ │ │ + bl 754870 │ │ │ │ ldr r2, [pc, #216] @ 25449c │ │ │ │ ldr r1, [pc, #216] @ 2544a0 │ │ │ │ add ip, r6, #112 @ 0x70 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 254460 │ │ │ │ cmp r4, #0 │ │ │ │ beq 25447c │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754088 │ │ │ │ + bl 754058 │ │ │ │ cmp r0, #0 │ │ │ │ beq 25443c │ │ │ │ mov r0, r4 │ │ │ │ - bl 754880 │ │ │ │ + bl 754850 │ │ │ │ cmp r0, #0 │ │ │ │ bne 25443c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -9332,29 +9332,29 @@ │ │ │ │ ldr r1, [pc, #40] @ 2544ac │ │ │ │ ldr r0, [pc, #40] @ 2544b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r6, #148 @ 0x94 │ │ │ │ mov r2, #145 @ 0x91 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x008938bc │ │ │ │ - rsbseq r3, r8, r0, lsr #2 │ │ │ │ - addeq r1, r1, ip, lsl #6 │ │ │ │ - rsbseq r2, r8, ip, asr #31 │ │ │ │ - ldrsbeq r3, [r8], #-8 @ │ │ │ │ - ldrheq r2, [r8], #-240 @ 0xffffff10 @ │ │ │ │ - ldrsbeq r3, [r8], #-0 @ │ │ │ │ + addeq r3, r9, ip, lsl #17 │ │ │ │ + ldrsheq r3, [r8], #-0 @ │ │ │ │ + ldrdeq r1, [r1], ip │ │ │ │ + @ instruction: 0x00782f9c │ │ │ │ + rsbseq r3, r8, r8, lsr #1 │ │ │ │ + rsbseq r2, r8, r0, lsl #31 │ │ │ │ + rsbseq r3, r8, r0, lsr #1 │ │ │ │ │ │ │ │ 002544b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 72cc9c │ │ │ │ + bl 72cc6c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2544e4 │ │ │ │ mov r0, r5 │ │ │ │ bl 255764 │ │ │ │ mov r0, r5 │ │ │ │ bl 323d38 │ │ │ │ mov r0, r4 │ │ │ │ @@ -9369,35 +9369,35 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 323e10 │ │ │ │ mov r0, r4 │ │ │ │ bl 2558c8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72cd68 │ │ │ │ + bl 72cd38 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 716144 │ │ │ │ + b 716114 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr ip, [pc, #312] @ 254688 │ │ │ │ ldr r2, [pc, #312] @ 25468c │ │ │ │ ldr r1, [pc, #312] @ 254690 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 248fcc │ │ │ │ ldrb r3, [r5, #181] @ 0xb5 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 25460c │ │ │ │ @@ -9460,46 +9460,46 @@ │ │ │ │ b 2545c4 │ │ │ │ ldr r1, [pc, #56] @ 2546b0 │ │ │ │ ldr r2, [r6, #196] @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2492c0 │ │ │ │ b 2545b8 │ │ │ │ - addeq r3, r9, r4, asr #15 │ │ │ │ - rsbseq r2, r8, r0, lsr pc │ │ │ │ - strdeq ip, [r0], ip @ │ │ │ │ - rsbseq r3, r8, ip, lsr r0 │ │ │ │ - rsbseq r3, r8, r4, asr #32 │ │ │ │ - rsbseq r3, r8, r0, asr #32 │ │ │ │ - rsbseq r2, r8, r8, lsr #31 │ │ │ │ - @ instruction: 0x00782f9c │ │ │ │ - rsbseq r2, r8, r8, asr #31 │ │ │ │ - @ instruction: 0x00782f9c │ │ │ │ - rsbseq r2, r8, r4, ror pc │ │ │ │ + umulleq r3, r9, r4, r7 │ │ │ │ + rsbseq r2, r8, r0, lsl #30 │ │ │ │ + addeq ip, r0, ip, asr #25 │ │ │ │ + rsbseq r3, r8, ip │ │ │ │ + rsbseq r3, r8, r4, lsl r0 │ │ │ │ + rsbseq r3, r8, r0, lsl r0 │ │ │ │ + rsbseq r2, r8, r8, ror pc │ │ │ │ + rsbseq r2, r8, ip, ror #30 │ │ │ │ + @ instruction: 0x00782f98 │ │ │ │ + rsbseq r2, r8, ip, ror #30 │ │ │ │ + rsbseq r2, r8, r4, asr #30 │ │ │ │ │ │ │ │ 002546b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ mov r4, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov sl, r0 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr ip, [pc, #2164] @ 254f54 │ │ │ │ ldr r2, [pc, #2164] @ 254f58 │ │ │ │ ldr r1, [pc, #2164] @ 254f5c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldrb fp, [r4] │ │ │ │ cmp fp, #0 │ │ │ │ ldrne r3, [r4, #8] │ │ │ │ streq fp, [sp, #28] │ │ │ │ strne r3, [sp, #28] │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ mov r8, r0 │ │ │ │ @@ -9694,15 +9694,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 254a6c │ │ │ │ ldr fp, [r4, #56] @ 0x38 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ orrs r0, fp, r0 │ │ │ │ bne 25481c │ │ │ │ ldr r3, [pc, #1316] @ 254f6c │ │ │ │ ldr ip, [pc, #1316] @ 254f70 │ │ │ │ @@ -9710,15 +9710,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -9757,15 +9757,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ mul r1, fp, r1 │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 9d4984 │ │ │ │ + bl 9d4954 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ mov r3, r2 │ │ │ │ mul r3, ip, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul r5, r3, r5 │ │ │ │ @@ -9807,15 +9807,15 @@ │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #240 @ 0xf0 │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 248b1c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne 254e6c │ │ │ │ @@ -9826,15 +9826,15 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mul r3, r5, r3 │ │ │ │ cmp r2, #1 │ │ │ │ movcc r2, #1 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ mul r2, r3, r2 │ │ │ │ mov r1, r2 │ │ │ │ - bl 9d4984 │ │ │ │ + bl 9d4954 │ │ │ │ str r0, [sp, #32] │ │ │ │ b 254b2c │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r3, [pc, #820] @ 254f84 │ │ │ │ ldr r1, [r8, #52] @ 0x34 │ │ │ │ ldr ip, [pc, #816] @ 254f88 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -9843,15 +9843,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #248 @ 0xf8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 254a6c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cmp r0, #2 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ sbcs r0, r0, #0 │ │ │ │ blt 2548ac │ │ │ │ ldr r3, [pc, #752] @ 254f90 │ │ │ │ @@ -9860,15 +9860,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 254a6c │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ cmp r0, #2 │ │ │ │ ldr r0, [r4, #92] @ 0x5c │ │ │ │ sbcs r0, r0, #0 │ │ │ │ blt 2548cc │ │ │ │ ldr r3, [pc, #696] @ 254f9c │ │ │ │ @@ -9877,15 +9877,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 254a6c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sl, #188] @ 0xbc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sl, #192] @ 0xc0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sl, #208] @ 0xd0 │ │ │ │ @@ -9914,15 +9914,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #231 @ 0xe7 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 254bf0 │ │ │ │ ldr r1, [r4, #72] @ 0x48 │ │ │ │ cmp r1, #2 │ │ │ │ ldr r1, [r4, #76] @ 0x4c │ │ │ │ sbcs r1, r1, #0 │ │ │ │ blt 2548ec │ │ │ │ ldr r3, [pc, #504] @ 254fb4 │ │ │ │ @@ -9931,15 +9931,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #142 @ 0x8e │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 254a6c │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ cmp r2, #2 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ sbcs r2, r2, #0 │ │ │ │ blt 25490c │ │ │ │ ldr r3, [pc, #448] @ 254fc0 │ │ │ │ @@ -9948,15 +9948,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #150 @ 0x96 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 254a6c │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r3, #2 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ sbcs r3, r3, #0 │ │ │ │ blt 25492c │ │ │ │ ldr r3, [pc, #392] @ 254fcc │ │ │ │ @@ -9965,15 +9965,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #158 @ 0x9e │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 254a6c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ bne 254eb8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b 254af0 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -9983,15 +9983,15 @@ │ │ │ │ mul r1, r5, r1 │ │ │ │ cmp r3, #1 │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 9d4984 │ │ │ │ + bl 9d4954 │ │ │ │ str r0, [sp, #32] │ │ │ │ b 254b2c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ bne 254b2c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ @@ -10000,15 +10000,15 @@ │ │ │ │ mul r1, r6, r1 │ │ │ │ mul r3, r1, r3 │ │ │ │ mov r1, r3 │ │ │ │ mul r1, fp, r1 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mul r3, r1, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 9d4984 │ │ │ │ + bl 9d4954 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b 254b2c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ streq r1, [sp, #24] │ │ │ │ beq 254d0c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -10025,47 +10025,47 @@ │ │ │ │ str r9, [sl, #200] @ 0xc8 │ │ │ │ str fp, [sl, #204] @ 0xcc │ │ │ │ str r3, [sl, #180] @ 0xb4 │ │ │ │ str r5, [sl, #216] @ 0xd8 │ │ │ │ ldrb r3, [r4, #80] @ 0x50 │ │ │ │ strb r3, [r8, #179] @ 0xb3 │ │ │ │ b 254ba4 │ │ │ │ - addeq r3, r9, r4, lsr r6 │ │ │ │ - rsbseq r2, r8, r0, lsr #27 │ │ │ │ - addeq ip, r0, r4, ror fp │ │ │ │ - addeq r3, r9, ip, lsl #6 │ │ │ │ - rsbseq r2, r8, r8, lsr #29 │ │ │ │ - rsbseq r2, r8, r8, asr #22 │ │ │ │ - addeq r3, r9, ip, asr #5 │ │ │ │ - ldrsheq r2, [r8], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq r2, r8, ip, lsl #22 │ │ │ │ - addeq r3, r9, r0, asr r1 │ │ │ │ - rsbseq r2, r8, r0, asr #24 │ │ │ │ - @ instruction: 0x00782990 │ │ │ │ - strheq r3, [r9], r8 │ │ │ │ + addeq r3, r9, r4, lsl #12 │ │ │ │ + rsbseq r2, r8, r0, ror sp │ │ │ │ + addeq ip, r0, r4, asr #22 │ │ │ │ + ldrdeq r3, [r9], ip │ │ │ │ + rsbseq r2, r8, r8, ror lr │ │ │ │ + rsbseq r2, r8, r8, lsl fp │ │ │ │ + umulleq r3, r9, ip, r2 │ │ │ │ + rsbseq r2, r8, r0, asr #23 │ │ │ │ + ldrsbeq r2, [r8], #-172 @ 0xffffff54 @ │ │ │ │ + addeq r3, r9, r0, lsr #2 │ │ │ │ rsbseq r2, r8, r0, lsl ip │ │ │ │ - ldrsheq r2, [r8], #-132 @ 0xffffff7c @ │ │ │ │ - addeq r3, r9, r0, ror r0 │ │ │ │ - rsbseq r2, r8, r4, ror #19 │ │ │ │ - ldrheq r2, [r8], #-132 @ 0xffffff7c @ │ │ │ │ - addeq r3, r9, ip, lsr #32 │ │ │ │ - ldrsbeq r2, [r8], #-156 @ 0xffffff64 @ │ │ │ │ - rsbseq r2, r8, r0, ror r8 │ │ │ │ - addeq r2, r9, r4, lsr #31 │ │ │ │ - rsbseq r2, r8, ip, lsr sl │ │ │ │ - rsbseq r2, r8, r8, ror #15 │ │ │ │ - addeq r2, r9, r4, asr pc │ │ │ │ - rsbseq r2, r8, r0, asr #18 │ │ │ │ - @ instruction: 0x00782798 │ │ │ │ - addeq r2, r9, r0, lsl pc │ │ │ │ - rsbseq r2, r8, r4, lsr r9 │ │ │ │ - rsbseq r2, r8, r4, asr r7 │ │ │ │ - addeq r2, r9, ip, asr #29 │ │ │ │ - rsbseq r2, r8, r8, lsr #18 │ │ │ │ - rsbseq r2, r8, r0, lsl r7 │ │ │ │ + rsbseq r2, r8, r0, ror #18 │ │ │ │ + addeq r3, r9, r8, lsl #1 │ │ │ │ + rsbseq r2, r8, r0, ror #23 │ │ │ │ + rsbseq r2, r8, r4, asr #17 │ │ │ │ + addeq r3, r9, r0, asr #32 │ │ │ │ + ldrheq r2, [r8], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq r2, r8, r4, lsl #17 │ │ │ │ + strdeq r2, [r9], ip │ │ │ │ + rsbseq r2, r8, ip, lsr #19 │ │ │ │ + rsbseq r2, r8, r0, asr #16 │ │ │ │ + addeq r2, r9, r4, ror pc │ │ │ │ + rsbseq r2, r8, ip, lsl #20 │ │ │ │ + ldrheq r2, [r8], #-120 @ 0xffffff88 @ │ │ │ │ + addeq r2, r9, r4, lsr #30 │ │ │ │ + rsbseq r2, r8, r0, lsl r9 │ │ │ │ + rsbseq r2, r8, r8, ror #14 │ │ │ │ + addeq r2, r9, r0, ror #29 │ │ │ │ + rsbseq r2, r8, r4, lsl #18 │ │ │ │ + rsbseq r2, r8, r4, lsr #14 │ │ │ │ + umulleq r2, r9, ip, lr │ │ │ │ + ldrsheq r2, [r8], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r2, r8, r0, ror #13 │ │ │ │ │ │ │ │ 00254fd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -10075,25 +10075,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr r3, [pc, #860] @ 25537c │ │ │ │ ldr r2, [pc, #860] @ 255380 │ │ │ │ ldr r1, [pc, #860] @ 255384 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r7, [pc, #832] @ 255388 │ │ │ │ mov r3, #0 │ │ │ │ cmp r4, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ beq 255108 │ │ │ │ @@ -10122,27 +10122,27 @@ │ │ │ │ lsr r3, r3, lr │ │ │ │ tst r3, #1 │ │ │ │ beq 255068 │ │ │ │ ldr r3, [pc, #708] @ 25538c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 975730 │ │ │ │ + bl 975700 │ │ │ │ ldr r3, [pc, #692] @ 255390 │ │ │ │ ldr ip, [pc, #692] @ 255394 │ │ │ │ ldr r1, [pc, #692] @ 255398 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #684] @ 25539c │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 25520c │ │ │ │ ldr r9, [pc, #656] @ 2553a0 │ │ │ │ ldr r3, [pc, #656] @ 2553a4 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r5 │ │ │ │ add r9, r9, #20 │ │ │ │ @@ -10155,21 +10155,21 @@ │ │ │ │ add r3, sl, r1 │ │ │ │ ldrb r3, [r3, #183] @ 0xb7 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2552f4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2552a8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr r1, [pc, #584] @ 2553a8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ cmp r4, #2 │ │ │ │ beq 2551b8 │ │ │ │ cmp r4, #3 │ │ │ │ beq 255268 │ │ │ │ cmp r4, #4 │ │ │ │ beq 25524c │ │ │ │ cmp r4, #6 │ │ │ │ @@ -10188,27 +10188,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 25519c │ │ │ │ ldr r3, [pc, #480] @ 2553ac │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 975730 │ │ │ │ + bl 975700 │ │ │ │ ldr r3, [pc, #460] @ 2553b0 │ │ │ │ ldr ip, [pc, #460] @ 2553b4 │ │ │ │ ldr r1, [pc, #460] @ 2553b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #452] @ 2553bc │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #424] @ 2553c0 │ │ │ │ ldr r3, [pc, #348] @ 255378 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -10245,91 +10245,91 @@ │ │ │ │ bne 255128 │ │ │ │ b 2551a8 │ │ │ │ ldr r3, [pc, #252] @ 2553ac │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 975730 │ │ │ │ + bl 975700 │ │ │ │ ldr r3, [pc, #252] @ 2553c4 │ │ │ │ ldr ip, [pc, #252] @ 2553c8 │ │ │ │ ldr r1, [pc, #252] @ 2553cc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #244] @ 2553d0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 25520c │ │ │ │ ldr r3, [pc, #144] @ 25538c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 975730 │ │ │ │ + bl 975700 │ │ │ │ ldr r3, [pc, #196] @ 2553d4 │ │ │ │ ldr ip, [pc, #196] @ 2553d8 │ │ │ │ ldr r1, [pc, #196] @ 2553dc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 2553e0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 25520c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr r3, [pc, #148] @ 2553e4 │ │ │ │ ldr r2, [pc, #148] @ 2553e8 │ │ │ │ ldr r1, [pc, #148] @ 2553ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ b 25519c │ │ │ │ adceq r5, r5, r8, lsr #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq r2, [r9], r4 │ │ │ │ - rsbseq r2, r8, r0, ror #8 │ │ │ │ - addeq ip, r0, r8, lsr #4 │ │ │ │ + addeq r2, r9, r4, asr #25 │ │ │ │ + rsbseq r2, r8, r0, lsr r4 │ │ │ │ + strdeq ip, [r0], r8 │ │ │ │ ldrdeq r5, [r5], r0 @ │ │ │ │ muleq r0, r4, ip │ │ │ │ - addeq r2, r9, r4, lsr ip │ │ │ │ - rsbseq r2, r8, r4, lsl r8 │ │ │ │ - rsbseq r2, r8, r4, ror r4 │ │ │ │ + addeq r2, r9, r4, lsl #24 │ │ │ │ + rsbseq r2, r8, r4, ror #15 │ │ │ │ + rsbseq r2, r8, r4, asr #8 │ │ │ │ andeq r0, r0, r9, lsr #2 │ │ │ │ - addeq r2, r9, r8, lsl #24 │ │ │ │ - rsbseq r2, r8, ip, ror r3 │ │ │ │ - addeq ip, r0, r0, lsl #2 │ │ │ │ + ldrdeq r2, [r9], r8 │ │ │ │ + rsbseq r2, r8, ip, asr #6 │ │ │ │ + ldrdeq ip, [r0], r0 │ │ │ │ andeq r1, r0, r0, lsl sp │ │ │ │ - addeq r2, r9, r0, lsr fp │ │ │ │ - rsbseq r2, r8, ip, lsr #15 │ │ │ │ - rsbseq r2, r8, ip, ror #6 │ │ │ │ + addeq r2, r9, r0, lsl #22 │ │ │ │ + rsbseq r2, r8, ip, ror r7 │ │ │ │ + rsbseq r2, r8, ip, lsr r3 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ adceq r5, r5, r4, lsl #18 │ │ │ │ - addeq r2, r9, r8, asr #20 │ │ │ │ - @ instruction: 0x0078269c │ │ │ │ - rsbseq r2, r8, r8, lsl #5 │ │ │ │ + addeq r2, r9, r8, lsl sl │ │ │ │ + rsbseq r2, r8, ip, ror #12 │ │ │ │ + rsbseq r2, r8, r8, asr r2 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ - addeq r2, r9, r0, lsl #20 │ │ │ │ - rsbseq r2, r8, r4, lsr #12 │ │ │ │ - rsbseq r2, r8, r0, asr #4 │ │ │ │ + ldrdeq r2, [r9], r0 │ │ │ │ + ldrsheq r2, [r8], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r2, r8, r0, lsl r2 │ │ │ │ andeq r0, r0, lr, lsr r1 │ │ │ │ - addeq r2, r9, r4, asr #19 │ │ │ │ - rsbseq r2, r8, r0, lsr r1 │ │ │ │ - strdeq fp, [r0], ip │ │ │ │ + umulleq r2, r9, r4, r9 │ │ │ │ + rsbseq r2, r8, r0, lsl #2 │ │ │ │ + addeq fp, r0, ip, asr #29 │ │ │ │ │ │ │ │ 002553f0 : │ │ │ │ ldr r3, [r0, #208] @ 0xd0 │ │ │ │ ldr r1, [r0, #204] @ 0xcc │ │ │ │ ldr r2, [r0, #200] @ 0xc8 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [r0, #196] @ 0xc4 │ │ │ │ @@ -10404,15 +10404,15 @@ │ │ │ │ ldr r1, [pc, #112] @ 25556c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #104] @ 255570 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -10422,42 +10422,42 @@ │ │ │ │ ldr r1, [pc, #56] @ 25557c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 255580 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 255514 │ │ │ │ bl 24b350 │ │ │ │ - addeq r2, r9, r0, lsr #16 │ │ │ │ - rsbseq r2, r8, ip, ror #9 │ │ │ │ - rsbseq r2, r8, r0, rrx │ │ │ │ + strdeq r2, [r9], r0 │ │ │ │ + ldrheq r2, [r8], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq r2, r8, r0, lsr r0 │ │ │ │ andeq r0, r0, r9, lsl #3 │ │ │ │ - ldrdeq r2, [r9], r4 │ │ │ │ - rsbseq r2, r8, r0, lsl #10 │ │ │ │ - rsbseq r2, r8, r8, lsl r0 │ │ │ │ + addeq r2, r9, r4, lsr #15 │ │ │ │ + ldrsbeq r2, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq r1, r8, r8, ror #31 │ │ │ │ muleq r0, r1, r1 │ │ │ │ ldr r3, [pc, #28] @ 2555a8 │ │ │ │ ldr r2, [pc, #28] @ 2555ac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 2555b0 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ umlaleq r5, r5, r0, r5 @ │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - ldrsheq r2, [r8], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r2, r8, r8, asr #9 │ │ │ │ ldr r1, [pc, #8] @ 2555c4 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 98f814 │ │ │ │ - ldrsbeq r2, [r8], #-76 @ 0xffffffb4 @ │ │ │ │ + b 98f7e4 │ │ │ │ + rsbseq r2, r8, ip, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #100] @ 255644 │ │ │ │ ldr r2, [pc, #100] @ 255648 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -10477,40 +10477,40 @@ │ │ │ │ ldr ip, [r4, #592] @ 0x250 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [ip] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [r4, #592] @ 0x250 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ strb r3, [r5, #14] │ │ │ │ - bl 98f814 │ │ │ │ + bl 98f7e4 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 5376e4 │ │ │ │ adceq r5, r5, ip, lsr r5 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r1, r8, r0, asr #28 │ │ │ │ + rsbseq r1, r8, r0, lsl lr │ │ │ │ │ │ │ │ 00255650 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ 255694 │ │ │ │ mov r3, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r0], #4 │ │ │ │ - bl 98f320 │ │ │ │ + bl 98f2f0 │ │ │ │ add r0, r4, #32 │ │ │ │ - bl 98fccc │ │ │ │ + bl 98fc9c │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl 98fccc │ │ │ │ + bl 98fc9c │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ pop {r4, lr} │ │ │ │ - b 98fccc │ │ │ │ + b 98fc9c │ │ │ │ adcseq r6, r2, r8, lsl r9 │ │ │ │ │ │ │ │ 00255698 : │ │ │ │ ldr r3, [pc, #40] @ 2556c8 │ │ │ │ ldr r2, [pc, #40] @ 2556cc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -10521,26 +10521,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ add r0, r0, #4 │ │ │ │ bx r3 │ │ │ │ adceq r5, r5, ip, ror r4 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ adcseq r6, r2, ip, asr #17 │ │ │ │ - rsbseq r1, r8, r4, lsl #27 │ │ │ │ + rsbseq r1, r8, r4, asr sp │ │ │ │ │ │ │ │ 002556d8 : │ │ │ │ ldr r0, [pc, #20] @ 2556f4 │ │ │ │ ldr r1, [pc, #20] @ 2556f8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r0, r0, #4 │ │ │ │ - b 98f814 │ │ │ │ + b 98f7e4 │ │ │ │ adcseq r6, r2, r0, lsr #17 │ │ │ │ - rsbseq r1, r8, r8, asr sp │ │ │ │ + rsbseq r1, r8, r8, lsr #26 │ │ │ │ │ │ │ │ 002556fc : │ │ │ │ ldr r3, [pc, #68] @ 255748 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 255738 │ │ │ │ @@ -10594,15 +10594,15 @@ │ │ │ │ bne 255874 │ │ │ │ ldr r5, [pc, #220] @ 2558a4 │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r5, #4] │ │ │ │ str r3, [r4, #628] @ 0x274 │ │ │ │ str r6, [r4, #632] @ 0x278 │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [pc, #192] @ 2558a8 │ │ │ │ add r4, r4, #628 @ 0x274 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #200] @ 0xc8 │ │ │ │ str r4, [r5, #4] │ │ │ │ add r2, r2, #1 │ │ │ │ @@ -10644,24 +10644,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ adceq r5, r5, r0, lsr #7 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ adcseq r6, r2, ip, ror #15 │ │ │ │ - rsbseq r2, r8, r0, lsl #6 │ │ │ │ + ldrsbeq r2, [r8], #-32 @ 0xffffffe0 @ │ │ │ │ adceq sl, r5, r8, lsr r8 │ │ │ │ umlalseq r6, r2, r8, r7 │ │ │ │ strdeq sl, [r5], r0 @ │ │ │ │ - addeq r2, r9, r0, asr r5 │ │ │ │ - rsbseq r1, r8, r0, ror #23 │ │ │ │ - rsbseq r2, r8, r4, asr r2 │ │ │ │ - addeq r2, r9, r8, lsr #10 │ │ │ │ - ldrheq r1, [r8], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq r2, r8, r4, asr r2 │ │ │ │ + addeq r2, r9, r0, lsr #10 │ │ │ │ + ldrheq r1, [r8], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r2, r8, r4, lsr #4 │ │ │ │ + strdeq r2, [r9], r8 │ │ │ │ + rsbseq r1, r8, r8, lsl #23 │ │ │ │ + rsbseq r2, r8, r4, lsr #4 │ │ │ │ │ │ │ │ 002558c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #160] @ 255980 │ │ │ │ @@ -10705,15 +10705,15 @@ │ │ │ │ b 255930 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 2555b4 │ │ │ │ adceq r5, r5, ip, lsr r2 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ adcseq r6, r2, r8, lsl #13 │ │ │ │ - @ instruction: 0x00782194 │ │ │ │ + rsbseq r2, r8, r4, ror #2 │ │ │ │ adcseq r6, r2, r4, asr #12 │ │ │ │ umlaleq sl, r5, r8, r6 │ │ │ │ │ │ │ │ 00255998 : │ │ │ │ ldr r3, [pc, #60] @ 2559dc │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -10791,41 +10791,41 @@ │ │ │ │ strh r3, [sp, #16] │ │ │ │ ldr r5, [pc, #112] @ 255b34 │ │ │ │ bl 2555c8 │ │ │ │ add r7, r7, #144 @ 0x90 │ │ │ │ add r9, sp, #18 │ │ │ │ b 255b04 │ │ │ │ ldr r3, [pc, #96] @ 255b38 │ │ │ │ - bl 9d7330 │ │ │ │ + bl 9d7300 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr sl, [r5, r0] │ │ │ │ ldr fp, [r3] │ │ │ │ ldr r2, [pc, #76] @ 255b3c │ │ │ │ mov r3, #163 @ 0xa3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ blx fp │ │ │ │ str sl, [r5, r4] │ │ │ │ ldrb r4, [r9] │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ cmp r4, #0 │ │ │ │ beq 255ad0 │ │ │ │ b 255a54 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r5, ip, lsl r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r5, r5, r0, ror #1 │ │ │ │ adceq r5, r5, r0, asr #1 │ │ │ │ @ instruction: 0x00b264d4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r1, r0, ip, asr #19 │ │ │ │ - rsbseq r1, r8, ip, asr #18 │ │ │ │ + rsbseq r1, r8, ip, lsl r9 │ │ │ │ │ │ │ │ 00255b40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -10844,15 +10844,15 @@ │ │ │ │ │ │ │ │ 00255b84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #492] @ 255d88 │ │ │ │ - bl 9d7330 │ │ │ │ + bl 9d7300 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ ldr r7, [pc, #484] @ 255d8c │ │ │ │ ldrb r2, [r3, #112] @ 0x70 │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ bne 255d5c │ │ │ │ @@ -10895,15 +10895,15 @@ │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 255c30 │ │ │ │ ldr r3, [pc, #324] @ 255da0 │ │ │ │ mov r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [r3] │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ ldr r3, [pc, #308] @ 255da4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ moveq r8, r5 │ │ │ │ bne 255c90 │ │ │ │ b 255cc0 │ │ │ │ @@ -10944,16 +10944,16 @@ │ │ │ │ bgt 255cec │ │ │ │ ldr r0, [pc, #152] @ 255db0 │ │ │ │ ldr r1, [pc, #152] @ 255db4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #229 @ 0xe5 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 98f814 │ │ │ │ - bl 9d7330 │ │ │ │ + bl 98f7e4 │ │ │ │ + bl 9d7300 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ mov r2, #1 │ │ │ │ str r2, [r3, #128] @ 0x80 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -10972,33 +10972,33 @@ │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248828 │ │ │ │ andeq r0, r0, r8 │ │ │ │ adceq r4, r5, r4, ror pc │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ adcseq r6, r2, r0, lsl #7 │ │ │ │ - rsbseq r1, r8, r8, lsr r8 │ │ │ │ + rsbseq r1, r8, r8, lsl #16 │ │ │ │ andeq r1, r0, ip, asr #19 │ │ │ │ adcseq r6, r2, r4, lsr #6 │ │ │ │ umlaleq sl, r5, r4, r3 │ │ │ │ @ instruction: 0x00b262bc │ │ │ │ - rsbseq r1, r8, r8, asr r7 │ │ │ │ + rsbseq r1, r8, r8, lsr #14 │ │ │ │ adcseq r6, r2, r8, ror #4 │ │ │ │ - rsbseq r1, r8, r0, lsr #14 │ │ │ │ - addeq r2, r9, r0, asr #32 │ │ │ │ - rsbseq r1, r8, ip, lsl #27 │ │ │ │ - rsbseq r1, r8, ip, asr #13 │ │ │ │ + ldrsheq r1, [r8], #-96 @ 0xffffffa0 @ │ │ │ │ + addeq r2, r9, r0, lsl r0 │ │ │ │ + rsbseq r1, r8, ip, asr sp │ │ │ │ + @ instruction: 0x0078169c │ │ │ │ │ │ │ │ 00255dc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #136] @ 255e64 │ │ │ │ - bl 9d7330 │ │ │ │ + bl 9d7300 │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r2, [pc, #128] @ 255e68 │ │ │ │ ldr r4, [r3, #128] @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r3, #128] @ 0x80 │ │ │ │ @@ -11019,37 +11019,37 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r2, #242 @ 0xf2 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r0], #88 @ 0x58 │ │ │ │ - bl 98fe80 │ │ │ │ + bl 98fe50 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #245 @ 0xf5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 98f814 │ │ │ │ + b 98f7e4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ adceq r4, r5, r4, lsr sp │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ adcseq r6, r2, ip, asr r1 │ │ │ │ - rsbseq r1, r8, r4, lsl r6 │ │ │ │ + rsbseq r1, r8, r4, ror #11 │ │ │ │ │ │ │ │ 00255e78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #208] @ 255f60 │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ ldr r5, [pc, #188] @ 255f64 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -11093,30 +11093,30 @@ │ │ │ │ bne 255f30 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #112] @ 0x70 │ │ │ │ b 255efc │ │ │ │ adceq r4, r5, ip, lsl #25 │ │ │ │ ldrsbeq r6, [r2], ip @ │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - ldrheq r1, [r8], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq r1, r8, r8, lsl #23 │ │ │ │ adcseq r6, r2, ip, ror r0 │ │ │ │ andeq r1, r0, ip, asr #19 │ │ │ │ - rsbseq r1, r8, r0, lsl r5 │ │ │ │ + rsbseq r1, r8, r0, ror #9 │ │ │ │ │ │ │ │ 00255f7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #164] @ 256038 │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #0 │ │ │ │ strb r7, [r0, #112] @ 0x70 │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ ldr r5, [pc, #144] @ 25603c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, r7 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -11144,20 +11144,20 @@ │ │ │ │ strb r7, [r4, #113] @ 0x71 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #1 │ │ │ │ bne 255ffc │ │ │ │ add r0, r5, #32 │ │ │ │ - bl 98fe30 │ │ │ │ + bl 98fe00 │ │ │ │ b 255ffc │ │ │ │ adceq r4, r5, r8, lsl #23 │ │ │ │ @ instruction: 0x00b25fd8 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - ldrheq r1, [r8], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r1, r8, r4, lsl #21 │ │ │ │ adcseq r5, r2, ip, ror pc │ │ │ │ │ │ │ │ 0025604c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -11232,15 +11232,15 @@ │ │ │ │ cmp r3, ip │ │ │ │ str r3, [r5, #588] @ 0x24c │ │ │ │ streq r9, [r5, #592] @ 0x250 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #360 @ 0x168 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [r4] │ │ │ │ - bl 98f814 │ │ │ │ + bl 98f7e4 │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ mov r0, r5 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2561fc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ blx r3 │ │ │ │ @@ -11249,30 +11249,30 @@ │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 256144 │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ mov sl, #1 │ │ │ │ strb sl, [r4, #14] │ │ │ │ ldr r4, [r5, #588] @ 0x24c │ │ │ │ cmp r4, #0 │ │ │ │ bne 256154 │ │ │ │ ldr r1, [pc, #108] @ 256248 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #104] @ 25624c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 98f814 │ │ │ │ + bl 98f7e4 │ │ │ │ ldr r0, [pc, #96] @ 256250 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #144 @ 0x90 │ │ │ │ - b 98fe80 │ │ │ │ + b 98fe50 │ │ │ │ bl 5379b8 │ │ │ │ bl 255b84 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ blx r3 │ │ │ │ bl 255dc4 │ │ │ │ @@ -11280,19 +11280,19 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 537914 │ │ │ │ b 256198 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #28] @ 256254 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 98f814 │ │ │ │ + b 98f7e4 │ │ │ │ adceq r4, r5, r8, lsl sl │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r1, r8, r0, lsr #6 │ │ │ │ - rsbseq r1, r8, ip, asr r2 │ │ │ │ + ldrsheq r1, [r8], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r1, r8, ip, lsr #4 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ umlalseq r5, r2, r0, sp │ │ │ │ andeq r0, r0, r2, ror #2 │ │ │ │ │ │ │ │ 00256258 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -11384,44 +11384,44 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 256440 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 256310 │ │ │ │ ldr r0, [pc, #60] @ 256444 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 256310 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r5, r4, lsr #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r4, r5, r0, lsl #17 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ adceq r4, r5, r4, lsl #16 │ │ │ │ andeq r2, r0, r8, lsr sp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r1, r8, ip, lsl r7 │ │ │ │ - rsbseq r1, r8, r4, asr #14 │ │ │ │ + rsbseq r1, r8, ip, ror #13 │ │ │ │ + rsbseq r1, r8, r4, lsl r7 │ │ │ │ │ │ │ │ 00256448 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #332] @ 2565ac │ │ │ │ @@ -11485,44 +11485,44 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r5, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2565cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2564c4 │ │ │ │ ldr r0, [pc, #60] @ 2565d0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2564c4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a546b8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r4, r5, r4, ror r6 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ adceq r4, r5, r0, asr r6 │ │ │ │ andeq r2, r0, r4, asr #19 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrsheq r1, [r8], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbseq r1, r8, r0, lsr #12 │ │ │ │ + rsbseq r1, r8, ip, asr #11 │ │ │ │ + ldrsheq r1, [r8], #-80 @ 0xffffffb0 @ │ │ │ │ │ │ │ │ 002565d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ @@ -11801,20 +11801,20 @@ │ │ │ │ blx r6 │ │ │ │ cmp r8, r4 │ │ │ │ bgt 2569f0 │ │ │ │ b 256888 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r5, r0, lsl #6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r1, r8, ip, lsl #7 │ │ │ │ + rsbseq r1, r8, ip, asr r3 │ │ │ │ adceq r4, r5, ip, lsl #5 │ │ │ │ - rsbseq r1, r8, r4, lsl #6 │ │ │ │ - rsbseq r1, r8, r8, lsr #5 │ │ │ │ - rsbseq r1, r8, r0, asr r2 │ │ │ │ - rsbseq r1, r8, r0, lsl #4 │ │ │ │ + ldrsbeq r1, [r8], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq r1, r8, r8, ror r2 │ │ │ │ + rsbseq r1, r8, r0, lsr #4 │ │ │ │ + ldrsbeq r1, [r8], #-16 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #332] @ 256ba8 │ │ │ │ ldr r8, [r0, #4] │ │ │ │ mov r5, r1 │ │ │ │ @@ -11837,15 +11837,15 @@ │ │ │ │ mov r0, sl │ │ │ │ bl 2567fc │ │ │ │ cmp r6, fp │ │ │ │ bge 256b08 │ │ │ │ ldr r4, [sl, #140] @ 0x8c │ │ │ │ sub r0, fp, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9d4b90 │ │ │ │ + bl 9d4b60 │ │ │ │ lsl r4, r4, #1 │ │ │ │ ldr r3, [pc, #224] @ 256bac │ │ │ │ ldr r1, [pc, #224] @ 256bb0 │ │ │ │ add r4, r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mul r2, r0, r4 │ │ │ │ @@ -11896,20 +11896,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x0078119c │ │ │ │ - addeq r8, r2, ip, lsr r3 │ │ │ │ - rsbseq r1, r8, r8, lsr r1 │ │ │ │ - rsbseq r1, r8, r4, lsr #2 │ │ │ │ - rsbseq r1, r8, r0, lsl #2 │ │ │ │ - addeq sl, r8, ip, asr #27 │ │ │ │ + rsbseq r1, r8, ip, ror #2 │ │ │ │ + addeq r8, r2, ip, lsl #6 │ │ │ │ + rsbseq r1, r8, r8, lsl #2 │ │ │ │ + ldrsheq r1, [r8], #-4 @ │ │ │ │ + ldrsbeq r1, [r8], #-0 @ │ │ │ │ + umulleq sl, r8, ip, sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #136] @ 0x88 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ @@ -11935,15 +11935,15 @@ │ │ │ │ bl 24a118 │ │ │ │ ldr r1, [r4, #132] @ 0x84 │ │ │ │ cmp r1, #3 │ │ │ │ beq 256c90 │ │ │ │ cmp r1, #6 │ │ │ │ beq 256c7c │ │ │ │ ldr r7, [pc, #92] @ 256ca4 │ │ │ │ - bl 9d7330 │ │ │ │ + bl 9d7300 │ │ │ │ ldr r3, [r7, r0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 256c00 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 248744 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -11996,15 +11996,15 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ bl 256bc0 │ │ │ │ cmp r0, r4 │ │ │ │ movne r0, r4 │ │ │ │ bne 256df0 │ │ │ │ ldr r3, [pc, #356] @ 256e94 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ - bl 9d7330 │ │ │ │ + bl 9d7300 │ │ │ │ ldr r4, [r3, r0] │ │ │ │ str sl, [sp, #12] │ │ │ │ add r8, sp, #16 │ │ │ │ add r7, sp, #28 │ │ │ │ add r6, sp, #32 │ │ │ │ mov sl, r2 │ │ │ │ rsb r3, sl, #1024 @ 0x400 │ │ │ │ @@ -12087,16 +12087,16 @@ │ │ │ │ blx r4 │ │ │ │ b 256de4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r5, ip, asr #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r0, r0, ip │ │ │ │ adceq r3, r5, r4, lsr #26 │ │ │ │ - ldrsbeq r0, [r8], #-220 @ 0xffffff24 @ │ │ │ │ - rsbseq r0, r8, r0, lsl lr │ │ │ │ + rsbseq r0, r8, ip, lsr #27 │ │ │ │ + rsbseq r0, r8, r0, ror #27 │ │ │ │ │ │ │ │ 00256ea4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -12121,15 +12121,15 @@ │ │ │ │ bl 256bc0 │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r4 │ │ │ │ bne 256f7c │ │ │ │ ldr r3, [pc, #200] @ 256fe0 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r6, [sp, #20] │ │ │ │ - bl 9d7330 │ │ │ │ + bl 9d7300 │ │ │ │ str r6, [sp, #24] │ │ │ │ ldr r4, [r3, r0] │ │ │ │ add r8, sp, #24 │ │ │ │ add r7, sp, #12 │ │ │ │ add r6, sp, #20 │ │ │ │ b 256f44 │ │ │ │ mov r1, r4 │ │ │ │ @@ -12172,15 +12172,15 @@ │ │ │ │ blx r3 │ │ │ │ b 256f70 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r5, r8, asr ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r0, r0, ip │ │ │ │ umlaleq r3, r5, r8, fp │ │ │ │ - rsbseq r0, r8, r8, ror #25 │ │ │ │ + ldrheq r0, [r8], #-200 @ 0xffffff38 @ │ │ │ │ │ │ │ │ 00256fec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #552] @ 25722c │ │ │ │ @@ -12207,15 +12207,15 @@ │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 256bc0 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 2571f8 │ │ │ │ ldr sl, [sp, #24] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ ldr r9, [sp, #28] │ │ │ │ - bl 9d7330 │ │ │ │ + bl 9d7300 │ │ │ │ mov ip, r0 │ │ │ │ adds r0, fp, sl │ │ │ │ adc r1, r9, #0 │ │ │ │ adds r4, r0, #1024 @ 0x400 │ │ │ │ bic r4, r4, #1020 @ 0x3fc │ │ │ │ bic r4, r4, #3 │ │ │ │ adc lr, r1, #0 │ │ │ │ @@ -12322,19 +12322,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ adceq r3, r5, r0, lsl fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r0, r0, ip │ │ │ │ - rsbseq r0, r8, ip, ror #21 │ │ │ │ + ldrheq r0, [r8], #-172 @ 0xffffff54 @ │ │ │ │ adceq r3, r5, ip, asr r9 │ │ │ │ - addeq r0, r9, ip, lsr #23 │ │ │ │ - ldrsheq r0, [r8], #-168 @ 0xffffff58 @ │ │ │ │ - rsbseq r0, r8, r8, lsl #22 │ │ │ │ + addeq r0, r9, ip, ror fp │ │ │ │ + rsbseq r0, r8, r8, asr #21 │ │ │ │ + ldrsbeq r0, [r8], #-168 @ 0xffffff58 @ │ │ │ │ andeq r0, r0, r6, lsr #2 │ │ │ │ │ │ │ │ 00257250 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -12367,15 +12367,15 @@ │ │ │ │ bhi 25738c │ │ │ │ mov r2, r6 │ │ │ │ ldr r6, [pc, #224] @ 2573b8 │ │ │ │ ldr r5, [r4, #44] @ 0x2c │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ blx r5 │ │ │ │ - bl 9d7330 │ │ │ │ + bl 9d7300 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ str r3, [sp] │ │ │ │ mov r5, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ add r1, sp, #20 │ │ │ │ @@ -12422,30 +12422,30 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ adceq r3, r5, ip, lsr #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r0, r0, ip │ │ │ │ strdeq r3, [r5], r8 @ │ │ │ │ - ldrsbeq r0, [r8], #-156 @ 0xffffff64 @ │ │ │ │ - addeq r0, r9, r0, lsr sl │ │ │ │ - rsbseq r0, r8, r8, ror r9 │ │ │ │ - @ instruction: 0x00780994 │ │ │ │ + rsbseq r0, r8, ip, lsr #19 │ │ │ │ + addeq r0, r9, r0, lsl #20 │ │ │ │ + rsbseq r0, r8, r8, asr #18 │ │ │ │ + rsbseq r0, r8, r4, ror #18 │ │ │ │ andeq r0, r0, r9, asr #2 │ │ │ │ mov r3, r2 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [pc, #24] @ 2573fc │ │ │ │ ldr lr, [r3] │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mov r3, lr │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ bx r3 │ │ │ │ - addeq sl, r5, r4, asr #23 │ │ │ │ + umulleq sl, r5, r4, fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr lr, [sp, #24] │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [lr, #72] @ 0x48 │ │ │ │ @@ -12583,28 +12583,28 @@ │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r5, r8, ror #12 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ adceq r3, r5, r0, lsl r6 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ andeq r1, r0, r0, lsr #8 │ │ │ │ - rsbseq r0, r8, r8, ror #15 │ │ │ │ + ldrheq r0, [r8], #-120 @ 0xffffff88 @ │ │ │ │ adceq r3, r5, r8, asr #10 │ │ │ │ andeq r4, r0, ip, lsl #29 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [sp, #8] │ │ │ │ mov ip, r0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [lr, #8] │ │ │ │ mov r2, ip │ │ │ │ - bl 732a44 │ │ │ │ + bl 732a14 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r0, #5 │ │ │ │ movne r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -12624,15 +12624,15 @@ │ │ │ │ sub sp, sp, #180 @ 0xb4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ mov r3, #0 │ │ │ │ mov fp, r1 │ │ │ │ - bl 732a28 │ │ │ │ + bl 7329f8 │ │ │ │ mov r7, #0 │ │ │ │ add r9, sp, #8 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ mov r1, r7 │ │ │ │ ldr sl, [pc, #372] @ 257868 │ │ │ │ add sl, pc, sl │ │ │ │ mov r6, r0 │ │ │ │ @@ -12727,18 +12727,18 @@ │ │ │ │ b 2577c4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r5, r8, ror #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r3, r5, ip, lsr #8 │ │ │ │ andeq r1, r0, r0, lsr #8 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - rsbseq r0, r8, r8, lsl #12 │ │ │ │ + ldrsbeq r0, [r8], #-88 @ 0xffffffa8 @ │ │ │ │ adceq r3, r5, r0, asr r3 │ │ │ │ andeq r3, r0, ip, lsl r4 │ │ │ │ - rsbseq r0, r8, ip, asr #7 │ │ │ │ + @ instruction: 0x0078039c │ │ │ │ │ │ │ │ 00257884 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3880] @ 0xf28 │ │ │ │ mov r6, r2 │ │ │ │ @@ -12888,42 +12888,42 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #24] @ 257af8 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ blx r3 │ │ │ │ b 257ab0 │ │ │ │ - rsbseq r8, sp, r0, lsl sl │ │ │ │ - rsbseq r0, r8, r0, lsl r3 │ │ │ │ - @ instruction: 0x0078029c │ │ │ │ + rsbseq r8, sp, r0, ror #19 │ │ │ │ + rsbseq r0, r8, r0, ror #5 │ │ │ │ + rsbseq r0, r8, ip, ror #4 │ │ │ │ │ │ │ │ 00257afc : │ │ │ │ ldr r3, [pc, #4] @ 257b08 │ │ │ │ add r3, pc, r3 │ │ │ │ b 2579e8 │ │ │ │ - @ instruction: 0x00780298 │ │ │ │ + rsbseq r0, r8, r8, ror #4 │ │ │ │ │ │ │ │ 00257b0c : │ │ │ │ ldr r3, [pc, #4] @ 257b18 │ │ │ │ add r3, pc, r3 │ │ │ │ b 2579e8 │ │ │ │ - @ instruction: 0x00780290 │ │ │ │ + rsbseq r0, r8, r0, ror #4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov r5, r1 │ │ │ │ ldr lr, [r2] │ │ │ │ ldr r1, [pc, #28] @ 257b4c │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ mov ip, lr │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, lr} │ │ │ │ bx ip │ │ │ │ - addeq r6, r4, ip, lsr ip │ │ │ │ + addeq r6, r4, ip, lsl #24 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ cmp r0, #5 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ beq 257b88 │ │ │ │ @@ -12937,16 +12937,16 @@ │ │ │ │ ldr lr, [r0] │ │ │ │ ldr r1, [pc, #20] @ 257ba8 │ │ │ │ mov ip, lr │ │ │ │ ldr r0, [r0, #4] │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ add r1, pc, r1 │ │ │ │ bx ip │ │ │ │ - rsbseq r0, r8, ip, lsr #4 │ │ │ │ - rsbseq r0, r8, r0, lsr #4 │ │ │ │ + ldrsheq r0, [r8], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsheq r0, [r8], #-16 @ │ │ │ │ │ │ │ │ 00257bac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ @@ -13029,17 +13029,17 @@ │ │ │ │ mov r2, #67 @ 0x43 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248828 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - rsbseq r0, r8, ip, lsl r1 │ │ │ │ - addeq r0, r9, r0, lsl r1 │ │ │ │ - ldrsheq r0, [r8], #-12 @ │ │ │ │ + rsbseq r0, r8, ip, ror #1 │ │ │ │ + addeq r0, r9, r0, ror #1 │ │ │ │ + rsbseq r0, r8, ip, asr #1 │ │ │ │ │ │ │ │ 00257d10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r1, r2, r3} │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4076] @ 0xfec │ │ │ │ @@ -13118,15 +13118,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ umlalseq r4, r2, r4, r2 │ │ │ │ - ldrdeq r6, [r2], r0 │ │ │ │ + addeq r6, r2, r0, lsr #31 │ │ │ │ │ │ │ │ 00257e5c : │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmp r1, #0 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -13669,21 +13669,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 258704 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #408 @ 0x198 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq pc, r8, ip, lsl lr @ │ │ │ │ - addeq pc, r8, r8, lsr #19 │ │ │ │ - rsbseq pc, r7, r4, ror #14 │ │ │ │ + addeq pc, r8, ip, ror #27 │ │ │ │ + addeq pc, r8, r8, ror r9 @ │ │ │ │ + rsbseq pc, r7, r4, lsr r7 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq pc, r8, ip, lsl #19 │ │ │ │ - rsbseq pc, r7, r8, asr #14 │ │ │ │ - rsbseq pc, r7, r0, ror #14 │ │ │ │ + addeq pc, r8, ip, asr r9 @ │ │ │ │ + rsbseq pc, r7, r8, lsl r7 @ │ │ │ │ + rsbseq pc, r7, r0, lsr r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov r3, #1 │ │ │ │ lsl r3, r3, r5 │ │ │ │ @@ -13767,24 +13767,24 @@ │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, #56] @ 25889c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ bl 248828 │ │ │ │ - addeq pc, r8, r0, ror #16 │ │ │ │ - rsbseq pc, r7, r4, lsl r6 @ │ │ │ │ + addeq pc, r8, r0, lsr r8 @ │ │ │ │ + rsbseq pc, r7, r4, ror #11 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq pc, r8, r8, lsr r8 @ │ │ │ │ - rsbseq pc, r7, r0, asr #12 │ │ │ │ - rsbseq pc, r7, ip, ror #11 │ │ │ │ + addeq pc, r8, r8, lsl #16 │ │ │ │ + rsbseq pc, r7, r0, lsl r6 @ │ │ │ │ + ldrheq pc, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ @ instruction: 0x000001bb │ │ │ │ - addeq pc, r8, ip, lsl #16 │ │ │ │ - rsbseq pc, r7, r4, lsl r6 @ │ │ │ │ - rsbseq pc, r7, r0, asr #11 │ │ │ │ + ldrdeq pc, [r8], ip │ │ │ │ + rsbseq pc, r7, r4, ror #11 │ │ │ │ + @ instruction: 0x0077f590 │ │ │ │ @ instruction: 0x000001b5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3644] @ 2596f4 │ │ │ │ ldr ip, [pc, #3644] @ 2596f8 │ │ │ │ @@ -14698,46 +14698,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ adceq r2, r5, r4, ror #4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r2, r5, r8, asr #1 │ │ │ │ - addeq pc, r8, r4, ror #4 │ │ │ │ + addeq pc, r8, r4, lsr r2 @ │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq pc, r8, r8, asr #1 │ │ │ │ - rsbseq lr, r7, r4, lsl #29 │ │ │ │ - @ instruction: 0x0077ee9c │ │ │ │ + umulleq pc, r8, r8, r0 @ │ │ │ │ + rsbseq lr, r7, r4, asr lr │ │ │ │ + rsbseq lr, r7, ip, ror #28 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq lr, r8, r8, lsl #22 │ │ │ │ - addeq lr, r8, r0, lsl fp │ │ │ │ - rsbseq lr, r7, r8, lsr #18 │ │ │ │ - rsbseq lr, r7, r4, asr #18 │ │ │ │ - addeq lr, r8, ip, ror sl │ │ │ │ - ldrsbeq lr, [r7], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq lr, r7, r0, lsr r8 │ │ │ │ + ldrdeq lr, [r8], r8 │ │ │ │ + addeq lr, r8, r0, ror #21 │ │ │ │ + ldrsheq lr, [r7], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq lr, r7, r4, lsl r9 │ │ │ │ + addeq lr, r8, ip, asr #20 │ │ │ │ + rsbseq lr, r7, ip, lsr #17 │ │ │ │ + rsbseq lr, r7, r0, lsl #16 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq lr, r8, r0, asr sl │ │ │ │ - rsbseq lr, r7, r0, ror #17 │ │ │ │ - rsbseq lr, r7, r4, ror #16 │ │ │ │ - addeq lr, r8, r4, lsr #20 │ │ │ │ - rsbseq lr, r7, r0, lsr #17 │ │ │ │ - ldrsbeq lr, [r7], #-120 @ 0xffffff88 @ │ │ │ │ - andeq r0, r0, r7, lsl r2 │ │ │ │ + addeq lr, r8, r0, lsr #20 │ │ │ │ + ldrheq lr, [r7], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq lr, r7, r4, lsr r8 │ │ │ │ strdeq lr, [r8], r4 │ │ │ │ + rsbseq lr, r7, r0, ror r8 │ │ │ │ rsbseq lr, r7, r8, lsr #15 │ │ │ │ + andeq r0, r0, r7, lsl r2 │ │ │ │ + addeq lr, r8, r4, asr #19 │ │ │ │ + rsbseq lr, r7, r8, ror r7 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq lr, r8, ip, asr #19 │ │ │ │ - rsbseq lr, r7, r8, lsl r8 │ │ │ │ - rsbseq lr, r7, r0, lsl #15 │ │ │ │ + umulleq lr, r8, ip, r9 │ │ │ │ + rsbseq lr, r7, r8, ror #15 │ │ │ │ + rsbseq lr, r7, r0, asr r7 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq lr, r8, r8, lsr #19 │ │ │ │ - rsbseq lr, r7, r0, ror #14 │ │ │ │ - addeq lr, r8, ip, ror r9 │ │ │ │ - rsbseq lr, r7, r8, lsr r7 │ │ │ │ + addeq lr, r8, r8, ror r9 │ │ │ │ + rsbseq lr, r7, r0, lsr r7 │ │ │ │ + addeq lr, r8, ip, asr #18 │ │ │ │ + rsbseq lr, r7, r8, lsl #14 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3624] @ 25a5c4 │ │ │ │ ldr ip, [pc, #3624] @ 25a5c8 │ │ │ │ @@ -15647,44 +15647,44 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ adceq r1, r5, r0, lsl #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ svcvc 0x00800000 │ │ │ │ ldrdeq r1, [r5], ip @ │ │ │ │ - addeq lr, r8, sp, lsl #7 │ │ │ │ - addeq lr, r8, ip, lsr #1 │ │ │ │ - rsbseq sp, r7, r8, ror #28 │ │ │ │ - rsbseq sp, r7, r0, lsl #29 │ │ │ │ - addeq sp, r8, r9, asr #24 │ │ │ │ - addeq sp, r8, ip, lsr ip │ │ │ │ - rsbseq sp, r7, r4, asr sl │ │ │ │ - rsbseq sp, r7, r0, ror sl │ │ │ │ - addeq sp, r8, ip, lsr #23 │ │ │ │ - rsbseq sp, r7, ip, lsl #20 │ │ │ │ - rsbseq sp, r7, r0, ror #18 │ │ │ │ + addeq lr, r8, sp, asr r3 │ │ │ │ + addeq lr, r8, ip, ror r0 │ │ │ │ + rsbseq sp, r7, r8, lsr lr │ │ │ │ + rsbseq sp, r7, r0, asr lr │ │ │ │ + addeq sp, r8, r9, lsl ip │ │ │ │ + addeq sp, r8, ip, lsl #24 │ │ │ │ + rsbseq sp, r7, r4, lsr #20 │ │ │ │ + rsbseq sp, r7, r0, asr #20 │ │ │ │ + addeq sp, r8, ip, ror fp │ │ │ │ + ldrsbeq sp, [r7], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq sp, r7, r0, lsr r9 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq sp, r8, r0, lsl #23 │ │ │ │ - rsbseq sp, r7, r0, lsl sl │ │ │ │ - @ instruction: 0x0077d994 │ │ │ │ - addeq sp, r8, r4, asr fp │ │ │ │ - ldrsbeq sp, [r7], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq sp, r7, r8, lsl #18 │ │ │ │ - andeq r0, r0, r7, lsl r2 │ │ │ │ + addeq sp, r8, r0, asr fp │ │ │ │ + rsbseq sp, r7, r0, ror #19 │ │ │ │ + rsbseq sp, r7, r4, ror #18 │ │ │ │ addeq sp, r8, r4, lsr #22 │ │ │ │ + rsbseq sp, r7, r0, lsr #19 │ │ │ │ ldrsbeq sp, [r7], #-136 @ 0xffffff78 @ │ │ │ │ + andeq r0, r0, r7, lsl r2 │ │ │ │ + strdeq sp, [r8], r4 │ │ │ │ + rsbseq sp, r7, r8, lsr #17 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - strdeq sp, [r8], ip │ │ │ │ - rsbseq sp, r7, r8, asr #18 │ │ │ │ - ldrheq sp, [r7], #-128 @ 0xffffff80 @ │ │ │ │ + addeq sp, r8, ip, asr #21 │ │ │ │ + rsbseq sp, r7, r8, lsl r9 │ │ │ │ + rsbseq sp, r7, r0, lsl #17 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - ldrdeq sp, [r8], r8 │ │ │ │ - @ instruction: 0x0077d890 │ │ │ │ - addeq sp, r8, ip, lsr #21 │ │ │ │ - rsbseq sp, r7, r8, ror #16 │ │ │ │ + addeq sp, r8, r8, lsr #21 │ │ │ │ + rsbseq sp, r7, r0, ror #16 │ │ │ │ + addeq sp, r8, ip, ror sl │ │ │ │ + rsbseq sp, r7, r8, lsr r8 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3828] @ 25b55c │ │ │ │ ldr ip, [pc, #3828] @ 25b560 │ │ │ │ @@ -16646,48 +16646,48 @@ │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ @ instruction: 0x00a504b4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r0, r5, ip, ror #5 │ │ │ │ - addeq sp, r8, lr, lsr #9 │ │ │ │ + addeq sp, r8, lr, ror r4 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - addeq sp, r8, r4, ror #5 │ │ │ │ - rsbseq sp, r7, r0, lsr #1 │ │ │ │ - ldrheq sp, [r7], #-8 @ │ │ │ │ + @ instruction: 0x0088d2b4 │ │ │ │ + rsbseq sp, r7, r0, ror r0 │ │ │ │ + rsbseq sp, r7, r8, lsl #1 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq ip, r8, sl, lsl #26 │ │ │ │ + ldrdeq ip, [r8], sl │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - addeq ip, r8, r8, lsr #25 │ │ │ │ - rsbseq ip, r7, r0, asr #21 │ │ │ │ - ldrsbeq ip, [r7], #-172 @ 0xffffff54 @ │ │ │ │ - addeq ip, r8, r4, lsl ip │ │ │ │ - rsbseq ip, r7, r4, ror sl │ │ │ │ - rsbseq ip, r7, r8, asr #19 │ │ │ │ + addeq ip, r8, r8, ror ip │ │ │ │ + @ instruction: 0x0077ca90 │ │ │ │ + rsbseq ip, r7, ip, lsr #21 │ │ │ │ + addeq ip, r8, r4, ror #23 │ │ │ │ + rsbseq ip, r7, r4, asr #20 │ │ │ │ + @ instruction: 0x0077c998 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq ip, r8, r8, ror #23 │ │ │ │ - rsbseq ip, r7, r8, ror sl │ │ │ │ - ldrsheq ip, [r7], #-156 @ 0xffffff64 @ │ │ │ │ - @ instruction: 0x0088cbbc │ │ │ │ - rsbseq ip, r7, r8, lsr sl │ │ │ │ - rsbseq ip, r7, r0, ror r9 │ │ │ │ - andeq r0, r0, r7, lsl r2 │ │ │ │ + @ instruction: 0x0088cbb8 │ │ │ │ + rsbseq ip, r7, r8, asr #20 │ │ │ │ + rsbseq ip, r7, ip, asr #19 │ │ │ │ addeq ip, r8, ip, lsl #23 │ │ │ │ + rsbseq ip, r7, r8, lsl #20 │ │ │ │ rsbseq ip, r7, r0, asr #18 │ │ │ │ + andeq r0, r0, r7, lsl r2 │ │ │ │ + addeq ip, r8, ip, asr fp │ │ │ │ + rsbseq ip, r7, r0, lsl r9 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq ip, r8, r4, ror #22 │ │ │ │ - ldrheq ip, [r7], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq ip, r7, r8, lsl r9 │ │ │ │ + addeq ip, r8, r4, lsr fp │ │ │ │ + rsbseq ip, r7, r0, lsl #19 │ │ │ │ + rsbseq ip, r7, r8, ror #17 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq ip, r8, r0, asr #22 │ │ │ │ - ldrsheq ip, [r7], #-136 @ 0xffffff78 @ │ │ │ │ - addeq ip, r8, r4, lsl fp │ │ │ │ - ldrsbeq ip, [r7], #-128 @ 0xffffff80 @ │ │ │ │ + addeq ip, r8, r0, lsl fp │ │ │ │ + rsbseq ip, r7, r8, asr #17 │ │ │ │ + addeq ip, r8, r4, ror #21 │ │ │ │ + rsbseq ip, r7, r0, lsr #17 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3608] @ 25c42c │ │ │ │ ldr ip, [pc, #3608] @ 25c430 │ │ │ │ @@ -17593,44 +17593,44 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ adceq pc, r4, r8, lsl #10 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq pc, r4, r0, ror r3 @ │ │ │ │ - addeq ip, r8, r3, lsr r5 │ │ │ │ - addeq ip, r8, r0, asr #4 │ │ │ │ - ldrsheq fp, [r7], #-252 @ 0xffffff04 @ │ │ │ │ - rsbseq ip, r7, r4, lsl r0 │ │ │ │ - strdeq fp, [r8], fp @ │ │ │ │ - ldrdeq fp, [r8], r4 │ │ │ │ - rsbseq fp, r7, ip, ror #23 │ │ │ │ - rsbseq fp, r7, r8, lsl #24 │ │ │ │ - addeq fp, r8, r4, asr #26 │ │ │ │ - rsbseq fp, r7, r4, lsr #23 │ │ │ │ - ldrsheq fp, [r7], #-168 @ 0xffffff58 @ │ │ │ │ + addeq ip, r8, r3, lsl #10 │ │ │ │ + addeq ip, r8, r0, lsl r2 │ │ │ │ + rsbseq fp, r7, ip, asr #31 │ │ │ │ + rsbseq fp, r7, r4, ror #31 │ │ │ │ + addeq fp, r8, fp, asr #27 │ │ │ │ + addeq fp, r8, r4, lsr #27 │ │ │ │ + ldrheq fp, [r7], #-188 @ 0xffffff44 @ │ │ │ │ + ldrsbeq fp, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + addeq fp, r8, r4, lsl sp │ │ │ │ + rsbseq fp, r7, r4, ror fp │ │ │ │ + rsbseq fp, r7, r8, asr #21 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq fp, r8, r8, lsl sp │ │ │ │ - rsbseq fp, r7, r8, lsr #23 │ │ │ │ - rsbseq fp, r7, ip, lsr #22 │ │ │ │ - addeq fp, r8, ip, ror #25 │ │ │ │ - rsbseq fp, r7, r8, ror #22 │ │ │ │ - rsbseq fp, r7, r0, lsr #21 │ │ │ │ - andeq r0, r0, r7, lsl r2 │ │ │ │ + addeq fp, r8, r8, ror #25 │ │ │ │ + rsbseq fp, r7, r8, ror fp │ │ │ │ + ldrsheq fp, [r7], #-172 @ 0xffffff54 @ │ │ │ │ @ instruction: 0x0088bcbc │ │ │ │ + rsbseq fp, r7, r8, lsr fp │ │ │ │ rsbseq fp, r7, r0, ror sl │ │ │ │ + andeq r0, r0, r7, lsl r2 │ │ │ │ + addeq fp, r8, ip, lsl #25 │ │ │ │ + rsbseq fp, r7, r0, asr #20 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - umulleq fp, r8, r4, ip │ │ │ │ - rsbseq fp, r7, r0, ror #21 │ │ │ │ - rsbseq fp, r7, r8, asr #20 │ │ │ │ + addeq fp, r8, r4, ror #24 │ │ │ │ + ldrheq fp, [r7], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq fp, r7, r8, lsl sl │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq fp, r8, r0, ror ip │ │ │ │ - rsbseq fp, r7, r8, lsr #20 │ │ │ │ - addeq fp, r8, r4, asr #24 │ │ │ │ - rsbseq fp, r7, r0, lsl #20 │ │ │ │ + addeq fp, r8, r0, asr #24 │ │ │ │ + ldrsheq fp, [r7], #-152 @ 0xffffff68 @ │ │ │ │ + addeq fp, r8, r4, lsl ip │ │ │ │ + ldrsbeq fp, [r7], #-144 @ 0xffffff70 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #380] @ 25c64c │ │ │ │ mov r4, r0 │ │ │ │ @@ -17725,22 +17725,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 25c66c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ - umulleq fp, r8, r0, fp │ │ │ │ - addeq fp, r8, r4, ror #18 │ │ │ │ + addeq fp, r8, r0, ror #22 │ │ │ │ + addeq fp, r8, r4, lsr r9 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ ldrcc r0, [r0], r0 │ │ │ │ andeq r0, r0, r9, ror #6 │ │ │ │ - addeq fp, r8, r0, lsr sl │ │ │ │ - ldrsbeq fp, [r7], #-132 @ 0xffffff7c @ │ │ │ │ + addeq fp, r8, r0, lsl #20 │ │ │ │ + rsbseq fp, r7, r4, lsr #17 │ │ │ │ andeq r0, r0, sp, ror #13 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ @@ -18759,51 +18759,51 @@ │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b 25cc04 │ │ │ │ adceq lr, r4, ip, ror #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ svcvc 0x00ff0000 │ │ │ │ adceq lr, r4, r4, ror #3 │ │ │ │ - addeq fp, r8, r6, asr #4 │ │ │ │ + addeq fp, r8, r6, lsl r2 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - @ instruction: 0x0088a4ba │ │ │ │ + addeq sl, r8, sl, lsl #9 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ - umulleq sl, r8, r8, r3 │ │ │ │ - ldrheq sl, [r7], #-16 @ │ │ │ │ - rsbseq sl, r7, ip, asr #3 │ │ │ │ + addeq sl, r8, r8, ror #6 │ │ │ │ + rsbseq sl, r7, r0, lsl #3 │ │ │ │ + @ instruction: 0x0077a19c │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - addeq sl, r8, r0, ror r1 │ │ │ │ - rsbseq r9, r7, r4, lsr #30 │ │ │ │ + addeq sl, r8, r0, asr #2 │ │ │ │ + ldrsheq r9, [r7], #-228 @ 0xffffff1c @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq sl, r8, r8, asr #2 │ │ │ │ - @ instruction: 0x00779f94 │ │ │ │ - ldrsheq r9, [r7], #-236 @ 0xffffff14 @ │ │ │ │ + addeq sl, r8, r8, lsl r1 │ │ │ │ + rsbseq r9, r7, r4, ror #30 │ │ │ │ + rsbseq r9, r7, ip, asr #29 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq sl, r8, r0, lsr #2 │ │ │ │ - ldrheq r9, [r7], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq r9, r7, r4, lsr pc │ │ │ │ - strdeq sl, [r8], r4 │ │ │ │ - rsbseq r9, r7, r0, ror pc │ │ │ │ - rsbseq r9, r7, r8, lsr #29 │ │ │ │ + strdeq sl, [r8], r0 │ │ │ │ + rsbseq r9, r7, r0, lsl #31 │ │ │ │ + rsbseq r9, r7, r4, lsl #30 │ │ │ │ + addeq sl, r8, r4, asr #1 │ │ │ │ + rsbseq r9, r7, r0, asr #30 │ │ │ │ + rsbseq r9, r7, r8, ror lr │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq sl, r8, ip, asr #1 │ │ │ │ - rsbseq r9, r7, ip, lsr #30 │ │ │ │ - rsbseq r9, r7, r0, lsl #29 │ │ │ │ + umulleq sl, r8, ip, r0 │ │ │ │ + ldrsheq r9, [r7], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r9, r7, r0, asr lr │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq sl, r8, r4, lsr #1 │ │ │ │ - rsbseq r9, r7, r8, asr lr │ │ │ │ + addeq sl, r8, r4, ror r0 │ │ │ │ + rsbseq r9, r7, r8, lsr #28 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq sl, r8, r0, lsl #1 │ │ │ │ - rsbseq r9, r7, r8, lsr lr │ │ │ │ - addeq sl, r8, r8, asr r0 │ │ │ │ - rsbseq r9, r7, r4, lsl lr │ │ │ │ - rsbseq r9, r7, ip, lsr #28 │ │ │ │ + addeq sl, r8, r0, asr r0 │ │ │ │ + rsbseq r9, r7, r8, lsl #28 │ │ │ │ + addeq sl, r8, r8, lsr #32 │ │ │ │ + rsbseq r9, r7, r4, ror #27 │ │ │ │ + ldrsheq r9, [r7], #-220 @ 0xffffff24 @ │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ bgt 25dce0 │ │ │ │ ands r1, r1, #63 @ 0x3f │ │ │ │ beq 25db04 │ │ │ │ sub sl, r1, #32 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ rsb sl, r1, #32 │ │ │ │ @@ -19470,15 +19470,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -19498,15 +19498,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 25e2f4 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -20225,38 +20225,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 25edbc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ ldrdeq ip, [r4], r0 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r9, r8, fp, ror #23 │ │ │ │ + @ instruction: 0x00889bbb │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq ip, r4, r0, asr r7 │ │ │ │ - addeq r9, r8, r4, lsl #19 │ │ │ │ - rsbseq r9, r7, r0, asr #16 │ │ │ │ - rsbseq r9, r7, r8, lsr r7 │ │ │ │ + addeq r9, r8, r4, asr r9 │ │ │ │ + rsbseq r9, r7, r0, lsl r8 │ │ │ │ + rsbseq r9, r7, r8, lsl #14 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - ldrdeq r9, [r8], ip │ │ │ │ - @ instruction: 0x00779698 │ │ │ │ - ldrheq r9, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ - addeq r9, r8, fp, ror #9 │ │ │ │ - addeq r9, r8, r4, lsl #9 │ │ │ │ - @ instruction: 0x0077929c │ │ │ │ - ldrheq r9, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ - addeq r9, r8, ip, lsr #7 │ │ │ │ - rsbseq r9, r7, r0, ror #2 │ │ │ │ + addeq r9, r8, ip, lsr #17 │ │ │ │ + rsbseq r9, r7, r8, ror #12 │ │ │ │ + rsbseq r9, r7, r0, lsl #13 │ │ │ │ + @ instruction: 0x008894bb │ │ │ │ + addeq r9, r8, r4, asr r4 │ │ │ │ + rsbseq r9, r7, ip, ror #4 │ │ │ │ + rsbseq r9, r7, r8, lsl #5 │ │ │ │ + addeq r9, r8, ip, ror r3 │ │ │ │ + rsbseq r9, r7, r0, lsr r1 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r9, r8, r0, ror r3 │ │ │ │ - rsbseq r9, r7, r0, lsl #4 │ │ │ │ - rsbseq r9, r7, r4, lsl #3 │ │ │ │ - addeq r9, r8, r8, asr #6 │ │ │ │ - rsbseq r9, r7, r0, lsl #2 │ │ │ │ - addeq r9, r8, ip, lsl r3 │ │ │ │ - ldrsbeq r9, [r7], #-8 @ │ │ │ │ + addeq r9, r8, r0, asr #6 │ │ │ │ + ldrsbeq r9, [r7], #-16 @ │ │ │ │ + rsbseq r9, r7, r4, asr r1 │ │ │ │ + addeq r9, r8, r8, lsl r3 │ │ │ │ + ldrsbeq r9, [r7], #-0 @ │ │ │ │ + addeq r9, r8, ip, ror #5 │ │ │ │ + rsbseq r9, r7, r8, lsr #1 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr lr, [pc, #3588] @ 25fbdc │ │ │ │ ldr ip, [pc, #3588] @ 25fbe0 │ │ │ │ @@ -20351,15 +20351,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r6 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -20379,15 +20379,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 25f0b8 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -21156,42 +21156,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ adceq fp, r4, r4, asr #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r8, r8, r4, lsr lr │ │ │ │ + addeq r8, r8, r4, lsl #28 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq fp, r4, r8, ror r9 │ │ │ │ - addeq r8, r8, r8, asr ip │ │ │ │ - rsbseq r8, r7, r4, lsl sl │ │ │ │ - rsbseq r8, r7, ip, lsr #20 │ │ │ │ + addeq r8, r8, r8, lsr #24 │ │ │ │ + rsbseq r8, r7, r4, ror #19 │ │ │ │ + ldrsheq r8, [r7], #-156 @ 0xffffff64 @ │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq r8, r8, r0, lsr fp │ │ │ │ - rsbseq r8, r7, ip, ror #19 │ │ │ │ - rsbseq r8, r7, r4, ror #17 │ │ │ │ + addeq r8, r8, r0, lsl #22 │ │ │ │ + ldrheq r8, [r7], #-156 @ 0xffffff64 @ │ │ │ │ + ldrheq r8, [r7], #-132 @ 0xffffff7c @ │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - @ instruction: 0x008886bc │ │ │ │ + addeq r8, r8, ip, lsl #13 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - addeq r8, r8, r0, lsl #12 │ │ │ │ - rsbseq r8, r7, r8, lsl r4 │ │ │ │ - rsbseq r8, r7, r4, lsr r4 │ │ │ │ - addeq r8, r8, r8, lsr #10 │ │ │ │ - ldrsbeq r8, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrdeq r8, [r8], r0 │ │ │ │ + rsbseq r8, r7, r8, ror #7 │ │ │ │ + rsbseq r8, r7, r4, lsl #8 │ │ │ │ + strdeq r8, [r8], r8 @ │ │ │ │ + rsbseq r8, r7, ip, lsr #5 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r8, r8, r8, ror #9 │ │ │ │ - rsbseq r8, r7, r8, ror r3 │ │ │ │ - ldrsheq r8, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ - addeq r8, r8, r0, asr #9 │ │ │ │ - rsbseq r8, r7, r8, ror r2 │ │ │ │ - umulleq r8, r8, r4, r4 @ │ │ │ │ - rsbseq r8, r7, r0, asr r2 │ │ │ │ + @ instruction: 0x008884b8 │ │ │ │ + rsbseq r8, r7, r8, asr #6 │ │ │ │ + rsbseq r8, r7, ip, asr #5 │ │ │ │ + umulleq r8, r8, r0, r4 @ │ │ │ │ + rsbseq r8, r7, r8, asr #4 │ │ │ │ + addeq r8, r8, r4, ror #8 │ │ │ │ + rsbseq r8, r7, r0, lsr #4 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ lsr r2, r0, #23 │ │ │ │ bic r3, r0, #-16777216 @ 0xff000000 │ │ │ │ @@ -21372,23 +21372,23 @@ │ │ │ │ ldr r0, [pc, #52] @ 25ff68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq r8, r8, sp, asr #3 │ │ │ │ + umulleq r8, r8, sp, r1 @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ - addeq r8, r8, ip, asr #2 │ │ │ │ - rsbseq r7, r7, r8, lsl #30 │ │ │ │ + addeq r8, r8, ip, lsl r1 │ │ │ │ + ldrsbeq r7, [r7], #-232 @ 0xffffff18 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r8, r8, r0, lsr r1 │ │ │ │ - rsbseq r7, r7, r8, asr #30 │ │ │ │ - rsbseq r7, r7, r4, ror #30 │ │ │ │ + addeq r8, r8, r0, lsl #2 │ │ │ │ + rsbseq r7, r7, r8, lsl pc │ │ │ │ + rsbseq r7, r7, r4, lsr pc │ │ │ │ ldrb r3, [r0] │ │ │ │ ldr r2, [pc, #260] @ 26007c │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 260044 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ @@ -21449,18 +21449,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 26008c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #332 @ 0x14c │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ - addeq r7, r8, r9, lsl #30 │ │ │ │ + ldrdeq r7, [r8], r9 │ │ │ │ @ instruction: 0xffe00000 │ │ │ │ - addeq r8, r8, r0 │ │ │ │ - rsbseq r7, r7, r4, lsr #29 │ │ │ │ + ldrdeq r7, [r8], r0 │ │ │ │ + rsbseq r7, r7, r4, ror lr │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #636] @ 260324 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -21620,21 +21620,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 260344 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #352 @ 0x160 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r7, r8, pc, ror #26 │ │ │ │ - addeq r7, r8, r5, lsr sp │ │ │ │ - addeq r7, r8, ip, ror sp │ │ │ │ - rsbseq r7, r7, r0, lsr fp │ │ │ │ + addeq r7, r8, pc, lsr sp │ │ │ │ + addeq r7, r8, r5, lsl #26 │ │ │ │ + addeq r7, r8, ip, asr #26 │ │ │ │ + rsbseq r7, r7, r0, lsl #22 │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ - addeq r7, r8, r8, asr sp │ │ │ │ - rsbseq r7, r7, ip, lsl #22 │ │ │ │ + addeq r7, r8, r8, lsr #26 │ │ │ │ + ldrsbeq r7, [r7], #-172 @ 0xffffff54 @ │ │ │ │ muleq r0, r5, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r4, r0 │ │ │ │ @@ -21730,19 +21730,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ - addeq r7, r8, r3, lsr #22 │ │ │ │ + strdeq r7, [r8], r3 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - umulleq r7, r8, ip, fp │ │ │ │ - rsbseq r7, r7, r4, asr r9 │ │ │ │ + addeq r7, r8, ip, ror #22 │ │ │ │ + rsbseq r7, r7, r4, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb ip, [r0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #436] @ 2606c8 │ │ │ │ @@ -21852,19 +21852,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 2606dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ - addeq r7, r8, r5, lsl #19 │ │ │ │ + addeq r7, r8, r5, asr r9 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - @ instruction: 0x008879b4 │ │ │ │ - rsbseq r7, r7, r8, ror #14 │ │ │ │ + addeq r7, r8, r4, lsl #19 │ │ │ │ + rsbseq r7, r7, r8, lsr r7 │ │ │ │ muleq r0, r1, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r4, r0 │ │ │ │ @@ -21946,19 +21946,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 260854 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ - umulleq r7, r8, fp, r7 │ │ │ │ + addeq r7, r8, fp, ror #14 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq r7, r8, ip, lsr r8 │ │ │ │ - ldrsheq r7, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ + addeq r7, r8, ip, lsl #16 │ │ │ │ + rsbseq r7, r7, r0, asr #11 │ │ │ │ andeq r0, r0, r5, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr r5, r0, #10 │ │ │ │ lsr r4, r0, #15 │ │ │ │ @@ -22180,17 +22180,17 @@ │ │ │ │ mov r7, #3 │ │ │ │ lsl r0, r0, r5 │ │ │ │ rsb r5, r5, #39 @ 0x27 │ │ │ │ b 2608a0 │ │ │ │ orr r8, r8, #4 │ │ │ │ mov r0, #2 │ │ │ │ b 260a2c │ │ │ │ - addeq r7, r8, ip, ror r5 │ │ │ │ - rsbseq r7, r7, r4, asr r4 │ │ │ │ - rsbseq r7, r7, r0, lsr r3 │ │ │ │ + addeq r7, r8, ip, asr #10 │ │ │ │ + rsbseq r7, r7, r4, lsr #8 │ │ │ │ + rsbseq r7, r7, r0, lsl #6 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr r5, r0, #23 │ │ │ │ lsr r4, r0, #31 │ │ │ │ @@ -22414,17 +22414,17 @@ │ │ │ │ sub r5, r5, lr │ │ │ │ lsl r0, r0, lr │ │ │ │ mov r7, #3 │ │ │ │ b 260c40 │ │ │ │ orr r8, r8, #4 │ │ │ │ mov r0, #2 │ │ │ │ b 260dcc │ │ │ │ - ldrdeq r7, [r8], ip │ │ │ │ - ldrheq r7, [r7], #-4 @ │ │ │ │ - @ instruction: 0x00776f90 │ │ │ │ + addeq r7, r8, ip, lsr #3 │ │ │ │ + rsbseq r7, r7, r4, lsl #1 │ │ │ │ + rsbseq r6, r7, r0, ror #30 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ lsr ip, r1, #20 │ │ │ │ lsl ip, ip, #21 │ │ │ │ @@ -22672,17 +22672,17 @@ │ │ │ │ lsl r5, r0, r5 │ │ │ │ mov r6, #3 │ │ │ │ b 261008 │ │ │ │ orr r9, r2, #4 │ │ │ │ mov r2, #2 │ │ │ │ b 2611b0 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - strdeq r6, [r8], r8 │ │ │ │ - ldrsbeq r6, [r7], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq r6, r7, ip, lsr #23 │ │ │ │ + addeq r6, r8, r8, asr #27 │ │ │ │ + rsbseq r6, r7, r0, lsr #25 │ │ │ │ + rsbseq r6, r7, ip, ror fp │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr lr, r0, #7 │ │ │ │ @@ -22905,17 +22905,17 @@ │ │ │ │ sub lr, lr, r4 │ │ │ │ lsl r0, r0, r4 │ │ │ │ mov r7, #3 │ │ │ │ b 2613f0 │ │ │ │ orr r4, r4, #4 │ │ │ │ mov r1, #2 │ │ │ │ b 261578 │ │ │ │ - addeq r6, r8, r0, lsr sl │ │ │ │ - rsbseq r6, r7, r8, lsl #18 │ │ │ │ - rsbseq r6, r7, r4, ror #15 │ │ │ │ + addeq r6, r8, r0, lsl #20 │ │ │ │ + ldrsbeq r6, [r7], #-136 @ 0xffffff78 @ │ │ │ │ + ldrheq r6, [r7], #-116 @ 0xffffff8c @ │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add ip, sp, #48 @ 0x30 │ │ │ │ @@ -23324,17 +23324,17 @@ │ │ │ │ orr r7, r7, r6, lsl r8 │ │ │ │ sub r3, r3, r8 │ │ │ │ b 261c78 │ │ │ │ orr r5, r5, #4 │ │ │ │ mov r3, #2 │ │ │ │ b 2619d0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r6, r8, r4, lsl #11 │ │ │ │ - rsbseq r6, r7, ip, asr r4 │ │ │ │ - rsbseq r6, r7, r8, lsr r3 │ │ │ │ + addeq r6, r8, r4, asr r5 │ │ │ │ + rsbseq r6, r7, ip, lsr #8 │ │ │ │ + rsbseq r6, r7, r8, lsl #6 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -23553,22 +23553,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 262178 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 26217c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ - addeq r6, r8, r4, lsl r2 │ │ │ │ - @ instruction: 0x00885fb1 │ │ │ │ + addeq r6, r8, r4, ror #3 │ │ │ │ + addeq r5, r8, r1, lsl #31 │ │ │ │ svcvc 0x00800000 │ │ │ │ - addeq r5, r8, r8, ror #30 │ │ │ │ - rsbseq r5, r7, r0, lsl #27 │ │ │ │ - @ instruction: 0x00775d9c │ │ │ │ - addeq r5, r8, r4, lsl pc │ │ │ │ - ldrsbeq r5, [r7], #-192 @ 0xffffff40 @ │ │ │ │ + addeq r5, r8, r8, lsr pc │ │ │ │ + rsbseq r5, r7, r0, asr sp │ │ │ │ + rsbseq r5, r7, ip, ror #26 │ │ │ │ + addeq r5, r8, r4, ror #29 │ │ │ │ + rsbseq r5, r7, r0, lsr #25 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #2756] @ 262c60 │ │ │ │ @@ -23642,15 +23642,15 @@ │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ bne 2623a4 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -24260,38 +24260,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 262cc8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ adceq r8, r4, r8, ror r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r5, r8, r1, lsl #23 │ │ │ │ + addeq r5, r8, r1, asr fp │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r8, r4, r0, lsr #13 │ │ │ │ - addeq r5, r8, r4, lsl #17 │ │ │ │ - rsbseq r5, r7, r0, asr #12 │ │ │ │ - rsbseq r5, r7, r8, asr r6 │ │ │ │ - addeq r5, r8, r9, lsr #10 │ │ │ │ - addeq r5, r8, r8, lsr #11 │ │ │ │ - rsbseq r5, r7, r0, ror #6 │ │ │ │ + addeq r5, r8, r4, asr r8 │ │ │ │ + rsbseq r5, r7, r0, lsl r6 │ │ │ │ + rsbseq r5, r7, r8, lsr #12 │ │ │ │ + strdeq r5, [r8], r9 │ │ │ │ + addeq r5, r8, r8, ror r5 │ │ │ │ + rsbseq r5, r7, r0, lsr r3 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r5, r8, r8, lsr r5 │ │ │ │ - rsbseq r5, r7, r0, asr r3 │ │ │ │ - rsbseq r5, r7, ip, ror #6 │ │ │ │ - umulleq r5, r8, ip, r4 │ │ │ │ - @ instruction: 0x00775390 │ │ │ │ - rsbseq r5, r7, r0, asr r2 │ │ │ │ + addeq r5, r8, r8, lsl #10 │ │ │ │ + rsbseq r5, r7, r0, lsr #6 │ │ │ │ + rsbseq r5, r7, ip, lsr r3 │ │ │ │ + addeq r5, r8, ip, ror #8 │ │ │ │ + rsbseq r5, r7, r0, ror #6 │ │ │ │ + rsbseq r5, r7, r0, lsr #4 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - addeq r5, r8, r4, ror r4 │ │ │ │ - rsbseq r5, r7, r4, lsl #6 │ │ │ │ - rsbseq r5, r7, r8, lsl #5 │ │ │ │ - addeq r5, r8, ip, lsr r4 │ │ │ │ - ldrsheq r5, [r7], #-20 @ 0xffffffec @ │ │ │ │ - addeq r5, r8, r0, lsl r4 │ │ │ │ - rsbseq r5, r7, ip, asr #3 │ │ │ │ + addeq r5, r8, r4, asr #8 │ │ │ │ + ldrsbeq r5, [r7], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq r5, r7, r8, asr r2 │ │ │ │ + addeq r5, r8, ip, lsl #8 │ │ │ │ + rsbseq r5, r7, r4, asr #3 │ │ │ │ + addeq r5, r8, r0, ror #7 │ │ │ │ + @ instruction: 0x0077519c │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr lr, [pc, #3012] @ 2638a8 │ │ │ │ ldr ip, [pc, #3012] @ 2638ac │ │ │ │ @@ -24374,15 +24374,15 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ bne 262f24 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -25047,42 +25047,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ adceq r7, r4, r8, lsr lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r5, r8, lr, lsl r0 │ │ │ │ + addeq r4, r8, lr, ror #31 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r7, r4, ip, lsl #22 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - umulleq r4, r8, r4, ip │ │ │ │ - rsbseq r4, r7, r0, asr sl │ │ │ │ - rsbseq r4, r7, r8, ror #20 │ │ │ │ - addeq r4, r8, r6, lsl r9 │ │ │ │ - addeq r4, r8, r8, ror r9 │ │ │ │ - rsbseq r4, r7, r0, lsr r7 │ │ │ │ + addeq r4, r8, r4, ror #24 │ │ │ │ + rsbseq r4, r7, r0, lsr #20 │ │ │ │ + rsbseq r4, r7, r8, lsr sl │ │ │ │ + addeq r4, r8, r6, ror #17 │ │ │ │ + addeq r4, r8, r8, asr #18 │ │ │ │ + rsbseq r4, r7, r0, lsl #14 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - strdeq r4, [r8], r8 │ │ │ │ - rsbseq r4, r7, r0, lsl r7 │ │ │ │ - rsbseq r4, r7, ip, lsr #14 │ │ │ │ - addeq r4, r8, r4, asr r8 │ │ │ │ - rsbseq r4, r7, r8, asr #14 │ │ │ │ - rsbseq r4, r7, r8, lsl #12 │ │ │ │ + addeq r4, r8, r8, asr #17 │ │ │ │ + rsbseq r4, r7, r0, ror #13 │ │ │ │ + ldrsheq r4, [r7], #-108 @ 0xffffff94 @ │ │ │ │ + addeq r4, r8, r4, lsr #16 │ │ │ │ + rsbseq r4, r7, r8, lsl r7 │ │ │ │ + ldrsbeq r4, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - addeq r4, r8, ip, lsr #16 │ │ │ │ - ldrheq r4, [r7], #-108 @ 0xffffff94 @ │ │ │ │ - rsbseq r4, r7, r0, asr #12 │ │ │ │ - strdeq r4, [r8], r4 @ │ │ │ │ - rsbseq r4, r7, ip, lsr #11 │ │ │ │ - addeq r4, r8, r8, asr #15 │ │ │ │ - rsbseq r4, r7, r4, lsl #11 │ │ │ │ + strdeq r4, [r8], ip │ │ │ │ + rsbseq r4, r7, ip, lsl #13 │ │ │ │ + rsbseq r4, r7, r0, lsl r6 │ │ │ │ + addeq r4, r8, r4, asr #15 │ │ │ │ + rsbseq r4, r7, ip, ror r5 │ │ │ │ + umulleq r4, r8, r8, r7 │ │ │ │ + rsbseq r4, r7, r4, asr r5 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ lsr r4, r1, #20 │ │ │ │ bic r3, r1, #-16777216 @ 0xff000000 │ │ │ │ @@ -25147,30 +25147,30 @@ │ │ │ │ umull r1, r9, r2, r0 │ │ │ │ mov r2, r7 │ │ │ │ adds r6, r1, r1 │ │ │ │ adc r9, r9, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ rsbs r3, r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ subs r2, r2, #2 │ │ │ │ sbc r3, r3, #0 │ │ │ │ lsr r2, r2, #9 │ │ │ │ orr r2, r2, r3, lsl #23 │ │ │ │ adds r1, r2, #1 │ │ │ │ lsr r3, r3, #9 │ │ │ │ @@ -25409,24 +25409,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ adceq r7, r4, ip, asr #3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r4, r8, r0, lsl #13 │ │ │ │ - addeq r4, r8, r7, lsr #7 │ │ │ │ + addeq r4, r8, r0, asr r6 │ │ │ │ + addeq r4, r8, r7, ror r3 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r6, r4, ip, asr #30 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - addeq r4, r8, ip, lsl #5 │ │ │ │ - rsbseq r4, r7, r4, lsr #1 │ │ │ │ - rsbseq r4, r7, r0, asr #1 │ │ │ │ - addeq r4, r8, r0, lsr #4 │ │ │ │ - ldrsbeq r3, [r7], #-252 @ 0xffffff04 @ │ │ │ │ + addeq r4, r8, ip, asr r2 │ │ │ │ + rsbseq r4, r7, r4, ror r0 │ │ │ │ + @ instruction: 0x00774090 │ │ │ │ + strdeq r4, [r8], r0 │ │ │ │ + rsbseq r3, r7, ip, lsr #31 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #40] @ 263ec8 │ │ │ │ ldr ip, [pc, #40] @ 263ecc │ │ │ │ @@ -25436,17 +25436,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #171 @ 0xab │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248828 │ │ │ │ - @ instruction: 0x008841b8 │ │ │ │ - rsbseq r4, r7, r8, asr #32 │ │ │ │ - rsbseq r3, r7, ip, asr #31 │ │ │ │ + addeq r4, r8, r8, lsl #3 │ │ │ │ + rsbseq r4, r7, r8, lsl r0 │ │ │ │ + @ instruction: 0x00773f9c │ │ │ │ push {r4, lr} │ │ │ │ ldrb lr, [r2, #25] │ │ │ │ ldr ip, [r0, #4] │ │ │ │ cmp lr, #0 │ │ │ │ ldrbne lr, [r1, #4] │ │ │ │ ldr r4, [r0, #8] │ │ │ │ lsrne lr, lr, #4 │ │ │ │ @@ -25907,20 +25907,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #40] @ 26463c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r3, r8, r0, asr #22 │ │ │ │ - rsbseq r3, r7, r8, lsl sl │ │ │ │ - ldrsheq r3, [r7], #-132 @ 0xffffff7c @ │ │ │ │ + addeq r3, r8, r0, lsl fp │ │ │ │ + rsbseq r3, r7, r8, ror #19 │ │ │ │ + rsbseq r3, r7, r4, asr #17 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ - addeq r3, r8, ip, asr sl │ │ │ │ - rsbseq r3, r7, r0, lsl #18 │ │ │ │ + addeq r3, r8, ip, lsr #20 │ │ │ │ + ldrsbeq r3, [r7], #-128 @ 0xffffff80 @ │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -26876,64 +26876,64 @@ │ │ │ │ lsr r9, r7, sl │ │ │ │ orrne r8, r8, #1 │ │ │ │ mov r7, r5 │ │ │ │ b 264dc4 │ │ │ │ @ instruction: 0x00a464bc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r6, r4, r8, ror #4 │ │ │ │ - ldrdeq r3, [r8], r0 │ │ │ │ - strdeq r3, [r8], r8 │ │ │ │ - ldrdeq r3, [r8], r4 │ │ │ │ - addeq r3, r8, r8, lsl r4 │ │ │ │ - strdeq r3, [r8], r4 │ │ │ │ - addeq r3, r8, ip, ror r2 │ │ │ │ - addeq r3, r8, ip, lsl #1 │ │ │ │ + addeq r3, r8, r0, lsr #13 │ │ │ │ + addeq r3, r8, r8, asr #5 │ │ │ │ + addeq r3, r8, r4, lsr #5 │ │ │ │ + addeq r3, r8, r8, ror #7 │ │ │ │ + addeq r3, r8, r4, asr #7 │ │ │ │ + addeq r3, r8, ip, asr #4 │ │ │ │ + addeq r3, r8, ip, asr r0 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ - addeq r2, r8, r0, ror lr │ │ │ │ - strdeq r2, [r8], ip │ │ │ │ - addeq r2, r8, r4, lsl #20 │ │ │ │ - addeq r2, r8, r4, lsr #18 │ │ │ │ - rsbseq r2, r7, r0, ror #13 │ │ │ │ - ldrsheq r2, [r7], #-104 @ 0xffffff98 @ │ │ │ │ + addeq r2, r8, r0, asr #28 │ │ │ │ + addeq r2, r8, ip, asr #27 │ │ │ │ + ldrdeq r2, [r8], r4 │ │ │ │ + strdeq r2, [r8], r4 │ │ │ │ + ldrheq r2, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r2, r7, r8, asr #13 │ │ │ │ @ instruction: 0xffffc001 │ │ │ │ - addeq r2, r8, r4, lsl r5 │ │ │ │ + addeq r2, r8, r4, ror #9 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r2, r8, ip, lsr #1 │ │ │ │ - rsbseq r1, r7, r4, asr #29 │ │ │ │ - rsbseq r1, r7, r0, ror #29 │ │ │ │ - addeq r1, r8, ip, lsl lr │ │ │ │ - rsbseq r1, r7, r4, asr #25 │ │ │ │ + addeq r2, r8, ip, ror r0 │ │ │ │ + @ instruction: 0x00771e94 │ │ │ │ + ldrheq r1, [r7], #-224 @ 0xffffff20 @ │ │ │ │ + addeq r1, r8, ip, ror #27 │ │ │ │ + @ instruction: 0x00771c94 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ - strdeq r1, [r8], r0 │ │ │ │ - rsbseq r1, r7, ip, lsr fp │ │ │ │ - rsbseq r1, r7, r4, lsr #21 │ │ │ │ + addeq r1, r8, r0, asr #25 │ │ │ │ + rsbseq r1, r7, ip, lsl #22 │ │ │ │ + rsbseq r1, r7, r4, ror sl │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq r1, r8, r8, asr #25 │ │ │ │ - rsbseq r1, r7, r8, asr fp │ │ │ │ - ldrsbeq r1, [r7], #-172 @ 0xffffff54 @ │ │ │ │ - umulleq r1, r8, ip, ip │ │ │ │ - rsbseq r1, r7, r8, lsl fp │ │ │ │ - rsbseq r1, r7, r0, asr sl │ │ │ │ + umulleq r1, r8, r8, ip │ │ │ │ + rsbseq r1, r7, r8, lsr #22 │ │ │ │ + rsbseq r1, r7, ip, lsr #21 │ │ │ │ + addeq r1, r8, ip, ror #24 │ │ │ │ + rsbseq r1, r7, r8, ror #21 │ │ │ │ + rsbseq r1, r7, r0, lsr #20 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq r1, r8, r4, ror ip │ │ │ │ - ldrsbeq r1, [r7], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq r1, r7, r8, lsr #20 │ │ │ │ + addeq r1, r8, r4, asr #24 │ │ │ │ + rsbseq r1, r7, r4, lsr #21 │ │ │ │ + ldrsheq r1, [r7], #-152 @ 0xffffff68 @ │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq r1, r8, ip, lsr #24 │ │ │ │ - rsbseq r1, r7, r8, ror #19 │ │ │ │ - rsbseq r1, r7, r0, lsl #20 │ │ │ │ - addeq r1, r8, ip, lsl #24 │ │ │ │ - rsbseq r1, r7, r0, asr #19 │ │ │ │ - addeq r1, r8, r8, ror #23 │ │ │ │ - rsbseq r1, r7, ip, lsl #21 │ │ │ │ + strdeq r1, [r8], ip │ │ │ │ + ldrheq r1, [r7], #-152 @ 0xffffff68 @ │ │ │ │ + ldrsbeq r1, [r7], #-144 @ 0xffffff70 @ │ │ │ │ + ldrdeq r1, [r8], ip │ │ │ │ + @ instruction: 0x00771990 │ │ │ │ + @ instruction: 0x00881bb8 │ │ │ │ + rsbseq r1, r7, ip, asr sl │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ - addeq r1, r8, r4, asr #23 │ │ │ │ - rsbseq r1, r7, ip, ror r9 │ │ │ │ - umulleq r1, r8, r8, fp │ │ │ │ - rsbseq r1, r7, r4, asr r9 │ │ │ │ + umulleq r1, r8, r4, fp │ │ │ │ + rsbseq r1, r7, ip, asr #18 │ │ │ │ + addeq r1, r8, r8, ror #22 │ │ │ │ + rsbseq r1, r7, r4, lsr #18 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ ldrb r2, [r1, #17] │ │ │ │ cmp r2, #0 │ │ │ │ bne 266038 │ │ │ │ ldrb r8, [r1, #9] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ cmp r8, #0 │ │ │ │ @@ -28192,17 +28192,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 2669e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r1, r8, r4, asr r7 │ │ │ │ - addeq r1, r8, r8, lsr #13 │ │ │ │ - rsbseq r1, r7, ip, asr #10 │ │ │ │ + addeq r1, r8, r4, lsr #14 │ │ │ │ + addeq r1, r8, r8, ror r6 │ │ │ │ + rsbseq r1, r7, ip, lsl r5 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r5, [r0, #4] │ │ │ │ ldr ip, [r1, #4] │ │ │ │ sub r4, r5, ip │ │ │ │ cmp r4, #0 │ │ │ │ bgt 266a90 │ │ │ │ @@ -28466,17 +28466,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 266e28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq r1, r8, r8, asr r2 │ │ │ │ - rsbseq r1, r7, r0, ror r0 │ │ │ │ - rsbseq r1, r7, ip, lsl #1 │ │ │ │ + addeq r1, r8, r8, lsr #4 │ │ │ │ + rsbseq r1, r7, r0, asr #32 │ │ │ │ + rsbseq r1, r7, ip, asr r0 │ │ │ │ ldrb r2, [r0] │ │ │ │ cmp r2, #5 │ │ │ │ beq 266e80 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -28530,16 +28530,16 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #944 @ 0x3b0 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ bl 263e88 │ │ │ │ - addeq r1, r8, r0, ror #2 │ │ │ │ - rsbseq r0, r7, r8, lsl pc │ │ │ │ + addeq r1, r8, r0, lsr r1 │ │ │ │ + rsbseq r0, r7, r8, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #6 │ │ │ │ @@ -28672,17 +28672,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ - addeq r0, r8, sp, lsl #31 │ │ │ │ - addeq r0, r8, r4, lsr #30 │ │ │ │ - ldrsbeq r0, [r7], #-204 @ 0xffffff34 @ │ │ │ │ + addeq r0, r8, sp, asr pc │ │ │ │ + strdeq r0, [r8], r4 │ │ │ │ + rsbseq r0, r7, ip, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov lr, #1 │ │ │ │ ldrb r4, [r1] │ │ │ │ @@ -28858,21 +28858,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 26745c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #964 @ 0x3c4 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ - addeq r0, r8, r0, ror #25 │ │ │ │ - @ instruction: 0x00770a98 │ │ │ │ + @ instruction: 0x00880cb0 │ │ │ │ + rsbseq r0, r7, r8, ror #20 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff0001 │ │ │ │ - addeq r0, r8, r0, asr #24 │ │ │ │ - ldrsheq r0, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + addeq r0, r8, r0, lsl ip │ │ │ │ + rsbseq r0, r7, r4, asr #19 │ │ │ │ andeq r0, r0, r3, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ @@ -28966,23 +28966,23 @@ │ │ │ │ sbcs r3, fp, r7 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 2675f8 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, fp │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr ip, [sp, #116] @ 0x74 │ │ │ │ subs r2, r9, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -29007,15 +29007,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs fp, #0 │ │ │ │ bcs 26769c │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ mov fp, r1 │ │ │ │ orr fp, fp, r4 │ │ │ │ cmp r0, #4 │ │ │ │ sbcs r3, fp, #0 │ │ │ │ mov r4, r0 │ │ │ │ movcc r4, #4 │ │ │ │ movcc fp, #0 │ │ │ │ @@ -29026,21 +29026,21 @@ │ │ │ │ add r1, sp, #28 │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ strd r2, [sp, #104] @ 0x68 │ │ │ │ strd r2, [sp, #112] @ 0x70 │ │ │ │ strd r2, [sp, #120] @ 0x78 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r7 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr ip, [sp, #96] @ 0x60 │ │ │ │ adcs r3, r3, r2 │ │ │ │ @@ -29141,23 +29141,23 @@ │ │ │ │ cmp r6, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ mvncs r5, #0 │ │ │ │ bcs 2678b4 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ stm sp, {r3, r5} │ │ │ │ mov r3, r7 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr ip, [sp, #116] @ 0x74 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ subs r2, r9, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ @@ -29186,15 +29186,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ movcs r3, r5 │ │ │ │ mvncs r0, #4 │ │ │ │ bcs 267d70 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ cmp r0, #5 │ │ │ │ orr r2, r1, r5 │ │ │ │ sbcs r3, r2, #0 │ │ │ │ bcs 267d68 │ │ │ │ mov r3, #0 │ │ │ │ rsb r2, fp, #0 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ @@ -29215,24 +29215,24 @@ │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ strd r4, [sp, #112] @ 0x70 │ │ │ │ strd r4, [sp, #120] @ 0x78 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r3 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ @@ -29675,17 +29675,17 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r2] │ │ │ │ b 267d14 │ │ │ │ umlaleq r3, r4, r4, r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r2, r4, r0, lsl #28 │ │ │ │ - addeq r0, r8, r8, ror #2 │ │ │ │ - rsbseq r0, r7, r8, ror r0 │ │ │ │ - rsbseq pc, r6, ip, lsl pc @ │ │ │ │ + addeq r0, r8, r8, lsr r1 │ │ │ │ + rsbseq r0, r7, r8, asr #32 │ │ │ │ + rsbseq pc, r6, ip, ror #29 │ │ │ │ andeq r0, r0, lr, asr #6 │ │ │ │ ldrdeq r2, [r4], ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ @@ -29981,21 +29981,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #40] @ 2685e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #996 @ 0x3e4 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ - addeq pc, r7, sl, asr sp @ │ │ │ │ - addeq pc, r7, r8, lsl sp @ │ │ │ │ - ldrdeq pc, [r7], r4 │ │ │ │ - rsbseq pc, r6, r8, lsl #17 │ │ │ │ + addeq pc, r7, sl, lsr #26 │ │ │ │ + addeq pc, r7, r8, ror #25 │ │ │ │ + addeq pc, r7, r4, lsr #21 │ │ │ │ + rsbseq pc, r6, r8, asr r8 @ │ │ │ │ muleq r0, r5, r4 │ │ │ │ - @ instruction: 0x0087fab0 │ │ │ │ - rsbseq pc, r6, r4, ror #16 │ │ │ │ + addeq pc, r7, r0, lsl #21 │ │ │ │ + rsbseq pc, r6, r4, lsr r8 @ │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #388] @ 268788 │ │ │ │ ldrb ip, [r0] │ │ │ │ @@ -30092,19 +30092,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, #1024 @ 0x400 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #4 │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ - addeq pc, r7, r6, lsl #18 │ │ │ │ + ldrdeq pc, [r7], r6 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - strdeq pc, [r7], r8 │ │ │ │ - rsbseq pc, r6, ip, lsr #13 │ │ │ │ + addeq pc, r7, r8, asr #17 │ │ │ │ + rsbseq pc, r6, ip, ror r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb ip, [r0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #332] @ 268908 │ │ │ │ @@ -30188,19 +30188,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, #1040 @ 0x410 │ │ │ │ ldr r2, [pc, #32] @ 26891c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ - addeq pc, r7, r8, asr r7 @ │ │ │ │ + addeq pc, r7, r8, lsr #14 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq pc, r7, r8, ror r7 @ │ │ │ │ - rsbseq pc, r6, r8, lsr #10 │ │ │ │ + addeq pc, r7, r8, asr #14 │ │ │ │ + ldrsheq pc, [r6], #-72 @ 0xffffffb8 @ │ │ │ │ andeq r0, r0, r5, asr #10 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -30383,21 +30383,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1120 @ 0x460 │ │ │ │ mov r2, #3280 @ 0xcd0 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ adceq r2, r4, r4, asr #3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq pc, [r7], r4 │ │ │ │ - addeq pc, r7, sl, asr #10 │ │ │ │ + addeq pc, r7, r4, lsr #13 │ │ │ │ + addeq pc, r7, sl, lsl r5 @ │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ adceq r2, r4, r0, asr #32 │ │ │ │ - addeq pc, r7, r0, ror r4 @ │ │ │ │ - rsbseq pc, r6, r8, lsl r3 @ │ │ │ │ + addeq pc, r7, r0, asr #8 │ │ │ │ + rsbseq pc, r6, r8, ror #5 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r1, sp, #76 @ 0x4c │ │ │ │ @@ -30562,21 +30562,21 @@ │ │ │ │ ldr r2, [pc, #48] @ 268efc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ @ instruction: 0x00a41eb4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq pc, r7, r4, asr #7 │ │ │ │ - addeq pc, r7, r0, asr #4 │ │ │ │ + umulleq pc, r7, r4, r3 @ │ │ │ │ + addeq pc, r7, r0, lsl r2 @ │ │ │ │ andeq r1, r0, r1 │ │ │ │ adceq r1, r4, r0, lsr sp │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq pc, r7, r8, lsr #3 │ │ │ │ - rsbseq pc, r6, r8, asr #32 │ │ │ │ + addeq pc, r7, r8, ror r1 @ │ │ │ │ + rsbseq pc, r6, r8, lsl r0 @ │ │ │ │ andeq r0, r0, sp, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [r2, #32] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -31107,20 +31107,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #36] @ 26977c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ - addeq lr, r7, lr, asr #31 │ │ │ │ - addeq lr, r7, r8, lsr r9 │ │ │ │ - ldrsheq lr, [r6], #-100 @ 0xffffff9c @ │ │ │ │ - rsbseq lr, r6, ip, lsl #14 │ │ │ │ - addeq lr, r7, r8, lsl r9 │ │ │ │ - rsbseq lr, r6, ip, asr #13 │ │ │ │ + umulleq lr, r7, lr, pc @ │ │ │ │ + addeq lr, r7, r8, lsl #18 │ │ │ │ + rsbseq lr, r6, r4, asr #13 │ │ │ │ + ldrsbeq lr, [r6], #-108 @ 0xffffff94 @ │ │ │ │ + addeq lr, r7, r8, ror #17 │ │ │ │ + @ instruction: 0x0076e69c │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #508] @ 269998 │ │ │ │ @@ -31250,22 +31250,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 2699c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #912 @ 0x390 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ adceq r1, r4, r4, ror r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq lr, r7, r6, ror r7 │ │ │ │ - addeq lr, r7, r4, ror r8 │ │ │ │ + addeq lr, r7, r6, asr #14 │ │ │ │ + addeq lr, r7, r4, asr #16 │ │ │ │ adceq r1, r4, r0, ror #5 │ │ │ │ - addeq lr, r7, r4, ror #15 │ │ │ │ - addeq lr, r7, r4, ror r7 │ │ │ │ - addeq lr, r7, ip, asr #14 │ │ │ │ - addeq lr, r7, r4, ror #13 │ │ │ │ - rsbseq lr, r6, r8, lsl #11 │ │ │ │ + @ instruction: 0x0087e7b4 │ │ │ │ + addeq lr, r7, r4, asr #14 │ │ │ │ + addeq lr, r7, ip, lsl r7 │ │ │ │ + @ instruction: 0x0087e6b4 │ │ │ │ + rsbseq lr, r6, r8, asr r5 │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb ip, [r1] │ │ │ │ mov r3, #1 │ │ │ │ @@ -31359,19 +31359,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 269b68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ - addeq lr, r7, r0, ror #12 │ │ │ │ + addeq lr, r7, r0, lsr r6 │ │ │ │ svcvc 0x00ff0000 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq lr, r7, r8, lsr #10 │ │ │ │ - ldrsbeq lr, [r6], #-44 @ 0xffffffd4 @ │ │ │ │ + strdeq lr, [r7], r8 │ │ │ │ + rsbseq lr, r6, ip, lsr #5 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -31474,19 +31474,19 @@ │ │ │ │ ldr r0, [pc, #36] @ 269d30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq lr, r7, r8, lsl #7 │ │ │ │ - rsbseq lr, r6, ip, lsr r1 │ │ │ │ addeq lr, r7, r8, asr r3 │ │ │ │ - rsbseq lr, r6, r0, ror r1 │ │ │ │ - rsbseq lr, r6, ip, lsl #3 │ │ │ │ + rsbseq lr, r6, ip, lsl #2 │ │ │ │ + addeq lr, r7, r8, lsr #6 │ │ │ │ + rsbseq lr, r6, r0, asr #2 │ │ │ │ + rsbseq lr, r6, ip, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #6 │ │ │ │ @@ -31637,20 +31637,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ - @ instruction: 0x0087e1bc │ │ │ │ - strdeq lr, [r7], r0 │ │ │ │ - rsbseq sp, r6, r8, lsl #30 │ │ │ │ - rsbseq sp, r6, r4, lsr #30 │ │ │ │ - ldrdeq lr, [r7], r0 │ │ │ │ - rsbseq sp, r6, r8, lsl #29 │ │ │ │ + addeq lr, r7, ip, lsl #3 │ │ │ │ + addeq lr, r7, r0, asr #1 │ │ │ │ + ldrsbeq sp, [r6], #-232 @ 0xffffff18 @ │ │ │ │ + ldrsheq sp, [r6], #-228 @ 0xffffff1c @ │ │ │ │ + addeq lr, r7, r0, lsr #1 │ │ │ │ + rsbseq sp, r6, r8, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r1, #1] │ │ │ │ mov r5, r2 │ │ │ │ @@ -31801,29 +31801,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 26a274 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0087deb8 │ │ │ │ - rsbseq sp, r6, r4, lsl #26 │ │ │ │ - rsbseq sp, r6, ip, ror #24 │ │ │ │ + addeq sp, r7, r8, lsl #29 │ │ │ │ + ldrsbeq sp, [r6], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq sp, r6, ip, lsr ip │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - umulleq sp, r7, r0, lr │ │ │ │ - ldrsheq sp, [r6], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq sp, r6, r4, asr #24 │ │ │ │ + addeq sp, r7, r0, ror #28 │ │ │ │ + rsbseq sp, r6, r0, asr #25 │ │ │ │ + rsbseq sp, r6, r4, lsl ip │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq sp, r7, r4, ror #28 │ │ │ │ - rsbseq sp, r6, r0, ror #25 │ │ │ │ - rsbseq sp, r6, r8, lsl ip │ │ │ │ + addeq sp, r7, r4, lsr lr │ │ │ │ + ldrheq sp, [r6], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq sp, r6, r8, ror #23 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq sp, r7, ip, lsr lr │ │ │ │ - rsbseq sp, r6, r4, asr ip │ │ │ │ - rsbseq sp, r6, r0, ror ip │ │ │ │ + addeq sp, r7, ip, lsl #28 │ │ │ │ + rsbseq sp, r6, r4, lsr #24 │ │ │ │ + rsbseq sp, r6, r0, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov lr, #1 │ │ │ │ ldrb r4, [r1] │ │ │ │ @@ -31991,21 +31991,21 @@ │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ ldr r2, [pc, #44] @ 26a550 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ - addeq sp, r7, ip, ror #23 │ │ │ │ - rsbseq sp, r6, r0, lsr #19 │ │ │ │ + @ instruction: 0x0087dbbc │ │ │ │ + rsbseq sp, r6, r0, ror r9 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff0001 │ │ │ │ - addeq sp, r7, r0, asr fp │ │ │ │ - rsbseq sp, r6, r0, lsl #18 │ │ │ │ + addeq sp, r7, r0, lsr #22 │ │ │ │ + ldrsbeq sp, [r6], #-128 @ 0xffffff80 @ │ │ │ │ andeq r0, r0, r3, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #328] @ 26a6b8 │ │ │ │ @@ -32090,15 +32090,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r4, r8, lsr #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq sp, r7, r4, asr #21 │ │ │ │ + umulleq sp, r7, r4, sl │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ adceq r0, r4, r8, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -32184,15 +32184,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r4, r0, lsr r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq sp, r7, r8, asr r9 │ │ │ │ + addeq sp, r7, r8, lsr #18 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq r0, r4, r0, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -32277,15 +32277,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a402b8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq sp, [r7], r4 │ │ │ │ + addeq sp, r7, r4, lsr #15 │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0x00a401b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -32374,15 +32374,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r4, ip, lsr r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq sp, r7, r4, asr r6 │ │ │ │ + addeq sp, r7, r4, lsr #12 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r0, r4, r0, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ mov ip, r0 │ │ │ │ @@ -32558,35 +32558,35 @@ │ │ │ │ strd r2, [sp, #112] @ 0x70 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ adds r0, r0, r3 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r4, [sp, #104] @ 0x68 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -32634,15 +32634,15 @@ │ │ │ │ b 26acb0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, r6 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ ldm r0, {r0, r2, r4, r5} │ │ │ │ b 26acb0 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ @@ -32801,21 +32801,21 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ adceq pc, r3, r4, asr #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq pc, r3, r0, lsl #27 │ │ │ │ - addeq ip, r7, r5, lsr #29 │ │ │ │ - addeq ip, r7, ip, ror #29 │ │ │ │ - @ instruction: 0x0076cc9c │ │ │ │ + addeq ip, r7, r5, ror lr │ │ │ │ + @ instruction: 0x0087cebc │ │ │ │ + rsbseq ip, r6, ip, ror #24 │ │ │ │ @ instruction: 0x000006bd │ │ │ │ - addeq ip, r7, r8, lsr #29 │ │ │ │ - rsbseq ip, r6, r0, asr #25 │ │ │ │ - ldrsbeq ip, [r6], #-204 @ 0xffffff34 @ │ │ │ │ + addeq ip, r7, r8, ror lr │ │ │ │ + @ instruction: 0x0076cc90 │ │ │ │ + rsbseq ip, r6, ip, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #2080] @ 26ba30 │ │ │ │ ldr r3, [pc, #2080] @ 26ba34 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ @@ -32882,23 +32882,23 @@ │ │ │ │ sbcs r3, r4, r5 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 26b328 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -32923,29 +32923,29 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r5 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r3, #0 │ │ │ │ bcs 26b3cc │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ mov r3, r1 │ │ │ │ orr r3, r3, r9 │ │ │ │ cmp r0, #2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ movcc r0, #2 │ │ │ │ movcc r3, #0 │ │ │ │ subs r0, r0, #2 │ │ │ │ sbc r3, r3, #0 │ │ │ │ stm sp, {r0, r3} │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs r2, r1, r2 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ sub r9, fp, #62 @ 0x3e │ │ │ │ sbcs r4, r8, r4 │ │ │ │ @@ -33076,23 +33076,23 @@ │ │ │ │ sbcs r3, r4, r5 │ │ │ │ mvncs sl, #0 │ │ │ │ bcs 26b630 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ mov sl, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ stm sp, {r3, sl} │ │ │ │ mov r3, r5 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -33120,15 +33120,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r5 │ │ │ │ movcs r3, sl │ │ │ │ mvncs r0, #2 │ │ │ │ bcs 26b824 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ cmp r0, #3 │ │ │ │ orr r3, r1, sl │ │ │ │ sbcs r2, r3, #0 │ │ │ │ bcs 26b81c │ │ │ │ mov r3, #0 │ │ │ │ rsb r1, r9, #0 │ │ │ │ mov fp, r1 │ │ │ │ @@ -33140,15 +33140,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs ip, r1, ip │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -33337,22 +33337,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ adceq pc, r3, r8, lsl #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq pc, r3, r4, lsl #11 │ │ │ │ - addeq ip, r7, r8, lsl #15 │ │ │ │ - @ instruction: 0x0076c698 │ │ │ │ - rsbseq ip, r6, r8, lsr r5 │ │ │ │ + addeq ip, r7, r8, asr r7 │ │ │ │ + rsbseq ip, r6, r8, ror #12 │ │ │ │ + rsbseq ip, r6, r8, lsl #10 │ │ │ │ andeq r0, r0, lr, asr #6 │ │ │ │ adceq pc, r3, r4, lsl #3 │ │ │ │ - addeq ip, r7, r8, asr #12 │ │ │ │ - rsbseq ip, r6, r0, ror #8 │ │ │ │ - rsbseq ip, r6, ip, ror r4 │ │ │ │ + addeq ip, r7, r8, lsl r6 │ │ │ │ + rsbseq ip, r6, r0, lsr r4 │ │ │ │ + rsbseq ip, r6, ip, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb r7, [r1] │ │ │ │ mov lr, #1 │ │ │ │ lsl ip, lr, r7 │ │ │ │ @@ -33386,15 +33386,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ mov r6, r0 │ │ │ │ umull ip, r3, r5, r6 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov sl, r2 │ │ │ │ @@ -33414,15 +33414,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r6, lr │ │ │ │ bne 26bc30 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, sl, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r5, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r8, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -33554,21 +33554,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 26bdb8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq ip, r7, r4, lsl #6 │ │ │ │ - rsbseq ip, r6, r0, asr #3 │ │ │ │ - ldrheq ip, [r6], #-8 @ │ │ │ │ + ldrdeq ip, [r7], r4 │ │ │ │ + @ instruction: 0x0076c190 │ │ │ │ + rsbseq ip, r6, r8, lsl #1 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - ldrdeq ip, [r7], r8 │ │ │ │ - ldrsheq ip, [r6], #-0 @ │ │ │ │ - rsbseq ip, r6, ip, lsl #2 │ │ │ │ + addeq ip, r7, r8, lsr #5 │ │ │ │ + rsbseq ip, r6, r0, asr #1 │ │ │ │ + ldrsbeq ip, [r6], #-12 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #576] @ 26c014 │ │ │ │ ldr r3, [pc, #576] @ 26c018 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -33601,15 +33601,15 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str ip, [sp, #16] │ │ │ │ str ip, [sp, #20] │ │ │ │ str ip, [sp, #24] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orrne r3, r3, #1 │ │ │ │ @@ -33714,22 +33714,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ adceq lr, r3, r8, asr #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq lr, r3, r0, ror #24 │ │ │ │ - addeq ip, r7, ip, lsl r1 │ │ │ │ - rsbseq ip, r6, r0, lsl r0 │ │ │ │ - ldrsbeq fp, [r6], #-224 @ 0xffffff20 @ │ │ │ │ + addeq ip, r7, ip, ror #1 │ │ │ │ + rsbseq fp, r6, r0, ror #31 │ │ │ │ + rsbseq fp, r6, r0, lsr #29 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ adceq lr, r3, r8, asr fp │ │ │ │ - addeq ip, r7, r4, rrx │ │ │ │ - rsbseq fp, r6, ip, ror lr │ │ │ │ - @ instruction: 0x0076be98 │ │ │ │ + addeq ip, r7, r4, lsr r0 │ │ │ │ + rsbseq fp, r6, ip, asr #28 │ │ │ │ + rsbseq fp, r6, r8, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #2100] @ 26c890 │ │ │ │ mov r7, r3 │ │ │ │ @@ -33789,15 +33789,15 @@ │ │ │ │ ldrd r2, [r1, #8] │ │ │ │ add r0, sp, #32 │ │ │ │ strd r2, [sp] │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ add r1, sp, #24 │ │ │ │ strb r3, [sp, #17] │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ blt 26c1a0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ @@ -34257,29 +34257,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00a3eabc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq lr, r3, r0, lsr r8 │ │ │ │ - addeq fp, r7, r4, asr #18 │ │ │ │ - rsbseq fp, r6, ip, lsr #17 │ │ │ │ - ldrsheq fp, [r6], #-100 @ 0xffffff9c @ │ │ │ │ + addeq fp, r7, r4, lsl r9 │ │ │ │ + rsbseq fp, r6, ip, ror r8 │ │ │ │ + rsbseq fp, r6, r4, asr #13 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - addeq fp, r7, r4, lsl #18 │ │ │ │ - rsbseq fp, r6, ip, lsl r7 │ │ │ │ - rsbseq fp, r6, r8, lsr r7 │ │ │ │ - umulleq fp, r7, ip, r8 │ │ │ │ - rsbseq fp, r6, r0, asr r6 │ │ │ │ - addeq fp, r7, r8, lsl r8 │ │ │ │ - rsbseq fp, r6, ip, lsl #14 │ │ │ │ - rsbseq fp, r6, ip, asr #11 │ │ │ │ + ldrdeq fp, [r7], r4 │ │ │ │ + rsbseq fp, r6, ip, ror #13 │ │ │ │ + rsbseq fp, r6, r8, lsl #14 │ │ │ │ + addeq fp, r7, ip, ror #16 │ │ │ │ + rsbseq fp, r6, r0, lsr #12 │ │ │ │ addeq fp, r7, r8, ror #15 │ │ │ │ - rsbseq fp, r6, r4, lsr #11 │ │ │ │ - rsbseq fp, r6, ip, lsr #14 │ │ │ │ + ldrsbeq fp, [r6], #-108 @ 0xffffff94 @ │ │ │ │ + @ instruction: 0x0076b59c │ │ │ │ + @ instruction: 0x0087b7b8 │ │ │ │ + rsbseq fp, r6, r4, ror r5 │ │ │ │ + ldrsheq fp, [r6], #-108 @ 0xffffff94 @ │ │ │ │ │ │ │ │ 0026c8d8 : │ │ │ │ ldrb r3, [r1, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 26c934 │ │ │ │ ands ip, r3, #1 │ │ │ │ mvnne ip, #0 │ │ │ │ @@ -34311,17 +34311,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq fp, r7, r0, lsl r7 │ │ │ │ - rsbseq fp, r6, r8, lsr #10 │ │ │ │ - rsbseq fp, r6, r4, asr #10 │ │ │ │ + addeq fp, r7, r0, ror #13 │ │ │ │ + ldrsheq fp, [r6], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq fp, r6, r4, lsl r5 │ │ │ │ │ │ │ │ 0026c978 : │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ lsl r1, r1, #15 │ │ │ │ lsl r2, r2, #31 │ │ │ │ add r1, r1, #32512 @ 0x7f00 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -34786,17 +34786,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 26d080 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 26d084 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1440 @ 0x5a0 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq fp, r7, r0 │ │ │ │ - rsbseq sl, r6, r4, lsl lr │ │ │ │ - rsbseq sl, r6, ip, ror pc │ │ │ │ + ldrdeq sl, [r7], r0 │ │ │ │ + rsbseq sl, r6, r4, ror #27 │ │ │ │ + rsbseq sl, r6, ip, asr #30 │ │ │ │ @ instruction: 0x000001ba │ │ │ │ │ │ │ │ 0026d088 : │ │ │ │ push {r4, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add lr, sp, #16 │ │ │ │ @@ -34923,23 +34923,23 @@ │ │ │ │ beq 26d2bc │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 26d2e0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d58c0 │ │ │ │ + bl 9d5890 │ │ │ │ ldr r3, [pc, #268] @ 26d38c │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 26d318 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9d5ebc │ │ │ │ + bl 9d5e8c │ │ │ │ cmp r0, #0 │ │ │ │ bne 26d328 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -35022,23 +35022,23 @@ │ │ │ │ beq 26d440 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 26d464 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d58bc │ │ │ │ + bl 9d588c │ │ │ │ ldr r3, [pc, #268] @ 26d510 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 26d49c │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9d5ebc │ │ │ │ + bl 9d5e8c │ │ │ │ cmp r0, #0 │ │ │ │ bne 26d4ac │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -35130,29 +35130,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 26d658 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d4ddc │ │ │ │ + bl 9d4dac │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #412] @ 26d74c │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 26d6a0 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 9d56f0 │ │ │ │ + bl 9d56c0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 26d6b0 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -35275,29 +35275,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 26d894 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d4dd8 │ │ │ │ + bl 9d4da8 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #412] @ 26d988 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 26d8dc │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 9d56f0 │ │ │ │ + bl 9d56c0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 26d8ec │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -35465,15 +35465,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r3, ip, ror #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq sl, r7, r4, lsl #13 │ │ │ │ + addeq sl, r7, r4, asr r6 │ │ │ │ umlaleq sp, r3, r0, r0 │ │ │ │ │ │ │ │ 0026dad4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -35549,15 +35549,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r3, r4, lsr #32 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq sl, r7, ip, lsr r5 │ │ │ │ + addeq sl, r7, ip, lsl #10 │ │ │ │ adceq ip, r3, r8, asr #30 │ │ │ │ │ │ │ │ 0026dc1c : │ │ │ │ mov r3, #0 │ │ │ │ b 25b5fc │ │ │ │ │ │ │ │ 0026dc24 : │ │ │ │ @@ -35853,15 +35853,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bne 26e178 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -36480,39 +36480,39 @@ │ │ │ │ ldr r2, [pc, #120] @ 26eacc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ umlaleq ip, r3, ip, fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r9, r7, fp, lsr lr │ │ │ │ + addeq r9, r7, fp, lsl #28 │ │ │ │ adceq ip, r3, r4, asr #17 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r9, r7, ip, lsl #21 │ │ │ │ - rsbseq r9, r6, r8, asr #16 │ │ │ │ - rsbseq r9, r6, r0, ror #16 │ │ │ │ - @ instruction: 0x008797bf │ │ │ │ - addeq r9, r7, r4, lsr #15 │ │ │ │ - rsbseq r9, r6, ip, asr r5 │ │ │ │ + addeq r9, r7, ip, asr sl │ │ │ │ + rsbseq r9, r6, r8, lsl r8 │ │ │ │ + rsbseq r9, r6, r0, lsr r8 │ │ │ │ + addeq r9, r7, pc, lsl #15 │ │ │ │ + addeq r9, r7, r4, ror r7 │ │ │ │ + rsbseq r9, r6, ip, lsr #10 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r9, r7, r8, lsr r7 │ │ │ │ - rsbseq r9, r6, r0, asr r5 │ │ │ │ - rsbseq r9, r6, ip, ror #10 │ │ │ │ - umulleq r9, r7, ip, r6 │ │ │ │ - @ instruction: 0x00769590 │ │ │ │ - rsbseq r9, r6, r0, asr r4 │ │ │ │ + addeq r9, r7, r8, lsl #14 │ │ │ │ + rsbseq r9, r6, r0, lsr #10 │ │ │ │ + rsbseq r9, r6, ip, lsr r5 │ │ │ │ + addeq r9, r7, ip, ror #12 │ │ │ │ + rsbseq r9, r6, r0, ror #10 │ │ │ │ + rsbseq r9, r6, r0, lsr #8 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - addeq r9, r7, r4, ror r6 │ │ │ │ - rsbseq r9, r6, r4, lsl #10 │ │ │ │ - rsbseq r9, r6, r8, lsl #9 │ │ │ │ - addeq r9, r7, ip, lsr r6 │ │ │ │ - ldrsheq r9, [r6], #-52 @ 0xffffffcc @ │ │ │ │ - addeq r9, r7, r0, lsl r6 │ │ │ │ - rsbseq r9, r6, ip, asr #7 │ │ │ │ + addeq r9, r7, r4, asr #12 │ │ │ │ + ldrsbeq r9, [r6], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq r9, r6, r8, asr r4 │ │ │ │ + addeq r9, r7, ip, lsl #12 │ │ │ │ + rsbseq r9, r6, r4, asr #7 │ │ │ │ + addeq r9, r7, r0, ror #11 │ │ │ │ + @ instruction: 0x0076939c │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 0026ead0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -36534,23 +36534,23 @@ │ │ │ │ beq 26eb80 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 26eba0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d5b04 │ │ │ │ + bl 9d5ad4 │ │ │ │ ldr r3, [pc, #264] @ 26ec4c │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 26ebd8 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9d5ebc │ │ │ │ + bl 9d5e8c │ │ │ │ cmp r0, #0 │ │ │ │ bne 26ebe8 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -36641,29 +36641,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 26ed6c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d5190 │ │ │ │ + bl 9d5160 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #372] @ 26ee60 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 26edb4 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 9d56f0 │ │ │ │ + bl 9d56c0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 26edc4 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -36820,15 +36820,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ umlaleq fp, r3, r4, ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r9, r7, ip, lsr #3 │ │ │ │ + addeq r9, r7, ip, ror r1 │ │ │ │ @ instruction: 0x00a3bbbc │ │ │ │ │ │ │ │ 0026efa8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -36902,15 +36902,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bne 26f1c4 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -37522,38 +37522,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 26faf0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ adceq fp, r3, r0, asr fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r8, r7, r4, lsl #28 │ │ │ │ + ldrdeq r8, [r7], r4 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ umlaleq fp, r3, r4, r8 │ │ │ │ - addeq r8, r7, r4, ror #20 │ │ │ │ - rsbseq r8, r6, r0, lsr #16 │ │ │ │ - rsbseq r8, r6, r8, lsr r8 │ │ │ │ - addeq r8, r7, ip, lsr #15 │ │ │ │ - addeq r8, r7, r4, lsl #15 │ │ │ │ - rsbseq r8, r6, ip, lsr r5 │ │ │ │ + addeq r8, r7, r4, lsr sl │ │ │ │ + ldrsheq r8, [r6], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r8, r6, r8, lsl #16 │ │ │ │ + addeq r8, r7, ip, ror r7 │ │ │ │ + addeq r8, r7, r4, asr r7 │ │ │ │ + rsbseq r8, r6, ip, lsl #10 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r8, r7, r4, lsl r7 │ │ │ │ - rsbseq r8, r6, ip, lsr #10 │ │ │ │ - rsbseq r8, r6, r8, asr #10 │ │ │ │ - addeq r8, r7, r4, ror r6 │ │ │ │ - rsbseq r8, r6, r8, ror #10 │ │ │ │ - rsbseq r8, r6, r8, lsr #8 │ │ │ │ + addeq r8, r7, r4, ror #13 │ │ │ │ + ldrsheq r8, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq r8, r6, r8, lsl r5 │ │ │ │ + addeq r8, r7, r4, asr #12 │ │ │ │ + rsbseq r8, r6, r8, lsr r5 │ │ │ │ + ldrsheq r8, [r6], #-56 @ 0xffffffc8 @ │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - addeq r8, r7, ip, asr #12 │ │ │ │ - ldrsbeq r8, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbseq r8, r6, r0, ror #8 │ │ │ │ - addeq r8, r7, r4, lsl r6 │ │ │ │ - rsbseq r8, r6, ip, asr #7 │ │ │ │ - addeq r8, r7, r8, ror #11 │ │ │ │ - rsbseq r8, r6, r4, lsr #7 │ │ │ │ + addeq r8, r7, ip, lsl r6 │ │ │ │ + rsbseq r8, r6, ip, lsr #9 │ │ │ │ + rsbseq r8, r6, r0, lsr r4 │ │ │ │ + addeq r8, r7, r4, ror #11 │ │ │ │ + @ instruction: 0x0076839c │ │ │ │ + @ instruction: 0x008785b8 │ │ │ │ + rsbseq r8, r6, r4, ror r3 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 0026faf4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -37683,30 +37683,30 @@ │ │ │ │ mov r3, r7 │ │ │ │ ldrd r6, [sp, #120] @ 0x78 │ │ │ │ strd r4, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ ldrd r6, [sp, #152] @ 0x98 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ strd r6, [sp] │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ strd r6, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #192 @ 0xc0 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -38531,45 +38531,45 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ adceq sl, r3, ip, ror #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - strheq r8, [r7], r5 │ │ │ │ + addeq r8, r7, r5, lsl #1 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ umlaleq sl, r3, r0, sl │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - addeq r7, r7, r1, ror r7 │ │ │ │ - strdeq r7, [r7], ip │ │ │ │ - ldrheq r7, [r6], #-68 @ 0xffffffbc @ │ │ │ │ + addeq r7, r7, r1, asr #14 │ │ │ │ + addeq r7, r7, ip, asr #13 │ │ │ │ + rsbseq r7, r6, r4, lsl #9 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r7, r7, r8, lsr r6 │ │ │ │ - rsbseq r7, r6, r0, asr r4 │ │ │ │ - rsbseq r7, r6, ip, ror #8 │ │ │ │ + addeq r7, r7, r8, lsl #12 │ │ │ │ + rsbseq r7, r6, r0, lsr #8 │ │ │ │ + rsbseq r7, r6, ip, lsr r4 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - addeq r7, r7, ip, asr #7 │ │ │ │ - rsbseq r7, r6, r0, asr #5 │ │ │ │ - rsbseq r7, r6, ip, ror r1 │ │ │ │ + umulleq r7, r7, ip, r3 @ │ │ │ │ + @ instruction: 0x00767290 │ │ │ │ + rsbseq r7, r6, ip, asr #2 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - umulleq r7, r7, r0, r3 @ │ │ │ │ - rsbseq r7, r6, r0, lsr #4 │ │ │ │ - rsbseq r7, r6, r4, lsr #3 │ │ │ │ - addeq r7, r7, r8, ror #6 │ │ │ │ - rsbseq r7, r6, ip, lsl r1 │ │ │ │ + addeq r7, r7, r0, ror #6 │ │ │ │ + ldrsheq r7, [r6], #-16 @ │ │ │ │ + rsbseq r7, r6, r4, ror r1 │ │ │ │ + addeq r7, r7, r8, lsr r3 │ │ │ │ + rsbseq r7, r6, ip, ror #1 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r7, r7, r4, asr #6 │ │ │ │ - ldrsheq r7, [r6], #-12 @ │ │ │ │ - addeq r7, r7, ip, lsl r3 │ │ │ │ - ldrsbeq r7, [r6], #-8 @ │ │ │ │ - ldrsheq r7, [r6], #-0 @ │ │ │ │ + addeq r7, r7, r4, lsl r3 │ │ │ │ + rsbseq r7, r6, ip, asr #1 │ │ │ │ + addeq r7, r7, ip, ror #5 │ │ │ │ + rsbseq r7, r6, r8, lsr #1 │ │ │ │ + rsbseq r7, r6, r0, asr #1 │ │ │ │ cmp r3, #0 │ │ │ │ clzeq lr, ip │ │ │ │ addeq lr, lr, #32 │ │ │ │ clzne lr, r3 │ │ │ │ rsb sl, lr, #64 @ 0x40 │ │ │ │ lsr r5, r1, sl │ │ │ │ lsl r3, r3, lr │ │ │ │ @@ -38870,34 +38870,34 @@ │ │ │ │ strd r4, [sp, #56] @ 0x38 │ │ │ │ strd r4, [sp, #64] @ 0x40 │ │ │ │ strd r4, [sp, #72] @ 0x48 │ │ │ │ strd r4, [sp, #80] @ 0x50 │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ strd r4, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ mov r2, r4 │ │ │ │ strd r4, [sp] │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #192 @ 0xc0 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -39677,58 +39677,58 @@ │ │ │ │ ldrb r8, [r5, #1] │ │ │ │ mov ip, r1 │ │ │ │ mov r0, r1 │ │ │ │ strh r3, [r9] │ │ │ │ b 27175c │ │ │ │ umlaleq r9, r3, r4, sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r6, r7, r2, lsr lr │ │ │ │ - addeq r6, r7, ip, lsl #28 │ │ │ │ - addeq r6, r7, r4, ror lr │ │ │ │ + addeq r6, r7, r2, lsl #28 │ │ │ │ + ldrdeq r6, [r7], ip │ │ │ │ + addeq r6, r7, r4, asr #28 │ │ │ │ adceq r9, r3, r4, ror #17 │ │ │ │ - addeq r6, r7, ip, lsl #27 │ │ │ │ - addeq r6, r7, r8, lsl #25 │ │ │ │ - rsbseq r6, r6, ip, ror fp │ │ │ │ - rsbseq r6, r6, r8, lsr sl │ │ │ │ + addeq r6, r7, ip, asr sp │ │ │ │ + addeq r6, r7, r8, asr ip │ │ │ │ + rsbseq r6, r6, ip, asr #22 │ │ │ │ + rsbseq r6, r6, r8, lsl #20 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - addeq r6, r7, r0, ror #23 │ │ │ │ - addeq r6, r7, r4, lsl #21 │ │ │ │ - addeq r6, r7, r8, lsr r9 │ │ │ │ + @ instruction: 0x00876bb0 │ │ │ │ + addeq r6, r7, r4, asr sl │ │ │ │ + addeq r6, r7, r8, lsl #18 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ - ldrdeq r6, [r7], r4 │ │ │ │ - addeq r6, r7, r0, ror #16 │ │ │ │ - strdeq r6, [r7], ip │ │ │ │ + addeq r6, r7, r4, lsr #17 │ │ │ │ + addeq r6, r7, r0, lsr r8 │ │ │ │ + addeq r6, r7, ip, asr #11 │ │ │ │ @ instruction: 0xffffc001 │ │ │ │ - addeq r6, r7, ip, lsr r3 │ │ │ │ - addeq r6, r7, r8, asr r2 │ │ │ │ - rsbseq r6, r6, r4, lsl r0 │ │ │ │ - rsbseq r6, r6, ip, lsr #32 │ │ │ │ + addeq r6, r7, ip, lsl #6 │ │ │ │ + addeq r6, r7, r8, lsr #4 │ │ │ │ + rsbseq r5, r6, r4, ror #31 │ │ │ │ + ldrsheq r5, [r6], #-252 @ 0xffffff04 @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r5, r7, ip, lsl #28 │ │ │ │ - rsbseq r5, r6, r4, lsr #24 │ │ │ │ - rsbseq r5, r6, r0, asr #24 │ │ │ │ - addeq r5, r7, ip, ror fp │ │ │ │ - rsbseq r5, r6, r4, lsr #20 │ │ │ │ + ldrdeq r5, [r7], ip │ │ │ │ + ldrsheq r5, [r6], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq r5, r6, r0, lsl ip │ │ │ │ + addeq r5, r7, ip, asr #22 │ │ │ │ + ldrsheq r5, [r6], #-148 @ 0xffffff6c @ │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ - addeq r5, r7, ip, lsl #20 │ │ │ │ - @ instruction: 0x0076589c │ │ │ │ - rsbseq r5, r6, r0, lsr #16 │ │ │ │ - addeq r5, r7, r0, asr #19 │ │ │ │ - rsbseq r5, r6, r4, ror r7 │ │ │ │ - umulleq r5, r7, ip, r9 │ │ │ │ - rsbseq r5, r6, r0, asr #16 │ │ │ │ + ldrdeq r5, [r7], ip │ │ │ │ + rsbseq r5, r6, ip, ror #16 │ │ │ │ + ldrsheq r5, [r6], #-112 @ 0xffffff90 @ │ │ │ │ + umulleq r5, r7, r0, r9 │ │ │ │ + rsbseq r5, r6, r4, asr #14 │ │ │ │ + addeq r5, r7, ip, ror #18 │ │ │ │ + rsbseq r5, r6, r0, lsl r8 │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ - addeq r5, r7, r0, ror r9 │ │ │ │ - rsbseq r5, r6, ip, lsr #14 │ │ │ │ + addeq r5, r7, r0, asr #18 │ │ │ │ + ldrsheq r5, [r6], #-108 @ 0xffffff94 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r5, r7, r4, asr r9 │ │ │ │ - rsbseq r5, r6, r0, lsl r7 │ │ │ │ - rsbseq r5, r6, r8, lsr #14 │ │ │ │ - addeq r5, r7, r4, lsr r9 │ │ │ │ - rsbseq r5, r6, ip, ror #13 │ │ │ │ + addeq r5, r7, r4, lsr #18 │ │ │ │ + rsbseq r5, r6, r0, ror #13 │ │ │ │ + ldrsheq r5, [r6], #-104 @ 0xffffff98 @ │ │ │ │ + addeq r5, r7, r4, lsl #18 │ │ │ │ + ldrheq r5, [r6], #-108 @ 0xffffff94 @ │ │ │ │ ldrb r1, [r9, #17] │ │ │ │ cmp r1, #0 │ │ │ │ bne 272370 │ │ │ │ ldrb r6, [r9, #9] │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ cmp r6, #0 │ │ │ │ beq 271d04 │ │ │ │ @@ -40518,15 +40518,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ blt 272994 │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -41409,45 +41409,45 @@ │ │ │ │ orrs r0, r0, r1 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add r2, r2, r1, lsl #20 │ │ │ │ b 273488 │ │ │ │ @ instruction: 0x00a383b4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r5, r7, sl, asr #9 │ │ │ │ + umulleq r5, r7, sl, r4 │ │ │ │ strdeq r7, [r3], r0 @ │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq r4, r7, r8, lsr pc │ │ │ │ - ldrsheq r4, [r6], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq r4, r6, ip, lsl #26 │ │ │ │ - addeq r4, r7, r8, lsl #25 │ │ │ │ - rsbseq r4, r6, ip, lsr sl │ │ │ │ + addeq r4, r7, r8, lsl #30 │ │ │ │ + rsbseq r4, r6, r4, asr #25 │ │ │ │ + ldrsbeq r4, [r6], #-204 @ 0xffffff34 @ │ │ │ │ + addeq r4, r7, r8, asr ip │ │ │ │ + rsbseq r4, r6, ip, lsl #20 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r4, r7, r4, lsr #24 │ │ │ │ - rsbseq r4, r6, ip, lsl #23 │ │ │ │ - ldrsbeq r4, [r6], #-148 @ 0xffffff6c @ │ │ │ │ + strdeq r4, [r7], r4 @ │ │ │ │ + rsbseq r4, r6, ip, asr fp │ │ │ │ + rsbseq r4, r6, r4, lsr #19 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - umulleq r4, r7, r4, fp │ │ │ │ - rsbseq r4, r6, ip, lsr #19 │ │ │ │ - rsbseq r4, r6, r8, asr #19 │ │ │ │ - addeq r4, r7, r8, lsr r4 │ │ │ │ - rsbseq r4, r6, r8, asr #5 │ │ │ │ - rsbseq r4, r6, ip, asr #4 │ │ │ │ - addeq r4, r7, ip, lsl #8 │ │ │ │ - rsbseq r4, r6, r0, lsl #6 │ │ │ │ - rsbseq r4, r6, r0, asr #3 │ │ │ │ - addeq r4, r7, r0, ror #7 │ │ │ │ - @ instruction: 0x00764194 │ │ │ │ + addeq r4, r7, r4, ror #22 │ │ │ │ + rsbseq r4, r6, ip, ror r9 │ │ │ │ + @ instruction: 0x00764998 │ │ │ │ + addeq r4, r7, r8, lsl #8 │ │ │ │ + @ instruction: 0x00764298 │ │ │ │ + rsbseq r4, r6, ip, lsl r2 │ │ │ │ + ldrdeq r4, [r7], ip │ │ │ │ + ldrsbeq r4, [r6], #-32 @ 0xffffffe0 @ │ │ │ │ + @ instruction: 0x00764190 │ │ │ │ @ instruction: 0x008743b0 │ │ │ │ - rsbseq r4, r6, ip, ror #2 │ │ │ │ + rsbseq r4, r6, r4, ror #2 │ │ │ │ + addeq r4, r7, r0, lsl #7 │ │ │ │ + rsbseq r4, r6, ip, lsr r1 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - umulleq r4, r7, r4, r3 │ │ │ │ - rsbseq r4, r6, r0, asr r1 │ │ │ │ - ldrsbeq r4, [r6], #-40 @ 0xffffffd8 @ │ │ │ │ + addeq r4, r7, r4, ror #6 │ │ │ │ + rsbseq r4, r6, r0, lsr #2 │ │ │ │ + rsbseq r4, r6, r8, lsr #5 │ │ │ │ adds r0, r7, r0 │ │ │ │ adc r2, r6, r2 │ │ │ │ b 273488 │ │ │ │ ldrb r1, [r4, #14] │ │ │ │ cmp r1, r6, lsr #30 │ │ │ │ bne 272ed4 │ │ │ │ mov r5, #6 │ │ │ │ @@ -41923,15 +41923,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ blt 273f78 │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -42810,44 +42810,44 @@ │ │ │ │ add r2, r2, r1, lsl #7 │ │ │ │ b 274a1c │ │ │ │ adds lr, r7, lr │ │ │ │ adc r2, r6, r2 │ │ │ │ b 274a1c │ │ │ │ ldrdeq r6, [r3], r0 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r3, r7, lr, ror #29 │ │ │ │ + @ instruction: 0x00873ebe │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r6, r3, r0, lsr #16 │ │ │ │ - strdeq r3, [r7], r0 │ │ │ │ - rsbseq r3, r6, r4, lsr #9 │ │ │ │ + addeq r3, r7, r0, asr #13 │ │ │ │ + rsbseq r3, r6, r4, ror r4 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r3, r7, ip, lsl #13 │ │ │ │ - ldrsheq r3, [r6], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq r3, r6, ip, lsr r4 │ │ │ │ + addeq r3, r7, ip, asr r6 │ │ │ │ + rsbseq r3, r6, r4, asr #11 │ │ │ │ + rsbseq r3, r6, ip, lsl #8 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - addeq r3, r7, ip, asr #11 │ │ │ │ - rsbseq r3, r6, r8, lsl #7 │ │ │ │ - rsbseq r3, r6, r0, lsr #7 │ │ │ │ - umulleq r3, r7, r4, r5 │ │ │ │ - rsbseq r3, r6, ip, lsr #7 │ │ │ │ - rsbseq r3, r6, r8, asr #7 │ │ │ │ - addeq r2, r7, r4, ror lr │ │ │ │ - rsbseq r2, r6, r4, lsl #26 │ │ │ │ - rsbseq r2, r6, r8, lsl #25 │ │ │ │ - addeq r2, r7, r8, asr #28 │ │ │ │ - rsbseq r2, r6, ip, lsr sp │ │ │ │ - ldrsheq r2, [r6], #-188 @ 0xffffff44 @ │ │ │ │ - addeq r2, r7, ip, lsl lr │ │ │ │ - ldrsbeq r2, [r6], #-176 @ 0xffffff50 @ │ │ │ │ + umulleq r3, r7, ip, r5 │ │ │ │ + rsbseq r3, r6, r8, asr r3 │ │ │ │ + rsbseq r3, r6, r0, ror r3 │ │ │ │ + addeq r3, r7, r4, ror #10 │ │ │ │ + rsbseq r3, r6, ip, ror r3 │ │ │ │ + @ instruction: 0x00763398 │ │ │ │ + addeq r2, r7, r4, asr #28 │ │ │ │ + ldrsbeq r2, [r6], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq r2, r6, r8, asr ip │ │ │ │ + addeq r2, r7, r8, lsl lr │ │ │ │ + rsbseq r2, r6, ip, lsl #26 │ │ │ │ + rsbseq r2, r6, ip, asr #23 │ │ │ │ addeq r2, r7, ip, ror #27 │ │ │ │ - rsbseq r2, r6, r8, lsr #23 │ │ │ │ + rsbseq r2, r6, r0, lsr #23 │ │ │ │ + @ instruction: 0x00872dbc │ │ │ │ + rsbseq r2, r6, r8, ror fp │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - ldrdeq r2, [r7], r0 │ │ │ │ - rsbseq r2, r6, ip, lsl #23 │ │ │ │ - rsbseq r2, r6, r4, lsl sp │ │ │ │ + addeq r2, r7, r0, lsr #27 │ │ │ │ + rsbseq r2, r6, ip, asr fp │ │ │ │ + rsbseq r2, r6, r4, ror #25 │ │ │ │ ldrb r1, [r4, #14] │ │ │ │ cmp r1, r6, lsr #30 │ │ │ │ bne 2744a8 │ │ │ │ mov r5, #6 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ str r2, [sp, #104] @ 0x68 │ │ │ │ @@ -43314,15 +43314,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ strd r2, [sp] │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr ip, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp ip, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr lr, [sp, #100] @ 0x64 │ │ │ │ blt 27552c │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -44189,48 +44189,48 @@ │ │ │ │ movne r2, #24 │ │ │ │ bne 275cb8 │ │ │ │ mov r2, #0 │ │ │ │ b 275cb8 │ │ │ │ adceq r5, r3, ip, asr r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r2, r7, r2, asr #18 │ │ │ │ + addeq r2, r7, r2, lsl r9 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r5, r3, r8, asr #4 │ │ │ │ - ldrdeq r2, [r7], ip │ │ │ │ - @ instruction: 0x00761e90 │ │ │ │ + addeq r2, r7, ip, lsr #1 │ │ │ │ + rsbseq r1, r6, r0, ror #28 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq r2, r7, r0, ror r0 │ │ │ │ - ldrsbeq r1, [r6], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq r1, r6, r0, lsr #28 │ │ │ │ + addeq r2, r7, r0, asr #32 │ │ │ │ + rsbseq r1, r6, r8, lsr #31 │ │ │ │ + ldrsheq r1, [r6], #-208 @ 0xffffff30 @ │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - addeq r1, r7, r0, lsr #31 │ │ │ │ - rsbseq r1, r6, ip, asr sp │ │ │ │ - rsbseq r1, r6, r4, ror sp │ │ │ │ - addeq r1, r7, r8, ror #30 │ │ │ │ - rsbseq r1, r6, r0, lsl #27 │ │ │ │ - @ instruction: 0x00761d9c │ │ │ │ + addeq r1, r7, r0, ror pc │ │ │ │ + rsbseq r1, r6, ip, lsr #26 │ │ │ │ + rsbseq r1, r6, r4, asr #26 │ │ │ │ + addeq r1, r7, r8, lsr pc │ │ │ │ + rsbseq r1, r6, r0, asr sp │ │ │ │ + rsbseq r1, r6, ip, ror #26 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - addeq r1, r7, r4, asr #15 │ │ │ │ - rsbseq r1, r6, r4, asr r6 │ │ │ │ - ldrsbeq r1, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ - umulleq r1, r7, r8, r7 │ │ │ │ - rsbseq r1, r6, ip, lsl #13 │ │ │ │ - rsbseq r1, r6, ip, asr #10 │ │ │ │ - addeq r1, r7, r0, ror r7 │ │ │ │ - rsbseq r1, r6, r4, lsr #10 │ │ │ │ + umulleq r1, r7, r4, r7 │ │ │ │ + rsbseq r1, r6, r4, lsr #12 │ │ │ │ + rsbseq r1, r6, r8, lsr #11 │ │ │ │ + addeq r1, r7, r8, ror #14 │ │ │ │ + rsbseq r1, r6, ip, asr r6 │ │ │ │ + rsbseq r1, r6, ip, lsl r5 │ │ │ │ addeq r1, r7, r0, asr #14 │ │ │ │ - ldrsheq r1, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrsheq r1, [r6], #-68 @ 0xffffffbc @ │ │ │ │ + addeq r1, r7, r0, lsl r7 │ │ │ │ + rsbseq r1, r6, ip, asr #9 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r1, r7, r4, lsr #14 │ │ │ │ - rsbseq r1, r6, r0, ror #9 │ │ │ │ - rsbseq r1, r6, r8, ror #12 │ │ │ │ + strdeq r1, [r7], r4 │ │ │ │ + ldrheq r1, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq r1, r6, r8, lsr r6 │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ ldr ip, [sp, #16] │ │ │ │ mov r7, #1 │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ ldrb r3, [sp, #48] @ 0x30 │ │ │ │ ldr lr, [sp, #52] @ 0x34 │ │ │ │ lsl r7, r7, r3 │ │ │ │ @@ -44708,26 +44708,26 @@ │ │ │ │ ldr r3, [pc, #236] @ 276b78 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r9, r0 │ │ │ │ beq 276b68 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9d5ebc │ │ │ │ + bl 9d5e8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 276ad4 │ │ │ │ b 2769e0 │ │ │ │ lsr r1, r3, #1 │ │ │ │ eor r5, r5, r4 │ │ │ │ tst r6, #1 │ │ │ │ eor r1, r1, r5, lsr #31 │ │ │ │ mov r0, r7 │ │ │ │ lsl r1, r1, #31 │ │ │ │ addne r0, r7, #-2147483648 @ 0x80000000 │ │ │ │ - bl 9d58c0 │ │ │ │ + bl 9d5890 │ │ │ │ mov r9, r0 │ │ │ │ tst r6, #4 │ │ │ │ addne r9, r9, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -44876,15 +44876,15 @@ │ │ │ │ mov r9, r3 │ │ │ │ mov sl, r2 │ │ │ │ beq 276e7c │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #344] @ 276e94 │ │ │ │ - bl 9d56f0 │ │ │ │ + bl 9d56c0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 276d8c │ │ │ │ b 276c2c │ │ │ │ eor r2, r7, r5 │ │ │ │ lsr r3, r3, #1 │ │ │ │ tst fp, #1 │ │ │ │ eor r3, r3, r2, lsr #31 │ │ │ │ @@ -44894,15 +44894,15 @@ │ │ │ │ ldrd r0, [sp, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ movne r0, #0 │ │ │ │ movne r1, #0 │ │ │ │ ldrne r0, [sp, #88] @ 0x58 │ │ │ │ addne r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9d4ddc │ │ │ │ + bl 9d4dac │ │ │ │ mov sl, r0 │ │ │ │ mov r9, r1 │ │ │ │ tst fp, #4 │ │ │ │ addne r9, r9, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ @@ -45070,15 +45070,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r3, r0, ror #24 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r7, ip, ror r1 │ │ │ │ + addeq r1, r7, ip, asr #2 │ │ │ │ adceq r3, r3, r4, lsr #22 │ │ │ │ │ │ │ │ 00277040 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -45197,15 +45197,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb sl, [sp, #97] @ 0x61 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ blt 277280 │ │ │ │ @@ -46090,44 +46090,44 @@ │ │ │ │ lsr ip, r9, lr │ │ │ │ str ip, [sp, #12] │ │ │ │ ldr ip, [sp, #16] │ │ │ │ orrne ip, ip, #1 │ │ │ │ b 2774a0 │ │ │ │ adceq r3, r3, r0, asr #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq r0, [r7], sl │ │ │ │ + addeq r0, r7, sl, asr #23 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq r3, r3, r4, lsl r5 │ │ │ │ - addeq r0, r7, r4, asr #7 │ │ │ │ - rsbseq r0, r6, r8, ror r1 │ │ │ │ + umulleq r0, r7, r4, r3 │ │ │ │ + rsbseq r0, r6, r8, asr #2 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r0, r7, r0, ror #6 │ │ │ │ - rsbseq r0, r6, r8, asr #5 │ │ │ │ - rsbseq r0, r6, r0, lsl r1 │ │ │ │ + addeq r0, r7, r0, lsr r3 │ │ │ │ + @ instruction: 0x00760298 │ │ │ │ + rsbseq r0, r6, r0, ror #1 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - addeq r0, r7, r4, lsr #5 │ │ │ │ - rsbseq r0, r6, r0, rrx │ │ │ │ - rsbseq r0, r6, r8, ror r0 │ │ │ │ - addeq r0, r7, ip, ror #4 │ │ │ │ - rsbseq r0, r6, r4, lsl #1 │ │ │ │ - rsbseq r0, r6, r0, lsr #1 │ │ │ │ - addeq pc, r6, r8, ror #21 │ │ │ │ - rsbseq pc, r5, r8, ror r9 @ │ │ │ │ - ldrsheq pc, [r5], #-140 @ 0xffffff74 @ │ │ │ │ - @ instruction: 0x0086fabc │ │ │ │ - ldrheq pc, [r5], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq pc, r5, r0, ror r8 @ │ │ │ │ - umulleq pc, r6, r4, sl @ │ │ │ │ - rsbseq pc, r5, r8, asr #16 │ │ │ │ + addeq r0, r7, r4, ror r2 │ │ │ │ + rsbseq r0, r6, r0, lsr r0 │ │ │ │ + rsbseq r0, r6, r8, asr #32 │ │ │ │ + addeq r0, r7, ip, lsr r2 │ │ │ │ + rsbseq r0, r6, r4, asr r0 │ │ │ │ + rsbseq r0, r6, r0, ror r0 │ │ │ │ + @ instruction: 0x0086fab8 │ │ │ │ + rsbseq pc, r5, r8, asr #18 │ │ │ │ + rsbseq pc, r5, ip, asr #17 │ │ │ │ + addeq pc, r6, ip, lsl #21 │ │ │ │ + rsbseq pc, r5, r0, lsl #19 │ │ │ │ + rsbseq pc, r5, r0, asr #16 │ │ │ │ addeq pc, r6, r4, ror #20 │ │ │ │ - rsbseq pc, r5, r0, lsr #16 │ │ │ │ + rsbseq pc, r5, r8, lsl r8 @ │ │ │ │ + addeq pc, r6, r4, lsr sl @ │ │ │ │ + ldrsheq pc, [r5], #-112 @ 0xffffff90 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq pc, r6, r8, asr #20 │ │ │ │ - rsbseq pc, r5, r4, lsl #16 │ │ │ │ - rsbseq pc, r5, ip, lsl #19 │ │ │ │ + addeq pc, r6, r8, lsl sl @ │ │ │ │ + ldrsbeq pc, [r5], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq pc, r5, ip, asr r9 @ │ │ │ │ mov r3, r2 │ │ │ │ mov lr, #1 │ │ │ │ bic r2, r3, #-33554432 @ 0xfe000000 │ │ │ │ sub r2, r2, #8388608 @ 0x800000 │ │ │ │ orrs lr, lr, r2 │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ @@ -46679,31 +46679,31 @@ │ │ │ │ strd r2, [sp, #136] @ 0x88 │ │ │ │ strd r2, [sp, #144] @ 0x90 │ │ │ │ strd r2, [sp, #152] @ 0x98 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ add r0, sp, #264 @ 0x108 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #136] @ 0x88 │ │ │ │ ldr r5, [sp, #140] @ 0x8c │ │ │ │ adds lr, lr, r3 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -47462,30 +47462,30 @@ │ │ │ │ orreq r2, r2, #1073741824 @ 0x40000000 │ │ │ │ mov r1, #5 │ │ │ │ str r2, [r3, #12] │ │ │ │ strb r1, [r3] │ │ │ │ b 279774 │ │ │ │ adceq r2, r3, ip, lsr #9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq pc, r6, r2, lsl #1 │ │ │ │ + addeq pc, r6, r2, asr r0 @ │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ adceq r1, r3, r0, lsl r9 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ svcvc 0x00ff0000 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - addeq lr, r6, r8, lsl #7 │ │ │ │ - ldrsheq lr, [r5], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbseq lr, r5, ip, lsr r1 │ │ │ │ + addeq lr, r6, r8, asr r3 │ │ │ │ + rsbseq lr, r5, r0, asr #5 │ │ │ │ + rsbseq lr, r5, ip, lsl #2 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - addeq lr, r6, ip, lsr r3 │ │ │ │ - rsbseq lr, r5, r4, asr r1 │ │ │ │ - rsbseq lr, r5, r0, ror r1 │ │ │ │ - addeq lr, r6, r8, lsl #6 │ │ │ │ - ldrheq lr, [r5], #-12 @ │ │ │ │ + addeq lr, r6, ip, lsl #6 │ │ │ │ + rsbseq lr, r5, r4, lsr #2 │ │ │ │ + rsbseq lr, r5, r0, asr #2 │ │ │ │ + ldrdeq lr, [r6], r8 │ │ │ │ + rsbseq lr, r5, ip, lsl #1 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ subs r4, r8, r1 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ sbcs ip, sl, r1 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movcc lr, #1 │ │ │ │ @@ -49043,31 +49043,31 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ mov r2, #408 @ 0x198 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - addeq sp, r6, r8, lsl r3 │ │ │ │ - rsbseq sp, r5, ip, asr #1 │ │ │ │ - addeq sp, r6, ip, ror #5 │ │ │ │ - rsbseq sp, r5, r0, ror #3 │ │ │ │ - rsbseq sp, r5, r4, lsr #1 │ │ │ │ - addeq sp, r6, r0, asr #5 │ │ │ │ - rsbseq sp, r5, r0, asr r1 │ │ │ │ - ldrsbeq sp, [r5], #-4 @ │ │ │ │ - umulleq sp, r6, r8, r2 │ │ │ │ - rsbseq sp, r5, ip, asr #32 │ │ │ │ - andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq sp, r6, r0, ror r2 │ │ │ │ - rsbseq sp, r5, r8, lsr #32 │ │ │ │ + addeq sp, r6, r8, ror #5 │ │ │ │ + @ instruction: 0x0075d09c │ │ │ │ + @ instruction: 0x0086d2bc │ │ │ │ ldrheq sp, [r5], #-16 @ │ │ │ │ - addeq sp, r6, r8, asr #4 │ │ │ │ - rsbseq sp, r5, r4 │ │ │ │ + rsbseq sp, r5, r4, ror r0 │ │ │ │ + umulleq sp, r6, r0, r2 │ │ │ │ + rsbseq sp, r5, r0, lsr #2 │ │ │ │ + rsbseq sp, r5, r4, lsr #1 │ │ │ │ + addeq sp, r6, r8, ror #4 │ │ │ │ rsbseq sp, r5, ip, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsr #2 │ │ │ │ + addeq sp, r6, r0, asr #4 │ │ │ │ + ldrsheq ip, [r5], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq sp, r5, r0, lsl #3 │ │ │ │ + addeq sp, r6, r8, lsl r2 │ │ │ │ + ldrsbeq ip, [r5], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq ip, r5, ip, ror #31 │ │ │ │ │ │ │ │ 0027ae80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -49151,15 +49151,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r2, r8, ror ip @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - umulleq sp, r6, r4, r1 │ │ │ │ + addeq sp, r6, r4, ror #2 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ adceq pc, r2, r4, lsl #23 │ │ │ │ │ │ │ │ 0027aff0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -49182,23 +49182,23 @@ │ │ │ │ beq 27b0a0 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 27b0ac │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d5c9c │ │ │ │ + bl 9d5c6c │ │ │ │ ldr r3, [pc, #248] @ 27b15c │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 27b0ec │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9d5ebc │ │ │ │ + bl 9d5e8c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27b0fc │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -49286,29 +49286,29 @@ │ │ │ │ orrs r2, r2, #0 │ │ │ │ mov fp, #0 │ │ │ │ beq 27b260 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d53fc │ │ │ │ + bl 9d53cc │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #348] @ 27b35c │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, fp │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 27b2b8 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 9d56f0 │ │ │ │ + bl 9d56c0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 27b2c8 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -49459,15 +49459,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ umlaleq pc, r2, r8, r7 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x0086ccb0 │ │ │ │ + addeq ip, r6, r0, lsl #25 │ │ │ │ adceq pc, r2, r0, asr #13 │ │ │ │ │ │ │ │ 0027b4a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -49553,15 +49553,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -49581,15 +49581,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 27b770 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -50306,38 +50306,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 27c230 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ adceq pc, r2, ip, asr #12 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq ip, [r6], r2 │ │ │ │ + addeq ip, r6, r2, lsr #17 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq pc, r2, r0, ror #5 │ │ │ │ - addeq ip, r6, r0, lsl r5 │ │ │ │ - rsbseq ip, r5, ip, asr #7 │ │ │ │ - rsbseq ip, r5, r4, asr #5 │ │ │ │ + addeq ip, r6, r0, ror #9 │ │ │ │ + @ instruction: 0x0075c39c │ │ │ │ + @ instruction: 0x0075c294 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - addeq ip, r6, r8, ror #8 │ │ │ │ - rsbseq ip, r5, r4, lsr #4 │ │ │ │ - rsbseq ip, r5, ip, lsr r2 │ │ │ │ - ldrdeq ip, [r6], lr │ │ │ │ - addeq ip, r6, r4, lsl r0 │ │ │ │ - rsbseq fp, r5, ip, lsr #28 │ │ │ │ - rsbseq fp, r5, r8, asr #28 │ │ │ │ - addeq fp, r6, ip, lsr pc │ │ │ │ - ldrsheq fp, [r5], #-192 @ 0xffffff40 @ │ │ │ │ + addeq ip, r6, r8, lsr r4 │ │ │ │ + ldrsheq ip, [r5], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq ip, r5, ip, lsl #4 │ │ │ │ + addeq ip, r6, lr, lsr #3 │ │ │ │ + addeq fp, r6, r4, ror #31 │ │ │ │ + ldrsheq fp, [r5], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq fp, r5, r8, lsl lr │ │ │ │ + addeq fp, r6, ip, lsl #30 │ │ │ │ + rsbseq fp, r5, r0, asr #25 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - strdeq fp, [r6], ip │ │ │ │ - rsbseq fp, r5, ip, lsl #27 │ │ │ │ - rsbseq fp, r5, r0, lsl sp │ │ │ │ - ldrdeq fp, [r6], r4 │ │ │ │ - rsbseq fp, r5, ip, lsl #25 │ │ │ │ - addeq fp, r6, r8, lsr #29 │ │ │ │ - rsbseq fp, r5, r4, ror #24 │ │ │ │ + addeq fp, r6, ip, asr #29 │ │ │ │ + rsbseq fp, r5, ip, asr sp │ │ │ │ + rsbseq fp, r5, r0, ror #25 │ │ │ │ + addeq fp, r6, r4, lsr #29 │ │ │ │ + rsbseq fp, r5, ip, asr ip │ │ │ │ + addeq fp, r6, r8, ror lr │ │ │ │ + rsbseq fp, r5, r4, lsr ip │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 0027c234 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -50478,26 +50478,26 @@ │ │ │ │ mov r5, #0 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 27c480 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ mov r4, r0 │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ subs r2, sl, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ sbcs r0, r9, r0 │ │ │ │ @@ -50526,15 +50526,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r1, #0 │ │ │ │ bcs 27c53c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ orr r3, r1, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -50543,26 +50543,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r4, [sp, #96] @ 0x60 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ adds r4, r4, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov ip, #0 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -50630,23 +50630,23 @@ │ │ │ │ mov sl, #0 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 27c6e0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ subs r2, r7, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -50675,35 +50675,35 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs sl, #0 │ │ │ │ bcs 27c794 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ mov sl, r1 │ │ │ │ orr sl, sl, r9 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #88] @ 0x58 │ │ │ │ strd r2, [sp, #96] @ 0x60 │ │ │ │ strd r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ @@ -51334,44 +51334,44 @@ │ │ │ │ movne ip, #1 │ │ │ │ lsl lr, ip, #14 │ │ │ │ mov r4, #0 │ │ │ │ b 27ce80 │ │ │ │ adceq lr, r2, r8, lsr #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq fp, r6, fp, lsr #13 │ │ │ │ + addeq fp, r6, fp, ror r6 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ strdeq sp, [r2], r8 @ │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - addeq fp, r6, r8, asr r0 │ │ │ │ - rsbseq sl, r5, r4, lsl pc │ │ │ │ - rsbseq sl, r5, r8, lsl #28 │ │ │ │ + addeq fp, r6, r8, lsr #32 │ │ │ │ + rsbseq sl, r5, r4, ror #29 │ │ │ │ + ldrsbeq sl, [r5], #-216 @ 0xffffff28 @ │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - addeq sl, r6, fp, lsl #24 │ │ │ │ + ldrdeq sl, [r6], fp │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ - addeq sl, r6, r0, lsr r9 │ │ │ │ - rsbseq sl, r5, r8, asr #14 │ │ │ │ - rsbseq sl, r5, r4, ror #14 │ │ │ │ + addeq sl, r6, r0, lsl #18 │ │ │ │ + rsbseq sl, r5, r8, lsl r7 │ │ │ │ + rsbseq sl, r5, r4, lsr r7 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - addeq sl, r6, r4, ror #15 │ │ │ │ - @ instruction: 0x0075a598 │ │ │ │ + @ instruction: 0x0086a7b4 │ │ │ │ + rsbseq sl, r5, r8, ror #10 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq sl, r6, r0, asr r7 │ │ │ │ - rsbseq sl, r5, r0, ror #11 │ │ │ │ - rsbseq sl, r5, r4, ror #10 │ │ │ │ - addeq sl, r6, ip, lsl #14 │ │ │ │ - rsbseq sl, r5, r8, asr #9 │ │ │ │ - rsbseq sl, r5, r0, ror #9 │ │ │ │ - addeq sl, r6, ip, ror #13 │ │ │ │ - rsbseq sl, r5, r4, lsr #9 │ │ │ │ - addeq sl, r6, r8, asr #13 │ │ │ │ - rsbseq sl, r5, ip, ror r4 │ │ │ │ + addeq sl, r6, r0, lsr #14 │ │ │ │ + ldrheq sl, [r5], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq sl, r5, r4, lsr r5 │ │ │ │ + ldrdeq sl, [r6], ip │ │ │ │ + @ instruction: 0x0075a498 │ │ │ │ + ldrheq sl, [r5], #-64 @ 0xffffffc0 @ │ │ │ │ + @ instruction: 0x0086a6bc │ │ │ │ + rsbseq sl, r5, r4, ror r4 │ │ │ │ + umulleq sl, r6, r8, r6 │ │ │ │ + rsbseq sl, r5, ip, asr #8 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r1, [sp, #132] @ 0x84 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr r0, [sp, #156] @ 0x9c │ │ │ │ cmp r1, r0 │ │ │ │ cmpeq r6, ip │ │ │ │ @@ -51978,26 +51978,26 @@ │ │ │ │ mov r5, #0 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 27dbe8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ mov r4, r0 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ subs r2, sl, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ sbcs r0, r9, r0 │ │ │ │ @@ -52026,15 +52026,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r1, #0 │ │ │ │ bcs 27dca4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ orr r3, r1, r4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -52043,26 +52043,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ strd r4, [sp, #80] @ 0x50 │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ ldr r5, [sp, #92] @ 0x5c │ │ │ │ adds r4, r4, r3 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -52130,23 +52130,23 @@ │ │ │ │ mov sl, #0 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 27de48 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ subs r2, r8, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ sbcs r0, r7, r0 │ │ │ │ @@ -52175,35 +52175,35 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs sl, #0 │ │ │ │ bcs 27defc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ mov sl, r1 │ │ │ │ orr sl, sl, r9 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ strd r2, [sp, #88] @ 0x58 │ │ │ │ strd r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ @@ -52377,17 +52377,17 @@ │ │ │ │ bl 266f28 │ │ │ │ mov r1, r0 │ │ │ │ b 27e074 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r2, r8, lsr r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq sp, r2, ip, lsl #1 │ │ │ │ - addeq r9, r6, ip, lsr #30 │ │ │ │ - rsbseq r9, r5, r8, ror #27 │ │ │ │ - ldrsbeq r9, [r5], #-204 @ 0xffffff34 @ │ │ │ │ + strdeq r9, [r6], ip │ │ │ │ + ldrheq r9, [r5], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r9, r5, ip, lsr #25 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ │ │ │ │ 0027e22c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -52471,15 +52471,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq ip, r2, ip, asr #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r9, r6, r8, ror #27 │ │ │ │ + @ instruction: 0x00869db8 │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ ldrdeq ip, [r2], r4 @ │ │ │ │ │ │ │ │ 0027e39c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -52569,15 +52569,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq ip, r2, ip, asr r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r9, r6, r4, ror ip │ │ │ │ + addeq r9, r6, r4, asr #24 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq ip, r2, r4, asr r6 │ │ │ │ │ │ │ │ 0027e518 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -52672,15 +52672,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldrdeq ip, [r2], r8 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq r9, [r6], ip │ │ │ │ + addeq r9, r6, ip, asr #21 │ │ │ │ adceq ip, r2, r8, asr #9 │ │ │ │ │ │ │ │ 0027e6a8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -53031,19 +53031,19 @@ │ │ │ │ bl 269b6c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 27eb5c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq ip, r2, r8, lsr r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r9, r6, r8, asr r5 │ │ │ │ - strdeq r9, [r6], r4 │ │ │ │ + addeq r9, r6, r8, lsr #10 │ │ │ │ + addeq r9, r6, r4, asr #9 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq fp, r2, r0, ror pc │ │ │ │ - addeq r9, r6, r8, ror r4 │ │ │ │ + addeq r9, r6, r8, asr #8 │ │ │ │ │ │ │ │ 0027ec30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -53125,19 +53125,19 @@ │ │ │ │ bl 269b6c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 27ecc8 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r2, ip, asr #29 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r9, r6, ip, ror #7 │ │ │ │ - addeq r9, r6, r8, lsl #7 │ │ │ │ + @ instruction: 0x008693bc │ │ │ │ + addeq r9, r6, r8, asr r3 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq fp, r2, r0, lsl #28 │ │ │ │ - addeq r9, r6, r8, lsl #6 │ │ │ │ + ldrdeq r9, [r6], r8 │ │ │ │ │ │ │ │ 0027eda0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -53221,28 +53221,28 @@ │ │ │ │ bl 269b6c │ │ │ │ ldrb r3, [sp] │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ b 27ee3c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r2, r8, asr sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r9, r6, ip, asr r2 │ │ │ │ - addeq r9, r6, r0, lsl r2 │ │ │ │ + addeq r9, r6, ip, lsr #4 │ │ │ │ + addeq r9, r6, r0, ror #3 │ │ │ │ umlaleq fp, r2, r4, ip │ │ │ │ │ │ │ │ 0027ef10 : │ │ │ │ lsr r2, r0, #23 │ │ │ │ add r2, r2, #1 │ │ │ │ tst r2, #254 @ 0xfe │ │ │ │ beq 27ef48 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d50d4 │ │ │ │ + bl 9d50a4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bics r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ bne 27ef68 │ │ │ │ @@ -53341,16 +53341,16 @@ │ │ │ │ bl 269b6c │ │ │ │ ldrb r3, [sp] │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ b 27f008 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r2, ip, lsl #23 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r9, r6, r0, lsr #1 │ │ │ │ - addeq r9, r6, ip, asr #32 │ │ │ │ + addeq r9, r6, r0, ror r0 │ │ │ │ + addeq r9, r6, ip, lsl r0 │ │ │ │ ldrdeq fp, [r2], r8 @ │ │ │ │ │ │ │ │ 0027f0e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -53427,16 +53427,16 @@ │ │ │ │ bl 269b6c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 27f174 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r2, r0, lsl sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r8, r6, ip, lsl pc │ │ │ │ - ldrdeq r8, [r6], ip │ │ │ │ + addeq r8, r6, ip, ror #29 │ │ │ │ + addeq r8, r6, ip, lsr #29 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq fp, r2, r4, asr r9 │ │ │ │ │ │ │ │ 0027f234 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -53512,16 +53512,16 @@ │ │ │ │ bl 269b6c │ │ │ │ ldrb r5, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 27f2c0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r2, r4, asr #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq r8, [r6], ip │ │ │ │ - umulleq r8, r6, r0, sp │ │ │ │ + addeq r8, r6, ip, lsr #27 │ │ │ │ + addeq r8, r6, r0, ror #26 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq fp, r2, r8, lsl #16 │ │ │ │ │ │ │ │ 0027f380 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -53597,16 +53597,16 @@ │ │ │ │ bl 269b6c │ │ │ │ ldrb r5, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 27f40c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r2, r8, ror r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - umulleq r8, r6, r0, ip │ │ │ │ - addeq r8, r6, r4, asr #24 │ │ │ │ + addeq r8, r6, r0, ror #24 │ │ │ │ + addeq r8, r6, r4, lsl ip │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0x00a2b6bc │ │ │ │ │ │ │ │ 0027f4cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -53684,16 +53684,16 @@ │ │ │ │ bl 269b6c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 27f558 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r2, ip, lsr #12 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r8, r6, r0, asr #22 │ │ │ │ - strdeq r8, [r6], ip │ │ │ │ + addeq r8, r6, r0, lsl fp │ │ │ │ + addeq r8, r6, ip, asr #21 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq fp, r2, r0, ror r5 │ │ │ │ │ │ │ │ 0027f620 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -53773,16 +53773,16 @@ │ │ │ │ bl 269b6c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 27f6b4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldrdeq fp, [r2], r0 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq r8, [r6], ip │ │ │ │ - addeq r8, r6, r0, lsr #19 │ │ │ │ + addeq r8, r6, ip, lsr #19 │ │ │ │ + addeq r8, r6, r0, ror r9 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq fp, r2, r4, lsl r4 │ │ │ │ │ │ │ │ 0027f77c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -53888,17 +53888,17 @@ │ │ │ │ b 27f870 │ │ │ │ ldrh r3, [r6] │ │ │ │ orr r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r6] │ │ │ │ b 27f8f4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r2, r0, asr r3 │ │ │ │ - addeq r8, r6, ip, ror r8 │ │ │ │ + addeq r8, r6, ip, asr #16 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r8, r6, r8, ror #15 │ │ │ │ + @ instruction: 0x008687b8 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq fp, r2, r8, ror #4 │ │ │ │ │ │ │ │ 0027f944 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54004,17 +54004,17 @@ │ │ │ │ b 27fa38 │ │ │ │ ldrh r3, [r6] │ │ │ │ orr r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r6] │ │ │ │ b 27fabc │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r2, r8, lsl #3 │ │ │ │ - @ instruction: 0x008686b4 │ │ │ │ + addeq r8, r6, r4, lsl #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r8, r6, r0, lsr #12 │ │ │ │ + strdeq r8, [r6], r0 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq fp, r2, r0, lsr #1 │ │ │ │ │ │ │ │ 0027fb0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54095,15 +54095,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 266e2c │ │ │ │ ldrb r1, [sp, #16] │ │ │ │ b 27fbd8 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq sl, r2, r8, ror #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r8, r6, r0, ror #9 │ │ │ │ + @ instruction: 0x008684b0 │ │ │ │ adceq sl, r2, ip, lsl pc │ │ │ │ │ │ │ │ 0027fc64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -54184,15 +54184,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 266e2c │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ b 27fd34 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ umlaleq sl, r2, r4, lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r8, r6, r4, lsr #7 │ │ │ │ + addeq r8, r6, r4, ror r3 │ │ │ │ adceq sl, r2, r0, asr #27 │ │ │ │ │ │ │ │ 0027fdc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -54318,20 +54318,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ adceq sl, r2, ip, lsr #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r8, r6, r4, ror r1 │ │ │ │ + addeq r8, r6, r4, asr #2 │ │ │ │ svcvc 0x00800000 │ │ │ │ strdeq sl, [r2], r4 @ │ │ │ │ - strheq r8, [r6], r8 @ │ │ │ │ - ldrsbeq r7, [r5], #-224 @ 0xffffff20 @ │ │ │ │ - rsbseq r7, r5, ip, ror #29 │ │ │ │ + addeq r8, r6, r8, lsl #1 │ │ │ │ + rsbseq r7, r5, r0, lsr #29 │ │ │ │ + ldrheq r7, [r5], #-236 @ 0xffffff14 @ │ │ │ │ │ │ │ │ 0027ffe0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #72 @ 0x48 │ │ │ │ @@ -54456,20 +54456,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ adceq sl, r2, ip, lsl #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r7, r6, r4, asr pc │ │ │ │ + addeq r7, r6, r4, lsr #30 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ ldrdeq sl, [r2], r4 @ │ │ │ │ - umulleq r7, r6, r8, lr │ │ │ │ - ldrheq r7, [r5], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq r7, r5, ip, asr #25 │ │ │ │ + addeq r7, r6, r8, ror #28 │ │ │ │ + rsbseq r7, r5, r0, lsl #25 │ │ │ │ + @ instruction: 0x00757c9c │ │ │ │ │ │ │ │ 00280200 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -54570,17 +54570,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ strdeq sl, [r2], r4 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq sl, r2, ip, ror #16 │ │ │ │ - ldrdeq r7, [r6], ip │ │ │ │ - ldrsheq r7, [r5], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq r7, r5, r0, lsl fp │ │ │ │ + addeq r7, r6, ip, lsr #25 │ │ │ │ + rsbseq r7, r5, r4, asr #21 │ │ │ │ + rsbseq r7, r5, r0, ror #21 │ │ │ │ │ │ │ │ 002803b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -54659,15 +54659,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 266e2c │ │ │ │ ldrb r1, [sp, #16] │ │ │ │ b 280480 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq sl, r2, r0, asr #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r7, r6, r8, lsr ip │ │ │ │ + addeq r7, r6, r8, lsl #24 │ │ │ │ adceq sl, r2, r4, ror r6 │ │ │ │ │ │ │ │ 0028050c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -54748,15 +54748,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 266e2c │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ b 2805dc │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq sl, r2, ip, ror #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq r7, [r6], ip │ │ │ │ + addeq r7, r6, ip, asr #21 │ │ │ │ adceq sl, r2, r8, lsl r5 │ │ │ │ │ │ │ │ 00280668 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54831,15 +54831,15 @@ │ │ │ │ mov r0, sp │ │ │ │ bl 266e2c │ │ │ │ ldrb r3, [sp] │ │ │ │ b 28071c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq sl, r2, ip, ror r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - umulleq r7, r6, ip, r9 │ │ │ │ + addeq r7, r6, ip, ror #18 │ │ │ │ ldrdeq sl, [r2], r8 @ │ │ │ │ │ │ │ │ 002807ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -54933,20 +54933,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ adceq sl, r2, r0, asr r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r7, r6, r0, ror #16 │ │ │ │ - addeq r7, r6, ip, lsr #15 │ │ │ │ - strdeq r7, [r6], ip │ │ │ │ + addeq r7, r6, r0, lsr r8 │ │ │ │ + addeq r7, r6, ip, ror r7 │ │ │ │ + addeq r7, r6, ip, asr #15 │ │ │ │ adceq sl, r2, r0, lsl #5 │ │ │ │ - addeq r7, r6, r0, asr r7 │ │ │ │ - rsbseq r7, r5, r8, lsl #10 │ │ │ │ + addeq r7, r6, r0, lsr #14 │ │ │ │ + ldrsbeq r7, [r5], #-72 @ 0xffffffb8 @ │ │ │ │ │ │ │ │ 0028094c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #356] @ 280ac8 │ │ │ │ @@ -55038,21 +55038,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ @ instruction: 0x00a2a1b0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r7, r6, r0, asr #13 │ │ │ │ - addeq r7, r6, r2, lsl r6 │ │ │ │ - addeq r7, r6, ip, asr r6 │ │ │ │ + umulleq r7, r6, r0, r6 │ │ │ │ + addeq r7, r6, r2, ror #11 │ │ │ │ + addeq r7, r6, ip, lsr #12 │ │ │ │ svcvc 0x00800000 │ │ │ │ ldrdeq sl, [r2], ip @ │ │ │ │ - @ instruction: 0x008675b4 │ │ │ │ - rsbseq r7, r5, ip, ror #6 │ │ │ │ + addeq r7, r6, r4, lsl #11 │ │ │ │ + rsbseq r7, r5, ip, lsr r3 │ │ │ │ │ │ │ │ 00280aec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -55147,21 +55147,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ adceq sl, r2, r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r7, r6, ip, lsl #10 │ │ │ │ - addeq r7, r6, ip, ror #8 │ │ │ │ - @ instruction: 0x008674b0 │ │ │ │ + ldrdeq r7, [r6], ip │ │ │ │ + addeq r7, r6, ip, lsr r4 │ │ │ │ + addeq r7, r6, r0, lsl #9 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r9, r2, r0, lsr pc │ │ │ │ - addeq r7, r6, r8, lsl #8 │ │ │ │ - rsbseq r7, r5, r0, asr #3 │ │ │ │ + ldrdeq r7, [r6], r8 │ │ │ │ + @ instruction: 0x00757190 │ │ │ │ │ │ │ │ 00280c98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #364] @ 280e1c │ │ │ │ @@ -55255,21 +55255,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ adceq r9, r2, r4, ror #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r7, r6, r4, lsl #7 │ │ │ │ - ldrdeq r7, [r6], r2 │ │ │ │ - addeq r7, r6, r0, lsl r3 │ │ │ │ + addeq r7, r6, r4, asr r3 │ │ │ │ + addeq r7, r6, r2, lsr #5 │ │ │ │ + addeq r7, r6, r0, ror #5 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ umlaleq r9, r2, r0, sp │ │ │ │ - addeq r7, r6, r0, ror #4 │ │ │ │ - rsbseq r7, r5, r8, lsl r0 │ │ │ │ + addeq r7, r6, r0, lsr r2 │ │ │ │ + rsbseq r6, r5, r8, ror #31 │ │ │ │ │ │ │ │ 00280e40 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -55362,19 +55362,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ adceq r9, r2, r4, lsr #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x008671b8 │ │ │ │ - addeq r7, r6, r4, lsl #2 │ │ │ │ + addeq r7, r6, r8, lsl #3 │ │ │ │ + ldrdeq r7, [r6], r4 │ │ │ │ adceq r9, r2, ip, ror #23 │ │ │ │ - addeq r7, r6, r0, asr #1 │ │ │ │ - rsbseq r6, r5, r4, ror lr │ │ │ │ + umulleq r7, r6, r0, r0 │ │ │ │ + rsbseq r6, r5, r4, asr #28 │ │ │ │ │ │ │ │ 00280fdc : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -55467,19 +55467,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ adceq r9, r2, r8, lsl fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r6, r6, lr, lsl #31 │ │ │ │ + addeq r6, r6, lr, asr pc │ │ │ │ adceq r9, r2, r4, ror sl │ │ │ │ - addeq r6, r6, ip, ror #30 │ │ │ │ - addeq r6, r6, r4, lsr #30 │ │ │ │ - ldrsbeq r6, [r5], #-200 @ 0xffffff38 @ │ │ │ │ + addeq r6, r6, ip, lsr pc │ │ │ │ + strdeq r6, [r6], r4 │ │ │ │ + rsbseq r6, r5, r8, lsr #25 │ │ │ │ │ │ │ │ 00281178 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -55540,15 +55540,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r2, r4, lsl #19 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r6, r6, ip, lsl #29 │ │ │ │ + addeq r6, r6, ip, asr lr │ │ │ │ adceq r9, r2, r8, ror #17 │ │ │ │ │ │ │ │ 00281288 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55610,15 +55610,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r2, r4, ror r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r6, r6, ip, ror sp │ │ │ │ + addeq r6, r6, ip, asr #26 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ ldrdeq r9, [r2], r8 @ │ │ │ │ │ │ │ │ 002813a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -55680,15 +55680,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r2, ip, asr r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r6, r6, r4, ror #24 │ │ │ │ + addeq r6, r6, r4, lsr ip │ │ │ │ adceq r9, r2, r0, asr #13 │ │ │ │ │ │ │ │ 002814a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55747,15 +55747,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r2, r4, asr r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r6, r6, ip, asr fp │ │ │ │ + addeq r6, r6, ip, lsr #22 │ │ │ │ @ instruction: 0x00a295b8 │ │ │ │ │ │ │ │ 002815ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55817,15 +55817,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r2, r0, asr r5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r6, r6, r8, asr sl │ │ │ │ + addeq r6, r6, r8, lsr #20 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ @ instruction: 0x00a294b4 │ │ │ │ │ │ │ │ 002816c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -55887,15 +55887,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r2, r8, lsr r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r6, r6, r0, asr #18 │ │ │ │ + addeq r6, r6, r0, lsl r9 │ │ │ │ umlaleq r9, r2, ip, r3 │ │ │ │ │ │ │ │ 002817cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55954,15 +55954,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r2, r0, lsr r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r6, r6, r8, lsr r8 │ │ │ │ + addeq r6, r6, r8, lsl #16 │ │ │ │ umlaleq r9, r2, r4, r2 │ │ │ │ │ │ │ │ 002818d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56023,15 +56023,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - addeq r6, r6, r0, ror r7 │ │ │ │ + addeq r6, r6, r0, asr #14 │ │ │ │ adceq r9, r2, r8, lsl r2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r9, r2, ip, lsl #3 │ │ │ │ │ │ │ │ 002819ec : │ │ │ │ @@ -56094,15 +56094,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - addeq r6, r6, r4, asr r6 │ │ │ │ + addeq r6, r6, r4, lsr #12 │ │ │ │ strdeq r9, [r2], ip @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r9, r2, r0, ror r0 │ │ │ │ │ │ │ │ 00281af8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -56162,15 +56162,15 @@ │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - addeq r6, r6, r8, asr #10 │ │ │ │ + addeq r6, r6, r8, lsl r5 │ │ │ │ strdeq r8, [r2], r0 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r8, r2, r4, ror #30 │ │ │ │ │ │ │ │ 00281c00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -56234,15 +56234,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ strdeq r8, [r2], ip @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r6, r6, r8, lsl r4 │ │ │ │ + addeq r6, r6, r8, ror #7 │ │ │ │ adceq r8, r2, r0, ror #28 │ │ │ │ │ │ │ │ 00281d10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56304,15 +56304,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, ip, ror #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r6, r6, r8, lsl #6 │ │ │ │ + ldrdeq r6, [r6], r8 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r8, r2, r0, asr sp │ │ │ │ │ │ │ │ 00281e28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -56374,15 +56374,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r8, [r2], r4 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq r6, [r6], r0 │ │ │ │ + addeq r6, r6, r0, asr #3 │ │ │ │ adceq r8, r2, r8, lsr ip │ │ │ │ │ │ │ │ 00281f30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56441,15 +56441,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, ip, asr #23 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r6, r6, r8, ror #1 │ │ │ │ + strheq r6, [r6], r8 │ │ │ │ adceq r8, r2, r0, lsr fp │ │ │ │ │ │ │ │ 00282034 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56509,15 +56509,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, r8, asr #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r5, r6, r0, ror #31 │ │ │ │ + @ instruction: 0x00865fb0 │ │ │ │ adceq r8, r2, r4, lsr sl │ │ │ │ │ │ │ │ 0028213c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56577,15 +56577,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, r0, asr #19 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq r5, [r6], r8 │ │ │ │ + addeq r5, r6, r8, lsr #29 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r8, r2, ip, lsr #18 │ │ │ │ │ │ │ │ 0028224c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -56645,15 +56645,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a288b0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r5, r6, r8, asr #27 │ │ │ │ + umulleq r5, r6, r8, sp │ │ │ │ adceq r8, r2, ip, lsl r8 │ │ │ │ │ │ │ │ 0028234c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56710,15 +56710,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a287b0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r5, r6, r8, asr #25 │ │ │ │ + umulleq r5, r6, r8, ip │ │ │ │ adceq r8, r2, ip, lsl r7 │ │ │ │ │ │ │ │ 00282448 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56778,15 +56778,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a286b4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r5, r6, ip, asr #23 │ │ │ │ + umulleq r5, r6, ip, fp │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r8, r2, r0, lsr #12 │ │ │ │ │ │ │ │ 00282558 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -56846,15 +56846,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, r4, lsr #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x00865abc │ │ │ │ + addeq r5, r6, ip, lsl #21 │ │ │ │ adceq r8, r2, r0, lsl r5 │ │ │ │ │ │ │ │ 00282658 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56911,15 +56911,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, r4, lsr #9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x008659bc │ │ │ │ + addeq r5, r6, ip, lsl #19 │ │ │ │ adceq r8, r2, r0, lsl r4 │ │ │ │ │ │ │ │ 00282754 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56982,15 +56982,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, r8, lsr #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r5, r6, r8, lsr #17 │ │ │ │ + addeq r5, r6, r8, ror r8 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r8, r2, r8, lsl #6 │ │ │ │ │ │ │ │ 00282870 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -57053,15 +57053,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, ip, lsl #5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r5, r6, ip, lsl #15 │ │ │ │ + addeq r5, r6, ip, asr r7 │ │ │ │ adceq r8, r2, ip, ror #3 │ │ │ │ │ │ │ │ 0028297c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57121,15 +57121,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, r0, lsl #3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r5, r6, r0, lsl #13 │ │ │ │ + addeq r5, r6, r0, asr r6 │ │ │ │ adceq r8, r2, r0, ror #1 │ │ │ │ │ │ │ │ 00282a84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -57197,15 +57197,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, r4, asr r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r5, r6, r4, ror #10 │ │ │ │ + addeq r5, r6, r4, lsr r5 │ │ │ │ @ instruction: 0x00a27fbc │ │ │ │ │ │ │ │ 00282bac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -57272,15 +57272,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r2, ip, lsr #30 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r5, r6, ip, lsr r4 │ │ │ │ + addeq r5, r6, ip, lsl #8 │ │ │ │ umlaleq r7, r2, r4, lr │ │ │ │ │ │ │ │ 00282cd0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -57419,17 +57419,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ adceq r7, r2, r0, ror #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r7, r2, r4, ror #25 │ │ │ │ - addeq r5, r6, r0, lsl #3 │ │ │ │ - @ instruction: 0x00754f98 │ │ │ │ - ldrheq r4, [r5], #-244 @ 0xffffff0c @ │ │ │ │ + addeq r5, r6, r0, asr r1 │ │ │ │ + rsbseq r4, r5, r8, ror #30 │ │ │ │ + rsbseq r4, r5, r4, lsl #31 │ │ │ │ │ │ │ │ 00282f10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ @@ -57516,17 +57516,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ adceq r7, r2, r0, ror #23 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r7, r2, r4, ror #22 │ │ │ │ - addeq r5, r6, r4 │ │ │ │ - rsbseq r4, r5, ip, lsl lr │ │ │ │ - rsbseq r4, r5, r8, lsr lr │ │ │ │ + ldrdeq r4, [r6], r4 @ │ │ │ │ + rsbseq r4, r5, ip, ror #27 │ │ │ │ + rsbseq r4, r5, r8, lsl #28 │ │ │ │ │ │ │ │ 0028308c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #220] @ 283180 │ │ │ │ @@ -57584,15 +57584,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r2, r0, ror sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r4, r6, r8, lsl #31 │ │ │ │ + addeq r4, r6, r8, asr pc │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r7, r2, r0, ror #19 │ │ │ │ │ │ │ │ 00283198 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -57651,15 +57651,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r2, r4, ror #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r4, r6, ip, ror lr │ │ │ │ + addeq r4, r6, ip, asr #28 │ │ │ │ ldrdeq r7, [r2], r4 @ │ │ │ │ │ │ │ │ 00283294 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57715,15 +57715,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r2, r8, ror #16 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r4, r6, r0, lsl #27 │ │ │ │ + addeq r4, r6, r0, asr sp │ │ │ │ ldrdeq r7, [r2], r8 @ │ │ │ │ │ │ │ │ 0028338c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57782,15 +57782,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r2, r0, ror r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r4, r6, r8, lsl #25 │ │ │ │ + addeq r4, r6, r8, asr ip │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r7, r2, r0, ror #13 │ │ │ │ │ │ │ │ 00283498 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -57849,15 +57849,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r2, r4, ror #12 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r4, r6, ip, ror fp │ │ │ │ + addeq r4, r6, ip, asr #22 │ │ │ │ ldrdeq r7, [r2], r4 @ │ │ │ │ │ │ │ │ 00283594 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57913,15 +57913,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r2, r8, ror #10 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r4, r6, r0, lsl #21 │ │ │ │ + addeq r4, r6, r0, asr sl │ │ │ │ ldrdeq r7, [r2], r8 @ │ │ │ │ │ │ │ │ 0028368c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57983,15 +57983,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r2, r0, ror r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r4, r6, r0, ror r9 │ │ │ │ + addeq r4, r6, r0, asr #18 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ ldrdeq r7, [r2], r4 @ │ │ │ │ │ │ │ │ 002837a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -58053,15 +58053,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r2, r8, asr r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r4, r6, r8, asr r8 │ │ │ │ + addeq r4, r6, r8, lsr #16 │ │ │ │ @ instruction: 0x00a272bc │ │ │ │ │ │ │ │ 002838ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58120,15 +58120,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r2, r0, asr r2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r4, r6, r0, asr r7 │ │ │ │ + addeq r4, r6, r0, lsr #14 │ │ │ │ @ instruction: 0x00a271b4 │ │ │ │ │ │ │ │ 002839b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -58195,15 +58195,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r2, r8, lsr #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r4, r6, r8, lsr r6 │ │ │ │ + addeq r4, r6, r8, lsl #12 │ │ │ │ umlaleq r7, r2, r4, r0 │ │ │ │ │ │ │ │ 00283ad4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -58269,15 +58269,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r2, r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r4, r6, r4, lsl r5 │ │ │ │ + addeq r4, r6, r4, ror #9 │ │ │ │ adceq r6, r2, r0, ror pc │ │ │ │ │ │ │ │ 00283bf4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -58413,17 +58413,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ adceq r6, r2, ip, lsr lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r6, r2, r4, asr #27 │ │ │ │ - addeq r4, r6, r8, ror #4 │ │ │ │ - rsbseq r4, r5, r0, lsl #1 │ │ │ │ - @ instruction: 0x0075409c │ │ │ │ + addeq r4, r6, r8, lsr r2 │ │ │ │ + rsbseq r4, r5, r0, asr r0 │ │ │ │ + rsbseq r4, r5, ip, rrx │ │ │ │ │ │ │ │ 00283e28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -58507,17 +58507,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ adceq r6, r2, r8, asr #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r6, r2, r0, asr ip │ │ │ │ - strdeq r4, [r6], r8 │ │ │ │ - rsbseq r3, r5, r0, lsl pc │ │ │ │ - rsbseq r3, r5, ip, lsr #30 │ │ │ │ + addeq r4, r6, r8, asr #1 │ │ │ │ + rsbseq r3, r5, r0, ror #29 │ │ │ │ + ldrsheq r3, [r5], #-236 @ 0xffffff14 @ │ │ │ │ │ │ │ │ 00283f98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #224] @ 284090 │ │ │ │ @@ -58576,15 +58576,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r2, r4, ror #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r4, r6, r4, lsl #1 │ │ │ │ + addeq r4, r6, r4, asr r0 │ │ │ │ ldrdeq r6, [r2], r0 @ │ │ │ │ │ │ │ │ 002840a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58644,15 +58644,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r2, ip, asr sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r3, r6, ip, ror pc │ │ │ │ + addeq r3, r6, ip, asr #30 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r6, r2, r8, asr #19 │ │ │ │ │ │ │ │ 002841b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -58712,15 +58712,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r2, ip, asr #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r3, r6, ip, ror #28 │ │ │ │ + addeq r3, r6, ip, lsr lr │ │ │ │ @ instruction: 0x00a268b8 │ │ │ │ │ │ │ │ 002842b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58777,15 +58777,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r2, ip, asr #16 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r3, r6, ip, ror #26 │ │ │ │ + addeq r3, r6, ip, lsr sp │ │ │ │ @ instruction: 0x00a267b8 │ │ │ │ │ │ │ │ 002843ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58844,15 +58844,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r2, r0, asr r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r3, r6, r0, ror ip │ │ │ │ + addeq r3, r6, r0, asr #24 │ │ │ │ adceq r6, r2, r0, asr #13 │ │ │ │ │ │ │ │ 002844b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58911,15 +58911,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r2, ip, asr #12 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r3, r6, ip, ror #22 │ │ │ │ + addeq r3, r6, ip, lsr fp │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ @ instruction: 0x00a265bc │ │ │ │ │ │ │ │ 002845bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -58978,15 +58978,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r2, r0, asr #10 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r3, r6, r0, ror #20 │ │ │ │ + addeq r3, r6, r0, lsr sl │ │ │ │ @ instruction: 0x00a264b0 │ │ │ │ │ │ │ │ 002846b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -59042,15 +59042,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r2, r4, asr #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r3, r6, r4, ror #18 │ │ │ │ + addeq r3, r6, r4, lsr r9 │ │ │ │ @ instruction: 0x00a263b4 │ │ │ │ │ │ │ │ 002847b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -59102,15 +59102,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - umulleq r3, r6, r4, r8 │ │ │ │ + addeq r3, r6, r4, ror #16 │ │ │ │ adceq r6, r2, r8, lsr r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r6, r2, r8, asr #5 │ │ │ │ │ │ │ │ 002848a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -59163,15 +59163,15 @@ │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - addeq r3, r6, r4, lsr #15 │ │ │ │ + addeq r3, r6, r4, ror r7 │ │ │ │ adceq r6, r2, r8, asr #4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrdeq r6, [r2], r8 @ │ │ │ │ │ │ │ │ 0028498c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -59231,15 +59231,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r2, r0, ror r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r3, r6, r8, ror r6 │ │ │ │ + addeq r3, r6, r8, asr #12 │ │ │ │ adceq r6, r2, r0, ror #1 │ │ │ │ │ │ │ │ 00284a8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59298,15 +59298,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r2, r0, ror r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r3, r6, r8, ror r5 │ │ │ │ + addeq r3, r6, r8, asr #10 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r5, r2, r0, ror #31 │ │ │ │ │ │ │ │ 00284b94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -59364,15 +59364,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, r8, ror #30 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r3, r6, r0, ror r4 │ │ │ │ + addeq r3, r6, r0, asr #8 │ │ │ │ ldrdeq r5, [r2], r8 @ │ │ │ │ │ │ │ │ 00284c90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59428,15 +59428,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, ip, ror #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r3, r6, r4, ror r3 │ │ │ │ + addeq r3, r6, r4, asr #6 │ │ │ │ ldrdeq r5, [r2], ip @ │ │ │ │ │ │ │ │ 00284d88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59495,15 +59495,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, r4, ror sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r3, r6, ip, ror r2 │ │ │ │ + addeq r3, r6, ip, asr #4 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r5, r2, r4, ror #25 │ │ │ │ │ │ │ │ 00284e90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -59561,15 +59561,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, ip, ror #24 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r3, r6, r4, ror r1 │ │ │ │ + addeq r3, r6, r4, asr #2 │ │ │ │ ldrdeq r5, [r2], ip @ │ │ │ │ │ │ │ │ 00284f8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59625,15 +59625,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, r0, ror fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r3, r6, r8, ror r0 │ │ │ │ + addeq r3, r6, r8, asr #32 │ │ │ │ adceq r5, r2, r0, ror #21 │ │ │ │ │ │ │ │ 00285084 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59691,15 +59691,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x00862fbc │ │ │ │ + addeq r2, r6, ip, lsl #31 │ │ │ │ adceq r5, r2, r4, ror #20 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r5, r2, r4, ror #19 │ │ │ │ │ │ │ │ 00285190 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -59758,15 +59758,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x00862eb0 │ │ │ │ + addeq r2, r6, r0, lsl #29 │ │ │ │ adceq r5, r2, r8, asr r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrdeq r5, [r2], r8 @ │ │ │ │ │ │ │ │ 00285290 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -59823,15 +59823,15 @@ │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x00862db0 │ │ │ │ + addeq r2, r6, r0, lsl #27 │ │ │ │ adceq r5, r2, r8, asr r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrdeq r5, [r2], r8 @ │ │ │ │ │ │ │ │ 0028538c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -59891,15 +59891,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, r0, ror r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r2, r6, ip, lsl #25 │ │ │ │ + addeq r2, r6, ip, asr ip │ │ │ │ adceq r5, r2, r0, ror #13 │ │ │ │ │ │ │ │ 0028548c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59958,15 +59958,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, r0, ror r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r2, r6, ip, lsl #23 │ │ │ │ + addeq r2, r6, ip, asr fp │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r5, r2, r0, ror #11 │ │ │ │ │ │ │ │ 00285594 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60024,15 +60024,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, r8, ror #10 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r2, r6, r4, lsl #21 │ │ │ │ + addeq r2, r6, r4, asr sl │ │ │ │ ldrdeq r5, [r2], r8 @ │ │ │ │ │ │ │ │ 00285690 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60088,15 +60088,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, ip, ror #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r2, r6, r8, lsl #19 │ │ │ │ + addeq r2, r6, r8, asr r9 │ │ │ │ ldrdeq r5, [r2], ip @ │ │ │ │ │ │ │ │ 00285788 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60152,15 +60152,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, r4, ror r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r2, r6, ip, lsl #17 │ │ │ │ + addeq r2, r6, ip, asr r8 │ │ │ │ adceq r5, r2, ip, ror #5 │ │ │ │ │ │ │ │ 00285880 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60217,15 +60217,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, ip, ror r2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - umulleq r2, r6, r4, r7 │ │ │ │ + addeq r2, r6, r4, ror #14 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r5, [r2], r4 @ │ │ │ │ │ │ │ │ 00285980 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60281,15 +60281,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, ip, ror r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - umulleq r2, r6, r4, r6 │ │ │ │ + addeq r2, r6, r4, ror #12 │ │ │ │ strdeq r5, [r2], r4 @ │ │ │ │ │ │ │ │ 00285a74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60343,15 +60343,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, r8, lsl #1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r2, r6, r0, lsr #11 │ │ │ │ + addeq r2, r6, r0, ror r5 │ │ │ │ adceq r5, r2, r0 │ │ │ │ │ │ │ │ 00285b64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60408,15 +60408,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ umlaleq r4, r2, r8, pc @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x008624b0 │ │ │ │ + addeq r2, r6, r0, lsl #9 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r4, r2, r0, lsl pc │ │ │ │ │ │ │ │ 00285c64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60472,15 +60472,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ umlaleq r4, r2, r8, lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x008623b0 │ │ │ │ + addeq r2, r6, r0, lsl #7 │ │ │ │ adceq r4, r2, r0, lsl lr │ │ │ │ │ │ │ │ 00285d58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60534,15 +60534,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, r4, lsr #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x008622bc │ │ │ │ + addeq r2, r6, ip, lsl #5 │ │ │ │ adceq r4, r2, ip, lsl sp │ │ │ │ │ │ │ │ 00285e48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60602,15 +60602,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a24cb4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x008621b4 │ │ │ │ + addeq r2, r6, r4, lsl #3 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r4, r2, r0, lsr #24 │ │ │ │ │ │ │ │ 00285f54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60669,15 +60669,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, r8, lsr #23 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r2, r6, r8, lsr #1 │ │ │ │ + addeq r2, r6, r8, ror r0 │ │ │ │ adceq r4, r2, r4, lsl fp │ │ │ │ │ │ │ │ 00286054 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60734,15 +60734,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, r8, lsr #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r6, r8, lsr #31 │ │ │ │ + addeq r1, r6, r8, ror pc │ │ │ │ adceq r4, r2, r4, lsl sl │ │ │ │ │ │ │ │ 00286150 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -60807,15 +60807,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, r8, lsl #19 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - umulleq r1, r6, r8, lr │ │ │ │ + addeq r1, r6, r8, ror #28 │ │ │ │ strdeq r4, [r2], ip @ │ │ │ │ │ │ │ │ 0028626c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -60879,15 +60879,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, ip, ror #16 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r6, ip, ror sp │ │ │ │ + addeq r1, r6, ip, asr #26 │ │ │ │ adceq r4, r2, r0, ror #15 │ │ │ │ │ │ │ │ 00286384 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60993,15 +60993,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a246b8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r6, r8, asr #23 │ │ │ │ + umulleq r1, r6, r8, fp │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r4, r2, r4, lsr r6 │ │ │ │ │ │ │ │ 00286540 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61056,15 +61056,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a245bc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq r1, [r6], r4 │ │ │ │ + addeq r1, r6, r4, lsr #21 │ │ │ │ adceq r4, r2, r8, lsr r5 │ │ │ │ │ │ │ │ 00286630 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61117,15 +61117,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, ip, asr #9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r6, r4, ror #19 │ │ │ │ + @ instruction: 0x008619b4 │ │ │ │ adceq r4, r2, r8, asr #8 │ │ │ │ │ │ │ │ 0028671c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61181,15 +61181,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, r0, ror #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq r1, [r6], r0 │ │ │ │ + addeq r1, r6, r0, asr #17 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r4, r2, ip, asr r3 │ │ │ │ │ │ │ │ 00286818 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61244,15 +61244,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, r4, ror #5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq r1, [r6], ip │ │ │ │ + addeq r1, r6, ip, asr #15 │ │ │ │ adceq r4, r2, r0, ror #4 │ │ │ │ │ │ │ │ 00286908 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61305,15 +61305,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ strdeq r4, [r2], r4 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r6, ip, lsl #14 │ │ │ │ + ldrdeq r1, [r6], ip │ │ │ │ adceq r4, r2, r0, ror r1 │ │ │ │ │ │ │ │ 002869f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61372,15 +61372,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, r8, lsl #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r6, r4, lsl #12 │ │ │ │ + ldrdeq r1, [r6], r4 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r4, r2, r8, ror r0 │ │ │ │ │ │ │ │ 00286afc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61438,15 +61438,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r6, r0, lsl #10 │ │ │ │ + ldrdeq r1, [r6], r0 │ │ │ │ adceq r3, r2, r0, ror pc │ │ │ │ │ │ │ │ 00286bf8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61502,15 +61502,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r4, lsl #30 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r6, r4, lsl #8 │ │ │ │ + ldrdeq r1, [r6], r4 │ │ │ │ adceq r3, r2, r4, ror lr │ │ │ │ │ │ │ │ 00286cf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -61574,15 +61574,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r8, ror #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq r1, [r6], r8 │ │ │ │ + addeq r1, r6, r8, asr #5 │ │ │ │ adceq r3, r2, r0, ror #26 │ │ │ │ │ │ │ │ 00286e08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -61645,15 +61645,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r3, [r2], r0 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r6, r0, ror #3 │ │ │ │ + @ instruction: 0x008611b0 │ │ │ │ adceq r3, r2, r8, asr #24 │ │ │ │ │ │ │ │ 00286f1c : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61759,15 +61759,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r0, lsr #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r6, r0, asr #32 │ │ │ │ + addeq r1, r6, r0, lsl r0 │ │ │ │ umlaleq r3, r2, r8, sl │ │ │ │ │ │ │ │ 002870d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61824,15 +61824,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r8, lsr #20 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r0, r6, r8, asr #30 │ │ │ │ + addeq r0, r6, r8, lsl pc │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r3, r2, r0, lsr #19 │ │ │ │ │ │ │ │ 002871d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61888,15 +61888,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r8, lsr #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r0, r6, r8, asr #28 │ │ │ │ + addeq r0, r6, r8, lsl lr │ │ │ │ adceq r3, r2, r0, lsr #17 │ │ │ │ │ │ │ │ 002872c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61950,15 +61950,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r4, lsr r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r0, r6, r4, asr sp │ │ │ │ + addeq r0, r6, r4, lsr #26 │ │ │ │ adceq r3, r2, ip, lsr #15 │ │ │ │ │ │ │ │ 002873b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62013,15 +62013,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r4, asr #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r0, r6, r4, ror #24 │ │ │ │ + addeq r0, r6, r4, lsr ip │ │ │ │ adceq r3, r2, r0, asr #13 │ │ │ │ │ │ │ │ 002874ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62077,15 +62077,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r0, asr r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r0, r6, r0, ror fp │ │ │ │ + addeq r0, r6, r0, asr #22 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r3, r2, ip, asr #11 │ │ │ │ │ │ │ │ 002875a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -62140,15 +62140,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r4, asr r5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r0, r6, r4, ror sl │ │ │ │ + addeq r0, r6, r4, asr #20 │ │ │ │ ldrdeq r3, [r2], r0 @ │ │ │ │ │ │ │ │ 00287698 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62201,15 +62201,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r4, ror #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r0, r6, r4, lsl #19 │ │ │ │ + addeq r0, r6, r4, asr r9 │ │ │ │ adceq r3, r2, r0, ror #7 │ │ │ │ │ │ │ │ 00287784 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -62292,15 +62292,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r3, [sp, #1] │ │ │ │ b 2877f8 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r0, ror r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r0, r6, r4, lsl r8 │ │ │ │ + addeq r0, r6, r4, ror #15 │ │ │ │ umlaleq r3, r2, ip, r2 │ │ │ │ │ │ │ │ 002878e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -62384,15 +62384,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 287960 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r0, lsl r2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r0, r6, ip, lsr #13 │ │ │ │ + addeq r0, r6, ip, ror r6 │ │ │ │ adceq r3, r2, r4, lsr r1 │ │ │ │ │ │ │ │ 00287a50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -62476,15 +62476,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 287ac8 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r8, lsr #1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r0, r6, r4, asr #10 │ │ │ │ + addeq r0, r6, r4, lsl r5 │ │ │ │ adceq r2, r2, ip, asr #31 │ │ │ │ │ │ │ │ 00287bb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62560,15 +62560,15 @@ │ │ │ │ rsc r3, r3, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 287c2c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r2, r0, asr #30 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq r0, [r6], r8 │ │ │ │ + addeq r0, r6, r8, asr #7 │ │ │ │ adceq r2, r2, r0, lsl #29 │ │ │ │ │ │ │ │ 00287d00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62643,15 +62643,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 287d70 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r2, r4, lsl #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x008602b4 │ │ │ │ + addeq r0, r6, r4, lsl #5 │ │ │ │ adceq r2, r2, ip, lsr sp │ │ │ │ │ │ │ │ 00287e44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62726,15 +62726,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 287eb4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r2, r0, asr #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r0, r6, r0, ror r1 │ │ │ │ + addeq r0, r6, r0, asr #2 │ │ │ │ strdeq r2, [r2], r8 @ │ │ │ │ │ │ │ │ 00287f88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62809,15 +62809,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 287ff8 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r2, ip, ror fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r0, r6, ip, lsr #32 │ │ │ │ + strdeq pc, [r5], ip │ │ │ │ @ instruction: 0x00a22ab4 │ │ │ │ │ │ │ │ 002880cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -62835,15 +62835,15 @@ │ │ │ │ bne 288168 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 288168 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 288168 │ │ │ │ - bl 9d5a88 │ │ │ │ + bl 9d5a58 │ │ │ │ ldr r2, [pc, #284] @ 28824c │ │ │ │ ldr r3, [pc, #276] @ 288248 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -62911,15 +62911,15 @@ │ │ │ │ eor r0, r0, r3 │ │ │ │ b 288128 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r2, r8, lsr sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r2, r2, ip, ror #19 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq pc, r5, r4, asr lr @ │ │ │ │ + addeq pc, r5, r4, lsr #28 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0028825c : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asr r1, r0, #31 │ │ │ │ b 2880cc │ │ │ │ @@ -62947,15 +62947,15 @@ │ │ │ │ mov ip, r0 │ │ │ │ tst lr, #16 │ │ │ │ mov r3, r1 │ │ │ │ beq 288310 │ │ │ │ ldrb lr, [r2, #2] │ │ │ │ cmp lr, #0 │ │ │ │ bne 288310 │ │ │ │ - bl 9d5a88 │ │ │ │ + bl 9d5a58 │ │ │ │ ldr r2, [pc, #260] @ 2883dc │ │ │ │ ldr r3, [pc, #252] @ 2883d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63016,15 +63016,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 2882d0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r2, r8, lsl #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r2, r2, r4, asr #16 │ │ │ │ - addeq pc, r5, r4, asr #25 │ │ │ │ + umulleq pc, r5, r4, ip @ │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 002883e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63039,15 +63039,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 288478 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 288478 │ │ │ │ - bl 9d5a58 │ │ │ │ + bl 9d5a28 │ │ │ │ ldr r2, [pc, #260] @ 288544 │ │ │ │ ldr r3, [pc, #252] @ 288540 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63108,15 +63108,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 288438 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r2, r8, lsl r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrdeq r2, [r2], ip @ │ │ │ │ - addeq pc, r5, ip, asr fp @ │ │ │ │ + addeq pc, r5, ip, lsr #22 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 00288550 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63131,15 +63131,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2885e0 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2885e0 │ │ │ │ - bl 9d5a58 │ │ │ │ + bl 9d5a28 │ │ │ │ ldr r2, [pc, #260] @ 2886ac │ │ │ │ ldr r3, [pc, #252] @ 2886a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63200,15 +63200,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 2885a0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a225b0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r2, r2, r4, ror r5 │ │ │ │ - strdeq pc, [r5], r4 │ │ │ │ + addeq pc, r5, r4, asr #19 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 002886b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -63226,15 +63226,15 @@ │ │ │ │ bne 288750 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 288750 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 288750 │ │ │ │ - bl 9d5130 │ │ │ │ + bl 9d5100 │ │ │ │ ldr r2, [pc, #284] @ 288838 │ │ │ │ ldr r3, [pc, #276] @ 288834 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63302,15 +63302,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 288714 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r2, ip, asr #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r2, r2, r0, lsl #8 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq pc, r5, ip, ror #16 │ │ │ │ + addeq pc, r5, ip, lsr r8 @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 00288848 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -63328,15 +63328,15 @@ │ │ │ │ bne 2888e0 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 2888e0 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2888e0 │ │ │ │ - bl 9d50ac │ │ │ │ + bl 9d507c │ │ │ │ ldr r2, [pc, #284] @ 2889c8 │ │ │ │ ldr r3, [pc, #276] @ 2889c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63404,15 +63404,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 2888a4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a222b4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r2, r2, r0, ror r2 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - ldrdeq pc, [r5], ip │ │ │ │ + addeq pc, r5, ip, lsr #13 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002889d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -63430,15 +63430,15 @@ │ │ │ │ bne 288a70 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 288a70 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 288a70 │ │ │ │ - bl 9d50ac │ │ │ │ + bl 9d507c │ │ │ │ ldr r2, [pc, #284] @ 288b58 │ │ │ │ ldr r3, [pc, #276] @ 288b54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63506,15 +63506,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 288a34 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r2, r4, lsr #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r2, r2, r0, ror #1 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq pc, r5, ip, asr #10 │ │ │ │ + addeq pc, r5, ip, lsl r5 @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 00288b68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63530,15 +63530,15 @@ │ │ │ │ mov ip, r0 │ │ │ │ tst lr, #16 │ │ │ │ mov r3, r1 │ │ │ │ beq 288bf8 │ │ │ │ ldrb lr, [r2, #2] │ │ │ │ cmp lr, #0 │ │ │ │ bne 288bf8 │ │ │ │ - bl 9d5130 │ │ │ │ + bl 9d5100 │ │ │ │ ldr r2, [pc, #260] @ 288cc8 │ │ │ │ ldr r3, [pc, #252] @ 288cc4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63599,15 +63599,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 288bbc │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ umlaleq r1, r2, ip, pc @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r1, r2, r8, asr pc │ │ │ │ - ldrdeq pc, [r5], ip │ │ │ │ + addeq pc, r5, ip, lsr #7 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 00288cd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63622,15 +63622,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 288d60 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 288d60 │ │ │ │ - bl 9d50ac │ │ │ │ + bl 9d507c │ │ │ │ ldr r2, [pc, #260] @ 288e30 │ │ │ │ ldr r3, [pc, #252] @ 288e2c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63691,15 +63691,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 288d24 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r2, ip, lsr #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r1, [r2], r0 @ │ │ │ │ - addeq pc, r5, r4, ror r2 @ │ │ │ │ + addeq pc, r5, r4, asr #4 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 00288e3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63714,15 +63714,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 288ec8 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 288ec8 │ │ │ │ - bl 9d50ac │ │ │ │ + bl 9d507c │ │ │ │ ldr r2, [pc, #260] @ 288f98 │ │ │ │ ldr r3, [pc, #252] @ 288f94 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63783,15 +63783,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 288e8c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r2, r4, asr #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r1, r2, r8, lsl #25 │ │ │ │ - addeq pc, r5, ip, lsl #2 │ │ │ │ + ldrdeq pc, [r5], ip │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 00288fa4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -63875,15 +63875,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r3, [sp, #1] │ │ │ │ b 289018 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r2, r0, asr fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - strdeq lr, [r5], r4 │ │ │ │ + addeq lr, r5, r4, asr #31 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq r1, r2, r8, ror sl │ │ │ │ │ │ │ │ 00289110 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asr r1, r0, #31 │ │ │ │ @@ -64450,15 +64450,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r2, r4, lsl #5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq lr, r5, ip, asr #14 │ │ │ │ + addeq lr, r5, ip, lsl r7 │ │ │ │ adceq r1, r2, ip, asr #3 │ │ │ │ │ │ │ │ 002899a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64524,15 +64524,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r2, ip, asr r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq lr, r5, r0, lsr r6 │ │ │ │ + addeq lr, r5, r0, lsl #12 │ │ │ │ adceq r1, r2, ip, lsr #1 │ │ │ │ │ │ │ │ 00289ac0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64598,15 +64598,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r2, ip, lsr r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq lr, r5, r0, lsl r5 │ │ │ │ + addeq lr, r5, r0, ror #9 │ │ │ │ adceq r0, r2, ip, lsl #31 │ │ │ │ │ │ │ │ 00289be0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64668,15 +64668,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, r8, lsl pc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq lr, [r5], r8 │ │ │ │ + addeq lr, r5, r8, asr #7 │ │ │ │ adceq r0, r2, r8, ror lr │ │ │ │ │ │ │ │ 00289cf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64731,15 +64731,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, r4, lsl lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq lr, r5, r8, lsl #6 │ │ │ │ + ldrdeq lr, [r5], r8 │ │ │ │ adceq r0, r2, r0, lsl #27 │ │ │ │ │ │ │ │ 00289de4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64794,15 +64794,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, r0, lsr #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq lr, r5, r4, lsl r2 │ │ │ │ + addeq lr, r5, r4, ror #3 │ │ │ │ adceq r0, r2, ip, lsl #25 │ │ │ │ │ │ │ │ 00289ed8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64857,15 +64857,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, ip, lsr #24 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq lr, r5, r0, lsr #2 │ │ │ │ + strdeq lr, [r5], r0 │ │ │ │ umlaleq r0, r2, r8, fp │ │ │ │ │ │ │ │ 00289fcc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64883,15 +64883,15 @@ │ │ │ │ bne 28a068 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 28a068 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 28a068 │ │ │ │ - bl 9d5a78 │ │ │ │ + bl 9d5a48 │ │ │ │ ldr r2, [pc, #240] @ 28a120 │ │ │ │ ldr r3, [pc, #232] @ 28a11c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64947,15 +64947,15 @@ │ │ │ │ lsl lr, lr, r1 │ │ │ │ mov r2, #2 │ │ │ │ b 28a080 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, r8, lsr fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r0, r2, ip, ror #21 │ │ │ │ - ldrdeq sp, [r5], r4 │ │ │ │ + addeq sp, r5, r4, lsr #31 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0028a130 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -64974,15 +64974,15 @@ │ │ │ │ bne 28a1cc │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 28a1cc │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 28a1cc │ │ │ │ - bl 9d5a50 │ │ │ │ + bl 9d5a20 │ │ │ │ ldr r2, [pc, #220] @ 28a270 │ │ │ │ ldr r3, [pc, #212] @ 28a26c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65033,15 +65033,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 28a1e4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, ip, asr #19 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r0, r2, r8, lsl #19 │ │ │ │ - addeq sp, r5, r4, ror lr │ │ │ │ + addeq sp, r5, r4, asr #28 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0028a280 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -65060,15 +65060,15 @@ │ │ │ │ bne 28a31c │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 28a31c │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 28a31c │ │ │ │ - bl 9d5a50 │ │ │ │ + bl 9d5a20 │ │ │ │ ldr r2, [pc, #220] @ 28a3c0 │ │ │ │ ldr r3, [pc, #212] @ 28a3bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65119,15 +65119,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 28a334 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, ip, ror r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r0, r2, r8, lsr r8 │ │ │ │ - addeq sp, r5, r4, lsr #26 │ │ │ │ + strdeq sp, [r5], r4 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0028a3d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -65144,15 +65144,15 @@ │ │ │ │ mov lr, r0 │ │ │ │ tst r3, #16 │ │ │ │ mov ip, r1 │ │ │ │ beq 28a464 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne 28a464 │ │ │ │ - bl 9d5a78 │ │ │ │ + bl 9d5a48 │ │ │ │ ldr r2, [pc, #212] @ 28a500 │ │ │ │ ldr r3, [pc, #204] @ 28a4fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65201,15 +65201,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 28a424 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, r4, lsr r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r0, [r2], r0 @ │ │ │ │ - addeq sp, r5, r8, lsr #23 │ │ │ │ + addeq sp, r5, r8, ror fp │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0028a50c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65224,15 +65224,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 28a598 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 28a598 │ │ │ │ - bl 9d5a50 │ │ │ │ + bl 9d5a20 │ │ │ │ ldr r2, [pc, #184] @ 28a61c │ │ │ │ ldr r3, [pc, #176] @ 28a618 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65274,15 +65274,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 28a55c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ strdeq r0, [r2], r4 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x00a205b8 │ │ │ │ - umulleq sp, r5, r8, sl │ │ │ │ + addeq sp, r5, r8, ror #20 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0028a628 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65297,15 +65297,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 28a6b4 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 28a6b4 │ │ │ │ - bl 9d5a50 │ │ │ │ + bl 9d5a20 │ │ │ │ ldr r2, [pc, #184] @ 28a738 │ │ │ │ ldr r3, [pc, #176] @ 28a734 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65347,15 +65347,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 28a678 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r0, [r2], r8 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umlaleq r0, r2, ip, r4 │ │ │ │ - addeq sp, r5, ip, ror r9 │ │ │ │ + addeq sp, r5, ip, asr #18 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0028a744 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65373,15 +65373,15 @@ │ │ │ │ bne 28a7dc │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 28a7dc │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 28a7dc │ │ │ │ - bl 9d511c │ │ │ │ + bl 9d50ec │ │ │ │ ldr r2, [pc, #240] @ 28a898 │ │ │ │ ldr r3, [pc, #232] @ 28a894 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65437,15 +65437,15 @@ │ │ │ │ lsl lr, lr, r1 │ │ │ │ mov r2, #2 │ │ │ │ b 28a7f4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, r0, asr #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r0, r2, r4, ror r3 │ │ │ │ - addeq sp, r5, r0, ror #16 │ │ │ │ + addeq sp, r5, r0, lsr r8 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0028a8a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -65464,15 +65464,15 @@ │ │ │ │ bne 28a940 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 28a940 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 28a940 │ │ │ │ - bl 9d5088 │ │ │ │ + bl 9d5058 │ │ │ │ ldr r2, [pc, #220] @ 28a9e8 │ │ │ │ ldr r3, [pc, #212] @ 28a9e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65523,15 +65523,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 28a958 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, r4, asr r2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r0, r2, r0, lsl r2 │ │ │ │ - addeq sp, r5, r0, lsl #14 │ │ │ │ + ldrdeq sp, [r5], r0 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0028a9f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -65550,15 +65550,15 @@ │ │ │ │ bne 28aa90 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 28aa90 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 28aa90 │ │ │ │ - bl 9d5088 │ │ │ │ + bl 9d5058 │ │ │ │ ldr r2, [pc, #220] @ 28ab38 │ │ │ │ ldr r3, [pc, #212] @ 28ab34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65609,15 +65609,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 28aaa8 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, r4, lsl #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r0, r2, r0, asr #1 │ │ │ │ - @ instruction: 0x0085d5b0 │ │ │ │ + addeq sp, r5, r0, lsl #11 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0028ab48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -65634,15 +65634,15 @@ │ │ │ │ mov lr, r0 │ │ │ │ tst r3, #16 │ │ │ │ mov ip, r1 │ │ │ │ beq 28abd8 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne 28abd8 │ │ │ │ - bl 9d511c │ │ │ │ + bl 9d50ec │ │ │ │ ldr r2, [pc, #212] @ 28ac78 │ │ │ │ ldr r3, [pc, #204] @ 28ac74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65691,15 +65691,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 28ab9c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a1ffbc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq pc, r1, r8, ror pc @ │ │ │ │ - addeq sp, r5, r4, lsr r4 │ │ │ │ + addeq sp, r5, r4, lsl #8 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0028ac84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65714,15 +65714,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 28ad0c │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 28ad0c │ │ │ │ - bl 9d5088 │ │ │ │ + bl 9d5058 │ │ │ │ ldr r2, [pc, #184] @ 28ad94 │ │ │ │ ldr r3, [pc, #176] @ 28ad90 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65764,15 +65764,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 28acd4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r1, ip, ror lr @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq pc, r1, r0, asr #28 │ │ │ │ - addeq sp, r5, r4, lsr #6 │ │ │ │ + strdeq sp, [r5], r4 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0028ada0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65787,15 +65787,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 28ae28 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 28ae28 │ │ │ │ - bl 9d5088 │ │ │ │ + bl 9d5058 │ │ │ │ ldr r2, [pc, #184] @ 28aeb0 │ │ │ │ ldr r3, [pc, #176] @ 28aeac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65837,15 +65837,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 28adf0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r1, r0, ror #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq pc, r1, r4, lsr #26 │ │ │ │ - addeq sp, r5, r8, lsl #4 │ │ │ │ + ldrdeq sp, [r5], r8 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0028aebc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65914,15 +65914,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r1, ip, lsr ip @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq sp, r5, r4, lsl #2 │ │ │ │ + ldrdeq sp, [r5], r4 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq pc, r1, r4, lsl #23 │ │ │ │ │ │ │ │ 0028afec : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -66003,15 +66003,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldrdeq pc, [r1], ip @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x0085cfbc │ │ │ │ + addeq ip, r5, ip, lsl #31 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq pc, r1, ip, lsr sl @ │ │ │ │ │ │ │ │ 0028b130 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66067,15 +66067,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldrdeq pc, [r1], r4 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq ip, r5, r8, asr #29 │ │ │ │ + umulleq ip, r5, r8, lr │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq pc, r1, r0, asr #18 │ │ │ │ │ │ │ │ 0028b228 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66131,15 +66131,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldrdeq pc, [r1], ip @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq ip, [r5], r0 │ │ │ │ + addeq ip, r5, r0, lsr #27 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq pc, r1, r8, asr #16 │ │ │ │ │ │ │ │ 0028b320 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66195,15 +66195,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r1, r4, ror #15 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq ip, [r5], r8 │ │ │ │ + addeq ip, r5, r8, lsr #25 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq pc, r1, r0, asr r7 @ │ │ │ │ │ │ │ │ 0028b418 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66728,15 +66728,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r1, ip, asr #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq ip, r5, r0, asr r6 │ │ │ │ + addeq ip, r5, r0, lsr #12 │ │ │ │ adceq pc, r1, r0, lsr #32 │ │ │ │ │ │ │ │ 0028bb50 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66836,15 +66836,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r1, r4, lsr #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq ip, r5, r8, lsr #9 │ │ │ │ + addeq ip, r5, r8, ror r4 │ │ │ │ adceq lr, r1, r8, ror lr │ │ │ │ │ │ │ │ 0028bcf8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66944,15 +66944,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ strdeq lr, [r1], ip @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq ip, r5, r0, lsl #6 │ │ │ │ + ldrdeq ip, [r5], r0 │ │ │ │ ldrdeq lr, [r1], r0 @ │ │ │ │ │ │ │ │ 0028bea0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67052,15 +67052,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r1, r4, asr ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq ip, r5, r8, asr r1 │ │ │ │ + addeq ip, r5, r8, lsr #2 │ │ │ │ adceq lr, r1, r8, lsr #22 │ │ │ │ │ │ │ │ 0028c048 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67160,15 +67160,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r1, ip, lsr #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x0085bfb0 │ │ │ │ + addeq fp, r5, r0, lsl #31 │ │ │ │ adceq lr, r1, r0, lsl #19 │ │ │ │ │ │ │ │ 0028c1f0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67268,15 +67268,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r1, r4, lsl #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq fp, r5, r8, lsl #28 │ │ │ │ + ldrdeq fp, [r5], r8 │ │ │ │ ldrdeq lr, [r1], r8 @ │ │ │ │ │ │ │ │ 0028c398 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67376,15 +67376,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r1, ip, asr r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq fp, r5, r0, ror #24 │ │ │ │ + addeq fp, r5, r0, lsr ip │ │ │ │ adceq lr, r1, r0, lsr r6 │ │ │ │ │ │ │ │ 0028c540 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67484,15 +67484,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a1e5b4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x0085bab8 │ │ │ │ + addeq fp, r5, r8, lsl #21 │ │ │ │ adceq lr, r1, r8, lsl #9 │ │ │ │ │ │ │ │ 0028c6e8 : │ │ │ │ mov r3, #0 │ │ │ │ b 260858 │ │ │ │ │ │ │ │ 0028c6f0 : │ │ │ │ @@ -67521,46 +67521,46 @@ │ │ │ │ b 260bf8 │ │ │ │ ldr r3, [pc, #180] @ 28c800 │ │ │ │ and r3, r3, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 28c7b0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d5ef8 │ │ │ │ + bl 9d5ec8 │ │ │ │ mov r6, r4 │ │ │ │ mov r7, r5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28c7bc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d5ea8 │ │ │ │ + bl 9d5e78 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28c7bc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d5ebc │ │ │ │ + bl 9d5e8c │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bics r3, r5, #-2147483648 @ 0x80000000 │ │ │ │ bne 28c72c │ │ │ │ b 28c754 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d5ef8 │ │ │ │ + bl 9d5ec8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28c72c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d5ed0 │ │ │ │ + bl 9d5ea0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28c72c │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -67590,46 +67590,46 @@ │ │ │ │ b 260bf8 │ │ │ │ ldr r3, [pc, #180] @ 28c90c │ │ │ │ and r3, r3, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 28c8bc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d5ef8 │ │ │ │ + bl 9d5ec8 │ │ │ │ mov r6, r4 │ │ │ │ mov r7, r5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28c8c8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d5ea8 │ │ │ │ + bl 9d5e78 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28c8c8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d5ebc │ │ │ │ + bl 9d5e8c │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bics r3, r5, #-2147483648 @ 0x80000000 │ │ │ │ bne 28c838 │ │ │ │ b 28c860 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d5ef8 │ │ │ │ + bl 9d5ec8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28c838 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d5ed0 │ │ │ │ + bl 9d5ea0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28c838 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -67676,33 +67676,33 @@ │ │ │ │ lsl r3, r3, #20 │ │ │ │ orrs r3, r3, #0 │ │ │ │ beq 28ca28 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d572c │ │ │ │ + bl 9d56fc │ │ │ │ mov sl, r4 │ │ │ │ mov fp, r5 │ │ │ │ mov r8, r6 │ │ │ │ mov r9, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28ca38 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d56dc │ │ │ │ + bl 9d56ac │ │ │ │ cmp r0, #0 │ │ │ │ bne 28ca38 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d56f0 │ │ │ │ + bl 9d56c0 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -67712,22 +67712,22 @@ │ │ │ │ orrs r3, r3, r6 │ │ │ │ bne 28c954 │ │ │ │ b 28c9a8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 9d572c │ │ │ │ + bl 9d56fc │ │ │ │ cmp r0, #0 │ │ │ │ bne 28c954 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 9d5704 │ │ │ │ + bl 9d56d4 │ │ │ │ cmp r0, #0 │ │ │ │ mvneq r0, #0 │ │ │ │ bne 28c954 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -67774,33 +67774,33 @@ │ │ │ │ lsl r3, r3, #20 │ │ │ │ orrs r3, r3, #0 │ │ │ │ beq 28cba8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d572c │ │ │ │ + bl 9d56fc │ │ │ │ mov sl, r4 │ │ │ │ mov fp, r5 │ │ │ │ mov r8, r6 │ │ │ │ mov r9, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28cbb8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d56dc │ │ │ │ + bl 9d56ac │ │ │ │ cmp r0, #0 │ │ │ │ bne 28cbb8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d56f0 │ │ │ │ + bl 9d56c0 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -67810,22 +67810,22 @@ │ │ │ │ orrs r3, r3, r6 │ │ │ │ bne 28cad4 │ │ │ │ b 28cb28 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 9d572c │ │ │ │ + bl 9d56fc │ │ │ │ cmp r0, #0 │ │ │ │ bne 28cad4 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 9d5704 │ │ │ │ + bl 9d56d4 │ │ │ │ cmp r0, #0 │ │ │ │ mvneq r0, #0 │ │ │ │ bne 28cad4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -68024,21 +68024,21 @@ │ │ │ │ ldr r2, [pc, #48] @ 28cf04 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ adceq sp, r1, r4, lsr #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x0085b2b4 │ │ │ │ - addeq fp, r5, r4, lsr #4 │ │ │ │ + addeq fp, r5, r4, lsl #5 │ │ │ │ + strdeq fp, [r5], r4 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq fp, r5, r4, lsr r2 │ │ │ │ + addeq fp, r5, r4, lsl #4 │ │ │ │ @ instruction: 0x00a1dcb8 │ │ │ │ - umulleq fp, r5, ip, r1 │ │ │ │ - rsbseq sl, r4, r0, asr pc │ │ │ │ + addeq fp, r5, ip, ror #2 │ │ │ │ + rsbseq sl, r4, r0, lsr #30 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0028cf08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -68136,22 +68136,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 28d0c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ strdeq sp, [r1], r0 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq fp, [r5], r0 │ │ │ │ - addeq fp, r5, lr, rrx │ │ │ │ + addeq fp, r5, r0, asr #1 │ │ │ │ + addeq fp, r5, lr, lsr r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq fp, r5, r8, ror r0 │ │ │ │ + addeq fp, r5, r8, asr #32 │ │ │ │ svcvc 0x00800000 │ │ │ │ strdeq sp, [r1], r8 @ │ │ │ │ - addeq sl, r5, r4, ror #31 │ │ │ │ - @ instruction: 0x0074ad98 │ │ │ │ + @ instruction: 0x0085afb4 │ │ │ │ + rsbseq sl, r4, r8, ror #26 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0028d0c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -68248,24 +68248,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #52] @ 28d280 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ - addeq sl, r5, r0, lsl #31 │ │ │ │ + addeq sl, r5, r0, asr pc │ │ │ │ adceq sp, r1, r4, lsr #20 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x0085aeb4 │ │ │ │ + addeq sl, r5, r4, lsl #29 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - @ instruction: 0x0085aeb8 │ │ │ │ + addeq sl, r5, r8, lsl #29 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq sp, r1, r8, lsr r9 │ │ │ │ - addeq sl, r5, r4, lsr #28 │ │ │ │ - ldrsbeq sl, [r4], #-184 @ 0xffffff48 @ │ │ │ │ + strdeq sl, [r5], r4 │ │ │ │ + rsbseq sl, r4, r8, lsr #23 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0028d284 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -68365,22 +68365,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 28d444 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ adceq sp, r1, r4, ror r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq sl, r5, r4, lsl #27 │ │ │ │ - strdeq sl, [r5], lr │ │ │ │ + addeq sl, r5, r4, asr sp │ │ │ │ + addeq sl, r5, lr, asr #25 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - strdeq sl, [r5], ip │ │ │ │ + addeq sl, r5, ip, asr #25 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq sp, r1, ip, ror r7 │ │ │ │ - addeq sl, r5, r0, ror #24 │ │ │ │ - rsbseq sl, r4, r4, lsl sl │ │ │ │ + addeq sl, r5, r0, lsr ip │ │ │ │ + rsbseq sl, r4, r4, ror #19 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0028d448 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68477,20 +68477,20 @@ │ │ │ │ ldr r2, [pc, #44] @ 28d5f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ umlaleq sp, r1, ip, r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x0085abb0 │ │ │ │ - addeq sl, r5, r0, lsr #22 │ │ │ │ + addeq sl, r5, r0, lsl #23 │ │ │ │ + strdeq sl, [r5], r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ adceq sp, r1, r0, asr #11 │ │ │ │ - addeq sl, r5, r8, lsr #21 │ │ │ │ - rsbseq sl, r4, ip, asr r8 │ │ │ │ + addeq sl, r5, r8, ror sl │ │ │ │ + rsbseq sl, r4, ip, lsr #16 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0028d5f8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68583,19 +68583,19 @@ │ │ │ │ ldr r2, [pc, #40] @ 28d790 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ strdeq sp, [r1], ip @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - umulleq sl, r5, r6, r9 │ │ │ │ + addeq sl, r5, r6, ror #18 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ adceq sp, r1, r4, lsr r4 │ │ │ │ - addeq sl, r5, r8, lsl #18 │ │ │ │ - ldrheq sl, [r4], #-108 @ 0xffffff94 @ │ │ │ │ + ldrdeq sl, [r5], r8 │ │ │ │ + rsbseq sl, r4, ip, lsl #13 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0028d794 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -68813,22 +68813,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 28db28 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 28db2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ - addeq sl, r5, r4, ror #16 │ │ │ │ - addeq sl, r5, r0, lsl #15 │ │ │ │ + addeq sl, r5, r4, lsr r8 │ │ │ │ + addeq sl, r5, r0, asr r7 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - @ instruction: 0x0085a5b8 │ │ │ │ - ldrsbeq sl, [r4], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbseq sl, r4, ip, ror #7 │ │ │ │ - addeq sl, r5, r4, ror #10 │ │ │ │ - rsbseq sl, r4, r0, lsr #6 │ │ │ │ + addeq sl, r5, r8, lsl #11 │ │ │ │ + rsbseq sl, r4, r0, lsr #7 │ │ │ │ + ldrheq sl, [r4], #-60 @ 0xffffffc4 @ │ │ │ │ + addeq sl, r5, r4, lsr r5 │ │ │ │ + ldrsheq sl, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 0028db30 : │ │ │ │ ldrh r3, [r1] │ │ │ │ tst r3, #16 │ │ │ │ beq 28dba0 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ @@ -68998,31 +68998,31 @@ │ │ │ │ mov r2, r7 │ │ │ │ adds sl, r0, r0 │ │ │ │ adc r9, r9, r9 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, fp │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ add r1, sp, #8 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ rsbs r3, r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, fp │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ subs r3, r3, #2 │ │ │ │ sbc r0, r0, #0 │ │ │ │ lsr r3, r3, #9 │ │ │ │ orr r3, r3, r0, lsl #23 │ │ │ │ adds ip, r3, #1 │ │ │ │ @@ -69148,23 +69148,23 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ adceq ip, r1, ip, asr lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq sl, r5, r4, ror #6 │ │ │ │ - strdeq sl, [r5], r4 │ │ │ │ + addeq sl, r5, r4, lsr r3 │ │ │ │ + addeq sl, r5, r4, asr #5 │ │ │ │ adceq ip, r1, ip, asr #24 │ │ │ │ - strdeq sl, [r5], r8 │ │ │ │ - addeq sl, r5, ip, ror r0 │ │ │ │ - rsbseq r9, r4, r4, lsr lr │ │ │ │ - addeq sl, r5, r0, asr r0 │ │ │ │ - rsbseq r9, r4, r8, ror #28 │ │ │ │ - rsbseq r9, r4, r4, lsl #29 │ │ │ │ + addeq sl, r5, r8, asr #1 │ │ │ │ + addeq sl, r5, ip, asr #32 │ │ │ │ + rsbseq r9, r4, r4, lsl #28 │ │ │ │ + addeq sl, r5, r0, lsr #32 │ │ │ │ + rsbseq r9, r4, r8, lsr lr │ │ │ │ + rsbseq r9, r4, r4, asr lr │ │ │ │ │ │ │ │ 0028e054 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr ip, r0, #7 │ │ │ │ @@ -69379,22 +69379,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 28e3e0 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 28e3e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ - addeq r9, r5, r8, lsr #31 │ │ │ │ - ldrdeq r9, [r5], r2 │ │ │ │ + addeq r9, r5, r8, ror pc │ │ │ │ + addeq r9, r5, r2, lsr #29 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ - addeq r9, r5, r0, lsl #26 │ │ │ │ - rsbseq r9, r4, r8, lsl fp │ │ │ │ - rsbseq r9, r4, r4, lsr fp │ │ │ │ - addeq r9, r5, ip, lsr #25 │ │ │ │ - rsbseq r9, r4, r8, ror #20 │ │ │ │ + ldrdeq r9, [r5], r0 │ │ │ │ + rsbseq r9, r4, r8, ror #21 │ │ │ │ + rsbseq r9, r4, r4, lsl #22 │ │ │ │ + addeq r9, r5, ip, ror ip │ │ │ │ + rsbseq r9, r4, r8, lsr sl │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 0028e3e8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -69494,59 +69494,59 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ mov r2, r6 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r8, sp, #64 @ 0x40 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd sl, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ mov r0, r9 │ │ │ │ strd sl, [sp] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r7 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r6 │ │ │ │ adc r3, r3, r3 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r4 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r8, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r8, [sp, #96] @ 0x60 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ adds r8, r8, r8 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ adcs r2, sl, sl │ │ │ │ ldr r9, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ @@ -69574,43 +69574,43 @@ │ │ │ │ strd sl, [sp, #160] @ 0xa0 │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ str r8, [sp, #96] @ 0x60 │ │ │ │ str r7, [sp, #88] @ 0x58 │ │ │ │ str r9, [sp, #92] @ 0x5c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ add ip, sp, #168 @ 0xa8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ str r8, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, ip │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ stm sp, {r7, r9} │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ @@ -69666,33 +69666,33 @@ │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ strd r6, [sp] │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrd r8, [sp, #96] @ 0x60 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ mov r3, r4 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ mov r3, r4 │ │ │ │ strd r6, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #180] @ 0xb4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #164] @ 0xa4 │ │ │ │ ldr ip, [sp, #168] @ 0xa8 │ │ │ │ adcs r1, r1, r0 │ │ │ │ @@ -69752,37 +69752,37 @@ │ │ │ │ strd sl, [sp, #128] @ 0x80 │ │ │ │ strd sl, [sp, #136] @ 0x88 │ │ │ │ strd sl, [sp, #144] @ 0x90 │ │ │ │ strd sl, [sp, #152] @ 0x98 │ │ │ │ strd sl, [sp, #160] @ 0xa0 │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr sl, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r9 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ strd sl, [sp] │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r3, r9 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr ip, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ @@ -69838,15 +69838,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ sbc r7, r7, #0 │ │ │ │ str ip, [sp, #124] @ 0x7c │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr ip, [sp, #112] @ 0x70 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ rsbs ip, ip, #0 │ │ │ │ ldr lr, [sp, #116] @ 0x74 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ sbcs lr, r3, lr │ │ │ │ @@ -70331,35 +70331,35 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ strdeq ip, [r1], ip @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r9, r5, ip, lsr #22 │ │ │ │ - addeq r9, r5, lr, ror #7 │ │ │ │ + strdeq r9, [r5], ip │ │ │ │ + @ instruction: 0x008593be │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ adceq fp, r1, r8, asr #27 │ │ │ │ - addeq r9, r5, sl, lsr #3 │ │ │ │ + addeq r9, r5, sl, ror r1 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - strdeq r8, [r5], r8 @ │ │ │ │ - rsbseq r8, r4, r0, lsl lr │ │ │ │ - rsbseq r8, r4, ip, lsr #28 │ │ │ │ - addeq r8, r5, r4, lsl #31 │ │ │ │ - rsbseq r8, r4, ip, lsr sp │ │ │ │ + addeq r8, r5, r8, asr #31 │ │ │ │ + rsbseq r8, r4, r0, ror #27 │ │ │ │ + ldrsheq r8, [r4], #-220 @ 0xffffff24 @ │ │ │ │ + addeq r8, r5, r4, asr pc │ │ │ │ + rsbseq r8, r4, ip, lsl #26 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ - addeq r8, r5, r0, lsl lr │ │ │ │ - rsbseq r8, r4, r0, lsr #25 │ │ │ │ - rsbseq r8, r4, r4, lsr #24 │ │ │ │ - addeq r8, r5, ip, ror #27 │ │ │ │ - rsbseq r8, r4, r0, lsr #23 │ │ │ │ + addeq r8, r5, r0, ror #27 │ │ │ │ + rsbseq r8, r4, r0, ror ip │ │ │ │ + ldrsheq r8, [r4], #-180 @ 0xffffff4c @ │ │ │ │ + @ instruction: 0x00858dbc │ │ │ │ + rsbseq r8, r4, r0, ror fp │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 0028f2f4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -70455,59 +70455,59 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r5, sp, #64 @ 0x40 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r6, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ mov r0, sl │ │ │ │ strd r6, [sp] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r4 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ adc r3, r3, r3 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r8 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ ldr r7, [sp, #100] @ 0x64 │ │ │ │ adds r5, r5, r5 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ adcs r7, r7, r7 │ │ │ │ ldr r6, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ @@ -70533,39 +70533,39 @@ │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ str r5, [sp, #96] @ 0x60 │ │ │ │ str r7, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #88] @ 0x58 │ │ │ │ str r6, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, r9 │ │ │ │ stm sp, {r5, r7} │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ stm sp, {r4, r6} │ │ │ │ str r1, [sp, #28] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ @@ -70622,33 +70622,33 @@ │ │ │ │ strd r2, [sp, #176] @ 0xb0 │ │ │ │ strd r4, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r6, [sp] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ strd r6, [sp] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r4, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [sp, #168] @ 0xa8 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ @@ -70708,35 +70708,35 @@ │ │ │ │ strd r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ strd r8, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ adcs r0, r0, r3 │ │ │ │ @@ -70794,15 +70794,15 @@ │ │ │ │ lsr r7, r7, #13 │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r5, [sp] │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ mul r1, r5, r7 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mla r1, r6, r4, r1 │ │ │ │ lsl r8, r3, #2 │ │ │ │ umull r3, r0, r5, r6 │ │ │ │ ldr sl, [sp, #108] @ 0x6c │ │ │ │ add r0, r1, r0 │ │ │ │ @@ -70976,19 +70976,19 @@ │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ mov r2, #892 @ 0x37c │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ strdeq fp, [r1], r8 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r8, r5, r0, lsr ip │ │ │ │ + addeq r8, r5, r0, lsl #24 │ │ │ │ umlaleq sl, r1, r4, pc @ │ │ │ │ - addeq r8, r5, r8, asr #8 │ │ │ │ - addeq r8, r5, r0, ror #7 │ │ │ │ - @ instruction: 0x00748198 │ │ │ │ + addeq r8, r5, r8, lsl r4 │ │ │ │ + @ instruction: 0x008583b0 │ │ │ │ + rsbseq r8, r4, r8, ror #2 │ │ │ │ │ │ │ │ 0028fcbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #240] @ 28fdc4 │ │ │ │ @@ -71051,15 +71051,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq sl, r1, r4, asr #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r8, r5, r8, asr r3 │ │ │ │ + addeq r8, r5, r8, lsr #6 │ │ │ │ svcvc 0x00800000 │ │ │ │ umlaleq sl, r1, r4, sp │ │ │ │ │ │ │ │ 0028fdd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -71127,15 +71127,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq sl, r1, r4, lsr #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r8, r5, r0, lsr r2 │ │ │ │ + addeq r8, r5, r0, lsl #4 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq sl, r1, ip, ror #24 │ │ │ │ │ │ │ │ 0028ff00 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 28ff48 │ │ │ │ @@ -71163,17 +71163,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 28ff84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - strdeq r8, [r5], ip │ │ │ │ - rsbseq r7, r4, r4, lsl pc │ │ │ │ - rsbseq r7, r4, r0, lsr pc │ │ │ │ + addeq r8, r5, ip, asr #1 │ │ │ │ + rsbseq r7, r4, r4, ror #29 │ │ │ │ + rsbseq r7, r4, r0, lsl #30 │ │ │ │ │ │ │ │ 0028ff88 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 28ffd4 │ │ │ │ lsr r2, r3, #7 │ │ │ │ lsl r0, r3, #24 │ │ │ │ @@ -71200,17 +71200,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 290010 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq r8, r5, r0, ror r0 │ │ │ │ - rsbseq r7, r4, r8, lsl #29 │ │ │ │ - rsbseq r7, r4, r4, lsr #29 │ │ │ │ + addeq r8, r5, r0, asr #32 │ │ │ │ + rsbseq r7, r4, r8, asr lr │ │ │ │ + rsbseq r7, r4, r4, ror lr │ │ │ │ │ │ │ │ 00290014 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29006c │ │ │ │ lsr r2, r3, #7 │ │ │ │ ands r0, r3, #1 │ │ │ │ @@ -71240,17 +71240,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2900a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - ldrdeq r7, [r5], r8 │ │ │ │ - ldrsheq r7, [r4], #-208 @ 0xffffff30 @ │ │ │ │ - rsbseq r7, r4, ip, lsl #28 │ │ │ │ + addeq r7, r5, r8, lsr #31 │ │ │ │ + rsbseq r7, r4, r0, asr #27 │ │ │ │ + ldrsbeq r7, [r4], #-220 @ 0xffffff24 @ │ │ │ │ │ │ │ │ 002900ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r1, #13] │ │ │ │ @@ -71289,17 +71289,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 290164 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq r7, r5, ip, lsl pc │ │ │ │ - rsbseq r7, r4, r4, lsr sp │ │ │ │ - rsbseq r7, r4, r0, asr sp │ │ │ │ + addeq r7, r5, ip, ror #29 │ │ │ │ + rsbseq r7, r4, r4, lsl #26 │ │ │ │ + rsbseq r7, r4, r0, lsr #26 │ │ │ │ │ │ │ │ 00290168 : │ │ │ │ ldrb r0, [r0, #13] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2901a0 │ │ │ │ lsr r3, r0, #7 │ │ │ │ lsl r3, r3, #15 │ │ │ │ @@ -71321,17 +71321,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2901dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq r7, r5, r4, lsr #29 │ │ │ │ - ldrheq r7, [r4], #-204 @ 0xffffff34 @ │ │ │ │ - ldrsbeq r7, [r4], #-200 @ 0xffffff38 @ │ │ │ │ + addeq r7, r5, r4, ror lr │ │ │ │ + rsbseq r7, r4, ip, lsl #25 │ │ │ │ + rsbseq r7, r4, r8, lsr #25 │ │ │ │ │ │ │ │ 002901e0 : │ │ │ │ ldrb r2, [r1, #15] │ │ │ │ cmp r2, #0 │ │ │ │ ldrb r2, [r1, #14] │ │ │ │ bne 290228 │ │ │ │ lsl r3, r0, #22 │ │ │ │ @@ -72232,21 +72232,21 @@ │ │ │ │ lsr r9, r1, #1 │ │ │ │ orrs r8, r8, r3 │ │ │ │ orr r9, r9, r4, lsl #31 │ │ │ │ lsr r1, r4, #1 │ │ │ │ bne 290da4 │ │ │ │ b 290c9c │ │ │ │ bl 24aa9c │ │ │ │ - ldrdeq r7, [r5], r6 │ │ │ │ - addeq r7, r5, r7, lsr #17 │ │ │ │ + addeq r7, r5, r6, lsr #17 │ │ │ │ + addeq r7, r5, r7, ror r8 │ │ │ │ strdeq r7, [r0], -ip │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r7, r5, r8, ror #1 │ │ │ │ - rsbseq r6, r4, ip, lsl #31 │ │ │ │ + strheq r7, [r5], r8 │ │ │ │ + rsbseq r6, r4, ip, asr pc │ │ │ │ @ instruction: 0x000013b0 │ │ │ │ │ │ │ │ 00290fd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -72520,22 +72520,22 @@ │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ bicle r7, pc, r0, lsl #16 │ │ │ │ ldrshlt r1, [r2, #-119]! @ 0xffffff89 │ │ │ │ adceq r9, r1, ip, asr #19 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r6, r5, ip, lsr #29 │ │ │ │ - addeq r6, r5, ip, lsr #28 │ │ │ │ + addeq r6, r5, ip, ror lr │ │ │ │ + strdeq r6, [r5], ip │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r9, r1, r0, ror #15 │ │ │ │ - ldrdeq r6, [r5], ip │ │ │ │ - @ instruction: 0x00856cb8 │ │ │ │ - addeq r6, r5, r4, ror ip │ │ │ │ - rsbseq r6, r4, r4, lsl fp │ │ │ │ + addeq r6, r5, ip, lsr #25 │ │ │ │ + addeq r6, r5, r8, lsl #25 │ │ │ │ + addeq r6, r5, r4, asr #24 │ │ │ │ + rsbseq r6, r4, r4, ror #21 │ │ │ │ andeq r1, r0, fp, lsr #9 │ │ │ │ │ │ │ │ 00291444 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -72680,15 +72680,15 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 291668 │ │ │ │ mov r0, r4 │ │ │ │ bl 2915fc │ │ │ │ - bl 7314d8 │ │ │ │ + bl 7314a8 │ │ │ │ b 291660 │ │ │ │ │ │ │ │ 00291670 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -72708,59 +72708,59 @@ │ │ │ │ mov r2, #87 @ 0x57 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248828 │ │ │ │ ldr r2, [pc, #16] @ 2916dc │ │ │ │ str r2, [r0, #728] @ 0x2d8 │ │ │ │ bl 291644 │ │ │ │ - rsbseq r6, r4, r8, ror r9 │ │ │ │ - addeq r7, r5, r4, lsl r1 │ │ │ │ - rsbseq r6, r4, r4, asr r9 │ │ │ │ + rsbseq r6, r4, r8, asr #18 │ │ │ │ + addeq r7, r5, r4, ror #1 │ │ │ │ + rsbseq r6, r4, r4, lsr #18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ │ │ │ │ 002916e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d4b90 │ │ │ │ + bl 9d4b60 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00291704 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d4db0 │ │ │ │ + bl 9d4d80 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 0029172c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d4984 │ │ │ │ + bl 9d4954 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00291750 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d4b70 │ │ │ │ + bl 9d4b40 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00291778 : │ │ │ │ @@ -72800,53 +72800,53 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002917f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d5f8c │ │ │ │ + bl 9d5f5c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00291818 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d5f8c │ │ │ │ + bl 9d5f5c │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00291848 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00291870 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -72869,15 +72869,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 993a1c │ │ │ │ + bl 9939ec │ │ │ │ ldr r2, [pc, #64] @ 291940 │ │ │ │ ldr r3, [pc, #56] @ 29193c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -72912,15 +72912,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 993a8c │ │ │ │ + bl 993a5c │ │ │ │ ldr r2, [pc, #64] @ 2919e4 │ │ │ │ ldr r3, [pc, #56] @ 2919e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -72982,15 +72982,15 @@ │ │ │ │ 00291a78 : │ │ │ │ orrs ip, r0, r1 │ │ │ │ beq 291ab0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d60c8 │ │ │ │ + bl 9d6098 │ │ │ │ asr r3, r0, #31 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -73008,36 +73008,36 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00291ad8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d6198 │ │ │ │ + bl 9d6168 │ │ │ │ asr r1, r0, #31 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00291afc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d60f0 │ │ │ │ + bl 9d60c0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00291b1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d6134 │ │ │ │ + bl 9d6104 │ │ │ │ asr r1, r0, #31 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00291b40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -80707,20 +80707,20 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 298e04 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ adceq r1, r1, ip, lsr sp │ │ │ │ andeq r3, r0, r4, lsl #11 │ │ │ │ - rsbseq lr, r3, r4, lsr #25 │ │ │ │ + rsbseq lr, r3, r4, ror ip │ │ │ │ ldr r1, [pc, #8] @ 298e18 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 98fcc8 │ │ │ │ - rsbseq lr, r3, r8, lsl #25 │ │ │ │ + b 98fc98 │ │ │ │ + rsbseq lr, r3, r8, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #496] @ 299024 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ @@ -80797,26 +80797,26 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ bl 248b1c │ │ │ │ ldr r0, [r6] │ │ │ │ bl 248b1c │ │ │ │ mov r0, r6 │ │ │ │ bl 248b1c │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a7980 │ │ │ │ + bl 9a7950 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 248b1c │ │ │ │ bl 249638 │ │ │ │ ldr r1, [pc, #160] @ 29902c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #152] @ 299030 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998450 │ │ │ │ + bl 998420 │ │ │ │ b 298f20 │ │ │ │ str r2, [r4, #4] │ │ │ │ b 298eec │ │ │ │ ldr ip, [pc, #132] @ 299034 │ │ │ │ ldr r3, [pc, #132] @ 299038 │ │ │ │ ldr r1, [pc, #132] @ 29903c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -80841,32 +80841,32 @@ │ │ │ │ ldr r2, [pc, #84] @ 29905c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ bl 248828 │ │ │ │ ldr r0, [pc, #68] @ 299060 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ bl 24aa9c │ │ │ │ ldrdeq r1, [r1], ip @ │ │ │ │ andeq r5, r0, r8, lsr #5 │ │ │ │ - addeq pc, r4, r0, asr r8 @ │ │ │ │ - @ instruction: 0x007fb294 │ │ │ │ - addeq r9, r2, r8, asr sp │ │ │ │ addeq pc, r4, r0, lsr #16 │ │ │ │ - rsbseq r0, r4, ip, asr r1 │ │ │ │ - rsbseq r0, r4, r4, asr r1 │ │ │ │ - strdeq pc, [r4], r8 │ │ │ │ - rsbseq r0, r4, r4, lsr r1 │ │ │ │ + rsbseq fp, pc, r4, ror #4 │ │ │ │ + addeq r9, r2, r8, lsr #26 │ │ │ │ + strdeq pc, [r4], r0 │ │ │ │ + rsbseq r0, r4, ip, lsr #2 │ │ │ │ + rsbseq r0, r4, r4, lsr #2 │ │ │ │ + addeq pc, r4, r8, asr #15 │ │ │ │ + rsbseq r0, r4, r4, lsl #2 │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ - rsbseq r0, r4, r0, asr #2 │ │ │ │ - ldrdeq pc, [r4], r4 │ │ │ │ rsbseq r0, r4, r0, lsl r1 │ │ │ │ + addeq pc, r4, r4, lsr #15 │ │ │ │ + rsbseq r0, r4, r0, ror #1 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - rsbseq r0, r4, r8, lsr r1 │ │ │ │ + rsbseq r0, r4, r8, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #696] @ 299338 │ │ │ │ mov r7, r3 │ │ │ │ @@ -80970,58 +80970,58 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 975878 │ │ │ │ + bl 975848 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29918c │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ bl 249110 │ │ │ │ cmp r0, #0 │ │ │ │ beq 299314 │ │ │ │ mov r0, r5 │ │ │ │ bl 24ae38 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #268] @ 299360 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998450 │ │ │ │ + bl 998420 │ │ │ │ ldr r0, [pc, #256] @ 299364 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 997da0 │ │ │ │ + bl 997d70 │ │ │ │ b 2991a4 │ │ │ │ ldr r3, [pc, #240] @ 299368 │ │ │ │ ldr ip, [pc, #240] @ 29936c │ │ │ │ ldr r1, [pc, #240] @ 299370 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ mov r0, #1 │ │ │ │ b 2991d4 │ │ │ │ ldr r3, [pc, #200] @ 299374 │ │ │ │ ldr ip, [pc, #200] @ 299378 │ │ │ │ ldr r1, [pc, #200] @ 29937c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #118 @ 0x76 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 29929c │ │ │ │ mov r0, #20 │ │ │ │ bl 248810 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 24ae38 │ │ │ │ ldr r3, [r6] │ │ │ │ @@ -81042,44 +81042,44 @@ │ │ │ │ mov r1, r5 │ │ │ │ bl 248888 │ │ │ │ mov r7, r0 │ │ │ │ b 29924c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ umlaleq r1, r1, r8, sl @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r0, r4, r0, lsl #2 │ │ │ │ - rsbseq r0, r4, r4, lsl #2 │ │ │ │ - rsbseq r0, r4, r4, lsl r1 │ │ │ │ - rsbseq r0, r4, r8, asr #1 │ │ │ │ - addeq r4, r0, r8, asr #22 │ │ │ │ - ldrsbeq r0, [r4], #-12 @ │ │ │ │ - rsbseq r0, r4, r8, asr #1 │ │ │ │ + ldrsbeq r0, [r4], #-0 @ │ │ │ │ + ldrsbeq r0, [r4], #-4 @ │ │ │ │ + rsbseq r0, r4, r4, ror #1 │ │ │ │ + @ instruction: 0x00740098 │ │ │ │ + addeq r4, r0, r8, lsl fp │ │ │ │ + rsbseq r0, r4, ip, lsr #1 │ │ │ │ + @ instruction: 0x00740098 │ │ │ │ adceq r1, r1, r0, asr #18 │ │ │ │ - rsbseq r0, r4, r0, lsl r0 │ │ │ │ - rsbseq r0, r4, r0, lsr #32 │ │ │ │ - addeq pc, r4, ip, asr r5 @ │ │ │ │ - @ instruction: 0x0073ff90 │ │ │ │ - @ instruction: 0x0073fe94 │ │ │ │ - addeq pc, r4, r4, lsr #10 │ │ │ │ - rsbseq pc, r3, r0, lsl #31 │ │ │ │ - rsbseq pc, r3, r0, ror #28 │ │ │ │ - rsbseq lr, sp, ip, asr r6 │ │ │ │ - rsbseq pc, r3, ip, lsr pc @ │ │ │ │ + rsbseq pc, r3, r0, ror #31 │ │ │ │ + ldrsheq pc, [r3], #-240 @ 0xffffff10 @ │ │ │ │ + addeq pc, r4, ip, lsr #10 │ │ │ │ + rsbseq pc, r3, r0, ror #30 │ │ │ │ + rsbseq pc, r3, r4, ror #28 │ │ │ │ + strdeq pc, [r4], r4 │ │ │ │ + rsbseq pc, r3, r0, asr pc @ │ │ │ │ + rsbseq pc, r3, r0, lsr lr @ │ │ │ │ + rsbseq lr, sp, ip, lsr #12 │ │ │ │ + rsbseq pc, r3, ip, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [r0, #128] @ 0x80 │ │ │ │ ldr r4, [pc, #144] @ 299434 │ │ │ │ cmp ip, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ beq 299408 │ │ │ │ mov r6, r1 │ │ │ │ - bl 730b30 │ │ │ │ + bl 730b00 │ │ │ │ ldr r3, [pc, #120] @ 299438 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r7, [r3] │ │ │ │ ldr r3, [pc, #112] @ 29943c │ │ │ │ ldr r5, [pc, #112] @ 299440 │ │ │ │ ldr r4, [r4, r3] │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -81091,35 +81091,35 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 298e1c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #72] @ 299448 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 98fcc8 │ │ │ │ + b 98fc98 │ │ │ │ ldr r3, [pc, #60] @ 29944c │ │ │ │ ldr lr, [pc, #60] @ 299450 │ │ │ │ ldr r1, [pc, #60] @ 299454 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #380 @ 0x17c │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ bl 248828 │ │ │ │ adceq r1, r1, r4, ror r7 │ │ │ │ andeq r3, r0, r4, lsl #11 │ │ │ │ andeq r5, r0, r8, lsr #5 │ │ │ │ - rsbseq pc, r3, r8, asr #26 │ │ │ │ + rsbseq pc, r3, r8, lsl sp @ │ │ │ │ andeq r0, r0, r3, ror r1 │ │ │ │ andeq r0, r0, r5, ror r1 │ │ │ │ - addeq pc, r4, r4, asr #7 │ │ │ │ - rsbseq pc, r3, r8, lsl #29 │ │ │ │ - ldrsheq pc, [r3], #-204 @ 0xffffff34 @ │ │ │ │ + umulleq pc, r4, r4, r3 @ │ │ │ │ + rsbseq pc, r3, r8, asr lr @ │ │ │ │ + rsbseq pc, r3, ip, asr #25 │ │ │ │ │ │ │ │ 00299458 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #196] @ 299534 │ │ │ │ @@ -81149,15 +81149,15 @@ │ │ │ │ ldr ip, [pc, #128] @ 299550 │ │ │ │ eor r2, r2, r2, lsr #13 │ │ │ │ mul r2, r3, r2 │ │ │ │ ldr r0, [r0, ip] │ │ │ │ mov r3, #0 │ │ │ │ eor r2, r2, r2, lsr #16 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ - bl 9a2390 │ │ │ │ + bl 9a2360 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29950c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -81172,22 +81172,22 @@ │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #75 @ 0x4b │ │ │ │ str ip, [sp] │ │ │ │ bl 248828 │ │ │ │ strbhi ip, [fp, #2679]! @ 0xa77 │ │ │ │ strtcs r4, [r3], #-1065 @ 0xfffffbd7 │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ - blhi 97c800 │ │ │ │ + blhi 97c800 │ │ │ │ ldrbcs lr, [r4, pc, lsr #22] │ │ │ │ adceq r1, r1, ip, ror #12 │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ andeq r5, r0, r8, lsr #5 │ │ │ │ - addeq pc, r4, r0, asr #5 │ │ │ │ - rsbseq r3, sl, r0, asr r4 │ │ │ │ - ldrsheq pc, [r3], #-184 @ 0xffffff48 @ │ │ │ │ + umulleq pc, r4, r0, r2 @ │ │ │ │ + rsbseq r3, sl, r0, lsr #8 │ │ │ │ + rsbseq pc, r3, r8, asr #23 │ │ │ │ │ │ │ │ 00299560 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #212] @ 29964c │ │ │ │ @@ -81201,34 +81201,34 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r7, r1 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl 999400 │ │ │ │ + bl 9993d0 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #1 │ │ │ │ - bl 99c694 │ │ │ │ + bl 99c664 │ │ │ │ ldr r6, [pc, #148] @ 299658 │ │ │ │ add r6, pc, r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 299640 │ │ │ │ ldr r3, [pc, #136] @ 29965c │ │ │ │ ldr r1, [pc, #136] @ 299660 │ │ │ │ add r8, sp, #12 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 99bcc4 │ │ │ │ + bl 99bc94 │ │ │ │ mov r0, r4 │ │ │ │ - bl 99c2b4 │ │ │ │ + bl 99c284 │ │ │ │ ldr r2, [pc, #96] @ 299664 │ │ │ │ ldr r3, [pc, #72] @ 299650 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -81243,15 +81243,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac4c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r4, lsr #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq pc, r3, r0, lsr sp @ │ │ │ │ + rsbseq pc, r3, r0, lsl #26 │ │ │ │ adceq r1, r1, ip, asr r5 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ adceq r1, r1, r8, lsl r5 │ │ │ │ │ │ │ │ 00299668 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -81297,15 +81297,15 @@ │ │ │ │ bl 24b048 │ │ │ │ ldr r1, [pc, #136] @ 29979c │ │ │ │ mov r4, r0 │ │ │ │ str r9, [r4] │ │ │ │ str r8, [r4, #4] │ │ │ │ strb r5, [r4, #8] │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - bl 9d7330 │ │ │ │ + bl 9d7300 │ │ │ │ ldr r0, [r0, r1] │ │ │ │ cmp r0, #0 │ │ │ │ beq 299754 │ │ │ │ ldr r1, [pc, #100] @ 2997a0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -81322,22 +81322,22 @@ │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ bl 298e1c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #36] @ 2997ac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 98fcc8 │ │ │ │ + b 98fc98 │ │ │ │ umlaleq r1, r1, ip, r4 @ │ │ │ │ andeq r3, r0, r4, lsl #11 │ │ │ │ andeq r5, r0, r8, lsr #5 │ │ │ │ - rsbseq lr, r3, ip, ror #7 │ │ │ │ + ldrheq lr, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ adceq r4, r1, r4, lsr #19 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - ldrheq pc, [r3], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq pc, r3, r8, lsl #19 │ │ │ │ andeq r0, r0, r3, ror r1 │ │ │ │ andeq r0, r0, r5, ror r1 │ │ │ │ │ │ │ │ 002997b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -81356,15 +81356,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ bl 248810 │ │ │ │ ldr fp, [pc, #1248] @ 299ce0 │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 701324 │ │ │ │ + bl 7012f4 │ │ │ │ mov r3, #2 │ │ │ │ stm r4, {r0, r3} │ │ │ │ mov r3, #4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #8] │ │ │ │ bl 5d29dc │ │ │ │ ldr r8, [r5] │ │ │ │ @@ -81383,15 +81383,15 @@ │ │ │ │ str r3, [r4, #8] │ │ │ │ beq 299c78 │ │ │ │ mov r1, #72 @ 0x48 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r4, r8 │ │ │ │ str r9, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r8, #8] │ │ │ │ - bl 9a78ec │ │ │ │ + bl 9a78bc │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ bl 24a694 │ │ │ │ str r4, [r5, #60] @ 0x3c │ │ │ │ mov r1, #2 │ │ │ │ ldr r0, [r4] │ │ │ │ @@ -81491,15 +81491,15 @@ │ │ │ │ strb r3, [r5, #64] @ 0x40 │ │ │ │ subs r7, r0, #0 │ │ │ │ bne 299bd8 │ │ │ │ ldr r1, [pc, #744] @ 299d04 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl 98fcc8 │ │ │ │ + bl 98fc98 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ strne r2, [r3, #12] │ │ │ │ ldreq r3, [sp, #36] @ 0x24 │ │ │ │ streq r2, [r3, #4] │ │ │ │ b 299840 │ │ │ │ @@ -81513,17 +81513,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a7980 │ │ │ │ + bl 9a7950 │ │ │ │ mov r7, #1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 248b1c │ │ │ │ ldr r2, [pc, #632] @ 299d14 │ │ │ │ ldr r3, [pc, #572] @ 299cdc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -81550,15 +81550,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 24a8a4 │ │ │ │ b 299a80 │ │ │ │ mov r2, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [pc, #496] @ 299d24 │ │ │ │ @@ -81569,44 +81569,44 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 299b14 │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r3, [pc, #448] @ 299d30 │ │ │ │ ldr r2, [pc, #448] @ 299d34 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #444] @ 299d38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 299b14 │ │ │ │ ldr r4, [r4] │ │ │ │ bl 249638 │ │ │ │ ldr r3, [pc, #400] @ 299d3c │ │ │ │ ldr r1, [pc, #400] @ 299d40 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r3, [pc, #392] @ 299d44 │ │ │ │ mov r2, #209 @ 0xd1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 299b14 │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr r3, [r4] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r4, [pc, #348] @ 299d48 │ │ │ │ ldr r3, [pc, #348] @ 299d4c │ │ │ │ ldr r2, [pc, #348] @ 299d50 │ │ │ │ @@ -81614,22 +81614,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, #249 @ 0xf9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ ldrb r3, [r5, #65] @ 0x41 │ │ │ │ cmp r3, #0 │ │ │ │ beq 299c80 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl 98fcc8 │ │ │ │ + bl 98fc98 │ │ │ │ b 299a8c │ │ │ │ mov r1, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #268] @ 299d54 │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r3, [pc, #264] @ 299d58 │ │ │ │ @@ -81638,25 +81638,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #215 @ 0xd7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 299b14 │ │ │ │ mov r7, #0 │ │ │ │ b 299a8c │ │ │ │ ldrd r0, [r5, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 299668 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl 98fcc8 │ │ │ │ + bl 98fc98 │ │ │ │ b 299a8c │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ b 29993c │ │ │ │ ldr r3, [pc, #172] @ 299d60 │ │ │ │ ldr ip, [pc, #172] @ 299d64 │ │ │ │ ldr r1, [pc, #172] @ 299d68 │ │ │ │ @@ -81668,47 +81668,47 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 248828 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r4, asr #6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r1, r1, r0, lsr #6 │ │ │ │ muleq r0, ip, sp │ │ │ │ - rsbseq pc, r3, ip, lsr sl @ │ │ │ │ - rsbseq pc, r3, ip, asr sl @ │ │ │ │ + rsbseq pc, r3, ip, lsl #20 │ │ │ │ + rsbseq pc, r3, ip, lsr #20 │ │ │ │ andeq r3, r0, r4, lsl #11 │ │ │ │ andeq r5, r0, r8, lsr #5 │ │ │ │ - rsbseq pc, r3, r0, lsl #16 │ │ │ │ + ldrsbeq pc, [r3], #-112 @ 0xffffff90 @ │ │ │ │ strbcs pc, [r5, #-1169] @ 0xfffffb6f @ │ │ │ │ svcmi 0x006cdd1d │ │ │ │ - ldrsheq pc, [r3], #-108 @ 0xffffff94 @ │ │ │ │ - addeq lr, r4, r0, lsl #27 │ │ │ │ - rsbseq pc, r3, ip, ror #16 │ │ │ │ - ldrheq pc, [r3], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq pc, r3, ip, asr #13 │ │ │ │ + addeq lr, r4, r0, asr sp │ │ │ │ + rsbseq pc, r3, ip, lsr r8 @ │ │ │ │ + rsbseq pc, r3, r8, lsl #13 │ │ │ │ adceq r1, r1, r0, lsl #1 │ │ │ │ - addeq lr, r4, ip, ror #25 │ │ │ │ - ldrsbeq pc, [r3], #-120 @ 0xffffff88 @ │ │ │ │ - rsbseq pc, r3, r4, lsr #12 │ │ │ │ - umulleq lr, r4, r4, ip │ │ │ │ - ldrheq pc, [r3], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq pc, r3, r4, asr #11 │ │ │ │ - addeq lr, r4, ip, asr ip │ │ │ │ - rsbseq pc, r3, r4, lsl #15 │ │ │ │ - rsbseq pc, r3, ip, lsl #11 │ │ │ │ - @ instruction: 0x0073f79c │ │ │ │ - rsbseq pc, r3, r8, asr r5 @ │ │ │ │ - addeq lr, r4, ip, lsl ip │ │ │ │ - rsbseq pc, r3, r0, lsr #10 │ │ │ │ - addeq lr, r4, r8, ror #23 │ │ │ │ - rsbseq pc, r3, r0, ror r8 @ │ │ │ │ - rsbseq pc, r3, r8, lsr r7 @ │ │ │ │ - addeq lr, r4, r0, lsl #23 │ │ │ │ - rsbseq pc, r3, ip, lsr #9 │ │ │ │ - addeq lr, r4, r0, lsr #22 │ │ │ │ - addeq r9, r2, r0, asr r0 │ │ │ │ - rsbseq pc, r3, r8, asr r4 @ │ │ │ │ + @ instruction: 0x0084ecbc │ │ │ │ + rsbseq pc, r3, r8, lsr #15 │ │ │ │ + ldrsheq pc, [r3], #-84 @ 0xffffffac @ │ │ │ │ + addeq lr, r4, r4, ror #24 │ │ │ │ + rsbseq pc, r3, ip, lsl #17 │ │ │ │ + @ instruction: 0x0073f594 │ │ │ │ + addeq lr, r4, ip, lsr #24 │ │ │ │ + rsbseq pc, r3, r4, asr r7 @ │ │ │ │ + rsbseq pc, r3, ip, asr r5 @ │ │ │ │ + rsbseq pc, r3, ip, ror #14 │ │ │ │ + rsbseq pc, r3, r8, lsr #10 │ │ │ │ + addeq lr, r4, ip, ror #23 │ │ │ │ + ldrsheq pc, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ + @ instruction: 0x0084ebb8 │ │ │ │ + rsbseq pc, r3, r0, asr #16 │ │ │ │ + rsbseq pc, r3, r8, lsl #14 │ │ │ │ + addeq lr, r4, r0, asr fp │ │ │ │ + rsbseq pc, r3, ip, ror r4 @ │ │ │ │ + strdeq lr, [r4], r0 │ │ │ │ + addeq r9, r2, r0, lsr #32 │ │ │ │ + rsbseq pc, r3, r8, lsr #8 │ │ │ │ │ │ │ │ 00299d6c : │ │ │ │ mov r3, #0 │ │ │ │ b 299668 │ │ │ │ │ │ │ │ 00299d74 : │ │ │ │ mov r3, #1 │ │ │ │ @@ -81725,15 +81725,15 @@ │ │ │ │ b 29b264 │ │ │ │ │ │ │ │ 00299d94 : │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [pc, #52] @ 299dd4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, r4] │ │ │ │ - bl 9d7330 │ │ │ │ + bl 9d7300 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -81748,15 +81748,15 @@ │ │ │ │ subs r4, r3, #0 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r6, [pc, #120] @ 299e6c │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - bl 9d7330 │ │ │ │ + bl 9d7300 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, r6] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -81791,15 +81791,15 @@ │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ 299f18 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, sp, #24 │ │ │ │ stmdb ip, {r2, r3} │ │ │ │ ldr r4, [pc, r4] │ │ │ │ mov r3, r0 │ │ │ │ - bl 9d7330 │ │ │ │ + bl 9d7300 │ │ │ │ ldr ip, [r0, r4] │ │ │ │ mov r2, r1 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [ip, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ ands r1, r3, #4096 @ 0x1000 │ │ │ │ beq 299edc │ │ │ │ @@ -81829,15 +81829,15 @@ │ │ │ │ @ instruction: 0x00a14ab4 │ │ │ │ │ │ │ │ 00299f1c : │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [pc, #52] @ 299f5c │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, r4] │ │ │ │ - bl 9d7330 │ │ │ │ + bl 9d7300 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -81852,15 +81852,15 @@ │ │ │ │ subs r4, r3, #0 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r6, [pc, #120] @ 299ff4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - bl 9d7330 │ │ │ │ + bl 9d7300 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, r6] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -81895,15 +81895,15 @@ │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ 29a0a0 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, sp, #24 │ │ │ │ stmdb ip, {r2, r3} │ │ │ │ ldr r4, [pc, r4] │ │ │ │ mov r3, r0 │ │ │ │ - bl 9d7330 │ │ │ │ + bl 9d7300 │ │ │ │ ldr ip, [r0, r4] │ │ │ │ mov r2, r1 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [ip, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ ands r1, r3, #4096 @ 0x1000 │ │ │ │ beq 29a064 │ │ │ │ @@ -81977,15 +81977,15 @@ │ │ │ │ 0029a124 : │ │ │ │ ldr r0, [r0, #4] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0029a12c : │ │ │ │ ldr r3, [pc, #40] @ 29a15c │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ - bl 9d7330 │ │ │ │ + bl 9d7300 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #132] @ 0x84 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -82010,21 +82010,21 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r4, [r0, #16] │ │ │ │ mov r3, r0 │ │ │ │ cmp r4, r2 │ │ │ │ movcs r4, r2 │ │ │ │ ldr r2, [pc, #60] @ 29a1e8 │ │ │ │ - bl 9d7330 │ │ │ │ + bl 9d7300 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r0, r2] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r0, [r0, #132] @ 0x84 │ │ │ │ mov r3, r4 │ │ │ │ - bl 732a44 │ │ │ │ + bl 732a14 │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r4 │ │ │ │ moveq r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -82042,15 +82042,15 @@ │ │ │ │ │ │ │ │ 0029a1fc : │ │ │ │ ldr r3, [pc, #192] @ 29a2c4 │ │ │ │ push {r4, lr} │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #184] @ 29a2c8 │ │ │ │ mov r1, r0 │ │ │ │ - bl 9d7330 │ │ │ │ + bl 9d7300 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ ldr r3, [pc, #172] @ 29a2cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [r0, #132] @ 0x84 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb lr, [ip, #25] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -82099,15 +82099,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ 29a32c │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - bl 9d7330 │ │ │ │ + bl 9d7300 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb ip, [r3, #16] │ │ │ │ ldr r1, [r2, #132] @ 0x84 │ │ │ │ ldr r0, [r2, #108] @ 0x6c │ │ │ │ ldrd r2, [r3] │ │ │ │ str ip, [sp] │ │ │ │ @@ -82161,15 +82161,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #188] @ 29a46c │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - bl 9d7330 │ │ │ │ + bl 9d7300 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [pc, #168] @ 29a470 │ │ │ │ lsr r1, r1, #4 │ │ │ │ add r2, r2, #8704 @ 0x2200 │ │ │ │ and r1, r1, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -82208,17 +82208,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 29a47c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ adceq r3, r1, r4, lsl sp │ │ │ │ - addeq lr, r4, r4, ror r4 │ │ │ │ - strdeq lr, [r4], r0 │ │ │ │ - rsbseq pc, r3, ip, asr #32 │ │ │ │ + addeq lr, r4, r4, asr #8 │ │ │ │ + addeq lr, r4, r0, asr #7 │ │ │ │ + rsbseq pc, r3, ip, lsl r0 @ │ │ │ │ andeq r0, r0, r2, ror r1 │ │ │ │ │ │ │ │ 0029a480 : │ │ │ │ b 29c07c │ │ │ │ │ │ │ │ 0029a484 : │ │ │ │ ldr r3, [pc, #52] @ 29a4c0 │ │ │ │ @@ -82231,33 +82231,33 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 29a4c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ umlaleq r0, r1, r0, r6 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbseq lr, pc, ip, lsr #19 │ │ │ │ + rsbseq lr, pc, ip, ror r9 @ │ │ │ │ │ │ │ │ 0029a4cc : │ │ │ │ cmp r0, #0 │ │ │ │ cmpne r1, #0 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ bne 29a4f8 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov r3, #0 │ │ │ │ - b 975878 │ │ │ │ + b 975848 │ │ │ │ │ │ │ │ 0029a500 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #332] @ 29a664 │ │ │ │ @@ -82266,19 +82266,19 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r3, [pc, #324] @ 29a66c │ │ │ │ sub sp, sp, #24 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - bl 9d7330 │ │ │ │ + bl 9d7300 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 29a638 │ │ │ │ - bl 75ee10 │ │ │ │ + bl 75ede0 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, #12 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r1 │ │ │ │ bl 24ad00 │ │ │ │ ldr r3, [sl, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -82345,27 +82345,27 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 248828 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r1, r4, lsl #12 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umlaleq r3, r1, r0, fp │ │ │ │ adceq r0, r1, r0, lsr #10 │ │ │ │ - addeq lr, r4, r8, lsl #4 │ │ │ │ - rsbseq lr, r3, r4, ror lr │ │ │ │ - rsbseq lr, r3, r0, ror #28 │ │ │ │ + ldrdeq lr, [r4], r8 │ │ │ │ + rsbseq lr, r3, r4, asr #28 │ │ │ │ + rsbseq lr, r3, r0, lsr lr │ │ │ │ │ │ │ │ 0029a680 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #164] @ 29a73c │ │ │ │ mov r6, r0 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - bl 9d7330 │ │ │ │ + bl 9d7300 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29a714 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, r3 │ │ │ │ @@ -82377,15 +82377,15 @@ │ │ │ │ ldr r3, [pc, #104] @ 29a740 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldm r5, {r2, r3} │ │ │ │ - bl 71f2e8 │ │ │ │ + bl 71f2b8 │ │ │ │ mvn r0, r0 │ │ │ │ lsr r0, r0, #31 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -82399,49 +82399,49 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #440 @ 0x1b8 │ │ │ │ str ip, [sp] │ │ │ │ bl 248828 │ │ │ │ adceq r3, r1, ip, lsr #20 │ │ │ │ adceq r3, r1, ip, ror #19 │ │ │ │ - addeq lr, r4, ip, lsr #2 │ │ │ │ - @ instruction: 0x0073ed98 │ │ │ │ - rsbseq lr, r3, r4, lsl #27 │ │ │ │ + strdeq lr, [r4], ip │ │ │ │ + rsbseq lr, r3, r8, ror #26 │ │ │ │ + rsbseq lr, r3, r4, asr sp │ │ │ │ │ │ │ │ 0029a750 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #80] @ 29a7b8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - bl 9d7330 │ │ │ │ + bl 9d7300 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29a790 │ │ │ │ sub r2, r2, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 75ef38 │ │ │ │ + b 75ef08 │ │ │ │ ldr r3, [pc, #36] @ 29a7bc │ │ │ │ ldr ip, [pc, #36] @ 29a7c0 │ │ │ │ ldr r1, [pc, #36] @ 29a7c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ str ip, [sp] │ │ │ │ bl 248828 │ │ │ │ adceq r3, r1, ip, asr r9 │ │ │ │ - strheq lr, [r4], r0 │ │ │ │ - rsbseq lr, r3, ip, lsl sp │ │ │ │ - rsbseq lr, r3, r8, lsl #26 │ │ │ │ + addeq lr, r4, r0, lsl #1 │ │ │ │ + rsbseq lr, r3, ip, ror #25 │ │ │ │ + ldrsbeq lr, [r3], #-200 @ 0xffffff38 @ │ │ │ │ │ │ │ │ 0029a7c8 : │ │ │ │ b 29c094 │ │ │ │ │ │ │ │ 0029a7cc : │ │ │ │ b 29c174 │ │ │ │ │ │ │ │ @@ -82474,17 +82474,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 29a85c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248828 │ │ │ │ - addeq lr, r4, ip, lsl r0 │ │ │ │ - @ instruction: 0x0073ec94 │ │ │ │ - rsbseq lr, r3, r0, ror ip │ │ │ │ + addeq sp, r4, ip, ror #31 │ │ │ │ + rsbseq lr, r3, r4, ror #24 │ │ │ │ + rsbseq lr, r3, r0, asr #24 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 0029a860 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -82525,17 +82525,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 29a920 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248828 │ │ │ │ - addeq sp, r4, r8, asr pc │ │ │ │ - ldrsbeq lr, [r3], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq lr, r3, ip, lsr #23 │ │ │ │ + addeq sp, r4, r8, lsr #30 │ │ │ │ + rsbseq lr, r3, r0, lsr #23 │ │ │ │ + rsbseq lr, r3, ip, ror fp │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 0029a924 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -82566,17 +82566,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 29a9bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248828 │ │ │ │ - @ instruction: 0x0084debc │ │ │ │ - rsbseq lr, r3, r4, lsr fp │ │ │ │ - rsbseq lr, r3, r0, lsl fp │ │ │ │ + addeq sp, r4, ip, lsl #29 │ │ │ │ + rsbseq lr, r3, r4, lsl #22 │ │ │ │ + rsbseq lr, r3, r0, ror #21 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 0029a9c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -82610,17 +82610,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 29aa64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248828 │ │ │ │ - addeq sp, r4, r4, lsl lr │ │ │ │ - rsbseq lr, r3, ip, lsl #21 │ │ │ │ - rsbseq lr, r3, r8, ror #20 │ │ │ │ + addeq sp, r4, r4, ror #27 │ │ │ │ + rsbseq lr, r3, ip, asr sl │ │ │ │ + rsbseq lr, r3, r8, lsr sl │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 0029aa68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -82677,17 +82677,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 29ab68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248828 │ │ │ │ - addeq sp, r4, r0, lsl sp │ │ │ │ - rsbseq lr, r3, r8, lsl #19 │ │ │ │ - rsbseq lr, r3, r4, ror #18 │ │ │ │ + addeq sp, r4, r0, ror #25 │ │ │ │ + rsbseq lr, r3, r8, asr r9 │ │ │ │ + rsbseq lr, r3, r4, lsr r9 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ ldm r2, {r1, r3} │ │ │ │ ldr r2, [r0] │ │ │ │ ldrd r0, [r1, #8] │ │ │ │ bx r3 │ │ │ │ sub r0, r1, r0 │ │ │ │ clz r0, r0 │ │ │ │ @@ -82701,32 +82701,32 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 29abbc │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ adceq pc, r0, r4, lsl #31 │ │ │ │ andeq r3, r0, r4, lsl #11 │ │ │ │ - rsbseq ip, r3, ip, ror #29 │ │ │ │ + ldrheq ip, [r3], #-236 @ 0xffffff14 @ │ │ │ │ ldr r3, [pc, #20] @ 29abdc │ │ │ │ ldr r1, [pc, #20] @ 29abe0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #60] @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ sub r0, r0, #712 @ 0x2c8 │ │ │ │ b 255b40 │ │ │ │ adceq r1, lr, r0, lsr #9 │ │ │ │ andeq r0, r0, ip │ │ │ │ ldr r3, [r0, #708] @ 0x2c4 │ │ │ │ str r1, [r3] │ │ │ │ - b 732168 │ │ │ │ + b 732138 │ │ │ │ ldr r1, [pc, #8] @ 29ac00 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 98fcc8 │ │ │ │ - rsbseq ip, r3, r0, lsr #29 │ │ │ │ + b 98fc98 │ │ │ │ + rsbseq ip, r3, r0, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #100] @ 29ac80 │ │ │ │ add r1, r1, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -82809,15 +82809,15 @@ │ │ │ │ beq 29add0 │ │ │ │ ldr r9, [pc, #256] @ 29ae5c │ │ │ │ add r8, r7, #64 @ 0x40 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r2, #236 @ 0xec │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 98fcc8 │ │ │ │ + bl 98fc98 │ │ │ │ bl 255b84 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r7, #56] @ 0x38 │ │ │ │ @@ -82832,23 +82832,23 @@ │ │ │ │ ldr r6, [r6, #4] │ │ │ │ cmp r6, #0 │ │ │ │ bne 29ada0 │ │ │ │ ldr r3, [pc, #160] @ 29ae60 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r4, [r3, #56] @ 0x38 │ │ │ │ - bl 730b30 │ │ │ │ + bl 730b00 │ │ │ │ bl 255dc4 │ │ │ │ ldr r0, [pc, #140] @ 29ae64 │ │ │ │ ldr r1, [pc, #140] @ 29ae68 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #136] @ 29ae6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - bl 98fcc8 │ │ │ │ + bl 98fc98 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 29ac04 │ │ │ │ ldr r3, [pc, #104] @ 29ae70 │ │ │ │ ldr ip, [pc, #104] @ 29ae74 │ │ │ │ @@ -82865,29 +82865,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ adceq pc, r0, r8, ror lr @ │ │ │ │ andeq r3, r0, r4, lsl #11 │ │ │ │ - rsbseq lr, r3, ip, lsr #16 │ │ │ │ + ldrsheq lr, [r3], #-124 @ 0xffffff84 @ │ │ │ │ adceq r1, lr, r0, lsr #7 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ adceq r1, lr, r8, lsr #6 │ │ │ │ - @ instruction: 0x0073e794 │ │ │ │ + rsbseq lr, r3, r4, ror #14 │ │ │ │ adceq r1, lr, r8, lsr #5 │ │ │ │ umlaleq r1, lr, r0, r2 │ │ │ │ - rsbseq lr, r3, r0, lsl r7 │ │ │ │ + rsbseq lr, r3, r0, ror #13 │ │ │ │ andeq r0, r0, fp, lsl #2 │ │ │ │ - ldrdeq sp, [r4], r4 │ │ │ │ - addeq r7, r2, r0, lsl #30 │ │ │ │ + addeq sp, r4, r4, lsr #21 │ │ │ │ + ldrdeq r7, [r2], r0 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ - addeq sp, r4, ip, lsr #21 │ │ │ │ - ldrheq lr, [r3], #-104 @ 0xffffff98 @ │ │ │ │ - rsbseq ip, r3, r8, ror ip │ │ │ │ + addeq sp, r4, ip, ror sl │ │ │ │ + rsbseq lr, r3, r8, lsl #13 │ │ │ │ + rsbseq ip, r3, r8, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0] │ │ │ │ cmp r4, #0 │ │ │ │ beq 29aee0 │ │ │ │ @@ -83099,15 +83099,15 @@ │ │ │ │ add r3, r7, r5, lsl #2 │ │ │ │ str sl, [r0] │ │ │ │ str r0, [r4, #8] │ │ │ │ str r3, [r0, #16] │ │ │ │ ldr r3, [r7, r5, lsl #2] │ │ │ │ mov r9, r0 │ │ │ │ str r3, [r0, #12] │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ str r9, [r7, r5, lsl #2] │ │ │ │ ldr r0, [pc, #112] @ 29b25c │ │ │ │ ldr r3, [r9, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ cmp r3, #0 │ │ │ │ addne r9, r9, #12 │ │ │ │ lsr ip, r6, #5 │ │ │ │ @@ -83128,15 +83128,15 @@ │ │ │ │ b 29b164 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r0, ip, asr #20 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq pc, r0, ip, lsr #20 │ │ │ │ andeq r3, r0, r4, lsl #11 │ │ │ │ adceq r0, lr, r8, asr pc │ │ │ │ - rsbseq ip, r3, r4, lsl #19 │ │ │ │ + rsbseq ip, r3, r4, asr r9 │ │ │ │ @ instruction: 0x00a0f9b0 │ │ │ │ ldrdeq r0, [lr], ip @ │ │ │ │ adceq r0, lr, ip, ror lr │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ │ │ │ │ 0029b264 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -83202,15 +83202,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 29b354 │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 98fcc8 │ │ │ │ + b 98fc98 │ │ │ │ ldr r3, [pc, #84] @ 29b3b0 │ │ │ │ ldr ip, [pc, #84] @ 29b3b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #76] @ 29b3b8 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r1, r6 │ │ │ │ @@ -83224,22 +83224,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #284 @ 0x11c │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ adceq pc, r0, ip, lsr #16 │ │ │ │ andeq r3, r0, r4, lsl #11 │ │ │ │ adceq r0, lr, ip, asr sp │ │ │ │ - rsbseq lr, r3, r0, ror #3 │ │ │ │ + ldrheq lr, [r3], #-16 @ │ │ │ │ andeq r0, r0, sp, lsl r1 │ │ │ │ - addeq sp, r4, r0, lsl #11 │ │ │ │ - addeq r7, r2, ip, lsr #19 │ │ │ │ + addeq sp, r4, r0, asr r5 │ │ │ │ + addeq r7, r2, ip, ror r9 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ - addeq sp, r4, r8, asr r5 │ │ │ │ - rsbseq lr, r3, r8, ror #2 │ │ │ │ - rsbseq ip, r3, r8, lsr #14 │ │ │ │ + addeq sp, r4, r8, lsr #10 │ │ │ │ + rsbseq lr, r3, r8, lsr r1 │ │ │ │ + ldrsheq ip, [r3], #-104 @ 0xffffff98 @ │ │ │ │ │ │ │ │ 0029b3c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r9, r0 │ │ │ │ @@ -83283,15 +83283,15 @@ │ │ │ │ sub r0, r0, #8 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ bl 2485c4 │ │ │ │ mov r2, #316 @ 0x13c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 98fcc8 │ │ │ │ + bl 98fc98 │ │ │ │ ldr r2, [pc, #88] @ 29b4f0 │ │ │ │ ldr r3, [pc, #60] @ 29b4d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -83306,15 +83306,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r0, r4, lsr r7 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq pc, r0, ip, lsl #14 │ │ │ │ andeq r3, r0, r4, lsl #11 │ │ │ │ adceq r0, lr, r4, lsr ip │ │ │ │ - ldrheq lr, [r3], #-8 @ │ │ │ │ + rsbseq lr, r3, r8, lsl #1 │ │ │ │ @ instruction: 0xfffff6fc │ │ │ │ adceq pc, r0, r4, lsl #13 │ │ │ │ │ │ │ │ 0029b4f4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -83364,16 +83364,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 29b5d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, r7 │ │ │ │ str r7, [sp] │ │ │ │ bl 248828 │ │ │ │ - addeq sp, r4, r0, lsr r3 │ │ │ │ - rsbseq sp, r3, ip, lsr pc │ │ │ │ + addeq sp, r4, r0, lsl #6 │ │ │ │ + rsbseq sp, r3, ip, lsl #30 │ │ │ │ andeq r0, r0, r6, asr r1 │ │ │ │ │ │ │ │ 0029b5d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -83412,17 +83412,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 29b68c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ adceq sp, r1, r4, lsl #21 │ │ │ │ - addeq sp, r4, r8, ror r2 │ │ │ │ - rsbseq sp, r3, r4, lsl #29 │ │ │ │ - @ instruction: 0x0073de90 │ │ │ │ + addeq sp, r4, r8, asr #4 │ │ │ │ + rsbseq sp, r3, r4, asr lr │ │ │ │ + rsbseq sp, r3, r0, ror #28 │ │ │ │ andeq r0, r0, sl, ror r1 │ │ │ │ │ │ │ │ 0029b690 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -83470,17 +83470,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 29b76c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00a1d9b4 │ │ │ │ - umulleq sp, r4, r8, r1 │ │ │ │ - rsbseq sp, r3, r4, lsr #27 │ │ │ │ - ldrheq sp, [r3], #-208 @ 0xffffff30 @ │ │ │ │ + addeq sp, r4, r8, ror #2 │ │ │ │ + rsbseq sp, r3, r4, ror sp │ │ │ │ + rsbseq sp, r3, r0, lsl #27 │ │ │ │ muleq r0, r7, r1 │ │ │ │ │ │ │ │ 0029b770 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -83535,17 +83535,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 29b868 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ ldrdeq sp, [r1], r0 @ │ │ │ │ - umulleq sp, r4, ip, r0 │ │ │ │ - rsbseq sp, r3, r8, lsr #25 │ │ │ │ - ldrheq sp, [r3], #-196 @ 0xffffff3c @ │ │ │ │ + addeq sp, r4, ip, rrx │ │ │ │ + rsbseq sp, r3, r8, ror ip │ │ │ │ + rsbseq sp, r3, r4, lsl #25 │ │ │ │ andeq r0, r0, r1, asr #3 │ │ │ │ │ │ │ │ 0029b86c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -83787,17 +83787,17 @@ │ │ │ │ ldr r4, [pc, #128] @ 29bc70 │ │ │ │ ldr r1, [pc, #128] @ 29bc74 │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, r4, #92 @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a29c8 │ │ │ │ + bl 9a2998 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a2010 │ │ │ │ + bl 9a1fe0 │ │ │ │ ldr r4, [r4, #36] @ 0x24 │ │ │ │ cmp r4, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -83874,16 +83874,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ mov r2, #592 @ 0x250 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ - addeq ip, r4, r0, lsr #23 │ │ │ │ - rsbseq sp, r3, ip, lsr #15 │ │ │ │ + addeq ip, r4, r0, ror fp │ │ │ │ + rsbseq sp, r3, ip, ror r7 │ │ │ │ │ │ │ │ 0029bd60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r1, r0, #8192 @ 0x2000 │ │ │ │ @@ -83954,16 +83954,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #20] @ 29be98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ - addeq ip, r4, r8, ror #20 │ │ │ │ - rsbseq sp, r3, r0, ror r6 │ │ │ │ + addeq ip, r4, r8, lsr sl │ │ │ │ + rsbseq sp, r3, r0, asr #12 │ │ │ │ andeq r0, r0, r6, ror r2 │ │ │ │ │ │ │ │ 0029be9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -84030,31 +84030,31 @@ │ │ │ │ bne 29bf84 │ │ │ │ ldr r0, [pc, #76] @ 29bfec │ │ │ │ ldr r1, [pc, #76] @ 29bff0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #684 @ 0x2ac │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - bl 98fcc8 │ │ │ │ + bl 98fc98 │ │ │ │ ldr r3, [pc, #56] @ 29bff4 │ │ │ │ - bl 9d7330 │ │ │ │ + bl 9d7300 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r0, r3] │ │ │ │ - bl 730b30 │ │ │ │ + bl 730b00 │ │ │ │ bl 255dc4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 29af30 │ │ │ │ adceq lr, r0, ip, lsl ip │ │ │ │ andeq r3, r0, r4, lsl #11 │ │ │ │ adceq r0, lr, r4, asr r1 │ │ │ │ - ldrsbeq sp, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq sp, r3, r0, lsr #11 │ │ │ │ muleq r0, lr, r2 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ adceq r0, lr, r8, asr #1 │ │ │ │ - rsbseq sp, r3, ip, asr #10 │ │ │ │ + rsbseq sp, r3, ip, lsl r5 │ │ │ │ adceq r2, r1, r8, lsl #2 │ │ │ │ │ │ │ │ 0029bff8 : │ │ │ │ ldr r3, [pc, #40] @ 29c028 │ │ │ │ ldr r2, [pc, #40] @ 29c02c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -84065,34 +84065,34 @@ │ │ │ │ ldr r2, [pc, #24] @ 29c038 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ bx r3 │ │ │ │ adceq lr, r0, ip, lsl fp │ │ │ │ andeq r3, r0, r4, lsl #11 │ │ │ │ adceq r0, lr, r4, asr r0 │ │ │ │ - ldrsbeq sp, [r3], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq sp, r3, r4, lsr #9 │ │ │ │ @ instruction: 0x000002bb │ │ │ │ │ │ │ │ 0029c03c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 29c054 │ │ │ │ ldr r0, [pc, #36] @ 29c070 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - b 98f9e0 │ │ │ │ + b 98f9b0 │ │ │ │ ldr r0, [pc, #24] @ 29c074 │ │ │ │ ldr r1, [pc, #24] @ 29c078 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #708 @ 0x2c4 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - b 98fcc8 │ │ │ │ + b 98fc98 │ │ │ │ adceq r0, lr, r0, lsr #32 │ │ │ │ adceq r0, lr, ip │ │ │ │ - @ instruction: 0x0073d490 │ │ │ │ + rsbseq sp, r3, r0, ror #8 │ │ │ │ │ │ │ │ 0029c07c : │ │ │ │ ldr r3, [pc, #12] @ 29c090 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #132] @ 0x84 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -84135,28 +84135,28 @@ │ │ │ │ strne r2, [r3, #8] │ │ │ │ ldr r3, [pc, #72] @ 29c16c │ │ │ │ ldr r2, [pc, #72] @ 29c170 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, #64 @ 0x40 │ │ │ │ str r4, [r3, #52]! @ 0x34 │ │ │ │ str r3, [r4, #8] │ │ │ │ - bl 98fcc8 │ │ │ │ + bl 98fc98 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq pc, sp, r8, lsr #31 │ │ │ │ adceq lr, r0, r8, asr sl │ │ │ │ andeq r3, r0, r4, lsl #11 │ │ │ │ - ldrsheq sp, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq sp, r3, r8, asr #7 │ │ │ │ andeq r0, r0, fp, ror #5 │ │ │ │ - ldrsbeq sp, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq sp, r3, ip, lsr #7 │ │ │ │ adceq pc, sp, r4, asr #30 │ │ │ │ andeq r0, r0, sp, ror #5 │ │ │ │ │ │ │ │ 0029c174 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -84186,27 +84186,27 @@ │ │ │ │ str r3, [r1] │ │ │ │ ldr r1, [pc, #64] @ 29c228 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r4, #4] │ │ │ │ str r2, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #48] @ 29c22c │ │ │ │ - bl 98fcc8 │ │ │ │ + bl 98fc98 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #1 │ │ │ │ bl 2485e8 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 248b1c │ │ │ │ umlaleq lr, r0, r0, r9 │ │ │ │ andeq r3, r0, r4, lsl #11 │ │ │ │ adceq pc, sp, r4, asr #29 │ │ │ │ - rsbseq sp, r3, r4, asr #6 │ │ │ │ + rsbseq sp, r3, r4, lsl r3 │ │ │ │ adceq pc, sp, r0, lsr #29 │ │ │ │ - rsbseq sp, r3, r0, lsl #6 │ │ │ │ + ldrsbeq sp, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ │ │ │ │ 0029c230 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -84248,17 +84248,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #17 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ ldrdeq lr, [r0], r4 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - addeq ip, r4, r4, lsr #14 │ │ │ │ - rsbseq sp, r3, r0, lsl #5 │ │ │ │ - @ instruction: 0x0073d294 │ │ │ │ + strdeq ip, [r4], r4 │ │ │ │ + rsbseq sp, r3, r0, asr r2 │ │ │ │ + rsbseq sp, r3, r4, ror #4 │ │ │ │ │ │ │ │ 0029c2f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #152] @ 29c3a4 │ │ │ │ @@ -84299,17 +84299,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ adceq lr, r0, r0, lsl r8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - addeq ip, r4, r0, ror #12 │ │ │ │ - ldrheq sp, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ - ldrsbeq sp, [r3], #-16 @ │ │ │ │ + addeq ip, r4, r0, lsr r6 │ │ │ │ + rsbseq sp, r3, ip, lsl #3 │ │ │ │ + rsbseq sp, r3, r0, lsr #3 │ │ │ │ │ │ │ │ 0029c3b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #188] @ 29c48c │ │ │ │ @@ -84320,33 +84320,33 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 98091c │ │ │ │ + bl 9808ec │ │ │ │ ldr r1, [pc, #148] @ 29c498 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980790 │ │ │ │ + bl 980760 │ │ │ │ mov r3, #1 │ │ │ │ mov ip, #0 │ │ │ │ mov r2, r3 │ │ │ │ str ip, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 9c849c │ │ │ │ + bl 9c846c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 29c444 │ │ │ │ - bl 997370 │ │ │ │ + bl 997340 │ │ │ │ ldr r2, [pc, #80] @ 29c49c │ │ │ │ ldr r3, [pc, #64] @ 29c490 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -84359,16 +84359,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, ip, asr #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x007e4290 │ │ │ │ - rsbseq ip, r3, r0, asr lr │ │ │ │ + rsbseq r4, lr, r0, ror #4 │ │ │ │ + rsbseq ip, r3, r0, lsr #28 │ │ │ │ ldrdeq lr, [r0], r0 @ │ │ │ │ │ │ │ │ 0029c4a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -84381,21 +84381,21 @@ │ │ │ │ ldr r1, [pc, #236] @ 29c5bc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 980b14 │ │ │ │ + bl 980ae4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 29c5a4 │ │ │ │ mov r1, sp │ │ │ │ - bl 9c8328 │ │ │ │ + bl 9c82f8 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ bne 29c59c │ │ │ │ cmp r7, #0 │ │ │ │ beq 29c550 │ │ │ │ ldr r6, [pc, #160] @ 29c5c0 │ │ │ │ @@ -84404,20 +84404,20 @@ │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldm r2, {r2, r3} │ │ │ │ mov r0, r5 │ │ │ │ sub r3, r3, #2 │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 29c524 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94eacc │ │ │ │ + bl 94ea9c │ │ │ │ ldr r2, [pc, #100] @ 29c5c4 │ │ │ │ ldr r3, [pc, #84] @ 29c5b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -84427,26 +84427,26 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 997370 │ │ │ │ + bl 997340 │ │ │ │ b 29c558 │ │ │ │ ldr r0, [pc, #28] @ 29c5c8 │ │ │ │ add r0, pc, r0 │ │ │ │ b 29c4f8 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, r8, asr r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r4, lr, r0, lsr #3 │ │ │ │ - rsbseq sp, r3, r8, rrx │ │ │ │ + rsbseq r4, lr, r0, ror r1 │ │ │ │ + rsbseq sp, r3, r8, lsr r0 │ │ │ │ @ instruction: 0x00a0e5bc │ │ │ │ - addeq r3, r0, ip, asr fp │ │ │ │ + addeq r3, r0, ip, lsr #22 │ │ │ │ │ │ │ │ 0029c5cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -84460,15 +84460,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ bl 249ec0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bcba8 │ │ │ │ + bl 9bcb78 │ │ │ │ cmp r6, #2 │ │ │ │ beq 29c668 │ │ │ │ ldr r2, [pc, #172] @ 29c6d8 │ │ │ │ ldr r3, [pc, #164] @ 29c6d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -84493,31 +84493,31 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ bl 248888 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9c7908 │ │ │ │ + bl 9c78d8 │ │ │ │ b 29c6b0 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bcaa0 │ │ │ │ + bl 9bca70 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9c7958 │ │ │ │ + bl 9c7928 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 29c6a4 │ │ │ │ mov r0, r6 │ │ │ │ bl 248b1c │ │ │ │ b 29c624 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, ip, lsr #10 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq lr, [r0], r0 @ │ │ │ │ - rsbseq ip, r3, r4, lsr #30 │ │ │ │ + ldrsheq ip, [r3], #-228 @ 0xffffff1c @ │ │ │ │ │ │ │ │ 0029c6e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -84531,15 +84531,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ bl 249ec0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bcba8 │ │ │ │ + bl 9bcb78 │ │ │ │ cmp r5, #2 │ │ │ │ beq 29c784 │ │ │ │ cmp r5, #3 │ │ │ │ beq 29c7e8 │ │ │ │ ldr r2, [pc, #256] @ 29c848 │ │ │ │ ldr r3, [pc, #248] @ 29c844 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -84566,31 +84566,31 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ bl 248888 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9c7908 │ │ │ │ + bl 9c78d8 │ │ │ │ b 29c7cc │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bcaa0 │ │ │ │ + bl 9bca70 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9c7958 │ │ │ │ + bl 9c7928 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 29c7c0 │ │ │ │ mov r0, r6 │ │ │ │ bl 248b1c │ │ │ │ b 29c740 │ │ │ │ ldr r2, [pc, #96] @ 29c850 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bcb48 │ │ │ │ + bl 9bcb18 │ │ │ │ ldr r2, [pc, #80] @ 29c854 │ │ │ │ ldr r3, [pc, #60] @ 29c844 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -84598,58 +84598,58 @@ │ │ │ │ bne 29c83c │ │ │ │ ldr r2, [pc, #48] @ 29c858 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9bcb48 │ │ │ │ + b 9bcb18 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, r8, lsl r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrdeq lr, [r0], r4 @ │ │ │ │ - rsbseq ip, r3, r4, lsl #28 │ │ │ │ - rsbseq fp, sp, r8, lsl #3 │ │ │ │ + ldrsbeq ip, [r3], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq fp, sp, r8, asr r1 │ │ │ │ adceq lr, r0, r8, lsl r3 │ │ │ │ - rsbseq sp, r9, r8, lsl #28 │ │ │ │ + ldrsbeq sp, [r9], #-216 @ 0xffffff28 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r0, r1 │ │ │ │ mov r2, #4 │ │ │ │ bl 24ad00 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757814 │ │ │ │ + bl 7577e4 │ │ │ │ cmp r4, r0 │ │ │ │ beq 29c944 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75802c │ │ │ │ + bl 757ffc │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754864 │ │ │ │ + bl 754834 │ │ │ │ ldr r3, [pc, #152] @ 29c950 │ │ │ │ ldr r1, [pc, #152] @ 29c954 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r1, [pc, #124] @ 29c958 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754cac │ │ │ │ + bl 754c7c │ │ │ │ ldr r1, [pc, #108] @ 29c95c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 249980 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ addne r6, r6, #2 │ │ │ │ @@ -84668,29 +84668,29 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2485e8 │ │ │ │ ldr r8, [pc, #20] @ 29c960 │ │ │ │ add r8, pc, r8 │ │ │ │ b 29c8a8 │ │ │ │ - rsbseq r2, lr, r4, asr r5 │ │ │ │ - ldrsbeq ip, [r3], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r2, lr, r4, lsr #10 │ │ │ │ + rsbseq ip, r3, ip, lsr #25 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsbseq r2, lr, r4, asr #9 │ │ │ │ + @ instruction: 0x007e2494 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [r0] │ │ │ │ mov r5, r1 │ │ │ │ - bl 75802c │ │ │ │ + bl 757ffc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 75802c │ │ │ │ + bl 757ffc │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 24a2bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -84725,21 +84725,21 @@ │ │ │ │ ldr r1, [pc, #240] @ 29cb08 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 980b14 │ │ │ │ + bl 980ae4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ cmp r0, r3 │ │ │ │ beq 29cae8 │ │ │ │ mov r1, sp │ │ │ │ - bl 8bb8d4 │ │ │ │ + bl 8bb8a4 │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ beq 29caa4 │ │ │ │ mov r0, r5 │ │ │ │ bl 59fd68 │ │ │ │ ldr r2, [pc, #164] @ 29cb0c │ │ │ │ @@ -84764,34 +84764,34 @@ │ │ │ │ ldr r7, [pc, #92] @ 29cb10 │ │ │ │ mov r4, r0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ ldm r2, {r2, r3} │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 29cab8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93b9c8 │ │ │ │ + bl 93b998 │ │ │ │ ldr r1, [sp] │ │ │ │ b 29ca58 │ │ │ │ ldr r1, [pc, #36] @ 29cb14 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ b 29ca60 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, r0, lsl r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrsbeq r7, [fp], #-16 @ │ │ │ │ + rsbseq r7, fp, r0, lsr #3 │ │ │ │ strheq lr, [r0], r4 @ │ │ │ │ - rsbseq ip, r3, ip, ror #21 │ │ │ │ ldrheq ip, [r3], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq ip, r3, ip, lsl #21 │ │ │ │ │ │ │ │ 0029cb18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #360] @ 29cc98 │ │ │ │ @@ -84804,44 +84804,44 @@ │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 980a88 │ │ │ │ + bl 980a58 │ │ │ │ ldr r1, [pc, #312] @ 29cca4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 98091c │ │ │ │ + bl 9808ec │ │ │ │ ldr r1, [pc, #296] @ 29cca8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 98091c │ │ │ │ + bl 9808ec │ │ │ │ ldr r1, [pc, #280] @ 29ccac │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 98091c │ │ │ │ + bl 9808ec │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ bne 29cc28 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 758f68 │ │ │ │ + bl 758f38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29cc5c │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 757600 │ │ │ │ + bl 7575d0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ bl 59fd68 │ │ │ │ ldr r2, [pc, #196] @ 29ccb0 │ │ │ │ ldr r3, [pc, #172] @ 29cc9c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -84856,50 +84856,50 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, sp, #16 │ │ │ │ mov r1, r4 │ │ │ │ - bl 982284 │ │ │ │ + bl 982254 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne 29cbdc │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8bba80 │ │ │ │ + bl 8bba50 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 29cbdc │ │ │ │ ldr r2, [pc, #80] @ 29ccb4 │ │ │ │ ldr r3, [pc, #80] @ 29ccb8 │ │ │ │ ldr r1, [pc, #80] @ 29ccbc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r2, r7} │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 9976a0 │ │ │ │ + bl 997670 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 29cbdc │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r0, ip, ror #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq ip, r3, r8, ror #20 │ │ │ │ - rsbseq r7, fp, r4, lsl #1 │ │ │ │ - rsbseq fp, sp, r4, lsl #24 │ │ │ │ - ldrsbeq r4, [ip], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq ip, r3, r8, lsr sl │ │ │ │ + rsbseq r7, fp, r4, asr r0 │ │ │ │ + ldrsbeq fp, [sp], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq r4, ip, r8, lsr #15 │ │ │ │ adceq sp, r0, r0, lsr pc │ │ │ │ - rsbseq ip, fp, ip, lsr #20 │ │ │ │ - ldrdeq fp, [r4], r4 │ │ │ │ - rsbseq ip, r3, r8, asr #18 │ │ │ │ + ldrsheq ip, [fp], #-156 @ 0xffffff64 @ │ │ │ │ + addeq fp, r4, r4, lsr #27 │ │ │ │ + rsbseq ip, r3, r8, lsl r9 │ │ │ │ │ │ │ │ 0029ccc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #324] @ 29ce1c │ │ │ │ @@ -84911,26 +84911,26 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 98091c │ │ │ │ + bl 9808ec │ │ │ │ ldr r1, [pc, #280] @ 29ce28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 98091c │ │ │ │ + bl 9808ec │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8bbb2c │ │ │ │ + bl 8bbafc │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 29cdc4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 29cd68 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -84957,24 +84957,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 9825cc │ │ │ │ + bl 98259c │ │ │ │ b 29cd68 │ │ │ │ mov r1, #1 │ │ │ │ - bl 98255c │ │ │ │ + bl 98252c │ │ │ │ ldr r1, [pc, #92] @ 29ce30 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ bl 2486c0 │ │ │ │ b 29cd44 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #52] @ 29ce34 │ │ │ │ ldr r1, [pc, #52] @ 29ce38 │ │ │ │ @@ -84983,21 +84983,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ adceq sp, r0, r4, asr #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r6, fp, r0, lsl #30 │ │ │ │ - rsbseq fp, sp, r4, ror sl │ │ │ │ + ldrsbeq r6, [fp], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq fp, sp, r4, asr #20 │ │ │ │ adceq sp, r0, r0, lsr #27 │ │ │ │ - rsbseq sp, r9, r0, ror r3 │ │ │ │ - addeq fp, r4, ip, asr #24 │ │ │ │ - rsbseq ip, r3, r4, asr #15 │ │ │ │ - ldrsbeq ip, [r3], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq sp, r9, r0, asr #6 │ │ │ │ + addeq fp, r4, ip, lsl ip │ │ │ │ + @ instruction: 0x0073c794 │ │ │ │ + rsbseq ip, r3, ip, lsr #15 │ │ │ │ │ │ │ │ 0029ce40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r2, r1 │ │ │ │ @@ -85009,21 +85009,21 @@ │ │ │ │ ldr r1, [pc, #220] @ 29cf4c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 980b14 │ │ │ │ + bl 980ae4 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #3] │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 29cf04 │ │ │ │ add r1, sp, #3 │ │ │ │ - bl 758f68 │ │ │ │ + bl 758f38 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 29cf28 │ │ │ │ ldrb r3, [sp, #3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 29cf10 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -85041,36 +85041,36 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bl 74dd94 │ │ │ │ + bl 74dd64 │ │ │ │ mov r1, r0 │ │ │ │ b 29ceb4 │ │ │ │ ldr r1, [pc, #60] @ 29cf54 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ b 29cec0 │ │ │ │ ldr r1, [pc, #40] @ 29cf58 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ b 29cec0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a0dcb8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r6, fp, r8, ror sp │ │ │ │ + rsbseq r6, fp, r8, asr #26 │ │ │ │ adceq sp, r0, r4, asr ip │ │ │ │ - rsbseq ip, r3, r0, lsl r7 │ │ │ │ - ldrsbeq ip, [r3], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq ip, r3, r0, ror #13 │ │ │ │ + rsbseq ip, r3, r4, lsr #13 │ │ │ │ │ │ │ │ 0029cf5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #148] @ 29d008 │ │ │ │ @@ -85082,19 +85082,19 @@ │ │ │ │ ldr r1, [pc, #132] @ 29d010 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 98091c │ │ │ │ + bl 9808ec │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ - bl 75ad7c │ │ │ │ + bl 75ad4c │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 59fd68 │ │ │ │ ldr r2, [pc, #76] @ 29d014 │ │ │ │ ldr r3, [pc, #64] @ 29d00c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -85110,15 +85110,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ umlaleq sp, r0, ip, fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r2, lr, r4, asr #9 │ │ │ │ + @ instruction: 0x007e2494 │ │ │ │ adceq sp, r0, r4, asr fp │ │ │ │ │ │ │ │ 0029d018 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -85131,19 +85131,19 @@ │ │ │ │ ldr r1, [pc, #132] @ 29d0cc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 98091c │ │ │ │ + bl 9808ec │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ - bl 75aecc │ │ │ │ + bl 75ae9c │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 59fd68 │ │ │ │ ldr r2, [pc, #76] @ 29d0d0 │ │ │ │ ldr r3, [pc, #64] @ 29d0c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -85159,15 +85159,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r0, r0, ror #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r5, r7, r4, asr #28 │ │ │ │ + rsbseq r5, r7, r4, lsl lr │ │ │ │ umlaleq sp, r0, r8, sl │ │ │ │ │ │ │ │ 0029d0d4 : │ │ │ │ cmp r1, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ @@ -85179,43 +85179,43 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r2 │ │ │ │ bl 249ec0 │ │ │ │ ldr r8, [pc, #120] @ 29d184 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9bcba8 │ │ │ │ + bl 9bcb78 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 754cc4 │ │ │ │ + bl 754c94 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 29d178 │ │ │ │ mov r4, r9 │ │ │ │ b 29d140 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 29d178 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 754890 │ │ │ │ + bl 754860 │ │ │ │ mov r1, r8 │ │ │ │ mov r5, r0 │ │ │ │ bl 24a4fc │ │ │ │ cmp r0, #0 │ │ │ │ beq 29d134 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9bcb48 │ │ │ │ + bl 9bcb18 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 29d140 │ │ │ │ mov r0, r9 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 249bb4 │ │ │ │ - rsbseq ip, r3, r4, asr #10 │ │ │ │ + rsbseq ip, r3, r4, lsl r5 │ │ │ │ │ │ │ │ 0029d188 : │ │ │ │ cmp r1, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -85224,19 +85224,19 @@ │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r2 │ │ │ │ bl 249ec0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9bcba8 │ │ │ │ + bl 9bcb78 │ │ │ │ ldr r0, [pc, #112] @ 29d23c │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 8bb8d4 │ │ │ │ + bl 8bb8a4 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 29d230 │ │ │ │ ldr r8, [pc, #92] @ 29d240 │ │ │ │ mov r4, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ b 29d1f8 │ │ │ │ ldr r4, [r4] │ │ │ │ @@ -85248,26 +85248,26 @@ │ │ │ │ mov r1, r8 │ │ │ │ bl 248bd0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29d1ec │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9bcb48 │ │ │ │ + bl 9bcb18 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 29d1f8 │ │ │ │ mov r0, r9 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 93b9c8 │ │ │ │ - @ instruction: 0x0073c490 │ │ │ │ - rsbseq ip, r3, r4, lsl #9 │ │ │ │ + b 93b998 │ │ │ │ + rsbseq ip, r3, r0, ror #8 │ │ │ │ + rsbseq ip, r3, r4, asr r4 │ │ │ │ ldr r0, [pc, #4] @ 29d250 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addseq r0, r2, r8, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 29d2f0 │ │ │ │ ldr r2, [pc, #132] @ 29d2f4 │ │ │ │ @@ -85275,44 +85275,44 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #100] @ 29d2fc │ │ │ │ ldr r1, [pc, #100] @ 29d300 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #68] @ 29d304 │ │ │ │ ldr r3, [pc, #68] @ 29d308 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq fp, [r4], ip │ │ │ │ - ldrsheq ip, [r3], #-52 @ 0xffffffcc @ │ │ │ │ - rsbseq ip, r3, ip, asr #7 │ │ │ │ - ldrsheq ip, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq ip, r3, r0, lsl r4 │ │ │ │ + addeq fp, r4, ip, asr #15 │ │ │ │ + rsbseq ip, r3, r4, asr #7 │ │ │ │ + @ instruction: 0x0073c39c │ │ │ │ + rsbseq ip, r3, r8, asr #7 │ │ │ │ + rsbseq ip, r3, r0, ror #7 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #124] @ 29d3a0 │ │ │ │ @@ -85322,15 +85322,15 @@ │ │ │ │ ldr r1, [pc, #116] @ 29d3a8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #52 @ 0x34 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [r0, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq 29d378 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -85342,21 +85342,21 @@ │ │ │ │ ldr r1, [pc, #44] @ 29d3b0 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #72 @ 0x48 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 29d358 │ │ │ │ - addeq fp, r4, ip, asr #14 │ │ │ │ - rsbseq ip, r3, ip, lsl #7 │ │ │ │ - rsbseq ip, r3, r4, lsr #7 │ │ │ │ - rsbseq ip, r3, ip, lsl #7 │ │ │ │ - rsbseq ip, r3, ip, ror #6 │ │ │ │ + addeq fp, r4, ip, lsl r7 │ │ │ │ + rsbseq ip, r3, ip, asr r3 │ │ │ │ + rsbseq ip, r3, r4, ror r3 │ │ │ │ + rsbseq ip, r3, ip, asr r3 │ │ │ │ + rsbseq ip, r3, ip, lsr r3 │ │ │ │ │ │ │ │ 0029d3b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #956] @ 29d788 │ │ │ │ @@ -85373,15 +85373,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ mov ip, #0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr fp, [pc, #900] @ 29d79c │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [pc, #896] @ 29d7a0 │ │ │ │ add fp, pc, fp │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldr r9, [fp, r3] │ │ │ │ @@ -85482,27 +85482,27 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #452] @ 29d7b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 29d4c4 │ │ │ │ bl 249c08 │ │ │ │ ldr r3, [pc, #436] @ 29d7b8 │ │ │ │ ldr ip, [pc, #436] @ 29d7bc │ │ │ │ ldr r4, [r4, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #432] @ 29d7c0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -85510,15 +85510,15 @@ │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ b 29d504 │ │ │ │ ldr r3, [pc, #380] @ 29d7c4 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ @@ -85535,22 +85535,22 @@ │ │ │ │ beq 29d758 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 29d7c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ b 29d440 │ │ │ │ ldr r3, [pc, #264] @ 29d7cc │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29d4fc │ │ │ │ @@ -85569,63 +85569,63 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 29d7d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 29d4fc │ │ │ │ ldr r0, [pc, #140] @ 29d7d4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 29d4c4 │ │ │ │ ldr r0, [pc, #120] @ 29d7d8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ b 29d440 │ │ │ │ ldr r0, [pc, #100] @ 29d7dc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 29d4fc │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - addeq fp, r4, r4, lsr #13 │ │ │ │ + addeq fp, r4, r4, ror r6 │ │ │ │ adceq sp, r0, ip, lsr r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq ip, r3, ip, asr #5 │ │ │ │ - ldrsheq ip, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ + @ instruction: 0x0073c29c │ │ │ │ + rsbseq ip, r3, r0, asr #5 │ │ │ │ adceq sp, r0, r0, lsl #14 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ adceq sp, r0, r0, lsl r6 │ │ │ │ andeq r2, r0, r0, asr fp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrsbeq ip, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ - addeq fp, r4, r0, ror #8 │ │ │ │ - @ instruction: 0x0073c190 │ │ │ │ - ldrsbeq ip, [r3], #-8 @ │ │ │ │ + rsbseq ip, r3, r8, lsr #3 │ │ │ │ + addeq fp, r4, r0, lsr r4 │ │ │ │ + rsbseq ip, r3, r0, ror #2 │ │ │ │ + rsbseq ip, r3, r8, lsr #1 │ │ │ │ andeq r5, r0, r4, lsr #9 │ │ │ │ - rsbseq ip, r3, r0, lsl #1 │ │ │ │ + rsbseq ip, r3, r0, asr r0 │ │ │ │ andeq r3, r0, r8, asr #7 │ │ │ │ - rsbseq ip, r3, ip, lsr #2 │ │ │ │ - ldrsbeq ip, [r3], #-0 @ │ │ │ │ - rsbseq ip, r3, ip │ │ │ │ - rsbseq ip, r3, r0, lsr #2 │ │ │ │ + ldrsheq ip, [r3], #-12 @ │ │ │ │ + rsbseq ip, r3, r0, lsr #1 │ │ │ │ + ldrsbeq fp, [r3], #-252 @ 0xffffff04 @ │ │ │ │ + ldrsheq ip, [r3], #-0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 29d830 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #52] @ 29d834 │ │ │ │ @@ -85633,28 +85633,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 29d3b4 │ │ │ │ - addeq fp, r4, r0, ror r2 │ │ │ │ - ldrheq ip, [r3], #-8 @ │ │ │ │ - ldrsbeq ip, [r3], #-12 @ │ │ │ │ + addeq fp, r4, r0, asr #4 │ │ │ │ + rsbseq ip, r3, r8, lsl #1 │ │ │ │ + rsbseq ip, r3, ip, lsr #1 │ │ │ │ │ │ │ │ 0029d83c : │ │ │ │ add r1, r0, #4 │ │ │ │ ldr r0, [pc, #4] @ 29d84c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 999ce0 │ │ │ │ + b 999cb0 │ │ │ │ adceq lr, sp, ip, lsr #17 │ │ │ │ │ │ │ │ 0029d850 : │ │ │ │ cmp r1, #2 │ │ │ │ bhi 29d890 │ │ │ │ ldr r3, [pc, #68] @ 29d8a4 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -85735,23 +85735,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 29db14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 29d9dc │ │ │ │ ldr r3, [pc, #312] @ 29db04 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 29da2c │ │ │ │ mov r4, #1 │ │ │ │ @@ -85793,55 +85793,55 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ mvn ip, #0 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str ip, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 29db1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 29d9d8 │ │ │ │ ldr r0, [pc, #96] @ 29db20 │ │ │ │ mvn r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 29d9d8 │ │ │ │ ldr r0, [pc, #72] @ 29db24 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 29d9dc │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r0, r4, asr r2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq sp, r0, r4, asr #4 │ │ │ │ strdeq lr, [sp], ip @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ muleq r0, r0, fp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq fp, r3, r4, lsl #31 │ │ │ │ + rsbseq fp, r3, r4, asr pc │ │ │ │ adceq sp, r0, r8, lsr r1 │ │ │ │ - @ instruction: 0x0073be90 │ │ │ │ - ldrheq fp, [r3], #-228 @ 0xffffff1c @ │ │ │ │ - @ instruction: 0x0073be98 │ │ │ │ + rsbseq fp, r3, r0, ror #28 │ │ │ │ + rsbseq fp, r3, r4, lsl #29 │ │ │ │ + rsbseq fp, r3, r8, ror #28 │ │ │ │ │ │ │ │ 0029db28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ @@ -85865,15 +85865,15 @@ │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29dc4c │ │ │ │ ldr r5, [pc, #292] @ 29dcb8 │ │ │ │ add r1, sp, #4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 999d4c │ │ │ │ + bl 999d1c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ lsl r3, r3, #2 │ │ │ │ cmp r5, r4 │ │ │ │ beq 29dc08 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -85939,20 +85939,20 @@ │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ ldrdeq ip, [r0], r4 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq lr, sp, ip, asr r5 │ │ │ │ strdeq lr, [sp], ip @ │ │ │ │ adceq ip, r0, ip, lsl #30 │ │ │ │ - addeq sl, r4, ip, lsr #29 │ │ │ │ - rsbseq fp, r3, ip, lsl #25 │ │ │ │ - rsbseq fp, r3, ip, asr sp │ │ │ │ - addeq sl, r4, r4, lsl #29 │ │ │ │ - rsbseq fp, r3, r4, ror #24 │ │ │ │ - rsbseq fp, r3, r0, lsl #26 │ │ │ │ + addeq sl, r4, ip, ror lr │ │ │ │ + rsbseq fp, r3, ip, asr ip │ │ │ │ + rsbseq fp, r3, ip, lsr #26 │ │ │ │ + addeq sl, r4, r4, asr lr │ │ │ │ + rsbseq fp, r3, r4, lsr ip │ │ │ │ + ldrsbeq fp, [r3], #-192 @ 0xffffff40 @ │ │ │ │ │ │ │ │ 0029dcdc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -86020,15 +86020,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ beq 29ddfc │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, #3 │ │ │ │ bne 29ddcc │ │ │ │ add r0, r7, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 999d10 │ │ │ │ + b 999ce0 │ │ │ │ mov r0, #32 │ │ │ │ bl 248810 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ stm r0, {r1, r3} │ │ │ │ str r5, [r0, #8] │ │ │ │ @@ -86151,17 +86151,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 29dfe4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq sl, r4, r8, asr fp │ │ │ │ - rsbseq fp, r3, r8, lsr r9 │ │ │ │ - rsbseq fp, r3, ip, lsr #20 │ │ │ │ + addeq sl, r4, r8, lsr #22 │ │ │ │ + rsbseq fp, r3, r8, lsl #18 │ │ │ │ + ldrsheq fp, [r3], #-156 @ 0xffffff64 @ │ │ │ │ │ │ │ │ 0029dfe8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #356] @ 29e164 │ │ │ │ @@ -86199,15 +86199,15 @@ │ │ │ │ strne r2, [r3, #16] │ │ │ │ ldr r3, [pc, #252] @ 29e180 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r3, #0 │ │ │ │ movne r2, #0 │ │ │ │ strne r2, [r3, #16] │ │ │ │ - bl 999d4c │ │ │ │ + bl 999d1c │ │ │ │ ldr r2, [pc, #228] @ 29e184 │ │ │ │ ldr r3, [pc, #196] @ 29e168 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -86238,41 +86238,41 @@ │ │ │ │ beq 29e150 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 29e194 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 29e040 │ │ │ │ ldr r0, [pc, #64] @ 29e198 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 29e040 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq ip, r0, ip, lsl fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq ip, r0, r8, lsl #22 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ adceq lr, sp, r8, lsr #1 │ │ │ │ adceq lr, sp, r0, lsr #1 │ │ │ │ adceq lr, sp, r8, lsl #1 │ │ │ │ adceq lr, sp, r0, ror r0 │ │ │ │ adceq ip, r0, ip, ror sl │ │ │ │ andeq r1, r0, ip, asr #16 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq fp, r3, ip, asr #17 │ │ │ │ - rsbseq fp, r3, r4, ror #17 │ │ │ │ + @ instruction: 0x0073b89c │ │ │ │ + ldrheq fp, [r3], #-132 @ 0xffffff7c @ │ │ │ │ │ │ │ │ 0029e19c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -86320,20 +86320,20 @@ │ │ │ │ bl 24b0f0 │ │ │ │ mov r2, #1 │ │ │ │ b 29e20c │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 29e274 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addseq pc, r1, r8, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 29e288 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addseq pc, r1, r8, lsl r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #128] @ 29e324 │ │ │ │ ldr r3, [pc, #128] @ 29e328 │ │ │ │ @@ -86344,45 +86344,45 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr ip, [r1, r3] │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #144 @ 0x90 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757ef4 │ │ │ │ + bl 757ec4 │ │ │ │ ldr r3, [pc, #84] @ 29e330 │ │ │ │ ldr r2, [pc, #84] @ 29e334 │ │ │ │ ldr r1, [pc, #84] @ 29e338 │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 755afc │ │ │ │ + bl 755acc │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ adceq ip, r0, r0, ror r8 │ │ │ │ andeq r4, r0, r0, asr #30 │ │ │ │ - rsbseq r6, sp, r8, lsl r7 │ │ │ │ + rsbseq r6, sp, r8, ror #13 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - rsbseq fp, r3, ip, ror #14 │ │ │ │ - addeq r6, r3, r0, lsl r6 │ │ │ │ + rsbseq fp, r3, ip, lsr r7 │ │ │ │ + addeq r6, r3, r0, ror #11 │ │ │ │ ldr r0, [pc, #4] @ 29e348 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 998450 │ │ │ │ - rsbseq fp, r3, ip, lsl r7 │ │ │ │ + b 998420 │ │ │ │ + rsbseq fp, r3, ip, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ @@ -86470,39 +86470,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 29e524 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 29e434 │ │ │ │ ldr r0, [pc, #52] @ 29e528 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 29e434 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq ip, r0, r0, lsr #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq ip, r0, r0, lsl #14 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ ldrdeq ip, [r0], r8 @ │ │ │ │ muleq r0, r4, r2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq fp, r3, r8, lsr #11 │ │ │ │ - rsbseq fp, r3, r4, asr #11 │ │ │ │ + rsbseq fp, r3, r8, ror r5 │ │ │ │ + @ instruction: 0x0073b594 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #452] @ 29e708 │ │ │ │ ldr r2, [pc, #452] @ 29e70c │ │ │ │ ldr r4, [r0, #28] │ │ │ │ @@ -86547,18 +86547,18 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 29e5b8 │ │ │ │ ldrd r2, [r5, #16] │ │ │ │ cmp r3, r4 │ │ │ │ cmpeq r2, r7 │ │ │ │ bne 29e64c │ │ │ │ mov r0, #0 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ ldr r2, [pc, #272] @ 29e718 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d5f8c │ │ │ │ + bl 9d5f5c │ │ │ │ ldr r2, [pc, #264] @ 29e71c │ │ │ │ ldr r3, [pc, #244] @ 29e70c │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [r5, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -86566,15 +86566,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 29e704 │ │ │ │ adds r2, r0, r7 │ │ │ │ adc r3, r4, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b12e0 │ │ │ │ + b 9b12b0 │ │ │ │ ldr r3, [pc, #204] @ 29e720 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29e5f8 │ │ │ │ @@ -86596,44 +86596,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 29e730 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 29e5f8 │ │ │ │ ldr r7, [pc, #40] @ 29e714 │ │ │ │ mov r4, #0 │ │ │ │ b 29e5e8 │ │ │ │ ldr r0, [pc, #60] @ 29e734 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 29e5f8 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldrdeq ip, [r0], r4 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x00a0c5b0 │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ adceq ip, r0, r8, lsl #10 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, r0, lsl #13 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq fp, r3, r0, lsl #8 │ │ │ │ - rsbseq fp, r3, r0, lsl r4 │ │ │ │ + ldrsbeq fp, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq fp, r3, r0, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ sub sp, sp, #16 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -86659,15 +86659,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r4, [r5] │ │ │ │ cmp r4, #0 │ │ │ │ beq 29e790 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r0, r4 │ │ │ │ bl 248b1c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -86682,27 +86682,27 @@ │ │ │ │ ldr r3, [pc, #76] @ 29e850 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ stmib sp, {r2, r5} │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b0dec │ │ │ │ + bl 9b0dbc │ │ │ │ mov r0, r4 │ │ │ │ str r6, [r5] │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ ldr r2, [pc, #32] @ 29e850 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d5f8c │ │ │ │ + bl 9d5f5c │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b12e0 │ │ │ │ + b 9b12b0 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 29e918 │ │ │ │ @@ -86710,75 +86710,75 @@ │ │ │ │ ldr r1, [pc, #172] @ 29e920 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #13 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ str r3, [r4, #28] │ │ │ │ cmp r0, r3 │ │ │ │ beq 29e8a8 │ │ │ │ bl 29e3e4 │ │ │ │ ldr r5, [r4, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ beq 29e8cc │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r0, r5 │ │ │ │ bl 248b1c │ │ │ │ ldr r5, [r4, #116] @ 0x74 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ beq 29e8f8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 248b1c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq sl, r4, ip, ror #5 │ │ │ │ - rsbseq fp, r3, ip, lsr #5 │ │ │ │ - rsbseq fp, r3, r0, asr #5 │ │ │ │ + @ instruction: 0x0084a2bc │ │ │ │ + rsbseq fp, r3, ip, ror r2 │ │ │ │ + @ instruction: 0x0073b290 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #596] @ 29eb90 │ │ │ │ ldr r2, [pc, #596] @ 29eb94 │ │ │ │ ldr r1, [pc, #596] @ 29eb98 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r6, [pc, #568] @ 29eb9c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r5, [r6] │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 29eb28 │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ - bl 9add30 │ │ │ │ + bl 9add00 │ │ │ │ mvn r3, #0 │ │ │ │ str r5, [r4, #24] │ │ │ │ str r3, [r4, #88] @ 0x58 │ │ │ │ mov r0, #32 │ │ │ │ bl 248810 │ │ │ │ ldr ip, [pc, #520] @ 29eba0 │ │ │ │ ldr r6, [pc, #520] @ 29eba4 │ │ │ │ @@ -86786,48 +86786,48 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #512] @ 29eba8 │ │ │ │ mov r1, r2 │ │ │ │ add r6, pc, r6 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r2, ip} │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b0dec │ │ │ │ + bl 9b0dbc │ │ │ │ ldr r3, [r6] │ │ │ │ str r5, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq 29eaec │ │ │ │ ldr r7, [pc, #472] @ 29ebac │ │ │ │ mov r0, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 754324 │ │ │ │ + bl 7542f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29ea94 │ │ │ │ mov r0, #5 │ │ │ │ - bl 74e680 │ │ │ │ + bl 74e650 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29ea94 │ │ │ │ ldr r5, [r6] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ bne 29ea1c │ │ │ │ b 29ea30 │ │ │ │ ldr r5, [r5, #136] @ 0x88 │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq 29ea30 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754324 │ │ │ │ + bl 7542f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29ea0c │ │ │ │ ldr r1, [pc, #376] @ 29ebb0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754324 │ │ │ │ + bl 7542f4 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 29eb3c │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ str r3, [r4, #136] @ 0x88 │ │ │ │ @@ -86904,23 +86904,23 @@ │ │ │ │ bne 29eb64 │ │ │ │ b 29eacc │ │ │ │ ldr r3, [pc, #52] @ 29ebb8 │ │ │ │ add r2, r4, #136 @ 0x88 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #4] │ │ │ │ b 29ea6c │ │ │ │ - addeq sl, r4, ip, lsl r2 │ │ │ │ - rsbseq fp, r3, r0, ror #3 │ │ │ │ - ldrsheq fp, [r3], #-20 @ 0xffffffec @ │ │ │ │ + addeq sl, r4, ip, ror #3 │ │ │ │ + ldrheq fp, [r3], #-16 @ │ │ │ │ + rsbseq fp, r3, r4, asr #3 │ │ │ │ adceq sp, sp, r0, lsr #15 │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ umlaleq sl, r1, r4, fp │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - rsbseq fp, r3, ip, ror r1 │ │ │ │ - rsbseq fp, r3, r8, lsl r1 │ │ │ │ + rsbseq fp, r3, ip, asr #2 │ │ │ │ + rsbseq fp, r3, r8, ror #1 │ │ │ │ adceq sl, r1, r0, lsr #21 │ │ │ │ @ instruction: 0x00a1a9b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #76] @ 29ec20 │ │ │ │ @@ -86932,96 +86932,96 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ str ip, [sp] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r0, #148 @ 0x94 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 977d9c │ │ │ │ - addeq r9, r4, r0, lsl #31 │ │ │ │ - rsbseq sl, r3, r4, ror #30 │ │ │ │ - rsbseq sl, r3, r8, lsr pc │ │ │ │ + b 977d6c │ │ │ │ + addeq r9, r4, r0, asr pc │ │ │ │ + rsbseq sl, r3, r4, lsr pc │ │ │ │ + rsbseq sl, r3, r8, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 29ecac │ │ │ │ ldr r2, [pc, #104] @ 29ecb0 │ │ │ │ ldr r1, [pc, #104] @ 29ecb4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #144] @ 0x90 │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ cmp r0, r2 │ │ │ │ beq 29ec8c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 75503c │ │ │ │ + b 75500c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r9, r4, r8, lsl pc │ │ │ │ - ldrsbeq sl, [r3], #-228 @ 0xffffff1c @ │ │ │ │ - ldrsheq sl, [r3], #-228 @ 0xffffff1c @ │ │ │ │ + addeq r9, r4, r8, ror #29 │ │ │ │ + rsbseq sl, r3, r4, lsr #29 │ │ │ │ + rsbseq sl, r3, r4, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r0, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mvneq r1, #0 │ │ │ │ beq 29ed20 │ │ │ │ ldr r5, [pc, #92] @ 29ed3c │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 754324 │ │ │ │ + bl 7542f4 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r1, r0 │ │ │ │ beq 29ed20 │ │ │ │ ldr r0, [pc, #68] @ 29ed40 │ │ │ │ ldr r2, [pc, #68] @ 29ed44 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [r0, #148] @ 0x94 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ add r2, r4, #92 @ 0x5c │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ - rsbseq sl, r3, r4, ror lr │ │ │ │ - addeq r9, r4, r4, ror #28 │ │ │ │ - rsbseq sl, r3, ip, lsl lr │ │ │ │ + rsbseq sl, r3, r4, asr #28 │ │ │ │ + addeq r9, r4, r4, lsr lr │ │ │ │ + rsbseq sl, r3, ip, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -87042,24 +87042,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9adf2c │ │ │ │ + b 9adefc │ │ │ │ │ │ │ │ 0029edbc : │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #128 @ 0x80 │ │ │ │ - b 9adf2c │ │ │ │ + b 9adefc │ │ │ │ │ │ │ │ 0029edd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -87082,41 +87082,41 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9adf2c │ │ │ │ + b 9adefc │ │ │ │ │ │ │ │ 0029ee4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ae030 │ │ │ │ + bl 9ae000 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29ee88 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9add48 │ │ │ │ - bl 9ac950 │ │ │ │ + b 9add18 │ │ │ │ + bl 9ac920 │ │ │ │ ldr r3, [pc, #20] @ 29eea8 │ │ │ │ ldr r1, [pc, #20] @ 29eeac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9ab9e4 │ │ │ │ + bl 9ab9b4 │ │ │ │ b 29ee74 │ │ │ │ - ldrsbeq sl, [r3], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq sl, r3, r4, lsr #25 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ │ │ │ │ 0029eeb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -87141,23 +87141,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ mov r1, #1 │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ ldr r2, [pc, #176] @ 29efe0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d5f8c │ │ │ │ + bl 9d5f5c │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ adc r3, r1, #0 │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b12e0 │ │ │ │ + b 9b12b0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ blt 29ef98 │ │ │ │ ldr r2, [r5, #120] @ 0x78 │ │ │ │ subs r3, r3, #0 │ │ │ │ ldr r2, [r2, #24] │ │ │ │ @@ -87169,15 +87169,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ blx r2 │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b0ec8 │ │ │ │ + b 9b0e98 │ │ │ │ ldr r3, [pc, #68] @ 29efe4 │ │ │ │ ldr r1, [pc, #68] @ 29efe8 │ │ │ │ ldr r0, [pc, #68] @ 29efec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ @@ -87189,20 +87189,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #175 @ 0xaf │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - @ instruction: 0x00849bbc │ │ │ │ - ldrsbeq sl, [r3], #-184 @ 0xffffff48 @ │ │ │ │ - ldrsheq sl, [r3], #-176 @ 0xffffff50 @ │ │ │ │ - umulleq r9, r4, r8, fp │ │ │ │ - ldrheq sl, [r3], #-180 @ 0xffffff4c @ │ │ │ │ + addeq r9, r4, ip, lsl #23 │ │ │ │ + rsbseq sl, r3, r8, lsr #23 │ │ │ │ rsbseq sl, r3, r0, asr #23 │ │ │ │ + addeq r9, r4, r8, ror #22 │ │ │ │ + rsbseq sl, r3, r4, lsl #23 │ │ │ │ + @ instruction: 0x0073ab90 │ │ │ │ │ │ │ │ 0029effc : │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0029f004 : │ │ │ │ str r1, [r0, #88] @ 0x58 │ │ │ │ @@ -87268,16 +87268,16 @@ │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r9, r4, r4, ror #21 │ │ │ │ @ instruction: 0x00849ab4 │ │ │ │ + addeq r9, r4, r4, lsl #21 │ │ │ │ │ │ │ │ 0029f0f8 : │ │ │ │ cmp r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxle lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -87324,17 +87324,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1344 @ 0x540 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x008499bc │ │ │ │ - ldrsbeq sl, [r3], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq sl, r3, r0, lsl #20 │ │ │ │ + addeq r9, r4, ip, lsl #19 │ │ │ │ + rsbseq sl, r3, r4, lsr #19 │ │ │ │ + ldrsbeq sl, [r3], #-144 @ 0xffffff70 @ │ │ │ │ │ │ │ │ 0029f1cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -87423,30 +87423,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 29f3dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 29f238 │ │ │ │ ldr r0, [pc, #112] @ 29f3e0 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 29f238 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 29f3e4 │ │ │ │ ldr r1, [pc, #80] @ 29f3e8 │ │ │ │ ldr r0, [pc, #80] @ 29f3ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ @@ -87457,23 +87457,23 @@ │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ adceq fp, r0, r0, lsr r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq fp, [r0], ip @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ adceq fp, r0, r8, lsr #17 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - @ instruction: 0x0073a994 │ │ │ │ + rsbseq sl, r3, r4, ror #18 │ │ │ │ muleq r0, r4, r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq sl, r3, ip, ror r8 │ │ │ │ - ldrheq sl, [r3], #-128 @ 0xffffff80 @ │ │ │ │ - addeq r9, r4, r8, asr #15 │ │ │ │ - ldrsbeq sl, [r3], #-124 @ 0xffffff84 @ │ │ │ │ - rsbseq sl, r3, r4, asr #17 │ │ │ │ + rsbseq sl, r3, ip, asr #16 │ │ │ │ + rsbseq sl, r3, r0, lsl #17 │ │ │ │ + umulleq r9, r4, r8, r7 │ │ │ │ + rsbseq sl, r3, ip, lsr #15 │ │ │ │ + @ instruction: 0x0073a894 │ │ │ │ strdeq r0, [r0], -r7 │ │ │ │ │ │ │ │ 0029f3f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -87535,41 +87535,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 29f560 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 29f448 │ │ │ │ ldr r0, [pc, #60] @ 29f564 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 29f448 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r0, r0, lsl r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq fp, [r0], r0 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ @ instruction: 0x00a0b6b0 │ │ │ │ andeq r1, r0, r4, ror r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq sl, r3, r0, ror r7 │ │ │ │ - rsbseq sl, r3, r8, lsl #15 │ │ │ │ + rsbseq sl, r3, r0, asr #14 │ │ │ │ + rsbseq sl, r3, r8, asr r7 │ │ │ │ │ │ │ │ 0029f568 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #304] @ 29f6b0 │ │ │ │ @@ -87631,39 +87631,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 29f6d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 29f5c4 │ │ │ │ ldr r0, [pc, #52] @ 29f6d4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 29f5c4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ umlaleq fp, r0, ip, r5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq fp, r0, r0, ror r5 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ adceq fp, r0, r0, asr #10 │ │ │ │ muleq r0, r4, lr │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq sl, r3, r4, asr #12 │ │ │ │ - rsbseq sl, r3, r8, ror #12 │ │ │ │ + rsbseq sl, r3, r4, lsl r6 │ │ │ │ + rsbseq sl, r3, r8, lsr r6 │ │ │ │ │ │ │ │ 0029f6d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r7, r2 │ │ │ │ @@ -87757,17 +87757,17 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r0, r8, lsr #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r9, r4, r0, asr #8 │ │ │ │ + addeq r9, r4, r0, lsl r4 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r9, r4, r0, ror #23 │ │ │ │ + @ instruction: 0x00849bb0 │ │ │ │ strdeq fp, [r0], ip @ │ │ │ │ │ │ │ │ 0029f874 : │ │ │ │ cmp r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 29e3e4 │ │ │ │ @@ -87795,23 +87795,23 @@ │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ ldrd r0, [sp, #80] @ 0x50 │ │ │ │ ldrd r2, [sp, #88] @ 0x58 │ │ │ │ bcs 29fa30 │ │ │ │ strd r2, [sp, #24] │ │ │ │ - bl 9d5764 │ │ │ │ + bl 9d5734 │ │ │ │ add r4, sl, sl, lsl #1 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ lsl r6, r4, #2 │ │ │ │ mov r1, r3 │ │ │ │ add r4, r5, r4, lsl #2 │ │ │ │ str r0, [r5, r6] │ │ │ │ mov r0, r2 │ │ │ │ - bl 9d5764 │ │ │ │ + bl 9d5734 │ │ │ │ cmp r9, #0 │ │ │ │ streq sl, [r4, #8] │ │ │ │ str r0, [r4, #4] │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r4 │ │ │ │ mov r1, r4 │ │ │ │ b 29f9b4 │ │ │ │ @@ -87895,18 +87895,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #32] @ 29fa84 │ │ │ │ str sl, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str ip, [sp, #72] @ 0x48 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 997748 │ │ │ │ - addeq r9, r4, r8, lsl r1 │ │ │ │ - rsbseq sl, r3, r4, ror #5 │ │ │ │ - rsbseq sl, r3, r8, lsr #2 │ │ │ │ + b 997718 │ │ │ │ + addeq r9, r4, r8, ror #1 │ │ │ │ + ldrheq sl, [r3], #-36 @ 0xffffffdc @ │ │ │ │ + ldrsheq sl, [r3], #-8 @ │ │ │ │ andeq r0, r0, r6, ror #4 │ │ │ │ │ │ │ │ 0029fa88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -87920,31 +87920,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #52] @ 29fb04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac4c │ │ │ │ ldr r3, [pc, #36] @ 29fb08 │ │ │ │ ldr r1, [pc, #36] @ 29fb0c │ │ │ │ ldr r0, [pc, #36] @ 29fb10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1456 @ 0x5b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #668 @ 0x29c │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0073a298 │ │ │ │ - addeq r9, r4, r8, ror r0 │ │ │ │ - @ instruction: 0x0073a090 │ │ │ │ - rsbseq sl, r3, ip, ror #4 │ │ │ │ + rsbseq sl, r3, r8, ror #4 │ │ │ │ + addeq r9, r4, r8, asr #32 │ │ │ │ + rsbseq sl, r3, r0, rrx │ │ │ │ + rsbseq sl, r3, ip, lsr r2 │ │ │ │ │ │ │ │ 0029fb14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #1476] @ 2a00f0 │ │ │ │ @@ -88037,27 +88037,27 @@ │ │ │ │ beq 2a000c │ │ │ │ cmp r3, #2 │ │ │ │ beq 29fecc │ │ │ │ ldr r5, [pc, #1136] @ 2a0104 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 754324 │ │ │ │ + bl 7542f4 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ beq 29fe24 │ │ │ │ ldr ip, [pc, #1108] @ 2a0108 │ │ │ │ ldr r2, [pc, #1108] @ 2a010c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 29fd20 │ │ │ │ ldr r1, [r5, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 29fd00 │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ @@ -88108,15 +88108,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #880] @ 2a0124 │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ ldr r6, [pc, #868] @ 2a0128 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2a0034 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -88138,27 +88138,27 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 29e34c │ │ │ │ b 29fc8c │ │ │ │ ldr r5, [pc, #776] @ 2a0134 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 754324 │ │ │ │ + bl 7542f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29fd20 │ │ │ │ ldr ip, [pc, #756] @ 2a0138 │ │ │ │ ldr r2, [pc, #756] @ 2a013c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #1552 @ 0x610 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ bl 2aea3c │ │ │ │ b 29fd20 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 29fffc │ │ │ │ mov r0, r4 │ │ │ │ @@ -88175,15 +88175,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #652] @ 2a014c │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 29fdbc │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r6, [r3, #44] @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ beq 29fc8c │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ ldrb r2, [r5, #40] @ 0x28 │ │ │ │ @@ -88219,15 +88219,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #492] @ 2a015c │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 29fdbc │ │ │ │ ldr r3, [pc, #476] @ 2a0160 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29fb70 │ │ │ │ ldr r3, [pc, #460] @ 2a0164 │ │ │ │ @@ -88244,22 +88244,22 @@ │ │ │ │ beq 2a00ac │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 2a016c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 29fb70 │ │ │ │ ldr r3, [r2, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne 29fc38 │ │ │ │ b 29fe8c │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ @@ -88301,15 +88301,15 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ b 2a0090 │ │ │ │ ldr r0, [pc, #196] @ 2a0178 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 29fb70 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #172] @ 2a017c │ │ │ │ ldr r1, [pc, #172] @ 2a0180 │ │ │ │ ldr r0, [pc, #172] @ 2a0184 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1488 @ 0x5d0 │ │ │ │ @@ -88319,47 +88319,47 @@ │ │ │ │ add r3, r3, #8 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ strdeq sl, [r0], r0 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrdeq sl, [r0], r8 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ adceq ip, sp, ip, lsl #11 │ │ │ │ - ldrheq r9, [r3], #-236 @ 0xffffff14 @ │ │ │ │ - addeq r8, r4, ip, lsr #29 │ │ │ │ - rsbseq r9, r3, r8, ror #28 │ │ │ │ + rsbseq r9, r3, ip, lsl #29 │ │ │ │ + addeq r8, r4, ip, ror lr │ │ │ │ + rsbseq r9, r3, r8, lsr lr │ │ │ │ strdeq sl, [r0], r4 @ │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - addeq r8, r4, r8, asr #27 │ │ │ │ - rsbseq r9, r3, ip, asr #27 │ │ │ │ - rsbseq sl, r3, r4, rrx │ │ │ │ + umulleq r8, r4, r8, sp │ │ │ │ + @ instruction: 0x00739d9c │ │ │ │ + rsbseq sl, r3, r4, lsr r0 │ │ │ │ andeq r0, r0, r3, asr #4 │ │ │ │ adceq ip, sp, r0, asr #6 │ │ │ │ adceq ip, sp, ip, lsl #6 │ │ │ │ strdeq ip, [sp], ip @ │ │ │ │ - rsbseq sl, r3, ip, asr r0 │ │ │ │ - addeq r8, r4, ip, lsl sp │ │ │ │ - ldrsbeq r9, [r3], #-200 @ 0xffffff38 @ │ │ │ │ - @ instruction: 0x00848cbc │ │ │ │ - rsbseq r9, r3, ip, lsr #31 │ │ │ │ - rsbseq r9, r3, r0, asr #25 │ │ │ │ + rsbseq sl, r3, ip, lsr #32 │ │ │ │ + addeq r8, r4, ip, ror #25 │ │ │ │ + rsbseq r9, r3, r8, lsr #25 │ │ │ │ + addeq r8, r4, ip, lsl #25 │ │ │ │ + rsbseq r9, r3, ip, ror pc │ │ │ │ + @ instruction: 0x00739c90 │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ - addeq r8, r4, ip, lsl #24 │ │ │ │ - ldrsbeq r9, [r3], #-232 @ 0xffffff18 @ │ │ │ │ - rsbseq r9, r3, r0, lsl ip │ │ │ │ + ldrdeq r8, [r4], ip │ │ │ │ + rsbseq r9, r3, r8, lsr #29 │ │ │ │ + rsbseq r9, r3, r0, ror #23 │ │ │ │ andeq r0, r0, sl, asr #4 │ │ │ │ andeq r3, r0, r0, asr #4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r9, r3, ip, lsr #27 │ │ │ │ - addeq r8, r4, r4, lsr #22 │ │ │ │ - strdeq r8, [r4], ip │ │ │ │ - rsbseq r9, r3, r0, lsr #26 │ │ │ │ - addeq r8, r4, ip, lsl #21 │ │ │ │ - rsbseq r9, r3, r0, lsr #21 │ │ │ │ - rsbseq r9, r3, ip, lsr #25 │ │ │ │ + rsbseq r9, r3, ip, ror sp │ │ │ │ + strdeq r8, [r4], r4 │ │ │ │ + addeq r8, r4, ip, asr #21 │ │ │ │ + ldrsheq r9, [r3], #-192 @ 0xffffff40 @ │ │ │ │ + addeq r8, r4, ip, asr sl │ │ │ │ + rsbseq r9, r3, r0, ror sl │ │ │ │ + rsbseq r9, r3, ip, ror ip │ │ │ │ @ instruction: 0x000002b1 │ │ │ │ │ │ │ │ 002a018c : │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r2, [r0] │ │ │ │ ldrb r0, [r1, #24] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -88374,15 +88374,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ ldr r0, [r1, #8] │ │ │ │ ldr ip, [r1, #12] │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r3, ip │ │ │ │ ldr r0, [r1] │ │ │ │ - b 9b12e0 │ │ │ │ + b 9b12b0 │ │ │ │ │ │ │ │ 002a01dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #336] @ 2a0344 │ │ │ │ @@ -88451,40 +88451,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2a0364 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2a0230 │ │ │ │ ldr r0, [pc, #56] @ 2a0368 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2a0230 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq sl, r0, r8, lsr #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq sl, r0, r8, lsl #18 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ adceq sl, r0, r4, lsr #17 │ │ │ │ andeq r1, r0, ip, lsl #24 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r9, r3, ip, ror fp │ │ │ │ - rsbseq r9, r3, r4, lsr #23 │ │ │ │ + rsbseq r9, r3, ip, asr #22 │ │ │ │ + rsbseq r9, r3, r4, ror fp │ │ │ │ │ │ │ │ 002a036c : │ │ │ │ cmp r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ @@ -88516,17 +88516,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1600 @ 0x640 │ │ │ │ ldr r2, [pc, #24] @ 2a0404 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq r8, r4, r4, lsl #15 │ │ │ │ - @ instruction: 0x00739798 │ │ │ │ - rsbseq r9, r3, r4, lsl fp │ │ │ │ + addeq r8, r4, r4, asr r7 │ │ │ │ + rsbseq r9, r3, r8, ror #14 │ │ │ │ + rsbseq r9, r3, r4, ror #21 │ │ │ │ andeq r0, r0, sp, ror #5 │ │ │ │ │ │ │ │ 002a0408 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -88555,24 +88555,24 @@ │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ mov lr, r5 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm lr, {r0, r1} │ │ │ │ mov r0, #0 │ │ │ │ ldr r5, [r7, #116] @ 0x74 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ ldr r2, [pc, #76] @ 2a04e4 │ │ │ │ mov r3, #0 │ │ │ │ rsbs r4, r6, #0 │ │ │ │ - bl 9d5f8c │ │ │ │ + bl 9d5f5c │ │ │ │ and r4, r4, #1000 @ 0x3e8 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b12e0 │ │ │ │ + bl 9b12b0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r0, #0 │ │ │ │ @@ -88685,19 +88685,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1648 @ 0x670 │ │ │ │ ldr r2, [pc, #32] @ 2a06a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq r8, r4, r0, asr r5 │ │ │ │ - addeq r8, r4, r8, lsl r5 │ │ │ │ - strdeq r8, [r4], r0 │ │ │ │ - rsbseq r9, r3, r4, lsl #10 │ │ │ │ - @ instruction: 0x0073989c │ │ │ │ + addeq r8, r4, r0, lsr #10 │ │ │ │ + addeq r8, r4, r8, ror #9 │ │ │ │ + addeq r8, r4, r0, asr #9 │ │ │ │ + ldrsbeq r9, [r3], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq r9, r3, ip, ror #16 │ │ │ │ andeq r0, r0, r2, asr #6 │ │ │ │ │ │ │ │ 002a06a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -88893,15 +88893,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str r7, [r0, #156] @ 0x9c │ │ │ │ str r8, [r0, #160] @ 0xa0 │ │ │ │ strb r9, [r0, #164] @ 0xa4 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble 2a0a1c │ │ │ │ @@ -88931,17 +88931,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldrdeq r8, [r4], ip │ │ │ │ - ldrheq r9, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ - @ instruction: 0x00739198 │ │ │ │ + addeq r8, r4, ip, lsr #3 │ │ │ │ + rsbseq r9, r3, r8, lsl #3 │ │ │ │ + rsbseq r9, r3, r8, ror #2 │ │ │ │ │ │ │ │ 002a0a48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #196] @ 2a0b24 │ │ │ │ @@ -88952,15 +88952,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ bl 2a2ff0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2a2fd8 │ │ │ │ str r0, [r4, #152] @ 0x98 │ │ │ │ @@ -88991,17 +88991,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strdeq r8, [r4], r8 @ │ │ │ │ - ldrheq r9, [r3], #-4 @ │ │ │ │ - ldrsbeq r9, [r3], #-8 @ │ │ │ │ + addeq r8, r4, r8, asr #1 │ │ │ │ + rsbseq r9, r3, r4, lsl #1 │ │ │ │ + rsbseq r9, r3, r8, lsr #1 │ │ │ │ │ │ │ │ 002a0b30 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a0b48 │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -89016,17 +89016,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ ldr r2, [pc, #24] @ 2a0b8c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - strdeq r7, [r4], ip │ │ │ │ - rsbseq r9, r3, r0, lsl r0 │ │ │ │ - rsbseq r9, r3, r4, asr #7 │ │ │ │ + addeq r7, r4, ip, asr #31 │ │ │ │ + rsbseq r8, r3, r0, ror #31 │ │ │ │ + @ instruction: 0x00739394 │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ │ │ │ │ 002a0b90 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a0ba8 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -89042,17 +89042,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1696 @ 0x6a0 │ │ │ │ ldr r2, [pc, #24] @ 2a0bec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - umulleq r7, r4, ip, pc @ │ │ │ │ - ldrheq r8, [r3], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq r9, r3, r4, ror #6 │ │ │ │ + addeq r7, r4, ip, ror #30 │ │ │ │ + rsbseq r8, r3, r0, lsl #31 │ │ │ │ + rsbseq r9, r3, r4, lsr r3 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ │ │ │ │ 002a0bf0 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a0c08 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -89068,17 +89068,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ ldr r2, [pc, #24] @ 2a0c4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq r7, r4, ip, lsr pc │ │ │ │ - rsbseq r8, r3, r0, asr pc │ │ │ │ - rsbseq r9, r3, r4, lsl #6 │ │ │ │ + addeq r7, r4, ip, lsl #30 │ │ │ │ + rsbseq r8, r3, r0, lsr #30 │ │ │ │ + ldrsbeq r9, [r3], #-36 @ 0xffffffdc @ │ │ │ │ andeq r0, r0, r5, ror #7 │ │ │ │ │ │ │ │ 002a0c50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -89384,17 +89384,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1744 @ 0x6d0 │ │ │ │ ldr r2, [pc, #24] @ 2a1104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq r7, r4, r4, lsl #21 │ │ │ │ - @ instruction: 0x00738a98 │ │ │ │ - rsbseq r8, r3, ip, asr #28 │ │ │ │ + addeq r7, r4, r4, asr sl │ │ │ │ + rsbseq r8, r3, r8, ror #20 │ │ │ │ + rsbseq r8, r3, ip, lsl lr │ │ │ │ andeq r0, r0, r3, ror #8 │ │ │ │ │ │ │ │ 002a1108 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -89407,33 +89407,33 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ bl 248888 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7585d4 │ │ │ │ + bl 7585a4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 757ec4 │ │ │ │ + bl 757e94 │ │ │ │ mov r0, r5 │ │ │ │ bl 248b1c │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2a1138 │ │ │ │ ldr r3, [pc, #32] @ 2a1198 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r8, r1, r0, lsr #8 │ │ │ │ - rsbseq r8, r3, r0, lsl lr │ │ │ │ - ldrsbeq r9, [sl], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq r8, r3, r0, ror #27 │ │ │ │ + rsbseq r9, sl, r8, lsr #29 │ │ │ │ adceq sl, sp, ip, lsl #31 │ │ │ │ │ │ │ │ 002a119c : │ │ │ │ str r1, [r0, #120] @ 0x78 │ │ │ │ str r2, [r0, #124] @ 0x7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -89453,15 +89453,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ b 2a11ec │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2a1214 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754324 │ │ │ │ + bl 7542f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a11e0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -89470,15 +89470,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r8, r1, r4, ror r3 │ │ │ │ - rsbseq r8, r3, r8, ror r9 │ │ │ │ + rsbseq r8, r3, r8, asr #18 │ │ │ │ adceq r8, r1, r4, lsr #6 │ │ │ │ │ │ │ │ 002a1240 : │ │ │ │ ldr r3, [pc, #56] @ 2a1280 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -89523,27 +89523,27 @@ │ │ │ │ b 2a12f0 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2a1358 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758b94 │ │ │ │ + bl 758b64 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ cmp r7, r0 │ │ │ │ bne 2a12e4 │ │ │ │ ldr r1, [pc, #108] @ 2a1390 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75738c │ │ │ │ + bl 75735c │ │ │ │ cmp sl, r0 │ │ │ │ bne 2a12e4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -89556,32 +89556,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ adceq r8, r1, r0, lsr #5 │ │ │ │ adceq r9, r0, r4, ror r8 │ │ │ │ - addeq r7, r4, r0, lsr #17 │ │ │ │ + addeq r7, r4, r0, ror r8 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - ldrsheq r3, [sp], #-104 @ 0xffffff98 @ │ │ │ │ - rsbseq r6, r3, ip, asr #3 │ │ │ │ - ldrdeq r3, [r3], r8 │ │ │ │ + rsbseq r3, sp, r8, asr #13 │ │ │ │ + @ instruction: 0x0073619c │ │ │ │ + addeq r3, r3, r8, lsr #11 │ │ │ │ │ │ │ │ 002a1394 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ bl 339428 │ │ │ │ mov r1, r5 │ │ │ │ - bl 74d954 │ │ │ │ + bl 74d924 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2a13f8 │ │ │ │ mov r1, r6 │ │ │ │ bl 2a1284 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2a1434 │ │ │ │ mov r0, r4 │ │ │ │ @@ -89601,73 +89601,73 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1760 @ 0x6e0 │ │ │ │ stmib sp, {r2, r5} │ │ │ │ add r3, r3, #12 │ │ │ │ ldr r2, [pc, #80] @ 2a1478 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9976a0 │ │ │ │ + bl 997670 │ │ │ │ b 2a13d8 │ │ │ │ ldr r3, [pc, #64] @ 2a147c │ │ │ │ ldr r2, [pc, #64] @ 2a1480 │ │ │ │ ldr r1, [pc, #64] @ 2a1484 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1760 @ 0x6e0 │ │ │ │ stm sp, {r2, r5} │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #44] @ 2a1488 │ │ │ │ add r3, r3, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 2a13d8 │ │ │ │ - addeq r7, r4, r8, asr r7 │ │ │ │ - rsbseq r8, fp, r4, lsl #5 │ │ │ │ - rsbseq r8, r3, r8, asr r7 │ │ │ │ + addeq r7, r4, r8, lsr #14 │ │ │ │ + rsbseq r8, fp, r4, asr r2 │ │ │ │ + rsbseq r8, r3, r8, lsr #14 │ │ │ │ andeq r0, r0, sl, lsl #10 │ │ │ │ - addeq r7, r4, r0, lsr #14 │ │ │ │ - rsbseq r8, r3, r8, lsl #22 │ │ │ │ - rsbseq r8, r3, r4, lsr #14 │ │ │ │ + strdeq r7, [r4], r0 │ │ │ │ + ldrsbeq r8, [r3], #-168 @ 0xffffff58 @ │ │ │ │ + ldrsheq r8, [r3], #-100 @ 0xffffff9c @ │ │ │ │ andeq r0, r0, r1, lsl r5 │ │ │ │ │ │ │ │ 002a148c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #96] @ 2a1504 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754324 │ │ │ │ + bl 7542f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a14e8 │ │ │ │ ldr ip, [pc, #68] @ 2a1508 │ │ │ │ ldr r2, [pc, #68] @ 2a150c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r8, r3, ip, lsr #13 │ │ │ │ - umulleq r7, r4, ip, r6 │ │ │ │ - rsbseq r8, r3, ip, asr r6 │ │ │ │ + rsbseq r8, r3, ip, ror r6 │ │ │ │ + addeq r7, r4, ip, ror #12 │ │ │ │ + rsbseq r8, r3, ip, lsr #12 │ │ │ │ │ │ │ │ 002a1510 : │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ movle r0, #0 │ │ │ │ movgt r0, #1 │ │ │ │ bx lr │ │ │ │ @@ -89677,62 +89677,62 @@ │ │ │ │ beq 2a1564 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #52] @ 2a1578 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754324 │ │ │ │ + bl 7542f4 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - rsbseq r8, r3, r0, lsl r6 │ │ │ │ + rsbseq r8, r3, r0, ror #11 │ │ │ │ │ │ │ │ 002a157c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2a15bc │ │ │ │ ldr r1, [pc, #88] @ 2a15f4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754324 │ │ │ │ + bl 7542f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a15cc │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #36] @ 2a15f8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754324 │ │ │ │ + bl 7542f4 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrheq r8, [r3], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq r8, r3, ip, lsr #19 │ │ │ │ + rsbseq r8, r3, r8, lsl #11 │ │ │ │ + rsbseq r8, r3, ip, ror r9 │ │ │ │ │ │ │ │ 002a15fc : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a1624 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ @@ -89750,55 +89750,55 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a1660 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2a1664 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1808 @ 0x710 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq r7, r4, r0, lsr #10 │ │ │ │ - rsbseq r8, r3, r8, lsr r5 │ │ │ │ - rsbseq r8, r3, r4, asr #10 │ │ │ │ + strdeq r7, [r4], r0 │ │ │ │ + rsbseq r8, r3, r8, lsl #10 │ │ │ │ + rsbseq r8, r3, r4, lsl r5 │ │ │ │ andeq r0, r0, r2, asr #10 │ │ │ │ │ │ │ │ 002a1668 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #472] @ 2a1858 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754324 │ │ │ │ + bl 7542f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a1798 │ │ │ │ ldr r7, [pc, #444] @ 2a185c │ │ │ │ ldr r2, [pc, #444] @ 2a1860 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #144] @ 0x90 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a1824 │ │ │ │ add r1, r7, #1760 @ 0x6e0 │ │ │ │ add r1, r1, #4 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #384] @ 2a1864 │ │ │ │ ldr r1, [pc, #384] @ 2a1868 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #368] @ 2a186c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2a17f4 │ │ │ │ ldr r7, [pc, #348] @ 2a1870 │ │ │ │ @@ -89806,24 +89806,24 @@ │ │ │ │ add r7, r7, #16 │ │ │ │ b 2a1728 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2a17f4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754324 │ │ │ │ + bl 7542f4 │ │ │ │ ldr r2, [pc, #312] @ 2a1874 │ │ │ │ mov r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a171c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [r6, #144] @ 0x90 │ │ │ │ ldr r3, [r0, #144] @ 0x90 │ │ │ │ cmp r3, r2 │ │ │ │ bne 2a171c │ │ │ │ ldr r1, [r0, #148] @ 0x94 │ │ │ │ ldr r2, [r6, #148] @ 0x94 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -89836,38 +89836,38 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 248888 │ │ │ │ ldr r5, [pc, #220] @ 2a187c │ │ │ │ mov r0, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 754324 │ │ │ │ + bl 7542f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a180c │ │ │ │ ldr r0, [pc, #196] @ 2a1880 │ │ │ │ ldr r2, [pc, #196] @ 2a1884 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #1552 @ 0x610 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ bl 2ae6b0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a180c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 24ae38 │ │ │ │ ldr r0, [r8, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a17e8 │ │ │ │ ldr r0, [r6, #144] @ 0x90 │ │ │ │ - bl 754864 │ │ │ │ + bl 754834 │ │ │ │ b 2a17e8 │ │ │ │ ldr r0, [pc, #116] @ 2a1888 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 248888 │ │ │ │ @@ -89876,32 +89876,32 @@ │ │ │ │ ldr r1, [pc, #88] @ 2a188c │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 249644 │ │ │ │ mov r0, r3 │ │ │ │ - bl 754864 │ │ │ │ + bl 754834 │ │ │ │ ldr r2, [r6, #148] @ 0x94 │ │ │ │ mov r1, r0 │ │ │ │ b 2a1784 │ │ │ │ - ldrsbeq r8, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ - addeq r7, r4, r0, asr #9 │ │ │ │ - rsbseq r8, r3, ip, ror r4 │ │ │ │ - rsbseq r5, r3, r0, asr #27 │ │ │ │ - rsbseq r3, sp, r0, ror #5 │ │ │ │ + rsbseq r8, r3, r0, lsr #9 │ │ │ │ + umulleq r7, r4, r0, r4 │ │ │ │ + rsbseq r8, r3, ip, asr #8 │ │ │ │ + @ instruction: 0x00735d90 │ │ │ │ + ldrheq r3, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ adceq r7, r1, r4, asr #28 │ │ │ │ - addeq r7, r4, r0, asr r4 │ │ │ │ - rsbseq r8, r3, ip, ror #7 │ │ │ │ - rsbseq r8, r3, r0, lsl r8 │ │ │ │ - rsbseq r8, r3, r4, ror #13 │ │ │ │ - addeq r7, r4, r4, lsr #7 │ │ │ │ - rsbseq r8, r3, r4, ror #6 │ │ │ │ - rsbseq r8, r3, ip, lsl #15 │ │ │ │ - rsbseq r7, sl, r4, lsl #5 │ │ │ │ + addeq r7, r4, r0, lsr #8 │ │ │ │ + ldrheq r8, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq r8, r3, r0, ror #15 │ │ │ │ + ldrheq r8, [r3], #-100 @ 0xffffff9c @ │ │ │ │ + addeq r7, r4, r4, ror r3 │ │ │ │ + rsbseq r8, r3, r4, lsr r3 │ │ │ │ + rsbseq r8, r3, ip, asr r7 │ │ │ │ + rsbseq r7, sl, r4, asr r2 │ │ │ │ │ │ │ │ 002a1890 : │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r0, #20] │ │ │ │ mvneq r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -89913,37 +89913,37 @@ │ │ │ │ subs r4, r0, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mvneq r0, #0 │ │ │ │ beq 2a1904 │ │ │ │ ldr r5, [pc, #84] @ 2a191c │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 754324 │ │ │ │ + bl 7542f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a1904 │ │ │ │ ldr ip, [pc, #64] @ 2a1920 │ │ │ │ ldr r2, [pc, #64] @ 2a1924 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r0, [r0, #148] @ 0x94 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r8, r3, ip, lsl #5 │ │ │ │ - addeq r7, r4, r0, lsl #5 │ │ │ │ - rsbseq r8, r3, r0, asr #4 │ │ │ │ + rsbseq r8, r3, ip, asr r2 │ │ │ │ + addeq r7, r4, r0, asr r2 │ │ │ │ + rsbseq r8, r3, r0, lsl r2 │ │ │ │ │ │ │ │ 002a1928 : │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 2a1960 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #2 │ │ │ │ beq 2a1978 │ │ │ │ @@ -90135,28 +90135,28 @@ │ │ │ │ b 2a1c10 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2a1d8c │ │ │ │ ldr r1, [pc, #728] @ 2a1ef0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754324 │ │ │ │ + bl 7542f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a1c04 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, r5 │ │ │ │ bne 2a1c04 │ │ │ │ ldr r3, [pc, #696] @ 2a1ef4 │ │ │ │ ldr r1, [pc, #696] @ 2a1ef8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 758b94 │ │ │ │ + bl 758b64 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a1c04 │ │ │ │ ldr r3, [pc, #664] @ 2a1efc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a1dbc │ │ │ │ @@ -90174,28 +90174,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ cmp r7, #0 │ │ │ │ str r8, [r0, #148] @ 0x94 │ │ │ │ str r9, [r4, #120] @ 0x78 │ │ │ │ str sl, [r4, #124] @ 0x7c │ │ │ │ beq 2a1cf0 │ │ │ │ ldr r3, [pc, #540] @ 2a1ef4 │ │ │ │ ldr r1, [pc, #560] @ 2a1f0c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 758298 │ │ │ │ + bl 758268 │ │ │ │ ldr r2, [pc, #536] @ 2a1f10 │ │ │ │ mov r1, fp │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1856 @ 0x740 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 29f6d8 │ │ │ │ @@ -90208,15 +90208,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #484] @ 2a1f18 │ │ │ │ mov r1, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b0dec │ │ │ │ + bl 9b0dbc │ │ │ │ ldr r2, [pc, #464] @ 2a1f1c │ │ │ │ ldr r3, [pc, #400] @ 2a1ee0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -90235,15 +90235,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a1e3c │ │ │ │ ldr r0, [pc, #376] @ 2a1f20 │ │ │ │ mov fp, #480 @ 0x1e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7558a4 │ │ │ │ + bl 755874 │ │ │ │ mov r5, #640 @ 0x280 │ │ │ │ mov r4, r0 │ │ │ │ b 2a1c90 │ │ │ │ ldr r3, [pc, #352] @ 2a1f24 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -90262,22 +90262,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 2a1f30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2a1c70 │ │ │ │ ldr r3, [pc, #240] @ 2a1f34 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a1da0 │ │ │ │ ldr r3, [pc, #208] @ 2a1f28 │ │ │ │ @@ -90293,58 +90293,58 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 2a1f38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2a1da0 │ │ │ │ ldr r0, [pc, #128] @ 2a1f3c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2a1c70 │ │ │ │ ldr r0, [pc, #112] @ 2a1f40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2a1da0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r0, r4, ror #30 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r7, r1, r4, ror #18 │ │ │ │ adceq r8, r0, r0, asr #30 │ │ │ │ - addeq r6, r4, ip, ror #30 │ │ │ │ - rsbseq r7, r3, r8, lsr pc │ │ │ │ + addeq r6, r4, ip, lsr pc │ │ │ │ + rsbseq r7, r3, r8, lsl #30 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbseq r2, sp, ip, lsl #27 │ │ │ │ + rsbseq r2, sp, ip, asr sp │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - addeq r6, r4, r4, asr #29 │ │ │ │ - rsbseq r7, r3, r0, lsl #29 │ │ │ │ - rsbseq r7, r3, r4, lsr #29 │ │ │ │ - rsbseq r2, sp, ip, ror #25 │ │ │ │ - addeq r6, r4, r8, ror #28 │ │ │ │ + umulleq r6, r4, r4, lr │ │ │ │ + rsbseq r7, r3, r0, asr lr │ │ │ │ + rsbseq r7, r3, r4, ror lr │ │ │ │ + ldrheq r2, [sp], #-204 @ 0xffffff34 @ │ │ │ │ + addeq r6, r4, r8, lsr lr │ │ │ │ @ instruction: 0xffffc60c │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ ldrdeq r8, [r0], r0 @ │ │ │ │ - rsbseq r7, r3, r8, lsr #27 │ │ │ │ + rsbseq r7, r3, r8, ror sp │ │ │ │ andeq r3, r0, r0, lsr sp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r8, r3, r8, ror r1 │ │ │ │ + rsbseq r8, r3, r8, asr #2 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - rsbseq r8, r3, ip, lsr r1 │ │ │ │ - rsbseq r8, r3, r0, lsl r1 │ │ │ │ - rsbseq r8, r3, r8, lsr r1 │ │ │ │ + rsbseq r8, r3, ip, lsl #2 │ │ │ │ + rsbseq r8, r3, r0, ror #1 │ │ │ │ + rsbseq r8, r3, r8, lsl #2 │ │ │ │ │ │ │ │ 002a1f44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #400] @ 2a20ec │ │ │ │ @@ -90373,15 +90373,15 @@ │ │ │ │ ldr r3, [pc, #324] @ 2a20fc │ │ │ │ ldr r1, [pc, #324] @ 2a2100 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 758298 │ │ │ │ + bl 758268 │ │ │ │ ldr r3, [pc, #300] @ 2a2104 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1824 @ 0x720 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [r4, #120] @ 0x78 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ @@ -90430,43 +90430,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2a211c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2a1fb0 │ │ │ │ ldr r0, [pc, #68] @ 2a2120 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2a1fb0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r0, r0, asr #23 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umlaleq r8, r0, r4, fp │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbseq r2, sp, ip, lsl #20 │ │ │ │ - addeq r6, r4, r8, lsl #23 │ │ │ │ + ldrsbeq r2, [sp], #-156 @ 0xffffff64 @ │ │ │ │ addeq r6, r4, r8, asr fp │ │ │ │ + addeq r6, r4, r8, lsr #22 │ │ │ │ strdeq r8, [r0], r8 @ │ │ │ │ andeq r2, r0, r8, asr r7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r7, r3, r0, asr pc │ │ │ │ - rsbseq r7, r3, r0, ror #30 │ │ │ │ + rsbseq r7, r3, r0, lsr #30 │ │ │ │ + rsbseq r7, r3, r0, lsr pc │ │ │ │ │ │ │ │ 002a2124 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ 2a21d8 │ │ │ │ @@ -90478,15 +90478,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ b 2a2160 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2a21a8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754324 │ │ │ │ + bl 7542f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a2154 │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble 2a2154 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -90507,15 +90507,15 @@ │ │ │ │ mov r6, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r7, r1, r4, lsl #8 │ │ │ │ - rsbseq r7, r3, r4, lsl #20 │ │ │ │ + ldrsbeq r7, [r3], #-148 @ 0xffffff6c @ │ │ │ │ │ │ │ │ 002a21e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ @@ -90523,15 +90523,15 @@ │ │ │ │ ldr r1, [pc, #208] @ 2a22d0 │ │ │ │ cmp r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldreq r7, [r0, #28] │ │ │ │ movne r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r2 │ │ │ │ - bl 754324 │ │ │ │ + bl 7542f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a22a8 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2a2248 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2a225c │ │ │ │ @@ -90570,18 +90570,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1936 @ 0x790 │ │ │ │ ldr r2, [pc, #28] @ 2a22e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq r7, r3, r0, asr r9 │ │ │ │ - addeq r6, r4, ip, lsr #17 │ │ │ │ - rsbseq r7, r3, r0, asr #17 │ │ │ │ - @ instruction: 0x00737d90 │ │ │ │ + rsbseq r7, r3, r0, lsr #18 │ │ │ │ + addeq r6, r4, ip, ror r8 │ │ │ │ + @ instruction: 0x00737890 │ │ │ │ + rsbseq r7, r3, r0, ror #26 │ │ │ │ andeq r0, r0, r2, asr #11 │ │ │ │ │ │ │ │ 002a22e4 : │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ ldreq r0, [r0, #28] │ │ │ │ movne r0, #0 │ │ │ │ @@ -90655,17 +90655,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2a2418 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1968 @ 0x7b0 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ adceq r9, sp, r0, asr sp │ │ │ │ - addeq r6, r4, r0, ror r7 │ │ │ │ - rsbseq r7, r3, r8, lsl #15 │ │ │ │ - rsbseq r7, r3, r4, ror ip │ │ │ │ + addeq r6, r4, r0, asr #14 │ │ │ │ + rsbseq r7, r3, r8, asr r7 │ │ │ │ + rsbseq r7, r3, r4, asr #24 │ │ │ │ andeq r0, r0, r5, ror #11 │ │ │ │ │ │ │ │ 002a241c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -90712,45 +90712,45 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #128] @ 2a255c │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 975730 │ │ │ │ + bl 975700 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2a2560 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 992664 │ │ │ │ + bl 992634 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a2534 │ │ │ │ ldr r3, [pc, #84] @ 2a2564 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, sl │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a248c │ │ │ │ cmp r9, #1 │ │ │ │ moveq r0, r3 │ │ │ │ beq 2a2494 │ │ │ │ mov r9, #1 │ │ │ │ b 2a2474 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 997370 │ │ │ │ + bl 997340 │ │ │ │ b 2a2508 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r0, r4, ror #13 │ │ │ │ - addeq r6, r4, ip, lsl r7 │ │ │ │ + addeq r6, r4, ip, ror #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r9, sp, ip, lsr #25 │ │ │ │ adceq r8, r0, ip, lsr #13 │ │ │ │ adceq r8, r0, r0, lsl #13 │ │ │ │ andeq r4, r0, r8, lsr r9 │ │ │ │ - @ instruction: 0x00737b98 │ │ │ │ + rsbseq r7, r3, r8, ror #22 │ │ │ │ strdeq r9, [sp], r4 @ │ │ │ │ │ │ │ │ 002a2568 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -90809,55 +90809,55 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #268] @ 2a2764 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r2, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 975730 │ │ │ │ + bl 975700 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 2a2768 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 992664 │ │ │ │ + bl 992634 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a26ec │ │ │ │ ldr r3, [pc, #224] @ 2a276c │ │ │ │ ldr r1, [r4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r1, lsl #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a25d0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 975730 │ │ │ │ + bl 975700 │ │ │ │ ldr r1, [r4] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 975730 │ │ │ │ + bl 975700 │ │ │ │ ldr r1, [pc, #176] @ 2a2770 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 24a4fc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a26fc │ │ │ │ ldr r2, [pc, #160] @ 2a2774 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, #156] @ 2a2778 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac4c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 997370 │ │ │ │ + bl 997340 │ │ │ │ b 2a2684 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 975730 │ │ │ │ + bl 975700 │ │ │ │ ldr r1, [pc, #108] @ 2a277c │ │ │ │ add r1, pc, r1 │ │ │ │ bl 24a4fc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a26cc │ │ │ │ ldr r2, [pc, #92] @ 2a2780 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -90874,24 +90874,24 @@ │ │ │ │ umlaleq r8, r0, r4, r5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r8, r0, r0, lsl #11 │ │ │ │ adceq r9, sp, r4, asr #22 │ │ │ │ adceq r8, r0, r8, lsr r5 │ │ │ │ adceq r8, r0, r4, lsl #10 │ │ │ │ andeq r4, r0, r8, lsr r9 │ │ │ │ - rsbseq r7, r3, ip, lsl sl │ │ │ │ + rsbseq r7, r3, ip, ror #19 │ │ │ │ adceq r9, sp, r4, ror sl │ │ │ │ - addeq r4, r1, r0, ror sp │ │ │ │ - rsbseq r7, r3, r4, asr #19 │ │ │ │ - rsbseq r7, r3, r4, lsl sl │ │ │ │ - ldrsbeq r7, [r3], #-148 @ 0xffffff6c @ │ │ │ │ - @ instruction: 0x00737990 │ │ │ │ - addeq r6, r4, ip, lsr #8 │ │ │ │ - rsbseq r7, r3, r4, asr #8 │ │ │ │ - rsbseq r7, r3, r0, lsl #19 │ │ │ │ + addeq r4, r1, r0, asr #26 │ │ │ │ + @ instruction: 0x00737994 │ │ │ │ + rsbseq r7, r3, r4, ror #19 │ │ │ │ + rsbseq r7, r3, r4, lsr #19 │ │ │ │ + rsbseq r7, r3, r0, ror #18 │ │ │ │ + strdeq r6, [r4], ip │ │ │ │ + rsbseq r7, r3, r4, lsl r4 │ │ │ │ + rsbseq r7, r3, r0, asr r9 │ │ │ │ andeq r0, r0, fp, lsl #12 │ │ │ │ │ │ │ │ 002a2794 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -90928,21 +90928,21 @@ │ │ │ │ add r3, r3, #2016 @ 0x7e0 │ │ │ │ ldr r2, [pc, #44] @ 2a2854 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ adceq r9, sp, ip, lsr r9 │ │ │ │ - addeq r6, r4, r0, ror r3 │ │ │ │ - rsbseq r7, r3, r4, lsl #7 │ │ │ │ - rsbseq r7, r3, r0, asr #17 │ │ │ │ + addeq r6, r4, r0, asr #6 │ │ │ │ + rsbseq r7, r3, r4, asr r3 │ │ │ │ + @ instruction: 0x00737890 │ │ │ │ andeq r0, r0, r4, lsr #12 │ │ │ │ - addeq r6, r4, r8, asr #6 │ │ │ │ - rsbseq r7, r3, ip, asr r3 │ │ │ │ - rsbseq r7, r3, r0, lsl r9 │ │ │ │ + addeq r6, r4, r8, lsl r3 │ │ │ │ + rsbseq r7, r3, ip, lsr #6 │ │ │ │ + rsbseq r7, r3, r0, ror #17 │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ │ │ │ │ 002a2858 : │ │ │ │ ldr r2, [r0] │ │ │ │ cmp r2, #7 │ │ │ │ bhi 2a28d0 │ │ │ │ ldr r3, [pc, #156] @ 2a2908 │ │ │ │ @@ -90983,19 +90983,19 @@ │ │ │ │ add r3, r3, #2032 @ 0x7f0 │ │ │ │ ldr r2, [pc, #36] @ 2a2920 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ umlaleq r9, sp, r8, r8 │ │ │ │ - ldrheq r7, [r3], #-136 @ 0xffffff78 @ │ │ │ │ - @ instruction: 0x0073789c │ │ │ │ - addeq r6, r4, r4, ror r2 │ │ │ │ - rsbseq r7, r3, r8, lsl #5 │ │ │ │ - rsbseq r7, r3, r4, asr #15 │ │ │ │ + rsbseq r7, r3, r8, lsl #17 │ │ │ │ + rsbseq r7, r3, ip, ror #16 │ │ │ │ + addeq r6, r4, r4, asr #4 │ │ │ │ + rsbseq r7, r3, r8, asr r2 │ │ │ │ + @ instruction: 0x00737794 │ │ │ │ andeq r0, r0, r4, lsr r6 │ │ │ │ │ │ │ │ 002a2924 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -91023,30 +91023,30 @@ │ │ │ │ ldr r6, [r6, r3] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r4, #1 │ │ │ │ mov r8, sp │ │ │ │ b 2a29b8 │ │ │ │ ldr r1, [r3] │ │ │ │ mov r0, r6 │ │ │ │ - bl 975730 │ │ │ │ + bl 975700 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 249044 │ │ │ │ cmp r4, #8 │ │ │ │ beq 2a2a04 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a299c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ - bl 975730 │ │ │ │ + bl 975700 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 992664 │ │ │ │ + bl 992634 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a2a3c │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a299c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ @@ -91062,27 +91062,27 @@ │ │ │ │ bne 2a2a48 │ │ │ │ ldr r0, [pc, #64] @ 2a2a70 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 249044 │ │ │ │ ldr r0, [sp] │ │ │ │ - bl 997370 │ │ │ │ + bl 997340 │ │ │ │ b 2a29ec │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r0, r0, ror #3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r7, r3, r4, lsl r8 │ │ │ │ - rsbseq r7, r4, ip, lsl #17 │ │ │ │ + rsbseq r7, r3, r4, ror #15 │ │ │ │ + rsbseq r7, r4, ip, asr r8 │ │ │ │ adceq r8, r0, r0, lsr #3 │ │ │ │ adceq r9, sp, r0, lsl #15 │ │ │ │ - rsbseq r7, r3, ip, lsl #14 │ │ │ │ + ldrsbeq r7, [r3], #-108 @ 0xffffff94 @ │ │ │ │ andeq r4, r0, r8, lsr r9 │ │ │ │ adceq r8, r0, r0, lsl r1 │ │ │ │ - rsbseq r7, r3, r8, asr r7 │ │ │ │ + rsbseq r7, r3, r8, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3472] @ 0xd90 │ │ │ │ ldr ip, [pc, #800] @ 2a2dac │ │ │ │ ldr r3, [pc, #800] @ 2a2db0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -91283,31 +91283,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ umlaleq r8, r0, r0, r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r7, r3, r8, ror #14 │ │ │ │ + rsbseq r7, r3, r8, lsr r7 │ │ │ │ adceq r8, r0, r0 │ │ │ │ - rsbseq r7, r3, ip, ror #14 │ │ │ │ - rsbseq r7, r3, ip, ror r7 │ │ │ │ + rsbseq r7, r3, ip, lsr r7 │ │ │ │ + rsbseq r7, r3, ip, asr #14 │ │ │ │ strbvs r6, [lr, #-3918]! @ 0xfffff0b2 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - addeq r7, r4, r4, lsr #15 │ │ │ │ - rsbseq r7, r3, r8, lsl #14 │ │ │ │ + addeq r7, r4, r4, ror r7 │ │ │ │ + ldrsbeq r7, [r3], #-104 @ 0xffffff98 @ │ │ │ │ adceq r7, r0, r0, lsr pc │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - addeq r7, r4, ip, lsr #12 │ │ │ │ - rsbseq r7, r3, r4, lsr r5 │ │ │ │ - addeq r7, r4, r0, lsl #12 │ │ │ │ - rsbseq r7, r3, r8, lsr #10 │ │ │ │ - ldrdeq r7, [r4], ip │ │ │ │ - rsbseq r7, r3, r0, ror #10 │ │ │ │ - rsbseq r7, r3, r8, ror #10 │ │ │ │ + strdeq r7, [r4], ip │ │ │ │ + rsbseq r7, r3, r4, lsl #10 │ │ │ │ + ldrdeq r7, [r4], r0 │ │ │ │ + ldrsheq r7, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ + addeq r7, r4, ip, lsr #11 │ │ │ │ + rsbseq r7, r3, r0, lsr r5 │ │ │ │ + rsbseq r7, r3, r8, lsr r5 │ │ │ │ │ │ │ │ 002a2df8 : │ │ │ │ ldrh r3, [r0, #2] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #304] @ 2a2f38 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ @@ -91384,16 +91384,16 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #46 @ 0x2e │ │ │ │ bl 248ce4 │ │ │ │ b 2a2ea4 │ │ │ │ adceq r7, r0, r8, lsl sp │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbseq r7, r3, r4, asr #9 │ │ │ │ - rsbseq r7, r3, r4, ror #9 │ │ │ │ + @ instruction: 0x00737494 │ │ │ │ + ldrheq r7, [r3], #-68 @ 0xffffffbc @ │ │ │ │ │ │ │ │ 002a2f48 : │ │ │ │ ldr r0, [pc, #4] @ 2a2f54 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2a2a74 │ │ │ │ strdeq r6, [r1], r8 @ │ │ │ │ │ │ │ │ @@ -91743,17 +91743,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 2a3488 │ │ │ │ ldr r0, [pc, #24] @ 2a348c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #70 @ 0x46 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq r6, r4, r8, lsr #30 │ │ │ │ - @ instruction: 0x00737194 │ │ │ │ - @ instruction: 0x0073719c │ │ │ │ + strdeq r6, [r4], r8 │ │ │ │ + rsbseq r7, r3, r4, ror #2 │ │ │ │ + rsbseq r7, r3, ip, ror #2 │ │ │ │ │ │ │ │ 002a3490 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a34c0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a34a8 │ │ │ │ @@ -91773,17 +91773,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a34fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00846ebc │ │ │ │ - rsbseq r7, r3, r8, lsr #2 │ │ │ │ - rsbseq r7, r3, r0, lsr r1 │ │ │ │ + addeq r6, r4, ip, lsl #29 │ │ │ │ + ldrsheq r7, [r3], #-8 @ │ │ │ │ + rsbseq r7, r3, r0, lsl #2 │ │ │ │ │ │ │ │ 002a3500 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -91810,17 +91810,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3588 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #88 @ 0x58 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq r6, r4, r0, lsr lr │ │ │ │ - @ instruction: 0x0073709c │ │ │ │ - rsbseq r7, r3, r4, lsr #1 │ │ │ │ + addeq r6, r4, r0, lsl #28 │ │ │ │ + rsbseq r7, r3, ip, rrx │ │ │ │ + rsbseq r7, r3, r4, ror r0 │ │ │ │ │ │ │ │ 002a358c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a35ac │ │ │ │ ldr r0, [r0, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -91836,17 +91836,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a35e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #98 @ 0x62 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - ldrdeq r6, [r4], r0 │ │ │ │ - rsbseq r7, r3, ip, lsr r0 │ │ │ │ - rsbseq r7, r3, r4, asr #32 │ │ │ │ + addeq r6, r4, r0, lsr #27 │ │ │ │ + rsbseq r7, r3, ip │ │ │ │ + rsbseq r7, r3, r4, lsl r0 │ │ │ │ │ │ │ │ 002a35ec : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a360c │ │ │ │ ldr r0, [r0, #8] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -91862,17 +91862,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3648 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #105 @ 0x69 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq r6, r4, r0, ror sp │ │ │ │ - ldrsbeq r6, [r3], #-252 @ 0xffffff04 @ │ │ │ │ - rsbseq r6, r3, r4, ror #31 │ │ │ │ + addeq r6, r4, r0, asr #26 │ │ │ │ + rsbseq r6, r3, ip, lsr #31 │ │ │ │ + ldrheq r6, [r3], #-244 @ 0xffffff0c @ │ │ │ │ │ │ │ │ 002a364c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a366c │ │ │ │ ldr r0, [r0, #12] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -91888,17 +91888,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a36a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq r6, r4, r0, lsl sp │ │ │ │ - rsbseq r6, r3, ip, ror pc │ │ │ │ - rsbseq r6, r3, r4, lsl #31 │ │ │ │ + addeq r6, r4, r0, ror #25 │ │ │ │ + rsbseq r6, r3, ip, asr #30 │ │ │ │ + rsbseq r6, r3, r4, asr pc │ │ │ │ │ │ │ │ 002a36ac : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a36cc │ │ │ │ ldr r0, [r0, #16] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -91914,17 +91914,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3708 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #119 @ 0x77 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00846cb0 │ │ │ │ - rsbseq r6, r3, ip, lsl pc │ │ │ │ - rsbseq r6, r3, r4, lsr #30 │ │ │ │ + addeq r6, r4, r0, lsl #25 │ │ │ │ + rsbseq r6, r3, ip, ror #29 │ │ │ │ + ldrsheq r6, [r3], #-228 @ 0xffffff1c @ │ │ │ │ │ │ │ │ 002a370c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3728 │ │ │ │ ldrd r0, [r0, #24] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -91939,17 +91939,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3764 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq r6, r4, r4, asr ip │ │ │ │ - rsbseq r6, r3, r0, asr #29 │ │ │ │ - rsbseq r6, r3, r8, asr #29 │ │ │ │ + addeq r6, r4, r4, lsr #24 │ │ │ │ + @ instruction: 0x00736e90 │ │ │ │ + @ instruction: 0x00736e98 │ │ │ │ │ │ │ │ 002a3768 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3788 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -91965,17 +91965,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a37c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #133 @ 0x85 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - strdeq r6, [r4], r4 │ │ │ │ - rsbseq r6, r3, r0, ror #28 │ │ │ │ - rsbseq r6, r3, r8, ror #28 │ │ │ │ + addeq r6, r4, r4, asr #23 │ │ │ │ + rsbseq r6, r3, r0, lsr lr │ │ │ │ + rsbseq r6, r3, r8, lsr lr │ │ │ │ │ │ │ │ 002a37c8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a37e8 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -91991,17 +91991,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3824 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ mov r2, #140 @ 0x8c │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - umulleq r6, r4, r4, fp │ │ │ │ - rsbseq r6, r3, r0, lsl #28 │ │ │ │ - rsbseq r6, r3, r8, lsl #28 │ │ │ │ + addeq r6, r4, r4, ror #22 │ │ │ │ + ldrsbeq r6, [r3], #-208 @ 0xffffff30 @ │ │ │ │ + ldrsbeq r6, [r3], #-216 @ 0xffffff28 @ │ │ │ │ │ │ │ │ 002a3828 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3848 │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92017,17 +92017,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3884 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq r6, r4, r4, lsr fp │ │ │ │ - rsbseq r6, r3, r0, lsr #27 │ │ │ │ - rsbseq r6, r3, r8, lsr #27 │ │ │ │ + addeq r6, r4, r4, lsl #22 │ │ │ │ + rsbseq r6, r3, r0, ror sp │ │ │ │ + rsbseq r6, r3, r8, ror sp │ │ │ │ │ │ │ │ 002a3888 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a38a8 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92043,17 +92043,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a38e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #154 @ 0x9a │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - ldrdeq r6, [r4], r4 │ │ │ │ - rsbseq r6, r3, r0, asr #26 │ │ │ │ - rsbseq r6, r3, r8, asr #26 │ │ │ │ + addeq r6, r4, r4, lsr #21 │ │ │ │ + rsbseq r6, r3, r0, lsl sp │ │ │ │ + rsbseq r6, r3, r8, lsl sp │ │ │ │ │ │ │ │ 002a38e8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3908 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92069,17 +92069,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3944 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ mov r2, #161 @ 0xa1 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq r6, r4, r4, ror sl │ │ │ │ - rsbseq r6, r3, r0, ror #25 │ │ │ │ - rsbseq r6, r3, r8, ror #25 │ │ │ │ + addeq r6, r4, r4, asr #20 │ │ │ │ + ldrheq r6, [r3], #-192 @ 0xffffff40 @ │ │ │ │ + ldrheq r6, [r3], #-200 @ 0xffffff38 @ │ │ │ │ │ │ │ │ 002a3948 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3968 │ │ │ │ ldrb r0, [r0, #52] @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92095,17 +92095,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a39a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #312 @ 0x138 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq r6, r4, r4, lsl sl │ │ │ │ - rsbseq r6, r3, r0, lsl #25 │ │ │ │ - rsbseq r6, r3, r8, lsl #25 │ │ │ │ + addeq r6, r4, r4, ror #19 │ │ │ │ + rsbseq r6, r3, r0, asr ip │ │ │ │ + rsbseq r6, r3, r8, asr ip │ │ │ │ │ │ │ │ 002a39a8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a39c8 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92121,17 +92121,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3a04 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ mov r2, #175 @ 0xaf │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x008469b4 │ │ │ │ - rsbseq r6, r3, r0, lsr #24 │ │ │ │ - rsbseq r6, r3, r8, lsr #24 │ │ │ │ + addeq r6, r4, r4, lsl #19 │ │ │ │ + ldrsheq r6, [r3], #-176 @ 0xffffff50 @ │ │ │ │ + ldrsheq r6, [r3], #-184 @ 0xffffff48 @ │ │ │ │ │ │ │ │ 002a3a08 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3a28 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92147,17 +92147,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3a64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq r6, r4, r4, asr r9 │ │ │ │ - rsbseq r6, r3, r0, asr #23 │ │ │ │ - rsbseq r6, r3, r8, asr #23 │ │ │ │ + addeq r6, r4, r4, lsr #18 │ │ │ │ + @ instruction: 0x00736b90 │ │ │ │ + @ instruction: 0x00736b98 │ │ │ │ │ │ │ │ 002a3a68 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3a88 │ │ │ │ ldrb r0, [r0, #64] @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92173,17 +92173,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3ac4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ mov r2, #189 @ 0xbd │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - strdeq r6, [r4], r4 │ │ │ │ - rsbseq r6, r3, r0, ror #22 │ │ │ │ - rsbseq r6, r3, r8, ror #22 │ │ │ │ + addeq r6, r4, r4, asr #17 │ │ │ │ + rsbseq r6, r3, r0, lsr fp │ │ │ │ + rsbseq r6, r3, r8, lsr fp │ │ │ │ │ │ │ │ 002a3ac8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3ae8 │ │ │ │ ldrb r0, [r0, #65] @ 0x41 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92199,17 +92199,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3b24 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #420 @ 0x1a4 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - umulleq r6, r4, r4, r8 │ │ │ │ - rsbseq r6, r3, r0, lsl #22 │ │ │ │ - rsbseq r6, r3, r8, lsl #22 │ │ │ │ + addeq r6, r4, r4, ror #16 │ │ │ │ + ldrsbeq r6, [r3], #-160 @ 0xffffff60 @ │ │ │ │ + ldrsbeq r6, [r3], #-168 @ 0xffffff58 @ │ │ │ │ │ │ │ │ 002a3b28 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3b4c │ │ │ │ str r1, [r0, #32] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -92226,17 +92226,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3b88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq r6, r4, r0, lsr r8 │ │ │ │ - @ instruction: 0x00736a9c │ │ │ │ - rsbseq r6, r3, r4, lsr #21 │ │ │ │ + addeq r6, r4, r0, lsl #16 │ │ │ │ + rsbseq r6, r3, ip, ror #20 │ │ │ │ + rsbseq r6, r3, r4, ror sl │ │ │ │ │ │ │ │ 002a3b8c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3bb0 │ │ │ │ str r1, [r0, #60] @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -92253,17 +92253,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3bec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #476 @ 0x1dc │ │ │ │ mov r2, #209 @ 0xd1 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq r6, r4, ip, asr #15 │ │ │ │ - rsbseq r6, r3, r8, lsr sl │ │ │ │ - rsbseq r6, r3, r0, asr #20 │ │ │ │ + umulleq r6, r4, ip, r7 │ │ │ │ + rsbseq r6, r3, r8, lsl #20 │ │ │ │ + rsbseq r6, r3, r0, lsl sl │ │ │ │ │ │ │ │ 002a3bf0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3c14 │ │ │ │ str r1, [r0, #56] @ 0x38 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -92280,17 +92280,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3c50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #504 @ 0x1f8 │ │ │ │ mov r2, #215 @ 0xd7 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq r6, r4, r8, ror #14 │ │ │ │ - ldrsbeq r6, [r3], #-148 @ 0xffffff6c @ │ │ │ │ - ldrsbeq r6, [r3], #-156 @ 0xffffff64 @ │ │ │ │ + addeq r6, r4, r8, lsr r7 │ │ │ │ + rsbseq r6, r3, r4, lsr #19 │ │ │ │ + rsbseq r6, r3, ip, lsr #19 │ │ │ │ │ │ │ │ 002a3c54 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3c78 │ │ │ │ strb r1, [r0, #65] @ 0x41 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -92307,17 +92307,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3cb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #528 @ 0x210 │ │ │ │ mov r2, #221 @ 0xdd │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq r6, r4, r4, lsl #14 │ │ │ │ - rsbseq r6, r3, r0, ror r9 │ │ │ │ - rsbseq r6, r3, r8, ror r9 │ │ │ │ + ldrdeq r6, [r4], r4 │ │ │ │ + rsbseq r6, r3, r0, asr #18 │ │ │ │ + rsbseq r6, r3, r8, asr #18 │ │ │ │ │ │ │ │ 002a3cb8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3cdc │ │ │ │ str r1, [r0] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -92334,31 +92334,31 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3d18 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #560 @ 0x230 │ │ │ │ mov r2, #227 @ 0xe3 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq r6, r4, r0, lsr #13 │ │ │ │ - rsbseq r6, r3, ip, lsl #18 │ │ │ │ - rsbseq r6, r3, r4, lsl r9 │ │ │ │ + addeq r6, r4, r0, ror r6 │ │ │ │ + ldrsbeq r6, [r3], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r6, r3, r4, ror #17 │ │ │ │ │ │ │ │ 002a3d1c : │ │ │ │ cmp r0, #524 @ 0x20c │ │ │ │ bhi 2a3d3c │ │ │ │ ldr r3, [pc, #28] @ 2a3d48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0, lsl #1 │ │ │ │ ldrh r0, [r3, #32] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x008468b4 │ │ │ │ + addeq r6, r4, r4, lsl #17 │ │ │ │ │ │ │ │ 002a3d4c : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2a3d78 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #161 @ 0xa1 │ │ │ │ @@ -92386,30 +92386,30 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 24b408 │ │ │ │ - addeq r6, r4, r0, asr #16 │ │ │ │ + addeq r6, r4, r0, lsl r8 │ │ │ │ │ │ │ │ 002a3dd4 : │ │ │ │ cmp r0, #253 @ 0xfd │ │ │ │ bhi 2a3df8 │ │ │ │ ldr r3, [pc, #32] @ 2a3e04 │ │ │ │ lsl r0, r0, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1408 @ 0x580 │ │ │ │ ldrh r0, [r3, r0] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - strdeq r6, [r4], r8 │ │ │ │ + addeq r6, r4, r8, asr #15 │ │ │ │ │ │ │ │ 002a3e08 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2a3e68 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a3e80 │ │ │ │ @@ -92448,18 +92448,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1904 @ 0x770 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq r6, r4, ip, lsr #15 │ │ │ │ - addeq r6, r4, r0, asr #14 │ │ │ │ - rsbseq r6, r3, r0, lsl #15 │ │ │ │ - @ instruction: 0x00736790 │ │ │ │ + addeq r6, r4, ip, ror r7 │ │ │ │ + addeq r6, r4, r0, lsl r7 │ │ │ │ + rsbseq r6, r3, r0, asr r7 │ │ │ │ + rsbseq r6, r3, r0, ror #14 │ │ │ │ │ │ │ │ 002a3ec8 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2a3f08 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ cmp r0, #161 @ 0xa1 │ │ │ │ @@ -92515,15 +92515,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 24b408 │ │ │ │ - addeq r6, r4, r4, lsl #13 │ │ │ │ + addeq r6, r4, r4, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r2] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -92631,16 +92631,16 @@ │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx r6 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a4088 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a4038 │ │ │ │ - ldrdeq r4, [r8], ip │ │ │ │ - addeq r4, r8, r8, lsl #6 │ │ │ │ + addeq r4, r8, ip, lsr #7 │ │ │ │ + ldrdeq r4, [r8], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ @@ -92711,24 +92711,24 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 2a42bc │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq 2a42f8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 975730 │ │ │ │ + bl 975700 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 248bd0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a42b0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 975730 │ │ │ │ + bl 975700 │ │ │ │ ldrb r3, [r0, r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a42b0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -92920,15 +92920,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r5, r1, r8, ror #1 │ │ │ │ ldr r0, [pc, #4] @ 2a45d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addseq r8, r1, r0, lsr sp │ │ │ │ ldr r2, [pc, #192] @ 2a46a0 │ │ │ │ subs r3, r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ beq 2a4600 │ │ │ │ ldr r0, [pc, #176] @ 2a46a4 │ │ │ │ @@ -92991,101 +92991,101 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [pc, #248] @ 2a47f0 │ │ │ │ ldr r3, [pc, #248] @ 2a47f4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #244] @ 2a47f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #232] @ 2a47fc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7592a4 │ │ │ │ + bl 759274 │ │ │ │ ldr r3, [pc, #220] @ 2a4800 │ │ │ │ ldr r2, [pc, #220] @ 2a4804 │ │ │ │ ldr r1, [pc, #220] @ 2a4808 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7592a4 │ │ │ │ + bl 759274 │ │ │ │ ldr r3, [pc, #200] @ 2a480c │ │ │ │ ldr r2, [pc, #200] @ 2a4810 │ │ │ │ ldr r1, [pc, #200] @ 2a4814 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7592a4 │ │ │ │ + bl 759274 │ │ │ │ ldr r3, [pc, #180] @ 2a4818 │ │ │ │ ldr r2, [pc, #180] @ 2a481c │ │ │ │ ldr r1, [pc, #180] @ 2a4820 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7592a4 │ │ │ │ + bl 759274 │ │ │ │ ldr r3, [pc, #160] @ 2a4824 │ │ │ │ ldr r2, [pc, #160] @ 2a4828 │ │ │ │ ldr r1, [pc, #160] @ 2a482c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7592a4 │ │ │ │ + bl 759274 │ │ │ │ ldr r3, [pc, #140] @ 2a4830 │ │ │ │ ldr r2, [pc, #140] @ 2a4834 │ │ │ │ ldr r1, [pc, #140] @ 2a4838 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7592a4 │ │ │ │ + bl 759274 │ │ │ │ ldr r3, [pc, #120] @ 2a483c │ │ │ │ ldr r2, [pc, #120] @ 2a4840 │ │ │ │ ldr r1, [pc, #120] @ 2a4844 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7592a4 │ │ │ │ - addeq r3, r8, r4, lsr #27 │ │ │ │ - @ instruction: 0x00734f94 │ │ │ │ - rsbseq r4, r3, ip, ror #30 │ │ │ │ + b 759274 │ │ │ │ + addeq r3, r8, r4, ror sp │ │ │ │ + rsbseq r4, r3, r4, ror #30 │ │ │ │ + rsbseq r4, r3, ip, lsr pc │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r8, lsr #24 │ │ │ │ andeq r0, r0, ip, ror #19 │ │ │ │ - rsbseq fp, sp, r0, ror #30 │ │ │ │ + rsbseq fp, sp, r0, lsr pc │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ - @ instruction: 0x008003b0 │ │ │ │ + addeq r0, r0, r0, lsl #7 │ │ │ │ andeq r0, r0, r0, lsl #20 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - addeq pc, r3, r4, lsl r2 @ │ │ │ │ + addeq pc, r3, r4, ror #3 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ muleq r0, r0, r3 │ │ │ │ - ldrsheq r5, [r3], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r5, r3, r0, asr #29 │ │ │ │ andeq r0, r0, r0, lsl #15 │ │ │ │ andeq r0, r0, ip, lsl #6 │ │ │ │ - ldrsbeq r5, [r3], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r5, r3, ip, lsr #29 │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ - rsbseq sp, fp, ip, ror r0 │ │ │ │ + rsbseq sp, fp, ip, asr #32 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ - rsbseq fp, r4, ip, lsl #17 │ │ │ │ + rsbseq fp, r4, ip, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #336] @ 2a49b0 │ │ │ │ ldr r5, [pc, #336] @ 2a49b4 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -93094,61 +93094,61 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r7, #24 │ │ │ │ add r5, pc, r5 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ mov r2, r5 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a4968 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7a5038 │ │ │ │ + bl 7a5008 │ │ │ │ ldr r6, [pc, #276] @ 2a49bc │ │ │ │ ldr r5, [pc, #276] @ 2a49c0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ add r7, r7, #64 @ 0x40 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #20] │ │ │ │ str r7, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #240] @ 2a49c4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7ac16c │ │ │ │ + bl 7ac13c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r8 │ │ │ │ add r1, r4, #40 @ 0x28 │ │ │ │ - bl 7a5394 │ │ │ │ + bl 7a5364 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a4948 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, #0 │ │ │ │ - bl 7acf2c │ │ │ │ + bl 7acefc │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #152] @ 2a49c8 │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7ac9f8 │ │ │ │ + bl 7ac9c8 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -93159,32 +93159,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ add r3, r7, #40 @ 0x28 │ │ │ │ ldr r2, [pc, #76] @ 2a49d4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r3, r8, r8, lsl ip │ │ │ │ - rsbseq r5, r3, r4, lsl #28 │ │ │ │ - rsbseq r5, r3, r0, lsl lr │ │ │ │ - rsbseq r5, r3, r0, lsl lr │ │ │ │ - rsbseq r5, r3, r4, lsr #28 │ │ │ │ - rsbseq r5, r3, ip, lsl #28 │ │ │ │ + addeq r3, r8, r8, ror #23 │ │ │ │ + ldrsbeq r5, [r3], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r5, r3, r0, ror #27 │ │ │ │ + rsbseq r5, r3, r0, ror #27 │ │ │ │ + ldrsheq r5, [r3], #-212 @ 0xffffff2c @ │ │ │ │ + ldrsbeq r5, [r3], #-220 @ 0xffffff24 @ │ │ │ │ andeq r0, r0, r0, lsl #24 │ │ │ │ - rsbseq fp, sp, r4, lsl #26 │ │ │ │ - rsbseq r5, r3, r8, lsr #26 │ │ │ │ + ldrsbeq fp, [sp], #-196 @ 0xffffff3c @ │ │ │ │ + ldrsheq r5, [r3], #-200 @ 0xffffff38 @ │ │ │ │ andeq r0, r0, pc, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2a4a2c │ │ │ │ ldr r2, [pc, #60] @ 2a4a30 │ │ │ │ @@ -93192,100 +93192,100 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldrsh r1, [r0, #38] @ 0x26 │ │ │ │ ldr r0, [pc, #24] @ 2a4a38 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 248888 │ │ │ │ - addeq r3, r8, r4, lsl #21 │ │ │ │ - rsbseq r5, r3, r8, ror ip │ │ │ │ - rsbseq r5, r3, r8, lsl #25 │ │ │ │ - rsbseq r9, lr, r8, asr r2 │ │ │ │ + addeq r3, r8, r4, asr sl │ │ │ │ + rsbseq r5, r3, r8, asr #24 │ │ │ │ + rsbseq r5, r3, r8, asr ip │ │ │ │ + rsbseq r9, lr, r8, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2a4a90 │ │ │ │ ldr r2, [pc, #60] @ 2a4a94 │ │ │ │ ldr r1, [pc, #60] @ 2a4a98 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldrsh r1, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #24] @ 2a4a9c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 248888 │ │ │ │ - addeq r3, r8, r0, lsr #20 │ │ │ │ - rsbseq r5, r3, r4, lsl ip │ │ │ │ - rsbseq r5, r3, r4, lsr #24 │ │ │ │ - ldrsheq r9, [lr], #-20 @ 0xffffffec @ │ │ │ │ + strdeq r3, [r8], r0 │ │ │ │ + rsbseq r5, r3, r4, ror #23 │ │ │ │ + ldrsheq r5, [r3], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq r9, lr, r4, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2a4af4 │ │ │ │ ldr r2, [pc, #60] @ 2a4af8 │ │ │ │ ldr r1, [pc, #60] @ 2a4afc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldrsh r1, [r0, #34] @ 0x22 │ │ │ │ ldr r0, [pc, #24] @ 2a4b00 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 248888 │ │ │ │ - @ instruction: 0x008839bc │ │ │ │ - ldrheq r5, [r3], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq r5, r3, r0, asr #23 │ │ │ │ - @ instruction: 0x007e9190 │ │ │ │ + addeq r3, r8, ip, lsl #19 │ │ │ │ + rsbseq r5, r3, r0, lsl #23 │ │ │ │ + @ instruction: 0x00735b90 │ │ │ │ + rsbseq r9, lr, r0, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2a4b58 │ │ │ │ ldr r2, [pc, #60] @ 2a4b5c │ │ │ │ ldr r1, [pc, #60] @ 2a4b60 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldrsh r1, [r0, #32] │ │ │ │ ldr r0, [pc, #24] @ 2a4b64 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 248888 │ │ │ │ - addeq r3, r8, r8, asr r9 │ │ │ │ - rsbseq r5, r3, ip, asr #22 │ │ │ │ - rsbseq r5, r3, ip, asr fp │ │ │ │ - rsbseq r9, lr, ip, lsr #2 │ │ │ │ + addeq r3, r8, r8, lsr #18 │ │ │ │ + rsbseq r5, r3, ip, lsl fp │ │ │ │ + rsbseq r5, r3, ip, lsr #22 │ │ │ │ + ldrsheq r9, [lr], #-12 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2a4c74 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #240] @ 2a4c78 │ │ │ │ @@ -93301,22 +93301,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2a4c84 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 987e28 │ │ │ │ + bl 987df8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a4bfc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #32] │ │ │ │ bcc 2a4c2c │ │ │ │ ldr r1, [pc, #132] @ 2a4c88 │ │ │ │ @@ -93326,15 +93326,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2a4c94 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2a4c98 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ ldr r2, [pc, #104] @ 2a4c9c │ │ │ │ ldr r3, [pc, #68] @ 2a4c7c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -93345,23 +93345,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - strdeq r3, [r8], r4 │ │ │ │ + addeq r3, r8, r4, asr #17 │ │ │ │ adceq r5, r0, r4, lsl #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r5, r3, ip, asr #21 │ │ │ │ - ldrheq r5, [r3], #-172 @ 0xffffff54 @ │ │ │ │ - rsbseq r5, r3, r8, ror #21 │ │ │ │ + @ instruction: 0x00735a9c │ │ │ │ + rsbseq r5, r3, ip, lsl #21 │ │ │ │ + ldrheq r5, [r3], #-168 @ 0xffffff58 @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r3, r8, r4, ror #16 │ │ │ │ - rsbseq r5, r3, r4, asr sl │ │ │ │ + addeq r3, r8, r4, lsr r8 │ │ │ │ + rsbseq r5, r3, r4, lsr #20 │ │ │ │ andeq r0, r0, r3, asr r2 │ │ │ │ adceq r5, r0, r8, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2a4dac │ │ │ │ @@ -93379,22 +93379,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2a4dbc │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 987e28 │ │ │ │ + bl 987df8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a4d34 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #38] @ 0x26 │ │ │ │ bcc 2a4d64 │ │ │ │ ldr r1, [pc, #132] @ 2a4dc0 │ │ │ │ @@ -93404,15 +93404,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2a4dcc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2a4dd0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ ldr r2, [pc, #104] @ 2a4dd4 │ │ │ │ ldr r3, [pc, #68] @ 2a4db4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -93423,23 +93423,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x008837bc │ │ │ │ + addeq r3, r8, ip, lsl #15 │ │ │ │ adceq r5, r0, ip, asr #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x00735994 │ │ │ │ - rsbseq r5, r3, r4, lsl #19 │ │ │ │ - rsbseq r5, r3, r0, ror #19 │ │ │ │ + rsbseq r5, r3, r4, ror #18 │ │ │ │ + rsbseq r5, r3, r4, asr r9 │ │ │ │ + ldrheq r5, [r3], #-144 @ 0xffffff70 @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r3, r8, ip, lsr #14 │ │ │ │ - rsbseq r5, r3, ip, lsl r9 │ │ │ │ + strdeq r3, [r8], ip │ │ │ │ + rsbseq r5, r3, ip, ror #17 │ │ │ │ muleq r0, r5, r2 │ │ │ │ @ instruction: 0x00a05db0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2a4ee4 │ │ │ │ @@ -93457,22 +93457,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2a4ef4 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 987e28 │ │ │ │ + bl 987df8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a4e6c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #36] @ 0x24 │ │ │ │ bcc 2a4e9c │ │ │ │ ldr r1, [pc, #132] @ 2a4ef8 │ │ │ │ @@ -93482,15 +93482,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2a4f04 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2a4f08 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ ldr r2, [pc, #104] @ 2a4f0c │ │ │ │ ldr r3, [pc, #68] @ 2a4eec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -93501,23 +93501,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - addeq r3, r8, r4, lsl #13 │ │ │ │ + addeq r3, r8, r4, asr r6 │ │ │ │ adceq r5, r0, r4, lsl sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r5, r3, ip, asr r8 │ │ │ │ - rsbseq r5, r3, ip, asr #16 │ │ │ │ - ldrsbeq r5, [r3], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r5, r3, ip, lsr #16 │ │ │ │ + rsbseq r5, r3, ip, lsl r8 │ │ │ │ + rsbseq r5, r3, r8, lsr #17 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - strdeq r3, [r8], r4 │ │ │ │ - rsbseq r5, r3, r4, ror #15 │ │ │ │ + addeq r3, r8, r4, asr #11 │ │ │ │ + ldrheq r5, [r3], #-116 @ 0xffffff8c @ │ │ │ │ andeq r0, r0, pc, ror r2 │ │ │ │ adceq r5, r0, r8, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2a501c │ │ │ │ @@ -93535,22 +93535,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2a502c │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 987e28 │ │ │ │ + bl 987df8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a4fa4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #34] @ 0x22 │ │ │ │ bcc 2a4fd4 │ │ │ │ ldr r1, [pc, #132] @ 2a5030 │ │ │ │ @@ -93560,15 +93560,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2a503c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2a5040 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ ldr r2, [pc, #104] @ 2a5044 │ │ │ │ ldr r3, [pc, #68] @ 2a5024 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -93579,23 +93579,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - addeq r3, r8, ip, asr #10 │ │ │ │ + addeq r3, r8, ip, lsl r5 │ │ │ │ ldrdeq r5, [r0], ip @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r5, r3, r4, lsr #14 │ │ │ │ - rsbseq r5, r3, r4, lsl r7 │ │ │ │ - rsbseq r5, r3, ip, asr #15 │ │ │ │ + ldrsheq r5, [r3], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r5, r3, r4, ror #13 │ │ │ │ + @ instruction: 0x0073579c │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - @ instruction: 0x008834bc │ │ │ │ - rsbseq r5, r3, ip, lsr #13 │ │ │ │ + addeq r3, r8, ip, lsl #9 │ │ │ │ + rsbseq r5, r3, ip, ror r6 │ │ │ │ andeq r0, r0, r9, ror #4 │ │ │ │ adceq r5, r0, r0, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2a5094 │ │ │ │ @@ -93604,66 +93604,66 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24ae38 │ │ │ │ - addeq r3, r8, r4, lsl r4 │ │ │ │ - rsbseq r5, r3, r8, lsl #12 │ │ │ │ - rsbseq r5, r3, r8, lsl r6 │ │ │ │ + addeq r3, r8, r4, ror #7 │ │ │ │ + ldrsbeq r5, [r3], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r5, r3, r8, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2a50ec │ │ │ │ ldr r2, [pc, #52] @ 2a50f0 │ │ │ │ ldr r1, [pc, #52] @ 2a50f4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24ae38 │ │ │ │ - @ instruction: 0x008833bc │ │ │ │ - ldrheq r5, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbseq r5, r3, r0, asr #11 │ │ │ │ + addeq r3, r8, ip, lsl #7 │ │ │ │ + rsbseq r5, r3, r0, lsl #11 │ │ │ │ + @ instruction: 0x00735590 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2a5144 │ │ │ │ ldr r2, [pc, #52] @ 2a5148 │ │ │ │ ldr r1, [pc, #52] @ 2a514c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24ae38 │ │ │ │ - addeq r3, r8, r4, ror #6 │ │ │ │ - rsbseq r5, r3, r8, asr r5 │ │ │ │ - rsbseq r5, r3, r8, ror #10 │ │ │ │ + addeq r3, r8, r4, lsr r3 │ │ │ │ + rsbseq r5, r3, r8, lsr #10 │ │ │ │ + rsbseq r5, r3, r8, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 2a51c8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 2a51cc │ │ │ │ @@ -93671,32 +93671,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ bl 248b1c │ │ │ │ mov r0, r5 │ │ │ │ bl 24ae38 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r3, r8, r8, lsl #6 │ │ │ │ - ldrsheq r5, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbseq r5, r3, ip, lsl #10 │ │ │ │ + ldrdeq r3, [r8], r8 │ │ │ │ + rsbseq r5, r3, ip, asr #9 │ │ │ │ + ldrsbeq r5, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 2a524c │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 2a5250 │ │ │ │ @@ -93704,47 +93704,47 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ bl 248b1c │ │ │ │ mov r0, r5 │ │ │ │ bl 24ae38 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r3, r8, r4, lsl #5 │ │ │ │ - rsbseq r5, r3, r8, ror r4 │ │ │ │ - rsbseq r5, r3, r8, lsl #9 │ │ │ │ + addeq r3, r8, r4, asr r2 │ │ │ │ + rsbseq r5, r3, r8, asr #8 │ │ │ │ + rsbseq r5, r3, r8, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #168] @ 2a5318 │ │ │ │ ldr r2, [pc, #168] @ 2a531c │ │ │ │ ldr r1, [pc, #168] @ 2a5320 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a5308 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a52e8 │ │ │ │ @@ -93753,37 +93753,37 @@ │ │ │ │ ldr r1, [pc, #108] @ 2a532c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, #0 │ │ │ │ - bl 7ac804 │ │ │ │ + bl 7ac7d4 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 75503c │ │ │ │ + bl 75500c │ │ │ │ ldr r0, [r4, #28] │ │ │ │ bl 248b1c │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ bl 248b1c │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 248b1c │ │ │ │ bl 248e7c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #24] │ │ │ │ b 2a52a4 │ │ │ │ - addeq r3, r8, r4, lsl #4 │ │ │ │ - ldrsheq r5, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq r5, r3, r8, lsl #8 │ │ │ │ - @ instruction: 0x008831bc │ │ │ │ - ldrsheq r5, [r3], #-52 @ 0xffffffcc @ │ │ │ │ - rsbseq r5, r3, r8, lsl #8 │ │ │ │ + ldrdeq r3, [r8], r4 │ │ │ │ + rsbseq r5, r3, r8, asr #7 │ │ │ │ + ldrsbeq r5, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ + addeq r3, r8, ip, lsl #3 │ │ │ │ + rsbseq r5, r3, r4, asr #7 │ │ │ │ + ldrsbeq r5, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #172] @ 2a53f4 │ │ │ │ ldr r6, [pc, #172] @ 2a53f8 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -93793,15 +93793,15 @@ │ │ │ │ add r3, r7, #24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r2 │ │ │ │ mov r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a53b4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 24ae38 │ │ │ │ str r0, [r4, #28] │ │ │ │ @@ -93816,27 +93816,27 @@ │ │ │ │ ldr ip, [pc, #68] @ 2a5400 │ │ │ │ ldr r2, [pc, #68] @ 2a5404 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #184 @ 0xb8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r3, r8, r0, lsr r1 │ │ │ │ - rsbseq r5, r3, ip, lsl r3 │ │ │ │ - rsbseq r5, r3, r0, lsr #6 │ │ │ │ - rsbseq r5, r3, ip, ror #7 │ │ │ │ + addeq r3, r8, r0, lsl #2 │ │ │ │ + rsbseq r5, r3, ip, ror #5 │ │ │ │ + ldrsheq r5, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ + ldrheq r5, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r0, r0, r5, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #236] @ 2a550c │ │ │ │ ldr r2, [pc, #236] @ 2a5510 │ │ │ │ @@ -93844,15 +93844,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r5, [pc, #204] @ 2a5518 │ │ │ │ ldr r3, [pc, #204] @ 2a551c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -93895,22 +93895,22 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 2a8568 │ │ │ │ str r0, [r6] │ │ │ │ b 2a5478 │ │ │ │ - addeq r3, r8, r4, asr r0 │ │ │ │ - rsbseq r5, r3, r0, asr #4 │ │ │ │ - rsbseq r5, r3, ip, asr r2 │ │ │ │ + addeq r3, r8, r4, lsr #32 │ │ │ │ + rsbseq r5, r3, r0, lsl r2 │ │ │ │ + rsbseq r5, r3, ip, lsr #4 │ │ │ │ ldrdeq r5, [r0], r0 @ │ │ │ │ andeq r3, r0, ip, lsr #11 │ │ │ │ adceq r6, sp, r8, asr #25 │ │ │ │ - rsbseq r5, r3, r4, lsr r3 │ │ │ │ - rsbseq r5, r3, r0, lsr #6 │ │ │ │ + rsbseq r5, r3, r4, lsl #6 │ │ │ │ + ldrsheq r5, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ ldrteq r0, [r8], #-1920 @ 0xfffff880 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ @ instruction: 0x00917eb0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3656] @ 0xe48 │ │ │ │ @@ -93938,19 +93938,19 @@ │ │ │ │ bl 24a694 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ ldr r0, [r4, #20] │ │ │ │ str r9, [sp, #8] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ - bl 7ac5b0 │ │ │ │ + bl 7ac580 │ │ │ │ cmp r0, r9 │ │ │ │ blt 2a55f4 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ @@ -93977,19 +93977,19 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #29 │ │ │ │ str r5, [sp] │ │ │ │ add r7, r4, #68 @ 0x44 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7ac5b0 │ │ │ │ + bl 7ac580 │ │ │ │ cmp r0, r9 │ │ │ │ blt 2a55f4 │ │ │ │ ldr r8, [sp, #8] │ │ │ │ cmp r8, #6 │ │ │ │ bhi 2a5714 │ │ │ │ ldr r2, [pc, #1612] @ 2a5cd0 │ │ │ │ ldrb r0, [r7] │ │ │ │ @@ -94094,19 +94094,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7ac698 │ │ │ │ + bl 7ac668 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a55f4 │ │ │ │ mov r0, #1 │ │ │ │ b 2a5600 │ │ │ │ cmp r2, #0 │ │ │ │ ble 2a55f4 │ │ │ │ ldrb r3, [r4, #72] @ 0x48 │ │ │ │ @@ -94388,32 +94388,32 @@ │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ lsl r3, r3, #16 │ │ │ │ asr r3, r3, #16 │ │ │ │ b 2a5aac │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r0, r4, asr #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r2, r8, ip, lsl #30 │ │ │ │ - rsbseq r5, r3, r8, lsr r1 │ │ │ │ - rsbseq r5, r3, ip, asr #2 │ │ │ │ + ldrdeq r2, [r8], ip │ │ │ │ + rsbseq r5, r3, r8, lsl #2 │ │ │ │ + rsbseq r5, r3, ip, lsl r1 │ │ │ │ adceq r5, r0, r4, lsl r5 │ │ │ │ addseq r7, r1, r8, ror ip │ │ │ │ - addeq r2, r8, r4, lsr #26 │ │ │ │ - ldrheq r5, [r3], #-12 @ │ │ │ │ - rsbseq r5, r3, r4, asr r0 │ │ │ │ + strdeq r2, [r8], r4 │ │ │ │ + rsbseq r5, r3, ip, lsl #1 │ │ │ │ + rsbseq r5, r3, r4, lsr #32 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ - addeq r2, r8, ip, ror #24 │ │ │ │ - rsbseq r4, r3, r0, lsr #29 │ │ │ │ - ldrheq r4, [r3], #-228 @ 0xffffff1c @ │ │ │ │ - addeq r2, r8, r6, ror #23 │ │ │ │ - rsbseq r4, r3, ip, asr #30 │ │ │ │ - rsbseq r4, r3, r0, lsr #30 │ │ │ │ - ldrdeq r2, [r8], r8 │ │ │ │ - addeq r2, r8, r0, lsr #21 │ │ │ │ - rsbseq r4, r3, r8, lsr #27 │ │ │ │ + addeq r2, r8, ip, lsr ip │ │ │ │ + rsbseq r4, r3, r0, ror lr │ │ │ │ + rsbseq r4, r3, r4, lsl #29 │ │ │ │ + @ instruction: 0x00882bb6 │ │ │ │ + rsbseq r4, r3, ip, lsl pc │ │ │ │ + ldrsheq r4, [r3], #-224 @ 0xffffff20 @ │ │ │ │ + addeq r2, r8, r8, lsr #21 │ │ │ │ + addeq r2, r8, r0, ror sl │ │ │ │ + rsbseq r4, r3, r8, ror sp │ │ │ │ ldr r3, [pc, #172] @ 2a5dbc │ │ │ │ ldr ip, [pc, r3] │ │ │ │ cmp ip, #0 │ │ │ │ beq 2a5da4 │ │ │ │ mov r2, ip │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ b 2a5d30 │ │ │ │ @@ -94482,15 +94482,15 @@ │ │ │ │ str r5, [r0, #4] │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r2] │ │ │ │ add r2, r0, #20 │ │ │ │ ldr r0, [pc, #44] @ 2a5e58 │ │ │ │ str r2, [r3, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999d4c │ │ │ │ + bl 999d1c │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -94521,15 +94521,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 2a5edc │ │ │ │ ldr r0, [pc, #44] @ 2a5ee0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ str r3, [r2] │ │ │ │ - b 999d4c │ │ │ │ + b 999d1c │ │ │ │ ldr r0, [pc, #20] @ 2a5ee4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r0, #4] │ │ │ │ b 2a5e78 │ │ │ │ strdeq r3, [r1], r0 @ │ │ │ │ adceq r3, r1, r0, asr #15 │ │ │ │ adceq r6, sp, r0, lsl #5 │ │ │ │ @@ -94550,15 +94550,15 @@ │ │ │ │ add ip, r0, #20 │ │ │ │ str r1, [r0, #20] │ │ │ │ str r3, [r0, #24] │ │ │ │ str r0, [r3] │ │ │ │ ldr r0, [pc, #28] @ 2a5f48 │ │ │ │ str ip, [r2, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - b 999d4c │ │ │ │ + b 999d1c │ │ │ │ ldr r2, [pc, #16] @ 2a5f4c │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r2, #4] │ │ │ │ b 2a5f00 │ │ │ │ adceq r3, r1, r8, ror #14 │ │ │ │ adceq r6, sp, r8, lsl #4 │ │ │ │ adceq r3, r1, r8, lsr r7 │ │ │ │ @@ -94579,15 +94579,15 @@ │ │ │ │ str r4, [r0, #24] │ │ │ │ str r4, [r0, #20] │ │ │ │ bl 248b1c │ │ │ │ ldr r0, [pc, #28] @ 2a5fb0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 999d4c │ │ │ │ + b 999d1c │ │ │ │ ldr r1, [pc, #12] @ 2a5fb4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r1, #4] │ │ │ │ b 2a5f78 │ │ │ │ adceq r6, sp, r0, lsr #3 │ │ │ │ adceq r3, r1, ip, asr #13 │ │ │ │ │ │ │ │ @@ -94614,15 +94614,15 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 2a1394 │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ streq r0, [r5, #16] │ │ │ │ beq 2a6024 │ │ │ │ mov r0, r4 │ │ │ │ - bl 997cb4 │ │ │ │ + bl 997c84 │ │ │ │ ldr r2, [pc, #72] @ 2a6074 │ │ │ │ ldr r3, [pc, #64] @ 2a6070 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -94672,15 +94672,15 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r3, [pc, #1508] @ 2a66d4 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9, #24] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 975730 │ │ │ │ + bl 975700 │ │ │ │ ldr r3, [pc, #1484] @ 2a66d8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 2a657c │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -94723,15 +94723,15 @@ │ │ │ │ cmp r8, #1 │ │ │ │ bne 2a6120 │ │ │ │ ldr r3, [pc, #1312] @ 2a66e0 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 975730 │ │ │ │ + bl 975700 │ │ │ │ ldr r3, [pc, #1280] @ 2a66d8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2a611c │ │ │ │ ldr r3, [pc, #1268] @ 2a66e4 │ │ │ │ @@ -94753,32 +94753,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 2a66f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a6120 │ │ │ │ ldr r3, [pc, #1148] @ 2a66f4 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 975730 │ │ │ │ + bl 975700 │ │ │ │ ldr r3, [pc, #1092] @ 2a66d8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2a611c │ │ │ │ ldr r3, [pc, #1100] @ 2a66f8 │ │ │ │ @@ -94800,32 +94800,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #988] @ 2a66fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a6120 │ │ │ │ ldr r3, [pc, #928] @ 2a66d4 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 975730 │ │ │ │ + bl 975700 │ │ │ │ ldr r3, [pc, #904] @ 2a66d8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2a611c │ │ │ │ ldr r3, [pc, #920] @ 2a6700 │ │ │ │ @@ -94847,32 +94847,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #808] @ 2a6704 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a6120 │ │ │ │ ldr r3, [pc, #740] @ 2a66d4 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 975730 │ │ │ │ + bl 975700 │ │ │ │ ldr r3, [pc, #716] @ 2a66d8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2a611c │ │ │ │ ldr r3, [pc, #740] @ 2a6708 │ │ │ │ @@ -94894,33 +94894,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #628] @ 2a670c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a6120 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ bl 2a3dd4 │ │ │ │ ldr r3, [pc, #556] @ 2a66e0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 975730 │ │ │ │ + bl 975700 │ │ │ │ ldr r2, [pc, #524] @ 2a66d8 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2a611c │ │ │ │ ldr r2, [pc, #556] @ 2a6710 │ │ │ │ @@ -94945,26 +94945,26 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ str r8, [sp, #32] │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 2a6714 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a6120 │ │ │ │ ldr r3, [pc, #404] @ 2a6718 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a611c │ │ │ │ @@ -94982,102 +94982,102 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 2a671c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a6120 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #272] @ 2a6720 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a6120 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #244] @ 2a6724 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a6120 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #216] @ 2a6728 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2a611c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #192] @ 2a672c │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a6120 │ │ │ │ ldr r0, [pc, #168] @ 2a6730 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a6120 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #136] @ 2a6734 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a6120 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r0, ip, lsl #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r4, r0, r8, ror sl │ │ │ │ - addeq r2, r8, r8, lsl #9 │ │ │ │ + addeq r2, r8, r8, asr r4 │ │ │ │ andeq r1, r0, ip, lsl #20 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x00a049bc │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ ldrdeq r5, [r0], -r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r6, r3, r8, lsl #4 │ │ │ │ + ldrsbeq r6, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ @ instruction: 0x000043bc │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - rsbseq r6, r3, r8, asr #3 │ │ │ │ + @ instruction: 0x00736198 │ │ │ │ andeq r3, r0, ip, ror #9 │ │ │ │ - rsbseq r6, r3, r4, ror r1 │ │ │ │ + rsbseq r6, r3, r4, asr #2 │ │ │ │ andeq r2, r0, ip, ror #5 │ │ │ │ - rsbseq r6, r3, ip, lsl r1 │ │ │ │ + rsbseq r6, r3, ip, ror #1 │ │ │ │ andeq r3, r0, ip, asr r3 │ │ │ │ - rsbseq r5, r3, r0, ror lr │ │ │ │ + rsbseq r5, r3, r0, asr #28 │ │ │ │ andeq r4, r0, ip, asr r8 │ │ │ │ - rsbseq r6, r3, r8, lsr #32 │ │ │ │ - ldrsbeq r5, [r3], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq r5, r3, r0, asr pc │ │ │ │ - rsbseq r6, r3, r4 │ │ │ │ - ldrheq r5, [r3], #-224 @ 0xffffff20 @ │ │ │ │ - @ instruction: 0x00735d9c │ │ │ │ - ldrsheq r5, [r3], #-220 @ 0xffffff24 @ │ │ │ │ + ldrsheq r5, [r3], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r5, r3, r8, lsr #31 │ │ │ │ + rsbseq r5, r3, r0, lsr #30 │ │ │ │ + ldrsbeq r5, [r3], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r5, r3, r0, lsl #29 │ │ │ │ + rsbseq r5, r3, ip, ror #26 │ │ │ │ + rsbseq r5, r3, ip, asr #27 │ │ │ │ │ │ │ │ 002a6738 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -95115,17 +95115,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 2a67e8 │ │ │ │ ldr r0, [pc, #24] @ 2a67ec │ │ │ │ ldr r2, [pc, #24] @ 2a67f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq r1, r8, ip, lsl #27 │ │ │ │ - ldrheq r5, [r3], #-224 @ 0xffffff20 @ │ │ │ │ - ldrheq r5, [r3], #-232 @ 0xffffff18 @ │ │ │ │ + addeq r1, r8, ip, asr sp │ │ │ │ + rsbseq r5, r3, r0, lsl #29 │ │ │ │ + rsbseq r5, r3, r8, lsl #29 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ @@ -95161,30 +95161,30 @@ │ │ │ │ cmp r0, #2 │ │ │ │ beq 2a68c8 │ │ │ │ cmp r0, #3 │ │ │ │ beq 2a6944 │ │ │ │ cmp r0, #1 │ │ │ │ bne 2a68dc │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ ldr r2, [pc, #292] @ 2a69cc │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d5f8c │ │ │ │ + bl 9d5f5c │ │ │ │ ldr r4, [r4, #8] │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b12e0 │ │ │ │ + b 9b12b0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ bl 2a6738 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 965dcc │ │ │ │ + bl 965d9c │ │ │ │ ldr r3, [r4, #20] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ strne r2, [r3, #24] │ │ │ │ streq r2, [r5, #4] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ @@ -95238,20 +95238,20 @@ │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248828 │ │ │ │ strdeq r5, [sp], r0 @ │ │ │ │ @ instruction: 0x00ad58bc │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - addeq r1, r8, r4, ror #23 │ │ │ │ - rsbseq r5, r3, r0, ror sp │ │ │ │ - rsbseq r5, r3, r4, lsl #26 │ │ │ │ - @ instruction: 0x00881bbc │ │ │ │ - rsbseq r5, r3, r0, ror #26 │ │ │ │ - ldrsbeq r5, [r3], #-204 @ 0xffffff34 @ │ │ │ │ + @ instruction: 0x00881bb4 │ │ │ │ + rsbseq r5, r3, r0, asr #26 │ │ │ │ + ldrsbeq r5, [r3], #-196 @ 0xffffff3c @ │ │ │ │ + addeq r1, r8, ip, lsl #23 │ │ │ │ + rsbseq r5, r3, r0, lsr sp │ │ │ │ + rsbseq r5, r3, ip, lsr #25 │ │ │ │ │ │ │ │ 002a69e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r0, [pc, #328] @ 2a6b48 │ │ │ │ @@ -95321,38 +95321,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2a6b6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2a6a34 │ │ │ │ ldr r0, [pc, #52] @ 2a6b70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2a6a34 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r0, ip, lsl r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r4, r0, r8, lsl #2 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ adceq r2, r1, r8, lsr ip │ │ │ │ umlaleq r4, r0, r8, r0 │ │ │ │ andeq r1, r0, ip, ror r5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r5, r3, r8, lsl #24 │ │ │ │ - rsbseq r5, r3, r8, lsl ip │ │ │ │ + ldrsbeq r5, [r3], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq r5, r3, r8, ror #23 │ │ │ │ │ │ │ │ 002a6b74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 544f68 │ │ │ │ @@ -95440,15 +95440,15 @@ │ │ │ │ mov r0, #12 │ │ │ │ bl 544c3c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a6cd8 │ │ │ │ bl 5cba28 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 965dcc │ │ │ │ + b 965d9c │ │ │ │ adceq r2, r1, r8, ror sl │ │ │ │ adceq r5, sp, r4, lsr #10 │ │ │ │ │ │ │ │ 002a6cec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -95497,27 +95497,27 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a6d80 │ │ │ │ ldr r3, [pc, #380] @ 2a6f2c │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 975730 │ │ │ │ + bl 975700 │ │ │ │ ldr r3, [pc, #360] @ 2a6f30 │ │ │ │ ldr ip, [pc, #360] @ 2a6f34 │ │ │ │ ldr r1, [pc, #360] @ 2a6f38 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #154 @ 0x9a │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, sl │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ ldr r2, [pc, #324] @ 2a6f3c │ │ │ │ ldr r3, [pc, #296] @ 2a6f24 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -95540,27 +95540,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #146 @ 0x92 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 2a6df0 │ │ │ │ bl 544f68 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a6e8c │ │ │ │ mov r0, #12 │ │ │ │ bl 544c3c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a6df0 │ │ │ │ bl 5cba28 │ │ │ │ b 2a6df0 │ │ │ │ mov r0, sl │ │ │ │ - bl 997cb4 │ │ │ │ + bl 997c84 │ │ │ │ b 2a6df0 │ │ │ │ mov r7, #1 │ │ │ │ b 2a6ec0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a6738 │ │ │ │ ldr r6, [r6] │ │ │ │ @@ -95590,21 +95590,21 @@ │ │ │ │ bl 2a6bb4 │ │ │ │ b 2a6eb4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r0, r8, lsl lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r3, [r0], r4 @ │ │ │ │ andeq r4, r0, r0, lsr pc │ │ │ │ - umulleq r1, r8, r4, r7 │ │ │ │ - rsbseq r5, r3, r4, lsr #19 │ │ │ │ - ldrheq r5, [r3], #-132 @ 0xffffff7c @ │ │ │ │ + addeq r1, r8, r4, ror #14 │ │ │ │ + rsbseq r5, r3, r4, ror r9 │ │ │ │ + rsbseq r5, r3, r4, lsl #17 │ │ │ │ adceq r3, r0, r4, lsr #26 │ │ │ │ - addeq r1, r8, r0, lsl r7 │ │ │ │ - rsbseq r5, r3, r8, lsl r9 │ │ │ │ - rsbseq r5, r3, r4, lsr r8 │ │ │ │ + addeq r1, r8, r0, ror #13 │ │ │ │ + rsbseq r5, r3, r8, ror #17 │ │ │ │ + rsbseq r5, r3, r4, lsl #16 │ │ │ │ │ │ │ │ 002a6f4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -95697,41 +95697,41 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, #12 │ │ │ │ bl 544c3c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a7000 │ │ │ │ b 2a708c │ │ │ │ ldr r4, [r6, #4] │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ ldr r2, [pc, #116] @ 2a7144 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d5f8c │ │ │ │ + bl 9d5f5c │ │ │ │ ldr ip, [r6, #8] │ │ │ │ mov r2, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r4 │ │ │ │ adc r3, r1, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b12e0 │ │ │ │ + b 9b12b0 │ │ │ │ mov r0, #32 │ │ │ │ bl 248810 │ │ │ │ ldr r3, [pc, #68] @ 2a7148 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #52] @ 2a714c │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [pc, #24] @ 2a7144 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b0dec │ │ │ │ + bl 9b0dbc │ │ │ │ str r7, [r5, #8] │ │ │ │ b 2a7014 │ │ │ │ adceq r5, sp, r0, lsr r1 │ │ │ │ adceq r5, sp, ip, lsl r1 │ │ │ │ adceq r2, r1, ip, lsr #12 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ adceq r2, r1, ip, ror #10 │ │ │ │ @@ -95900,15 +95900,15 @@ │ │ │ │ subs ip, r0, r1 │ │ │ │ mul lr, ip, lr │ │ │ │ asr r5, r1, #31 │ │ │ │ rsc r5, r5, r0, asr #31 │ │ │ │ umull r0, r1, ip, r6 │ │ │ │ mla lr, r6, r5, lr │ │ │ │ add r1, lr, r1 │ │ │ │ - bl 9d5f8c │ │ │ │ + bl 9d5f5c │ │ │ │ add r0, r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ lsr r3, lr, #31 │ │ │ │ @@ -96007,15 +96007,15 @@ │ │ │ │ subs ip, r0, ip │ │ │ │ rsc r1, r1, r0, asr #31 │ │ │ │ lsl lr, r1, #15 │ │ │ │ lsl r0, ip, #15 │ │ │ │ orr lr, lr, ip, lsr #17 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r1 │ │ │ │ - bl 9d5f8c │ │ │ │ + bl 9d5f5c │ │ │ │ mov r3, r0 │ │ │ │ asr r0, r0, #31 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #3 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r3, sp, #8 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -96160,15 +96160,15 @@ │ │ │ │ subs ip, r0, ip │ │ │ │ rsc r1, r1, r0, asr #31 │ │ │ │ lsl lr, r1, #15 │ │ │ │ lsl r0, ip, #15 │ │ │ │ orr lr, lr, ip, lsr #17 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r1 │ │ │ │ - bl 9d5f8c │ │ │ │ + bl 9d5f5c │ │ │ │ mov r3, r0 │ │ │ │ asr r0, r0, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r3, sp, #8 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ @@ -96212,19 +96212,19 @@ │ │ │ │ strdeq r3, [r0], ip @ │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ │ │ │ │ 002a787c : │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ 2a788c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 999ce0 │ │ │ │ + b 999cb0 │ │ │ │ @ instruction: 0x00ad48b0 │ │ │ │ │ │ │ │ 002a7890 : │ │ │ │ - b 999d10 │ │ │ │ + b 999ce0 │ │ │ │ │ │ │ │ 002a7894 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #188] @ 2a7968 │ │ │ │ @@ -96302,15 +96302,15 @@ │ │ │ │ tst r0, #12 │ │ │ │ beq 2a79f8 │ │ │ │ mov r0, r3 │ │ │ │ bl 2a5e5c │ │ │ │ ldr r0, [pc, #148] @ 2a7a68 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999d4c │ │ │ │ + bl 999d1c │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @@ -96321,39 +96321,39 @@ │ │ │ │ ldr r1, [pc, #100] @ 2a7a74 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #92] @ 2a7a78 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ mov r0, #0 │ │ │ │ b 2a79e0 │ │ │ │ ldr r3, [pc, #68] @ 2a7a7c │ │ │ │ ldr lr, [pc, #68] @ 2a7a80 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #64] @ 2a7a84 │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #56] @ 2a7a88 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 2a7a28 │ │ │ │ adceq r1, r1, ip, ror #25 │ │ │ │ adceq r4, sp, r0, ror #14 │ │ │ │ - addeq r0, r8, r4, asr fp │ │ │ │ - ldrheq r4, [r3], #-208 @ 0xffffff30 @ │ │ │ │ - rsbseq r4, r3, ip, ror #24 │ │ │ │ + addeq r0, r8, r4, lsr #22 │ │ │ │ + rsbseq r4, r3, r0, lsl #27 │ │ │ │ + rsbseq r4, r3, ip, lsr ip │ │ │ │ andeq r0, r0, fp, asr r2 │ │ │ │ - addeq r0, r8, ip, lsl fp │ │ │ │ - rsbseq r4, r3, r0, ror #26 │ │ │ │ - rsbseq r4, r3, r8, lsr ip │ │ │ │ + addeq r0, r8, ip, ror #21 │ │ │ │ + rsbseq r4, r3, r0, lsr sp │ │ │ │ + rsbseq r4, r3, r8, lsl #24 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ ldr ip, [r0, #8] │ │ │ │ lsr r2, ip, r2 │ │ │ │ orr r2, r2, ip, lsr r1 │ │ │ │ tst r2, #1 │ │ │ │ mov r2, #1 │ │ │ │ lsl r2, r2, r3 │ │ │ │ @@ -96489,16 +96489,16 @@ │ │ │ │ eoreq r3, r3, #32 │ │ │ │ streq r3, [r5, #32] │ │ │ │ b 2a7bd8 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ eor r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #32] │ │ │ │ b 2a7bd8 │ │ │ │ - addeq r0, r8, r7, lsr sl │ │ │ │ - addeq r0, r8, r7, lsl sl │ │ │ │ + addeq r0, r8, r7, lsl #20 │ │ │ │ + addeq r0, r8, r7, ror #19 │ │ │ │ │ │ │ │ 002a7cb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, #0 │ │ │ │ @@ -96637,15 +96637,15 @@ │ │ │ │ bne 2a7fd4 │ │ │ │ ldr r0, [pc, #296] @ 2a7fec │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #4 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 998450 │ │ │ │ + b 998420 │ │ │ │ mov r0, #12 │ │ │ │ bl 248810 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ strh r6, [r0, #4] │ │ │ │ @@ -96674,23 +96674,23 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 2a8000 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2a7e54 │ │ │ │ ldr r2, [pc, #108] @ 2a8004 │ │ │ │ ldr r3, [pc, #64] @ 2a7fdc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -96700,29 +96700,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 2a8008 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r0, ip, lsl sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r2, [r0], r0 @ │ │ │ │ adceq r2, r0, r0, asr #25 │ │ │ │ adceq r2, r0, ip, ror ip │ │ │ │ - rsbseq r4, r3, r0, lsr #18 │ │ │ │ + ldrsheq r4, [r3], #-128 @ 0xffffff80 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r4, r3, r8, lsl #17 │ │ │ │ + rsbseq r4, r3, r8, asr r8 │ │ │ │ adceq r2, r0, r4, lsl #23 │ │ │ │ - rsbseq r4, r3, ip, lsl #17 │ │ │ │ + rsbseq r4, r3, ip, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #240] @ 2a8114 │ │ │ │ ldr r3, [pc, #240] @ 2a8118 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -96983,27 +96983,27 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r9} │ │ │ │ ldr r1, [pc, #276] @ 2a8544 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ mvn r4, #0 │ │ │ │ b 2a83c8 │ │ │ │ ldr r1, [pc, #248] @ 2a8548 │ │ │ │ ldr r3, [pc, #248] @ 2a854c │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #240] @ 2a8550 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #120 @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ mvn r4, #0 │ │ │ │ b 2a83c0 │ │ │ │ ldr r3, [pc, #212] @ 2a8554 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a81b8 │ │ │ │ @@ -97020,52 +97020,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 2a8560 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2a81b8 │ │ │ │ ldr r0, [pc, #104] @ 2a8564 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2a81b8 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r2, [r0], r4 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r2, r0, ip, ror r9 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq ip, sp, ip, asr #32 │ │ │ │ - ldrsheq r4, [r3], #-108 @ 0xffffff94 @ │ │ │ │ - rsbseq r4, r3, r0, lsl #14 │ │ │ │ - rsbseq r5, r9, ip, ror r0 │ │ │ │ - rsbseq r4, r3, r4, lsr #12 │ │ │ │ - rsbseq r3, r4, ip, asr #21 │ │ │ │ - ldrsbeq r4, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq ip, sp, ip, lsl r0 │ │ │ │ + rsbseq r4, r3, ip, asr #13 │ │ │ │ + ldrsbeq r4, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r5, r9, ip, asr #32 │ │ │ │ + ldrsheq r4, [r3], #-84 @ 0xffffffac @ │ │ │ │ + @ instruction: 0x00743a9c │ │ │ │ + rsbseq r4, r3, ip, lsr #11 │ │ │ │ adceq r2, r0, ip, asr #14 │ │ │ │ - rsbseq r4, r3, r4, lsr #9 │ │ │ │ - umulleq r0, r8, r8, r1 │ │ │ │ - rsbseq r4, r3, ip, ror r4 │ │ │ │ - rsbseq r4, r3, ip, lsr #9 │ │ │ │ + rsbseq r4, r3, r4, ror r4 │ │ │ │ addeq r0, r8, r8, ror #2 │ │ │ │ rsbseq r4, r3, ip, asr #8 │ │ │ │ + rsbseq r4, r3, ip, ror r4 │ │ │ │ + addeq r0, r8, r8, lsr r1 │ │ │ │ + rsbseq r4, r3, ip, lsl r4 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x00734390 │ │ │ │ - rsbseq r4, r3, r0, lsr #7 │ │ │ │ + rsbseq r4, r3, r0, ror #6 │ │ │ │ + rsbseq r4, r3, r0, ror r3 │ │ │ │ │ │ │ │ 002a8568 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -97194,15 +97194,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a8784 │ │ │ │ ldr r0, [pc, #184] @ 2a882c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998450 │ │ │ │ + bl 998420 │ │ │ │ mov r0, #0 │ │ │ │ b 2a869c │ │ │ │ ldr r3, [pc, #164] @ 2a8830 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a876c │ │ │ │ @@ -97219,40 +97219,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2a883c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2a876c │ │ │ │ ldr r0, [pc, #56] @ 2a8840 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2a876c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r0, ip, lsl #10 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r2, r0, r4, ror #9 │ │ │ │ adceq r2, r0, r8, ror r4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r4, r3, r4, lsl r2 │ │ │ │ + rsbseq r4, r3, r4, ror #3 │ │ │ │ andeq r1, r0, ip, ror r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r4, r3, ip, asr #2 │ │ │ │ - rsbseq r4, r3, r4, ror #2 │ │ │ │ + rsbseq r4, r3, ip, lsl r1 │ │ │ │ + rsbseq r4, r3, r4, lsr r1 │ │ │ │ │ │ │ │ 002a8844 : │ │ │ │ sub r0, r1, #71 @ 0x47 │ │ │ │ cmp r0, #12 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -97282,15 +97282,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2486f0 │ │ │ │ mov r2, r7 │ │ │ │ mul r1, r0, r6 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 991430 │ │ │ │ + b 991400 │ │ │ │ │ │ │ │ 002a88cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ lsr r7, r1, #22 │ │ │ │ @@ -97427,17 +97427,17 @@ │ │ │ │ ldr r1, [pc, #28] @ 2a8b0c │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #53 @ 0x35 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ - addeq pc, r7, ip, ror ip @ │ │ │ │ - strdeq pc, [r7], r8 │ │ │ │ - ldrheq r3, [r3], #-228 @ 0xffffff1c @ │ │ │ │ + addeq pc, r7, ip, asr #24 │ │ │ │ + addeq pc, r7, r8, asr #21 │ │ │ │ + rsbseq r3, r3, r4, lsl #29 │ │ │ │ │ │ │ │ 002a8b10 : │ │ │ │ cmp r1, #0 │ │ │ │ beq 2a8b34 │ │ │ │ sub r0, r0, #15 │ │ │ │ cmp r0, #17 │ │ │ │ bls 2a8b58 │ │ │ │ @@ -97462,15 +97462,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #16] @ 2a8b8c │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ andcs r0, r8, r8, lsl #17 │ │ │ │ - addeq pc, r7, ip, lsl #21 │ │ │ │ + addeq pc, r7, ip, asr sl @ │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ │ │ │ │ 002a8b90 : │ │ │ │ ldr r2, [pc, #140] @ 2a8c24 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, r2 │ │ │ │ beq 2a8be4 │ │ │ │ @@ -97715,17 +97715,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a8f54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0087f6b4 │ │ │ │ - rsbseq r3, r3, r0, ror sl │ │ │ │ - rsbseq r3, r3, r0, lsl #21 │ │ │ │ + addeq pc, r7, r4, lsl #13 │ │ │ │ + rsbseq r3, r3, r0, asr #20 │ │ │ │ + rsbseq r3, r3, r0, asr sl │ │ │ │ │ │ │ │ 002a8f58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsl ip, r3, #16 │ │ │ │ @@ -97938,15 +97938,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq 2a932c │ │ │ │ mul fp, sl, r7 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, fp │ │ │ │ str r4, [sp] │ │ │ │ - bl 99120c │ │ │ │ + bl 9911dc │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2a9348 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ mov r3, r9 │ │ │ │ str sl, [sp] │ │ │ │ @@ -97957,15 +97957,15 @@ │ │ │ │ ldr r1, [pc, #244] @ 2a93c4 │ │ │ │ ldr r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ bl 249728 │ │ │ │ mov r4, #1 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 997cb4 │ │ │ │ + bl 997c84 │ │ │ │ ldr r2, [pc, #216] @ 2a93c8 │ │ │ │ ldr r3, [pc, #196] @ 2a93b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -97994,19 +97994,19 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ ldr r2, [pc, #104] @ 2a93e0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r9 │ │ │ │ - bl 991430 │ │ │ │ + bl 991400 │ │ │ │ b 2a9348 │ │ │ │ ldr r1, [pc, #76] @ 2a93e4 │ │ │ │ ldr r2, [pc, #76] @ 2a93e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ mov r0, r6 │ │ │ │ @@ -98015,22 +98015,22 @@ │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r0, r4, lsl #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrdeq r1, [r0], r4 @ │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ @ instruction: 0xfffff5ac │ │ │ │ adceq r1, r0, ip, lsr #16 │ │ │ │ - @ instruction: 0x0087f2b4 │ │ │ │ - @ instruction: 0x00733694 │ │ │ │ - addeq pc, r7, r8, lsl #5 │ │ │ │ - rsbseq r3, r3, r0, lsl #13 │ │ │ │ - rsbseq r3, r3, r4, lsr r6 │ │ │ │ + addeq pc, r7, r4, lsl #5 │ │ │ │ + rsbseq r3, r3, r4, ror #12 │ │ │ │ + addeq pc, r7, r8, asr r2 @ │ │ │ │ + rsbseq r3, r3, r0, asr r6 │ │ │ │ + rsbseq r3, r3, r4, lsl #12 │ │ │ │ andeq r0, r0, fp, asr #2 │ │ │ │ - addeq pc, r7, r0, asr r2 @ │ │ │ │ - rsbseq r3, r3, r0, lsr #12 │ │ │ │ + addeq pc, r7, r0, lsr #4 │ │ │ │ + ldrsheq r3, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -98046,25 +98046,25 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #208] @ 2a950c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 98091c │ │ │ │ + bl 9808ec │ │ │ │ ldr r1, [pc, #196] @ 2a9510 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 98091c │ │ │ │ + bl 9808ec │ │ │ │ ldr r1, [pc, #180] @ 2a9514 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980b14 │ │ │ │ + bl 980ae4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 24a4e4 <__isoc23_strtol@plt> │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ @@ -98097,28 +98097,28 @@ │ │ │ │ bl 2a6b74 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r4 │ │ │ │ bl 2a7150 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 2a6b74 │ │ │ │ - ldrheq r3, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ - ldrheq r3, [r3], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq r3, r3, ip, lsr #11 │ │ │ │ + rsbseq r3, r3, ip, lsl #11 │ │ │ │ + rsbseq r3, r3, r8, lsl #11 │ │ │ │ + rsbseq r3, r3, ip, ror r5 │ │ │ │ │ │ │ │ 002a9518 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #100] @ 2a9598 │ │ │ │ ldr r5, [pc, #100] @ 2a959c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 980724 │ │ │ │ + bl 9806f4 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [r5] │ │ │ │ cmp r2, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -98134,15 +98134,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsbeq r3, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq r3, r3, ip, lsr #9 │ │ │ │ adceq r2, sp, r4, lsl #24 │ │ │ │ adceq r0, r1, ip, lsl r1 │ │ │ │ │ │ │ │ 002a95a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -98158,15 +98158,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 980724 │ │ │ │ + bl 9806f4 │ │ │ │ mov r1, sp │ │ │ │ bl 2a796c │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 59fd68 │ │ │ │ ldr r2, [pc, #76] @ 2a965c │ │ │ │ ldr r3, [pc, #64] @ 2a9654 │ │ │ │ @@ -98184,15 +98184,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r0, r4, asr r5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrheq r4, [sp], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r4, sp, r8, lsl #17 │ │ │ │ adceq r1, r0, ip, lsl #10 │ │ │ │ │ │ │ │ 002a9660 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -98221,32 +98221,32 @@ │ │ │ │ moveq r0, r9 │ │ │ │ movne r0, r8 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr fp, [fp] │ │ │ │ cmp fp, #0 │ │ │ │ bne 2a96a4 │ │ │ │ mov r0, sl │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 965920 │ │ │ │ + b 9658f0 │ │ │ │ ldr r1, [pc, #28] @ 2a9728 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 8bce5c │ │ │ │ - rsbseq r5, sp, r8, ror r7 │ │ │ │ - rsbseq r3, r3, r8, lsl #7 │ │ │ │ - rsbseq r3, r3, ip, lsr #7 │ │ │ │ - rsbseq r3, r3, r0, lsr #6 │ │ │ │ + b 8bce2c │ │ │ │ + rsbseq r5, sp, r8, asr #14 │ │ │ │ + rsbseq r3, r3, r8, asr r3 │ │ │ │ + rsbseq r3, r3, ip, ror r3 │ │ │ │ + ldrsheq r3, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ │ │ │ │ 002a972c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r1, [pc, #964] @ 2a9b08 │ │ │ │ @@ -98288,15 +98288,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ mov r6, r3 │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r8, [r6, #4] │ │ │ │ cmp r8, #0 │ │ │ │ beq 2a9a5c │ │ │ │ ldr r3, [pc, #804] @ 2a9b24 │ │ │ │ ldr r2, [pc, #804] @ 2a9b28 │ │ │ │ ldr ip, [sl, r3] │ │ │ │ ldr r3, [pc, #800] @ 2a9b2c │ │ │ │ @@ -98307,59 +98307,59 @@ │ │ │ │ ldr fp, [pc, #788] @ 2a9b34 │ │ │ │ add r3, pc, r3 │ │ │ │ add fp, pc, fp │ │ │ │ str r3, [sp, #20] │ │ │ │ str ip, [sp, #16] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ b 2a986c │ │ │ │ - bl 975730 │ │ │ │ + bl 975700 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #756] @ 2a9b38 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #752] @ 2a9b3c │ │ │ │ ldr r1, [pc, #752] @ 2a9b40 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r8, [r8] │ │ │ │ cmp r8, #0 │ │ │ │ beq 2a98f0 │ │ │ │ ldr r4, [r8, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldm r4, {r6, r9} │ │ │ │ - bl 975730 │ │ │ │ + bl 975700 │ │ │ │ ldrb ip, [r4, #12] │ │ │ │ ldr r1, [pc, #696] @ 2a9b44 │ │ │ │ cmp ip, #0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ moveq r2, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r6 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ beq 2a9834 │ │ │ │ - bl 975730 │ │ │ │ + bl 975700 │ │ │ │ ldr r2, [pc, #628] @ 2a9b48 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ str r0, [sp, #32] │ │ │ │ ldr r3, [sl, r2] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 975730 │ │ │ │ + bl 975700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ b 2a9844 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ ldr r9, [r3, #8] │ │ │ │ cmp r9, #0 │ │ │ │ beq 2a99c8 │ │ │ │ @@ -98368,44 +98368,44 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ b 2a9954 │ │ │ │ ldr r1, [pc, #556] @ 2a9b50 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r2, [r8, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2a99b8 │ │ │ │ ldr r1, [pc, #532] @ 2a9b54 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r9, [r9] │ │ │ │ cmp r9, #0 │ │ │ │ beq 2a99c4 │ │ │ │ ldr r8, [r9, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r8, #8] │ │ │ │ ldr fp, [r8] │ │ │ │ ldr sl, [r8, #4] │ │ │ │ - bl 975730 │ │ │ │ + bl 975700 │ │ │ │ ldrb ip, [r8, #12] │ │ │ │ ldr r1, [pc, #480] @ 2a9b58 │ │ │ │ cmp ip, #0 │ │ │ │ moveq r2, r4 │ │ │ │ movne r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, fp │ │ │ │ str sl, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r2, [r8, #16] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2a991c │ │ │ │ ldr r2, [pc, #424] @ 2a9b5c │ │ │ │ add r2, pc, r2 │ │ │ │ b 2a991c │ │ │ │ ldr r2, [pc, #416] @ 2a9b60 │ │ │ │ @@ -98419,23 +98419,23 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2a99f8 │ │ │ │ ldr r1, [pc, #372] @ 2a9b64 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a97cc │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ mov r0, r6 │ │ │ │ - bl 965868 │ │ │ │ + bl 965838 │ │ │ │ ldr r2, [pc, #328] @ 2a9b68 │ │ │ │ ldr r3, [pc, #232] @ 2a9b0c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -98457,73 +98457,73 @@ │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #160] @ 2a9b24 │ │ │ │ ldr ip, [sl, r3] │ │ │ │ mov r0, ip │ │ │ │ bne 2a9abc │ │ │ │ - bl 975730 │ │ │ │ + bl 975700 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #208] @ 2a9b6c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [pc, #204] @ 2a9b70 │ │ │ │ str r0, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ b 2a99d8 │ │ │ │ - bl 975730 │ │ │ │ + bl 975700 │ │ │ │ ldr r3, [pc, #128] @ 2a9b48 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl 975730 │ │ │ │ + bl 975700 │ │ │ │ b 2a9a9c │ │ │ │ ldr r2, [pc, #60] @ 2a9b28 │ │ │ │ ldr r7, [sl, r2] │ │ │ │ b 2a9904 │ │ │ │ ldr r1, [pc, #124] @ 2a9b74 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ b 2a9a18 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r1, [r0], r8 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r1, r0, r4, lsr #7 │ │ │ │ - ldrsbeq r3, [r3], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbseq r5, sp, r0, ror #12 │ │ │ │ - rsbseq r0, sp, r0, lsl #30 │ │ │ │ - rsbseq r3, r3, r0, lsr #5 │ │ │ │ + rsbseq r3, r3, r8, lsr #5 │ │ │ │ + rsbseq r5, sp, r0, lsr r6 │ │ │ │ + ldrsbeq r0, [sp], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r3, r3, r0, ror r2 │ │ │ │ andeq r5, r0, r4, lsl r4 │ │ │ │ andeq r4, r0, ip, ror fp │ │ │ │ - rsbseq r3, r3, r4, asr r2 │ │ │ │ - rsbseq r3, r3, r4, ror #4 │ │ │ │ - rsbseq r5, sp, ip, ror #11 │ │ │ │ - ldrheq r0, [r4], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq r0, r3, r4, lsr #27 │ │ │ │ - rsbseq r3, r3, r8, asr #4 │ │ │ │ - ldrsheq r3, [r3], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq r3, r3, r4, lsr #4 │ │ │ │ + rsbseq r3, r3, r4, lsr r2 │ │ │ │ + ldrheq r5, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r0, r4, r8, lsl #19 │ │ │ │ + rsbseq r0, r3, r4, ror sp │ │ │ │ + rsbseq r3, r3, r8, lsl r2 │ │ │ │ + rsbseq r3, r3, r4, asr #3 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rsbseq r3, r3, r8, lsr #3 │ │ │ │ - @ instruction: 0x00733198 │ │ │ │ - @ instruction: 0x00733190 │ │ │ │ - rsbseq r3, r3, r8, lsl #2 │ │ │ │ - rsbseq r0, r4, r8, asr #16 │ │ │ │ - rsbseq r0, r4, ip, lsr r8 │ │ │ │ - ldrsheq r3, [r3], #-8 @ │ │ │ │ + rsbseq r3, r3, r8, ror r1 │ │ │ │ + rsbseq r3, r3, r8, ror #2 │ │ │ │ + rsbseq r3, r3, r0, ror #2 │ │ │ │ + ldrsbeq r3, [r3], #-8 @ │ │ │ │ + rsbseq r0, r4, r8, lsl r8 │ │ │ │ + rsbseq r0, r4, ip, lsl #16 │ │ │ │ + rsbseq r3, r3, r8, asr #1 │ │ │ │ strdeq r1, [r0], ip @ │ │ │ │ - rsbseq r0, r4, r0, ror #14 │ │ │ │ - ldrsheq r2, [r3], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq r2, r3, r8, ror pc │ │ │ │ + rsbseq r0, r4, r0, lsr r7 │ │ │ │ + rsbseq r2, r3, r0, asr #31 │ │ │ │ + rsbseq r2, r3, r8, asr #30 │ │ │ │ │ │ │ │ 002a9b78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -98535,51 +98535,51 @@ │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a9ddc │ │ │ │ ldr r1, [pc, #584] @ 2a9e00 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a9d90 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a9d64 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a9d58 │ │ │ │ ldr r2, [pc, #536] @ 2a9e04 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #532] @ 2a9e08 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r1, [pc, #520] @ 2a9e0c │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r1, [pc, #504] @ 2a9e10 │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r3, [pc, #488] @ 2a9e14 │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 975730 │ │ │ │ + bl 975700 │ │ │ │ ldr r1, [pc, #468] @ 2a9e18 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldrb r3, [r6, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a9dbc │ │ │ │ ldr r5, [r6, #56] @ 0x38 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2a9dbc │ │ │ │ ldr r9, [pc, #428] @ 2a9e1c │ │ │ │ @@ -98588,46 +98588,46 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ b 2a9ca0 │ │ │ │ ldr r1, [pc, #412] @ 2a9e28 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ beq 2a9dcc │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [pc, #372] @ 2a9e2c │ │ │ │ ldrb r0, [r3, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ moveq ip, r8 │ │ │ │ movne ip, r7 │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [pc, #332] @ 2a9e30 │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r1, [pc, #312] @ 2a9e34 │ │ │ │ ldrd sl, [r0, #32] │ │ │ │ ldrd r2, [r0, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr ip, [pc, #284] @ 2a9e38 │ │ │ │ ldr r1, [r3, #24] │ │ │ │ ldr r3, [r3, #28] │ │ │ │ subs r0, r1, #1 │ │ │ │ sbc r3, r3, #0 │ │ │ │ ldr r2, [pc, #268] @ 2a9e3c │ │ │ │ @@ -98647,69 +98647,69 @@ │ │ │ │ b 2a9bec │ │ │ │ ldrd r0, [r6, #32] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [pc, #208] @ 2a9e48 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a9be4 │ │ │ │ b 2a9d58 │ │ │ │ ldrd r0, [r6, #16] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [pc, #168] @ 2a9e4c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a9bd8 │ │ │ │ b 2a9d64 │ │ │ │ ldr r1, [pc, #140] @ 2a9e50 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 96552c │ │ │ │ + b 9654fc │ │ │ │ ldr r1, [pc, #112] @ 2a9e54 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 96552c │ │ │ │ + b 9654fc │ │ │ │ adceq r0, r0, r0, lsl #31 │ │ │ │ - rsbseq r2, r3, r4, ror #30 │ │ │ │ - rsbseq r2, r3, r0, lsl pc │ │ │ │ - rsbseq r2, r3, ip, ror #30 │ │ │ │ - rsbseq r2, r3, r0, ror pc │ │ │ │ - rsbseq r2, r3, r0, ror pc │ │ │ │ + rsbseq r2, r3, r4, lsr pc │ │ │ │ + rsbseq r2, r3, r0, ror #29 │ │ │ │ + rsbseq r2, r3, ip, lsr pc │ │ │ │ + rsbseq r2, r3, r0, asr #30 │ │ │ │ + rsbseq r2, r3, r0, asr #30 │ │ │ │ andeq r5, r0, r0, ror #7 │ │ │ │ - rsbseq r2, r3, ip, asr pc │ │ │ │ - rsbseq r2, r3, ip, asr #30 │ │ │ │ - @ instruction: 0x007d5194 │ │ │ │ - rsbseq r2, r3, r4, lsl #29 │ │ │ │ - rsbseq r2, r3, r8, lsl #31 │ │ │ │ - rsbseq r2, r3, r4, lsl pc │ │ │ │ - rsbseq r2, r3, r0, lsl #30 │ │ │ │ - ldrsheq r2, [r3], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq r2, r3, ip, lsr #30 │ │ │ │ + rsbseq r2, r3, ip, lsl pc │ │ │ │ + rsbseq r5, sp, r4, ror #2 │ │ │ │ + rsbseq r2, r3, r4, asr lr │ │ │ │ + rsbseq r2, r3, r8, asr pc │ │ │ │ + rsbseq r2, r3, r4, ror #29 │ │ │ │ + ldrsbeq r2, [r3], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r2, r3, r8, asr #29 │ │ │ │ addseq r4, r1, r8, asr #24 │ │ │ │ - umulleq r7, r2, r4, r7 │ │ │ │ - addeq r7, r2, ip, ror r7 │ │ │ │ - rsbseq r7, pc, r8, lsr ip @ │ │ │ │ - rsbseq r2, r3, r8, asr #27 │ │ │ │ - rsbseq r2, r3, r4, lsl #27 │ │ │ │ - rsbseq r2, r3, ip, ror #27 │ │ │ │ - rsbseq r2, r3, r4, lsr #26 │ │ │ │ + addeq r7, r2, r4, ror #14 │ │ │ │ + addeq r7, r2, ip, asr #14 │ │ │ │ + rsbseq r7, pc, r8, lsl #24 │ │ │ │ + @ instruction: 0x00732d98 │ │ │ │ + rsbseq r2, r3, r4, asr sp │ │ │ │ + ldrheq r2, [r3], #-220 @ 0xffffff24 @ │ │ │ │ + ldrsheq r2, [r3], #-196 @ 0xffffff3c @ │ │ │ │ │ │ │ │ 002a9e58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #364] @ 2a9fdc │ │ │ │ @@ -98721,32 +98721,32 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 98091c │ │ │ │ + bl 9808ec │ │ │ │ ldr r1, [pc, #320] @ 2a9fe8 │ │ │ │ ldr r6, [pc, #320] @ 2a9fec │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 98091c │ │ │ │ + bl 9808ec │ │ │ │ ldr r1, [pc, #300] @ 2a9ff0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980b14 │ │ │ │ + bl 980ae4 │ │ │ │ ldr r1, [pc, #284] @ 2a9ff4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980b14 │ │ │ │ + bl 980ae4 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #264] @ 2a9ff8 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r2, [sp, #28] │ │ │ │ @@ -98756,15 +98756,15 @@ │ │ │ │ subs r0, r0, r2 │ │ │ │ movne r0, #1 │ │ │ │ strb r0, [sp, #24] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r4 │ │ │ │ - bl 9757a0 │ │ │ │ + bl 975770 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #28] │ │ │ │ beq 2a9f88 │ │ │ │ mov r0, r5 │ │ │ │ bl 59fd68 │ │ │ │ ldr r2, [pc, #176] @ 2a9ffc │ │ │ │ @@ -98787,15 +98787,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 2aa000 │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl 9757a0 │ │ │ │ + bl 975770 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ bne 2a9f3c │ │ │ │ add r9, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, r4 │ │ │ │ @@ -98803,19 +98803,19 @@ │ │ │ │ streq r8, [sp, #32] │ │ │ │ bl 2aa8d0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b 2a9f3c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r0, ip, lsr #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r0, pc, r0, lsr #14 │ │ │ │ - rsbseq r8, pc, r8, lsr #22 │ │ │ │ + ldrsheq r0, [pc], #-96 @ │ │ │ │ + ldrsheq r8, [pc], #-168 @ │ │ │ │ adceq r0, r0, r0, ror ip │ │ │ │ - rsbseq r2, r3, ip, ror #26 │ │ │ │ - rsbseq r1, fp, r0, lsr r5 │ │ │ │ + rsbseq r2, r3, ip, lsr sp │ │ │ │ + rsbseq r1, fp, r0, lsl #10 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ ldrdeq r0, [r0], r0 @ │ │ │ │ muleq r0, r4, lr │ │ │ │ │ │ │ │ 002aa004 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -98830,41 +98830,41 @@ │ │ │ │ sub sp, sp, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 98091c │ │ │ │ + bl 9808ec │ │ │ │ ldr r1, [pc, #232] @ 2aa13c │ │ │ │ ldr r5, [pc, #232] @ 2aa140 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 98091c │ │ │ │ + bl 9808ec │ │ │ │ ldr r1, [pc, #212] @ 2aa144 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980b14 │ │ │ │ + bl 980ae4 │ │ │ │ ldr ip, [pc, #196] @ 2aa148 │ │ │ │ mov r2, #0 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [r5, ip] │ │ │ │ add r7, sp, #12 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9757a0 │ │ │ │ + bl 975770 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ bne 2aa0e0 │ │ │ │ add r5, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, r7 │ │ │ │ @@ -98890,18 +98890,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r0, r0, lsl #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r0, pc, r4, ror r5 @ │ │ │ │ - rsbseq r6, r4, ip, asr r5 │ │ │ │ + rsbseq r0, pc, r4, asr #10 │ │ │ │ + rsbseq r6, r4, ip, lsr #10 │ │ │ │ adceq r0, r0, r4, asr #21 │ │ │ │ - rsbseq r2, r3, r0, asr #23 │ │ │ │ + @ instruction: 0x00732b90 │ │ │ │ muleq r0, r4, lr │ │ │ │ adceq r0, r0, ip, lsr #20 │ │ │ │ │ │ │ │ 002aa150 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -98937,15 +98937,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ - b 997748 │ │ │ │ + b 997718 │ │ │ │ ldr r1, [pc, #80] @ 2aa248 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 5a39f0 │ │ │ │ ldr ip, [pc, #60] @ 2aa24c │ │ │ │ @@ -98954,24 +98954,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ - b 997748 │ │ │ │ - rsbseq r2, r3, r0, lsl #22 │ │ │ │ - rsbseq r8, pc, r4, lsr r8 @ │ │ │ │ - rsbseq r2, r3, r8, ror sl │ │ │ │ - @ instruction: 0x0087e4b0 │ │ │ │ - rsbseq r2, r3, r0, asr sl │ │ │ │ + b 997718 │ │ │ │ + ldrsbeq r2, [r3], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r8, pc, r4, lsl #16 │ │ │ │ + rsbseq r2, r3, r8, asr #20 │ │ │ │ + addeq lr, r7, r0, lsl #9 │ │ │ │ + rsbseq r2, r3, r0, lsr #20 │ │ │ │ @ instruction: 0xfffff1e8 │ │ │ │ - rsbseq r2, r3, ip, ror #20 │ │ │ │ - addeq lr, r7, ip, ror #8 │ │ │ │ - rsbseq r2, r3, ip, lsl #20 │ │ │ │ + rsbseq r2, r3, ip, lsr sl │ │ │ │ + addeq lr, r7, ip, lsr r4 │ │ │ │ + ldrsbeq r2, [r3], #-156 @ 0xffffff64 @ │ │ │ │ │ │ │ │ 002aa258 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #584] @ 2aa4b8 │ │ │ │ @@ -98983,46 +98983,46 @@ │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ - bl 98091c │ │ │ │ + bl 9808ec │ │ │ │ ldr r6, [pc, #540] @ 2aa4c4 │ │ │ │ mov r7, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp, #28] │ │ │ │ ldr fp, [pc, #524] @ 2aa4c8 │ │ │ │ ldr r9, [pc, #524] @ 2aa4cc │ │ │ │ add fp, pc, fp │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, sp, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9805c0 │ │ │ │ + bl 980590 │ │ │ │ mov r1, r6 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 980988 │ │ │ │ + bl 980958 │ │ │ │ str r7, [sp, #32] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r0, [sp, #20] │ │ │ │ b 2aa370 │ │ │ │ mov sl, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, sl │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ - bl 987e28 │ │ │ │ + bl 987df8 │ │ │ │ cmp r0, sl │ │ │ │ blt 2aa3dc │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, r5, r7 │ │ │ │ cmp r3, r1 │ │ │ │ bcc 2aa494 │ │ │ │ bne 2aa3dc │ │ │ │ @@ -99052,15 +99052,15 @@ │ │ │ │ moveq r5, fp │ │ │ │ moveq r7, #4 │ │ │ │ bl 248810 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 987b74 │ │ │ │ + bl 987b44 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2aa2fc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a4280 │ │ │ │ cmp r0, #162 @ 0xa2 │ │ │ │ movne r3, #1 │ │ │ │ @@ -99069,20 +99069,20 @@ │ │ │ │ bne 2aa34c │ │ │ │ ldr sl, [sp, #12] │ │ │ │ ldr r1, [pc, #232] @ 2aa4d0 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, sl │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 965a34 │ │ │ │ + bl 965a04 │ │ │ │ mov r0, r5 │ │ │ │ - bl 965a90 │ │ │ │ + bl 965a60 │ │ │ │ ldr r2, [pc, #192] @ 2aa4d4 │ │ │ │ ldr r3, [pc, #164] @ 2aa4bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -99120,23 +99120,23 @@ │ │ │ │ ldr r2, [pc, #56] @ 2aa4e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ adceq r0, r0, ip, lsr #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r6, r3, r4, lsl pc │ │ │ │ - ldrsheq r2, [r3], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq pc, r2, ip, lsr #28 │ │ │ │ - rsbseq r2, r3, ip, ror #19 │ │ │ │ - rsbseq r2, r3, r4, ror #17 │ │ │ │ + addeq r6, r3, r4, ror #29 │ │ │ │ + rsbseq r2, r3, r8, asr #19 │ │ │ │ + ldrsheq pc, [r2], #-220 @ 0xffffff24 @ │ │ │ │ + ldrheq r2, [r3], #-156 @ 0xffffff64 @ │ │ │ │ + ldrheq r2, [r3], #-132 @ 0xffffff7c @ │ │ │ │ adceq r0, r0, r8, lsl #14 │ │ │ │ - addeq lr, r7, ip, ror #3 │ │ │ │ - rsbseq r2, r3, ip, lsl #15 │ │ │ │ - rsbseq r2, r3, r4, lsl #16 │ │ │ │ + @ instruction: 0x0087e1bc │ │ │ │ + rsbseq r2, r3, ip, asr r7 │ │ │ │ + ldrsbeq r2, [r3], #-116 @ 0xffffff8c @ │ │ │ │ andeq r0, r0, lr, ror r1 │ │ │ │ │ │ │ │ 002aa4e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -99156,42 +99156,42 @@ │ │ │ │ cmp r0, #0 │ │ │ │ addne r6, r0, #1 │ │ │ │ mov r0, r6 │ │ │ │ bl 249ec0 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9bcba8 │ │ │ │ + bl 9bcb78 │ │ │ │ ldr r3, [pc, #108] @ 2aa5c0 │ │ │ │ ldr r5, [r5, r3] │ │ │ │ b 2aa57c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 975730 │ │ │ │ + bl 975700 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 248bd0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2aa558 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 975730 │ │ │ │ + bl 975700 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9bcaa0 │ │ │ │ + bl 9bca70 │ │ │ │ b 2aa558 │ │ │ │ adceq r0, r0, ip, lsl r6 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ │ │ │ │ 002aa5c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -99206,46 +99206,46 @@ │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 98091c │ │ │ │ + bl 9808ec │ │ │ │ ldr r1, [pc, #276] @ 2aa728 │ │ │ │ ldr r5, [pc, #276] @ 2aa72c │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980b14 │ │ │ │ + bl 980ae4 │ │ │ │ ldr r1, [pc, #256] @ 2aa730 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980988 │ │ │ │ + bl 980958 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #228] @ 2aa734 │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980b14 │ │ │ │ + bl 980ae4 │ │ │ │ ldr r3, [pc, #212] @ 2aa738 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r5, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9757a0 │ │ │ │ + bl 975770 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2aa6e0 │ │ │ │ mov r0, r6 │ │ │ │ bl 59fd68 │ │ │ │ ldr r2, [pc, #152] @ 2aa73c │ │ │ │ ldr r3, [pc, #120] @ 2aa720 │ │ │ │ @@ -99277,19 +99277,19 @@ │ │ │ │ str r8, [sp, #4] │ │ │ │ bl 2ab274 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b 2aa694 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r0, ip, lsr r5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq pc, r9, r0, lsl fp @ │ │ │ │ - ldrheq sl, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq pc, r9, r0, ror #21 │ │ │ │ + rsbseq sl, ip, r8, lsl #7 │ │ │ │ adceq r0, r0, r4, lsl #10 │ │ │ │ - addeq sl, r2, r8, asr #5 │ │ │ │ - ldrsheq r7, [lr], #-236 @ 0xffffff14 @ │ │ │ │ + umulleq sl, r2, r8, r2 │ │ │ │ + rsbseq r7, lr, ip, asr #29 │ │ │ │ andeq r2, r0, r4, asr #16 │ │ │ │ adceq r0, r0, r8, ror r4 │ │ │ │ │ │ │ │ 002aa740 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -99305,49 +99305,49 @@ │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 98091c │ │ │ │ + bl 9808ec │ │ │ │ ldr r1, [pc, #292] @ 2aa8bc │ │ │ │ ldr r5, [pc, #292] @ 2aa8c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [pc, #284] @ 2aa8c4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 98091c │ │ │ │ + bl 9808ec │ │ │ │ mov r1, r5 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9805c0 │ │ │ │ + bl 980590 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980988 │ │ │ │ + bl 980958 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9805c0 │ │ │ │ + bl 980590 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980988 │ │ │ │ + bl 980958 │ │ │ │ ldr r1, [pc, #188] @ 2aa8c8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980b14 │ │ │ │ + bl 980ae4 │ │ │ │ subs r7, r7, #0 │ │ │ │ add r3, sp, #32 │ │ │ │ movne r7, #1 │ │ │ │ str r6, [sp, #16] │ │ │ │ subs r2, fp, #0 │ │ │ │ str r5, [sp] │ │ │ │ asr r6, r6, #31 │ │ │ │ @@ -99380,19 +99380,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r0, r4, asr #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq pc, lr, r0, lsr lr @ │ │ │ │ - ldrsbeq r6, [sl], #-124 @ 0xffffff84 @ │ │ │ │ - addeq r9, r3, r8, asr #3 │ │ │ │ - rsbseq r2, r3, r4, asr #10 │ │ │ │ - rsbseq r3, sp, r8, lsl #26 │ │ │ │ + rsbseq pc, lr, r0, lsl #28 │ │ │ │ + rsbseq r6, sl, ip, lsr #15 │ │ │ │ + umulleq r9, r3, r8, r1 │ │ │ │ + rsbseq r2, r3, r4, lsl r5 │ │ │ │ + ldrsbeq r3, [sp], #-200 @ 0xffffff38 @ │ │ │ │ adceq r0, r0, ip, lsr #5 │ │ │ │ │ │ │ │ 002aa8d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -99427,15 +99427,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -99465,15 +99465,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -99485,40 +99485,40 @@ │ │ │ │ ldr r1, [pc, #108] @ 2aaaac │ │ │ │ mov ip, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9976a0 │ │ │ │ + bl 997670 │ │ │ │ b 2aa924 │ │ │ │ ldr r3, [pc, #76] @ 2aaab0 │ │ │ │ ldr r1, [pc, #76] @ 2aaab4 │ │ │ │ ldr r0, [pc, #76] @ 2aaab8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ adceq r0, r0, ip, lsr #4 │ │ │ │ - addeq sp, r7, r4, asr sp │ │ │ │ - rsbseq r2, r3, r4, asr r4 │ │ │ │ - rsbseq r2, r3, r0, lsl r4 │ │ │ │ + addeq sp, r7, r4, lsr #26 │ │ │ │ + rsbseq r2, r3, r4, lsr #8 │ │ │ │ + rsbseq r2, r3, r0, ror #7 │ │ │ │ andeq r1, r0, r8, lsr #22 │ │ │ │ andeq r1, r0, ip, lsl #30 │ │ │ │ - @ instruction: 0x0087dcbc │ │ │ │ - ldrsheq r2, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbseq r2, r3, r8, ror r3 │ │ │ │ - rsbseq r2, r3, r4, lsr #6 │ │ │ │ - addeq sp, r7, r8, ror #24 │ │ │ │ - rsbseq r2, r3, ip, ror #5 │ │ │ │ - addeq sp, r7, r0, asr #24 │ │ │ │ - ldrsheq r2, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbseq r2, r3, ip, lsl #6 │ │ │ │ + addeq sp, r7, ip, lsl #25 │ │ │ │ + rsbseq r2, r3, ip, asr #7 │ │ │ │ + rsbseq r2, r3, r8, asr #6 │ │ │ │ + ldrsheq r2, [r3], #-36 @ 0xffffffdc @ │ │ │ │ + addeq sp, r7, r8, lsr ip │ │ │ │ + ldrheq r2, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ + addeq sp, r7, r0, lsl ip │ │ │ │ + rsbseq r2, r3, ip, asr #5 │ │ │ │ + ldrsbeq r2, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ │ │ │ │ 002aaabc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99573,15 +99573,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 2aabdc │ │ │ │ mov r3, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #1 │ │ │ │ beq 2aab50 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2aace8 │ │ │ │ @@ -99611,15 +99611,15 @@ │ │ │ │ movne r4, #0 │ │ │ │ movne r0, r8 │ │ │ │ movne r9, r4 │ │ │ │ beq 2aac64 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #0 │ │ │ │ - bl 988560 │ │ │ │ + bl 988530 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2aacb0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adc r3, r9, r3 │ │ │ │ b 2aabb8 │ │ │ │ @@ -99636,59 +99636,59 @@ │ │ │ │ ldr r1, [pc, #172] @ 2aad40 │ │ │ │ mov ip, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9976a0 │ │ │ │ + bl 997670 │ │ │ │ b 2aabdc │ │ │ │ ldr r3, [pc, #140] @ 2aad44 │ │ │ │ ldr ip, [pc, #140] @ 2aad48 │ │ │ │ ldr r1, [pc, #140] @ 2aad4c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 2aabdc │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 2aad50 │ │ │ │ ldr r1, [pc, #96] @ 2aad54 │ │ │ │ ldr r0, [pc, #96] @ 2aad58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #98 @ 0x62 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ adceq r0, r0, r8, lsr r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r2, r3, r0, lsl #6 │ │ │ │ + ldrsbeq r2, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ adceq r0, r0, r4 │ │ │ │ - ldrsbeq r2, [r3], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq r2, r3, r4, lsr #5 │ │ │ │ andeq r1, r0, r8, lsr #22 │ │ │ │ andeq r1, r0, ip, lsl #30 │ │ │ │ - addeq sp, r7, r4, lsl fp │ │ │ │ - rsbseq r2, r3, r4, lsr #5 │ │ │ │ - ldrsbeq r2, [r3], #-16 @ │ │ │ │ + addeq sp, r7, r4, ror #21 │ │ │ │ + rsbseq r2, r3, r4, ror r2 │ │ │ │ + rsbseq r2, r3, r0, lsr #3 │ │ │ │ addseq pc, pc, r8, lsr pc @ │ │ │ │ - ldrsbeq r2, [r3], #-0 @ │ │ │ │ - addeq sp, r7, r4, lsl sl │ │ │ │ - @ instruction: 0x00732098 │ │ │ │ - addeq sp, r7, r8, ror #19 │ │ │ │ - rsbseq r2, r3, ip, asr #2 │ │ │ │ - rsbseq r2, r3, r4, lsr #1 │ │ │ │ - @ instruction: 0x0087d9b4 │ │ │ │ - rsbseq r2, r3, r0, ror r0 │ │ │ │ - rsbseq r2, r3, r0, lsl #1 │ │ │ │ + rsbseq r2, r3, r0, lsr #1 │ │ │ │ + addeq sp, r7, r4, ror #19 │ │ │ │ + rsbseq r2, r3, r8, rrx │ │ │ │ + @ instruction: 0x0087d9b8 │ │ │ │ + rsbseq r2, r3, ip, lsl r1 │ │ │ │ + rsbseq r2, r3, r4, ror r0 │ │ │ │ + addeq sp, r7, r4, lsl #19 │ │ │ │ + rsbseq r2, r3, r0, asr #32 │ │ │ │ + rsbseq r2, r3, r0, asr r0 │ │ │ │ │ │ │ │ 002aad5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r2, r0 │ │ │ │ @@ -99713,26 +99713,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #111 @ 0x6f │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq sp, r7, ip, ror #17 │ │ │ │ - rsbseq r2, r3, ip, lsr #32 │ │ │ │ - rsbseq r1, r3, r8, lsr #31 │ │ │ │ + @ instruction: 0x0087d8bc │ │ │ │ + ldrsheq r1, [r3], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r1, r3, r8, ror pc │ │ │ │ │ │ │ │ 002aae04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #220] @ 2aaef8 │ │ │ │ @@ -99767,15 +99767,15 @@ │ │ │ │ mov ip, #2 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9976a0 │ │ │ │ + bl 997670 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -99786,25 +99786,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 2aaea8 │ │ │ │ addseq pc, pc, r0, lsl #26 │ │ │ │ andeq r1, r0, r8, lsr #22 │ │ │ │ andeq r1, r0, ip, lsl #30 │ │ │ │ - ldrsbeq r1, [r3], #-224 @ 0xffffff20 @ │ │ │ │ - addeq sp, r7, r8, lsl r8 │ │ │ │ rsbseq r1, r3, r0, lsr #29 │ │ │ │ - ldrdeq sp, [r7], r0 │ │ │ │ - rsbseq r1, r3, r4, lsl #31 │ │ │ │ - rsbseq r1, r3, r8, lsl #29 │ │ │ │ + addeq sp, r7, r8, ror #15 │ │ │ │ + rsbseq r1, r3, r0, ror lr │ │ │ │ + addeq sp, r7, r0, lsr #15 │ │ │ │ + rsbseq r1, r3, r4, asr pc │ │ │ │ + rsbseq r1, r3, r8, asr lr │ │ │ │ │ │ │ │ 002aaf1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ and r2, r2, r1 │ │ │ │ @@ -99846,29 +99846,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9976a0 │ │ │ │ + bl 997670 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x009ffbb0 │ │ │ │ andeq r2, r0, r8, asr #21 │ │ │ │ andeq r2, r0, r8, ror #11 │ │ │ │ - strdeq sp, [r7], r0 │ │ │ │ - ldrsbeq r1, [r3], #-236 @ 0xffffff14 @ │ │ │ │ - ldrheq r1, [r3], #-224 @ 0xffffff20 @ │ │ │ │ + addeq sp, r7, r0, asr #13 │ │ │ │ + rsbseq r1, r3, ip, lsr #29 │ │ │ │ + rsbseq r1, r3, r0, lsl #29 │ │ │ │ │ │ │ │ 002ab00c : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ab04c │ │ │ │ ldrb r2, [r0, #4] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -99966,28 +99966,28 @@ │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #213 @ 0xd5 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 997748 │ │ │ │ + b 997718 │ │ │ │ ldr r3, [pc, #172] @ 2ab250 │ │ │ │ ldr ip, [pc, #172] @ 2ab254 │ │ │ │ ldr r1, [pc, #172] @ 2ab258 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 997748 │ │ │ │ + b 997718 │ │ │ │ ldr r3, [pc, #132] @ 2ab25c │ │ │ │ ldr ip, [pc, #132] @ 2ab260 │ │ │ │ ldr r1, [pc, #132] @ 2ab264 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ @@ -100002,33 +100002,33 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9976a0 │ │ │ │ - rsbseq pc, r8, ip, lsr sp @ │ │ │ │ + b 997670 │ │ │ │ + rsbseq pc, r8, ip, lsl #26 │ │ │ │ addseq pc, pc, r4, ror #20 │ │ │ │ andeq r1, r0, r8, lsr #22 │ │ │ │ andeq r1, r0, ip, lsl #30 │ │ │ │ - rsbseq r1, r3, r8, lsr #27 │ │ │ │ - addeq sp, r7, r8, lsr r5 │ │ │ │ - rsbseq pc, lr, r8, lsr r4 @ │ │ │ │ - @ instruction: 0x00731d94 │ │ │ │ - rsbseq r1, r3, r4, ror #23 │ │ │ │ - addeq sp, r7, r0, lsl #10 │ │ │ │ - rsbseq r1, r3, r0, lsl #26 │ │ │ │ - ldrheq r1, [r3], #-184 @ 0xffffff48 @ │ │ │ │ - addeq sp, r7, ip, asr #9 │ │ │ │ - ldrsheq r1, [r3], #-200 @ 0xffffff38 @ │ │ │ │ - rsbseq r1, r3, r4, lsl #23 │ │ │ │ - rsbseq r1, r3, r8, asr fp │ │ │ │ + rsbseq r1, r3, r8, ror sp │ │ │ │ + addeq sp, r7, r8, lsl #10 │ │ │ │ + rsbseq pc, lr, r8, lsl #8 │ │ │ │ + rsbseq r1, r3, r4, ror #26 │ │ │ │ + ldrheq r1, [r3], #-180 @ 0xffffff4c @ │ │ │ │ + ldrdeq sp, [r7], r0 │ │ │ │ + ldrsbeq r1, [r3], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq r1, r3, r8, lsl #23 │ │ │ │ umulleq sp, r7, ip, r4 │ │ │ │ - rsbseq r1, r3, r0, lsr #22 │ │ │ │ + rsbseq r1, r3, r8, asr #25 │ │ │ │ + rsbseq r1, r3, r4, asr fp │ │ │ │ + rsbseq r1, r3, r8, lsr #22 │ │ │ │ + addeq sp, r7, ip, ror #8 │ │ │ │ + ldrsheq r1, [r3], #-160 @ 0xffffff60 @ │ │ │ │ │ │ │ │ 002ab274 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr ip, [pc, #1960] @ 2aba34 │ │ │ │ @@ -100063,15 +100063,15 @@ │ │ │ │ beq 2ab774 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 249fd4 │ │ │ │ ldr r2, [pc, #1844] @ 2aba40 │ │ │ │ ldr r1, [pc, #1844] @ 2aba44 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 987330 │ │ │ │ + bl 987300 │ │ │ │ cmn r0, #1 │ │ │ │ beq 2ab7cc │ │ │ │ cmp r7, #1 │ │ │ │ movne r8, #0 │ │ │ │ andeq r8, r8, #1 │ │ │ │ cmp r8, #0 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ @@ -100178,15 +100178,15 @@ │ │ │ │ bl 248f60 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ bl 24b2ac │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 7a3148 │ │ │ │ + bl 7a3118 │ │ │ │ ldr r2, [pc, #1388] @ 2aba58 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 2ab890 │ │ │ │ @@ -100207,23 +100207,23 @@ │ │ │ │ mov r3, #29 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov fp, r0 │ │ │ │ add r0, sl, #224 @ 0xe0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 249ec0 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7adf64 │ │ │ │ + bl 7adf34 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2ab6f8 │ │ │ │ ldr r0, [pc, #1216] @ 2aba48 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bl 2a8ee0 │ │ │ │ cmp r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -100242,39 +100242,39 @@ │ │ │ │ bl 2a8f58 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #29 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 248930 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2486f0 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7adf64 │ │ │ │ + bl 7adf34 │ │ │ │ cmp r0, #0 │ │ │ │ bge 2ab5a4 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2ab62c │ │ │ │ mov r0, r4 │ │ │ │ bl 2a9044 │ │ │ │ mov r0, fp │ │ │ │ bl 248b1c │ │ │ │ cmp r8, #0 │ │ │ │ beq 2ab644 │ │ │ │ mov r0, r8 │ │ │ │ - bl 75503c │ │ │ │ + bl 75500c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ab710 │ │ │ │ cmp r5, #0 │ │ │ │ bne 2ab488 │ │ │ │ ldr r2, [pc, #1036] @ 2aba6c │ │ │ │ ldr r3, [pc, #980] @ 2aba38 │ │ │ │ @@ -100317,17 +100317,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ b 2ab7b4 │ │ │ │ mov r0, fp │ │ │ │ bl 248b1c │ │ │ │ cmp r8, #0 │ │ │ │ beq 2ab710 │ │ │ │ mov r0, r8 │ │ │ │ - bl 75503c │ │ │ │ + bl 75500c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 987440 │ │ │ │ + bl 987410 │ │ │ │ b 2ab480 │ │ │ │ ldr r2, [pc, #864] @ 2aba84 │ │ │ │ ldr r3, [pc, #784] @ 2aba38 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -100342,15 +100342,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #348 @ 0x15c │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #128] @ 0x80 │ │ │ │ add sp, sp, #92 @ 0x5c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 997748 │ │ │ │ + b 997718 │ │ │ │ ldr r2, [pc, #792] @ 2aba94 │ │ │ │ ldr r3, [pc, #696] @ 2aba38 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -100382,15 +100382,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #672] @ 2abab4 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2ab658 │ │ │ │ ldr r2, [pc, #660] @ 2abab8 │ │ │ │ ldr r3, [pc, #528] @ 2aba38 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -100408,15 +100408,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #588] @ 2abac8 │ │ │ │ - bl 9977ec │ │ │ │ + bl 9977bc │ │ │ │ cmp r9, #0 │ │ │ │ beq 2ab710 │ │ │ │ mov r0, r9 │ │ │ │ bl 2a9044 │ │ │ │ b 2ab710 │ │ │ │ ldr r2, [pc, #564] @ 2abacc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -100436,73 +100436,73 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r3, r5} │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 2abad8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2ab500 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ab938 │ │ │ │ bl 2a9044 │ │ │ │ mov r0, fp │ │ │ │ bl 248b1c │ │ │ │ cmp r8, #0 │ │ │ │ beq 2ab480 │ │ │ │ mov r0, r8 │ │ │ │ - bl 75503c │ │ │ │ + bl 75500c │ │ │ │ b 2ab480 │ │ │ │ mov r0, fp │ │ │ │ bl 248b1c │ │ │ │ cmp r8, #0 │ │ │ │ bne 2ab92c │ │ │ │ b 2ab480 │ │ │ │ ldr r0, [pc, #392] @ 2abadc │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2ab500 │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #368] @ 2abae0 │ │ │ │ ldr r3, [pc, #368] @ 2abae4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #364] @ 2abae8 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ - bl 9977ec │ │ │ │ + bl 9977bc │ │ │ │ cmp r9, r4 │ │ │ │ bne 2ab884 │ │ │ │ b 2ab710 │ │ │ │ ldr r3, [pc, #316] @ 2abaec │ │ │ │ ldr r2, [pc, #316] @ 2abaf0 │ │ │ │ ldr r1, [pc, #316] @ 2abaf4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #249 @ 0xf9 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ mov r0, fp │ │ │ │ bl 248a20 │ │ │ │ cmp r9, #0 │ │ │ │ bne 2ab884 │ │ │ │ b 2ab710 │ │ │ │ ldr r3, [pc, #264] @ 2abaf8 │ │ │ │ ldr r2, [pc, #264] @ 2abafc │ │ │ │ @@ -100510,75 +100510,75 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #240] @ 2abb04 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ mov r0, fp │ │ │ │ bl 248a20 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ bl 248690 │ │ │ │ cmp r9, #0 │ │ │ │ bne 2ab884 │ │ │ │ b 2ab710 │ │ │ │ addseq pc, pc, r8, lsl #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq pc, pc, r8, ror r8 @ │ │ │ │ @ instruction: 0x000001b6 │ │ │ │ andeq r0, r0, r1, asr #4 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ - rsbseq r1, r3, r4, lsr ip │ │ │ │ - rsbseq r1, r3, r4, asr #24 │ │ │ │ + rsbseq r1, r3, r4, lsl #24 │ │ │ │ + rsbseq r1, r3, r4, lsl ip │ │ │ │ addseq pc, pc, ip, lsl #13 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r1, r3, r0, lsr #23 │ │ │ │ - addeq sp, r7, r4, lsl #3 │ │ │ │ - rsbseq pc, r2, r8, lsr #3 │ │ │ │ - rsbseq pc, r2, ip, lsl #3 │ │ │ │ + rsbseq r1, r3, r0, ror fp │ │ │ │ + addeq sp, r7, r4, asr r1 │ │ │ │ + rsbseq pc, r2, r8, ror r1 @ │ │ │ │ + rsbseq pc, r2, ip, asr r1 @ │ │ │ │ @ instruction: 0x009ff4bc │ │ │ │ addseq pc, pc, r0, ror #8 │ │ │ │ - addeq ip, r7, r0, asr #31 │ │ │ │ - rsbseq r1, r3, r8, ror #16 │ │ │ │ - rsbseq r1, r3, r8, ror r6 │ │ │ │ + umulleq ip, r7, r0, pc @ │ │ │ │ + rsbseq r1, r3, r8, lsr r8 │ │ │ │ + rsbseq r1, r3, r8, asr #12 │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ @ instruction: 0x009ff3f8 │ │ │ │ - addeq ip, r7, ip, asr pc │ │ │ │ - ldrsbeq r1, [r3], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq r1, r3, r4, lsl r6 │ │ │ │ + addeq ip, r7, ip, lsr #30 │ │ │ │ + rsbseq r1, r3, r4, lsr #15 │ │ │ │ + rsbseq r1, r3, r4, ror #11 │ │ │ │ addseq pc, pc, r0, lsr #7 │ │ │ │ - addeq ip, r7, r0, lsl #30 │ │ │ │ - ldrsbeq r1, [r3], #-120 @ 0xffffff88 @ │ │ │ │ - ldrheq r1, [r3], #-88 @ 0xffffffa8 @ │ │ │ │ + ldrdeq ip, [r7], r0 │ │ │ │ + rsbseq r1, r3, r8, lsr #15 │ │ │ │ + rsbseq r1, r3, r8, lsl #11 │ │ │ │ andeq r0, r0, pc, ror #2 │ │ │ │ - ldrheq r1, [r3], #-112 @ 0xffffff90 @ │ │ │ │ - @ instruction: 0x0087ceb4 │ │ │ │ - rsbseq r1, r3, ip, ror #10 │ │ │ │ + rsbseq r1, r3, r0, lsl #15 │ │ │ │ + addeq ip, r7, r4, lsl #29 │ │ │ │ + rsbseq r1, r3, ip, lsr r5 │ │ │ │ andeq r0, r0, r6, ror r1 │ │ │ │ @ instruction: 0x009ff2f8 │ │ │ │ - ldrsheq r1, [r3], #-112 @ 0xffffff90 @ │ │ │ │ - addeq ip, r7, ip, asr #28 │ │ │ │ - rsbseq r1, r3, r4, lsl #10 │ │ │ │ + rsbseq r1, r3, r0, asr #15 │ │ │ │ + addeq ip, r7, ip, lsl lr │ │ │ │ + ldrsbeq r1, [r3], #-68 @ 0xffffffbc @ │ │ │ │ andeq r0, r0, r9, lsl r1 │ │ │ │ andeq r4, r0, ip, asr #21 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r1, r3, r8, ror #14 │ │ │ │ - rsbseq r1, r3, r0, asr #14 │ │ │ │ - rsbseq r1, r3, r4, asr #12 │ │ │ │ - addeq ip, r7, ip, lsr #26 │ │ │ │ - rsbseq r1, r3, r4, ror #7 │ │ │ │ - strdeq ip, [r7], r0 │ │ │ │ - rsbseq r1, r3, r4, lsr r6 │ │ │ │ - rsbseq r1, r3, r4, lsr #7 │ │ │ │ - @ instruction: 0x0087ccb0 │ │ │ │ - rsbseq r1, r3, r0, lsr #12 │ │ │ │ - rsbseq r1, r3, r8, ror #6 │ │ │ │ + rsbseq r1, r3, r8, lsr r7 │ │ │ │ + rsbseq r1, r3, r0, lsl r7 │ │ │ │ + rsbseq r1, r3, r4, lsl r6 │ │ │ │ + strdeq ip, [r7], ip @ │ │ │ │ + ldrheq r1, [r3], #-52 @ 0xffffffcc @ │ │ │ │ + addeq ip, r7, r0, asr #25 │ │ │ │ + rsbseq r1, r3, r4, lsl #12 │ │ │ │ + rsbseq r1, r3, r4, ror r3 │ │ │ │ + addeq ip, r7, r0, lsl #25 │ │ │ │ + ldrsheq r1, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq r1, r3, r8, lsr r3 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #224] @ 2abc00 │ │ │ │ mov r7, r2 │ │ │ │ @@ -100589,24 +100589,24 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754374 │ │ │ │ - bl 74d7e8 │ │ │ │ + bl 754344 │ │ │ │ + bl 74d7b8 │ │ │ │ ldr r2, [pc, #176] @ 2abc0c │ │ │ │ ldr r1, [pc, #176] @ 2abc10 │ │ │ │ add r4, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [r0, #1128] @ 0x468 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2abb8c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 2abb08 │ │ │ │ mov r0, r6 │ │ │ │ @@ -100634,20 +100634,20 @@ │ │ │ │ movhi r0, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq ip, r7, r4, ror #24 │ │ │ │ - rsbseq fp, r2, r0, ror r9 │ │ │ │ - @ instruction: 0x007c8e90 │ │ │ │ - rsbseq r1, r3, r0, ror #10 │ │ │ │ - rsbseq lr, r5, r8, asr r7 │ │ │ │ - rsbseq r1, r3, r4, lsr r5 │ │ │ │ + addeq ip, r7, r4, lsr ip │ │ │ │ + rsbseq fp, r2, r0, asr #18 │ │ │ │ + rsbseq r8, ip, r0, ror #28 │ │ │ │ + rsbseq r1, r3, r0, lsr r5 │ │ │ │ + rsbseq lr, r5, r8, lsr #14 │ │ │ │ + rsbseq r1, r3, r4, lsl #10 │ │ │ │ │ │ │ │ 002abc18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #280] @ 2abd48 │ │ │ │ @@ -100660,25 +100660,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r7, [pc, #260] @ 2abd54 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 758b94 │ │ │ │ + bl 758b64 │ │ │ │ ldr r2, [pc, #236] @ 2abd58 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r7, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #212] @ 2abd5c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754324 │ │ │ │ + bl 7542f4 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2abcdc │ │ │ │ ldr r1, [pc, #196] @ 2abd60 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ bl 24968c │ │ │ │ @@ -100699,15 +100699,15 @@ │ │ │ │ ldr r1, [pc, #128] @ 2abd68 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #16 │ │ │ │ mov r2, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -100716,37 +100716,37 @@ │ │ │ │ ldr r1, [pc, #68] @ 2abd70 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #16 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 2abd00 │ │ │ │ addseq lr, pc, r8, ror #29 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbseq r8, ip, ip, lsl #27 │ │ │ │ - addeq ip, r7, ip, lsr #22 │ │ │ │ - rsbseq fp, r2, r8, lsr r8 │ │ │ │ - rsbseq r1, r3, r0, ror #8 │ │ │ │ - rsbseq r1, r3, r0, lsr #9 │ │ │ │ - rsbseq r1, r3, r8, lsl r4 │ │ │ │ - rsbseq r1, r3, r8, lsl #8 │ │ │ │ - rsbseq r1, r3, r0, lsr #8 │ │ │ │ - rsbseq r1, r3, r4, asr #7 │ │ │ │ + rsbseq r8, ip, ip, asr sp │ │ │ │ + strdeq ip, [r7], ip @ │ │ │ │ + rsbseq fp, r2, r8, lsl #16 │ │ │ │ + rsbseq r1, r3, r0, lsr r4 │ │ │ │ + rsbseq r1, r3, r0, ror r4 │ │ │ │ + rsbseq r1, r3, r8, ror #7 │ │ │ │ + ldrsbeq r1, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrsheq r1, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ + @ instruction: 0x00731394 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2abd88 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addseq r2, r1, ip, lsr #24 │ │ │ │ ldr r0, [pc, #8] @ 2abd9c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addseq r2, r1, ip, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #392] @ 2abf44 │ │ │ │ @@ -100847,60 +100847,60 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #162 @ 0xa2 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq lr, pc, ip, asr sp @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq ip, r7, ip, lsr #21 │ │ │ │ + addeq ip, r7, ip, ror sl │ │ │ │ adceq r0, sp, ip, ror #5 │ │ │ │ addseq lr, pc, r8, lsl #25 │ │ │ │ - addeq ip, r7, r8, lsl #20 │ │ │ │ - strdeq ip, [r7], r8 │ │ │ │ - addeq ip, r7, ip, lsr #19 │ │ │ │ - rsbseq r1, r3, r4, ror #4 │ │ │ │ - rsbseq r1, r3, r0, ror r2 │ │ │ │ + ldrdeq ip, [r7], r8 │ │ │ │ + addeq ip, r7, r8, asr #21 │ │ │ │ + addeq ip, r7, ip, ror r9 │ │ │ │ + rsbseq r1, r3, r4, lsr r2 │ │ │ │ + rsbseq r1, r3, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #240] @ 2ac074 │ │ │ │ ldr r3, [pc, #240] @ 2ac078 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 8b73c4 │ │ │ │ + bl 8b7394 │ │ │ │ add r7, r6, #224 @ 0xe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 996f78 │ │ │ │ + bl 996f48 │ │ │ │ cmp r4, #0 │ │ │ │ cmpne r0, #0 │ │ │ │ beq 2ac02c │ │ │ │ mov r5, r0 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, sp │ │ │ │ cmp r4, r5 │ │ │ │ movcc r1, r4 │ │ │ │ movcs r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r9, [sp] │ │ │ │ - bl 996d50 │ │ │ │ + bl 996d20 │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ - bl 8b7434 │ │ │ │ + bl 8b7404 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ - bl 8b73c4 │ │ │ │ + bl 8b7394 │ │ │ │ ldr r3, [sp] │ │ │ │ subs r5, r5, r3 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r3, #1 │ │ │ │ @@ -100938,89 +100938,89 @@ │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ mov r6, r1 │ │ │ │ bl 248810 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r6, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b822c │ │ │ │ + bl 8b81fc │ │ │ │ ldr r1, [pc, #212] @ 2ac198 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99b5dc │ │ │ │ + bl 99b5ac │ │ │ │ ldr r1, [pc, #192] @ 2ac19c │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #6] │ │ │ │ strne r0, [r4, #8] │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 99b5dc │ │ │ │ + bl 99b5ac │ │ │ │ ldr r1, [pc, #148] @ 2ac1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #16] │ │ │ │ strne r0, [r4, #24] │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #28] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 99b5dc │ │ │ │ + bl 99b5ac │ │ │ │ ldr r1, [pc, #104] @ 2ac1a4 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #32] │ │ │ │ strne r0, [r4, #40] @ 0x28 │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 99b5dc │ │ │ │ + bl 99b5ac │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ asrne r3, r0, #31 │ │ │ │ strbne r2, [r4, #48] @ 0x30 │ │ │ │ strne r0, [r4, #56] @ 0x38 │ │ │ │ strne r3, [r4, #60] @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r5, fp, r4, ror #14 │ │ │ │ - rsbseq r3, r4, r4, lsl #31 │ │ │ │ - ldrdeq r0, [r2], r8 │ │ │ │ - addeq r9, r1, ip, lsl r6 │ │ │ │ + rsbseq r5, fp, r4, lsr r7 │ │ │ │ + rsbseq r3, r4, r4, asr pc │ │ │ │ + addeq r0, r2, r8, lsr #11 │ │ │ │ + addeq r9, r1, ip, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 2ac240 │ │ │ │ ldr r2, [pc, #128] @ 2ac244 │ │ │ │ ldr r1, [pc, #128] @ 2ac248 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #144 @ 0x90 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #96] @ 2ac24c │ │ │ │ ldr ip, [pc, #96] @ 2ac250 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #92] @ 2ac254 │ │ │ │ ldr r2, [pc, #92] @ 2ac258 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -101036,17 +101036,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq ip, r7, r8, lsl r7 │ │ │ │ - ldrsbeq r0, [r3], #-252 @ 0xffffff04 @ │ │ │ │ - ldrheq r3, [sp], #-132 @ 0xffffff7c @ │ │ │ │ + addeq ip, r7, r8, ror #13 │ │ │ │ + rsbseq r0, r3, ip, lsr #31 │ │ │ │ + rsbseq r3, sp, r4, lsl #17 │ │ │ │ andeq r0, r0, r4, ror #15 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r1, r0, r8, lsl #12 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -101071,15 +101071,15 @@ │ │ │ │ ldr r3, [pc, #68] @ 2ac2fc │ │ │ │ add r2, pc, r2 │ │ │ │ stmib sp, {r2, r4} │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b0dec │ │ │ │ + bl 9b0dbc │ │ │ │ str r6, [r5, #1024] @ 0x400 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -101101,28 +101101,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #184 @ 0xb8 │ │ │ │ ldr r3, [pc, #64] @ 2ac37c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ str r4, [r3, #200] @ 0xc8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x0087c5b4 │ │ │ │ + addeq ip, r7, r4, lsl #11 │ │ │ │ + rsbseq r0, r3, r0, lsr lr │ │ │ │ rsbseq r0, r3, r0, ror #28 │ │ │ │ - @ instruction: 0x00730e90 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2ac3cc │ │ │ │ ldr r2, [pc, #52] @ 2ac3d0 │ │ │ │ @@ -101130,22 +101130,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #184 @ 0xb8 │ │ │ │ ldr r3, [pc, #40] @ 2ac3d8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2abf6c │ │ │ │ - addeq ip, r7, r0, asr #10 │ │ │ │ + addeq ip, r7, r0, lsl r5 │ │ │ │ + ldrheq r0, [r3], #-220 @ 0xffffff24 @ │ │ │ │ rsbseq r0, r3, ip, ror #27 │ │ │ │ - rsbseq r0, r3, ip, lsl lr │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #92] @ 2ac450 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -101159,23 +101159,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r0, #0 │ │ │ │ ldr r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ ldr r2, [pc, #28] @ 2ac454 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d5f8c │ │ │ │ + bl 9d5f5c │ │ │ │ adds r2, r0, #250 @ 0xfa │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b12e0 │ │ │ │ + b 9b12b0 │ │ │ │ adceq pc, ip, r4, asr sp @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #176] @ 2ac520 │ │ │ │ @@ -101185,53 +101185,53 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ add r2, r5, #196 @ 0xc4 │ │ │ │ mov r3, #19 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r7, [pc, #140] @ 2ac52c │ │ │ │ mov r1, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #216 @ 0xd8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #224 @ 0xe0 │ │ │ │ - bl 9969d4 │ │ │ │ + bl 9969a4 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ str r2, [r4, #152] @ 0x98 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #84] @ 2ac530 │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ str r4, [r0, #124] @ 0x7c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq ip, r7, ip, ror #8 │ │ │ │ - rsbseq sp, r2, ip, lsr #13 │ │ │ │ - ldrsheq sp, [r2], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq sp, r2, r0, lsr #13 │ │ │ │ + addeq ip, r7, ip, lsr r4 │ │ │ │ + rsbseq sp, r2, ip, ror r6 │ │ │ │ + rsbseq sp, r2, r8, asr #19 │ │ │ │ + rsbseq sp, r2, r0, ror r6 │ │ │ │ @ instruction: 0x009124d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #156] @ 2ac5e8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -101242,15 +101242,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #13 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ bl 2a1510 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ac5c8 │ │ │ │ ldr r3, [r4, #204] @ 0xcc │ │ │ │ ldr r1, [r4, #208] @ 0xd0 │ │ │ │ cmp r3, r6, lsl #3 │ │ │ │ lsl r2, r6, #3 │ │ │ │ @@ -101270,17 +101270,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umulleq ip, r7, r0, r3 │ │ │ │ - ldrsbeq sp, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq sp, r2, r4, asr #11 │ │ │ │ + addeq ip, r7, r0, ror #6 │ │ │ │ + rsbseq sp, r2, r8, lsr #11 │ │ │ │ + @ instruction: 0x0072d594 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [pc, #528] @ 2ac81c │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -101288,15 +101288,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #512] @ 2ac820 │ │ │ │ ldr r1, [pc, #512] @ 2ac824 │ │ │ │ mov r3, #13 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2ac800 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 248f60 │ │ │ │ @@ -101411,19 +101411,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 2ac828 │ │ │ │ ldr r0, [pc, #32] @ 2ac82c │ │ │ │ ldr r2, [pc, #32] @ 2ac830 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #232 @ 0xe8 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - ldrdeq ip, [r7], r0 │ │ │ │ - rsbseq sp, r2, r4, lsl #10 │ │ │ │ - rsbseq sp, r2, r8, lsl r5 │ │ │ │ - rsbseq r0, r3, ip, lsl #19 │ │ │ │ - rsbseq r0, r3, r8, asr #19 │ │ │ │ + addeq ip, r7, r0, lsr #5 │ │ │ │ + ldrsbeq sp, [r2], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq sp, r2, r8, ror #9 │ │ │ │ + rsbseq r0, r3, ip, asr r9 │ │ │ │ + @ instruction: 0x00730998 │ │ │ │ andeq r0, r0, r2, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #180] @ 0xb4 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -101444,15 +101444,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, r2 │ │ │ │ movlt r3, r2 │ │ │ │ str r3, [r0, #192] @ 0xc0 │ │ │ │ ldr r0, [r0, #172] @ 0xac │ │ │ │ mov r1, r6 │ │ │ │ add r0, r2, r0 │ │ │ │ - bl 9d4db0 │ │ │ │ + bl 9d4d80 │ │ │ │ ldr r7, [r4, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ subs r7, r1, r7 │ │ │ │ addmi r7, r7, r6 │ │ │ │ cmp r3, r7 │ │ │ │ ble 2ac934 │ │ │ │ ldr r3, [r4, #144] @ 0x90 │ │ │ │ @@ -101469,15 +101469,15 @@ │ │ │ │ add r8, r9, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ add r8, r8, #1 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp] │ │ │ │ bl 2abda0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ @@ -101489,29 +101489,29 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - strdeq fp, [r7], ip │ │ │ │ - rsbseq sp, r2, r8, lsr r2 │ │ │ │ - rsbseq sp, r2, ip, asr #4 │ │ │ │ + addeq fp, r7, ip, asr #31 │ │ │ │ + rsbseq sp, r2, r8, lsl #4 │ │ │ │ + rsbseq sp, r2, ip, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0, #84] @ 0x54 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7, #172] @ 0xac │ │ │ │ mov r4, r1 │ │ │ │ add r0, r2, r0 │ │ │ │ ldr r1, [r7, #152] @ 0x98 │ │ │ │ mov r6, r2 │ │ │ │ - bl 9d4db0 │ │ │ │ + bl 9d4d80 │ │ │ │ ldr r3, [r7, #144] @ 0x90 │ │ │ │ ldr ip, [r7, #176] @ 0xb0 │ │ │ │ cmp r3, r4 │ │ │ │ suble r4, r3, #1 │ │ │ │ mov lr, #32 │ │ │ │ mov r2, r6 │ │ │ │ mla r3, r1, r3, r4 │ │ │ │ @@ -101546,15 +101546,15 @@ │ │ │ │ ldr r2, [pc, #820] @ 2acd58 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #808] @ 2acd5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ ldr sl, [pc, #792] @ 2acd60 │ │ │ │ cmp r3, #0 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ beq 2acc28 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -101572,37 +101572,37 @@ │ │ │ │ movne r4, #0 │ │ │ │ cmp r2, #0 │ │ │ │ bne 2acc50 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2acbe4 │ │ │ │ ldr r0, [pc, #712] @ 2acd68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7558a4 │ │ │ │ + bl 755874 │ │ │ │ ldr r3, [pc, #704] @ 2acd6c │ │ │ │ ldr r2, [pc, #704] @ 2acd70 │ │ │ │ ldr r1, [pc, #704] @ 2acd74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #672] @ 2acd78 │ │ │ │ ldr r2, [pc, #672] @ 2acd7c │ │ │ │ ldr r1, [pc, #672] @ 2acd80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #13 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r7 │ │ │ │ mov r7, #7 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 29f3f4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ @@ -101625,15 +101625,15 @@ │ │ │ │ bl 248888 │ │ │ │ mov r4, r0 │ │ │ │ bl 249ec0 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8b722c │ │ │ │ + bl 8b71fc │ │ │ │ mov r0, r4 │ │ │ │ bl 248b1c │ │ │ │ strh r7, [r5, #108] @ 0x6c │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #504] @ 2acd88 │ │ │ │ strb r3, [r9] │ │ │ │ ldr r3, [pc, #436] @ 2acd4c │ │ │ │ @@ -101657,24 +101657,24 @@ │ │ │ │ bne 2acc44 │ │ │ │ cmp r2, #0 │ │ │ │ bne 2acca8 │ │ │ │ ldr r4, [pc, #416] @ 2acd8c │ │ │ │ mov r7, #384 @ 0x180 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7558a4 │ │ │ │ + bl 755874 │ │ │ │ ldr r3, [pc, #400] @ 2acd90 │ │ │ │ ldr r2, [pc, #400] @ 2acd94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r8, #640 @ 0x280 │ │ │ │ mov r4, r0 │ │ │ │ b 2acad0 │ │ │ │ ldrb r8, [r4, #32] │ │ │ │ cmp r8, #0 │ │ │ │ ldrne r3, [r4, #40] @ 0x28 │ │ │ │ moveq r3, r8 │ │ │ │ @@ -101700,15 +101700,15 @@ │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2acd04 │ │ │ │ ldr r0, [pc, #268] @ 2acda4 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2aca90 │ │ │ │ ldr r3, [pc, #232] @ 2acd98 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2acbe4 │ │ │ │ ldr r3, [pc, #216] @ 2acd9c │ │ │ │ @@ -101721,61 +101721,61 @@ │ │ │ │ ldrb r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2accfc │ │ │ │ ldr r0, [pc, #188] @ 2acda8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2acbe4 │ │ │ │ mov sl, r1 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 2acdac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2aca90 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq lr, pc, r8, lsr #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq fp, r7, r8, asr #29 │ │ │ │ - @ instruction: 0x0073079c │ │ │ │ - rsbseq r0, r3, r0, ror r7 │ │ │ │ + umulleq fp, r7, r8, lr │ │ │ │ + rsbseq r0, r3, ip, ror #14 │ │ │ │ + rsbseq r0, r3, r0, asr #14 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ ldrsbeq lr, [pc], r4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq sp, r2, r4, ror #9 │ │ │ │ - addeq fp, r7, ip, lsr #28 │ │ │ │ - rsbseq sp, r2, ip, rrx │ │ │ │ - rsbseq sp, r2, r4, asr #7 │ │ │ │ - addeq fp, r7, r0, lsl #28 │ │ │ │ - rsbseq sp, r2, r4, asr #32 │ │ │ │ - rsbseq sp, r2, r8, asr r0 │ │ │ │ - rsbseq r0, r3, r8, ror #13 │ │ │ │ + ldrheq sp, [r2], #-68 @ 0xffffffbc @ │ │ │ │ + strdeq fp, [r7], ip │ │ │ │ + rsbseq sp, r2, ip, lsr r0 │ │ │ │ + @ instruction: 0x0072d394 │ │ │ │ + ldrdeq fp, [r7], r0 │ │ │ │ + rsbseq sp, r2, r4, lsl r0 │ │ │ │ + rsbseq sp, r2, r8, lsr #32 │ │ │ │ + ldrheq r0, [r3], #-104 @ 0xffffff98 @ │ │ │ │ addseq sp, pc, r8, lsl #31 │ │ │ │ - @ instruction: 0x0072d298 │ │ │ │ - ldrdeq fp, [r7], ip │ │ │ │ - rsbseq ip, r2, r8, lsl pc │ │ │ │ + rsbseq sp, r2, r8, ror #4 │ │ │ │ + addeq fp, r7, ip, lsr #25 │ │ │ │ + rsbseq ip, r2, r8, ror #29 │ │ │ │ andeq r3, r0, r0, ror #10 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r0, r3, r8, lsl #11 │ │ │ │ - rsbseq r0, r3, r0, lsr r5 │ │ │ │ - rsbseq r0, r3, r4, asr #9 │ │ │ │ + rsbseq r0, r3, r8, asr r5 │ │ │ │ + rsbseq r0, r3, r0, lsl #10 │ │ │ │ + @ instruction: 0x00730494 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #444] @ 2acf84 │ │ │ │ ldr r2, [pc, #444] @ 2acf88 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -101783,15 +101783,15 @@ │ │ │ │ ldr r1, [pc, #436] @ 2acf8c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #196 @ 0xc4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [r0, #180] @ 0xb4 │ │ │ │ ldr r3, [r0, #184] @ 0xb8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r2, r3 │ │ │ │ bgt 2acef8 │ │ │ │ ldr r5, [r0, #188] @ 0xbc │ │ │ │ ldr r3, [r0, #144] @ 0x90 │ │ │ │ @@ -101835,15 +101835,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [r4, #188] @ 0xbc │ │ │ │ ldr r1, [r4, #180] @ 0xb4 │ │ │ │ ldr r3, [r4, #184] @ 0xb8 │ │ │ │ sub r5, r5, r2 │ │ │ │ sub r3, r3, r1 │ │ │ │ str r5, [sp] │ │ │ │ bl 2a0804 │ │ │ │ @@ -101871,37 +101871,37 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ mov r3, #13 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [r4, #164] @ 0xa4 │ │ │ │ ldr r1, [r4, #160] @ 0xa0 │ │ │ │ bl 2a075c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq fp, r7, r4, lsl fp │ │ │ │ - rsbseq ip, r2, ip, asr #26 │ │ │ │ - rsbseq sp, r2, r0, lsr #1 │ │ │ │ - addeq fp, r7, ip, lsr sl │ │ │ │ - rsbseq ip, r2, r0, lsl #25 │ │ │ │ - @ instruction: 0x0072cc94 │ │ │ │ - addeq fp, r7, ip, lsr #19 │ │ │ │ - rsbseq ip, r2, r8, ror #23 │ │ │ │ - ldrsheq ip, [r2], #-188 @ 0xffffff44 @ │ │ │ │ + addeq fp, r7, r4, ror #21 │ │ │ │ + rsbseq ip, r2, ip, lsl sp │ │ │ │ + rsbseq sp, r2, r0, ror r0 │ │ │ │ + addeq fp, r7, ip, lsl #20 │ │ │ │ + rsbseq ip, r2, r0, asr ip │ │ │ │ + rsbseq ip, r2, r4, ror #24 │ │ │ │ + addeq fp, r7, ip, ror r9 │ │ │ │ + ldrheq ip, [r2], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq ip, r2, ip, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #424] @ 2ad16c │ │ │ │ ldr r2, [pc, #424] @ 2ad170 │ │ │ │ @@ -101919,15 +101919,15 @@ │ │ │ │ str r3, [r0, #196] @ 0xc4 │ │ │ │ ldr r0, [r0, #172] @ 0xac │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ cmp r6, r7 │ │ │ │ add r0, r0, r3 │ │ │ │ mov r1, r9 │ │ │ │ suble r7, r6, #1 │ │ │ │ - bl 9d4db0 │ │ │ │ + bl 9d4d80 │ │ │ │ ldr r5, [r4, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ subs r5, r1, r5 │ │ │ │ addmi r5, r5, r9 │ │ │ │ cmp r3, r5 │ │ │ │ ble 2ad0d4 │ │ │ │ mla r6, r1, r6, r7 │ │ │ │ @@ -101948,15 +101948,15 @@ │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #13 │ │ │ │ add r8, r8, #1 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ bl 2abda0 │ │ │ │ ldr r2, [pc, #228] @ 2ad184 │ │ │ │ ldr r3, [pc, #204] @ 2ad170 │ │ │ │ @@ -101998,34 +101998,34 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #96] @ 2ad198 │ │ │ │ strh r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r2, sp, #8 │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ bl 2abda0 │ │ │ │ b 2ad098 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq sp, pc, r8, asr fp @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq pc, ip, r0, lsl #2 │ │ │ │ - addeq fp, r7, ip, ror r8 │ │ │ │ - rsbseq ip, r2, r0, asr #21 │ │ │ │ - ldrsbeq ip, [r2], #-164 @ 0xffffff5c @ │ │ │ │ + addeq fp, r7, ip, asr #16 │ │ │ │ + @ instruction: 0x0072ca90 │ │ │ │ + rsbseq ip, r2, r4, lsr #21 │ │ │ │ addseq sp, pc, ip, ror sl @ │ │ │ │ addseq sp, pc, r0, asr #20 │ │ │ │ - @ instruction: 0x0087b7bc │ │ │ │ - ldrsheq ip, [r2], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq ip, r2, r4, lsl #20 │ │ │ │ + addeq fp, r7, ip, lsl #15 │ │ │ │ + rsbseq ip, r2, r0, asr #19 │ │ │ │ + ldrsbeq ip, [r2], #-148 @ 0xffffff6c @ │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #664] @ 2ad44c │ │ │ │ ldr r2, [pc, #664] @ 2ad450 │ │ │ │ @@ -102043,15 +102043,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #13 │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ bl 2a22e4 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2ad430 │ │ │ │ str r9, [sp] │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ mov r2, r8 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -102063,15 +102063,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r3, [r6, #192] @ 0xc0 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #13 │ │ │ │ str sl, [r6, #180] @ 0xb4 │ │ │ │ str sl, [r6, #188] @ 0xbc │ │ │ │ str r8, [r6, #196] @ 0xc4 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 248f60 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 24b2ac │ │ │ │ @@ -102118,15 +102118,15 @@ │ │ │ │ add r4, r4, r2 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #13 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldrb r3, [r4, #-1] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, fp │ │ │ │ bl 2abda0 │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ add r5, r5, #1 │ │ │ │ @@ -102151,15 +102151,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 248f60 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 24b2ac │ │ │ │ mov r2, #0 │ │ │ │ @@ -102191,28 +102191,28 @@ │ │ │ │ ldr r1, [pc, #68] @ 2ad47c │ │ │ │ ldr r0, [pc, #68] @ 2ad480 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r4, #252 @ 0xfc │ │ │ │ mov r2, #228 @ 0xe4 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq fp, r7, r4, lsr #14 │ │ │ │ + strdeq fp, [r7], r4 │ │ │ │ addseq sp, pc, ip, asr r9 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq ip, r2, r0, asr r9 │ │ │ │ - rsbseq ip, r2, r4, ror #18 │ │ │ │ - addeq fp, r7, r0, lsl r6 │ │ │ │ - rsbseq ip, r2, ip, asr #16 │ │ │ │ - rsbseq ip, r2, r8, lsr r8 │ │ │ │ - addeq fp, r7, ip, asr #10 │ │ │ │ - @ instruction: 0x0072c790 │ │ │ │ - rsbseq ip, r2, r4, lsr #15 │ │ │ │ + rsbseq ip, r2, r0, lsr #18 │ │ │ │ + rsbseq ip, r2, r4, lsr r9 │ │ │ │ + addeq fp, r7, r0, ror #11 │ │ │ │ + rsbseq ip, r2, ip, lsl r8 │ │ │ │ + rsbseq ip, r2, r8, lsl #16 │ │ │ │ + addeq fp, r7, ip, lsl r5 │ │ │ │ + rsbseq ip, r2, r0, ror #14 │ │ │ │ + rsbseq ip, r2, r4, ror r7 │ │ │ │ addseq sp, pc, r0, lsr r7 @ │ │ │ │ - rsbseq pc, r2, r0, ror #26 │ │ │ │ - rsbseq pc, r2, ip, ror #26 │ │ │ │ + rsbseq pc, r2, r0, lsr sp @ │ │ │ │ + rsbseq pc, r2, ip, lsr sp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #128] @ 2ad51c │ │ │ │ ldr r7, [pc, #128] @ 2ad520 │ │ │ │ ldr r6, [pc, #128] @ 2ad524 │ │ │ │ @@ -102221,40 +102221,40 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #196 @ 0xc4 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #88] @ 2ad528 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754324 │ │ │ │ + bl 7542f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ad4f0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2ad19c │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ bl 2ac5f4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2ad19c │ │ │ │ - addeq fp, r7, ip, lsr r4 │ │ │ │ - rsbseq ip, r2, r0, lsl #13 │ │ │ │ - ldrsbeq ip, [r2], #-152 @ 0xffffff68 @ │ │ │ │ - ldrheq ip, [r2], #-164 @ 0xffffff5c @ │ │ │ │ + addeq fp, r7, ip, lsl #8 │ │ │ │ + rsbseq ip, r2, r0, asr r6 │ │ │ │ + rsbseq ip, r2, r8, lsr #19 │ │ │ │ + rsbseq ip, r2, r4, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r1, [pc, #680] @ 2ad7ec │ │ │ │ ldr r3, [r0, #164] @ 0xa4 │ │ │ │ ldr r2, [pc, #676] @ 2ad7f0 │ │ │ │ @@ -102282,15 +102282,15 @@ │ │ │ │ cmp r6, r1 │ │ │ │ addne r0, r0, r6 │ │ │ │ moveq r6, #0 │ │ │ │ cmp r3, r1 │ │ │ │ addlt r3, r3, #1 │ │ │ │ strlt r3, [r4, #156] @ 0x9c │ │ │ │ str r6, [r4, #172] @ 0xac │ │ │ │ - bl 9d4db0 │ │ │ │ + bl 9d4d80 │ │ │ │ ldr r5, [r4, #144] @ 0x90 │ │ │ │ ldr r3, [r4, #176] @ 0xb0 │ │ │ │ cmp r5, #0 │ │ │ │ mul r1, r5, r1 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ add r3, r3, r1 │ │ │ │ ble 2ad610 │ │ │ │ @@ -102349,15 +102349,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #13 │ │ │ │ mov r1, r9 │ │ │ │ str r6, [r4, #180] @ 0xb4 │ │ │ │ str r6, [r4, #188] @ 0xbc │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r5, [r4, #148] @ 0x94 │ │ │ │ ldr fp, [r4, #144] @ 0x90 │ │ │ │ bl 2a22e4 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ad7d0 │ │ │ │ lsl r5, r5, #20 │ │ │ │ @@ -102379,15 +102379,15 @@ │ │ │ │ str r5, [sp, #4] │ │ │ │ bl 2497d0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r7, r7, r5 │ │ │ │ add r8, sp, #36 @ 0x24 │ │ │ │ ldr r9, [r4, #144] @ 0x90 │ │ │ │ lsl r9, r9, #3 │ │ │ │ mov r3, r0 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r7, [r4, #148] @ 0x94 │ │ │ │ @@ -102426,19 +102426,19 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #268 @ 0x10c │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009fd5d0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009fd4f8 │ │ │ │ - addeq fp, r7, r8, asr r2 │ │ │ │ - @ instruction: 0x0072c494 │ │ │ │ - rsbseq ip, r2, r8, lsr #9 │ │ │ │ - rsbseq pc, r2, r0, asr #19 │ │ │ │ - rsbseq pc, r2, ip, asr #19 │ │ │ │ + addeq fp, r7, r8, lsr #4 │ │ │ │ + rsbseq ip, r2, r4, ror #8 │ │ │ │ + rsbseq ip, r2, r8, ror r4 │ │ │ │ + @ instruction: 0x0072f990 │ │ │ │ + @ instruction: 0x0072f99c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #3612] @ 2ae640 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -102457,15 +102457,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #3560] @ 2ae654 │ │ │ │ ldr r3, [pc, #3560] @ 2ae658 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, #0 │ │ │ │ ldr r6, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ mov r0, r6 │ │ │ │ lsl r3, r3, #3 │ │ │ │ str r3, [r6, #204] @ 0xcc │ │ │ │ @@ -102592,15 +102592,15 @@ │ │ │ │ bge 2adc24 │ │ │ │ ldr r1, [sl, #164] @ 0xa4 │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r2, [sp, #32] │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 9d4db0 │ │ │ │ + bl 9d4d80 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sl, #176] @ 0xb0 │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ mov r2, #2 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ strb r9, [r0, r3] │ │ │ │ @@ -102685,15 +102685,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r1, r6, #204 @ 0xcc │ │ │ │ ldm r1, {r1, r2, r3, ip} │ │ │ │ sub ip, ip, r2 │ │ │ │ sub r3, r3, r1 │ │ │ │ str ip, [sp] │ │ │ │ bl 2a19f8 │ │ │ │ b 2ad934 │ │ │ │ @@ -102727,22 +102727,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2504] @ 2ae690 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2ad904 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ sub r3, r3, #1 │ │ │ │ bic r3, r3, r3, asr #31 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r0, [r1, #148] @ 0x94 │ │ │ │ @@ -102992,15 +102992,15 @@ │ │ │ │ bl 248888 │ │ │ │ mov r9, r0 │ │ │ │ bl 249ec0 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r3, #220] @ 0xdc │ │ │ │ - bl 8b7434 │ │ │ │ + bl 8b7404 │ │ │ │ b 2ad908 │ │ │ │ ldrb r3, [r4, #108] @ 0x6c │ │ │ │ bic r3, r3, #128 @ 0x80 │ │ │ │ orr r3, r3, #112 @ 0x70 │ │ │ │ strb r3, [r4, #108] @ 0x6c │ │ │ │ b 2ade18 │ │ │ │ ldrb r3, [r4, #108] @ 0x6c │ │ │ │ @@ -103138,45 +103138,45 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #852] @ 2ae6a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2ada3c │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldr r1, [pc, #836] @ 2ae6a4 │ │ │ │ ldr r0, [r3, #220] @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ - bl 8b7434 │ │ │ │ + bl 8b7404 │ │ │ │ b 2ad904 │ │ │ │ ldr r1, [sl, #164] @ 0xa4 │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r3, [sl, #176] @ 0xb0 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 9d4db0 │ │ │ │ + bl 9d4d80 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mul r0, r2, r1 │ │ │ │ add r1, r3, r0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, r9, r0 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ @@ -103294,15 +103294,15 @@ │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r3, [sl, #176] @ 0xb0 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 9d4db0 │ │ │ │ + bl 9d4d80 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r2, r2, r2, lsl #1 │ │ │ │ mul r0, r1, r0 │ │ │ │ add r9, r9, r0 │ │ │ │ add r0, r3, r0 │ │ │ │ @@ -103332,50 +103332,50 @@ │ │ │ │ add r3, r3, r9 │ │ │ │ b 2ade74 │ │ │ │ ldr r0, [pc, #148] @ 2ae6a8 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2ada3c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #120] @ 2ae6ac │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2ad904 │ │ │ │ - strheq fp, [r7], r8 │ │ │ │ + addeq fp, r7, r8, lsl #1 │ │ │ │ @ instruction: 0x009fd2d8 │ │ │ │ @ instruction: 0x009fd2d4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq pc, r2, ip, asr r9 @ │ │ │ │ rsbseq pc, r2, ip, lsr #18 │ │ │ │ + ldrsheq pc, [r2], #-140 @ 0xffffff74 @ │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ - addeq sl, r7, r2, lsl pc │ │ │ │ - strdeq sl, [r7], r8 │ │ │ │ - addeq sl, r7, r4, lsr #30 │ │ │ │ + addeq sl, r7, r2, ror #29 │ │ │ │ + addeq sl, r7, r8, asr #29 │ │ │ │ + strdeq sl, [r7], r4 │ │ │ │ addseq sp, pc, r0, ror #3 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - @ instruction: 0x0087adbe │ │ │ │ - strdeq sl, [r7], r4 │ │ │ │ - rsbseq fp, r2, r4, lsr pc │ │ │ │ - rsbseq fp, r2, r8, asr #30 │ │ │ │ + addeq sl, r7, lr, lsl #27 │ │ │ │ + addeq sl, r7, r4, asr #25 │ │ │ │ + rsbseq fp, r2, r4, lsl #30 │ │ │ │ + rsbseq fp, r2, r8, lsl pc │ │ │ │ andeq r1, r0, r4, ror fp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq pc, r2, r4, lsr #12 │ │ │ │ - addeq sl, r7, sl, lsl #21 │ │ │ │ - rsbseq pc, r2, ip, lsr #4 │ │ │ │ + ldrsheq pc, [r2], #-84 @ 0xffffffac @ │ │ │ │ + addeq sl, r7, sl, asr sl │ │ │ │ + ldrsheq pc, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ muleq r0, r8, r9 │ │ │ │ - rsbseq lr, r2, r0, lsl #30 │ │ │ │ - rsbseq lr, r2, r4, ror pc │ │ │ │ - rsbseq lr, r2, ip, ror ip │ │ │ │ - ldrsheq lr, [r2], #-204 @ 0xffffff34 @ │ │ │ │ + ldrsbeq lr, [r2], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq lr, r2, r4, asr #30 │ │ │ │ + rsbseq lr, r2, ip, asr #24 │ │ │ │ + rsbseq lr, r2, ip, asr #25 │ │ │ │ │ │ │ │ 002ae6b0 : │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r0, #52] @ 0x34 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -103419,21 +103419,21 @@ │ │ │ │ mov r2, r6 │ │ │ │ strh r3, [sp, #4] │ │ │ │ strb r1, [sp, #6] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2ae95c │ │ │ │ add r7, r4, #224 @ 0xe0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 996f64 │ │ │ │ + bl 996f34 │ │ │ │ mov r1, r5 │ │ │ │ cmp r6, r0 │ │ │ │ movcs r2, r0 │ │ │ │ movcc r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 996abc │ │ │ │ + bl 996a8c │ │ │ │ mov r0, r4 │ │ │ │ bl 2abf6c │ │ │ │ b 2ae7cc │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ mov r2, #10 │ │ │ │ cmp r3, r0 │ │ │ │ @@ -103546,36 +103546,36 @@ │ │ │ │ beq 2ae970 │ │ │ │ mov r2, #1 │ │ │ │ mov r6, r2 │ │ │ │ strb r1, [sp, #4] │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8b722c │ │ │ │ + bl 8b71fc │ │ │ │ b 2ae764 │ │ │ │ ldr r1, [pc, #68] @ 2ae9bc │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8b722c │ │ │ │ + bl 8b71fc │ │ │ │ mov r6, #1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r0, [r4, #200] @ 0xc8 │ │ │ │ mov r2, r6 │ │ │ │ strb r3, [sp, #4] │ │ │ │ b 2ae75c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq ip, pc, r0, asr #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq sl, [r7], lr │ │ │ │ + addeq sl, r7, lr, lsr #3 │ │ │ │ andeq r5, r0, fp, lsl fp │ │ │ │ addseq ip, pc, r8, asr #6 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ - addeq r6, r0, ip, lsl #22 │ │ │ │ + ldrdeq r6, [r0], ip │ │ │ │ │ │ │ │ 002ae9c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #92] @ 2aea34 │ │ │ │ @@ -103590,23 +103590,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r0, #0 │ │ │ │ ldr r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ ldr r2, [pc, #28] @ 2aea38 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d5f8c │ │ │ │ + bl 9d5f5c │ │ │ │ adds r2, r0, #250 @ 0xfa │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b12e0 │ │ │ │ + b 9b12b0 │ │ │ │ adceq sp, ip, r0, ror r7 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ │ │ │ │ 002aea3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -103618,43 +103618,43 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [r4, #148] @ 0x94 │ │ │ │ ldr r1, [r4, #144] @ 0x90 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2a08b4 │ │ │ │ - addeq r9, r7, r4, lsl #29 │ │ │ │ - rsbseq fp, r2, r4, asr #1 │ │ │ │ - ldrsbeq fp, [r2], #-8 @ │ │ │ │ + addeq r9, r7, r4, asr lr │ │ │ │ + @ instruction: 0x0072b094 │ │ │ │ + rsbseq fp, r2, r8, lsr #1 │ │ │ │ │ │ │ │ 002aea9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #44] @ 2aeae0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7548a0 │ │ │ │ + bl 754870 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ ldr r0, [pc, #16] @ 2aeae4 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #132 @ 0x84 │ │ │ │ - b 753ccc │ │ │ │ - rsbseq lr, r2, ip, lsl r7 │ │ │ │ + b 753c9c │ │ │ │ + rsbseq lr, r2, ip, ror #13 │ │ │ │ @ instruction: 0x0090fed8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2aeb44 │ │ │ │ mov r0, r1 │ │ │ │ @@ -103662,26 +103662,26 @@ │ │ │ │ ldr r1, [pc, #64] @ 2aeb4c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq lr, r2, r4, ror r8 │ │ │ │ - addeq sl, r7, ip, ror #29 │ │ │ │ - rsbseq lr, r2, r8, asr r8 │ │ │ │ + rsbseq lr, r2, r4, asr #16 │ │ │ │ + @ instruction: 0x0087aebc │ │ │ │ + rsbseq lr, r2, r8, lsr #16 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ @@ -103689,17 +103689,17 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #8] @ 2aeb94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ bl 24aa9c │ │ │ │ - rsbseq lr, r2, r4, lsl r8 │ │ │ │ + rsbseq lr, r2, r4, ror #15 │ │ │ │ │ │ │ │ 002aeb98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #52] @ 2aebe4 │ │ │ │ @@ -103716,15 +103716,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ adceq sl, r0, r0, lsl #22 │ │ │ │ ldr r0, [pc, #4] @ 2aebf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addseq pc, r0, r8, ror lr @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -103790,15 +103790,15 @@ │ │ │ │ ldr r0, [r7, #8] │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #12] @ 2aed1c │ │ │ │ bl 2a7374 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ b 2aec60 │ │ │ │ - umulleq sl, r7, r8, sp │ │ │ │ + addeq sl, r7, r8, ror #26 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, #17 │ │ │ │ str r3, [r1] │ │ │ │ @@ -103806,55 +103806,55 @@ │ │ │ │ mov r0, #12 │ │ │ │ mov r6, r1 │ │ │ │ bl 248810 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r6, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b822c │ │ │ │ + bl 8b81fc │ │ │ │ ldr r1, [pc, #84] @ 2aedb8 │ │ │ │ mov r6, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ strb r6, [r4, #6] │ │ │ │ - bl 99b5cc │ │ │ │ + bl 99b59c │ │ │ │ ldr r1, [pc, #60] @ 2aedbc │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r6, [r4, #8] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ strb r3, [r4, #7] │ │ │ │ - bl 99b5cc │ │ │ │ + bl 99b59c │ │ │ │ strb r0, [r4, #9] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq lr, r2, r4, lsl #21 │ │ │ │ - rsbseq lr, r2, r8, asr fp │ │ │ │ + rsbseq lr, r2, r4, asr sl │ │ │ │ + rsbseq lr, r2, r8, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 2aee58 │ │ │ │ ldr r2, [pc, #128] @ 2aee5c │ │ │ │ ldr r1, [pc, #128] @ 2aee60 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #96] @ 2aee64 │ │ │ │ ldr ip, [pc, #96] @ 2aee68 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #92] @ 2aee6c │ │ │ │ ldr r2, [pc, #92] @ 2aee70 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -103870,17 +103870,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq sl, r7, r4, asr ip │ │ │ │ - rsbseq lr, r2, r4, asr #7 │ │ │ │ - @ instruction: 0x007d0c9c │ │ │ │ + addeq sl, r7, r4, lsr #24 │ │ │ │ + @ instruction: 0x0072e394 │ │ │ │ + rsbseq r0, sp, ip, ror #24 │ │ │ │ andeq r1, r0, r4, lsl #28 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ muleq r0, r8, r8 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r1, r0, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -103894,53 +103894,53 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r0, #128 @ 0x80 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ b 2aef08 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754374 │ │ │ │ - bl 8b73c4 │ │ │ │ + bl 754344 │ │ │ │ + bl 8b7394 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ subs ip, r0, #0 │ │ │ │ beq 2aef28 │ │ │ │ ldr lr, [r5, #136] @ 0x88 │ │ │ │ mov r1, r4 │ │ │ │ cmp ip, lr │ │ │ │ movcc r4, ip │ │ │ │ movcs r4, lr │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [r5, #152] @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ - bl 8b7434 │ │ │ │ + bl 8b7404 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b5d7c │ │ │ │ + bl 9b5d4c │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b5b64 │ │ │ │ + bl 9b5b34 │ │ │ │ ldr r4, [pc, #56] @ 2aef50 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2aeeac │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq sl, r7, r0, lsr #23 │ │ │ │ - rsbseq lr, r2, r4, lsl r3 │ │ │ │ - rsbseq r0, sp, r4, ror fp │ │ │ │ + addeq sl, r7, r0, ror fp │ │ │ │ + rsbseq lr, r2, r4, ror #5 │ │ │ │ + rsbseq r0, sp, r4, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldrb r2, [r1, #17] │ │ │ │ ldrb r5, [r1, #16] │ │ │ │ mov r9, r0 │ │ │ │ @@ -104001,23 +104001,23 @@ │ │ │ │ sub r3, r5, r4 │ │ │ │ cmp r3, #1024 @ 0x400 │ │ │ │ movcs r3, #1024 @ 0x400 │ │ │ │ add r1, r3, #8 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 9b5b44 │ │ │ │ + bl 9b5b14 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ - bl 9b5d2c │ │ │ │ + bl 9b5cfc │ │ │ │ add r1, r6, r4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ - bl 9b5d2c │ │ │ │ + bl 9b5cfc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r4, r4, r3 │ │ │ │ cmp r5, r4 │ │ │ │ bhi 2af048 │ │ │ │ mov r0, r9 │ │ │ │ bl 2aee78 │ │ │ │ ldr r2, [pc, #268] @ 2af1b4 │ │ │ │ @@ -104038,15 +104038,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r4, [pc, #204] @ 2af1b8 │ │ │ │ add r4, pc, r4 │ │ │ │ b 2af000 │ │ │ │ ldr r0, [pc, #196] @ 2af1bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ b 2af0a0 │ │ │ │ ldr r4, [pc, #184] @ 2af1c0 │ │ │ │ add r4, pc, r4 │ │ │ │ b 2af000 │ │ │ │ ldr r3, [pc, #176] @ 2af1c4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -104065,43 +104065,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2af1d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2af014 │ │ │ │ ldr r0, [pc, #68] @ 2af1d4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2af014 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ umullseq fp, pc, r4, fp @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq fp, pc, ip, asr #22 │ │ │ │ addseq pc, r0, r8, ror sl @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq fp, pc, r4, ror sl @ │ │ │ │ - ldrsbeq lr, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbseq lr, r2, r4, lsl #6 │ │ │ │ - ldrheq lr, [r2], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq lr, r2, r0, lsr #5 │ │ │ │ + ldrsbeq lr, [r2], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq lr, r2, r4, lsl #5 │ │ │ │ andeq r4, r0, r0, lsl ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq lr, r2, r0, asr #4 │ │ │ │ - rsbseq lr, r2, r0, asr r2 │ │ │ │ + rsbseq lr, r2, r0, lsl r2 │ │ │ │ + rsbseq lr, r2, r0, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #28 │ │ │ │ mov r5, r1 │ │ │ │ @@ -104591,22 +104591,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1968] @ 2b0168 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb r2, [r5, #24] │ │ │ │ ldrb ip, [r5, #25] │ │ │ │ ldrb r0, [r5, #26] │ │ │ │ ldrb r1, [r5, #27] │ │ │ │ b 2af834 │ │ │ │ ldr r2, [pc, #1940] @ 2b016c │ │ │ │ ldr r2, [r8, r2] │ │ │ │ @@ -104633,22 +104633,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1808] @ 2b0170 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb r2, [r5, #5] │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ ldrb r2, [r5, #7] │ │ │ │ orr r3, r3, r2, lsl #24 │ │ │ │ @@ -104823,25 +104823,25 @@ │ │ │ │ cmp fp, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 2afbb4 │ │ │ │ b 2afbb0 │ │ │ │ ldr r0, [pc, #1132] @ 2b01a4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb r2, [r5, #24] │ │ │ │ ldrb ip, [r5, #25] │ │ │ │ ldrb r0, [r5, #26] │ │ │ │ ldrb r1, [r5, #27] │ │ │ │ b 2af834 │ │ │ │ ldr r0, [pc, #1100] @ 2b01a8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2afa64 │ │ │ │ cmp r4, #40 @ 0x28 │ │ │ │ bhi 2afdc0 │ │ │ │ cmp r4, #3 │ │ │ │ bhi 2afc20 │ │ │ │ mov r0, r9 │ │ │ │ bl 29db28 │ │ │ │ @@ -104883,22 +104883,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #880] @ 2b01b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2afc80 │ │ │ │ ldr r2, [pc, #852] @ 2b01b0 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2afc80 │ │ │ │ @@ -104927,23 +104927,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 2b01c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2afbc0 │ │ │ │ add r2, r6, #276 @ 0x114 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r2 │ │ │ │ bl 29de84 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -104964,15 +104964,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ moveq r0, r4 │ │ │ │ beq 2afdb4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #604] @ 2b01c8 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2afc80 │ │ │ │ cmp fp, #0 │ │ │ │ beq 2b0024 │ │ │ │ ldr r2, [r7] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2afd8c │ │ │ │ @@ -104995,41 +104995,41 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r6, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #444] @ 2b01d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2afd8c │ │ │ │ bl 29db28 │ │ │ │ b 2afd8c │ │ │ │ ldr fp, [pc, #424] @ 2b01d4 │ │ │ │ add fp, pc, fp │ │ │ │ b 2aff84 │ │ │ │ ldr r0, [pc, #416] @ 2b01d8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2afbc0 │ │ │ │ ldr r0, [pc, #400] @ 2b01dc │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2afd8c │ │ │ │ ldr r3, [pc, #380] @ 2b01e0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2aff24 │ │ │ │ ldr r3, [pc, #232] @ 2b0160 │ │ │ │ @@ -105045,21 +105045,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2b01e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2aff24 │ │ │ │ add sl, r6, sl, lsl #2 │ │ │ │ ldr r3, [sl, #308] @ 0x134 │ │ │ │ ldr r2, [pc, #260] @ 2b01e8 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [sl, #308] @ 0x134 │ │ │ │ ldr r3, [pc, #56] @ 2b0128 │ │ │ │ @@ -105071,67 +105071,67 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2aff60 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 29df38 │ │ │ │ ldr r0, [pc, #208] @ 2b01ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2aff24 │ │ │ │ addseq fp, pc, r0, asr #9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq fp, pc, ip, lsr #9 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq fp, pc, r8, ror r4 @ │ │ │ │ addseq pc, r0, r4, lsl #7 │ │ │ │ - addeq sl, r7, r4, lsr #5 │ │ │ │ + addeq sl, r7, r4, ror r2 │ │ │ │ addseq pc, r0, r0, lsl #5 │ │ │ │ - ldrheq sp, [r2], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq sp, r2, r8, lsl #23 │ │ │ │ andeq r0, r0, r0, lsl r9 │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ - ldrheq sp, [r2], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq sp, r2, r8, lsl #23 │ │ │ │ addseq fp, pc, r8, lsr #4 │ │ │ │ - rsbseq sp, r2, ip, lsl #21 │ │ │ │ + rsbseq sp, r2, ip, asr sl │ │ │ │ andeq r4, r0, ip, asr #13 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrheq sp, [r2], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq sp, r2, r8, lsl #21 │ │ │ │ andeq r4, r0, r0, asr sl │ │ │ │ - ldrheq sp, [r2], #-156 @ 0xffffff64 @ │ │ │ │ - umulleq r9, r7, ip, pc @ │ │ │ │ - rsbseq sp, r2, r4, ror #17 │ │ │ │ + rsbseq sp, r2, ip, lsl #19 │ │ │ │ + addeq r9, r7, ip, ror #30 │ │ │ │ + ldrheq sp, [r2], #-132 @ 0xffffff7c @ │ │ │ │ addseq fp, pc, r4, lsr r0 @ │ │ │ │ addseq sl, pc, r8, lsr #31 │ │ │ │ - rsbseq sp, r2, ip, lsr #26 │ │ │ │ + ldrsheq sp, [r2], #-204 @ 0xffffff34 @ │ │ │ │ addseq lr, r0, r0, lsr lr │ │ │ │ - rsbseq sp, r2, ip, ror r7 │ │ │ │ - addeq r9, r7, r4, asr #26 │ │ │ │ - rsbseq sp, r2, r4, lsr r9 │ │ │ │ + rsbseq sp, r2, ip, asr #14 │ │ │ │ + addeq r9, r7, r4, lsl sp │ │ │ │ + rsbseq sp, r2, r4, lsl #18 │ │ │ │ andeq r0, r0, fp, lsl #5 │ │ │ │ addseq lr, r0, r4, asr sp │ │ │ │ - @ instruction: 0x0072d694 │ │ │ │ - rsbseq sp, r2, ip, asr r7 │ │ │ │ - rsbseq sp, r2, r8, ror #13 │ │ │ │ + rsbseq sp, r2, r4, ror #12 │ │ │ │ + rsbseq sp, r2, ip, lsr #14 │ │ │ │ + ldrheq sp, [r2], #-104 @ 0xffffff98 @ │ │ │ │ addseq sl, pc, r8, lsl #27 │ │ │ │ andeq r2, r0, ip, lsr #4 │ │ │ │ - rsbseq sp, r2, r0, asr #11 │ │ │ │ - rsbseq sp, r2, r0, asr r7 │ │ │ │ + @ instruction: 0x0072d590 │ │ │ │ + rsbseq sp, r2, r0, lsr #14 │ │ │ │ andeq r1, r0, r0, lsl r8 │ │ │ │ - rsbseq sp, r2, r0, asr #11 │ │ │ │ + @ instruction: 0x0072d590 │ │ │ │ @ instruction: 0x009fabdc │ │ │ │ - rsbseq sp, r2, r4, asr r6 │ │ │ │ + rsbseq sp, r2, r4, lsr #12 │ │ │ │ andeq r4, r0, r8, lsr #15 │ │ │ │ - rsbseq sp, r2, r8, lsl #10 │ │ │ │ - @ instruction: 0x0072d390 │ │ │ │ - ldrheq sp, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbseq sp, r2, r0, lsl r5 │ │ │ │ + ldrsbeq sp, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq sp, r2, r0, ror #6 │ │ │ │ + rsbseq sp, r2, r8, lsl #9 │ │ │ │ + rsbseq sp, r2, r0, ror #9 │ │ │ │ andeq r5, r0, ip, asr #6 │ │ │ │ - rsbseq sp, r2, r8, lsl r5 │ │ │ │ + rsbseq sp, r2, r8, ror #9 │ │ │ │ addseq sl, pc, r0, lsr sl @ │ │ │ │ - ldrsheq sp, [r2], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq sp, r2, r4, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r1] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -105152,19 +105152,19 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, #4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 8b71a4 │ │ │ │ + b 8b7174 │ │ │ │ ldr r7, [r1, #4] │ │ │ │ mov r6, r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #4] │ │ │ │ mov r0, r8 │ │ │ │ bl 29de48 │ │ │ │ sub r9, r6, #4 │ │ │ │ @@ -105305,17 +105305,17 @@ │ │ │ │ strb r3, [r0, #19] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #9 │ │ │ │ b 2b03a8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2b04ac │ │ │ │ b 2b03c8 │ │ │ │ - addeq r9, r7, ip, ror #15 │ │ │ │ - rsbseq ip, r2, r4, ror #30 │ │ │ │ - rsbseq pc, ip, ip, lsr r8 @ │ │ │ │ + @ instruction: 0x008797bc │ │ │ │ + rsbseq ip, r2, r4, lsr pc │ │ │ │ + rsbseq pc, ip, ip, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #416] @ 2b0688 │ │ │ │ ldr r1, [pc, #416] @ 2b068c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -105329,15 +105329,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b05fc │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ - bl 9b5b88 │ │ │ │ + bl 9b5b58 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #96 @ 0x60 │ │ │ │ bl 24a694 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ str r5, [r4, #104] @ 0x68 │ │ │ │ @@ -105405,38 +105405,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2b06ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2b0520 │ │ │ │ ldr r0, [pc, #52] @ 2b06b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2b0520 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq sl, pc, r4, lsr r6 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, pc, r4, lsl r6 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ umullseq sl, pc, r8, r5 @ │ │ │ │ addseq sl, pc, ip, asr r5 @ │ │ │ │ @ instruction: 0x00001cb4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrsbeq ip, [r2], #-244 @ 0xffffff0c @ │ │ │ │ - rsbseq ip, r2, r8, ror #31 │ │ │ │ + rsbseq ip, r2, r4, lsr #31 │ │ │ │ + ldrheq ip, [r2], #-248 @ 0xffffff08 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #892] @ 2b0a48 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -105452,15 +105452,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr sl, [pc, #832] @ 2b0a5c │ │ │ │ cmp r9, #0 │ │ │ │ add sl, pc, sl │ │ │ │ movne r4, r9 │ │ │ │ movne r8, #0 │ │ │ │ movne r5, r0 │ │ │ │ addne r7, r5, #96 @ 0x60 │ │ │ │ @@ -105595,23 +105595,23 @@ │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #296] @ 2b0a68 │ │ │ │ ldr r0, [pc, #296] @ 2b0a6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #136 @ 0x88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ b 2b089c │ │ │ │ ldr r1, [pc, #276] @ 2b0a70 │ │ │ │ ldr r0, [pc, #276] @ 2b0a74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #136 @ 0x88 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #20 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ b 2b08c0 │ │ │ │ ldr r3, [pc, #252] @ 2b0a78 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b0800 │ │ │ │ ldr r3, [pc, #236] @ 2b0a7c │ │ │ │ @@ -105628,85 +105628,85 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 2b0a84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ b 2b0800 │ │ │ │ mov r0, r5 │ │ │ │ bl 2af624 │ │ │ │ b 2b08c0 │ │ │ │ ldr r0, [pc, #120] @ 2b0a88 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ b 2b0800 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 2b0a8c │ │ │ │ ldr r1, [pc, #96] @ 2b0a90 │ │ │ │ ldr r0, [pc, #96] @ 2b0a94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #828 @ 0x33c │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq r9, r7, r4, ror #6 │ │ │ │ + addeq r9, r7, r4, lsr r3 │ │ │ │ addseq sl, pc, r8, lsr r4 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq ip, r2, r0, lsr pc │ │ │ │ - rsbseq ip, r2, r0, lsl #31 │ │ │ │ + rsbseq ip, r2, r0, lsl #30 │ │ │ │ + rsbseq ip, r2, r0, asr pc │ │ │ │ addseq sl, pc, r0, lsl #8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq sl, pc, r8, lsr #4 │ │ │ │ - strdeq r9, [r7], r0 │ │ │ │ - rsbseq ip, r2, r4, asr #27 │ │ │ │ - ldrdeq r9, [r7], r4 │ │ │ │ - rsbseq ip, r2, r8, lsl #27 │ │ │ │ + addeq r9, r7, r0, asr #1 │ │ │ │ + @ instruction: 0x0072cd94 │ │ │ │ + addeq r9, r7, r4, lsr #1 │ │ │ │ + rsbseq ip, r2, r8, asr sp │ │ │ │ andeq r2, r0, r8, lsr #2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrheq ip, [r2], #-200 @ 0xffffff38 @ │ │ │ │ - rsbseq ip, r2, r0, asr #25 │ │ │ │ - addeq r9, r7, r0 │ │ │ │ - ldrsheq ip, [r2], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq ip, r2, r8, asr ip │ │ │ │ + rsbseq ip, r2, r8, lsl #25 │ │ │ │ + @ instruction: 0x0072cc90 │ │ │ │ + ldrdeq r8, [r7], r0 │ │ │ │ + rsbseq ip, r2, r8, asr #23 │ │ │ │ + rsbseq ip, r2, r8, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 2b0ae0 │ │ │ │ ldr r2, [pc, #48] @ 2b0ae4 │ │ │ │ ldr r1, [pc, #48] @ 2b0ae8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2aee78 │ │ │ │ - addeq r8, r7, ip, ror pc │ │ │ │ - rsbseq ip, r2, ip, ror #22 │ │ │ │ - ldrheq ip, [r2], #-180 @ 0xffffff4c @ │ │ │ │ + addeq r8, r7, ip, asr #30 │ │ │ │ + rsbseq ip, r2, ip, lsr fp │ │ │ │ + rsbseq ip, r2, r4, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #124] @ 2b0b80 │ │ │ │ ldr r5, [pc, #124] @ 2b0b84 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -105714,72 +105714,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r6, #92 @ 0x5c │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #88] @ 2b0b8c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #128 @ 0x80 │ │ │ │ - bl 9b5958 │ │ │ │ + bl 9b5928 │ │ │ │ ldr ip, [pc, #72] @ 2b0b90 │ │ │ │ mov r2, #924 @ 0x39c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r6, #160 @ 0xa0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #84 @ 0x54 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r8, r7, ip, lsr #30 │ │ │ │ - rsbseq ip, r2, ip, lsl fp │ │ │ │ - rsbseq ip, r2, r8, asr fp │ │ │ │ - ldrsheq ip, [r2], #-180 @ 0xffffff4c @ │ │ │ │ - rsbseq ip, r2, ip, ror #23 │ │ │ │ + strdeq r8, [r7], ip │ │ │ │ + rsbseq ip, r2, ip, ror #21 │ │ │ │ + rsbseq ip, r2, r8, lsr #22 │ │ │ │ + rsbseq ip, r2, r4, asr #23 │ │ │ │ + ldrheq ip, [r2], #-188 @ 0xffffff44 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 2b0c04 │ │ │ │ ldr r2, [pc, #88] @ 2b0c08 │ │ │ │ ldr r1, [pc, #88] @ 2b0c0c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ bl 573054 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b04d0 │ │ │ │ ldr r0, [r4, #272] @ 0x110 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b0bf4 │ │ │ │ bl 2a5f50 │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b5b94 │ │ │ │ - addeq r8, r7, r0, lsl #29 │ │ │ │ - rsbseq ip, r2, r0, ror sl │ │ │ │ - ldrheq ip, [r2], #-168 @ 0xffffff58 @ │ │ │ │ + b 9b5b64 │ │ │ │ + addeq r8, r7, r0, asr lr │ │ │ │ + rsbseq ip, r2, r0, asr #20 │ │ │ │ + rsbseq ip, r2, r8, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #220] @ 2b0d04 │ │ │ │ mov r5, r1 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -105789,15 +105789,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r6 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ bl 572fcc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b0cb4 │ │ │ │ @@ -105833,17 +105833,17 @@ │ │ │ │ ldr r1, [pc, #32] @ 2b0d10 │ │ │ │ add r0, r4, #160 @ 0xa0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #232 @ 0xe8 │ │ │ │ bl 2a5dc0 │ │ │ │ str r0, [r4, #272] @ 0x110 │ │ │ │ b 2b0cac │ │ │ │ - addeq r8, r7, r8, lsl #28 │ │ │ │ - rsbseq ip, r2, ip, lsr #20 │ │ │ │ - rsbseq ip, r2, r8, ror #19 │ │ │ │ + ldrdeq r8, [r7], r8 @ │ │ │ │ + ldrsheq ip, [r2], #-156 @ 0xffffff64 @ │ │ │ │ + ldrheq ip, [r2], #-152 @ 0xffffff68 @ │ │ │ │ addseq sp, r0, r4, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #548] @ 2b0f50 │ │ │ │ ldr lr, [pc, #548] @ 2b0f54 │ │ │ │ @@ -105860,15 +105860,15 @@ │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r7, [pc, #488] @ 2b0f64 │ │ │ │ ldr r3, [pc, #488] @ 2b0f68 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [r7, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -105919,21 +105919,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 2b0f80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ mov r0, r8 │ │ │ │ bl 2b04d0 │ │ │ │ ldr r2, [pc, #252] @ 2b0f84 │ │ │ │ ldr r3, [pc, #204] @ 2b0f58 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -105941,74 +105941,74 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2b0f4c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 8b71a4 │ │ │ │ + b 8b7174 │ │ │ │ ldr r3, [pc, #188] @ 2b0f7c │ │ │ │ subs r9, r4, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ movne r9, #1 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b0f28 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 2b0f88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2b0d9c │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b0e04 │ │ │ │ b 2b0e78 │ │ │ │ ldr r0, [pc, #92] @ 2b0f8c │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2b0f10 │ │ │ │ ldr r0, [pc, #76] @ 2b0f90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2b0e78 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - addeq r8, r7, r0, lsl #26 │ │ │ │ + ldrdeq r8, [r7], r0 │ │ │ │ addseq r9, pc, r4, ror #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrsbeq ip, [r2], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq ip, r2, ip, lsl r9 │ │ │ │ + rsbseq ip, r2, r4, lsr #17 │ │ │ │ + rsbseq ip, r2, ip, ror #17 │ │ │ │ addseq r9, pc, r0, lsr #27 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r9, pc, r8, ror sp @ │ │ │ │ andeq r1, r0, ip, lsl #4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r5, r0, r0, asr #7 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq ip, r2, r0, asr #18 │ │ │ │ + rsbseq ip, r2, r0, lsl r9 │ │ │ │ umullseq r9, pc, r4, ip @ │ │ │ │ + rsbseq ip, r2, r0, lsr r8 │ │ │ │ + rsbseq ip, r2, r4, lsr r8 │ │ │ │ rsbseq ip, r2, r0, ror #16 │ │ │ │ - rsbseq ip, r2, r4, ror #16 │ │ │ │ - @ instruction: 0x0072c890 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2b0fa4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addseq sp, r0, r0, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #248] @ 2b10b8 │ │ │ │ ldr r2, [pc, #248] @ 2b10bc │ │ │ │ @@ -106016,44 +106016,44 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #216] @ 2b10c4 │ │ │ │ ldr r3, [pc, #216] @ 2b10c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #212] @ 2b10cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #204] @ 2b10d0 │ │ │ │ add r5, pc, r5 │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #196] @ 2b10d4 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 7592a4 │ │ │ │ + bl 759274 │ │ │ │ ldr r3, [pc, #184] @ 2b10d8 │ │ │ │ ldr r2, [pc, #184] @ 2b10dc │ │ │ │ ldr r1, [pc, #184] @ 2b10e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 759418 │ │ │ │ + bl 7593e8 │ │ │ │ ldr r3, [pc, #164] @ 2b10e4 │ │ │ │ ldr r2, [pc, #164] @ 2b10e8 │ │ │ │ ldr r1, [pc, #164] @ 2b10ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 759418 │ │ │ │ + bl 7593e8 │ │ │ │ ldr r0, [pc, #144] @ 2b10f0 │ │ │ │ ldr r3, [pc, #144] @ 2b10f4 │ │ │ │ ldr ip, [pc, #144] @ 2b10f8 │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r2, [pc, #140] @ 2b10fc │ │ │ │ ldr r1, [pc, #140] @ 2b1100 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -106061,42 +106061,42 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75958c │ │ │ │ + bl 75955c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r8, r7, ip, lsr #22 │ │ │ │ - rsbseq r8, r2, r0, lsr #13 │ │ │ │ - rsbseq r8, r2, r8, ror r6 │ │ │ │ + strdeq r8, [r7], ip │ │ │ │ + rsbseq r8, r2, r0, ror r6 │ │ │ │ + rsbseq r8, r2, r8, asr #12 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ andeq r1, r0, ip, asr #32 │ │ │ │ - rsbseq ip, r2, r4, lsl #20 │ │ │ │ + ldrsbeq ip, [r2], #-148 @ 0xffffff6c @ │ │ │ │ addseq r9, pc, ip, lsl fp @ │ │ │ │ andeq r0, r0, ip, lsl pc │ │ │ │ andeq r0, r0, r0, lsr lr │ │ │ │ muleq r0, ip, lr │ │ │ │ - ldrsbeq ip, [r2], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq ip, r2, r8, lsr #19 │ │ │ │ andeq r0, r0, r8, lsr sp │ │ │ │ andeq r0, r0, r4, lsr #27 │ │ │ │ - strdeq pc, [r0], r8 │ │ │ │ + addeq pc, r0, r8, asr #23 │ │ │ │ andeq r2, r0, r0, asr #5 │ │ │ │ andeq r0, r0, r0, lsr ip │ │ │ │ andeq r0, r0, r4, lsr #25 │ │ │ │ - @ instruction: 0x0072c990 │ │ │ │ - @ instruction: 0x0072c998 │ │ │ │ + rsbseq ip, r2, r0, ror #18 │ │ │ │ + rsbseq ip, r2, r8, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #30] │ │ │ │ ldr r1, [pc, #216] @ 2b11f8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -106175,15 +106175,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #236] @ 0xec │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r5, #0 │ │ │ │ add r9, sp, #44 @ 0x2c │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r1, r5 │ │ │ │ add sl, sp, #140 @ 0x8c │ │ │ │ strb r5, [sp, #13] │ │ │ │ strb r5, [sp, #14] │ │ │ │ @@ -106262,27 +106262,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #920] @ 2b174c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 2b1594 │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r3, [pc, #900] @ 2b1750 │ │ │ │ mov r2, #320 @ 0x140 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 9977ec │ │ │ │ + bl 9977bc │ │ │ │ ldr r2, [pc, #864] @ 2b1754 │ │ │ │ ldr r3, [pc, #812] @ 2b1724 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -106301,15 +106301,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, #316 @ 0x13c │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 9978e4 │ │ │ │ + bl 9978b4 │ │ │ │ b 2b13ec │ │ │ │ sub r2, r3, #352 @ 0x160 │ │ │ │ cmp r2, #352 @ 0x160 │ │ │ │ bcc 2b14c4 │ │ │ │ ldrb r2, [r0, #-100] @ 0xffffff9c │ │ │ │ asr r2, r2, r1 │ │ │ │ tst r2, #1 │ │ │ │ @@ -106358,15 +106358,15 @@ │ │ │ │ ldr ip, [pc, #568] @ 2b175c │ │ │ │ ldr r2, [pc, #568] @ 2b1760 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 2b13ec │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [pc, #536] @ 2b1764 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r2, sp, #15 │ │ │ │ strb r3, [sp, #15] │ │ │ │ bl 249b24 <__ioctl_time64@plt> │ │ │ │ @@ -106380,24 +106380,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #488] @ 2b1774 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ bl 249590 │ │ │ │ b 2b13ec │ │ │ │ ldr r1, [pc, #464] @ 2b1778 │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9ad080 │ │ │ │ + bl 9ad050 │ │ │ │ ldr r3, [r4, #800] @ 0x320 │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ strbne r3, [r4, #29] │ │ │ │ beq 2b163c │ │ │ │ ldr r3, [pc, #424] @ 2b177c │ │ │ │ mov r0, #0 │ │ │ │ @@ -106416,15 +106416,15 @@ │ │ │ │ ldr r2, [pc, #372] @ 2b1780 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [pc, #356] @ 2b1784 │ │ │ │ mov r0, r6 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 2b1594 │ │ │ │ ldrb r3, [sp, #15] │ │ │ │ tst r3, #1 │ │ │ │ bne 2b1648 │ │ │ │ ldrb r3, [sp, #13] │ │ │ │ b 2b1334 │ │ │ │ mov r0, r4 │ │ │ │ @@ -106462,66 +106462,66 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #356 @ 0x164 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 2b1594 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ ldr r3, [pc, #176] @ 2b179c │ │ │ │ ldr r2, [pc, #176] @ 2b17a0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #172] @ 2b17a4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 2b1594 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - ldrdeq r8, [r7], r4 │ │ │ │ + addeq r8, r7, r4, lsr #17 │ │ │ │ @ instruction: 0x009f98f4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq ip, r2, ip, ror #15 │ │ │ │ - rsbseq ip, r2, ip, ror #15 │ │ │ │ + ldrheq ip, [r2], #-124 @ 0xffffff84 @ │ │ │ │ + ldrheq ip, [r2], #-124 @ 0xffffff84 @ │ │ │ │ andhi r4, r4, r1, lsl #10 │ │ │ │ andhi r4, r1, r0, lsr #10 │ │ │ │ rsbhi r4, r0, r1, lsr #10 │ │ │ │ rsbhi r4, r0, r8, lsl r5 │ │ │ │ - addeq r8, r7, r4, asr r7 │ │ │ │ - rsbseq ip, r2, r8, asr r7 │ │ │ │ - rsbseq ip, r2, r8, ror r6 │ │ │ │ + addeq r8, r7, r4, lsr #14 │ │ │ │ + rsbseq ip, r2, r8, lsr #14 │ │ │ │ + rsbseq ip, r2, r8, asr #12 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ - @ instruction: 0x0072c69c │ │ │ │ + rsbseq ip, r2, ip, ror #12 │ │ │ │ addseq r9, pc, r8, lsr #14 │ │ │ │ andhi r4, r1, r2, lsr #10 │ │ │ │ - rsbseq ip, r2, r8, lsr #10 │ │ │ │ + ldrsheq ip, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ andhi r4, r1, r3, lsr #10 │ │ │ │ - addeq r8, r7, ip, ror r5 │ │ │ │ - rsbseq ip, r2, r4, lsr #11 │ │ │ │ - rsbseq ip, r2, r0, lsr #9 │ │ │ │ + addeq r8, r7, ip, asr #10 │ │ │ │ + rsbseq ip, r2, r4, ror r5 │ │ │ │ + rsbseq ip, r2, r0, ror r4 │ │ │ │ muleq r0, fp, r1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ strdeq r8, [r0], r8 @ │ │ │ │ - rsbseq ip, r2, ip, ror r4 │ │ │ │ + rsbseq ip, r2, ip, asr #8 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andshi r4, r8, r0, asr #10 │ │ │ │ andshi r4, r8, r1, asr #10 │ │ │ │ - addeq r8, r7, r4, lsr r4 │ │ │ │ - rsbseq ip, r2, r8, ror #7 │ │ │ │ - rsbseq ip, r2, ip, asr r3 │ │ │ │ - strdeq r8, [r7], ip │ │ │ │ - ldrsbeq ip, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq ip, r2, r4, lsr #6 │ │ │ │ + addeq r8, r7, r4, lsl #8 │ │ │ │ + ldrheq ip, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq ip, r2, ip, lsr #6 │ │ │ │ + addeq r8, r7, ip, asr #7 │ │ │ │ + rsbseq ip, r2, r8, lsr #7 │ │ │ │ + ldrsheq ip, [r2], #-36 @ 0xffffffdc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r9, [pc, #1224] @ 2b1c88 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -106649,15 +106649,15 @@ │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 24a9f4 <__fprintf_chk@plt> │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 9ad080 │ │ │ │ + bl 9ad050 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 249590 │ │ │ │ ldrh r1, [r6, #10] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2b1b34 │ │ │ │ @@ -106828,20 +106828,20 @@ │ │ │ │ subs r2, r2, #0 │ │ │ │ movne r2, #1 │ │ │ │ mov r0, r1 │ │ │ │ bl 2a7150 │ │ │ │ b 2b17d4 │ │ │ │ addseq r9, pc, ip, asr #6 │ │ │ │ rscseq pc, pc, r0, lsl #30 │ │ │ │ - @ instruction: 0x008782b4 │ │ │ │ - addeq r8, r7, r8, lsl #4 │ │ │ │ + addeq r8, r7, r4, lsl #5 │ │ │ │ + ldrdeq r8, [r7], r8 @ │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - addeq r8, r7, r0, ror #2 │ │ │ │ - rsbseq ip, r2, r0, lsr #3 │ │ │ │ - addeq r8, r7, sl, ror r0 │ │ │ │ + addeq r8, r7, r0, lsr r1 │ │ │ │ + rsbseq ip, r2, r0, ror r1 │ │ │ │ + addeq r8, r7, sl, asr #32 │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2b1d10 │ │ │ │ mov r4, r1 │ │ │ │ @@ -106850,53 +106850,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ str r4, [r0, #856] @ 0x358 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r7, r7, r8, lsr #28 │ │ │ │ - rsbseq fp, r2, r4, asr sp │ │ │ │ - rsbseq fp, r2, r4, ror #26 │ │ │ │ + strdeq r7, [r7], r8 │ │ │ │ + rsbseq fp, r2, r4, lsr #26 │ │ │ │ + rsbseq fp, r2, r4, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2b1d78 │ │ │ │ ldr r2, [pc, #68] @ 2b1d7c │ │ │ │ ldr r1, [pc, #68] @ 2b1d80 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r0, [r0, #856] @ 0x358 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x00877dbc │ │ │ │ - rsbseq fp, r2, r8, ror #25 │ │ │ │ - ldrsheq fp, [r2], #-200 @ 0xffffff38 @ │ │ │ │ + addeq r7, r7, ip, lsl #27 │ │ │ │ + ldrheq fp, [r2], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq fp, r2, r8, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2b1de8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 2b1dec │ │ │ │ @@ -106904,53 +106904,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ strb r4, [r0, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r7, r7, r0, asr sp │ │ │ │ - rsbseq fp, r2, ip, ror ip │ │ │ │ - rsbseq fp, r2, ip, lsl #25 │ │ │ │ + addeq r7, r7, r0, lsr #26 │ │ │ │ + rsbseq fp, r2, ip, asr #24 │ │ │ │ + rsbseq fp, r2, ip, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2b1e50 │ │ │ │ ldr r2, [pc, #68] @ 2b1e54 │ │ │ │ ldr r1, [pc, #68] @ 2b1e58 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldrb r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r7, r7, r4, ror #25 │ │ │ │ - rsbseq fp, r2, r0, lsl ip │ │ │ │ - rsbseq fp, r2, r0, lsr #24 │ │ │ │ + @ instruction: 0x00877cb4 │ │ │ │ + rsbseq fp, r2, r0, ror #23 │ │ │ │ + ldrsheq fp, [r2], #-176 @ 0xffffff50 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2b1ec0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 2b1ec4 │ │ │ │ @@ -106958,90 +106958,90 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ strb r4, [r0, #31] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r7, r7, r8, ror ip │ │ │ │ - rsbseq fp, r2, r4, lsr #23 │ │ │ │ - ldrheq fp, [r2], #-180 @ 0xffffff4c @ │ │ │ │ + addeq r7, r7, r8, asr #24 │ │ │ │ + rsbseq fp, r2, r4, ror fp │ │ │ │ + rsbseq fp, r2, r4, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2b1f28 │ │ │ │ ldr r2, [pc, #68] @ 2b1f2c │ │ │ │ ldr r1, [pc, #68] @ 2b1f30 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldrb r0, [r0, #31] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r7, r7, ip, lsl #24 │ │ │ │ - rsbseq fp, r2, r8, lsr fp │ │ │ │ - rsbseq fp, r2, r8, asr #22 │ │ │ │ + ldrdeq r7, [r7], ip │ │ │ │ + rsbseq fp, r2, r8, lsl #22 │ │ │ │ + rsbseq fp, r2, r8, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2b1f80 │ │ │ │ ldr r2, [pc, #52] @ 2b1f84 │ │ │ │ ldr r1, [pc, #52] @ 2b1f88 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24ae38 │ │ │ │ - addeq r7, r7, r4, lsr #23 │ │ │ │ - ldrsbeq fp, [r2], #-160 @ 0xffffff60 @ │ │ │ │ - rsbseq fp, r2, r0, ror #21 │ │ │ │ + addeq r7, r7, r4, ror fp │ │ │ │ + rsbseq fp, r2, r0, lsr #21 │ │ │ │ + ldrheq fp, [r2], #-160 @ 0xffffff60 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #148] @ 2b2038 │ │ │ │ ldr r2, [pc, #148] @ 2b203c │ │ │ │ ldr r1, [pc, #148] @ 2b2040 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldrb r3, [r0, #808] @ 0x328 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b2018 │ │ │ │ ldr r2, [r0, #860] @ 0x35c │ │ │ │ ldr r1, [r0, #864] @ 0x360 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -107051,28 +107051,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r1] │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r4, #864] @ 0x360 │ │ │ │ str r3, [r4, #860] @ 0x35c │ │ │ │ - bl 9ad080 │ │ │ │ + bl 9ad050 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ bl 249590 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 248b1c │ │ │ │ ldr r3, [pc, #20] @ 2b2044 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ b 2b1ff0 │ │ │ │ - addeq r7, r7, ip, asr #22 │ │ │ │ - rsbseq fp, r2, r4, ror sl │ │ │ │ - rsbseq fp, r2, r4, lsl #21 │ │ │ │ + addeq r7, r7, ip, lsl fp │ │ │ │ + rsbseq fp, r2, r4, asr #20 │ │ │ │ + rsbseq fp, r2, r4, asr sl │ │ │ │ adceq r7, r0, r0, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #172] @ 2b210c │ │ │ │ ldr r6, [pc, #172] @ 2b2110 │ │ │ │ @@ -107083,15 +107083,15 @@ │ │ │ │ add r3, r7, #24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r2 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b20cc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 24ae38 │ │ │ │ str r0, [r4, #20] │ │ │ │ @@ -107106,27 +107106,27 @@ │ │ │ │ ldr ip, [pc, #68] @ 2b2118 │ │ │ │ ldr r2, [pc, #68] @ 2b211c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - umulleq r7, r7, r4, sl @ │ │ │ │ - ldrheq fp, [r2], #-152 @ 0xffffff68 @ │ │ │ │ - ldrheq fp, [r2], #-156 @ 0xffffff64 @ │ │ │ │ - rsbseq fp, r2, r4, ror sl │ │ │ │ + addeq r7, r7, r4, ror #20 │ │ │ │ + rsbseq fp, r2, r8, lsl #19 │ │ │ │ + rsbseq fp, r2, ip, lsl #19 │ │ │ │ + rsbseq fp, r2, r4, asr #20 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ │ │ │ │ 002b2120 : │ │ │ │ ldr r3, [pc, #176] @ 2b21d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -107160,27 +107160,27 @@ │ │ │ │ popge {r4, pc} │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 248eb8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #48] @ 2b21e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998450 │ │ │ │ + bl 998420 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x00a075b8 │ │ │ │ adceq sl, ip, r4, lsr #8 │ │ │ │ - ldrsheq fp, [r2], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq fp, r2, ip, asr #19 │ │ │ │ adceq sl, ip, r0, ror #7 │ │ │ │ - rsbseq fp, r2, r0, asr #19 │ │ │ │ + @ instruction: 0x0072b990 │ │ │ │ andeq r0, r0, r0 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r0, #456] @ 0x1c8 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2b2298 │ │ │ │ cmp r3, #3 │ │ │ │ beq 2b2258 │ │ │ │ @@ -107348,36 +107348,36 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #96] @ 2b24fc │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq r7, r7, r0, lsl #17 │ │ │ │ - ldrdeq pc, [r1], r4 │ │ │ │ - rsbseq r4, sp, r0, ror #8 │ │ │ │ - rsbseq fp, r2, r0, lsl #17 │ │ │ │ - rsbseq fp, r2, r0, ror r8 │ │ │ │ - rsbseq fp, r2, r4, ror #16 │ │ │ │ - rsbseq fp, r2, r8, asr r8 │ │ │ │ - rsbseq r2, sl, r8, lsr #22 │ │ │ │ - addeq r7, r7, r5, ror #15 │ │ │ │ - ldrsheq r4, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbseq r7, r3, ip, lsr lr │ │ │ │ - rsbseq r7, sl, r0, lsr #15 │ │ │ │ - rsbseq fp, r2, r8, lsr #15 │ │ │ │ - rsbseq fp, r2, r4, asr #15 │ │ │ │ - rsbseq fp, r2, r0, asr #15 │ │ │ │ - rsbseq fp, r2, r0, lsl r8 │ │ │ │ - rsbseq fp, r2, r0, lsl r8 │ │ │ │ - ldrsbeq fp, [r2], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq fp, r2, ip, lsr #15 │ │ │ │ - rsbseq fp, r2, r4, lsl #15 │ │ │ │ - rsbseq fp, r2, ip, asr r7 │ │ │ │ - rsbseq fp, r2, r0, asr #15 │ │ │ │ + addeq r7, r7, r0, asr r8 │ │ │ │ + addeq pc, r1, r4, lsr #3 │ │ │ │ + rsbseq r4, sp, r0, lsr r4 │ │ │ │ + rsbseq fp, r2, r0, asr r8 │ │ │ │ + rsbseq fp, r2, r0, asr #16 │ │ │ │ + rsbseq fp, r2, r4, lsr r8 │ │ │ │ + rsbseq fp, r2, r8, lsr #16 │ │ │ │ + ldrsheq r2, [sl], #-168 @ 0xffffff58 @ │ │ │ │ + @ instruction: 0x008777b5 │ │ │ │ + rsbseq r4, sp, r0, asr #7 │ │ │ │ + rsbseq r7, r3, ip, lsl #28 │ │ │ │ + rsbseq r7, sl, r0, ror r7 │ │ │ │ + rsbseq fp, r2, r8, ror r7 │ │ │ │ + @ instruction: 0x0072b794 │ │ │ │ + @ instruction: 0x0072b790 │ │ │ │ + rsbseq fp, r2, r0, ror #15 │ │ │ │ + rsbseq fp, r2, r0, ror #15 │ │ │ │ + rsbseq fp, r2, r4, lsr #15 │ │ │ │ + rsbseq fp, r2, ip, ror r7 │ │ │ │ + rsbseq fp, r2, r4, asr r7 │ │ │ │ + rsbseq fp, r2, ip, lsr #14 │ │ │ │ + @ instruction: 0x0072b790 │ │ │ │ ldr ip, [pc, #656] @ 2b2798 │ │ │ │ sub r0, r0, #2 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r0, #18 │ │ │ │ bhi 2b2520 │ │ │ │ ldrb r0, [ip, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ @@ -107536,16 +107536,16 @@ │ │ │ │ strb r3, [r2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - addeq r7, r7, r2, ror r6 │ │ │ │ - addeq r7, r7, r9, ror r5 │ │ │ │ + addeq r7, r7, r2, asr #12 │ │ │ │ + addeq r7, r7, r9, asr #10 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -107562,26 +107562,26 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bhi 2b28c4 │ │ │ │ ldr r2, [pc, #216] @ 2b28cc │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 975730 │ │ │ │ + bl 975700 │ │ │ │ ldr ip, [pc, #196] @ 2b28d0 │ │ │ │ ldr r3, [pc, #196] @ 2b28d4 │ │ │ │ ldr r1, [pc, #196] @ 2b28d8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #148 @ 0x94 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -107614,17 +107614,17 @@ │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5, #4] │ │ │ │ b 2b287c │ │ │ │ bl 24aa9c │ │ │ │ addseq r8, pc, r0, asr r3 @ │ │ │ │ andeq r3, r0, ip, lsr #16 │ │ │ │ - rsbseq fp, r2, r0, ror #8 │ │ │ │ - addeq r7, r7, r0, asr #12 │ │ │ │ - rsbseq fp, r2, r8, asr #8 │ │ │ │ + rsbseq fp, r2, r0, lsr r4 │ │ │ │ + addeq r7, r7, r0, lsl r6 │ │ │ │ + rsbseq fp, r2, r8, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #244] @ 2b29ec │ │ │ │ mov r9, r3 │ │ │ │ @@ -107635,33 +107635,33 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 7a5018 │ │ │ │ + bl 7a4fe8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2b2970 │ │ │ │ mov r0, #28 │ │ │ │ bl 248810 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b27a8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 94a25c │ │ │ │ + bl 94a22c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b29b4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 965754 │ │ │ │ + bl 965724 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 997bc8 │ │ │ │ + bl 997b98 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #120] @ 2b29f4 │ │ │ │ ldr r3, [pc, #112] @ 2b29f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -107779,50 +107779,50 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #28] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 2b2bec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2b2a9c │ │ │ │ ldr r0, [pc, #64] @ 2b2bf0 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib sp, {r7, r8, r9, sl} │ │ │ │ str r4, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2b2a9c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r8, pc, r8, lsl #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrsbeq r8, [pc], r4 │ │ │ │ addseq r8, pc, r8, ror r0 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r1, r0, ip, lsr #20 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrsheq fp, [r2], #-8 @ │ │ │ │ - rsbseq fp, r2, ip, ror r1 │ │ │ │ + rsbseq fp, r2, r8, asr #1 │ │ │ │ + rsbseq fp, r2, ip, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #292] @ 2b2d38 │ │ │ │ @@ -107846,22 +107846,22 @@ │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b2d04 │ │ │ │ add r7, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7a5018 │ │ │ │ + bl 7a4fe8 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2b2c90 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ bl 2b27a8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 94a25c │ │ │ │ + bl 94a22c │ │ │ │ mov r0, r4 │ │ │ │ bl 2b22d0 │ │ │ │ bl 24ae38 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [r5, #16] │ │ │ │ bne 2b2cec │ │ │ │ @@ -107878,38 +107878,38 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 9655e4 │ │ │ │ + bl 9655b4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 997bc8 │ │ │ │ + bl 997b98 │ │ │ │ mov r5, #0 │ │ │ │ b 2b2cac │ │ │ │ ldr r3, [pc, #56] @ 2b2d44 │ │ │ │ ldr r0, [pc, #56] @ 2b2d48 │ │ │ │ ldr r1, [pc, #56] @ 2b2d4c │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #165 @ 0xa5 │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 2b2c90 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r7, pc, r8, lsl #30 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, pc, r8, ror #28 │ │ │ │ - addeq r7, r7, r0, asr #2 │ │ │ │ - rsbseq fp, r2, ip, lsr #1 │ │ │ │ - rsbseq sl, r2, r8, asr #30 │ │ │ │ + addeq r7, r7, r0, lsl r1 │ │ │ │ + rsbseq fp, r2, ip, ror r0 │ │ │ │ + rsbseq sl, r2, r8, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb ip, [sp, #44] @ 0x2c │ │ │ │ ldrb r7, [sp, #40] @ 0x28 │ │ │ │ @@ -107937,20 +107937,20 @@ │ │ │ │ movne r2, #20 │ │ │ │ moveq r2, #1 │ │ │ │ b 2b2d94 │ │ │ │ ldr r1, [pc, #188] @ 2b2e90 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r2 │ │ │ │ - bl 754324 │ │ │ │ + bl 7542f4 │ │ │ │ ldr r1, [pc, #172] @ 2b2e94 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754324 │ │ │ │ + bl 7542f4 │ │ │ │ orrs r0, r9, r0 │ │ │ │ beq 2b2e50 │ │ │ │ mov r3, #19 │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r8] │ │ │ │ bne 2b2e28 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -107967,107 +107967,107 @@ │ │ │ │ b 2b2da0 │ │ │ │ cmp r9, #0 │ │ │ │ ldreq r3, [pc, #88] @ 2b2ea0 │ │ │ │ movne r3, #260 @ 0x104 │ │ │ │ str r3, [r6] │ │ │ │ b 2b2da0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754864 │ │ │ │ + bl 754834 │ │ │ │ ldr r3, [pc, #68] @ 2b2ea4 │ │ │ │ ldr ip, [pc, #68] @ 2b2ea8 │ │ │ │ ldr r1, [pc, #68] @ 2b2eac │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #60] @ 2b2eb0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ mvn r0, #0 │ │ │ │ b 2b2da4 │ │ │ │ - rsbseq fp, r2, r8 │ │ │ │ - rsbseq fp, r2, r8 │ │ │ │ + ldrsbeq sl, [r2], #-248 @ 0xffffff08 @ │ │ │ │ + ldrsbeq sl, [r2], #-248 @ 0xffffff08 @ │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - addeq r6, r7, ip, ror #31 │ │ │ │ - @ instruction: 0x0072af98 │ │ │ │ - ldrsheq sl, [r2], #-212 @ 0xffffff2c @ │ │ │ │ + @ instruction: 0x00876fbc │ │ │ │ + rsbseq sl, r2, r8, ror #30 │ │ │ │ + rsbseq sl, r2, r4, asr #27 │ │ │ │ andeq r0, r0, r7, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ beq 2b2f2c │ │ │ │ - bl 7aebbc │ │ │ │ + bl 7aeb8c │ │ │ │ ldr r1, [pc, #216] @ 2b2fbc │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r7, #28] │ │ │ │ - bl 7aec2c │ │ │ │ + bl 7aebfc │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r7, #28] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #1 │ │ │ │ - bl 7aedf0 │ │ │ │ + bl 7aedc0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b2fa0 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2b2eec │ │ │ │ ldr r1, [pc, #164] @ 2b2fc0 │ │ │ │ ldr r0, [r7, #28] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7af0d4 │ │ │ │ + bl 7af0a4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2b2f88 │ │ │ │ - bl 7aebbc │ │ │ │ + bl 7aeb8c │ │ │ │ ldr r1, [pc, #132] @ 2b2fc4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r7, #32] │ │ │ │ - bl 7aec2c │ │ │ │ + bl 7aebfc │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r7, #32] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #1 │ │ │ │ - bl 7aedf0 │ │ │ │ + bl 7aedc0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b2fa0 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 2b2f48 │ │ │ │ ldr r1, [pc, #80] @ 2b2fc8 │ │ │ │ ldr r0, [r7, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ - bl 7af0d4 │ │ │ │ + bl 7af0a4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq sl, r2, ip, lsr pc │ │ │ │ + rsbseq sl, r2, ip, lsl #30 │ │ │ │ andeq sl, r0, ip, lsl r6 │ │ │ │ - rsbseq sl, r2, ip, ror #29 │ │ │ │ + ldrheq sl, [r2], #-236 @ 0xffffff14 @ │ │ │ │ andeq sl, r0, r8, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -108152,15 +108152,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #10 │ │ │ │ ldr r5, [pc, #668] @ 2b33d4 │ │ │ │ movne r5, #0 │ │ │ │ - bl 989234 │ │ │ │ + bl 989204 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b3388 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ adds r1, r5, r3 │ │ │ │ adc r2, r0, #0 │ │ │ │ orr r3, r1, r3 │ │ │ │ @@ -108185,15 +108185,15 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ strb sl, [r4, #19] │ │ │ │ strb r3, [r4, #21] │ │ │ │ strb fp, [r4, #20] │ │ │ │ str r4, [r8] │ │ │ │ bge 2b307c │ │ │ │ mov r0, r4 │ │ │ │ - bl 94a25c │ │ │ │ + bl 94a22c │ │ │ │ b 2b307c │ │ │ │ cmp r6, #0 │ │ │ │ beq 2b3358 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r5 │ │ │ │ bl 248ea0 │ │ │ │ @@ -108230,15 +108230,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #388] @ 2b33e4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #384] @ 2b33e8 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ mvn r5, #0 │ │ │ │ b 2b31b8 │ │ │ │ cmn r7, #1 │ │ │ │ beq 2b3328 │ │ │ │ ldr r0, [pc, #352] @ 2b33ec │ │ │ │ add r1, r7, #5696 @ 0x1640 │ │ │ │ add r1, r1, #4 │ │ │ │ @@ -108262,146 +108262,146 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ ldr r2, [pc, #272] @ 2b33fc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 2b3274 │ │ │ │ ldr r1, [pc, #256] @ 2b3400 │ │ │ │ ldr r3, [pc, #256] @ 2b3404 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #248] @ 2b3408 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #244] @ 2b340c │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 2b3274 │ │ │ │ ldr r1, [pc, #224] @ 2b3410 │ │ │ │ ldr r3, [pc, #224] @ 2b3414 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #216] @ 2b3418 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #212] @ 2b341c │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 2b3274 │ │ │ │ ldr r1, [pc, #192] @ 2b3420 │ │ │ │ ldr r3, [pc, #192] @ 2b3424 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #184] @ 2b3428 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #180] @ 2b342c │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 2b3274 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [pc, #156] @ 2b3430 │ │ │ │ ldr r2, [pc, #156] @ 2b3434 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #152] @ 2b3438 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ ldr r2, [pc, #136] @ 2b343c │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 2b3274 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r7, pc, ip, lsr #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrsheq sl, [r2], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq sl, r2, ip, asr #27 │ │ │ │ umullseq r7, pc, r8, sl @ │ │ │ │ andeq r1, r0, ip, lsl #14 │ │ │ │ - rsbseq sl, sp, r8, lsl #22 │ │ │ │ - ldrsheq sl, [r2], #-176 @ 0xffffff50 @ │ │ │ │ - strdeq r6, [r7], r8 │ │ │ │ - ldrsheq sl, [r2], #-152 @ 0xffffff68 @ │ │ │ │ + ldrsbeq sl, [sp], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq sl, r2, r0, asr #23 │ │ │ │ + addeq r6, r7, r8, asr #23 │ │ │ │ + rsbseq sl, r2, r8, asr #19 │ │ │ │ andeq r0, r0, r2, lsr #29 │ │ │ │ - rsbseq sl, sp, r4, ror #19 │ │ │ │ - addeq r6, r7, ip, ror fp │ │ │ │ - rsbseq sl, r2, ip, lsl #24 │ │ │ │ - rsbseq sl, r2, r8, ror r9 │ │ │ │ - ldrdeq r0, [r0], -pc @ │ │ │ │ - rsbseq sl, r2, r0, lsl #23 │ │ │ │ - addeq r6, r7, r8, asr #22 │ │ │ │ + ldrheq sl, [sp], #-148 @ 0xffffff6c @ │ │ │ │ + addeq r6, r7, ip, asr #22 │ │ │ │ + ldrsbeq sl, [r2], #-188 @ 0xffffff44 @ │ │ │ │ rsbseq sl, r2, r8, asr #18 │ │ │ │ - @ instruction: 0x00000eb9 │ │ │ │ - rsbseq sl, r2, ip, ror #22 │ │ │ │ + ldrdeq r0, [r0], -pc @ │ │ │ │ + rsbseq sl, r2, r0, asr fp │ │ │ │ addeq r6, r7, r8, lsl fp │ │ │ │ rsbseq sl, r2, r8, lsl r9 │ │ │ │ - andeq r0, r0, fp, asr #29 │ │ │ │ - rsbseq sl, r2, r8, lsl #22 │ │ │ │ + @ instruction: 0x00000eb9 │ │ │ │ + rsbseq sl, r2, ip, lsr fp │ │ │ │ addeq r6, r7, r8, ror #21 │ │ │ │ rsbseq sl, r2, r8, ror #17 │ │ │ │ + andeq r0, r0, fp, asr #29 │ │ │ │ + ldrsbeq sl, [r2], #-168 @ 0xffffff58 @ │ │ │ │ + @ instruction: 0x00876ab8 │ │ │ │ + ldrheq sl, [r2], #-136 @ 0xffffff78 @ │ │ │ │ @ instruction: 0x00000eb2 │ │ │ │ - @ instruction: 0x00876ab4 │ │ │ │ - rsbseq sl, r2, r4, lsr #22 │ │ │ │ - ldrheq sl, [r2], #-128 @ 0xffffff80 @ │ │ │ │ + addeq r6, r7, r4, lsl #21 │ │ │ │ + ldrsheq sl, [r2], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq sl, r2, r0, lsl #17 │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b346c │ │ │ │ - bl 7af3c0 │ │ │ │ + bl 7af390 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 75503c │ │ │ │ + bl 75500c │ │ │ │ ldr r0, [r4, #32] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ str r3, [r4, #28] │ │ │ │ beq 2b348c │ │ │ │ - bl 7af3c0 │ │ │ │ + bl 7af390 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 75503c │ │ │ │ + bl 75500c │ │ │ │ add r5, r4, #569344 @ 0x8b000 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, #0 │ │ │ │ add r3, r5, #3008 @ 0xbc0 │ │ │ │ mov r1, #0 │ │ │ │ str r6, [r4, #32] │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r0, [r5, #3020] @ 0xbcc │ │ │ │ cmp r0, r6 │ │ │ │ beq 2b34bc │ │ │ │ - bl 75503c │ │ │ │ + bl 75500c │ │ │ │ str r6, [r5, #3020] @ 0xbcc │ │ │ │ ldr r0, [r5, #3024] @ 0xbd0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b34d4 │ │ │ │ - bl 753eec │ │ │ │ + bl 753ebc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3024] @ 0xbd0 │ │ │ │ mov r6, #0 │ │ │ │ ldr r0, [r5, #3028] @ 0xbd4 │ │ │ │ bl 248b1c │ │ │ │ str r6, [r5, #3028] @ 0xbd4 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r6 │ │ │ │ bne 2b3530 │ │ │ │ ldr r0, [r5, #3032] @ 0xbd8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b3508 │ │ │ │ - bl 753eec │ │ │ │ + bl 753ebc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3032] @ 0xbd8 │ │ │ │ ldr r0, [r5, #3036] @ 0xbdc │ │ │ │ bl 248b1c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3036] @ 0xbdc │ │ │ │ mov r0, #0 │ │ │ │ @@ -108412,15 +108412,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ bl 2a4508 │ │ │ │ str r6, [r4, #80] @ 0x50 │ │ │ │ b 2b34f0 │ │ │ │ ldr r0, [pc, #4] @ 2b354c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9996c8 │ │ │ │ + b 999698 │ │ │ │ adceq r6, r0, r4, asr #3 │ │ │ │ ldr r1, [pc, #76] @ 2b35a4 │ │ │ │ ldr r2, [pc, #76] @ 2b35a8 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, r2 │ │ │ │ cmpeq ip, r1 │ │ │ │ @@ -108437,17 +108437,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2b35b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq r6, r7, r8, asr #17 │ │ │ │ - ldrsbeq sl, [r2], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq sl, r2, r0, ror #18 │ │ │ │ + umulleq r6, r7, r8, r8 │ │ │ │ + rsbseq sl, r2, r0, lsr #13 │ │ │ │ + rsbseq sl, r2, r0, lsr r9 │ │ │ │ andeq r0, r0, ip, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #516] @ 2b37d8 │ │ │ │ ldr r3, [pc, #516] @ 2b37dc │ │ │ │ @@ -108503,15 +108503,15 @@ │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ beq 2b36dc │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #32 │ │ │ │ str r2, [r4, #24] │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ str r3, [r4, #20] │ │ │ │ - bl 98f320 │ │ │ │ + bl 98f2f0 │ │ │ │ bl 2cf5b4 │ │ │ │ ldr r3, [pc, #312] @ 2b37fc │ │ │ │ add r0, r4, #40 @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ bl 29fb14 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ @@ -108559,49 +108559,49 @@ │ │ │ │ mov r1, lr │ │ │ │ add r0, sp, #8 │ │ │ │ str lr, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ str lr, [sp, #16] │ │ │ │ str lr, [sp, #20] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2b3818 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r6, [r8] │ │ │ │ b 2b3680 │ │ │ │ ldr r0, [pc, #88] @ 2b381c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r6, [r8] │ │ │ │ b 2b3680 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r7, pc, r8, asr #10 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq fp, r8, r8, ror #23 │ │ │ │ addseq r7, pc, ip, lsl r5 @ │ │ │ │ strdeq r6, [r0], r0 @ │ │ │ │ andeq fp, r8, r4, lsr #23 │ │ │ │ andeq r3, r0, ip, lsr #11 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq fp, r0, r8, lsl #10 │ │ │ │ addseq fp, ip, ip, lsr #14 │ │ │ │ addseq r7, pc, r8, lsr r4 @ │ │ │ │ - rsbseq sl, r2, r4, lsr #16 │ │ │ │ + ldrsheq sl, [r2], #-116 @ 0xffffff8c @ │ │ │ │ addseq fp, r0, r0, ror #8 │ │ │ │ andeq r2, r0, r8, lsr #15 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq sl, r2, r4, ror #14 │ │ │ │ - rsbseq sl, r2, r0, ror r7 │ │ │ │ + rsbseq sl, r2, r4, lsr r7 │ │ │ │ + rsbseq sl, r2, r0, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #316] @ 2b3974 │ │ │ │ ldr r3, [pc, #316] @ 2b3978 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -108619,15 +108619,15 @@ │ │ │ │ b 2b38c4 │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ ldrb r3, [r7, #537] @ 0x219 │ │ │ │ strb r3, [r5, #12] │ │ │ │ ldr r0, [r7, #496] @ 0x1f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b388c │ │ │ │ - bl 7c0de8 │ │ │ │ + bl 7c0db8 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r3, [r7, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b38ac │ │ │ │ ldr r0, [r7, #528] @ 0x210 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b38ac │ │ │ │ @@ -108645,28 +108645,28 @@ │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #24 │ │ │ │ bl 248810 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 7a5028 │ │ │ │ + bl 7a4ff8 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2b390c │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ bl 2b27a8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94a25c │ │ │ │ + bl 94a22c │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b386c │ │ │ │ - bl 997bc8 │ │ │ │ + bl 997b98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 965640 │ │ │ │ + bl 965610 │ │ │ │ mov r5, #0 │ │ │ │ b 2b38ac │ │ │ │ mov r6, r4 │ │ │ │ ldr r2, [pc, #68] @ 2b397c │ │ │ │ ldr r3, [pc, #60] @ 2b3978 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -108742,15 +108742,15 @@ │ │ │ │ asr r8, r8, #4 │ │ │ │ asr r7, r7, #4 │ │ │ │ add r5, r5, r3, lsl #3 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 995958 │ │ │ │ + bl 995928 │ │ │ │ cmp r6, r4 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ bne 2b3a60 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -108873,15 +108873,15 @@ │ │ │ │ mov r2, #4 │ │ │ │ str r2, [r3, #456] @ 0x1c8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b3ce0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, #0 │ │ │ │ - bl 7ac804 │ │ │ │ + bl 7ac7d4 │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #296] @ 2b3db4 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [pc, #276] @ 2b3da8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -108930,41 +108930,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2b3dc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2b3c34 │ │ │ │ ldr r0, [pc, #56] @ 2b3dc8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2b3c34 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r6, pc, r0, lsr #30 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r6, pc, r0, lsl #30 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r6, pc, ip, lsl #29 │ │ │ │ andeq r3, r0, r4, lsl #21 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrsbeq sl, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbseq sl, r2, ip, lsl r2 │ │ │ │ + rsbseq sl, r2, r8, lsr #3 │ │ │ │ + rsbseq sl, r2, ip, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #536] @ 2b4000 │ │ │ │ mov r4, r2 │ │ │ │ @@ -108981,28 +108981,28 @@ │ │ │ │ beq 2b3ea8 │ │ │ │ cmn r3, #2 │ │ │ │ beq 2b3e5c │ │ │ │ cmp r4, #0 │ │ │ │ ldr r7, [r6, #12] │ │ │ │ beq 2b3f3c │ │ │ │ mov r0, r4 │ │ │ │ - bl 997368 │ │ │ │ + bl 997338 │ │ │ │ mov r8, r0 │ │ │ │ ldr r2, [pc, #464] @ 2b400c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2b3f48 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b3e5c │ │ │ │ mov r0, r6 │ │ │ │ bl 2b3be4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 997bc8 │ │ │ │ + bl 997b98 │ │ │ │ ldr r2, [pc, #420] @ 2b4010 │ │ │ │ ldr r3, [pc, #404] @ 2b4004 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -109039,23 +109039,23 @@ │ │ │ │ beq 2b3fe4 │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 2b4020 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2b3e48 │ │ │ │ ldr r8, [pc, #224] @ 2b4024 │ │ │ │ add r8, pc, r8 │ │ │ │ b 2b3e34 │ │ │ │ ldr r3, [pc, #216] @ 2b4028 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -109074,52 +109074,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2b402c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2b3e48 │ │ │ │ ldr r0, [pc, #96] @ 2b4030 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2b3e48 │ │ │ │ ldr r0, [pc, #72] @ 2b4034 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2b3e48 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r6, pc, r0, lsr sp @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r6, pc, ip, lsl sp @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009f6cb0 │ │ │ │ andeq r1, r0, ip, asr #14 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrsbeq sl, [r2], #-0 @ │ │ │ │ - ldrheq sl, [r2], #-8 @ │ │ │ │ + rsbseq sl, r2, r0, lsr #1 │ │ │ │ + rsbseq sl, r2, r8, lsl #1 │ │ │ │ andeq r3, r0, r0, asr #31 │ │ │ │ - ldrheq sl, [r2], #-0 @ │ │ │ │ - rsbseq sl, r2, r8, ror #1 │ │ │ │ - rsbseq sl, r2, r0, asr r0 │ │ │ │ + rsbseq sl, r2, r0, lsl #1 │ │ │ │ + ldrheq sl, [r2], #-8 @ │ │ │ │ + rsbseq sl, r2, r0, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #560] @ 2b4284 │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ @@ -109141,33 +109141,33 @@ │ │ │ │ ldr r2, [pc, #504] @ 2b4290 │ │ │ │ umull r1, r2, r3, r2 │ │ │ │ cmp r4, r2, lsr #2 │ │ │ │ bcc 2b4140 │ │ │ │ add r4, ip, #552 @ 0x228 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b5b44 │ │ │ │ + bl 9b5b14 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b40fc │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b5b64 │ │ │ │ + bl 9b5b34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b40fc │ │ │ │ ldr r0, [r5, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b4138 │ │ │ │ ldr r2, [pc, #436] @ 2b4294 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #29 │ │ │ │ - bl 7ac9f8 │ │ │ │ + bl 7ac9c8 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #404] @ 2b4298 │ │ │ │ ldr r3, [pc, #384] @ 2b4288 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -109175,15 +109175,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2b4280 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b5d2c │ │ │ │ + b 9b5cfc │ │ │ │ bl 248e7c │ │ │ │ b 2b40d8 │ │ │ │ ldr r2, [pc, #340] @ 2b429c │ │ │ │ ldr r2, [r0, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2b41d4 │ │ │ │ @@ -109239,48 +109239,48 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 2b42b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2b4154 │ │ │ │ ldr r0, [pc, #76] @ 2b42b8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2b4154 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r6, pc, r4, asr #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r6, pc, r8, lsr #21 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ andeq r3, r0, ip, lsr r6 │ │ │ │ addseq r6, pc, r8, lsl sl @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009f69b4 │ │ │ │ addseq r6, pc, r0, lsl #19 │ │ │ │ andeq r4, r0, r4, lsl fp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r9, r2, ip, lsr #29 │ │ │ │ - rsbseq r9, r2, r0, lsl #30 │ │ │ │ + rsbseq r9, r2, ip, ror lr │ │ │ │ + ldrsbeq r9, [r2], #-224 @ 0xffffff20 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r4, #500] @ 0x1f4 │ │ │ │ ldr r2, [pc, #748] @ 2b45c8 │ │ │ │ @@ -109302,29 +109302,29 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b4400 │ │ │ │ mov r3, #0 │ │ │ │ add r8, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [r4, #560] @ 0x230 │ │ │ │ mov r3, r8 │ │ │ │ - bl 7ac698 │ │ │ │ + bl 7ac668 │ │ │ │ subs r5, r0, #0 │ │ │ │ ble 2b4434 │ │ │ │ ldr r3, [r4, #544] @ 0x220 │ │ │ │ cmp r3, r5 │ │ │ │ subhi r3, r3, r5 │ │ │ │ bhi 2b4358 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b44f0 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [r4, #544] @ 0x220 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ - bl 9b5d7c │ │ │ │ + bl 9b5d4c │ │ │ │ ldr r3, [r4, #548] @ 0x224 │ │ │ │ cmp r5, r3 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ bcc 2b4384 │ │ │ │ cmp r3, r5 │ │ │ │ bhi 2b4448 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -109335,15 +109335,15 @@ │ │ │ │ ldr r2, [pc, #564] @ 2b45d4 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #25 │ │ │ │ - bl 7ac9f8 │ │ │ │ + bl 7ac9c8 │ │ │ │ str r0, [r6, #16] │ │ │ │ ldr r2, [pc, #532] @ 2b45d8 │ │ │ │ ldr r3, [pc, #516] @ 2b45cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -109361,15 +109361,15 @@ │ │ │ │ ldr r2, [r4, #508] @ 0x1fc │ │ │ │ cmp r2, #0 │ │ │ │ beq 2b431c │ │ │ │ mov r3, #0 │ │ │ │ add r8, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r3, r8 │ │ │ │ - bl 7ac698 │ │ │ │ + bl 7ac668 │ │ │ │ subs r5, r0, #0 │ │ │ │ ldrgt r3, [r4, #508] @ 0x1fc │ │ │ │ subgt r3, r3, r5 │ │ │ │ strgt r3, [r4, #508] @ 0x1fc │ │ │ │ bgt 2b433c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ @@ -109400,24 +109400,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 2b45ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ b 2b4384 │ │ │ │ bl 248e7c │ │ │ │ b 2b4398 │ │ │ │ ldr r3, [pc, #228] @ 2b45dc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -109443,53 +109443,53 @@ │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2b45f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2b4354 │ │ │ │ ldr r0, [pc, #96] @ 2b45f8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2b4354 │ │ │ │ ldr r0, [pc, #80] @ 2b45fc │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ b 2b4384 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r6, pc, ip, lsr r8 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r6, pc, r8, lsr #16 │ │ │ │ andeq r3, r0, ip, ror r3 │ │ │ │ addseq r6, pc, r8, asr r7 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r1, r0, r0, ror #23 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r9, r2, r4, lsr #27 │ │ │ │ + rsbseq r9, r2, r4, ror sp │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - rsbseq r9, r2, r4, asr #24 │ │ │ │ - @ instruction: 0x00729c90 │ │ │ │ - rsbseq r9, r2, r8, lsr sp │ │ │ │ + rsbseq r9, r2, r4, lsl ip │ │ │ │ + rsbseq r9, r2, r0, ror #24 │ │ │ │ + rsbseq r9, r2, r8, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #80] @ 2b4668 │ │ │ │ ldr ip, [pc, #80] @ 2b466c │ │ │ │ ldm r0, {r5, lr} │ │ │ │ @@ -109510,17 +109510,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2b467c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq r5, r7, r4, lsl #16 │ │ │ │ - rsbseq r9, r2, ip, lsl #12 │ │ │ │ - @ instruction: 0x0072989c │ │ │ │ + ldrdeq r5, [r7], r4 │ │ │ │ + ldrsbeq r9, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r9, r2, ip, ror #16 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #820] @ 2b49cc │ │ │ │ ldr r3, [pc, #820] @ 2b49d0 │ │ │ │ @@ -109732,17 +109732,17 @@ │ │ │ │ addseq r6, pc, r4, lsl #9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ @ instruction: 0x009f61b4 │ │ │ │ - addeq r5, r7, r0, lsr #9 │ │ │ │ - rsbseq r9, r2, r8, lsr #5 │ │ │ │ - rsbseq r9, r2, r8, lsr r5 │ │ │ │ + addeq r5, r7, r0, ror r4 │ │ │ │ + rsbseq r9, r2, r8, ror r2 │ │ │ │ + rsbseq r9, r2, r8, lsl #10 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #2752] @ 2b54d4 │ │ │ │ @@ -109774,28 +109774,28 @@ │ │ │ │ movne r2, #1 │ │ │ │ ldr r5, [pc, #2656] @ 2b54e0 │ │ │ │ bl 2a7b14 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ - bl 754324 │ │ │ │ + bl 7542f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b4af8 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ ldr r2, [pc, #2620] @ 2b54e4 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #2616] @ 2b54e8 │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ mov r1, #5 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ bl 2a7acc │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ mov r1, #2 │ │ │ │ @@ -110291,23 +110291,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #16 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #720] @ 2b5594 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2b4cbc │ │ │ │ bl 2a7acc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b4c38 │ │ │ │ ldr r3, [pc, #536] @ 2b54f8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -110331,22 +110331,22 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #16 │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #572] @ 2b559c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2b4d70 │ │ │ │ ldr r2, [pc, #560] @ 2b55a0 │ │ │ │ ldr r3, [pc, #356] @ 2b54d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -110372,23 +110372,23 @@ │ │ │ │ beq 2b54c0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 2b55a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2b4d70 │ │ │ │ ldr r3, [pc, #368] @ 2b5588 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b4cbc │ │ │ │ ldr r3, [pc, #352] @ 2b558c │ │ │ │ @@ -110404,49 +110404,49 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #16 │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 2b55a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2b4cbc │ │ │ │ ldr r0, [pc, #280] @ 2b55ac │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2b4cbc │ │ │ │ ldr r0, [pc, #264] @ 2b55b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2b4cbc │ │ │ │ ldr r0, [pc, #252] @ 2b55b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2b4d70 │ │ │ │ ldr r0, [pc, #240] @ 2b55b8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2b4d70 │ │ │ │ addseq r6, pc, r4, lsl #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrsbeq r6, [pc], r4 │ │ │ │ - rsbseq r5, r2, r0, lsl #8 │ │ │ │ - rsbseq r5, r2, r0, ror r0 │ │ │ │ - addeq r5, r7, r4, lsr #7 │ │ │ │ + ldrsbeq r5, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq r5, r2, r0, asr #32 │ │ │ │ + addeq r5, r7, r4, ror r3 │ │ │ │ addseq r6, pc, ip, lsl r0 @ │ │ │ │ - addeq r5, r7, r6, lsr #32 │ │ │ │ + strdeq r4, [r7], r6 │ │ │ │ addseq r5, pc, r8, lsr #30 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r5, pc, r4, lsr #28 │ │ │ │ addseq r5, pc, r8, ror sp @ │ │ │ │ andeq lr, r0, r3, lsl #2 │ │ │ │ addseq r5, pc, ip, asr #26 │ │ │ │ addseq r5, pc, r0, lsr #26 │ │ │ │ @@ -110479,24 +110479,24 @@ │ │ │ │ umullseq r5, pc, r4, r9 @ │ │ │ │ addseq r5, pc, r8, ror #18 │ │ │ │ addseq r5, pc, ip, lsr r9 @ │ │ │ │ addseq r5, pc, r0, lsl r9 @ │ │ │ │ andeq r4, r0, r8, lsr #25 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrsbeq r9, [r2], #-0 @ │ │ │ │ + rsbseq r9, r2, r0, lsr #1 │ │ │ │ andeq r3, r0, r8, asr r5 │ │ │ │ - ldrsheq r8, [r2], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r8, r2, r0, asr #31 │ │ │ │ addseq r5, pc, ip, lsr #15 │ │ │ │ - rsbseq r8, r2, r8, asr #30 │ │ │ │ - rsbseq r8, r2, r0, lsl pc │ │ │ │ - rsbseq r8, r2, r4, lsr #30 │ │ │ │ - rsbseq r8, r2, r4, lsl pc │ │ │ │ - rsbseq r8, r2, r0, asr #29 │ │ │ │ - rsbseq r8, r2, ip, lsr #29 │ │ │ │ + rsbseq r8, r2, r8, lsl pc │ │ │ │ + rsbseq r8, r2, r0, ror #29 │ │ │ │ + ldrsheq r8, [r2], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r8, r2, r4, ror #29 │ │ │ │ + @ instruction: 0x00728e90 │ │ │ │ + rsbseq r8, r2, ip, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub r3, r2, #65 @ 0x41 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #412] @ 2b5778 │ │ │ │ @@ -110527,15 +110527,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2a3dd4 │ │ │ │ ldr r3, [pc, #316] @ 2b5784 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 975730 │ │ │ │ + bl 975700 │ │ │ │ ldr r3, [pc, #296] @ 2b5788 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ bne 2b56d0 │ │ │ │ ldr r2, [pc, #276] @ 2b578c │ │ │ │ @@ -110580,45 +110580,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r9, [sp] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2b579c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2b5670 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #64] @ 2b57a0 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2b5670 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r5, pc, ip, lsr r5 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r5, pc, ip, lsr #10 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r5, pc, r4, lsr #9 │ │ │ │ andeq r3, r0, r4, ror #22 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ + rsbseq r8, r2, ip, asr ip │ │ │ │ rsbseq r8, r2, ip, lsl #25 │ │ │ │ - ldrheq r8, [r2], #-204 @ 0xffffff34 @ │ │ │ │ │ │ │ │ 002b57a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -110639,15 +110639,15 @@ │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b5830 │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r3 │ │ │ │ strb r3, [r4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 94a25c │ │ │ │ + bl 94a22c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -110658,46 +110658,46 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2b3820 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [r4, #28] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 7a5018 │ │ │ │ + bl 7a4fe8 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2b58c8 │ │ │ │ ldr r1, [r6] │ │ │ │ cmp r1, #1 │ │ │ │ beq 2b591c │ │ │ │ bls 2b58e0 │ │ │ │ sub r3, r1, #2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 2b5944 │ │ │ │ ldr r3, [pc, #200] @ 2b5950 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 975730 │ │ │ │ + bl 975700 │ │ │ │ ldr r1, [pc, #184] @ 2b5954 │ │ │ │ ldr r3, [pc, #184] @ 2b5958 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #176] @ 2b595c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #152] @ 2b5960 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ mov r0, r6 │ │ │ │ - bl 94a25c │ │ │ │ + bl 94a22c │ │ │ │ mov r0, r4 │ │ │ │ - bl 9656f8 │ │ │ │ + bl 9656c8 │ │ │ │ mov r4, #0 │ │ │ │ b 2b5810 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ bl 24ae38 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r0, [r6, #8] │ │ │ │ bl 24ae38 │ │ │ │ @@ -110721,17 +110721,17 @@ │ │ │ │ mov r2, #2 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 2b58fc │ │ │ │ bl 24aa9c │ │ │ │ adceq r3, r0, ip, lsr pc │ │ │ │ addseq r5, pc, r8, asr #6 │ │ │ │ andeq r3, r0, ip, lsr #16 │ │ │ │ - ldrsbeq r8, [r2], #-52 @ 0xffffffcc @ │ │ │ │ - addeq r4, r7, ip, lsr #11 │ │ │ │ - ldrheq r8, [r2], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r8, r2, r4, lsr #7 │ │ │ │ + addeq r4, r7, ip, ror r5 │ │ │ │ + rsbseq r8, r2, r4, lsl #7 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ │ │ │ │ 002b5964 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -110772,21 +110772,21 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5a40 │ │ │ │ ldr r3, [pc, #308] @ 2b5b40 │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 758b94 │ │ │ │ + bl 758b64 │ │ │ │ ldr r2, [pc, #288] @ 2b5b44 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r9 │ │ │ │ str sl, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bl 24ae38 │ │ │ │ str r0, [r4, #24] │ │ │ │ ldr r3, [r7, #28] │ │ │ │ cmp r3, #0 │ │ │ │ movne r6, #0 │ │ │ │ bne 2b5a84 │ │ │ │ @@ -110844,18 +110844,18 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ adceq r3, r0, ip, lsl #27 │ │ │ │ umullseq r5, pc, r8, r1 @ │ │ │ │ - @ instruction: 0x008744b8 │ │ │ │ - rsbseq pc, fp, ip, lsr #32 │ │ │ │ + addeq r4, r7, r8, lsl #9 │ │ │ │ + ldrsheq lr, [fp], #-252 @ 0xffffff04 @ │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbseq r1, r2, r4, lsl #21 │ │ │ │ + rsbseq r1, r2, r4, asr sl │ │ │ │ │ │ │ │ 002b5b48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #348] @ 2b5cbc │ │ │ │ @@ -110877,24 +110877,24 @@ │ │ │ │ bl 24a4fc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b5b80 │ │ │ │ ldr r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5c14 │ │ │ │ ldr r5, [pc, #264] @ 2b5cc0 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #256] @ 2b5cc4 │ │ │ │ ldr r1, [pc, #256] @ 2b5cc8 │ │ │ │ add ip, r5, #204 @ 0xcc │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b5c8c │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ @@ -110911,15 +110911,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r2, #596 @ 0x254 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -110929,41 +110929,41 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #108] @ 2b5ce4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 2b5c40 │ │ │ │ - bl 754864 │ │ │ │ + bl 754834 │ │ │ │ ldr ip, [pc, #80] @ 2b5ce8 │ │ │ │ ldr r1, [pc, #80] @ 2b5cec │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #76] @ 2b5cf0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #176 @ 0xb0 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 2b5c40 │ │ │ │ adceq r3, r0, r8, lsr #23 │ │ │ │ - umulleq r4, r7, ip, r2 │ │ │ │ - ldrsheq r3, [r2], #-172 @ 0xffffff54 @ │ │ │ │ - rsbseq r3, r2, r4, lsl fp │ │ │ │ - addeq r4, r7, r4, lsr r2 │ │ │ │ - rsbseq r8, r2, r0, asr r8 │ │ │ │ - rsbseq r8, r2, ip, lsr r0 │ │ │ │ - addeq r4, r7, r8, ror #3 │ │ │ │ - ldrsheq r8, [r2], #-112 @ 0xffffff90 @ │ │ │ │ - ldrsheq r7, [r2], #-240 @ 0xffffff10 @ │ │ │ │ + addeq r4, r7, ip, ror #4 │ │ │ │ + rsbseq r3, r2, ip, asr #21 │ │ │ │ + rsbseq r3, r2, r4, ror #21 │ │ │ │ + addeq r4, r7, r4, lsl #4 │ │ │ │ + rsbseq r8, r2, r0, lsr #16 │ │ │ │ + rsbseq r8, r2, ip │ │ │ │ + @ instruction: 0x008741b8 │ │ │ │ + rsbseq r8, r2, r0, asr #15 │ │ │ │ + rsbseq r7, r2, r0, asr #31 │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ - ldrsheq r8, [r2], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq r7, r2, r4, asr #31 │ │ │ │ + rsbseq r8, r2, r4, asr #15 │ │ │ │ + @ instruction: 0x00727f94 │ │ │ │ andeq r0, r0, sl, asr r2 │ │ │ │ │ │ │ │ 002b5cf4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -111092,17 +111092,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq r4, pc, r8, lsl #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ umullseq r4, pc, ip, ip @ │ │ │ │ - addeq r3, r7, r8, ror pc │ │ │ │ - rsbseq r7, r2, r0, lsl #27 │ │ │ │ - rsbseq r8, r2, r0, lsl r0 │ │ │ │ + addeq r3, r7, r8, asr #30 │ │ │ │ + rsbseq r7, r2, r0, asr sp │ │ │ │ + rsbseq r7, r2, r0, ror #31 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 002b5f18 : │ │ │ │ add r0, r0, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r0, #2968] @ 0xb98 │ │ │ │ b 2486f0 │ │ │ │ │ │ │ │ @@ -111273,17 +111273,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq r4, pc, r8, asr sl @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r4, pc, ip, asr #19 │ │ │ │ - @ instruction: 0x00873cbc │ │ │ │ - rsbseq r7, r2, r4, asr #21 │ │ │ │ - rsbseq r7, r2, r4, asr sp │ │ │ │ + addeq r3, r7, ip, lsl #25 │ │ │ │ + @ instruction: 0x00727a94 │ │ │ │ + rsbseq r7, r2, r4, lsr #26 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 002b61d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -111407,15 +111407,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2cd070 │ │ │ │ mov r3, r7 │ │ │ │ str r8, [sp, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2cd0bc │ │ │ │ - addeq r3, r7, r0, asr #20 │ │ │ │ + addeq r3, r7, r0, lsl sl │ │ │ │ │ │ │ │ 002b63d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #724] @ 2b66bc │ │ │ │ @@ -111450,23 +111450,23 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b647c │ │ │ │ ldr r0, [r5, #412] @ 0x19c │ │ │ │ bl 2b2bf4 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2b647c │ │ │ │ ldr r1, [r5, #540] @ 0x21c │ │ │ │ - bl 96eba8 │ │ │ │ + bl 96eb78 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9655e4 │ │ │ │ + bl 9655b4 │ │ │ │ add r0, r5, #584 @ 0x248 │ │ │ │ - bl 9b5b94 │ │ │ │ + bl 9b5b64 │ │ │ │ add r0, r5, #552 @ 0x228 │ │ │ │ - bl 9b5b94 │ │ │ │ + bl 9b5b64 │ │ │ │ ldr r0, [r5, #540] @ 0x21c │ │ │ │ - bl 965640 │ │ │ │ + bl 965610 │ │ │ │ mov r0, r6 │ │ │ │ bl 2bff90 │ │ │ │ mov r0, r6 │ │ │ │ bl 2c5694 │ │ │ │ mov r0, r6 │ │ │ │ bl 2cd108 │ │ │ │ mov r0, r6 │ │ │ │ @@ -111505,43 +111505,43 @@ │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b6614 │ │ │ │ ldr r1, [pc, #400] @ 2b66d4 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 98f814 │ │ │ │ + bl 98f7e4 │ │ │ │ ldr r3, [r4, #792] @ 0x318 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b6564 │ │ │ │ add r0, r4, #788 @ 0x314 │ │ │ │ bl 29dda8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 98f378 │ │ │ │ + bl 98f348 │ │ │ │ ldr r0, [r5, #720] @ 0x2d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b657c │ │ │ │ - bl 9aba48 │ │ │ │ + bl 9aba18 │ │ │ │ add r0, r5, #728 @ 0x2d8 │ │ │ │ - bl 9b5b94 │ │ │ │ + bl 9b5b64 │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r5, #408] @ 0x198 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ add r4, r4, #4 │ │ │ │ bl 248b1c │ │ │ │ cmp r4, #132 @ 0x84 │ │ │ │ bne 2b6588 │ │ │ │ ldr r0, [r5, #408] @ 0x198 │ │ │ │ bl 248b1c │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ - bl 75503c │ │ │ │ + bl 75500c │ │ │ │ ldr r0, [r6, #8] │ │ │ │ str r4, [r6, #12] │ │ │ │ - bl 75503c │ │ │ │ + bl 75500c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r6] │ │ │ │ str r4, [r6, #8] │ │ │ │ ldr r0, [r5, #772] @ 0x304 │ │ │ │ bl 248b1c │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ @@ -111580,44 +111580,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2b66e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2b6420 │ │ │ │ ldr r0, [pc, #68] @ 2b66ec │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2b6420 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r4, pc, r4, lsr r7 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, pc, r4, lsl r7 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r8, r2, r8, lsl r1 │ │ │ │ - rsbseq r8, r2, r8, lsl r0 │ │ │ │ + rsbseq r8, r2, r8, ror #1 │ │ │ │ + rsbseq r7, r2, r8, ror #31 │ │ │ │ addseq r4, pc, r4, lsr r5 @ │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r7, r2, r4, lsr #28 │ │ │ │ - rsbseq r7, r2, r8, ror #28 │ │ │ │ + ldrsheq r7, [r2], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r7, r2, r8, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #4000] @ 2b76a8 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -111731,15 +111731,15 @@ │ │ │ │ add r6, r6, r6, lsl #2 │ │ │ │ lsl r5, r6, #6 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 996478 │ │ │ │ + bl 996448 │ │ │ │ cmp r5, r0 │ │ │ │ mov r6, r0 │ │ │ │ beq 2b6b88 │ │ │ │ ldr r9, [sp, #44] @ 0x2c │ │ │ │ ldr r4, [pc, #3540] @ 2b76c4 │ │ │ │ ldr r0, [r9, #2928] @ 0xb70 │ │ │ │ bl 248930 │ │ │ │ @@ -111897,26 +111897,26 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #80] @ 0x50 │ │ │ │ add r2, r3, #1 │ │ │ │ add r2, r2, r2, lsl #2 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ lsl r2, r2, #6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 996478 │ │ │ │ + bl 996448 │ │ │ │ cmp r4, r0 │ │ │ │ bne 2b6984 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ mov r0, r1 │ │ │ │ bl 2a9044 │ │ │ │ ldr r1, [pc, #2880] @ 2b76d0 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ - bl 98f814 │ │ │ │ + bl 98f7e4 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r9, [r3, #-40] @ 0xffffffd8 │ │ │ │ cmp r9, #0 │ │ │ │ beq 2b704c │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ b 2b6c20 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -112065,15 +112065,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r2, r3, r6 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ lsl r2, r2, #6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 996478 │ │ │ │ + bl 996448 │ │ │ │ cmp r4, r0 │ │ │ │ beq 2b6f50 │ │ │ │ ldr r6, [pc, #2216] @ 2b76c8 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ umull r3, r6, r0, r6 │ │ │ │ mov r1, #320 @ 0x140 │ │ │ │ lsr r6, r6, #8 │ │ │ │ @@ -112082,22 +112082,22 @@ │ │ │ │ lsl r4, r4, #3 │ │ │ │ add r7, r4, #24 │ │ │ │ add r7, r8, r7 │ │ │ │ lsl r3, r6, #2 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 9965b4 │ │ │ │ + bl 996584 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r0 │ │ │ │ sub sl, r3, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r2, sl │ │ │ │ mov r0, r7 │ │ │ │ - bl 995b78 │ │ │ │ + bl 995b48 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ sub fp, r3, r6 │ │ │ │ cmp fp, #1 │ │ │ │ ble 2b6f84 │ │ │ │ lsr r3, r5, #5 │ │ │ │ mov r2, #1 │ │ │ │ lsl r7, r3, #2 │ │ │ │ @@ -112107,15 +112107,15 @@ │ │ │ │ lsl r9, r2, r9 │ │ │ │ rsb r7, r7, #64 @ 0x40 │ │ │ │ mov r4, r2 │ │ │ │ b 2b6ec4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 995b78 │ │ │ │ + bl 995b48 │ │ │ │ cmp fp, r4 │ │ │ │ add r8, r8, #40 @ 0x28 │ │ │ │ beq 2b6ed4 │ │ │ │ ldr r3, [r8, #64] @ 0x40 │ │ │ │ add r0, r7, r8 │ │ │ │ tst r9, r3 │ │ │ │ bne 2b6ea8 │ │ │ │ @@ -112199,23 +112199,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ stmib sp, {r4, r5, fp} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1700] @ 2b76e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2b6c14 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [pc, #1684] @ 2b76ec │ │ │ │ ldr r3, [ip] │ │ │ │ ldr r2, [ip, #4] │ │ │ │ adds r3, r3, #50 @ 0x32 │ │ │ │ adc r2, r2, #0 │ │ │ │ @@ -112373,39 +112373,39 @@ │ │ │ │ subs r5, r5, #1 │ │ │ │ sbc r9, r9, #0 │ │ │ │ adds r3, r0, r3 │ │ │ │ mov r0, r3 │ │ │ │ adc r1, r1, #0 │ │ │ │ lsl r3, r4, #1 │ │ │ │ add r6, r3, r4 │ │ │ │ - bl 9d5130 │ │ │ │ + bl 9d5100 │ │ │ │ ldr r3, [pc, #1040] @ 2b76f8 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d53fc │ │ │ │ + bl 9d53cc │ │ │ │ rsb r4, r4, r6, lsl #3 │ │ │ │ add r4, r8, r4, lsl #3 │ │ │ │ add r4, sl, r4 │ │ │ │ add r4, r4, #86016 @ 0x15000 │ │ │ │ add r4, r4, #656 @ 0x290 │ │ │ │ strd r0, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r9 │ │ │ │ - bl 9d5130 │ │ │ │ + bl 9d5100 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ - bl 9d4ddc │ │ │ │ + bl 9d4dac │ │ │ │ ldr r3, [pc, #980] @ 2b76fc │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d53fc │ │ │ │ + bl 9d53cc │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #960] @ 2b7700 │ │ │ │ - bl 9d53fc │ │ │ │ + bl 9d53cc │ │ │ │ strd r0, [r4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r7, r7, #64 @ 0x40 │ │ │ │ cmp r3, r7 │ │ │ │ ble 2b7588 │ │ │ │ cmp r7, #0 │ │ │ │ add r4, r7, #63 @ 0x3f │ │ │ │ @@ -112514,15 +112514,15 @@ │ │ │ │ add r5, r7, r4 │ │ │ │ add sl, r7, r3 │ │ │ │ strb r0, [r1, fp] │ │ │ │ mov r0, sl │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r9 │ │ │ │ add sl, sl, #40 @ 0x28 │ │ │ │ - bl 995958 │ │ │ │ + bl 995928 │ │ │ │ cmp r5, sl │ │ │ │ bne 2b7500 │ │ │ │ add r3, r7, #102400 @ 0x19000 │ │ │ │ ldr r7, [r3, #816] @ 0x330 │ │ │ │ add r8, r8, #1 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2b74cc │ │ │ │ @@ -112579,82 +112579,82 @@ │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #104] @ 0x68 │ │ │ │ str r6, [sp, #108] @ 0x6c │ │ │ │ str r6, [sp, #112] @ 0x70 │ │ │ │ str r6, [sp, #116] @ 0x74 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 2b770c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2b6c14 │ │ │ │ ldr r0, [pc, #196] @ 2b7710 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2b6c14 │ │ │ │ ldr r0, [pc, #168] @ 2b7714 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2b6c14 │ │ │ │ ldr r3, [pc, #140] @ 2b7718 │ │ │ │ ldr r1, [pc, #140] @ 2b771c │ │ │ │ ldr r0, [pc, #140] @ 2b7720 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #136] @ 2b7724 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq r4, pc, r4, lsl r4 @ │ │ │ │ @ instruction: 0x009f43fc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r2, r0, r8, ror #30 │ │ │ │ - ldrsheq r7, [r2], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r7, r2, r8, asr #27 │ │ │ │ @ instruction: 0xfff85ee0 │ │ │ │ andeq sl, r7, r0, lsr #2 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ addseq r4, pc, r0 │ │ │ │ - rsbseq r7, r2, ip, asr #19 │ │ │ │ + @ instruction: 0x0072799c │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r3, pc, ip, ror lr @ │ │ │ │ andeq r4, r0, r0, ror #3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r7, r2, ip, lsr r5 │ │ │ │ + rsbseq r7, r2, ip, lsl #10 │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ umullseq r3, pc, r0, sl @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ smlawbmi lr, r0, r4, r8 │ │ │ │ eormi r0, r4, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ strbtvs r6, [r6], -r7, ror #12 │ │ │ │ andeq r3, r0, r8, lsl #13 │ │ │ │ - rsbseq r7, r2, r8, lsr #32 │ │ │ │ - rsbseq r7, r2, r8, ror r0 │ │ │ │ - rsbseq r6, r2, r0, lsl #31 │ │ │ │ - addeq r2, r7, r4, asr #15 │ │ │ │ - rsbseq r6, r2, ip, asr #11 │ │ │ │ - ldrsbeq r6, [r2], #-224 @ 0xffffff20 @ │ │ │ │ + ldrsheq r6, [r2], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r7, r2, r8, asr #32 │ │ │ │ + rsbseq r6, r2, r0, asr pc │ │ │ │ + umulleq r2, r7, r4, r7 │ │ │ │ + @ instruction: 0x0072659c │ │ │ │ + rsbseq r6, r2, r0, lsr #29 │ │ │ │ andeq r0, r0, lr, ror #24 │ │ │ │ │ │ │ │ 002b7728 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -112714,24 +112714,24 @@ │ │ │ │ beq 2b781c │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b78e4 │ │ │ │ add r7, r5, #584 @ 0x248 │ │ │ │ mov r1, #4096 @ 0x1000 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b5b44 │ │ │ │ + bl 9b5b14 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b5b74 │ │ │ │ + bl 9b5b44 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 7ac5b0 │ │ │ │ + bl 7ac580 │ │ │ │ subs r1, r0, #0 │ │ │ │ ble 2b79f0 │ │ │ │ ldr r3, [r5, #592] @ 0x250 │ │ │ │ add r3, r3, r1 │ │ │ │ str r3, [r5, #592] @ 0x250 │ │ │ │ ldr r3, [r5, #680] @ 0x2a8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -112753,15 +112753,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b7a00 │ │ │ │ cmp r0, #0 │ │ │ │ strne r0, [r5, #684] @ 0x2ac │ │ │ │ bne 2b7878 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9b5d7c │ │ │ │ + bl 9b5d4c │ │ │ │ b 2b7878 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b77c0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b3be4 │ │ │ │ b 2b77c0 │ │ │ │ @@ -112800,21 +112800,21 @@ │ │ │ │ bne 2b7a0c │ │ │ │ ldr r2, [pc, #280] @ 2b7a88 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 7ac9f8 │ │ │ │ + bl 7ac9c8 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r1, [pc, #252] @ 2b7a8c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 98f814 │ │ │ │ + bl 98f7e4 │ │ │ │ b 2b77a0 │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b79d0 │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b79d0 │ │ │ │ @@ -112865,23 +112865,23 @@ │ │ │ │ @ instruction: 0x009f33d0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r3, pc, r0, lsr #7 │ │ │ │ addseq r3, pc, r4, asr r3 @ │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r6, r2, r4, lsr #24 │ │ │ │ + ldrsheq r6, [r2], #-180 @ 0xffffff4c @ │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - rsbseq r6, r2, ip, asr #23 │ │ │ │ - addeq r2, r7, r8, lsr #8 │ │ │ │ - rsbseq r6, r2, r4, lsr r2 │ │ │ │ - rsbseq r6, r2, r4, asr #9 │ │ │ │ - addeq r2, r7, r4, lsl #8 │ │ │ │ - rsbseq r6, r2, ip, lsl #4 │ │ │ │ - @ instruction: 0x0072649c │ │ │ │ + @ instruction: 0x00726b9c │ │ │ │ + strdeq r2, [r7], r8 │ │ │ │ + rsbseq r6, r2, r4, lsl #4 │ │ │ │ + @ instruction: 0x00726494 │ │ │ │ + ldrdeq r2, [r7], r4 │ │ │ │ + ldrsbeq r6, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq r6, r2, ip, ror #8 │ │ │ │ andeq r0, r0, r3, ror #11 │ │ │ │ │ │ │ │ 002b7aac : │ │ │ │ subs r3, r1, #0 │ │ │ │ ble 2b7acc │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ @@ -112924,15 +112924,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, sp │ │ │ │ str r5, [sp] │ │ │ │ - bl 7ac698 │ │ │ │ + bl 7ac668 │ │ │ │ cmp r0, #0 │ │ │ │ ble 2b7ba4 │ │ │ │ ldr r2, [pc, #92] @ 2b7bc8 │ │ │ │ ldr r3, [pc, #84] @ 2b7bc4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -112981,15 +112981,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, sp │ │ │ │ str r5, [sp] │ │ │ │ - bl 7ac5b0 │ │ │ │ + bl 7ac580 │ │ │ │ cmp r0, #0 │ │ │ │ ble 2b7c78 │ │ │ │ ldr r2, [pc, #92] @ 2b7c9c │ │ │ │ ldr r3, [pc, #84] @ 2b7c98 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -113040,17 +113040,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2b7d1c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq r2, r7, r4, ror #2 │ │ │ │ - rsbseq r5, r2, ip, ror #30 │ │ │ │ - ldrsheq r6, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ + addeq r2, r7, r4, lsr r1 │ │ │ │ + rsbseq r5, r2, ip, lsr pc │ │ │ │ + rsbseq r6, r2, ip, asr #3 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 002b7d20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -113107,17 +113107,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009f2dd4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r2, pc, ip, ror sp @ │ │ │ │ - addeq r2, r7, ip, rrx │ │ │ │ - rsbseq r5, r2, r4, ror lr │ │ │ │ - rsbseq r6, r2, r4, lsl #2 │ │ │ │ + addeq r2, r7, ip, lsr r0 │ │ │ │ + rsbseq r5, r2, r4, asr #28 │ │ │ │ + ldrsbeq r6, [r2], #-4 @ │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 002b7e24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -113174,17 +113174,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009f2cd0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r2, pc, r8, ror ip @ │ │ │ │ - addeq r1, r7, r8, ror #30 │ │ │ │ - rsbseq r5, r2, r0, ror sp │ │ │ │ - rsbseq r6, r2, r0 │ │ │ │ + addeq r1, r7, r8, lsr pc │ │ │ │ + rsbseq r5, r2, r0, asr #26 │ │ │ │ + ldrsbeq r5, [r2], #-240 @ 0xffffff10 @ │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r8, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r8, #412] @ 0x19c │ │ │ │ @@ -113321,15 +113321,15 @@ │ │ │ │ bne 2b8324 │ │ │ │ ldr r1, [pc, #536] @ 2b836c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 98f814 │ │ │ │ + b 98f7e4 │ │ │ │ ldr r3, [pc, #488] @ 2b8358 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #500] @ 2b8370 │ │ │ │ add r8, r8, #692 @ 0x2b4 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -113415,15 +113415,15 @@ │ │ │ │ bne 2b8324 │ │ │ │ ldr r1, [pc, #176] @ 2b837c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 98f814 │ │ │ │ + b 98f7e4 │ │ │ │ ldr r2, [pc, #152] @ 2b8380 │ │ │ │ ldr r3, [pc, #100] @ 2b8350 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -113447,27 +113447,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq r2, pc, ip, asr #23 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r2, pc, ip, lsr #23 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - ldrheq r6, [r2], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r6, r2, r4, lsl #11 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r2, pc, ip, ror #19 │ │ │ │ - rsbseq r6, r2, r8, lsl #8 │ │ │ │ - ldrsbeq r6, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ + ldrsbeq r6, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r6, r2, ip, lsr #7 │ │ │ │ @ instruction: 0xfffffec6 │ │ │ │ addseq r2, pc, r4, ror r8 @ │ │ │ │ - @ instruction: 0x00726290 │ │ │ │ + rsbseq r6, r2, r0, ror #4 │ │ │ │ addseq r2, pc, r4, lsr r8 @ │ │ │ │ - addeq r1, r7, r0, lsr #22 │ │ │ │ - rsbseq r5, r2, r8, lsr #18 │ │ │ │ - ldrheq r5, [r2], #-184 @ 0xffffff48 @ │ │ │ │ + strdeq r1, [r7], r0 │ │ │ │ + ldrsheq r5, [r2], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r5, r2, r8, lsl #23 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -113562,17 +113562,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq r2, pc, r4, asr #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r2, pc, r0, ror r6 @ │ │ │ │ - addeq r1, r7, r0, ror #18 │ │ │ │ - rsbseq r5, r2, r8, ror #14 │ │ │ │ - ldrsheq r5, [r2], #-152 @ 0xffffff68 @ │ │ │ │ + addeq r1, r7, r0, lsr r9 │ │ │ │ + rsbseq r5, r2, r8, lsr r7 │ │ │ │ + rsbseq r5, r2, r8, asr #19 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 002b8530 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -113605,17 +113605,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2b85d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - @ instruction: 0x008718b0 │ │ │ │ - ldrheq r5, [r2], #-104 @ 0xffffff98 @ │ │ │ │ - rsbseq r5, r2, r8, asr #18 │ │ │ │ + addeq r1, r7, r0, lsl #17 │ │ │ │ + rsbseq r5, r2, r8, lsl #13 │ │ │ │ + rsbseq r5, r2, r8, lsl r9 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 002b85d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -113647,15 +113647,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr r1, [pc, #96] @ 2b86b8 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - b 98f814 │ │ │ │ + b 98f7e4 │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b868c │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b868c │ │ │ │ ldr r3, [r5, #508] @ 0x1fc │ │ │ │ @@ -113667,16 +113667,16 @@ │ │ │ │ bl 248e7c │ │ │ │ b 2b8648 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d2244 │ │ │ │ b 2b8630 │ │ │ │ addseq r2, pc, r0, lsr r5 @ │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r5, r2, r0, asr pc │ │ │ │ - rsbseq r5, r2, r4, lsl #30 │ │ │ │ + rsbseq r5, r2, r0, lsr #30 │ │ │ │ + ldrsbeq r5, [r2], #-228 @ 0xffffff1c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3016] @ 0xbc8 │ │ │ │ sub sp, sp, #1040 @ 0x410 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #1060] @ 2b8b00 │ │ │ │ @@ -113839,15 +113839,15 @@ │ │ │ │ bl 2b85d4 │ │ │ │ ldr r4, [r5, #540] @ 0x21c │ │ │ │ cmp r4, #0 │ │ │ │ beq 2b89bc │ │ │ │ ldr r0, [r5, #496] @ 0x1f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b8a08 │ │ │ │ - bl 7c0de8 │ │ │ │ + bl 7c0db8 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ ldr r4, [r5, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b8994 │ │ │ │ ldr r0, [r5, #528] @ 0x210 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -113858,17 +113858,17 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 2b89bc │ │ │ │ ldr r0, [r5, #412] @ 0x19c │ │ │ │ bl 2b2bf4 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2b89bc │ │ │ │ ldr r1, [r5, #540] @ 0x21c │ │ │ │ - bl 96e994 │ │ │ │ + bl 96e964 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9655e4 │ │ │ │ + bl 9655b4 │ │ │ │ ldr r3, [pc, #348] @ 2b8b20 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #680] @ 0x2a8 │ │ │ │ str r2, [r5, #684] @ 0x2ac │ │ │ │ b 2b8764 │ │ │ │ mov r0, r4 │ │ │ │ @@ -113949,28 +113949,28 @@ │ │ │ │ addseq r2, pc, ip, lsr r4 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009f23f8 │ │ │ │ @ instruction: 0x009f23b0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - rsbseq r5, r2, r4, lsl pc │ │ │ │ + rsbseq r5, r2, r4, ror #29 │ │ │ │ andeq r1, r0, r4, ror #22 │ │ │ │ - rsbseq r7, ip, r8, lsr #12 │ │ │ │ - @ instruction: 0x008713b4 │ │ │ │ - ldrheq r5, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbseq r5, r2, r4, ror #25 │ │ │ │ + ldrsheq r7, [ip], #-88 @ 0xffffffa8 @ │ │ │ │ + addeq r1, r7, r4, lsl #7 │ │ │ │ + rsbseq r5, r2, ip, lsl #3 │ │ │ │ + ldrheq r5, [r2], #-196 @ 0xffffff3c @ │ │ │ │ muleq r0, r2, sl │ │ │ │ - umulleq r1, r7, r0, r3 │ │ │ │ - @ instruction: 0x00725198 │ │ │ │ - rsbseq r5, r2, r8, lsr #8 │ │ │ │ + addeq r1, r7, r0, ror #6 │ │ │ │ + rsbseq r5, r2, r8, ror #2 │ │ │ │ + ldrsheq r5, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ - addeq r1, r7, ip, ror #6 │ │ │ │ - rsbseq r5, r2, r8, ror r1 │ │ │ │ - rsbseq r5, r2, r0, asr #24 │ │ │ │ + addeq r1, r7, ip, lsr r3 │ │ │ │ + rsbseq r5, r2, r8, asr #2 │ │ │ │ + rsbseq r5, r2, r0, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub r5, r0, #20480 @ 0x5000 │ │ │ │ ldr r2, [r5, #3732] @ 0xe94 │ │ │ │ mov r3, r0 │ │ │ │ @@ -114086,15 +114086,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ bl 2b5cf4 │ │ │ │ ldr r1, [pc, #96] @ 2b8d98 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 98f814 │ │ │ │ + bl 98f7e4 │ │ │ │ mov r0, r8 │ │ │ │ bl 2b85d4 │ │ │ │ b 2b8bc0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ 2b8d9c │ │ │ │ ldr r1, [pc, #64] @ 2b8da0 │ │ │ │ ldr r0, [pc, #64] @ 2b8da4 │ │ │ │ @@ -114105,21 +114105,21 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ umullseq r1, pc, ip, pc @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r1, pc, r4, ror pc @ │ │ │ │ addseq r1, pc, r4, asr pc @ │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r5, r2, r8, lsr r9 │ │ │ │ + rsbseq r5, r2, r8, lsl #18 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r5, r2, r0, lsr #16 │ │ │ │ - strdeq r1, [r7], r4 │ │ │ │ - ldrsheq r4, [r2], #-236 @ 0xffffff14 @ │ │ │ │ - rsbseq r5, r2, ip, lsl #3 │ │ │ │ + ldrsheq r5, [r2], #-112 @ 0xffffff90 @ │ │ │ │ + addeq r1, r7, r4, asr #1 │ │ │ │ + rsbseq r4, r2, ip, asr #29 │ │ │ │ + rsbseq r5, r2, ip, asr r1 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #452] @ 2b8f8c │ │ │ │ @@ -114209,15 +114209,15 @@ │ │ │ │ add r1, sp, #15 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b4038 │ │ │ │ ldr r1, [pc, #132] @ 2b8fa8 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 98f814 │ │ │ │ + bl 98f7e4 │ │ │ │ ldr r2, [pc, #116] @ 2b8fac │ │ │ │ ldr r3, [pc, #84] @ 2b8f90 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -114237,22 +114237,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq r1, pc, r4, asr sp @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r1, pc, r0, asr #26 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r5, r2, r8, asr r7 │ │ │ │ + rsbseq r5, r2, r8, lsr #14 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r5, r2, r8, lsr r6 │ │ │ │ + rsbseq r5, r2, r8, lsl #12 │ │ │ │ addseq r1, pc, r4, ror #23 │ │ │ │ - addeq r0, r7, r0, ror #29 │ │ │ │ - rsbseq r4, r2, r8, ror #25 │ │ │ │ - rsbseq r4, r2, r8, ror pc │ │ │ │ + @ instruction: 0x00870eb0 │ │ │ │ + ldrheq r4, [r2], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r4, r2, r8, asr #30 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #380] @ 2b9154 │ │ │ │ ldr r2, [pc, #380] @ 2b9158 │ │ │ │ @@ -114328,43 +114328,43 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2b9174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2b9014 │ │ │ │ ldr r0, [pc, #56] @ 2b9178 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2b9014 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r1, pc, r4, asr #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r1, pc, r4, lsr #22 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009f1abc │ │ │ │ andeq r5, r0, r8, lsr #1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrsbeq r5, [r2], #-96 @ 0xffffffa0 @ │ │ │ │ - ldrsheq r5, [r2], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r5, r2, r0, lsr #13 │ │ │ │ + rsbseq r5, r2, r4, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #416] @ 2b9338 │ │ │ │ mov r7, r1 │ │ │ │ @@ -114444,15 +114444,15 @@ │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ bl 2b4038 │ │ │ │ ldr r1, [pc, #132] @ 2b9354 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 98f814 │ │ │ │ + bl 98f7e4 │ │ │ │ ldr r2, [pc, #116] @ 2b9358 │ │ │ │ ldr r3, [pc, #84] @ 2b933c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -114472,22 +114472,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq r1, pc, r0, lsl #19 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r1, pc, ip, ror #18 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r5, r2, r4, lsl #7 │ │ │ │ + rsbseq r5, r2, r4, asr r3 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r5, r2, ip, lsl #5 │ │ │ │ + rsbseq r5, r2, ip, asr r2 │ │ │ │ addseq r1, pc, r8, lsr r8 @ │ │ │ │ - addeq r0, r7, r4, lsr fp │ │ │ │ - rsbseq r4, r2, ip, lsr r9 │ │ │ │ - rsbseq r4, r2, ip, asr #23 │ │ │ │ + addeq r0, r7, r4, lsl #22 │ │ │ │ + rsbseq r4, r2, ip, lsl #18 │ │ │ │ + @ instruction: 0x00724b9c │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #864] @ 2b96e8 │ │ │ │ @@ -114585,15 +114585,15 @@ │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b4038 │ │ │ │ ldr r1, [pc, #516] @ 2b9708 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 98f814 │ │ │ │ + bl 98f7e4 │ │ │ │ ldr r2, [pc, #500] @ 2b970c │ │ │ │ ldr r3, [pc, #464] @ 2b96ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -114625,23 +114625,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r6, fp} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #336] @ 2b971c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2b94fc │ │ │ │ ldr r3, [pc, #324] @ 2b9720 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b93dc │ │ │ │ ldr r3, [pc, #292] @ 2b9714 │ │ │ │ @@ -114658,40 +114658,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 2b9724 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2b93dc │ │ │ │ ldr r0, [pc, #192] @ 2b9728 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2b93dc │ │ │ │ ldr r0, [pc, #164] @ 2b972c │ │ │ │ mov r3, fp │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2b94fc │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #136] @ 2b9730 │ │ │ │ ldr r1, [pc, #136] @ 2b9734 │ │ │ │ ldr r0, [pc, #136] @ 2b9738 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #132] @ 2b973c │ │ │ │ @@ -114711,32 +114711,32 @@ │ │ │ │ umullseq r1, pc, r0, r7 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r1, pc, ip, asr r7 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r5, r2, r8, ror #2 │ │ │ │ - rsbseq r5, r2, r8, asr r0 │ │ │ │ + rsbseq r5, r2, r8, lsr r1 │ │ │ │ + rsbseq r5, r2, r8, lsr #32 │ │ │ │ addseq r1, pc, r4, lsl #12 │ │ │ │ muleq r0, r8, r2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r5, r2, r8, asr r3 │ │ │ │ + rsbseq r5, r2, r8, lsr #6 │ │ │ │ andeq r1, r0, r4, lsl #18 │ │ │ │ - rsbseq r5, r2, r4, lsl r2 │ │ │ │ - rsbseq r5, r2, r4, ror #4 │ │ │ │ - ldrsheq r5, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ - addeq r0, r7, r8, lsr #15 │ │ │ │ - ldrheq r4, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbseq r4, r2, r0, asr #16 │ │ │ │ + rsbseq r5, r2, r4, ror #3 │ │ │ │ + rsbseq r5, r2, r4, lsr r2 │ │ │ │ + rsbseq r5, r2, r0, asr #5 │ │ │ │ + addeq r0, r7, r8, ror r7 │ │ │ │ + rsbseq r4, r2, r0, lsl #11 │ │ │ │ + rsbseq r4, r2, r0, lsl r8 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ - addeq r0, r7, r4, lsl #15 │ │ │ │ - rsbseq r4, r2, ip, lsl #11 │ │ │ │ - rsbseq r4, r2, ip, lsl r8 │ │ │ │ + addeq r0, r7, r4, asr r7 │ │ │ │ + rsbseq r4, r2, ip, asr r5 │ │ │ │ + rsbseq r4, r2, ip, ror #15 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #1100] @ 2b9bb4 │ │ │ │ ldr lr, [r0] │ │ │ │ @@ -114816,15 +114816,15 @@ │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b4038 │ │ │ │ ldr r1, [pc, #820] @ 2b9bd4 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 98f814 │ │ │ │ + bl 98f7e4 │ │ │ │ ldr r2, [pc, #804] @ 2b9bd8 │ │ │ │ ldr r3, [pc, #768] @ 2b9bb8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -114907,15 +114907,15 @@ │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b4038 │ │ │ │ ldr r1, [pc, #472] @ 2b9be4 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 98f814 │ │ │ │ + bl 98f7e4 │ │ │ │ ldr r2, [pc, #456] @ 2b9be8 │ │ │ │ ldr r3, [pc, #404] @ 2b9bb8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -114940,22 +114940,22 @@ │ │ │ │ beq 2b9b3c │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 2b9bf8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2b9934 │ │ │ │ ldr r3, [pc, #312] @ 2b9bfc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b97cc │ │ │ │ ldr r3, [pc, #280] @ 2b9bf0 │ │ │ │ @@ -114972,34 +114972,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 2b9c00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2b97cc │ │ │ │ ldr r0, [pc, #192] @ 2b9c04 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2b9934 │ │ │ │ ldr r0, [pc, #172] @ 2b9c08 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2b97cc │ │ │ │ ldr r3, [pc, #152] @ 2b9c0c │ │ │ │ ldr r1, [pc, #152] @ 2b9c10 │ │ │ │ ldr r0, [pc, #152] @ 2b9c14 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #148] @ 2b9c18 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -115018,36 +115018,36 @@ │ │ │ │ addseq r1, pc, ip, lsr #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r1, pc, ip, ror r3 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r4, r2, r4, ror sp │ │ │ │ - ldrheq r4, [r2], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r4, r2, r4, asr #26 │ │ │ │ + rsbseq r4, r2, ip, lsl #25 │ │ │ │ addseq r1, pc, r8, ror #4 │ │ │ │ addseq r1, pc, r4, lsr r2 @ │ │ │ │ - rsbseq r4, r2, ip, lsl #24 │ │ │ │ - rsbseq r4, r2, r0, asr fp │ │ │ │ + ldrsbeq r4, [r2], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r4, r2, r0, lsr #22 │ │ │ │ ldrsheq r1, [pc], ip │ │ │ │ andeq r3, r0, ip, lsl lr │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrheq r4, [r2], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r4, r2, r4, lsl #31 │ │ │ │ andeq r5, r0, ip, lsl #9 │ │ │ │ - rsbseq r4, r2, r0, lsr #29 │ │ │ │ - rsbseq r4, r2, r4, ror pc │ │ │ │ - rsbseq r4, r2, r4, asr #29 │ │ │ │ - ldrdeq r0, [r7], ip │ │ │ │ - rsbseq r4, r2, r4, ror #1 │ │ │ │ - rsbseq r4, r2, r4, ror r3 │ │ │ │ + rsbseq r4, r2, r0, ror lr │ │ │ │ + rsbseq r4, r2, r4, asr #30 │ │ │ │ + @ instruction: 0x00724e94 │ │ │ │ + addeq r0, r7, ip, lsr #5 │ │ │ │ + ldrheq r4, [r2], #-4 @ │ │ │ │ + rsbseq r4, r2, r4, asr #6 │ │ │ │ andeq r0, r0, r8, asr #9 │ │ │ │ - @ instruction: 0x008702b8 │ │ │ │ - rsbseq r4, r2, r0, asr #1 │ │ │ │ - rsbseq r4, r2, r0, asr r3 │ │ │ │ + addeq r0, r7, r8, lsl #5 │ │ │ │ + @ instruction: 0x00724090 │ │ │ │ + rsbseq r4, r2, r0, lsr #6 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #1132] @ 2ba0b0 │ │ │ │ ldr r2, [pc, #1132] @ 2ba0b4 │ │ │ │ @@ -115260,15 +115260,15 @@ │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b4038 │ │ │ │ ldr r1, [pc, #324] @ 2ba0d4 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 98f814 │ │ │ │ + bl 98f7e4 │ │ │ │ ldr r2, [pc, #308] @ 2ba0d8 │ │ │ │ ldr r3, [pc, #268] @ 2ba0b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -115300,33 +115300,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r8, r9, sl} │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 2ba0e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2b9c84 │ │ │ │ ldr r0, [pc, #128] @ 2ba0ec │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2b9c84 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ 2ba0f0 │ │ │ │ ldr r1, [pc, #92] @ 2ba0f4 │ │ │ │ ldr r0, [pc, #92] @ 2ba0f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #88] @ 2ba0fc │ │ │ │ @@ -115335,28 +115335,28 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009f0ed8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009f0eb8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r4, r2, r0, asr #17 │ │ │ │ + @ instruction: 0x00724890 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - rsbseq r4, r2, ip, asr #11 │ │ │ │ + @ instruction: 0x0072459c │ │ │ │ addseq r0, pc, r8, ror fp @ │ │ │ │ andeq r4, r0, r0, lsl #25 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r4, r2, r8, lsr #21 │ │ │ │ - ldrsheq r4, [r2], #-172 @ 0xffffff54 @ │ │ │ │ - @ instruction: 0x0086fdbc │ │ │ │ - rsbseq r3, r2, r4, asr #23 │ │ │ │ - rsbseq r3, r2, r4, asr lr │ │ │ │ + rsbseq r4, r2, r8, ror sl │ │ │ │ + rsbseq r4, r2, ip, asr #21 │ │ │ │ + addeq pc, r6, ip, lsl #27 │ │ │ │ + @ instruction: 0x00723b94 │ │ │ │ + rsbseq r3, r2, r4, lsr #28 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ @@ -115464,15 +115464,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r2 │ │ │ │ bl 2b5cf4 │ │ │ │ ldr r1, [pc, #540] @ 2ba4dc │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 98f814 │ │ │ │ + bl 98f7e4 │ │ │ │ ldr r2, [pc, #524] @ 2ba4e0 │ │ │ │ ldr r3, [pc, #488] @ 2ba4c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -115525,24 +115525,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 2ba4f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2ba1c8 │ │ │ │ ldr r2, [pc, #264] @ 2ba4f8 │ │ │ │ ldr r3, [pc, #204] @ 2ba4c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -115559,15 +115559,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #196] @ 2ba4fc │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2ba1c8 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ 2ba500 │ │ │ │ ldr r1, [pc, #168] @ 2ba504 │ │ │ │ ldr r0, [pc, #168] @ 2ba508 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #164] @ 2ba50c │ │ │ │ @@ -115594,37 +115594,37 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq r0, pc, r8, ror #19 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009f09d8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r4, r2, ip, ror r3 │ │ │ │ + rsbseq r4, r2, ip, asr #6 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - @ instruction: 0x0072429c │ │ │ │ + rsbseq r4, r2, ip, ror #4 │ │ │ │ addseq r0, pc, r8, asr #16 │ │ │ │ addseq r0, pc, r4, lsl r8 @ │ │ │ │ andeq r4, r0, r8, ror #3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r4, r2, r0, lsr r8 │ │ │ │ + rsbseq r4, r2, r0, lsl #16 │ │ │ │ addseq r0, pc, ip, lsr #14 │ │ │ │ - rsbseq r4, r2, r4, lsr r8 │ │ │ │ - strdeq pc, [r6], r8 │ │ │ │ - rsbseq r3, r2, r0, lsl #16 │ │ │ │ - rsbseq r4, r2, r8, lsr #6 │ │ │ │ + rsbseq r4, r2, r4, lsl #16 │ │ │ │ + addeq pc, r6, r8, asr #19 │ │ │ │ + ldrsbeq r3, [r2], #-112 @ 0xffffff90 @ │ │ │ │ + ldrsheq r4, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ - ldrdeq pc, [r6], r4 │ │ │ │ - ldrsbeq r3, [r2], #-124 @ 0xffffff84 @ │ │ │ │ - rsbseq r4, r2, r8, asr #14 │ │ │ │ + addeq pc, r6, r4, lsr #19 │ │ │ │ + rsbseq r3, r2, ip, lsr #15 │ │ │ │ + rsbseq r4, r2, r8, lsl r7 │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ - @ instruction: 0x0086f9b0 │ │ │ │ - ldrheq r3, [r2], #-120 @ 0xffffff88 @ │ │ │ │ - rsbseq r3, r2, r8, asr #20 │ │ │ │ + addeq pc, r6, r0, lsl #19 │ │ │ │ + rsbseq r3, r2, r8, lsl #15 │ │ │ │ + rsbseq r3, r2, r8, lsl sl │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #3820] @ 2bb438 │ │ │ │ @@ -115673,15 +115673,15 @@ │ │ │ │ cmp r7, #4 │ │ │ │ bne 2baae4 │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ cmp r1, #1 │ │ │ │ beq 2bb7d0 │ │ │ │ ldr r0, [pc, #3644] @ 2bb448 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ b 2bada8 │ │ │ │ cmp r7, #1 │ │ │ │ beq 2bb7c8 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bb2b0 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -115715,15 +115715,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sl, #8] │ │ │ │ beq 2bbafc │ │ │ │ ldr r0, [pc, #3480] @ 2bb44c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ b 2baae4 │ │ │ │ cmp r7, #1 │ │ │ │ beq 2bb24c │ │ │ │ ldrb r2, [r6, #5] │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r7, #8 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ @@ -115804,26 +115804,26 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r2, [r6, #14] │ │ │ │ ldrb r3, [r6, #15] │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ - bl 9d60f0 │ │ │ │ + bl 9d60c0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ lsl sl, sl, #16 │ │ │ │ lsr sl, sl, #16 │ │ │ │ lsl r2, r3, r2 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ and r6, r0, #255 @ 0xff │ │ │ │ mov r0, sl │ │ │ │ - bl 9d60f0 │ │ │ │ + bl 9d60c0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp sl, #0 │ │ │ │ lsl r3, sl, r3 │ │ │ │ moveq sl, #255 @ 0xff │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ and r3, sl, #255 @ 0xff │ │ │ │ cmp r5, #0 │ │ │ │ @@ -116136,15 +116136,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 2b5cf4 │ │ │ │ ldr r1, [pc, #1856] @ 2bb480 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 98f814 │ │ │ │ + bl 98f7e4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b85d4 │ │ │ │ subs r7, r7, #1 │ │ │ │ bcs 2baa40 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bad7c │ │ │ │ @@ -116461,15 +116461,15 @@ │ │ │ │ andne r3, r3, #15 │ │ │ │ strbne r3, [r2, #4] │ │ │ │ b 2bad54 │ │ │ │ mov r0, #8 │ │ │ │ b 2bab04 │ │ │ │ ldr r0, [pc, #580] @ 2bb4a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2baae4 │ │ │ │ b 2badb4 │ │ │ │ cmp r3, #0 │ │ │ │ addne r0, r8, #1 │ │ │ │ lslne r0, r0, #2 │ │ │ │ @@ -116583,77 +116583,77 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r5, #616] @ 0x268 │ │ │ │ bl 2c1210 │ │ │ │ b 2ba944 │ │ │ │ @ instruction: 0x009f05d0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009f05b8 │ │ │ │ - addeq pc, r6, lr, lsl #15 │ │ │ │ - rsbseq r4, r2, r0, asr #15 │ │ │ │ - rsbseq r4, r2, ip, lsl #17 │ │ │ │ + addeq pc, r6, lr, asr r7 @ │ │ │ │ + @ instruction: 0x00724790 │ │ │ │ + rsbseq r4, r2, ip, asr r8 │ │ │ │ tsteq r0, r1, lsl #2 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ andeq r1, r0, r1, ror #1 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ @ instruction: 0xffffb768 │ │ │ │ - addeq pc, r6, ip, ror #5 │ │ │ │ - addeq pc, r6, r8, lsr #7 │ │ │ │ + @ instruction: 0x0086f2bc │ │ │ │ + addeq pc, r6, r8, ror r3 @ │ │ │ │ @ instruction: 0xfffffec5 │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ addseq r0, pc, r0, lsl r0 @ │ │ │ │ - rsbseq r3, r2, r8, lsr #18 │ │ │ │ + ldrsheq r3, [r2], #-136 @ 0xffffff78 @ │ │ │ │ @ instruction: 0xfffffefe │ │ │ │ - rsbseq r3, r2, r0, lsr #16 │ │ │ │ + ldrsheq r3, [r2], #-112 @ 0xffffff90 @ │ │ │ │ strbpl r5, [sp, -r9, ror #12] │ │ │ │ adcgt lr, r1, lr, asr #11 │ │ │ │ @ instruction: 0x009fe7b8 │ │ │ │ - rsbseq r3, r2, r4, ror #8 │ │ │ │ + rsbseq r3, r2, r4, lsr r4 │ │ │ │ @ instruction: 0xfffffefd │ │ │ │ - rsbseq r3, r2, ip, asr r3 │ │ │ │ + rsbseq r3, r2, ip, lsr #6 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - rsbseq r3, r2, r8, asr #22 │ │ │ │ + rsbseq r3, r2, r8, lsl fp │ │ │ │ andeq r3, r0, ip, lsr #11 │ │ │ │ @ instruction: 0xffff91d4 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - ldrsheq r2, [r2], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r2, r2, ip, asr #31 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r2, r2, ip, ror #27 │ │ │ │ - rsbseq r3, r2, r4, lsr #11 │ │ │ │ - rsbseq r3, r2, r8, asr r5 │ │ │ │ - rsbseq r3, r2, r8, asr #9 │ │ │ │ - rsbseq r3, r2, r0, asr r6 │ │ │ │ + ldrheq r2, [r2], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r3, r2, r4, ror r5 │ │ │ │ + rsbseq r3, r2, r8, lsr #10 │ │ │ │ + @ instruction: 0x00723498 │ │ │ │ + rsbseq r3, r2, r0, lsr #12 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ - strdeq lr, [r6], r4 │ │ │ │ + addeq lr, r6, r4, asr #9 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x000019b0 │ │ │ │ - rsbseq r3, r2, r4, lsl #12 │ │ │ │ + ldrsbeq r3, [r2], #-84 @ 0xffffffac @ │ │ │ │ andeq r4, r0, ip, lsl r6 │ │ │ │ - rsbseq r3, r2, r0, lsl r6 │ │ │ │ + rsbseq r3, r2, r0, ror #11 │ │ │ │ @ instruction: 0xffffdc44 │ │ │ │ @ instruction: 0xffff6c88 │ │ │ │ @ instruction: 0xffffd840 │ │ │ │ - rsbseq r3, r2, r8, lsl #8 │ │ │ │ + ldrsbeq r3, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ andeq r4, r0, r0, lsr #13 │ │ │ │ - rsbseq r3, r2, r4, lsl r2 │ │ │ │ + rsbseq r3, r2, r4, ror #3 │ │ │ │ andeq r1, r0, r8, lsr pc │ │ │ │ - rsbseq r3, r2, ip, lsr r2 │ │ │ │ + rsbseq r3, r2, ip, lsl #4 │ │ │ │ andeq r4, r0, r0, lsr r2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x00723290 │ │ │ │ - rsbseq r3, r2, r0, ror r4 │ │ │ │ - rsbseq r3, r2, ip, lsl r1 │ │ │ │ - rsbseq r3, r2, r8, lsr #6 │ │ │ │ - rsbseq r3, r2, r4, ror r1 │ │ │ │ - rsbseq r3, r2, r4, lsr r2 │ │ │ │ - addeq lr, r6, r4, lsr #1 │ │ │ │ - rsbseq r1, r2, ip, lsr #29 │ │ │ │ - rsbseq r2, r2, ip, lsr r1 │ │ │ │ + rsbseq r3, r2, r0, ror #4 │ │ │ │ + rsbseq r3, r2, r0, asr #8 │ │ │ │ + rsbseq r3, r2, ip, ror #1 │ │ │ │ + ldrsheq r3, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r3, r2, r4, asr #2 │ │ │ │ + rsbseq r3, r2, r4, lsl #4 │ │ │ │ + addeq lr, r6, r4, ror r0 │ │ │ │ + rsbseq r1, r2, ip, ror lr │ │ │ │ + rsbseq r2, r2, ip, lsl #2 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ ldr r3, [pc, #-160] @ 2bb4ac │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #-168] @ 2bb4b0 │ │ │ │ add r2, r5, #692 @ 0x2b4 │ │ │ │ mov r0, r2 │ │ │ │ @@ -116788,33 +116788,33 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r7, #256 @ 0x100 │ │ │ │ bne 2bb654 │ │ │ │ ldr r1, [pc, #-692] @ 2bb4bc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 98f814 │ │ │ │ + bl 98f7e4 │ │ │ │ ldr r1, [r5, #656] @ 0x290 │ │ │ │ b 2ba918 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b9c2c │ │ │ │ b 2baae4 │ │ │ │ mov r0, #4 │ │ │ │ b 2bab04 │ │ │ │ ldr r0, [pc, #-740] @ 2bb4c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2baae4 │ │ │ │ b 2badb4 │ │ │ │ ldr r0, [pc, #-764] @ 2bb4c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ b 2bada8 │ │ │ │ mov r0, #2 │ │ │ │ b 2bab04 │ │ │ │ ldrb r3, [r6, #3] │ │ │ │ cmp r3, #2 │ │ │ │ beq 2bbaf4 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -116822,24 +116822,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b917c │ │ │ │ b 2baae4 │ │ │ │ ldr r0, [pc, #-820] @ 2bb4c8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ add r5, r4, #86016 @ 0x15000 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2baae4 │ │ │ │ b 2badb4 │ │ │ │ ldr r0, [pc, #-852] @ 2bb4cc │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2baae4 │ │ │ │ b 2badb4 │ │ │ │ mov ip, r9 │ │ │ │ b 2ba89c │ │ │ │ ldrb r2, [r6, #9] │ │ │ │ @@ -116858,15 +116858,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2a3dd4 │ │ │ │ ldr r3, [pc, #-948] @ 2bb4d0 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 975730 │ │ │ │ + bl 975700 │ │ │ │ ldr r3, [pc, #-960] @ 2bb4dc │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ bne 2bbb58 │ │ │ │ mov r3, r7 │ │ │ │ @@ -116945,25 +116945,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r9, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1328] @ 2bb4e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2baae4 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [r5, #672] @ 0x2a0 │ │ │ │ b 2bb928 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #672] @ 0x2a0 │ │ │ │ b 2bb928 │ │ │ │ @@ -116995,26 +116995,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1524] @ 2bb4ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2bae4c │ │ │ │ mov r0, #3 │ │ │ │ bl 54574c │ │ │ │ b 2baae4 │ │ │ │ bl 545eb8 │ │ │ │ b 2baae4 │ │ │ │ ldr r2, [pc, #-1556] @ 2bb4f0 │ │ │ │ @@ -117034,15 +117034,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ bl 5238e4 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #660] @ 0x294 │ │ │ │ bne 2baae4 │ │ │ │ ldr r0, [pc, #-1620] @ 2bb4fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ b 2baae4 │ │ │ │ ldr r3, [pc, #-1632] @ 2bb500 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bb8ac │ │ │ │ ldr r3, [pc, #-1632] @ 2bb514 │ │ │ │ @@ -117060,25 +117060,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp, #12] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1756] @ 2bb504 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2bb8ac │ │ │ │ ldr r3, [pc, #-1768] @ 2bb508 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ba68c │ │ │ │ ldr r3, [pc, #-1776] @ 2bb514 │ │ │ │ @@ -117095,22 +117095,22 @@ │ │ │ │ add sl, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1876] @ 2bb50c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2ba690 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-1892] @ 2bb510 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bb8d8 │ │ │ │ @@ -117128,68 +117128,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1992] @ 2bb51c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2bb8d8 │ │ │ │ ldr r0, [pc, #-2004] @ 2bb520 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2bae4c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-2040] @ 2bb524 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2bb8ac │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d60f0 │ │ │ │ + bl 9d60c0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ lsl r3, r5, r3 │ │ │ │ and r8, r0, #255 @ 0xff │ │ │ │ and r0, r5, #255 @ 0xff │ │ │ │ b 2ba888 │ │ │ │ ldr r0, [pc, #-2096] @ 2bb528 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2baae4 │ │ │ │ ldr r0, [pc, #-2128] @ 2bb52c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2ba68c │ │ │ │ ldr r0, [pc, #-2148] @ 2bb530 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2bb8d8 │ │ │ │ ldr r3, [pc, #-2168] @ 2bb534 │ │ │ │ ldr r1, [pc, #-2168] @ 2bb538 │ │ │ │ ldr r0, [pc, #-2168] @ 2bb53c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2172] @ 2bb540 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -117310,18 +117310,18 @@ │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq lr, lr, r8, lsl sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq lr, lr, r0, lsr #25 │ │ │ │ addseq lr, lr, ip, asr ip │ │ │ │ - addeq sp, r6, r8, lsl #30 │ │ │ │ - addeq sp, r6, r4, ror #29 │ │ │ │ - rsbseq r1, r2, ip, ror #25 │ │ │ │ - rsbseq r1, r2, ip, ror pc │ │ │ │ + ldrdeq sp, [r6], r8 │ │ │ │ + @ instruction: 0x0086deb4 │ │ │ │ + ldrheq r1, [r2], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r1, r2, ip, asr #30 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #1644] @ 2bc638 │ │ │ │ ldr r3, [pc, #1644] @ 2bc63c │ │ │ │ @@ -117360,15 +117360,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ add r4, r4, #102400 @ 0x19000 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ strb sl, [fp, #688] @ 0x2b0 │ │ │ │ - bl 98f814 │ │ │ │ + bl 98f7e4 │ │ │ │ ldr r4, [r4, #816] @ 0x330 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2bc038 │ │ │ │ ldr r4, [r6, #-40] @ 0xffffffd8 │ │ │ │ ldr fp, [sp, #24] │ │ │ │ cmp r4, #0 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ @@ -117401,15 +117401,15 @@ │ │ │ │ strne r3, [r8, #420] @ 0x1a4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ add r4, r4, #102400 @ 0x19000 │ │ │ │ strb r3, [r8, #688] @ 0x2b0 │ │ │ │ - bl 98f814 │ │ │ │ + bl 98f7e4 │ │ │ │ ldr r4, [r4, #816] @ 0x330 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2bc0bc │ │ │ │ ldr r5, [sp, #24] │ │ │ │ add r4, r6, #569344 @ 0x8b000 │ │ │ │ str r9, [r6, #-4] │ │ │ │ ldr r0, [r4, #2920] @ 0xb68 │ │ │ │ @@ -117513,15 +117513,15 @@ │ │ │ │ bl 2b5cf4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b4680 │ │ │ │ ldr r1, [pc, #936] @ 2bc66c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 98f814 │ │ │ │ + bl 98f7e4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b85d4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bc2f8 │ │ │ │ ldr r3, [r7, #428] @ 0x1ac │ │ │ │ tst r3, #3 │ │ │ │ @@ -117664,23 +117664,23 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r4, r7, r8} │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #320] @ 2bc688 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2bc18c │ │ │ │ ldr r3, [pc, #308] @ 2bc68c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bc3f8 │ │ │ │ ldr r3, [pc, #276] @ 2bc680 │ │ │ │ @@ -117696,78 +117696,78 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r4, r7, r8} │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 2bc690 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2bc3f8 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #184] @ 2bc694 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2bc18c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #156] @ 2bc698 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2bc3f8 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #128] @ 2bc69c │ │ │ │ ldr r1, [pc, #128] @ 2bc6a0 │ │ │ │ ldr r0, [pc, #128] @ 2bc6a4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 2bc6a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq lr, lr, r0, asr fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq lr, lr, r4, lsr fp │ │ │ │ - rsbseq r2, r2, r8, lsr r5 │ │ │ │ + rsbseq r2, r2, r8, lsl #10 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r2, r2, r4, lsr #9 │ │ │ │ + rsbseq r2, r2, r4, ror r4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0xffff9ef4 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ @ instruction: 0xffff8440 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r2, r2, r0, lsl #7 │ │ │ │ + rsbseq r2, r2, r0, asr r3 │ │ │ │ strbpl r5, [sp, -r9, ror #12] │ │ │ │ - @ instruction: 0x00722298 │ │ │ │ + rsbseq r2, r2, r8, ror #4 │ │ │ │ andeq r5, r1, r0, lsl #3 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ addseq lr, lr, ip, ror #13 │ │ │ │ andeq r5, r0, r4, lsr r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r2, r2, ip, lsr #26 │ │ │ │ + ldrsheq r2, [r2], #-204 @ 0xffffff34 @ │ │ │ │ andeq r2, r0, ip, lsl #17 │ │ │ │ - rsbseq r2, r2, r8, lsl #24 │ │ │ │ - rsbseq r2, r2, r8, ror #25 │ │ │ │ - rsbseq r2, r2, r4, lsr #24 │ │ │ │ - addeq sp, r6, r4, lsr r8 │ │ │ │ - rsbseq r1, r2, ip, lsr r6 │ │ │ │ - rsbseq r1, r2, ip, asr #17 │ │ │ │ + ldrsbeq r2, [r2], #-184 @ 0xffffff48 @ │ │ │ │ + ldrheq r2, [r2], #-200 @ 0xffffff38 @ │ │ │ │ + ldrsheq r2, [r2], #-180 @ 0xffffff4c @ │ │ │ │ + addeq sp, r6, r4, lsl #16 │ │ │ │ + rsbseq r1, r2, ip, lsl #12 │ │ │ │ + @ instruction: 0x0072189c │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r2, [pc, #1756] @ 2bcda0 │ │ │ │ ldr r3, [pc, #1756] @ 2bcda4 │ │ │ │ @@ -117843,22 +117843,22 @@ │ │ │ │ bne 2bc78c │ │ │ │ add sl, sp, #20 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #3 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7b87d4 │ │ │ │ + bl 7b87a4 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2bc8f8 │ │ │ │ str sl, [sp] │ │ │ │ mov r3, #16 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r6, #480 @ 0x1e0 │ │ │ │ - bl 7b8fe0 │ │ │ │ + bl 7b8fb0 │ │ │ │ ldr sl, [r6, #472] @ 0x1d8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2bc9d8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #16 │ │ │ │ bl 24a5f8 │ │ │ │ @@ -117876,15 +117876,15 @@ │ │ │ │ bl 2b85d4 │ │ │ │ ldr r3, [pc, #1352] @ 2bcdb0 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [r6, #680] @ 0x2a8 │ │ │ │ str r2, [r6, #684] @ 0x2ac │ │ │ │ - bl 7b9028 │ │ │ │ + bl 7b8ff8 │ │ │ │ ldr r2, [pc, #1328] @ 2bcdb4 │ │ │ │ ldr r3, [pc, #1308] @ 2bcda4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -117899,34 +117899,34 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bcb00 │ │ │ │ mov r0, r5 │ │ │ │ bl 2bbde0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7b9028 │ │ │ │ + bl 7b8ff8 │ │ │ │ b 2bc87c │ │ │ │ ldr r3, [pc, #1224] @ 2bcdac │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bca80 │ │ │ │ mov r9, #0 │ │ │ │ b 2bc8c8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r4, [r6, #472] @ 0x1d8 │ │ │ │ - bl 997368 │ │ │ │ + bl 997338 │ │ │ │ ldr r3, [pc, #1184] @ 2bcdac │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 2bcb98 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 997bc8 │ │ │ │ + bl 997b98 │ │ │ │ b 2bc8f0 │ │ │ │ ldr r3, [pc, #1148] @ 2bcdac │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, fp │ │ │ │ beq 2bc8f0 │ │ │ │ ldr r3, [pc, #1140] @ 2bcdb8 │ │ │ │ @@ -117948,40 +117948,40 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str sl, [sp, #24] │ │ │ │ mov r1, sl │ │ │ │ str sl, [r0, #4] │ │ │ │ str sl, [r0, #8] │ │ │ │ str sl, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr ip, [pc, #1056] @ 2bcdc4 │ │ │ │ ldr r3, [pc, #1056] @ 2bcdc8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1044] @ 2bcdcc │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2bc8f0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 997368 │ │ │ │ + bl 997338 │ │ │ │ ldr r3, [pc, #964] @ 2bcdac │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2bcc28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 997bc8 │ │ │ │ + bl 997b98 │ │ │ │ b 2bc8c8 │ │ │ │ ldr r3, [pc, #964] @ 2bcdd0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bc84c │ │ │ │ ldr r3, [pc, #924] @ 2bcdbc │ │ │ │ @@ -117997,22 +117997,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #860] @ 2bcdd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2bc84c │ │ │ │ ldr r3, [pc, #816] @ 2bcdb8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bc8f0 │ │ │ │ ldr r3, [pc, #800] @ 2bcdbc │ │ │ │ @@ -118029,15 +118029,15 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str fp, [sp, #24] │ │ │ │ mov r1, fp │ │ │ │ str fp, [r0, #4] │ │ │ │ str fp, [r0, #8] │ │ │ │ str fp, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr ip, [pc, #752] @ 2bcdd8 │ │ │ │ ldr r3, [pc, #752] @ 2bcddc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #740] @ 2bcde0 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -118060,29 +118060,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [pc, #640] @ 2bcde4 │ │ │ │ ldr r2, [pc, #640] @ 2bcde8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #604] @ 2bcdec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2bc8c8 │ │ │ │ ldr r3, [pc, #536] @ 2bcdb8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bc91c │ │ │ │ ldr r3, [pc, #520] @ 2bcdbc │ │ │ │ @@ -118098,27 +118098,27 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r9, [sp, #24] │ │ │ │ mov r1, r9 │ │ │ │ str r9, [r0, #4] │ │ │ │ str r9, [r0, #8] │ │ │ │ str r9, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [pc, #500] @ 2bcdf0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 2bcdf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2bc91c │ │ │ │ ldr r3, [pc, #392] @ 2bcdb8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bc9f8 │ │ │ │ ldr r3, [pc, #376] @ 2bcdbc │ │ │ │ @@ -118134,124 +118134,124 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [pc, #364] @ 2bcdf8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 2bcdfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2bc9f8 │ │ │ │ ldr r0, [pc, #320] @ 2bce00 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2bc84c │ │ │ │ ldr r1, [pc, #300] @ 2bce04 │ │ │ │ ldr r3, [pc, #300] @ 2bce08 │ │ │ │ ldr r0, [pc, #300] @ 2bce0c │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2bc8c8 │ │ │ │ ldr r0, [pc, #268] @ 2bce10 │ │ │ │ ldr r3, [pc, #268] @ 2bce14 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #260] @ 2bce18 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2bc8f0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #232] @ 2bce1c │ │ │ │ ldr r0, [pc, #232] @ 2bce20 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2bc9f8 │ │ │ │ ldr r0, [pc, #208] @ 2bce24 │ │ │ │ ldr r3, [pc, #208] @ 2bce28 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #200] @ 2bce2c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2bc8f0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #172] @ 2bce30 │ │ │ │ ldr r0, [pc, #172] @ 2bce34 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2bc91c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq lr, lr, r8, asr r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009ee3fc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0xffffbe4c │ │ │ │ umullseq lr, lr, r8, r2 @ │ │ │ │ muleq r0, r0, r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r2, ip, r8, ror #8 │ │ │ │ - rsbseq r2, r2, r8, asr #19 │ │ │ │ - rsbseq r2, r2, r0, ror #18 │ │ │ │ + rsbseq r2, ip, r8, lsr r4 │ │ │ │ + @ instruction: 0x00722998 │ │ │ │ + rsbseq r2, r2, r0, lsr r9 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ - ldrsbeq r2, [r2], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq r2, ip, r4, lsr #6 │ │ │ │ - rsbseq r2, r2, r8, ror #17 │ │ │ │ - rsbseq r2, r2, ip, lsl r8 │ │ │ │ - rsbseq r2, ip, r8, lsr #5 │ │ │ │ - ldrheq r2, [r2], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq r2, r2, r8, lsl #15 │ │ │ │ + rsbseq r2, r2, r0, lsr #19 │ │ │ │ + ldrsheq r2, [ip], #-36 @ 0xffffffdc @ │ │ │ │ + ldrheq r2, [r2], #-136 @ 0xffffff78 @ │ │ │ │ rsbseq r2, r2, ip, ror #15 │ │ │ │ - ldrsheq r2, [r2], #-104 @ 0xffffff98 @ │ │ │ │ - rsbseq r2, r2, r4, ror r7 │ │ │ │ + rsbseq r2, ip, r8, ror r2 │ │ │ │ + rsbseq r2, r2, ip, lsl #17 │ │ │ │ + rsbseq r2, r2, r8, asr r7 │ │ │ │ + ldrheq r2, [r2], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq r2, r2, r8, asr #13 │ │ │ │ + rsbseq r2, r2, r4, asr #14 │ │ │ │ + rsbseq r2, r2, r8, lsr r6 │ │ │ │ + @ instruction: 0x00722798 │ │ │ │ + rsbseq r2, ip, r0, lsl #2 │ │ │ │ + rsbseq r2, r2, r0, lsl r7 │ │ │ │ rsbseq r2, r2, r8, ror #12 │ │ │ │ - rsbseq r2, r2, r8, asr #15 │ │ │ │ - rsbseq r2, ip, r0, lsr r1 │ │ │ │ - rsbseq r2, r2, r0, asr #14 │ │ │ │ - @ instruction: 0x00722698 │ │ │ │ - rsbseq r2, ip, r8, lsl #2 │ │ │ │ - rsbseq r2, r2, r4, asr #13 │ │ │ │ - rsbseq r2, r2, r8, ror #12 │ │ │ │ - rsbseq r2, r2, ip, asr #13 │ │ │ │ - rsbseq r2, r2, r8, asr #12 │ │ │ │ - ldrheq r2, [ip], #-8 @ │ │ │ │ - rsbseq r2, r2, r0, lsl r6 │ │ │ │ + ldrsbeq r2, [ip], #-8 @ │ │ │ │ + @ instruction: 0x00722694 │ │ │ │ + rsbseq r2, r2, r8, lsr r6 │ │ │ │ + @ instruction: 0x0072269c │ │ │ │ rsbseq r2, r2, r8, lsl r6 │ │ │ │ - rsbseq r2, r2, r4, ror #12 │ │ │ │ - ldrsheq r2, [r2], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r2, ip, r8, lsl #1 │ │ │ │ + rsbseq r2, r2, r0, ror #11 │ │ │ │ + rsbseq r2, r2, r8, ror #11 │ │ │ │ + rsbseq r2, r2, r4, lsr r6 │ │ │ │ + rsbseq r2, r2, r4, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [pc, #1136] @ 2bd2c8 │ │ │ │ @@ -118289,97 +118289,97 @@ │ │ │ │ bl 248810 │ │ │ │ add r3, pc, #996 @ 0x3e4 │ │ │ │ ldrd r2, [r3] │ │ │ │ str r0, [r4, #760] @ 0x2f8 │ │ │ │ strd r2, [r5] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r5, #8] │ │ │ │ - bl 754eac │ │ │ │ + bl 754e7c │ │ │ │ ldr r3, [pc, #996] @ 2bd2dc │ │ │ │ ldr r2, [pc, #996] @ 2bd2e0 │ │ │ │ ldr r1, [pc, #996] @ 2bd2e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #29 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ str r0, [r5, #12] │ │ │ │ - bl 754eac │ │ │ │ + bl 754e7c │ │ │ │ ldr r1, [pc, #956] @ 2bd2e8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #584 @ 0x248 │ │ │ │ str r7, [r4, #412] @ 0x19c │ │ │ │ - bl 9b5958 │ │ │ │ + bl 9b5928 │ │ │ │ ldr r1, [pc, #936] @ 2bd2ec │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ - bl 9b5958 │ │ │ │ + bl 9b5928 │ │ │ │ ldr r1, [pc, #920] @ 2bd2f0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #728 @ 0x2d8 │ │ │ │ - bl 9b5958 │ │ │ │ + bl 9b5928 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #900] @ 2bd2f4 │ │ │ │ add r0, r0, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b5958 │ │ │ │ + bl 9b5928 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #880] @ 2bd2f8 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b5958 │ │ │ │ + bl 9b5928 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #860] @ 2bd2fc │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b5958 │ │ │ │ + bl 9b5928 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #840] @ 2bd300 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b5958 │ │ │ │ + bl 9b5928 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #820] @ 2bd304 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b5958 │ │ │ │ + bl 9b5928 │ │ │ │ ldr r1, [pc, #804] @ 2bd308 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 9b5958 │ │ │ │ + bl 9b5928 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ ldr r1, [pc, #784] @ 2bd30c │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b5958 │ │ │ │ + bl 9b5928 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ ldr r1, [pc, #764] @ 2bd310 │ │ │ │ add r0, r0, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b5958 │ │ │ │ + bl 9b5928 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ ldr r1, [pc, #744] @ 2bd314 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl 9b5958 │ │ │ │ + bl 9b5928 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bd374 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #472] @ 0x1d8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, #132 @ 0x84 │ │ │ │ @@ -118397,15 +118397,15 @@ │ │ │ │ add r0, r7, #40 @ 0x28 │ │ │ │ mov r2, #30 │ │ │ │ mov r3, #0 │ │ │ │ bl 2a018c │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 7ac780 │ │ │ │ + bl 7ac750 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bd440 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ beq 2bd424 │ │ │ │ add r3, r7, #569344 @ 0x8b000 │ │ │ │ @@ -118418,56 +118418,56 @@ │ │ │ │ mov r1, #25 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 7ac9f8 │ │ │ │ + bl 7ac9c8 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r0, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 248810 │ │ │ │ ldr sl, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ str r0, [r4, #540] @ 0x21c │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ - bl 7a5028 │ │ │ │ + bl 7a4ff8 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2bd13c │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ bl 2b27a8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 94a25c │ │ │ │ + bl 94a22c │ │ │ │ ldr r3, [r4, #540] @ 0x21c │ │ │ │ ldrb r2, [r4, #537] @ 0x219 │ │ │ │ strb r2, [r3, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bd16c │ │ │ │ ldr r0, [r4, #540] @ 0x21c │ │ │ │ - bl 965640 │ │ │ │ + bl 965610 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r3, [r4, #540] @ 0x21c │ │ │ │ - bl 997bc8 │ │ │ │ + bl 997b98 │ │ │ │ ldr r3, [r4, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bd198 │ │ │ │ ldr r0, [r4, #412] @ 0x19c │ │ │ │ bl 2b2bf4 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2bd198 │ │ │ │ ldr r1, [r4, #540] @ 0x21c │ │ │ │ - bl 96e780 │ │ │ │ + bl 96e750 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9655e4 │ │ │ │ + bl 9655b4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b21f0 │ │ │ │ ldr r2, [pc, #368] @ 2bd31c │ │ │ │ mvn r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ mov ip, #3 │ │ │ │ @@ -118475,22 +118475,22 @@ │ │ │ │ str r3, [r4, #436] @ 0x1b4 │ │ │ │ str r3, [r4, #440] @ 0x1b8 │ │ │ │ mov r3, #2 │ │ │ │ strd r2, [r1, #-8] │ │ │ │ add r0, r4, #692 @ 0x2b4 │ │ │ │ str ip, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #676] @ 0x2a4 │ │ │ │ - bl 98f320 │ │ │ │ + bl 98f2f0 │ │ │ │ ldr r2, [pc, #320] @ 2bd320 │ │ │ │ ldr r0, [pc, #320] @ 2bd324 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9acf38 │ │ │ │ + bl 9acf08 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, r6 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str r0, [r4, #720] @ 0x2d0 │ │ │ │ str r3, [r8, #820] @ 0x334 │ │ │ │ str r6, [r8, #816] @ 0x330 │ │ │ │ str r5, [r3] │ │ │ │ @@ -118541,51 +118541,51 @@ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq sp, lr, r0, asr #25 │ │ │ │ @ instruction: 0x000193b8 │ │ │ │ umullseq sp, lr, r4, ip │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - addeq ip, r6, r8, asr pc │ │ │ │ - ldrheq sp, [r1], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq sp, r1, r8, asr #15 │ │ │ │ - rsbseq r2, r2, r8, lsl r6 │ │ │ │ - rsbseq r2, r2, r0, lsl r6 │ │ │ │ - rsbseq r2, r2, ip, lsl #12 │ │ │ │ - rsbseq r2, r2, r8, lsl #12 │ │ │ │ - rsbseq r2, r2, r0, lsl #12 │ │ │ │ - ldrsheq r2, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ - ldrsheq r2, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ - ldrsheq r2, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ - ldrsheq r2, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq r2, r2, ip, ror #11 │ │ │ │ + addeq ip, r6, r8, lsr #30 │ │ │ │ + rsbseq sp, r1, r4, lsl #15 │ │ │ │ + @ instruction: 0x0071d798 │ │ │ │ + rsbseq r2, r2, r8, ror #11 │ │ │ │ rsbseq r2, r2, r0, ror #11 │ │ │ │ + ldrsbeq r2, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ ldrsbeq r2, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ + ldrsbeq r2, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq r2, r2, ip, asr #11 │ │ │ │ + rsbseq r2, r2, ip, asr #11 │ │ │ │ + rsbseq r2, r2, r8, asr #11 │ │ │ │ + rsbseq r2, r2, r8, asr #11 │ │ │ │ + ldrheq r2, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ + ldrheq r2, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq r2, r2, r8, lsr #11 │ │ │ │ andeq r5, r0, r0, lsr #6 │ │ │ │ andeq sl, r0, r4, asr #24 │ │ │ │ - rsbseq r2, r2, r4, lsr r4 │ │ │ │ + rsbseq r2, r2, r4, lsl #8 │ │ │ │ @ instruction: 0xffff6360 │ │ │ │ umullseq sp, lr, r8, r8 │ │ │ │ andeq r2, r0, r8, lsr #11 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r2, r2, r0, asr #4 │ │ │ │ + rsbseq r2, r2, r0, lsl r2 │ │ │ │ andeq r0, r0, r4, ror #9 │ │ │ │ @ instruction: 0xffffb748 │ │ │ │ @ instruction: 0xffffa2f4 │ │ │ │ addseq sp, lr, ip, asr #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r4, r0, ip, lsr #23 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ + @ instruction: 0x00721f9c │ │ │ │ rsbseq r1, r2, ip, asr #31 │ │ │ │ - ldrsheq r1, [r2], #-252 @ 0xffffff04 @ │ │ │ │ - addeq ip, r6, r4, lsr #18 │ │ │ │ - rsbseq r0, r2, ip, lsr #14 │ │ │ │ - ldrheq r0, [r2], #-156 @ 0xffffff64 @ │ │ │ │ + strdeq ip, [r6], r4 │ │ │ │ + ldrsheq r0, [r2], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq r0, r2, ip, lsl #19 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ cmp r9, #0 │ │ │ │ addne r3, r7, #569344 @ 0x8b000 │ │ │ │ ldrne r3, [r3, #3008] @ 0xbc0 │ │ │ │ bne 2bd048 │ │ │ │ add r2, r7, #569344 @ 0x8b000 │ │ │ │ ldr r3, [r2, #3004] @ 0xbbc │ │ │ │ @@ -118594,15 +118594,15 @@ │ │ │ │ b 2bd050 │ │ │ │ ldr r2, [pc, #-116] @ 2bd32c │ │ │ │ mov r1, #25 │ │ │ │ ldr r2, [sl, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 7ac9f8 │ │ │ │ + bl 7ac9c8 │ │ │ │ b 2bd0f4 │ │ │ │ ldr r1, [pc, #-144] @ 2bd330 │ │ │ │ ldr r3, [pc, #-144] @ 2bd334 │ │ │ │ ldm r5, {r0, r2} │ │ │ │ cmp r2, r3 │ │ │ │ cmpeq r0, r1 │ │ │ │ bne 2bd524 │ │ │ │ @@ -118628,15 +118628,15 @@ │ │ │ │ bl 2a787c │ │ │ │ b 2bd230 │ │ │ │ ldr r2, [pc, #-232] @ 2bd344 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #25 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7ac9f8 │ │ │ │ + bl 7ac9c8 │ │ │ │ b 2bd0f4 │ │ │ │ bl 248e7c │ │ │ │ b 2bd0ac │ │ │ │ ldr r2, [pc, #-264] @ 2bd348 │ │ │ │ ldr r3, [pc, #-264] @ 2bd34c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -118671,28 +118671,28 @@ │ │ │ │ mov r0, r3 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-420] @ 2bd35c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2bceb0 │ │ │ │ ldr r0, [pc, #-432] @ 2bd360 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2bcea8 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-456] @ 2bd364 │ │ │ │ ldr r1, [pc, #-456] @ 2bd368 │ │ │ │ ldr r0, [pc, #-456] @ 2bd36c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-460] @ 2bd370 │ │ │ │ @@ -118716,53 +118716,53 @@ │ │ │ │ mov r6, r0 │ │ │ │ sub r7, r8, r0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ cmp r8, r6 │ │ │ │ clz r7, r7 │ │ │ │ lsr r7, r7, #5 │ │ │ │ beq 2bd608 │ │ │ │ ldr r1, [pc, #108] @ 2bd620 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7ac16c │ │ │ │ + bl 7ac13c │ │ │ │ ldr ip, [pc, #100] @ 2bd624 │ │ │ │ ldr r2, [pc, #100] @ 2bd628 │ │ │ │ ldr r1, [pc, #100] @ 2bd62c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, #0 │ │ │ │ - bl 7acf2c │ │ │ │ + bl 7acefc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2bce38 │ │ │ │ ldr r1, [pc, #32] @ 2bd630 │ │ │ │ add r1, pc, r1 │ │ │ │ b 2bd5b4 │ │ │ │ - addeq ip, r6, r4, ror #17 │ │ │ │ - rsbseq sp, r1, r4, asr #2 │ │ │ │ - rsbseq sp, r1, r0, lsr r1 │ │ │ │ - @ instruction: 0x00722094 │ │ │ │ - umulleq ip, r6, r0, r8 │ │ │ │ - rsbseq sp, r1, ip, ror #1 │ │ │ │ - ldrsheq sp, [r1], #-8 @ │ │ │ │ - rsbseq r2, r2, r8, lsr #32 │ │ │ │ + @ instruction: 0x0086c8b4 │ │ │ │ + rsbseq sp, r1, r4, lsl r1 │ │ │ │ + rsbseq sp, r1, r0, lsl #2 │ │ │ │ + rsbseq r2, r2, r4, rrx │ │ │ │ + addeq ip, r6, r0, ror #16 │ │ │ │ + ldrheq sp, [r1], #-12 @ │ │ │ │ + rsbseq sp, r1, r8, asr #1 │ │ │ │ + ldrsheq r1, [r2], #-248 @ 0xffffff08 @ │ │ │ │ │ │ │ │ 002bd634 : │ │ │ │ ldrb r3, [r0, r1] │ │ │ │ add r2, r0, r1 │ │ │ │ ldrb ip, [r2, #1] │ │ │ │ ldrb r1, [r2, #3] │ │ │ │ lsl r3, r3, #24 │ │ │ │ @@ -118806,15 +118806,15 @@ │ │ │ │ add r2, sp, #20 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #16 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp, #20] │ │ │ │ - bl 9c77a0 │ │ │ │ + bl 9c7770 │ │ │ │ ldr r6, [pc, #436] @ 2bd8a8 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r0, r7 │ │ │ │ bne 2bd790 │ │ │ │ ldr r1, [pc, #424] @ 2bd8ac │ │ │ │ ldr r3, [pc, #424] @ 2bd8b0 │ │ │ │ ldm r4, {r0, r2} │ │ │ │ @@ -118850,23 +118850,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r5, [r8, #472] @ 0x1d8 │ │ │ │ - bl 997368 │ │ │ │ + bl 997338 │ │ │ │ ldr r3, [pc, #280] @ 2bd8bc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ mov r8, r0 │ │ │ │ bne 2bd7c8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 997bc8 │ │ │ │ + bl 997b98 │ │ │ │ mov r0, r4 │ │ │ │ bl 2bbde0 │ │ │ │ b 2bd74c │ │ │ │ ldr r3, [pc, #240] @ 2bd8c0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ @@ -118884,35 +118884,35 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [pc, #160] @ 2bd8cc │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 2bd8d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2bd7b4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #116] @ 2bd8d4 │ │ │ │ ldr r0, [pc, #116] @ 2bd8d8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2bd7b4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #88] @ 2bd8dc │ │ │ │ ldr r1, [pc, #88] @ 2bd8e0 │ │ │ │ ldr r0, [pc, #88] @ 2bd8e4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 2bd8e8 │ │ │ │ @@ -118927,21 +118927,21 @@ │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xffffef64 │ │ │ │ addseq sp, lr, r8, asr #7 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ muleq r0, r0, r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r1, r2, r4, lsr #28 │ │ │ │ - rsbseq r1, r2, ip, asr #21 │ │ │ │ - ldrsheq r1, [r2], #-208 @ 0xffffff30 @ │ │ │ │ - rsbseq r1, r2, r8, lsl fp │ │ │ │ - addeq ip, r6, ip, asr #11 │ │ │ │ - ldrsbeq r0, [r2], #-52 @ 0xffffffcc @ │ │ │ │ - rsbseq r0, r2, r4, ror #12 │ │ │ │ + ldrsheq r1, [r2], #-212 @ 0xffffff2c @ │ │ │ │ + @ instruction: 0x00721a9c │ │ │ │ + rsbseq r1, r2, r0, asr #27 │ │ │ │ + rsbseq r1, r2, r8, ror #21 │ │ │ │ + umulleq ip, r6, ip, r5 │ │ │ │ + rsbseq r0, r2, r4, lsr #7 │ │ │ │ + rsbseq r0, r2, r4, lsr r6 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #1160] @ 2bdd8c │ │ │ │ ldr ip, [pc, #1160] @ 2bdd90 │ │ │ │ @@ -119118,22 +119118,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ stm sp, {r4, r7} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #476] @ 2bddc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r7, [r5, #472] @ 0x1d8 │ │ │ │ b 2bdae0 │ │ │ │ ldr r3, [pc, #460] @ 2bddc4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bdafc │ │ │ │ @@ -119150,28 +119150,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [pc, #372] @ 2bddc8 │ │ │ │ ldr r3, [pc, #372] @ 2bddcc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 2bddd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2bdafc │ │ │ │ ldr r3, [pc, #328] @ 2bddd4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bdb58 │ │ │ │ ldr r3, [pc, #280] @ 2bddb8 │ │ │ │ @@ -119188,85 +119188,85 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 2bddd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2bdb58 │ │ │ │ ldr r0, [pc, #208] @ 2bdddc │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r7, [r5, #472] @ 0x1d8 │ │ │ │ b 2bdae0 │ │ │ │ ldr r0, [pc, #184] @ 2bdde0 │ │ │ │ ldr r3, [pc, #184] @ 2bdde4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #176] @ 2bdde8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2bdafc │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #148] @ 2bddec │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2bdb58 │ │ │ │ ldr r3, [pc, #128] @ 2bddf0 │ │ │ │ ldr r1, [pc, #128] @ 2bddf4 │ │ │ │ ldr r0, [pc, #128] @ 2bddf8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 2bddfc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq sp, lr, r4, lsl r2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r1, r2, r8, lsr #26 │ │ │ │ + ldrsheq r1, [r2], #-200 @ 0xffffff38 @ │ │ │ │ addseq sp, lr, r8, asr #3 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ ldrsheq sp, [lr], ip │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0xffffab54 │ │ │ │ andeq r4, r0, ip, asr #7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x00721a98 │ │ │ │ + rsbseq r1, r2, r8, ror #20 │ │ │ │ muleq r0, r0, r3 │ │ │ │ - ldrheq r1, [ip], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbseq r1, r2, r4, lsr #21 │ │ │ │ - @ instruction: 0x0072169c │ │ │ │ + rsbseq r1, ip, r8, lsl #3 │ │ │ │ + rsbseq r1, r2, r4, ror sl │ │ │ │ + rsbseq r1, r2, ip, ror #12 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ - rsbseq r1, r2, ip, asr #14 │ │ │ │ - ldrheq r1, [r2], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq r1, ip, r4, ror #1 │ │ │ │ - rsbseq r1, r2, r8, asr #19 │ │ │ │ - rsbseq r1, r2, r4, asr #12 │ │ │ │ - rsbseq r1, r2, r4, lsr r7 │ │ │ │ - addeq ip, r6, r0, ror #1 │ │ │ │ - rsbseq pc, r1, r8, ror #29 │ │ │ │ - rsbseq r0, r2, r8, ror r1 │ │ │ │ + rsbseq r1, r2, ip, lsl r7 │ │ │ │ + rsbseq r1, r2, r4, lsl #19 │ │ │ │ + ldrheq r1, [ip], #-4 @ │ │ │ │ + @ instruction: 0x00721998 │ │ │ │ + rsbseq r1, r2, r4, lsl r6 │ │ │ │ + rsbseq r1, r2, r4, lsl #14 │ │ │ │ + strheq ip, [r6], r0 │ │ │ │ + ldrheq pc, [r1], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq r0, r2, r8, asr #2 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #1032] @ 2be220 │ │ │ │ ldr r3, [pc, #1032] @ 2be224 │ │ │ │ @@ -119356,24 +119356,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #676] @ 2be248 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2bde64 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 2b7e24 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b85d4 │ │ │ │ b 2bdf04 │ │ │ │ @@ -119395,22 +119395,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 2be250 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r9, [r7, #472] @ 0x1d8 │ │ │ │ ldr r3, [pc, #524] @ 2be254 │ │ │ │ sub r2, r9, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #19 │ │ │ │ bhi 2be060 │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ @@ -119437,28 +119437,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [pc, #396] @ 2be25c │ │ │ │ ldr r3, [pc, #396] @ 2be260 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 2be264 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2bde64 │ │ │ │ ldr r3, [pc, #352] @ 2be268 │ │ │ │ sub r2, r9, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #19 │ │ │ │ bhi 2be06c │ │ │ │ add r2, r2, r2 │ │ │ │ @@ -119466,15 +119466,15 @@ │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #320] @ 2be26c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2bde64 │ │ │ │ ldr r3, [pc, #296] @ 2be270 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bdf10 │ │ │ │ ldr r3, [pc, #228] @ 2be240 │ │ │ │ @@ -119491,74 +119491,74 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 2be274 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2bdf10 │ │ │ │ ldr r0, [pc, #176] @ 2be278 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2be03c │ │ │ │ ldr r0, [pc, #156] @ 2be27c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2bdf10 │ │ │ │ ldr r0, [pc, #136] @ 2be280 │ │ │ │ ldr r3, [pc, #136] @ 2be284 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #128] @ 2be288 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2bde64 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq ip, lr, r4, lsl #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq ip, lr, r0, ror #25 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq ip, lr, r8, lsr #25 │ │ │ │ - addeq fp, r6, r6, asr #30 │ │ │ │ + addeq fp, r6, r6, lsl pc │ │ │ │ @ instruction: 0xffffa79c │ │ │ │ strdeq r5, [r0], -r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r1, r2, r0, lsl #15 │ │ │ │ + rsbseq r1, r2, r0, asr r7 │ │ │ │ andeq r4, r0, ip, asr #7 │ │ │ │ - rsbseq r1, r2, r4, asr #12 │ │ │ │ - addeq fp, r6, lr, asr #27 │ │ │ │ + rsbseq r1, r2, r4, lsl r6 │ │ │ │ + umulleq fp, r6, lr, sp │ │ │ │ muleq r0, r0, r3 │ │ │ │ - rsbseq r0, ip, ip, lsr sp │ │ │ │ - ldrsheq r1, [r2], #-104 @ 0xffffff98 @ │ │ │ │ - rsbseq r1, r2, r0, lsr #4 │ │ │ │ - addeq fp, r6, r2, lsr #26 │ │ │ │ - rsbseq r1, r2, r0, asr r6 │ │ │ │ + rsbseq r0, ip, ip, lsl #26 │ │ │ │ + rsbseq r1, r2, r8, asr #13 │ │ │ │ + ldrsheq r1, [r2], #-16 @ │ │ │ │ + strdeq fp, [r6], r2 │ │ │ │ + rsbseq r1, r2, r0, lsr #12 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ - @ instruction: 0x00721290 │ │ │ │ - ldrsheq r1, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbseq r1, r2, ip, lsr #5 │ │ │ │ - rsbseq r0, ip, r4, lsl ip │ │ │ │ - rsbseq r1, r2, r8, asr #11 │ │ │ │ - rsbseq r1, r2, r4, ror r1 │ │ │ │ + rsbseq r1, r2, r0, ror #4 │ │ │ │ + rsbseq r1, r2, r8, asr #9 │ │ │ │ + rsbseq r1, r2, ip, ror r2 │ │ │ │ + rsbseq r0, ip, r4, ror #23 │ │ │ │ + @ instruction: 0x00721598 │ │ │ │ + rsbseq r1, r2, r4, asr #2 │ │ │ │ │ │ │ │ 002be28c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr ip, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ add ip, r2, ip │ │ │ │ add r3, r1, r3 │ │ │ │ @@ -119649,35 +119649,35 @@ │ │ │ │ add r3, r8, r3, lsl #3 │ │ │ │ add r3, sl, r3 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ add r3, r3, #696 @ 0x2b8 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d4ddc │ │ │ │ + bl 9d4dac │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ cmp r9, r4 │ │ │ │ add r5, r5, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ bge 2be3d0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, r2, #64 @ 0x40 │ │ │ │ cmp r2, r3 │ │ │ │ ble 2be39c │ │ │ │ cmp r5, #0 │ │ │ │ beq 2be470 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d50ac │ │ │ │ + bl 9d507c │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9d53fc │ │ │ │ + bl 9d53cc │ │ │ │ add sp, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #0 │ │ │ │ @@ -119729,20 +119729,20 @@ │ │ │ │ ldr r2, [pc, #44] @ 2be554 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r1, r2, r4, asr r1 │ │ │ │ + rsbseq r1, r2, r4, lsr #2 │ │ │ │ @ instruction: 0xfffff3f4 │ │ │ │ @ instruction: 0xffffa658 │ │ │ │ - addeq fp, r6, r8, lsr r9 │ │ │ │ - rsbseq pc, r1, r0, asr #14 │ │ │ │ - ldrsbeq pc, [r1], #-144 @ 0xffffff70 @ │ │ │ │ + addeq fp, r6, r8, lsl #18 │ │ │ │ + rsbseq pc, r1, r0, lsl r7 @ │ │ │ │ + rsbseq pc, r1, r0, lsr #19 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 002be558 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -119821,22 +119821,22 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cmp r4, #0 │ │ │ │ beq 2be6a0 │ │ │ │ add r4, r4, #569344 @ 0x8b000 │ │ │ │ b 2be648 │ │ │ │ ldr r0, [pc, #28] @ 2be6b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 8bd1d4 │ │ │ │ + bl 8bd1a4 │ │ │ │ mvn r0, #21 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ addseq fp, pc, r0, lsl #2 │ │ │ │ - rsbseq r1, r2, ip, asr #2 │ │ │ │ + rsbseq r1, r2, ip, lsl r1 │ │ │ │ │ │ │ │ 002be6bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #136] @ 2be75c │ │ │ │ @@ -119893,17 +119893,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, #1 │ │ │ │ beq 2be7dc │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2be7c0 │ │ │ │ - bl 7af3c0 │ │ │ │ + bl 7af390 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 75503c │ │ │ │ + bl 75500c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b2eb4 │ │ │ │ @@ -119921,21 +119921,21 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #416 @ 0x1a0 │ │ │ │ mov r2, #4000 @ 0xfa0 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ mov r0, r4 │ │ │ │ b 2be7dc │ │ │ │ umullseq sl, pc, r0, pc @ │ │ │ │ - addeq fp, r6, r0, asr r6 │ │ │ │ - rsbseq pc, r1, r8, asr ip @ │ │ │ │ - rsbseq pc, r1, r8, asr r4 @ │ │ │ │ + addeq fp, r6, r0, lsr #12 │ │ │ │ + rsbseq pc, r1, r8, lsr #24 │ │ │ │ + rsbseq pc, r1, r8, lsr #8 │ │ │ │ │ │ │ │ 002be838 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ ldr r2, [pc, #3916] @ 2bf79c │ │ │ │ @@ -119966,25 +119966,25 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 24a4fc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2be898 │ │ │ │ ldr r0, [pc, #3816] @ 2bf7ac │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99bd80 │ │ │ │ + bl 99bd50 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b3440 │ │ │ │ cmp fp, #0 │ │ │ │ beq 2becb0 │ │ │ │ ldr r1, [pc, #3784] @ 2bf7b0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b5cc │ │ │ │ + bl 99b59c │ │ │ │ ldr r1, [pc, #3768] @ 2bf7b4 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r6, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -119997,68 +119997,68 @@ │ │ │ │ str r6, [sp, #96] @ 0x60 │ │ │ │ ldr r8, [pc, #3716] @ 2bf7b8 │ │ │ │ ldr r9, [pc, #3716] @ 2bf7bc │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b5dc │ │ │ │ + bl 99b5ac │ │ │ │ mov r1, r8 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b2b8 │ │ │ │ + bl 99b288 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b2b8 │ │ │ │ + bl 99b288 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b5cc │ │ │ │ + bl 99b59c │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b5cc │ │ │ │ + bl 99b59c │ │ │ │ ldr r1, [pc, #3624] @ 2bf7c0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b2b8 │ │ │ │ + bl 99b288 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ beq 2bf26c │ │ │ │ ldr r1, [pc, #3596] @ 2bf7c4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 24a4fc │ │ │ │ cmp r0, #0 │ │ │ │ moveq r7, r0 │ │ │ │ streq r7, [sp, #44] @ 0x2c │ │ │ │ beq 2bebb8 │ │ │ │ ldr r1, [pc, #3572] @ 2bf7c8 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b2b8 │ │ │ │ + bl 99b288 │ │ │ │ cmp r0, r6 │ │ │ │ beq 2be9f4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7c18d0 │ │ │ │ + bl 7c18a0 │ │ │ │ cmp r0, r6 │ │ │ │ beq 2bf2f4 │ │ │ │ ldr r2, [pc, #3536] @ 2bf7cc │ │ │ │ subs r3, r5, #0 │ │ │ │ movne r3, #1 │ │ │ │ mov r1, fp │ │ │ │ subs r7, r7, #0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movne r7, #1 │ │ │ │ - bl 99b3a4 │ │ │ │ + bl 99b374 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #52] @ 0x34 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ mvn r5, #0 │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ mov fp, r3 │ │ │ │ @@ -120082,15 +120082,15 @@ │ │ │ │ mov r0, #8 │ │ │ │ bl 248810 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [r6] │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 99b3c8 │ │ │ │ + bl 99b398 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 2bea3c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ @@ -120100,15 +120100,15 @@ │ │ │ │ beq 2bf3cc │ │ │ │ mvn r5, #0 │ │ │ │ ldr r2, [pc, #3324] @ 2bf7d0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - bl 99b3a4 │ │ │ │ + bl 99b374 │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ add r6, sp, #84 @ 0x54 │ │ │ │ mov r4, r3 │ │ │ │ str fp, [sp, #68] @ 0x44 │ │ │ │ @@ -120148,49 +120148,49 @@ │ │ │ │ bne 2bf3b8 │ │ │ │ mov r0, #8 │ │ │ │ bl 248810 │ │ │ │ str r0, [r6] │ │ │ │ str fp, [r0, #4] │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 99b3c8 │ │ │ │ + bl 99b398 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2beb04 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr fp, [sp, #68] @ 0x44 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [pc, #3092] @ 2bf7d4 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b2b8 │ │ │ │ + bl 99b288 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2bf1fc │ │ │ │ ldr r1, [pc, #3072] @ 2bf7d8 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b2b8 │ │ │ │ + bl 99b288 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2becf4 │ │ │ │ ldr r3, [pc, #3052] @ 2bf7dc │ │ │ │ ldr r2, [pc, #3052] @ 2bf7e0 │ │ │ │ ldr r1, [pc, #3052] @ 2bf7e4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #3036] @ 2bf7e8 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b3440 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2bec2c │ │ │ │ mov r0, r7 │ │ │ │ - bl 94a2b8 │ │ │ │ + bl 94a288 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2becb0 │ │ │ │ ldr r2, [pc, #2988] @ 2bf7ec │ │ │ │ ldr r3, [pc, #2912] @ 2bf7a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -120198,32 +120198,32 @@ │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2bf2c0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add sp, sp, #116 @ 0x74 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 94a2b8 │ │ │ │ + b 94a288 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ - bl 99bd80 │ │ │ │ + bl 99bd50 │ │ │ │ cmp r4, #0 │ │ │ │ mov fp, r0 │ │ │ │ bne 2be8d0 │ │ │ │ ldr r3, [pc, #2916] @ 2bf7f0 │ │ │ │ ldr ip, [pc, #2916] @ 2bf7f4 │ │ │ │ ldr r1, [pc, #2916] @ 2bf7f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #2908] @ 2bf7fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ ldr r2, [pc, #2888] @ 2bf800 │ │ │ │ ldr r3, [pc, #2792] @ 2bf7a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -120235,93 +120235,93 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r5 │ │ │ │ mov r1, sl │ │ │ │ - bl 7bb8c0 │ │ │ │ + bl 7bb890 │ │ │ │ add r3, r4, #569344 @ 0x8b000 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r3, #2988] @ 0xbac │ │ │ │ beq 2bec14 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #3 │ │ │ │ - bl 7b87bc │ │ │ │ + bl 7b878c │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2bf388 │ │ │ │ ldr r1, [pc, #2776] @ 2bf804 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b5cc │ │ │ │ + bl 99b59c │ │ │ │ ldr r1, [pc, #2760] @ 2bf808 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #2748] @ 2bf80c │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b5dc │ │ │ │ + bl 99b5ac │ │ │ │ ldr r1, [pc, #2732] @ 2bf810 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b5cc │ │ │ │ + bl 99b59c │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b2b8 │ │ │ │ + bl 99b288 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2bedd4 │ │ │ │ - bl 7588a8 │ │ │ │ + bl 758878 │ │ │ │ mov r1, r5 │ │ │ │ - bl 75855c │ │ │ │ + bl 75852c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bf3e0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 754324 │ │ │ │ + bl 7542f4 │ │ │ │ add r6, r4, #569344 @ 0x8b000 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r6, #3020] @ 0xbcc │ │ │ │ beq 2bf414 │ │ │ │ - bl 754eac │ │ │ │ + bl 754e7c │ │ │ │ ldr r0, [r6, #3020] @ 0xbcc │ │ │ │ mov r2, sl │ │ │ │ mov r1, #1 │ │ │ │ - bl 7bcb28 │ │ │ │ + bl 7bcaf8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bec14 │ │ │ │ ldr r1, [pc, #2616] @ 2bf814 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b2b8 │ │ │ │ + bl 99b288 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ beq 2bee00 │ │ │ │ add r3, r4, #569344 @ 0x8b000 │ │ │ │ ldr r3, [r3, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bf448 │ │ │ │ ldr r1, [pc, #2576] @ 2bf818 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b2b8 │ │ │ │ + bl 99b288 │ │ │ │ eor r3, r8, #1 │ │ │ │ subs r6, r0, #0 │ │ │ │ movne r6, #1 │ │ │ │ tst r6, r3 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ bne 2bf358 │ │ │ │ ldr r1, [pc, #2540] @ 2bf81c │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b2b8 │ │ │ │ + bl 99b288 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2bf2ec │ │ │ │ ldr r1, [pc, #2520] @ 2bf820 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 24a4fc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bf3d8 │ │ │ │ @@ -120340,37 +120340,37 @@ │ │ │ │ bne 2bf5dc │ │ │ │ ldr r1, [pc, #2460] @ 2bf82c │ │ │ │ mov r2, #32 │ │ │ │ str r3, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b5dc │ │ │ │ + bl 99b5ac │ │ │ │ ldr r1, [pc, #2436] @ 2bf830 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r4, #569344 @ 0x8b000 │ │ │ │ str r0, [r4, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl 99b5cc │ │ │ │ + bl 99b59c │ │ │ │ ldr r1, [pc, #2412] @ 2bf834 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #3016] @ 0xbc8 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b5cc │ │ │ │ + bl 99b59c │ │ │ │ ldrb r3, [r5, #3016] @ 0xbc8 │ │ │ │ ldr r1, [pc, #2388] @ 2bf838 │ │ │ │ eor r3, r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ orr r3, r0, r3 │ │ │ │ strb r3, [r5, #3017] @ 0xbc9 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b5cc │ │ │ │ + bl 99b59c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ strb r0, [r5, #3018] @ 0xbca │ │ │ │ beq 2bef18 │ │ │ │ mov r0, r3 │ │ │ │ bl 24ae38 │ │ │ │ str r0, [r5, #3028] @ 0xbd4 │ │ │ │ @@ -120422,34 +120422,34 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bf48c │ │ │ │ ldr r1, [pc, #2160] @ 2bf84c │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 99b2b8 │ │ │ │ + bl 99b288 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bf4a4 │ │ │ │ mov r1, sl │ │ │ │ bl 524c30 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #3040] @ 0xbe0 │ │ │ │ beq 2bec14 │ │ │ │ ldr r1, [pc, #2112] @ 2bf850 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b2b8 │ │ │ │ + bl 99b288 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2bf4f0 │ │ │ │ ldr r1, [pc, #2092] @ 2bf854 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b5dc │ │ │ │ + bl 99b5ac │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a1394 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ @@ -120480,104 +120480,104 @@ │ │ │ │ beq 2bf4b0 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2bf6dc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bf76c │ │ │ │ - bl 7a5038 │ │ │ │ + bl 7a5008 │ │ │ │ ldr r3, [pc, #1916] @ 2bf858 │ │ │ │ ldr r2, [pc, #1916] @ 2bf85c │ │ │ │ ldr r1, [pc, #1916] @ 2bf860 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #29 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #1884] @ 2bf864 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7ac16c │ │ │ │ + bl 7ac13c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7a5394 │ │ │ │ + bl 7a5364 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2bf758 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 2bce38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75503c │ │ │ │ + bl 75500c │ │ │ │ ldr r1, [pc, #1820] @ 2bf868 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b2b8 │ │ │ │ + bl 99b288 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bf1c0 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bf1c0 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2bf1c0 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 7a5018 │ │ │ │ + bl 7a4fe8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2bf4e4 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bf1ac │ │ │ │ ldr r0, [pc, #1740] @ 2bf86c │ │ │ │ ldmib r4, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 8bd1d4 │ │ │ │ + bl 8bd1a4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 94a25c │ │ │ │ + bl 94a22c │ │ │ │ cmp r7, #0 │ │ │ │ beq 2bf1c0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94a2b8 │ │ │ │ + bl 94a288 │ │ │ │ ldr r2, [pc, #1704] @ 2bf870 │ │ │ │ ldr r3, [pc, #1496] @ 2bf7a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 2bec5c │ │ │ │ b 2bf2c0 │ │ │ │ ldr r0, [pc, #1668] @ 2bf874 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99bd80 │ │ │ │ + bl 99bd50 │ │ │ │ b 2bec84 │ │ │ │ ldr r1, [pc, #1652] @ 2bf878 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b5cc │ │ │ │ + bl 99b59c │ │ │ │ subs r9, r0, #0 │ │ │ │ bne 2bed10 │ │ │ │ b 2bed24 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bf2c4 │ │ │ │ - bl 94a2b8 │ │ │ │ + bl 94a288 │ │ │ │ ldr r2, [pc, #1596] @ 2bf87c │ │ │ │ ldr r3, [pc, #1376] @ 2bf7a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -120589,20 +120589,20 @@ │ │ │ │ b 2b3440 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ b 2bebb8 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bf228 │ │ │ │ - bl 94a2b8 │ │ │ │ + bl 94a288 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bf238 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 94a2b8 │ │ │ │ + bl 94a288 │ │ │ │ ldr r2, [pc, #1500] @ 2bf880 │ │ │ │ ldr r3, [pc, #1276] @ 2bf7a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -120627,52 +120627,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #1412] @ 2bf890 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1408] @ 2bf894 │ │ │ │ add r3, r3, #456 @ 0x1c8 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ ldr r2, [pc, #1392] @ 2bf898 │ │ │ │ ldr r3, [pc, #1144] @ 2bf7a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 2bf25c │ │ │ │ b 2bf2c0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ - bl 99bd80 │ │ │ │ + bl 99bd50 │ │ │ │ b 2bec84 │ │ │ │ ldr r3, [pc, #1340] @ 2bf89c │ │ │ │ ldr r2, [pc, #1340] @ 2bf8a0 │ │ │ │ ldr r1, [pc, #1340] @ 2bf8a4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1324] @ 2bf8a8 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 2bec14 │ │ │ │ ldr r3, [pc, #1308] @ 2bf8ac │ │ │ │ ldr r2, [pc, #1308] @ 2bf8b0 │ │ │ │ ldr r1, [pc, #1308] @ 2bf8b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1292] @ 2bf8b8 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 2bec14 │ │ │ │ bl 248b1c │ │ │ │ ldr r0, [r4, #4] │ │ │ │ bl 24ae38 │ │ │ │ str r0, [fp, #4] │ │ │ │ b 2beb88 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -120687,40 +120687,40 @@ │ │ │ │ ldr r3, [pc, #1228] @ 2bf8c4 │ │ │ │ ldr r2, [pc, #1228] @ 2bf8c8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 2bec14 │ │ │ │ ldr r3, [pc, #1200] @ 2bf8cc │ │ │ │ ldr r1, [pc, #1200] @ 2bf8d0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1192] @ 2bf8d4 │ │ │ │ ldr r2, [pc, #1192] @ 2bf8d8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 2bec14 │ │ │ │ ldr r3, [pc, #1164] @ 2bf8dc │ │ │ │ ldr r2, [pc, #1164] @ 2bf8e0 │ │ │ │ ldr r1, [pc, #1164] @ 2bf8e4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1148] @ 2bf8e8 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 2bec14 │ │ │ │ mov r0, sl │ │ │ │ bl 2d2110 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2befc4 │ │ │ │ b 2bec14 │ │ │ │ ldr r0, [pc, #1112] @ 2bf8ec │ │ │ │ @@ -120738,25 +120738,25 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2b2eb4 │ │ │ │ cmn r0, #1 │ │ │ │ beq 2bf6c0 │ │ │ │ ldr r1, [pc, #1052] @ 2bf8f0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b2b8 │ │ │ │ + bl 99b288 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bf6a4 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2bf1b8 │ │ │ │ b 2bf1c0 │ │ │ │ bl 2a11b4 │ │ │ │ mov r5, r0 │ │ │ │ b 2bf060 │ │ │ │ mov r0, sl │ │ │ │ - bl 997cb4 │ │ │ │ + bl 997c84 │ │ │ │ b 2bec14 │ │ │ │ ldr r3, [pc, #996] @ 2bf8f4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ beq 2bef7c │ │ │ │ ldr r3, [pc, #980] @ 2bf8f8 │ │ │ │ @@ -120777,26 +120777,26 @@ │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r3, #4] │ │ │ │ str r6, [r3, #8] │ │ │ │ str r6, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #864] @ 2bf900 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2bef7c │ │ │ │ cmp r7, #0 │ │ │ │ beq 2becb0 │ │ │ │ ldr r2, [pc, #844] @ 2bf904 │ │ │ │ ldr r3, [pc, #488] @ 2bf7a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -120813,15 +120813,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #788] @ 2bf914 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 2bec14 │ │ │ │ ldr r3, [pc, #736] @ 2bf8f4 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2befbc │ │ │ │ @@ -120842,191 +120842,191 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r4, r6, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #636] @ 2bf918 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2befbc │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bf4e4 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2bf4e4 │ │ │ │ b 2bf174 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b3440 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2bec38 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94a2b8 │ │ │ │ + bl 94a288 │ │ │ │ b 2bec38 │ │ │ │ ldr r3, [pc, #568] @ 2bf91c │ │ │ │ ldr r2, [pc, #568] @ 2bf920 │ │ │ │ ldr r1, [pc, #568] @ 2bf924 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #484 @ 0x1e4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #3936 @ 0xf60 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b3440 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94a2b8 │ │ │ │ + bl 94a288 │ │ │ │ b 2bec38 │ │ │ │ ldr r0, [pc, #516] @ 2bf928 │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2bef7c │ │ │ │ ldr r0, [pc, #492] @ 2bf92c │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2befbc │ │ │ │ mov r0, r5 │ │ │ │ - bl 75503c │ │ │ │ + bl 75500c │ │ │ │ mov r0, r4 │ │ │ │ bl 2b3440 │ │ │ │ b 2bec38 │ │ │ │ ldr r3, [pc, #444] @ 2bf930 │ │ │ │ ldr r2, [pc, #444] @ 2bf934 │ │ │ │ ldr r1, [pc, #444] @ 2bf938 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #484 @ 0x1e4 │ │ │ │ ldr r2, [pc, #428] @ 2bf93c │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 2bf760 │ │ │ │ addseq ip, lr, ip, asr #5 │ │ │ │ @ instruction: 0x009ec2b8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umullseq sl, pc, r8, lr @ │ │ │ │ addseq sl, pc, r4, asr #28 │ │ │ │ - rsbseq r1, r2, r0, ror r2 │ │ │ │ - rsbseq ip, sp, r8, asr r5 │ │ │ │ - rsbseq r0, r2, r0, lsr #30 │ │ │ │ - rsbseq r0, r2, r4, lsr #30 │ │ │ │ - ldrsbeq r7, [ip], #-216 @ 0xffffff28 @ │ │ │ │ - rsbseq fp, r2, r4, asr #16 │ │ │ │ - @ instruction: 0x00720e90 │ │ │ │ - rsbseq r7, ip, r0, ror #26 │ │ │ │ - @ instruction: 0x00720d90 │ │ │ │ - rsbseq r0, r2, r0, ror #25 │ │ │ │ - ldrsheq r3, [lr], #-216 @ 0xffffff28 @ │ │ │ │ - addeq fp, r6, ip, asr r2 │ │ │ │ - ldrheq r0, [r2], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq pc, r1, r8, asr r0 @ │ │ │ │ + rsbseq r1, r2, r0, asr #4 │ │ │ │ + rsbseq ip, sp, r8, lsr #10 │ │ │ │ + ldrsheq r0, [r2], #-224 @ 0xffffff20 @ │ │ │ │ + ldrsheq r0, [r2], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r7, ip, r8, lsr #27 │ │ │ │ + rsbseq fp, r2, r4, lsl r8 │ │ │ │ + rsbseq r0, r2, r0, ror #28 │ │ │ │ + rsbseq r7, ip, r0, lsr sp │ │ │ │ + rsbseq r0, r2, r0, ror #26 │ │ │ │ + ldrheq r0, [r2], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq r3, lr, r8, asr #27 │ │ │ │ + addeq fp, r6, ip, lsr #4 │ │ │ │ + rsbseq r0, r2, ip, lsl #25 │ │ │ │ + rsbseq pc, r1, r8, lsr #32 │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ @ instruction: 0x009ebedc │ │ │ │ - addeq fp, r6, r4, asr #3 │ │ │ │ - rsbseq r0, r2, r8, lsr #23 │ │ │ │ - rsbseq lr, r1, r8, asr #31 │ │ │ │ + umulleq fp, r6, r4, r1 │ │ │ │ + rsbseq r0, r2, r8, ror fp │ │ │ │ + @ instruction: 0x0071ef98 │ │ │ │ andeq r0, r0, r7, asr #31 │ │ │ │ addseq fp, lr, r4, ror #28 │ │ │ │ - rsbseq r0, r2, r8, ror #23 │ │ │ │ - rsbseq r0, r2, r0, ror #23 │ │ │ │ - @ instruction: 0x0071a998 │ │ │ │ - rsbseq r7, ip, r4, lsr sl │ │ │ │ - rsbseq r0, r2, r8, asr fp │ │ │ │ + ldrheq r0, [r2], #-184 @ 0xffffff48 @ │ │ │ │ ldrheq r0, [r2], #-176 @ 0xffffff50 @ │ │ │ │ - @ instruction: 0x0072cc90 │ │ │ │ - addeq fp, r1, r8, ror r9 │ │ │ │ - @ instruction: 0x00720b9c │ │ │ │ - @ instruction: 0x00720b94 │ │ │ │ - @ instruction: 0x007c9494 │ │ │ │ - rsbseq r0, r2, r8, lsl #23 │ │ │ │ - rsbseq r0, r2, r4, ror fp │ │ │ │ - rsbseq r0, r2, r8, ror #22 │ │ │ │ + rsbseq sl, r1, r8, ror #18 │ │ │ │ + rsbseq r7, ip, r4, lsl #20 │ │ │ │ + rsbseq r0, r2, r8, lsr #22 │ │ │ │ + rsbseq r0, r2, r0, lsl #23 │ │ │ │ + rsbseq ip, r2, r0, ror #24 │ │ │ │ + addeq fp, r1, r8, asr #18 │ │ │ │ + rsbseq r0, r2, ip, ror #22 │ │ │ │ + rsbseq r0, r2, r4, ror #22 │ │ │ │ + rsbseq r9, ip, r4, ror #8 │ │ │ │ + rsbseq r0, r2, r8, asr fp │ │ │ │ + rsbseq r0, r2, r4, asr #22 │ │ │ │ + rsbseq r0, r2, r8, lsr fp │ │ │ │ @ instruction: 0x0008bbbc │ │ │ │ @ instruction: 0x0008bbb8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq fp, r8, r4, asr #23 │ │ │ │ - rsbseq r0, r2, r8, lsl fp │ │ │ │ - rsbseq sp, r1, ip, lsl ip │ │ │ │ - ldrdeq r5, [r1], r0 │ │ │ │ - addeq sl, r6, r4, ror sp │ │ │ │ - ldrsbeq fp, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbseq fp, r1, r4, ror #11 │ │ │ │ - rsbseq r0, r2, r0, asr sl │ │ │ │ - rsbseq fp, sp, r4, lsl sp │ │ │ │ - rsbseq r0, r2, r0, asr #19 │ │ │ │ + rsbseq r0, r2, r8, ror #21 │ │ │ │ + rsbseq sp, r1, ip, ror #23 │ │ │ │ + addeq r5, r1, r0, lsr #17 │ │ │ │ + addeq sl, r6, r4, asr #26 │ │ │ │ + rsbseq fp, r1, r0, lsr #11 │ │ │ │ + ldrheq fp, [r1], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r0, r2, r0, lsr #20 │ │ │ │ + rsbseq fp, sp, r4, ror #25 │ │ │ │ + @ instruction: 0x00720990 │ │ │ │ addseq fp, lr, r4, asr r9 │ │ │ │ addseq sl, pc, r8, lsl r5 @ │ │ │ │ - rsbseq r3, lr, ip, asr #15 │ │ │ │ + @ instruction: 0x007e379c │ │ │ │ @ instruction: 0x009eb8dc │ │ │ │ addseq fp, lr, r8, ror r8 │ │ │ │ addseq fp, lr, r0, asr r8 │ │ │ │ - rsbseq r0, r2, r4, ror r5 │ │ │ │ - addeq sl, r6, ip, asr #22 │ │ │ │ - rsbseq lr, r1, ip, asr #18 │ │ │ │ + rsbseq r0, r2, r4, asr #10 │ │ │ │ + addeq sl, r6, ip, lsl fp │ │ │ │ + rsbseq lr, r1, ip, lsl r9 │ │ │ │ andeq r0, r0, r8, lsl pc │ │ │ │ @ instruction: 0x009eb7f4 │ │ │ │ - addeq sl, r6, ip, ror #21 │ │ │ │ - rsbseq r0, r2, r0, ror #12 │ │ │ │ - rsbseq lr, r1, r8, ror #17 │ │ │ │ - andeq r1, r0, fp, lsl r0 │ │ │ │ @ instruction: 0x0086aabc │ │ │ │ - rsbseq r0, r2, r0, asr r5 │ │ │ │ + rsbseq r0, r2, r0, lsr r6 │ │ │ │ ldrheq lr, [r1], #-136 @ 0xffffff78 @ │ │ │ │ + andeq r1, r0, fp, lsl r0 │ │ │ │ + addeq sl, r6, ip, lsl #21 │ │ │ │ + rsbseq r0, r2, r0, lsr #10 │ │ │ │ + rsbseq lr, r1, r8, lsl #17 │ │ │ │ andeq r0, r0, sl, ror #31 │ │ │ │ - rsbseq r0, r2, r8, asr r5 │ │ │ │ - rsbseq lr, r1, r0, ror #16 │ │ │ │ - addeq sl, r6, ip, asr sl │ │ │ │ + rsbseq r0, r2, r8, lsr #10 │ │ │ │ + rsbseq lr, r1, r0, lsr r8 │ │ │ │ + addeq sl, r6, ip, lsr #20 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbseq r0, r2, r4, asr #10 │ │ │ │ - rsbseq lr, r1, ip, lsr #16 │ │ │ │ - addeq sl, r6, r8, lsr #20 │ │ │ │ + rsbseq r0, r2, r4, lsl r5 │ │ │ │ + ldrsheq lr, [r1], #-124 @ 0xffffff84 @ │ │ │ │ + strdeq sl, [r6], r8 │ │ │ │ andeq r1, r0, r7 │ │ │ │ - strdeq sl, [r6], ip │ │ │ │ - rsbseq r0, r2, r8, lsr r5 │ │ │ │ - ldrsheq lr, [r1], #-120 @ 0xffffff88 @ │ │ │ │ + addeq sl, r6, ip, asr #19 │ │ │ │ + rsbseq r0, r2, r8, lsl #10 │ │ │ │ + rsbseq lr, r1, r8, asr #15 │ │ │ │ andeq r1, r0, r5, lsl r0 │ │ │ │ @ instruction: 0xffff9b24 │ │ │ │ - rsbseq fp, sp, ip, lsl #19 │ │ │ │ + rsbseq fp, sp, ip, asr r9 │ │ │ │ andeq r5, r0, r0, lsl #9 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r0, r2, r0, asr #9 │ │ │ │ + @ instruction: 0x00720490 │ │ │ │ addseq fp, lr, r4, ror #10 │ │ │ │ - addeq sl, r6, r8, ror #16 │ │ │ │ - rsbseq r0, r2, r0, lsr r4 │ │ │ │ - rsbseq lr, r1, r4, ror #12 │ │ │ │ + addeq sl, r6, r8, lsr r8 │ │ │ │ + rsbseq r0, r2, r0, lsl #8 │ │ │ │ + rsbseq lr, r1, r4, lsr r6 │ │ │ │ andeq r1, r0, r8, lsr #32 │ │ │ │ - rsbseq r0, r2, r4, asr #7 │ │ │ │ - addeq sl, r6, r8, ror #14 │ │ │ │ - rsbseq r0, r2, r8, lsl r4 │ │ │ │ - rsbseq lr, r1, ip, ror #10 │ │ │ │ - rsbseq r0, r2, ip, lsl #7 │ │ │ │ - rsbseq r0, r2, r8, ror #6 │ │ │ │ - ldrdeq sl, [r6], r8 │ │ │ │ - ldrheq r0, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ - ldrsbeq lr, [r1], #-68 @ 0xffffffbc @ │ │ │ │ + @ instruction: 0x00720394 │ │ │ │ + addeq sl, r6, r8, lsr r7 │ │ │ │ + rsbseq r0, r2, r8, ror #7 │ │ │ │ + rsbseq lr, r1, ip, lsr r5 │ │ │ │ + rsbseq r0, r2, ip, asr r3 │ │ │ │ + rsbseq r0, r2, r8, lsr r3 │ │ │ │ + addeq sl, r6, r8, lsr #13 │ │ │ │ + rsbseq r0, r2, r0, lsl #7 │ │ │ │ + rsbseq lr, r1, r4, lsr #9 │ │ │ │ andeq r0, r0, r4, ror #30 │ │ │ │ │ │ │ │ 002bf940 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -121048,73 +121048,73 @@ │ │ │ │ ldr r1, [r5, #2976] @ 0xba0 │ │ │ │ mov r0, r6 │ │ │ │ bl 24a4fc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bf97c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7a520c │ │ │ │ + bl 7a51dc │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2bfa14 │ │ │ │ ldr r3, [pc, #120] @ 2bfa34 │ │ │ │ ldr r2, [pc, #120] @ 2bfa38 │ │ │ │ ldr r1, [pc, #120] @ 2bfa3c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #92] @ 2bfa40 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7ac16c │ │ │ │ + bl 7ac13c │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 2bce38 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 75503c │ │ │ │ + b 75500c │ │ │ │ cmp r4, #0 │ │ │ │ bne 2bf9a0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @ instruction: 0x009f9db0 │ │ │ │ - umulleq sl, r6, r4, r4 │ │ │ │ - ldrsheq sl, [r1], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq sl, r1, r0, lsl #26 │ │ │ │ - rsbseq pc, r1, r4, ror #24 │ │ │ │ + addeq sl, r6, r4, ror #8 │ │ │ │ + rsbseq sl, r1, r0, asr #25 │ │ │ │ + ldrsbeq sl, [r1], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq pc, r1, r4, lsr ip @ │ │ │ │ │ │ │ │ 002bfa44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #112] @ 2bfad0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999400 │ │ │ │ + bl 9993d0 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ mov r5, r0 │ │ │ │ bne 2bfab4 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bfab4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99c694 │ │ │ │ + bl 99c664 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -121124,16 +121124,16 @@ │ │ │ │ ldr r1, [pc, #24] @ 2bfad4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 24a4fc │ │ │ │ subs r2, r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ b 2bfa80 │ │ │ │ - rsbseq r6, ip, r0, lsl sp │ │ │ │ - rsbseq r9, r1, r4, lsl #14 │ │ │ │ + rsbseq r6, ip, r0, ror #25 │ │ │ │ + ldrsbeq r9, [r1], #-100 @ 0xffffff9c @ │ │ │ │ │ │ │ │ 002bfad8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r0, r1 │ │ │ │ @@ -121145,15 +121145,15 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 99c29c │ │ │ │ + bl 99c26c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2bfbc8 │ │ │ │ ldr r3, [pc, #348] @ 2bfc8c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #388] @ 0x184 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bfb4c │ │ │ │ @@ -121191,15 +121191,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #196] @ 2bfc94 │ │ │ │ ldr r9, [pc, #196] @ 2bfc98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999400 │ │ │ │ + bl 9993d0 │ │ │ │ mov r4, #2 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, #8 │ │ │ │ bl 24b048 │ │ │ │ ldr r1, [pc, #168] @ 2bfc9c │ │ │ │ mov r2, #8 │ │ │ │ @@ -121212,44 +121212,44 @@ │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ bl 248888 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 99bd80 │ │ │ │ + bl 99bd50 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bfc04 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 99c2a4 │ │ │ │ + bl 99c274 │ │ │ │ cmp r5, #0 │ │ │ │ bne 2bfb28 │ │ │ │ ldr r3, [pc, #80] @ 2bfca0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #388] @ 0x184 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bfb64 │ │ │ │ mov r1, sp │ │ │ │ mov r0, r5 │ │ │ │ bl 2b35bc │ │ │ │ b 2bfb64 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 997cb4 │ │ │ │ + bl 997c84 │ │ │ │ mvn r0, #0 │ │ │ │ b 2bfb88 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq fp, lr, r0, lsr #32 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009f9bdc │ │ │ │ addseq sl, lr, ip, lsl #31 │ │ │ │ - @ instruction: 0x007c6b9c │ │ │ │ - rsbseq pc, r1, ip, lsr #31 │ │ │ │ - rsbseq pc, r1, ip, lsl #31 │ │ │ │ + rsbseq r6, ip, ip, ror #22 │ │ │ │ + rsbseq pc, r1, ip, ror pc @ │ │ │ │ + rsbseq pc, r1, ip, asr pc @ │ │ │ │ @ instruction: 0x009f9abc │ │ │ │ │ │ │ │ 002bfca4 : │ │ │ │ mul r2, r1, r2 │ │ │ │ add r0, r2, #15 │ │ │ │ bic r0, r0, #15 │ │ │ │ b 248810 │ │ │ │ @@ -121276,15 +121276,15 @@ │ │ │ │ bl 2b5cf4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r5, r4, #552 @ 0x228 │ │ │ │ ldr fp, [r4, #560] @ 0x230 │ │ │ │ bl 2b7d20 │ │ │ │ ldr r0, [r4, #764] @ 0x2fc │ │ │ │ - bl 9b5b88 │ │ │ │ + bl 9b5b58 │ │ │ │ ldr ip, [r4, #764] @ 0x2fc │ │ │ │ mov lr, r5 │ │ │ │ ldm r5!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #32 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm r5, {r0, r1, r2, r3} │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ @@ -121362,15 +121362,15 @@ │ │ │ │ ldrb r2, [r3, #5] │ │ │ │ ldr r3, [r4, #764] @ 0x2fc │ │ │ │ str r2, [r3, #120] @ 0x78 │ │ │ │ ldr r9, [r4, #764] @ 0x2fc │ │ │ │ ldr r1, [r9, #8] │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl 9b5b44 │ │ │ │ + bl 9b5b14 │ │ │ │ ldr r3, [r4, #764] @ 0x2fc │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ str r3, [r7, #64] @ 0x40 │ │ │ │ ldr r3, [r4, #764] @ 0x2fc │ │ │ │ mov r1, #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -121432,18 +121432,18 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248564 │ │ │ │ b 2bff30 │ │ │ │ umullseq sl, lr, r4, sp │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - ldrheq pc, [r1], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq pc, r1, r4, lsl #27 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - @ instruction: 0x0071fc9c │ │ │ │ - rsbseq pc, r1, r0, lsr ip @ │ │ │ │ + rsbseq pc, r1, ip, ror #24 │ │ │ │ + rsbseq pc, r1, r0, lsl #24 │ │ │ │ │ │ │ │ 002bff90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -121451,15 +121451,15 @@ │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bffc0 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ bl 24ab98 │ │ │ │ ldr r0, [r4, #764] @ 0x2fc │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b5b94 │ │ │ │ + b 9b5b64 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2456] @ 0x998 │ │ │ │ sub sp, sp, #1600 @ 0x640 │ │ │ │ sub sp, sp, #4 │ │ │ │ mov ip, r0 │ │ │ │ @@ -121979,17 +121979,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq sl, lr, r8, lsr #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009ea7f8 │ │ │ │ - addeq r9, r6, r8, ror #16 │ │ │ │ - ldrsheq pc, [r1], #-52 @ 0xffffffcc @ │ │ │ │ - rsbseq pc, r1, r0, lsl r4 @ │ │ │ │ + addeq r9, r6, r8, lsr r8 │ │ │ │ + rsbseq pc, r1, r4, asr #7 │ │ │ │ + rsbseq pc, r1, r0, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2448] @ 0x990 │ │ │ │ sub sp, sp, #1600 @ 0x640 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov ip, r0 │ │ │ │ @@ -122525,17 +122525,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq sl, lr, r0, ror #5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r9, lr, r8, lsr #31 │ │ │ │ - addeq r8, r6, r4, ror #31 │ │ │ │ - rsbseq lr, r1, r0, ror fp │ │ │ │ - rsbseq lr, r1, ip, lsl #23 │ │ │ │ + @ instruction: 0x00868fb4 │ │ │ │ + rsbseq lr, r1, r0, asr #22 │ │ │ │ + rsbseq lr, r1, ip, asr fp │ │ │ │ │ │ │ │ 002c1098 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ @@ -122728,25 +122728,25 @@ │ │ │ │ ldrb r9, [r4, #646] @ 0x286 │ │ │ │ and sl, sl, r2, lsr r0 │ │ │ │ ldrb r0, [r4, #642] @ 0x282 │ │ │ │ mov r8, #255 @ 0xff │ │ │ │ and r9, r9, r2, lsr r0 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, r3, r8, r0 │ │ │ │ - bl 9d4b90 │ │ │ │ + bl 9d4b60 │ │ │ │ strb r0, [r7, r5] │ │ │ │ ldrb r1, [r4, #645] @ 0x285 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, sl, r8, r0 │ │ │ │ - bl 9d4b90 │ │ │ │ + bl 9d4b60 │ │ │ │ strb r0, [r6, #1] │ │ │ │ ldrb r1, [r4, #646] @ 0x286 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, r9, r8, r0 │ │ │ │ - bl 9d4b90 │ │ │ │ + bl 9d4b60 │ │ │ │ and r0, r0, r8 │ │ │ │ strb r0, [r6, #2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -122778,15 +122778,15 @@ │ │ │ │ mov r0, r1 │ │ │ │ b 24b048 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #40] @ 2c149c │ │ │ │ - bl 9d7330 │ │ │ │ + bl 9d7300 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, r0] │ │ │ │ bl 248b1c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -122800,15 +122800,15 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ add r4, r5, #552 @ 0x228 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9b5b88 │ │ │ │ + bl 9b5b58 │ │ │ │ ldr ip, [r5, #760] @ 0x2f8 │ │ │ │ mov lr, r4 │ │ │ │ ldm r4!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm r4, {r0, r1, r2, r3} │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ @@ -123123,15 +123123,15 @@ │ │ │ │ ldr r2, [sp, #32] │ │ │ │ bl 2c1704 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ bl 24b240 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl 9b5b44 │ │ │ │ + bl 9b5b14 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #552] @ 2c1c0c │ │ │ │ bl 2a8ee0 │ │ │ │ str r0, [sp, #24] │ │ │ │ bl 248930 │ │ │ │ cmp r8, #0 │ │ │ │ mov fp, r0 │ │ │ │ @@ -123151,15 +123151,15 @@ │ │ │ │ mov r3, r8 │ │ │ │ bl 24a454 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ bl 24b240 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl 9b5b44 │ │ │ │ + bl 9b5b14 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #440] @ 2c1c0c │ │ │ │ bl 2a8ee0 │ │ │ │ str r0, [sp, #24] │ │ │ │ bl 248930 │ │ │ │ cmp r8, #0 │ │ │ │ mov fp, r0 │ │ │ │ @@ -123213,15 +123213,15 @@ │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r3, #176] @ 0xb0 │ │ │ │ ldr r1, [r3, #192] @ 0xc0 │ │ │ │ bl 2b7ca0 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl 9b5b88 │ │ │ │ + bl 9b5b58 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #196] @ 2c1c10 │ │ │ │ ldr r3, [pc, #156] @ 2c1bec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -123259,17 +123259,17 @@ │ │ │ │ bl 248690 │ │ │ │ mvn r0, #0 │ │ │ │ b 2c1b44 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009e92fc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - addeq r8, r6, ip, lsr #16 │ │ │ │ + strdeq r8, [r6], ip │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ - rsbseq fp, r1, r0, ror #14 │ │ │ │ + rsbseq fp, r1, r0, lsr r7 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ andeq r0, r0, ip, lsr r3 │ │ │ │ @ instruction: 0xfffff998 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ @ instruction: 0x009e8fd0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -123279,15 +123279,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ bl 2488dc │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ ldr r1, [r0, #176] @ 0xb0 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r1, r4, r1 │ │ │ │ - bl 9b5b44 │ │ │ │ + bl 9b5b14 │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r3, #192] @ 0xc0 │ │ │ │ ldr r3, [r3, #176] @ 0xb0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r0, r3 │ │ │ │ bl 249644 │ │ │ │ @@ -123398,15 +123398,15 @@ │ │ │ │ beq 2c1f50 │ │ │ │ ldr r2, [r0, r3, lsl #2] │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp r1, r2 │ │ │ │ bne 2c1ef4 │ │ │ │ add r1, r4, #64 @ 0x40 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl 9b5b44 │ │ │ │ + bl 9b5b14 │ │ │ │ lsl r3, r7, #3 │ │ │ │ sub r7, r3, r7 │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ add r7, r9, r7, lsl #3 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ str r3, [r7, #216] @ 0xd8 │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ @@ -123442,15 +123442,15 @@ │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [r3, #96] @ 0x60 │ │ │ │ mov r0, r8 │ │ │ │ bl 2b7ca0 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl 9b5b88 │ │ │ │ + bl 9b5b58 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -123525,18 +123525,18 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248564 │ │ │ │ b 2c1fe4 │ │ │ │ addseq r8, lr, r4, ror #26 │ │ │ │ andeq r1, r0, r4, asr r8 │ │ │ │ andeq r2, r0, r4, lsr #31 │ │ │ │ - rsbseq sp, r1, r0, lsl ip │ │ │ │ + rsbseq sp, r1, r0, ror #23 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbseq sp, r1, r4, ror #24 │ │ │ │ - @ instruction: 0x0071db94 │ │ │ │ + rsbseq sp, r1, r4, lsr ip │ │ │ │ + rsbseq sp, r1, r4, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ add r3, r0, #86016 @ 0x15000 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #664] @ 2c22e4 │ │ │ │ @@ -123656,15 +123656,15 @@ │ │ │ │ bgt 2c20fc │ │ │ │ cmp r5, #0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ beq 2c229c │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, r4, lsl #5 │ │ │ │ - bl 9d4984 │ │ │ │ + bl 9d4954 │ │ │ │ cmp r0, #94 @ 0x5e │ │ │ │ bhi 2c229c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #1 │ │ │ │ mul ip, r3, r3 │ │ │ │ @@ -123683,15 +123683,15 @@ │ │ │ │ ldr r1, [r7, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne 2c2274 │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ sub r1, r5, r4 │ │ │ │ - bl 9d4984 │ │ │ │ + bl 9d4954 │ │ │ │ b 2c22a0 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #72] @ 2c22f0 │ │ │ │ ldr r3, [pc, #60] @ 2c22e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -123860,15 +123860,15 @@ │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, r0 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ lsl r0, r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9d4984 │ │ │ │ + bl 9d4954 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi 2c25c8 │ │ │ │ ldr r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #1 │ │ │ │ mul ip, r2, r2 │ │ │ │ @@ -123886,15 +123886,15 @@ │ │ │ │ mul r1, r2, r2 │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mla r0, ip, r1, r0 │ │ │ │ bne 2c25a4 │ │ │ │ sub r1, r3, r4 │ │ │ │ - bl 9d4984 │ │ │ │ + bl 9d4954 │ │ │ │ b 2c25cc │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #68] @ 2c2618 │ │ │ │ ldr r3, [pc, #60] @ 2c2614 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -124062,15 +124062,15 @@ │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, r0 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ lsl r0, r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9d4984 │ │ │ │ + bl 9d4954 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi 2c28f0 │ │ │ │ ldr r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #1 │ │ │ │ mul ip, r2, r2 │ │ │ │ @@ -124088,15 +124088,15 @@ │ │ │ │ mul r1, r2, r2 │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mla r0, ip, r1, r0 │ │ │ │ bne 2c28cc │ │ │ │ sub r1, r3, r4 │ │ │ │ - bl 9d4984 │ │ │ │ + bl 9d4954 │ │ │ │ b 2c28f4 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #68] @ 2c2940 │ │ │ │ ldr r3, [pc, #60] @ 2c293c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -124243,32 +124243,32 @@ │ │ │ │ movhi r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r7, r6, ip, asr #12 │ │ │ │ - addeq r7, r6, r4, lsl r6 │ │ │ │ - ldrdeq r7, [r6], ip │ │ │ │ - addeq r7, r6, r4, lsr #11 │ │ │ │ - addeq r7, r6, r4, ror #10 │ │ │ │ + addeq r7, r6, ip, lsl r6 │ │ │ │ + addeq r7, r6, r4, ror #11 │ │ │ │ + addeq r7, r6, ip, lsr #11 │ │ │ │ + addeq r7, r6, r4, ror r5 │ │ │ │ + addeq r7, r6, r4, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r3, [r3, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ ldr r2, [r3, #140] @ 0x8c │ │ │ │ add r0, r3, #136 @ 0x88 │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ - bl 9b5b44 │ │ │ │ + bl 9b5b14 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r1, [r4, #24] │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r3, [r3, #760] @ 0x2f8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [r3, #160] @ 0xa0 │ │ │ │ ldr ip, [r3, #144] @ 0x90 │ │ │ │ @@ -124483,15 +124483,15 @@ │ │ │ │ add r3, r3, r5 │ │ │ │ str r3, [r6, #560] @ 0x230 │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ b 2c2d9c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r7, lr, r4, lsl #29 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r7, r6, r8, asr #7 │ │ │ │ + umulleq r7, r6, r8, r3 │ │ │ │ @ instruction: 0xffffe4ec │ │ │ │ @ instruction: 0xffffe468 │ │ │ │ addseq r7, lr, r0, asr #25 │ │ │ │ addseq r7, lr, r0, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -124555,15 +124555,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strdeq r7, [r6], r8 │ │ │ │ + addeq r7, r6, r8, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3496] @ 0xda8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #636] @ 2c32d0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -124611,15 +124611,15 @@ │ │ │ │ add r3, r3, #7 │ │ │ │ asr r3, r3, #3 │ │ │ │ cmp r3, #1 │ │ │ │ beq 2c32ac │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 9b5b44 │ │ │ │ + bl 9b5b14 │ │ │ │ mov r0, r8 │ │ │ │ bl 24a574 │ │ │ │ mov r2, #376 @ 0x178 │ │ │ │ mov r1, #62 @ 0x3e │ │ │ │ str r0, [sp, #176] @ 0xb0 │ │ │ │ mov r0, r5 │ │ │ │ bl 24a538 │ │ │ │ @@ -124695,15 +124695,15 @@ │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r3, #144] @ 0x90 │ │ │ │ ldr r1, [r3, #160] @ 0xa0 │ │ │ │ bl 2b7ca0 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 9b5b88 │ │ │ │ + bl 9b5b58 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #116] @ 2c32e8 │ │ │ │ ldr r3, [pc, #92] @ 2c32d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #556] @ 0x22c │ │ │ │ @@ -125233,15 +125233,15 @@ │ │ │ │ b 2c3a30 │ │ │ │ mov r8, r9 │ │ │ │ mov fp, #0 │ │ │ │ b 2c395c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r7, lr, r4, lsl #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r6, r6, r8, asr #24 │ │ │ │ + addeq r6, r6, r8, lsl ip │ │ │ │ @ instruction: 0x009e73f8 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ sub sp, sp, #148 @ 0x94 │ │ │ │ @@ -125252,15 +125252,15 @@ │ │ │ │ ldr ip, [sp, #184] @ 0xb8 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #24] │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ ldr sl, [pc, #3816] @ 2c49fc │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - bl 9d7330 │ │ │ │ + bl 9d7300 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [sl, r0] │ │ │ │ add r5, sl, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c42c8 │ │ │ │ @@ -125306,25 +125306,25 @@ │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrb r3, [r9, #5] │ │ │ │ ldr r5, [pc, #3600] @ 2c4a00 │ │ │ │ mul r2, r1, r2 │ │ │ │ - bl 9d7330 │ │ │ │ + bl 9d7300 │ │ │ │ rsb r3, r3, r3, lsl #3 │ │ │ │ add r5, pc, r5 │ │ │ │ add r5, r5, r3, lsl #3 │ │ │ │ ldr r1, [r5, #120] @ 0x78 │ │ │ │ ldr r3, [sl, r0] │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 9d4984 │ │ │ │ + bl 9d4954 │ │ │ │ cmp r0, #1 │ │ │ │ ble 2c3e64 │ │ │ │ cmp r0, #256 @ 0x100 │ │ │ │ movlt r1, r0 │ │ │ │ movge r1, #256 @ 0x100 │ │ │ │ ldrb r3, [r7, #621] @ 0x26d │ │ │ │ ldr ip, [sp, #28] │ │ │ │ @@ -125450,20 +125450,20 @@ │ │ │ │ ldrb r1, [r9, #4] │ │ │ │ mov r2, r0 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ lsl r1, r1, #3 │ │ │ │ mov r4, r0 │ │ │ │ add r6, r6, r1 │ │ │ │ ldrd r0, [r6] │ │ │ │ - bl 9d5718 │ │ │ │ + bl 9d56e8 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ clz r8, r0 │ │ │ │ ldrd r0, [r6, #8] │ │ │ │ - bl 9d56f0 │ │ │ │ + bl 9d56c0 │ │ │ │ lsr r8, r8, #5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c3f80 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ b 2c3bdc │ │ │ │ @@ -125643,15 +125643,15 @@ │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ add r3, r2, r2, lsl #1 │ │ │ │ lsl r8, r3, #2 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ mov r1, r8 │ │ │ │ lsl r4, r2, #1 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 9b5b44 │ │ │ │ + bl 9b5b14 │ │ │ │ ldr r3, [r7, #760] @ 0x2f8 │ │ │ │ ldrb r5, [r3, #6] │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r5, #0 │ │ │ │ ldr r0, [r3, #128] @ 0x80 │ │ │ │ mov sl, r2 │ │ │ │ bne 2c47b0 │ │ │ │ @@ -125752,15 +125752,15 @@ │ │ │ │ ldr r0, [pc, #1864] @ 2c4a1c │ │ │ │ bl 24b048 │ │ │ │ ldr r3, [pc, #1860] @ 2c4a20 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sl, r4] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r0, #4]! │ │ │ │ - bl 990a94 │ │ │ │ + bl 990a64 │ │ │ │ b 2c3b38 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 2c3d38 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ b 2c3c80 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 2c3ef4 │ │ │ │ @@ -125803,15 +125803,15 @@ │ │ │ │ add r8, r8, #1 │ │ │ │ cmp r4, r8 │ │ │ │ bhi 2c4374 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ bl 2c595c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r3, r0 │ │ │ │ - bl 9d7330 │ │ │ │ + bl 9d7300 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r5, [sl, r0] │ │ │ │ beq 2c43d4 │ │ │ │ ldr r2, [r7, #760] @ 0x2f8 │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ bne 2c44f0 │ │ │ │ @@ -126023,15 +126023,15 @@ │ │ │ │ add ip, ip, #1 │ │ │ │ cmp r3, ip │ │ │ │ bne 2c41f4 │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ mov r5, #2 │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl 9b5b88 │ │ │ │ + bl 9b5b58 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r7, #760] @ 0x2f8 │ │ │ │ mul r2, r5, r2 │ │ │ │ mov ip, #1 │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, #3 │ │ │ │ @@ -126206,26 +126206,26 @@ │ │ │ │ mov lr, #0 │ │ │ │ b 2c3ccc │ │ │ │ mov ip, #0 │ │ │ │ b 2c3f4c │ │ │ │ addseq r7, lr, ip, lsl r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - umulleq r6, r6, r0, r4 @ │ │ │ │ - addeq r6, r6, r4, lsl #5 │ │ │ │ + addeq r6, r6, r0, ror #8 │ │ │ │ + addeq r6, r6, r4, asr r2 │ │ │ │ umullseq r6, lr, r0, ip │ │ │ │ - addeq r6, r6, r0, lsr #1 │ │ │ │ + addeq r6, r6, r0, ror r0 │ │ │ │ addseq r6, lr, r0, lsl #22 │ │ │ │ - addeq r6, r6, r0, lsr #32 │ │ │ │ - umulleq r5, r6, ip, pc @ │ │ │ │ + strdeq r5, [r6], r0 │ │ │ │ + addeq r5, r6, ip, ror #30 │ │ │ │ andeq r1, r0, ip, lsl #8 │ │ │ │ @ instruction: 0xffffd17c │ │ │ │ addseq r6, lr, ip, asr #12 │ │ │ │ - addeq r5, r6, r4, asr fp │ │ │ │ - addeq r5, r6, r8, lsl fp │ │ │ │ + addeq r5, r6, r4, lsr #22 │ │ │ │ + addeq r5, r6, r8, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov fp, r1 │ │ │ │ ldrb r1, [sp, #84] @ 0x54 │ │ │ │ @@ -126247,15 +126247,15 @@ │ │ │ │ cmp r6, r3 │ │ │ │ bge 2c4b00 │ │ │ │ cmp r6, sl │ │ │ │ movlt r7, r6 │ │ │ │ movge r7, sl │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 9d4b90 │ │ │ │ + bl 9d4b60 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ ble 2c4ae0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov lr, r3 │ │ │ │ mov ip, #0 │ │ │ │ @@ -126323,15 +126323,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r5, r6, r0, lsl r6 │ │ │ │ + addeq r5, r6, r0, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ add r9, r0, #86016 @ 0x15000 │ │ │ │ ldr r8, [sp, #128] @ 0x80 │ │ │ │ @@ -126369,15 +126369,15 @@ │ │ │ │ ldr r1, [pc, #2520] @ 2c5650 │ │ │ │ ldrb r0, [r0, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, r0, lsl #1 │ │ │ │ add r1, r1, #640 @ 0x280 │ │ │ │ add r1, r1, r0, lsl #3 │ │ │ │ ldrd r0, [r1, #8] │ │ │ │ - bl 9d56dc │ │ │ │ + bl 9d56ac │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c55e4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mul r3, r8, r3 │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ blt 2c551c │ │ │ │ ldr r3, [r4, #760] @ 0x2f8 │ │ │ │ @@ -126387,15 +126387,15 @@ │ │ │ │ ldr r3, [pc, #2452] @ 2c5654 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ ldr r1, [r3, #84] @ 0x54 │ │ │ │ ldr r0, [r3, #80] @ 0x50 │ │ │ │ cmp r6, r1 │ │ │ │ movlt r1, r6 │ │ │ │ - bl 9d4b90 │ │ │ │ + bl 9d4b60 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, r3, r8 │ │ │ │ cmp r3, r2 │ │ │ │ str r2, [sp, #32] │ │ │ │ bge 2c563c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov fp, r3 │ │ │ │ @@ -126994,16 +126994,16 @@ │ │ │ │ str r2, [sp, #24] │ │ │ │ b 2c4f58 │ │ │ │ mov r2, #0 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ b 2c4e20 │ │ │ │ - addeq r5, r6, r0, lsl r4 │ │ │ │ - addeq r5, r6, ip, asr #7 │ │ │ │ + addeq r5, r6, r0, ror #7 │ │ │ │ + umulleq r5, r6, ip, r3 │ │ │ │ │ │ │ │ 002c5658 : │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr ip, [ip, #760] @ 0x2f8 │ │ │ │ mov lr, #7 │ │ │ │ str lr, [ip] │ │ │ │ @@ -127038,28 +127038,28 @@ │ │ │ │ bl 24ab98 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #4 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ bne 2c56b0 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9b5b94 │ │ │ │ + bl 9b5b64 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl 9b5b94 │ │ │ │ + bl 9b5b64 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl 9b5b94 │ │ │ │ + bl 9b5b64 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 9b5b94 │ │ │ │ + bl 9b5b64 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - b 9b5b94 │ │ │ │ + b 9b5b64 │ │ │ │ │ │ │ │ 002c5720 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -127311,21 +127311,21 @@ │ │ │ │ ldr r0, [r6, #772] @ 0x304 │ │ │ │ ldr r9, [sp, #80] @ 0x50 │ │ │ │ mov r5, r3 │ │ │ │ add r0, r0, #8 │ │ │ │ mov r8, r2 │ │ │ │ ldr sl, [sp, #84] @ 0x54 │ │ │ │ mov r7, r1 │ │ │ │ - bl 9b5b88 │ │ │ │ + bl 9b5b58 │ │ │ │ mul r1, r9, r5 │ │ │ │ ldr r0, [r6, #772] @ 0x304 │ │ │ │ mla r1, sl, r1, sl │ │ │ │ add r0, r0, #8 │ │ │ │ add sl, r6, #552 @ 0x228 │ │ │ │ - bl 9b5b44 │ │ │ │ + bl 9b5b14 │ │ │ │ mov fp, sl │ │ │ │ ldm sl!, {r0, r1, r2, r3} │ │ │ │ add lr, sp, #8 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldr ip, [r6, #772] @ 0x304 │ │ │ │ ldm sl, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #8 │ │ │ │ @@ -127440,15 +127440,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r4, r6, r0, ror #14 │ │ │ │ + addeq r4, r6, r0, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2984] @ 0xba8 │ │ │ │ sub sp, sp, #1072 @ 0x430 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -127750,19 +127750,19 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq r4, lr, r0, lsl #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, lr, r8, lsl ip │ │ │ │ - addeq r4, r6, r0, asr #7 │ │ │ │ + umulleq r4, r6, r0, r3 │ │ │ │ addseq r4, lr, r4, ror #19 │ │ │ │ - addeq r4, r6, ip, asr r2 │ │ │ │ - ldrheq r9, [r1], #-172 @ 0xffffff54 @ │ │ │ │ - ldrsbeq r9, [r1], #-160 @ 0xffffff60 @ │ │ │ │ + addeq r4, r6, ip, lsr #4 │ │ │ │ + rsbseq r9, r1, ip, lsl #21 │ │ │ │ + rsbseq r9, r1, r0, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #32] │ │ │ │ mul r2, r1, r2 │ │ │ │ @@ -127993,15 +127993,15 @@ │ │ │ │ bhi 2c642c │ │ │ │ ldr sl, [sp, #4] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #2 │ │ │ │ lsl r6, r3, r1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d4b90 │ │ │ │ + bl 9d4b60 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ asr r2, r6, #1 │ │ │ │ sub r8, r6, #1 │ │ │ │ mov r1, r3 │ │ │ │ mul r1, r8, r1 │ │ │ │ mul r3, r2, r3 │ │ │ │ lsl r8, r1, #2 │ │ │ │ @@ -128018,15 +128018,15 @@ │ │ │ │ mov r9, #1 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r1, r6 │ │ │ │ mov r6, r9 │ │ │ │ mov r9, r3 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 9d4b90 │ │ │ │ + bl 9d4b60 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ bgt 2c669c │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r7 │ │ │ │ add r5, r5, r8 │ │ │ │ @@ -128857,20 +128857,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ umullseq r3, lr, r4, sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r3, r6, r0, asr r4 │ │ │ │ + addeq r3, r6, r0, lsr #8 │ │ │ │ addseq r3, lr, r4, lsr #20 │ │ │ │ @ instruction: 0x009e39dc │ │ │ │ - addeq r3, r6, ip, lsl #2 │ │ │ │ - rsbseq r8, r1, ip, ror #18 │ │ │ │ - rsbseq r8, r1, r0, lsl #19 │ │ │ │ + ldrdeq r3, [r6], ip │ │ │ │ + rsbseq r8, r1, ip, lsr r9 │ │ │ │ + rsbseq r8, r1, r0, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -129223,19 +129223,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq r3, lr, r8, asr #15 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r2, r6, ip, lsl #29 │ │ │ │ + addeq r2, r6, ip, asr lr │ │ │ │ @ instruction: 0x009e34bc │ │ │ │ - addeq r2, r6, r4, asr fp │ │ │ │ - ldrheq r8, [r1], #-52 @ 0xffffffcc @ │ │ │ │ - rsbseq r8, r1, r8, asr #7 │ │ │ │ + addeq r2, r6, r4, lsr #22 │ │ │ │ + rsbseq r8, r1, r4, lsl #7 │ │ │ │ + @ instruction: 0x00718398 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -129586,19 +129586,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq r3, lr, r4, lsl r2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq r2, [r6], ip │ │ │ │ + addeq r2, r6, ip, lsr #17 │ │ │ │ addseq r2, lr, ip, lsl #30 │ │ │ │ - addeq r2, r6, r8, lsr #11 │ │ │ │ - rsbseq r7, r1, r8, lsl #28 │ │ │ │ - rsbseq r7, r1, ip, lsl lr │ │ │ │ + addeq r2, r6, r8, ror r5 │ │ │ │ + ldrsbeq r7, [r1], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r7, r1, ip, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ @@ -130334,20 +130334,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq r2, lr, r0, lsl #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r6, ip, lsr sp │ │ │ │ + addeq r1, r6, ip, lsl #26 │ │ │ │ addseq r2, lr, r0, lsl r3 │ │ │ │ addseq r2, lr, r8, asr #5 │ │ │ │ - strdeq r1, [r6], r8 │ │ │ │ - rsbseq r7, r1, r8, asr r2 │ │ │ │ - rsbseq r7, r1, ip, ror #4 │ │ │ │ + addeq r1, r6, r8, asr #19 │ │ │ │ + rsbseq r7, r1, r8, lsr #4 │ │ │ │ + rsbseq r7, r1, ip, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -130700,19 +130700,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ ldrheq r2, [lr], r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r6, r8, ror r7 │ │ │ │ + addeq r1, r6, r8, asr #14 │ │ │ │ addseq r1, lr, r8, lsr #27 │ │ │ │ - addeq r1, r6, r0, asr #8 │ │ │ │ - rsbseq r6, r1, r0, lsr #25 │ │ │ │ - ldrheq r6, [r1], #-196 @ 0xffffff3c @ │ │ │ │ + addeq r1, r6, r0, lsl r4 │ │ │ │ + rsbseq r6, r1, r0, ror ip │ │ │ │ + rsbseq r6, r1, r4, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -131063,19 +131063,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq r1, lr, r0, lsl #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r6, r8, asr #3 │ │ │ │ + umulleq r1, r6, r8, r1 │ │ │ │ @ instruction: 0x009e17f8 │ │ │ │ - umulleq r0, r6, r4, lr │ │ │ │ - ldrsheq r6, [r1], #-100 @ 0xffffff9c @ │ │ │ │ - rsbseq r6, r1, r8, lsl #14 │ │ │ │ + addeq r0, r6, r4, ror #28 │ │ │ │ + rsbseq r6, r1, r4, asr #13 │ │ │ │ + ldrsbeq r6, [r1], #-104 @ 0xffffff98 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ @@ -131821,20 +131821,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq r1, lr, ip, asr #10 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq r0, [r6], r8 │ │ │ │ + addeq r0, r6, r8, lsr #11 │ │ │ │ addseq r0, lr, ip, lsl ip │ │ │ │ addseq r0, lr, ip, asr #23 │ │ │ │ - @ instruction: 0x008602bc │ │ │ │ - rsbseq r5, r1, ip, lsl fp │ │ │ │ - rsbseq r5, r1, r0, lsr fp │ │ │ │ + addeq r0, r6, ip, lsl #5 │ │ │ │ + rsbseq r5, r1, ip, ror #21 │ │ │ │ + rsbseq r5, r1, r0, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ @@ -132580,20 +132580,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq r0, lr, r0, ror r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq pc, [r5], ip │ │ │ │ + addeq pc, r5, ip, asr #19 │ │ │ │ addseq r0, lr, r0, asr #32 │ │ │ │ @ instruction: 0x009dfff0 │ │ │ │ - addeq pc, r5, r0, ror #13 │ │ │ │ - rsbseq r4, r1, r0, asr #30 │ │ │ │ - rsbseq r4, r1, r4, asr pc │ │ │ │ + @ instruction: 0x0085f6b0 │ │ │ │ + rsbseq r4, r1, r0, lsl pc │ │ │ │ + rsbseq r4, r1, r4, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ @@ -133350,20 +133350,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ umullseq pc, sp, r4, sp @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq lr, [r5], r4 │ │ │ │ + addeq lr, r5, r4, asr #27 │ │ │ │ addseq pc, sp, r8, lsr r4 @ │ │ │ │ addseq pc, sp, r8, ror #7 │ │ │ │ - ldrdeq lr, [r5], r8 │ │ │ │ - rsbseq r4, r1, r8, lsr r3 │ │ │ │ - rsbseq r4, r1, ip, asr #6 │ │ │ │ + addeq lr, r5, r8, lsr #21 │ │ │ │ + rsbseq r4, r1, r8, lsl #6 │ │ │ │ + rsbseq r4, r1, ip, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ @@ -134120,20 +134120,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq pc, sp, ip, lsl #3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq lr, r5, ip, ror #3 │ │ │ │ + @ instruction: 0x0085e1bc │ │ │ │ addseq lr, sp, r0, lsr r8 │ │ │ │ addseq lr, sp, r0, ror #15 │ │ │ │ - ldrdeq sp, [r5], r0 │ │ │ │ - rsbseq r3, r1, r0, lsr r7 │ │ │ │ - rsbseq r3, r1, r4, asr #14 │ │ │ │ + addeq sp, r5, r0, lsr #29 │ │ │ │ + rsbseq r3, r1, r0, lsl #14 │ │ │ │ + rsbseq r3, r1, r4, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ add r8, r4, #86016 @ 0x15000 │ │ │ │ @@ -134148,15 +134148,15 @@ │ │ │ │ ldr r5, [r8, #656] @ 0x290 │ │ │ │ cmp r3, #17 │ │ │ │ mov sl, r2 │ │ │ │ movne r6, #0 │ │ │ │ str r1, [sp, #20] │ │ │ │ beq 2cca00 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl 9b5b88 │ │ │ │ + bl 9b5b58 │ │ │ │ add lr, r8, #552 @ 0x228 │ │ │ │ ldr ip, [r8, #772] @ 0x304 │ │ │ │ mov fp, lr │ │ │ │ ldm lr!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm lr, {r0, r1, r2, r3} │ │ │ │ @@ -134229,15 +134229,15 @@ │ │ │ │ ldr r5, [r8, #772] @ 0x304 │ │ │ │ add ip, r5, #72 @ 0x48 │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ add r0, r5, #104 @ 0x68 │ │ │ │ - bl 9b5b88 │ │ │ │ + bl 9b5b58 │ │ │ │ ldr r3, [r5, #176] @ 0xb0 │ │ │ │ add r6, r5, #136 @ 0x88 │ │ │ │ cmp r4, r3 │ │ │ │ beq 2cc770 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #2360] @ 2cd054 │ │ │ │ mvn r1, #0 │ │ │ │ @@ -134262,15 +134262,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ streq r4, [r5, #176] @ 0xb0 │ │ │ │ bne 2cd020 │ │ │ │ ldr r0, [r8, #772] @ 0x304 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl 9b5b44 │ │ │ │ + bl 9b5b14 │ │ │ │ ldr r2, [r8, #772] @ 0x304 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2, #64] @ 0x40 │ │ │ │ str r2, [r5, #136] @ 0x88 │ │ │ │ ldr r2, [r8, #772] @ 0x304 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r2, #48] @ 0x30 │ │ │ │ @@ -134829,19 +134829,19 @@ │ │ │ │ bl 248564 │ │ │ │ mvn r5, #0 │ │ │ │ ldr r3, [r8, #772] @ 0x304 │ │ │ │ b 2cc7ec │ │ │ │ addseq lr, sp, ip, lsl #11 │ │ │ │ andeq r1, r0, r4, asr r8 │ │ │ │ andeq r2, r0, r4, lsr #31 │ │ │ │ - rsbseq r3, r1, r4, asr r4 │ │ │ │ + rsbseq r3, r1, r4, lsr #8 │ │ │ │ andeq r1, r0, r1, ror #1 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - @ instruction: 0x00712c90 │ │ │ │ - rsbseq r2, r1, r8, ror #22 │ │ │ │ + rsbseq r2, r1, r0, ror #24 │ │ │ │ + rsbseq r2, r1, r8, lsr fp │ │ │ │ │ │ │ │ 002cd070 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ @@ -134891,22 +134891,22 @@ │ │ │ │ ldr r3, [r0, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cd138 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ bl 24ab98 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl 9b5b94 │ │ │ │ + bl 9b5b64 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9b5b94 │ │ │ │ + bl 9b5b64 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - b 9b5b94 │ │ │ │ + b 9b5b64 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #656] @ 2cd404 │ │ │ │ ldr r3, [pc, #656] @ 2cd408 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -134994,22 +134994,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ 2cd428 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2cd310 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #2 │ │ │ │ beq 2cd25c │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -135035,66 +135035,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [pc, #168] @ 2cd430 │ │ │ │ ldr r3, [pc, #168] @ 2cd434 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 2cd438 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2cd1c4 │ │ │ │ ldr r0, [pc, #124] @ 2cd43c │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2cd2f8 │ │ │ │ ldr r0, [pc, #100] @ 2cd440 │ │ │ │ ldr r3, [pc, #100] @ 2cd444 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #92] @ 2cd448 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2cd1c4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq sp, sp, r8, lsr #19 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umullseq sp, sp, r0, r9 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq sp, sp, r4, lsr r9 │ │ │ │ andeq r1, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r2, r1, r4, asr #19 │ │ │ │ + @ instruction: 0x00712994 │ │ │ │ muleq r0, r0, r3 │ │ │ │ - rsbseq r1, fp, r4, lsl #21 │ │ │ │ - rsbseq r2, r1, r4, ror #19 │ │ │ │ - rsbseq r1, r1, r8, ror #30 │ │ │ │ - rsbseq r2, r1, r4, asr r9 │ │ │ │ - rsbseq r1, fp, r0, lsr sl │ │ │ │ - rsbseq r2, r1, r8, lsl #19 │ │ │ │ - @ instruction: 0x00711f90 │ │ │ │ + rsbseq r1, fp, r4, asr sl │ │ │ │ + ldrheq r2, [r1], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq r1, r1, r8, lsr pc │ │ │ │ + rsbseq r2, r1, r4, lsr #18 │ │ │ │ + rsbseq r1, fp, r0, lsl #20 │ │ │ │ + rsbseq r2, r1, r8, asr r9 │ │ │ │ + rsbseq r1, r1, r0, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1220] @ 2cd928 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -135171,55 +135171,55 @@ │ │ │ │ bne 2cd644 │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r2, [r3, #3028] @ 0xbd4 │ │ │ │ ldr r1, [r3, #3020] @ 0xbcc │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 7a7dac │ │ │ │ + bl 7a7d7c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2cd754 │ │ │ │ ldr fp, [pc, #916] @ 2cd944 │ │ │ │ ldr r9, [pc, #916] @ 2cd948 │ │ │ │ ldr sl, [pc, #916] @ 2cd94c │ │ │ │ add r9, pc, r9 │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r9 │ │ │ │ str sl, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #884] @ 2cd950 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7ac16c │ │ │ │ + bl 7ac13c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 75503c │ │ │ │ + bl 75500c │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [r4, #12] │ │ │ │ bne 2cd784 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7a853c │ │ │ │ + bl 7a850c │ │ │ │ ldr r1, [pc, #816] @ 2cd954 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov ip, r0 │ │ │ │ str ip, [r7, #496] @ 0x1f0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ - bl 7a8284 │ │ │ │ + bl 7a8254 │ │ │ │ b 2cd4dc │ │ │ │ bl 248e7c │ │ │ │ str r5, [r4, #16] │ │ │ │ b 2cd584 │ │ │ │ ldr r3, [pc, #768] @ 2cd958 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ @@ -135228,22 +135228,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #704] @ 2cd95c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ ldr r3, [r7, #476] @ 0x1dc │ │ │ │ cmp r3, r5 │ │ │ │ beq 2cd55c │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -135266,38 +135266,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [pc, #576] @ 2cd964 │ │ │ │ ldr r3, [pc, #576] @ 2cd968 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 2cd96c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2cd4c0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r9, [r7, #472] @ 0x1d8 │ │ │ │ - bl 997368 │ │ │ │ + bl 997338 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 2cd854 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 997bc8 │ │ │ │ + bl 997b98 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b7afc │ │ │ │ b 2cd4dc │ │ │ │ ldr r3, [pc, #484] @ 2cd970 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -135315,43 +135315,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [pc, #396] @ 2cd974 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 2cd978 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2cd614 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #352] @ 2cd97c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2cd6a0 │ │ │ │ ldr r0, [pc, #336] @ 2cd980 │ │ │ │ ldr r3, [pc, #336] @ 2cd984 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #328] @ 2cd988 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2cd4c0 │ │ │ │ ldr r3, [pc, #260] @ 2cd960 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cd770 │ │ │ │ ldr r3, [pc, #208] @ 2cd940 │ │ │ │ @@ -135367,76 +135367,76 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [pc, #212] @ 2cd98c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 2cd990 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2cd770 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #168] @ 2cd994 │ │ │ │ ldr r0, [pc, #168] @ 2cd998 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2cd614 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #144] @ 2cd99c │ │ │ │ ldr r0, [pc, #144] @ 2cd9a0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2cd770 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq sp, sp, ip, lsr #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sp, sp, r4, lsl #13 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq sp, sp, r8, lsr r6 │ │ │ │ andeq r3, r0, r8, asr #17 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbseq sp, r0, r0, lsl #2 │ │ │ │ - rsbseq sp, r0, ip, lsl r1 │ │ │ │ - addeq sp, r5, r8, lsl #7 │ │ │ │ - rsbseq r2, r1, ip, lsl #17 │ │ │ │ + ldrsbeq sp, [r0], #-0 @ │ │ │ │ + rsbseq sp, r0, ip, ror #1 │ │ │ │ + addeq sp, r5, r8, asr r3 │ │ │ │ + rsbseq r2, r1, ip, asr r8 │ │ │ │ andeq r0, r0, r8, ror r3 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r2, r1, ip, ror #13 │ │ │ │ + ldrheq r2, [r1], #-108 @ 0xffffff94 @ │ │ │ │ muleq r0, r0, r3 │ │ │ │ - rsbseq r1, fp, r8, ror #13 │ │ │ │ - rsbseq r2, r1, r8, lsl #14 │ │ │ │ - rsbseq r1, r1, ip, asr #23 │ │ │ │ + ldrheq r1, [fp], #-104 @ 0xffffff98 @ │ │ │ │ + ldrsbeq r2, [r1], #-104 @ 0xffffff98 @ │ │ │ │ + @ instruction: 0x00711b9c │ │ │ │ andeq r3, r0, r4, lsr #2 │ │ │ │ - ldrheq r7, [r8], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq r2, r1, r0, ror r6 │ │ │ │ + rsbseq r7, r8, r0, lsl #13 │ │ │ │ + rsbseq r2, r1, r0, asr #12 │ │ │ │ + @ instruction: 0x00712594 │ │ │ │ + rsbseq r1, fp, ip, lsr #11 │ │ │ │ rsbseq r2, r1, r4, asr #11 │ │ │ │ - ldrsbeq r1, [fp], #-92 @ 0xffffffa4 @ │ │ │ │ - ldrsheq r2, [r1], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq r1, r1, ip, lsr fp │ │ │ │ - @ instruction: 0x00712598 │ │ │ │ - rsbseq r1, r1, r0, asr #20 │ │ │ │ - rsbseq r7, r8, ip, lsr #11 │ │ │ │ - ldrsbeq r2, [r1], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq r2, r1, r4, asr #10 │ │ │ │ - rsbseq r1, r1, ip, ror #20 │ │ │ │ + rsbseq r1, r1, ip, lsl #22 │ │ │ │ + rsbseq r2, r1, r8, ror #10 │ │ │ │ + rsbseq r1, r1, r0, lsl sl │ │ │ │ + rsbseq r7, r8, ip, ror r5 │ │ │ │ + rsbseq r2, r1, r4, lsr #11 │ │ │ │ + rsbseq r2, r1, r4, lsl r5 │ │ │ │ + rsbseq r1, r1, ip, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #816] @ 2cdcec │ │ │ │ ldr r3, [pc, #816] @ 2cdcf0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -135445,15 +135445,15 @@ │ │ │ │ mov r6, #0 │ │ │ │ mov r4, r1 │ │ │ │ add r1, sp, #28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 7b00dc │ │ │ │ + bl 7b00ac │ │ │ │ ldr r5, [pc, #772] @ 2cdcf4 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, r6 │ │ │ │ bne 2cda64 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2cda5c │ │ │ │ @@ -135462,15 +135462,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, #29 │ │ │ │ - bl 7ac9f8 │ │ │ │ + bl 7ac9c8 │ │ │ │ add r6, r4, #86016 @ 0x15000 │ │ │ │ ldr r2, [pc, #708] @ 2cdcfc │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r3, [r6, #476] @ 0x1dc │ │ │ │ sub r3, r3, #256 @ 0x100 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -135480,25 +135480,25 @@ │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ bl 248e7c │ │ │ │ b 2cda04 │ │ │ │ add r3, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r7, [r3, #472] @ 0x1d8 │ │ │ │ - bl 997368 │ │ │ │ + bl 997338 │ │ │ │ ldr r3, [pc, #644] @ 2cdd00 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ bne 2cdb70 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b7afc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 997bc8 │ │ │ │ + bl 997b98 │ │ │ │ ldr r2, [pc, #608] @ 2cdd04 │ │ │ │ ldr r3, [pc, #584] @ 2cdcf0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -135566,26 +135566,26 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r6, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [pc, #324] @ 2cdd18 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 2cdd1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2cda8c │ │ │ │ ldr r3, [pc, #264] @ 2cdd0c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cdb24 │ │ │ │ ldr r3, [pc, #248] @ 2cdd10 │ │ │ │ @@ -135602,72 +135602,72 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [pc, #188] @ 2cdd20 │ │ │ │ ldr r2, [pc, #188] @ 2cdd24 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2cdd28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2cdb24 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #136] @ 2cdd2c │ │ │ │ ldr r0, [pc, #136] @ 2cdd30 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2cda8c │ │ │ │ ldr r1, [pc, #112] @ 2cdd34 │ │ │ │ ldr r3, [pc, #112] @ 2cdd38 │ │ │ │ ldr r0, [pc, #112] @ 2cdd3c │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2cdb24 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq sp, sp, r0, ror #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sp, sp, r0, lsr r1 │ │ │ │ andeq r3, r0, ip, asr r0 │ │ │ │ - addeq ip, r5, r8, lsl #30 │ │ │ │ + ldrdeq ip, [r5], r8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq sp, sp, r8, ror r0 │ │ │ │ - addeq ip, r5, r8, ror #27 │ │ │ │ + @ instruction: 0x0085cdb8 │ │ │ │ muleq r0, r0, r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r2, r1, r0, lsr r3 │ │ │ │ - rsbseq r1, r1, r4, lsr #14 │ │ │ │ - rsbseq r1, fp, r8, lsr #3 │ │ │ │ - ldrheq r2, [r1], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq r1, r1, r8, lsl #13 │ │ │ │ - rsbseq r2, r1, r0, ror #4 │ │ │ │ - ldrsbeq r1, [r1], #-100 @ 0xffffff9c @ │ │ │ │ - rsbseq r1, fp, r4, asr #2 │ │ │ │ - rsbseq r2, r1, ip, asr #4 │ │ │ │ - rsbseq r1, r1, ip, lsr #13 │ │ │ │ + rsbseq r2, r1, r0, lsl #6 │ │ │ │ + ldrsheq r1, [r1], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r1, fp, r8, ror r1 │ │ │ │ + rsbseq r2, r1, r4, lsl #5 │ │ │ │ + rsbseq r1, r1, r8, asr r6 │ │ │ │ + rsbseq r2, r1, r0, lsr r2 │ │ │ │ + rsbseq r1, r1, r4, lsr #13 │ │ │ │ + rsbseq r1, fp, r4, lsl r1 │ │ │ │ + rsbseq r2, r1, ip, lsl r2 │ │ │ │ + rsbseq r1, r1, ip, ror r6 │ │ │ │ │ │ │ │ 002cdd40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -135695,28 +135695,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r1 │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 7b00dc │ │ │ │ + bl 7b00ac │ │ │ │ cmp r0, #0 │ │ │ │ bne 2cde4c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2cde44 │ │ │ │ ldr r2, [pc, #136] @ 2cde6c │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 7ac9f8 │ │ │ │ + bl 7ac9c8 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r2, [pc, #104] @ 2cde70 │ │ │ │ ldr r3, [pc, #92] @ 2cde68 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -135732,15 +135732,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 248e7c │ │ │ │ b 2cdddc │ │ │ │ mov r0, r4 │ │ │ │ bl 2b7afc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 997bc8 │ │ │ │ + bl 997b98 │ │ │ │ b 2cde00 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq ip, sp, r0, lsl #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ addseq ip, sp, r4, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -135755,23 +135755,23 @@ │ │ │ │ mov r4, r1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 7b00dc │ │ │ │ + bl 7b00ac │ │ │ │ ldr r5, [pc, #176] @ 2cdf70 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, r4 │ │ │ │ beq 2cdf1c │ │ │ │ bl 2b7afc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 997bc8 │ │ │ │ + bl 997b98 │ │ │ │ ldr r2, [pc, #148] @ 2cdf74 │ │ │ │ ldr r3, [pc, #136] @ 2cdf6c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -135794,15 +135794,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 7ac9f8 │ │ │ │ + bl 7ac9c8 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 2cded8 │ │ │ │ bl 248e7c │ │ │ │ b 2cdf2c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ umullseq ip, sp, r0, ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @@ -135829,51 +135829,51 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ bne 2ce0b8 │ │ │ │ ands r5, r5, #24 │ │ │ │ bne 2ce0ac │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 7abaac │ │ │ │ + bl 7aba7c │ │ │ │ ldr r9, [pc, #420] @ 2ce184 │ │ │ │ ldr r7, [pc, #420] @ 2ce188 │ │ │ │ ldr sl, [pc, #420] @ 2ce18c │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #384] @ 2ce190 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7ac16c │ │ │ │ + bl 7ac13c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 75503c │ │ │ │ + bl 75500c │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #344] @ 2ce194 │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ce0c8 │ │ │ │ ldr r1, [pc, #320] @ 2ce198 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7abcac │ │ │ │ + bl 7abc7c │ │ │ │ ldr r2, [pc, #300] @ 2ce19c │ │ │ │ ldr r3, [pc, #264] @ 2ce17c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -135912,53 +135912,53 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [pc, #128] @ 2ce1ac │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2ce1b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2ce050 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #84] @ 2ce1b4 │ │ │ │ ldr r0, [pc, #84] @ 2ce1b8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2ce050 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq ip, sp, r0, lsl #23 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq ip, sp, ip, ror #22 │ │ │ │ - ldrsbeq ip, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq ip, r0, ip, ror #13 │ │ │ │ - addeq ip, r5, r4, lsl #19 │ │ │ │ - rsbseq r1, r1, ip, lsr #30 │ │ │ │ + rsbseq ip, r0, r0, lsr #13 │ │ │ │ + ldrheq ip, [r0], #-108 @ 0xffffff94 @ │ │ │ │ + addeq ip, r5, r4, asr r9 │ │ │ │ + ldrsheq r1, [r1], #-236 @ 0xffffff14 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ addseq ip, sp, ip, lsr #21 │ │ │ │ andeq r3, r0, r4, lsr #2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r2, ip, r4, asr #2 │ │ │ │ + rsbseq r2, ip, r4, lsl r1 │ │ │ │ + ldrsheq r1, [r1], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r2, ip, r0, ror #1 │ │ │ │ rsbseq r1, r1, ip, lsr #26 │ │ │ │ - rsbseq r2, ip, r0, lsl r1 │ │ │ │ - rsbseq r1, r1, ip, asr sp │ │ │ │ │ │ │ │ 002ce1bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r0, [r2, #16] │ │ │ │ @@ -135983,57 +135983,57 @@ │ │ │ │ add r9, r4, #86016 @ 0x15000 │ │ │ │ ldr r3, [r9, #412] @ 0x19c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r2, [r3, #3028] @ 0xbd4 │ │ │ │ ldr r1, [r3, #3020] @ 0xbcc │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 7a7dac │ │ │ │ + bl 7a7d7c │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2ce324 │ │ │ │ ldr fp, [pc, #440] @ 2ce400 │ │ │ │ ldr r8, [pc, #440] @ 2ce404 │ │ │ │ ldr sl, [pc, #440] @ 2ce408 │ │ │ │ add r8, pc, r8 │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ str sl, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #408] @ 2ce40c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7ac16c │ │ │ │ + bl 7ac13c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 75503c │ │ │ │ + bl 75500c │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #368] @ 2ce410 │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ce344 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7a853c │ │ │ │ + bl 7a850c │ │ │ │ ldr r1, [pc, #336] @ 2ce414 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov ip, r0 │ │ │ │ str ip, [r9, #496] @ 0x1f0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ - bl 7a8284 │ │ │ │ + bl 7a8254 │ │ │ │ ldr r2, [pc, #304] @ 2ce418 │ │ │ │ ldr r3, [pc, #268] @ 2ce3f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -136044,15 +136044,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 997bc8 │ │ │ │ + bl 997b98 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b7afc │ │ │ │ b 2ce2e0 │ │ │ │ bl 248e7c │ │ │ │ str r6, [r4, #16] │ │ │ │ b 2ce210 │ │ │ │ ldr r3, [pc, #208] @ 2ce41c │ │ │ │ @@ -136073,53 +136073,53 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r5, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [pc, #128] @ 2ce428 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2ce42c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2ce2b4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #84] @ 2ce430 │ │ │ │ ldr r0, [pc, #84] @ 2ce434 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2ce2b4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq ip, sp, r0, asr #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq ip, sp, r8, lsr #18 │ │ │ │ - rsbseq ip, r0, r8, ror #8 │ │ │ │ - rsbseq ip, r0, r4, lsl #9 │ │ │ │ - addeq ip, r5, ip, lsl r7 │ │ │ │ - rsbseq r1, r1, r0, ror #25 │ │ │ │ + rsbseq ip, r0, r8, lsr r4 │ │ │ │ + rsbseq ip, r0, r4, asr r4 │ │ │ │ + addeq ip, r5, ip, ror #13 │ │ │ │ + ldrheq r1, [r1], #-192 @ 0xffffff40 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ addseq ip, sp, r4, lsr r8 │ │ │ │ andeq r3, r0, r4, lsr #2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrsheq r6, [r8], #-160 @ 0xffffff60 @ │ │ │ │ - ldrheq r1, [r1], #-160 @ 0xffffff60 @ │ │ │ │ - ldrheq r6, [r8], #-172 @ 0xffffff54 @ │ │ │ │ - rsbseq r1, r1, r4, ror #21 │ │ │ │ + rsbseq r6, r8, r0, asr #21 │ │ │ │ + rsbseq r1, r1, r0, lsl #21 │ │ │ │ + rsbseq r6, r8, ip, lsl #21 │ │ │ │ + ldrheq r1, [r1], #-164 @ 0xffffff5c @ │ │ │ │ mov ip, #0 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov lr, #102400 @ 0x19000 │ │ │ │ sub ip, sp, ip │ │ │ │ sub lr, ip, lr │ │ │ │ sub ip, ip, #4096 @ 0x1000 │ │ │ │ str r0, [ip] │ │ │ │ @@ -136177,15 +136177,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ce4f0 │ │ │ │ ldr r5, [pc, #1400] @ 2ceaa8 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 98f814 │ │ │ │ + bl 98f7e4 │ │ │ │ ldrb r3, [r4, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ceea8 │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r1, [pc, #1364] @ 2ceaac │ │ │ │ ldr r3, [pc, #1364] @ 2ceab0 │ │ │ │ ldr ip, [r0] │ │ │ │ @@ -136209,15 +136209,15 @@ │ │ │ │ ldrb r3, [r0, #688] @ 0x2b0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ce67c │ │ │ │ ldr r1, [pc, #1284] @ 2ceab8 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 98f814 │ │ │ │ + bl 98f7e4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #1260] @ 2ceabc │ │ │ │ mov r2, #74 @ 0x4a │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ blx r3 │ │ │ │ @@ -136232,17 +136232,17 @@ │ │ │ │ mov r5, #0 │ │ │ │ str r2, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ mov r0, r9 │ │ │ │ str r5, [r6, #12] │ │ │ │ str r5, [r6, #8] │ │ │ │ - bl 98f814 │ │ │ │ + bl 98f7e4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 98fe80 │ │ │ │ + bl 98fe50 │ │ │ │ mov r0, r6 │ │ │ │ bl 248b1c │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #1164] @ 2ceac4 │ │ │ │ ldr r3, [pc, #1104] @ 2cea8c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #102400 @ 0x19000 │ │ │ │ @@ -136258,34 +136258,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl 9b5b64 │ │ │ │ + bl 9b5b34 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2cec84 │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r7, [pc, #1064] @ 2ceac8 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ - bl 98f814 │ │ │ │ + bl 98f7e4 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r1, [pc, #1036] @ 2ceacc │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ ldr sl, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl 9b5958 │ │ │ │ + bl 9b5928 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add ip, sl, #86016 @ 0x15000 │ │ │ │ mov r5, #0 │ │ │ │ add fp, sp, #81920 @ 0x14000 │ │ │ │ add fp, fp, #912 @ 0x390 │ │ │ │ str r5, [r3, #-824] @ 0xfffffcc8 │ │ │ │ str r5, [r3, #-820] @ 0xfffffccc │ │ │ │ @@ -136421,15 +136421,15 @@ │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -136438,15 +136438,15 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #396] @ 2cead4 │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2ce828 │ │ │ │ mov r6, r3 │ │ │ │ b 2ce528 │ │ │ │ ldr r1, [pc, #368] @ 2cead8 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -136463,15 +136463,15 @@ │ │ │ │ bne 2ced64 │ │ │ │ ldr r0, [pc, #312] @ 2ceadc │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r6, [r4] │ │ │ │ ldr r1, [fp, #3712] @ 0xe80 │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ cmp r6, r1 │ │ │ │ ldr r0, [r9] │ │ │ │ bcs 2ce89c │ │ │ │ sub r1, r1, r6 │ │ │ │ @@ -136495,20 +136495,20 @@ │ │ │ │ ldr r0, [r3, #412] @ 0x19c │ │ │ │ ldr r1, [pc, #188] @ 2ceae0 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ ldr r9, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ - bl 98f814 │ │ │ │ + bl 98f7e4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r5, [sl] │ │ │ │ add r0, r3, #86016 @ 0x15000 │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl 9b5b94 │ │ │ │ + bl 9b5b64 │ │ │ │ add r3, r5, #86016 @ 0x15000 │ │ │ │ ldr r2, [fp, #4024] @ 0xfb8 │ │ │ │ str r2, [r3, #760] @ 0x2f8 │ │ │ │ ldr r2, [fp, #4028] @ 0xfbc │ │ │ │ str r2, [r3, #764] @ 0x2fc │ │ │ │ ldr r2, [fp, #4032] @ 0xfc0 │ │ │ │ str r2, [r3, #768] @ 0x300 │ │ │ │ @@ -136521,47 +136521,47 @@ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq ip, sp, r4, lsr #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r9, r1, r8, lsr r3 │ │ │ │ addseq ip, sp, ip, ror #12 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x00711a9c │ │ │ │ - rsbseq r1, r1, ip, ror sl │ │ │ │ + rsbseq r1, r1, ip, ror #20 │ │ │ │ + rsbseq r1, r1, ip, asr #20 │ │ │ │ andeq r1, r0, ip, asr #19 │ │ │ │ - rsbseq r1, r1, r4, lsr sl │ │ │ │ + rsbseq r1, r1, r4, lsl #20 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - ldrsbeq pc, [r0], #-252 @ 0xffffff04 @ │ │ │ │ - rsbseq pc, r0, r8, lsr #31 │ │ │ │ - @ instruction: 0x00711994 │ │ │ │ - rsbseq r1, r1, r0, ror #18 │ │ │ │ + rsbseq pc, r0, ip, lsr #31 │ │ │ │ + rsbseq pc, r0, r8, ror pc @ │ │ │ │ + rsbseq r1, r1, r4, ror #18 │ │ │ │ + rsbseq r1, r1, r0, lsr r9 │ │ │ │ addseq ip, sp, r4, ror #9 │ │ │ │ - ldrheq pc, [r0], #-236 @ 0xffffff14 @ │ │ │ │ - rsbseq r1, r1, ip, asr #17 │ │ │ │ + rsbseq pc, r0, ip, lsl #29 │ │ │ │ + @ instruction: 0x0071189c │ │ │ │ andeq r3, r0, r0, lsl r1 │ │ │ │ - ldrheq r1, [r1], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq r1, r1, ip, lsl #15 │ │ │ │ andeq r1, r0, r8, ror lr │ │ │ │ - rsbseq r1, r1, r4, asr r6 │ │ │ │ - rsbseq pc, r0, r8, lsr fp @ │ │ │ │ - ldrsheq pc, [r0], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq pc, r0, ip, lsr #18 │ │ │ │ + rsbseq r1, r1, r4, lsr #12 │ │ │ │ + rsbseq pc, r0, r8, lsl #22 │ │ │ │ + rsbseq pc, r0, r8, asr #19 │ │ │ │ + ldrsheq pc, [r0], #-140 @ 0xffffff74 @ │ │ │ │ andeq r1, r0, r0, lsl pc │ │ │ │ - rsbseq r1, r1, r0, lsl #6 │ │ │ │ - ldrsbeq r1, [r1], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbseq r1, r1, r8, ror r3 │ │ │ │ + ldrsbeq r1, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r1, r1, r8, lsr #3 │ │ │ │ + rsbseq r1, r1, r8, asr #6 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ ldrdeq r5, [r0], -ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r1, r1, ip, lsl r3 │ │ │ │ - rsbseq r1, r1, ip, ror #3 │ │ │ │ - rsbseq r1, r1, r8, lsl r3 │ │ │ │ - addeq fp, r5, ip, ror sl │ │ │ │ - rsbseq r1, r1, r0, ror r0 │ │ │ │ + rsbseq r1, r1, ip, ror #5 │ │ │ │ + ldrheq r1, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq r1, r1, r8, ror #5 │ │ │ │ + addeq fp, r5, ip, asr #20 │ │ │ │ + rsbseq r1, r1, r0, asr #32 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r6, sl │ │ │ │ mov ip, r9 │ │ │ │ asr r5, r3, #8 │ │ │ │ ldr sl, [sp, #48] @ 0x30 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ @@ -136575,15 +136575,15 @@ │ │ │ │ ldr r8, [pc, #-124] @ 2ceae4 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r0, [r3, #412] @ 0x19c │ │ │ │ add r8, pc, r8 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ mov r1, r8 │ │ │ │ - bl 98f814 │ │ │ │ + bl 98f7e4 │ │ │ │ ldr r3, [fp, #3840] @ 0xf00 │ │ │ │ strb r5, [r3, sl] │ │ │ │ ldr r3, [fp, #3840] @ 0xf00 │ │ │ │ add r3, r3, sl │ │ │ │ strb r7, [r3, #1] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [r6] │ │ │ │ @@ -136599,46 +136599,46 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r5, r3, #86016 @ 0x15000 │ │ │ │ add r5, r5, #552 @ 0x228 │ │ │ │ beq 2cec40 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #728 @ 0x2d8 │ │ │ │ - bl 9b5fcc │ │ │ │ + bl 9b5f9c │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [r6] │ │ │ │ - bl 9b5b94 │ │ │ │ + bl 9b5b64 │ │ │ │ add r3, r5, #86016 @ 0x15000 │ │ │ │ ldr r2, [fp, #4024] @ 0xfb8 │ │ │ │ str r2, [r3, #760] @ 0x2f8 │ │ │ │ ldr r2, [fp, #4028] @ 0xfbc │ │ │ │ str r2, [r3, #764] @ 0x2fc │ │ │ │ ldr r2, [fp, #4032] @ 0xfc0 │ │ │ │ str r2, [r3, #768] @ 0x300 │ │ │ │ ldr r1, [fp, #4036] @ 0xfc4 │ │ │ │ ldr r2, [fp, #3672] @ 0xe58 │ │ │ │ str r1, [r3, #772] @ 0x304 │ │ │ │ str r2, [r3, #408] @ 0x198 │ │ │ │ ldr r3, [r6] │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r0, [r3, #720] @ 0x2d0 │ │ │ │ - bl 9aba40 │ │ │ │ + bl 9aba10 │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r1, [pc, #-324] @ 2ceae8 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 98f814 │ │ │ │ + bl 98f7e4 │ │ │ │ b 2ce5c0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b5b88 │ │ │ │ + bl 9b5b58 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [r6] │ │ │ │ - bl 9b5b94 │ │ │ │ + bl 9b5b64 │ │ │ │ add r3, r5, #86016 @ 0x15000 │ │ │ │ ldr r2, [fp, #4024] @ 0xfb8 │ │ │ │ str r2, [r3, #760] @ 0x2f8 │ │ │ │ ldr r2, [fp, #4028] @ 0xfbc │ │ │ │ str r2, [r3, #764] @ 0x2fc │ │ │ │ ldr r2, [fp, #4032] @ 0xfc0 │ │ │ │ str r2, [r3, #768] @ 0x300 │ │ │ │ @@ -136651,15 +136651,15 @@ │ │ │ │ ldr r1, [r6] │ │ │ │ add r0, r3, #84992 @ 0x14c00 │ │ │ │ add r1, r1, #86016 @ 0x15000 │ │ │ │ sub r3, r3, #832 @ 0x340 │ │ │ │ add r1, r1, #552 @ 0x228 │ │ │ │ add r0, r0, #744 @ 0x2e8 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 9b5dc0 │ │ │ │ + bl 9b5d90 │ │ │ │ b 2ce694 │ │ │ │ ldr r1, [pc, #-456] @ 2ceaec │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2ce808 │ │ │ │ ldr r1, [pc, #-452] @ 2ceb04 │ │ │ │ @@ -136679,15 +136679,15 @@ │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -136696,29 +136696,29 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-608] @ 2ceaf0 │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ b 2ce808 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ sub r0, r3, #848 @ 0x350 │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -136727,23 +136727,23 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-728] @ 2ceaf4 │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2ce9b8 │ │ │ │ ldr r0, [pc, #-748] @ 2ceaf8 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2ce828 │ │ │ │ ldr r3, [pc, #-776] @ 2ceafc │ │ │ │ mov r5, r7 │ │ │ │ ldr ip, [r8, r3] │ │ │ │ str r7, [sp, #32] │ │ │ │ b 2ceb48 │ │ │ │ ldr r3, [pc, #-792] @ 2ceb00 │ │ │ │ @@ -136766,45 +136766,45 @@ │ │ │ │ sub r8, r3, #848 @ 0x350 │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ mov r0, r8 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r3, [r8, #8] │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-912] @ 2ceb0c │ │ │ │ str r6, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2ceb54 │ │ │ │ mvn r0, #0 │ │ │ │ b 2ce630 │ │ │ │ ldr r0, [pc, #-936] @ 2ceb10 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ b 2ce808 │ │ │ │ ldr r0, [pc, #-968] @ 2ceb14 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2ceb54 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-996] @ 2ceb18 │ │ │ │ ldr r0, [pc, #-996] @ 2ceb1c │ │ │ │ ldr r2, [pc, #-996] @ 2ceb20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -136812,26 +136812,26 @@ │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ - bl 990ed8 │ │ │ │ + bl 990ea8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ce438 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2cef2c │ │ │ │ ldr r5, [pc, #48] @ 2cef74 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 98fdd4 │ │ │ │ + bl 98fda4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - bl 98f378 │ │ │ │ + bl 98f348 │ │ │ │ mov r0, r4 │ │ │ │ bl 248b1c │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5] │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -136869,15 +136869,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 98f814 │ │ │ │ + bl 98f7e4 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -136891,18 +136891,18 @@ │ │ │ │ mov r2, #86 @ 0x56 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq fp, sp, ip, ror fp │ │ │ │ adceq sp, sl, r0, lsr #11 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r0, r1, r8, lsl #31 │ │ │ │ - addeq fp, r5, ip, asr #18 │ │ │ │ - rsbseq r0, r1, r0, lsr pc │ │ │ │ - rsbseq lr, r0, r0, asr #29 │ │ │ │ + rsbseq r0, r1, r8, asr pc │ │ │ │ + addeq fp, r5, ip, lsl r9 │ │ │ │ + rsbseq r0, r1, r0, lsl #30 │ │ │ │ + @ instruction: 0x0070ee90 │ │ │ │ │ │ │ │ 002cf06c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -136954,15 +136954,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r2] │ │ │ │ str r4, [r3, #4]! │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str r3, [r4, #20] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - bl 98f814 │ │ │ │ + bl 98f7e4 │ │ │ │ ldr r2, [pc, #280] @ 2cf274 │ │ │ │ ldr r3, [pc, #244] @ 2cf254 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -136995,52 +136995,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ stmib sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2cf284 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2cf0d8 │ │ │ │ ldr r0, [pc, #88] @ 2cf288 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ stmib sp, {r7, sl} │ │ │ │ str r8, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2cf0d8 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ umullseq fp, sp, r0, sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq fp, sp, ip, asr sl │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ adceq sp, sl, r0, lsl #9 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r0, r1, r8, asr lr │ │ │ │ - rsbseq r0, r1, ip, lsr lr │ │ │ │ + rsbseq r0, r1, r8, lsr #28 │ │ │ │ + rsbseq r0, r1, ip, lsl #28 │ │ │ │ adceq sp, sl, r8, lsr #8 │ │ │ │ addseq fp, sp, r0, asr #19 │ │ │ │ andeq r3, r0, ip, lsl r1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r1, r1, r0, lsl r0 │ │ │ │ - rsbseq r1, r1, r0, asr r0 │ │ │ │ + rsbseq r0, r1, r0, ror #31 │ │ │ │ + rsbseq r1, r1, r0, lsr #32 │ │ │ │ │ │ │ │ 002cf28c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #152] @ 2cf33c │ │ │ │ @@ -137066,33 +137066,33 @@ │ │ │ │ beq 2cf310 │ │ │ │ str r3, [r4, #8] │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ add r2, r4, #8 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r4, [r3] │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ - bl 98fe80 │ │ │ │ + bl 98fe50 │ │ │ │ b 2cf318 │ │ │ │ mov r0, r4 │ │ │ │ bl 248b1c │ │ │ │ ldr r3, [pc, #44] @ 2cf34c │ │ │ │ ldr r1, [pc, #44] @ 2cf350 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - b 98f814 │ │ │ │ + b 98f7e4 │ │ │ │ addseq fp, sp, r4, ror r8 │ │ │ │ @ instruction: 0x00aad2b4 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x00710c98 │ │ │ │ + rsbseq r0, r1, r8, ror #24 │ │ │ │ adceq sp, sl, r0, asr #4 │ │ │ │ - rsbseq r0, r1, r8, lsr ip │ │ │ │ + rsbseq r0, r1, r8, lsl #24 │ │ │ │ │ │ │ │ 002cf354 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #296] @ 2cf494 │ │ │ │ @@ -137115,20 +137115,20 @@ │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r8, r5 │ │ │ │ addeq r8, r8, #552 @ 0x228 │ │ │ │ beq 2cf3d0 │ │ │ │ add r8, r5, #552 @ 0x228 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b5b64 │ │ │ │ + bl 9b5b34 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2cf44c │ │ │ │ add r1, r5, #728 @ 0x2d8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b5fcc │ │ │ │ + bl 9b5f9c │ │ │ │ ldr r3, [r5, #420] @ 0x1a4 │ │ │ │ cmp r3, #2 │ │ │ │ ldreq r3, [r5, #560] @ 0x230 │ │ │ │ streq r3, [r5, #544] @ 0x220 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #420] @ 0x1a4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ @@ -137137,49 +137137,49 @@ │ │ │ │ ldrb r3, [r5, #688] @ 0x2b0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2cf430 │ │ │ │ ldr r1, [pc, #140] @ 2cf4a0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 98f814 │ │ │ │ + bl 98f7e4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2b85d4 │ │ │ │ ldr r1, [pc, #108] @ 2cf4a4 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 98f814 │ │ │ │ + b 98f7e4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2cf48c │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2cf3d0 │ │ │ │ ldr r2, [pc, #60] @ 2cf4a8 │ │ │ │ mov r1, #29 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7ac9f8 │ │ │ │ + bl 7ac9c8 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 2cf3d0 │ │ │ │ bl 248e7c │ │ │ │ b 2cf458 │ │ │ │ @ instruction: 0x009db7b0 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - ldrsbeq pc, [r0], #-16 @ │ │ │ │ - rsbseq pc, r0, r8, asr #2 │ │ │ │ - rsbseq pc, r0, r4, lsr #2 │ │ │ │ + rsbseq pc, r0, r0, lsr #3 │ │ │ │ + rsbseq pc, r0, r8, lsl r1 @ │ │ │ │ + ldrsheq pc, [r0], #-4 @ │ │ │ │ andeq r3, r0, ip, asr r0 │ │ │ │ │ │ │ │ 002cf4ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -137229,26 +137229,26 @@ │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne 2cf52c │ │ │ │ ldr r1, [pc, #52] @ 2cf5b0 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ - bl 98f814 │ │ │ │ + bl 98f7e4 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 2cf354 │ │ │ │ addseq fp, sp, r4, asr r6 │ │ │ │ umlaleq sp, sl, r4, r0 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r0, r1, ip, ror sl │ │ │ │ + rsbseq r0, r1, ip, asr #20 │ │ │ │ adceq sp, sl, r4, asr r0 │ │ │ │ - rsbseq r0, r1, r4, asr sl │ │ │ │ + rsbseq r0, r1, r4, lsr #20 │ │ │ │ andeq r1, r0, ip, asr #19 │ │ │ │ - rsbseq r0, r1, r8, ror #19 │ │ │ │ + ldrheq r0, [r1], #-152 @ 0xffffff68 @ │ │ │ │ │ │ │ │ 002cf5b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #152] @ 2cf664 │ │ │ │ @@ -137263,41 +137263,41 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #104 @ 0x68 │ │ │ │ bl 248810 │ │ │ │ mov r4, r0 │ │ │ │ - bl 98fccc │ │ │ │ + bl 98fc9c │ │ │ │ add r0, r4, #56 @ 0x38 │ │ │ │ - bl 98f320 │ │ │ │ + bl 98f2f0 │ │ │ │ ldr r2, [pc, #80] @ 2cf668 │ │ │ │ ldr r1, [pc, #80] @ 2cf66c │ │ │ │ mov r3, r4 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [r3, #92]! @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ add r0, r4, #84 @ 0x54 │ │ │ │ mov r3, r4 │ │ │ │ - bl 990ab8 │ │ │ │ + bl 990a88 │ │ │ │ str r4, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ umlaleq ip, sl, r4, pc @ │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ - @ instruction: 0x00710c9c │ │ │ │ + rsbseq r0, r1, ip, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [r1, #24] │ │ │ │ ldr r2, [pc, #588] @ 2cf8d8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -137397,15 +137397,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 2b7ca0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 98f814 │ │ │ │ + bl 98f7e4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2b85d4 │ │ │ │ mov r0, r5 │ │ │ │ bl 248b1c │ │ │ │ ldr r2, [pc, #184] @ 2cf8f0 │ │ │ │ ldr r3, [pc, #160] @ 2cf8dc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -137447,17 +137447,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ b 2cf754 │ │ │ │ addseq fp, sp, r8, lsl #9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq fp, sp, r0, asr r4 │ │ │ │ - rsbseq r0, r1, r4, ror r4 │ │ │ │ + rsbseq r0, r1, r4, asr #8 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq lr, r0, r0, asr #27 │ │ │ │ + @ instruction: 0x0070ed90 │ │ │ │ addseq fp, sp, r4, ror #5 │ │ │ │ umullseq fp, sp, r8, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #180] @ 2cf9c4 │ │ │ │ @@ -137499,22 +137499,22 @@ │ │ │ │ ldr r1, [r7, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 2b7e24 │ │ │ │ ldr r1, [pc, #36] @ 2cf9d0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 98f814 │ │ │ │ + bl 98f7e4 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2b85d4 │ │ │ │ addseq fp, sp, ip, lsl #4 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq lr, r0, r4, lsr #24 │ │ │ │ - ldrheq lr, [r0], #-176 @ 0xffffff50 @ │ │ │ │ + ldrsheq lr, [r0], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq lr, r0, r0, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #132] @ 2cfa70 │ │ │ │ ldr r3, [pc, #132] @ 2cfa74 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -137845,15 +137845,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ bl 29e19c │ │ │ │ b 2cfda8 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq sl, sp, ip, lsr #30 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, sp, r0, lsr #29 │ │ │ │ - ldrheq pc, [r0], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq pc, r0, ip, lsl #29 │ │ │ │ addseq sl, sp, ip, asr sp │ │ │ │ @ instruction: 0x009dacd4 │ │ │ │ addseq sl, sp, ip, ror ip │ │ │ │ │ │ │ │ 002cff24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -137949,15 +137949,15 @@ │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq sl, sp, ip, ror fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, sp, r0, asr fp │ │ │ │ blne 2d00a4 │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ - rsbseq r6, fp, r4, lsl r7 │ │ │ │ + rsbseq r6, fp, r4, ror #13 │ │ │ │ addseq sl, sp, r8, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldrb r2, [r5, #504] @ 0x1f8 │ │ │ │ @@ -138030,40 +138030,40 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2d0248 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d0174 │ │ │ │ ldr r0, [pc, #56] @ 2d024c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d0174 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq sl, sp, r8, asr #20 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, sp, r8, lsr sl │ │ │ │ addseq sl, sp, r4, lsl sl │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r2, r0, r8, lsr #16 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrsbeq r0, [r1], #-4 @ │ │ │ │ - rsbseq r0, r1, ip, lsl #2 │ │ │ │ + rsbseq r0, r1, r4, lsr #1 │ │ │ │ + ldrsbeq r0, [r1], #-12 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r2 │ │ │ │ @@ -138162,29 +138162,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 2d0518 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d02b8 │ │ │ │ ldr r0, [pc, #244] @ 2d051c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d02b8 │ │ │ │ ldr r3, [pc, #224] @ 2d0520 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d0388 │ │ │ │ ldr r3, [pc, #188] @ 2d0510 │ │ │ │ @@ -138201,54 +138201,54 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [pc, #132] @ 2d0524 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2d0528 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d0388 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 2d052c │ │ │ │ ldr r0, [pc, #84] @ 2d0530 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d0388 │ │ │ │ addseq sl, sp, r0, lsr #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, sp, ip, ror r8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r1, r0, ip, ror #4 │ │ │ │ addseq sl, sp, r8, lsl #16 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq pc, r0, ip, asr #30 │ │ │ │ - rsbseq pc, r0, r8, lsl #31 │ │ │ │ - muleq r0, r0, r3 │ │ │ │ - rsbseq pc, r0, r4, asr pc @ │ │ │ │ - rsbseq lr, r0, r4, asr lr │ │ │ │ rsbseq pc, r0, ip, lsl pc @ │ │ │ │ - rsbseq lr, r0, r0, lsr #29 │ │ │ │ + rsbseq pc, r0, r8, asr pc @ │ │ │ │ + muleq r0, r0, r3 │ │ │ │ + rsbseq pc, r0, r4, lsr #30 │ │ │ │ + rsbseq lr, r0, r4, lsr #28 │ │ │ │ + rsbseq pc, r0, ip, ror #29 │ │ │ │ + rsbseq lr, r0, r0, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #592] @ 2d079c │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -138324,28 +138324,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr ip, [pc, #308] @ 2d07c0 │ │ │ │ ldr r3, [pc, #308] @ 2d07c4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 2d07c8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d05fc │ │ │ │ ldr r3, [pc, #240] @ 2d07b4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d05fc │ │ │ │ ldr r3, [pc, #224] @ 2d07b8 │ │ │ │ @@ -138363,15 +138363,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr ip, [pc, #164] @ 2d07cc │ │ │ │ ldr r3, [pc, #164] @ 2d07d0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2d07d4 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -138382,48 +138382,48 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #132] @ 2d07e0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d05fc │ │ │ │ ldr r0, [pc, #108] @ 2d07e4 │ │ │ │ ldr r3, [pc, #108] @ 2d07e8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #100] @ 2d07ec │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d05fc │ │ │ │ addseq sl, sp, r4, asr #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, sp, r0, lsr #11 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ addseq sl, sp, ip, ror #10 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ muleq r0, r0, r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq lr, sl, r0, lsl #15 │ │ │ │ - rsbseq pc, r0, ip, ror sp @ │ │ │ │ - rsbseq lr, r0, r8, ror ip │ │ │ │ - rsbseq lr, sl, r4, ror #13 │ │ │ │ - ldrsheq pc, [r0], #-200 @ 0xffffff38 @ │ │ │ │ - ldrsbeq lr, [r0], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq lr, sl, r0, asr #13 │ │ │ │ - ldrheq pc, [r0], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq lr, r0, r0, lsr #24 │ │ │ │ - @ instruction: 0x007ae694 │ │ │ │ - rsbseq pc, r0, r0, lsr #25 │ │ │ │ - ldrsheq lr, [r0], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq lr, sl, r0, asr r7 │ │ │ │ + rsbseq pc, r0, ip, asr #26 │ │ │ │ + rsbseq lr, r0, r8, asr #24 │ │ │ │ + ldrheq lr, [sl], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq pc, r0, r8, asr #25 │ │ │ │ + rsbseq lr, r0, ip, lsr #23 │ │ │ │ + @ instruction: 0x007ae690 │ │ │ │ + rsbseq pc, r0, r4, lsl #25 │ │ │ │ + ldrsheq lr, [r0], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq lr, sl, r4, ror #12 │ │ │ │ + rsbseq pc, r0, r0, ror ip @ │ │ │ │ + rsbseq lr, r0, r4, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ add r7, r0, #86016 @ 0x15000 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1404] @ 2d0d8c │ │ │ │ @@ -138459,15 +138459,15 @@ │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d08c0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, sp, #20 │ │ │ │ - bl 7c24d8 │ │ │ │ + bl 7c24a8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2d0abc │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d0a40 │ │ │ │ @@ -138507,23 +138507,23 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1072] @ 2d0dac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r5, [r7, #528] @ 0x210 │ │ │ │ bne 2d0894 │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -138547,24 +138547,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #916] @ 2d0db4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d08c0 │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d0894 │ │ │ │ b 2d09a4 │ │ │ │ @@ -138585,46 +138585,46 @@ │ │ │ │ beq 2d0b00 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #772] @ 2d0db8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d08bc │ │ │ │ mov r0, r1 │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ - bl 997368 │ │ │ │ + bl 997338 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2d0c84 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 997bc8 │ │ │ │ + bl 997b98 │ │ │ │ mvn r4, #0 │ │ │ │ b 2d08c0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #712] @ 2d0dbc │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d0980 │ │ │ │ ldr r0, [pc, #696] @ 2d0dc0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d08bc │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ bl 249938 │ │ │ │ ldr r3, [pc, #616] @ 2d0d98 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -138650,33 +138650,33 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [pc, #548] @ 2d0dc8 │ │ │ │ str r7, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 2d0dcc │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d0ae0 │ │ │ │ ldr r0, [pc, #504] @ 2d0dd0 │ │ │ │ mov r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d08c0 │ │ │ │ ldr r3, [pc, #424] @ 2d0d98 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d0ae0 │ │ │ │ ldr r3, [pc, #448] @ 2d0dc4 │ │ │ │ @@ -138699,15 +138699,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr ip, [pc, #364] @ 2d0dd4 │ │ │ │ ldr r3, [pc, #364] @ 2d0dd8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 2d0ddc │ │ │ │ @@ -138731,88 +138731,88 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [pc, #248] @ 2d0de0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 2d0de4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d0ad8 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #200] @ 2d0de8 │ │ │ │ ldr r0, [pc, #200] @ 2d0dec │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d0ad8 │ │ │ │ ldr r3, [pc, #172] @ 2d0df0 │ │ │ │ ldr r0, [pc, #172] @ 2d0df4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d0ae0 │ │ │ │ ldr ip, [pc, #144] @ 2d0df8 │ │ │ │ ldr r3, [pc, #144] @ 2d0dfc │ │ │ │ ldr r0, [pc, #144] @ 2d0e00 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d0ae0 │ │ │ │ addseq sl, sp, ip, lsl #6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009da2d4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq sl, sp, r4, asr r2 │ │ │ │ andeq r3, r0, r0, lsl #28 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrsheq pc, [r0], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq pc, r0, r8, asr #21 │ │ │ │ andeq r1, r0, r4, ror r5 │ │ │ │ - rsbseq pc, r0, r8, ror #21 │ │ │ │ - rsbseq pc, r0, r4, asr sl @ │ │ │ │ - rsbseq pc, r0, ip, asr #19 │ │ │ │ - rsbseq pc, r0, r8, asr #20 │ │ │ │ + ldrheq pc, [r0], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq pc, r0, r4, lsr #20 │ │ │ │ + @ instruction: 0x0070f99c │ │ │ │ + rsbseq pc, r0, r8, lsl sl @ │ │ │ │ muleq r0, r0, r3 │ │ │ │ - @ instruction: 0x0070f898 │ │ │ │ - rsbseq lr, r0, r4, ror #14 │ │ │ │ - rsbseq pc, r0, r8, ror r9 @ │ │ │ │ - rsbseq lr, sl, r4, lsr #3 │ │ │ │ - rsbseq pc, r0, ip, ror #15 │ │ │ │ - @ instruction: 0x0070e698 │ │ │ │ - rsbseq pc, r0, r8, lsr #17 │ │ │ │ + rsbseq pc, r0, r8, ror #16 │ │ │ │ + rsbseq lr, r0, r4, lsr r7 │ │ │ │ + rsbseq pc, r0, r8, asr #18 │ │ │ │ + rsbseq lr, sl, r4, ror r1 │ │ │ │ + ldrheq pc, [r0], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq lr, r0, r8, ror #12 │ │ │ │ + rsbseq pc, r0, r8, ror r8 @ │ │ │ │ + ldrsbeq lr, [r0], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq pc, r0, r0, asr #16 │ │ │ │ + rsbseq lr, r0, r0, lsr r6 │ │ │ │ + rsbseq pc, r0, r8, asr #13 │ │ │ │ rsbseq lr, r0, ip, lsl #12 │ │ │ │ - rsbseq pc, r0, r0, ror r8 @ │ │ │ │ - rsbseq lr, r0, r0, ror #12 │ │ │ │ - ldrsheq pc, [r0], #-104 @ 0xffffff98 @ │ │ │ │ - rsbseq lr, r0, ip, lsr r6 │ │ │ │ - rsbseq lr, sl, r0, lsr #1 │ │ │ │ - rsbseq pc, r0, r8, ror #13 │ │ │ │ - rsbseq lr, r0, r0, lsl r6 │ │ │ │ + rsbseq lr, sl, r0, ror r0 │ │ │ │ + ldrheq pc, [r0], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq lr, r0, r0, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ subs r8, r2, #0 │ │ │ │ ldr r2, [pc, #1716] @ 2d14d4 │ │ │ │ ldr r3, [pc, #1716] @ 2d14d8 │ │ │ │ @@ -138939,26 +138939,26 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stmib sp, {r6, r8, fp} │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1200] @ 2d14f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d0ea4 │ │ │ │ ldr r3, [pc, #1188] @ 2d14fc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d0f30 │ │ │ │ ldr r3, [pc, #1156] @ 2d14f0 │ │ │ │ @@ -138975,23 +138975,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 2d1500 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d0f30 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d1178 │ │ │ │ ldr r3, [pc, #1052] @ 2d1504 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -139012,28 +139012,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr ip, [pc, #956] @ 2d1508 │ │ │ │ ldr r3, [pc, #956] @ 2d150c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #924] @ 2d1510 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b7e24 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b7e24 │ │ │ │ ldr r1, [pc, #892] @ 2d1514 │ │ │ │ @@ -139051,21 +139051,21 @@ │ │ │ │ ldr r0, [pc, #848] @ 2d1518 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d0ea4 │ │ │ │ ldr r0, [pc, #816] @ 2d151c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d0f30 │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ ldr r6, [r7, #472] @ 0x1d8 │ │ │ │ bl 248ec4 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -139099,29 +139099,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [pc, #632] @ 2d1520 │ │ │ │ ldr r2, [pc, #632] @ 2d1524 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 2d1528 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d1218 │ │ │ │ ldr r3, [pc, #508] @ 2d14e0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, ip │ │ │ │ bne 2d138c │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ @@ -139144,27 +139144,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [pc, #464] @ 2d152c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 2d1530 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d1218 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #368] @ 2d1504 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d12f0 │ │ │ │ @@ -139183,110 +139183,110 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ mov r1, ip │ │ │ │ str ip, [r0, #4] │ │ │ │ str ip, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [pc, #316] @ 2d1534 │ │ │ │ ldr r2, [pc, #316] @ 2d1538 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2d153c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d1218 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #264] @ 2d1540 │ │ │ │ ldr r0, [pc, #264] @ 2d1544 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d1218 │ │ │ │ ldr r0, [pc, #240] @ 2d1548 │ │ │ │ ldr r3, [pc, #240] @ 2d154c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #232] @ 2d1550 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d1178 │ │ │ │ ldr r1, [pc, #208] @ 2d1554 │ │ │ │ ldr r3, [pc, #208] @ 2d1558 │ │ │ │ ldr r0, [pc, #208] @ 2d155c │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d1218 │ │ │ │ ldr r1, [pc, #176] @ 2d1560 │ │ │ │ ldr r3, [pc, #176] @ 2d1564 │ │ │ │ ldr r0, [pc, #176] @ 2d1568 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d1218 │ │ │ │ @ instruction: 0x009d9cfc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009d9cdc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r9, sp, ip, asr #23 │ │ │ │ andeq r0, r0, ip, asr pc │ │ │ │ andeq r4, r0, ip, ror #16 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x0070f59c │ │ │ │ + rsbseq pc, r0, ip, ror #10 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ - rsbseq lr, r0, ip, ror r3 │ │ │ │ + rsbseq lr, r0, ip, asr #6 │ │ │ │ muleq r0, r0, r3 │ │ │ │ - rsbseq sp, sl, r0, asr #25 │ │ │ │ - ldrheq pc, [r0], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbseq lr, r0, r4, lsr #3 │ │ │ │ - rsbseq pc, r0, r8, lsl #11 │ │ │ │ - @ instruction: 0x0070f498 │ │ │ │ - rsbseq lr, r0, r0, lsr #5 │ │ │ │ - rsbseq sp, sl, r4, ror #22 │ │ │ │ - rsbseq pc, r0, ip, asr #8 │ │ │ │ - rsbseq lr, r0, r4, asr #32 │ │ │ │ - rsbseq pc, r0, r4, lsl #7 │ │ │ │ - @ instruction: 0x0070df98 │ │ │ │ - rsbseq pc, r0, ip, lsr #3 │ │ │ │ - rsbseq pc, r0, r8, asr #3 │ │ │ │ - ldrsheq sp, [r0], #-228 @ 0xffffff1c @ │ │ │ │ - rsbseq pc, r0, r8, lsr #5 │ │ │ │ - rsbseq sp, r0, r4, asr #30 │ │ │ │ - ldrheq sp, [sl], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq pc, r0, r8, lsr #5 │ │ │ │ + @ instruction: 0x007adc90 │ │ │ │ + rsbseq pc, r0, ip, lsl #11 │ │ │ │ + rsbseq lr, r0, r4, ror r1 │ │ │ │ + rsbseq pc, r0, r8, asr r5 @ │ │ │ │ + rsbseq pc, r0, r8, ror #8 │ │ │ │ + rsbseq lr, r0, r0, ror r2 │ │ │ │ + rsbseq sp, sl, r4, lsr fp │ │ │ │ + rsbseq pc, r0, ip, lsl r4 @ │ │ │ │ + rsbseq lr, r0, r4, lsl r0 │ │ │ │ + rsbseq pc, r0, r4, asr r3 @ │ │ │ │ + rsbseq sp, r0, r8, ror #30 │ │ │ │ + rsbseq pc, r0, ip, ror r1 @ │ │ │ │ + @ instruction: 0x0070f198 │ │ │ │ + rsbseq sp, r0, r4, asr #29 │ │ │ │ + rsbseq pc, r0, r8, ror r2 @ │ │ │ │ rsbseq sp, r0, r4, lsl pc │ │ │ │ rsbseq sp, sl, r4, lsl #19 │ │ │ │ - rsbseq pc, r0, r8, ror #4 │ │ │ │ - rsbseq sp, r0, ip, ror #29 │ │ │ │ - ldrsheq pc, [r0], #-0 @ │ │ │ │ - rsbseq pc, r0, r8, lsl #2 │ │ │ │ - rsbseq sp, r0, r0, asr #29 │ │ │ │ + rsbseq pc, r0, r8, ror r2 @ │ │ │ │ + rsbseq sp, r0, r4, ror #29 │ │ │ │ + rsbseq sp, sl, r4, asr r9 │ │ │ │ + rsbseq pc, r0, r8, lsr r2 @ │ │ │ │ + ldrheq sp, [r0], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq pc, r0, r0, asr #1 │ │ │ │ + ldrsbeq pc, [r0], #-8 @ │ │ │ │ + @ instruction: 0x0070de90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #452] @ 2d1748 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -139371,57 +139371,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr ip, [pc, #136] @ 2d1770 │ │ │ │ ldr r3, [pc, #136] @ 2d1774 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2d1778 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d166c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 2d177c │ │ │ │ ldr r3, [pc, #88] @ 2d1780 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 2d1784 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d166c │ │ │ │ addseq r9, sp, ip, lsl #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r9, sp, r8, ror #10 │ │ │ │ @ instruction: 0xfffff828 │ │ │ │ addseq r9, sp, r4, lsr r5 │ │ │ │ @ instruction: 0x009d94f4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ muleq r0, r0, r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq sp, sl, r4, lsr #14 │ │ │ │ - rsbseq pc, r0, ip, asr #32 │ │ │ │ - rsbseq sp, r0, r8, lsl #24 │ │ │ │ - rsbseq sp, sl, r8, ror #13 │ │ │ │ - rsbseq pc, r0, r8 │ │ │ │ - rsbseq sp, r0, r8, asr #24 │ │ │ │ + ldrsheq sp, [sl], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq pc, r0, ip, lsl r0 @ │ │ │ │ + ldrsbeq sp, [r0], #-184 @ 0xffffff48 @ │ │ │ │ + ldrheq sp, [sl], #-104 @ 0xffffff98 @ │ │ │ │ + ldrsbeq lr, [r0], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq sp, r0, r8, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1720] @ 2d1e5c │ │ │ │ subs r8, r2, #0 │ │ │ │ @@ -139550,26 +139550,26 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stmib sp, {r6, r8, fp} │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1196] @ 2d1e80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d1820 │ │ │ │ ldr r3, [pc, #1184] @ 2d1e84 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d18ac │ │ │ │ ldr r3, [pc, #1152] @ 2d1e78 │ │ │ │ @@ -139586,22 +139586,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 2d1e88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d18ac │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d1b00 │ │ │ │ ldr r3, [pc, #1052] @ 2d1e8c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -139622,28 +139622,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr ip, [pc, #956] @ 2d1e90 │ │ │ │ ldr r3, [pc, #956] @ 2d1e94 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #924] @ 2d1e98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b7e24 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b7e24 │ │ │ │ ldr r1, [pc, #892] @ 2d1e9c │ │ │ │ @@ -139661,21 +139661,21 @@ │ │ │ │ ldr r0, [pc, #848] @ 2d1ea0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d1820 │ │ │ │ ldr r0, [pc, #816] @ 2d1ea4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d18ac │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ ldr r6, [r7, #472] @ 0x1d8 │ │ │ │ bl 248ec4 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -139709,29 +139709,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [pc, #632] @ 2d1ea8 │ │ │ │ ldr r2, [pc, #632] @ 2d1eac │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 2d1eb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d1ba0 │ │ │ │ ldr r2, [pc, #508] @ 2d1e68 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ bne 2d1d14 │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ @@ -139754,27 +139754,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [pc, #464] @ 2d1eb4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 2d1eb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d1ba0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #368] @ 2d1e8c │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2d1c78 │ │ │ │ @@ -139793,110 +139793,110 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [pc, #316] @ 2d1ebc │ │ │ │ ldr r2, [pc, #316] @ 2d1ec0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2d1ec4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d1ba0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #264] @ 2d1ec8 │ │ │ │ ldr r0, [pc, #264] @ 2d1ecc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d1ba0 │ │ │ │ ldr r0, [pc, #240] @ 2d1ed0 │ │ │ │ ldr r3, [pc, #240] @ 2d1ed4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #232] @ 2d1ed8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d1b00 │ │ │ │ ldr r1, [pc, #208] @ 2d1edc │ │ │ │ ldr r3, [pc, #208] @ 2d1ee0 │ │ │ │ ldr r0, [pc, #208] @ 2d1ee4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d1ba0 │ │ │ │ ldr r1, [pc, #176] @ 2d1ee8 │ │ │ │ ldr r3, [pc, #176] @ 2d1eec │ │ │ │ ldr r0, [pc, #176] @ 2d1ef0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d1ba0 │ │ │ │ addseq r9, sp, r4, ror r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r9, sp, r4, asr r3 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r9, sp, r0, asr #4 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r4, r0, r0, ror fp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq lr, r0, r4, lsl #27 │ │ │ │ + rsbseq lr, r0, r4, asr sp │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ - ldrsheq sp, [r0], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq sp, r0, r4, asr #19 │ │ │ │ muleq r0, r0, r3 │ │ │ │ - rsbseq sp, sl, r8, lsr r3 │ │ │ │ - rsbseq lr, r0, r4, lsr ip │ │ │ │ - rsbseq sp, r0, ip, lsl r8 │ │ │ │ - rsbseq lr, r0, r0, lsl #24 │ │ │ │ - rsbseq lr, r0, r0, lsl #25 │ │ │ │ - rsbseq sp, r0, r8, lsl r9 │ │ │ │ - ldrsbeq sp, [sl], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbseq lr, r0, r4, asr #21 │ │ │ │ - ldrheq sp, [r0], #-108 @ 0xffffff94 @ │ │ │ │ - rsbseq lr, r0, ip, ror #22 │ │ │ │ - rsbseq sp, r0, r0, lsl r6 │ │ │ │ - rsbseq lr, r0, r4, lsr #16 │ │ │ │ - rsbseq lr, r0, r0, asr #16 │ │ │ │ - rsbseq sp, r0, ip, ror #10 │ │ │ │ - @ instruction: 0x0070ea90 │ │ │ │ - ldrheq sp, [r0], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbseq sp, sl, ip, lsr #32 │ │ │ │ - rsbseq lr, r0, r0, lsr #18 │ │ │ │ + rsbseq sp, sl, r8, lsl #6 │ │ │ │ + rsbseq lr, r0, r4, lsl #24 │ │ │ │ + rsbseq sp, r0, ip, ror #15 │ │ │ │ + ldrsbeq lr, [r0], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq lr, r0, r0, asr ip │ │ │ │ + rsbseq sp, r0, r8, ror #17 │ │ │ │ + rsbseq sp, sl, ip, lsr #3 │ │ │ │ + @ instruction: 0x0070ea94 │ │ │ │ + rsbseq sp, r0, ip, lsl #13 │ │ │ │ + rsbseq lr, r0, ip, lsr fp │ │ │ │ + rsbseq sp, r0, r0, ror #11 │ │ │ │ + ldrsheq lr, [r0], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq lr, r0, r0, lsl r8 │ │ │ │ + rsbseq sp, r0, ip, lsr r5 │ │ │ │ + rsbseq lr, r0, r0, ror #20 │ │ │ │ rsbseq sp, r0, ip, lsl #11 │ │ │ │ ldrsheq ip, [sl], #-252 @ 0xffffff04 @ │ │ │ │ - rsbseq lr, r0, r0, ror #17 │ │ │ │ - rsbseq sp, r0, r4, ror #10 │ │ │ │ - rsbseq lr, r0, r8, ror #14 │ │ │ │ - rsbseq lr, r0, r0, lsl #15 │ │ │ │ - rsbseq sp, r0, r8, lsr r5 │ │ │ │ + ldrsheq lr, [r0], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq sp, r0, ip, asr r5 │ │ │ │ + rsbseq ip, sl, ip, asr #31 │ │ │ │ + ldrheq lr, [r0], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq sp, r0, r4, lsr r5 │ │ │ │ + rsbseq lr, r0, r8, lsr r7 │ │ │ │ + rsbseq lr, r0, r0, asr r7 │ │ │ │ + rsbseq sp, r0, r8, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #452] @ 2d20d0 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -139981,57 +139981,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr ip, [pc, #136] @ 2d20f8 │ │ │ │ ldr r3, [pc, #136] @ 2d20fc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2d2100 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d1ff4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 2d2104 │ │ │ │ ldr r3, [pc, #88] @ 2d2108 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 2d210c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d1ff4 │ │ │ │ addseq r8, sp, r4, lsl #24 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r8, sp, r0, ror #23 │ │ │ │ @ instruction: 0xfffff824 │ │ │ │ addseq r8, sp, ip, lsr #23 │ │ │ │ addseq r8, sp, ip, ror #22 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ muleq r0, r0, r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x007acd9c │ │ │ │ - ldrsheq lr, [r0], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq sp, r0, r0, lsl #5 │ │ │ │ - rsbseq ip, sl, r0, ror #26 │ │ │ │ - ldrheq lr, [r0], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq sp, r0, r0, asr #5 │ │ │ │ + rsbseq ip, sl, ip, ror #26 │ │ │ │ + rsbseq lr, r0, r4, asr #15 │ │ │ │ + rsbseq sp, r0, r0, asr r2 │ │ │ │ + rsbseq ip, sl, r0, lsr sp │ │ │ │ + rsbseq lr, r0, r0, lsl #15 │ │ │ │ + @ instruction: 0x0070d290 │ │ │ │ │ │ │ │ 002d2110 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #140] @ 2d21b4 │ │ │ │ @@ -140059,26 +140059,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x007a659c │ │ │ │ - rsbseq lr, r0, ip, lsl r7 │ │ │ │ - addeq r8, r5, r4, lsr #16 │ │ │ │ - ldrsheq lr, [r0], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq r6, sl, ip, ror #10 │ │ │ │ + rsbseq lr, r0, ip, ror #13 │ │ │ │ + strdeq r8, [r5], r4 │ │ │ │ + rsbseq lr, r0, ip, asr #13 │ │ │ │ │ │ │ │ 002d21c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -140155,15 +140155,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, #25 │ │ │ │ - bl 7ac9f8 │ │ │ │ + bl 7ac9c8 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #672] @ 2d25b4 │ │ │ │ ldr r3, [pc, #656] @ 2d25a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -140186,15 +140186,15 @@ │ │ │ │ bhi 2d2378 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #544] @ 0x220 │ │ │ │ bne 2d24d0 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ ldr r8, [r4, #560] @ 0x230 │ │ │ │ - bl 9b5d7c │ │ │ │ + bl 9b5d4c │ │ │ │ ldr r2, [r4, #548] @ 0x224 │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ cmp r2, r8 │ │ │ │ bhi 2d239c │ │ │ │ cmp r2, r3 │ │ │ │ bhi 2d242c │ │ │ │ mov r2, #0 │ │ │ │ @@ -140258,24 +140258,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 2d25cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ b 2d239c │ │ │ │ ldr r2, [pc, #228] @ 2d25bc │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2d2378 │ │ │ │ @@ -140298,54 +140298,54 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 2d25d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r1, [r4, #520] @ 0x208 │ │ │ │ b 2d2378 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #100] @ 2d25d8 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ b 2d239c │ │ │ │ ldr r0, [pc, #76] @ 2d25dc │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r1, [r4, #520] @ 0x208 │ │ │ │ b 2d2378 │ │ │ │ @ instruction: 0x009d88bc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r8, sp, r4, lsr #17 │ │ │ │ andeq r3, r0, ip, asr r0 │ │ │ │ addseq r8, sp, r8, lsl #16 │ │ │ │ addseq r8, sp, r4, lsr #14 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r1, r0, r0, ror #23 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrheq fp, [r0], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq fp, r0, ip, lsl #27 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - rsbseq fp, r0, r0, ror ip │ │ │ │ - rsbseq fp, r0, r8, ror sp │ │ │ │ - @ instruction: 0x0070bc94 │ │ │ │ + rsbseq fp, r0, r0, asr #24 │ │ │ │ + rsbseq fp, r0, r8, asr #26 │ │ │ │ + rsbseq fp, r0, r4, ror #24 │ │ │ │ │ │ │ │ 002d25e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-48] @ 0xffffffd0 │ │ │ │ @@ -140404,19 +140404,19 @@ │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ bl 24a070 │ │ │ │ cmp r0, r6 │ │ │ │ bne 2d26fc │ │ │ │ add r7, r7, #584 @ 0x248 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b5b44 │ │ │ │ + bl 9b5b14 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ ldr r1, [r4, #-12] │ │ │ │ - bl 9b5d2c │ │ │ │ + bl 9b5cfc │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ b 2d2660 │ │ │ │ mov r2, r6 │ │ │ │ mvn r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b7aac │ │ │ │ b 2d2660 │ │ │ │ @@ -140448,44 +140448,44 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ str r4, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 7a5018 │ │ │ │ + bl 7a4fe8 │ │ │ │ ldr r8, [pc, #2736] @ 2d3244 │ │ │ │ add r8, pc, r8 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2d29d8 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d27c0 │ │ │ │ ldr r0, [pc, #2712] @ 2d3248 │ │ │ │ ldmib r7, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248888 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94a25c │ │ │ │ + bl 94a22c │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, sl │ │ │ │ - bl 7a5028 │ │ │ │ + bl 7a4ff8 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2d2abc │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d29cc │ │ │ │ ldr r0, [pc, #2656] @ 2d324c │ │ │ │ ldmib r7, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248888 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94a25c │ │ │ │ + bl 94a22c │ │ │ │ add r7, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [pc, #2628] @ 2d3250 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #4 │ │ │ │ add fp, r7, #500 @ 0x1f4 │ │ │ │ mov r2, r1 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -140509,15 +140509,15 @@ │ │ │ │ bne 2d2874 │ │ │ │ ldr r3, [pc, #2536] @ 2d3254 │ │ │ │ ldr r2, [r7, #476] @ 0x1dc │ │ │ │ cmp r2, r3 │ │ │ │ beq 2d2bc4 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, #0 │ │ │ │ - bl 7a5018 │ │ │ │ + bl 7a4fe8 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #1 │ │ │ │ beq 2d2898 │ │ │ │ ldr r3, [r0] │ │ │ │ subs r3, r3, #1 │ │ │ │ movne r3, #1 │ │ │ │ strb r3, [r7, #504] @ 0x1f8 │ │ │ │ @@ -140526,15 +140526,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ str r4, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 7a5018 │ │ │ │ + bl 7a4fe8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d28d8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2d2b04 │ │ │ │ ldr r3, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #19 │ │ │ │ @@ -140593,29 +140593,29 @@ │ │ │ │ bl 2b85d4 │ │ │ │ ldr r1, [pc, #2220] @ 2d3268 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ bl 2b7bcc │ │ │ │ b 2d2a10 │ │ │ │ - bl 94a25c │ │ │ │ + bl 94a22c │ │ │ │ mov r9, #0 │ │ │ │ b 2d2800 │ │ │ │ add r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r4, [r3, #472] @ 0x1d8 │ │ │ │ - bl 997368 │ │ │ │ + bl 997338 │ │ │ │ ldr r3, [pc, #2164] @ 2d3264 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 2d2cbc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 997bc8 │ │ │ │ + bl 997b98 │ │ │ │ mov r0, r6 │ │ │ │ bl 2b7afc │ │ │ │ ldr r2, [pc, #2132] @ 2d326c │ │ │ │ ldr r3, [pc, #2084] @ 2d3240 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -140656,15 +140656,15 @@ │ │ │ │ bne 2d2e80 │ │ │ │ mov r0, fp │ │ │ │ bl 24acc4 │ │ │ │ b 2d2a7c │ │ │ │ add r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r9, [r3, #472] @ 0x1d8 │ │ │ │ - bl 997368 │ │ │ │ + bl 997338 │ │ │ │ ldr r3, [pc, #1936] @ 2d3264 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 2d2fc8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -140705,33 +140705,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [pc, #1764] @ 2d327c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1732] @ 2d3280 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d2ab0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r7, #496] @ 0x1f0 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 7c0d5c │ │ │ │ + bl 7c0d2c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2d2f10 │ │ │ │ lsl r0, r0, #3 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ mov r1, #100 @ 0x64 │ │ │ │ @@ -140767,27 +140767,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [pc, #1524] @ 2d3284 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1492] @ 2d3288 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d2ab0 │ │ │ │ ldr r3, [pc, #1452] @ 2d3270 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d2a00 │ │ │ │ ldr r3, [pc, #1436] @ 2d3274 │ │ │ │ @@ -140803,27 +140803,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [pc, #1388] @ 2d328c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1356] @ 2d3290 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d2a00 │ │ │ │ ldr r3, [pc, #1344] @ 2d3294 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d3058 │ │ │ │ ldr r3, [pc, #1292] @ 2d3274 │ │ │ │ @@ -140839,23 +140839,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1236] @ 2d3298 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d2978 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -140878,29 +140878,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [pc, #1104] @ 2d329c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [pc, #1092] @ 2d32a0 │ │ │ │ str r4, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1068] @ 2d32a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d2ab0 │ │ │ │ ldr r3, [pc, #1000] @ 2d3270 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d2ab0 │ │ │ │ ldr r3, [pc, #984] @ 2d3274 │ │ │ │ @@ -140916,31 +140916,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [pc, #964] @ 2d32a8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #932] @ 2d32ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d2ab0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ - bl 997368 │ │ │ │ + bl 997338 │ │ │ │ ldr r3, [pc, #832] @ 2d3264 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2d2ab0 │ │ │ │ ldr r3, [pc, #820] @ 2d3270 │ │ │ │ @@ -140962,27 +140962,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [pc, #788] @ 2d32b0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 2d32b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d2ab0 │ │ │ │ ldr r3, [pc, #672] @ 2d3270 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d2ae4 │ │ │ │ ldr r3, [pc, #656] @ 2d3274 │ │ │ │ @@ -140998,27 +140998,27 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [pc, #652] @ 2d32b8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 2d32bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d2ae4 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d2978 │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ b 2d2de8 │ │ │ │ ldr r3, [pc, #508] @ 2d3270 │ │ │ │ @@ -141038,162 +141038,162 @@ │ │ │ │ beq 2d317c │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [pc, #500] @ 2d32c0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 2d32c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d2a7c │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #452] @ 2d32c8 │ │ │ │ ldr r0, [pc, #452] @ 2d32cc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d2a00 │ │ │ │ ldr r0, [pc, #428] @ 2d32d0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d2dc8 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #404] @ 2d32d4 │ │ │ │ ldr r0, [pc, #404] @ 2d32d8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d2ae4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #376] @ 2d32dc │ │ │ │ ldr r0, [pc, #376] @ 2d32e0 │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d2ab0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #348] @ 2d32e4 │ │ │ │ ldr r0, [pc, #348] @ 2d32e8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d2a7c │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #320] @ 2d32ec │ │ │ │ ldr r0, [pc, #320] @ 2d32f0 │ │ │ │ mov r2, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d2ab0 │ │ │ │ ldr r3, [pc, #296] @ 2d32f4 │ │ │ │ ldr r0, [pc, #296] @ 2d32f8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #288] @ 2d32fc │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d2ab0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #256] @ 2d3300 │ │ │ │ ldr r0, [pc, #256] @ 2d3304 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d2ab0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #228] @ 2d3308 │ │ │ │ ldr r0, [pc, #228] @ 2d330c │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2d2ab0 │ │ │ │ addseq r8, sp, r0, ror #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r8, sp, ip, lsl #7 │ │ │ │ - rsbseq lr, r0, r8, lsl #2 │ │ │ │ - rsbseq lr, r0, ip, asr #1 │ │ │ │ - rsbseq r3, fp, ip, asr #30 │ │ │ │ + ldrsbeq lr, [r0], #-8 @ │ │ │ │ + @ instruction: 0x0070e09c │ │ │ │ + rsbseq r3, fp, ip, lsl pc │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r8, r1, r0, lsr #13 │ │ │ │ - rsbseq ip, sl, r0, ror #9 │ │ │ │ - rsbseq r9, fp, r4, lsr #6 │ │ │ │ + ldrheq ip, [sl], #-64 @ 0xffffffc0 @ │ │ │ │ + ldrsheq r9, [fp], #-36 @ 0xffffffdc @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0xffffdb70 │ │ │ │ addseq r8, sp, r4, lsl #2 │ │ │ │ muleq r0, r0, r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrsbeq sp, [r0], #-208 @ 0xffffff30 @ │ │ │ │ - rsbseq ip, r0, ip, asr r7 │ │ │ │ - @ instruction: 0x0070dc98 │ │ │ │ - rsbseq ip, r0, r4, ror #12 │ │ │ │ - rsbseq sp, r0, r0, lsr #23 │ │ │ │ - ldrsbeq ip, [r0], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq sp, r0, r0, lsr #27 │ │ │ │ + rsbseq ip, r0, ip, lsr #14 │ │ │ │ + rsbseq sp, r0, r8, ror #24 │ │ │ │ + rsbseq ip, r0, r4, lsr r6 │ │ │ │ + rsbseq sp, r0, r0, ror fp │ │ │ │ + rsbseq ip, r0, r4, lsr #11 │ │ │ │ @ instruction: 0x000041b0 │ │ │ │ - rsbseq sp, r0, r4, asr #23 │ │ │ │ - rsbseq fp, sl, r0, asr #31 │ │ │ │ - ldrheq sp, [r0], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq ip, r0, r0, lsr #9 │ │ │ │ - rsbseq sp, r0, r4, ror #20 │ │ │ │ - rsbseq ip, r0, r0, lsl r4 │ │ │ │ - rsbseq sp, r0, r0, ror r9 │ │ │ │ - rsbseq ip, r0, r8, asr r3 │ │ │ │ - rsbseq sp, r0, ip, lsr #17 │ │ │ │ - rsbseq ip, r0, r8, asr #5 │ │ │ │ - rsbseq sp, r0, r4, lsr #16 │ │ │ │ - rsbseq ip, r0, r8, lsr #4 │ │ │ │ - ldrheq sp, [r0], #-124 @ 0xffffff84 @ │ │ │ │ - rsbseq ip, r0, r4, ror r2 │ │ │ │ - ldrheq sp, [r0], #-128 @ 0xffffff80 @ │ │ │ │ - @ instruction: 0x0070d798 │ │ │ │ - rsbseq ip, r0, ip, lsr r2 │ │ │ │ - rsbseq sp, r0, r0, ror #15 │ │ │ │ - rsbseq ip, r0, r8, lsl r2 │ │ │ │ + @ instruction: 0x0070db94 │ │ │ │ + @ instruction: 0x007abf90 │ │ │ │ + rsbseq sp, r0, ip, lsl #23 │ │ │ │ + rsbseq ip, r0, r0, ror r4 │ │ │ │ + rsbseq sp, r0, r4, lsr sl │ │ │ │ + rsbseq ip, r0, r0, ror #7 │ │ │ │ + rsbseq sp, r0, r0, asr #18 │ │ │ │ + rsbseq ip, r0, r8, lsr #6 │ │ │ │ + rsbseq sp, r0, ip, ror r8 │ │ │ │ + @ instruction: 0x0070c298 │ │ │ │ + ldrsheq sp, [r0], #-116 @ 0xffffff8c @ │ │ │ │ + ldrsheq ip, [r0], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq sp, r0, ip, lsl #15 │ │ │ │ + rsbseq ip, r0, r4, asr #4 │ │ │ │ + rsbseq sp, r0, r0, lsl #17 │ │ │ │ rsbseq sp, r0, r8, ror #14 │ │ │ │ - ldrsheq ip, [r0], #-20 @ 0xffffffec @ │ │ │ │ - ldrheq sp, [r0], #-120 @ 0xffffff88 @ │ │ │ │ - ldrsbeq ip, [r0], #-16 @ │ │ │ │ - rsbseq fp, sl, r0, asr #24 │ │ │ │ - rsbseq ip, r0, r4, lsr #3 │ │ │ │ - rsbseq sp, r0, ip, lsr r8 │ │ │ │ - rsbseq sp, r0, r8, lsl #14 │ │ │ │ - rsbseq ip, r0, ip, ror r1 │ │ │ │ - rsbseq sp, r0, r0, lsl #14 │ │ │ │ - rsbseq ip, r0, r8, asr r1 │ │ │ │ + rsbseq ip, r0, ip, lsl #4 │ │ │ │ + ldrheq sp, [r0], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq ip, r0, r8, ror #3 │ │ │ │ + rsbseq sp, r0, r8, lsr r7 │ │ │ │ + rsbseq ip, r0, r4, asr #3 │ │ │ │ + rsbseq sp, r0, r8, lsl #15 │ │ │ │ + rsbseq ip, r0, r0, lsr #3 │ │ │ │ + rsbseq fp, sl, r0, lsl ip │ │ │ │ + rsbseq ip, r0, r4, ror r1 │ │ │ │ + rsbseq sp, r0, ip, lsl #16 │ │ │ │ + ldrsbeq sp, [r0], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq ip, r0, ip, asr #2 │ │ │ │ + ldrsbeq sp, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq ip, r0, r8, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r6, [r0] │ │ │ │ @@ -141236,15 +141236,15 @@ │ │ │ │ cmp r1, #2 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r4, r3 │ │ │ │ beq 2d33e4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d33dc │ │ │ │ pop {r4, lr} │ │ │ │ - b 987724 │ │ │ │ + b 9876f4 │ │ │ │ pop {r4, lr} │ │ │ │ b 24abc8 │ │ │ │ bl 24a8ec │ │ │ │ b 2d33cc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -141342,18 +141342,18 @@ │ │ │ │ mvn r4, #0 │ │ │ │ str r3, [r0] │ │ │ │ b 2d3458 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r7, sp, r0, lsl r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009d76bc │ │ │ │ - rsbseq sp, r0, r4, lsl #11 │ │ │ │ - rsbseq sp, r0, r4, ror r5 │ │ │ │ - rsbseq sp, r0, r0, ror #10 │ │ │ │ - rsbseq sp, r0, r0, asr r5 │ │ │ │ + rsbseq sp, r0, r4, asr r5 │ │ │ │ + rsbseq sp, r0, r4, asr #10 │ │ │ │ + rsbseq sp, r0, r0, lsr r5 │ │ │ │ + rsbseq sp, r0, r0, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #380] @ 2d3728 │ │ │ │ ldr r3, [pc, #380] @ 2d372c │ │ │ │ @@ -141451,18 +141451,18 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d35d8 │ │ │ │ b 2d3608 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r7, sp, r0, ror r5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, sp, ip, lsl #10 │ │ │ │ - rsbseq sp, r0, ip, ror #7 │ │ │ │ ldrheq sp, [r0], #-60 @ 0xffffffc4 @ │ │ │ │ rsbseq sp, r0, ip, lsl #7 │ │ │ │ - rsbseq sp, r0, ip, lsr #6 │ │ │ │ + rsbseq sp, r0, ip, asr r3 │ │ │ │ + ldrsheq sp, [r0], #-44 @ 0xffffffd4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ ldrd r4, [sp, #40] @ 0x28 │ │ │ │ mov r7, r1 │ │ │ │ @@ -141547,25 +141547,25 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r1, [pc, #968] @ 2d3c6c │ │ │ │ cmp r7, #0 │ │ │ │ cmpne r7, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ addeq r7, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl 99b2b8 │ │ │ │ + bl 99b288 │ │ │ │ ldr r1, [pc, #944] @ 2d3c70 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99b2b8 │ │ │ │ + bl 99b288 │ │ │ │ ldr r1, [pc, #928] @ 2d3c74 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99b2b8 │ │ │ │ + bl 99b288 │ │ │ │ cmp r6, #0 │ │ │ │ mov r9, r0 │ │ │ │ beq 2d3ba4 │ │ │ │ ldr r1, [pc, #900] @ 2d3c78 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 24a4fc │ │ │ │ @@ -141603,32 +141603,32 @@ │ │ │ │ tst r3, #40 @ 0x28 │ │ │ │ beq 2d3a94 │ │ │ │ ldr r1, [pc, #764] @ 2d3c84 │ │ │ │ mov r2, #384 @ 0x180 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99b5dc │ │ │ │ + bl 99b5ac │ │ │ │ ldr r7, [pc, #744] @ 2d3c88 │ │ │ │ ldr r1, [pc, #744] @ 2d3c8c │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ and r0, r0, r7 │ │ │ │ str r0, [r4, #560] @ 0x230 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99b5dc │ │ │ │ + bl 99b5ac │ │ │ │ and r0, r0, r7 │ │ │ │ str r0, [r4, #564] @ 0x234 │ │ │ │ mov r0, r8 │ │ │ │ bl 24ae38 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 997cb4 │ │ │ │ + bl 997c84 │ │ │ │ ldr r2, [pc, #684] @ 2d3c90 │ │ │ │ ldr r3, [pc, #632] @ 2d3c60 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -141670,33 +141670,33 @@ │ │ │ │ bne 2d3918 │ │ │ │ bic r6, r6, #1024 @ 0x400 │ │ │ │ orr r6, r6, #512 @ 0x200 │ │ │ │ b 2d3950 │ │ │ │ ldr r1, [pc, #516] @ 2d3ca0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b250 │ │ │ │ + bl 99b220 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d3b38 │ │ │ │ ldr r1, [pc, #496] @ 2d3ca4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b250 │ │ │ │ + bl 99b220 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d39c4 │ │ │ │ ldr ip, [pc, #476] @ 2d3ca8 │ │ │ │ ldr r3, [pc, #476] @ 2d3cac │ │ │ │ ldr r1, [pc, #476] @ 2d3cb0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1568 @ 0x620 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ mvn r6, #0 │ │ │ │ b 2d39d0 │ │ │ │ ldr r1, [pc, #440] @ 2d3cb4 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 24a4fc │ │ │ │ cmp r0, #0 │ │ │ │ @@ -141717,125 +141717,125 @@ │ │ │ │ ldr r1, [pc, #380] @ 2d3cc4 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #376] @ 2d3cc8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 2d3aec │ │ │ │ ldr r1, [pc, #352] @ 2d3ccc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997108 │ │ │ │ + bl 9970d8 │ │ │ │ b 2d3aec │ │ │ │ ldr ip, [pc, #336] @ 2d3cd0 │ │ │ │ ldr r3, [pc, #336] @ 2d3cd4 │ │ │ │ ldr r1, [pc, #336] @ 2d3cd8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #332] @ 2d3cdc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 2d3aec │ │ │ │ ldr r0, [pc, #308] @ 2d3ce0 │ │ │ │ ldr r3, [pc, #308] @ 2d3ce4 │ │ │ │ ldr r1, [pc, #308] @ 2d3ce8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1504 @ 0x5e0 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ ldr r1, [pc, #280] @ 2d3cec │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9971a4 │ │ │ │ + bl 997174 │ │ │ │ b 2d3aec │ │ │ │ ldr r1, [pc, #264] @ 2d3cf0 │ │ │ │ ldr r3, [pc, #264] @ 2d3cf4 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r9} │ │ │ │ ldr r1, [pc, #256] @ 2d3cf8 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #252] @ 2d3cfc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ ldr r1, [pc, #240] @ 2d3d00 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9971a4 │ │ │ │ + bl 997174 │ │ │ │ b 2d3aec │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #220] @ 2d3d04 │ │ │ │ ldr r3, [pc, #220] @ 2d3d08 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #212] @ 2d3d0c │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #208] @ 2d3d10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ ldr r1, [pc, #196] @ 2d3d14 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9971a4 │ │ │ │ + bl 997174 │ │ │ │ b 2d3aec │ │ │ │ @ instruction: 0x009d72bc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umullseq r7, sp, r0, r2 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - ldrsbeq sp, [r0], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbseq r0, r8, r0, lsr r3 │ │ │ │ - rsbseq sp, r0, r0, asr #3 │ │ │ │ - rsbseq sp, r0, ip, lsr #4 │ │ │ │ - rsbseq fp, pc, r0, asr #19 │ │ │ │ - rsbseq sp, r0, r0, asr #4 │ │ │ │ - rsbseq sp, r0, r4, ror r2 │ │ │ │ + rsbseq sp, r0, r8, lsr #3 │ │ │ │ + rsbseq r0, r8, r0, lsl #6 │ │ │ │ + @ instruction: 0x0070d190 │ │ │ │ + ldrsheq sp, [r0], #-28 @ 0xffffffe4 @ │ │ │ │ + @ instruction: 0x007fb990 │ │ │ │ + rsbseq sp, r0, r0, lsl r2 │ │ │ │ + rsbseq sp, r0, r4, asr #4 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbseq sp, r0, r4, ror #4 │ │ │ │ + rsbseq sp, r0, r4, lsr r2 │ │ │ │ addseq r7, sp, r8, lsr r1 │ │ │ │ - rsbseq sp, r0, r4, lsl #2 │ │ │ │ - ldrsheq sp, [r0], #-4 @ │ │ │ │ - rsbseq r6, r1, r0, lsr #15 │ │ │ │ - rsbseq sp, r0, r4, ror #2 │ │ │ │ - rsbseq sp, r0, r4, asr r1 │ │ │ │ - rsbseq sp, r0, r0, ror r1 │ │ │ │ - addeq r6, r5, r4, ror #29 │ │ │ │ - rsbseq ip, r0, r4, asr #31 │ │ │ │ - rsbseq sp, r0, r4, lsl #1 │ │ │ │ - rsbseq sp, r0, r8, lsr #32 │ │ │ │ - rsbseq sp, r0, ip, asr #1 │ │ │ │ - addeq r6, r5, ip, ror #28 │ │ │ │ - rsbseq ip, r0, ip, asr #30 │ │ │ │ + ldrsbeq sp, [r0], #-4 @ │ │ │ │ + rsbseq sp, r0, r4, asr #1 │ │ │ │ + rsbseq r6, r1, r0, ror r7 │ │ │ │ + rsbseq sp, r0, r4, lsr r1 │ │ │ │ + rsbseq sp, r0, r4, lsr #2 │ │ │ │ + rsbseq sp, r0, r0, asr #2 │ │ │ │ + @ instruction: 0x00856eb4 │ │ │ │ + @ instruction: 0x0070cf94 │ │ │ │ + rsbseq sp, r0, r4, asr r0 │ │ │ │ + ldrsheq ip, [r0], #-248 @ 0xffffff08 @ │ │ │ │ + @ instruction: 0x0070d09c │ │ │ │ + addeq r6, r5, ip, lsr lr │ │ │ │ + rsbseq ip, r0, ip, lsl pc │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ - rsbseq sp, r0, r0, ror r0 │ │ │ │ - ldrsbeq r6, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ - addeq r6, r5, ip, lsr #28 │ │ │ │ - rsbseq ip, r0, ip, lsl #30 │ │ │ │ - andeq r0, r0, fp, lsl #12 │ │ │ │ - rsbseq ip, r0, r0, lsl #30 │ │ │ │ - addeq r6, r5, r0, lsl #28 │ │ │ │ + rsbseq sp, r0, r0, asr #32 │ │ │ │ + rsbseq r6, r7, r0, lsr #11 │ │ │ │ + strdeq r6, [r5], ip │ │ │ │ ldrsbeq ip, [r0], #-236 @ 0xffffff14 @ │ │ │ │ - ldrsheq ip, [r0], #-236 @ 0xffffff14 @ │ │ │ │ - rsbseq ip, r0, r0, lsr #31 │ │ │ │ - @ instruction: 0x00856dbc │ │ │ │ - @ instruction: 0x0070ce9c │ │ │ │ + andeq r0, r0, fp, lsl #12 │ │ │ │ + ldrsbeq ip, [r0], #-224 @ 0xffffff20 @ │ │ │ │ + ldrdeq r6, [r5], r0 │ │ │ │ + rsbseq ip, r0, ip, lsr #29 │ │ │ │ + rsbseq ip, r0, ip, asr #29 │ │ │ │ + rsbseq ip, r0, r0, ror pc │ │ │ │ + addeq r6, r5, ip, lsl #27 │ │ │ │ + rsbseq ip, r0, ip, ror #28 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - @ instruction: 0x0070cf98 │ │ │ │ - rsbseq ip, r0, r8, lsr #30 │ │ │ │ - addeq r6, r5, ip, ror sp │ │ │ │ - rsbseq ip, r0, ip, asr lr │ │ │ │ + rsbseq ip, r0, r8, ror #30 │ │ │ │ + ldrsheq ip, [r0], #-232 @ 0xffffff18 @ │ │ │ │ + addeq r6, r5, ip, asr #26 │ │ │ │ + rsbseq ip, r0, ip, lsr #28 │ │ │ │ andeq r0, r0, pc, ror #11 │ │ │ │ - rsbseq ip, r0, r0, lsl #29 │ │ │ │ + rsbseq ip, r0, r0, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #524] @ 2d3f3c │ │ │ │ ldr r3, [pc, #524] @ 2d3f40 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -141940,15 +141940,15 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #156] @ 2d3f78 │ │ │ │ - bl 9977ec │ │ │ │ + bl 9977bc │ │ │ │ mov r0, r6 │ │ │ │ bl 248b1c │ │ │ │ mvn r0, #0 │ │ │ │ b 2d3e04 │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #132] @ 2d3f7c │ │ │ │ ldr r3, [pc, #132] @ 2d3f80 │ │ │ │ @@ -141960,15 +141960,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ mov r2, #1424 @ 0x590 │ │ │ │ - bl 9977ec │ │ │ │ + bl 9977bc │ │ │ │ ldr r0, [r6] │ │ │ │ bl 249590 │ │ │ │ b 2d3edc │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r6, sp, ip, ror #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009d6dbc │ │ │ │ @@ -141977,21 +141977,21 @@ │ │ │ │ andeq lr, r0, r3, asr pc │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ addseq r6, sp, r0, lsl sp │ │ │ │ stmdapl r6, {r1, r6, r8, r9, ip, lr}^ │ │ │ │ andeq r1, r0, r4, ror #3 │ │ │ │ andeq r2, r0, r0, lsr #9 │ │ │ │ andeq r1, r0, r0, lsl #30 │ │ │ │ - rsbseq ip, r0, r4, ror #27 │ │ │ │ - addeq r6, r5, r0, lsl #22 │ │ │ │ - ldrsbeq ip, [r0], #-184 @ 0xffffff48 @ │ │ │ │ + ldrheq ip, [r0], #-212 @ 0xffffff2c @ │ │ │ │ + ldrdeq r6, [r5], r0 │ │ │ │ + rsbseq ip, r0, r8, lsr #23 │ │ │ │ andeq r0, r0, r6, lsr #11 │ │ │ │ - rsbseq ip, r0, r8, lsr #27 │ │ │ │ - addeq r6, r5, ip, lsr #21 │ │ │ │ - rsbseq ip, r0, r8, lsl #23 │ │ │ │ + rsbseq ip, r0, r8, ror sp │ │ │ │ + addeq r6, r5, ip, ror sl │ │ │ │ + rsbseq ip, r0, r8, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ mov r5, r1 │ │ │ │ tst r0, #32 │ │ │ │ @@ -142145,27 +142145,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 2d423c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #1264 @ 0x4f0 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq ip, r0, ip, lsl #26 │ │ │ │ ldrsbeq ip, [r0], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq r4, ip, r8, asr #27 │ │ │ │ - rsbseq r9, fp, r0, ror #30 │ │ │ │ - ldrsheq r8, [r1], #-244 @ 0xffffff0c @ │ │ │ │ - rsbseq ip, r0, r0, asr fp │ │ │ │ - addeq r6, r5, r8, ror #15 │ │ │ │ - rsbseq ip, r0, r4, asr #17 │ │ │ │ - rsbseq ip, r0, r4, lsl fp │ │ │ │ + rsbseq ip, r0, ip, lsr #25 │ │ │ │ + @ instruction: 0x007c4d98 │ │ │ │ + rsbseq r9, fp, r0, lsr pc │ │ │ │ + rsbseq r8, r1, r4, asr #31 │ │ │ │ + rsbseq ip, r0, r0, lsr #22 │ │ │ │ + @ instruction: 0x008567b8 │ │ │ │ + @ instruction: 0x0070c894 │ │ │ │ + rsbseq ip, r0, r4, ror #21 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - addeq r6, r5, r4, asr #15 │ │ │ │ - rsbseq ip, r0, r4, lsr #17 │ │ │ │ - ldrsheq ip, [r0], #-164 @ 0xffffff5c @ │ │ │ │ + umulleq r6, r5, r4, r7 │ │ │ │ + rsbseq ip, r0, r4, ror r8 │ │ │ │ + rsbseq ip, r0, r4, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #156] @ 2d42f4 │ │ │ │ ldr r9, [pc, #156] @ 2d42f8 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -142203,16 +142203,16 @@ │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #18] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbseq ip, r0, ip, ror #20 │ │ │ │ - rsbseq ip, r0, ip, ror sl │ │ │ │ + rsbseq ip, r0, ip, lsr sl │ │ │ │ + rsbseq ip, r0, ip, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ tst r0, #32 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -142279,16 +142279,16 @@ │ │ │ │ bl 249590 │ │ │ │ str r7, [r9] │ │ │ │ subs r7, r7, #2 │ │ │ │ movne r7, #1 │ │ │ │ ands r7, r7, sl, lsr #31 │ │ │ │ beq 2d4328 │ │ │ │ b 2d43ac │ │ │ │ - @ instruction: 0x0070c994 │ │ │ │ - ldrsbeq ip, [r0], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq ip, r0, r4, ror #18 │ │ │ │ + rsbseq ip, r0, r8, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr ip, [pc, #356] @ 2d45a8 │ │ │ │ ldrb r3, [r2] │ │ │ │ mov r4, r2 │ │ │ │ @@ -142368,29 +142368,29 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2d3310 │ │ │ │ b 2d4490 │ │ │ │ ldr r1, [pc, #64] @ 2d45c0 │ │ │ │ ldr r0, [pc, #64] @ 2d45c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998794 │ │ │ │ + bl 998764 │ │ │ │ mov r0, r5 │ │ │ │ bl 249590 │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ mov r3, #6 │ │ │ │ str r3, [r0] │ │ │ │ b 2d4490 │ │ │ │ bl 24b484 │ │ │ │ @ instruction: 0x009d66d0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r8, r0, r1, asr #22 │ │ │ │ @ instruction: 0x000001b6 │ │ │ │ andeq r0, r0, r1, asr #4 │ │ │ │ addseq r6, sp, r0, lsl #13 │ │ │ │ - rsbseq ip, r0, ip, lsl #15 │ │ │ │ + rsbseq ip, r0, ip, asr r7 │ │ │ │ adceq r7, sl, r0, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -142673,38 +142673,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 2d4aac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq r6, sp, r0, lsr r5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq pc, sl, ip, asr #23 │ │ │ │ - rsbseq ip, r0, ip, lsl #13 │ │ │ │ - rsbseq ip, r0, r4, lsl #14 │ │ │ │ - rsbseq ip, r0, ip, lsl #14 │ │ │ │ - rsbseq ip, r0, ip, ror #13 │ │ │ │ - rsbseq ip, r0, r0, asr #13 │ │ │ │ - addeq lr, r0, r0, ror #18 │ │ │ │ - @ instruction: 0x0070c594 │ │ │ │ - rsbseq ip, r0, r4, lsl #11 │ │ │ │ - rsbseq ip, r0, r4, ror r5 │ │ │ │ + @ instruction: 0x007afb9c │ │ │ │ + rsbseq ip, r0, ip, asr r6 │ │ │ │ + ldrsbeq ip, [r0], #-100 @ 0xffffff9c @ │ │ │ │ + ldrsbeq ip, [r0], #-108 @ 0xffffff94 @ │ │ │ │ + ldrheq ip, [r0], #-108 @ 0xffffff94 @ │ │ │ │ + @ instruction: 0x0070c690 │ │ │ │ + addeq lr, r0, r0, lsr r9 │ │ │ │ rsbseq ip, r0, r4, ror #10 │ │ │ │ + rsbseq ip, r0, r4, asr r5 │ │ │ │ + rsbseq ip, r0, r4, asr #10 │ │ │ │ + rsbseq ip, r0, r4, lsr r5 │ │ │ │ addseq r6, sp, r4, ror #4 │ │ │ │ - addeq lr, r0, r4, asr #15 │ │ │ │ - rsbseq ip, r0, r0, lsr #7 │ │ │ │ - rsbseq ip, r0, r4, ror r3 │ │ │ │ - rsbseq ip, r0, r8, asr #6 │ │ │ │ - rsbseq pc, sl, r8, ror r8 @ │ │ │ │ - addeq lr, r0, r0, lsr r7 │ │ │ │ - @ instruction: 0x00855fb0 │ │ │ │ - @ instruction: 0x0070c090 │ │ │ │ - rsbseq ip, r0, r0, lsr #7 │ │ │ │ - addeq r5, r5, ip, lsl #31 │ │ │ │ - rsbseq ip, r0, r8, rrx │ │ │ │ - rsbseq ip, r0, r8, lsl #7 │ │ │ │ + umulleq lr, r0, r4, r7 │ │ │ │ + rsbseq ip, r0, r0, ror r3 │ │ │ │ + rsbseq ip, r0, r4, asr #6 │ │ │ │ + rsbseq ip, r0, r8, lsl r3 │ │ │ │ + rsbseq pc, sl, r8, asr #16 │ │ │ │ + addeq lr, r0, r0, lsl #14 │ │ │ │ + addeq r5, r5, r0, lsl #31 │ │ │ │ + rsbseq ip, r0, r0, rrx │ │ │ │ + rsbseq ip, r0, r0, ror r3 │ │ │ │ + addeq r5, r5, ip, asr pc │ │ │ │ + rsbseq ip, r0, r8, lsr r0 │ │ │ │ + rsbseq ip, r0, r8, asr r3 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #340] @ 2d4c20 │ │ │ │ @@ -142794,15 +142794,15 @@ │ │ │ │ str r3, [r0] │ │ │ │ b 2d4b44 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r6, sp, r0, asr r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ eoreq r8, r0, r0, lsl #18 │ │ │ │ addseq r5, sp, ip, asr #31 │ │ │ │ - rsbseq ip, r0, ip, lsr r2 │ │ │ │ + rsbseq ip, r0, ip, lsl #4 │ │ │ │ │ │ │ │ 002d4c34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r1 │ │ │ │ @@ -142881,15 +142881,15 @@ │ │ │ │ beq 2d4df4 │ │ │ │ mov r5, r8 │ │ │ │ b 2d4cac │ │ │ │ ldr r1, [pc, #360] @ 2d4ee4 │ │ │ │ ldr r0, [pc, #360] @ 2d4ee8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998794 │ │ │ │ + bl 998764 │ │ │ │ mov r0, r4 │ │ │ │ bl 249590 │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ mov r3, #6 │ │ │ │ str r3, [r0] │ │ │ │ mov r5, r8 │ │ │ │ mvn r4, #0 │ │ │ │ @@ -142969,23 +142969,23 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ bl 24b484 │ │ │ │ addseq r5, sp, r8, asr #29 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x0070bf90 │ │ │ │ + rsbseq fp, r0, r0, ror #30 │ │ │ │ adceq r7, sl, r4, ror #15 │ │ │ │ addseq r5, sp, r0, ror #26 │ │ │ │ - addeq r5, r5, ip, lsl fp │ │ │ │ - ldrsheq fp, [r0], #-188 @ 0xffffff44 @ │ │ │ │ - @ instruction: 0x0070bf90 │ │ │ │ - strdeq r5, [r5], r8 │ │ │ │ - ldrsbeq fp, [r0], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq fp, r0, r8, asr pc │ │ │ │ + addeq r5, r5, ip, ror #21 │ │ │ │ + rsbseq fp, r0, ip, asr #23 │ │ │ │ + rsbseq fp, r0, r0, ror #30 │ │ │ │ + addeq r5, r5, r8, asr #21 │ │ │ │ + rsbseq fp, r0, r8, lsr #23 │ │ │ │ + rsbseq fp, r0, r8, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ mov r5, r2 │ │ │ │ @@ -143161,16 +143161,16 @@ │ │ │ │ str r7, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq fp, r0, r0, lsr #23 │ │ │ │ rsbseq fp, r0, r0, ror fp │ │ │ │ + rsbseq fp, r0, r0, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -143329,18 +143329,18 @@ │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r5, [r0] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 249590 │ │ │ │ str r5, [r4] │ │ │ │ b 2d5278 │ │ │ │ - @ instruction: 0x0070ba9c │ │ │ │ - @ instruction: 0x0070ba94 │ │ │ │ - rsbseq fp, r0, ip, ror r9 │ │ │ │ - rsbseq fp, r0, r0, lsr r9 │ │ │ │ + rsbseq fp, r0, ip, ror #20 │ │ │ │ + rsbseq fp, r0, r4, ror #20 │ │ │ │ + rsbseq fp, r0, ip, asr #18 │ │ │ │ + rsbseq fp, r0, r0, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #264] @ 2d55b8 │ │ │ │ ldr r3, [pc, #264] @ 2d55bc │ │ │ │ @@ -143536,16 +143536,16 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 24b270 │ │ │ │ str r8, [r4] │ │ │ │ b 2d5698 │ │ │ │ bl 2d45c8 │ │ │ │ mov r5, r0 │ │ │ │ b 2d5728 │ │ │ │ - rsbseq fp, r0, r8, asr #13 │ │ │ │ - @ instruction: 0x0070b694 │ │ │ │ + @ instruction: 0x0070b698 │ │ │ │ + rsbseq fp, r0, r4, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #992] @ 2d5bc4 │ │ │ │ mov r4, r3 │ │ │ │ @@ -143771,15 +143771,15 @@ │ │ │ │ beq 2d5964 │ │ │ │ b 2d5aec │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #116] @ 2d5bd8 │ │ │ │ ldr r0, [pc, #116] @ 2d5bdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998794 │ │ │ │ + bl 998764 │ │ │ │ mov r0, r5 │ │ │ │ bl 249590 │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ mov r2, #6 │ │ │ │ mov r3, r2 │ │ │ │ mvn r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -143795,20 +143795,20 @@ │ │ │ │ ldr r1, [pc, #40] @ 2d5be0 │ │ │ │ ldr r0, [pc, #40] @ 2d5be4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2d5b6c │ │ │ │ addseq r5, sp, r4, lsr r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x0070b49c │ │ │ │ + rsbseq fp, r0, ip, ror #8 │ │ │ │ addseq r5, sp, ip, asr #5 │ │ │ │ - rsbseq fp, r0, r4, asr #8 │ │ │ │ - rsbseq fp, r0, r8, lsr #3 │ │ │ │ + rsbseq fp, r0, r4, lsl r4 │ │ │ │ + rsbseq fp, r0, r8, ror r1 │ │ │ │ strdeq r6, [sl], ip @ │ │ │ │ - rsbseq fp, r0, r4, asr r1 │ │ │ │ + rsbseq fp, r0, r4, lsr #2 │ │ │ │ adceq r6, sl, r8, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ @@ -143998,18 +143998,18 @@ │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r5, [r0] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 249590 │ │ │ │ str r5, [r4] │ │ │ │ b 2d5cd4 │ │ │ │ - rsbseq fp, r0, ip │ │ │ │ - rsbseq sl, r0, r8, asr #31 │ │ │ │ - rsbseq sl, r0, r4, lsl #30 │ │ │ │ - ldrheq sl, [r0], #-236 @ 0xffffff14 @ │ │ │ │ + ldrsbeq sl, [r0], #-252 @ 0xffffff04 @ │ │ │ │ + @ instruction: 0x0070af98 │ │ │ │ + ldrsbeq sl, [r0], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq sl, r0, ip, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #820] @ 2d6258 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ @@ -144196,15 +144196,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ b 2d615c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #104] @ 2d6270 │ │ │ │ ldr r0, [pc, #104] @ 2d6274 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998794 │ │ │ │ + bl 998764 │ │ │ │ mov r0, r5 │ │ │ │ bl 249590 │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ mov r2, #6 │ │ │ │ mov fp, r2 │ │ │ │ mvn r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -144216,19 +144216,19 @@ │ │ │ │ mvn r5, #0 │ │ │ │ ldr fp, [r0] │ │ │ │ mov r4, r0 │ │ │ │ b 2d6024 │ │ │ │ bl 24b484 │ │ │ │ addseq r4, sp, ip, ror #23 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq sl, r0, r0, ror #26 │ │ │ │ + rsbseq sl, r0, r0, lsr sp │ │ │ │ umullseq r4, sp, r0, fp │ │ │ │ - rsbseq sl, r0, r8, lsl #26 │ │ │ │ + ldrsbeq sl, [r0], #-200 @ 0xffffff38 @ │ │ │ │ andeq r8, r0, r2, asr #19 │ │ │ │ - rsbseq sl, r0, r4, lsl #22 │ │ │ │ + ldrsbeq sl, [r0], #-164 @ 0xffffff5c @ │ │ │ │ adceq r6, sl, r8, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #296] @ 2d63bc │ │ │ │ @@ -144481,16 +144481,16 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 24b270 │ │ │ │ str r8, [r4] │ │ │ │ b 2d6550 │ │ │ │ bl 2d45c8 │ │ │ │ mov r5, r0 │ │ │ │ b 2d65e8 │ │ │ │ - rsbseq sl, r0, r0, lsl r8 │ │ │ │ - ldrsbeq sl, [r0], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq sl, r0, r0, ror #15 │ │ │ │ + rsbseq sl, r0, ip, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r1, #4] │ │ │ │ @@ -144945,47 +144945,47 @@ │ │ │ │ b 2d6c20 │ │ │ │ mov r6, r0 │ │ │ │ b 2d6ab4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r4, sp, r4, lsl #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, sp, r0, asr r0 │ │ │ │ - rsbseq r9, r0, r8, lsr #30 │ │ │ │ - rsbseq r9, r0, r0, lsl #30 │ │ │ │ - rsbseq r9, r0, r4, ror #29 │ │ │ │ - rsbseq r9, r0, ip, asr #29 │ │ │ │ - rsbseq sp, sl, r8, lsl #12 │ │ │ │ - rsbseq sl, r0, r8, asr #1 │ │ │ │ - rsbseq sl, r0, r8, asr #2 │ │ │ │ - rsbseq sl, r0, r0, asr r1 │ │ │ │ - rsbseq sl, r0, r0, lsr r1 │ │ │ │ - rsbseq sl, r0, r0, lsl r1 │ │ │ │ - rsbseq r9, r0, ip, ror #30 │ │ │ │ - @ instruction: 0x007ad49c │ │ │ │ + ldrsheq r9, [r0], #-232 @ 0xffffff18 @ │ │ │ │ + ldrsbeq r9, [r0], #-224 @ 0xffffff20 @ │ │ │ │ + ldrheq r9, [r0], #-228 @ 0xffffff1c @ │ │ │ │ + @ instruction: 0x00709e9c │ │ │ │ + ldrsbeq sp, [sl], #-88 @ 0xffffffa8 @ │ │ │ │ + @ instruction: 0x0070a098 │ │ │ │ + rsbseq sl, r0, r8, lsl r1 │ │ │ │ + rsbseq sl, r0, r0, lsr #2 │ │ │ │ + rsbseq sl, r0, r0, lsl #2 │ │ │ │ + rsbseq sl, r0, r0, ror #1 │ │ │ │ + rsbseq r9, r0, ip, lsr pc │ │ │ │ + rsbseq sp, sl, ip, ror #8 │ │ │ │ │ │ │ │ 002d6df4 : │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #16384 @ 0x4000 │ │ │ │ b 2d4c34 │ │ │ │ ldr r2, [pc, #4] @ 2d6e0c │ │ │ │ add r2, pc, r2 │ │ │ │ b 2d9034 │ │ │ │ - rsbseq sl, r0, r0, asr #32 │ │ │ │ + rsbseq sl, r0, r0, lsl r0 │ │ │ │ ldr r2, [pc, #4] @ 2d6e1c │ │ │ │ add r2, pc, r2 │ │ │ │ b 2d9034 │ │ │ │ - rsbseq sl, r0, r4, asr r0 │ │ │ │ + rsbseq sl, r0, r4, lsr #32 │ │ │ │ ldr r2, [pc, #4] @ 2d6e2c │ │ │ │ add r2, pc, r2 │ │ │ │ b 2d8f70 │ │ │ │ - rsbseq sl, r0, r0, lsr #32 │ │ │ │ + ldrsheq r9, [r0], #-240 @ 0xffffff10 @ │ │ │ │ ldr r2, [pc, #4] @ 2d6e3c │ │ │ │ add r2, pc, r2 │ │ │ │ b 2d8f70 │ │ │ │ - rsbseq sl, r0, r4, lsr r0 │ │ │ │ + rsbseq sl, r0, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #68] @ 2d6e9c │ │ │ │ add r2, pc, r2 │ │ │ │ bl 2d9100 │ │ │ │ @@ -145001,15 +145001,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sl, r0, r4, lsl r0 │ │ │ │ + rsbseq r9, r0, r4, ror #31 │ │ │ │ subs r0, r3, #0 │ │ │ │ beq 2d6ef0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -145039,15 +145039,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r9, r0, r8, lsr #31 │ │ │ │ + rsbseq r9, r0, r8, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #68] @ 2d6f94 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 2d9100 │ │ │ │ @@ -145063,15 +145063,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsheq r9, [r0], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq r9, r0, r8, asr #29 │ │ │ │ subs r0, r3, #0 │ │ │ │ beq 2d6fe8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -145101,15 +145101,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r9, r0, ip, lsl #29 │ │ │ │ + rsbseq r9, r0, ip, asr lr │ │ │ │ push {r4, r5} │ │ │ │ ldr r2, [r2] │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [r3] │ │ │ │ ldr r2, [r1, #268] @ 0x10c │ │ │ │ @@ -145179,28 +145179,28 @@ │ │ │ │ adceq r5, sl, ip, ror #8 │ │ │ │ andeq sl, r0, sp, asr #23 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #8] @ 2d7168 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 98f814 │ │ │ │ - rsbseq r0, r0, r8, lsr r9 │ │ │ │ + b 98f7e4 │ │ │ │ + rsbseq r0, r0, r8, lsl #18 │ │ │ │ ldr r3, [pc, #28] @ 2d7190 │ │ │ │ ldr r2, [pc, #28] @ 2d7194 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 2d7198 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ addseq r3, sp, r8, lsr #19 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r0, r0, r0, lsl r9 │ │ │ │ + rsbseq r0, r0, r0, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mov r0, #552 @ 0x228 │ │ │ │ ldr r5, [r2] │ │ │ │ @@ -145258,18 +145258,18 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ add r0, r4, #12 │ │ │ │ str r5, [r4, #268] @ 0x10c │ │ │ │ str r4, [r4, #292] @ 0x124 │ │ │ │ - bl 987a8c │ │ │ │ + bl 987a5c │ │ │ │ ldr r3, [r6] │ │ │ │ stmib r4, {r3, r6} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ addne r2, r4, #4 │ │ │ │ strne r2, [r3, #8] │ │ │ │ mov r1, #0 │ │ │ │ @@ -145634,51 +145634,51 @@ │ │ │ │ beq 2d7940 │ │ │ │ cmp r1, #0 │ │ │ │ beq 2d79e4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ beq 2d796c │ │ │ │ - bl 99eb60 │ │ │ │ + bl 99eb30 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 2d78ac │ │ │ │ ldr r3, [pc, #384] @ 2d7a20 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ ldr r4, [r4] │ │ │ │ str r4, [sp, #8] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2d78d0 │ │ │ │ b 2d78e4 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d78e4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #12 │ │ │ │ bl 24a4fc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d78c0 │ │ │ │ - bl 99eb60 │ │ │ │ + bl 99eb30 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d7a10 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ bne 2d7924 │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ str r4, [r5] │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d79f0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d797c │ │ │ │ @@ -145731,15 +145731,15 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ b 2d7878 │ │ │ │ strb r4, [r5, #4] │ │ │ │ ldr r3, [pc, #48] @ 2d7a2c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 9907ec │ │ │ │ + bl 9907bc │ │ │ │ b 2d7924 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ bl 24b4c4 │ │ │ │ @ instruction: 0x009d32f8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r3, sp, r0, ror #5 │ │ │ │ andeq r4, r0, ip, asr #32 │ │ │ │ @@ -145862,41 +145862,41 @@ │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [r1] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r7, r8 │ │ │ │ ldr r4, [r8, #8] │ │ │ │ ldr r5, [r7], #16 │ │ │ │ ldr r6, [r8, #4] │ │ │ │ - bl 99eb60 │ │ │ │ + bl 99eb30 │ │ │ │ ldr r9, [pc, #408] @ 2d7db4 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 2d7c44 │ │ │ │ ldr r3, [pc, #384] @ 2d7db8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d7c78 │ │ │ │ mov r3, #0 │ │ │ │ b 2d7c68 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d7c78 │ │ │ │ asr r2, r3, #31 │ │ │ │ cmp r6, r2 │ │ │ │ cmpeq r5, r3 │ │ │ │ bne 2d7c58 │ │ │ │ - bl 99eb60 │ │ │ │ + bl 99eb30 │ │ │ │ ldr sl, [r0, #8] │ │ │ │ mov fp, r0 │ │ │ │ cmp sl, #0 │ │ │ │ beq 2d7db0 │ │ │ │ sub sl, sl, #1 │ │ │ │ cmp sl, #0 │ │ │ │ str sl, [r0, #8] │ │ │ │ @@ -145932,27 +145932,27 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ str sl, [fp] │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ ldrb r3, [fp, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d7c9c │ │ │ │ strb sl, [fp, #4] │ │ │ │ ldr r3, [pc, #108] @ 2d7dbc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 9907ec │ │ │ │ + bl 9907bc │ │ │ │ b 2d7c9c │ │ │ │ mov r7, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -145970,17 +145970,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248828 │ │ │ │ bl 24b4c4 │ │ │ │ addseq r2, sp, r4, lsl #30 │ │ │ │ andeq r4, r0, ip, asr #32 │ │ │ │ andeq r1, r0, r4, asr #24 │ │ │ │ - @ instruction: 0x00852cb8 │ │ │ │ - rsbseq r9, r0, r4, asr #2 │ │ │ │ - rsbseq r9, r0, ip, lsr #2 │ │ │ │ + addeq r2, r5, r8, lsl #25 │ │ │ │ + rsbseq r9, r0, r4, lsl r1 │ │ │ │ + ldrsheq r9, [r0], #-12 @ │ │ │ │ │ │ │ │ 002d7dcc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -146073,18 +146073,18 @@ │ │ │ │ b 2d7f0c │ │ │ │ mvn r5, #10 │ │ │ │ b 2d7f0c │ │ │ │ adceq r4, sl, r0, lsl #15 │ │ │ │ addseq r2, sp, ip, lsr #26 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ adceq r4, sl, r8, lsr #14 │ │ │ │ - rsbeq pc, pc, r0, asr ip @ │ │ │ │ + rsbeq pc, pc, r0, lsr #24 │ │ │ │ ldrdeq r4, [sl], r4 @ │ │ │ │ - rsbseq r2, r2, r8, lsr #15 │ │ │ │ - rsbseq r5, r1, ip, asr #4 │ │ │ │ + rsbseq r2, r2, r8, ror r7 │ │ │ │ + rsbseq r5, r1, ip, lsl r2 │ │ │ │ adceq r4, sl, r8, ror #12 │ │ │ │ @ instruction: 0x009e1ab8 │ │ │ │ │ │ │ │ 002d7f6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -146153,18 +146153,18 @@ │ │ │ │ ldr r3, [r0] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0] │ │ │ │ str r3, [r4, #276] @ 0x114 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #280] @ 0x118 │ │ │ │ add r0, r4, #12 │ │ │ │ - bl 987a8c │ │ │ │ + bl 987a5c │ │ │ │ ldr r3, [r6] │ │ │ │ stmib r4, {r3, r6} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ addne r4, r4, #4 │ │ │ │ strne r4, [r3, #8] │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [pc, #84] @ 2d8110 │ │ │ │ @@ -146184,15 +146184,15 @@ │ │ │ │ b 2d80c4 │ │ │ │ mvn r4, #10 │ │ │ │ b 2d80c4 │ │ │ │ adceq r4, sl, r0, ror #11 │ │ │ │ addseq r2, sp, ip, lsl #23 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ adceq r4, sl, ip, lsl #11 │ │ │ │ - strheq pc, [pc], #-164 @ │ │ │ │ + rsbeq pc, pc, r4, lsl #21 │ │ │ │ adceq r4, sl, r0, lsl #10 │ │ │ │ @ instruction: 0x00aa44b0 │ │ │ │ addseq r1, lr, r4, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -146208,15 +146208,15 @@ │ │ │ │ mov r8, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ str r8, [r4] │ │ │ │ - bl 98f320 │ │ │ │ + bl 98f2f0 │ │ │ │ ldr r3, [r4, #268] @ 0x10c │ │ │ │ ldr r2, [pc, #716] @ 2d8444 │ │ │ │ ldm r3, {r1, ip} │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 2d724c │ │ │ │ @@ -146391,50 +146391,50 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq r2, sp, r8, ror #19 │ │ │ │ adceq r4, sl, r8, lsr #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umullseq r1, lr, ip, r8 │ │ │ │ - ldrsheq r2, [r2], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq r4, r1, r0, lsr #31 │ │ │ │ + rsbseq r2, r2, r4, asr #9 │ │ │ │ + rsbseq r4, r1, r0, ror pc │ │ │ │ addseq r2, sp, r0, ror r9 │ │ │ │ andeq r3, r0, r8, lsl #27 │ │ │ │ - rsbseq r8, r0, r8, asr #26 │ │ │ │ - ldrsheq r8, [r0], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r8, r0, r8, lsl sp │ │ │ │ + rsbseq r8, r0, r8, asr #25 │ │ │ │ @ instruction: 0xffffeef4 │ │ │ │ - ldrsheq ip, [r1], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq ip, r1, r8, asr #23 │ │ │ │ @ instruction: 0xfffff520 │ │ │ │ - ldrheq r8, [r0], #-192 @ 0xffffff40 @ │ │ │ │ - @ instruction: 0x00708c98 │ │ │ │ - rsbseq r8, r0, r4, lsl #25 │ │ │ │ + rsbseq r8, r0, r0, lsl #25 │ │ │ │ + rsbseq r8, r0, r8, ror #24 │ │ │ │ + rsbseq r8, r0, r4, asr ip │ │ │ │ addseq r2, sp, r0, lsl #16 │ │ │ │ - addeq r2, r5, r0, ror #13 │ │ │ │ - rsbseq r8, r0, r4, asr fp │ │ │ │ - rsbseq r8, r0, r0, lsl r9 │ │ │ │ + @ instruction: 0x008526b0 │ │ │ │ + rsbseq r8, r0, r4, lsr #22 │ │ │ │ + rsbseq r8, r0, r0, ror #17 │ │ │ │ andeq r0, r0, r1, ror #4 │ │ │ │ - @ instruction: 0x008526bc │ │ │ │ - rsbseq r8, r0, r0, lsr fp │ │ │ │ - rsbseq r8, r0, ip, ror #17 │ │ │ │ + addeq r2, r5, ip, lsl #13 │ │ │ │ + rsbseq r8, r0, r0, lsl #22 │ │ │ │ + ldrheq r8, [r0], #-140 @ 0xffffff74 @ │ │ │ │ andeq r0, r0, r9, asr r2 │ │ │ │ - umulleq r2, r5, r8, r6 │ │ │ │ - rsbseq r8, r0, ip, lsl #22 │ │ │ │ - rsbseq r8, r0, r8, asr #17 │ │ │ │ + addeq r2, r5, r8, ror #12 │ │ │ │ + ldrsbeq r8, [r0], #-172 @ 0xffffff54 @ │ │ │ │ + @ instruction: 0x00708898 │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ - addeq r2, r5, r4, ror r6 │ │ │ │ - rsbseq r8, r0, r8, ror #21 │ │ │ │ - rsbseq r8, r0, r4, lsr #17 │ │ │ │ + addeq r2, r5, r4, asr #12 │ │ │ │ + ldrheq r8, [r0], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq r8, r0, r4, ror r8 │ │ │ │ andeq r0, r0, fp, asr #4 │ │ │ │ - addeq r2, r5, r0, asr r6 │ │ │ │ - rsbseq r8, r0, r4, asr #21 │ │ │ │ - rsbseq r8, r0, r0, lsl #17 │ │ │ │ + addeq r2, r5, r0, lsr #12 │ │ │ │ + @ instruction: 0x00708a94 │ │ │ │ + rsbseq r8, r0, r0, asr r8 │ │ │ │ andeq r0, r0, r6, asr #4 │ │ │ │ - addeq r2, r5, ip, lsr #12 │ │ │ │ - rsbseq r8, r0, r0, lsr #21 │ │ │ │ - rsbseq r8, r0, ip, asr r8 │ │ │ │ + strdeq r2, [r5], ip │ │ │ │ + rsbseq r8, r0, r0, ror sl │ │ │ │ + rsbseq r8, r0, ip, lsr #16 │ │ │ │ andeq r0, r0, pc, lsr r2 │ │ │ │ │ │ │ │ 002d84d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -146616,51 +146616,51 @@ │ │ │ │ bne 2d861c │ │ │ │ ldr ip, [pc, #156] @ 2d884c │ │ │ │ add ip, pc, ip │ │ │ │ b 2d8624 │ │ │ │ ldr r0, [pc, #148] @ 2d8850 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2d850c │ │ │ │ - rsbseq r8, r0, r0, asr sl │ │ │ │ - rsbseq r8, r0, r4, asr sl │ │ │ │ - rsbseq r8, r0, ip, asr #20 │ │ │ │ - rsbseq r8, r0, r4, asr #20 │ │ │ │ - rsbseq r8, r0, ip, lsr sl │ │ │ │ - rsbseq r8, r0, r0, lsr sl │ │ │ │ + rsbseq r8, r0, r0, lsr #20 │ │ │ │ rsbseq r8, r0, r4, lsr #20 │ │ │ │ rsbseq r8, r0, ip, lsl sl │ │ │ │ - rsbseq r8, r0, r0, lsl sl │ │ │ │ - rsbseq r8, r0, r8, lsl #20 │ │ │ │ - rsbseq r8, r0, r4, lsl #20 │ │ │ │ + rsbseq r8, r0, r4, lsl sl │ │ │ │ + rsbseq r8, r0, ip, lsl #20 │ │ │ │ rsbseq r8, r0, r0, lsl #20 │ │ │ │ - ldrsheq r8, [r0], #-156 @ 0xffffff64 @ │ │ │ │ - andseq r1, r0, r0 │ │ │ │ ldrsheq r8, [r0], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq r6, sl, ip, lsl #16 │ │ │ │ - subeq r4, r0, r0 │ │ │ │ - rsbseq r8, r0, r4, ror #19 │ │ │ │ + rsbseq r8, r0, ip, ror #19 │ │ │ │ rsbseq r8, r0, r0, ror #19 │ │ │ │ - ldrsbeq r8, [r0], #-128 @ 0xffffff80 @ │ │ │ │ - rsbseq r6, sl, r4, ror #14 │ │ │ │ - rsbseq r6, sl, r4, asr r7 │ │ │ │ - rsbseq r6, sl, r4, asr #14 │ │ │ │ + ldrsbeq r8, [r0], #-152 @ 0xffffff68 @ │ │ │ │ + ldrsbeq r8, [r0], #-148 @ 0xffffff6c @ │ │ │ │ + ldrsbeq r8, [r0], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r8, r0, ip, asr #19 │ │ │ │ + andseq r1, r0, r0 │ │ │ │ + rsbseq r8, r0, r4, asr #19 │ │ │ │ + ldrsbeq r6, [sl], #-124 @ 0xffffff84 @ │ │ │ │ + subeq r4, r0, r0 │ │ │ │ + ldrheq r8, [r0], #-148 @ 0xffffff6c @ │ │ │ │ + ldrheq r8, [r0], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r8, r0, r0, lsr #17 │ │ │ │ rsbseq r6, sl, r4, lsr r7 │ │ │ │ - rsbseq r6, sl, r0, lsr #14 │ │ │ │ - rsbseq r6, sl, ip, lsl #14 │ │ │ │ - ldrsheq r6, [sl], #-104 @ 0xffffff98 @ │ │ │ │ - rsbseq r6, sl, r4, ror #13 │ │ │ │ - ldrsbeq r6, [sl], #-100 @ 0xffffff9c @ │ │ │ │ - rsbseq r6, sl, r4, asr #13 │ │ │ │ + rsbseq r6, sl, r4, lsr #14 │ │ │ │ + rsbseq r6, sl, r4, lsl r7 │ │ │ │ + rsbseq r6, sl, r4, lsl #14 │ │ │ │ + ldrsheq r6, [sl], #-96 @ 0xffffffa0 @ │ │ │ │ + ldrsbeq r6, [sl], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq r6, sl, r8, asr #13 │ │ │ │ ldrheq r6, [sl], #-100 @ 0xffffff9c @ │ │ │ │ rsbseq r6, sl, r4, lsr #13 │ │ │ │ - @ instruction: 0x007a6690 │ │ │ │ - rsbseq r8, r0, r4, ror #16 │ │ │ │ - rsbseq r6, sl, ip, ror #12 │ │ │ │ + @ instruction: 0x007a6694 │ │ │ │ + rsbseq r6, sl, r4, lsl #13 │ │ │ │ + rsbseq r6, sl, r4, ror r6 │ │ │ │ rsbseq r6, sl, r0, ror #12 │ │ │ │ - rsbseq r8, r0, r8, lsr #15 │ │ │ │ + rsbseq r8, r0, r4, lsr r8 │ │ │ │ + rsbseq r6, sl, ip, lsr r6 │ │ │ │ + rsbseq r6, sl, r0, lsr r6 │ │ │ │ + rsbseq r8, r0, r8, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -146700,16 +146700,16 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mvn r4, #0 │ │ │ │ str r3, [r0] │ │ │ │ b 2d88e0 │ │ │ │ - @ instruction: 0x00708790 │ │ │ │ - rsbseq r8, r0, ip, ror r7 │ │ │ │ + rsbseq r8, r0, r0, ror #14 │ │ │ │ + rsbseq r8, r0, ip, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #96] @ 2d8994 │ │ │ │ mov r4, r2 │ │ │ │ @@ -146733,15 +146733,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrsbeq r8, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r8, r0, r0, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #96] @ 2d8a14 │ │ │ │ mov r4, r2 │ │ │ │ @@ -146765,15 +146765,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r8, r0, r0, asr r6 │ │ │ │ + rsbseq r8, r0, r0, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #88] @ 2d8a8c │ │ │ │ mov r4, r2 │ │ │ │ @@ -146795,15 +146795,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsbeq r8, [r0], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r8, r0, r8, lsr #11 │ │ │ │ │ │ │ │ 002d8a90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [r0, #12] │ │ │ │ @@ -147383,15 +147383,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r1, sp, ip, ror r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r5, r0, asr #15 │ │ │ │ + umulleq r1, r5, r0, r7 │ │ │ │ addseq r1, sp, ip, lsl r8 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldm r1, {r0, r3} │ │ │ │ cmp r2, r3 │ │ │ │ cmpeq ip, r0 │ │ │ │ moveq r0, #1 │ │ │ │ @@ -147624,17 +147624,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d9710 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2d9714 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq r1, r5, r4, lsl #7 │ │ │ │ - rsbseq r7, r0, ip, asr #18 │ │ │ │ - rsbseq r7, r0, r8, asr r9 │ │ │ │ + addeq r1, r5, r4, asr r3 │ │ │ │ + rsbseq r7, r0, ip, lsl r9 │ │ │ │ + rsbseq r7, r0, r8, lsr #18 │ │ │ │ andeq r0, r0, lr, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #232] @ 2d981c │ │ │ │ @@ -147666,23 +147666,23 @@ │ │ │ │ add r7, sp, #8 │ │ │ │ mov r0, r1 │ │ │ │ add r2, sp, #4 │ │ │ │ mov r1, sp │ │ │ │ blx r8 │ │ │ │ ldm sp, {r1, r2} │ │ │ │ mov r0, r7 │ │ │ │ - bl 9baf5c │ │ │ │ + bl 9baf2c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9baf14 │ │ │ │ + bl 9baee4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bb198 │ │ │ │ + bl 9bb168 │ │ │ │ ldr r2, [pc, #72] @ 2d9824 │ │ │ │ ldr r3, [pc, #64] @ 2d9820 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -147814,17 +147814,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d9a08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #396 @ 0x18c │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq r1, r5, ip, lsl #1 │ │ │ │ - rsbseq r7, r0, r8, asr r6 │ │ │ │ - rsbseq r7, r0, r4, ror r6 │ │ │ │ + addeq r1, r5, ip, asr r0 │ │ │ │ + rsbseq r7, r0, r8, lsr #12 │ │ │ │ + rsbseq r7, r0, r4, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #408] @ 2d9bc4 │ │ │ │ @@ -148112,30 +148112,30 @@ │ │ │ │ ldr r1, [pc, #32] @ 2d9eb4 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 52b7d4 │ │ │ │ b 2d9dbc │ │ │ │ - rsbseq pc, fp, r0, lsr #1 │ │ │ │ - rsbseq r7, r0, r4, lsl r2 │ │ │ │ - rsbseq r7, r0, ip, ror #3 │ │ │ │ - ldrsheq r7, [r0], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq pc, fp, r0, ror r0 @ │ │ │ │ + rsbseq r7, r0, r4, ror #3 │ │ │ │ + ldrheq r7, [r0], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq r7, r0, r4, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 9d511c │ │ │ │ + bl 9d50ec │ │ │ │ bl 24a100 │ │ │ │ - bl 9d5764 │ │ │ │ + bl 9d5734 │ │ │ │ and r8, r4, #255 @ 0xff │ │ │ │ mov r7, #1 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [pc, #352] @ 2da05c │ │ │ │ add ip, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ addge ip, ip, r0 │ │ │ │ @@ -148252,21 +148252,21 @@ │ │ │ │ ldr r0, [r5, #8] │ │ │ │ bl 24a6f4 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2da140 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 98f320 │ │ │ │ + bl 98f2f0 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ beq 2da158 │ │ │ │ add r0, r4, #116 @ 0x74 │ │ │ │ - bl 98f320 │ │ │ │ + bl 98f2f0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -148279,31 +148279,31 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 2da188 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ add r0, r4, #24 │ │ │ │ - bl 9ae040 │ │ │ │ + bl 9ae010 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ bne 2da0ec │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl 9ae040 │ │ │ │ + bl 9ae010 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r0, r5, ip, asr #18 │ │ │ │ - rsbseq r6, r0, r4, lsl pc │ │ │ │ - rsbseq r6, r0, r0, lsr #30 │ │ │ │ + addeq r0, r5, ip, lsl r9 │ │ │ │ + rsbseq r6, r0, r4, ror #29 │ │ │ │ + ldrsheq r6, [r0], #-224 @ 0xffffff20 @ │ │ │ │ andeq r0, r0, r1, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #184] @ 2da260 │ │ │ │ @@ -148328,15 +148328,15 @@ │ │ │ │ sub r4, r4, #24 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2da218 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2da218 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d4db0 │ │ │ │ + bl 9d4d80 │ │ │ │ cmp r4, r1 │ │ │ │ subne r4, r4, r1 │ │ │ │ moveq r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 2da268 │ │ │ │ ldr r3, [pc, #64] @ 2da264 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -148387,15 +148387,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 2da818 │ │ │ │ ldr r0, [pc, #1400] @ 2da860 │ │ │ │ ldr r1, [pc, #1400] @ 2da864 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #3 │ │ │ │ - bl 99888c │ │ │ │ + bl 99885c │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #8 │ │ │ │ mov r2, #8 │ │ │ │ str r3, [r6, #8] │ │ │ │ add r1, r5, r2 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 249644 │ │ │ │ @@ -148445,15 +148445,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ - bl 9a2388 │ │ │ │ + bl 9a2358 │ │ │ │ add r9, sp, #32 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 2da6b4 │ │ │ │ ldr r4, [sl, #8] │ │ │ │ mov r2, #32 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ @@ -148507,15 +148507,15 @@ │ │ │ │ eor r4, r4, r4, lsr #15 │ │ │ │ mul r4, sl, r4 │ │ │ │ mov r1, r9 │ │ │ │ eor r4, r4, r4, lsr #13 │ │ │ │ mul r3, r4, r3 │ │ │ │ eor r4, r3, r3, lsr #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a2388 │ │ │ │ + bl 9a2358 │ │ │ │ subs r8, r0, #0 │ │ │ │ beq 2da51c │ │ │ │ ldr r2, [r8, #32] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ lsl r3, r3, r2 │ │ │ │ sub r0, r2, #32 │ │ │ │ @@ -148555,23 +148555,23 @@ │ │ │ │ bl 2d9eb8 │ │ │ │ ldr r0, [r7, #16] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #4352 @ 0x1100 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r0, #32 │ │ │ │ - bl 9a2390 │ │ │ │ + bl 9a2360 │ │ │ │ b 2da4e0 │ │ │ │ ldr r3, [pc, #740] @ 2da888 │ │ │ │ ldr r1, [pc, #740] @ 2da88c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 99888c │ │ │ │ + bl 99885c │ │ │ │ ldr r2, [r5] │ │ │ │ str r2, [sp, #8] │ │ │ │ mul r4, sl, r2 │ │ │ │ ldr r0, [pc, #676] @ 2da870 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [pc, #672] @ 2da874 │ │ │ │ mla r0, sl, r2, r0 │ │ │ │ @@ -148621,15 +148621,15 @@ │ │ │ │ eor r4, r3, r3, lsr #16 │ │ │ │ mov r2, r4 │ │ │ │ str r8, [r9, #12] │ │ │ │ str r8, [r9, #16] │ │ │ │ str r8, [r9, #20] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ - bl 9a2388 │ │ │ │ + bl 9a2358 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 2da728 │ │ │ │ ldrd r2, [sl, #16] │ │ │ │ strd r2, [r6, #8] │ │ │ │ b 2da314 │ │ │ │ mov r0, #16 │ │ │ │ bl 248810 │ │ │ │ @@ -148646,15 +148646,15 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, fp, #4288 @ 0x10c0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ str r1, [sl, #8] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ mov r1, sl │ │ │ │ - bl 9a2390 │ │ │ │ + bl 9a2360 │ │ │ │ ldr r3, [r7, #16] │ │ │ │ add r3, r3, #4416 @ 0x1140 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ adds r2, r2, #1 │ │ │ │ str r2, [r3, #48] @ 0x30 │ │ │ │ adc r2, r1, #0 │ │ │ │ @@ -148714,50 +148714,50 @@ │ │ │ │ ldr r1, [r0, #4] │ │ │ │ bic r1, r1, ip │ │ │ │ str r1, [r0, #4] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ mov r1, sl │ │ │ │ add r0, r0, #4416 @ 0x1140 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9a2390 │ │ │ │ + bl 9a2360 │ │ │ │ b 2da6a8 │ │ │ │ ldr r0, [pc, #116] @ 2da894 │ │ │ │ ldr r1, [pc, #116] @ 2da898 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #2 │ │ │ │ - bl 998794 │ │ │ │ + bl 998764 │ │ │ │ mvn r0, #18 │ │ │ │ b 2da360 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [pc, #84] @ 2da89c │ │ │ │ add r0, r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998794 │ │ │ │ + bl 998764 │ │ │ │ mvn r0, #22 │ │ │ │ b 2da360 │ │ │ │ addseq r0, sp, r8, lsl #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r2, sl, r4, lsr #5 │ │ │ │ - ldrsbeq r6, [r0], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r6, r0, r4, lsr #29 │ │ │ │ @ instruction: 0x009d07b4 │ │ │ │ strbhi ip, [fp, #2679]! @ 0xa77 │ │ │ │ strtcs r4, [r3], #-1065 @ 0xfffffbd7 │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ @ instruction: 0x9773d6da │ │ │ │ bicvs r8, r8, r0, asr r6 │ │ │ │ ldrbcs lr, [r4, pc, lsr #22] │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ adceq r1, sl, r8, ror #31 │ │ │ │ - ldrsheq r6, [r0], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r6, r0, r0, asr #21 │ │ │ │ strbhi ip, [fp, #2680]! @ 0xa78 │ │ │ │ adceq r1, sl, ip, ror #26 │ │ │ │ - ldrsheq r6, [r0], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq r6, r0, r8, lsl #17 │ │ │ │ + rsbseq r6, r0, r4, asr #17 │ │ │ │ + rsbseq r6, r0, r8, asr r8 │ │ │ │ │ │ │ │ 002da8a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0] │ │ │ │ @@ -149059,16 +149059,16 @@ │ │ │ │ b 2dab3c │ │ │ │ mvn r6, #1 │ │ │ │ b 2dab50 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r0, sp, r0, rrx │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq pc, ip, r4, asr #31 │ │ │ │ - rsbseq r3, r8, ip, lsr #2 │ │ │ │ - ldrheq lr, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsheq r3, [r8], #-12 @ │ │ │ │ + rsbseq lr, fp, ip, lsl #3 │ │ │ │ │ │ │ │ 002dad4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -149197,30 +149197,30 @@ │ │ │ │ cmp r2, #1 │ │ │ │ beq 2db034 │ │ │ │ cmp r2, #2 │ │ │ │ beq 2db060 │ │ │ │ ldr r3, [fp, #4] │ │ │ │ cmp r3, sl │ │ │ │ bgt 2daef0 │ │ │ │ - bl 9af578 │ │ │ │ + bl 9af548 │ │ │ │ ldr r2, [sp] │ │ │ │ ldr r3, [pc, #328] @ 2db0ac │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [pc, #324] @ 2db0b0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9acf38 │ │ │ │ + bl 9acf08 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9aba40 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9aba10 │ │ │ │ + bl 9ada68 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9aba48 │ │ │ │ + bl 9aba18 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [sp, #12] │ │ │ │ beq 2db08c │ │ │ │ mov r7, #0 │ │ │ │ add r8, r9, #16 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r1] │ │ │ │ @@ -149235,15 +149235,15 @@ │ │ │ │ ldr r1, [r3, #164] @ 0xa4 │ │ │ │ str r1, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ addeq r7, r7, #1 │ │ │ │ cmp r1, #0 │ │ │ │ bne 2dafac │ │ │ │ mov r5, r1 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ ldr r2, [pc, #188] @ 2db0b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ sub r3, r3, r7 │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -149275,24 +149275,24 @@ │ │ │ │ mov r2, #1 │ │ │ │ str r4, [r3, #164] @ 0xa4 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r4, r3 │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #156] @ 0x9c │ │ │ │ b 2daf48 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ b 2db024 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009cfcfc │ │ │ │ addseq pc, ip, r0, ror #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq pc, ip, ip, lsl #25 │ │ │ │ adceq r1, sl, r8, lsr #13 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbseq r6, r0, r4, asr #6 │ │ │ │ + rsbseq r6, r0, r4, lsl r3 │ │ │ │ umlaleq r1, sl, r8, r5 │ │ │ │ │ │ │ │ 002db0b8 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -149361,17 +149361,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2db1e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248828 │ │ │ │ - addeq pc, r4, r0, asr #17 │ │ │ │ - rsbseq r6, r0, ip, lsl #2 │ │ │ │ - rsbseq r5, r0, r4, lsl #29 │ │ │ │ + umulleq pc, r4, r0, r8 @ │ │ │ │ + ldrsbeq r6, [r0], #-12 @ │ │ │ │ + rsbseq r5, r0, r4, asr lr │ │ │ │ andeq r0, r0, r1, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #852] @ 2db550 │ │ │ │ ldr r3, [pc, #852] @ 2db554 │ │ │ │ @@ -149453,15 +149453,15 @@ │ │ │ │ strbge r6, [r4, #6] │ │ │ │ add r7, r7, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, #64] @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ blx r3 │ │ │ │ add r0, r4, #8 │ │ │ │ - bl 9aded0 │ │ │ │ + bl 9adea0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2db3a0 │ │ │ │ ldr r2, [pc, #532] @ 2db56c │ │ │ │ ldr r3, [pc, #504] @ 2db554 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -149525,22 +149525,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ stm sp, {r7, r8, r9} │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 2db580 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrh r7, [r4, #4] │ │ │ │ b 2db2fc │ │ │ │ ldr r3, [pc, #240] @ 2db584 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2db3fc │ │ │ │ @@ -149558,57 +149558,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 2db588 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b 2db3fc │ │ │ │ ldr r0, [pc, #116] @ 2db58c │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrh r7, [r4, #4] │ │ │ │ b 2db2fc │ │ │ │ ldr r0, [pc, #88] @ 2db590 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b 2db3fc │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq pc, ip, r0, lsr #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq pc, ip, ip, ror #17 │ │ │ │ - ldrheq fp, [sp], #-4 @ │ │ │ │ - ldrsbeq r8, [r7], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq fp, sp, r4, lsl #1 │ │ │ │ + rsbseq r8, r7, r8, lsr #13 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r6, r0, r8, rrx │ │ │ │ + rsbseq r6, r0, r8, lsr r0 │ │ │ │ addseq pc, ip, r4, asr #15 │ │ │ │ addseq pc, ip, r4, ror r7 @ │ │ │ │ andeq r4, r0, ip, asr #31 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x00705e9c │ │ │ │ + rsbseq r5, r0, ip, ror #28 │ │ │ │ muleq r0, r4, r6 │ │ │ │ - ldrsbeq r5, [r0], #-212 @ 0xffffff2c @ │ │ │ │ - rsbseq r5, r0, r8, lsr #28 │ │ │ │ - rsbseq r5, r0, r4, asr #27 │ │ │ │ + rsbseq r5, r0, r4, lsr #27 │ │ │ │ + ldrsheq r5, [r0], #-216 @ 0xffffff28 @ │ │ │ │ + @ instruction: 0x00705d94 │ │ │ │ mvn r1, #29 │ │ │ │ b 2db1e4 │ │ │ │ mvn r1, #94 @ 0x5e │ │ │ │ b 2db1e4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -149899,30 +149899,30 @@ │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ add r4, sp, #48 @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #20] │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 2dbb44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ b 2db674 │ │ │ │ ldr r3, [r9, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2dbae4 │ │ │ │ add r7, sp, #112 @ 0x70 │ │ │ │ mov r3, r7 │ │ │ │ @@ -149939,42 +149939,42 @@ │ │ │ │ b 2db768 │ │ │ │ cmp r0, #0 │ │ │ │ orr r2, r2, #4096 @ 0x1000 │ │ │ │ bne 2db870 │ │ │ │ b 2db8e0 │ │ │ │ add r0, r9, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aebc4 │ │ │ │ + bl 9aeb94 │ │ │ │ b 2dbab8 │ │ │ │ add r0, r9, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aecfc │ │ │ │ + bl 9aeccc │ │ │ │ b 2dba90 │ │ │ │ ldr r0, [pc, #76] @ 2dbb48 │ │ │ │ stmib sp, {r3, sl} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ b 2db674 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq pc, ip, ip, asr r5 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r5, r0, ip, asr #26 │ │ │ │ + rsbseq r5, r0, ip, lsl sp │ │ │ │ addseq pc, ip, ip, asr #9 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq pc, ip, r0, ror #6 │ │ │ │ movshi r0, #0 │ │ │ │ muleq r0, r8, r1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r5, r0, r0, lsl #18 │ │ │ │ - rsbseq r5, r0, r0, asr #17 │ │ │ │ + ldrsbeq r5, [r0], #-128 @ 0xffffff80 @ │ │ │ │ + @ instruction: 0x00705890 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3768] @ 0xeb8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #900] @ 2dbeec │ │ │ │ ldr r3, [pc, #900] @ 2dbef0 │ │ │ │ @@ -150124,25 +150124,25 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 2dbf14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ b 2dbbf0 │ │ │ │ ldr r3, [pc, #284] @ 2dbf18 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2dbd20 │ │ │ │ @@ -150167,61 +150167,61 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r8, [sp, #24] │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 2dbf1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2dbd20 │ │ │ │ ldr r0, [pc, #116] @ 2dbf20 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ b 2dbbf0 │ │ │ │ ldr r0, [pc, #92] @ 2dbf24 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2dbd20 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009cefb0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrsbeq r7, [r7], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r7, r7, ip, lsr #27 │ │ │ │ addseq lr, ip, r0, asr pc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ umullseq lr, ip, ip, lr │ │ │ │ - rsbseq r5, r0, r0, ror #14 │ │ │ │ + rsbseq r5, r0, r0, lsr r7 │ │ │ │ andeq r5, r0, r4, lsl #2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r5, r0, r4, lsr #12 │ │ │ │ + ldrsheq r5, [r0], #-84 @ 0xffffffac @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r5, r0, r0, asr #11 │ │ │ │ - rsbseq r5, r0, r4, lsl #11 │ │ │ │ - ldrsbeq r5, [r0], #-92 @ 0xffffffa4 @ │ │ │ │ + @ instruction: 0x00705590 │ │ │ │ + rsbseq r5, r0, r4, asr r5 │ │ │ │ + rsbseq r5, r0, ip, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #504] @ 2dc138 │ │ │ │ ldr r1, [pc, #504] @ 2dc13c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -150325,46 +150325,46 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2dc15c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 2dbfa0 │ │ │ │ ldr r0, [pc, #68] @ 2dc160 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 2dbfa0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009cebdc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r7, r7, r4, lsr sl │ │ │ │ + rsbseq r7, r7, r4, lsl #20 │ │ │ │ addseq lr, ip, r0, lsr #23 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009cead4 │ │ │ │ andeq r4, r0, r0, lsl r5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrsheq r5, [r0], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbseq r5, r0, r4, lsl r4 │ │ │ │ + rsbseq r5, r0, ip, asr #7 │ │ │ │ + rsbseq r5, r0, r4, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #432] @ 2dc32c │ │ │ │ ldr r1, [pc, #432] @ 2dc330 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -150450,46 +150450,46 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ str r8, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2dc350 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r8, [sp, #20] │ │ │ │ b 2dc1e0 │ │ │ │ ldr r0, [pc, #68] @ 2dc354 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r8, [sp, #20] │ │ │ │ b 2dc1e0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq lr, ip, r0, lsr #19 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrsheq r7, [r7], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r7, r7, r0, asr #15 │ │ │ │ addseq lr, ip, r0, ror #18 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq lr, ip, r0, ror #17 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r5, r0, ip, asr r2 │ │ │ │ - rsbseq r5, r0, ip, ror #4 │ │ │ │ + rsbseq r5, r0, ip, lsr #4 │ │ │ │ + rsbseq r5, r0, ip, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ ldr ip, [pc, #1268] @ 2dc86c │ │ │ │ @@ -150556,15 +150556,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ beq 2dc664 │ │ │ │ mvn r4, #21 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d9828 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9bb648 │ │ │ │ + bl 9bb618 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2db1e4 │ │ │ │ ldr r2, [pc, #1000] @ 2dc880 │ │ │ │ ldr r3, [pc, #980] @ 2dc870 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -150582,15 +150582,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r6, #16] │ │ │ │ cmn r3, #1 │ │ │ │ beq 2dc46c │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9baf14 │ │ │ │ + bl 9baee4 │ │ │ │ mov sl, #0 │ │ │ │ mov fp, r5 │ │ │ │ b 2dc52c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ adds r3, r3, r4 │ │ │ │ @@ -150600,21 +150600,21 @@ │ │ │ │ cmpne sl, r2 │ │ │ │ movcc r2, #1 │ │ │ │ movcs r2, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bcs 2dc590 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bb684 │ │ │ │ + bl 9bb654 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov r2, sl │ │ │ │ sub r3, r3, sl │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bb198 │ │ │ │ + bl 9bb168 │ │ │ │ ldrd r4, [sp, #64] @ 0x40 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ strd r4, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ bl 2e5c44 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -150622,15 +150622,15 @@ │ │ │ │ cmn r4, #4 │ │ │ │ bne 2dc580 │ │ │ │ ldrb r3, [fp, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2dc54c │ │ │ │ mov r5, fp │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bb648 │ │ │ │ + bl 9bb618 │ │ │ │ b 2dc470 │ │ │ │ mov r5, fp │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #740] @ 2dc884 │ │ │ │ mov r3, sl │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ @@ -150664,26 +150664,26 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #72] @ 0x48 │ │ │ │ str fp, [sp, #76] @ 0x4c │ │ │ │ str fp, [sp, #80] @ 0x50 │ │ │ │ str fp, [sp, #84] @ 0x54 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #568] @ 2dc894 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2dc584 │ │ │ │ ldr sl, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [r6, #28] │ │ │ │ cmp r3, sl │ │ │ │ sbcs r0, r2, r1 │ │ │ │ @@ -150768,69 +150768,69 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ str r4, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str fp, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 2dc8a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ b 2dc440 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #120] @ 2dc8a4 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ b 2dc440 │ │ │ │ mvn r4, #27 │ │ │ │ b 2dc470 │ │ │ │ ldr r0, [pc, #84] @ 2dc8a8 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2dc584 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq lr, ip, r0, lsr #15 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r5, r0, r4, lsl #4 │ │ │ │ + ldrsbeq r5, [r0], #-20 @ 0xffffffec @ │ │ │ │ addseq lr, ip, r8, lsr #14 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq lr, ip, r4, lsl #13 │ │ │ │ - ldrsheq r7, [r7], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r7, r7, r4, asr #7 │ │ │ │ andeq r1, r0, r4, lsr r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrsbeq r4, [r0], #-244 @ 0xffffff0c @ │ │ │ │ - rsbseq r7, r7, r8, ror #5 │ │ │ │ + rsbseq r4, r0, r4, lsr #31 │ │ │ │ + ldrheq r7, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ muleq r0, r4, r9 │ │ │ │ - rsbseq r4, r0, r0, lsr #27 │ │ │ │ - rsbseq r4, r0, r0, asr #27 │ │ │ │ - rsbseq r4, r0, r4, lsl lr │ │ │ │ + rsbseq r4, r0, r0, ror sp │ │ │ │ + @ instruction: 0x00704d90 │ │ │ │ + rsbseq r4, r0, r4, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3688] @ 0xe68 │ │ │ │ ldr ip, [pc, #2140] @ 2dd120 │ │ │ │ ldr r1, [pc, #2140] @ 2dd124 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -150949,15 +150949,15 @@ │ │ │ │ ldr r1, [sp, #348] @ 0x15c │ │ │ │ add r3, r3, r7 │ │ │ │ ldr r0, [sp, #344] @ 0x158 │ │ │ │ str r5, [sp] │ │ │ │ bl 52ad44 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9bb648 │ │ │ │ + bl 9bb618 │ │ │ │ cmp r4, #0 │ │ │ │ addge r4, r4, fp │ │ │ │ mov r7, #0 │ │ │ │ b 2dc98c │ │ │ │ ldr r3, [sl, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ bne 2dcf00 │ │ │ │ @@ -151050,15 +151050,15 @@ │ │ │ │ ldr r3, [r8, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2dcf40 │ │ │ │ ldr r1, [pc, #1308] @ 2dd14c │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl 98f814 │ │ │ │ + bl 98f7e4 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ bl 248b1c │ │ │ │ cmp r4, #0 │ │ │ │ blt 2dc99c │ │ │ │ cmp r7, #0 │ │ │ │ movlt r4, r7 │ │ │ │ blt 2dc99c │ │ │ │ @@ -151096,15 +151096,15 @@ │ │ │ │ ldr r2, [r8, #20] │ │ │ │ cmp r2, #1 │ │ │ │ mov r4, r0 │ │ │ │ beq 2dcd54 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl 98f814 │ │ │ │ + bl 98f7e4 │ │ │ │ cmp r4, #0 │ │ │ │ blt 2dd014 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ bl 52b798 │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ bl 52b798 │ │ │ │ add r0, sp, #168 @ 0xa8 │ │ │ │ @@ -151119,18 +151119,18 @@ │ │ │ │ add r7, r7, r4 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ b 2dcb60 │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 9ae04c │ │ │ │ + bl 9ae01c │ │ │ │ b 2dcb94 │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 9ae568 │ │ │ │ + bl 9ae538 │ │ │ │ b 2dccf4 │ │ │ │ mov r7, #0 │ │ │ │ add fp, sp, #324 @ 0x144 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, #11 │ │ │ │ @@ -151145,35 +151145,35 @@ │ │ │ │ str r7, [sp, #348] @ 0x15c │ │ │ │ str r7, [sp, #352] @ 0x160 │ │ │ │ str r7, [sp, #356] @ 0x164 │ │ │ │ str r7, [sp, #360] @ 0x168 │ │ │ │ bl 2d9718 │ │ │ │ ldr r1, [sp, #328] @ 0x148 │ │ │ │ mov r0, sl │ │ │ │ - bl 9baf14 │ │ │ │ + bl 9baee4 │ │ │ │ b 2dcde8 │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add r7, r7, r4 │ │ │ │ adc r2, r2, r4, asr #31 │ │ │ │ cmp r4, #0 │ │ │ │ cmpne r7, r3 │ │ │ │ str r2, [r5, #-4] │ │ │ │ bcs 2dcf4c │ │ │ │ mov r0, sl │ │ │ │ - bl 9bb684 │ │ │ │ + bl 9bb654 │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r3, r7 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ - bl 9bb198 │ │ │ │ + bl 9bb168 │ │ │ │ ldrd r0, [r5, #-8] │ │ │ │ ldr r3, [sp, #348] @ 0x15c │ │ │ │ strd r0, [sp] │ │ │ │ ldr r2, [sp, #344] @ 0x158 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2e5d30 │ │ │ │ @@ -151181,17 +151181,17 @@ │ │ │ │ bge 2dcdbc │ │ │ │ cmn r4, #4 │ │ │ │ bne 2dce40 │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2dce08 │ │ │ │ mov r0, sl │ │ │ │ - bl 9bb648 │ │ │ │ + bl 9bb618 │ │ │ │ mov r0, fp │ │ │ │ - bl 9bb648 │ │ │ │ + bl 9bb618 │ │ │ │ b 2dc98c │ │ │ │ ldr r3, [pc, #760] @ 2dd154 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ beq 2dc950 │ │ │ │ ldr r3, [pc, #744] @ 2dd158 │ │ │ │ @@ -151213,47 +151213,47 @@ │ │ │ │ add r0, sp, #208 @ 0xd0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #208] @ 0xd0 │ │ │ │ str r7, [sp, #212] @ 0xd4 │ │ │ │ str r7, [sp, #216] @ 0xd8 │ │ │ │ str r7, [sp, #220] @ 0xdc │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ stm sp, {r8, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 2dd160 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ b 2dc950 │ │ │ │ ldr r0, [pc, #604] @ 2dd164 │ │ │ │ ldr r1, [pc, #604] @ 2dd168 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 99888c │ │ │ │ + bl 99885c │ │ │ │ mvn r4, #94 @ 0x5e │ │ │ │ b 2dc99c │ │ │ │ subs r1, r1, r7 │ │ │ │ sbc r2, r2, r0 │ │ │ │ cmp ip, r1 │ │ │ │ mov r5, r1 │ │ │ │ sbcs r1, r3, r2 │ │ │ │ movcc r5, ip │ │ │ │ movcc r2, r3 │ │ │ │ b 2dca3c │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 9ae568 │ │ │ │ + bl 9ae538 │ │ │ │ b 2dcc3c │ │ │ │ ldr r2, [pc, #536] @ 2dd16c │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, r6 │ │ │ │ bl 2d9434 │ │ │ │ @@ -151285,25 +151285,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #208 @ 0xd0 │ │ │ │ str r1, [sp, #208] @ 0xd0 │ │ │ │ str r1, [sp, #212] @ 0xd4 │ │ │ │ str r1, [sp, #216] @ 0xd8 │ │ │ │ str r1, [sp, #220] @ 0xdc │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #360] @ 2dd174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2dc99c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2e4b6c │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ @@ -151322,15 +151322,15 @@ │ │ │ │ ldr r3, [r8, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2dd110 │ │ │ │ ldr r1, [pc, #264] @ 2dd178 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl 98f814 │ │ │ │ + bl 98f7e4 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2e4b6c │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ bl 52b798 │ │ │ │ @@ -151349,54 +151349,54 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #164] @ 2dd17c │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ b 2dc950 │ │ │ │ ldr r0, [pc, #136] @ 2dd180 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2dc99c │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 9ae568 │ │ │ │ + bl 9ae538 │ │ │ │ b 2dd07c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq lr, ip, r8, asr r2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r4, r0, r0, lsr #25 │ │ │ │ + rsbseq r4, r0, r0, ror ip │ │ │ │ @ instruction: 0x009ce1f4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq lr, ip, r0, ror #2 │ │ │ │ - rsbseq r6, r7, ip, asr #30 │ │ │ │ - rsbseq r4, r0, r0, asr #24 │ │ │ │ - rsbseq r9, ip, ip, ror #10 │ │ │ │ - rsbseq r4, r0, r8, lsr #24 │ │ │ │ + rsbseq r6, r7, ip, lsl pc │ │ │ │ + rsbseq r4, r0, r0, lsl ip │ │ │ │ + rsbseq r9, ip, ip, lsr r5 │ │ │ │ + ldrsheq r4, [r0], #-184 @ 0xffffff48 @ │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r4, r0, r8, asr #22 │ │ │ │ - rsbseq r6, r7, r4, lsr sp │ │ │ │ + rsbseq r4, r0, r8, lsl fp │ │ │ │ + rsbseq r6, r7, r4, lsl #26 │ │ │ │ andeq r2, r0, r0, ror #24 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrheq r4, [r0], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r4, r0, r0, lsl #15 │ │ │ │ adceq pc, r9, r4, lsl #13 │ │ │ │ - rsbseq r4, r0, r0, lsl r8 │ │ │ │ - rsbseq r6, r7, r0, asr #20 │ │ │ │ + rsbseq r4, r0, r0, ror #15 │ │ │ │ + rsbseq r6, r7, r0, lsl sl │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r4, r0, r0, lsl #15 │ │ │ │ - rsbseq r4, r0, r8, lsl #14 │ │ │ │ - rsbseq r4, r0, r4, lsl #12 │ │ │ │ - rsbseq r4, r0, r8, asr #13 │ │ │ │ + rsbseq r4, r0, r0, asr r7 │ │ │ │ + ldrsbeq r4, [r0], #-104 @ 0xffffff98 @ │ │ │ │ + ldrsbeq r4, [r0], #-84 @ 0xffffffac @ │ │ │ │ + @ instruction: 0x00704698 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3792] @ 0xed0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #2316] @ 2ddaac │ │ │ │ sub sp, sp, #268 @ 0x10c │ │ │ │ @@ -151637,15 +151637,15 @@ │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #132] @ 0x84 │ │ │ │ str r4, [sp, #136] @ 0x88 │ │ │ │ str r4, [sp, #140] @ 0x8c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #12] │ │ │ │ @@ -151653,15 +151653,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1328] @ 2ddad4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ b 2dd28c │ │ │ │ mvn r2, #0 │ │ │ │ lsl r3, r1, #23 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [r4, #152] @ 0x98 │ │ │ │ @@ -151797,15 +151797,15 @@ │ │ │ │ ldr r0, [pc, #780] @ 2ddadc │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ b 2dd28c │ │ │ │ ldrsb r0, [sp, #74] @ 0x4a │ │ │ │ bl 2d9240 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ @@ -151886,40 +151886,40 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2dd454 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aebc4 │ │ │ │ + bl 9aeb94 │ │ │ │ b 2dd454 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aecfc │ │ │ │ + bl 9aeccc │ │ │ │ b 2dd420 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aebc4 │ │ │ │ + bl 9aeb94 │ │ │ │ b 2dd64c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aecfc │ │ │ │ + bl 9aeccc │ │ │ │ b 2dd618 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aebc4 │ │ │ │ + bl 9aeb94 │ │ │ │ b 2dd760 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aecfc │ │ │ │ + bl 9aeccc │ │ │ │ b 2dd72c │ │ │ │ ldr r3, [pc, #300] @ 2ddae8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2dd4bc │ │ │ │ ldr r3, [pc, #252] @ 2ddacc │ │ │ │ @@ -151942,65 +151942,65 @@ │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2ddaec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2dd4bc │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aecfc │ │ │ │ + bl 9aeccc │ │ │ │ b 2dd920 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #96] @ 2ddaf0 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2dd4bc │ │ │ │ addseq sp, ip, r0, ror r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrsbeq r4, [r0], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r4, r0, r4, lsr #11 │ │ │ │ @ instruction: 0x009cd8b8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq sp, ip, r4, asr r8 │ │ │ │ - ldrsheq r4, [r0], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r4, r0, r8, asr #7 │ │ │ │ andeq r2, r0, ip, ror #25 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r4, r0, r0, ror #4 │ │ │ │ - ldrsbeq r3, [r0], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq r4, r0, ip, rrx │ │ │ │ + rsbseq r4, r0, r0, lsr r2 │ │ │ │ + rsbseq r3, r0, r4, lsr #17 │ │ │ │ + rsbseq r4, r0, ip, lsr r0 │ │ │ │ andeq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ andeq r1, r0, r8, ror r8 │ │ │ │ - rsbseq r3, r0, r0, lsr lr │ │ │ │ - rsbseq r3, r0, r4, asr #28 │ │ │ │ + rsbseq r3, r0, r0, lsl #28 │ │ │ │ + rsbseq r3, r0, r4, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3672] @ 0xe58 │ │ │ │ ldr r3, [pc, #3588] @ 2de910 │ │ │ │ sub sp, sp, #388 @ 0x184 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -152182,30 +152182,30 @@ │ │ │ │ str r0, [sp, #116] @ 0x74 │ │ │ │ mov r0, r4 │ │ │ │ bl 248b1c │ │ │ │ ldrh r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ bl 24ae68 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ - bl 9af578 │ │ │ │ + bl 9af548 │ │ │ │ ldr r3, [pc, #2872] @ 2de92c │ │ │ │ ldr r2, [pc, #2872] @ 2de930 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, r4 │ │ │ │ - bl 9acf38 │ │ │ │ + bl 9acf08 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9aba40 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9aba10 │ │ │ │ + bl 9ada68 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9aba48 │ │ │ │ + bl 9aba18 │ │ │ │ ldrb sl, [r5, #7] │ │ │ │ cmp sl, #0 │ │ │ │ bne 2de018 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r3, [r2, #12] │ │ │ │ add r2, r2, #16 │ │ │ │ @@ -152322,15 +152322,15 @@ │ │ │ │ b 2ddd84 │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ mvn r4, #21 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 2ddcbc │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ mvn r4, #3 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d9828 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ bl 248b1c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ @@ -152377,34 +152377,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [pc, #2112] @ 2de940 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r7, r8, r9, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2084] @ 2de944 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2ddcd4 │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ mov r8, #1 │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ lsr r7, r4, #31 │ │ │ │ str r4, [sp, #28] │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2de020 │ │ │ │ cmn r4, #4 │ │ │ │ beq 2de330 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ @@ -152517,15 +152517,15 @@ │ │ │ │ bne 2de208 │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2de280 │ │ │ │ b 2de208 │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ cmp sl, #0 │ │ │ │ beq 2de01c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d9828 │ │ │ │ mvn r4, #3 │ │ │ │ b 2de02c │ │ │ │ @@ -152551,15 +152551,15 @@ │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r2, [sp, #28] │ │ │ │ str sl, [sp, #136] @ 0x88 │ │ │ │ str sl, [sp, #140] @ 0x8c │ │ │ │ str sl, [sp, #144] @ 0x90 │ │ │ │ str sl, [sp, #148] @ 0x94 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [pc, #1424] @ 2de948 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ @@ -152567,15 +152567,15 @@ │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str sl, [sp, #16] │ │ │ │ mov fp, sl │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1376] @ 2de94c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 2ddd84 │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ @@ -152709,25 +152709,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ str r7, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #788] @ 2de960 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2de54c │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ bl 2da064 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 2de6c0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sl, #12] │ │ │ │ @@ -152813,28 +152813,28 @@ │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ str r7, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str fp, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 2de968 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 2ddd84 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [sp, #28] │ │ │ │ mov r4, r8 │ │ │ │ b 2de53c │ │ │ │ ldr r0, [pc, #336] @ 2de96c │ │ │ │ @@ -152843,96 +152843,96 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #324] @ 2de970 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2ddcd4 │ │ │ │ ldr r0, [pc, #296] @ 2de974 │ │ │ │ str fp, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #284] @ 2de978 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ mov fp, r4 │ │ │ │ b 2de3f0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ bge 2de44c │ │ │ │ b 2de020 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aebc4 │ │ │ │ + bl 9aeb94 │ │ │ │ b 2de4b4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aecfc │ │ │ │ + bl 9aeccc │ │ │ │ b 2de47c │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ mov r8, #1 │ │ │ │ mov sl, r7 │ │ │ │ str r7, [sp, #28] │ │ │ │ b 2de154 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #168] @ 2de97c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2de54c │ │ │ │ ldr r0, [pc, #144] @ 2de980 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 2ddd84 │ │ │ │ addseq sp, ip, r0, lsl r0 │ │ │ │ @ instruction: 0x009ccffc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x00703d98 │ │ │ │ - ldrsheq r8, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r3, r0, r8, ror #26 │ │ │ │ + rsbseq r8, sp, r0, asr #13 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq ip, ip, r8, lsl #28 │ │ │ │ muleq r0, r4, sp │ │ │ │ - ldrheq r3, [r0], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq r3, r0, ip, lsl #9 │ │ │ │ andeq r1, r0, r0, lsr #13 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r3, r0, r0, asr #18 │ │ │ │ - rsbseq r3, r0, r0, lsr #16 │ │ │ │ - rsbseq r0, sl, r4, asr sl │ │ │ │ - rsbseq r3, r0, r4, asr r5 │ │ │ │ - addeq r4, r0, r8, lsr ip │ │ │ │ - rsbseq ip, r8, ip, ror #3 │ │ │ │ - addeq r4, r0, ip, ror #22 │ │ │ │ + rsbseq r3, r0, r0, lsl r9 │ │ │ │ + ldrsheq r3, [r0], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r0, sl, r4, lsr #20 │ │ │ │ + rsbseq r3, r0, r4, lsr #10 │ │ │ │ + addeq r4, r0, r8, lsl #24 │ │ │ │ + ldrheq ip, [r8], #-28 @ 0xffffffe4 @ │ │ │ │ + addeq r4, r0, ip, lsr fp │ │ │ │ andeq r2, r0, r0, lsr sp │ │ │ │ - rsbseq r3, r0, r4, lsl #7 │ │ │ │ - rsbseq r3, r0, r4, lsl #4 │ │ │ │ - rsbseq r3, r0, r8, asr #2 │ │ │ │ - rsbseq r3, r0, r4, lsr #4 │ │ │ │ - rsbseq r3, r0, ip, asr r1 │ │ │ │ - rsbseq r0, sl, r0, asr #11 │ │ │ │ + rsbseq r3, r0, r4, asr r3 │ │ │ │ + ldrsbeq r3, [r0], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq r3, r0, r8, lsl r1 │ │ │ │ + ldrsheq r3, [r0], #-20 @ 0xffffffec @ │ │ │ │ rsbseq r3, r0, ip, lsr #2 │ │ │ │ - rsbseq r3, r0, r0, lsr r1 │ │ │ │ - @ instruction: 0x00703098 │ │ │ │ + @ instruction: 0x007a0590 │ │ │ │ + ldrsheq r3, [r0], #-12 @ │ │ │ │ + rsbseq r3, r0, r0, lsl #2 │ │ │ │ + rsbseq r3, r0, r8, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3816] @ 0xee8 │ │ │ │ sub sp, sp, #244 @ 0xf4 │ │ │ │ add r3, sp, #120 @ 0x78 │ │ │ │ ldr r1, [pc, #1256] @ 2dee8c │ │ │ │ @@ -153094,15 +153094,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #1520 @ 0x5f0 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 572fcc │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 2ded5c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -153136,15 +153136,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #104] @ 0x68 │ │ │ │ str r7, [sp, #108] @ 0x6c │ │ │ │ str r7, [sp, #112] @ 0x70 │ │ │ │ str r7, [sp, #116] @ 0x74 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ @@ -153153,15 +153153,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 2deec4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ b 2dea74 │ │ │ │ ldr fp, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sl, #8] │ │ │ │ mov r1, fp │ │ │ │ bl 24a964 │ │ │ │ subs r6, r0, #0 │ │ │ │ @@ -153211,70 +153211,70 @@ │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ stm sp, {r6, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 2deed0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2deb40 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [pc, #152] @ 2deed4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ b 2dea74 │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #100] @ 2deed8 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2deb40 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq ip, ip, ip, ror #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r3, r0, r8, lsr #32 │ │ │ │ + ldrsheq r2, [r0], #-248 @ 0xffffff08 @ │ │ │ │ ldrsbeq ip, [ip], r0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r7, ip, r8, lsr #2 │ │ │ │ - rsbseq fp, r8, r0, ror #23 │ │ │ │ + ldrsheq r7, [ip], #-8 @ │ │ │ │ + ldrheq fp, [r8], #-176 @ 0xffffff50 @ │ │ │ │ addseq fp, ip, ip, lsr #31 │ │ │ │ - addeq fp, r4, r4, ror #28 │ │ │ │ - rsbseq r2, r0, r4, asr #29 │ │ │ │ - rsbseq r2, r0, r8, lsr #8 │ │ │ │ + addeq fp, r4, r4, lsr lr │ │ │ │ + @ instruction: 0x00702e94 │ │ │ │ + ldrsheq r2, [r0], #-56 @ 0xffffffc8 @ │ │ │ │ andeq r1, r0, r4, lsr #3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r2, r0, ip, lsr sp │ │ │ │ - strdeq fp, [pc], #-56 @ │ │ │ │ - andeq r3, r0, ip, lsl #5 │ │ │ │ rsbseq r2, r0, ip, lsl #26 │ │ │ │ - rsbseq r2, r0, r4, asr #24 │ │ │ │ - rsbseq r2, r0, r0, lsl #26 │ │ │ │ + rsbeq fp, pc, r8, asr #7 │ │ │ │ + andeq r3, r0, ip, lsl #5 │ │ │ │ + ldrsbeq r2, [r0], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r2, r0, r4, lsl ip │ │ │ │ + ldrsbeq r2, [r0], #-192 @ 0xffffff40 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #812] @ 2df220 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ ldr r3, [pc, #808] @ 2df224 │ │ │ │ @@ -153368,22 +153368,22 @@ │ │ │ │ str r3, [r7, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ bge 2defb4 │ │ │ │ ldr r0, [pc, #472] @ 2df244 │ │ │ │ mvn r4, #89 @ 0x59 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ b 2deff8 │ │ │ │ ldr r0, [pc, #456] @ 2df248 │ │ │ │ ldr r1, [pc, #456] @ 2df24c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #13 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99888c │ │ │ │ + bl 99885c │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ b 2defc8 │ │ │ │ ldr r1, [pc, #432] @ 2df250 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 52b7d4 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ @@ -153412,26 +153412,26 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str sl, [sp, #32] │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 2df260 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2def64 │ │ │ │ ldr r3, [pc, #264] @ 2df264 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2deff8 │ │ │ │ ldr r3, [pc, #232] @ 2df258 │ │ │ │ @@ -153451,60 +153451,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r7, r8, r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2df268 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2deff8 │ │ │ │ ldr r0, [pc, #132] @ 2df26c │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2def64 │ │ │ │ ldr r0, [pc, #108] @ 2df270 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2deff8 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq fp, ip, r0, lsr #24 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r5, r1, r4, asr #2 │ │ │ │ + rsbseq r5, r1, r4, lsl r1 │ │ │ │ @ instruction: 0x009cbbd8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - ldrheq r2, [r0], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq r2, r0, r4, lsr #25 │ │ │ │ - @ instruction: 0x00715098 │ │ │ │ + rsbseq r2, r0, r4, lsl #25 │ │ │ │ + rsbseq r2, r0, r4, ror ip │ │ │ │ + rsbseq r5, r1, r8, rrx │ │ │ │ addseq fp, ip, r8, lsl #22 │ │ │ │ - ldrsbeq r2, [r0], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq r2, r0, r4, lsr #23 │ │ │ │ adceq sp, r9, ip, lsl #10 │ │ │ │ - rsbseq r2, r0, r8, lsl #24 │ │ │ │ - rsbseq r2, pc, ip, lsr #8 │ │ │ │ + ldrsbeq r2, [r0], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsheq r2, [pc], #-60 @ │ │ │ │ muleq r0, r0, r1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r2, r0, r4, ror sl │ │ │ │ + rsbseq r2, r0, r4, asr #20 │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ - rsbseq r2, r0, r4, ror fp │ │ │ │ - rsbseq r2, r0, r8, lsl #20 │ │ │ │ - rsbseq r2, r0, r0, lsl #23 │ │ │ │ + rsbseq r2, r0, r4, asr #22 │ │ │ │ + ldrsbeq r2, [r0], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq r2, r0, r0, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #472] @ 2df464 │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #468] @ 2df468 │ │ │ │ @@ -153623,15 +153623,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ strh r3, [sp, #28] │ │ │ │ b 2df308 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq fp, ip, r8, lsl #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r2, r0, r4, ror #21 │ │ │ │ + ldrheq r2, [r0], #-164 @ 0xffffff5c @ │ │ │ │ @ instruction: 0x009cb7f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ @@ -153808,28 +153808,28 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2d9828 │ │ │ │ cmp r9, #0 │ │ │ │ beq 2df6b4 │ │ │ │ b 2df6a8 │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aecfc │ │ │ │ + bl 9aeccc │ │ │ │ b 2df628 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d9828 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d9828 │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2df520 │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aebc4 │ │ │ │ + bl 9aeb94 │ │ │ │ b 2df6c0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ @@ -153924,26 +153924,26 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2d9828 │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2df51c │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aebc4 │ │ │ │ + bl 9aeb94 │ │ │ │ b 2df51c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2df51c │ │ │ │ b 2df918 │ │ │ │ addseq fp, ip, r0, ror r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrsbeq r2, [r0], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r2, r0, r8, lsr #17 │ │ │ │ @ instruction: 0x009cb5d8 │ │ │ │ - rsbseq lr, r7, r4, ror #9 │ │ │ │ + ldrheq lr, [r7], #-68 @ 0xffffffbc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #992] @ 2dfd4c │ │ │ │ ldr r3, [pc, #992] @ 2dfd50 │ │ │ │ @@ -154093,28 +154093,28 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ strd r8, [sp, #16] │ │ │ │ stm sp, {r6, sl} │ │ │ │ str fp, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #380] @ 2dfd74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d9828 │ │ │ │ b 2dfa30 │ │ │ │ ldrb r2, [fp, #1] │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne 2dfac4 │ │ │ │ @@ -154150,15 +154150,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str fp, [sp, #12] │ │ │ │ @@ -154167,53 +154167,53 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #144] @ 2dfd7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ b 2dfa20 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #124] @ 2dfd80 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ b 2dfa20 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ 2dfd84 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp, #16] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2dfbfc │ │ │ │ addseq fp, ip, ip, lsr #3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r2, r0, r4, lsl #8 │ │ │ │ + ldrsbeq r2, [r0], #-52 @ 0xffffffcc @ │ │ │ │ addseq fp, ip, r0, lsr #2 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ ldrsbeq fp, [ip], r0 │ │ │ │ - ldrheq sl, [r8], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq sl, r8, ip, lsl #23 │ │ │ │ andeq r5, r0, r0, lsl r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r2, r0, r0, ror #4 │ │ │ │ + rsbseq r2, r0, r0, lsr r2 │ │ │ │ andeq r1, r0, r8, ror #8 │ │ │ │ - ldrsheq r2, [r0], #-0 @ │ │ │ │ - rsbseq r2, r0, r8, lsl #2 │ │ │ │ - rsbseq r2, r0, r4, ror r1 │ │ │ │ + rsbseq r2, r0, r0, asr #1 │ │ │ │ + ldrsbeq r2, [r0], #-8 @ │ │ │ │ + rsbseq r2, r0, r4, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r1, [pc, #612] @ 2e0004 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ ldr r2, [pc, #608] @ 2e0008 │ │ │ │ @@ -154342,48 +154342,48 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r9, sl, fp} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 2e0028 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b 2dfe20 │ │ │ │ ldr r0, [pc, #76] @ 2e002c │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b 2dfe20 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq sl, ip, r4, ror sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r2, r0, ip, lsl r1 │ │ │ │ + rsbseq r2, r0, ip, ror #1 │ │ │ │ addseq sl, ip, r0, lsr #26 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009cacd0 │ │ │ │ andeq r4, r0, r8, asr #9 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r1, r0, r4, lsr pc │ │ │ │ - rsbseq r1, r0, r0, asr pc │ │ │ │ + rsbseq r1, r0, r4, lsl #30 │ │ │ │ + rsbseq r1, r0, r0, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3808] @ 0xee0 │ │ │ │ ldr ip, [pc, #888] @ 2e03c0 │ │ │ │ ldr r3, [pc, #888] @ 2e03c4 │ │ │ │ sub sp, sp, #252 @ 0xfc │ │ │ │ @@ -154515,15 +154515,15 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ @@ -154531,15 +154531,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 2e03e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr sl, [sp, #68] @ 0x44 │ │ │ │ b 2e00fc │ │ │ │ ldr r3, [pc, #316] @ 2e03ec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e017c │ │ │ │ @@ -154565,68 +154565,68 @@ │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp, #24] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 2e03f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2e017c │ │ │ │ ldrd r0, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ mov r3, sl │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #112] @ 2e03f4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr sl, [sp, #68] @ 0x44 │ │ │ │ b 2e00fc │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #16] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 2e03f8 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2e017c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009caad0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrheq r1, [r0], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r1, r0, ip, lsl #29 │ │ │ │ addseq sl, ip, r0, asr sl │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r1, r0, r0, asr #29 │ │ │ │ + @ instruction: 0x00701e90 │ │ │ │ addseq sl, ip, r8, ror r9 │ │ │ │ andeq r4, r0, r4, asr #26 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r1, r0, r0, ror #25 │ │ │ │ + ldrheq r1, [r0], #-192 @ 0xffffff40 @ │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldrheq r1, [r0], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq r1, r0, r4, asr #24 │ │ │ │ - rsbseq r1, r0, r4, asr #25 │ │ │ │ + rsbseq r1, r0, ip, lsl #25 │ │ │ │ + rsbseq r1, r0, r4, lsl ip │ │ │ │ + @ instruction: 0x00701c94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3816] @ 0xee8 │ │ │ │ ldr ip, [pc, #808] @ 2e073c │ │ │ │ ldr r3, [pc, #808] @ 2e0740 │ │ │ │ sub sp, sp, #244 @ 0xf4 │ │ │ │ @@ -154757,30 +154757,30 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #76] @ 0x4c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {sl, fp} │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 2e0764 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2e04cc │ │ │ │ ldr r3, [pc, #248] @ 2e0768 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e0594 │ │ │ │ ldr r3, [pc, #216] @ 2e075c │ │ │ │ @@ -154799,57 +154799,57 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ str r7, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 2e076c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2e0594 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #92] @ 2e0770 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2e04cc │ │ │ │ ldr r0, [pc, #76] @ 2e0774 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2e0594 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq sl, ip, r4, lsl #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r1, r0, r0, lsr ip │ │ │ │ + rsbseq r1, r0, r0, lsl #24 │ │ │ │ addseq sl, ip, r0, ror r6 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq sl, ip, r4, lsr #12 │ │ │ │ - rsbseq r1, r4, r8, lsr #10 │ │ │ │ + ldrsheq r1, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ andeq r2, r0, r4, lsr r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r1, r0, r8, ror #20 │ │ │ │ + rsbseq r1, r0, r8, lsr sl │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - rsbseq r1, r0, r8, ror #20 │ │ │ │ - ldrsheq r1, [r0], #-156 @ 0xffffff64 @ │ │ │ │ - rsbseq r1, r0, ip, asr sl │ │ │ │ + rsbseq r1, r0, r8, lsr sl │ │ │ │ + rsbseq r1, r0, ip, asr #19 │ │ │ │ + rsbseq r1, r0, ip, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #436] @ 2e0944 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #432] @ 2e0948 │ │ │ │ @@ -154935,47 +154935,47 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r7, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 2e0968 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ b 2e07fc │ │ │ │ ldr r0, [pc, #72] @ 2e096c │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ b 2e07fc │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq sl, ip, r8, lsl #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq sl, [pc], #-140 @ │ │ │ │ + rsbeq sl, pc, ip, lsr #17 │ │ │ │ addseq sl, ip, r4, asr #6 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009ca2d0 │ │ │ │ andeq r1, r0, r4, asr #5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r1, r0, r8, lsr #17 │ │ │ │ - rsbseq r1, r0, r4, asr #17 │ │ │ │ + rsbseq r1, r0, r8, ror r8 │ │ │ │ + @ instruction: 0x00701894 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ mov r2, #0 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ mov r3, #0 │ │ │ │ @@ -155119,15 +155119,15 @@ │ │ │ │ str r8, [sp, #100] @ 0x64 │ │ │ │ b 2e0b20 │ │ │ │ ldr r0, [pc, #796] @ 2e0edc │ │ │ │ ldr r1, [pc, #796] @ 2e0ee0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #15 │ │ │ │ - bl 99888c │ │ │ │ + bl 99885c │ │ │ │ mvn r9, #19 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 2d9828 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl 2db1e4 │ │ │ │ @@ -155150,22 +155150,22 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #688] @ 2e0ee8 │ │ │ │ ldr r1, [pc, #688] @ 2e0eec │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #14 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ - bl 99888c │ │ │ │ + bl 99885c │ │ │ │ b 2e0a20 │ │ │ │ ldr r0, [pc, #664] @ 2e0ef0 │ │ │ │ ldr r1, [pc, #664] @ 2e0ef4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #16 │ │ │ │ - bl 99888c │ │ │ │ + bl 99885c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ mvn r9, #94 @ 0x5e │ │ │ │ bl 2d9828 │ │ │ │ b 2e0be0 │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ @@ -155222,25 +155222,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 2e0f08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2e0bd4 │ │ │ │ ldr r3, [pc, #364] @ 2e0f0c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 2e0a10 │ │ │ │ ldr r3, [pc, #332] @ 2e0f00 │ │ │ │ @@ -155262,28 +155262,28 @@ │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 2e0f10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ b 2e0a10 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ movne r9, fp │ │ │ │ @@ -155294,51 +155294,51 @@ │ │ │ │ mvn r9, #0 │ │ │ │ b 2e0c84 │ │ │ │ ldr r0, [pc, #152] @ 2e0f14 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ b 2e0a10 │ │ │ │ mov r6, r4 │ │ │ │ b 2e0ccc │ │ │ │ ldr r0, [pc, #116] @ 2e0f18 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2e0bd4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq sl, ip, r4, lsl #3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrsbeq r0, [r0], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r0, r0, ip, lsr #23 │ │ │ │ addseq sl, ip, r4, lsr r1 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r8, fp, r8, lsl #7 │ │ │ │ - rsbseq r1, r0, ip, ror #16 │ │ │ │ + rsbseq r8, fp, r8, asr r3 │ │ │ │ + rsbseq r1, r0, ip, lsr r8 │ │ │ │ adceq fp, r9, ip, asr #19 │ │ │ │ - rsbseq r1, r0, r0, lsl r7 │ │ │ │ + rsbseq r1, r0, r0, ror #13 │ │ │ │ addseq r9, ip, r8, lsr #30 │ │ │ │ adceq fp, r9, r4, asr r9 │ │ │ │ - rsbseq r1, r0, r4, ror #12 │ │ │ │ + rsbseq r1, r0, r4, lsr r6 │ │ │ │ adceq fp, r9, r4, lsr r9 │ │ │ │ - rsbseq r1, r0, ip, lsr #13 │ │ │ │ - rsbseq r2, r7, r0, asr #25 │ │ │ │ + rsbseq r1, r0, ip, ror r6 │ │ │ │ + @ instruction: 0x00772c90 │ │ │ │ andeq r3, r0, ip, asr #15 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrsbeq r1, [r0], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r1, r0, r4, lsr #11 │ │ │ │ andeq r2, r0, r0, ror #26 │ │ │ │ - rsbseq r1, r0, r4, ror #7 │ │ │ │ - rsbseq r1, r0, r4, ror #7 │ │ │ │ - ldrsheq r1, [r0], #-72 @ 0xffffffb8 @ │ │ │ │ + ldrheq r1, [r0], #-52 @ 0xffffffcc @ │ │ │ │ + ldrheq r1, [r0], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r1, r0, r8, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r1, [pc, #636] @ 2e11b0 │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ @@ -155468,53 +155468,53 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strd r8, [sp, #16] │ │ │ │ str fp, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 2e11d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ b 2e0fc8 │ │ │ │ ldr r0, [pc, #76] @ 2e11d8 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r2, [sp] │ │ │ │ mov r1, sl │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ b 2e0fc8 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009c9bd8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r1, r0, r4, ror #8 │ │ │ │ + rsbseq r1, r0, r4, lsr r4 │ │ │ │ addseq r9, ip, r8, ror fp │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r9, ip, r0, lsl fp │ │ │ │ andeq r5, r0, r8, lsr #3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r1, r0, r0, ror r2 │ │ │ │ - @ instruction: 0x0070129c │ │ │ │ + rsbseq r1, r0, r0, asr #4 │ │ │ │ + rsbseq r1, r0, ip, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #1236] @ 2e16c8 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #1232] @ 2e16cc │ │ │ │ @@ -155728,28 +155728,28 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ str r6, [sp, #68] @ 0x44 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 2e16f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ b 2e127c │ │ │ │ ldr fp, [r6, #4] │ │ │ │ ldr r0, [sl, #8] │ │ │ │ mov r1, fp │ │ │ │ bl 24a964 │ │ │ │ subs r9, r0, #0 │ │ │ │ @@ -155783,69 +155783,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 2e16fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d9828 │ │ │ │ b 2e1398 │ │ │ │ ldr r0, [pc, #140] @ 2e1700 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ b 2e127c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r0, [pc, #104] @ 2e1704 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d9828 │ │ │ │ b 2e1398 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r9, ip, r0, lsr #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrsbeq r0, [r0], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq r0, r0, r0, lsr #25 │ │ │ │ addseq r9, ip, r8, asr #17 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r1, pc, r8, lsr r7 @ │ │ │ │ + rsbseq r1, pc, r8, lsl #14 │ │ │ │ addseq r9, ip, ip, asr r7 │ │ │ │ - rsbseq r1, pc, r0, lsl r6 @ │ │ │ │ + rsbseq r1, pc, r0, ror #11 │ │ │ │ andeq r2, r0, ip, asr r1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrsheq r0, [r0], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq r0, r0, r8, asr #29 │ │ │ │ andeq r3, r0, r0, lsr #19 │ │ │ │ - rsbseq r0, r0, r0, lsr #29 │ │ │ │ - rsbseq r0, r0, r0, asr #28 │ │ │ │ - rsbseq r0, r0, r8, lsl #29 │ │ │ │ + rsbseq r0, r0, r0, ror lr │ │ │ │ + rsbseq r0, r0, r0, lsl lr │ │ │ │ + rsbseq r0, r0, r8, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3840] @ 0xf00 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1032] @ 2e1b2c │ │ │ │ ldr r3, [pc, #1032] @ 2e1b30 │ │ │ │ @@ -156022,15 +156022,15 @@ │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r5, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp, #108] @ 0x6c │ │ │ │ str r5, [sp, #112] @ 0x70 │ │ │ │ str r5, [sp, #116] @ 0x74 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ str r8, [sp, #8] │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ ldrd r2, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ @@ -156044,15 +156044,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 2e1b50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 2e179c │ │ │ │ ldr r3, [pc, #256] @ 2e1b54 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e1894 │ │ │ │ @@ -156071,60 +156071,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2e1b58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2e1894 │ │ │ │ ldrd r0, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp, #32] │ │ │ │ ldrd r0, [sp, #64] @ 0x40 │ │ │ │ mov r3, r8 │ │ │ │ strd r0, [sp, #24] │ │ │ │ ldrd r0, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #12] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r0, [pc, #96] @ 2e1b5c │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {sl, fp} │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 2e179c │ │ │ │ ldr r0, [pc, #72] @ 2e1b60 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2e1894 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009c93f4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r0, r0, r0, lsl #28 │ │ │ │ + ldrsbeq r0, [r0], #-208 @ 0xffffff30 @ │ │ │ │ addseq r9, ip, r4, lsr #7 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r9, ip, r4, ror #4 │ │ │ │ muleq r0, ip, fp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r0, r0, r8, lsr #22 │ │ │ │ + ldrsheq r0, [r0], #-168 @ 0xffffff58 @ │ │ │ │ andeq r4, r0, r8, lsl #23 │ │ │ │ - rsbseq r0, r0, r4, lsl #23 │ │ │ │ - rsbseq r0, r0, r0, ror #21 │ │ │ │ - rsbseq r0, r0, r0, ror #22 │ │ │ │ + rsbseq r0, r0, r4, asr fp │ │ │ │ + ldrheq r0, [r0], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r0, r0, r0, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3696] @ 0xe70 │ │ │ │ ldr r7, [pc, #1180] @ 2e2018 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1176] @ 2e201c │ │ │ │ @@ -156242,15 +156242,15 @@ │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ ldr sl, [ip, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ sub sl, sl, #24 │ │ │ │ strd r2, [sp, #240] @ 0xf0 │ │ │ │ beq 2e1d68 │ │ │ │ mov r0, sl │ │ │ │ - bl 9d4db0 │ │ │ │ + bl 9d4d80 │ │ │ │ cmp sl, r1 │ │ │ │ subne sl, sl, r1 │ │ │ │ moveq sl, r1 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ mov r1, r6 │ │ │ │ ldrd r6, [fp, #48] @ 0x30 │ │ │ │ add r3, sp, #264 @ 0x108 │ │ │ │ @@ -156340,28 +156340,28 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str sl, [sp, #16] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 2e2044 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2e1c74 │ │ │ │ ldr r3, [pc, #292] @ 2e2048 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ beq 2e1c20 │ │ │ │ @@ -156383,65 +156383,65 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #76] @ 0x4c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str fp, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2e204c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ b 2e1c20 │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ mov r3, fp │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #116] @ 2e2050 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ b 2e1c20 │ │ │ │ ldr r0, [pc, #96] @ 2e2054 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2e1c74 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ umullseq r8, ip, r0, pc @ │ │ │ │ umullseq r8, ip, r4, pc @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrheq r0, [r0], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r0, r0, r4, lsl #21 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r8, ip, r8, lsl #29 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - ldrsbeq r2, [r0], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r2, r0, ip, lsr #11 │ │ │ │ andeq r4, r0, r4, ror #2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r0, r0, r8, lsl #16 │ │ │ │ + ldrsbeq r0, [r0], #-120 @ 0xffffff88 @ │ │ │ │ andeq r1, r0, r4, lsl #5 │ │ │ │ - rsbseq r0, r0, r8, ror #13 │ │ │ │ - rsbseq r0, r0, r8, lsl #14 │ │ │ │ - rsbseq r0, r0, ip, ror r7 │ │ │ │ + ldrheq r0, [r0], #-104 @ 0xffffff98 @ │ │ │ │ + ldrsbeq r0, [r0], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r0, r0, ip, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #656] @ 2e2300 │ │ │ │ ldr r3, [pc, #656] @ 2e2304 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -156543,23 +156543,23 @@ │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #32 │ │ │ │ str r8, [sp, #32] │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 2e2328 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 2e20dc │ │ │ │ ldr r3, [pc, #236] @ 2e232c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e2148 │ │ │ │ @@ -156579,54 +156579,54 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #32 │ │ │ │ str sl, [sp, #32] │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r7, r9, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 2e2330 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2e2148 │ │ │ │ ldr r0, [pc, #108] @ 2e2334 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 2e20dc │ │ │ │ ldr r0, [pc, #80] @ 2e2338 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2e2148 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r8, ip, ip, lsr #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r1, r7, r0, lsl #18 │ │ │ │ + ldrsbeq r1, [r7], #-128 @ 0xffffff80 @ │ │ │ │ addseq r8, ip, r4, ror #20 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r4, sp, r4, lsr #4 │ │ │ │ + ldrsheq r4, [sp], #-20 @ 0xffffffec @ │ │ │ │ addseq r8, ip, ip, lsr #19 │ │ │ │ andeq r3, r0, ip, ror #8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r0, r0, r4, lsr #11 │ │ │ │ + rsbseq r0, r0, r4, ror r5 │ │ │ │ andeq r4, r0, ip, lsl #26 │ │ │ │ - rsbseq r0, r0, ip, ror #10 │ │ │ │ - rsbseq r0, r0, ip, lsr #10 │ │ │ │ - rsbseq r0, r0, r8, ror #10 │ │ │ │ + rsbseq r0, r0, ip, lsr r5 │ │ │ │ + ldrsheq r0, [r0], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq r0, r0, r8, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #464] @ 2e2524 │ │ │ │ sub sp, sp, #32 │ │ │ │ ldr r1, [pc, #460] @ 2e2528 │ │ │ │ @@ -156734,24 +156734,24 @@ │ │ │ │ mov r4, r0 │ │ │ │ bne 2e2510 │ │ │ │ cmp r4, #0 │ │ │ │ moveq r4, #7 │ │ │ │ b 2e2498 │ │ │ │ add r0, r8, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aecfc │ │ │ │ + bl 9aeccc │ │ │ │ b 2e24d0 │ │ │ │ add r0, r8, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aebc4 │ │ │ │ + bl 9aeb94 │ │ │ │ b 2e24f4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r8, ip, r0, asr #15 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq pc, pc, r8, asr fp @ │ │ │ │ + rsbeq pc, pc, r8, lsr #22 │ │ │ │ addseq r8, ip, r4, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #1060] @ 2e2974 │ │ │ │ @@ -156922,27 +156922,27 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ strd r8, [sp, #16] │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #380] @ 2e29a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d9828 │ │ │ │ b 2e262c │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne 2e26c0 │ │ │ │ @@ -156979,15 +156979,15 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -156996,52 +156996,52 @@ │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #140] @ 2e29ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2e2618 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [pc, #124] @ 2e29b0 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2e2618 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 2e29b4 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2e282c │ │ │ │ addseq r8, ip, r8, asr #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrheq r0, [r0], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r0, r0, r0, lsl #5 │ │ │ │ addseq r8, ip, r4, lsr #10 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009c84d4 │ │ │ │ andeq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ - rsbseq r7, r8, ip, lsl #31 │ │ │ │ + rsbseq r7, r8, ip, asr pc │ │ │ │ andeq r2, r0, ip, asr #5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r0, r0, ip, ror #1 │ │ │ │ + ldrheq r0, [r0], #-12 @ │ │ │ │ andeq r3, r0, ip, ror #12 │ │ │ │ - rsbeq pc, pc, r0, ror pc @ │ │ │ │ - @ instruction: 0x006fff98 │ │ │ │ - strdeq pc, [pc], #-252 @ │ │ │ │ + rsbeq pc, pc, r0, asr #30 │ │ │ │ + rsbeq pc, pc, r8, ror #30 │ │ │ │ + rsbeq pc, pc, ip, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1004] @ 2e2dc0 │ │ │ │ ldr r3, [pc, #1004] @ 2e2dc4 │ │ │ │ @@ -157195,26 +157195,26 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #384] @ 2e2de8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2d9828 │ │ │ │ b 2e2aa0 │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne 2e2b3c │ │ │ │ @@ -157250,15 +157250,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #12] │ │ │ │ @@ -157267,54 +157267,54 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #148] @ 2e2df0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ b 2e2a90 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #128] @ 2e2df4 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ b 2e2a90 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #76] @ 2e2df8 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2e2c6c │ │ │ │ addseq r8, ip, r4, asr #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq pc, pc, r0, ror pc @ │ │ │ │ + rsbeq pc, pc, r0, asr #30 │ │ │ │ ldrheq r8, [ip], r4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r8, ip, r8, asr r0 │ │ │ │ - rsbseq r7, r8, r8, asr #22 │ │ │ │ + rsbseq r7, r8, r8, lsl fp │ │ │ │ @ instruction: 0x000038bc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq pc, [pc], #-208 @ │ │ │ │ + rsbeq pc, pc, r0, lsr #27 │ │ │ │ muleq r0, ip, ip │ │ │ │ - rsbeq pc, pc, r4, asr ip @ │ │ │ │ - rsbeq pc, pc, r4, ror ip @ │ │ │ │ - ldrdeq pc, [pc], #-196 @ │ │ │ │ + rsbeq pc, pc, r4, lsr #24 │ │ │ │ + rsbeq pc, pc, r4, asr #24 │ │ │ │ + rsbeq pc, pc, r4, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #1092] @ 2e325c │ │ │ │ ldr r3, [pc, #1092] @ 2e3260 │ │ │ │ @@ -157456,15 +157456,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #96] @ 0x60 │ │ │ │ str fp, [sp, #100] @ 0x64 │ │ │ │ str fp, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #108] @ 0x6c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -157473,15 +157473,15 @@ │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #492] @ 2e3280 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2e2ed4 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 2d9284 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ str r8, [sp, #8] │ │ │ │ bic r0, r0, #73728 @ 0x12000 │ │ │ │ @@ -157552,64 +157552,64 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ strd r2, [sp, #32] │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ stm sp, {r7, r8, r9, sl} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2e328c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2e2fa0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [pc, #128] @ 2e3290 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2e2ed4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #92] @ 2e3294 │ │ │ │ strd r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2e2fa0 │ │ │ │ addseq r7, ip, r0, lsl #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq pc, pc, r4, asr ip @ │ │ │ │ + rsbeq pc, pc, r4, lsr #24 │ │ │ │ addseq r7, ip, ip, ror #24 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r7, ip, r8, lsl ip │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, pc, r8, asr #20 │ │ │ │ - rsbeq lr, pc, ip, asr #14 │ │ │ │ + rsbeq pc, pc, r8, lsl sl @ │ │ │ │ + rsbeq lr, pc, ip, lsl r7 @ │ │ │ │ andeq r3, r0, r0, lsr #10 │ │ │ │ - rsbeq pc, pc, r4, ror #18 │ │ │ │ - rsbeq pc, pc, r8, lsl #18 │ │ │ │ - rsbeq pc, pc, ip, ror #18 │ │ │ │ + rsbeq pc, pc, r4, lsr r9 @ │ │ │ │ + ldrdeq pc, [pc], #-136 @ │ │ │ │ + rsbeq pc, pc, ip, lsr r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3848] @ 0xf08 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1236] @ 2e3788 │ │ │ │ ldr r3, [pc, #1236] @ 2e378c │ │ │ │ @@ -157786,27 +157786,27 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r7, r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #524] @ 2e37b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2e339c │ │ │ │ ldr r2, [pc, #512] @ 2e37b8 │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ mov r1, #7 │ │ │ │ @@ -157854,28 +157854,28 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp] │ │ │ │ str fp, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 2e37c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ b 2e3374 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d9284 │ │ │ │ bic r9, r0, #73728 @ 0x12000 │ │ │ │ bic r9, r9, #320 @ 0x140 │ │ │ │ b 2e3468 │ │ │ │ @@ -157906,44 +157906,44 @@ │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #128] @ 2e37c8 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #16] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2e339c │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #96] @ 2e37cc │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ b 2e3374 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r7, ip, r4, ror #16 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, ip, r0, lsl r8 │ │ │ │ - rsbseq pc, lr, ip, lsl #16 │ │ │ │ + ldrsbeq pc, [lr], #-124 @ 0xffffff84 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r7, ip, r8, asr r7 │ │ │ │ andeq r0, r0, r3, lsl #12 │ │ │ │ - strheq lr, [pc], #-52 @ │ │ │ │ + rsbeq lr, pc, r4, lsl #7 │ │ │ │ andeq r3, r0, ip, asr #4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, pc, r8, asr #13 │ │ │ │ - ldrdeq r7, [pc], #-168 @ │ │ │ │ + @ instruction: 0x006ff698 │ │ │ │ + rsbeq r7, pc, r8, lsr #21 │ │ │ │ andeq r1, r0, r8, ror #1 │ │ │ │ - rsbeq pc, pc, r0, asr r5 @ │ │ │ │ - rsbeq lr, pc, r4, lsl #3 │ │ │ │ - rsbeq pc, pc, r8, ror r5 @ │ │ │ │ - rsbeq pc, pc, ip, asr #9 │ │ │ │ + rsbeq pc, pc, r0, lsr #10 │ │ │ │ + rsbeq lr, pc, r4, asr r1 @ │ │ │ │ + rsbeq pc, pc, r8, asr #10 │ │ │ │ + @ instruction: 0x006ff49c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #412] @ 2e3988 │ │ │ │ ldr r3, [pc, #412] @ 2e398c │ │ │ │ @@ -157980,15 +157980,15 @@ │ │ │ │ bl 2e5fac │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2e3928 │ │ │ │ ldr r0, [r8, #60] @ 0x3c │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ sub r0, r0, #24 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d4b90 │ │ │ │ + bl 9d4b60 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r8, [pc, #256] @ 2e3994 │ │ │ │ ldr sl, [sp, #72] @ 0x48 │ │ │ │ add r8, pc, r8 │ │ │ │ subs r4, r0, #0 │ │ │ │ ldrd r0, [sp, #120] @ 0x78 │ │ │ │ @@ -158001,25 +158001,25 @@ │ │ │ │ movne fp, r9 │ │ │ │ asrne r4, r9, #31 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #32] │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ moveq r9, fp │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #24] │ │ │ │ ldrd r0, [sp, #88] @ 0x58 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #80] @ 0x50 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mul r1, r9, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, #7 │ │ │ │ @@ -158048,16 +158048,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r7, ip, ip, lsr #6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r0, r7, r0, ror r1 │ │ │ │ - rsbeq pc, pc, r0, lsl #9 │ │ │ │ + rsbseq r0, r7, r0, asr #2 │ │ │ │ + rsbeq pc, pc, r0, asr r4 @ │ │ │ │ @ instruction: 0x009c71d4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #568] @ 2e3bec │ │ │ │ ldr r1, [pc, #568] @ 2e3bf0 │ │ │ │ @@ -158101,17 +158101,17 @@ │ │ │ │ bne 2e3a34 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #0 │ │ │ │ add r6, r4, #8 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ strb r3, [r4, #7] │ │ │ │ - bl 9add48 │ │ │ │ + bl 9add18 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9aded0 │ │ │ │ + bl 9adea0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e3ac8 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2db1e4 │ │ │ │ ldr r2, [pc, #372] @ 2e3c00 │ │ │ │ ldr r3, [pc, #352] @ 2e3bf0 │ │ │ │ @@ -158149,15 +158149,15 @@ │ │ │ │ strne r1, [r3, #24] │ │ │ │ str r4, [r2] │ │ │ │ mov r1, #7 │ │ │ │ str r2, [r4, #24] │ │ │ │ b 2e3a7c │ │ │ │ ldr r0, [pc, #224] @ 2e3c04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998450 │ │ │ │ + bl 998420 │ │ │ │ mov r1, #7 │ │ │ │ b 2e3a7c │ │ │ │ ldr r2, [pc, #208] @ 2e3c08 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e3a1c │ │ │ │ @@ -158176,49 +158176,49 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 2e3c14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrh r8, [r5, #4] │ │ │ │ ldrsh r3, [sp, #30] │ │ │ │ b 2e3a1c │ │ │ │ ldr r0, [pc, #72] @ 2e3c18 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrh r8, [r5, #4] │ │ │ │ ldrsh r3, [sp, #30] │ │ │ │ b 2e3a1c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r7, ip, r8, ror #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq pc, pc, ip, lsl r7 @ │ │ │ │ + rsbseq pc, pc, ip, ror #13 │ │ │ │ addseq r7, ip, r8, lsr #2 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ umullseq r7, ip, r0, r0 │ │ │ │ - rsbeq pc, pc, ip, asr r2 @ │ │ │ │ + rsbeq pc, pc, ip, lsr #4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, pc, ip, ror #2 │ │ │ │ - rsbeq pc, pc, r0, lsl #3 │ │ │ │ + rsbeq pc, pc, ip, lsr r1 @ │ │ │ │ + rsbeq pc, pc, r0, asr r1 @ │ │ │ │ │ │ │ │ 002e3c1c : │ │ │ │ ldrh r0, [r0] │ │ │ │ add r0, r0, #24 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002e3c28 : │ │ │ │ @@ -158269,20 +158269,20 @@ │ │ │ │ bne 2e3cf0 │ │ │ │ ldr r5, [pc, #168] @ 2e3d8c │ │ │ │ add r5, pc, r5 │ │ │ │ b 2e3cf0 │ │ │ │ ldr r5, [pc, #160] @ 2e3d90 │ │ │ │ add r5, pc, r5 │ │ │ │ add r0, r4, #8 │ │ │ │ - bl 9add30 │ │ │ │ + bl 9add00 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ad3e8 │ │ │ │ + bl 9ad3b8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9ada38 │ │ │ │ + b 9ada08 │ │ │ │ ldr r5, [pc, #128] @ 2e3d94 │ │ │ │ add r5, pc, r5 │ │ │ │ b 2e3cf0 │ │ │ │ ldr r3, [pc, #120] @ 2e3d98 │ │ │ │ sub r2, r2, #100 @ 0x64 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ lsr r3, r3, r2 │ │ │ │ @@ -158354,41 +158354,41 @@ │ │ │ │ cmp r3, #0 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ beq 2e3ed8 │ │ │ │ ldr r1, [pc, #192] @ 2e3ef8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9a28d0 │ │ │ │ + bl 9a28a0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a1fe0 │ │ │ │ + bl 9a1fb0 │ │ │ │ ldr r3, [r6, #288] @ 0x120 │ │ │ │ add r5, r4, #4352 @ 0x1100 │ │ │ │ cmp r3, #0 │ │ │ │ add r5, r5, #32 │ │ │ │ beq 2e3eec │ │ │ │ ldr r1, [pc, #148] @ 2e3efc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9a28d0 │ │ │ │ + bl 9a28a0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a1fe0 │ │ │ │ + bl 9a1fb0 │ │ │ │ add r5, r4, #4416 @ 0x1140 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r3, [r6, #328] @ 0x148 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e3eac │ │ │ │ ldr r1, [pc, #104] @ 2e3f00 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9a28d0 │ │ │ │ + bl 9a28a0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a1fe0 │ │ │ │ + bl 9a1fb0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 248b1c │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ add r6, r4, #4096 @ 0x1000 │ │ │ │ bl 248b1c │ │ │ │ ldr r3, [r6, #248] @ 0xf8 │ │ │ │ @@ -158504,15 +158504,15 @@ │ │ │ │ ldr r3, [r9, #564] @ 0x234 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ bl 24a0ac │ │ │ │ str r0, [r4, #8] │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aea1c │ │ │ │ + bl 9ae9ec │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r0, fp │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2e4338 │ │ │ │ @@ -158542,29 +158542,29 @@ │ │ │ │ ldr r1, [pc, #700] @ 2e43d0 │ │ │ │ add ip, r4, #4288 @ 0x10c0 │ │ │ │ mov r3, #1 │ │ │ │ add r0, ip, #56 @ 0x38 │ │ │ │ strd sl, [ip, #48] @ 0x30 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9a1edc │ │ │ │ + bl 9a1eac │ │ │ │ ldr r1, [pc, #672] @ 2e43d4 │ │ │ │ add r5, r4, #4416 @ 0x1140 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #65536 @ 0x10000 │ │ │ │ add r0, r5, #8 │ │ │ │ - bl 9a1edc │ │ │ │ + bl 9a1eac │ │ │ │ ldr r1, [pc, #648] @ 2e43d8 │ │ │ │ mov r3, #1 │ │ │ │ add r0, r4, #4352 @ 0x1100 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #32 │ │ │ │ - bl 9a1edc │ │ │ │ + bl 9a1eac │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r5, #48] @ 0x30 │ │ │ │ mov lr, #1 │ │ │ │ add r0, r9, #16 │ │ │ │ add ip, r6, #376 @ 0x178 │ │ │ │ add r1, r4, #4480 @ 0x1180 │ │ │ │ @@ -158578,15 +158578,15 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 248b1c │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r3, [sp, #28] │ │ │ │ strh r3, [sp, #24] │ │ │ │ - bl 997cb4 │ │ │ │ + bl 997c84 │ │ │ │ ldr r2, [pc, #536] @ 2e43dc │ │ │ │ ldr r3, [pc, #504] @ 2e43c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -158608,15 +158608,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #448] @ 2e43ec │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e3db4 │ │ │ │ mov r7, #1 │ │ │ │ b 2e419c │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 248eb8 │ │ │ │ @@ -158627,15 +158627,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #400] @ 2e43fc │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 2e4234 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ cmp r1, sl │ │ │ │ beq 2e4388 │ │ │ │ ldr r3, [pc, #360] @ 2e4400 │ │ │ │ ldr r2, [pc, #360] @ 2e4404 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -158643,64 +158643,64 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #340] @ 2e440c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 2e4234 │ │ │ │ mov r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [pc, #316] @ 2e4410 │ │ │ │ ldr r2, [pc, #316] @ 2e4414 │ │ │ │ ldr r1, [pc, #316] @ 2e4418 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp, #8] │ │ │ │ stm sp, {r2, fp} │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #296] @ 2e441c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 2e4234 │ │ │ │ ldr r1, [r9, #4] │ │ │ │ ldr r3, [pc, #276] @ 2e4420 │ │ │ │ ldr r2, [pc, #276] @ 2e4424 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #272] @ 2e4428 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #256] @ 2e442c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 2e4234 │ │ │ │ ldr r1, [pc, #240] @ 2e4430 │ │ │ │ ldr r2, [r6, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 997108 │ │ │ │ + bl 9970d8 │ │ │ │ b 2e4234 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #216] @ 2e4434 │ │ │ │ ldr r2, [pc, #216] @ 2e4438 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #212] @ 2e443c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #196] @ 2e4440 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 2e4234 │ │ │ │ ldr r1, [pc, #180] @ 2e4444 │ │ │ │ add r1, pc, r1 │ │ │ │ b 2e4290 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ 2e4448 │ │ │ │ ldr r1, [pc, #168] @ 2e444c │ │ │ │ @@ -158711,48 +158711,48 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq r6, ip, r0, lsl #24 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009c6bd4 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - rsbseq r1, ip, r8, lsl #22 │ │ │ │ + ldrsbeq r1, [ip], #-168 @ 0xffffff58 @ │ │ │ │ @ instruction: 0xffff5220 │ │ │ │ @ instruction: 0xffff5288 │ │ │ │ @ instruction: 0xffff521c │ │ │ │ addseq r6, ip, r8, asr r9 │ │ │ │ - addeq r6, r4, ip, asr r8 │ │ │ │ - rsbeq lr, pc, ip, lsr #25 │ │ │ │ - rsbeq ip, pc, r8, lsl lr @ │ │ │ │ + addeq r6, r4, ip, lsr #16 │ │ │ │ + rsbeq lr, pc, ip, ror ip @ │ │ │ │ + rsbeq ip, pc, r8, ror #27 │ │ │ │ andeq r1, r0, r6, ror #1 │ │ │ │ - addeq r6, r4, r4, lsl r8 │ │ │ │ - rsbeq lr, pc, r0, lsr #24 │ │ │ │ - ldrdeq ip, [pc], #-216 @ │ │ │ │ + addeq r6, r4, r4, ror #15 │ │ │ │ + strdeq lr, [pc], #-176 @ │ │ │ │ + rsbeq ip, pc, r8, lsr #27 │ │ │ │ ldrdeq r1, [r0], -lr │ │ │ │ - ldrdeq r6, [r4], r0 │ │ │ │ - rsbeq lr, pc, r0, lsr #22 │ │ │ │ - rsbeq ip, pc, ip, lsl #27 │ │ │ │ + addeq r6, r4, r0, lsr #15 │ │ │ │ + strdeq lr, [pc], #-160 @ │ │ │ │ + rsbeq ip, pc, ip, asr sp @ │ │ │ │ strheq r1, [r0], -r0 │ │ │ │ - umulleq r6, r4, r8, r7 │ │ │ │ - rsbeq lr, pc, r8, asr #22 │ │ │ │ - rsbeq ip, pc, r0, asr sp @ │ │ │ │ + addeq r6, r4, r8, ror #14 │ │ │ │ + rsbeq lr, pc, r8, lsl fp @ │ │ │ │ + rsbeq ip, pc, r0, lsr #26 │ │ │ │ andeq r1, r0, r2, asr #1 │ │ │ │ - addeq r6, r4, ip, asr r7 │ │ │ │ - rsbeq lr, pc, ip, lsl #23 │ │ │ │ - rsbeq ip, pc, r8, lsl sp @ │ │ │ │ + addeq r6, r4, ip, lsr #14 │ │ │ │ + rsbeq lr, pc, ip, asr fp @ │ │ │ │ + rsbeq ip, pc, r8, ror #25 │ │ │ │ andeq r1, r0, r3, ror #1 │ │ │ │ - rsbeq lr, pc, ip, lsl fp @ │ │ │ │ - addeq r6, r4, ip, lsl #14 │ │ │ │ - @ instruction: 0x006fea90 │ │ │ │ - rsbeq ip, pc, r8, asr #25 │ │ │ │ - strheq r1, [r0], -r8 │ │ │ │ - rsbeq r5, pc, r0, asr #27 │ │ │ │ - ldrdeq r6, [r4], r0 │ │ │ │ + rsbeq lr, pc, ip, ror #21 │ │ │ │ + ldrdeq r6, [r4], ip │ │ │ │ + rsbeq lr, pc, r0, ror #20 │ │ │ │ @ instruction: 0x006fcc98 │ │ │ │ - rsbeq lr, pc, r0, lsl #20 │ │ │ │ + strheq r1, [r0], -r8 │ │ │ │ + @ instruction: 0x006f5d90 │ │ │ │ + addeq r6, r4, r0, lsr #13 │ │ │ │ + rsbeq ip, pc, r8, ror #24 │ │ │ │ + ldrdeq lr, [pc], #-144 @ │ │ │ │ muleq r0, lr, r0 │ │ │ │ │ │ │ │ 002e4458 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -158770,31 +158770,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ bl 24a694 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r5, sp │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ beq 2e44c8 │ │ │ │ - bl 9ac950 │ │ │ │ + bl 9ac920 │ │ │ │ mov r1, #1 │ │ │ │ - bl 98ae54 │ │ │ │ + bl 98ae24 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e44b0 │ │ │ │ ldr r0, [pc, #128] @ 2e4550 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9ad3e8 │ │ │ │ - bl 9ada38 │ │ │ │ + bl 9ad3b8 │ │ │ │ + bl 9ada08 │ │ │ │ ldrb r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e4500 │ │ │ │ - bl 9ac950 │ │ │ │ + bl 9ac920 │ │ │ │ mov r1, #1 │ │ │ │ - bl 98ae54 │ │ │ │ + bl 98ae24 │ │ │ │ ldrb r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e44e8 │ │ │ │ ldr r2, [pc, #76] @ 2e4554 │ │ │ │ ldr r3, [pc, #64] @ 2e454c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -158827,43 +158827,43 @@ │ │ │ │ cmp r7, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ bne 2e4638 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 9af578 │ │ │ │ + bl 9af548 │ │ │ │ ldr r3, [pc, #172] @ 2e4644 │ │ │ │ ldr r2, [pc, #172] @ 2e4648 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9acf38 │ │ │ │ + bl 9acf08 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9aba40 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9aba10 │ │ │ │ + bl 9ada68 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9aba48 │ │ │ │ + bl 9aba18 │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r8, [r4, #16] │ │ │ │ add r1, r5, #16 │ │ │ │ str r7, [r0] │ │ │ │ ldr r3, [r8, #12] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ add r0, r8, #16 │ │ │ │ blx r3 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 2e461c │ │ │ │ mov r4, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -158874,15 +158874,15 @@ │ │ │ │ ldr r4, [r4] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 2e45fc │ │ │ │ mvn r4, #3 │ │ │ │ b 2e4600 │ │ │ │ addseq r6, ip, r4, lsr #11 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq ip, pc, r4, lsl sp @ │ │ │ │ + rsbeq ip, pc, r4, ror #25 │ │ │ │ │ │ │ │ 002e464c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, sp, #188 @ 0xbc │ │ │ │ @@ -158902,28 +158902,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r6, [sp, #224] @ 0xe0 │ │ │ │ ldr r5, [sp, #228] @ 0xe4 │ │ │ │ str r2, [sp, #32] │ │ │ │ bne 2e4a4c │ │ │ │ mov r9, r0 │ │ │ │ - bl 9af578 │ │ │ │ + bl 9af548 │ │ │ │ ldr r3, [pc, #960] @ 2e4a7c │ │ │ │ ldr r2, [pc, #960] @ 2e4a80 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ mov r3, r8 │ │ │ │ str r0, [sp] │ │ │ │ - bl 9acf38 │ │ │ │ + bl 9acf08 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9aba40 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9aba10 │ │ │ │ + bl 9ada68 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9aba48 │ │ │ │ + bl 9aba18 │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp, #12] │ │ │ │ ldr fp, [r9, #16] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ @@ -159076,22 +159076,22 @@ │ │ │ │ cmp r3, #1 │ │ │ │ beq 2e4a00 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #304] @ 2e4a90 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r0, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 98f814 │ │ │ │ + bl 98f7e4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 2da998 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [sp] │ │ │ │ movlt r3, r4 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ ldr r2, [pc, #260] @ 2e4a94 │ │ │ │ ldr r3, [pc, #224] @ 2e4a74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -159116,19 +159116,19 @@ │ │ │ │ bl 248810 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov sl, r0 │ │ │ │ str r0, [r3] │ │ │ │ b 2e4844 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, r3, #24 │ │ │ │ - bl 9ae568 │ │ │ │ + bl 9ae538 │ │ │ │ b 2e496c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, r3, #24 │ │ │ │ - bl 9ae04c │ │ │ │ + bl 9ae01c │ │ │ │ b 2e475c │ │ │ │ ldr r3, [fp, #12] │ │ │ │ mov r4, #0 │ │ │ │ b 2e492c │ │ │ │ ldr r3, [fp, #12] │ │ │ │ mvn r4, #3 │ │ │ │ str r5, [sp] │ │ │ │ @@ -159146,19 +159146,19 @@ │ │ │ │ str r2, [sp] │ │ │ │ b 2e492c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r6, ip, ip, lsr #9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r6, ip, r4, lsl #9 │ │ │ │ muleq r0, r4, sp │ │ │ │ - strdeq ip, [pc], #-180 @ │ │ │ │ + rsbeq ip, pc, r4, asr #23 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbeq sp, pc, ip, lsr #32 │ │ │ │ - @ instruction: 0x007b4690 │ │ │ │ - rsbeq ip, pc, r4, lsl lr @ │ │ │ │ + strdeq ip, [pc], #-252 @ │ │ │ │ + rsbseq r4, fp, r0, ror #12 │ │ │ │ + rsbeq ip, pc, r4, ror #27 │ │ │ │ addseq r6, ip, ip, lsl #3 │ │ │ │ │ │ │ │ 002e4a98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -159166,55 +159166,55 @@ │ │ │ │ ldr r5, [pc, #172] @ 2e4b60 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ bne 2e4b54 │ │ │ │ mov r6, r1 │ │ │ │ - bl 9af578 │ │ │ │ + bl 9af548 │ │ │ │ ldr r3, [pc, #144] @ 2e4b64 │ │ │ │ ldr r2, [pc, #144] @ 2e4b68 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9acf38 │ │ │ │ + bl 9acf08 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9aba40 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9aba10 │ │ │ │ + bl 9ada68 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9aba48 │ │ │ │ + bl 9aba18 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r1, r6, #16 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ subs r5, r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bge 2e4b34 │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ asr r5, r4, #31 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ mvn r5, #0 │ │ │ │ b 2e4b38 │ │ │ │ addseq r6, ip, r4, rrx │ │ │ │ muleq r0, r4, sp │ │ │ │ - ldrdeq ip, [pc], #-116 @ │ │ │ │ + rsbeq ip, pc, r4, lsr #15 │ │ │ │ │ │ │ │ 002e4b6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -159230,42 +159230,42 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r9, [r0, #16] │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 9af578 │ │ │ │ + bl 9af548 │ │ │ │ ldr r3, [pc, #92] @ 2e4c28 │ │ │ │ ldr r2, [pc, #92] @ 2e4c2c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9acf38 │ │ │ │ + bl 9acf08 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9aba40 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9aba10 │ │ │ │ + bl 9ada68 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9aba48 │ │ │ │ + bl 9aba18 │ │ │ │ ldr r3, [r9, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldr r4, [r3, #84] @ 0x54 │ │ │ │ add r1, r8, #16 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r9, #16 │ │ │ │ blx r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9ada98 │ │ │ │ + b 9ada68 │ │ │ │ umullseq r5, ip, r4, pc @ │ │ │ │ muleq r0, r4, sp │ │ │ │ - ldrdeq ip, [pc], #-108 @ │ │ │ │ + rsbeq ip, pc, ip, lsr #13 │ │ │ │ │ │ │ │ 002e4c30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -159279,40 +159279,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r7, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ - bl 9af578 │ │ │ │ + bl 9af548 │ │ │ │ ldr r3, [pc, #84] @ 2e4cdc │ │ │ │ ldr r2, [pc, #84] @ 2e4ce0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9acf38 │ │ │ │ + bl 9acf08 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9aba40 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9aba10 │ │ │ │ + bl 9ada68 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9aba48 │ │ │ │ + bl 9aba18 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r1, r6, #16 │ │ │ │ ldr r3, [r3, #72] @ 0x48 │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9ada98 │ │ │ │ + b 9ada68 │ │ │ │ addseq r5, ip, ip, asr #29 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq ip, pc, r0, lsr #12 │ │ │ │ + strdeq ip, [pc], #-80 @ │ │ │ │ │ │ │ │ 002e4ce4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -159350,43 +159350,43 @@ │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ add r6, sp, #8 │ │ │ │ tst r3, #2 │ │ │ │ str r9, [sp, #24] │ │ │ │ bne 2e4ec0 │ │ │ │ - bl 9af578 │ │ │ │ + bl 9af548 │ │ │ │ ldr r3, [pc, #348] @ 2e4ef8 │ │ │ │ ldr r2, [pc, #348] @ 2e4efc │ │ │ │ ldr r3, [fp, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9acf38 │ │ │ │ + bl 9acf08 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9aba40 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9aba10 │ │ │ │ + bl 9ada68 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9aba48 │ │ │ │ + bl 9aba18 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r9, r5, #16 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ ldr sl, [r2, #96] @ 0x60 │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 2e4e54 │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2e4eb0 │ │ │ │ ldr r2, [pc, #228] @ 2e4f00 │ │ │ │ ldr r3, [pc, #208] @ 2e4ef0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -159418,38 +159418,38 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2e4ed0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2da998 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2e4e14 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aebc4 │ │ │ │ + bl 9aeb94 │ │ │ │ b 2e4e14 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aea6c │ │ │ │ + bl 9aea3c │ │ │ │ b 2e4d90 │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 2e4e98 │ │ │ │ mvn r4, #3 │ │ │ │ b 2e4e14 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r5, ip, r8, lsl lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r5, ip, r8, asr #27 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq ip, pc, r0, lsl r5 @ │ │ │ │ + rsbeq ip, pc, r0, ror #9 │ │ │ │ addseq r5, ip, r0, lsl #26 │ │ │ │ │ │ │ │ 002e4f04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -159461,37 +159461,37 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ bne 2e5074 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r1 │ │ │ │ bne 2e5044 │ │ │ │ - bl 9af578 │ │ │ │ + bl 9af548 │ │ │ │ ldr r2, [pc, #304] @ 2e5080 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 2e5084 │ │ │ │ ldr r0, [r7, r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 9acf38 │ │ │ │ + bl 9acf08 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9aba40 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9aba10 │ │ │ │ + bl 9ada68 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9aba48 │ │ │ │ + bl 9aba18 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add r2, r6, #16 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ add r1, r6, #8 │ │ │ │ add r0, r4, #16 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2e4ff4 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e5054 │ │ │ │ ldr r3, [pc, #212] @ 2e5088 │ │ │ │ ldr r2, [pc, #212] @ 2e508c │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -159507,15 +159507,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r8, [r0] │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ rsb r6, r8, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2e5064 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2e4fac │ │ │ │ mov r0, r6 │ │ │ │ @@ -159527,28 +159527,28 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 2dae04 │ │ │ │ b 2e4fd4 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aea6c │ │ │ │ + bl 9aea3c │ │ │ │ b 2e4f44 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aebc4 │ │ │ │ + bl 9aeb94 │ │ │ │ b 2e4fac │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aebc4 │ │ │ │ + bl 9aeb94 │ │ │ │ b 2e5010 │ │ │ │ mvn r6, #3 │ │ │ │ b 2e4fd8 │ │ │ │ @ instruction: 0x009c5bf8 │ │ │ │ - rsbeq ip, pc, r0, ror #6 │ │ │ │ + rsbeq ip, pc, r0, lsr r3 @ │ │ │ │ muleq r0, r4, sp │ │ │ │ andeq r3, r0, r4, ror fp │ │ │ │ andeq r3, r0, ip, ror sl │ │ │ │ │ │ │ │ 002e5090 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -159558,40 +159558,40 @@ │ │ │ │ ldr r5, [pc, #188] @ 2e5168 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 2e5160 │ │ │ │ mov r7, r1 │ │ │ │ - bl 9af578 │ │ │ │ + bl 9af548 │ │ │ │ ldr r2, [pc, #160] @ 2e516c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2e5170 │ │ │ │ ldr r3, [r5, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl 9acf38 │ │ │ │ + bl 9acf08 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9aba40 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9aba10 │ │ │ │ + bl 9ada68 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9aba48 │ │ │ │ + bl 9aba18 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e5124 │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2e5144 │ │ │ │ ldr r3, [pc, #60] @ 2e5174 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r2] │ │ │ │ @@ -159601,15 +159601,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e5144 │ │ │ │ addseq r5, ip, ip, ror #20 │ │ │ │ - rsbeq ip, pc, r8, ror #3 │ │ │ │ + strheq ip, [pc], #-24 @ │ │ │ │ muleq r0, r4, sp │ │ │ │ andeq r3, r0, r4, ror fp │ │ │ │ │ │ │ │ 002e5178 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -159627,76 +159627,76 @@ │ │ │ │ moveq r4, r0 │ │ │ │ beq 2e5238 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2e5274 │ │ │ │ - bl 9af578 │ │ │ │ + bl 9af548 │ │ │ │ ldr r3, [pc, #228] @ 2e52bc │ │ │ │ ldr r2, [pc, #228] @ 2e52c0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9acf38 │ │ │ │ + bl 9acf08 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9aba40 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9aba10 │ │ │ │ + bl 9ada68 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9aba48 │ │ │ │ + bl 9aba18 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [r5, #32] │ │ │ │ add r3, r7, #144 @ 0x90 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r8 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2e5254 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e5284 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2e5238 │ │ │ │ b 2e5284 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aea6c │ │ │ │ + bl 9aea3c │ │ │ │ b 2e51cc │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aebc4 │ │ │ │ + bl 9aeb94 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e5238 │ │ │ │ addseq r5, ip, r4, lsl #19 │ │ │ │ muleq r0, r4, sp │ │ │ │ - ldrdeq ip, [pc], #-4 @ │ │ │ │ + rsbeq ip, pc, r4, lsr #1 │ │ │ │ │ │ │ │ 002e52c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -159707,71 +159707,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2e53d4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2e5398 │ │ │ │ - bl 9af578 │ │ │ │ + bl 9af548 │ │ │ │ ldr r3, [pc, #208] @ 2e53e0 │ │ │ │ ldr r2, [pc, #208] @ 2e53e4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9acf38 │ │ │ │ + bl 9acf08 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9aba40 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9aba10 │ │ │ │ + bl 9ada68 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9aba48 │ │ │ │ + bl 9aba18 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e536c │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e53a8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aea6c │ │ │ │ + bl 9aea3c │ │ │ │ b 2e5304 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aebc4 │ │ │ │ + bl 9aeb94 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e537c │ │ │ │ addseq r5, ip, r8, lsr r8 │ │ │ │ muleq r0, r4, sp │ │ │ │ - @ instruction: 0x006fbf9c │ │ │ │ + rsbeq fp, pc, ip, ror #30 │ │ │ │ │ │ │ │ 002e53e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -159780,49 +159780,49 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r0, #16] │ │ │ │ sub sp, sp, #12 │ │ │ │ bne 2e54dc │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9af578 │ │ │ │ + bl 9af548 │ │ │ │ ldr r3, [pc, #188] @ 2e54e8 │ │ │ │ ldr r2, [pc, #188] @ 2e54ec │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9acf38 │ │ │ │ + bl 9acf08 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9aba40 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9aba10 │ │ │ │ + bl 9ada68 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9aba48 │ │ │ │ + bl 9aba18 │ │ │ │ ldr r3, [r8, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r4, [r3, #100] @ 0x64 │ │ │ │ ldr r1, [r2], #16 │ │ │ │ add r0, r8, #16 │ │ │ │ mov r3, r7 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2e54a0 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r8, [r0] │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ cmp r8, #95 @ 0x5f │ │ │ │ rsb r4, r8, #0 │ │ │ │ bne 2e5484 │ │ │ │ mov r2, r7 │ │ │ │ add r1, r6, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2e52c4 │ │ │ │ @@ -159831,15 +159831,15 @@ │ │ │ │ movne r4, r0 │ │ │ │ moveq r4, #0 │ │ │ │ b 2e5484 │ │ │ │ mvn r4, #3 │ │ │ │ b 2e5484 │ │ │ │ addseq r5, ip, r8, lsl r7 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq fp, pc, ip, ror lr @ │ │ │ │ + rsbeq fp, pc, ip, asr #28 │ │ │ │ │ │ │ │ 002e54f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -159851,38 +159851,38 @@ │ │ │ │ bne 2e5668 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ bne 2e5648 │ │ │ │ - bl 9af578 │ │ │ │ + bl 9af548 │ │ │ │ ldr r2, [pc, #308] @ 2e5674 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 2e5678 │ │ │ │ ldr r0, [r8, r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 9acf38 │ │ │ │ + bl 9acf08 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9aba40 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9aba10 │ │ │ │ + bl 9ada68 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9aba48 │ │ │ │ + bl 9aba18 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r2, r7 │ │ │ │ add r1, r6, #8 │ │ │ │ ldr r7, [r3, #64] @ 0x40 │ │ │ │ add r0, r4, #16 │ │ │ │ add r3, r6, #16 │ │ │ │ blx r7 │ │ │ │ cmn r0, #1 │ │ │ │ beq 2e55f8 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e55e8 │ │ │ │ ldr r3, [pc, #212] @ 2e567c │ │ │ │ ldr r2, [pc, #212] @ 2e5680 │ │ │ │ ldr r1, [r8, r3] │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -159898,19 +159898,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aebc4 │ │ │ │ + bl 9aeb94 │ │ │ │ b 2e55a0 │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r7, [r0] │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ rsb r6, r7, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2e5658 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2e55a0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -159922,24 +159922,24 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 2dae04 │ │ │ │ b 2e55c8 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aea6c │ │ │ │ + bl 9aea3c │ │ │ │ b 2e5534 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aebc4 │ │ │ │ + bl 9aeb94 │ │ │ │ b 2e5614 │ │ │ │ mvn r6, #3 │ │ │ │ b 2e55cc │ │ │ │ addseq r5, ip, r0, lsl r6 │ │ │ │ - rsbeq fp, pc, r0, ror sp @ │ │ │ │ + rsbeq fp, pc, r0, asr #26 │ │ │ │ muleq r0, r4, sp │ │ │ │ andeq r3, r0, r4, ror fp │ │ │ │ andeq r3, r0, ip, ror sl │ │ │ │ │ │ │ │ 002e5684 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -159984,28 +159984,28 @@ │ │ │ │ str sl, [sp, #28] │ │ │ │ lsl r3, r3, #20 │ │ │ │ lsr r3, r3, #20 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #24] │ │ │ │ bne 2e58cc │ │ │ │ - bl 9af578 │ │ │ │ + bl 9af548 │ │ │ │ ldr r2, [pc, #508] @ 2e5948 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 2e594c │ │ │ │ ldr r0, [r8, r0] │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 9acf38 │ │ │ │ + bl 9acf08 │ │ │ │ mov sl, r0 │ │ │ │ - bl 9aba40 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9aba10 │ │ │ │ + bl 9ada68 │ │ │ │ mov r0, sl │ │ │ │ - bl 9aba48 │ │ │ │ + bl 9aba18 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str fp, [sp] │ │ │ │ add fp, r4, #8 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ add sl, r5, #16 │ │ │ │ @@ -160015,15 +160015,15 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ blx ip │ │ │ │ cmp r0, #0 │ │ │ │ bge 2e5840 │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r7, [r0] │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r7, r7, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2e58bc │ │ │ │ cmp r7, #0 │ │ │ │ bne 2e5800 │ │ │ │ ldr r3, [pc, #368] @ 2e5950 │ │ │ │ @@ -160075,54 +160075,54 @@ │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ ldr r7, [r0] │ │ │ │ mov r0, sl │ │ │ │ rsb r7, r7, #0 │ │ │ │ blx r3 │ │ │ │ mov r0, r9 │ │ │ │ bl 2da998 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2e57d0 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aebc4 │ │ │ │ + bl 9aeb94 │ │ │ │ b 2e57d0 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aecfc │ │ │ │ + bl 9aeccc │ │ │ │ b 2e5740 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ blx r3 │ │ │ │ mov r0, r9 │ │ │ │ bl 2da998 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2e5800 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aebc4 │ │ │ │ + bl 9aeb94 │ │ │ │ b 2e5800 │ │ │ │ mov r0, r6 │ │ │ │ bl 2dae04 │ │ │ │ b 2e5800 │ │ │ │ mov r0, fp │ │ │ │ mov r1, r9 │ │ │ │ bl 2dad4c │ │ │ │ b 2e58a4 │ │ │ │ mvn r7, #3 │ │ │ │ b 2e5800 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r5, ip, r0, ror r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r5, ip, r4, asr #8 │ │ │ │ - rsbeq fp, pc, r4, ror #22 │ │ │ │ + rsbeq fp, pc, r4, lsr fp @ │ │ │ │ muleq r0, r4, sp │ │ │ │ andeq r3, r0, r4, ror fp │ │ │ │ andeq r3, r0, ip, ror sl │ │ │ │ addseq r5, ip, r4, lsl r3 │ │ │ │ │ │ │ │ 002e595c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -160133,40 +160133,40 @@ │ │ │ │ ldr r5, [pc, #188] @ 2e5a34 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 2e5a2c │ │ │ │ mov r7, r1 │ │ │ │ - bl 9af578 │ │ │ │ + bl 9af548 │ │ │ │ ldr r2, [pc, #160] @ 2e5a38 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2e5a3c │ │ │ │ ldr r3, [r5, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl 9acf38 │ │ │ │ + bl 9acf08 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9aba40 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9aba10 │ │ │ │ + bl 9ada68 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9aba48 │ │ │ │ + bl 9aba18 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e59f0 │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2e5a10 │ │ │ │ ldr r3, [pc, #60] @ 2e5a40 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r2] │ │ │ │ @@ -160176,15 +160176,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e5a10 │ │ │ │ addseq r5, ip, r0, lsr #3 │ │ │ │ - rsbeq fp, pc, ip, lsl r9 @ │ │ │ │ + rsbeq fp, pc, ip, ror #17 │ │ │ │ muleq r0, r4, sp │ │ │ │ andeq r3, r0, r4, ror fp │ │ │ │ │ │ │ │ 002e5a44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -160194,54 +160194,54 @@ │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 2e5b04 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ - bl 9af578 │ │ │ │ + bl 9af548 │ │ │ │ ldr r3, [pc, #140] @ 2e5b10 │ │ │ │ ldr r2, [pc, #140] @ 2e5b14 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9acf38 │ │ │ │ + bl 9acf08 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9aba40 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9aba10 │ │ │ │ + bl 9ada68 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9aba48 │ │ │ │ + bl 9aba18 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldr r4, [r0, #112] @ 0x70 │ │ │ │ ldr r1, [r2], #16 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e5ae4 │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e5ae8 │ │ │ │ ldrheq r5, [ip], r8 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq fp, pc, r4, lsr #16 │ │ │ │ + strdeq fp, [pc], #-116 @ │ │ │ │ │ │ │ │ 002e5b18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -160253,72 +160253,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 2e5c30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2e5bf4 │ │ │ │ - bl 9af578 │ │ │ │ + bl 9af548 │ │ │ │ ldr r3, [pc, #212] @ 2e5c3c │ │ │ │ ldr r2, [pc, #212] @ 2e5c40 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9acf38 │ │ │ │ + bl 9acf08 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9aba40 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9aba10 │ │ │ │ + bl 9ada68 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9aba48 │ │ │ │ + bl 9aba18 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ add r1, r4, #8 │ │ │ │ ldr r7, [r2, #44] @ 0x2c │ │ │ │ add r0, r5, #16 │ │ │ │ add r2, r6, #8 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e5bc8 │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e5c04 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aea6c │ │ │ │ + bl 9aea3c │ │ │ │ b 2e5b5c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aebc4 │ │ │ │ + bl 9aeb94 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e5bd8 │ │ │ │ addseq r4, ip, r4, ror #31 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq fp, pc, r4, asr #14 │ │ │ │ + rsbeq fp, pc, r4, lsl r7 @ │ │ │ │ │ │ │ │ 002e5c44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r6, [r0, #7] │ │ │ │ @@ -160330,56 +160330,56 @@ │ │ │ │ bne 2e5d1c │ │ │ │ mov r4, r1 │ │ │ │ ldr r0, [r8, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bl 52aaec │ │ │ │ - bl 9af578 │ │ │ │ + bl 9af548 │ │ │ │ ldr r3, [pc, #148] @ 2e5d28 │ │ │ │ ldr r2, [pc, #148] @ 2e5d2c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 9acf38 │ │ │ │ + bl 9acf08 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9aba40 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9aba10 │ │ │ │ + bl 9ada68 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9aba48 │ │ │ │ + bl 9aba18 │ │ │ │ ldr r1, [r8, #12] │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ strd r6, [sp] │ │ │ │ mov r3, r9 │ │ │ │ ldr r5, [r1, #92] @ 0x5c │ │ │ │ add r0, r8, #16 │ │ │ │ add r1, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e5cfc │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e5d00 │ │ │ │ @ instruction: 0x009c4eb4 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq fp, pc, r4, lsl r6 @ │ │ │ │ + rsbeq fp, pc, r4, ror #11 │ │ │ │ │ │ │ │ 002e5d30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r6, [r0, #7] │ │ │ │ @@ -160391,56 +160391,56 @@ │ │ │ │ bne 2e5e08 │ │ │ │ mov r4, r1 │ │ │ │ ldr r0, [r8, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bl 52aaec │ │ │ │ - bl 9af578 │ │ │ │ + bl 9af548 │ │ │ │ ldr r3, [pc, #148] @ 2e5e14 │ │ │ │ ldr r2, [pc, #148] @ 2e5e18 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 9acf38 │ │ │ │ + bl 9acf08 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9aba40 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9aba10 │ │ │ │ + bl 9ada68 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9aba48 │ │ │ │ + bl 9aba18 │ │ │ │ ldr r1, [r8, #12] │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ strd r6, [sp] │ │ │ │ mov r3, r9 │ │ │ │ ldr r5, [r1, #88] @ 0x58 │ │ │ │ add r0, r8, #16 │ │ │ │ add r1, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e5de8 │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e5dec │ │ │ │ addseq r4, ip, r8, asr #27 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq fp, pc, r8, lsr #10 │ │ │ │ + strdeq fp, [pc], #-72 @ │ │ │ │ │ │ │ │ 002e5e1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -160451,31 +160451,31 @@ │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 2e5f98 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r5, r2 │ │ │ │ bne 2e5f70 │ │ │ │ - bl 9af578 │ │ │ │ + bl 9af548 │ │ │ │ ldr r3, [pc, #316] @ 2e5fa4 │ │ │ │ ldr r2, [pc, #316] @ 2e5fa8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r9, #4096 @ 0x1000 │ │ │ │ add r8, r6, #16 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9acf38 │ │ │ │ + bl 9acf08 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9aba40 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9aba10 │ │ │ │ + bl 9ada68 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9aba48 │ │ │ │ + bl 9aba18 │ │ │ │ mov r0, #4096 @ 0x1000 │ │ │ │ bl 24b048 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [r3, #16] │ │ │ │ @@ -160486,15 +160486,15 @@ │ │ │ │ blt 2e5f14 │ │ │ │ cmp r9, r4 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ beq 2e5f80 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r0, r4] │ │ │ │ strh r4, [r5] │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e5f44 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -160504,45 +160504,45 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl 248b1c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #4] │ │ │ │ strh r3, [r5] │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ beq 2e5ef8 │ │ │ │ add r0, r6, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aebc4 │ │ │ │ + bl 9aeb94 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r6, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aea6c │ │ │ │ + bl 9aea3c │ │ │ │ b 2e5e5c │ │ │ │ lsl r9, r9, #1 │ │ │ │ bl 248b1c │ │ │ │ mov r0, r9 │ │ │ │ bl 24b048 │ │ │ │ mov r2, r0 │ │ │ │ b 2e5eac │ │ │ │ mvn r4, #3 │ │ │ │ b 2e5ef8 │ │ │ │ addseq r4, ip, r0, ror #25 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq fp, pc, r4, asr #8 │ │ │ │ + rsbeq fp, pc, r4, lsl r4 @ │ │ │ │ │ │ │ │ 002e5fac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -160553,71 +160553,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2e60bc │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2e6080 │ │ │ │ - bl 9af578 │ │ │ │ + bl 9af548 │ │ │ │ ldr r3, [pc, #208] @ 2e60c8 │ │ │ │ ldr r2, [pc, #208] @ 2e60cc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9acf38 │ │ │ │ + bl 9acf08 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9aba40 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9aba10 │ │ │ │ + bl 9ada68 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9aba48 │ │ │ │ + bl 9aba18 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e6054 │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e6090 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aea6c │ │ │ │ + bl 9aea3c │ │ │ │ b 2e5fec │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aebc4 │ │ │ │ + bl 9aeb94 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e6064 │ │ │ │ addseq r4, ip, r0, asr fp │ │ │ │ muleq r0, r4, sp │ │ │ │ - strheq fp, [pc], #-36 @ │ │ │ │ + rsbeq fp, pc, r4, lsl #5 │ │ │ │ │ │ │ │ 002e60d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -160646,41 +160646,41 @@ │ │ │ │ bne 2e6230 │ │ │ │ mov r0, r4 │ │ │ │ bl 2da954 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e6210 │ │ │ │ - bl 9af578 │ │ │ │ + bl 9af548 │ │ │ │ ldr r3, [pc, #228] @ 2e6248 │ │ │ │ ldr r2, [pc, #228] @ 2e624c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9acf38 │ │ │ │ + bl 9acf08 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9aba40 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9aba10 │ │ │ │ + bl 9ada68 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9aba48 │ │ │ │ + bl 9aba18 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ mov r1, r6 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e61c0 │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e6220 │ │ │ │ ldr r2, [pc, #120] @ 2e6250 │ │ │ │ ldr r3, [pc, #100] @ 2e6240 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -160694,28 +160694,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aea6c │ │ │ │ + bl 9aea3c │ │ │ │ b 2e6158 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aebc4 │ │ │ │ + bl 9aeb94 │ │ │ │ b 2e61d0 │ │ │ │ mvn r4, #3 │ │ │ │ b 2e61d0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r4, ip, ip, lsr #20 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, ip, r8, ror #19 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq fp, pc, r8, asr #2 │ │ │ │ + rsbeq fp, pc, r8, lsl r1 @ │ │ │ │ addseq r4, ip, r4, asr #18 │ │ │ │ │ │ │ │ 002e6254 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -160727,71 +160727,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2e6364 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2e6328 │ │ │ │ - bl 9af578 │ │ │ │ + bl 9af548 │ │ │ │ ldr r3, [pc, #208] @ 2e6370 │ │ │ │ ldr r2, [pc, #208] @ 2e6374 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9acf38 │ │ │ │ + bl 9acf08 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9aba40 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9aba10 │ │ │ │ + bl 9ada68 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9aba48 │ │ │ │ + bl 9aba18 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e62fc │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e6338 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aea6c │ │ │ │ + bl 9aea3c │ │ │ │ b 2e6294 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aebc4 │ │ │ │ + bl 9aeb94 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e630c │ │ │ │ addseq r4, ip, r8, lsr #17 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq fp, pc, ip │ │ │ │ + ldrdeq sl, [pc], #-252 @ │ │ │ │ │ │ │ │ 002e6378 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -160822,41 +160822,41 @@ │ │ │ │ mov r4, r1 │ │ │ │ bl 2da954 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r8, [sp, #8] │ │ │ │ tst r3, #2 │ │ │ │ str r6, [sp, #12] │ │ │ │ bne 2e64c0 │ │ │ │ - bl 9af578 │ │ │ │ + bl 9af548 │ │ │ │ ldr r3, [pc, #228] @ 2e64f8 │ │ │ │ ldr r2, [pc, #228] @ 2e64fc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9acf38 │ │ │ │ + bl 9acf08 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9aba40 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9aba10 │ │ │ │ + bl 9ada68 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9aba48 │ │ │ │ + bl 9aba18 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r2, r9 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e6470 │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e64d0 │ │ │ │ ldr r2, [pc, #120] @ 2e6500 │ │ │ │ ldr r3, [pc, #100] @ 2e64f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -160870,28 +160870,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aea6c │ │ │ │ + bl 9aea3c │ │ │ │ b 2e6408 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aebc4 │ │ │ │ + bl 9aeb94 │ │ │ │ b 2e6480 │ │ │ │ mvn r4, #3 │ │ │ │ b 2e6480 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r4, ip, r4, lsl #15 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, ip, r8, asr r7 │ │ │ │ muleq r0, r4, sp │ │ │ │ - @ instruction: 0x006fae98 │ │ │ │ + rsbeq sl, pc, r8, ror #28 │ │ │ │ umullseq r4, ip, r4, r6 │ │ │ │ │ │ │ │ 002e6504 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -160904,72 +160904,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 2e661c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 2e65e0 │ │ │ │ - bl 9af578 │ │ │ │ + bl 9af548 │ │ │ │ ldr r3, [pc, #212] @ 2e6628 │ │ │ │ ldr r2, [pc, #212] @ 2e662c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9acf38 │ │ │ │ + bl 9acf08 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9aba40 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9aba10 │ │ │ │ + bl 9ada68 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9aba48 │ │ │ │ + bl 9aba18 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r3, #108] @ 0x6c │ │ │ │ add r0, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e65b4 │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e65f0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aea6c │ │ │ │ + bl 9aea3c │ │ │ │ b 2e6548 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aebc4 │ │ │ │ + bl 9aeb94 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e65c4 │ │ │ │ @ instruction: 0x009c45f8 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq sl, pc, r8, asr sp @ │ │ │ │ + rsbeq sl, pc, r8, lsr #26 │ │ │ │ │ │ │ │ 002e6630 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -161009,43 +161009,43 @@ │ │ │ │ ldrd r2, [sp, #96] @ 0x60 │ │ │ │ add r6, sp, #8 │ │ │ │ strd r2, [sp, #32] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e6814 │ │ │ │ - bl 9af578 │ │ │ │ + bl 9af548 │ │ │ │ ldr r3, [pc, #348] @ 2e684c │ │ │ │ ldr r2, [pc, #348] @ 2e6850 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9acf38 │ │ │ │ + bl 9acf08 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9aba40 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9aba10 │ │ │ │ + bl 9ada68 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9aba48 │ │ │ │ + bl 9aba18 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r9, r5, #16 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ ldr sl, [r2, #28] │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 2e67a8 │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2e6804 │ │ │ │ ldr r2, [pc, #228] @ 2e6854 │ │ │ │ ldr r3, [pc, #208] @ 2e6844 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -161077,38 +161077,38 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2e6824 │ │ │ │ mov r0, r6 │ │ │ │ bl 2da998 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2e6768 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aebc4 │ │ │ │ + bl 9aeb94 │ │ │ │ b 2e6768 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aea6c │ │ │ │ + bl 9aea3c │ │ │ │ b 2e66e4 │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 2e67ec │ │ │ │ mvn r4, #3 │ │ │ │ b 2e6768 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r4, ip, ip, asr #9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, ip, ip, ror r4 │ │ │ │ muleq r0, r4, sp │ │ │ │ - strheq sl, [pc], #-188 @ │ │ │ │ + rsbeq sl, pc, ip, lsl #23 │ │ │ │ addseq r4, ip, ip, lsr #7 │ │ │ │ │ │ │ │ 002e6858 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -161119,69 +161119,69 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2e695c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r6, r1 │ │ │ │ tst r3, #2 │ │ │ │ bne 2e6920 │ │ │ │ - bl 9af578 │ │ │ │ + bl 9af548 │ │ │ │ ldr ip, [pc, #200] @ 2e6968 │ │ │ │ ldr r2, [pc, #200] @ 2e696c │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, ip] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 9acf38 │ │ │ │ + bl 9acf08 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9aba40 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9aba10 │ │ │ │ + bl 9ada68 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9aba48 │ │ │ │ + bl 9aba18 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r6, #4] │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e68f4 │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e6930 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aea6c │ │ │ │ + bl 9aea3c │ │ │ │ b 2e6894 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aebc4 │ │ │ │ + bl 9aeb94 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e6904 │ │ │ │ addseq r4, ip, r4, lsr #5 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq sl, pc, ip, lsl #20 │ │ │ │ + ldrdeq sl, [pc], #-156 @ │ │ │ │ │ │ │ │ 002e6970 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r3 │ │ │ │ @@ -161193,72 +161193,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 2e6a88 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 2e6a4c │ │ │ │ - bl 9af578 │ │ │ │ + bl 9af548 │ │ │ │ ldr r3, [pc, #212] @ 2e6a94 │ │ │ │ ldr r2, [pc, #212] @ 2e6a98 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9acf38 │ │ │ │ + bl 9acf08 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9aba40 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9aba10 │ │ │ │ + bl 9ada68 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9aba48 │ │ │ │ + bl 9aba18 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r7, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r3, #144] @ 0x90 │ │ │ │ add r0, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e6a20 │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e6a5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aea6c │ │ │ │ + bl 9aea3c │ │ │ │ b 2e69b4 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aebc4 │ │ │ │ + bl 9aeb94 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e6a30 │ │ │ │ addseq r4, ip, ip, lsl #3 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq sl, pc, ip, ror #17 │ │ │ │ + strheq sl, [pc], #-140 @ │ │ │ │ │ │ │ │ 002e6a9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -161266,53 +161266,53 @@ │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ bne 2e6b58 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 9af578 │ │ │ │ + bl 9af548 │ │ │ │ ldr r3, [pc, #136] @ 2e6b64 │ │ │ │ ldr r2, [pc, #136] @ 2e6b68 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9acf38 │ │ │ │ + bl 9acf08 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9aba40 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9aba10 │ │ │ │ + bl 9ada68 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9aba48 │ │ │ │ + bl 9aba18 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r3, [r3, #104] @ 0x68 │ │ │ │ ldr r1, [r8, #4] │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e6b38 │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e6b3c │ │ │ │ addseq r4, ip, r0, rrx │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq sl, pc, ip, asr #15 │ │ │ │ + @ instruction: 0x006fa79c │ │ │ │ │ │ │ │ 002e6b6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r7, [r0, #7] │ │ │ │ @@ -161321,29 +161321,29 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r0, #16] │ │ │ │ sub sp, sp, #20 │ │ │ │ bne 2e6c3c │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl 9af578 │ │ │ │ + bl 9af548 │ │ │ │ ldr r3, [pc, #152] @ 2e6c48 │ │ │ │ ldr r2, [pc, #152] @ 2e6c4c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 9acf38 │ │ │ │ + bl 9acf08 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9aba40 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9aba10 │ │ │ │ + bl 9ada68 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9aba48 │ │ │ │ + bl 9aba18 │ │ │ │ ldr lr, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [r9, #12] │ │ │ │ ldr lr, [lr, #4] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r1, r4 │ │ │ │ str lr, [sp] │ │ │ │ mov r3, r5 │ │ │ │ @@ -161351,27 +161351,27 @@ │ │ │ │ add r0, r9, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e6c1c │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e6c20 │ │ │ │ umullseq r3, ip, r4, pc @ │ │ │ │ muleq r0, r4, sp │ │ │ │ - strdeq sl, [pc], #-104 @ │ │ │ │ + rsbeq sl, pc, r8, asr #13 │ │ │ │ │ │ │ │ 002e6c50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r8, r2 │ │ │ │ @@ -161410,44 +161410,44 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ add r6, sp, #16 │ │ │ │ tst r3, #2 │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #24] │ │ │ │ bne 2e6e34 │ │ │ │ - bl 9af578 │ │ │ │ + bl 9af548 │ │ │ │ ldr r3, [pc, #356] @ 2e6e70 │ │ │ │ ldr r2, [pc, #356] @ 2e6e74 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9acf38 │ │ │ │ + bl 9acf08 │ │ │ │ mov sl, r0 │ │ │ │ - bl 9aba40 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9aba10 │ │ │ │ + bl 9ada68 │ │ │ │ mov r0, sl │ │ │ │ - bl 9aba48 │ │ │ │ + bl 9aba18 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r9 │ │ │ │ add r9, r5, #16 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, r4 │ │ │ │ ldr sl, [r3, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 2e6dc8 │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2e6e24 │ │ │ │ ldr r2, [pc, #232] @ 2e6e78 │ │ │ │ ldr r3, [pc, #208] @ 2e6e64 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -161479,39 +161479,39 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2e6e44 │ │ │ │ mov r0, r6 │ │ │ │ bl 2da998 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2e6d88 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aebc4 │ │ │ │ + bl 9aeb94 │ │ │ │ b 2e6d88 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aea6c │ │ │ │ + bl 9aea3c │ │ │ │ b 2e6d00 │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 2e6e0c │ │ │ │ mvn r4, #3 │ │ │ │ b 2e6d88 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r3, ip, ip, lsr #29 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r3, ip, ip, asr lr │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq sl, pc, r0, lsr #11 │ │ │ │ + rsbeq sl, pc, r0, ror r5 @ │ │ │ │ addseq r3, ip, ip, lsl #27 │ │ │ │ │ │ │ │ 002e6e7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -161537,42 +161537,42 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r9, [r0, #7] │ │ │ │ cmp r9, #0 │ │ │ │ bne 2e6fb0 │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r3 │ │ │ │ - bl 9af578 │ │ │ │ + bl 9af548 │ │ │ │ ldr r3, [pc, #188] @ 2e6fbc │ │ │ │ ldr r2, [pc, #188] @ 2e6fc0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9acf38 │ │ │ │ + bl 9acf08 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9aba40 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9aba10 │ │ │ │ + bl 9ada68 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9aba48 │ │ │ │ + bl 9aba18 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, r4, #16 │ │ │ │ ldr r6, [r2, #136] @ 0x88 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e6f60 │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -161588,34 +161588,34 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e6ec0 │ │ │ │ addseq r3, ip, ip, ror ip │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq sl, pc, r8, lsr #7 │ │ │ │ - b 9ada38 │ │ │ │ + rsbeq sl, pc, r8, ror r3 @ │ │ │ │ + b 9ada08 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9ada38 │ │ │ │ + bl 9ada08 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002e6fec : │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #16] @ 2e7008 │ │ │ │ ldr r0, [pc, #16] @ 2e700c │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r3 │ │ │ │ - b 9afe4c │ │ │ │ + b 9afe1c │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ │ │ │ │ 002e7010 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -161629,72 +161629,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 2e7128 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2e70ec │ │ │ │ - bl 9af578 │ │ │ │ + bl 9af548 │ │ │ │ ldr r3, [pc, #212] @ 2e7134 │ │ │ │ ldr r2, [pc, #212] @ 2e7138 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9acf38 │ │ │ │ + bl 9acf08 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9aba40 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9aba10 │ │ │ │ + bl 9ada68 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9aba48 │ │ │ │ + bl 9aba18 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r2, #124] @ 0x7c │ │ │ │ add r0, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e70c0 │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e70fc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aea6c │ │ │ │ + bl 9aea3c │ │ │ │ b 2e7054 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aebc4 │ │ │ │ + bl 9aeb94 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e70d0 │ │ │ │ addseq r3, ip, ip, ror #21 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq sl, pc, ip, asr #4 │ │ │ │ + rsbeq sl, pc, ip, lsl r2 @ │ │ │ │ │ │ │ │ 002e713c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -161706,74 +161706,74 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ bne 2e725c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 2e7220 │ │ │ │ - bl 9af578 │ │ │ │ + bl 9af548 │ │ │ │ ldr r3, [pc, #220] @ 2e7268 │ │ │ │ ldr r2, [pc, #220] @ 2e726c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9acf38 │ │ │ │ + bl 9acf08 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9aba40 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9aba10 │ │ │ │ + bl 9ada68 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9aba48 │ │ │ │ + bl 9aba18 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r0, r5, #16 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [r1, #120] @ 0x78 │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e71f4 │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e7230 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aea6c │ │ │ │ + bl 9aea3c │ │ │ │ b 2e7180 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aebc4 │ │ │ │ + bl 9aeb94 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e7204 │ │ │ │ addseq r3, ip, r0, asr #19 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq sl, pc, r0, lsr #2 │ │ │ │ + strdeq sl, [pc], #-0 @ │ │ │ │ │ │ │ │ 002e7270 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -161785,29 +161785,29 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ bne 2e7398 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 2e735c │ │ │ │ - bl 9af578 │ │ │ │ + bl 9af548 │ │ │ │ ldr r3, [pc, #228] @ 2e73a4 │ │ │ │ ldr r2, [pc, #228] @ 2e73a8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9acf38 │ │ │ │ + bl 9acf08 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9aba40 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9aba10 │ │ │ │ + bl 9ada68 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9aba48 │ │ │ │ + bl 9aba18 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r7, #4] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r5, #16 │ │ │ │ @@ -161816,45 +161816,45 @@ │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e7330 │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e736c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aea6c │ │ │ │ + bl 9aea3c │ │ │ │ b 2e72b4 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aebc4 │ │ │ │ + bl 9aeb94 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e7340 │ │ │ │ addseq r3, ip, ip, lsl #17 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq r9, pc, ip, ror #31 │ │ │ │ + strheq r9, [pc], #-252 @ │ │ │ │ │ │ │ │ 002e73ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -161865,71 +161865,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2e74bc │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2e7480 │ │ │ │ - bl 9af578 │ │ │ │ + bl 9af548 │ │ │ │ ldr r3, [pc, #208] @ 2e74c8 │ │ │ │ ldr r2, [pc, #208] @ 2e74cc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9acf38 │ │ │ │ + bl 9acf08 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9aba40 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9aba10 │ │ │ │ + bl 9ada68 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9aba48 │ │ │ │ + bl 9aba18 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r3, [r3, #132] @ 0x84 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e7454 │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9ada98 │ │ │ │ + bl 9ada68 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e7490 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aea6c │ │ │ │ + bl 9aea3c │ │ │ │ b 2e73ec │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aebc4 │ │ │ │ + bl 9aeb94 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e7464 │ │ │ │ addseq r3, ip, r0, asr r7 │ │ │ │ muleq r0, r4, sp │ │ │ │ - strheq r9, [pc], #-228 @ │ │ │ │ + rsbeq r9, pc, r4, lsl #29 │ │ │ │ │ │ │ │ 002e74d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r0 │ │ │ │ @@ -161951,15 +161951,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq fp, pc, ip, lsl sl @ │ │ │ │ + rsbeq fp, pc, ip, ror #19 │ │ │ │ │ │ │ │ 002e7540 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r0 │ │ │ │ @@ -161980,15 +161980,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq fp, pc, ip, lsr #19 │ │ │ │ + rsbeq fp, pc, ip, ror r9 @ │ │ │ │ │ │ │ │ 002e75ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -162007,15 +162007,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq fp, pc, r0, asr #18 │ │ │ │ + rsbeq fp, pc, r0, lsl r9 @ │ │ │ │ │ │ │ │ 002e7610 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -162040,82 +162040,82 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrdeq fp, [pc], #-132 @ │ │ │ │ + rsbeq fp, pc, r4, lsr #17 │ │ │ │ │ │ │ │ 002e768c : │ │ │ │ b 24a394 │ │ │ │ │ │ │ │ 002e7690 : │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 2e76c0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ @ instruction: 0x008d8cbc │ │ │ │ │ │ │ │ 002e76c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #148] @ 2e7770 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r5, [pc, #144] @ 2e7774 │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr r2, [pc, #132] @ 2e7778 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #21 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e7750 │ │ │ │ ldr r2, [pc, #92] @ 2e777c │ │ │ │ add r5, r5, #28 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, #11 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq fp, pc, r4, asr r8 @ │ │ │ │ - addeq r3, r4, ip, asr r4 │ │ │ │ - rsbeq fp, pc, r0, lsr #16 │ │ │ │ - rsbeq fp, pc, ip, lsr #16 │ │ │ │ + rsbeq fp, pc, r4, lsr #16 │ │ │ │ + addeq r3, r4, ip, lsr #8 │ │ │ │ + strdeq fp, [pc], #-112 @ │ │ │ │ + strdeq fp, [pc], #-124 @ │ │ │ │ │ │ │ │ 002e7780 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ @@ -162130,59 +162130,59 @@ │ │ │ │ add r8, r7, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #184] @ 2e7878 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r6, [pc, #160] @ 2e787c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754324 │ │ │ │ + bl 7542f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e7848 │ │ │ │ ldr sl, [pc, #136] @ 2e7880 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ add sl, pc, sl │ │ │ │ add ip, r7, #52 @ 0x34 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ ldr fp, [r0, #52] @ 0x34 │ │ │ │ cmp fp, #0 │ │ │ │ beq 2e7848 │ │ │ │ add ip, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ blx fp │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2e77b8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r3, r4, r4, lsr #7 │ │ │ │ - strdeq pc, [lr], #-200 @ 0xffffff38 @ │ │ │ │ - rsbseq sp, r8, ip, lsl #4 │ │ │ │ - rsbeq fp, pc, r0, lsr #15 │ │ │ │ - @ instruction: 0x006fb794 │ │ │ │ + addeq r3, r4, r4, ror r3 │ │ │ │ + rsbeq pc, lr, r8, asr #25 │ │ │ │ + ldrsbeq sp, [r8], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq fp, pc, r0, ror r7 @ │ │ │ │ + rsbeq fp, pc, r4, ror #14 │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r1, r0 │ │ │ │ @@ -162349,21 +162349,21 @@ │ │ │ │ ldr r1, [pc, #40] @ 2e7b50 │ │ │ │ ldr r0, [pc, #40] @ 2e7b54 │ │ │ │ ldr r2, [pc, #40] @ 2e7b58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - strheq r3, [r4], r0 │ │ │ │ - rsbeq fp, pc, r8, lsr #9 │ │ │ │ - strheq fp, [pc], #-72 @ │ │ │ │ - andeq r0, r0, sl, lsl r6 │ │ │ │ - umulleq r3, r4, r0, r0 │ │ │ │ + addeq r3, r4, r0, lsl #1 │ │ │ │ + rsbeq fp, pc, r8, ror r4 @ │ │ │ │ rsbeq fp, pc, r8, lsl #9 │ │ │ │ - rsbeq fp, pc, r4, lsr #9 │ │ │ │ + andeq r0, r0, sl, lsl r6 │ │ │ │ + addeq r3, r4, r0, rrx │ │ │ │ + rsbeq fp, pc, r8, asr r4 @ │ │ │ │ + rsbeq fp, pc, r4, ror r4 @ │ │ │ │ andeq r0, r0, lr, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -162387,18 +162387,18 @@ │ │ │ │ ldr r0, [pc, #32] @ 2e7be0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbeq fp, pc, r8, asr r4 @ │ │ │ │ - addeq r3, r4, r0 │ │ │ │ - strdeq fp, [pc], #-56 @ │ │ │ │ - rsbeq fp, pc, r0, lsr #8 │ │ │ │ + rsbeq fp, pc, r8, lsr #8 │ │ │ │ + ldrdeq r2, [r4], r0 │ │ │ │ + rsbeq fp, pc, r8, asr #7 │ │ │ │ + strdeq fp, [pc], #-48 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [pc, #476] @ 2e7de0 │ │ │ │ @@ -162520,19 +162520,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq r2, ip, r0, lsl pc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r5, r0, r4, lsl #10 │ │ │ │ + ldrsbeq r5, [r0], #-68 @ 0xffffffbc @ │ │ │ │ addseq r2, ip, r4, lsr #28 │ │ │ │ - strdeq r2, [r4], r4 │ │ │ │ - rsbeq fp, pc, ip, ror #3 │ │ │ │ - rsbeq fp, pc, r4, lsr r2 @ │ │ │ │ + addeq r2, r4, r4, asr #27 │ │ │ │ + strheq fp, [pc], #-28 @ │ │ │ │ + rsbeq fp, pc, r4, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r1, r2, r3} │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4084] @ 0xff4 │ │ │ │ ldr ip, [pc, #120] @ 2e7e90 │ │ │ │ ldr r3, [pc, #120] @ 2e7e94 │ │ │ │ @@ -162564,15 +162564,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r2, ip, r4, lsl #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r1, fp, r8, lsr r0 │ │ │ │ + rsbseq r1, fp, r8 │ │ │ │ @ instruction: 0x009c2cd0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #228] @ 2e7fa0 │ │ │ │ @@ -162633,17 +162633,17 @@ │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ bl 248828 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r2, ip, r0, ror #24 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r2, ip, r8, ror #23 │ │ │ │ - addeq r2, r4, r0, asr #24 │ │ │ │ - rsbeq fp, pc, r8, lsr #1 │ │ │ │ - rsbeq fp, pc, r4, lsr r0 @ │ │ │ │ + addeq r2, r4, r0, lsl ip │ │ │ │ + rsbeq fp, pc, r8, ror r0 @ │ │ │ │ + rsbeq fp, pc, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #328] @ 2e811c │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -163374,17 +163374,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq r2, ip, r4, lsr #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r2, ip, r8, lsl #1 │ │ │ │ - ldrdeq r2, [r4], r8 │ │ │ │ - rsbeq sl, pc, ip, asr #9 │ │ │ │ - rsbeq sl, pc, r8, asr #10 │ │ │ │ + addeq r2, r4, r8, lsr #1 │ │ │ │ + @ instruction: 0x006fa49c │ │ │ │ + rsbeq sl, pc, r8, lsl r5 @ │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ │ │ │ │ 002e8b18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -163421,17 +163421,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2e8bc8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ adceq r3, r9, r8, ror sl │ │ │ │ - addeq r2, r4, ip, lsl r0 │ │ │ │ - rsbeq sl, pc, r0, lsl r4 @ │ │ │ │ - rsbeq sl, pc, r8, lsr #9 │ │ │ │ + addeq r1, r4, ip, ror #31 │ │ │ │ + rsbeq sl, pc, r0, ror #7 │ │ │ │ + rsbeq sl, pc, r8, ror r4 @ │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ │ │ │ │ 002e8bcc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -163588,18 +163588,18 @@ │ │ │ │ ldr r2, [pc, #36] @ 2e8e58 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ @ instruction: 0x009c1ed4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r4, r4, lsr #30 │ │ │ │ + strdeq r1, [r4], r4 │ │ │ │ @ instruction: 0x009c1dfc │ │ │ │ - umulleq r1, r4, r8, sp │ │ │ │ - rsbeq sl, pc, r8, lsl #3 │ │ │ │ + addeq r1, r4, r8, ror #26 │ │ │ │ + rsbeq sl, pc, r8, asr r1 @ │ │ │ │ andeq r0, r0, r9, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #240] @ 2e8f68 │ │ │ │ @@ -164417,15 +164417,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r2, r9, r0, lsl fp │ │ │ │ - @ instruction: 0x007af398 │ │ │ │ + rsbseq pc, sl, r8, ror #6 │ │ │ │ │ │ │ │ 002e9b10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r0, #6 │ │ │ │ @@ -164462,17 +164462,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2e9bc4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ adceq r2, r9, r8, ror #20 │ │ │ │ - addeq r1, r4, r0, lsr #32 │ │ │ │ - rsbeq r9, pc, r4, lsl r4 @ │ │ │ │ - strheq r9, [pc], #-72 @ │ │ │ │ + strdeq r0, [r4], r0 @ │ │ │ │ + rsbeq r9, pc, r4, ror #7 │ │ │ │ + rsbeq r9, pc, r8, lsl #9 │ │ │ │ andeq r0, r0, r2, ror #4 │ │ │ │ │ │ │ │ 002e9bc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -165248,15 +165248,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r1, r9, r0, lsr #29 │ │ │ │ - rsbseq lr, sl, r0, lsr r7 │ │ │ │ + rsbseq lr, sl, r0, lsl #14 │ │ │ │ │ │ │ │ 002ea764 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -165286,15 +165286,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r1, r9, ip, lsl lr │ │ │ │ - rsbseq lr, sl, ip, lsr #13 │ │ │ │ + rsbseq lr, sl, ip, ror r6 │ │ │ │ │ │ │ │ 002ea7f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -165328,15 +165328,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r1, r9, r8, lsl #27 │ │ │ │ - rsbseq lr, sl, r8, lsl r6 │ │ │ │ + rsbseq lr, sl, r8, ror #11 │ │ │ │ │ │ │ │ 002ea894 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -165373,15 +165373,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldrdeq r1, [r9], ip @ │ │ │ │ - rsbseq lr, sl, r8, ror r5 │ │ │ │ + rsbseq lr, sl, r8, asr #10 │ │ │ │ │ │ │ │ 002ea940 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -165421,15 +165421,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r1, r9, r0, lsr ip │ │ │ │ - rsbseq lr, sl, ip, asr #9 │ │ │ │ + @ instruction: 0x007ae49c │ │ │ │ │ │ │ │ 002ea9f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -165472,15 +165472,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r1, r9, r8, ror fp │ │ │ │ - rsbseq lr, sl, r4, lsl r4 │ │ │ │ + rsbseq lr, sl, r4, ror #7 │ │ │ │ │ │ │ │ 002eaabc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -165526,15 +165526,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @ instruction: 0x00a91ab4 │ │ │ │ - rsbseq lr, sl, r0, asr r3 │ │ │ │ + rsbseq lr, sl, r0, lsr #6 │ │ │ │ │ │ │ │ 002eab8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -165803,19 +165803,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq pc, fp, ip, asr pc @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umlaleq r1, r9, r4, r9 │ │ │ │ - rsbseq sp, sl, r4, asr #30 │ │ │ │ + rsbseq sp, sl, r4, lsl pc │ │ │ │ @ instruction: 0x009bfbb8 │ │ │ │ - addeq pc, r3, ip, lsl #24 │ │ │ │ - rsbeq r8, pc, r0 │ │ │ │ - strheq r8, [pc], #-0 @ │ │ │ │ + ldrdeq pc, [r3], ip │ │ │ │ + ldrdeq r7, [pc], #-240 @ │ │ │ │ + rsbeq r8, pc, r0, lsl #1 │ │ │ │ andeq r0, r0, r3, lsl #7 │ │ │ │ │ │ │ │ 002eafec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -166053,17 +166053,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq pc, fp, r0, lsr r9 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r1, r9, r8, ror #6 │ │ │ │ addseq pc, fp, r4, ror #15 │ │ │ │ - addeq pc, r3, r8, lsr r8 @ │ │ │ │ - rsbeq r7, pc, ip, lsr #24 │ │ │ │ - strdeq r7, [pc], #-196 @ │ │ │ │ + addeq pc, r3, r8, lsl #16 │ │ │ │ + strdeq r7, [pc], #-188 @ │ │ │ │ + rsbeq r7, pc, r4, asr #25 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 002eb3bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -166236,17 +166236,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq pc, fp, ip, asr #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r1, r9, ip, lsr #32 │ │ │ │ addseq pc, fp, r8, lsl r5 @ │ │ │ │ - addeq pc, r3, ip, ror #10 │ │ │ │ - rsbeq r7, pc, r0, ror #18 │ │ │ │ - rsbeq r7, pc, r8, lsr sl @ │ │ │ │ + addeq pc, r3, ip, lsr r5 @ │ │ │ │ + rsbeq r7, pc, r0, lsr r9 @ │ │ │ │ + rsbeq r7, pc, r8, lsl #20 │ │ │ │ andeq r0, r0, ip, lsl r4 │ │ │ │ │ │ │ │ 002eb688 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -166603,19 +166603,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq pc, fp, r8, lsr r0 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umlaleq r0, r9, r4, sl │ │ │ │ - rsbseq sp, sl, r8, lsl #6 │ │ │ │ + ldrsbeq sp, [sl], #-40 @ 0xffffffd8 @ │ │ │ │ umullseq lr, fp, r8, pc @ │ │ │ │ - addeq lr, r3, ip, ror #31 │ │ │ │ - rsbeq r7, pc, r0, ror #7 │ │ │ │ - rsbeq r7, pc, r4, asr #9 │ │ │ │ + @ instruction: 0x0083efbc │ │ │ │ + strheq r7, [pc], #-48 @ │ │ │ │ + @ instruction: 0x006f7494 │ │ │ │ andeq r0, r0, pc, ror #8 │ │ │ │ │ │ │ │ 002ebc0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -166930,15 +166930,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq lr, fp, r4, asr fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r0, r9, r0, lsr #11 │ │ │ │ - rsbseq ip, sl, r8, lsl #28 │ │ │ │ + ldrsbeq ip, [sl], #-216 @ 0xffffff28 @ │ │ │ │ addseq lr, fp, r0, lsl #21 │ │ │ │ │ │ │ │ 002ec0f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -167119,15 +167119,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq lr, fp, r0, asr #16 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r0, r9, r8, lsl #5 │ │ │ │ - rsbseq ip, sl, r4, lsl fp │ │ │ │ + rsbseq ip, sl, r4, ror #21 │ │ │ │ addseq lr, fp, r4, lsr #15 │ │ │ │ │ │ │ │ 002ec3cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -167199,15 +167199,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq lr, fp, r0, lsr r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r0, r9, r0, lsl #3 │ │ │ │ - rsbseq ip, sl, r4, asr #19 │ │ │ │ + @ instruction: 0x007ac994 │ │ │ │ addseq lr, fp, ip, ror #12 │ │ │ │ │ │ │ │ 002ec504 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -167247,15 +167247,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r0, r9, r8, ror r0 │ │ │ │ - ldrsbeq ip, [sl], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq ip, sl, r8, lsr #17 │ │ │ │ │ │ │ │ 002ec5b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -167294,15 +167294,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq pc, r8, r4, asr #31 │ │ │ │ - rsbseq ip, sl, r4, lsr #16 │ │ │ │ + ldrsheq ip, [sl], #-116 @ 0xffffff8c @ │ │ │ │ │ │ │ │ 002ec66c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -167408,17 +167408,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2ec82c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #224 @ 0xe0 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ adceq pc, r8, r0, lsl #28 │ │ │ │ - @ instruction: 0x0083e3b8 │ │ │ │ - rsbeq r6, pc, ip, lsr #15 │ │ │ │ - rsbeq r6, pc, r0, lsr #17 │ │ │ │ + addeq lr, r3, r8, lsl #7 │ │ │ │ + rsbeq r6, pc, ip, ror r7 @ │ │ │ │ + rsbeq r6, pc, r0, ror r8 @ │ │ │ │ andeq r0, r0, r1, lsl r5 │ │ │ │ │ │ │ │ 002ec830 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -167677,17 +167677,17 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 248828 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldrsheq lr, [fp], r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq pc, r8, ip, asr #22 │ │ │ │ addseq sp, fp, ip, asr pc │ │ │ │ - @ instruction: 0x0083dfb4 │ │ │ │ - strheq r6, [pc], #-64 @ │ │ │ │ - rsbeq r6, pc, r4, lsr #7 │ │ │ │ + addeq sp, r3, r4, lsl #31 │ │ │ │ + rsbeq r6, pc, r0, lsl #9 │ │ │ │ + rsbeq r6, pc, r4, ror r3 @ │ │ │ │ andeq r0, r0, fp, lsr r5 │ │ │ │ │ │ │ │ 002ecc4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -167901,17 +167901,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009bdcbc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq pc, r8, r8, lsl #14 │ │ │ │ addseq sp, fp, r4, lsl #24 │ │ │ │ - addeq sp, r3, r8, asr ip │ │ │ │ - rsbeq r6, pc, ip, asr #32 │ │ │ │ - rsbeq r6, pc, r0, ror #2 │ │ │ │ + addeq sp, r3, r8, lsr #24 │ │ │ │ + rsbeq r6, pc, ip, lsl r0 @ │ │ │ │ + rsbeq r6, pc, r0, lsr r1 @ │ │ │ │ andeq r0, r0, r3, lsl #12 │ │ │ │ │ │ │ │ 002ecf9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -168249,33 +168249,33 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq sp, fp, r4, lsr #20 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq pc, r8, r4, lsl #9 │ │ │ │ addseq sp, fp, r4, lsr r7 │ │ │ │ - addeq sp, r3, r8, lsl #15 │ │ │ │ - rsbeq r5, pc, ip, ror fp @ │ │ │ │ - rsbeq r5, pc, r0, ror #25 │ │ │ │ + addeq sp, r3, r8, asr r7 │ │ │ │ + rsbeq r5, pc, ip, asr #22 │ │ │ │ + strheq r5, [pc], #-192 @ │ │ │ │ andeq r0, r0, pc, lsr #12 │ │ │ │ - addeq sp, r3, r4, ror #14 │ │ │ │ - rsbeq r5, pc, r8, asr fp @ │ │ │ │ - rsbeq r5, pc, ip, lsr #25 │ │ │ │ + addeq sp, r3, r4, lsr r7 │ │ │ │ + rsbeq r5, pc, r8, lsr #22 │ │ │ │ + rsbeq r5, pc, ip, ror ip @ │ │ │ │ andeq r0, r0, lr, lsr #12 │ │ │ │ - addeq sp, r3, r0, asr #14 │ │ │ │ - rsbeq r5, pc, r4, lsr fp @ │ │ │ │ - rsbeq r5, pc, r8, ror ip @ │ │ │ │ + addeq sp, r3, r0, lsl r7 │ │ │ │ + rsbeq r5, pc, r4, lsl #22 │ │ │ │ + rsbeq r5, pc, r8, asr #24 │ │ │ │ andeq r0, r0, sp, lsr #12 │ │ │ │ - addeq sp, r3, ip, lsl r7 │ │ │ │ - rsbeq r5, pc, r0, lsl fp @ │ │ │ │ - rsbeq r5, pc, r4, asr #24 │ │ │ │ + addeq sp, r3, ip, ror #13 │ │ │ │ + rsbeq r5, pc, r0, ror #21 │ │ │ │ + rsbeq r5, pc, r4, lsl ip @ │ │ │ │ andeq r0, r0, ip, lsr #12 │ │ │ │ - strdeq sp, [r3], r8 │ │ │ │ - rsbeq r5, pc, ip, ror #21 │ │ │ │ - rsbeq r5, pc, ip, lsl #24 │ │ │ │ + addeq sp, r3, r8, asr #13 │ │ │ │ + strheq r5, [pc], #-172 @ │ │ │ │ + ldrdeq r5, [pc], #-188 @ │ │ │ │ andeq r0, r0, fp, lsr #12 │ │ │ │ │ │ │ │ 002ed53c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168536,19 +168536,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #268 @ 0x10c │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq sp, fp, ip, lsl #6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq lr, r8, r4, ror #26 │ │ │ │ - rsbseq fp, sl, r0, asr #11 │ │ │ │ + @ instruction: 0x007ab590 │ │ │ │ addseq sp, fp, ip, asr #4 │ │ │ │ - addeq sp, r3, r0, lsr #5 │ │ │ │ - @ instruction: 0x006f5694 │ │ │ │ - rsbeq r5, pc, r8, lsl #16 │ │ │ │ + addeq sp, r3, r0, ror r2 │ │ │ │ + rsbeq r5, pc, r4, ror #12 │ │ │ │ + ldrdeq r5, [pc], #-120 @ │ │ │ │ andeq r0, r0, r9, ror r6 │ │ │ │ │ │ │ │ 002ed958 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168735,15 +168735,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ strdeq lr, [r8], r0 @ │ │ │ │ - rsbseq fp, sl, ip, lsr #5 │ │ │ │ + rsbseq fp, sl, ip, ror r2 │ │ │ │ │ │ │ │ 002edc48 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #115 @ 0x73 │ │ │ │ b 2e8e5c │ │ │ │ @@ -168892,19 +168892,19 @@ │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248828 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq ip, fp, r8, lsl #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r5, pc, ip, ror #6 │ │ │ │ + rsbeq r5, pc, ip, lsr r3 @ │ │ │ │ @ instruction: 0x009bccf0 │ │ │ │ - addeq ip, r3, r8, asr #26 │ │ │ │ - ldrdeq r5, [pc], #-32 @ │ │ │ │ - rsbeq r5, pc, r8, lsr r1 @ │ │ │ │ + addeq ip, r3, r8, lsl sp │ │ │ │ + rsbeq r5, pc, r0, lsr #5 │ │ │ │ + rsbeq r5, pc, r8, lsl #2 │ │ │ │ @ instruction: 0x000006b5 │ │ │ │ │ │ │ │ 002edeb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168952,15 +168952,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq ip, fp, r0, lsr ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r5, pc, r4, asr #4 │ │ │ │ + rsbeq r5, pc, r4, lsl r2 @ │ │ │ │ @ instruction: 0x009bcbdc │ │ │ │ │ │ │ │ 002edf90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -168996,17 +168996,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2ee030 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2ee034 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq ip, r3, ip, lsr #23 │ │ │ │ - rsbeq r4, pc, r0, lsr #31 │ │ │ │ - rsbeq r5, pc, r0, ror #2 │ │ │ │ + addeq ip, r3, ip, ror fp │ │ │ │ + rsbeq r4, pc, r0, ror pc @ │ │ │ │ + rsbeq r5, pc, r0, lsr r1 @ │ │ │ │ andeq r0, r0, r5, ror #13 │ │ │ │ │ │ │ │ 002ee038 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -169302,33 +169302,33 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ str ip, [sp] │ │ │ │ bl 248828 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq ip, fp, r0, lsr #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x006f4f98 │ │ │ │ - rsbeq r4, pc, ip, lsl #31 │ │ │ │ - rsbeq r4, pc, r0, lsl #29 │ │ │ │ - rsbeq r4, pc, r8, ror #29 │ │ │ │ - rsbeq r4, pc, r8, asr #29 │ │ │ │ - rsbeq r4, pc, ip, asr #28 │ │ │ │ - ldrdeq r4, [pc], #-216 @ │ │ │ │ - strdeq r4, [pc], #-212 @ │ │ │ │ + rsbeq r4, pc, r8, ror #30 │ │ │ │ + rsbeq r4, pc, ip, asr pc @ │ │ │ │ + rsbeq r4, pc, r0, asr lr @ │ │ │ │ + strheq r4, [pc], #-232 @ │ │ │ │ + @ instruction: 0x006f4e98 │ │ │ │ + rsbeq r4, pc, ip, lsl lr @ │ │ │ │ + rsbeq r4, pc, r8, lsr #27 │ │ │ │ + rsbeq r4, pc, r4, asr #27 │ │ │ │ addseq ip, fp, r4, lsl r7 │ │ │ │ - addeq ip, r3, r0, ror #14 │ │ │ │ - rsbeq r4, pc, r4, asr #26 │ │ │ │ - rsbeq r4, pc, r0, asr fp @ │ │ │ │ + addeq ip, r3, r0, lsr r7 │ │ │ │ + rsbeq r4, pc, r4, lsl sp @ │ │ │ │ + rsbeq r4, pc, r0, lsr #22 │ │ │ │ andeq r0, r0, pc, lsl #14 │ │ │ │ - addeq ip, r3, ip, lsr r7 │ │ │ │ - rsbeq r4, pc, ip, lsr #22 │ │ │ │ + addeq ip, r3, ip, lsl #14 │ │ │ │ + strdeq r4, [pc], #-172 @ │ │ │ │ andeq r0, r0, r7, lsl r7 │ │ │ │ - addeq ip, r3, r4, lsl r7 │ │ │ │ - rsbeq r4, pc, r4, lsl sp @ │ │ │ │ - rsbeq r4, pc, r4, lsl #22 │ │ │ │ + addeq ip, r3, r4, ror #13 │ │ │ │ + rsbeq r4, pc, r4, ror #25 │ │ │ │ + ldrdeq r4, [pc], #-164 @ │ │ │ │ andeq r0, r0, r3, lsl r7 │ │ │ │ │ │ │ │ 002ee520 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -169415,16 +169415,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009bc5d8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r4, pc, ip, ror ip @ │ │ │ │ - strheq r4, [pc], #-180 @ │ │ │ │ + rsbeq r4, pc, ip, asr #24 │ │ │ │ + rsbeq r4, pc, r4, lsl #23 │ │ │ │ @ instruction: 0x009bc4d8 │ │ │ │ │ │ │ │ 002ee698 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -169511,16 +169511,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq ip, fp, r0, ror #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r4, pc, ip, lsl #22 │ │ │ │ - rsbeq r4, pc, ip, lsr sl @ │ │ │ │ + ldrdeq r4, [pc], #-172 @ │ │ │ │ + rsbeq r4, pc, ip, lsl #20 │ │ │ │ addseq ip, fp, r0, ror #6 │ │ │ │ │ │ │ │ 002ee810 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -169920,17 +169920,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #328 @ 0x148 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009bbebc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq fp, fp, ip, lsr sp │ │ │ │ - umulleq fp, r3, r0, sp │ │ │ │ - rsbeq r4, pc, r4, lsl #3 │ │ │ │ - ldrdeq r4, [pc], #-48 @ │ │ │ │ + addeq fp, r3, r0, ror #26 │ │ │ │ + rsbeq r4, pc, r4, asr r1 @ │ │ │ │ + rsbeq r4, pc, r0, lsr #7 │ │ │ │ andeq r0, r0, r9, lsr #15 │ │ │ │ │ │ │ │ 002eee60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -170029,19 +170029,19 @@ │ │ │ │ ldr r2, [pc, #40] @ 2ef010 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #368 @ 0x170 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ umullseq fp, fp, r8, ip @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r4, pc, r8, asr r3 @ │ │ │ │ + rsbeq r4, pc, r8, lsr #6 │ │ │ │ addseq fp, fp, ip, lsl #23 │ │ │ │ - addeq fp, r3, r0, ror #23 │ │ │ │ - ldrdeq r3, [pc], #-244 @ │ │ │ │ - rsbeq r4, pc, ip, lsr r2 @ │ │ │ │ + @ instruction: 0x0083bbb0 │ │ │ │ + rsbeq r3, pc, r4, lsr #31 │ │ │ │ + rsbeq r4, pc, ip, lsl #4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ │ │ │ │ 002ef014 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -170304,15 +170304,15 @@ │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ bl 24a268 │ │ │ │ b 2ef310 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq fp, fp, r4, ror #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq r4, [pc], #-16 @ │ │ │ │ + rsbeq r4, pc, r0, lsr #3 │ │ │ │ @ instruction: 0x009bb7f8 │ │ │ │ │ │ │ │ 002ef448 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -170327,25 +170327,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr r3, [pc, #792] @ 2ef7b8 │ │ │ │ ldr r2, [pc, #792] @ 2ef7bc │ │ │ │ ldr r1, [pc, #792] @ 2ef7c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r8, [r7, #176] @ 0xb0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r2, #19 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r8, [sp, #28] │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ @@ -170528,30 +170528,30 @@ │ │ │ │ ldr r2, [pc, #84] @ 2ef7f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #400 @ 0x190 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq fp, fp, ip, lsr #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq fp, r3, r8, lsl r7 │ │ │ │ - rsbeq r7, lr, r4, ror #31 │ │ │ │ - ldrheq r1, [r7], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r3, pc, r4, ror #26 │ │ │ │ + addeq fp, r3, r8, ror #13 │ │ │ │ + strheq r7, [lr], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r1, r7, r0, lsl #27 │ │ │ │ + rsbeq r3, pc, r4, lsr sp @ │ │ │ │ addseq fp, fp, r8, lsl r4 │ │ │ │ - addeq fp, r3, ip, ror #8 │ │ │ │ - rsbeq r3, pc, r0, ror #16 │ │ │ │ - rsbeq r3, pc, r8, asr fp @ │ │ │ │ + addeq fp, r3, ip, lsr r4 │ │ │ │ + rsbeq r3, pc, r0, lsr r8 @ │ │ │ │ + rsbeq r3, pc, r8, lsr #22 │ │ │ │ muleq r0, r9, r8 │ │ │ │ - addeq fp, r3, r8, asr #8 │ │ │ │ - rsbeq r3, pc, ip, lsr r8 @ │ │ │ │ - rsbeq r3, pc, r8, lsl #22 │ │ │ │ + addeq fp, r3, r8, lsl r4 │ │ │ │ + rsbeq r3, pc, ip, lsl #16 │ │ │ │ + ldrdeq r3, [pc], #-168 @ │ │ │ │ andeq r0, r0, r6, lsl #17 │ │ │ │ - addeq fp, r3, r4, lsr #8 │ │ │ │ - rsbeq r3, pc, r8, lsl r8 @ │ │ │ │ - strheq r3, [pc], #-168 @ │ │ │ │ + strdeq fp, [r3], r4 │ │ │ │ + rsbeq r3, pc, r8, ror #15 │ │ │ │ + rsbeq r3, pc, r8, lsl #21 │ │ │ │ andeq r0, r0, sl, ror r8 │ │ │ │ │ │ │ │ 002ef7fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -171150,23 +171150,23 @@ │ │ │ │ ldr r2, [pc, #56] @ 2f018c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #412 @ 0x19c │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq fp, fp, r0, lsl #6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r3, pc, r4, lsl #21 │ │ │ │ - strheq r3, [pc], #-128 @ │ │ │ │ - rsbeq r3, pc, r8, asr r8 @ │ │ │ │ - rsbeq r3, pc, r0, lsr #5 │ │ │ │ - ldrsbeq pc, [r8], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r3, pc, r4, asr sl @ │ │ │ │ + rsbeq r3, pc, r0, lsl #17 │ │ │ │ + rsbeq r3, pc, r8, lsr #16 │ │ │ │ + rsbeq r3, pc, r0, ror r2 @ │ │ │ │ + rsbseq pc, r8, r4, lsr #31 │ │ │ │ addseq sl, fp, r4, ror sl │ │ │ │ - addeq sl, r3, r4, ror sl │ │ │ │ - rsbeq r2, pc, r8, ror #28 │ │ │ │ - @ instruction: 0x006f3190 │ │ │ │ + addeq sl, r3, r4, asr #20 │ │ │ │ + rsbeq r2, pc, r8, lsr lr @ │ │ │ │ + rsbeq r3, pc, r0, ror #2 │ │ │ │ andeq r0, r0, pc, lsr #18 │ │ │ │ │ │ │ │ 002f0190 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -171193,22 +171193,22 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr fp, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #8] │ │ │ │ add sl, pc, sl │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ - bl 758974 │ │ │ │ + bl 758944 │ │ │ │ ldr r2, [pc, #676] @ 2f04bc │ │ │ │ add r3, sl, #424 @ 0x1a8 │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ add r0, sp, #29 │ │ │ │ bl 24a694 │ │ │ │ ldr r3, [pc, #632] @ 2f04c0 │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ @@ -171241,15 +171241,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ strb r6, [sp, #23] │ │ │ │ bl 24a268 │ │ │ │ ldr r1, [pc, #508] @ 2f04c4 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754324 │ │ │ │ + bl 7542f4 │ │ │ │ cmp r0, r6 │ │ │ │ beq 2f044c │ │ │ │ mov r6, #0 │ │ │ │ mov r3, #6 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [sp, #12] │ │ │ │ mov sl, #8 │ │ │ │ @@ -171340,21 +171340,21 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #132] @ 2f04d8 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754324 │ │ │ │ + bl 7542f4 │ │ │ │ subs r6, r0, #0 │ │ │ │ bne 2f02d8 │ │ │ │ ldr r1, [pc, #112] @ 2f04dc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754324 │ │ │ │ + bl 7542f4 │ │ │ │ subs ip, r0, #0 │ │ │ │ beq 2f0490 │ │ │ │ mov r9, r6 │ │ │ │ mov r3, #7 │ │ │ │ ldr r6, [pc, #84] @ 2f04e0 │ │ │ │ b 2f02e4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @@ -171362,28 +171362,28 @@ │ │ │ │ ldr r2, [pc, #76] @ 2f04e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, sl, #436 @ 0x1b4 │ │ │ │ str ip, [sp] │ │ │ │ bl 248828 │ │ │ │ addseq sl, fp, ip, ror #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r3, pc, r4, lsr #2 │ │ │ │ - rsbseq lr, r8, r0, lsr #24 │ │ │ │ - addeq sl, r3, r0, asr #19 │ │ │ │ - ldrdeq r3, [pc], #-12 @ │ │ │ │ - rsbeq r3, pc, r8, asr #1 │ │ │ │ - rsbeq r3, pc, r0, asr r0 @ │ │ │ │ - @ instruction: 0x006f2f98 │ │ │ │ - rsbeq r2, pc, r8, asr pc @ │ │ │ │ - rsbeq r2, pc, r4, lsl #27 │ │ │ │ + strdeq r3, [pc], #-4 @ │ │ │ │ + ldrsheq lr, [r8], #-176 @ 0xffffff50 @ │ │ │ │ + umulleq sl, r3, r0, r9 │ │ │ │ + rsbeq r3, pc, ip, lsr #1 │ │ │ │ + @ instruction: 0x006f3098 │ │ │ │ + rsbeq r3, pc, r0, lsr #32 │ │ │ │ + rsbeq r2, pc, r8, ror #30 │ │ │ │ + rsbeq r2, pc, r8, lsr #30 │ │ │ │ + rsbeq r2, pc, r4, asr sp @ │ │ │ │ addseq sl, fp, ip, lsl #14 │ │ │ │ - rsbeq r2, pc, ip, asr #29 │ │ │ │ - rsbeq r2, pc, r4, asr #29 │ │ │ │ + @ instruction: 0x006f2e9c │ │ │ │ + @ instruction: 0x006f2e94 │ │ │ │ cdp2 0, 13, cr0, cr4, cr0, {2} │ │ │ │ - rsbeq r2, pc, r0, lsr #22 │ │ │ │ + strdeq r2, [pc], #-160 @ │ │ │ │ andeq r0, r0, r3, asr r9 │ │ │ │ │ │ │ │ 002f04ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ @@ -171855,17 +171855,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2f0c68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #448 @ 0x1c0 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ adceq ip, r8, r8, rrx │ │ │ │ @ instruction: 0xffff73b0 │ │ │ │ - addeq r9, r3, r0, lsl #31 │ │ │ │ - rsbeq r2, pc, r4, ror r3 @ │ │ │ │ - strdeq r2, [pc], #-108 @ │ │ │ │ + addeq r9, r3, r0, asr pc │ │ │ │ + rsbeq r2, pc, r4, asr #6 │ │ │ │ + rsbeq r2, pc, ip, asr #13 │ │ │ │ andeq r0, r0, sp, ror #19 │ │ │ │ │ │ │ │ 002f0c6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -172195,20 +172195,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #202 @ 0xca │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq r9, fp, ip, lsl fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r9, fp, r4, lsr #20 │ │ │ │ - addeq r9, r3, r4, asr #24 │ │ │ │ - rsbeq r2, pc, ip, asr #4 │ │ │ │ - rsbeq r2, pc, r8, ror #4 │ │ │ │ - addeq r9, r3, r4, lsr #24 │ │ │ │ - rsbeq r2, pc, ip, lsr #4 │ │ │ │ - rsbeq r2, pc, ip, ror #4 │ │ │ │ + addeq r9, r3, r4, lsl ip │ │ │ │ + rsbeq r2, pc, ip, lsl r2 @ │ │ │ │ + rsbeq r2, pc, r8, lsr r2 @ │ │ │ │ + strdeq r9, [r3], r4 │ │ │ │ + strdeq r2, [pc], #-28 @ │ │ │ │ + rsbeq r2, pc, ip, lsr r2 @ │ │ │ │ │ │ │ │ 002f119c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ mov r7, r2 │ │ │ │ @@ -172339,29 +172339,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #238 @ 0xee │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq r9, fp, r0, ror #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r9, fp, r0, ror #16 │ │ │ │ - addeq r9, r3, r0, lsl #21 │ │ │ │ - rsbeq r2, pc, r8, lsl #1 │ │ │ │ - rsbeq r2, pc, ip, asr r1 @ │ │ │ │ - addeq r9, r3, ip, asr sl │ │ │ │ - rsbeq r2, pc, r4, rrx │ │ │ │ - rsbeq r2, pc, r8, lsl r1 @ │ │ │ │ - addeq r9, r3, r8, lsr sl │ │ │ │ - rsbeq r2, pc, r0, asr #32 │ │ │ │ - rsbeq r2, pc, ip, asr #1 │ │ │ │ - addeq r9, r3, r4, lsl sl │ │ │ │ - rsbeq r2, pc, ip, lsl r0 @ │ │ │ │ - rsbeq r2, pc, r8, lsl #1 │ │ │ │ - strdeq r9, [r3], r0 │ │ │ │ - strdeq r1, [pc], #-248 @ │ │ │ │ - ldrheq ip, [sl], #-136 @ 0xffffff78 @ │ │ │ │ + addeq r9, r3, r0, asr sl │ │ │ │ + rsbeq r2, pc, r8, asr r0 @ │ │ │ │ + rsbeq r2, pc, ip, lsr #2 │ │ │ │ + addeq r9, r3, ip, lsr #20 │ │ │ │ + rsbeq r2, pc, r4, lsr r0 @ │ │ │ │ + rsbeq r2, pc, r8, ror #1 │ │ │ │ + addeq r9, r3, r8, lsl #20 │ │ │ │ + rsbeq r2, pc, r0, lsl r0 @ │ │ │ │ + @ instruction: 0x006f209c │ │ │ │ + addeq r9, r3, r4, ror #19 │ │ │ │ + rsbeq r1, pc, ip, ror #31 │ │ │ │ + rsbeq r2, pc, r8, asr r0 @ │ │ │ │ + addeq r9, r3, r0, asr #19 │ │ │ │ + rsbeq r1, pc, r8, asr #31 │ │ │ │ + rsbseq ip, sl, r8, lsl #17 │ │ │ │ │ │ │ │ 002f13f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3896] @ 0xf38 │ │ │ │ mov r9, r2 │ │ │ │ @@ -172540,36 +172540,36 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq r9, fp, r0, lsl #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r9, fp, r8, ror r5 │ │ │ │ - umulleq r9, r3, r4, r7 │ │ │ │ - @ instruction: 0x006f1d98 │ │ │ │ - rsbeq r1, pc, r4, lsr #29 │ │ │ │ - andeq r0, r0, lr, lsl r1 │ │ │ │ addeq r9, r3, r4, ror #14 │ │ │ │ rsbeq r1, pc, r8, ror #26 │ │ │ │ - rsbeq r1, pc, r8, ror #28 │ │ │ │ + rsbeq r1, pc, r4, ror lr @ │ │ │ │ + andeq r0, r0, lr, lsl r1 │ │ │ │ + addeq r9, r3, r4, lsr r7 │ │ │ │ + rsbeq r1, pc, r8, lsr sp @ │ │ │ │ + rsbeq r1, pc, r8, lsr lr @ │ │ │ │ andeq r0, r0, sp, lsl r1 │ │ │ │ - addeq r9, r3, r0, asr #14 │ │ │ │ - rsbeq r1, pc, r4, asr #26 │ │ │ │ - rsbeq r1, pc, ip, asr lr @ │ │ │ │ + addeq r9, r3, r0, lsl r7 │ │ │ │ + rsbeq r1, pc, r4, lsl sp @ │ │ │ │ + rsbeq r1, pc, ip, lsr #28 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ - addeq r9, r3, ip, lsl r7 │ │ │ │ - rsbeq r1, pc, r4, lsr #26 │ │ │ │ - rsbeq r1, pc, r8, ror #28 │ │ │ │ - strdeq r9, [r3], r8 │ │ │ │ - strdeq r1, [pc], #-204 @ │ │ │ │ - rsbeq r1, pc, r0, lsl #29 │ │ │ │ + addeq r9, r3, ip, ror #13 │ │ │ │ + strdeq r1, [pc], #-196 @ │ │ │ │ + rsbeq r1, pc, r8, lsr lr @ │ │ │ │ + addeq r9, r3, r8, asr #13 │ │ │ │ + rsbeq r1, pc, ip, asr #25 │ │ │ │ + rsbeq r1, pc, r0, asr lr @ │ │ │ │ andeq r0, r0, r1, lsr #2 │ │ │ │ - ldrdeq r9, [r3], r4 │ │ │ │ - ldrdeq r1, [pc], #-200 @ │ │ │ │ - rsbeq r1, pc, r0, lsl #29 │ │ │ │ + addeq r9, r3, r4, lsr #13 │ │ │ │ + rsbeq r1, pc, r8, lsr #25 │ │ │ │ + rsbeq r1, pc, r0, asr lr @ │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 002f1734 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -172686,37 +172686,37 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq r9, fp, r4, asr #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009b92bc │ │ │ │ - ldrdeq r9, [r3], ip │ │ │ │ - rsbeq r1, pc, r0, ror #21 │ │ │ │ - rsbeq r1, pc, r8, lsl #25 │ │ │ │ + addeq r9, r3, ip, lsr #9 │ │ │ │ + strheq r1, [pc], #-160 @ │ │ │ │ + rsbeq r1, pc, r8, asr ip @ │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - @ instruction: 0x008394b8 │ │ │ │ - strheq r1, [pc], #-172 @ │ │ │ │ - rsbeq r1, pc, r0, asr #24 │ │ │ │ + addeq r9, r3, r8, lsl #9 │ │ │ │ + rsbeq r1, pc, ip, lsl #21 │ │ │ │ + rsbeq r1, pc, r0, lsl ip @ │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ - umulleq r9, r3, r4, r4 │ │ │ │ - @ instruction: 0x006f1a9c │ │ │ │ - rsbeq r1, pc, r8, lsr #23 │ │ │ │ + addeq r9, r3, r4, ror #8 │ │ │ │ + rsbeq r1, pc, ip, ror #20 │ │ │ │ + rsbeq r1, pc, r8, ror fp @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ bx lr │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ ldrh r0, [r0] │ │ │ │ lsl r2, r2, #3 │ │ │ │ asr r0, r0, r2 │ │ │ │ asr r1, r0, #31 │ │ │ │ mov r2, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2f1974 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9996c8 │ │ │ │ + b 999698 │ │ │ │ addseq r8, ip, r8, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -172753,15 +172753,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ - bl 948850 │ │ │ │ + bl 948820 │ │ │ │ pop {r4, lr} │ │ │ │ mov r0, #6 │ │ │ │ b 545b50 │ │ │ │ pop {r4, lr} │ │ │ │ b 545808 │ │ │ │ ldr r3, [r1] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -172796,30 +172796,30 @@ │ │ │ │ bx lr │ │ │ │ @ instruction: 0xffff8001 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ ldr r3, [pc, #92] @ 2f1b38 │ │ │ │ mov r4, #0 │ │ │ │ mov r2, r0 │ │ │ │ umull r5, r0, r2, r3 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #56 @ 0x38 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ adds r0, r4, r5 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #36 @ 0x24 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ mov r1, r4 │ │ │ │ bic r0, r0, #-16777216 @ 0xff000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -172852,22 +172852,22 @@ │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r9 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r1, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ str r5, [r6, #-8]! │ │ │ │ - bl 973da0 │ │ │ │ + bl 973d70 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 956d40 │ │ │ │ + bl 956d10 │ │ │ │ mov r0, r4 │ │ │ │ - bl 976120 │ │ │ │ + bl 9760f0 │ │ │ │ ldr r3, [r9, #-8] │ │ │ │ cmp r3, r5 │ │ │ │ beq 2f2058 │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #40] @ 0x28 │ │ │ │ subs r1, r0, r5 │ │ │ │ movne r1, #1 │ │ │ │ @@ -172922,23 +172922,23 @@ │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #296 @ 0x128 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ mov r0, fp │ │ │ │ bl 249590 │ │ │ │ mov r0, r5 │ │ │ │ bl 248b1c │ │ │ │ mov r0, r8 │ │ │ │ bl 24b234 │ │ │ │ ldr r0, [r9, #-8] │ │ │ │ - bl 956900 │ │ │ │ + bl 9568d0 │ │ │ │ ldr r2, [pc, #1276] @ 2f21e0 │ │ │ │ ldr r3, [pc, #1252] @ 2f21cc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #8192 @ 0x2000 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -173067,15 +173067,15 @@ │ │ │ │ ldrb r2, [fp, #9] │ │ │ │ orr r1, r1, r2, lsl #24 │ │ │ │ cmp sl, r1 │ │ │ │ beq 2f1f00 │ │ │ │ ldr r0, [pc, #760] @ 2f21f0 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998450 │ │ │ │ + bl 998420 │ │ │ │ lsr r2, sl, #8 │ │ │ │ strb r2, [fp, #7] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsr r2, sl, #16 │ │ │ │ strb r2, [fp, #8] │ │ │ │ lsr r2, sl, #24 │ │ │ │ strb sl, [fp, #6] │ │ │ │ @@ -173153,29 +173153,29 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #440] @ 2f21fc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #436] @ 2f2200 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ mov r5, #0 │ │ │ │ mov r8, r5 │ │ │ │ b 2f1cc4 │ │ │ │ ldr r3, [pc, #408] @ 2f2204 │ │ │ │ ldr r2, [pc, #408] @ 2f2208 │ │ │ │ ldr r1, [pc, #408] @ 2f220c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #392] @ 2f2210 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ mov r5, #0 │ │ │ │ b 2f1cc4 │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r7, [sp, #24] │ │ │ │ ldr r4, [r4] │ │ │ │ ldr r8, [sp, #20] │ │ │ │ ldr r0, [r0] │ │ │ │ @@ -173188,30 +173188,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 2f1cc4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne 2f1fb8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrb r2, [r3, #28] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2f1fd4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ orrs r7, r3, r7 │ │ │ │ bne 2f1ff8 │ │ │ │ ldr r0, [pc, #260] @ 2f2220 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998450 │ │ │ │ + bl 998420 │ │ │ │ b 2f1ff8 │ │ │ │ ldr fp, [pc, #248] @ 2f2224 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add fp, pc, fp │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ b 2f1da8 │ │ │ │ ldr r3, [pc, #232] @ 2f2228 │ │ │ │ @@ -173223,15 +173223,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #161 @ 0xa1 │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 2f1cc4 │ │ │ │ mov r0, #2 │ │ │ │ str r0, [r7, #4] │ │ │ │ bl 248810 │ │ │ │ str r0, [r7] │ │ │ │ b 2f1dc8 │ │ │ │ ldr r3, [pc, #168] @ 2f2238 │ │ │ │ @@ -173243,48 +173243,48 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 2f1cc4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r8, fp, ip, lsr #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r2, pc, r8, lsr r5 @ │ │ │ │ - addeq r9, r3, r0, ror r1 │ │ │ │ - @ instruction: 0x006f1994 │ │ │ │ - rsbeq r1, pc, r0, lsl #18 │ │ │ │ + rsbeq r2, pc, r8, lsl #10 │ │ │ │ + addeq r9, r3, r0, asr #2 │ │ │ │ + rsbeq r1, pc, r4, ror #18 │ │ │ │ + ldrdeq r1, [pc], #-128 @ │ │ │ │ addseq r8, fp, r8, lsr lr │ │ │ │ strdeq sl, [r8], r0 @ │ │ │ │ ldrdeq sl, [r8], ip @ │ │ │ │ adceq sl, r8, r8, asr r7 │ │ │ │ - rsbeq r1, pc, r4, asr #15 │ │ │ │ - rsbeq r1, pc, r0, lsl #11 │ │ │ │ - addeq r8, r3, r8, asr #27 │ │ │ │ - rsbeq r1, pc, r4, asr r5 @ │ │ │ │ + @ instruction: 0x006f1794 │ │ │ │ + rsbeq r1, pc, r0, asr r5 @ │ │ │ │ + umulleq r8, r3, r8, sp │ │ │ │ + rsbeq r1, pc, r4, lsr #10 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ - umulleq r8, r3, r4, sp │ │ │ │ - rsbeq r1, pc, r4, ror r5 @ │ │ │ │ - rsbeq r1, pc, ip, lsl r5 @ │ │ │ │ + addeq r8, r3, r4, ror #26 │ │ │ │ + rsbeq r1, pc, r4, asr #10 │ │ │ │ + rsbeq r1, pc, ip, ror #9 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - rsbeq r1, pc, r8, asr r5 @ │ │ │ │ - rsbeq r1, pc, r0, ror #9 │ │ │ │ - addeq r8, r3, r0, asr #26 │ │ │ │ - rsbeq r1, pc, r8, ror #11 │ │ │ │ - ldrdeq r8, [r3], ip │ │ │ │ - rsbeq r1, pc, r0, asr r5 @ │ │ │ │ - rsbeq r1, pc, r4, asr #8 │ │ │ │ - @ instruction: 0x00838cb8 │ │ │ │ - strdeq pc, [r0], -pc @ │ │ │ │ + rsbeq r1, pc, r8, lsr #10 │ │ │ │ strheq r1, [pc], #-64 @ │ │ │ │ - strdeq r1, [pc], #-52 @ │ │ │ │ - addeq r8, r3, r8, ror #24 │ │ │ │ + addeq r8, r3, r0, lsl sp │ │ │ │ + strheq r1, [pc], #-88 @ │ │ │ │ + addeq r8, r3, ip, lsr #25 │ │ │ │ + rsbeq r1, pc, r0, lsr #10 │ │ │ │ + rsbeq r1, pc, r4, lsl r4 @ │ │ │ │ + addeq r8, r3, r8, lsl #25 │ │ │ │ + strdeq pc, [r0], -pc @ │ │ │ │ + rsbeq r1, pc, r0, lsl #9 │ │ │ │ + rsbeq r1, pc, r4, asr #7 │ │ │ │ + addeq r8, r3, r8, lsr ip │ │ │ │ │ │ │ │ 002f2244 : │ │ │ │ ldrb r3, [r0, #-2] │ │ │ │ ldrb r0, [r0, #-1] │ │ │ │ orr r0, r3, r0, lsl #8 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -173388,34 +173388,34 @@ │ │ │ │ 002f23c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ ldr r3, [pc, #120] @ 2f2460 │ │ │ │ mov r5, #0 │ │ │ │ add r4, r4, #376 @ 0x178 │ │ │ │ mov r8, r0 │ │ │ │ umull r9, r0, r2, r3 │ │ │ │ ldr r2, [r4, #-196] @ 0xffffff3c │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r5 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #76 @ 0x4c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r9 │ │ │ │ add r3, pc, #52 @ 0x34 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ cmp r8, r0 │ │ │ │ ldrh r0, [r4] │ │ │ │ sbcs r6, r7, r6 │ │ │ │ orrcs r0, r0, #1 │ │ │ │ strhcs r0, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -173487,42 +173487,42 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r0, r2 │ │ │ │ str r1, [r4, #380] @ 0x17c │ │ │ │ mov r5, r2 │ │ │ │ - bl 707efc │ │ │ │ + bl 707ecc │ │ │ │ ldr r2, [pc, #96] @ 2f25b8 │ │ │ │ add r6, r4, #208 @ 0xd0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #84] @ 2f25bc │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ - ldrdeq r1, [pc], #-24 @ │ │ │ │ + rsbeq r1, pc, r8, lsr #3 │ │ │ │ addeq sp, ip, ip, asr lr │ │ │ │ │ │ │ │ 002f25c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -173534,58 +173534,58 @@ │ │ │ │ ldr r2, [r0, #180] @ 0xb4 │ │ │ │ umull r7, r0, r1, r3 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #64 @ 0x40 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r7 │ │ │ │ add r3, pc, #40 @ 0x28 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b12e0 │ │ │ │ + b 9b12b0 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b0ec8 │ │ │ │ + b 9b0e98 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mlaseq r6, r9, lr, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fe9a4e50 <__bss_end__@@Base+0xfdbf2520> │ │ │ │ │ │ │ │ 002f264c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ ldr r3, [pc, #120] @ 2f26e8 │ │ │ │ mov r4, #0 │ │ │ │ mov r2, r0 │ │ │ │ umull r7, r0, r2, r3 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #84 @ 0x54 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r7 │ │ │ │ add r3, pc, #60 @ 0x3c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ adds r3, r0, #8388608 @ 0x800000 │ │ │ │ lsr r3, r3, #23 │ │ │ │ lsl r3, r3, #23 │ │ │ │ adc r5, r5, #0 │ │ │ │ str r3, [r6, #176] @ 0xb0 │ │ │ │ str r5, [r6, #180] @ 0xb4 │ │ │ │ mov r0, #0 │ │ │ │ @@ -173662,55 +173662,55 @@ │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r4 │ │ │ │ str r1, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b0dec │ │ │ │ + bl 9b0dbc │ │ │ │ str r7, [r5], #8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 707efc │ │ │ │ + bl 707ecc │ │ │ │ ldr r2, [pc, #92] @ 2f2864 │ │ │ │ ldr r3, [pc, #92] @ 2f2868 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @ instruction: 0xfffff1a8 │ │ │ │ addeq sp, ip, r4, asr #23 │ │ │ │ - rsbeq r0, pc, r0, lsr pc @ │ │ │ │ + rsbeq r0, pc, r0, lsl #30 │ │ │ │ │ │ │ │ 002f286c : │ │ │ │ push {r4, r5} │ │ │ │ mov r3, r0 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r0] │ │ │ │ strd r4, [r3, #176] @ 0xb0 │ │ │ │ pop {r4, r5} │ │ │ │ - b 9b0ec8 │ │ │ │ + b 9b0e98 │ │ │ │ │ │ │ │ 002f288c : │ │ │ │ ldrb r3, [r0, #555] @ 0x22b │ │ │ │ cmp r3, #0 │ │ │ │ bxne lr │ │ │ │ cmp r1, #0 │ │ │ │ beq 2f28c4 │ │ │ │ @@ -173757,34 +173757,34 @@ │ │ │ │ ldr r3, [pc, #280] @ 2f2a58 │ │ │ │ mov r6, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #560]! @ 0x230 │ │ │ │ bl 545ac0 │ │ │ │ bl 545ad8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 707efc │ │ │ │ + bl 707ecc │ │ │ │ ldr r2, [pc, #252] @ 2f2a5c │ │ │ │ ldr r3, [pc, #252] @ 2f2a60 │ │ │ │ add fp, r4, #384 @ 0x180 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #2 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r2, #96 @ 0x60 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ bl 435d28 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2f2a08 │ │ │ │ ldr r3, [pc, #172] @ 2f2a64 │ │ │ │ eor r5, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ @@ -173824,17 +173824,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r8, fp, ip, lsl #4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xfffff0f4 │ │ │ │ addeq sp, ip, r4, ror #20 │ │ │ │ - rsbeq r0, pc, r4, ror #27 │ │ │ │ - addeq r8, r3, r0, asr r4 │ │ │ │ - rsbeq r0, pc, ip, asr sp @ │ │ │ │ + strheq r0, [pc], #-212 @ │ │ │ │ + addeq r8, r3, r0, lsr #8 │ │ │ │ + rsbeq r0, pc, ip, lsr #26 │ │ │ │ addseq r8, fp, ip, lsl #2 │ │ │ │ │ │ │ │ 002f2a70 : │ │ │ │ ldrb r3, [r0, #555] @ 0x22b │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ strh r3, [r0] │ │ │ │ mov r0, #0 │ │ │ │ @@ -173955,22 +173955,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 2f2d44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2f2bb0 │ │ │ │ ldr r3, [pc, #208] @ 2f2d48 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f2b74 │ │ │ │ ldr r3, [pc, #176] @ 2f2d3c │ │ │ │ @@ -173987,49 +173987,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2f2d4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2f2b74 │ │ │ │ ldr r0, [pc, #88] @ 2f2d50 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2f2bb0 │ │ │ │ ldr r0, [pc, #68] @ 2f2d54 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2f2b74 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ bl 24aa9c │ │ │ │ @ instruction: 0x009b7ff0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, fp, ip, asr #31 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r7, fp, r0, ror #30 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, pc, r8, ror fp @ │ │ │ │ + rsbeq r0, pc, r8, asr #22 │ │ │ │ andeq r1, r0, r8, lsr r8 │ │ │ │ - rsbeq r0, pc, r4, lsl #21 │ │ │ │ - rsbeq r0, pc, r0, lsr #22 │ │ │ │ - @ instruction: 0x006f0a98 │ │ │ │ + rsbeq r0, pc, r4, asr sl @ │ │ │ │ + strdeq r0, [pc], #-160 @ │ │ │ │ + rsbeq r0, pc, r8, ror #20 │ │ │ │ │ │ │ │ 002f2d58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #480] @ 2f2f50 │ │ │ │ @@ -174100,15 +174100,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 2f2f70 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2f2f04 │ │ │ │ ldr r3, [pc, #208] @ 2f2f74 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -174127,50 +174127,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 2f2f78 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2f2dc0 │ │ │ │ ldr r0, [pc, #92] @ 2f2f7c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2f2dc0 │ │ │ │ ldr r0, [pc, #72] @ 2f2f80 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2f2dc0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ bl 24aa9c │ │ │ │ addseq r7, fp, r8, lsr #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umullseq r7, fp, r0, sp │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r7, fp, r4, asr sp │ │ │ │ andeq r2, r0, r8, lsr #18 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, pc, r0, lsr sl @ │ │ │ │ + rsbeq r0, pc, r0, lsl #20 │ │ │ │ @ instruction: 0x000013b4 │ │ │ │ - rsbeq r0, pc, r0, asr r9 @ │ │ │ │ - rsbeq r0, pc, r0, ror r9 @ │ │ │ │ - rsbeq r0, pc, ip, asr #19 │ │ │ │ + rsbeq r0, pc, r0, lsr #18 │ │ │ │ + rsbeq r0, pc, r0, asr #18 │ │ │ │ + @ instruction: 0x006f099c │ │ │ │ │ │ │ │ 002f2f84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -174188,15 +174188,15 @@ │ │ │ │ ldrb r2, [r3] │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ ldrh r1, [r7, #2] │ │ │ │ mov r0, r4 │ │ │ │ ands r1, r1, #1 │ │ │ │ mvnne r5, r5 │ │ │ │ andne r1, r5, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2f25c0 │ │ │ │ @@ -174287,22 +174287,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 2f3178 │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #42 @ 0x2a │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ + rsbeq r0, pc, r8, lsl #2 │ │ │ │ + strheq r0, [pc], #-128 @ │ │ │ │ rsbeq r0, pc, r8, lsr r1 @ │ │ │ │ - rsbeq r0, pc, r0, ror #17 │ │ │ │ - rsbeq r0, pc, r8, ror #2 │ │ │ │ - rsbeq r0, pc, r0, asr #16 │ │ │ │ - addeq r7, r3, r4, lsr sp │ │ │ │ - rsbeq r0, pc, r8, lsr #16 │ │ │ │ - addeq r7, r3, r0, lsl sp │ │ │ │ - rsbeq r0, pc, r4, lsl #16 │ │ │ │ + rsbeq r0, pc, r0, lsl r8 @ │ │ │ │ + addeq r7, r3, r4, lsl #26 │ │ │ │ + strdeq r0, [pc], #-120 @ │ │ │ │ + addeq r7, r3, r0, ror #25 │ │ │ │ + ldrdeq r0, [pc], #-116 @ │ │ │ │ │ │ │ │ 002f317c : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002f3180 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -174352,16 +174352,16 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #11 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ - addeq r7, r3, r0, lsl #26 │ │ │ │ - rsbeq r0, pc, r8, lsr #15 │ │ │ │ + ldrdeq r7, [r3], r0 │ │ │ │ + rsbeq r0, pc, r8, ror r7 @ │ │ │ │ │ │ │ │ 002f31f0 : │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002f31f8 : │ │ │ │ mov r0, #0 │ │ │ │ @@ -174404,15 +174404,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ ldr r3, [pc, #680] @ 2f3508 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r5, [pc, #656] @ 2f350c │ │ │ │ ldr r3, [pc, #656] @ 2f3510 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -174469,22 +174469,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #404] @ 2f3524 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, r4, #2096 @ 0x830 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ strh r3, [r1] │ │ │ │ mov r6, #0 │ │ │ │ @@ -174533,22 +174533,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 2f352c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2f32bc │ │ │ │ ldr r2, [pc, #144] @ 2f3530 │ │ │ │ ldr r3, [pc, #88] @ 2f34fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -174556,41 +174556,41 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2f34f0 │ │ │ │ ldr r0, [pc, #112] @ 2f3534 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ ldr r0, [pc, #92] @ 2f3538 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ ldr r3, [r6] │ │ │ │ b 2f339c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - addeq r7, r3, r0, lsr sp │ │ │ │ + addeq r7, r3, r0, lsl #26 │ │ │ │ @ instruction: 0x009b78d4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r0, pc, r8, lsr r7 @ │ │ │ │ - rsbeq r0, pc, r4, asr #14 │ │ │ │ + rsbeq r0, pc, r8, lsl #14 │ │ │ │ + rsbeq r0, pc, r4, lsl r7 @ │ │ │ │ andeq r0, r0, r9, ror #7 │ │ │ │ addseq r7, fp, r0, lsr #17 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r7, fp, r8, asr r8 │ │ │ │ andeq r2, r0, ip, lsl r7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, pc, r4, lsr #12 │ │ │ │ + strdeq r0, [pc], #-84 @ │ │ │ │ andeq r1, r0, r4, lsl #13 │ │ │ │ - rsbeq r0, pc, ip, ror r5 @ │ │ │ │ + rsbeq r0, pc, ip, asr #10 │ │ │ │ addseq r7, fp, ip, ror r6 │ │ │ │ - rsbeq r0, pc, r8, ror r5 @ │ │ │ │ - rsbeq r0, pc, r8, lsl #10 │ │ │ │ + rsbeq r0, pc, r8, asr #10 │ │ │ │ + ldrdeq r0, [pc], #-72 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #432] @ 2f3704 │ │ │ │ ldr ip, [pc, #432] @ 2f3708 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -174674,51 +174674,51 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 2f3728 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2f359c │ │ │ │ ldr r0, [pc, #64] @ 2f372c │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2f359c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r7, fp, r8, asr #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009b75b0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r7, fp, r8, ror r5 │ │ │ │ - addeq r7, r3, r0, asr #18 │ │ │ │ + addeq r7, r3, r0, lsl r9 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, pc, ip, lsl #7 │ │ │ │ - rsbeq r0, pc, r4, asr #7 │ │ │ │ + rsbeq r0, pc, ip, asr r3 @ │ │ │ │ + @ instruction: 0x006f0394 │ │ │ │ ldr r0, [pc, #4] @ 2f373c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq ip, ip, r8, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1596] @ 2f3d94 │ │ │ │ mov r4, r1 │ │ │ │ @@ -174745,15 +174745,15 @@ │ │ │ │ add r2, r2, #12 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #1528] @ 2f3db0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ addeq r4, sp, #24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #1508] @ 2f3db4 │ │ │ │ ldr sl, [r6, r3] │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 2f3af0 │ │ │ │ ldr r0, [r5, #1744] @ 0x6d0 │ │ │ │ @@ -174765,22 +174765,22 @@ │ │ │ │ bne 2f3878 │ │ │ │ bl 557888 │ │ │ │ ldr r1, [pc, #1456] @ 2f3db8 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5, #1748] @ 0x6d4 │ │ │ │ ldr r0, [r5, #1744] @ 0x6d0 │ │ │ │ - bl 756d64 │ │ │ │ + bl 756d34 │ │ │ │ str r0, [r5, #1752] @ 0x6d8 │ │ │ │ ldr r9, [r4] │ │ │ │ cmp r9, #0 │ │ │ │ beq 2f38b0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 997cb4 │ │ │ │ + bl 997c84 │ │ │ │ ldr r2, [pc, #1408] @ 2f3dbc │ │ │ │ ldr r3, [pc, #1368] @ 2f3d98 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -174790,30 +174790,30 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 75802c │ │ │ │ + bl 757ffc │ │ │ │ ldr r3, [pc, #1340] @ 2f3dc0 │ │ │ │ ldr ip, [pc, #1340] @ 2f3dc4 │ │ │ │ ldr r1, [pc, #1340] @ 2f3dc8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1332] @ 2f3dcc │ │ │ │ add r3, r3, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 2f3828 │ │ │ │ ldr r0, [r5, #1748] @ 0x6d4 │ │ │ │ - bl 70d888 │ │ │ │ + bl 70d858 │ │ │ │ ands r1, r0, #7 │ │ │ │ mov r8, r0 │ │ │ │ str r0, [r5, #2128] @ 0x850 │ │ │ │ bne 2f3d68 │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ ldrb r3, [r0] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ @@ -174849,15 +174849,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #28 │ │ │ │ ldr r2, [pc, #1152] @ 2f3ddc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ ldr fp, [r4] │ │ │ │ cmp fp, #0 │ │ │ │ bne 2f3828 │ │ │ │ ldr r2, [pc, #1124] @ 2f3de0 │ │ │ │ ldr r3, [pc, #1124] @ 2f3de4 │ │ │ │ mov r8, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -174866,15 +174866,15 @@ │ │ │ │ add r0, r5, #1760 @ 0x6e0 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, fp │ │ │ │ mov r3, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ bl 43fd7c │ │ │ │ str r4, [sp, #8] │ │ │ │ @@ -174890,15 +174890,15 @@ │ │ │ │ orr r1, r1, r3, lsl #24 │ │ │ │ add r8, r8, #8 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 70ff7c │ │ │ │ + bl 70ff4c │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2f3828 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #1 │ │ │ │ @@ -174927,34 +174927,34 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #832] @ 2f3df8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2f3828 │ │ │ │ ldr r3, [pc, #820] @ 2f3dfc │ │ │ │ ldr ip, [pc, #820] @ 2f3e00 │ │ │ │ ldr r1, [pc, #820] @ 2f3e04 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #956 @ 0x3bc │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 2f3828 │ │ │ │ ldr r3, [pc, #784] @ 2f3e08 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f37e0 │ │ │ │ ldr r3, [pc, #740] @ 2f3df0 │ │ │ │ @@ -174970,21 +174970,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #684] @ 2f3e0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2f37e0 │ │ │ │ ldrb r3, [r8, #1] │ │ │ │ ldrb r2, [r8] │ │ │ │ ldrb r1, [r8, #5] │ │ │ │ orr r2, r2, r3, lsl #8 │ │ │ │ ldrb r3, [r8, #4] │ │ │ │ ldr r0, [pc, #652] @ 2f3e10 │ │ │ │ @@ -175005,15 +175005,15 @@ │ │ │ │ ldrb r3, [r8, #12] │ │ │ │ ldrb r0, [r8, #15] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r8, #14] │ │ │ │ mov r1, r9 │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ orr r0, r3, r0, lsl #24 │ │ │ │ - bl 9d4b70 │ │ │ │ + bl 9d4b40 │ │ │ │ cmp r1, #0 │ │ │ │ mov fp, r0 │ │ │ │ bne 2f3d10 │ │ │ │ ldrb r3, [r8, #16] │ │ │ │ ldrb r2, [r8, #17] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ cmp r3, #256 @ 0x100 │ │ │ │ @@ -175021,15 +175021,15 @@ │ │ │ │ ldrb r3, [r8, #18] │ │ │ │ ldrb r2, [r8, #19] │ │ │ │ orrs r3, r3, r2, lsl #8 │ │ │ │ bne 2f3d10 │ │ │ │ ldr r8, [r5, #1752] @ 0x6d8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9d4b70 │ │ │ │ + bl 9d4b40 │ │ │ │ cmp r8, r9 │ │ │ │ cmpcs r1, #0 │ │ │ │ streq fp, [r5, #2132] @ 0x854 │ │ │ │ streq r0, [r5, #2136] @ 0x858 │ │ │ │ beq 2f3968 │ │ │ │ ldr r3, [pc, #484] @ 2f3e18 │ │ │ │ ldr r2, [pc, #484] @ 2f3e1c │ │ │ │ @@ -175038,15 +175038,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 2f3968 │ │ │ │ mov r3, #82 @ 0x52 │ │ │ │ strb r3, [r8, #1] │ │ │ │ strb r3, [r8, #7] │ │ │ │ mov r3, #83 @ 0x53 │ │ │ │ strb r3, [r8, #2] │ │ │ │ strb r3, [r8, #4] │ │ │ │ @@ -175069,20 +175069,20 @@ │ │ │ │ strb r3, [r8, #17] │ │ │ │ strb r1, [r8, #16] │ │ │ │ strb r1, [r8, #18] │ │ │ │ strb r1, [r8, #19] │ │ │ │ ldr r1, [r5, #1756] @ 0x6dc │ │ │ │ ldr r0, [r5, #1752] @ 0x6d8 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 9d4984 │ │ │ │ + bl 9d4954 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add fp, r1, #23 │ │ │ │ add fp, fp, r0, lsl #3 │ │ │ │ mov r0, fp │ │ │ │ - bl 9d4b70 │ │ │ │ + bl 9d4b40 │ │ │ │ sub r1, fp, r1 │ │ │ │ lsr r3, r1, #8 │ │ │ │ strb r1, [r8, #12] │ │ │ │ strb r3, [r8, #13] │ │ │ │ lsr r3, r1, #16 │ │ │ │ lsr r1, r1, #24 │ │ │ │ strb r3, [r8, #14] │ │ │ │ @@ -175094,25 +175094,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #28 │ │ │ │ ldr r2, [pc, #252] @ 2f3e30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 2f3968 │ │ │ │ ldr r0, [pc, #236] @ 2f3e34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2f37e0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #220] @ 2f3e38 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2f3828 │ │ │ │ ldr r3, [pc, #204] @ 2f3e3c │ │ │ │ ldr ip, [pc, #204] @ 2f3e40 │ │ │ │ ldr r1, [pc, #204] @ 2f3e44 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #196] @ 2f3e48 │ │ │ │ @@ -175121,55 +175121,55 @@ │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ bl 248828 │ │ │ │ addseq r7, fp, r0, asr #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, fp, r0, lsr #7 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - strdeq r0, [pc], #-16 @ │ │ │ │ - addeq r7, r3, r4, asr #15 │ │ │ │ + rsbeq r0, pc, r0, asr #3 │ │ │ │ + umulleq r7, r3, r4, r7 │ │ │ │ @ instruction: 0x000003b7 │ │ │ │ - ldrdeq r0, [pc], #-28 @ │ │ │ │ + rsbeq r0, pc, ip, lsr #3 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r7, r8, ip, lsl #11 │ │ │ │ + rsbseq r7, r8, ip, asr r5 │ │ │ │ addseq r7, fp, r0, ror #5 │ │ │ │ - ldrdeq r7, [r3], ip │ │ │ │ - rsbeq r0, pc, ip, asr #5 │ │ │ │ - strdeq r0, [pc], #-12 @ │ │ │ │ + addeq r7, r3, ip, lsr #13 │ │ │ │ + @ instruction: 0x006f029c │ │ │ │ + rsbeq r0, pc, ip, asr #1 │ │ │ │ @ instruction: 0x000003bf │ │ │ │ - addeq r7, r3, r0, lsr #12 │ │ │ │ - rsbeq r0, pc, r4, ror #4 │ │ │ │ - rsbeq r0, pc, ip, lsr r0 @ │ │ │ │ + strdeq r7, [r3], r0 │ │ │ │ + rsbeq r0, pc, r4, lsr r2 @ │ │ │ │ + rsbeq r0, pc, ip │ │ │ │ @ instruction: 0x000001ba │ │ │ │ ldrdeq ip, [ip], r8 │ │ │ │ - rsbeq r0, pc, r4, lsr #32 │ │ │ │ - rsbeq r0, pc, ip, lsr r2 @ │ │ │ │ + strdeq pc, [lr], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r0, pc, ip, lsl #4 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x006f0190 │ │ │ │ - umulleq r7, r3, r8, r4 │ │ │ │ - rsbeq r0, pc, r8, rrx │ │ │ │ - rsbeq pc, lr, r0, asr #29 │ │ │ │ + rsbeq r0, pc, r0, ror #2 │ │ │ │ + addeq r7, r3, r8, ror #8 │ │ │ │ + rsbeq r0, pc, r8, lsr r0 @ │ │ │ │ + @ instruction: 0x006efe90 │ │ │ │ andeq r4, r0, r4, lsr #18 │ │ │ │ - @ instruction: 0x006eff94 │ │ │ │ + rsbeq pc, lr, r4, ror #30 │ │ │ │ ldrbpl r5, [r3], #-581 @ 0xfffffdbb │ │ │ │ subpl r5, pc, #1392508928 @ 0x53000000 │ │ │ │ - addeq r7, r3, ip, lsr #6 │ │ │ │ - strheq pc, [lr], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq pc, lr, ip, asr #26 │ │ │ │ - addeq r7, r3, r8, asr #4 │ │ │ │ - rsbeq pc, lr, ip, lsr #29 │ │ │ │ - rsbeq pc, lr, r4, ror #24 │ │ │ │ + strdeq r7, [r3], ip │ │ │ │ + rsbeq pc, lr, r8, lsl #31 │ │ │ │ + rsbeq pc, lr, ip, lsl sp @ │ │ │ │ + addeq r7, r3, r8, lsl r2 │ │ │ │ + rsbeq pc, lr, ip, ror lr @ │ │ │ │ + rsbeq pc, lr, r4, lsr ip @ │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ - ldrdeq pc, [lr], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq pc, lr, r8, lsr #30 │ │ │ │ - strdeq r7, [r3], r4 │ │ │ │ - rsbeq pc, lr, r0, lsl #28 │ │ │ │ - rsbeq pc, lr, r4, lsl ip @ │ │ │ │ + rsbeq pc, lr, r4, lsr #27 │ │ │ │ + strdeq pc, [lr], #-232 @ 0xffffff18 @ │ │ │ │ + addeq r7, r3, r4, asr #3 │ │ │ │ + ldrdeq pc, [lr], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq pc, lr, r4, ror #23 │ │ │ │ andeq r0, r0, r9, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #656] @ 2f40f4 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -175185,27 +175185,27 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #620] @ 2f4104 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #600] @ 2f4108 │ │ │ │ ldr r1, [pc, #600] @ 2f410c │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #580] @ 2f4110 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #564] @ 2f4114 │ │ │ │ ldr r8, [r6, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 2f3fb8 │ │ │ │ ldr r3, [pc, #544] @ 2f4118 │ │ │ │ @@ -175216,26 +175216,26 @@ │ │ │ │ mov r7, #0 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strh r3, [r5, #114] @ 0x72 │ │ │ │ strb r7, [r5, #112] @ 0x70 │ │ │ │ - bl 74dcc4 │ │ │ │ + bl 74dc94 │ │ │ │ ldr r3, [pc, #504] @ 2f4124 │ │ │ │ ldr r1, [pc, #504] @ 2f4128 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #1 │ │ │ │ strh r2, [r4, #66] @ 0x42 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r3, [pc, #468] @ 2f412c │ │ │ │ ldr r2, [r8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ cmp r2, r7 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ @@ -175276,21 +175276,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2f4140 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2f3ef0 │ │ │ │ ldr r3, [pc, #268] @ 2f4144 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ beq 2f3f74 │ │ │ │ ldr r3, [pc, #236] @ 2f4138 │ │ │ │ @@ -175306,66 +175306,66 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 2f4148 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2f3f74 │ │ │ │ ldr r2, [pc, #156] @ 2f414c │ │ │ │ ldr r3, [pc, #72] @ 2f40fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2f40f0 │ │ │ │ ldr r0, [pc, #124] @ 2f4150 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ ldr r0, [pc, #108] @ 2f4154 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2f3ef0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - addeq r7, r3, r4, lsl #2 │ │ │ │ + ldrdeq r7, [r3], r4 │ │ │ │ addseq r6, fp, r4, lsr #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r3, lr, r4, lsl r6 │ │ │ │ - rsbseq r0, r8, r0, lsr fp │ │ │ │ - strdeq pc, [lr], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r9, lr, r4, lsr #4 │ │ │ │ + rsbeq r3, lr, r4, ror #11 │ │ │ │ + rsbseq r0, r8, r0, lsl #22 │ │ │ │ + rsbeq pc, lr, ip, asr #27 │ │ │ │ + strdeq r9, [lr], #-20 @ 0xffffffec @ │ │ │ │ addseq r6, fp, r4, asr ip │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ @ instruction: 0xfffff308 │ │ │ │ andseq r1, r2, r6, lsr fp │ │ │ │ addeq ip, ip, r0, lsr r5 │ │ │ │ @ instruction: 0x0098aef4 │ │ │ │ - rsbeq pc, lr, r4, asr #27 │ │ │ │ + @ instruction: 0x006efd94 │ │ │ │ addseq r6, fp, r0, lsr #23 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq pc, [lr], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq pc, lr, r4, lsl #25 │ │ │ │ andeq r2, r0, r8, asr #16 │ │ │ │ - strheq pc, [lr], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq pc, lr, r4, lsl #25 │ │ │ │ addseq r6, fp, ip, ror #20 │ │ │ │ - rsbeq pc, lr, r8, lsr #25 │ │ │ │ - rsbeq pc, lr, ip, lsl ip @ │ │ │ │ + rsbeq pc, lr, r8, ror ip @ │ │ │ │ + rsbeq pc, lr, ip, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #40] @ 2f4198 │ │ │ │ ldr ip, [pc, #40] @ 2f419c │ │ │ │ ldr r1, [pc, #40] @ 2f41a0 │ │ │ │ @@ -175374,17 +175374,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2f41a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248828 │ │ │ │ - strdeq r6, [r3], r0 │ │ │ │ - rsbeq pc, lr, r8, lsl ip @ │ │ │ │ - rsbeq pc, lr, r0, lsl r8 @ │ │ │ │ + addeq r6, r3, r0, asr #27 │ │ │ │ + rsbeq pc, lr, r8, ror #23 │ │ │ │ + rsbeq pc, lr, r0, ror #15 │ │ │ │ andeq r0, r0, lr, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r7, #1 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -175546,15 +175546,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ beq 2f4560 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1748] @ 0x6d4 │ │ │ │ - bl 70d888 │ │ │ │ + bl 70d858 │ │ │ │ ldr r3, [pc, #288] @ 2f4574 │ │ │ │ str r0, [r4, #2128] @ 0x850 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f44ac │ │ │ │ @@ -175600,42 +175600,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2f4588 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2f4468 │ │ │ │ ldr r0, [pc, #60] @ 2f458c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2f4468 │ │ │ │ bl 2f4158 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r6, fp, r0, lsl #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009b66f0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r6, fp, ip, lsr #13 │ │ │ │ andeq r3, r0, r4, lsl r2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, lr, r4, ror r8 @ │ │ │ │ - @ instruction: 0x006ef89c │ │ │ │ + rsbeq pc, lr, r4, asr #16 │ │ │ │ + rsbeq pc, lr, ip, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #2576] @ 2f4fb8 │ │ │ │ ldr r1, [pc, #2576] @ 2f4fbc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -175728,26 +175728,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2192] @ 2f4fdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2f45f0 │ │ │ │ strb r6, [r4, #2096] @ 0x830 │ │ │ │ b 2f4608 │ │ │ │ ldr r3, [r4, #2112] @ 0x840 │ │ │ │ str r3, [r4, #2100] @ 0x834 │ │ │ │ b 2f4608 │ │ │ │ ldrb r3, [r4, #2112] @ 0x840 │ │ │ │ @@ -175804,15 +175804,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #116 @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, #1 │ │ │ │ bl 43e550 │ │ │ │ add r4, r4, #2112 @ 0x840 │ │ │ │ strd r0, [r4] │ │ │ │ b 2f4608 │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ mov r1, #0 │ │ │ │ @@ -175847,22 +175847,22 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 707f44 │ │ │ │ + bl 707f14 │ │ │ │ ldr r2, [r4, #2100] @ 0x834 │ │ │ │ sub r3, r0, #128 @ 0x80 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ bhi 2f4d38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70d888 │ │ │ │ + bl 70d858 │ │ │ │ ldr r5, [r4, #2100] @ 0x834 │ │ │ │ mov r2, #4 │ │ │ │ add r8, r0, r5 │ │ │ │ add r1, r8, #20 │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ bl 249644 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -175970,15 +175970,15 @@ │ │ │ │ orr r9, r9, r2, lsl #16 │ │ │ │ orr r9, r9, r3, lsl #24 │ │ │ │ mul r9, r5, r9 │ │ │ │ ldr r3, [r4, #1752] @ 0x6d8 │ │ │ │ cmp r9, r3 │ │ │ │ bcs 2f4fb4 │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 70d888 │ │ │ │ + bl 70d858 │ │ │ │ adds r9, r0, r9 │ │ │ │ beq 2f4d38 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ bl 249644 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ @@ -176087,15 +176087,15 @@ │ │ │ │ ldrb r2, [r2, #23] │ │ │ │ orr r3, r3, r1, lsl #16 │ │ │ │ orrs r3, r3, r2, lsl #24 │ │ │ │ beq 2f4d40 │ │ │ │ add r7, r4, #1920 @ 0x780 │ │ │ │ add r7, r7, #8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 707f44 │ │ │ │ + bl 707f14 │ │ │ │ ldr lr, [r4, #2120] @ 0x848 │ │ │ │ ldr r8, [r4, #2124] @ 0x84c │ │ │ │ orrs r3, lr, r8 │ │ │ │ mov r6, r0 │ │ │ │ beq 2f4dc8 │ │ │ │ mov ip, #0 │ │ │ │ cmp r8, ip │ │ │ │ @@ -176116,15 +176116,15 @@ │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ b 2f48c4 │ │ │ │ ldr r0, [pc, #716] @ 2f4ff0 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ stm sp, {r6, r8} │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2f45f0 │ │ │ │ mov r3, #3 │ │ │ │ b 2f4d14 │ │ │ │ mov r3, #4 │ │ │ │ b 2f4d14 │ │ │ │ cmp ip, #0 │ │ │ │ beq 2f4c84 │ │ │ │ @@ -176212,15 +176212,15 @@ │ │ │ │ orr r2, r2, sl, lsl #24 │ │ │ │ cmp r8, r2 │ │ │ │ cmpeq lr, r3 │ │ │ │ bne 2f4e30 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2f4cfc │ │ │ │ mov r0, r7 │ │ │ │ - bl 70d888 │ │ │ │ + bl 70d858 │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ ldr r1, [r4, #1752] @ 0x6d8 │ │ │ │ ldrb r3, [r2, #8] │ │ │ │ ldr r8, [r4, #2100] @ 0x834 │ │ │ │ mov r7, r0 │ │ │ │ ldrb r0, [r2, #9] │ │ │ │ orr r3, r3, r0, lsl #8 │ │ │ │ @@ -176228,15 +176228,15 @@ │ │ │ │ ldrb r2, [r2, #11] │ │ │ │ orr r3, r3, r0, lsl #16 │ │ │ │ orr r3, r3, r2, lsl #24 │ │ │ │ mul r5, r3, r5 │ │ │ │ cmp r5, r1 │ │ │ │ bcs 2f4fb4 │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 70d888 │ │ │ │ + bl 70d858 │ │ │ │ mov r2, #4 │ │ │ │ add r5, r0, r5 │ │ │ │ add r1, r5, #20 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ bl 249644 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #127 @ 0x7f │ │ │ │ @@ -176260,15 +176260,15 @@ │ │ │ │ orr r9, r9, r2, lsl #16 │ │ │ │ orr r9, r9, r3, lsl #24 │ │ │ │ mul r9, r5, r9 │ │ │ │ ldr r3, [r4, #1752] @ 0x6d8 │ │ │ │ cmp r9, r3 │ │ │ │ bcs 2f4fb4 │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 70d888 │ │ │ │ + bl 70d858 │ │ │ │ adds r9, r0, r9 │ │ │ │ beq 2f4d38 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ bl 249644 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ @@ -176283,24 +176283,24 @@ │ │ │ │ b 2f4d14 │ │ │ │ bl 2f4158 │ │ │ │ addseq r6, fp, r4, ror r5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r6, fp, r0, asr r5 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r6, fp, ip, lsl #10 │ │ │ │ - ldrdeq r6, [r3], r6 @ │ │ │ │ + addeq r6, r3, r6, lsr #17 │ │ │ │ andeq r4, r0, r0, asr #17 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq pc, [lr], #-100 @ 0xffffff9c @ │ │ │ │ - ldrdeq r6, [r3], r0 │ │ │ │ - addeq r6, r3, r4, lsr r7 │ │ │ │ - rsbeq pc, lr, ip, ror r4 @ │ │ │ │ - rsbeq r8, lr, r4, lsr #17 │ │ │ │ - rsbeq pc, lr, r4, asr #2 │ │ │ │ + rsbeq pc, lr, r4, lsr #13 │ │ │ │ + addeq r6, r3, r0, lsr #15 │ │ │ │ + addeq r6, r3, r4, lsl #14 │ │ │ │ + rsbeq pc, lr, ip, asr #8 │ │ │ │ + rsbeq r8, lr, r4, ror r8 │ │ │ │ + rsbeq pc, lr, r4, lsl r1 @ │ │ │ │ │ │ │ │ 002f4ff4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3776] @ 0xec0 │ │ │ │ mov r4, r2 │ │ │ │ @@ -176329,15 +176329,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ ldr r9, [pc, #1280] @ 2f5574 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, #0 │ │ │ │ bl 43e550 │ │ │ │ ldr r3, [pc, #1256] @ 2f5578 │ │ │ │ mov r2, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [pc, #1244] @ 2f557c │ │ │ │ @@ -176614,29 +176614,29 @@ │ │ │ │ add r9, sp, #8 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2f55a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2f51ac │ │ │ │ ldr r0, [pc, #132] @ 2f55a4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2f51ac │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ 2f55a8 │ │ │ │ ldr ip, [pc, #108] @ 2f55ac │ │ │ │ ldr r1, [pc, #108] @ 2f55b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -176644,33 +176644,33 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248828 │ │ │ │ addseq r5, fp, r8, lsl #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r5, r3, r4, lsl pc │ │ │ │ - rsbeq lr, lr, ip, asr ip │ │ │ │ - rsbeq r8, lr, r4, lsl #1 │ │ │ │ + addeq r5, r3, r4, ror #29 │ │ │ │ + rsbeq lr, lr, ip, lsr #24 │ │ │ │ + rsbeq r8, lr, r4, asr r0 │ │ │ │ addseq r5, fp, ip, lsr #21 │ │ │ │ - rsbeq lr, lr, r8, lsl lr │ │ │ │ + rsbeq lr, lr, r8, ror #27 │ │ │ │ eoreq r0, r0, r1 │ │ │ │ eoreq r0, r0, r3 │ │ │ │ subeq r0, r0, r2 │ │ │ │ eoreq r0, r0, r2 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r5, fp, r0, asr #13 │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq lr, lr, r4, lsr #19 │ │ │ │ - rsbeq lr, lr, r0, asr #19 │ │ │ │ - addeq r5, r3, r8, lsr #20 │ │ │ │ - rsbeq lr, lr, r8, asr #19 │ │ │ │ - rsbeq lr, lr, r8, asr #8 │ │ │ │ + rsbeq lr, lr, r4, ror r9 │ │ │ │ + @ instruction: 0x006ee990 │ │ │ │ + strdeq r5, [r3], r8 │ │ │ │ + @ instruction: 0x006ee998 │ │ │ │ + rsbeq lr, lr, r8, lsl r4 │ │ │ │ andeq r0, r0, fp, ror #2 │ │ │ │ │ │ │ │ 002f55b8 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002f55bc : │ │ │ │ mov r0, #0 │ │ │ │ @@ -176696,15 +176696,15 @@ │ │ │ │ ldr r1, [pc, #112] @ 2f567c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, ip │ │ │ │ str r2, [sp] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 756b6c │ │ │ │ + bl 756b3c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f5690 │ │ │ │ ldr r2, [pc, #76] @ 2f5680 │ │ │ │ ldr r3, [pc, #56] @ 2f5670 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -176719,19 +176719,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ addseq r5, fp, ip, lsr r5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r5, fp, r4, lsl r5 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - strheq lr, [lr], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq lr, lr, r4, lsl #19 │ │ │ │ addseq r5, fp, r8, ror #9 │ │ │ │ - rsbeq lr, lr, r0, lsr #18 │ │ │ │ - rsbeq lr, lr, ip, lsr r9 │ │ │ │ - rsbeq lr, lr, ip, lsr r9 │ │ │ │ + strdeq lr, [lr], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq lr, lr, ip, lsl #18 │ │ │ │ + rsbeq lr, lr, ip, lsl #18 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #0 │ │ │ │ bl 2e9910 │ │ │ │ mov r1, #0 │ │ │ │ ldr r5, [pc, #-36] @ 2f5684 │ │ │ │ ldr r7, [pc, #-36] @ 2f5688 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -177006,29 +177006,29 @@ │ │ │ │ b 2f5b3c │ │ │ │ cdp2 1, 13, cr5, cr4, cr0, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ mrc2 1, 6, r5, cr4, cr10, {2} │ │ │ │ andeq r0, r0, r0 │ │ │ │ cdp2 0, 13, cr5, cr4, cr0, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ - @ instruction: 0x006ee89c │ │ │ │ - rsbeq lr, lr, r8, lsl #17 │ │ │ │ - rsbeq lr, lr, r4, ror r8 │ │ │ │ - rsbeq lr, lr, r8, lsr r8 │ │ │ │ - rsbeq lr, lr, ip, lsl #16 │ │ │ │ - strheq lr, [lr], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq lr, lr, ip, lsl #15 │ │ │ │ - rsbeq lr, lr, r0, lsl r7 │ │ │ │ - rsbeq lr, lr, ip, lsl #14 │ │ │ │ - @ instruction: 0x006ed994 │ │ │ │ - rsbeq lr, lr, ip, asr #12 │ │ │ │ - rsbseq r9, r1, r4, asr #28 │ │ │ │ - @ instruction: 0x006ee590 │ │ │ │ - ldrdeq lr, [lr], #-68 @ 0xffffffbc @ │ │ │ │ - strheq sp, [lr], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq lr, lr, ip, ror #16 │ │ │ │ + rsbeq lr, lr, r8, asr r8 │ │ │ │ + rsbeq lr, lr, r4, asr #16 │ │ │ │ + rsbeq lr, lr, r8, lsl #16 │ │ │ │ + ldrdeq lr, [lr], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq lr, lr, r8, lsl #15 │ │ │ │ + rsbeq lr, lr, ip, asr r7 │ │ │ │ + rsbeq lr, lr, r0, ror #13 │ │ │ │ + ldrdeq lr, [lr], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq sp, lr, r4, ror #18 │ │ │ │ + rsbeq lr, lr, ip, lsl r6 │ │ │ │ + rsbseq r9, r1, r4, lsl lr │ │ │ │ + rsbeq lr, lr, r0, ror #10 │ │ │ │ + rsbeq lr, lr, r4, lsr #9 │ │ │ │ + rsbeq sp, lr, r4, lsl #29 │ │ │ │ addseq r4, fp, r4, lsl #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #2 │ │ │ │ bl 2ebd78 │ │ │ │ @@ -177533,35 +177533,35 @@ │ │ │ │ add r2, sp, #11 │ │ │ │ strb r3, [sp, #11] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, sp, #12 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 758974 │ │ │ │ + bl 758944 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2f63d0 │ │ │ │ ldr r4, [pc, #212] @ 2f6414 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr r2, [pc, #208] @ 2f6418 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #21 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #184] @ 2f641c │ │ │ │ add r4, r4, #28 │ │ │ │ mov r3, #22 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ add r1, sp, #16 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #140] @ 2f6420 │ │ │ │ ldr r3, [pc, #112] @ 2f6408 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -177584,28 +177584,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #26 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 2f638c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r4, fp, r4, lsr r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq ip, lr, r4, asr #24 │ │ │ │ - ldrsheq r8, [r8], #-160 @ 0xffffff60 @ │ │ │ │ - @ instruction: 0x00834cb0 │ │ │ │ - ldrdeq ip, [lr], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq sp, lr, r8, lsl sp │ │ │ │ + rsbeq ip, lr, r4, lsl ip │ │ │ │ + rsbseq r8, r8, r0, asr #21 │ │ │ │ + addeq r4, r3, r0, lsl #25 │ │ │ │ + rsbeq ip, lr, r0, lsr #23 │ │ │ │ + rsbeq sp, lr, r8, ror #25 │ │ │ │ addseq r4, fp, r8, lsl #15 │ │ │ │ - addeq r4, r3, r4, lsl ip │ │ │ │ - rsbeq sp, lr, r0, asr #25 │ │ │ │ - rsbeq sp, lr, r0, lsr #25 │ │ │ │ + addeq r4, r3, r4, ror #23 │ │ │ │ + @ instruction: 0x006edc90 │ │ │ │ + rsbeq sp, lr, r0, ror ip │ │ │ │ │ │ │ │ 002f6430 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [pc, #104] @ 2f64b0 │ │ │ │ @@ -177633,17 +177633,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2f64bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ adceq r6, r8, ip, ror #2 │ │ │ │ - umulleq r4, r3, r0, fp │ │ │ │ - rsbeq sp, lr, ip, lsr #24 │ │ │ │ - rsbeq sp, lr, ip, lsr ip │ │ │ │ + addeq r4, r3, r0, ror #22 │ │ │ │ + strdeq sp, [lr], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq sp, lr, ip, lsl #24 │ │ │ │ │ │ │ │ 002f64c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #100] @ 2f653c │ │ │ │ @@ -177670,17 +177670,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ ldrdeq r6, [r8], ip @ │ │ │ │ - addeq r4, r3, r8, lsl #22 │ │ │ │ - rsbeq sp, lr, r4, lsr #23 │ │ │ │ - strheq sp, [lr], #-180 @ 0xffffff4c @ │ │ │ │ + ldrdeq r4, [r3], r8 │ │ │ │ + rsbeq sp, lr, r4, ror fp │ │ │ │ + rsbeq sp, lr, r4, lsl #23 │ │ │ │ │ │ │ │ 002f654c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #140] @ 2f65f0 │ │ │ │ @@ -177717,17 +177717,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #20] @ 2f65fc │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ b 249044 │ │ │ │ adceq r6, r8, r0, asr r0 │ │ │ │ - @ instruction: 0x006edb94 │ │ │ │ - @ instruction: 0x006edb90 │ │ │ │ - rsbeq sp, lr, r8, asr fp │ │ │ │ + rsbeq sp, lr, r4, ror #22 │ │ │ │ + rsbeq sp, lr, r0, ror #22 │ │ │ │ + rsbeq sp, lr, r8, lsr #22 │ │ │ │ │ │ │ │ 002f6600 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #156] @ 2f66b4 │ │ │ │ @@ -177758,27 +177758,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #48] @ 2f66bc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ bl 2f654c │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac4c │ │ │ │ ldr r0, [pc, #24] @ 2f66c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac4c │ │ │ │ umlaleq r5, r8, ip, pc @ │ │ │ │ adceq r5, r8, r0, asr pc │ │ │ │ - rsbeq sp, lr, r0, asr #22 │ │ │ │ - rsbeq sp, lr, r4, lsl #22 │ │ │ │ + rsbeq sp, lr, r0, lsl fp │ │ │ │ + ldrdeq sp, [lr], #-164 @ 0xffffff5c @ │ │ │ │ │ │ │ │ 002f66c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #452] @ 2f68a0 │ │ │ │ @@ -177787,23 +177787,23 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r3, #184] @ 0xb8 │ │ │ │ - bl 758974 │ │ │ │ + bl 758944 │ │ │ │ ldr r1, [pc, #420] @ 2f68ac │ │ │ │ ldr r7, [pc, #420] @ 2f68b0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758974 │ │ │ │ + bl 758944 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2f682c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f67bc │ │ │ │ cmp r0, #0 │ │ │ │ @@ -177813,49 +177813,49 @@ │ │ │ │ ldr r1, [pc, #364] @ 2f68bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #348] @ 2f68c0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f6800 │ │ │ │ - bl 74d294 │ │ │ │ + bl 74d264 │ │ │ │ ldr r3, [pc, #320] @ 2f68c4 │ │ │ │ ldr r1, [pc, #320] @ 2f68c8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #188] @ 0xbc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74b8f8 │ │ │ │ + bl 74b8c8 │ │ │ │ ldr r3, [pc, #300] @ 2f68cc │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 74d728 │ │ │ │ + b 74d6f8 │ │ │ │ cmp r6, #0 │ │ │ │ beq 2f684c │ │ │ │ ldr r3, [pc, #260] @ 2f68d0 │ │ │ │ ldr r2, [pc, #260] @ 2f68d4 │ │ │ │ ldr r1, [pc, #260] @ 2f68d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #212] @ 2f68c0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f6778 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f687c │ │ │ │ @@ -177874,53 +177874,53 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #140] @ 2f68e0 │ │ │ │ ldr r1, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac4c │ │ │ │ ldr r0, [pc, #120] @ 2f68e4 │ │ │ │ ldr r1, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac4c │ │ │ │ ldr r3, [pc, #100] @ 2f68e8 │ │ │ │ ldr r1, [pc, #100] @ 2f68ec │ │ │ │ ldr r0, [pc, #100] @ 2f68f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq r8, r8, ip, lsr #14 │ │ │ │ + ldrsheq r8, [r8], #-108 @ 0xffffff94 @ │ │ │ │ adceq r5, r8, ip, asr #29 │ │ │ │ - rsbeq sp, lr, r0, lsl #22 │ │ │ │ - ldrheq r3, [r1], #-176 @ 0xffffff50 @ │ │ │ │ + ldrdeq sp, [lr], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r3, r1, r0, lsl #23 │ │ │ │ addseq r4, fp, ip, lsl #8 │ │ │ │ - addeq r4, r3, r0, ror #17 │ │ │ │ - rsbeq r0, lr, r0, asr sp │ │ │ │ - rsbseq r1, r0, r4, ror #18 │ │ │ │ + @ instruction: 0x008348b0 │ │ │ │ + rsbeq r0, lr, r0, lsr #26 │ │ │ │ + rsbseq r1, r0, r4, lsr r9 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ adceq r5, r8, ip, lsr #28 │ │ │ │ - rsbeq r9, lr, r8, ror #6 │ │ │ │ + rsbeq r9, lr, r8, lsr r3 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - addeq r4, r3, ip, asr r8 │ │ │ │ - rsbeq r0, lr, r8, asr #25 │ │ │ │ - ldrsbeq r1, [r0], #-140 @ 0xffffff74 @ │ │ │ │ + addeq r4, r3, ip, lsr #16 │ │ │ │ + @ instruction: 0x006e0c98 │ │ │ │ + rsbseq r1, r0, ip, lsr #17 │ │ │ │ umlaleq r5, r8, ip, sp │ │ │ │ - @ instruction: 0x006ed99c │ │ │ │ - rsbeq sp, lr, r4, lsr #19 │ │ │ │ - addeq r4, r3, r4, lsr #15 │ │ │ │ - rsbeq sp, lr, r0, asr #16 │ │ │ │ - rsbeq sp, lr, r0, lsr #19 │ │ │ │ + rsbeq sp, lr, ip, ror #18 │ │ │ │ + rsbeq sp, lr, r4, ror r9 │ │ │ │ + addeq r4, r3, r4, ror r7 │ │ │ │ + rsbeq sp, lr, r0, lsl r8 │ │ │ │ + rsbeq sp, lr, r0, ror r9 │ │ │ │ sub r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -177929,15 +177929,15 @@ │ │ │ │ ldr r5, [sp, #16] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ bcs 2f695c │ │ │ │ cmp r5, #2 │ │ │ │ beq 2f6a1c │ │ │ │ cmp r5, #4 │ │ │ │ beq 2f6998 │ │ │ │ @@ -178127,39 +178127,39 @@ │ │ │ │ ldr r0, [r6, #1760] @ 0x6e0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq r4, [r3], r4 @ │ │ │ │ + addeq r4, r3, r4, asr #13 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andne r1, r0, r0 │ │ │ │ mrseq r0, (UNDEF: 16) │ │ │ │ - addeq r4, r3, r1, lsl #13 │ │ │ │ + addeq r4, r3, r1, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 2f6ca0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ ldr r3, [pc, #32] @ 2f6ca4 │ │ │ │ ldr r1, [pc, #32] @ 2f6ca8 │ │ │ │ ldr r0, [pc, #32] @ 2f6cac │ │ │ │ pop {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ b 2f64c0 │ │ │ │ addeq r9, ip, r0, lsl #17 │ │ │ │ - rsbeq pc, lr, r0, lsl #10 │ │ │ │ - rsbeq sp, lr, r8, lsr #11 │ │ │ │ - rsbeq pc, lr, r0, lsr #10 │ │ │ │ + ldrdeq pc, [lr], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq sp, lr, r8, ror r5 │ │ │ │ + strdeq pc, [lr], #-64 @ 0xffffffc0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #416] @ 2f6e6c │ │ │ │ mov r3, r2 │ │ │ │ @@ -178265,15 +178265,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb r3, [ip, #11] │ │ │ │ tst r3, #16 │ │ │ │ bne 2f6dac │ │ │ │ b 2f6e18 │ │ │ │ addseq r3, fp, r8, asr #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq r4, [r3], ip │ │ │ │ + addeq r4, r3, ip, lsr #7 │ │ │ │ @ instruction: 0x009b3db8 │ │ │ │ addseq r3, fp, r0, lsr sp │ │ │ │ @ instruction: 0x009b3cfc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -178375,20 +178375,20 @@ │ │ │ │ bl 520860 │ │ │ │ str r5, [r4, #2108] @ 0x83c │ │ │ │ b 2f6f24 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r3, fp, ip, ror ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - rsbeq sp, lr, r8, asr r3 │ │ │ │ + rsbeq sp, lr, r8, lsr #6 │ │ │ │ @ instruction: 0x009b3bf0 │ │ │ │ andeq r1, r0, r4, ror r0 │ │ │ │ - rsbeq sp, lr, ip, lsr #5 │ │ │ │ + rsbeq sp, lr, ip, ror r2 │ │ │ │ andeq r1, r0, r8, lsr r0 │ │ │ │ - rsbeq sp, lr, r4, lsl #5 │ │ │ │ + rsbeq sp, lr, r4, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r6, r0, #1888 @ 0x760 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -178424,25 +178424,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #192] @ 2f71a0 │ │ │ │ ldr r1, [pc, #192] @ 2f71a4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #172] @ 2f71a8 │ │ │ │ ldr r1, [pc, #172] @ 2f71ac │ │ │ │ add r5, r5, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #140] @ 2f71b0 │ │ │ │ ldr r1, [pc, #140] @ 2f71b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ ldr ip, [pc, #128] @ 2f71b8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -178460,29 +178460,29 @@ │ │ │ │ ldr r1, [pc, #92] @ 2f71c8 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ orr r3, r0, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r1, [pc, #64] @ 2f71cc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74dcc4 │ │ │ │ - strdeq r3, [r3], ip │ │ │ │ - rsbeq r0, lr, r8, asr #7 │ │ │ │ - rsbseq sp, r7, r4, ror #17 │ │ │ │ - strheq ip, [lr], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r5, lr, r0, ror #31 │ │ │ │ + b 74dc94 │ │ │ │ + addeq r3, r3, ip, asr #31 │ │ │ │ + @ instruction: 0x006e0398 │ │ │ │ + ldrheq sp, [r7], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq ip, lr, r8, lsl #23 │ │ │ │ + strheq r5, [lr], #-240 @ 0xffffff10 @ │ │ │ │ andeq r0, r0, r0, ror #31 │ │ │ │ andeq r1, r0, r4, lsr #4 │ │ │ │ - rsbeq sp, lr, r4, lsl #2 │ │ │ │ + ldrdeq sp, [lr], #-4 @ │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ umulleq r9, ip, ip, r3 │ │ │ │ ldrcs r8, [r5], #-134 @ 0xffffff7a │ │ │ │ addseq r7, r8, r0, lsr #30 │ │ │ │ andeq r1, r0, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -178491,15 +178491,15 @@ │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ rsbs r0, r0, #256 @ 0x100 │ │ │ │ rscs r1, r1, #0 │ │ │ │ bcc 2f7224 │ │ │ │ cmp r6, #2 │ │ │ │ beq 2f7264 │ │ │ │ cmp r6, #4 │ │ │ │ beq 2f7240 │ │ │ │ @@ -178554,16 +178554,16 @@ │ │ │ │ b 523038 │ │ │ │ ldr r1, [pc, #16] @ 2f72f8 │ │ │ │ ldr r0, [pc, #16] @ 2f72fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ b 51f344 │ │ │ │ - rsbeq ip, lr, r4, lsl #31 │ │ │ │ - rsbeq lr, lr, r8, asr #29 │ │ │ │ + rsbeq ip, lr, r4, asr pc │ │ │ │ + @ instruction: 0x006eee98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r5, [r1] │ │ │ │ @@ -178620,29 +178620,29 @@ │ │ │ │ add r7, sp, #68 @ 0x44 │ │ │ │ add r3, sp, #36 @ 0x24 │ │ │ │ add r6, sp, #52 @ 0x34 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [r7, #4] │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r8, [sp, #56] @ 0x38 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #60 @ 0x3c │ │ │ │ mov r6, #8 │ │ │ │ mov r7, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r6, [sp, #16] │ │ │ │ add r0, r9, #424 @ 0x1a8 │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r2, [r4, #8] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r2, [pc, #80] @ 2f74a8 │ │ │ │ str r3, [r4, #16] │ │ │ │ @@ -178674,15 +178674,15 @@ │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -178991,15 +178991,15 @@ │ │ │ │ strb r9, [r7, #-24] @ 0xffffffe8 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ sub r2, r7, #20 │ │ │ │ sub r3, r7, #36 @ 0x24 │ │ │ │ mov r5, r2 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ strb r9, [r7, #-16] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ sub r2, r7, #12 │ │ │ │ @@ -179007,15 +179007,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ asr r2, r4, #31 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, fp │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ subs r6, r6, r4 │ │ │ │ add fp, fp, r4 │ │ │ │ add sl, sl, r4 │ │ │ │ bne 2f7984 │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ str fp, [r5, #16] │ │ │ │ @@ -179099,30 +179099,30 @@ │ │ │ │ sub r2, r5, #20 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ movcc r9, r4 │ │ │ │ movcs r9, #4096 @ 0x1000 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strb r8, [r5, #-16] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r5, #12 │ │ │ │ stm r2, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [r3, #2108] @ 0x83c │ │ │ │ mov r2, r9 │ │ │ │ bl 5229e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f7c5c │ │ │ │ @@ -179385,16 +179385,16 @@ │ │ │ │ bl 24a694 │ │ │ │ b 2f7ee4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r2, fp, r4, ror lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r2, fp, ip, ror #25 │ │ │ │ addseq r2, fp, r0, ror #23 │ │ │ │ - rsbeq ip, lr, r8, lsr r3 │ │ │ │ - rsbeq lr, lr, r0, asr r2 │ │ │ │ + rsbeq ip, lr, r8, lsl #6 │ │ │ │ + rsbeq lr, lr, r0, lsr #4 │ │ │ │ addseq r2, fp, ip, ror fp │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #2 │ │ │ │ b 2f7c84 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #1 │ │ │ │ b 2f7c84 │ │ │ │ @@ -179469,15 +179469,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #2104] @ 0x838 │ │ │ │ mov r0, r5 │ │ │ │ bl 522310 │ │ │ │ ldr r1, [r4, #2108] @ 0x83c │ │ │ │ mov r0, r5 │ │ │ │ @@ -179485,17 +179485,17 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #2112] @ 0x840 │ │ │ │ bl 522310 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 5238b0 │ │ │ │ - addeq r2, r3, r0, lsr #31 │ │ │ │ - @ instruction: 0x006ec198 │ │ │ │ - rsbeq lr, lr, ip, asr #32 │ │ │ │ + addeq r2, r3, r0, ror pc │ │ │ │ + rsbeq ip, lr, r8, ror #2 │ │ │ │ + rsbeq lr, lr, ip, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #268] @ 2f82b4 │ │ │ │ ldr r3, [pc, #268] @ 2f82b8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -179583,32 +179583,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1776 @ 0x6f0 │ │ │ │ bl 2f7300 │ │ │ │ add r1, r4, #1792 @ 0x700 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ bl 2f7300 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r4, #1824 @ 0x720 │ │ │ │ bl 2f7300 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2f8190 │ │ │ │ - ldrdeq r2, [r3], r8 │ │ │ │ - ldrdeq fp, [lr], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq sp, lr, r4, lsl #29 │ │ │ │ + addeq r2, r3, r8, lsr #27 │ │ │ │ + rsbeq fp, lr, r0, lsr #31 │ │ │ │ + rsbeq sp, lr, r4, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #380] @ 2f84e8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #376] @ 2f84ec │ │ │ │ @@ -179616,15 +179616,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, r6, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1744 @ 0x6d0 │ │ │ │ ldr r0, [pc, #332] @ 2f84f4 │ │ │ │ ldr r8, [r4, #100] @ 0x64 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 5237fc │ │ │ │ @@ -179667,27 +179667,27 @@ │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, fp, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ ldr r3, [pc, #152] @ 2f8500 │ │ │ │ add r2, fp, #152 @ 0x98 │ │ │ │ add r3, pc, r3 │ │ │ │ add fp, r4, #2432 @ 0x980 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 43fd7c │ │ │ │ mov r3, fp │ │ │ │ mov r2, r7 │ │ │ │ @@ -179698,27 +179698,27 @@ │ │ │ │ ldr r1, [pc, #68] @ 2f8508 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 2f82d4 │ │ │ │ - addeq r2, r3, r4, asr sp │ │ │ │ - rsbeq fp, lr, ip, asr #30 │ │ │ │ - rsbeq sp, lr, r4, lsl #28 │ │ │ │ - rsbeq sp, lr, ip, lsl #28 │ │ │ │ + addeq r2, r3, r4, lsr #26 │ │ │ │ + rsbeq fp, lr, ip, lsl pc │ │ │ │ + ldrdeq sp, [lr], #-212 @ 0xffffff2c @ │ │ │ │ + ldrdeq sp, [lr], #-220 @ 0xffffff24 @ │ │ │ │ addeq r8, ip, r0, asr #1 │ │ │ │ - rsbeq fp, lr, r4, lsr #29 │ │ │ │ - rsbeq fp, lr, r0, lsl #29 │ │ │ │ - rsbeq lr, sp, r4, ror #31 │ │ │ │ - rsbseq ip, r7, r4, lsl #10 │ │ │ │ + rsbeq fp, lr, r4, ror lr │ │ │ │ + rsbeq fp, lr, r0, asr lr │ │ │ │ + strheq lr, [sp], #-244 @ 0xffffff0c @ │ │ │ │ + ldrsbeq ip, [r7], #-68 @ 0xffffffbc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #280] @ 2f863c │ │ │ │ add r5, r0, #1872 @ 0x750 │ │ │ │ ldr r1, [pc, #276] @ 2f8640 │ │ │ │ @@ -179811,15 +179811,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ rsbs r0, r0, #256 @ 0x100 │ │ │ │ rscs r1, r1, #0 │ │ │ │ bcc 2f86c8 │ │ │ │ cmp r5, #2 │ │ │ │ beq 2f8718 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -180124,20 +180124,20 @@ │ │ │ │ andeq r0, r5, r5 │ │ │ │ andeq r0, r0, r5, lsl r4 │ │ │ │ addseq r2, fp, ip, lsl r2 │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ @ instruction: 0x009b21d0 │ │ │ │ @ instruction: 0xffffbb80 │ │ │ │ @ instruction: 0xfffff624 │ │ │ │ - rsbeq fp, lr, r8, ror r8 │ │ │ │ + rsbeq fp, lr, r8, asr #16 │ │ │ │ @ instruction: 0xfffff5fc │ │ │ │ - rsbeq fp, lr, r4, lsr #16 │ │ │ │ + strdeq fp, [lr], #-116 @ 0xffffff8c @ │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ @ instruction: 0xfffff59c │ │ │ │ - strdeq fp, [lr], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq fp, lr, r0, asr #15 │ │ │ │ addseq r2, fp, r0, rrx │ │ │ │ andeq r8, r0, pc, lsl #30 │ │ │ │ addseq r2, fp, r4, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -180442,19 +180442,19 @@ │ │ │ │ moveq r7, #31 │ │ │ │ add r6, r6, r1, lsl #3 │ │ │ │ add r3, r5, r5, lsl #2 │ │ │ │ add r3, r6, r3, lsl #4 │ │ │ │ and r7, r7, #255 @ 0xff │ │ │ │ and r0, r2, #63 @ 0x3f │ │ │ │ strb r7, [r3, #28] │ │ │ │ - bl 9d50ac │ │ │ │ + bl 9d507c │ │ │ │ ldr r3, [pc, #2276] @ 2f9968 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d5190 │ │ │ │ - bl 9d5764 │ │ │ │ + bl 9d5160 │ │ │ │ + bl 9d5734 │ │ │ │ rsb r3, r5, #0 │ │ │ │ and r3, r3, #80 @ 0x50 │ │ │ │ str r0, [r6, r3] │ │ │ │ ldr r2, [r4, #28] │ │ │ │ add r3, r6, r3 │ │ │ │ tst r2, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ @@ -180862,17 +180862,17 @@ │ │ │ │ cmp r3, r5 │ │ │ │ beq 2f973c │ │ │ │ cmp r5, #0 │ │ │ │ moveq r2, #0 │ │ │ │ moveq r3, #0 │ │ │ │ beq 2f971c │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 9d50ac │ │ │ │ + bl 9d507c │ │ │ │ ldrd r2, [r4, #16] │ │ │ │ - bl 9d5190 │ │ │ │ + bl 9d5160 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ add r1, r4, #4096 @ 0x1000 │ │ │ │ strb r5, [r4, #41] @ 0x29 │ │ │ │ ldr r5, [r1, #692] @ 0x2b4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2f973c │ │ │ │ @@ -180886,17 +180886,17 @@ │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ cmp r6, #0 │ │ │ │ moveq r2, #0 │ │ │ │ moveq r3, #0 │ │ │ │ beq 2f977c │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 9d50ac │ │ │ │ + bl 9d507c │ │ │ │ ldrd r2, [r4, #16] │ │ │ │ - bl 9d5190 │ │ │ │ + bl 9d5160 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ add r1, r4, #4096 @ 0x1000 │ │ │ │ strb r6, [r4, #40] @ 0x28 │ │ │ │ ldr lr, [r1, #692] @ 0x2b4 │ │ │ │ cmp lr, #0 │ │ │ │ mov r0, #0 │ │ │ │ @@ -181005,27 +181005,27 @@ │ │ │ │ strb r1, [r4, #25] │ │ │ │ b 2f96c8 │ │ │ │ mvn r3, r2 │ │ │ │ and r3, r3, #120 @ 0x78 │ │ │ │ orr r3, r3, #1 │ │ │ │ strb r3, [r4, #26] │ │ │ │ b 2f96dc │ │ │ │ - addeq r2, r3, ip, lsr #10 │ │ │ │ - addeq r2, r3, ip, lsr #7 │ │ │ │ - addeq r2, r3, ip, ror r2 │ │ │ │ - addeq r2, r3, ip, asr r2 │ │ │ │ + strdeq r2, [r3], ip │ │ │ │ + addeq r2, r3, ip, ror r3 │ │ │ │ + addeq r2, r3, ip, asr #4 │ │ │ │ + addeq r2, r3, ip, lsr #4 │ │ │ │ adceq r3, r8, ip, ror r7 │ │ │ │ - addeq r2, r3, r0, asr #3 │ │ │ │ + umulleq r2, r3, r0, r1 │ │ │ │ ldrdeq r3, [r8], r4 @ │ │ │ │ umlaleq r3, r8, r4, r6 │ │ │ │ - strdeq r2, [r3], r4 │ │ │ │ + addeq r2, r3, r4, asr #1 │ │ │ │ submi r0, r0, r0 │ │ │ │ adceq r3, r8, r8, asr #10 │ │ │ │ adceq r3, r8, r8, lsr r5 │ │ │ │ - addeq r1, r3, ip, lsr #31 │ │ │ │ + addeq r1, r3, ip, ror pc │ │ │ │ adceq r3, r8, r4, ror #8 │ │ │ │ adceq r3, r8, ip, lsl r4 │ │ │ │ adceq r3, r8, ip, lsr #5 │ │ │ │ adceq r3, r8, r8, rrx │ │ │ │ │ │ │ │ 002f9988 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -181350,19 +181350,19 @@ │ │ │ │ ldr r1, [r3, #68] @ 0x44 │ │ │ │ b 2f9dcc │ │ │ │ strb r1, [r3, #125] @ 0x7d │ │ │ │ ldr r1, [r3, #148] @ 0x94 │ │ │ │ b 2f9d18 │ │ │ │ bl 24a5ec │ │ │ │ and r0, r0, #1 │ │ │ │ - bl 9d50ac │ │ │ │ + bl 9d507c │ │ │ │ ldr r3, [pc, #2124] @ 2fa6f8 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d5190 │ │ │ │ - bl 9d5764 │ │ │ │ + bl 9d5160 │ │ │ │ + bl 9d5734 │ │ │ │ ldr r3, [pc, #2112] @ 2fa6fc │ │ │ │ ldr r2, [r5, #1256] @ 0x4e8 │ │ │ │ add r3, pc, r3 │ │ │ │ str fp, [r3, #68] @ 0x44 │ │ │ │ ldr r3, [r5, #1248] @ 0x4e0 │ │ │ │ add r3, r3, r2 │ │ │ │ ldr r2, [r5, #1252] @ 0x4e4 │ │ │ │ @@ -181929,103 +181929,103 @@ │ │ │ │ ldr r2, [sp] │ │ │ │ ldr r6, [sp, #4] │ │ │ │ mov r3, #9 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sl] │ │ │ │ str r6, [sl, #4] │ │ │ │ str r3, [sl, #48] @ 0x30 │ │ │ │ - bl 9d50ac │ │ │ │ + bl 9d507c │ │ │ │ cmp r6, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ strd r4, [sp, #16] │ │ │ │ bne 2fab24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ ldrd r6, [sp, #8] │ │ │ │ ldr r3, [pc, #2060] @ 2fafe0 │ │ │ │ mov r2, #0 │ │ │ │ strd r6, [sl, #8] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ - bl 9d53fc │ │ │ │ + bl 9d53cc │ │ │ │ add r5, sl, #68 @ 0x44 │ │ │ │ mov r4, #4 │ │ │ │ mov r8, #1 │ │ │ │ mov fp, r7 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #2016] @ 2fafe4 │ │ │ │ - bl 9d53fc │ │ │ │ + bl 9d53cc │ │ │ │ str sl, [sp] │ │ │ │ strd r0, [sl, #16] │ │ │ │ mov sl, r6 │ │ │ │ and r0, r4, #3 │ │ │ │ - bl 9d50ac │ │ │ │ + bl 9d507c │ │ │ │ ldr r3, [pc, #1992] @ 2fafe8 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d5190 │ │ │ │ + bl 9d5160 │ │ │ │ ldr r3, [pc, #1976] @ 2fafe4 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d4ddc │ │ │ │ + bl 9d4dac │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ - bl 9d5190 │ │ │ │ + bl 9d5160 │ │ │ │ mov r9, r5 │ │ │ │ mov r6, r0 │ │ │ │ asr r0, r4, #2 │ │ │ │ sub r0, r0, #1 │ │ │ │ mov r7, r1 │ │ │ │ lsl r0, r8, r0 │ │ │ │ - bl 9d50ac │ │ │ │ + bl 9d507c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9d5190 │ │ │ │ + bl 9d5160 │ │ │ │ ldr r3, [pc, #1920] @ 2fafec │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d5190 │ │ │ │ + bl 9d5160 │ │ │ │ ldr r3, [pc, #1912] @ 2faff0 │ │ │ │ mov r2, #0 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ - bl 9d53fc │ │ │ │ - bl 9d5764 │ │ │ │ + bl 9d53cc │ │ │ │ + bl 9d5734 │ │ │ │ ldr r3, [pc, #1888] @ 2faff4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #4]! │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d53fc │ │ │ │ - bl 9d5764 │ │ │ │ + bl 9d53cc │ │ │ │ + bl 9d5734 │ │ │ │ cmp r4, #60 @ 0x3c │ │ │ │ str r0, [r5, #304] @ 0x130 │ │ │ │ bne 2fa810 │ │ │ │ ldr r3, [pc, #1852] @ 2faff8 │ │ │ │ mov r2, #0 │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ - bl 9d5190 │ │ │ │ + bl 9d5160 │ │ │ │ ldr r3, [pc, #1824] @ 2fafec │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d5190 │ │ │ │ + bl 9d5160 │ │ │ │ ldr r3, [pc, #1816] @ 2faff0 │ │ │ │ mov r2, #0 │ │ │ │ ldr sl, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 9d53fc │ │ │ │ - bl 9d5764 │ │ │ │ + bl 9d53cc │ │ │ │ + bl 9d5734 │ │ │ │ ldr r3, [pc, #1792] @ 2faff4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r9, #8] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d53fc │ │ │ │ - bl 9d5764 │ │ │ │ + bl 9d53cc │ │ │ │ + bl 9d5734 │ │ │ │ add r3, sl, #292 @ 0x124 │ │ │ │ mvn r1, #-268435456 @ 0xf0000000 │ │ │ │ str r0, [r9, #312] @ 0x138 │ │ │ │ add r0, sl, #356 @ 0x164 │ │ │ │ str r1, [r3, #4]! │ │ │ │ ldr r2, [sl, #600] @ 0x258 │ │ │ │ cmp r3, r0 │ │ │ │ @@ -182036,69 +182036,69 @@ │ │ │ │ ldr r9, [pc, #1728] @ 2faffc │ │ │ │ ldr r7, [pc, #1728] @ 2fb000 │ │ │ │ ldrd sl, [sp, #8] │ │ │ │ mov r4, #0 │ │ │ │ mov r8, #0 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d50ac │ │ │ │ + bl 9d507c │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ - bl 9d5190 │ │ │ │ + bl 9d5160 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9d5190 │ │ │ │ + bl 9d5160 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9d5190 │ │ │ │ + bl 9d5160 │ │ │ │ ldr r3, [pc, #1668] @ 2fb004 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d5190 │ │ │ │ - bl 9d57c0 │ │ │ │ + bl 9d5160 │ │ │ │ + bl 9d5790 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #1024 @ 0x400 │ │ │ │ str r0, [r5, #4]! │ │ │ │ bne 2fa94c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr sl, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2fab54 │ │ │ │ - bl 9d50ac │ │ │ │ + bl 9d507c │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #1608] @ 2fb008 │ │ │ │ - bl 9d53fc │ │ │ │ + bl 9d53cc │ │ │ │ ldr r3, [pc, #1604] @ 2fb00c │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ - bl 9d53fc │ │ │ │ + bl 9d53cc │ │ │ │ ldr r2, [pc, #1584] @ 2fb010 │ │ │ │ ldr r3, [pc, #1584] @ 2fb014 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d5190 │ │ │ │ + bl 9d5160 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9d5190 │ │ │ │ - bl 9d5764 │ │ │ │ + bl 9d5160 │ │ │ │ + bl 9d5734 │ │ │ │ ldr r2, [pc, #1540] @ 2fb010 │ │ │ │ ldr r3, [pc, #1544] @ 2fb018 │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d5190 │ │ │ │ + bl 9d5160 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9d5190 │ │ │ │ - bl 9d5764 │ │ │ │ + bl 9d5160 │ │ │ │ + bl 9d5734 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, sl, #4096 @ 0x1000 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str r1, [r3, #684] @ 0x2ac │ │ │ │ str r8, [r3, #676] @ 0x2a4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ @@ -182154,23 +182154,23 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d50ac │ │ │ │ + bl 9d507c │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d53fc │ │ │ │ + bl 9d53cc │ │ │ │ ldr r3, [pc, #1176] @ 2fafe0 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d53fc │ │ │ │ + bl 9d53cc │ │ │ │ strd r0, [sp, #8] │ │ │ │ b 2fa7c8 │ │ │ │ ldr r8, [sp, #4] │ │ │ │ b 2faa30 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, #65536 @ 0x10000 │ │ │ │ str r4, [r5, #84] @ 0x54 │ │ │ │ @@ -182204,33 +182204,33 @@ │ │ │ │ str r0, [r5, #136] @ 0x88 │ │ │ │ ldr r5, [r5, #144] @ 0x90 │ │ │ │ str r0, [sp, #8] │ │ │ │ add r8, r5, #32512 @ 0x7f00 │ │ │ │ add r8, r8, #252 @ 0xfc │ │ │ │ sub r9, r5, #4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d50ac │ │ │ │ + bl 9d507c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9d5190 │ │ │ │ + bl 9d5160 │ │ │ │ ldr r3, [pc, #1060] @ 2fb02c │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d53fc │ │ │ │ + bl 9d53cc │ │ │ │ add r4, r4, #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #1036] @ 2fb030 │ │ │ │ bl 248f6c │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #1024] @ 2fb034 │ │ │ │ mov r0, #-134217728 @ 0xf8000000 │ │ │ │ - bl 9d53fc │ │ │ │ - bl 9d5764 │ │ │ │ + bl 9d53cc │ │ │ │ + bl 9d5734 │ │ │ │ cmp r4, sl │ │ │ │ rsb r3, r0, #0 │ │ │ │ str r0, [r9, #4]! │ │ │ │ str r3, [r8, #4]! │ │ │ │ bne 2fabec │ │ │ │ add r4, r5, #16320 @ 0x3fc0 │ │ │ │ add r4, r4, #60 @ 0x3c │ │ │ │ @@ -182255,35 +182255,35 @@ │ │ │ │ str r4, [r6], #4 │ │ │ │ ldr r3, [pc, #924] @ 2fb048 │ │ │ │ add sl, ip, #8192 @ 0x2000 │ │ │ │ mov r4, #1 │ │ │ │ mov r8, #0 │ │ │ │ mov r7, ip │ │ │ │ b 2face4 │ │ │ │ - bl 9d50ac │ │ │ │ + bl 9d507c │ │ │ │ ldr r2, [pc, #900] @ 2fb04c │ │ │ │ ldr r3, [pc, #900] @ 2fb050 │ │ │ │ - bl 9d5190 │ │ │ │ + bl 9d5160 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1061158912 @ 0x3f400000 │ │ │ │ - bl 9d5190 │ │ │ │ + bl 9d5160 │ │ │ │ bl 249278 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #760] @ 2fafe4 │ │ │ │ mov r0, #0 │ │ │ │ - bl 9d53fc │ │ │ │ + bl 9d53cc │ │ │ │ bl 248768 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9d5190 │ │ │ │ + bl 9d5160 │ │ │ │ ldr r3, [pc, #800] @ 2fb028 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d53fc │ │ │ │ - bl 9d5764 │ │ │ │ + bl 9d53cc │ │ │ │ + bl 9d5734 │ │ │ │ add r4, r4, #1 │ │ │ │ sub r1, sl, #4096 @ 0x1000 │ │ │ │ cmp r4, fp │ │ │ │ mov r3, r0 │ │ │ │ add r2, r5, r3, lsl #2 │ │ │ │ mov r3, r2 │ │ │ │ add r2, r2, #32768 @ 0x8000 │ │ │ │ @@ -182324,25 +182324,25 @@ │ │ │ │ sub fp, r3, #4 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ mov r4, #0 │ │ │ │ mov r8, #0 │ │ │ │ mov r6, #0 │ │ │ │ ldr sl, [pc, #596] @ 2fb024 │ │ │ │ sub r0, sl, r4 │ │ │ │ - bl 9d50ac │ │ │ │ + bl 9d507c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9d5190 │ │ │ │ + bl 9d5160 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ bl 248f6c │ │ │ │ ldr r3, [pc, #620] @ 2fb060 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d5190 │ │ │ │ - bl 9d5764 │ │ │ │ + bl 9d5160 │ │ │ │ + bl 9d5734 │ │ │ │ str r0, [fp, #4]! │ │ │ │ str r4, [r5, #4]! │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #4096 @ 0x1000 │ │ │ │ bne 2fadc8 │ │ │ │ ldr r2, [pc, #588] @ 2fb064 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -182356,42 +182356,42 @@ │ │ │ │ str sl, [r3] │ │ │ │ mov r2, #21 │ │ │ │ mov r3, #102 @ 0x66 │ │ │ │ mov sl, #1 │ │ │ │ str r2, [fp] │ │ │ │ str r3, [fp, #2048] @ 0x800 │ │ │ │ mov r0, sl │ │ │ │ - bl 9d50ac │ │ │ │ + bl 9d507c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9d5190 │ │ │ │ + bl 9d5160 │ │ │ │ ldr r3, [pc, #520] @ 2fb070 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d5190 │ │ │ │ + bl 9d5160 │ │ │ │ bl 249278 │ │ │ │ ldr r3, [pc, #364] @ 2fafe4 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d4ddc │ │ │ │ + bl 9d4dac │ │ │ │ ldr r3, [pc, #384] @ 2fb004 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d5190 │ │ │ │ + bl 9d5160 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ - bl 9d5190 │ │ │ │ - bl 9d5764 │ │ │ │ + bl 9d5160 │ │ │ │ + bl 9d5734 │ │ │ │ ldr r2, [pc, #456] @ 2fb074 │ │ │ │ ldr r3, [pc, #456] @ 2fb078 │ │ │ │ mov r1, r9 │ │ │ │ str r0, [fp, #4]! │ │ │ │ mov r0, r8 │ │ │ │ - bl 9d5190 │ │ │ │ - bl 9d5764 │ │ │ │ + bl 9d5160 │ │ │ │ + bl 9d5734 │ │ │ │ cmp sl, #512 @ 0x200 │ │ │ │ str r0, [fp, #2048] @ 0x800 │ │ │ │ bne 2fae4c │ │ │ │ ldr r3, [pc, #424] @ 2fb07c │ │ │ │ ldr r6, [pc, #372] @ 2fb04c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ @@ -182400,45 +182400,45 @@ │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov fp, r3 │ │ │ │ mov sl, #1 │ │ │ │ mov r4, #0 │ │ │ │ str r2, [r3] │ │ │ │ str r2, [r3, #2048] @ 0x800 │ │ │ │ mov r0, sl │ │ │ │ - bl 9d50ac │ │ │ │ + bl 9d507c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9d5190 │ │ │ │ + bl 9d5160 │ │ │ │ ldr r3, [pc, #344] @ 2fb070 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d5190 │ │ │ │ + bl 9d5160 │ │ │ │ bl 249278 │ │ │ │ ldr r2, [pc, #348] @ 2fb084 │ │ │ │ ldr r3, [pc, #348] @ 2fb088 │ │ │ │ - bl 9d5190 │ │ │ │ + bl 9d5160 │ │ │ │ ldr r2, [pc, #344] @ 2fb08c │ │ │ │ ldr r3, [pc, #344] @ 2fb090 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ - bl 9d5190 │ │ │ │ + bl 9d5160 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9d4ddc │ │ │ │ - bl 9d5764 │ │ │ │ + bl 9d4dac │ │ │ │ + bl 9d5734 │ │ │ │ ldr r2, [pc, #304] @ 2fb08c │ │ │ │ ldr r3, [pc, #308] @ 2fb094 │ │ │ │ mov r1, r9 │ │ │ │ str r0, [fp, #4]! │ │ │ │ mov r0, r8 │ │ │ │ - bl 9d5190 │ │ │ │ + bl 9d5160 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9d4ddc │ │ │ │ - bl 9d5764 │ │ │ │ + bl 9d4dac │ │ │ │ + bl 9d5734 │ │ │ │ cmp sl, #512 @ 0x200 │ │ │ │ str r0, [fp, #2048] @ 0x800 │ │ │ │ bne 2faefc │ │ │ │ b 2fa76c │ │ │ │ mov r0, r7 │ │ │ │ bl 24953c │ │ │ │ ldr r3, [pc, #252] @ 2fb098 │ │ │ │ @@ -182606,17 +182606,17 @@ │ │ │ │ bne 2fb2f4 │ │ │ │ add r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r6, [r7, #692] @ 0x2b4 │ │ │ │ cmp r6, #0 │ │ │ │ beq 2fb230 │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r0, [r4, r3, lsl #2] │ │ │ │ - bl 9d50ac │ │ │ │ + bl 9d507c │ │ │ │ ldrd r2, [r4, #16] │ │ │ │ - bl 9d5190 │ │ │ │ + bl 9d5160 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [r7, #696] @ 0x2b8 │ │ │ │ mov r1, r5 │ │ │ │ blx r6 │ │ │ │ ldrb r0, [r4, #25] │ │ │ │ lsr r0, r0, #7 │ │ │ │ @@ -182675,39 +182675,39 @@ │ │ │ │ andeq r0, r0, r8, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ 2fb348 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ ldr r3, [pc, #28] @ 2fb34c │ │ │ │ ldr r1, [pc, #28] @ 2fb350 │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r3 │ │ │ │ b 2f64c0 │ │ │ │ ldrdeq r5, [ip], r0 │ │ │ │ - rsbeq r9, lr, r0, asr #32 │ │ │ │ - rsbeq r9, lr, r0, asr #32 │ │ │ │ + rsbeq r9, lr, r0, lsl r0 │ │ │ │ + rsbeq r9, lr, r0, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r5, r0 │ │ │ │ and r4, r1, #1 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9d56c8 │ │ │ │ + bl 9d5698 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2fb3b8 │ │ │ │ add r4, r4, #32 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, r4, lsl #2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -182719,16 +182719,16 @@ │ │ │ │ add r3, r4, #32 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [r5, r3, lsl #2] │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #40] @ 2fb3f8 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d5190 │ │ │ │ - bl 9d62b8 │ │ │ │ + bl 9d5160 │ │ │ │ + bl 9d6288 │ │ │ │ add r4, r4, #19 │ │ │ │ lsl r4, r4, #3 │ │ │ │ strd r0, [r5, r4] │ │ │ │ add r1, r5, #184 @ 0xb8 │ │ │ │ ldr r0, [r5, #168] @ 0xa8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 520e28 │ │ │ │ @@ -182820,15 +182820,15 @@ │ │ │ │ bl 5229e4 │ │ │ │ subs r3, r0, #0 │ │ │ │ asr r8, r3, #1 │ │ │ │ beq 2fb57c │ │ │ │ add r0, r4, r3, asr #1 │ │ │ │ ldr r1, [r6, #180] @ 0xb4 │ │ │ │ sub r5, r5, r3, asr #1 │ │ │ │ - bl 9d4db0 │ │ │ │ + bl 9d4d80 │ │ │ │ cmp r5, #0 │ │ │ │ add r7, r7, r8 │ │ │ │ mov r4, r1 │ │ │ │ bne 2fb53c │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -182878,15 +182878,15 @@ │ │ │ │ ldr r7, [r4, #180] @ 0xb4 │ │ │ │ sub r2, r2, r3 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r3, r0 │ │ │ │ str r2, [r4, #172] @ 0xac │ │ │ │ sub r5, r5, r3 │ │ │ │ sub r6, r6, r3 │ │ │ │ - bl 9d4db0 │ │ │ │ + bl 9d4d80 │ │ │ │ cmp r5, #0 │ │ │ │ str r1, [r4, #176] @ 0xb0 │ │ │ │ bne 2fb604 │ │ │ │ sub r7, r7, r1 │ │ │ │ cmp r7, r6 │ │ │ │ movge r7, r6 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -182900,15 +182900,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r1, r3, r1, lsl #1 │ │ │ │ bl 2f9988 │ │ │ │ b 2fb6d0 │ │ │ │ ldrd r0, [r4, #176] @ 0xb0 │ │ │ │ sub r7, r7, r3 │ │ │ │ add r0, r3, r0 │ │ │ │ - bl 9d4db0 │ │ │ │ + bl 9d4d80 │ │ │ │ cmp r7, #0 │ │ │ │ str r1, [r4, #176] @ 0xb0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -182949,15 +182949,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ mov r2, r9 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, r6 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r5, [sp, #24] │ │ │ │ add r8, r0, #104 @ 0x68 │ │ │ │ @@ -183028,31 +183028,31 @@ │ │ │ │ str r0, [r4, #148] @ 0x94 │ │ │ │ str r7, [sp] │ │ │ │ str r3, [r2] │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [r2, #20] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ - bl 7028a8 │ │ │ │ + bl 702878 │ │ │ │ mov r0, r4 │ │ │ │ bl 3a5680 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7029a8 │ │ │ │ + bl 702978 │ │ │ │ b 2fb7a4 │ │ │ │ ldr r2, [pc, #172] @ 2fb97c │ │ │ │ ldr ip, [r4, #120] @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ add r3, sl, #8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #264 @ 0x108 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 2fb7a4 │ │ │ │ ldr r0, [r4, #192] @ 0xc0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2fb904 │ │ │ │ bl 2fb09c │ │ │ │ str r9, [r4, #192] @ 0xc0 │ │ │ │ ldr r0, [r4, #148] @ 0x94 │ │ │ │ @@ -183068,31 +183068,31 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 2fb98c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 2fb7a4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - ldrdeq pc, [r2], r4 │ │ │ │ + addeq pc, r2, r4, lsr #25 │ │ │ │ addseq pc, sl, ip, ror #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r8, lr, r4, asr #24 │ │ │ │ - rsbeq r8, lr, r8, lsr #24 │ │ │ │ + rsbeq r8, lr, r4, lsl ip │ │ │ │ + strdeq r8, [lr], #-184 @ 0xffffff48 @ │ │ │ │ addseq pc, sl, r0, ror r3 @ │ │ │ │ mlaseq r6, r9, lr, r9 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ addseq lr, fp, r4, lsr #7 │ │ │ │ - ldrdeq r8, [lr], #-164 @ 0xffffff5c @ │ │ │ │ - addeq pc, r2, r0, ror #21 │ │ │ │ - rsbeq r8, lr, ip, lsl #21 │ │ │ │ - rsbeq r8, lr, r8, asr sl │ │ │ │ + rsbeq r8, lr, r4, lsr #21 │ │ │ │ + @ instruction: 0x0082fab0 │ │ │ │ + rsbeq r8, lr, ip, asr sl │ │ │ │ + rsbeq r8, lr, r8, lsr #20 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 2fba08 │ │ │ │ ldr r2, [pc, #96] @ 2fba0c │ │ │ │ @@ -183100,35 +183100,35 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [pc, #64] @ 2fba14 │ │ │ │ ldr ip, [pc, #64] @ 2fba18 │ │ │ │ add r1, pc, r1 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ ldr r1, [pc, #48] @ 2fba1c │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ str ip, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74bf20 │ │ │ │ - addeq pc, r2, r4, ror #20 │ │ │ │ - rsbeq fp, sp, ip, ror #21 │ │ │ │ - rsbseq r9, r7, ip │ │ │ │ + b 74bef0 │ │ │ │ + addeq pc, r2, r4, lsr sl @ │ │ │ │ + strheq fp, [sp], #-172 @ 0xffffff54 @ │ │ │ │ + ldrsbeq r8, [r7], #-252 @ 0xffffff04 @ │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - rsbeq r8, lr, r0, lsr #19 │ │ │ │ + rsbeq r8, lr, r0, ror r9 │ │ │ │ @ instruction: 0x00983af8 │ │ │ │ str r1, [r0, #412] @ 0x19c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -183168,47 +183168,47 @@ │ │ │ │ b 2fba68 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ 2fbafc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ ldr r3, [pc, #28] @ 2fbb00 │ │ │ │ ldr r1, [pc, #28] @ 2fbb04 │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r3 │ │ │ │ b 2f64c0 │ │ │ │ addeq r4, ip, r0, asr fp │ │ │ │ - rsbeq r8, lr, r8, lsl #18 │ │ │ │ - rsbeq r8, lr, r8, lsl #18 │ │ │ │ + ldrdeq r8, [lr], #-136 @ 0xffffff78 @ │ │ │ │ + ldrdeq r8, [lr], #-136 @ 0xffffff78 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 2fbba0 │ │ │ │ ldr r2, [pc, #128] @ 2fbba4 │ │ │ │ ldr r1, [pc, #128] @ 2fbba8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #100] @ 2fbbac │ │ │ │ ldr r1, [pc, #100] @ 2fbbb0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74dcc4 │ │ │ │ + bl 74dc94 │ │ │ │ ldr r3, [pc, #80] @ 2fbbb4 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ ldr ip, [pc, #76] @ 2fbbb8 │ │ │ │ ldr r1, [pc, #76] @ 2fbbbc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -183217,22 +183217,22 @@ │ │ │ │ orr r3, r0, #64 @ 0x40 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 74bf20 │ │ │ │ - addeq pc, r2, r4, lsr r9 @ │ │ │ │ - rsbeq fp, sp, r8, ror r9 │ │ │ │ - @ instruction: 0x00778e98 │ │ │ │ + b 74bef0 │ │ │ │ + addeq pc, r2, r4, lsl #18 │ │ │ │ + rsbeq fp, sp, r8, asr #18 │ │ │ │ + rsbseq r8, r7, r8, ror #28 │ │ │ │ muleq r0, r4, ip │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ @ instruction: 0x008c4ab8 │ │ │ │ - rsbeq r8, lr, r8, lsl #17 │ │ │ │ + rsbeq r8, lr, r8, asr r8 │ │ │ │ @ instruction: 0x009839fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #116] @ 2fbc4c │ │ │ │ ldr r4, [pc, #116] @ 2fbc50 │ │ │ │ @@ -183241,37 +183241,37 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #80] @ 2fbc58 │ │ │ │ mov r6, #4 │ │ │ │ mov r7, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r6, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r0, #120 @ 0x78 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ - addeq pc, r2, r0, lsl #17 │ │ │ │ - rsbeq r8, lr, r4, lsl #16 │ │ │ │ - rsbeq r8, lr, r8, lsr #16 │ │ │ │ + addeq pc, r2, r0, asr r8 @ │ │ │ │ + ldrdeq r8, [lr], #-116 @ 0xffffff8c @ │ │ │ │ + strdeq r8, [lr], #-120 @ 0xffffff88 @ │ │ │ │ addeq r4, ip, r8, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 2fbd00 │ │ │ │ ldr r2, [pc, #140] @ 2fbd04 │ │ │ │ @@ -183279,15 +183279,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr ip, [pc, #108] @ 2fbd0c │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [pc, #104] @ 2fbd10 │ │ │ │ ldr r1, [pc, #104] @ 2fbd14 │ │ │ │ mov lr, #64 @ 0x40 │ │ │ │ str ip, [r0, #360] @ 0x168 │ │ │ │ mov ip, #2048 @ 0x800 │ │ │ │ @@ -183306,17 +183306,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq pc, r2, r4, ror #15 │ │ │ │ - @ instruction: 0x006e8794 │ │ │ │ - rsbeq r8, lr, r0, ror #14 │ │ │ │ + @ instruction: 0x0082f7b4 │ │ │ │ + rsbeq r8, lr, r4, ror #14 │ │ │ │ + rsbeq r8, lr, r0, lsr r7 │ │ │ │ addhi r8, r0, r8, lsl #17 │ │ │ │ stmhi r8, {} @ │ │ │ │ adceq sl, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ @@ -183346,25 +183346,25 @@ │ │ │ │ mov r0, r8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ add ip, ip, #8 │ │ │ │ ldr r6, [ip] │ │ │ │ bl 24a694 │ │ │ │ ldr r0, [r7, #400] @ 0x190 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr r3, [pc, #352] @ 2fbf0c │ │ │ │ ldr r2, [pc, #352] @ 2fbf10 │ │ │ │ ldr r1, [pc, #352] @ 2fbf14 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #24 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ mov sl, #0 │ │ │ │ add r3, sp, #28 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov fp, r0 │ │ │ │ sub r3, r9, r5 │ │ │ │ cmp r3, r6 │ │ │ │ movge r3, r6 │ │ │ │ @@ -183400,15 +183400,15 @@ │ │ │ │ ldr r0, [r7, #424] @ 0x1a8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ lsl r2, r3, #1 │ │ │ │ bl 5229e4 │ │ │ │ asr r4, r0, #1 │ │ │ │ add r0, r4, r5 │ │ │ │ mov r1, r9 │ │ │ │ - bl 9d4db0 │ │ │ │ + bl 9d4d80 │ │ │ │ cmp r4, #0 │ │ │ │ sub r6, r6, r4 │ │ │ │ add sl, sl, r4 │ │ │ │ mov r5, r1 │ │ │ │ beq 2fbe98 │ │ │ │ cmp r6, #0 │ │ │ │ bne 2fbddc │ │ │ │ @@ -183437,17 +183437,17 @@ │ │ │ │ ldr r0, [r7, #424] @ 0x1a8 │ │ │ │ bl 5229e4 │ │ │ │ mov r4, r0 │ │ │ │ b 2fbe70 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq lr, sl, r8, asr #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq pc, r2, ip, lsr #13 │ │ │ │ - rsbeq r8, lr, r4, ror r6 │ │ │ │ - rsbeq r8, lr, r4, lsl #13 │ │ │ │ + addeq pc, r2, ip, ror r6 @ │ │ │ │ + rsbeq r8, lr, r4, asr #12 │ │ │ │ + rsbeq r8, lr, r4, asr r6 │ │ │ │ addseq lr, sl, ip, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #424] @ 0x1a8 │ │ │ │ @@ -183493,15 +183493,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r5 │ │ │ │ bl 2fbd18 │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r5, r0 │ │ │ │ - bl 9d4db0 │ │ │ │ + bl 9d4d80 │ │ │ │ ldr r2, [r4, #428] @ 0x1ac │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ subs r2, r2, #0 │ │ │ │ movne r2, #1 │ │ │ │ sub r3, r3, r8, lsl r2 │ │ │ │ cmp r7, r8 │ │ │ │ str r3, [r4, #412] @ 0x19c │ │ │ │ @@ -183523,15 +183523,15 @@ │ │ │ │ orr r2, r2, #1 │ │ │ │ orr r3, r3, #16 │ │ │ │ ldr r0, [r4, #288] @ 0x120 │ │ │ │ mov r1, #1 │ │ │ │ str r2, [r4, #300] @ 0x12c │ │ │ │ strb r3, [r4, #380] @ 0x17c │ │ │ │ str r9, [r4, #416] @ 0x1a0 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ b 2fbfb0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #408] @ 0x198 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -183543,25 +183543,25 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [r0, #400] @ 0x190 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr ip, [pc, #96] @ 2fc120 │ │ │ │ ldr r2, [pc, #96] @ 2fc124 │ │ │ │ ldr r1, [pc, #96] @ 2fc128 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [r4, #392] @ 0x188 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ ldr r0, [r4, #400] @ 0x190 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #424] @ 0x1a8 │ │ │ │ mov r1, #0 │ │ │ │ bl 523038 │ │ │ │ @@ -183570,17 +183570,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - umulleq pc, r2, r8, r3 @ │ │ │ │ - rsbeq r8, lr, r4, ror #6 │ │ │ │ - rsbeq r8, lr, r4, ror r3 │ │ │ │ + addeq pc, r2, r8, ror #6 │ │ │ │ + rsbeq r8, lr, r4, lsr r3 │ │ │ │ + rsbeq r8, lr, r4, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #660] @ 2fc3d8 │ │ │ │ ldr r3, [pc, #660] @ 2fc3dc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -183596,23 +183596,23 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r1 │ │ │ │ str r9, [sp, #12] │ │ │ │ add r8, pc, r8 │ │ │ │ str r9, [r6, #4] │ │ │ │ str r9, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr r2, [pc, #592] @ 2fc3e4 │ │ │ │ ldr r1, [pc, #592] @ 2fc3e8 │ │ │ │ add r3, r8, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ lsr r3, r5, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ and r2, r5, #1 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ add r8, r8, r3, lsl #2 │ │ │ │ ldr r3, [r8, #1068] @ 0x42c │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -183746,29 +183746,29 @@ │ │ │ │ sub r2, r2, #2 │ │ │ │ clz r2, r2 │ │ │ │ mov r0, #0 │ │ │ │ lsr r2, r2, #5 │ │ │ │ b 2fc22c │ │ │ │ @ instruction: 0x009ae9d8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq pc, r2, r4, ror #5 │ │ │ │ - @ instruction: 0x006e8298 │ │ │ │ - rsbeq r8, lr, r8, lsr #5 │ │ │ │ - addeq pc, r2, ip, lsr r2 @ │ │ │ │ + @ instruction: 0x0082f2b4 │ │ │ │ + rsbeq r8, lr, r8, ror #4 │ │ │ │ + rsbeq r8, lr, r8, ror r2 │ │ │ │ + addeq pc, r2, ip, lsl #4 │ │ │ │ @ instruction: 0xfffff7e0 │ │ │ │ - rsbeq r8, lr, r4, lsr #3 │ │ │ │ + rsbeq r8, lr, r4, ror r1 │ │ │ │ umullseq lr, sl, r8, r8 │ │ │ │ - rsbeq r8, lr, r0, lsl #3 │ │ │ │ - strdeq r8, [lr], #-0 @ │ │ │ │ - addeq pc, r2, r0, lsl #2 │ │ │ │ - ldrdeq pc, [r2], ip │ │ │ │ - rsbeq r8, lr, r8, lsl r1 │ │ │ │ - rsbeq r8, lr, r4, asr r0 │ │ │ │ - rsbeq r8, lr, r4, lsr #1 │ │ │ │ - rsbeq r8, lr, ip, lsr r0 │ │ │ │ + rsbeq r8, lr, r0, asr r1 │ │ │ │ + rsbeq r8, lr, r0, asr #1 │ │ │ │ + ldrdeq pc, [r2], r0 │ │ │ │ + addeq pc, r2, ip, lsr #1 │ │ │ │ + rsbeq r8, lr, r8, ror #1 │ │ │ │ + rsbeq r8, lr, r4, lsr #32 │ │ │ │ + rsbeq r8, lr, r4, ror r0 │ │ │ │ + rsbeq r8, lr, ip │ │ │ │ ldr r2, [r0, #408] @ 0x198 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2fc434 │ │ │ │ ldrb r2, [r0, #365] @ 0x16d │ │ │ │ tst r2, #1 │ │ │ │ bne 2fc44c │ │ │ │ mov r0, #0 │ │ │ │ @@ -183860,15 +183860,15 @@ │ │ │ │ ldrb r3, [r0, #365] @ 0x16d │ │ │ │ tst r3, #24 │ │ │ │ movne r3, #1 │ │ │ │ strne r3, [r0, #420] @ 0x1a4 │ │ │ │ b 2fc4cc │ │ │ │ ldr r0, [r0, #288] @ 0x120 │ │ │ │ mov r1, #0 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ ldr r3, [r4, #300] @ 0x12c │ │ │ │ b 2fc51c │ │ │ │ add r3, r4, r3 │ │ │ │ strb r5, [r3, #356] @ 0x164 │ │ │ │ b 2fc4d4 │ │ │ │ ldr r1, [pc, #480] @ 2fc7a8 │ │ │ │ ldr r0, [pc, #480] @ 2fc7ac │ │ │ │ @@ -183943,25 +183943,25 @@ │ │ │ │ str r5, [sp, #24] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 51f344 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2fc4d4 │ │ │ │ ldr r0, [r4, #400] @ 0x190 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr ip, [pc, #200] @ 2fc7c8 │ │ │ │ ldr r2, [pc, #200] @ 2fc7cc │ │ │ │ ldr r1, [pc, #200] @ 2fc7d0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [r4, #392] @ 0x188 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ ldr r0, [r4, #400] @ 0x190 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #424] @ 0x1a8 │ │ │ │ mov r1, r5 │ │ │ │ bl 523038 │ │ │ │ @@ -183979,38 +183979,38 @@ │ │ │ │ ldr r1, [pc, #108] @ 2fc7dc │ │ │ │ ldr r0, [pc, #108] @ 2fc7e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51f344 │ │ │ │ b 2fc5e8 │ │ │ │ ldr r0, [r4, #288] @ 0x120 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ ldr r3, [r4, #300] @ 0x12c │ │ │ │ bic r3, r3, #1 │ │ │ │ str r3, [r4, #300] @ 0x12c │ │ │ │ b 2fc6a0 │ │ │ │ - umulleq lr, r2, pc, pc @ │ │ │ │ - rsbeq r8, lr, r0, lsl r1 │ │ │ │ + addeq lr, r2, pc, ror #30 │ │ │ │ + rsbeq r8, lr, r0, ror #1 │ │ │ │ + rsbeq r7, lr, r0, asr #29 │ │ │ │ + addeq lr, r2, pc, lsr #29 │ │ │ │ strdeq r7, [lr], #-224 @ 0xffffff20 @ │ │ │ │ - ldrdeq lr, [r2], pc @ │ │ │ │ - rsbeq r7, lr, r0, lsr #30 │ │ │ │ - rsbeq r7, lr, r0, lsr #28 │ │ │ │ - rsbeq r7, lr, r8, lsl #31 │ │ │ │ strdeq r7, [lr], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r7, lr, r8, lsr #30 │ │ │ │ - rsbeq r7, lr, r8, lsr sp │ │ │ │ - rsbeq r7, lr, r8, asr lr │ │ │ │ - rsbeq r7, lr, r8, lsl sp │ │ │ │ - addeq lr, r2, r8, asr sp │ │ │ │ - rsbeq r7, lr, r4, lsr #26 │ │ │ │ - rsbeq r7, lr, r0, lsr sp │ │ │ │ - strdeq r7, [lr], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r7, lr, ip, lsl #25 │ │ │ │ - rsbeq r7, lr, r4, asr #28 │ │ │ │ - rsbeq r7, lr, r8, ror ip │ │ │ │ + rsbeq r7, lr, r8, asr pc │ │ │ │ + rsbeq r7, lr, r0, asr #27 │ │ │ │ + strdeq r7, [lr], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r7, lr, r8, lsl #26 │ │ │ │ + rsbeq r7, lr, r8, lsr #28 │ │ │ │ + rsbeq r7, lr, r8, ror #25 │ │ │ │ + addeq lr, r2, r8, lsr #26 │ │ │ │ + strdeq r7, [lr], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r7, lr, r0, lsl #26 │ │ │ │ + rsbeq r7, lr, ip, asr #27 │ │ │ │ + rsbeq r7, lr, ip, asr ip │ │ │ │ + rsbeq r7, lr, r4, lsl lr │ │ │ │ + rsbeq r7, lr, r8, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #372] @ 2fc970 │ │ │ │ ldr sl, [pc, #372] @ 2fc974 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -184021,29 +184021,29 @@ │ │ │ │ add r3, r3, #12 │ │ │ │ add sl, pc, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #14 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr fp, [pc, #324] @ 2fc97c │ │ │ │ ldr r9, [pc, #324] @ 2fc980 │ │ │ │ add fp, pc, fp │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r0 │ │ │ │ bl 3a5374 │ │ │ │ add ip, r6, #16 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r9 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [r0, #392] @ 0x188 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3a4ef8 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #400] @ 0x190 │ │ │ │ beq 2fc92c │ │ │ │ @@ -184063,21 +184063,21 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [r4, #388] @ 0x184 │ │ │ │ mov r0, r5 │ │ │ │ bl 3a4c18 │ │ │ │ add r6, r6, #24 │ │ │ │ str r0, [r4, #288] @ 0x120 │ │ │ │ ldr r0, [r4, #400] @ 0x190 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr r1, [pc, #164] @ 2fc984 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #144] @ 2fc988 │ │ │ │ ldr r1, [r4, #392] @ 0x188 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r4, #400] @ 0x190 │ │ │ │ blx r5 │ │ │ │ @@ -184093,31 +184093,31 @@ │ │ │ │ add r3, r6, #1136 @ 0x470 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #80] @ 2fc990 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq lr, r2, r0, ror #24 │ │ │ │ - rsbeq r7, lr, ip, lsl ip │ │ │ │ - rsbeq r7, lr, r0, asr #23 │ │ │ │ - rsbeq r7, lr, r4, ror #23 │ │ │ │ - strheq r7, [lr], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq r7, lr, r8, ror #22 │ │ │ │ + addeq lr, r2, r0, lsr ip │ │ │ │ + rsbeq r7, lr, ip, ror #23 │ │ │ │ + @ instruction: 0x006e7b90 │ │ │ │ + strheq r7, [lr], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r7, lr, r0, lsl #23 │ │ │ │ + rsbeq r7, lr, r8, lsr fp │ │ │ │ @ instruction: 0xfffff61c │ │ │ │ - rsbeq r7, lr, ip, lsl #26 │ │ │ │ + ldrdeq r7, [lr], #-204 @ 0xffffff34 @ │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ ldr r0, [r0, #2000] @ 0x7d0 │ │ │ │ ldr ip, [pc, #56] @ 2fc9d8 │ │ │ │ lsr r0, r0, #12 │ │ │ │ lsr r1, r1, #12 │ │ │ │ add ip, pc, ip │ │ │ │ and r0, r0, #3 │ │ │ │ @@ -184128,33 +184128,33 @@ │ │ │ │ str r1, [r3] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - addeq lr, r2, r8, asr #31 │ │ │ │ + umulleq lr, r2, r8, pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 2fca44 │ │ │ │ ldr r0, [r0, #2000] @ 0x7d0 │ │ │ │ and r1, ip, r1, lsr #16 │ │ │ │ and r4, ip, r0, lsr #16 │ │ │ │ add r1, r1, #2 │ │ │ │ ldr r0, [pc, #64] @ 2fca48 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 9d4984 │ │ │ │ + bl 9d4954 │ │ │ │ add r1, r4, #2 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r6] │ │ │ │ ldr r0, [pc, #36] @ 2fca48 │ │ │ │ - bl 9d4984 │ │ │ │ + bl 9d4954 │ │ │ │ str r0, [r5] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -184163,28 +184163,28 @@ │ │ │ │ andseq r8, r5, r0, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 2fca8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ ldr r3, [pc, #32] @ 2fca90 │ │ │ │ ldr r1, [pc, #32] @ 2fca94 │ │ │ │ ldr r0, [pc, #32] @ 2fca98 │ │ │ │ pop {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ b 2f64c0 │ │ │ │ addeq r3, ip, ip, asr ip │ │ │ │ - rsbeq r7, lr, r8, lsl ip │ │ │ │ - rsbeq r7, lr, ip, lsl ip │ │ │ │ - rsbeq r7, lr, r0, lsr ip │ │ │ │ + rsbeq r7, lr, r8, ror #23 │ │ │ │ + rsbeq r7, lr, ip, ror #23 │ │ │ │ + rsbeq r7, lr, r0, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, #1 │ │ │ │ @@ -184417,28 +184417,28 @@ │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r7, sl} │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 2fcf3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr sl, [sp, #76] @ 0x4c │ │ │ │ b 2fcc68 │ │ │ │ ldr r3, [pc, #156] @ 2fcf40 │ │ │ │ ldr r2, [pc, #156] @ 2fcf44 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ @@ -184452,39 +184452,39 @@ │ │ │ │ b 2fccd4 │ │ │ │ ldr r0, [pc, #112] @ 2fcf48 │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r7 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr sl, [sp, #76] @ 0x4c │ │ │ │ b 2fcc68 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009adfd0 │ │ │ │ @ instruction: 0x009adfb4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r3, ip, r8, lsr fp │ │ │ │ - rsbeq r7, lr, r4, lsr fp │ │ │ │ - @ instruction: 0x006e949c │ │ │ │ - rsbeq r7, lr, r0, lsl fp │ │ │ │ - rsbseq r4, r2, r8, lsr #31 │ │ │ │ + rsbeq r7, lr, r4, lsl #22 │ │ │ │ + rsbeq r9, lr, ip, ror #8 │ │ │ │ + rsbeq r7, lr, r0, ror #21 │ │ │ │ + rsbseq r4, r2, r8, ror pc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbeq r7, lr, r0, lsl sl │ │ │ │ + rsbeq r7, lr, r0, ror #19 │ │ │ │ andeq r1, r0, r0, lsr #3 │ │ │ │ addseq sp, sl, r0, lsl #28 │ │ │ │ - rsbeq r7, lr, r4, ror #17 │ │ │ │ + strheq r7, [lr], #-132 @ 0xffffff7c @ │ │ │ │ andeq r1, r0, ip, asr r0 │ │ │ │ andeq r3, r0, r8, asr #28 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r7, lr, r0, asr r8 │ │ │ │ + rsbeq r7, lr, r0, lsr #16 │ │ │ │ andeq r0, r0, r0, asr #31 │ │ │ │ - @ instruction: 0x006e789c │ │ │ │ - rsbeq r7, lr, r4, asr #16 │ │ │ │ + rsbeq r7, lr, ip, ror #16 │ │ │ │ + rsbeq r7, lr, r4, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ add r6, r0, #1984 @ 0x7c0 │ │ │ │ add r4, r6, #4 │ │ │ │ mov r5, r0 │ │ │ │ @@ -184618,24 +184618,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #704] @ 2fd464 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b 2fd074 │ │ │ │ add r4, r0, #1968 @ 0x7b0 │ │ │ │ mov r6, #2 │ │ │ │ ldr r3, [pc, #660] @ 2fd454 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -184684,24 +184684,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #448] @ 2fd46c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b 2fd074 │ │ │ │ ldr r3, [pc, #432] @ 2fd470 │ │ │ │ adds r2, r2, r3 │ │ │ │ sbc r3, r3, r3 │ │ │ │ lsr r2, r2, #3 │ │ │ │ orr r2, r2, r3, lsl #29 │ │ │ │ @@ -184757,69 +184757,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 2fd478 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ b 2fd1d0 │ │ │ │ ldr r0, [pc, #156] @ 2fd47c │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b 2fd074 │ │ │ │ ldr r0, [pc, #128] @ 2fd480 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ b 2fd1d0 │ │ │ │ ldr r0, [pc, #104] @ 2fd484 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b 2fd074 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009adafc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sp, sl, r8, ror #21 │ │ │ │ - umulleq lr, r2, r0, r8 │ │ │ │ + addeq lr, r2, r0, ror #16 │ │ │ │ addseq sp, sl, r0, lsr #21 │ │ │ │ - addeq lr, r2, r2, asr #16 │ │ │ │ + addeq lr, r2, r2, lsl r8 │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r1, r0, r0, asr #14 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r7, lr, r0, asr #12 │ │ │ │ + rsbeq r7, lr, r0, lsl r6 │ │ │ │ andeq r2, r0, r8, lsl #30 │ │ │ │ - strheq r7, [lr], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r7, lr, r4, lsl #9 │ │ │ │ @ instruction: 0xfffff3cc │ │ │ │ andeq r2, r0, r0, lsl sp │ │ │ │ - @ instruction: 0x006e7490 │ │ │ │ - rsbeq r7, lr, r4, asr #8 │ │ │ │ - @ instruction: 0x006e7490 │ │ │ │ - rsbeq r7, lr, r8, lsl #7 │ │ │ │ + rsbeq r7, lr, r0, ror #8 │ │ │ │ + rsbeq r7, lr, r4, lsl r4 │ │ │ │ + rsbeq r7, lr, r0, ror #8 │ │ │ │ + rsbeq r7, lr, r8, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #228] @ 2fd584 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #224] @ 2fd588 │ │ │ │ @@ -184827,15 +184827,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r7, [pc, #192] @ 2fd590 │ │ │ │ mov r2, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ @@ -184865,28 +184865,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, r2, #148 @ 0x94 │ │ │ │ str r7, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #0 │ │ │ │ bl 43fd7c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 2fca9c │ │ │ │ - addeq lr, r2, r4, asr #9 │ │ │ │ - rsbeq r7, lr, r8, lsl #8 │ │ │ │ - ldrdeq r7, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq r7, lr, r0, ror #3 │ │ │ │ + umulleq lr, r2, r4, r4 │ │ │ │ + ldrdeq r7, [lr], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r7, lr, r8, lsr #3 │ │ │ │ + strheq r7, [lr], #-16 @ │ │ │ │ addeq r3, ip, ip, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #212] @ 2fd684 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -184895,25 +184895,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 2fd688 │ │ │ │ ldr r1, [pc, #196] @ 2fd68c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #176] @ 2fd690 │ │ │ │ ldr r1, [pc, #176] @ 2fd694 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #144] @ 2fd698 │ │ │ │ ldr r2, [pc, #144] @ 2fd69c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #136] @ 2fd6a0 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [pc, #132] @ 2fd6a4 │ │ │ │ @@ -184931,34 +184931,34 @@ │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 74dcc4 │ │ │ │ + bl 74dc94 │ │ │ │ ldr r1, [pc, #72] @ 2fd6b8 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74bf20 │ │ │ │ - @ instruction: 0x0082e3bc │ │ │ │ - rsbeq r9, sp, r4, ror #29 │ │ │ │ - rsbseq r7, r7, r0, lsl #8 │ │ │ │ - ldrdeq r6, [lr], #-100 @ 0xffffff9c @ │ │ │ │ - strdeq pc, [sp], #-172 @ 0xffffff54 @ │ │ │ │ + b 74bef0 │ │ │ │ + addeq lr, r2, ip, lsl #7 │ │ │ │ + strheq r9, [sp], #-228 @ 0xffffff1c @ │ │ │ │ + ldrsbeq r7, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r6, lr, r4, lsr #13 │ │ │ │ + rsbeq pc, sp, ip, asr #21 │ │ │ │ @ instruction: 0x000008bc │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ andpl r1, r0, r4, ror r2 │ │ │ │ mcrrmi 9, 4, r4, ip, cr2 @ │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ addeq r3, ip, ip, ror r0 │ │ │ │ - rsbeq r7, lr, ip, asr #32 │ │ │ │ + rsbeq r7, lr, ip, lsl r0 │ │ │ │ andeq r0, r0, r4, lsl r8 │ │ │ │ addseq r2, r8, r0, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-176] @ 0xffffff50 │ │ │ │ @@ -185059,29 +185059,29 @@ │ │ │ │ sub r3, r5, #32 │ │ │ │ sub ip, r5, #48 @ 0x30 │ │ │ │ movcc r6, r4 │ │ │ │ movcs r6, #4096 @ 0x1000 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strb fp, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r6, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ sub r3, r5, #24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ bl 5229e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2fd820 │ │ │ │ ldr lr, [sp, #76] @ 0x4c │ │ │ │ @@ -185161,15 +185161,15 @@ │ │ │ │ strb r8, [r5, #-36] @ 0xffffffdc │ │ │ │ ldm r7, {r0, r1} │ │ │ │ sub r2, r5, #32 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r2, [sp, #32] │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strb r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r5, #24 │ │ │ │ @@ -185177,15 +185177,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ asr r2, r6, #31 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sl │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ subs r4, r4, r6 │ │ │ │ add sl, sl, r6 │ │ │ │ add r9, r9, r6 │ │ │ │ beq 2fda74 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r4, #4096 @ 0x1000 │ │ │ │ movcc r2, r4 │ │ │ │ @@ -185245,23 +185245,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ sub r0, r5, #24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 2fdc9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2fdaa4 │ │ │ │ ldr r3, [pc, #292] @ 2fdca0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2fd960 │ │ │ │ @@ -185284,64 +185284,64 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ sub r0, r5, #24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r4, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #132] @ 2fdca4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2fd960 │ │ │ │ mov r9, r4 │ │ │ │ b 2fd8c8 │ │ │ │ ldr r0, [pc, #112] @ 2fdca8 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2fd960 │ │ │ │ ldr r0, [pc, #72] @ 2fdcac │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2fdaa4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq sp, sl, ip, lsr #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sp, sl, ip, ror #7 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009ad1b4 │ │ │ │ - rsbeq r6, lr, r8, ror lr │ │ │ │ - rsbeq r6, lr, r8, lsl #29 │ │ │ │ + rsbeq r6, lr, r8, asr #28 │ │ │ │ + rsbeq r6, lr, r8, asr lr │ │ │ │ andeq r2, r0, ip, ror #3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r6, lr, r8, ror #26 │ │ │ │ + rsbeq r6, lr, r8, lsr sp │ │ │ │ andeq r4, r0, r0, ror #28 │ │ │ │ - rsbeq r6, lr, r0, asr #26 │ │ │ │ - rsbeq r6, lr, ip, lsl #27 │ │ │ │ - rsbeq r6, lr, r8, lsr #25 │ │ │ │ + rsbeq r6, lr, r0, lsl sp │ │ │ │ + rsbeq r6, lr, ip, asr sp │ │ │ │ + rsbeq r6, lr, r8, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #372] @ 2fde3c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #368] @ 2fde40 │ │ │ │ @@ -185462,36 +185462,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2fca9c │ │ │ │ - ldrdeq sp, [r2], r8 │ │ │ │ - rsbeq r6, lr, ip, lsl sl │ │ │ │ - rsbeq r6, lr, ip, ror #15 │ │ │ │ + addeq sp, r2, r8, lsr #21 │ │ │ │ + rsbeq r6, lr, ip, ror #19 │ │ │ │ + strheq r6, [lr], #-124 @ 0xffffff84 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 2fdf44 │ │ │ │ ldr r2, [pc, #96] @ 2fdf48 │ │ │ │ ldr r1, [pc, #96] @ 2fdf4c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #1988] @ 0x7c4 │ │ │ │ mov r0, r5 │ │ │ │ bl 520860 │ │ │ │ ldr r1, [r4, #1992] @ 0x7c8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -185499,17 +185499,17 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #1996] @ 0x7cc │ │ │ │ bl 522310 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 5238b0 │ │ │ │ - addeq sp, r2, r4, lsl #21 │ │ │ │ - rsbeq r6, lr, r8, asr #19 │ │ │ │ - @ instruction: 0x006e6790 │ │ │ │ + addeq sp, r2, r4, asr sl │ │ │ │ + @ instruction: 0x006e6998 │ │ │ │ + rsbeq r6, lr, r0, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ sub r3, r2, #48 @ 0x30 │ │ │ │ ldr lr, [pc, #1448] @ 2fe518 │ │ │ │ @@ -185611,24 +185611,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1056] @ 2fe548 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2fe004 │ │ │ │ lsr r2, r2, #3 │ │ │ │ rsb r2, r2, #388 @ 0x184 │ │ │ │ add r2, r2, #2 │ │ │ │ and r2, r2, #20 │ │ │ │ lsr r3, r2, #1 │ │ │ │ add r3, r3, r2, lsr #2 │ │ │ │ @@ -185697,23 +185697,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #732] @ 2fe558 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2fe004 │ │ │ │ tst r4, #256 @ 0x100 │ │ │ │ ldr r1, [r0, #2004] @ 0x7d4 │ │ │ │ and ip, r4, #1024 @ 0x400 │ │ │ │ and r3, r4, #512 @ 0x200 │ │ │ │ beq 2fe300 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -185811,23 +185811,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 2fe568 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 2fe004 │ │ │ │ cmp ip, #0 │ │ │ │ beq 2fe2ac │ │ │ │ b 2fe364 │ │ │ │ ldr r2, [pc, #268] @ 2fe56c │ │ │ │ ldr r3, [pc, #184] @ 2fe51c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -185839,15 +185839,15 @@ │ │ │ │ bne 2fe390 │ │ │ │ ldr r0, [pc, #236] @ 2fe570 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ ldr r2, [pc, #212] @ 2fe574 │ │ │ │ ldr r3, [pc, #120] @ 2fe51c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -185856,15 +185856,15 @@ │ │ │ │ ldr r0, [pc, #180] @ 2fe578 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ ldr r2, [pc, #152] @ 2fe57c │ │ │ │ ldr r3, [pc, #52] @ 2fe51c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -185875,70 +185875,70 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ b 2fe4d0 │ │ │ │ addseq ip, sl, r8, lsr #23 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umullseq ip, sl, r4, fp │ │ │ │ - addeq sp, r2, r0, lsl #19 │ │ │ │ + addeq sp, r2, r0, asr r9 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq ip, sl, r0, lsl fp │ │ │ │ - addeq sp, r2, r9, lsl #18 │ │ │ │ + ldrdeq sp, [r2], r9 │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ andeq r2, r0, r8, asr #31 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq r6, [lr], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r6, lr, r4, asr #19 │ │ │ │ @ instruction: 0xfffff3cc │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r2, r0, r4, ror #31 │ │ │ │ - strheq r6, [lr], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r6, lr, r8, lsl #15 │ │ │ │ addseq ip, sl, ip, asr #16 │ │ │ │ @ instruction: 0x009ac7b0 │ │ │ │ andeq r3, r0, ip, ror #4 │ │ │ │ - rsbeq r6, lr, r4, ror r6 │ │ │ │ + rsbeq r6, lr, r4, asr #12 │ │ │ │ @ instruction: 0x009ac6bc │ │ │ │ - rsbeq r6, lr, r8, ror #12 │ │ │ │ + rsbeq r6, lr, r8, lsr r6 │ │ │ │ addseq ip, sl, ip, ror r6 │ │ │ │ - @ instruction: 0x006e6698 │ │ │ │ + rsbeq r6, lr, r8, ror #12 │ │ │ │ addseq ip, sl, r8, lsr r6 │ │ │ │ - rsbeq r6, lr, r0, ror r5 │ │ │ │ + rsbeq r6, lr, r0, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ 2fe5c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ ldr r3, [pc, #28] @ 2fe5c4 │ │ │ │ ldr r1, [pc, #28] @ 2fe5c8 │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r3 │ │ │ │ b 2f64c0 │ │ │ │ addeq r2, ip, r0, asr r2 │ │ │ │ - rsbeq r6, lr, r4, lsr r6 │ │ │ │ - rsbeq r6, lr, r0, lsr r6 │ │ │ │ + rsbeq r6, lr, r4, lsl #12 │ │ │ │ + rsbeq r6, lr, r0, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 2fe650 │ │ │ │ ldr r2, [pc, #108] @ 2fe654 │ │ │ │ ldr r1, [pc, #108] @ 2fe658 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [pc, #80] @ 2fe65c │ │ │ │ ldr ip, [pc, #80] @ 2fe660 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr lr, [pc, #76] @ 2fe664 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -185949,21 +185949,21 @@ │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #5 │ │ │ │ str lr, [r0, #56] @ 0x38 │ │ │ │ str ip, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74bf20 │ │ │ │ - @ instruction: 0x0082d3bc │ │ │ │ - strheq r8, [sp], #-228 @ 0xffffff1c @ │ │ │ │ - ldrsbeq r6, [r7], #-52 @ 0xffffffcc @ │ │ │ │ + b 74bef0 │ │ │ │ + addeq sp, r2, ip, lsl #7 │ │ │ │ + rsbeq r8, sp, r4, lsl #29 │ │ │ │ + rsbseq r6, r7, r4, lsr #7 │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ ldrdeq r2, [ip], r4 │ │ │ │ - rsbeq r6, lr, r4, asr #11 │ │ │ │ + @ instruction: 0x006e6594 │ │ │ │ addseq r1, r8, ip, asr #9 │ │ │ │ mov r2, #1 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ b 2fede8 │ │ │ │ mov r3, r2 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ mov r2, #1 │ │ │ │ @@ -185988,15 +185988,15 @@ │ │ │ │ bl 5229e4 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2fe700 │ │ │ │ ldr sl, [r7, #164] @ 0xa4 │ │ │ │ ldr r1, [r8, #208] @ 0xd0 │ │ │ │ asr r4, r4, sl │ │ │ │ add r0, r4, r5 │ │ │ │ - bl 9d4db0 │ │ │ │ + bl 9d4d80 │ │ │ │ sub r6, r6, r4 │ │ │ │ cmp r6, #0 │ │ │ │ add r9, r9, r4 │ │ │ │ mov r5, r1 │ │ │ │ bne 2fe6b4 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #0 │ │ │ │ @@ -186043,15 +186043,15 @@ │ │ │ │ cmp r6, #0 │ │ │ │ bne 2fe7d8 │ │ │ │ str r6, [r5, #160] @ 0xa0 │ │ │ │ ldr r3, [pc, #84] @ 2fe810 │ │ │ │ ldr r2, [r5, #148] @ 0x94 │ │ │ │ smull r0, r1, r7, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2ffc48 │ │ │ │ ldr r3, [r5, #172] @ 0xac │ │ │ │ ldr r1, [r5, #148] @ 0x94 │ │ │ │ mov r2, r6 │ │ │ │ @@ -186088,30 +186088,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #14 │ │ │ │ mov r2, r9 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr sl, [pc, #632] @ 2feafc │ │ │ │ ldr r6, [pc, #632] @ 2feb00 │ │ │ │ add sl, pc, sl │ │ │ │ add r6, pc, r6 │ │ │ │ mov fp, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ bl 3a5374 │ │ │ │ add ip, r5, #28 │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r3, sp, #36 @ 0x24 │ │ │ │ mov r2, r7 │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -186194,21 +186194,21 @@ │ │ │ │ add r1, r4, r1 │ │ │ │ and r2, r2, #3840 @ 0xf00 │ │ │ │ mov r0, sl │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ bl 3a5080 │ │ │ │ ldr r0, [r7, #228] @ 0xe4 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr r1, [pc, #236] @ 2feb18 │ │ │ │ mov r2, r9 │ │ │ │ str r5, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #216] @ 2feb1c │ │ │ │ ldr r1, [r4, #116] @ 0x74 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r7, #228] @ 0xe4 │ │ │ │ blx r5 │ │ │ │ @@ -186230,44 +186230,44 @@ │ │ │ │ ldr ip, [pc, #132] @ 2feb20 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r5, #32 │ │ │ │ mov r2, #250 @ 0xfa │ │ │ │ mov r1, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 2fe8f0 │ │ │ │ mov r0, r8 │ │ │ │ bl 5238b0 │ │ │ │ ldr ip, [pc, #92] @ 2feb24 │ │ │ │ ldr r2, [pc, #92] @ 2feb28 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r3, r5, #32 │ │ │ │ mov r1, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 2fe8f0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - addeq sp, r2, ip, ror r1 │ │ │ │ + addeq sp, r2, ip, asr #2 │ │ │ │ @ instruction: 0x009ac2dc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq r5, [lr], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r5, lr, ip, ror fp │ │ │ │ - rsbeq r6, lr, r4, ror r3 │ │ │ │ - rsbeq r6, lr, r4, asr r3 │ │ │ │ + rsbeq r5, lr, r8, lsr #23 │ │ │ │ + rsbeq r5, lr, ip, asr #22 │ │ │ │ + rsbeq r6, lr, r4, asr #6 │ │ │ │ + rsbeq r6, lr, r4, lsr #6 │ │ │ │ addseq ip, sl, r4, lsr #4 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ addeq r1, ip, ip, lsr #28 │ │ │ │ andseq r1, r0, r8, ror #1 │ │ │ │ andseq r1, r0, ip, lsl #2 │ │ │ │ - rsbeq r5, lr, r8, lsl sl │ │ │ │ + rsbeq r5, lr, r8, ror #19 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rsbeq r5, lr, r4, lsr #23 │ │ │ │ - rsbeq r6, lr, r0, asr #2 │ │ │ │ + rsbeq r5, lr, r4, ror fp │ │ │ │ + rsbeq r6, lr, r0, lsl r1 │ │ │ │ andeq r0, r0, lr, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-72] @ 0xffffffb8 │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -186286,25 +186286,25 @@ │ │ │ │ mov r8, r1 │ │ │ │ add r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r0, [r9, #228] @ 0xe4 │ │ │ │ add r1, r1, #28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r1] │ │ │ │ mov r3, #0 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr r3, [pc, #296] @ 2fecc4 │ │ │ │ ldr r2, [pc, #296] @ 2fecc8 │ │ │ │ ldr r1, [pc, #296] @ 2feccc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #22 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ add r6, sp, #28 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r1, #0 │ │ │ │ sub r4, r4, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 24a694 │ │ │ │ @@ -186363,31 +186363,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq fp, sl, r0, asr #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq ip, r2, r8, lsl #28 │ │ │ │ - rsbeq r5, lr, r8, lsl #17 │ │ │ │ - @ instruction: 0x006e589c │ │ │ │ + ldrdeq ip, [r2], r8 │ │ │ │ + rsbeq r5, lr, r8, asr r8 │ │ │ │ + rsbeq r5, lr, ip, ror #16 │ │ │ │ addseq fp, sl, ip, lsr #29 │ │ │ │ │ │ │ │ 002fecd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ mov r1, #1 │ │ │ │ add r3, r5, #1048576 @ 0x100000 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldr r0, [r3, #224] @ 0xe0 │ │ │ │ mov r4, r2 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ ldr r3, [r5, #168] @ 0xa8 │ │ │ │ mov r0, r4 │ │ │ │ add r3, r3, r4 │ │ │ │ str r3, [r5, #168] @ 0xa8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -186401,15 +186401,15 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ mov r1, #0 │ │ │ │ add r3, r4, #1048576 @ 0x100000 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldr r0, [r3, #224] @ 0xe0 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r4, #168] @ 0xa8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -186422,34 +186422,34 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, r5, #1048576 @ 0x100000 │ │ │ │ add r4, r4, #4096 @ 0x1000 │ │ │ │ ldr r0, [r4, #228] @ 0xe4 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr ip, [pc, #56] @ 2feddc │ │ │ │ ldr r2, [pc, #56] @ 2fede0 │ │ │ │ ldr r1, [pc, #56] @ 2fede4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [r5, #116] @ 0x74 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ ldr r0, [r4, #228] @ 0xe4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ - addeq ip, r2, r0, lsl #24 │ │ │ │ - rsbeq r5, lr, r0, lsl #13 │ │ │ │ - @ instruction: 0x006e5690 │ │ │ │ + ldrdeq ip, [r2], r0 │ │ │ │ + rsbeq r5, lr, r0, asr r6 │ │ │ │ + rsbeq r5, lr, r0, ror #12 │ │ │ │ │ │ │ │ 002fede8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #4] │ │ │ │ @@ -186593,17 +186593,17 @@ │ │ │ │ ldr r1, [r0, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 2fed28 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b 2feef8 │ │ │ │ andeq pc, r0, pc, lsl #30 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ - @ instruction: 0x0082cbba │ │ │ │ + addeq ip, r2, sl, lsl #23 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - addeq ip, r2, r4, ror #22 │ │ │ │ + addeq ip, r2, r4, lsr fp │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ │ │ │ │ 002ff04c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -186994,17 +186994,17 @@ │ │ │ │ bl 2fecd4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strh r0, [r6, #2] │ │ │ │ b 2ff4a4 │ │ │ │ mov r6, r2 │ │ │ │ b 2ff5b4 │ │ │ │ andeq pc, r0, pc, lsl #30 │ │ │ │ - addeq ip, r2, r8, ror #18 │ │ │ │ - addeq ip, r2, r0, lsr #18 │ │ │ │ - strdeq ip, [r2], r4 │ │ │ │ + addeq ip, r2, r8, lsr r9 │ │ │ │ + strdeq ip, [r2], r0 │ │ │ │ + addeq ip, r2, r4, asr #17 │ │ │ │ │ │ │ │ 002ff684 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r4, [r0, #4] │ │ │ │ ldr lr, [r0, #12] │ │ │ │ ldrb ip, [r4, #413] @ 0x19d │ │ │ │ cmp lr, #3 │ │ │ │ @@ -187135,20 +187135,20 @@ │ │ │ │ ldrh r3, [r9, #-22] @ 0xffffffea │ │ │ │ ldrb r8, [fp, #319] @ 0x13f │ │ │ │ orr r3, r3, r1, lsl #16 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrh r3, [r9, #-12] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ orr r5, r5, r3, lsl #16 │ │ │ │ - bl 9d4984 │ │ │ │ + bl 9d4954 │ │ │ │ and r8, r8, #31 │ │ │ │ add r8, r8, #1 │ │ │ │ mov r1, r8 │ │ │ │ rsb r0, r0, r0, lsl #3 │ │ │ │ - bl 9d4984 │ │ │ │ + bl 9d4954 │ │ │ │ ldrh r3, [r9, #-20] @ 0xffffffec │ │ │ │ ldrh r1, [r9, #-8] │ │ │ │ ldrh r6, [r9, #-14] │ │ │ │ lsr r1, r1, #8 │ │ │ │ and r2, r1, #15 │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -187166,19 +187166,19 @@ │ │ │ │ and r3, r3, #65280 @ 0xff00 │ │ │ │ lsl r2, r3, #5 │ │ │ │ ldrh r3, [r9, #-16] │ │ │ │ str r2, [sp, #24] │ │ │ │ and r3, r3, #65280 @ 0xff00 │ │ │ │ lsl r2, r3, #5 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 9d4984 │ │ │ │ + bl 9d4954 │ │ │ │ mov r1, r8 │ │ │ │ rsb r0, r0, r0, lsl #3 │ │ │ │ lsl r0, r0, #1 │ │ │ │ - bl 9d4984 │ │ │ │ + bl 9d4954 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ tst r2, #16384 @ 0x4000 │ │ │ │ ldrne r3, [sp, #12] │ │ │ │ rsbne r3, r3, #0 │ │ │ │ strne r3, [sp, #12] │ │ │ │ tst r4, #16384 @ 0x4000 │ │ │ │ rsbne r3, r0, #0 │ │ │ │ @@ -187390,15 +187390,15 @@ │ │ │ │ ldr r8, [r0, #16] │ │ │ │ mov r3, #20480 @ 0x5000 │ │ │ │ mvn r2, #79 @ 0x4f │ │ │ │ smlabb r6, r6, r2, r3 │ │ │ │ add r8, r1, r8 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d4b70 │ │ │ │ + bl 9d4b40 │ │ │ │ cmp r8, r6 │ │ │ │ movcc r6, #0 │ │ │ │ str r1, [r5, #16] │ │ │ │ ldrb r3, [r4, #222] @ 0xde │ │ │ │ bcs 2ffde8 │ │ │ │ tst r3, #2 │ │ │ │ beq 2ffda4 │ │ │ │ @@ -187406,15 +187406,15 @@ │ │ │ │ ldrb r8, [r4, #316] @ 0x13c │ │ │ │ ldr r2, [pc, #412] @ 2ffe5c │ │ │ │ add r7, r7, r3 │ │ │ │ mov r3, #81920 @ 0x14000 │ │ │ │ smlabb r8, r8, r2, r3 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9d4b70 │ │ │ │ + bl 9d4b40 │ │ │ │ cmp r7, r8 │ │ │ │ str r1, [r5, #20] │ │ │ │ bcc 2ffda4 │ │ │ │ ldrb r3, [r4, #222] @ 0xde │ │ │ │ tst r3, #32 │ │ │ │ ldrbeq r3, [r4, #221] @ 0xdd │ │ │ │ mvneq r3, r3 │ │ │ │ @@ -187520,90 +187520,90 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #72] @ 2ffedc │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ ldr r2, [pc, #28] @ 2ffee0 │ │ │ │ ldr r1, [pc, #28] @ 2ffee4 │ │ │ │ ldr r0, [pc, #28] @ 2ffee8 │ │ │ │ pop {r4, lr} │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2f6430 │ │ │ │ addeq r0, ip, r8, lsr sl │ │ │ │ andeq r0, r0, r0, lsr #22 │ │ │ │ - rsbeq r4, lr, r0, ror #26 │ │ │ │ - rsbeq r4, lr, ip, ror #26 │ │ │ │ + rsbeq r4, lr, r0, lsr sp │ │ │ │ + rsbeq r4, lr, ip, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 2fffb4 │ │ │ │ ldr r2, [pc, #176] @ 2fffb8 │ │ │ │ ldr r1, [pc, #176] @ 2fffbc │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #144] @ 2fffc0 │ │ │ │ ldr r1, [pc, #144] @ 2fffc4 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #112] @ 2fffc8 │ │ │ │ ldr r2, [pc, #112] @ 2fffcc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #108] @ 2fffd0 │ │ │ │ ldr ip, [pc, #108] @ 2fffd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [pc, #96] @ 2fffd8 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ strh ip, [r0, #108] @ 0x6c │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74dcc4 │ │ │ │ + bl 74dc94 │ │ │ │ ldr r3, [pc, #76] @ 2fffdc │ │ │ │ ldr r1, [pc, #76] @ 2fffe0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74bf20 │ │ │ │ - addeq fp, r2, r4, lsr #23 │ │ │ │ - @ instruction: 0x006d7594 │ │ │ │ - ldrheq r4, [r7], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r3, lr, r4, lsl #27 │ │ │ │ - rsbeq sp, sp, ip, lsr #3 │ │ │ │ + b 74bef0 │ │ │ │ + addeq fp, r2, r4, ror fp │ │ │ │ + rsbeq r7, sp, r4, ror #10 │ │ │ │ + rsbseq r4, r7, r4, lsl #21 │ │ │ │ + rsbeq r3, lr, r4, asr sp │ │ │ │ + rsbeq sp, sp, ip, ror r1 │ │ │ │ andeq r0, r0, r0, ror #13 │ │ │ │ andeq r0, r0, r0, lsr r3 │ │ │ │ andeq r0, r0, ip, asr #28 │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ addeq r0, ip, r8, lsr r9 │ │ │ │ addseq pc, r7, r8, lsl lr @ │ │ │ │ @@ -187736,47 +187736,47 @@ │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ bl 24a9f4 <__fprintf_chk@plt> │ │ │ │ b 30012c │ │ │ │ addseq sl, sl, ip, ror #21 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r4, lr, r0, lsr #23 │ │ │ │ - rsbeq r4, lr, r8, ror fp │ │ │ │ - addeq fp, r2, r4, asr #19 │ │ │ │ - rsbeq r4, lr, r0, asr fp │ │ │ │ - addeq fp, r2, ip, asr r9 │ │ │ │ - ldrsbeq r1, [r6], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r4, lr, r8, ror #21 │ │ │ │ - strheq r4, [lr], #-172 @ 0xffffff54 @ │ │ │ │ - rsbseq r1, r6, r0, ror #14 │ │ │ │ - ldrdeq fp, [r2], r8 │ │ │ │ - rsbeq r4, lr, r4, ror #20 │ │ │ │ + rsbeq r4, lr, r0, ror fp │ │ │ │ + rsbeq r4, lr, r8, asr #22 │ │ │ │ + umulleq fp, r2, r4, r9 │ │ │ │ + rsbeq r4, lr, r0, lsr #22 │ │ │ │ + addeq fp, r2, ip, lsr #18 │ │ │ │ + rsbseq r1, r6, r8, lsr #15 │ │ │ │ + strheq r4, [lr], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r4, lr, ip, lsl #21 │ │ │ │ + rsbseq r1, r6, r0, lsr r7 │ │ │ │ + addeq fp, r2, r8, lsr #17 │ │ │ │ + rsbeq r4, lr, r4, lsr sl │ │ │ │ b 2fffe4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ ldr r3, [r4, #2824] @ 0xb08 │ │ │ │ ldr r2, [r4, #2828] @ 0xb0c │ │ │ │ subs r3, r0, r3 │ │ │ │ sbc r1, r1, r2 │ │ │ │ adds r2, r3, r3 │ │ │ │ adc ip, r1, r1 │ │ │ │ adds r0, r2, r3 │ │ │ │ adc r1, r1, ip │ │ │ │ lsl r1, r1, #3 │ │ │ │ orr r1, r1, r0, lsr #29 │ │ │ │ mov r2, #1000 @ 0x3e8 │ │ │ │ mov r3, #0 │ │ │ │ lsl r0, r0, #3 │ │ │ │ - bl 9d5f8c │ │ │ │ + bl 9d5f5c │ │ │ │ str r0, [r4, #1848] @ 0x738 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -187801,20 +187801,20 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ mov r2, r6 │ │ │ │ mov sl, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r9, #0 │ │ │ │ str r9, [sp, #16] │ │ │ │ ldr r8, [r0, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754864 │ │ │ │ + bl 754834 │ │ │ │ mov r3, #1 │ │ │ │ str r0, [r4, #1744] @ 0x6d0 │ │ │ │ strb r3, [r8, #61] @ 0x3d │ │ │ │ strb r3, [r8, #64] @ 0x40 │ │ │ │ ldr r2, [r4, #2856] @ 0xb28 │ │ │ │ cmp r2, #2 │ │ │ │ beq 300388 │ │ │ │ @@ -187835,61 +187835,61 @@ │ │ │ │ bne 300500 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq 300384 │ │ │ │ ldr r3, [r4, #2856] @ 0xb28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 300548 │ │ │ │ - bl 997bc8 │ │ │ │ + bl 997b98 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #16384 @ 0x4000 │ │ │ │ strd r2, [sp] │ │ │ │ add r5, r4, #2304 @ 0x900 │ │ │ │ ldr r2, [pc, #480] @ 300580 │ │ │ │ add r5, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 707328 │ │ │ │ + bl 7072f8 │ │ │ │ ldr r2, [pc, #460] @ 300584 │ │ │ │ ldr r3, [pc, #460] @ 300588 │ │ │ │ add r8, r4, #2480 @ 0x9b0 │ │ │ │ mov r6, #8192 @ 0x2000 │ │ │ │ mov r7, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #312 @ 0x138 │ │ │ │ str r3, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ add fp, r4, #2640 @ 0xa50 │ │ │ │ ldr r2, [pc, #388] @ 30058c │ │ │ │ mov r3, r8 │ │ │ │ add fp, fp, #8 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, fp │ │ │ │ strd r6, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 707bd4 │ │ │ │ + bl 707ba4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 43fd7c │ │ │ │ ldr ip, [pc, #308] @ 300590 │ │ │ │ ldr r2, [pc, #308] @ 300594 │ │ │ │ @@ -187897,24 +187897,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #276] @ 30059c │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 749e50 │ │ │ │ + bl 749e20 │ │ │ │ ldr r2, [pc, #244] @ 3005a0 │ │ │ │ ldr r3, [pc, #244] @ 3005a4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #1820] @ 0x71c │ │ │ │ str r3, [r4, #1824] @ 0x720 │ │ │ │ ldr r2, [pc, #228] @ 3005a8 │ │ │ │ @@ -187936,18 +187936,18 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r4, #2856] @ 0xb28 │ │ │ │ cmp r3, #1 │ │ │ │ bne 30036c │ │ │ │ ldr r1, [pc, #152] @ 3005ac │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9971a4 │ │ │ │ + bl 997174 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl 997cb4 │ │ │ │ + bl 997c84 │ │ │ │ b 3004bc │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #120] @ 3005b0 │ │ │ │ ldr r2, [pc, #120] @ 3005b4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ @@ -187957,36 +187957,36 @@ │ │ │ │ ldr r0, [pc, #104] @ 3005c0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #100] @ 3005c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - strdeq fp, [r2], ip │ │ │ │ + addeq fp, r2, ip, asr #15 │ │ │ │ addseq sl, sl, r4, asr r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r4, lr, ip, lsl #19 │ │ │ │ - @ instruction: 0x006e4994 │ │ │ │ - rsbeq r4, lr, r8, ror r9 │ │ │ │ + rsbeq r4, lr, ip, asr r9 │ │ │ │ + rsbeq r4, lr, r4, ror #18 │ │ │ │ + rsbeq r4, lr, r8, asr #18 │ │ │ │ addeq r0, ip, r0, lsl #10 │ │ │ │ - rsbeq r4, lr, r8, ror #18 │ │ │ │ - rsbeq r4, lr, r0, lsr #18 │ │ │ │ - addeq fp, r2, r0, asr r6 │ │ │ │ - rsbeq r7, sp, r0, asr #32 │ │ │ │ - rsbseq r4, r7, r0, ror #10 │ │ │ │ - rsbeq r4, lr, r0, asr #17 │ │ │ │ + rsbeq r4, lr, r8, lsr r9 │ │ │ │ + strdeq r4, [lr], #-128 @ 0xffffff80 @ │ │ │ │ + addeq fp, r2, r0, lsr #12 │ │ │ │ + rsbeq r7, sp, r0, lsl r0 │ │ │ │ + rsbseq r4, r7, r0, lsr r5 │ │ │ │ + @ instruction: 0x006e4890 │ │ │ │ andeq r1, r0, r0, lsl #18 │ │ │ │ andeq r1, r0, r4, lsr #6 │ │ │ │ addseq sl, sl, r8, asr r6 │ │ │ │ - @ instruction: 0x006e4798 │ │ │ │ - rsbeq r4, lr, ip, asr r7 │ │ │ │ + rsbeq r4, lr, r8, ror #14 │ │ │ │ + rsbeq r4, lr, ip, lsr #14 │ │ │ │ andeq r0, r0, r4, asr r4 │ │ │ │ - addeq fp, r2, ip, asr r5 │ │ │ │ - rsbeq r4, lr, ip, lsl #14 │ │ │ │ - @ instruction: 0x006e4794 │ │ │ │ + addeq fp, r2, ip, lsr #10 │ │ │ │ + ldrdeq r4, [lr], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r4, lr, r4, ror #14 │ │ │ │ andeq r0, r0, ip, asr r4 │ │ │ │ b 2fffe4 │ │ │ │ b 2fffe4 │ │ │ │ ldr r3, [r0, #1828] @ 0x724 │ │ │ │ tst r3, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -188003,42 +188003,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74d5f4 │ │ │ │ - addeq fp, r2, r8, lsr #9 │ │ │ │ - @ instruction: 0x006d6e94 │ │ │ │ - ldrheq r4, [r7], #-52 @ 0xffffffcc @ │ │ │ │ + b 74d5c4 │ │ │ │ + addeq fp, r2, r8, ror r4 │ │ │ │ + rsbeq r6, sp, r4, ror #28 │ │ │ │ + rsbseq r4, r7, r4, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 300688 │ │ │ │ ldr r2, [pc, #48] @ 30068c │ │ │ │ ldr r1, [pc, #48] @ 300690 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 4388b4 │ │ │ │ - addeq fp, r2, r4, asr r4 │ │ │ │ - rsbeq r4, lr, r0, lsl #12 │ │ │ │ - rsbeq r4, lr, r4, lsl r6 │ │ │ │ + addeq fp, r2, r4, lsr #8 │ │ │ │ + ldrdeq r4, [lr], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r4, lr, r4, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #768] @ 3009b0 │ │ │ │ rsbs r2, r6, #380 @ 0x17c │ │ │ │ @@ -188189,15 +188189,15 @@ │ │ │ │ stm sp, {r9, fp} │ │ │ │ bl 24a9f4 <__fprintf_chk@plt> │ │ │ │ b 300848 │ │ │ │ ldr r0, [pc, #212] @ 3009d8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ ldr r2, [r4, #2836] @ 0xb14 │ │ │ │ cmp r2, r9 │ │ │ │ bne 300834 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #2848] @ 0xb20 │ │ │ │ ldr r3, [r4, #2844] @ 0xb1c │ │ │ │ cmp r1, #0 │ │ │ │ @@ -188234,26 +188234,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq sl, sl, r0, ror #8 │ │ │ │ umulleq r0, ip, r0, r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r4, lr, r0, lsl #9 │ │ │ │ - rsbeq r4, lr, r8, asr r5 │ │ │ │ - rsbeq r4, lr, r8, ror #7 │ │ │ │ - rsbeq r4, lr, ip, ror #9 │ │ │ │ - @ instruction: 0x006e4398 │ │ │ │ - rsbeq r4, lr, ip, asr #9 │ │ │ │ - rsbeq r4, lr, ip, ror #8 │ │ │ │ - rsbeq r4, lr, r4, lsl r3 │ │ │ │ - rsbeq r4, lr, r0, lsr #8 │ │ │ │ - addeq fp, r2, r8, lsl r1 │ │ │ │ - rsbeq r4, lr, r8, asr #5 │ │ │ │ - rsbeq r4, lr, r8, lsr #8 │ │ │ │ + rsbeq r4, lr, r0, asr r4 │ │ │ │ + rsbeq r4, lr, r8, lsr #10 │ │ │ │ + strheq r4, [lr], #-56 @ 0xffffffc8 @ │ │ │ │ + strheq r4, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r4, lr, r8, ror #6 │ │ │ │ + @ instruction: 0x006e449c │ │ │ │ + rsbeq r4, lr, ip, lsr r4 │ │ │ │ + rsbeq r4, lr, r4, ror #5 │ │ │ │ + strdeq r4, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ + addeq fp, r2, r8, ror #1 │ │ │ │ + @ instruction: 0x006e4298 │ │ │ │ + strdeq r4, [lr], #-56 @ 0xffffffc8 @ │ │ │ │ @ instruction: 0x000003bd │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #164] @ 300ab0 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -188266,49 +188266,49 @@ │ │ │ │ ldr r1, [pc, #144] @ 300abc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r4, [pc, #116] @ 300ac0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #108] @ 300ac4 │ │ │ │ ldr r7, [r3, #60] @ 0x3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 74d294 │ │ │ │ + bl 74d264 │ │ │ │ ldr r1, [pc, #96] @ 300ac8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 74b8f8 │ │ │ │ + bl 74b8c8 │ │ │ │ ldr r3, [pc, #80] @ 300acc │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 74d728 │ │ │ │ + bl 74d6f8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq r4, lr, ip, lsl r3 │ │ │ │ - addeq fp, r2, r8, lsl #1 │ │ │ │ - rsbeq r6, sp, r4, ror sl │ │ │ │ - @ instruction: 0x00773f94 │ │ │ │ + rsbeq r4, lr, ip, ror #5 │ │ │ │ + addeq fp, r2, r8, asr r0 │ │ │ │ + rsbeq r6, sp, r4, asr #20 │ │ │ │ + rsbseq r3, r7, r4, ror #30 │ │ │ │ ldrsbeq sl, [sl], r4 │ │ │ │ - rsbeq r4, lr, r8, lsl #7 │ │ │ │ - rsbeq pc, sp, ip, lsl #1 │ │ │ │ + rsbeq r4, lr, r8, asr r3 │ │ │ │ + rsbeq pc, sp, ip, asr r0 @ │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #676] @ 300d90 │ │ │ │ @@ -188481,37 +188481,37 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r5, #2844] @ 0xb1c │ │ │ │ str r3, [r5, #2848] @ 0xb20 │ │ │ │ b 300b80 │ │ │ │ addseq sl, sl, r8, lsr #32 │ │ │ │ addeq pc, fp, ip, asr pc @ │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r4, lr, ip, ror r0 │ │ │ │ - rsbeq r4, lr, ip, ror #3 │ │ │ │ - rsbeq r3, lr, r8, asr #31 │ │ │ │ - rsbeq r4, lr, ip, asr #1 │ │ │ │ - rsbeq r3, lr, r8, ror pc │ │ │ │ rsbeq r4, lr, ip, asr #32 │ │ │ │ - rsbeq r3, lr, r0, lsl pc │ │ │ │ + strheq r4, [lr], #-28 @ 0xffffffe4 @ │ │ │ │ + @ instruction: 0x006e3f98 │ │ │ │ + @ instruction: 0x006e409c │ │ │ │ + rsbeq r3, lr, r8, asr #30 │ │ │ │ rsbeq r4, lr, ip, lsl r0 │ │ │ │ + rsbeq r3, lr, r0, ror #29 │ │ │ │ + rsbeq r3, lr, ip, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #224] @ 300eb4 │ │ │ │ ldr r2, [pc, #224] @ 300eb8 │ │ │ │ ldr r1, [pc, #224] @ 300ebc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #192] @ 300ec0 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, r3, #15232 @ 0x3b80 │ │ │ │ add ip, ip, #8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -188520,15 +188520,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ ldrne r1, [r3, #8] │ │ │ │ strne r1, [r4, r2] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ cmp ip, r3 │ │ │ │ bne 300e0c │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ add r3, r4, #2832 @ 0xb10 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r5, [r4, #1792] @ 0x700 │ │ │ │ cmp r5, #0 │ │ │ │ beq 300ea4 │ │ │ │ ldr r6, [pc, #108] @ 300ec4 │ │ │ │ ldr r8, [pc, #108] @ 300ec8 │ │ │ │ @@ -188538,48 +188538,48 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, r6, #120 @ 0x78 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [r4, #1836] @ 0x72c │ │ │ │ mov r1, #1 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ orr r3, r3, r1, lsl r2 │ │ │ │ str r3, [r4, #1836] @ 0x72c │ │ │ │ ldr r5, [r5, #16] │ │ │ │ cmp r5, #0 │ │ │ │ bne 300e6c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2fffe4 │ │ │ │ - ldrdeq sl, [r2], r8 │ │ │ │ - rsbeq r3, lr, ip, ror lr │ │ │ │ - @ instruction: 0x006e3e90 │ │ │ │ + addeq sl, r2, r8, lsr #25 │ │ │ │ + rsbeq r3, lr, ip, asr #28 │ │ │ │ + rsbeq r3, lr, r0, ror #28 │ │ │ │ addeq pc, fp, r8, ror #24 │ │ │ │ - addeq sl, r2, r4, asr ip │ │ │ │ - rsbeq r3, lr, r4, lsr #31 │ │ │ │ - strheq r3, [lr], #-248 @ 0xffffff08 @ │ │ │ │ + addeq sl, r2, r4, lsr #24 │ │ │ │ + rsbeq r3, lr, r4, ror pc │ │ │ │ + rsbeq r3, lr, r8, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 300f54 │ │ │ │ ldr r2, [pc, #108] @ 300f58 │ │ │ │ ldr r1, [pc, #108] @ 300f5c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr ip, [pc, #80] @ 300f60 │ │ │ │ ldr r1, [pc, #80] @ 300f64 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #144 @ 0x90 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ ldr ip, [pc, #64] @ 300f68 │ │ │ │ @@ -188590,47 +188590,47 @@ │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ mov r2, #1 │ │ │ │ str ip, [r0, #88] @ 0x58 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74bf20 │ │ │ │ - addeq sl, r2, r0, asr #23 │ │ │ │ - strheq r6, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ - ldrsbeq r3, [r7], #-160 @ 0xffffff60 @ │ │ │ │ + b 74bef0 │ │ │ │ + umulleq sl, r2, r0, fp │ │ │ │ + rsbeq r6, sp, r0, lsl #11 │ │ │ │ + rsbseq r3, r7, r0, lsr #21 │ │ │ │ andeq r0, r0, r8, ror #26 │ │ │ │ umullseq lr, r7, ip, lr │ │ │ │ andeq r0, r0, r0, lsl #16 │ │ │ │ - rsbeq r3, lr, r0, lsl lr │ │ │ │ + rsbeq r3, lr, r0, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 30101c │ │ │ │ ldr r2, [pc, #148] @ 301020 │ │ │ │ ldr r1, [pc, #148] @ 301024 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #116] @ 301028 │ │ │ │ ldr r1, [pc, #116] @ 30102c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #84] @ 301030 │ │ │ │ mov r3, #3 │ │ │ │ strh r2, [r0, #110] @ 0x6e │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [pc, #72] @ 301034 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -188641,46 +188641,46 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq sl, r2, r0, lsr #22 │ │ │ │ - rsbeq r6, sp, r0, lsl r5 │ │ │ │ - rsbseq r3, r7, r0, lsr sl │ │ │ │ - rsbeq r2, lr, r0, lsl #26 │ │ │ │ - rsbeq ip, sp, r8, lsr #2 │ │ │ │ + strdeq sl, [r2], r0 │ │ │ │ + rsbeq r6, sp, r0, ror #9 │ │ │ │ + rsbseq r3, r7, r0, lsl #20 │ │ │ │ + ldrdeq r2, [lr], #-192 @ 0xffffff40 @ │ │ │ │ + strdeq ip, [sp], #-8 @ │ │ │ │ andeq r2, r0, lr, lsr r9 │ │ │ │ - rsbeq r3, lr, ip, lsr lr │ │ │ │ + rsbeq r3, lr, ip, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 3010e4 │ │ │ │ ldr r2, [pc, #148] @ 3010e8 │ │ │ │ ldr r1, [pc, #148] @ 3010ec │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #116] @ 3010f0 │ │ │ │ ldr r1, [pc, #116] @ 3010f4 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #84] @ 3010f8 │ │ │ │ mov r3, #1 │ │ │ │ strh r2, [r0, #110] @ 0x6e │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [pc, #72] @ 3010fc │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -188691,21 +188691,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq sl, r2, r8, asr sl │ │ │ │ - rsbeq r6, sp, r8, asr #8 │ │ │ │ - rsbseq r3, r7, r8, ror #18 │ │ │ │ - rsbeq r2, lr, r8, lsr ip │ │ │ │ - rsbeq ip, sp, r0, rrx │ │ │ │ + addeq sl, r2, r8, lsr #20 │ │ │ │ + rsbeq r6, sp, r8, lsl r4 │ │ │ │ + rsbseq r3, r7, r8, lsr r9 │ │ │ │ + rsbeq r2, lr, r8, lsl #24 │ │ │ │ + rsbeq ip, sp, r0, lsr r0 │ │ │ │ andeq r2, r0, r8, ror #12 │ │ │ │ - @ instruction: 0x006e3d98 │ │ │ │ + rsbeq r3, lr, r8, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #596] @ 30136c │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ mov r6, r1 │ │ │ │ @@ -188771,30 +188771,30 @@ │ │ │ │ str sl, [r7] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ strb r8, [sp, #88] @ 0x58 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ strb r8, [sp, #96] @ 0x60 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldr r3, [r6, #28] │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r1, [r3, r4, lsl #4] │ │ │ │ add r3, r3, r4, lsl #4 │ │ │ │ str r2, [r3, #4] │ │ │ │ ldr r3, [r6, #28] │ │ │ │ @@ -188856,16 +188856,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r9, sl, r0, lsl #20 │ │ │ │ @ instruction: 0x009a99f0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strheq r3, [lr], #-172 @ 0xffffff54 @ │ │ │ │ - strheq r3, [lr], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r3, lr, ip, lsl #21 │ │ │ │ + rsbeq r3, lr, ip, lsl #25 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ addseq r9, sl, ip, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #2852] @ 0xb24 │ │ │ │ @@ -188915,17 +188915,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r1, #1 │ │ │ │ bl 24a9f4 <__fprintf_chk@plt> │ │ │ │ b 3013b0 │ │ │ │ addseq r9, sl, r4, ror r7 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r3, lr, r4, lsr r8 │ │ │ │ - addeq sl, r2, r0, ror r6 │ │ │ │ - ldrsheq r8, [r3], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r3, lr, r4, lsl #16 │ │ │ │ + addeq sl, r2, r0, asr #12 │ │ │ │ + rsbseq r8, r3, r8, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ subs r4, r0, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -188940,23 +188940,23 @@ │ │ │ │ ldr r6, [pc, #136] @ 30153c │ │ │ │ mov r3, #11 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r9, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ add ip, r8, #160 @ 0xa0 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r6, [r0, #104] @ 0x68 │ │ │ │ cmp r6, #0 │ │ │ │ beq 30150c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ @@ -188967,17 +188967,17 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq sl, r2, r8, lsl r6 │ │ │ │ - rsbeq r3, lr, r0, ror #18 │ │ │ │ - rsbeq r3, lr, r8, ror #18 │ │ │ │ + addeq sl, r2, r8, ror #11 │ │ │ │ + rsbeq r3, lr, r0, lsr r9 │ │ │ │ + rsbeq r3, lr, r8, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r1, #28] │ │ │ │ add r5, r0, #1920 @ 0x780 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -189088,20 +189088,20 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ stm sp, {r5, ip} │ │ │ │ bl 24a9f4 <__fprintf_chk@plt> │ │ │ │ b 301610 │ │ │ │ umullseq r9, sl, ip, r5 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r3, lr, r4, lsl r6 │ │ │ │ - rsbeq r3, lr, r0, lsr #16 │ │ │ │ - rsbeq r3, lr, r8, asr #11 │ │ │ │ - rsbeq r3, lr, ip, lsl #16 │ │ │ │ - rsbeq r3, lr, r8, lsl #11 │ │ │ │ - rsbeq r3, lr, r0, lsr #15 │ │ │ │ + rsbeq r3, lr, r4, ror #11 │ │ │ │ + strdeq r3, [lr], #-112 @ 0xffffff90 @ │ │ │ │ + @ instruction: 0x006e3598 │ │ │ │ + ldrdeq r3, [lr], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r3, lr, r8, asr r5 │ │ │ │ + rsbeq r3, lr, r0, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ 3017d0 │ │ │ │ ldr r6, [pc, #136] @ 3017d4 │ │ │ │ ldr r5, [pc, #136] @ 3017d8 │ │ │ │ @@ -189110,23 +189110,23 @@ │ │ │ │ add r3, r4, #120 @ 0x78 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #11 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r4, r4, #160 @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3017b0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ @@ -189134,17 +189134,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq sl, r2, r4, ror #6 │ │ │ │ - rsbeq r3, lr, ip, lsr #13 │ │ │ │ - rsbeq r3, lr, r0, asr #13 │ │ │ │ + addeq sl, r2, r4, lsr r3 │ │ │ │ + rsbeq r3, lr, ip, ror r6 │ │ │ │ + @ instruction: 0x006e3690 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ mov r5, r2 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ @@ -189172,15 +189172,15 @@ │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str ip, [sp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ add ip, sp, #68 @ 0x44 │ │ │ │ ldr r7, [sp, #160] @ 0xa0 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ cmp r5, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r9, r0 │ │ │ │ addne r5, r0, #372 @ 0x174 │ │ │ │ addeq r5, r0, #180 @ 0xb4 │ │ │ │ ldr r3, [r5] │ │ │ │ lsr r3, r3, #20 │ │ │ │ @@ -189255,15 +189255,15 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ add r6, sp, #100 @ 0x64 │ │ │ │ mov fp, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ mov r3, #1 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ strb r3, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #20] │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #108 @ 0x6c │ │ │ │ @@ -189272,15 +189272,15 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ sub r0, r9, #1312 @ 0x520 │ │ │ │ eor r1, r1, #1 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r1, [sp, #24] │ │ │ │ sub r0, r0, #12 │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r5, #28] │ │ │ │ add r3, r3, r4 │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ add r8, r8, r4 │ │ │ │ sub r7, r7, r4 │ │ │ │ @@ -189401,47 +189401,47 @@ │ │ │ │ add r8, sp, #100 @ 0x64 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [r5, #4] │ │ │ │ adc sl, sl, #0 │ │ │ │ sub r7, r9, #1744 @ 0x6d0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ str r6, [sp, #24] │ │ │ │ strb r6, [sp, #104] @ 0x68 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ add ip, sp, #108 @ 0x6c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #420 @ 0x1a4 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldr r3, [r9, #1104] @ 0x450 │ │ │ │ cmp r3, #2 │ │ │ │ bls 301a88 │ │ │ │ b 301b3c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r9, sl, r8, lsl r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r9, sl, r8, ror #5 │ │ │ │ - addeq sl, r2, ip, lsl #5 │ │ │ │ - strdeq r3, [lr], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r3, lr, r0, asr #11 │ │ │ │ + addeq sl, r2, ip, asr r2 │ │ │ │ + rsbeq r3, lr, r4, asr #9 │ │ │ │ + @ instruction: 0x006e3590 │ │ │ │ addseq r9, sl, ip, ror #4 │ │ │ │ - rsbeq r3, lr, r8, asr r3 │ │ │ │ - rsbeq r3, lr, r4, asr #11 │ │ │ │ + rsbeq r3, lr, r8, lsr #6 │ │ │ │ + @ instruction: 0x006e3594 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r3, lr, ip, lsl #2 │ │ │ │ - @ instruction: 0x006e3390 │ │ │ │ + ldrdeq r3, [lr], #-12 @ │ │ │ │ + rsbeq r3, lr, r0, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #256] @ 301d98 │ │ │ │ ldr r5, [pc, #256] @ 301d9c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -189452,33 +189452,33 @@ │ │ │ │ add r3, r4, #188 @ 0xbc │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r9, [pc, #208] @ 301da4 │ │ │ │ add r2, r4, #120 @ 0x78 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, #11 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r4, r4, #160 @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmn r3, #1 │ │ │ │ ldreq r3, [r7, #68] @ 0x44 │ │ │ │ streq r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, #14 │ │ │ │ bhi 301d4c │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -189495,30 +189495,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addeq r9, r2, r8, lsl lr │ │ │ │ - rsbeq r3, lr, ip, asr r1 │ │ │ │ - @ instruction: 0x006e3090 │ │ │ │ - rsbeq r3, lr, r8, asr #2 │ │ │ │ - addeq r9, r2, r4, asr sp │ │ │ │ - strheq r3, [lr], #-16 @ │ │ │ │ - rsbeq r2, lr, r8, lsl #30 │ │ │ │ + addeq r9, r2, r8, ror #27 │ │ │ │ + rsbeq r3, lr, ip, lsr #2 │ │ │ │ + rsbeq r3, lr, r0, rrx │ │ │ │ + rsbeq r3, lr, r8, lsl r1 │ │ │ │ + addeq r9, r2, r4, lsr #26 │ │ │ │ + rsbeq r3, lr, r0, lsl #3 │ │ │ │ + ldrdeq r2, [lr], #-232 @ 0xffffff18 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r0, [pc, #1304] @ 3022ec │ │ │ │ @@ -189542,15 +189542,15 @@ │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ add r3, r7, #188 @ 0xbc │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #15 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add sl, sp, #84 @ 0x54 │ │ │ │ ldr r3, [r0, #176] @ 0xb0 │ │ │ │ mov r4, r0 │ │ │ │ tst r3, #1 │ │ │ │ bne 302114 │ │ │ │ ldr r3, [r0, #148] @ 0x94 │ │ │ │ tst r3, #2 │ │ │ │ @@ -189584,15 +189584,15 @@ │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ str fp, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ ldrb r3, [sp, #116] @ 0x74 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r2, [sp, #24] │ │ │ │ strb r3, [sp, #116] @ 0x74 │ │ │ │ @@ -189607,29 +189607,29 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ mov r0, r7 │ │ │ │ mov r6, #4 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldrb r3, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ strb r3, [sp, #84] @ 0x54 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrb r1, [sp, #116] @ 0x74 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ orr r1, r1, #16 │ │ │ │ @@ -189638,15 +189638,15 @@ │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r2, #4 │ │ │ │ adc r3, r6, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ orrs r0, r3, r0 │ │ │ │ beq 301fcc │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ tst r3, #4 │ │ │ │ bne 302230 │ │ │ │ ldr r3, [r4, #1104] @ 0x450 │ │ │ │ @@ -189848,34 +189848,34 @@ │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ add sp, sp, #140 @ 0x8c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 2fffe4 │ │ │ │ addseq r8, sl, ip, lsr sp │ │ │ │ addseq r8, sl, r8, lsr sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r9, r2, ip, lsr #25 │ │ │ │ - rsbeq r2, lr, r4, ror #31 │ │ │ │ - rsbeq r2, lr, r0, lsr #30 │ │ │ │ + addeq r9, r2, ip, ror ip │ │ │ │ + strheq r2, [lr], #-244 @ 0xffffff0c @ │ │ │ │ + strdeq r2, [lr], #-224 @ 0xffffff20 @ │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r2, lr, r8, ror #24 │ │ │ │ - umulleq r9, r2, ip, sl │ │ │ │ - rsbeq r2, lr, r4, asr pc │ │ │ │ + rsbeq r2, lr, r8, lsr ip │ │ │ │ + addeq r9, r2, ip, ror #20 │ │ │ │ + rsbeq r2, lr, r4, lsr #30 │ │ │ │ @ instruction: 0x009a8ab8 │ │ │ │ - @ instruction: 0x006e2b9c │ │ │ │ + rsbeq r2, lr, ip, ror #22 │ │ │ │ addseq r8, sl, r4, asr #20 │ │ │ │ - rsbeq r2, lr, r0, asr lr │ │ │ │ - rsbeq r2, lr, r8, lsl #22 │ │ │ │ - strheq r2, [lr], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r2, lr, ip, lsr #21 │ │ │ │ - addeq r9, r2, r0, ror #17 │ │ │ │ - rsbeq r2, lr, r4, ror #27 │ │ │ │ + rsbeq r2, lr, r0, lsr #28 │ │ │ │ + ldrdeq r2, [lr], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r2, lr, r0, lsl #27 │ │ │ │ + rsbeq r2, lr, ip, ror sl │ │ │ │ + @ instruction: 0x008298b0 │ │ │ │ + strheq r2, [lr], #-212 @ 0xffffff2c @ │ │ │ │ addseq r8, sl, ip, lsl #18 │ │ │ │ - strdeq r2, [lr], #-148 @ 0xffffff6c @ │ │ │ │ - addeq r9, r2, ip, lsr #16 │ │ │ │ - rsbeq r2, lr, r4, lsl sp │ │ │ │ + rsbeq r2, lr, r4, asr #19 │ │ │ │ + strdeq r9, [r2], ip │ │ │ │ + rsbeq r2, lr, r4, ror #25 │ │ │ │ addseq r8, sl, ip, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #388] @ 3024e8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -189905,27 +189905,27 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq 30242c │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #11 │ │ │ │ mov r1, r7 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ cmp sl, r2 │ │ │ │ bne 3023bc │ │ │ │ mov r4, r0 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ add sl, r2, #160 @ 0xa0 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ bx r3 │ │ │ │ @@ -189973,24 +189973,24 @@ │ │ │ │ bl 24a9f4 <__fprintf_chk@plt> │ │ │ │ ldr r3, [pc, #48] @ 30250c │ │ │ │ ldr r2, [pc, #48] @ 302510 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ b 30248c │ │ │ │ @ instruction: 0x009a87b4 │ │ │ │ - addeq r9, r2, r4, lsl r7 │ │ │ │ - rsbeq r2, lr, r0, ror #20 │ │ │ │ - rsbeq r2, lr, r4, ror sl │ │ │ │ + addeq r9, r2, r4, ror #13 │ │ │ │ + rsbeq r2, lr, r0, lsr sl │ │ │ │ + rsbeq r2, lr, r4, asr #20 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - strdeq r2, [lr], #-112 @ 0xffffff90 @ │ │ │ │ - addeq r9, r2, ip, lsr #12 │ │ │ │ - rsbeq r2, lr, r8, lsl #23 │ │ │ │ - @ instruction: 0x006e2798 │ │ │ │ - ldrdeq r9, [r2], r4 │ │ │ │ - rsbeq r2, lr, r4, lsl #22 │ │ │ │ + rsbeq r2, lr, r0, asr #15 │ │ │ │ + strdeq r9, [r2], ip │ │ │ │ + rsbeq r2, lr, r8, asr fp │ │ │ │ + rsbeq r2, lr, r8, ror #14 │ │ │ │ + addeq r9, r2, r4, lsr #11 │ │ │ │ + ldrdeq r2, [lr], #-164 @ 0xffffff5c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [r0, #1924] @ 0x784 │ │ │ │ ldr r1, [pc, #808] @ 302858 │ │ │ │ tst r2, #1 │ │ │ │ @@ -190038,30 +190038,30 @@ │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ mov r1, #4 │ │ │ │ umlal r6, r3, r5, r1 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ add r7, sp, #76 @ 0x4c │ │ │ │ mov r8, r3 │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ str r9, [sp, #24] │ │ │ │ strb sl, [sp, #80] @ 0x50 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add ip, sp, #84 @ 0x54 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldr r3, [r4, #2852] @ 0xb24 │ │ │ │ str r5, [r4, #1860] @ 0x744 │ │ │ │ cmp r3, sl │ │ │ │ bls 302684 │ │ │ │ ldr r2, [pc, #544] @ 302868 │ │ │ │ ldr r3, [r4, #1744] @ 0x6d0 │ │ │ │ ldr r6, [fp, r2] │ │ │ │ @@ -190195,31 +190195,31 @@ │ │ │ │ mov r1, #1 │ │ │ │ bl 24a9f4 <__fprintf_chk@plt> │ │ │ │ b 3026bc │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r8, sl, r8, ror #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009a85d4 │ │ │ │ - addeq r9, r2, ip, lsr r5 │ │ │ │ + addeq r9, r2, ip, lsl #10 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r2, lr, ip, lsl #12 │ │ │ │ - rsbeq r2, lr, ip, lsl sl │ │ │ │ + ldrdeq r2, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r2, lr, ip, ror #19 │ │ │ │ addseq r8, sl, r8, asr r4 │ │ │ │ - rsbeq r2, lr, r8, lsr #10 │ │ │ │ - addeq r9, r2, r4, ror #6 │ │ │ │ - strdeq r2, [lr], #-136 @ 0xffffff78 @ │ │ │ │ - ldrdeq r2, [lr], #-72 @ 0xffffffb8 @ │ │ │ │ - addeq r9, r2, r4, lsl r3 │ │ │ │ - rsbeq r2, lr, ip, asr #17 │ │ │ │ - @ instruction: 0x006e2494 │ │ │ │ - addeq r9, r2, ip, asr #5 │ │ │ │ - rsbeq r2, lr, r8, asr #16 │ │ │ │ - rsbeq r2, lr, ip, lsr r4 │ │ │ │ - addeq r9, r2, r8, ror r2 │ │ │ │ + strdeq r2, [lr], #-72 @ 0xffffffb8 @ │ │ │ │ + addeq r9, r2, r4, lsr r3 │ │ │ │ + rsbeq r2, lr, r8, asr #17 │ │ │ │ + rsbeq r2, lr, r8, lsr #9 │ │ │ │ + addeq r9, r2, r4, ror #5 │ │ │ │ + @ instruction: 0x006e289c │ │ │ │ + rsbeq r2, lr, r4, ror #8 │ │ │ │ + umulleq r9, r2, ip, r2 │ │ │ │ rsbeq r2, lr, r8, lsl r8 │ │ │ │ + rsbeq r2, lr, ip, lsl #8 │ │ │ │ + addeq r9, r2, r8, asr #4 │ │ │ │ + rsbeq r2, lr, r8, ror #15 │ │ │ │ ldr r3, [r0, #1924] @ 0x784 │ │ │ │ tst r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 302514 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -190261,27 +190261,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #60] @ 302994 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 749e50 │ │ │ │ + bl 749e20 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strdeq r2, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r2, lr, r0, asr #7 │ │ │ │ │ │ │ │ 00302998 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ @@ -190301,15 +190301,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 302a28 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne 3029dc │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -190319,17 +190319,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r9, r2, ip, ror #1 │ │ │ │ - rsbeq r2, lr, r8, lsr r4 │ │ │ │ - rsbeq r2, lr, ip, asr #8 │ │ │ │ + strheq r9, [r2], ip │ │ │ │ + rsbeq r2, lr, r8, lsl #8 │ │ │ │ + rsbeq r2, lr, ip, lsl r4 │ │ │ │ │ │ │ │ 00302a50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #80] @ 302ab8 │ │ │ │ @@ -190342,25 +190342,25 @@ │ │ │ │ add ip, ip, #188 @ 0xbc │ │ │ │ mov r4, r0 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #15 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - addeq r9, r2, ip, lsr r0 │ │ │ │ - strheq r2, [lr], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r2, lr, r8, ror r3 │ │ │ │ + addeq r9, r2, ip │ │ │ │ + rsbeq r2, lr, r8, lsl #5 │ │ │ │ + rsbeq r2, lr, r8, asr #6 │ │ │ │ │ │ │ │ 00302ac4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -190375,49 +190375,49 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ str r8, [sp, #32] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr lr, [r0, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ mov ip, lr │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ bx ip │ │ │ │ - addeq r8, r2, r4, asr #31 │ │ │ │ - rsbeq r2, lr, r4, asr #4 │ │ │ │ - rsbeq r2, lr, r4, lsl #6 │ │ │ │ + umulleq r8, r2, r4, pc @ │ │ │ │ + rsbeq r2, lr, r4, lsl r2 │ │ │ │ + ldrdeq r2, [lr], #-36 @ 0xffffffdc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ addne r0, r0, #32768 @ 0x8000 │ │ │ │ ldrbne r0, [r0, #1589] @ 0x635 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ 302ba0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ pop {r4, lr} │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq r1, ip, r4, ror sl │ │ │ │ cmp r1, #255 @ 0xff │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxls lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -190551,21 +190551,21 @@ │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ bl 5223f0 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ b 302d4c │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ ldr ip, [pc, #252] @ 302edc │ │ │ │ add ip, pc, ip │ │ │ │ b 302d9c │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ ldr ip, [pc, #232] @ 302ee0 │ │ │ │ add ip, pc, ip │ │ │ │ b 302d20 │ │ │ │ ldr r2, [pc, #224] @ 302ee4 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -190591,31 +190591,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8, r9} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 302ef4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 302d04 │ │ │ │ ldr r0, [pc, #84] @ 302ef8 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 302d04 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r7, sl, r8, ror #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, sl, ip, asr #28 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @@ -190623,16 +190623,16 @@ │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ andeq r1, r0, ip, asr r9 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ addeq r1, ip, r4, lsr #15 │ │ │ │ - rsbeq r2, lr, r4, asr #16 │ │ │ │ - rsbeq r2, lr, r0, ror #16 │ │ │ │ + rsbeq r2, lr, r4, lsl r8 │ │ │ │ + rsbeq r2, lr, r0, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -190785,15 +190785,15 @@ │ │ │ │ mvn r5, #0 │ │ │ │ b 3030d4 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [r6], #32 │ │ │ │ mov r0, #1 │ │ │ │ strd r4, [r1, #-8] │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ ldr r2, [pc, #400] @ 303318 │ │ │ │ strd r0, [r6, #-8] │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 303104 │ │ │ │ ldr r2, [pc, #388] @ 303324 │ │ │ │ @@ -190816,22 +190816,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 303330 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 303104 │ │ │ │ ldr r2, [pc, #272] @ 303334 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3030e8 │ │ │ │ ldr r2, [pc, #240] @ 303328 │ │ │ │ @@ -190849,32 +190849,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 303338 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3030e8 │ │ │ │ ldr r8, [pc, #144] @ 30333c │ │ │ │ mvn r5, #0 │ │ │ │ b 3030d4 │ │ │ │ ldr r0, [pc, #136] @ 303340 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3030e8 │ │ │ │ ldr r2, [pc, #116] @ 303344 │ │ │ │ ldr r3, [pc, #56] @ 30330c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -190882,58 +190882,58 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 303304 │ │ │ │ ldr r0, [pc, #84] @ 303348 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r7, sl, ip, asr #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009a7afc │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r7, sl, r0, lsl sl │ │ │ │ @ instruction: 0xffc2f700 │ │ │ │ andeq r1, r0, r8, ror #27 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r2, lr, r8, lsr #10 │ │ │ │ + strdeq r2, [lr], #-72 @ 0xffffffb8 @ │ │ │ │ andeq r2, r0, r4, ror #24 │ │ │ │ - rsbeq r2, lr, r4, ror #9 │ │ │ │ + strheq r2, [lr], #-68 @ 0xffffffbc @ │ │ │ │ @ instruction: 0xfff0bdc0 │ │ │ │ - strdeq r2, [lr], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r2, lr, r0, asr #9 │ │ │ │ addseq r7, sl, ip, asr #16 │ │ │ │ - rsbeq r2, lr, ip, ror #8 │ │ │ │ + rsbeq r2, lr, ip, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #184] @ 30341c │ │ │ │ ldr r2, [pc, #184] @ 303420 │ │ │ │ ldr r1, [pc, #184] @ 303424 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #152] @ 303428 │ │ │ │ ldr r1, [pc, #152] @ 30342c │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [pc, #120] @ 303430 │ │ │ │ ldr r2, [pc, #120] @ 303434 │ │ │ │ ldr r3, [pc, #120] @ 303438 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ @@ -190941,31 +190941,31 @@ │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #92] @ 30343c │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74dcc4 │ │ │ │ + bl 74dc94 │ │ │ │ ldr r3, [pc, #72] @ 303440 │ │ │ │ ldr r1, [pc, #72] @ 303444 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74bf20 │ │ │ │ - addeq r8, r2, ip, lsr #17 │ │ │ │ - rsbeq r4, sp, r4, lsr r1 │ │ │ │ - rsbseq r1, r7, r4, asr r6 │ │ │ │ - rsbeq r1, lr, r0, ror sl │ │ │ │ - rsbeq r1, lr, r4, lsl #21 │ │ │ │ + b 74bef0 │ │ │ │ + addeq r8, r2, ip, ror r8 │ │ │ │ + rsbeq r4, sp, r4, lsl #2 │ │ │ │ + rsbseq r1, r7, r4, lsr #12 │ │ │ │ + rsbeq r1, lr, r0, asr #20 │ │ │ │ + rsbeq r1, lr, r4, asr sl │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r6 │ │ │ │ andeq r1, r0, r8, lsl r6 │ │ │ │ andeq r1, r0, ip, asr #13 │ │ │ │ strdeq r1, [ip], r4 │ │ │ │ addseq sp, r7, r0, asr #5 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -191044,28 +191044,28 @@ │ │ │ │ add r3, r3, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r3, #1589] @ 0x635 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3035c0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 303674 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ add ip, r4, #8512 @ 0x2140 │ │ │ │ ldr r2, [pc, #420] @ 30373c │ │ │ │ add r3, ip, #32 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [ip], #16 │ │ │ │ strd r6, [ip, #-8] │ │ │ │ adds r2, r0, r2 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ adc r3, r1, #0 │ │ │ │ - bl 9b1128 │ │ │ │ + bl 9b10f8 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ beq 303604 │ │ │ │ ldr r2, [pc, #356] @ 303740 │ │ │ │ ldr r3, [pc, #336] @ 303730 │ │ │ │ @@ -191105,15 +191105,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ b 3035c0 │ │ │ │ ldr r2, [pc, #192] @ 30374c │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 303568 │ │ │ │ ldr r2, [pc, #176] @ 303750 │ │ │ │ @@ -191131,45 +191131,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 303758 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 303568 │ │ │ │ ldr r0, [pc, #72] @ 30375c │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 303568 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r7, sl, r8, lsl #12 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, sl, ip, ror #11 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ addseq r7, sl, r0, asr #10 │ │ │ │ addseq r7, sl, r0, lsl r5 │ │ │ │ addseq r7, sl, r0, ror #9 │ │ │ │ andeq r4, r0, r0, asr #9 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r2, lr, ip, asr #1 │ │ │ │ - rsbeq r2, lr, r8, ror #1 │ │ │ │ + @ instruction: 0x006e209c │ │ │ │ + strheq r2, [lr], #-8 @ │ │ │ │ ldr ip, [pc, #368] @ 3038d8 │ │ │ │ lsr r3, r0, #11 │ │ │ │ ldr r2, [pc, #364] @ 3038dc │ │ │ │ tst r0, #16384 @ 0x4000 │ │ │ │ and r3, r3, #7 │ │ │ │ movne r2, ip │ │ │ │ cmp r3, #2 │ │ │ │ @@ -191258,15 +191258,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 3038f0 │ │ │ │ smull ip, r3, r2, r3 │ │ │ │ sub r3, r3, r2, asr #31 │ │ │ │ str r3, [r1] │ │ │ │ b 3037e4 │ │ │ │ andeq sl, r0, r4, asr #24 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ - addeq r8, r2, r4, lsr #8 │ │ │ │ + strdeq r8, [r2], r4 │ │ │ │ subls r2, r9, #-1828716544 @ 0x93000000 │ │ │ │ strbtvs r6, [r6], -r7, ror #12 │ │ │ │ bcs fedae3a0 <__bss_end__@@Base+0xfdffba70> │ │ │ │ ldrbpl r5, [r5, #-1366] @ 0xfffffaaa │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -191333,17 +191333,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r1, #1 │ │ │ │ bl 24a9f4 <__fprintf_chk@plt> │ │ │ │ b 303924 │ │ │ │ addseq r7, sl, r4, lsl #4 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r1, lr, ip, lsl #5 │ │ │ │ - addeq r8, r2, r0, lsr r2 │ │ │ │ - rsbseq r6, r3, r0, asr r7 │ │ │ │ + rsbeq r1, lr, ip, asr r2 │ │ │ │ + addeq r8, r2, r0, lsl #4 │ │ │ │ + rsbseq r6, r3, r0, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #1772] @ 30411c │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r1 │ │ │ │ @@ -191353,15 +191353,15 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ and r3, r6, #458752 @ 0x70000 │ │ │ │ cmp r3, #458752 @ 0x70000 │ │ │ │ lsr r7, r6, #8 │ │ │ │ lsleq r7, r7, #20 │ │ │ │ lslne r6, r6, #16 │ │ │ │ ldr fp, [pc, #1708] @ 304128 │ │ │ │ lsreq r7, r7, #20 │ │ │ │ @@ -191785,55 +191785,55 @@ │ │ │ │ b 30409c │ │ │ │ ldr lr, [pc, #140] @ 304198 │ │ │ │ add lr, pc, lr │ │ │ │ b 30408c │ │ │ │ ldr ip, [pc, #132] @ 30419c │ │ │ │ add ip, pc, ip │ │ │ │ b 30407c │ │ │ │ - ldrdeq r8, [r2], ip │ │ │ │ - rsbeq r1, lr, ip, ror #27 │ │ │ │ - strdeq r1, [lr], #-220 @ 0xffffff24 @ │ │ │ │ + addeq r8, r2, ip, lsr #3 │ │ │ │ + strheq r1, [lr], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r1, lr, ip, asr #27 │ │ │ │ umullseq r7, sl, r4, r0 │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r1, lr, r4, lsl r1 │ │ │ │ - rsbeq r1, lr, r8, lsr #26 │ │ │ │ - strheq r1, [lr], #-4 @ │ │ │ │ - rsbseq r2, r5, r4, lsl #1 │ │ │ │ - addeq r8, r2, r4 │ │ │ │ - rsbeq r1, lr, r8, rrx │ │ │ │ - addeq r7, r2, r8, ror #31 │ │ │ │ - rsbeq r1, lr, r4, lsr #24 │ │ │ │ - strdeq r0, [lr], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r0, lr, r0, lsl lr │ │ │ │ - addeq r7, r2, r8, lsr #27 │ │ │ │ - rsbeq r1, lr, r8, ror sl │ │ │ │ - rsbeq r0, lr, r8, ror #26 │ │ │ │ - rsbeq r1, lr, ip, ror r9 │ │ │ │ - rsbeq r0, lr, r0, lsr #24 │ │ │ │ - ldrheq r1, [r1], #-0 @ │ │ │ │ - rsbseq sp, r8, r4, asr sp │ │ │ │ - rsbseq sp, r1, ip, asr #19 │ │ │ │ - rsbseq r0, r8, ip, ror r1 │ │ │ │ - rsbeq r1, lr, ip, ror r7 │ │ │ │ - strdeq r1, [lr], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r1, lr, r8, asr #14 │ │ │ │ - rsbseq sl, r7, ip, lsl sp │ │ │ │ - rsbeq r1, lr, r0, lsr r7 │ │ │ │ - rsbeq r1, lr, r4, lsr #14 │ │ │ │ + rsbeq r1, lr, r4, ror #1 │ │ │ │ + strdeq r1, [lr], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r1, lr, r4, lsl #1 │ │ │ │ + rsbseq r2, r5, r4, asr r0 │ │ │ │ + ldrdeq r7, [r2], r4 │ │ │ │ + rsbeq r1, lr, r8, lsr r0 │ │ │ │ + @ instruction: 0x00827fb8 │ │ │ │ + strdeq r1, [lr], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r0, lr, r4, asr #31 │ │ │ │ + rsbeq r0, lr, r0, ror #27 │ │ │ │ + addeq r7, r2, r8, ror sp │ │ │ │ + rsbeq r1, lr, r8, asr #20 │ │ │ │ + rsbeq r0, lr, r8, lsr sp │ │ │ │ + rsbeq r1, lr, ip, asr #18 │ │ │ │ + strdeq r0, [lr], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r1, r1, r0, lsl #1 │ │ │ │ + rsbseq sp, r8, r4, lsr #26 │ │ │ │ + @ instruction: 0x0071d99c │ │ │ │ + rsbseq r0, r8, ip, asr #2 │ │ │ │ + rsbeq r1, lr, ip, asr #14 │ │ │ │ + rsbeq r1, lr, ip, asr #15 │ │ │ │ rsbeq r1, lr, r8, lsl r7 │ │ │ │ + rsbseq sl, r7, ip, ror #25 │ │ │ │ + rsbeq r1, lr, r0, lsl #14 │ │ │ │ + strdeq r1, [lr], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r1, lr, r8, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ add ip, r9, #8512 @ 0x2140 │ │ │ │ ldr r2, [ip, #24] │ │ │ │ ldr lr, [ip, #28] │ │ │ │ subs r2, r0, r2 │ │ │ │ sbc lr, r1, lr │ │ │ │ cmp r2, #1 │ │ │ │ sbcs r3, lr, #0 │ │ │ │ @@ -191851,22 +191851,22 @@ │ │ │ │ umlal r0, r1, r3, lr │ │ │ │ ldr r3, [ip] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ add r3, pc, #304 @ 0x130 │ │ │ │ ldrd r2, [r3] │ │ │ │ add r8, ip, #16 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ ldmdb r8, {r7, fp} │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r6 │ │ │ │ add r3, pc, #272 @ 0x110 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ bic r0, r0, #3 │ │ │ │ cmp r7, r0 │ │ │ │ sbcs r3, fp, sl │ │ │ │ bge 304300 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ adds r5, r3, #8192 @ 0x2000 │ │ │ │ @@ -191924,28 +191924,28 @@ │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r9, r9, #8192 @ 0x2000 │ │ │ │ adds r2, r2, r3 │ │ │ │ adc r3, r4, #0 │ │ │ │ ldr r0, [r9, #336] @ 0x150 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9b1128 │ │ │ │ + b 9b10f8 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe9b6b58 <__bss_end__@@Base+0xfdc04228> │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ add r6, r9, #8512 @ 0x2140 │ │ │ │ ldr r2, [r6, #24] │ │ │ │ ldr ip, [r6, #28] │ │ │ │ subs r2, r0, r2 │ │ │ │ sbc ip, r1, ip │ │ │ │ cmp r2, #1 │ │ │ │ sbcs r3, ip, #0 │ │ │ │ @@ -191962,22 +191962,22 @@ │ │ │ │ ldr r2, [r6, #8] │ │ │ │ umlal r0, r1, r3, ip │ │ │ │ ldr r3, [r6, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, pc, #296 @ 0x128 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ ldm r6, {r8, fp} │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r7 │ │ │ │ add r3, pc, #268 @ 0x10c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ bic r0, r0, #3 │ │ │ │ cmp r8, r0 │ │ │ │ sbcs r3, fp, sl │ │ │ │ bge 3044b4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ subs r5, r2, r8 │ │ │ │ @@ -192034,15 +192034,15 @@ │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r9, r9, #8192 @ 0x2000 │ │ │ │ adds r2, r2, r3 │ │ │ │ adc r3, r4, #0 │ │ │ │ ldr r0, [r9, #336] @ 0x150 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9b1128 │ │ │ │ + b 9b10f8 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe9b6d10 <__bss_end__@@Base+0xfdc043e0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -192054,138 +192054,138 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #100] @ 3045c0 │ │ │ │ ldr r1, [pc, #100] @ 3045c4 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #68] @ 3045c8 │ │ │ │ ldr r3, [pc, #68] @ 3045cc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r7, r2, r0, ror #13 │ │ │ │ - rsbeq r2, sp, r8, ror #30 │ │ │ │ - rsbseq r0, r7, r8, lsl #9 │ │ │ │ - rsbeq r0, lr, r4, lsr #17 │ │ │ │ - strheq r0, [lr], #-136 @ 0xffffff78 @ │ │ │ │ + @ instruction: 0x008276b0 │ │ │ │ + rsbeq r2, sp, r8, lsr pc │ │ │ │ + rsbseq r0, r7, r8, asr r4 │ │ │ │ + rsbeq r0, lr, r4, ror r8 │ │ │ │ + rsbeq r0, lr, r8, lsl #17 │ │ │ │ andeq r0, r0, r4, asr fp │ │ │ │ - @ instruction: 0x006e139c │ │ │ │ + rsbeq r1, lr, ip, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 30466c │ │ │ │ ldr r2, [pc, #132] @ 304670 │ │ │ │ ldr r1, [pc, #132] @ 304674 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #100] @ 304678 │ │ │ │ ldr r1, [pc, #100] @ 30467c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #68] @ 304680 │ │ │ │ ldr r3, [pc, #68] @ 304684 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r7, r2, r8, lsr #12 │ │ │ │ - strheq r2, [sp], #-224 @ 0xffffff20 @ │ │ │ │ - ldrsbeq r0, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r0, lr, ip, ror #15 │ │ │ │ - rsbeq r0, lr, r0, lsl #16 │ │ │ │ + strdeq r7, [r2], r8 │ │ │ │ + rsbeq r2, sp, r0, lsl #29 │ │ │ │ + rsbseq r0, r7, r0, lsr #7 │ │ │ │ + strheq r0, [lr], #-124 @ 0xffffff84 @ │ │ │ │ + ldrdeq r0, [lr], #-112 @ 0xffffff90 @ │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ - rsbeq r1, lr, ip, lsl #6 │ │ │ │ + ldrdeq r1, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 304724 │ │ │ │ ldr r2, [pc, #132] @ 304728 │ │ │ │ ldr r1, [pc, #132] @ 30472c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #100] @ 304730 │ │ │ │ ldr r1, [pc, #100] @ 304734 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #68] @ 304738 │ │ │ │ ldr r3, [pc, #68] @ 30473c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r7, r2, r0, ror r5 │ │ │ │ - strdeq r2, [sp], #-216 @ 0xffffff28 @ │ │ │ │ - rsbseq r0, r7, r8, lsl r3 │ │ │ │ - rsbeq r0, lr, r4, lsr r7 │ │ │ │ - rsbeq r0, lr, r8, asr #14 │ │ │ │ + addeq r7, r2, r0, asr #10 │ │ │ │ + rsbeq r2, sp, r8, asr #27 │ │ │ │ + rsbseq r0, r7, r8, ror #5 │ │ │ │ + rsbeq r0, lr, r4, lsl #14 │ │ │ │ + rsbeq r0, lr, r8, lsl r7 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - rsbeq r1, lr, r4, lsl #5 │ │ │ │ + rsbeq r1, lr, r4, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ add r8, r0, #8512 @ 0x2140 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [pc, #592] @ 3049b0 │ │ │ │ @@ -192314,47 +192314,47 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3049d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3048a0 │ │ │ │ ldr r5, [pc, #72] @ 3049dc │ │ │ │ mvn r4, #0 │ │ │ │ b 30488c │ │ │ │ ldr r0, [pc, #64] @ 3049e0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3048a0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009a63bc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r6, sl, r8, ror r3 │ │ │ │ @ instruction: 0xffc2f700 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r6, sl, r8, asr r2 │ │ │ │ andeq r2, r0, r4, ror #24 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq r0, [lr], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r0, lr, ip, asr #27 │ │ │ │ @ instruction: 0xfff0bdc0 │ │ │ │ - rsbeq r0, lr, ip, lsl #28 │ │ │ │ + ldrdeq r0, [lr], #-220 @ 0xffffff24 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #180] @ 304ab0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ @@ -192364,15 +192364,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r3, r0, r6 │ │ │ │ add r3, r3, #34304 @ 0x8600 │ │ │ │ strb r7, [r3] │ │ │ │ add r3, r6, r5, lsl #4 │ │ │ │ add r4, r0, #128 @ 0x80 │ │ │ │ add r8, r0, #34304 @ 0x8600 │ │ │ │ add r0, r0, r3 │ │ │ │ @@ -192398,32 +192398,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r7, r2, r0, lsl r2 │ │ │ │ - rsbeq r0, lr, r0, lsr lr │ │ │ │ - rsbeq r0, lr, r0, lsr #28 │ │ │ │ + addeq r7, r2, r0, ror #3 │ │ │ │ + rsbeq r0, lr, r0, lsl #28 │ │ │ │ + strdeq r0, [lr], #-208 @ 0xffffff30 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #204] @ 304ba0 │ │ │ │ ldr r2, [pc, #204] @ 304ba4 │ │ │ │ ldr r1, [pc, #204] @ 304ba8 │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r6, #60 @ 0x3c │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r4, [pc, #172] @ 304bac │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r3, [r3, #1584] @ 0x630 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 304b64 │ │ │ │ @@ -192458,36 +192458,36 @@ │ │ │ │ ldr r2, [pc, #44] @ 304bb8 │ │ │ │ ldr r0, [r4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r6, #92 @ 0x5c │ │ │ │ bl 24a9f4 <__fprintf_chk@plt> │ │ │ │ b 304b14 │ │ │ │ - addeq r7, r2, r0, asr #2 │ │ │ │ - rsbeq r0, lr, r0, asr sp │ │ │ │ - rsbeq r0, lr, r4, ror #26 │ │ │ │ + addeq r7, r2, r0, lsl r1 │ │ │ │ + rsbeq r0, lr, r0, lsr #26 │ │ │ │ + rsbeq r0, lr, r4, lsr sp │ │ │ │ addseq r6, sl, r0, lsr #32 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r0, lr, r8, ror #1 │ │ │ │ - ldrheq r5, [r3], #-84 @ 0xffffffac @ │ │ │ │ + strheq r0, [lr], #-8 @ │ │ │ │ + rsbseq r5, r3, r4, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #252] @ 304cd0 │ │ │ │ ldr r2, [pc, #252] @ 304cd4 │ │ │ │ ldr r1, [pc, #252] @ 304cd8 │ │ │ │ add r5, pc, r5 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #60 @ 0x3c │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r6, [pc, #220] @ 304cdc │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r3, [r3, #1584] @ 0x630 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 304c94 │ │ │ │ @@ -192498,15 +192498,15 @@ │ │ │ │ add r8, r8, #16 │ │ │ │ ldr r3, [r4, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ beq 304c64 │ │ │ │ ldr r6, [r8, r5, lsl #2] │ │ │ │ subs r0, r6, #0 │ │ │ │ beq 304c4c │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r0, r6 │ │ │ │ bl 248b1c │ │ │ │ ldrb r3, [r4, #136] @ 0x88 │ │ │ │ ldr r1, [r4, #180] @ 0xb4 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ beq 304c8c │ │ │ │ @@ -192534,22 +192534,22 @@ │ │ │ │ ldr r2, [pc, #48] @ 304cec │ │ │ │ ldr r0, [r6] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r5, #108 @ 0x6c │ │ │ │ bl 24a9f4 <__fprintf_chk@plt> │ │ │ │ b 304c14 │ │ │ │ - addeq r7, r2, r0, asr #32 │ │ │ │ - rsbeq r0, lr, r0, asr ip │ │ │ │ - rsbeq r0, lr, r4, ror #24 │ │ │ │ + addeq r7, r2, r0, lsl r0 │ │ │ │ + rsbeq r0, lr, r0, lsr #24 │ │ │ │ + rsbeq r0, lr, r4, lsr ip │ │ │ │ addseq r5, sl, r0, lsr #30 │ │ │ │ andeq r2, r0, r0, ror #2 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - strheq pc, [sp], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq r5, r3, r4, lsl #9 │ │ │ │ + rsbeq pc, sp, r8, lsl #31 │ │ │ │ + rsbseq r5, r3, r4, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #620] @ 304f74 │ │ │ │ mov r4, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -192558,15 +192558,15 @@ │ │ │ │ ldr r1, [pc, #608] @ 304f7c │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, r7, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, r4 │ │ │ │ ldr r8, [pc, #576] @ 304f80 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #568] @ 304f84 │ │ │ │ add r1, r5, #108 @ 0x6c │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -192579,15 +192579,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r5, #124] @ 0x7c │ │ │ │ - bl 754864 │ │ │ │ + bl 754834 │ │ │ │ add r2, r5, #32768 @ 0x8000 │ │ │ │ str r0, [r5, #104] @ 0x68 │ │ │ │ ldr r2, [r2, #1584] @ 0x630 │ │ │ │ cmp r2, #0 │ │ │ │ bne 304f0c │ │ │ │ ldr sl, [r5, #124] @ 0x7c │ │ │ │ ldr r3, [sl, #12] │ │ │ │ @@ -192643,15 +192643,15 @@ │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r1, sl} │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [sp] │ │ │ │ mov fp, r0 │ │ │ │ - bl 9b0dec │ │ │ │ + bl 9b0dbc │ │ │ │ add r3, sl, #8192 @ 0x2000 │ │ │ │ str fp, [r3, #336] @ 0x150 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [sl, #44] @ 0x2c │ │ │ │ mov r2, #17 │ │ │ │ mov r3, #2 │ │ │ │ mov r0, sl │ │ │ │ @@ -192675,15 +192675,15 @@ │ │ │ │ mov r0, #32 │ │ │ │ bl 248810 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r6, r9, sl} │ │ │ │ mov fp, r0 │ │ │ │ - bl 9b0dec │ │ │ │ + bl 9b0dbc │ │ │ │ b 304e88 │ │ │ │ ldr r2, [pc, #128] @ 304f94 │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [r8, r2] │ │ │ │ ldr r2, [pc, #120] @ 304f98 │ │ │ │ ldr r0, [r4] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -192703,28 +192703,28 @@ │ │ │ │ ldr r0, [pc, #72] @ 304fa8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 304fac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq r6, r2, r0, lsl pc │ │ │ │ - rsbeq r0, lr, r8, lsl fp │ │ │ │ - rsbeq r0, lr, ip, lsr #22 │ │ │ │ + addeq r6, r2, r0, ror #29 │ │ │ │ + rsbeq r0, lr, r8, ror #21 │ │ │ │ + strdeq r0, [lr], #-172 @ 0xffffff54 @ │ │ │ │ addseq r5, sl, r0, ror #27 │ │ │ │ - strdeq pc, [sp], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq pc, sp, r4, asr #29 │ │ │ │ @ instruction: 0xfffff5a4 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ @ instruction: 0xfffff32c │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq pc, sp, r0, asr #26 │ │ │ │ - rsbeq r0, lr, r0, ror sl │ │ │ │ - @ instruction: 0x00826cbc │ │ │ │ - ldrdeq r0, [lr], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r0, lr, ip, asr #20 │ │ │ │ + rsbeq pc, sp, r0, lsl sp @ │ │ │ │ + rsbeq r0, lr, r0, asr #20 │ │ │ │ + addeq r6, r2, ip, lsl #25 │ │ │ │ + rsbeq r0, lr, r4, lsr #17 │ │ │ │ + rsbeq r0, lr, ip, lsl sl │ │ │ │ andeq r0, r0, sp, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 305034 │ │ │ │ ldr r2, [pc, #108] @ 305038 │ │ │ │ @@ -192734,15 +192734,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 305024 │ │ │ │ ldr r3, [pc, #52] @ 305040 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #284 @ 0x11c │ │ │ │ @@ -192751,17 +192751,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 304cf0 │ │ │ │ ldr r3, [pc, #24] @ 305044 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #300 @ 0x12c │ │ │ │ b 305010 │ │ │ │ - addeq r6, r2, r0, asr ip │ │ │ │ - rsbeq r0, lr, r8, asr r8 │ │ │ │ - rsbeq r0, lr, r8, ror #16 │ │ │ │ + addeq r6, r2, r0, lsr #24 │ │ │ │ + rsbeq r0, lr, r8, lsr #16 │ │ │ │ + rsbeq r0, lr, r8, lsr r8 │ │ │ │ addeq pc, fp, r4, ror #11 │ │ │ │ addeq pc, fp, r4, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 3050cc │ │ │ │ @@ -192772,15 +192772,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3050bc │ │ │ │ ldr r3, [pc, #52] @ 3050d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #316 @ 0x13c │ │ │ │ @@ -192789,17 +192789,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 304cf0 │ │ │ │ ldr r3, [pc, #24] @ 3050dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #332 @ 0x14c │ │ │ │ b 3050a8 │ │ │ │ - @ instruction: 0x00826bb8 │ │ │ │ - rsbeq r0, lr, r0, asr #15 │ │ │ │ - ldrdeq r0, [lr], #-112 @ 0xffffff90 @ │ │ │ │ + addeq r6, r2, r8, lsl #23 │ │ │ │ + @ instruction: 0x006e0790 │ │ │ │ + rsbeq r0, lr, r0, lsr #15 │ │ │ │ addeq pc, fp, ip, asr #10 │ │ │ │ addeq pc, fp, ip, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 305164 │ │ │ │ @@ -192810,15 +192810,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 305154 │ │ │ │ ldr r3, [pc, #52] @ 305170 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #348 @ 0x15c │ │ │ │ @@ -192827,24 +192827,24 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 304cf0 │ │ │ │ ldr r3, [pc, #24] @ 305174 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #364 @ 0x16c │ │ │ │ b 305140 │ │ │ │ - addeq r6, r2, r0, lsr #22 │ │ │ │ - rsbeq r0, lr, r8, lsr #14 │ │ │ │ - rsbeq r0, lr, r8, lsr r7 │ │ │ │ + strdeq r6, [r2], r0 │ │ │ │ + strdeq r0, [lr], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r0, lr, r8, lsl #14 │ │ │ │ @ instruction: 0x008bf4b4 │ │ │ │ umulleq pc, fp, r4, r4 @ │ │ │ │ ldrb r0, [r0, #2106] @ 0x83a │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 30518c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq pc, fp, r4, asr sl @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #168] @ 305250 │ │ │ │ mov r4, r0 │ │ │ │ @@ -192902,43 +192902,43 @@ │ │ │ │ ldr r1, [pc, #132] @ 305300 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [pc, #104] @ 305304 │ │ │ │ ldr r3, [pc, #104] @ 305308 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ ldr r1, [pc, #84] @ 30530c │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r6, r2, r8, lsl lr │ │ │ │ - rsbeq r2, sp, r4, lsr #4 │ │ │ │ - rsbseq pc, r6, r4, asr #14 │ │ │ │ + addeq r6, r2, r8, ror #27 │ │ │ │ + strdeq r2, [sp], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq pc, r6, r4, lsl r7 @ │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ addeq pc, fp, r8, lsr r9 @ │ │ │ │ addseq fp, r7, r0, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -193003,15 +193003,15 @@ │ │ │ │ ldr r1, [r4, #2100] @ 0x834 │ │ │ │ ldr r5, [r4, #2096] @ 0x830 │ │ │ │ b 305438 │ │ │ │ ldr r0, [r4, #2100] @ 0x834 │ │ │ │ ldr r5, [r4, #2096] @ 0x830 │ │ │ │ add r0, r7, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d4b70 │ │ │ │ + bl 9d4b40 │ │ │ │ sub r6, r6, r7 │ │ │ │ cmp r6, #0 │ │ │ │ str r1, [r4, #2100] @ 0x834 │ │ │ │ ble 30545c │ │ │ │ sub r2, r5, r1 │ │ │ │ cmp r2, r6 │ │ │ │ add r1, r1, #276 @ 0x114 │ │ │ │ @@ -193045,19 +193045,19 @@ │ │ │ │ lsl r8, r8, #8 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ add r1, pc, #148 @ 0x94 │ │ │ │ ldrd r0, [r1] │ │ │ │ mov r3, r5 │ │ │ │ str r5, [r4, #2100] @ 0x834 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ mov r1, r8 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #140] @ 30556c │ │ │ │ - bl 9d4984 │ │ │ │ + bl 9d4954 │ │ │ │ ldr r3, [pc, #136] @ 305570 │ │ │ │ mul r1, r8, r0 │ │ │ │ umull r2, r1, r3, r1 │ │ │ │ lsr r1, r1, #19 │ │ │ │ add r1, r1, #1 │ │ │ │ lsr r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -193110,25 +193110,25 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #316] @ 305700 │ │ │ │ mov r3, #14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #296] @ 305704 │ │ │ │ ldr r1, [pc, #296] @ 305708 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r5, #28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [r0, #272] @ 0x110 │ │ │ │ mov r4, r0 │ │ │ │ lsl r2, r2, #16 │ │ │ │ add r1, r0, #104 @ 0x68 │ │ │ │ lsr r2, r2, #16 │ │ │ │ mov r0, r6 │ │ │ │ bl 3a4f68 │ │ │ │ @@ -193182,25 +193182,25 @@ │ │ │ │ bne 30564c │ │ │ │ ldr r1, [pc, #56] @ 305718 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 51f344 │ │ │ │ b 30564c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - addeq r6, r2, r4, lsl #22 │ │ │ │ + ldrdeq r6, [r2], r4 │ │ │ │ addseq r5, sl, r0, lsl #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq lr, sp, r0, lsl lr │ │ │ │ - rsbeq lr, sp, ip, ror #28 │ │ │ │ - rsbeq r0, lr, r4, lsr #10 │ │ │ │ - rsbeq r0, lr, r4, lsr r5 │ │ │ │ - strdeq r0, [lr], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq lr, sp, r0, ror #27 │ │ │ │ + rsbeq lr, sp, ip, lsr lr │ │ │ │ + strdeq r0, [lr], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r0, lr, r4, lsl #10 │ │ │ │ + rsbeq r0, lr, r0, asr #9 │ │ │ │ addseq r5, sl, r8, asr #9 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ - rsbeq r0, lr, r4, asr #8 │ │ │ │ + rsbeq r0, lr, r4, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #188] @ 3057f0 │ │ │ │ ldr r2, [pc, #188] @ 3057f4 │ │ │ │ ldr r1, [pc, #188] @ 3057f8 │ │ │ │ @@ -193208,15 +193208,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #152] @ 3057fc │ │ │ │ ldr r3, [pc, #152] @ 305800 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ @@ -193224,45 +193224,45 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ ldr r0, [pc, #100] @ 305808 │ │ │ │ mov ip, #0 │ │ │ │ ldr r2, [pc, #96] @ 30580c │ │ │ │ ldr r1, [pc, #96] @ 305810 │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, r4, #2080 @ 0x820 │ │ │ │ ldr ip, [r5, r0] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ef0 │ │ │ │ + bl 757ec0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r6, r2, ip, asr r9 │ │ │ │ - strheq r0, [lr], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r0, lr, ip, asr #7 │ │ │ │ + addeq r6, r2, ip, lsr #18 │ │ │ │ + rsbeq r0, lr, ip, lsl #7 │ │ │ │ + @ instruction: 0x006e039c │ │ │ │ addeq pc, fp, ip, ror #8 │ │ │ │ - strheq r0, [lr], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r0, lr, r4, lsl #7 │ │ │ │ addseq r5, sl, r0, lsr #7 │ │ │ │ andeq r4, r0, ip, ror pc │ │ │ │ - rsbeq r0, lr, r4, lsl #7 │ │ │ │ - rsbeq r2, pc, r4, ror #15 │ │ │ │ + rsbeq r0, lr, r4, asr r3 │ │ │ │ + strheq r2, [pc], #-116 @ │ │ │ │ str r2, [r0, #592] @ 0x250 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ bx lr │ │ │ │ ldr r3, [r0, #592] @ 0x250 │ │ │ │ add r0, r0, r3 │ │ │ │ ldrb r0, [r0, #596] @ 0x254 │ │ │ │ @@ -193274,40 +193274,40 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ 305884 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ ldr r3, [pc, #28] @ 305888 │ │ │ │ ldr r1, [pc, #28] @ 30588c │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r3 │ │ │ │ b 2f64c0 │ │ │ │ addeq pc, fp, r4, lsl r4 @ │ │ │ │ - strdeq r0, [lr], #-40 @ 0xffffffd8 @ │ │ │ │ - strdeq r0, [lr], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r0, lr, r8, asr #5 │ │ │ │ + rsbeq r0, lr, r8, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 305914 │ │ │ │ ldr r2, [pc, #108] @ 305918 │ │ │ │ ldr r1, [pc, #108] @ 30591c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [pc, #80] @ 305920 │ │ │ │ ldr ip, [pc, #80] @ 305924 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr lr, [pc, #76] @ 305928 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -193318,27 +193318,27 @@ │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #6 │ │ │ │ str lr, [r0, #56] @ 0x38 │ │ │ │ str ip, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74bf20 │ │ │ │ - addeq r6, r2, r8, ror #21 │ │ │ │ - strdeq r1, [sp], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq pc, r6, r0, lsl r1 @ │ │ │ │ + b 74bef0 │ │ │ │ + @ instruction: 0x00826ab8 │ │ │ │ + rsbeq r1, sp, r0, asr #23 │ │ │ │ + rsbseq pc, r6, r0, ror #1 │ │ │ │ andeq r0, r0, r4, asr #29 │ │ │ │ umulleq pc, fp, r8, r3 @ │ │ │ │ - rsbeq r0, lr, ip, lsl #5 │ │ │ │ + rsbeq r0, lr, ip, asr r2 │ │ │ │ addseq fp, r7, r0, lsr #8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r0, #120] @ 0x78 │ │ │ │ str r1, [r3, #216] @ 0xd8 │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #136] @ 0x88 │ │ │ │ mov r2, r1 │ │ │ │ sub r3, r1, r3 │ │ │ │ @@ -193382,24 +193382,24 @@ │ │ │ │ lslne r5, r5, #7 │ │ │ │ tst r3, #1 │ │ │ │ beq 30599c │ │ │ │ bic r3, r3, #1 │ │ │ │ ldr r0, [r0, #120] @ 0x78 │ │ │ │ mov r1, #0 │ │ │ │ strb r3, [r4, #726] @ 0x2d6 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ b 30599c │ │ │ │ ldrb r3, [r0, #726] @ 0x2d6 │ │ │ │ tst r3, #2 │ │ │ │ beq 305998 │ │ │ │ bic r3, r3, #2 │ │ │ │ ldr r0, [r0, #120] @ 0x78 │ │ │ │ mov r1, #0 │ │ │ │ strb r3, [r4, #726] @ 0x2d6 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ b 305998 │ │ │ │ ldr r3, [r0, #156] @ 0x9c │ │ │ │ cmp r3, #0 │ │ │ │ beq 305a7c │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, r0, r3 │ │ │ │ str r3, [r0, #156] @ 0x9c │ │ │ │ @@ -193420,19 +193420,19 @@ │ │ │ │ b 30599c │ │ │ │ ldr r1, [pc, #28] @ 305ab4 │ │ │ │ ldr r0, [pc, #28] @ 305ab8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51f344 │ │ │ │ b 305a88 │ │ │ │ - addeq r6, r2, r4, ror #14 │ │ │ │ - rsbeq r0, lr, r4, lsr #4 │ │ │ │ - ldrdeq r0, [lr], #-20 @ 0xffffffec @ │ │ │ │ - strdeq r0, [lr], #-0 @ │ │ │ │ - rsbeq r0, lr, r8, asr #1 │ │ │ │ + addeq r6, r2, r4, lsr r7 │ │ │ │ + strdeq r0, [lr], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r0, lr, r4, lsr #3 │ │ │ │ + rsbeq r0, lr, r0, asr #1 │ │ │ │ + @ instruction: 0x006e0098 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ @@ -193532,30 +193532,30 @@ │ │ │ │ tst r0, #2048 @ 0x800 │ │ │ │ beq 305bd8 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r0, [r4, #132] @ 0x84 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #152] @ 305d00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r6, [r4, #592] @ 0x250 │ │ │ │ b 305bd8 │ │ │ │ ldr r0, [r4, #132] @ 0x84 │ │ │ │ cmp r0, r3 │ │ │ │ bne 305c40 │ │ │ │ b 305bd8 │ │ │ │ ldr r3, [pc, #112] @ 305cfc │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 305bd8 │ │ │ │ ldr r0, [pc, #100] @ 305d04 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r6, [r4, #592] @ 0x250 │ │ │ │ b 305bd8 │ │ │ │ mov r3, #5 │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ add r4, r4, r6 │ │ │ │ strb r5, [r4, #596] @ 0x254 │ │ │ │ b 305be0 │ │ │ │ @@ -193566,49 +193566,49 @@ │ │ │ │ mov r3, #9 │ │ │ │ b 305cb4 │ │ │ │ ldr r0, [pc, #36] @ 305d08 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ addseq r4, sl, r0, asr #31 │ │ │ │ - addeq r6, r2, r2, asr r5 │ │ │ │ + addeq r6, r2, r2, lsr #10 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq pc, sp, r0, lsl #31 │ │ │ │ - rsbeq pc, sp, r0, lsr pc @ │ │ │ │ - rsbeq pc, sp, ip, lsr pc @ │ │ │ │ + rsbeq pc, sp, r0, asr pc @ │ │ │ │ + rsbeq pc, sp, r0, lsl #30 │ │ │ │ + rsbeq pc, sp, ip, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 305d70 │ │ │ │ ldr r2, [pc, #76] @ 305d74 │ │ │ │ ldr r1, [pc, #76] @ 305d78 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r0, #204] @ 0xcc │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r6, r2, r0, ror r6 │ │ │ │ - rsbeq pc, sp, r4, lsr #30 │ │ │ │ - rsbeq pc, sp, ip, lsr #28 │ │ │ │ + addeq r6, r2, r0, asr #12 │ │ │ │ + strdeq pc, [sp], #-228 @ 0xffffff1c @ │ │ │ │ + strdeq pc, [sp], #-220 @ 0xffffff24 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #208] @ 0xd0 │ │ │ │ ldr r6, [r0, #148] @ 0x94 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -193616,25 +193616,25 @@ │ │ │ │ ldrne r7, [r0, #132] @ 0x84 │ │ │ │ moveq r6, r3 │ │ │ │ ldreq r7, [r0, #128] @ 0x80 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ mov r5, r1 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr r3, [pc, #116] @ 305e38 │ │ │ │ ldr r2, [pc, #116] @ 305e3c │ │ │ │ ldr r1, [pc, #116] @ 305e40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #24 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r4, #568] @ 0x238 │ │ │ │ beq 305e14 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ @@ -193648,17 +193648,17 @@ │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r4, #584] @ 0x248 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 523038 │ │ │ │ - ldrdeq r6, [r2], r0 │ │ │ │ - rsbeq lr, sp, ip, asr r6 │ │ │ │ - rsbeq lr, sp, r0, ror r6 │ │ │ │ + addeq r6, r2, r0, lsr #11 │ │ │ │ + rsbeq lr, sp, ip, lsr #12 │ │ │ │ + rsbeq lr, sp, r0, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #252] @ 305f58 │ │ │ │ ldr r3, [pc, #252] @ 305f5c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -193724,15 +193724,15 @@ │ │ │ │ str r0, [r4, #584] @ 0x248 │ │ │ │ b 305eac │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r4, sl, r0, asr #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, sl, ip, asr ip │ │ │ │ @ instruction: 0xfffff91c │ │ │ │ - rsbeq pc, sp, r0, lsr ip @ │ │ │ │ + rsbeq pc, sp, r0, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #188] @ 306040 │ │ │ │ ldr r3, [pc, #188] @ 306044 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -193781,15 +193781,15 @@ │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ b 305d7c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ umullseq r4, sl, r8, fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xfffff868 │ │ │ │ - rsbeq pc, sp, ip, ror fp @ │ │ │ │ + rsbeq pc, sp, ip, asr #22 │ │ │ │ addseq r4, sl, r0, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r5, [r4, #610] @ 0x262 │ │ │ │ @@ -193810,15 +193810,15 @@ │ │ │ │ str r5, [r4, #160] @ 0xa0 │ │ │ │ beq 3061a0 │ │ │ │ rsb r1, r1, #256 @ 0x100 │ │ │ │ add r0, r1, r1, lsr #31 │ │ │ │ asr r0, r0, #1 │ │ │ │ add r0, r0, #999424 @ 0xf4000 │ │ │ │ add r0, r0, #576 @ 0x240 │ │ │ │ - bl 9d4b90 │ │ │ │ + bl 9d4b60 │ │ │ │ str r0, [r4, #188] @ 0xbc │ │ │ │ ldr r3, [pc, #308] @ 306204 │ │ │ │ cmp r0, r3 │ │ │ │ ble 3061b4 │ │ │ │ ldr r9, [pc, #300] @ 306208 │ │ │ │ cmp r0, r9 │ │ │ │ bgt 306168 │ │ │ │ @@ -193862,15 +193862,15 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ moveq r0, r9 │ │ │ │ beq 3060e0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 306210 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r5, [r4, #160] @ 0xa0 │ │ │ │ mov r0, r9 │ │ │ │ b 3060e0 │ │ │ │ ldr r0, [r4, #188] @ 0xbc │ │ │ │ cmp r0, r3 │ │ │ │ bgt 3060c8 │ │ │ │ ldr r0, [pc, #96] @ 306214 │ │ │ │ @@ -193881,32 +193881,32 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ ldreq r0, [pc, #76] @ 306218 │ │ │ │ beq 3060e0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 30621c │ │ │ │ ldr r2, [pc, #60] @ 306218 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r0, [pc, #48] @ 306218 │ │ │ │ ldr r5, [r4, #160] @ 0xa0 │ │ │ │ b 3060e0 │ │ │ │ ldr r0, [pc, #44] @ 306220 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 30613c │ │ │ │ umullseq r4, sl, r0, sl │ │ │ │ andeq r1, r0, r7, lsl #7 │ │ │ │ andeq sl, r0, r8, asr #31 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq pc, sp, ip, lsl #22 │ │ │ │ + ldrdeq pc, [sp], #-172 @ 0xffffff54 @ │ │ │ │ andeq r2, r0, r1, lsl fp │ │ │ │ andeq r1, r0, r8, lsl #7 │ │ │ │ - @ instruction: 0x006dfa90 │ │ │ │ - ldrdeq pc, [sp], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq pc, sp, r0, ror #20 │ │ │ │ + rsbeq pc, sp, r4, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #332] @ 306388 │ │ │ │ ldr r3, [pc, #332] @ 30638c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -193914,15 +193914,15 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r0, #120] @ 0x78 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ ldr r3, [r4, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 306368 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, #0 │ │ │ │ mvn r1, #0 │ │ │ │ add r3, r4, #560 @ 0x230 │ │ │ │ @@ -193982,25 +193982,25 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ mov r1, #0 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ b 306270 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r4, sl, r0, ror #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xfffff55c │ │ │ │ andeq r2, r0, r1, lsl fp │ │ │ │ - rsbeq pc, sp, r8, ror #16 │ │ │ │ + rsbeq pc, sp, r8, lsr r8 @ │ │ │ │ @ instruction: 0x009a47f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-64] @ 0xffffffc0 │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -194022,25 +194022,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r8, #144] @ 0x90 │ │ │ │ cmp r2, r1 │ │ │ │ add r0, r0, #20 │ │ │ │ ldr r0, [r8, #148] @ 0x94 │ │ │ │ moveq r0, r3 │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr r3, [pc, #264] @ 306524 │ │ │ │ ldr r2, [pc, #264] @ 306528 │ │ │ │ ldr r1, [pc, #264] @ 30652c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #22 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ add fp, sp, #20 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r1, #0 │ │ │ │ mov r7, #0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 24a694 │ │ │ │ @@ -194060,15 +194060,15 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r8, #584] @ 0x248 │ │ │ │ bl 5229e4 │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ add r0, r4, r0 │ │ │ │ - bl 9d4db0 │ │ │ │ + bl 9d4d80 │ │ │ │ cmp r9, #0 │ │ │ │ sub r5, r5, r9 │ │ │ │ add r7, r7, r9 │ │ │ │ mov r4, r1 │ │ │ │ beq 3064c8 │ │ │ │ cmp r5, #0 │ │ │ │ bne 30645c │ │ │ │ @@ -194091,17 +194091,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r4, sl, ip, asr #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r5, r2, r8, ror pc │ │ │ │ - rsbeq lr, sp, r8 │ │ │ │ - rsbeq lr, sp, ip, lsl r0 │ │ │ │ + addeq r5, r2, r8, asr #30 │ │ │ │ + ldrdeq sp, [sp], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq sp, sp, ip, ror #31 │ │ │ │ addseq r4, sl, ip, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r1 │ │ │ │ @@ -194136,15 +194136,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r5 │ │ │ │ bl 3063a0 │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r5, r0 │ │ │ │ - bl 9d4db0 │ │ │ │ + bl 9d4d80 │ │ │ │ ldr r3, [r4, #564] @ 0x234 │ │ │ │ sub r3, r3, r8 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4, #564] @ 0x234 │ │ │ │ mov r5, r1 │ │ │ │ ble 306610 │ │ │ │ mov r0, r5 │ │ │ │ @@ -194158,15 +194158,15 @@ │ │ │ │ ldrb r3, [r4, #726] @ 0x2d6 │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #2 │ │ │ │ orr r3, r3, r2 │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ strb r3, [r4, #726] @ 0x2d6 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ ldr r6, [r4, #176] @ 0xb0 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3066c4 │ │ │ │ ldr r3, [r4, #564] @ 0x234 │ │ │ │ cmp r3, #0 │ │ │ │ bgt 3065f4 │ │ │ │ ldr r2, [r4, #180] @ 0xb4 │ │ │ │ @@ -194188,29 +194188,29 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3065f4 │ │ │ │ ldr r0, [pc, #68] @ 3066e0 │ │ │ │ mov r3, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3065f4 │ │ │ │ ldr r3, [r4, #564] @ 0x234 │ │ │ │ mov r2, r6 │ │ │ │ cmp r2, r3 │ │ │ │ blt 3065b4 │ │ │ │ b 3065a8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 305d7c │ │ │ │ str r6, [r4, #196] @ 0xc4 │ │ │ │ b 306640 │ │ │ │ addseq r4, sl, r4, asr #11 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq pc, sp, r0, ror #12 │ │ │ │ + rsbeq pc, sp, r0, lsr r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #152] @ 0x98 │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -194245,18 +194245,18 @@ │ │ │ │ bne 306724 │ │ │ │ ldr r1, [pc, #24] @ 306794 │ │ │ │ ldr r0, [pc, #24] @ 306798 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51f344 │ │ │ │ b 306738 │ │ │ │ - ldrdeq pc, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq pc, sp, r4, lsl #8 │ │ │ │ - strheq pc, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq pc, sp, r4, ror #7 │ │ │ │ + rsbeq pc, sp, r8, lsr #11 │ │ │ │ + ldrdeq pc, [sp], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq pc, sp, r8, lsl #11 │ │ │ │ + strheq pc, [sp], #-52 @ 0xffffffcc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #788] @ 306ac8 │ │ │ │ mov r7, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -194265,30 +194265,30 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #14 │ │ │ │ mov sl, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r5, [pc, #748] @ 306ad4 │ │ │ │ add r4, r4, #16 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r9, [pc, #740] @ 306ad8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r0 │ │ │ │ bl 3a5374 │ │ │ │ ldr r2, [pc, #728] @ 306adc │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, r7 │ │ │ │ add r1, r0, #104 @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 5237fc │ │ │ │ cmp r0, #0 │ │ │ │ bne 306858 │ │ │ │ @@ -194346,15 +194346,15 @@ │ │ │ │ ldr r3, [pc, #472] @ 306ae4 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b0dec │ │ │ │ + bl 9b0dbc │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r4, #588] @ 0x24c │ │ │ │ beq 306a88 │ │ │ │ ldr r3, [pc, #432] @ 306ae8 │ │ │ │ ldr r1, [pc, #432] @ 306aec │ │ │ │ ldr r5, [pc, #432] @ 306af0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -194369,35 +194369,35 @@ │ │ │ │ str r4, [sp] │ │ │ │ add r5, pc, r5 │ │ │ │ bl 3a5080 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r0, [r4, #148] @ 0x94 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, #22 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r8, [pc, #352] @ 306afc │ │ │ │ ldr r1, [r4, #132] @ 0x84 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r4 │ │ │ │ ldr r9, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r4, #148] @ 0x94 │ │ │ │ blx r9 │ │ │ │ ldr r0, [r4, #144] @ 0x90 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, #22 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r4, #128] @ 0x80 │ │ │ │ mov r2, r8 │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r4, #144] @ 0x90 │ │ │ │ blx r5 │ │ │ │ mov r3, #1 │ │ │ │ @@ -194427,15 +194427,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #184] @ 306b10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -194446,44 +194446,44 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ ldr r2, [pc, #116] @ 306b20 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 306930 │ │ │ │ ldr r0, [pc, #100] @ 306b24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 306a2c │ │ │ │ - addeq r5, r2, r4, ror #23 │ │ │ │ - rsbeq sp, sp, r8, ror #24 │ │ │ │ - rsbeq sp, sp, ip, lsl #24 │ │ │ │ - rsbeq pc, sp, ip, ror r3 @ │ │ │ │ + @ instruction: 0x00825bb4 │ │ │ │ + rsbeq sp, sp, r8, lsr ip │ │ │ │ + ldrdeq sp, [sp], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq pc, sp, ip, asr #6 │ │ │ │ addseq r4, sl, ip, lsr #6 │ │ │ │ - rsbeq pc, sp, r4, asr r4 @ │ │ │ │ - addeq r5, r2, lr, lsr r8 │ │ │ │ + rsbeq pc, sp, r4, lsr #8 │ │ │ │ + addeq r5, r2, lr, lsl #16 │ │ │ │ @ instruction: 0xfffff01c │ │ │ │ addeq lr, fp, r8, lsr #6 │ │ │ │ - rsbeq pc, sp, r8, lsr #4 │ │ │ │ - addeq r5, r2, r4, lsr sl │ │ │ │ - rsbeq sp, sp, r4, asr #21 │ │ │ │ - ldrdeq sp, [sp], #-168 @ 0xffffff58 @ │ │ │ │ + strdeq pc, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ + addeq r5, r2, r4, lsl #20 │ │ │ │ + @ instruction: 0x006dda94 │ │ │ │ + rsbeq sp, sp, r8, lsr #21 │ │ │ │ @ instruction: 0xfffffb90 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - addeq r5, r2, ip, asr #18 │ │ │ │ - strdeq sp, [sp], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq pc, sp, r4, lsl #4 │ │ │ │ + addeq r5, r2, ip, lsl r9 │ │ │ │ + rsbeq sp, sp, r8, asr #23 │ │ │ │ + ldrdeq pc, [sp], #-20 @ 0xffffffec @ │ │ │ │ andeq r0, r0, r4, lsl #11 │ │ │ │ - addeq r5, r2, r0, lsl #18 │ │ │ │ - rsbeq pc, sp, r0, asr #5 │ │ │ │ - rsbeq pc, sp, ip, lsr #3 │ │ │ │ + ldrdeq r5, [r2], r0 │ │ │ │ + @ instruction: 0x006df290 │ │ │ │ + rsbeq pc, sp, ip, ror r1 @ │ │ │ │ muleq r0, r4, r5 │ │ │ │ - rsbeq pc, sp, ip, lsl #5 │ │ │ │ + rsbeq pc, sp, ip, asr r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #3556] @ 307924 │ │ │ │ ldr r3, [pc, #3556] @ 307928 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -194580,15 +194580,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306ccc │ │ │ │ ldr r0, [pc, #3192] @ 30793c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [r4, #200] @ 0xc8 │ │ │ │ str r7, [r4, #204] @ 0xcc │ │ │ │ b 306b7c │ │ │ │ ldr r3, [r0, #156] @ 0x9c │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ addls r1, r3, #1 │ │ │ │ @@ -194627,15 +194627,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306d94 │ │ │ │ ldr r0, [pc, #3016] @ 307948 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 306cd4 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r4, #204] @ 0xcc │ │ │ │ b 306b7c │ │ │ │ ldr r2, [pc, #2980] @ 30794c │ │ │ │ @@ -194670,27 +194670,27 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 307888 │ │ │ │ ldr r0, [pc, #2868] @ 30795c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #2808] @ 307938 │ │ │ │ str r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ tst r2, #1024 @ 0x400 │ │ │ │ beq 306cd4 │ │ │ │ ldr r0, [pc, #2824] @ 307960 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306d8c │ │ │ │ ldr r3, [r0, #156] @ 0x9c │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ bhi 306e8c │ │ │ │ add r2, r3, #1 │ │ │ │ str r2, [r0, #156] @ 0x9c │ │ │ │ @@ -194749,15 +194749,15 @@ │ │ │ │ ldrb r3, [r0, #726] @ 0x2d6 │ │ │ │ movne r2, #2 │ │ │ │ moveq r2, #1 │ │ │ │ orr r3, r3, r2 │ │ │ │ ldr r0, [r0, #120] @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ strb r3, [r4, #726] @ 0x2d6 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306d8c │ │ │ │ cmp r7, #144 @ 0x90 │ │ │ │ mvn r2, #0 │ │ │ │ movne r1, #2 │ │ │ │ moveq r1, #3 │ │ │ │ bl 306054 │ │ │ │ @@ -194799,15 +194799,15 @@ │ │ │ │ rsb r1, r1, #256 @ 0x100 │ │ │ │ add r0, r1, r1, lsr #31 │ │ │ │ asr r0, r0, #1 │ │ │ │ add r0, r0, #999424 @ 0xf4000 │ │ │ │ add r0, r0, #576 @ 0x240 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 9d4b90 │ │ │ │ + bl 9d4b60 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mvn r1, #0 │ │ │ │ str r1, [r4, #192] @ 0xc0 │ │ │ │ str r0, [r4, #188] @ 0xbc │ │ │ │ add r1, r8, r6 │ │ │ │ lsl r1, r1, r9 │ │ │ │ @@ -194903,69 +194903,69 @@ │ │ │ │ ldr r3, [pc, #1912] @ 307938 │ │ │ │ ldr r5, [r5, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306d94 │ │ │ │ ldr r0, [pc, #1952] @ 307974 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r5] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306d88 │ │ │ │ ldr r0, [pc, #1932] @ 307978 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306d8c │ │ │ │ ldr r3, [pc, #1848] @ 307938 │ │ │ │ mov r2, #2 │ │ │ │ str r2, [r0, #200] @ 0xc8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306cd4 │ │ │ │ ldr r0, [pc, #1888] @ 30797c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306d8c │ │ │ │ ldr r3, [pc, #1800] @ 307938 │ │ │ │ mov r2, #2 │ │ │ │ str r2, [r0, #200] @ 0xc8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306cd4 │ │ │ │ ldr r0, [pc, #1844] @ 307980 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306d8c │ │ │ │ ldr r3, [pc, #1752] @ 307938 │ │ │ │ mov r2, #2 │ │ │ │ str r2, [r0, #200] @ 0xc8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306cd4 │ │ │ │ ldr r0, [pc, #1800] @ 307984 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306d8c │ │ │ │ ldr r3, [pc, #1704] @ 307938 │ │ │ │ mov r2, #2 │ │ │ │ str r2, [r0, #200] @ 0xc8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306cd4 │ │ │ │ ldr r0, [pc, #1756] @ 307988 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306d8c │ │ │ │ mvn r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ str r3, [r0, #188] @ 0xbc │ │ │ │ str r3, [r0, #192] @ 0xc0 │ │ │ │ str r2, [r0, #200] @ 0xc8 │ │ │ │ @@ -194973,15 +194973,15 @@ │ │ │ │ ldr r3, [pc, #1632] @ 307938 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306d94 │ │ │ │ ldr r0, [pc, #1696] @ 30798c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306d8c │ │ │ │ ldr r3, [r0, #156] @ 0x9c │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ bhi 306e8c │ │ │ │ add r2, r3, #1 │ │ │ │ str r2, [r0, #156] @ 0x9c │ │ │ │ @@ -195015,15 +195015,15 @@ │ │ │ │ ldr r3, [pc, #1464] @ 307938 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306d94 │ │ │ │ ldr r0, [pc, #1532] @ 307990 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306d8c │ │ │ │ ldr r3, [r0, #156] @ 0x9c │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ bhi 306e8c │ │ │ │ add r2, r3, #1 │ │ │ │ str r2, [r0, #156] @ 0x9c │ │ │ │ @@ -195101,21 +195101,21 @@ │ │ │ │ ldr r3, [pc, #1120] @ 307938 │ │ │ │ ldr r5, [r5, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306d94 │ │ │ │ ldr r0, [pc, #1196] @ 307998 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r5] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306d88 │ │ │ │ ldr r0, [pc, #1176] @ 30799c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306d8c │ │ │ │ cmp r7, #131 @ 0x83 │ │ │ │ ldr r3, [r0, #156] @ 0x9c │ │ │ │ str r6, [r0, #152] @ 0x98 │ │ │ │ bne 3077d0 │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ @@ -195232,35 +195232,35 @@ │ │ │ │ lsl r3, r3, r1 │ │ │ │ umull r8, r0, r3, r2 │ │ │ │ asr ip, r3, #31 │ │ │ │ mov r1, r6 │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ mov r3, r9 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r6, r8 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ ldr r3, [pc, #680] @ 3079c4 │ │ │ │ cmp r3, r0 │ │ │ │ sbcs r6, r6, r7 │ │ │ │ mov r5, r0 │ │ │ │ bge 307810 │ │ │ │ ldr r6, [r4, #588] @ 0x24c │ │ │ │ cmp r6, #0 │ │ │ │ beq 306d94 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc r3, r7, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b12e0 │ │ │ │ + bl 9b12b0 │ │ │ │ b 306d94 │ │ │ │ ldr r3, [r4, #160] @ 0xa0 │ │ │ │ mov r2, #1 │ │ │ │ lsl r2, r2, r3 │ │ │ │ ldr r3, [pc, #612] @ 3079c8 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [pc, #608] @ 3079cc │ │ │ │ @@ -195304,15 +195304,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51f344 │ │ │ │ strb r7, [r8, #227] @ 0xe3 │ │ │ │ b 306d94 │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ b 306d94 │ │ │ │ ldr r1, [pc, #432] @ 3079d8 │ │ │ │ ldr r0, [pc, #432] @ 3079dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51f344 │ │ │ │ b 3071b0 │ │ │ │ @@ -195359,90 +195359,90 @@ │ │ │ │ mov r2, #0 │ │ │ │ add r3, r4, r3 │ │ │ │ str r1, [r4, #156] @ 0x9c │ │ │ │ strb r2, [r3, #506] @ 0x1fa │ │ │ │ b 306d94 │ │ │ │ ldr r0, [pc, #248] @ 3079ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r0, [r4, #188] @ 0xbc │ │ │ │ b 3070b0 │ │ │ │ ldr r0, [pc, #232] @ 3079f0 │ │ │ │ ldr r2, [pc, #220] @ 3079e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 307864 │ │ │ │ ldr r0, [pc, #216] @ 3079f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 307880 │ │ │ │ @ instruction: 0x009a3fdc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009a3fb4 │ │ │ │ umullseq r3, sl, r8, pc @ │ │ │ │ - addeq r5, r2, r4, asr #9 │ │ │ │ + umulleq r5, r2, r4, r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - strheq pc, [sp], #-12 @ │ │ │ │ + rsbeq pc, sp, ip, lsl #1 │ │ │ │ addseq r3, sl, r4, lsl #28 │ │ │ │ - addeq r5, r2, r6, lsr #8 │ │ │ │ - strheq pc, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ + strdeq r5, [r2], r6 │ │ │ │ + rsbeq pc, sp, ip, lsl #3 │ │ │ │ addseq r3, sl, r4, ror sp │ │ │ │ - rsbeq pc, sp, r4, asr #3 │ │ │ │ - @ instruction: 0x006ded94 │ │ │ │ + @ instruction: 0x006df194 │ │ │ │ + rsbeq lr, sp, r4, ror #26 │ │ │ │ addseq r3, sl, r8, lsl sp │ │ │ │ - rsbeq pc, sp, r4, asr #3 │ │ │ │ - rsbeq pc, sp, r0, lsl #2 │ │ │ │ + @ instruction: 0x006df194 │ │ │ │ + ldrdeq pc, [sp], #-0 @ │ │ │ │ andeq r1, r0, r7, lsl #7 │ │ │ │ andeq sl, r0, r8, asr #31 │ │ │ │ - rsbeq lr, sp, ip, lsr #29 │ │ │ │ - rsbeq lr, sp, r8, lsr sl │ │ │ │ - rsbeq lr, sp, ip, lsl #26 │ │ │ │ - rsbeq r4, pc, r0, lsr sl @ │ │ │ │ - rsbeq lr, sp, r0, asr ip │ │ │ │ - strdeq lr, [sp], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq lr, sp, r8, lsl #23 │ │ │ │ - rsbeq lr, sp, r8, lsr #22 │ │ │ │ - rsbeq lr, sp, r0, asr #21 │ │ │ │ - rsbeq lr, sp, r8, lsl #23 │ │ │ │ - umulleq r4, r2, r0, pc @ │ │ │ │ - strheq lr, [sp], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq r4, pc, r8, lsl r7 @ │ │ │ │ - strdeq lr, [sp], #-152 @ 0xffffff68 @ │ │ │ │ - strheq lr, [sp], #-84 @ 0xffffffac @ │ │ │ │ - addeq r4, r2, r6, lsl #27 │ │ │ │ - ldrdeq lr, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ - strdeq lr, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ - strheq lr, [sp], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq lr, sp, r4, ror #9 │ │ │ │ + rsbeq lr, sp, ip, ror lr │ │ │ │ + rsbeq lr, sp, r8, lsl #20 │ │ │ │ + ldrdeq lr, [sp], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r4, pc, r0, lsl #20 │ │ │ │ + rsbeq lr, sp, r0, lsr #24 │ │ │ │ + rsbeq lr, sp, r0, asr #23 │ │ │ │ + rsbeq lr, sp, r8, asr fp │ │ │ │ + strdeq lr, [sp], #-168 @ 0xffffff58 @ │ │ │ │ + @ instruction: 0x006dea90 │ │ │ │ + rsbeq lr, sp, r8, asr fp │ │ │ │ + addeq r4, r2, r0, ror #30 │ │ │ │ + rsbeq lr, sp, ip, lsl #19 │ │ │ │ + rsbeq r4, pc, r8, ror #13 │ │ │ │ + rsbeq lr, sp, r8, asr #19 │ │ │ │ + rsbeq lr, sp, r4, lsl #11 │ │ │ │ + addeq r4, r2, r6, asr sp │ │ │ │ + rsbeq lr, sp, r0, lsr #13 │ │ │ │ + rsbeq lr, sp, ip, asr #9 │ │ │ │ + rsbeq lr, sp, r8, lsl #13 │ │ │ │ + strheq lr, [sp], #-68 @ 0xffffffbc @ │ │ │ │ andeq r2, r0, r1, lsl fp │ │ │ │ blcc fe9ba1c8 <__bss_end__@@Base+0xfdc07898> │ │ │ │ @ instruction: 0x000ee6b1 │ │ │ │ @ instruction: 0xffffe0c4 │ │ │ │ - ldrdeq lr, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq lr, sp, r8, lsr r5 │ │ │ │ - rsbeq lr, sp, r4, ror #6 │ │ │ │ - rsbeq lr, sp, ip, lsl #10 │ │ │ │ - rsbeq lr, sp, r8, lsr r3 │ │ │ │ - strdeq lr, [sp], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq lr, sp, r0, lsr #6 │ │ │ │ + rsbeq lr, sp, r8, lsr #7 │ │ │ │ + rsbeq lr, sp, r8, lsl #10 │ │ │ │ + rsbeq lr, sp, r4, lsr r3 │ │ │ │ + ldrdeq lr, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq lr, sp, r8, lsl #6 │ │ │ │ + rsbeq lr, sp, r4, asr #9 │ │ │ │ + strdeq lr, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r1, r0, r8, lsl #7 │ │ │ │ - ldrdeq lr, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq lr, sp, r0, ror #6 │ │ │ │ - rsbeq lr, sp, r0, lsl #7 │ │ │ │ + rsbeq lr, sp, r8, lsr #7 │ │ │ │ + rsbeq lr, sp, r0, lsr r3 │ │ │ │ + rsbeq lr, sp, r0, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 307a24 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq sp, fp, r8, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #184] @ 307af8 │ │ │ │ ldr r1, [pc, #184] @ 307afc │ │ │ │ @@ -195505,25 +195505,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #192] @ 307c08 │ │ │ │ ldr r1, [pc, #192] @ 307c0c │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #160] @ 307c10 │ │ │ │ ldr r1, [pc, #160] @ 307c14 │ │ │ │ ldr r2, [pc, #160] @ 307c18 │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ @@ -195532,46 +195532,46 @@ │ │ │ │ ldr r3, [pc, #140] @ 307c20 │ │ │ │ strb ip, [r0, #112] @ 0x70 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #1 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #108] @ 307c24 │ │ │ │ ldr r1, [pc, #108] @ 307c28 │ │ │ │ add r3, pc, r3 │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ - bl 74dcc4 │ │ │ │ + bl 74dc94 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r4, r2, r4, ror r9 │ │ │ │ - rsbeq pc, ip, ip, ror r9 @ │ │ │ │ - @ instruction: 0x0076ce9c │ │ │ │ - rsbeq ip, sp, ip, ror #2 │ │ │ │ - @ instruction: 0x006d5594 │ │ │ │ + addeq r4, r2, r4, asr #18 │ │ │ │ + rsbeq pc, ip, ip, asr #18 │ │ │ │ + rsbseq ip, r6, ip, ror #28 │ │ │ │ + rsbeq ip, sp, ip, lsr r1 │ │ │ │ + rsbeq r5, sp, r4, ror #10 │ │ │ │ andeq r1, r0, ip, lsl r7 │ │ │ │ subscc r1, r8, r6, lsl #2 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ addseq r9, r7, ip, asr fp │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ - ldrdeq lr, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq lr, sp, r0, lsr #11 │ │ │ │ andeq r1, r0, r4, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #552] @ 307e6c │ │ │ │ mov r7, r1 │ │ │ │ @@ -195589,15 +195589,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #512] @ 307e7c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, r7 │ │ │ │ add r1, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 5237fc │ │ │ │ cmp r0, #0 │ │ │ │ bne 307cf0 │ │ │ │ @@ -195658,15 +195658,15 @@ │ │ │ │ strb r6, [ip, #64] @ 0x40 │ │ │ │ add r2, r7, #104 @ 0x68 │ │ │ │ strd r0, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 43fd7c │ │ │ │ ldr r3, [pc, #204] @ 307e8c │ │ │ │ add sl, r4, #1920 @ 0x780 │ │ │ │ @@ -195676,30 +195676,30 @@ │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, r7, #152 @ 0x98 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 43fd7c │ │ │ │ ldr r3, [pc, #136] @ 307e90 │ │ │ │ add r2, r7, #200 @ 0xc8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ add r4, r4, #2096 @ 0x830 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ ldr r2, [pc, #100] @ 307e94 │ │ │ │ ldr r3, [pc, #64] @ 307e74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -195709,24 +195709,24 @@ │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 43fd7c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - addeq r4, r2, ip, asr #16 │ │ │ │ + addeq r4, r2, ip, lsl r8 │ │ │ │ addseq r2, sl, r8, asr #29 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq lr, sp, r8, lsr r5 │ │ │ │ - rsbeq lr, sp, r4, lsl r5 │ │ │ │ + rsbeq lr, sp, r8, lsl #10 │ │ │ │ + rsbeq lr, sp, r4, ror #9 │ │ │ │ addseq r2, sl, r8, ror #28 │ │ │ │ strdeq ip, [fp], r0 │ │ │ │ - rsbeq lr, sp, r4, asr #8 │ │ │ │ - rsbeq lr, sp, ip, lsl #8 │ │ │ │ - ldrdeq lr, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq lr, sp, r4, lsl r4 │ │ │ │ + ldrdeq lr, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq lr, sp, r0, lsr #7 │ │ │ │ addseq r2, sl, ip, ror #25 │ │ │ │ ldr r1, [pc, #128] @ 307f20 │ │ │ │ ldr r0, [pc, #128] @ 307f24 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r1, r0] │ │ │ │ ldr r1, [r0] │ │ │ │ tst r1, #1024 @ 0x400 │ │ │ │ @@ -195745,27 +195745,27 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r0, [pc, #64] @ 307f2c │ │ │ │ ldr ip, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ addseq r2, sl, ip, ror ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - addeq r4, r2, ip, lsr #11 │ │ │ │ - strdeq lr, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ + addeq r4, r2, ip, ror r5 │ │ │ │ + rsbeq lr, sp, r8, asr #5 │ │ │ │ ldr r1, [pc, #128] @ 307fb8 │ │ │ │ ldr r0, [pc, #128] @ 307fbc │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r1, r0] │ │ │ │ ldr r1, [r0] │ │ │ │ tst r1, #1024 @ 0x400 │ │ │ │ bne 307f64 │ │ │ │ @@ -195783,27 +195783,27 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r0, [pc, #64] @ 307fc4 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ addseq r2, sl, r4, ror #23 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - addeq r4, r2, r4, lsl r5 │ │ │ │ - rsbeq lr, sp, r0, ror #4 │ │ │ │ + addeq r4, r2, r4, ror #9 │ │ │ │ + rsbeq lr, sp, r0, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #580] @ 308224 │ │ │ │ mov r4, r3 │ │ │ │ cmp r2, #17 │ │ │ │ @@ -195915,58 +195915,58 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 308248 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 30804c │ │ │ │ ldr r0, [pc, #100] @ 30824c │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 30804c │ │ │ │ ldr r0, [pc, #68] @ 308250 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ b 308030 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r2, sl, r0, lsr fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r2, sl, r0, lsr #22 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r2, sl, r8, asr #21 │ │ │ │ - addeq r4, r2, r0, lsl #7 │ │ │ │ + addeq r4, r2, r0, asr r3 │ │ │ │ andeq r4, r0, r0, lsr r7 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq lr, sp, r4, asr r0 │ │ │ │ - rsbeq lr, sp, r4, ror r0 │ │ │ │ - rsbeq sp, sp, ip, ror #31 │ │ │ │ + rsbeq lr, sp, r4, lsr #32 │ │ │ │ + rsbeq lr, sp, r4, asr #32 │ │ │ │ + strheq sp, [sp], #-252 @ 0xffffff04 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #200] @ 308334 │ │ │ │ ldrb r2, [r0, #2269] @ 0x8dd │ │ │ │ ldr lr, [pc, #196] @ 308338 │ │ │ │ @@ -196018,15 +196018,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ umullseq r2, sl, r8, r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strheq sp, [sp], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq sp, sp, r0, lsl #31 │ │ │ │ addseq r2, sl, r8, lsr #16 │ │ │ │ ldr r1, [pc, #124] @ 3083cc │ │ │ │ ldr r0, [pc, #124] @ 3083d0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r1, r0] │ │ │ │ ldr r0, [r0] │ │ │ │ tst r0, #1024 @ 0x400 │ │ │ │ @@ -196044,27 +196044,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 3083d8 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #68 @ 0x44 │ │ │ │ strd r4, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ addseq r2, sl, ip, asr #15 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - addeq r4, r2, r4, lsl #2 │ │ │ │ - strdeq sp, [sp], #-236 @ 0xffffff14 @ │ │ │ │ + ldrdeq r4, [r2], r4 @ │ │ │ │ + rsbeq sp, sp, ip, asr #29 │ │ │ │ ldr r1, [pc, #124] @ 308460 │ │ │ │ ldr r0, [pc, #124] @ 308464 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r1, r0] │ │ │ │ ldr r0, [r0] │ │ │ │ tst r0, #1024 @ 0x400 │ │ │ │ mov r0, #0 │ │ │ │ @@ -196081,27 +196081,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 30846c │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #80 @ 0x50 │ │ │ │ strd r4, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ addseq r2, sl, r8, lsr r7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - addeq r4, r2, r0, ror r0 │ │ │ │ - rsbeq sp, sp, r8, ror #28 │ │ │ │ + addeq r4, r2, r0, asr #32 │ │ │ │ + rsbeq sp, sp, r8, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1904] @ 308bf8 │ │ │ │ ldr r1, [pc, #1904] @ 308bfc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -196274,25 +196274,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r6, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ strd r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1216] @ 308c28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3084d4 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bic r3, r6, #1056964608 @ 0x3f000000 │ │ │ │ lsl r6, r6, #16 │ │ │ │ lsr r6, r6, #16 │ │ │ │ str r3, [r8, #2544] @ 0x9f0 │ │ │ │ @@ -196323,15 +196323,15 @@ │ │ │ │ bne 3088bc │ │ │ │ ldr r0, [pc, #1088] @ 308c34 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ and r3, r4, #253 @ 0xfd │ │ │ │ cmp r3, #124 @ 0x7c │ │ │ │ beq 308500 │ │ │ │ ldr r3, [pc, #1004] @ 308c08 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ @@ -196531,15 +196531,15 @@ │ │ │ │ strb r3, [r8, #2268] @ 0x8dc │ │ │ │ b 30861c │ │ │ │ ldr r0, [pc, #316] @ 308c74 │ │ │ │ str fp, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3084d4 │ │ │ │ ldr r3, [pc, #292] @ 308c78 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30878c │ │ │ │ ldr r3, [pc, #160] @ 308c08 │ │ │ │ @@ -196554,72 +196554,72 @@ │ │ │ │ beq 308be0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #192] @ 308c7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 30878c │ │ │ │ mov r6, r2 │ │ │ │ b 308880 │ │ │ │ ldr r0, [pc, #172] @ 308c80 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 308828 │ │ │ │ ldr r0, [pc, #156] @ 308c84 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 30878c │ │ │ │ umullseq r2, sl, r4, r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r2, sl, r4, ror r6 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ addseq r2, sl, r4, lsl r6 │ │ │ │ - ldrdeq r3, [r2], sp │ │ │ │ + addeq r3, r2, sp, lsr #29 │ │ │ │ rscsgt r0, pc, r0 │ │ │ │ addseq r2, sl, r4, lsr r5 │ │ │ │ addseq r2, sl, r8, ror #8 │ │ │ │ andeq r1, r0, r4, lsr #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sp, sp, ip, asr #22 │ │ │ │ - umulleq r3, r2, r6, ip │ │ │ │ + rsbeq sp, sp, ip, lsl fp │ │ │ │ + addeq r3, r2, r6, ror #24 │ │ │ │ addseq r2, sl, ip, asr #6 │ │ │ │ - rsbeq sp, sp, r0, lsr #23 │ │ │ │ - addeq r3, r2, r8, asr #24 │ │ │ │ + rsbeq sp, sp, r0, ror fp │ │ │ │ + addeq r3, r2, r8, lsl ip │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ addseq r2, sl, ip, ror r2 │ │ │ │ strthi r0, [r1], #-2115 @ 0xfffff7bd │ │ │ │ addseq r2, sl, r4, lsl #3 │ │ │ │ addhi r8, r0, r1, lsl #1 │ │ │ │ @ instruction: 0xffffbb80 │ │ │ │ addseq r2, sl, r4, ror #1 │ │ │ │ stmdahi r8, {r3, fp, pc} │ │ │ │ mulhi r0, r0, sl │ │ │ │ andhi r8, r0, r0 │ │ │ │ andhi r8, r8, r8 │ │ │ │ @ instruction: 0xffff8808 │ │ │ │ streq r0, [r0], #-2565 @ 0xfffff5fb │ │ │ │ strbtvc r8, [r6], -r4, lsl #7 │ │ │ │ - strheq sp, [sp], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq sp, sp, r0, lsl #15 │ │ │ │ andeq r2, r0, r0, asr #13 │ │ │ │ - rsbeq sp, sp, r8, asr r7 │ │ │ │ - @ instruction: 0x006dd790 │ │ │ │ - rsbeq sp, sp, r8, asr r7 │ │ │ │ + rsbeq sp, sp, r8, lsr #14 │ │ │ │ + rsbeq sp, sp, r0, ror #14 │ │ │ │ + rsbeq sp, sp, r8, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-160] @ 0xffffff60 │ │ │ │ ldr r3, [pc, #1248] @ 309184 │ │ │ │ sub sp, sp, #4160 @ 0x1040 │ │ │ │ @@ -196672,15 +196672,15 @@ │ │ │ │ sub r4, r6, #40 @ 0x28 │ │ │ │ movcc r8, r3 │ │ │ │ str ip, [fp] │ │ │ │ str ip, [fp, #4] │ │ │ │ strcc r3, [r5, #2276] @ 0x8e4 │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ mov r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ strb r9, [r6, #-36] @ 0xffffffdc │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r4, {r0, r1} │ │ │ │ @@ -196690,15 +196690,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ mov r0, ip │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ cmp r0, #0 │ │ │ │ bne 309064 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #952] @ 309190 │ │ │ │ ldr ip, [r6, #-12] │ │ │ │ ldr r7, [r6, #-16] │ │ │ │ str ip, [r5, #2284] @ 0x8ec │ │ │ │ @@ -196745,30 +196745,30 @@ │ │ │ │ cmp r7, #4096 @ 0x1000 │ │ │ │ sub r3, r6, #56 @ 0x38 │ │ │ │ sub r4, r6, #40 @ 0x28 │ │ │ │ movcc fp, r7 │ │ │ │ movcs fp, #4096 @ 0x1000 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r6, #-36] @ 0xffffffdc │ │ │ │ ldm r4, {r0, r1} │ │ │ │ sub r2, r6, #32 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ stm r2, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #24] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldr r0, [r5, #2264] @ 0x8d8 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r4 │ │ │ │ bl 5229e4 │ │ │ │ ldr r3, [r5, #2284] @ 0x8ec │ │ │ │ cmp r0, #0 │ │ │ │ bne 308e44 │ │ │ │ @@ -196895,86 +196895,86 @@ │ │ │ │ str r0, [r4, #4] │ │ │ │ str r0, [r4, #8] │ │ │ │ str r0, [r4, #12] │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r8, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ ldr r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 3091a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr ip, [r5, #2284] @ 0x8ec │ │ │ │ bic r8, ip, #-16777216 @ 0xff000000 │ │ │ │ b 308e1c │ │ │ │ cmp r8, #0 │ │ │ │ bne 308d2c │ │ │ │ mov r3, ip │ │ │ │ b 308f00 │ │ │ │ ldr r0, [pc, #80] @ 3091a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 30907c │ │ │ │ ldr r0, [pc, #68] @ 3091ac │ │ │ │ stm sp, {r2, r9} │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #8] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 30907c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r1, sl, r0, ror lr │ │ │ │ addseq r1, sl, r4, asr lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r1, sl, r4, asr #23 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r2, r0, ip, asr #8 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sp, sp, r0, asr #5 │ │ │ │ - rsbeq sp, sp, r0, ror r2 │ │ │ │ - rsbeq sp, sp, r0, asr #5 │ │ │ │ + @ instruction: 0x006dd290 │ │ │ │ + rsbeq sp, sp, r0, asr #4 │ │ │ │ + @ instruction: 0x006dd290 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #176] @ 309278 │ │ │ │ ldr r2, [pc, #176] @ 30927c │ │ │ │ ldr r1, [pc, #176] @ 309280 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #144] @ 309284 │ │ │ │ ldr r1, [pc, #144] @ 309288 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #112] @ 30928c │ │ │ │ ldr r1, [pc, #112] @ 309290 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #1920 @ 0x780 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ @@ -196992,63 +196992,63 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r3, r2, r8, asr #5 │ │ │ │ - ldrdeq lr, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ - ldrsheq fp, [r6], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq sl, sp, r0, asr #21 │ │ │ │ - rsbeq r3, sp, r8, ror #29 │ │ │ │ + umulleq r3, r2, r8, r2 │ │ │ │ + rsbeq lr, ip, r0, lsr #5 │ │ │ │ + rsbseq fp, r6, r0, asr #15 │ │ │ │ + @ instruction: 0x006daa90 │ │ │ │ + strheq r3, [sp], #-232 @ 0xffffff18 @ │ │ │ │ @ instruction: 0xffffe804 │ │ │ │ rsbcc r1, r8, r6, lsl #2 │ │ │ │ - rsbeq sp, sp, r8, lsr #4 │ │ │ │ + strdeq sp, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3092f4 │ │ │ │ ldr r2, [pc, #68] @ 3092f8 │ │ │ │ ldr r1, [pc, #68] @ 3092fc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r4, r0, #1744 @ 0x6d0 │ │ │ │ ldr r1, [r0, #2264] @ 0x8d8 │ │ │ │ mov r0, r4 │ │ │ │ bl 520860 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 5238b0 │ │ │ │ - addeq r3, r2, r4, ror #3 │ │ │ │ - ldrdeq ip, [sp], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq ip, sp, r4, ror #29 │ │ │ │ + @ instruction: 0x008231b4 │ │ │ │ + rsbeq ip, sp, r4, lsr #29 │ │ │ │ + strheq ip, [sp], #-228 @ 0xffffff1c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #188] @ 3093d4 │ │ │ │ ldr r2, [pc, #188] @ 3093d8 │ │ │ │ ldr r1, [pc, #188] @ 3093dc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, #248 @ 0xf8 │ │ │ │ mov r1, #0 │ │ │ │ ldr r8, [pc, #148] @ 3093e0 │ │ │ │ ldr r7, [pc, #148] @ 3093e4 │ │ │ │ ldr r6, [pc, #148] @ 3093e8 │ │ │ │ ldr r5, [pc, #148] @ 3093ec │ │ │ │ mov r4, r0 │ │ │ │ @@ -197079,17 +197079,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r3, r2, ip, ror r1 │ │ │ │ - rsbeq ip, sp, r4, ror #28 │ │ │ │ - rsbeq ip, sp, ip, ror lr │ │ │ │ + addeq r3, r2, ip, asr #2 │ │ │ │ + rsbeq ip, sp, r4, lsr lr │ │ │ │ + rsbeq ip, sp, ip, asr #28 │ │ │ │ mulhi r0, r0, sl │ │ │ │ andhi r8, r0, r0 │ │ │ │ andhi r8, r8, r8 │ │ │ │ @ instruction: 0xffff8808 │ │ │ │ stmdahi r8, {r3, fp, pc} │ │ │ │ streq r0, [r0], #-2565 @ 0xfffff5fb │ │ │ │ @ instruction: 0xffffbb80 │ │ │ │ @@ -197155,48 +197155,48 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #56] @ 309530 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ - addeq r3, r2, ip, ror #1 │ │ │ │ - rsbeq sp, sp, ip, asr #32 │ │ │ │ - ldrdeq sp, [sp], #-8 @ │ │ │ │ - strheq sp, [sp], #-0 @ │ │ │ │ - rsbeq sp, sp, r8, rrx │ │ │ │ - rsbeq sp, sp, r4, ror r0 │ │ │ │ - rsbeq sp, sp, ip, lsr #32 │ │ │ │ - ldrdeq ip, [sp], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq sp, sp, r8, lsl #1 │ │ │ │ - @ instruction: 0x006dd090 │ │ │ │ + strheq r3, [r2], ip │ │ │ │ + rsbeq sp, sp, ip, lsl r0 │ │ │ │ + rsbeq sp, sp, r8, lsr #1 │ │ │ │ rsbeq sp, sp, r0, lsl #1 │ │ │ │ - strheq ip, [sp], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq sp, sp, r8, lsr r0 │ │ │ │ + rsbeq sp, sp, r4, asr #32 │ │ │ │ + strdeq ip, [sp], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq ip, sp, r4, lsr #31 │ │ │ │ + rsbeq sp, sp, r8, asr r0 │ │ │ │ + rsbeq sp, sp, r0, rrx │ │ │ │ + rsbeq sp, sp, r0, asr r0 │ │ │ │ + rsbeq ip, sp, ip, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 309544 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753cf0 │ │ │ │ + b 753cc0 │ │ │ │ addeq fp, fp, r0, lsr #18 │ │ │ │ ldr r1, [pc, #8] @ 309558 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 98f814 │ │ │ │ - rsbeq lr, ip, r8, asr #10 │ │ │ │ + b 98f7e4 │ │ │ │ + rsbeq lr, ip, r8, lsl r5 │ │ │ │ ldr r3, [pc, #28] @ 309580 │ │ │ │ ldr r2, [pc, #28] @ 309584 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 309588 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ @ instruction: 0x009a15b8 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbeq lr, ip, r0, lsr #10 │ │ │ │ + strdeq lr, [ip], #-64 @ 0xffffffc0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #340] @ 3096fc │ │ │ │ mov r8, r3 │ │ │ │ @@ -197212,15 +197212,15 @@ │ │ │ │ ldr r2, [pc, #312] @ 30970c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #296] @ 309710 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r6, [pc, #288] @ 309714 │ │ │ │ ldr r3, [pc, #288] @ 309718 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r2, [r0, #320] @ 0x140 │ │ │ │ @@ -197263,46 +197263,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 30972c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 309618 │ │ │ │ ldr r0, [pc, #76] @ 309730 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 309618 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r1, sl, r0, ror r5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r2, r2, r4, asr pc │ │ │ │ - strheq ip, [sp], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq ip, sp, r0, lsr #31 │ │ │ │ + addeq r2, r2, r4, lsr #30 │ │ │ │ + rsbeq ip, sp, r0, lsl #31 │ │ │ │ + rsbeq ip, sp, r0, ror pc │ │ │ │ andeq r0, r0, lr, ror #7 │ │ │ │ addseq r1, sl, r8, lsr #10 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009a14fc │ │ │ │ andeq r1, r0, r4, lsr #30 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq ip, [sp], #-224 @ 0xffffff20 @ │ │ │ │ - strdeq ip, [sp], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq ip, sp, r0, lsr #29 │ │ │ │ + rsbeq ip, sp, r8, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #324] @ 309890 │ │ │ │ ldr r2, [pc, #324] @ 309894 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -197337,15 +197337,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #204] @ 3098a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 309780 │ │ │ │ ldr r3, [pc, #192] @ 3098ac │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 309794 │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -197359,49 +197359,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3098b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 309794 │ │ │ │ ldr r2, [pc, #92] @ 3098b8 │ │ │ │ ldr r3, [pc, #52] @ 309894 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 30988c │ │ │ │ ldr r0, [pc, #60] @ 3098bc │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009a13d0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009a13bc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r1, sl, r0, lsl #7 │ │ │ │ - rsbeq ip, sp, r4, asr #28 │ │ │ │ + rsbeq ip, sp, r4, lsl lr │ │ │ │ andeq r5, r0, r4, lsl #1 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq ip, sp, r0, lsl #28 │ │ │ │ + ldrdeq ip, [sp], #-208 @ 0xffffff30 @ │ │ │ │ addseq r1, sl, r0, asr #5 │ │ │ │ - rsbeq ip, sp, r0, lsl lr │ │ │ │ + rsbeq ip, sp, r0, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #476] @ 309ab4 │ │ │ │ ldr r0, [pc, #476] @ 309ab8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -197454,21 +197454,21 @@ │ │ │ │ beq 309a80 │ │ │ │ mov r0, sp │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 309ad4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 309914 │ │ │ │ ldr r3, [pc, #256] @ 309ad8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 309914 │ │ │ │ ldr r3, [pc, #224] @ 309acc │ │ │ │ @@ -197484,36 +197484,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 309adc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 309914 │ │ │ │ ldr r2, [pc, #144] @ 309ae0 │ │ │ │ ldr r3, [pc, #100] @ 309ab8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 309ab0 │ │ │ │ ldr r0, [pc, #112] @ 309ae4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ ldr r2, [pc, #96] @ 309ae8 │ │ │ │ ldr r3, [pc, #44] @ 309ab8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -197527,21 +197527,21 @@ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r1, sl, r4, lsr #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r1, sl, r0, lsl #4 │ │ │ │ andeq r3, r0, r4, asr #20 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq ip, sp, ip, ror #26 │ │ │ │ + rsbeq ip, sp, ip, lsr sp │ │ │ │ muleq r0, ip, r3 │ │ │ │ - rsbeq ip, sp, r8, lsl #25 │ │ │ │ + rsbeq ip, sp, r8, asr ip │ │ │ │ addseq r1, sl, ip, asr #1 │ │ │ │ - @ instruction: 0x006dcc90 │ │ │ │ + rsbeq ip, sp, r0, ror #24 │ │ │ │ umullseq r1, sl, r4, r0 │ │ │ │ - rsbeq ip, sp, r4, asr #25 │ │ │ │ + @ instruction: 0x006dcc94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r3, [pc, #348] @ 309c64 │ │ │ │ ldr lr, [pc, #348] @ 309c68 │ │ │ │ ldr ip, [pc, #348] @ 309c6c │ │ │ │ @@ -197557,15 +197557,15 @@ │ │ │ │ mov r3, #93 @ 0x5d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r6, [pc, #288] @ 309c78 │ │ │ │ ldr r3, [pc, #288] @ 309c7c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -197606,48 +197606,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 309c90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 309b70 │ │ │ │ ldr r0, [pc, #76] @ 309c94 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 309b70 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - addeq r2, r2, r8, lsl sl │ │ │ │ + addeq r2, r2, r8, ror #19 │ │ │ │ addseq r1, sl, r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq ip, sp, r0, asr #20 │ │ │ │ - rsbeq ip, sp, r4, asr sl │ │ │ │ + rsbeq ip, sp, r0, lsl sl │ │ │ │ + rsbeq ip, sp, r4, lsr #20 │ │ │ │ addseq r0, sl, r4, asr #31 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r0, sl, r4, lsr #31 │ │ │ │ andeq r4, r0, r8, lsr r7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq ip, sp, r8, ror #22 │ │ │ │ - rsbeq ip, sp, r4, lsr #23 │ │ │ │ + rsbeq ip, sp, r8, lsr fp │ │ │ │ + rsbeq ip, sp, r4, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [r0, #328] @ 0x148 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #712] @ 309f80 │ │ │ │ @@ -197795,15 +197795,15 @@ │ │ │ │ ldr r3, [r7, #328] @ 0x148 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [r6] │ │ │ │ add r0, r0, #116 @ 0x74 │ │ │ │ strb r4, [r6, #144] @ 0x90 │ │ │ │ str r8, [r6, #64] @ 0x40 │ │ │ │ str r7, [r6, #88] @ 0x58 │ │ │ │ - bl 98f320 │ │ │ │ + bl 98f2f0 │ │ │ │ ldr r2, [r7, #328] @ 0x148 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #148]! @ 0x94 │ │ │ │ str r3, [r6, #152] @ 0x98 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ str r6, [r3, r8, lsl #2] │ │ │ │ b 309d24 │ │ │ │ @@ -197828,30 +197828,30 @@ │ │ │ │ ldr r2, [pc, #84] @ 309fc8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ addseq r0, sl, r8, asr #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq r2, [r2], r1 │ │ │ │ + addeq r2, r2, r1, lsr #15 │ │ │ │ andeq r8, r0, r1 │ │ │ │ @ instruction: 0x009a0db8 │ │ │ │ - addeq r2, r2, r8, ror #14 │ │ │ │ + addeq r2, r2, r8, lsr r7 │ │ │ │ andeq r0, lr, r8, ror r0 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ andeq r0, r0, r8, ror #23 │ │ │ │ - rsbeq ip, sp, ip, ror #19 │ │ │ │ + strheq ip, [sp], #-156 @ 0xffffff64 @ │ │ │ │ andeq r0, r0, r4, ror #20 │ │ │ │ - @ instruction: 0x006dc994 │ │ │ │ - strdeq r2, [r2], r8 │ │ │ │ - rsbeq ip, sp, ip, lsr r6 │ │ │ │ + rsbeq ip, sp, r4, ror #18 │ │ │ │ + addeq r2, r2, r8, asr #11 │ │ │ │ + rsbeq ip, sp, ip, lsl #12 │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ - addeq r2, r2, r0, asr #11 │ │ │ │ - rsbeq ip, sp, r4, lsl #12 │ │ │ │ + umulleq r2, r2, r0, r5 @ │ │ │ │ + ldrdeq ip, [sp], #-84 @ 0xffffffac @ │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #244] @ 30a0d8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -197860,34 +197860,34 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 30a0dc │ │ │ │ ldr r1, [pc, #228] @ 30a0e0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #208] @ 30a0e4 │ │ │ │ ldr r1, [pc, #208] @ 30a0e8 │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #172] @ 30a0ec │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r3, [pc, #144] @ 30a0f0 │ │ │ │ ldr r2, [pc, #144] @ 30a0f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #52 @ 0x34 │ │ │ │ str r1, [r5, #84] @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -197912,19 +197912,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r2, r2, r0, asr #10 │ │ │ │ - strheq sp, [ip], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq sl, r6, ip, asr #19 │ │ │ │ - rsbeq ip, sp, r4, asr #16 │ │ │ │ - rsbeq ip, sp, r0, ror #16 │ │ │ │ + addeq r2, r2, r0, lsl r5 │ │ │ │ + rsbeq sp, ip, r0, lsl #9 │ │ │ │ + @ instruction: 0x0076a99c │ │ │ │ + rsbeq ip, sp, r4, lsl r8 │ │ │ │ + rsbeq ip, sp, r0, lsr r8 │ │ │ │ addseq r7, r7, r4, ror #13 │ │ │ │ strdeq sl, [fp], ip │ │ │ │ andeq r2, r0, ip, asr #9 │ │ │ │ andeq r2, r0, r4, ror #2 │ │ │ │ @ instruction: 0xfffffa58 │ │ │ │ andeq r0, r0, r8, asr r7 │ │ │ │ @ instruction: 0xfffff4f0 │ │ │ │ @@ -197951,15 +197951,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [pc, #392] @ 30a2ec │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ mov fp, r0 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r4, [r0, #408] @ 0x198 │ │ │ │ cmp r4, r7 │ │ │ │ beq 30a2b4 │ │ │ │ ldr r8, [pc, #356] @ 30a2f0 │ │ │ │ add r9, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov sl, #8 │ │ │ │ @@ -197983,34 +197983,34 @@ │ │ │ │ beq 30a1e8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 30a224 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9ba7a8 │ │ │ │ + bl 9ba778 │ │ │ │ mov r2, #8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e4b94 │ │ │ │ + bl 6e4b64 │ │ │ │ ldr r3, [r5, #408] @ 0x198 │ │ │ │ ldr r2, [r3] │ │ │ │ str r2, [r5, #408] @ 0x198 │ │ │ │ cmp r2, #0 │ │ │ │ addeq r2, r5, #408 @ 0x198 │ │ │ │ streq r2, [r5, #412] @ 0x19c │ │ │ │ b 30a198 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 249644 │ │ │ │ b 30a1f8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ - bl 6e6260 │ │ │ │ + bl 6e6230 │ │ │ │ ldr r2, [pc, #168] @ 30a2f4 │ │ │ │ ldr r3, [pc, #144] @ 30a2e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -198040,27 +198040,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #816 @ 0x330 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 248828 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - addeq r2, r2, r0, lsl #8 │ │ │ │ + ldrdeq r2, [r2], r0 │ │ │ │ @ instruction: 0x009a09f0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq ip, sp, ip, lsr #8 │ │ │ │ - rsbeq ip, sp, ip, lsr #8 │ │ │ │ + strdeq ip, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ + strdeq ip, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r0, r0, lr, lsr #6 │ │ │ │ andeq r8, r0, r1 │ │ │ │ @ instruction: 0x009a08d0 │ │ │ │ - umulleq r2, r2, r0, r2 @ │ │ │ │ - rsbeq ip, sp, r8, lsl r6 │ │ │ │ - ldrdeq ip, [sp], #-36 @ 0xffffffdc @ │ │ │ │ + addeq r2, r2, r0, ror #4 │ │ │ │ + rsbeq ip, sp, r8, ror #11 │ │ │ │ + rsbeq ip, sp, r4, lsr #5 │ │ │ │ andeq r0, r0, r5, lsr r3 │ │ │ │ - ldrdeq ip, [sp], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq ip, sp, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, #32768 @ 0x8000 │ │ │ │ sub sp, sp, #28 │ │ │ │ str ip, [sp, #12] │ │ │ │ @@ -198084,32 +198084,32 @@ │ │ │ │ cmp r2, #7 │ │ │ │ bhi 30a458 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9ba7a8 │ │ │ │ + bl 9ba778 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 6e4b94 │ │ │ │ + bl 6e4b64 │ │ │ │ ldr ip, [pc, #236] @ 30a490 │ │ │ │ ldr r2, [pc, #236] @ 30a494 │ │ │ │ ldr r1, [pc, #236] @ 30a498 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 6e6260 │ │ │ │ + bl 6e6230 │ │ │ │ ldr r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq 30a46c │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ bne 30a3dc │ │ │ │ @@ -198150,17 +198150,17 @@ │ │ │ │ cmp r3, #0 │ │ │ │ addeq r3, r5, #148 @ 0x94 │ │ │ │ streq r3, [r5, #152] @ 0x98 │ │ │ │ b 30a3fc │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r0, sl, r0, ror #15 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r2, r2, ip, ror r1 │ │ │ │ - rsbeq ip, sp, r8, lsr #9 │ │ │ │ - rsbeq ip, sp, r4, asr #9 │ │ │ │ + addeq r2, r2, ip, asr #2 │ │ │ │ + rsbeq ip, sp, r8, ror r4 │ │ │ │ + @ instruction: 0x006dc494 │ │ │ │ addseq r0, sl, r0, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #356] @ 0x164 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -198207,15 +198207,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [pc, #160] @ 30a614 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ ldr r0, [pc, #152] @ 30a618 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -198225,45 +198225,45 @@ │ │ │ │ ldr r1, [pc, #124] @ 30a624 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #96] @ 30a628 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6e7a28 │ │ │ │ + bl 6e79f8 │ │ │ │ ldr r0, [pc, #88] @ 30a62c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [pc, #60] @ 30a630 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ b 30a578 │ │ │ │ ldr r0, [pc, #48] @ 30a634 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ b 30a578 │ │ │ │ andeq r0, lr, r8, ror r0 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ - rsbeq ip, sp, r0, lsr #7 │ │ │ │ + rsbeq ip, sp, r0, ror r3 │ │ │ │ andeq r8, r0, r2 │ │ │ │ - addeq r1, r2, r0, lsl #31 │ │ │ │ - strheq ip, [sp], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq ip, sp, r8, asr #5 │ │ │ │ - rsbeq ip, sp, r0, lsl #6 │ │ │ │ + addeq r1, r2, r0, asr pc │ │ │ │ + rsbeq ip, sp, r4, lsl #5 │ │ │ │ + @ instruction: 0x006dc298 │ │ │ │ + ldrdeq ip, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r8, r0, r1 │ │ │ │ - rsbeq ip, sp, r0, asr #6 │ │ │ │ - rsbeq ip, sp, r8, ror #5 │ │ │ │ + rsbeq ip, sp, r0, lsl r3 │ │ │ │ + strheq ip, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #400] @ 30a7e0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #396] @ 30a7e4 │ │ │ │ @@ -198280,15 +198280,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #25 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 9ba7a8 │ │ │ │ + bl 9ba778 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq 30a6cc │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -198296,33 +198296,33 @@ │ │ │ │ bhi 30a6cc │ │ │ │ sub r3, r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi 30a7c4 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 9ba7a8 │ │ │ │ + bl 9ba778 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r2, r2, #8 │ │ │ │ - bl 6e4b94 │ │ │ │ + bl 6e4b64 │ │ │ │ ldr ip, [pc, #240] @ 30a7e8 │ │ │ │ ldr r2, [pc, #240] @ 30a7ec │ │ │ │ ldr r1, [pc, #240] @ 30a7f0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 6e6260 │ │ │ │ + bl 6e6230 │ │ │ │ ldr r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq 30a7ac │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ bne 30a730 │ │ │ │ @@ -198364,17 +198364,17 @@ │ │ │ │ add r0, r0, r2 │ │ │ │ mov r2, #8 │ │ │ │ bl 249644 │ │ │ │ b 30a6dc │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r0, sl, r8, asr #9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r2, r8, lsr #28 │ │ │ │ - rsbeq ip, sp, r4, asr r1 │ │ │ │ - rsbeq ip, sp, r0, ror r1 │ │ │ │ + strdeq r1, [r2], r8 │ │ │ │ + rsbeq ip, sp, r4, lsr #2 │ │ │ │ + rsbeq ip, sp, r0, asr #2 │ │ │ │ addseq r0, sl, ip, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #228] @ 30a8f4 │ │ │ │ ldr r7, [pc, #228] @ 30a8f8 │ │ │ │ @@ -198383,15 +198383,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #224 @ 0xe0 │ │ │ │ ldr r3, [pc, #212] @ 30a900 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r8, [pc, #196] @ 30a904 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r5, [r0, #408] @ 0x198 │ │ │ │ cmp r5, #0 │ │ │ │ bne 30a8d4 │ │ │ │ ldr r3, [pc, #180] @ 30a908 │ │ │ │ mov r6, r0 │ │ │ │ @@ -198431,22 +198431,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 30a914 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248828 │ │ │ │ - addeq r1, r2, r0, lsl sp │ │ │ │ - rsbeq fp, sp, r8, asr sp │ │ │ │ - rsbeq fp, sp, r0, ror #26 │ │ │ │ + addeq r1, r2, r0, ror #25 │ │ │ │ + rsbeq fp, sp, r8, lsr #26 │ │ │ │ + rsbeq fp, sp, r0, lsr sp │ │ │ │ andeq r0, r0, r1, asr #10 │ │ │ │ addseq r0, sl, r0, ror #5 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbeq sp, ip, r0, lsr r2 │ │ │ │ - rsbeq ip, sp, r4, ror r0 │ │ │ │ + rsbeq sp, ip, r0, lsl #4 │ │ │ │ + rsbeq ip, sp, r4, asr #32 │ │ │ │ andeq r0, r0, r9, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #256] @ 30aa30 │ │ │ │ ldr r2, [pc, #256] @ 30aa34 │ │ │ │ @@ -198461,15 +198461,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r9, [r5, #148] @ 0x94 │ │ │ │ cmp r9, #0 │ │ │ │ beq 30a99c │ │ │ │ ldr r0, [r9, #8] │ │ │ │ - bl 6e3334 │ │ │ │ + bl 6e3304 │ │ │ │ cmp r0, #0 │ │ │ │ beq 30a99c │ │ │ │ ldrb r3, [r5, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ bne 30a9a8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ @@ -198480,15 +198480,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 309548 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ add r7, r9, #25 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 9baa24 │ │ │ │ + bl 9ba9f4 │ │ │ │ ldr r3, [r9, #12] │ │ │ │ mov r6, r0 │ │ │ │ b 30aa0c │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ sub r2, r2, r3 │ │ │ │ cmp r2, r4 │ │ │ │ @@ -198512,15 +198512,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 30a638 │ │ │ │ cmp r4, #0 │ │ │ │ bne 30a95c │ │ │ │ b 30a99c │ │ │ │ addseq r0, sl, ip, ror #3 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbeq sp, ip, r8, asr #2 │ │ │ │ + rsbeq sp, ip, r8, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r0 │ │ │ │ add fp, r0, #116 @ 0x74 │ │ │ │ ldr r0, [pc, #964] @ 30ae20 │ │ │ │ @@ -198542,15 +198542,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ blx r3 │ │ │ │ ldr r4, [r6, #148] @ 0x94 │ │ │ │ cmp r4, #0 │ │ │ │ beq 30ab6c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 6e3334 │ │ │ │ + bl 6e3304 │ │ │ │ ldr r9, [pc, #888] @ 30ae34 │ │ │ │ ldr r8, [pc, #888] @ 30ae38 │ │ │ │ ldr sl, [pc, #888] @ 30ae3c │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r9, #208 @ 0xd0 │ │ │ │ add r8, r8, #208 @ 0xd0 │ │ │ │ @@ -198617,29 +198617,29 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 30adb4 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r3, sp, r3 │ │ │ │ - bl 9ba7a8 │ │ │ │ + bl 9ba778 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 6e4b94 │ │ │ │ + bl 6e4b64 │ │ │ │ ldr r2, [pc, #588] @ 30ae44 │ │ │ │ ldr r1, [pc, #588] @ 30ae48 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 6e6260 │ │ │ │ + bl 6e6230 │ │ │ │ ldr r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq 30ad94 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r4, r3 │ │ │ │ bne 30ac24 │ │ │ │ @@ -198653,15 +198653,15 @@ │ │ │ │ bl 248b1c │ │ │ │ mov r0, r4 │ │ │ │ bl 248b1c │ │ │ │ ldr r4, [r6, #148] @ 0x94 │ │ │ │ cmp r4, #0 │ │ │ │ beq 30ab6c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 6e3334 │ │ │ │ + bl 6e3304 │ │ │ │ cmp r0, #0 │ │ │ │ bne 30aadc │ │ │ │ ldr r2, [pc, #460] @ 30ae4c │ │ │ │ ldr r3, [pc, #416] @ 30ae24 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -198681,28 +198681,28 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 30ade8 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r3, sp, r3 │ │ │ │ - bl 9ba7a8 │ │ │ │ + bl 9ba778 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 6e4b94 │ │ │ │ + bl 6e4b64 │ │ │ │ ldr r1, [pc, #344] @ 30ae50 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ str r9, [sp] │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 6e6260 │ │ │ │ + bl 6e6230 │ │ │ │ ldr r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq 30adc8 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r4, r3 │ │ │ │ bne 30ad20 │ │ │ │ @@ -198722,15 +198722,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r7, r4, #25 │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ mov r3, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #4 │ │ │ │ - bl 9ba87c │ │ │ │ + bl 9ba84c │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ strb r3, [r4, #24] │ │ │ │ b 30aafc │ │ │ │ ldr r2, [r4] │ │ │ │ str r2, [r6, #148] @ 0x94 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -198766,26 +198766,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ ldrheq r0, [sl], ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r0, sl, r8, lsr #1 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbeq sp, ip, r4 │ │ │ │ - addeq r1, r2, r4, ror #20 │ │ │ │ - addeq r1, r2, r0, ror #20 │ │ │ │ - @ instruction: 0x006dbd90 │ │ │ │ + ldrdeq ip, [ip], #-244 @ 0xffffff0c @ │ │ │ │ + addeq r1, r2, r4, lsr sl │ │ │ │ + addeq r1, r2, r0, lsr sl │ │ │ │ + rsbeq fp, sp, r0, ror #26 │ │ │ │ addseq pc, r9, r8, lsr #31 │ │ │ │ - rsbeq fp, sp, r0, ror #24 │ │ │ │ - rsbeq fp, sp, ip, ror ip │ │ │ │ + rsbeq fp, sp, r0, lsr ip │ │ │ │ + rsbeq fp, sp, ip, asr #24 │ │ │ │ umullseq pc, r9, ip, lr @ │ │ │ │ - rsbeq fp, sp, r8, lsl #23 │ │ │ │ - addeq r1, r2, ip, lsl r7 │ │ │ │ - rsbeq fp, sp, r4, ror #14 │ │ │ │ - rsbeq fp, sp, ip, asr fp │ │ │ │ + rsbeq fp, sp, r8, asr fp │ │ │ │ + addeq r1, r2, ip, ror #13 │ │ │ │ + rsbeq fp, sp, r4, lsr r7 │ │ │ │ + rsbeq fp, sp, ip, lsr #22 │ │ │ │ muleq r0, r4, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #616] @ 30b0e8 │ │ │ │ @@ -198811,15 +198811,15 @@ │ │ │ │ beq 30aed8 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #7 │ │ │ │ bhi 30af54 │ │ │ │ mov r8, #8 │ │ │ │ mov r2, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9ba87c │ │ │ │ + bl 9ba84c │ │ │ │ cmp r0, r8 │ │ │ │ mov r2, r0 │ │ │ │ beq 30af64 │ │ │ │ ldr r3, [pc, #504] @ 30b0f4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ @@ -198889,25 +198889,25 @@ │ │ │ │ b 30af10 │ │ │ │ ldr r9, [pc, #260] @ 30b110 │ │ │ │ add r9, pc, r9 │ │ │ │ b 30af80 │ │ │ │ ldr r0, [pc, #252] @ 30b114 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ b 30af08 │ │ │ │ bl 523038 │ │ │ │ b 30affc │ │ │ │ ldr r1, [pc, #228] @ 30b118 │ │ │ │ ldr r0, [pc, #228] @ 30b11c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ add r1, r1, #268 @ 0x10c │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 30af08 │ │ │ │ ldr r3, [pc, #204] @ 30b120 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30af94 │ │ │ │ ldr r3, [pc, #140] @ 30b0f4 │ │ │ │ @@ -198923,49 +198923,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 30b128 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 30af94 │ │ │ │ ldr r0, [pc, #88] @ 30b12c │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 30af94 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ umullseq pc, r9, r8, ip @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq pc, r9, ip, asr ip @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r8, r0, r1 │ │ │ │ addseq pc, r9, r4, lsl #24 │ │ │ │ - strheq fp, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq fp, sp, r8, lsl #11 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbeq ip, ip, ip, asr #21 │ │ │ │ - rsbeq fp, sp, r4, lsl r5 │ │ │ │ - rsbeq fp, sp, r8, asr #20 │ │ │ │ - strdeq r1, [r2], r0 │ │ │ │ - rsbeq fp, sp, r0, ror #18 │ │ │ │ + @ instruction: 0x006cca9c │ │ │ │ + rsbeq fp, sp, r4, ror #9 │ │ │ │ + rsbeq fp, sp, r8, lsl sl │ │ │ │ + addeq r1, r2, r0, asr #9 │ │ │ │ + rsbeq fp, sp, r0, lsr r9 │ │ │ │ andeq r1, r0, ip, ror r2 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq fp, sp, ip, lsl r9 │ │ │ │ - rsbeq fp, sp, r0, asr r9 │ │ │ │ + rsbeq fp, sp, ip, ror #17 │ │ │ │ + rsbeq fp, sp, r0, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [pc, #688] @ 30b3f8 │ │ │ │ ldr lr, [pc, #688] @ 30b3fc │ │ │ │ ldr ip, [pc, #688] @ 30b400 │ │ │ │ @@ -198981,22 +198981,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #848 @ 0x350 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ mov ip, #0 │ │ │ │ mov r9, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #28] │ │ │ │ ldr sl, [pc, #620] @ 30b40c │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e3334 │ │ │ │ + bl 6e3304 │ │ │ │ cmp r0, r4 │ │ │ │ bne 30b1f4 │ │ │ │ ldr r2, [pc, #596] @ 30b410 │ │ │ │ ldr r3, [pc, #576] @ 30b400 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -199025,29 +199025,29 @@ │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r8, [r0] │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3] │ │ │ │ str r0, [r5, #412] @ 0x19c │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e9de0 │ │ │ │ + bl 6e9db0 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 30b354 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq 30b264 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi 30b340 │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #28 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9ba87c │ │ │ │ + bl 9ba84c │ │ │ │ cmp r0, #4 │ │ │ │ bne 30b214 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r5, #356] @ 0x164 │ │ │ │ cmp r3, r2 │ │ │ │ bcs 30b214 │ │ │ │ ldr r2, [r5, #328] @ 0x148 │ │ │ │ @@ -199067,15 +199067,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ blx ip │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 9baa24 │ │ │ │ + bl 9ba9f4 │ │ │ │ mov r2, r0 │ │ │ │ add r0, r0, #28 │ │ │ │ str r2, [sp, #16] │ │ │ │ bl 248810 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ sub r2, r2, #4 │ │ │ │ @@ -199123,42 +199123,42 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 30b42c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 30b208 │ │ │ │ ldr r0, [pc, #68] @ 30b430 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 30b208 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - ldrdeq r1, [r2], r8 │ │ │ │ + addeq r1, r2, r8, lsr #7 │ │ │ │ addseq pc, r9, r8, asr #19 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq fp, sp, r4, lsl #8 │ │ │ │ - rsbeq fp, sp, r8, lsl r4 │ │ │ │ + ldrdeq fp, [sp], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq fp, sp, r8, ror #7 │ │ │ │ addseq pc, r9, r0, lsl #19 │ │ │ │ addseq pc, r9, r0, ror #18 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbeq ip, ip, r8, asr #15 │ │ │ │ + @ instruction: 0x006cc798 │ │ │ │ andeq r4, r0, ip, lsl #20 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq fp, sp, r0, lsr #13 │ │ │ │ - ldrdeq fp, [sp], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq fp, sp, r0, ror r6 │ │ │ │ + rsbeq fp, sp, r4, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #3276] @ 30c118 │ │ │ │ ldr r3, [pc, #3276] @ 30c11c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -199201,15 +199201,15 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ b 30b570 │ │ │ │ mov r7, #4 │ │ │ │ mov r2, #0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9ba87c │ │ │ │ + bl 9ba84c │ │ │ │ cmp r0, r7 │ │ │ │ beq 30b5a4 │ │ │ │ ldr r3, [pc, #3116] @ 30c13c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 30b89c │ │ │ │ @@ -199279,30 +199279,30 @@ │ │ │ │ beq 30b628 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #3 │ │ │ │ bhi 30b888 │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ - bl 9ba7a8 │ │ │ │ + bl 9ba778 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r2, r2, #4 │ │ │ │ - bl 6e4b94 │ │ │ │ + bl 6e4b64 │ │ │ │ ldr r1, [pc, #2800] @ 30c148 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ - bl 6e6260 │ │ │ │ + bl 6e6230 │ │ │ │ b 30b51c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ @@ -199395,15 +199395,15 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #23 │ │ │ │ bhi 30ba98 │ │ │ │ mov r4, #24 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9ba87c │ │ │ │ + bl 9ba84c │ │ │ │ cmp r0, r4 │ │ │ │ beq 30baa8 │ │ │ │ ldr r3, [pc, #2340] @ 30c13c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 30bbc4 │ │ │ │ @@ -199438,15 +199438,15 @@ │ │ │ │ bl 249644 │ │ │ │ b 30b638 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #2224] @ 30c158 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 30b51c │ │ │ │ sub r3, sl, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 30b980 │ │ │ │ ldr r3, [pc, #2160] @ 30c13c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -199482,26 +199482,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2032] @ 30c168 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 30b8d8 │ │ │ │ ldr r0, [pc, #2020] @ 30c16c │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ b 30b824 │ │ │ │ ldr r3, [pc, #2004] @ 30c170 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30b5c0 │ │ │ │ ldr r3, [pc, #1932] @ 30c13c │ │ │ │ @@ -199520,49 +199520,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1884] @ 30c174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 30b5c0 │ │ │ │ mov sl, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov r2, sl │ │ │ │ str sl, [sp] │ │ │ │ - bl 9ba87c │ │ │ │ + bl 9ba84c │ │ │ │ cmp r0, sl │ │ │ │ beq 30b6b8 │ │ │ │ ldr r3, [pc, #1784] @ 30c13c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 30b824 │ │ │ │ ldr r1, [pc, #1824] @ 30c178 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1820] @ 30c17c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, sl │ │ │ │ add r1, r1, #408 @ 0x198 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 30b824 │ │ │ │ mov r2, #4 │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ str r2, [sp] │ │ │ │ - bl 9ba87c │ │ │ │ + bl 9ba84c │ │ │ │ cmp r0, #4 │ │ │ │ ldrne r0, [pc, #1728] @ 30c150 │ │ │ │ bne 30b7a4 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ b 30b79c │ │ │ │ ldr r1, [r0] │ │ │ │ mov r2, #24 │ │ │ │ @@ -199579,29 +199579,29 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ b 30b604 │ │ │ │ ldr r7, [pc, #1700] @ 30c180 │ │ │ │ mov r1, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ ldr r3, [pc, #1684] @ 30c184 │ │ │ │ ldr r2, [pc, #1684] @ 30c188 │ │ │ │ ldr r1, [pc, #1684] @ 30c18c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ - bl 6e7a28 │ │ │ │ + bl 6e79f8 │ │ │ │ b 30b824 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 30bd00 │ │ │ │ ldrb r3, [sl, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 30bce4 │ │ │ │ @@ -199625,32 +199625,32 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 309548 │ │ │ │ b 30b748 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1536] @ 30c198 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 30b5c0 │ │ │ │ ldr r0, [pc, #1520] @ 30c19c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 30b8d8 │ │ │ │ ldr r0, [pc, #1508] @ 30c1a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 30b904 │ │ │ │ ldr r1, [pc, #1496] @ 30c1a4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1492] @ 30c1a8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ add r1, r1, #372 @ 0x174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 30b824 │ │ │ │ ldr r3, [pc, #1468] @ 30c1ac │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30bab8 │ │ │ │ ldr r3, [pc, #1336] @ 30c13c │ │ │ │ @@ -199666,22 +199666,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1364] @ 30c1b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 30bab8 │ │ │ │ ldr r3, [pc, #1352] @ 30c1b4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30b6c8 │ │ │ │ ldr r3, [pc, #1212] @ 30c13c │ │ │ │ @@ -199697,30 +199697,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1248] @ 30c1b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ b 30b6c8 │ │ │ │ ldr r7, [pc, #1232] @ 30c1bc │ │ │ │ add r7, pc, r7 │ │ │ │ b 30bb44 │ │ │ │ ldr r0, [pc, #1224] @ 30c1c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 30b8d8 │ │ │ │ ldr r3, [pc, #1212] @ 30c1c4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30bb30 │ │ │ │ ldr r3, [pc, #1056] @ 30c13c │ │ │ │ @@ -199736,38 +199736,38 @@ │ │ │ │ beq 30bda8 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1108] @ 30c1c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 30bb30 │ │ │ │ ldr r0, [pc, #1096] @ 30c1cc │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 30bab8 │ │ │ │ ldr r0, [pc, #1080] @ 30c1d0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ b 30b6c8 │ │ │ │ ldr r0, [pc, #1060] @ 30c1d4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 30bb30 │ │ │ │ ldr r2, [pc, #1044] @ 30c1d8 │ │ │ │ ldr r3, [pc, #852] @ 30c11c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ @@ -199803,44 +199803,44 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #15 │ │ │ │ bhi 30bea8 │ │ │ │ mov r3, sl │ │ │ │ mov sl, #16 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9ba87c │ │ │ │ + bl 9ba84c │ │ │ │ cmp r0, sl │ │ │ │ mov r2, r0 │ │ │ │ beq 30beb8 │ │ │ │ ldr r3, [pc, #704] @ 30c13c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 30c050 │ │ │ │ ldr r1, [pc, #844] @ 30c1dc │ │ │ │ ldr r0, [pc, #844] @ 30c1e0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, sl │ │ │ │ add r1, r1, #344 @ 0x158 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 30c050 │ │ │ │ ldr r1, [r0] │ │ │ │ mov r2, #16 │ │ │ │ mov r0, sl │ │ │ │ bl 249644 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ ldr sl, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 9baa24 │ │ │ │ + bl 9ba9f4 │ │ │ │ mul r3, sl, r4 │ │ │ │ add r3, r3, #4 │ │ │ │ cmp r0, r3 │ │ │ │ bcc 30c028 │ │ │ │ mov r1, #32 │ │ │ │ mov r0, r4 │ │ │ │ bl 2489c0 │ │ │ │ @@ -199912,28 +199912,28 @@ │ │ │ │ str r3, [r0, #16] │ │ │ │ str r1, [r0, #12] │ │ │ │ ldr r1, [r2, #16] │ │ │ │ ldr r0, [r2, #32] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #4 │ │ │ │ mov r3, sl │ │ │ │ - bl 9ba7a8 │ │ │ │ + bl 9ba778 │ │ │ │ mov r0, sl │ │ │ │ bl 248b1c │ │ │ │ b 30b604 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 9baa24 │ │ │ │ + bl 9ba9f4 │ │ │ │ mov r2, #32 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 30c1ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ mov sl, #0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [pc, #240] @ 30c150 │ │ │ │ mov r0, sl │ │ │ │ str r3, [r2, #12] │ │ │ │ bl 248b1c │ │ │ │ b 30b604 │ │ │ │ @@ -199956,90 +199956,90 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 30bf60 │ │ │ │ ldr r0, [pc, #260] @ 30c1f4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr sl, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ b 30c054 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r1, r8 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 30bf60 │ │ │ │ @ instruction: 0x0099f6d0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq pc, r9, r0, asr #13 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - strdeq ip, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ - addeq r1, r2, r0, rrx │ │ │ │ - rsbeq fp, sp, r4, lsl #7 │ │ │ │ - addeq r1, r2, r0, asr r0 │ │ │ │ + rsbeq ip, ip, ip, asr #11 │ │ │ │ + addeq r1, r2, r0, lsr r0 │ │ │ │ + rsbeq fp, sp, r4, asr r3 │ │ │ │ + addeq r1, r2, r0, lsr #32 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - addeq r0, r2, r6, asr #30 │ │ │ │ - rsbeq fp, sp, r8, lsr #4 │ │ │ │ - @ instruction: 0x006cc39c │ │ │ │ + addeq r0, r2, r6, lsl pc │ │ │ │ + strdeq fp, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq ip, ip, ip, ror #6 │ │ │ │ andeq r8, r0, r1 │ │ │ │ addseq pc, r9, r0, asr #5 │ │ │ │ - rsbeq fp, sp, ip, ror #1 │ │ │ │ + strheq fp, [sp], #-12 @ │ │ │ │ andeq r8, r0, r2 │ │ │ │ andeq r2, r0, r0, lsl ip │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq fp, sp, r8, lsl r5 │ │ │ │ - rsbeq fp, sp, r8, lsl #11 │ │ │ │ + rsbeq fp, sp, r8, ror #9 │ │ │ │ + rsbeq fp, sp, r8, asr r5 │ │ │ │ andeq r4, r0, r0, lsr #26 │ │ │ │ - ldrdeq fp, [sp], #-12 @ │ │ │ │ - addeq r0, r2, r8, asr #21 │ │ │ │ - rsbeq sl, sp, r0, lsr pc │ │ │ │ - rsbeq fp, sp, ip, ror #5 │ │ │ │ - addeq r0, r2, r0, lsr sl │ │ │ │ - rsbeq sl, sp, r0, ror #26 │ │ │ │ - rsbeq sl, sp, ip, ror sp │ │ │ │ + rsbeq fp, sp, ip, lsr #1 │ │ │ │ + umulleq r0, r2, r8, sl │ │ │ │ + rsbeq sl, sp, r0, lsl #30 │ │ │ │ + strheq fp, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ + addeq r0, r2, r0, lsl #20 │ │ │ │ + rsbeq sl, sp, r0, lsr sp │ │ │ │ + rsbeq sl, sp, ip, asr #26 │ │ │ │ @ instruction: 0xffffe7c4 │ │ │ │ - rsbeq fp, ip, r4, asr #30 │ │ │ │ - @ instruction: 0x006daf9c │ │ │ │ - rsbeq sl, sp, r4, asr #31 │ │ │ │ - @ instruction: 0x006db29c │ │ │ │ - addeq r0, r2, r4, asr r9 │ │ │ │ - strheq sl, [sp], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq fp, ip, r4, lsl pc │ │ │ │ + rsbeq sl, sp, ip, ror #30 │ │ │ │ + @ instruction: 0x006daf94 │ │ │ │ + rsbeq fp, sp, ip, ror #4 │ │ │ │ + addeq r0, r2, r4, lsr #18 │ │ │ │ + rsbeq sl, sp, ip, lsl #27 │ │ │ │ andeq r1, r0, ip, lsr #13 │ │ │ │ - rsbeq fp, sp, r8, lsl r0 │ │ │ │ + rsbeq sl, sp, r8, ror #31 │ │ │ │ andeq r3, r0, r8, lsr #3 │ │ │ │ - rsbeq fp, sp, r0, asr r0 │ │ │ │ + rsbeq fp, sp, r0, lsr #32 │ │ │ │ @ instruction: 0xffffe948 │ │ │ │ - rsbeq fp, sp, r0, ror #3 │ │ │ │ + strheq fp, [sp], #-16 @ │ │ │ │ andeq r1, r0, r4, asr ip │ │ │ │ - rsbeq fp, sp, r4, ror r0 │ │ │ │ - rsbeq sl, sp, ip, asr #30 │ │ │ │ - rsbeq sl, sp, r4, ror #31 │ │ │ │ - rsbeq fp, sp, r4, ror r0 │ │ │ │ + rsbeq fp, sp, r4, asr #32 │ │ │ │ + rsbeq sl, sp, ip, lsl pc │ │ │ │ + strheq sl, [sp], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq fp, sp, r4, asr #32 │ │ │ │ addseq lr, r9, r8, asr sp │ │ │ │ - umulleq r0, r2, r4, r6 │ │ │ │ - strdeq sl, [sp], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq sl, sp, ip, lsl sp │ │ │ │ - strheq sl, [sp], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq sl, sp, r8, asr fp │ │ │ │ + addeq r0, r2, r4, ror #12 │ │ │ │ + rsbeq sl, sp, ip, asr #21 │ │ │ │ + rsbeq sl, sp, ip, ror #25 │ │ │ │ + rsbeq sl, sp, r8, lsl #25 │ │ │ │ + rsbeq sl, sp, r8, lsr #22 │ │ │ │ andeq r1, r0, ip, lsl #12 │ │ │ │ - rsbeq sl, sp, r0, ror r9 │ │ │ │ + rsbeq sl, sp, r0, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #736] @ 30c4f0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -200054,27 +200054,27 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #700] @ 30c500 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #680] @ 30c504 │ │ │ │ ldr r1, [pc, #680] @ 30c508 │ │ │ │ add r4, r4, #440 @ 0x1b8 │ │ │ │ ldr r3, [pc, #676] @ 30c50c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ ldr r9, [pc, #664] @ 30c510 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #348] @ 0x15c │ │ │ │ bl 545244 │ │ │ │ ldr r3, [pc, #636] @ 30c514 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -200127,15 +200127,15 @@ │ │ │ │ bl 309548 │ │ │ │ ldrb r5, [r4, #32] │ │ │ │ cmp r5, #0 │ │ │ │ beq 30c420 │ │ │ │ cmp r5, #1 │ │ │ │ beq 30c43c │ │ │ │ mov r0, r8 │ │ │ │ - bl 98f378 │ │ │ │ + bl 98f348 │ │ │ │ mov r0, r4 │ │ │ │ bl 248b1c │ │ │ │ ldr r3, [r6, #328] @ 0x148 │ │ │ │ ldr r2, [r6, #356] @ 0x164 │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r2, r7 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ @@ -200148,36 +200148,36 @@ │ │ │ │ ldr r0, [r6, #328] @ 0x148 │ │ │ │ bl 248b1c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #328] @ 0x148 │ │ │ │ add r0, r6, #332 @ 0x14c │ │ │ │ bl 5238b0 │ │ │ │ add r0, r6, #368 @ 0x170 │ │ │ │ - bl 98f378 │ │ │ │ + bl 98f348 │ │ │ │ ldr r0, [r6, #304] @ 0x130 │ │ │ │ - bl 6e5e20 │ │ │ │ + bl 6e5df0 │ │ │ │ ldr r0, [r6, #308] @ 0x134 │ │ │ │ - bl 6e5e20 │ │ │ │ + bl 6e5df0 │ │ │ │ ldr r0, [r6, #312] @ 0x138 │ │ │ │ - bl 6e5e20 │ │ │ │ + bl 6e5df0 │ │ │ │ ldr r0, [r6, #316] @ 0x13c │ │ │ │ - bl 6e5e20 │ │ │ │ + bl 6e5df0 │ │ │ │ ldr r2, [pc, #308] @ 30c528 │ │ │ │ ldr r3, [pc, #256] @ 30c4f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 30c4ec │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 6e69a4 │ │ │ │ + b 6e6974 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r0, [r3] │ │ │ │ add r0, r0, #332 @ 0x14c │ │ │ │ bl 520860 │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ b 30c370 │ │ │ │ @@ -200207,49 +200207,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 30c538 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 30c2a4 │ │ │ │ ldr r0, [pc, #92] @ 30c53c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 30c2a4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - addeq r0, r2, r4, lsl r3 │ │ │ │ + addeq r0, r2, r4, ror #5 │ │ │ │ @ instruction: 0x0099e8f8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq sl, sp, r0, lsr #12 │ │ │ │ - rsbeq sl, sp, r8, lsr r6 │ │ │ │ - rsbeq sl, sp, r0, lsl r3 │ │ │ │ - rsbeq sl, sp, r4, lsr #6 │ │ │ │ + strdeq sl, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq sl, sp, r8, lsl #12 │ │ │ │ + rsbeq sl, sp, r0, ror #5 │ │ │ │ + strdeq sl, [sp], #-36 @ 0xffffffdc @ │ │ │ │ andeq r0, r0, lr, lsl r5 │ │ │ │ addseq lr, r9, r8, lsr #17 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbeq fp, ip, r0, asr #15 │ │ │ │ + @ instruction: 0x006cb790 │ │ │ │ @ instruction: 0xffffe354 │ │ │ │ @ instruction: 0xffffe024 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ addseq lr, r9, r8, lsr #14 │ │ │ │ andeq r4, r0, r8, ror #27 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sl, sp, ip, ror #20 │ │ │ │ - @ instruction: 0x006daa90 │ │ │ │ + rsbeq sl, sp, ip, lsr sl │ │ │ │ + rsbeq sl, sp, r0, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1132] @ 30c9c4 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1128] @ 30c9c8 │ │ │ │ @@ -200275,26 +200275,26 @@ │ │ │ │ add r3, r5, #464 @ 0x1d0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1056] @ 30c9e0 │ │ │ │ addeq r6, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #1044] @ 30c9e4 │ │ │ │ ldr r1, [pc, #1044] @ 30c9e8 │ │ │ │ add r5, r5, #208 @ 0xd0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #1008] @ 30c9ec │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ @@ -200339,15 +200339,15 @@ │ │ │ │ ldr r0, [r4, #356] @ 0x164 │ │ │ │ bl 2489c0 │ │ │ │ ldr r3, [r4, #328] @ 0x148 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, #25 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e6a20 │ │ │ │ + bl 6e69f0 │ │ │ │ ldr r3, [pc, #808] @ 30c9f8 │ │ │ │ strh r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #800] @ 30c9fc │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r4, #324] @ 0x144 │ │ │ │ mov r3, #8192 @ 0x2000 │ │ │ │ @@ -200355,37 +200355,37 @@ │ │ │ │ mov r3, #2048 @ 0x800 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, #7 │ │ │ │ strb r3, [sp, #58] @ 0x3a │ │ │ │ - bl 6e5d74 │ │ │ │ + bl 6e5d44 │ │ │ │ ldr r2, [pc, #752] @ 30ca00 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #304] @ 0x130 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e5d74 │ │ │ │ + bl 6e5d44 │ │ │ │ ldr r2, [pc, #732] @ 30ca04 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #308] @ 0x134 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e5d74 │ │ │ │ + bl 6e5d44 │ │ │ │ ldr r2, [pc, #712] @ 30ca08 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #312] @ 0x138 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e5d74 │ │ │ │ + bl 6e5d44 │ │ │ │ mov r5, #0 │ │ │ │ str r0, [r4, #316] @ 0x13c │ │ │ │ add r0, r4, #368 @ 0x170 │ │ │ │ - bl 98f320 │ │ │ │ + bl 98f2f0 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r3, #396]! @ 0x18c │ │ │ │ str r3, [r4, #400] @ 0x190 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r3, #408]! @ 0x198 │ │ │ │ str r3, [r4, #412] @ 0x19c │ │ │ │ ldr r3, [r4, #356] @ 0x164 │ │ │ │ @@ -200415,36 +200415,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #564] @ 30ca18 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ mov r0, r7 │ │ │ │ bl 30c1f8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 997cb4 │ │ │ │ + bl 997c84 │ │ │ │ b 30c84c │ │ │ │ ldr r3, [pc, #516] @ 30ca1c │ │ │ │ ldr ip, [pc, #516] @ 30ca20 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #512] @ 30ca24 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #504] @ 30ca28 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 997cb4 │ │ │ │ + bl 997c84 │ │ │ │ ldr r2, [pc, #472] @ 30ca2c │ │ │ │ ldr r3, [pc, #368] @ 30c9c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -200465,28 +200465,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #396] @ 30ca3c │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 30c840 │ │ │ │ ldr r3, [pc, #372] @ 30ca40 │ │ │ │ ldr ip, [pc, #372] @ 30ca44 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #368] @ 30ca48 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #360] @ 30ca4c │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 30c840 │ │ │ │ ldr r3, [pc, #336] @ 30ca50 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 30c628 │ │ │ │ ldr r3, [pc, #320] @ 30ca54 │ │ │ │ @@ -200501,89 +200501,89 @@ │ │ │ │ beq 30c9ac │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 30ca5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 30c628 │ │ │ │ ldr r1, [pc, #232] @ 30ca60 │ │ │ │ ldr r3, [pc, #232] @ 30ca64 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #228] @ 30ca68 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #224] @ 30ca6c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ ldr r2, [pc, #208] @ 30ca70 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 30c7f8 │ │ │ │ ldr r0, [pc, #192] @ 30ca74 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 30c628 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r9, r0, asr #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq lr, r9, r0, lsr #11 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - umulleq pc, r1, r0, pc @ │ │ │ │ - ldrdeq r9, [sp], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r9, sp, r8, asr #31 │ │ │ │ + addeq pc, r1, r0, ror #30 │ │ │ │ + rsbeq r9, sp, ip, lsr #31 │ │ │ │ + @ instruction: 0x006d9f98 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ - rsbeq sl, sp, r0, lsl #5 │ │ │ │ - rsbeq sl, sp, ip, lsr #5 │ │ │ │ + rsbeq sl, sp, r0, asr r2 │ │ │ │ + rsbeq sl, sp, ip, ror r2 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - strdeq sl, [sp], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq sl, sp, r8, asr #19 │ │ │ │ @ instruction: 0xffffd244 │ │ │ │ andeq r0, r0, r2, lsl #10 │ │ │ │ andeq r0, r0, r4, lsl #7 │ │ │ │ @ instruction: 0xffffd01c │ │ │ │ @ instruction: 0xffffea00 │ │ │ │ andeq r0, r0, ip, ror #10 │ │ │ │ - addeq pc, r1, r0, asr sp @ │ │ │ │ - rsbeq sl, sp, r8, lsl #17 │ │ │ │ - @ instruction: 0x006d9d90 │ │ │ │ + addeq pc, r1, r0, lsr #26 │ │ │ │ + rsbeq sl, sp, r8, asr r8 │ │ │ │ + rsbeq r9, sp, r0, ror #26 │ │ │ │ andeq r0, r0, r7, asr #8 │ │ │ │ - addeq pc, r1, r4, lsl #26 │ │ │ │ - rsbeq sl, sp, r8, lsl #16 │ │ │ │ - rsbeq r9, sp, r0, asr #26 │ │ │ │ + ldrdeq pc, [r1], r4 │ │ │ │ + ldrdeq sl, [sp], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r9, sp, r0, lsl sp │ │ │ │ andeq r0, r0, sl, lsl r4 │ │ │ │ addseq lr, r9, r8, asr #5 │ │ │ │ - addeq pc, r1, r0, lsl #25 │ │ │ │ - rsbeq sl, sp, r0, asr r7 │ │ │ │ - rsbeq r9, sp, r0, asr #25 │ │ │ │ + addeq pc, r1, r0, asr ip @ │ │ │ │ + rsbeq sl, sp, r0, lsr #14 │ │ │ │ + @ instruction: 0x006d9c90 │ │ │ │ andeq r0, r0, sp, lsl #8 │ │ │ │ - addeq pc, r1, ip, asr #24 │ │ │ │ - rsbeq sl, sp, r8, lsr r7 │ │ │ │ - rsbeq r9, sp, ip, lsl #25 │ │ │ │ + addeq pc, r1, ip, lsl ip @ │ │ │ │ + rsbeq sl, sp, r8, lsl #14 │ │ │ │ + rsbeq r9, sp, ip, asr ip │ │ │ │ andeq r0, r0, r3, lsl r4 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sl, sp, r4, lsr r6 │ │ │ │ - rsbeq r9, sp, ip, ror #23 │ │ │ │ - umulleq pc, r1, r8, fp @ │ │ │ │ - rsbeq sl, sp, r4, lsl r7 │ │ │ │ - ldrdeq r9, [sp], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq sl, sp, r4, lsl #12 │ │ │ │ + strheq r9, [sp], #-188 @ 0xffffff44 @ │ │ │ │ + addeq pc, r1, r8, ror #22 │ │ │ │ + rsbeq sl, sp, r4, ror #13 │ │ │ │ + rsbeq r9, sp, r4, lsr #23 │ │ │ │ andeq r0, r0, lr, asr #8 │ │ │ │ - rsbeq sl, sp, r8, lsl r6 │ │ │ │ + rsbeq sl, sp, r8, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #488] @ 30cc78 │ │ │ │ ldr ip, [pc, #488] @ 30cc7c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -200599,25 +200599,25 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #448] @ 30cc88 │ │ │ │ ldr r3, [pc, #448] @ 30cc8c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r4, [pc, #432] @ 30cc90 │ │ │ │ ldr r3, [pc, #432] @ 30cc94 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 30cbdc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e3334 │ │ │ │ + bl 6e3304 │ │ │ │ cmp r0, #0 │ │ │ │ bne 30cb4c │ │ │ │ ldr r2, [pc, #392] @ 30cc98 │ │ │ │ ldr r3, [pc, #364] @ 30cc80 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -200631,15 +200631,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e9de0 │ │ │ │ + bl 6e9db0 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 30cba8 │ │ │ │ mov r8, #32768 @ 0x8000 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, #28 │ │ │ │ bl 248810 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ @@ -200649,15 +200649,15 @@ │ │ │ │ ldr r2, [r6, #400] @ 0x190 │ │ │ │ mov r3, r0 │ │ │ │ add ip, r0, #20 │ │ │ │ str r2, [r0, #24] │ │ │ │ str r3, [r2] │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r6, #400] @ 0x190 │ │ │ │ - bl 6e9de0 │ │ │ │ + bl 6e9db0 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 30cb68 │ │ │ │ ldr r2, [pc, #236] @ 30cc9c │ │ │ │ ldr r3, [pc, #204] @ 30cc80 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -200687,46 +200687,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 30ccac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 30caf8 │ │ │ │ ldr r0, [pc, #76] @ 30ccb0 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 30caf8 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - umulleq pc, r1, r4, sl @ │ │ │ │ + addeq pc, r1, r4, ror #20 │ │ │ │ addseq lr, r9, ip, ror r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r9, sp, ip, lsr #21 │ │ │ │ - rsbeq r9, sp, r0, asr #21 │ │ │ │ + rsbeq r9, sp, ip, ror sl │ │ │ │ + @ instruction: 0x006d9a90 │ │ │ │ andeq r0, r0, r2, lsl #6 │ │ │ │ addseq lr, r9, ip, lsr r0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq lr, r9, ip │ │ │ │ addseq sp, r9, ip, ror #30 │ │ │ │ andeq r1, r0, r0, asr sp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sl, sp, r0, lsl #9 │ │ │ │ - strheq sl, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq sl, sp, r0, asr r4 │ │ │ │ + rsbeq sl, sp, r8, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r3, [pc, #660] @ 30cf60 │ │ │ │ ldr ip, [pc, #660] @ 30cf64 │ │ │ │ mov r6, r1 │ │ │ │ @@ -200742,22 +200742,22 @@ │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #620] @ 30cf70 │ │ │ │ ldr r3, [pc, #620] @ 30cf74 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr sl, [pc, #596] @ 30cf78 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e3334 │ │ │ │ + bl 6e3304 │ │ │ │ cmp r0, r4 │ │ │ │ bne 30cd7c │ │ │ │ ldr r2, [pc, #572] @ 30cf7c │ │ │ │ ldr r3, [pc, #548] @ 30cf68 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -200787,29 +200787,29 @@ │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r8, [r0] │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3] │ │ │ │ str r0, [r5, #412] @ 0x19c │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e9de0 │ │ │ │ + bl 6e9db0 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 30cebc │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq 30cdec │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi 30cea8 │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9ba87c │ │ │ │ + bl 9ba84c │ │ │ │ cmp r0, #4 │ │ │ │ bne 30cd9c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r5, #356] @ 0x164 │ │ │ │ cmp r3, r2 │ │ │ │ bcs 30cd9c │ │ │ │ ldr r2, [r5, #328] @ 0x148 │ │ │ │ @@ -200827,15 +200827,15 @@ │ │ │ │ ldr r1, [pc, #312] @ 30cf88 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #12] │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 9baa24 │ │ │ │ + bl 9ba9f4 │ │ │ │ add r0, r0, #24 │ │ │ │ bl 248810 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r3, [r1, #12] │ │ │ │ @@ -200877,43 +200877,43 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 30cf98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 30cd90 │ │ │ │ ldr r0, [pc, #72] @ 30cf9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 30cd90 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - addeq pc, r1, r4, asr r8 @ │ │ │ │ + addeq pc, r1, r4, lsr #16 │ │ │ │ addseq sp, r9, r0, asr #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r9, sp, r0, ror r8 │ │ │ │ - rsbeq r9, sp, r4, lsl #17 │ │ │ │ + rsbeq r9, sp, r0, asr #16 │ │ │ │ + rsbeq r9, sp, r4, asr r8 │ │ │ │ andeq r0, r0, r1, lsr #7 │ │ │ │ @ instruction: 0x0099ddfc │ │ │ │ @ instruction: 0x0099dddc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbeq sl, ip, r8, asr #24 │ │ │ │ + rsbeq sl, ip, r8, lsl ip │ │ │ │ muleq r0, r4, pc @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sl, sp, ip, lsl r2 │ │ │ │ - rsbeq sl, sp, r0, asr r2 │ │ │ │ + rsbeq sl, sp, ip, ror #3 │ │ │ │ + rsbeq sl, sp, r0, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ 30cfdc │ │ │ │ add r0, pc, r0 │ │ │ │ bl 502c38 │ │ │ │ @@ -200923,70 +200923,70 @@ │ │ │ │ pop {r4, lr} │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2f6430 │ │ │ │ addeq r7, fp, r4, asr #30 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsbeq sl, sp, ip, lsl r2 │ │ │ │ - rsbseq r7, r2, ip, ror #28 │ │ │ │ + rsbeq sl, sp, ip, ror #3 │ │ │ │ + rsbseq r7, r2, ip, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #256] @ 30d104 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r9, r1 │ │ │ │ - bl 74d294 │ │ │ │ + bl 74d264 │ │ │ │ ldr r7, [pc, #232] @ 30d108 │ │ │ │ add r7, pc, r7 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 30d0e4 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #216] @ 30d10c │ │ │ │ ldr r2, [pc, #216] @ 30d110 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r4, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r6, [pc, #192] @ 30d114 │ │ │ │ ldr r1, [pc, #192] @ 30d118 │ │ │ │ add ip, r4, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r0, r0, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #160 @ 0xa0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #152] @ 30d11c │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b8f8 │ │ │ │ + bl 74b8c8 │ │ │ │ ldr r1, [pc, #140] @ 30d120 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #136] @ 30d124 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #120] @ 30d128 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74d728 │ │ │ │ + bl 74d6f8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -200995,27 +200995,27 @@ │ │ │ │ ldr r1, [pc, #64] @ 30d130 │ │ │ │ ldr r0, [pc, #64] @ 30d134 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #81 @ 0x51 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - strdeq sl, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq sl, sp, r8, asr #3 │ │ │ │ addseq sp, r9, r0, lsl #22 │ │ │ │ - addeq pc, r1, r8, lsl #14 │ │ │ │ - ldrdeq sl, [sp], #-16 @ │ │ │ │ - rsbeq sl, ip, r0, asr r4 │ │ │ │ - rsbseq r7, r6, r4, ror #18 │ │ │ │ - rsbeq r2, sp, r0, ror sl │ │ │ │ - rsbeq fp, lr, ip, lsr #32 │ │ │ │ + ldrdeq pc, [r1], r8 │ │ │ │ + rsbeq sl, sp, r0, lsr #3 │ │ │ │ + rsbeq sl, ip, r0, lsr #8 │ │ │ │ + rsbseq r7, r6, r4, lsr r9 │ │ │ │ + rsbeq r2, sp, r0, asr #20 │ │ │ │ + strdeq sl, [lr], #-252 @ 0xffffff04 @ │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - addeq pc, r1, ip, asr #12 │ │ │ │ - rsbeq sl, sp, ip, lsl r1 │ │ │ │ - ldrheq sp, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ + addeq pc, r1, ip, lsl r6 @ │ │ │ │ + rsbeq sl, sp, ip, ror #1 │ │ │ │ + rsbseq sp, r3, ip, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #220] @ 30d22c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -201023,41 +201023,41 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #204] @ 30d230 │ │ │ │ ldr r1, [pc, #204] @ 30d234 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #184] @ 30d238 │ │ │ │ ldr r1, [pc, #184] @ 30d23c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #107 @ 0x6b │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #64 @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #152] @ 30d240 │ │ │ │ ldr r1, [pc, #152] @ 30d244 │ │ │ │ add r4, r4, #84 @ 0x54 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [pc, #120] @ 30d248 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #96] @ 30d24c │ │ │ │ ldr r3, [pc, #96] @ 30d250 │ │ │ │ ldr r0, [pc, #96] @ 30d254 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ @@ -201069,23 +201069,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq pc, r1, ip, ror #11 │ │ │ │ - rsbeq sl, ip, r4, asr #6 │ │ │ │ - rsbseq r7, r6, r0, ror #16 │ │ │ │ - rsbeq sl, sp, ip, lsr #1 │ │ │ │ - rsbeq sl, sp, ip, asr #1 │ │ │ │ - rsbeq r6, sp, r4, lsl #22 │ │ │ │ - rsbeq pc, ip, ip, lsr #30 │ │ │ │ + @ instruction: 0x0081f5bc │ │ │ │ + rsbeq sl, ip, r4, lsl r3 │ │ │ │ + rsbseq r7, r6, r0, lsr r8 │ │ │ │ + rsbeq sl, sp, ip, ror r0 │ │ │ │ + @ instruction: 0x006da09c │ │ │ │ + ldrdeq r6, [sp], #-164 @ 0xffffff5c @ │ │ │ │ + strdeq pc, [ip], #-236 @ 0xffffff14 @ │ │ │ │ addseq r4, r7, r8, lsl #13 │ │ │ │ - strdeq r9, [sp], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r9, sp, ip, asr #31 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 30d2bc │ │ │ │ @@ -201095,28 +201095,28 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #40] @ 30d2c8 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r0, #32000 @ 0x7d00 │ │ │ │ add r1, r1, #160 @ 0xa0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 6e69ac │ │ │ │ - addeq pc, r1, r8, asr #9 │ │ │ │ - @ instruction: 0x006d9f90 │ │ │ │ - rsbeq r9, sp, r8, ror pc │ │ │ │ - rsbeq r9, sp, ip, ror #5 │ │ │ │ + b 6e697c │ │ │ │ + umulleq pc, r1, r8, r4 @ │ │ │ │ + rsbeq r9, sp, r0, ror #30 │ │ │ │ + rsbeq r9, sp, r8, asr #30 │ │ │ │ + strheq r9, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #168] @ 30d38c │ │ │ │ mov r8, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -201125,52 +201125,52 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r4, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r6, [pc, #128] @ 30d398 │ │ │ │ ldr r1, [pc, #128] @ 30d39c │ │ │ │ add ip, r4, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r0, r0, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #160 @ 0xa0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ strb r3, [r5, #3368] @ 0xd28 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [r5, #3372] @ 0xd2c │ │ │ │ ldr r1, [pc, #68] @ 30d3a0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #64] @ 30d3a4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r5, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 74d600 │ │ │ │ - addeq pc, r1, r8, asr r4 @ │ │ │ │ - rsbeq r9, sp, r4, lsl pc │ │ │ │ - strdeq r9, [sp], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq sl, ip, ip, lsl #3 │ │ │ │ - rsbseq r7, r6, r4, lsr #13 │ │ │ │ - rsbeq sl, lr, r4, ror #26 │ │ │ │ + b 74d5d0 │ │ │ │ + addeq pc, r1, r8, lsr #8 │ │ │ │ + rsbeq r9, sp, r4, ror #29 │ │ │ │ + rsbeq r9, sp, r8, asr #29 │ │ │ │ + rsbeq sl, ip, ip, asr r1 │ │ │ │ + rsbseq r7, r6, r4, ror r6 │ │ │ │ + rsbeq sl, lr, r4, lsr sp │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ │ │ │ │ 0030d3a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -201210,15 +201210,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 8a9548 │ │ │ │ + bl 8a9518 │ │ │ │ cmp r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ blt 30d660 │ │ │ │ cmp r7, r1 │ │ │ │ cmpeq r6, r5 │ │ │ │ bne 30d5f0 │ │ │ │ ldr r3, [pc, #600] @ 30d6d4 │ │ │ │ @@ -201226,15 +201226,15 @@ │ │ │ │ sbcs r3, r8, r7 │ │ │ │ bcc 30d6a4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ strd r2, [sp, #64] @ 0x40 │ │ │ │ - bl 80f734 │ │ │ │ + bl 80f704 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ orrs r3, r6, r7 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ beq 30d400 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov ip, r5 │ │ │ │ @@ -201268,68 +201268,68 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 8a5a10 │ │ │ │ + bl 8a59e0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 30d584 │ │ │ │ ands r0, r0, #2 │ │ │ │ bne 30d4d4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r8, [sp, #64] @ 0x40 │ │ │ │ add r2, r3, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 8a9748 │ │ │ │ + bl 8a9718 │ │ │ │ cmp r0, #0 │ │ │ │ bge 30d4d4 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ - bl 74e614 │ │ │ │ + bl 74e5e4 │ │ │ │ rsb r5, r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 80f3d8 │ │ │ │ + bl 80f3a8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754864 │ │ │ │ + bl 754834 │ │ │ │ ldr r3, [pc, #284] @ 30d6d8 │ │ │ │ ldr r1, [pc, #284] @ 30d6dc │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #276] @ 30d6e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 9977ec │ │ │ │ + bl 9977bc │ │ │ │ b 30d408 │ │ │ │ ldr r9, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ - bl 74e614 │ │ │ │ + bl 74e5e4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 754864 │ │ │ │ + bl 754834 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 80f3d8 │ │ │ │ + bl 80f3a8 │ │ │ │ ldr r3, [pc, #196] @ 30d6e4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ stm sp, {r3, r9} │ │ │ │ ldr r1, [pc, #180] @ 30d6e8 │ │ │ │ ldr r3, [pc, #180] @ 30d6ec │ │ │ │ @@ -201338,31 +201338,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r0, [sp, #24] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 30d408 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 80f3d8 │ │ │ │ + bl 80f3a8 │ │ │ │ ldr ip, [pc, #128] @ 30d6f0 │ │ │ │ ldr r3, [pc, #128] @ 30d6f4 │ │ │ │ ldr r1, [pc, #128] @ 30d6f8 │ │ │ │ add ip, pc, ip │ │ │ │ rsb r5, r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ mov r4, r8 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {r5, ip, lr} │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 9977ec │ │ │ │ + bl 9977bc │ │ │ │ b 30d408 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 30d6fc │ │ │ │ ldr r1, [pc, #80] @ 30d700 │ │ │ │ ldr r0, [pc, #80] @ 30d704 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -201370,26 +201370,26 @@ │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #95 @ 0x5f │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq sp, r9, r4, asr r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sp, r9, r4, lsl #14 │ │ │ │ svcvc 0x00fffe00 │ │ │ │ - rsbeq r9, sp, r0, asr sp │ │ │ │ - rsbeq r9, sp, r0, lsr #25 │ │ │ │ - ldrdeq pc, [r1], r8 │ │ │ │ - rsbeq r9, sp, r0, lsl #25 │ │ │ │ - rsbeq r9, sp, ip, lsr #24 │ │ │ │ - addeq pc, r1, ip, ror #2 │ │ │ │ - rsbeq r9, sp, r8, lsl #24 │ │ │ │ - addeq pc, r1, r8, lsr #2 │ │ │ │ - rsbeq r9, sp, r8, ror #23 │ │ │ │ - strdeq pc, [r1], r4 │ │ │ │ - strheq r9, [sp], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r9, sp, r4, lsr ip │ │ │ │ + rsbeq r9, sp, r0, lsr #26 │ │ │ │ + rsbeq r9, sp, r0, ror ip │ │ │ │ + addeq pc, r1, r8, lsr #3 │ │ │ │ + rsbeq r9, sp, r0, asr ip │ │ │ │ + strdeq r9, [sp], #-188 @ 0xffffff44 @ │ │ │ │ + addeq pc, r1, ip, lsr r1 @ │ │ │ │ + ldrdeq r9, [sp], #-184 @ 0xffffff48 @ │ │ │ │ + strdeq pc, [r1], r8 │ │ │ │ + strheq r9, [sp], #-184 @ 0xffffff48 @ │ │ │ │ + addeq pc, r1, r4, asr #1 │ │ │ │ + rsbeq r9, sp, r4, lsl #23 │ │ │ │ + rsbeq r9, sp, r4, lsl #24 │ │ │ │ │ │ │ │ 0030d708 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #844] @ 30da6c │ │ │ │ @@ -201421,29 +201421,29 @@ │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r5, r2 │ │ │ │ str r2, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bcc 30d918 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d4b70 │ │ │ │ + bl 9d4b40 │ │ │ │ cmp r1, #0 │ │ │ │ bne 30d984 │ │ │ │ cmp r0, #65536 @ 0x10000 │ │ │ │ bcs 30d9b4 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d4b70 │ │ │ │ + bl 9d4b40 │ │ │ │ cmp r1, #0 │ │ │ │ bne 30d9e8 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmn r0, #1 │ │ │ │ beq 30d7e0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d4b70 │ │ │ │ + bl 9d4b40 │ │ │ │ cmp r1, #0 │ │ │ │ bne 30da18 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #648] @ 30da74 │ │ │ │ ldr r3, [pc, #640] @ 30da70 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -201458,15 +201458,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r2, r3 │ │ │ │ bne 30da68 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8138d8 │ │ │ │ + bl 8138a8 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r5, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne 30d968 │ │ │ │ cmp r0, #0 │ │ │ │ bne 30d868 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -201482,18 +201482,18 @@ │ │ │ │ bne 30d78c │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ mov r5, r3 │ │ │ │ str r3, [r4, #12] │ │ │ │ b 30d794 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8138d8 │ │ │ │ + bl 8138a8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 80f734 │ │ │ │ + bl 80f704 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r5, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30d94c │ │ │ │ cmp r5, #0 │ │ │ │ bne 30d8c8 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -201526,15 +201526,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ mov r0, #0 │ │ │ │ b 30d7e4 │ │ │ │ cmp r7, #0 │ │ │ │ bne 30da48 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r4, #8] │ │ │ │ @@ -201553,81 +201553,81 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #172 @ 0xac │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 30d944 │ │ │ │ ldr r3, [pc, #212] @ 30da90 │ │ │ │ ldr ip, [pc, #212] @ 30da94 │ │ │ │ ldr lr, [pc, #212] @ 30da98 │ │ │ │ ldr r1, [pc, #212] @ 30da9c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 30d944 │ │ │ │ ldr r3, [pc, #176] @ 30daa0 │ │ │ │ ldr ip, [pc, #176] @ 30daa4 │ │ │ │ ldr r1, [pc, #176] @ 30daa8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #188 @ 0xbc │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 30d944 │ │ │ │ ldr r3, [pc, #140] @ 30daac │ │ │ │ ldr ip, [pc, #140] @ 30dab0 │ │ │ │ ldr r1, [pc, #140] @ 30dab4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 30d944 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r4, #8] │ │ │ │ bne 30d8c8 │ │ │ │ mov r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ b 30d8c8 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ bl 24aa9c │ │ │ │ @ instruction: 0x0099d3f4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sp, r9, r0, lsr r3 │ │ │ │ - addeq lr, r1, r0, lsl #29 │ │ │ │ - rsbeq r9, sp, r4, lsl sl │ │ │ │ - rsbeq r9, sp, ip, lsr r9 │ │ │ │ - addeq lr, r1, r0, lsl lr │ │ │ │ + addeq lr, r1, r0, asr lr │ │ │ │ rsbeq r9, sp, r4, ror #19 │ │ │ │ - ldrdeq r9, [sp], #-128 @ 0xffffff80 @ │ │ │ │ - ldrdeq lr, [r1], ip │ │ │ │ - rsbeq r9, sp, r8, ror #19 │ │ │ │ - strdeq pc, [r0], -pc @ │ │ │ │ - @ instruction: 0x006d989c │ │ │ │ + rsbeq r9, sp, ip, lsl #18 │ │ │ │ + addeq lr, r1, r0, ror #27 │ │ │ │ + strheq r9, [sp], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r9, sp, r0, lsr #17 │ │ │ │ addeq lr, r1, ip, lsr #27 │ │ │ │ - rsbeq r9, sp, r8, ror #19 │ │ │ │ + strheq r9, [sp], #-152 @ 0xffffff68 @ │ │ │ │ + strdeq pc, [r0], -pc @ │ │ │ │ rsbeq r9, sp, ip, ror #16 │ │ │ │ addeq lr, r1, ip, ror sp │ │ │ │ - strdeq r9, [sp], #-144 @ 0xffffff70 @ │ │ │ │ + strheq r9, [sp], #-152 @ 0xffffff68 @ │ │ │ │ rsbeq r9, sp, ip, lsr r8 │ │ │ │ + addeq lr, r1, ip, asr #26 │ │ │ │ + rsbeq r9, sp, r0, asr #19 │ │ │ │ + rsbeq r9, sp, ip, lsl #16 │ │ │ │ │ │ │ │ 0030dab8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -201647,67 +201647,67 @@ │ │ │ │ str r1, [sp] │ │ │ │ mov r9, #0 │ │ │ │ adc r1, r5, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 80fcfc │ │ │ │ + bl 80fccc │ │ │ │ cmp r0, r5 │ │ │ │ blt 30dbf8 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ beq 30dbb8 │ │ │ │ cmp r3, #2 │ │ │ │ beq 30db50 │ │ │ │ cmp r3, r5 │ │ │ │ bne 30dc18 │ │ │ │ mov r0, r6 │ │ │ │ - bl 811aec │ │ │ │ + bl 811abc │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [r4, #72] @ 0x48 │ │ │ │ cmp r7, #4 │ │ │ │ beq 30dbc8 │ │ │ │ ldr r8, [r4, #76] @ 0x4c │ │ │ │ cmp r8, #4 │ │ │ │ beq 30dbe4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 811af4 │ │ │ │ + bl 811ac4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8117a4 │ │ │ │ + bl 811774 │ │ │ │ mov r0, r6 │ │ │ │ - bl 81347c │ │ │ │ + bl 81344c │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r1, [r4, #64] @ 0x40 │ │ │ │ - bl 807bac │ │ │ │ + bl 807b7c │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r7, [r4, #72] @ 0x48 │ │ │ │ mov r5, r3 │ │ │ │ cmp r7, #4 │ │ │ │ bne 30db5c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 811820 │ │ │ │ + bl 8117f0 │ │ │ │ ldr r8, [r4, #76] @ 0x4c │ │ │ │ cmp r8, #4 │ │ │ │ mov r7, r0 │ │ │ │ bne 30db68 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 811820 │ │ │ │ + bl 8117f0 │ │ │ │ mov r8, r0 │ │ │ │ b 30db68 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -201773,27 +201773,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #236] @ 30ddec │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 30dd40 │ │ │ │ ldr r3, [pc, #212] @ 30ddf0 │ │ │ │ ldr r0, [pc, #212] @ 30ddf4 │ │ │ │ ldr r1, [pc, #212] @ 30ddf8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r6} │ │ │ │ ldr r2, [pc, #200] @ 30ddfc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ @@ -201824,27 +201824,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r7} │ │ │ │ ldr r2, [pc, #60] @ 30de0c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 30dd40 │ │ │ │ - @ instruction: 0x0081eab0 │ │ │ │ - rsbeq r9, sp, r4, lsr #15 │ │ │ │ - rsbeq r9, sp, r8, ror #10 │ │ │ │ - andeq r0, r0, r6, lsl r1 │ │ │ │ addeq lr, r1, r0, lsl #21 │ │ │ │ - rsbeq r9, sp, r4, lsr r7 │ │ │ │ - rsbeq r9, sp, r4, lsr r5 │ │ │ │ + rsbeq r9, sp, r4, ror r7 │ │ │ │ + rsbeq r9, sp, r8, lsr r5 │ │ │ │ + andeq r0, r0, r6, lsl r1 │ │ │ │ + addeq lr, r1, r0, asr sl │ │ │ │ + rsbeq r9, sp, r4, lsl #14 │ │ │ │ + rsbeq r9, sp, r4, lsl #10 │ │ │ │ andeq r0, r0, lr, lsl #2 │ │ │ │ - addeq lr, r1, r4, ror #19 │ │ │ │ - strheq r9, [sp], #-104 @ 0xffffff98 @ │ │ │ │ - @ instruction: 0x006d9498 │ │ │ │ + @ instruction: 0x0081e9b4 │ │ │ │ + rsbeq r9, sp, r8, lsl #13 │ │ │ │ + rsbeq r9, sp, r8, ror #8 │ │ │ │ andeq r0, r0, r2, lsl r1 │ │ │ │ │ │ │ │ 0030de10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -202139,25 +202139,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ bl 24a694 │ │ │ │ mov r7, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ strd r6, [r9] │ │ │ │ - bl 810c58 │ │ │ │ + bl 810c28 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r6, #512 @ 0x200 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, [sp] │ │ │ │ - bl 8a9748 │ │ │ │ + bl 8a9718 │ │ │ │ ldr fp, [pc, #440] @ 30e4a0 │ │ │ │ add fp, pc, fp │ │ │ │ cmp r0, #0 │ │ │ │ blt 30e370 │ │ │ │ ldrb r3, [sp, #562] @ 0x232 │ │ │ │ cmp r3, #85 @ 0x55 │ │ │ │ bne 30e370 │ │ │ │ @@ -202178,15 +202178,15 @@ │ │ │ │ ldrb r8, [r4, #6] │ │ │ │ ands r8, r8, #63 @ 0x3f │ │ │ │ beq 30e364 │ │ │ │ add r6, r6, #1 │ │ │ │ mul r2, r6, r8 │ │ │ │ mov r3, #0 │ │ │ │ ldrd r0, [r9] │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ ldr r3, [pc, #328] @ 30e4a4 │ │ │ │ sub r2, r0, #1 │ │ │ │ cmp r2, r3 │ │ │ │ bls 30e3b4 │ │ │ │ add r4, r4, #16 │ │ │ │ cmp r4, r7 │ │ │ │ bne 30e318 │ │ │ │ @@ -202239,46 +202239,46 @@ │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 30e4bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 30e3e0 │ │ │ │ ldr r0, [pc, #64] @ 30e4c0 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 30e3e0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0099c8b0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq ip, r9, r8, lsr r8 │ │ │ │ strdeq r3, [r0], -lr │ │ │ │ addseq ip, r9, r0, lsr #15 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r8, lsl #26 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r9, sp, r8, asr #32 │ │ │ │ - rsbeq r9, sp, r0, ror r0 │ │ │ │ + rsbeq r9, sp, r8, lsl r0 │ │ │ │ + rsbeq r9, sp, r0, asr #32 │ │ │ │ │ │ │ │ 0030e4c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r2 │ │ │ │ @@ -202298,15 +202298,15 @@ │ │ │ │ ldr r9, [sp, #112] @ 0x70 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [r1, #4] │ │ │ │ str r3, [r1, #8] │ │ │ │ - bl 813988 │ │ │ │ + bl 813958 │ │ │ │ ldr r8, [pc, #800] @ 30e854 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 30e5cc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -202360,15 +202360,15 @@ │ │ │ │ str r3, [r6] │ │ │ │ b 30e554 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 810c58 │ │ │ │ + bl 810c28 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ lsr fp, ip, #30 │ │ │ │ orr fp, fp, r0, lsl #2 │ │ │ │ bic fp, fp, #-1073741824 @ 0xc0000000 │ │ │ │ bic r3, ip, #-1073741824 @ 0xc0000000 │ │ │ │ add r3, r3, fp │ │ │ │ @@ -202428,32 +202428,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ stmib sp, {r5, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 30e87c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 30e580 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 810c58 │ │ │ │ + bl 810c28 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ lsr fp, ip, #30 │ │ │ │ orr fp, fp, r0, lsl #2 │ │ │ │ bic fp, fp, #-1073741824 @ 0xc0000000 │ │ │ │ bic r3, ip, #-1073741824 @ 0xc0000000 │ │ │ │ add r3, r3, fp │ │ │ │ @@ -202496,31 +202496,31 @@ │ │ │ │ ldr r0, [pc, #84] @ 30e880 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 30e580 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r9, r8, lsr r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq ip, r9, ip, ror #11 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ umullseq ip, r9, r4, r5 │ │ │ │ ldreq r4, [r0], #-261 @ 0xfffffefb │ │ │ │ svc 0x00befbef │ │ │ │ mrclt 15, 7, lr, cr11, cr15, {5} │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ andeq r1, r0, ip, lsl lr │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, sp, ip, asr #27 │ │ │ │ - rsbeq r8, sp, ip, lsr #26 │ │ │ │ + @ instruction: 0x006d8d9c │ │ │ │ + strdeq r8, [sp], #-204 @ 0xffffff34 @ │ │ │ │ │ │ │ │ 0030e884 : │ │ │ │ cmp r1, #16 │ │ │ │ cmpls r2, #63 @ 0x3f │ │ │ │ movls r1, #1 │ │ │ │ movhi r1, #0 │ │ │ │ cmp r0, #1024 @ 0x400 │ │ │ │ @@ -202769,21 +202769,21 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r3, [r0, #32] │ │ │ │ ldr r0, [pc, #20] @ 30ec8c │ │ │ │ ldrb r1, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 30ec18 │ │ │ │ addseq fp, r9, ip, lsl pc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq r8, sp, r8, lsl r9 │ │ │ │ + rsbeq r8, sp, r8, ror #17 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ - b 9b1330 │ │ │ │ + b 9b1300 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [r0, #4] │ │ │ │ ldr r5, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ @@ -202797,23 +202797,23 @@ │ │ │ │ cmp r6, #0 │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, #0 │ │ │ │ strd r2, [sp] │ │ │ │ beq 30eecc │ │ │ │ mov r0, r6 │ │ │ │ - bl 8a8d10 │ │ │ │ + bl 8a8ce0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 30eecc │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #3 │ │ │ │ beq 30eecc │ │ │ │ mov r0, r6 │ │ │ │ mov r1, sp │ │ │ │ - bl 810c58 │ │ │ │ + bl 810c28 │ │ │ │ ldr r3, [pc, #456] @ 30eee0 │ │ │ │ mvn r7, #0 │ │ │ │ mov lr, #0 │ │ │ │ ldr r6, [sp] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r7 │ │ │ │ @@ -202922,33 +202922,33 @@ │ │ │ │ mov r2, #356 @ 0x164 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ mvn r0, #0 │ │ │ │ b 30ee14 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r9, r0, ror #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq sp, [r1], r0 │ │ │ │ - addeq sp, r1, r4, asr #20 │ │ │ │ + addeq sp, r1, r0, asr #21 │ │ │ │ + addeq sp, r1, r4, lsl sl │ │ │ │ addseq fp, r9, r0, lsl #26 │ │ │ │ - addeq sp, r1, r0, ror #18 │ │ │ │ - strdeq r8, [sp], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq r8, sp, r8, lsl #14 │ │ │ │ + addeq sp, r1, r0, lsr r9 │ │ │ │ + rsbeq r8, sp, ip, asr #13 │ │ │ │ + ldrdeq r8, [sp], #-104 @ 0xffffff98 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 30efa8 │ │ │ │ - bl 811a40 │ │ │ │ + bl 811a10 │ │ │ │ eor r3, r0, #1 │ │ │ │ strb r3, [r4, #32] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 8a8d10 │ │ │ │ + bl 8a8ce0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 30ef5c │ │ │ │ mov r2, #3 │ │ │ │ mvn r3, #0 │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r3, [r4, #28] │ │ │ │ mov r0, #0 │ │ │ │ @@ -202991,18 +202991,18 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 30f004 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq r5, fp, r8, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 30f0a8 │ │ │ │ ldr r2, [pc, #136] @ 30f0ac │ │ │ │ @@ -203010,47 +203010,47 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #424 @ 0x1a8 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [pc, #104] @ 30f0b4 │ │ │ │ ldr r3, [pc, #104] @ 30f0b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ ldr r1, [pc, #88] @ 30f0bc │ │ │ │ orr r2, r2, #4 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #13 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r3, [pc, #60] @ 30f0c0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strdeq sp, [r1], r0 │ │ │ │ - rsbeq r8, ip, r4, ror r4 │ │ │ │ - @ instruction: 0x00765994 │ │ │ │ + addeq sp, r1, r0, asr #15 │ │ │ │ + rsbeq r8, ip, r4, asr #8 │ │ │ │ + rsbseq r5, r6, r4, ror #18 │ │ │ │ andeq r0, r0, r4, ror #15 │ │ │ │ - rsbeq r8, sp, r4, lsr #11 │ │ │ │ + rsbeq r8, sp, r4, ror r5 │ │ │ │ addseq r2, r7, ip, asr #16 │ │ │ │ - rsbeq r8, sp, r0, lsl #11 │ │ │ │ + rsbeq r8, sp, r0, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #164] @ 30f180 │ │ │ │ cmp r1, #0 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -203062,26 +203062,26 @@ │ │ │ │ ldr r1, [r3, r2] │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 80fcfc │ │ │ │ + bl 80fccc │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ strb r2, [r4, #33] @ 0x21 │ │ │ │ strb r3, [r4, #35] @ 0x23 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 30eef8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r6, [r4, #8] │ │ │ │ - bl 81197c │ │ │ │ + bl 81194c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r5 │ │ │ │ eor r1, r0, #1 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ mov r0, r6 │ │ │ │ bl 30dab8 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -203150,19 +203150,19 @@ │ │ │ │ addeq r4, r0, #168 @ 0xa8 │ │ │ │ addne r4, r0, #132 @ 0x84 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 30f22c │ │ │ │ mov r6, #15 │ │ │ │ mov r7, #0 │ │ │ │ - bl 9ac950 │ │ │ │ + bl 9ac920 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 80f000 │ │ │ │ + bl 80efd0 │ │ │ │ str r0, [r4, #4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -203463,15 +203463,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ b 30f72c │ │ │ │ ldrsb r3, [r4, #21] │ │ │ │ cmp r3, #0 │ │ │ │ bge 30f78c │ │ │ │ @@ -203512,21 +203512,21 @@ │ │ │ │ ldrb r3, [r3, #1] │ │ │ │ lsr r3, r3, #2 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, #1 │ │ │ │ and r3, r3, r0 │ │ │ │ strb r3, [r2, #17] │ │ │ │ ldr r4, [r4, #4] │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ ldr r2, [pc, #16] @ 30f834 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b12e0 │ │ │ │ + b 9b12b0 │ │ │ │ teqeq r1, r0, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #1080] @ 30fc88 │ │ │ │ ldr r6, [pc, #1080] @ 30fc8c │ │ │ │ @@ -203537,24 +203537,24 @@ │ │ │ │ add r3, r5, #440 @ 0x1b8 │ │ │ │ add r6, pc, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #448 @ 0x1c0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #1036] @ 30fc94 │ │ │ │ add r5, r5, #456 @ 0x1c8 │ │ │ │ str r5, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #75 @ 0x4b │ │ │ │ mov r2, r6 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r8, #48] @ 0x30 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [r4, #96] @ 0x60 │ │ │ │ cmn r1, #1 │ │ │ │ mov r5, r0 │ │ │ │ beq 30fa2c │ │ │ │ cmp r1, #1 │ │ │ │ bhi 30fa8c │ │ │ │ ldr r2, [r5, #68] @ 0x44 │ │ │ │ @@ -203567,19 +203567,19 @@ │ │ │ │ add r6, r2, r3 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 30f92c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ cmp r0, #0 │ │ │ │ beq 30f97c │ │ │ │ - bl 80f734 │ │ │ │ + bl 80f704 │ │ │ │ cmp r0, #0 │ │ │ │ beq 30f9ac │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 81197c │ │ │ │ + bl 81194c │ │ │ │ eor r8, r0, #1 │ │ │ │ and r8, r8, #255 @ 0xff │ │ │ │ b 30f9b0 │ │ │ │ tst r3, #4 │ │ │ │ addeq r6, r2, #168 @ 0xa8 │ │ │ │ addne r6, r2, #132 @ 0x84 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ @@ -203592,33 +203592,33 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #856] @ 30fca4 │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 9ac950 │ │ │ │ + bl 9ac920 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 80f000 │ │ │ │ + bl 80efd0 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ - bl 80fe00 │ │ │ │ + bl 80fdd0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 30fc64 │ │ │ │ mov r8, #1 │ │ │ │ add r9, r4, #100 @ 0x64 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ bl 30d708 │ │ │ │ @@ -203636,15 +203636,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #696] @ 30fcb4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -203682,15 +203682,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ ldr r2, [pc, #524] @ 30fcc4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -203703,25 +203703,25 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl 30dab8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 30fa0c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ mov r1, #0 │ │ │ │ - bl 811820 │ │ │ │ + bl 8117f0 │ │ │ │ cmp r0, #2 │ │ │ │ beq 30fb34 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ mov r1, #0 │ │ │ │ - bl 811820 │ │ │ │ + bl 8117f0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 30fc34 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ mov r1, #1 │ │ │ │ - bl 811820 │ │ │ │ + bl 8117f0 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 30fbb4 │ │ │ │ str r9, [r6, #8] │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ str r0, [r6, #4] │ │ │ │ ldr r1, [pc, #364] @ 30fcc8 │ │ │ │ ldr r2, [r5, #68] @ 0x44 │ │ │ │ @@ -203731,15 +203731,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #254 @ 0xfe │ │ │ │ strb r3, [r6, #16] │ │ │ │ strh r2, [r6, #32] │ │ │ │ strh r3, [r6, #28] │ │ │ │ add r1, r1, #104 @ 0x68 │ │ │ │ mov r2, r6 │ │ │ │ - bl 810088 │ │ │ │ + bl 810058 │ │ │ │ ldr r3, [r4, #180] @ 0xb4 │ │ │ │ str r3, [r6, #12] │ │ │ │ cmp r3, #4 │ │ │ │ beq 30fbe4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r4, #180] @ 0xb4 │ │ │ │ add sp, sp, #20 │ │ │ │ @@ -203753,15 +203753,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #264] @ 30fcd8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 30fa0c │ │ │ │ mov r0, r6 │ │ │ │ bl 30ec98 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [r6] │ │ │ │ ldreq r3, [r6, #20] │ │ │ │ ldrne r3, [r3, #216] @ 0xd8 │ │ │ │ @@ -203785,57 +203785,57 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #168] @ 30fcf8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 30fa0c │ │ │ │ ldr r3, [pc, #144] @ 30fcfc │ │ │ │ ldr r1, [pc, #144] @ 30fd00 │ │ │ │ ldr r0, [pc, #144] @ 30fd04 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #140] @ 30fd08 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #492 @ 0x1ec │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq ip, r1, r4, asr #31 │ │ │ │ - rsbeq r7, sp, r0, asr sp │ │ │ │ - rsbeq r7, sp, r4, lsr lr │ │ │ │ - rsbeq r7, sp, r8, ror #26 │ │ │ │ - ldrdeq ip, [r1], r4 │ │ │ │ - rsbeq r7, sp, r4, lsl sp │ │ │ │ - rsbeq r7, sp, r4, ror #24 │ │ │ │ + umulleq ip, r1, r4, pc @ │ │ │ │ + rsbeq r7, sp, r0, lsr #26 │ │ │ │ + rsbeq r7, sp, r4, lsl #28 │ │ │ │ + rsbeq r7, sp, r8, lsr sp │ │ │ │ + addeq ip, r1, r4, lsr #29 │ │ │ │ + rsbeq r7, sp, r4, ror #25 │ │ │ │ + rsbeq r7, sp, r4, lsr ip │ │ │ │ andeq r0, r0, sl, ror #3 │ │ │ │ - addeq ip, r1, r8, lsr #28 │ │ │ │ - rsbeq r7, sp, ip, ror ip │ │ │ │ - strheq r7, [sp], #-188 @ 0xffffff44 @ │ │ │ │ + strdeq ip, [r1], r8 │ │ │ │ + rsbeq r7, sp, ip, asr #24 │ │ │ │ + rsbeq r7, sp, ip, lsl #23 │ │ │ │ andeq r0, r0, r2, lsl #4 │ │ │ │ - addeq ip, r1, r0, ror sp │ │ │ │ - rsbeq r7, sp, ip, ror fp │ │ │ │ - strdeq r7, [sp], #-172 @ 0xffffff54 @ │ │ │ │ + addeq ip, r1, r0, asr #26 │ │ │ │ + rsbeq r7, sp, ip, asr #22 │ │ │ │ + rsbeq r7, sp, ip, asr #21 │ │ │ │ andeq r0, r0, r3, ror #3 │ │ │ │ @ instruction: 0x008b53bc │ │ │ │ - addeq ip, r1, r0, asr ip │ │ │ │ - rsbeq r7, sp, ip, lsl #22 │ │ │ │ - rsbeq r7, sp, r8, ror #19 │ │ │ │ - andeq r0, r0, r9, lsl r2 │ │ │ │ - addeq ip, r1, r0, lsl #24 │ │ │ │ + addeq ip, r1, r0, lsr #24 │ │ │ │ ldrdeq r7, [sp], #-172 @ 0xffffff54 @ │ │ │ │ - @ instruction: 0x006d7994 │ │ │ │ - andeq r0, r0, r2, lsl #3 │ │ │ │ + strheq r7, [sp], #-152 @ 0xffffff68 @ │ │ │ │ + andeq r0, r0, r9, lsl r2 │ │ │ │ ldrdeq ip, [r1], r0 │ │ │ │ - rsbeq r7, sp, r4, ror #20 │ │ │ │ - rsbeq r7, sp, r8, ror #18 │ │ │ │ + rsbeq r7, sp, ip, lsr #21 │ │ │ │ + rsbeq r7, sp, r4, ror #18 │ │ │ │ + andeq r0, r0, r2, lsl #3 │ │ │ │ + addeq ip, r1, r0, lsr #23 │ │ │ │ + rsbeq r7, sp, r4, lsr sl │ │ │ │ + rsbeq r7, sp, r8, lsr r9 │ │ │ │ andeq r0, r0, r5, lsl r2 │ │ │ │ - addeq ip, r1, r4, lsr #23 │ │ │ │ - rsbeq r7, sp, ip, lsr r9 │ │ │ │ - rsbeq r1, sp, r4, asr #2 │ │ │ │ + addeq ip, r1, r4, ror fp │ │ │ │ + rsbeq r7, sp, ip, lsl #18 │ │ │ │ + rsbeq r1, sp, r4, lsl r1 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -203892,15 +203892,15 @@ │ │ │ │ mov r2, #7 │ │ │ │ cmp r0, #0 │ │ │ │ strb r1, [r4, #49] @ 0x31 │ │ │ │ str r2, [r4, #44] @ 0x2c │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt 30fe1c │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ strb r3, [r4, #21] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #212] @ 0xd4 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -203908,34 +203908,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr ip, [pc, #56] @ 30fe8c │ │ │ │ ldr r2, [pc, #56] @ 30fe90 │ │ │ │ ldr r1, [pc, #56] @ 30fe94 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #532 @ 0x214 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ blx r3 │ │ │ │ ldrb r3, [r4, #27] │ │ │ │ b 30fdc4 │ │ │ │ - @ instruction: 0x0081c9bc │ │ │ │ - ldrdeq r4, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r4, sp, r4, ror #11 │ │ │ │ + addeq ip, r1, ip, lsl #19 │ │ │ │ + rsbeq r4, sp, r0, lsr #11 │ │ │ │ + strheq r4, [sp], #-84 @ 0xffffffac @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ mov r4, r0 │ │ │ │ ldrb r3, [r3, #1] │ │ │ │ @@ -203978,15 +203978,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ bl 30f1e8 │ │ │ │ ldrb r1, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq 30ff6c │ │ │ │ ldrb r0, [r0, #19] │ │ │ │ - bl 9d4b70 │ │ │ │ + bl 9d4b40 │ │ │ │ add r1, r1, #1 │ │ │ │ strb r1, [r4, #19] │ │ │ │ ldrb r3, [r5, #26] │ │ │ │ ldrb r2, [r4, #34] @ 0x22 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r2, r3 │ │ │ │ mov r3, #0 │ │ │ │ @@ -204017,19 +204017,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r3 │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ b 30fd0c │ │ │ │ ldr r0, [pc, #16] @ 31000c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 30ffdc │ │ │ │ addseq sl, r9, r8, asr fp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq r7, sp, r4, lsr #14 │ │ │ │ + strdeq r7, [sp], #-100 @ 0xffffff9c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r0, #29] │ │ │ │ cmp r0, r2 │ │ │ │ @@ -204058,28 +204058,28 @@ │ │ │ │ cmp r5, ip │ │ │ │ strb r1, [r4, #17] │ │ │ │ beq 31010c │ │ │ │ cmp r0, #0 │ │ │ │ strbeq r5, [r4, #18] │ │ │ │ strbeq r6, [r4, #19] │ │ │ │ beq 3100e0 │ │ │ │ - bl 8a8d10 │ │ │ │ + bl 8a8ce0 │ │ │ │ mov r7, #1 │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r0, [r4, #4] │ │ │ │ ldrne r0, [r4, #4] │ │ │ │ movne r3, #0 │ │ │ │ strbne r3, [r4, #33] @ 0x21 │ │ │ │ strb r5, [r4, #18] │ │ │ │ strb r6, [r4, #19] │ │ │ │ b 3100cc │ │ │ │ mov r7, #0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3100e0 │ │ │ │ - bl 8a8d10 │ │ │ │ + bl 8a8ce0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3100e4 │ │ │ │ mov r7, #2 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -204121,15 +204121,15 @@ │ │ │ │ ldrsb r2, [r4, #21] │ │ │ │ orr r3, r3, #32 │ │ │ │ cmp r2, #0 │ │ │ │ strb r3, [r4, #29] │ │ │ │ blt 3101ac │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, r5 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orr r6, r6, r3 │ │ │ │ strb r6, [r4, #21] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #212] @ 0xd4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -204172,15 +204172,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ strb r1, [r4, #12] │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb r3, [r4, #49] @ 0x31 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt 310278 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orr r5, r5, r3 │ │ │ │ strb r5, [r4, #21] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #212] @ 0xd4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -204224,15 +204224,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ strb r1, [r4, #12] │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb r3, [r4, #49] @ 0x31 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt 310348 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orr r5, r5, r3 │ │ │ │ strb r5, [r4, #21] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #212] @ 0xd4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -204268,15 +204268,15 @@ │ │ │ │ orr r3, r3, #32 │ │ │ │ cmp r2, #0 │ │ │ │ strb r1, [r4, #12] │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb r3, [r4, #29] │ │ │ │ blt 3103f8 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orr r5, r5, r3 │ │ │ │ strb r5, [r4, #21] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #212] @ 0xd4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -204342,19 +204342,19 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 310578 │ │ │ │ - bl 811a40 │ │ │ │ + bl 811a10 │ │ │ │ eor r3, r0, #1 │ │ │ │ strb r3, [r4, #32] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 8a8d10 │ │ │ │ + bl 8a8ce0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 310554 │ │ │ │ mov r2, #3 │ │ │ │ mvn r3, #0 │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r3, [r4, #28] │ │ │ │ mov r0, #0 │ │ │ │ @@ -204430,21 +204430,21 @@ │ │ │ │ ldrb r3, [r0, #25] │ │ │ │ tst r3, #4 │ │ │ │ addeq r5, r0, #168 @ 0xa8 │ │ │ │ addne r5, r0, #132 @ 0x84 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3105f0 │ │ │ │ - bl 9ac950 │ │ │ │ + bl 9ac920 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 80f000 │ │ │ │ + bl 80efd0 │ │ │ │ str r0, [r5, #4] │ │ │ │ b 3105f0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ udf #0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -204505,21 +204505,21 @@ │ │ │ │ ldrb r3, [r0, #25] │ │ │ │ tst r3, #4 │ │ │ │ addeq r5, r0, #168 @ 0xa8 │ │ │ │ addne r5, r0, #132 @ 0x84 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3106e8 │ │ │ │ - bl 9ac950 │ │ │ │ + bl 9ac920 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 80f000 │ │ │ │ + bl 80efd0 │ │ │ │ str r0, [r5, #4] │ │ │ │ b 3106e8 │ │ │ │ ands r3, r3, #64 @ 0x40 │ │ │ │ beq 310830 │ │ │ │ ldrb r3, [r2, #1] │ │ │ │ strb r3, [r2] │ │ │ │ ldr r3, [r4, #32] │ │ │ │ @@ -204678,15 +204678,15 @@ │ │ │ │ mov r8, #512 @ 0x200 │ │ │ │ mov r9, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ lsl r2, r3, #9 │ │ │ │ strd r8, [sp] │ │ │ │ asr r3, r3, #31 │ │ │ │ - bl 8a9748 │ │ │ │ + bl 8a9718 │ │ │ │ cmp r0, sl │ │ │ │ blt 310bb8 │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r2, r3 │ │ │ │ str r2, [r4, #40] @ 0x28 │ │ │ │ @@ -204717,23 +204717,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 310c40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 310904 │ │ │ │ cmp r1, #3 │ │ │ │ bne 310c18 │ │ │ │ ands r1, r3, #32 │ │ │ │ bne 310bf4 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ add r2, r2, #1 │ │ │ │ @@ -204750,24 +204750,24 @@ │ │ │ │ mov r3, #1 │ │ │ │ str r1, [r4, #40] @ 0x28 │ │ │ │ strb r1, [r4, #29] │ │ │ │ strb r3, [r4, #12] │ │ │ │ str r3, [r4, #44] @ 0x2c │ │ │ │ bge 310a6c │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ b 310a6c │ │ │ │ ldr r0, [pc, #192] @ 310c44 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 310904 │ │ │ │ ldrb r3, [r4, #27] │ │ │ │ mov r0, r4 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #27] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ @@ -204797,30 +204797,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #552 @ 0x228 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ bl 24aa9c │ │ │ │ addseq sl, r9, r0, lsl #5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq fp, r1, r4, asr pc │ │ │ │ + addeq fp, r1, r4, lsr #30 │ │ │ │ addseq sl, r9, r8, ror #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq sl, r9, r0, lsl r2 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r6, sp, r4, lsl #25 │ │ │ │ - rsbeq r6, sp, ip, lsr ip │ │ │ │ - addeq fp, r1, r8, lsr ip │ │ │ │ - ldrdeq r6, [sp], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r6, sp, r0, ror #22 │ │ │ │ + rsbeq r6, sp, r4, asr ip │ │ │ │ + rsbeq r6, sp, ip, lsl #24 │ │ │ │ + addeq fp, r1, r8, lsl #24 │ │ │ │ + rsbeq r6, sp, r0, lsr #19 │ │ │ │ + rsbeq r6, sp, r0, lsr fp │ │ │ │ andeq r0, r0, r6, asr #13 │ │ │ │ - addeq fp, r1, r4, lsl ip │ │ │ │ - rsbeq r6, sp, ip, lsr #19 │ │ │ │ - rsbeq r6, sp, r8, asr fp │ │ │ │ + addeq fp, r1, r4, ror #23 │ │ │ │ + rsbeq r6, sp, ip, ror r9 │ │ │ │ + rsbeq r6, sp, r8, lsr #22 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ │ │ │ │ 00310c68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -204829,15 +204829,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ strb r3, [r0, #29] │ │ │ │ bge 310ca0 │ │ │ │ ldr r0, [r0] │ │ │ │ mov r1, r3 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #172] @ 0xac │ │ │ │ adds r3, r3, #1 │ │ │ │ movne r3, #1 │ │ │ │ lsl r3, r3, #3 │ │ │ │ clz r2, r2 │ │ │ │ lsr r2, r2, #5 │ │ │ │ @@ -204849,15 +204849,15 @@ │ │ │ │ ldr r0, [r4, #4] │ │ │ │ strb r2, [r4, #21] │ │ │ │ strb r3, [r4, #23] │ │ │ │ strb r7, [r4, #22] │ │ │ │ strb r5, [r4, #28] │ │ │ │ strb r8, [r4, #27] │ │ │ │ str r5, [r4, #212] @ 0xd4 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #132 @ 0x84 │ │ │ │ str r5, [r4, #40] @ 0x28 │ │ │ │ str r5, [r4, #44] @ 0x2c │ │ │ │ strh r5, [r4, #48] @ 0x30 │ │ │ │ @@ -204895,15 +204895,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orr r8, r8, r3 │ │ │ │ strb r8, [r4, #21] │ │ │ │ b 310d7c │ │ │ │ │ │ │ │ 00310db8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -205091,22 +205091,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #916] @ 31145c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 310e14 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 310c68 │ │ │ │ b 310f10 │ │ │ │ bic r3, r3, #4 │ │ │ │ strb r3, [r5, #23] │ │ │ │ @@ -205152,15 +205152,15 @@ │ │ │ │ ldr r0, [r0, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r2, [r5, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ lsl r2, r3, #9 │ │ │ │ asr r3, r3, #31 │ │ │ │ - bl 8a9e30 │ │ │ │ + bl 8a9e00 │ │ │ │ cmp r0, r6 │ │ │ │ blt 310e80 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 31041c │ │ │ │ cmp r0, r6 │ │ │ │ beq 310e80 │ │ │ │ @@ -205184,15 +205184,15 @@ │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 30fd0c │ │ │ │ ldr r0, [pc, #592] @ 311468 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 310e14 │ │ │ │ ldrb r3, [r2, #1] │ │ │ │ mov r0, r5 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r5, #28] │ │ │ │ bl 30f1e8 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ @@ -205234,15 +205234,15 @@ │ │ │ │ mov r8, #512 @ 0x200 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ mov r9, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ lsl r2, r3, #9 │ │ │ │ asr r3, r3, #31 │ │ │ │ - bl 8a9e30 │ │ │ │ + bl 8a9e00 │ │ │ │ cmp r0, r6 │ │ │ │ blt 311344 │ │ │ │ ldrb r3, [r4, #28] │ │ │ │ ldrb r2, [r4, #19] │ │ │ │ cmp r2, r3 │ │ │ │ movne r3, #4 │ │ │ │ strne r6, [r5, #40] @ 0x28 │ │ │ │ @@ -205317,40 +205317,40 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #572 @ 0x23c │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq r9, r9, ip, asr #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r9, r9, ip, lsr #26 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - strdeq fp, [r1], r0 │ │ │ │ + addeq fp, r1, r0, asr #19 │ │ │ │ umullseq r9, r9, r4, ip @ │ │ │ │ adceq fp, r6, ip, asr r7 │ │ │ │ addeq r3, fp, r4, ror pc │ │ │ │ adceq fp, r6, r4, lsl #14 │ │ │ │ addseq r9, r9, ip, lsl #22 │ │ │ │ strdeq r3, [fp], r0 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r6, sp, r8, lsr #14 │ │ │ │ + strdeq r6, [sp], #-104 @ 0xffffff98 @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ addseq r9, r9, r4, asr #18 │ │ │ │ - rsbeq r6, sp, r0, lsl r6 │ │ │ │ + rsbeq r6, sp, r0, ror #11 │ │ │ │ @ instruction: 0x009997f8 │ │ │ │ @ instruction: 0x009997d0 │ │ │ │ - addeq fp, r1, r4, asr r4 │ │ │ │ - strdeq r6, [sp], #-16 @ │ │ │ │ - rsbeq r6, sp, r0, lsl #7 │ │ │ │ - addeq fp, r1, ip, lsr #8 │ │ │ │ - rsbeq r6, sp, r4, asr #3 │ │ │ │ - rsbeq r6, sp, r4, ror #8 │ │ │ │ + addeq fp, r1, r4, lsr #8 │ │ │ │ + rsbeq r6, sp, r0, asr #3 │ │ │ │ + rsbeq r6, sp, r0, asr r3 │ │ │ │ + strdeq fp, [r1], ip │ │ │ │ + @ instruction: 0x006d6194 │ │ │ │ + rsbeq r6, sp, r4, lsr r4 │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ - addeq fp, r1, r8, lsl #8 │ │ │ │ - rsbeq r6, sp, r0, lsr #3 │ │ │ │ - rsbeq r6, sp, ip, asr #6 │ │ │ │ + ldrdeq fp, [r1], r8 │ │ │ │ + rsbeq r6, sp, r0, ror r1 │ │ │ │ + rsbeq r6, sp, ip, lsl r3 │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ │ │ │ │ 003114a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3504] @ 0xdb0 │ │ │ │ @@ -205365,25 +205365,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #548] @ 0x224 │ │ │ │ mov r3, #0 │ │ │ │ blt 3117b0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr ip, [pc, #972] @ 3118c4 │ │ │ │ ldr r2, [pc, #972] @ 3118c8 │ │ │ │ ldr r1, [pc, #972] @ 3118cc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #532 @ 0x214 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 30f1e8 │ │ │ │ ldrb r1, [r4, #49] @ 0x31 │ │ │ │ ldr r6, [r4, #44] @ 0x2c │ │ │ │ sub r2, r1, #2 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -205430,15 +205430,15 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ strd r2, [sp] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ asr r3, r1, #31 │ │ │ │ lsl r2, r1, #9 │ │ │ │ - bl 8a9e30 │ │ │ │ + bl 8a9e00 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3118a0 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ add r6, r6, r3 │ │ │ │ ands r7, r6, fp │ │ │ │ str r6, [r4, #40] @ 0x28 │ │ │ │ beq 3117f4 │ │ │ │ @@ -205470,15 +205470,15 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r2, [sp, #12] │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsl r2, r3, #9 │ │ │ │ asr r3, r3, #31 │ │ │ │ - bl 8a9748 │ │ │ │ + bl 8a9718 │ │ │ │ cmp r0, #0 │ │ │ │ blt 311774 │ │ │ │ ldrb r3, [r4, #49] @ 0x31 │ │ │ │ cmp r3, #5 │ │ │ │ beq 3115fc │ │ │ │ bhi 311700 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -205611,17 +205611,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ bl 30fd0c │ │ │ │ b 3117b4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r9, r9, r4, asr r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq fp, r1, r8, lsl r3 │ │ │ │ - rsbeq r2, sp, ip, lsr #30 │ │ │ │ - rsbeq r2, sp, r0, asr #30 │ │ │ │ + addeq fp, r1, r8, ror #5 │ │ │ │ + strdeq r2, [sp], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r2, sp, r0, lsl pc │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ addseq r9, r9, r0, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ @@ -205694,15 +205694,15 @@ │ │ │ │ orreq r1, r1, #160 @ 0xa0 │ │ │ │ orrne r1, r1, #224 @ 0xe0 │ │ │ │ cmp r3, #0 │ │ │ │ strb r1, [r4, #27] │ │ │ │ blt 311a24 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #1 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ strb r3, [r4, #21] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #212] @ 0xd4 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -205736,25 +205736,25 @@ │ │ │ │ b 311a50 │ │ │ │ ldrb r2, [r3, #8] │ │ │ │ b 3119d4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ b 311a50 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr ip, [pc, #152] @ 311b5c │ │ │ │ ldr r2, [pc, #152] @ 311b60 │ │ │ │ ldr r1, [pc, #152] @ 311b64 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #532 @ 0x214 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldrb r3, [r4, #27] │ │ │ │ cmp r5, #5 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ ldr r1, [r4, #8] │ │ │ │ strb r3, [r4, #27] │ │ │ │ mov r6, r0 │ │ │ │ beq 311b20 │ │ │ │ @@ -205777,20 +205777,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 311b70 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 311b74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #592 @ 0x250 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq sl, r1, ip, asr #26 │ │ │ │ - rsbeq r2, sp, r8, asr r9 │ │ │ │ - rsbeq r2, sp, r4, ror r9 │ │ │ │ - ldrdeq sl, [r1], r0 │ │ │ │ - rsbeq r5, sp, r8, ror #20 │ │ │ │ - rsbeq r5, sp, ip, lsr #26 │ │ │ │ + addeq sl, r1, ip, lsl sp │ │ │ │ + rsbeq r2, sp, r8, lsr #18 │ │ │ │ + rsbeq r2, sp, r4, asr #18 │ │ │ │ + addeq sl, r1, r0, lsr #25 │ │ │ │ + rsbeq r5, sp, r8, lsr sl │ │ │ │ + strdeq r5, [sp], #-204 @ 0xffffff34 @ │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 00311b78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -205802,39 +205802,39 @@ │ │ │ │ mov r6, r0 │ │ │ │ beq 311c3c │ │ │ │ mov r8, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r7, r8 │ │ │ │ ldr r0, [pc, #188] @ 311c74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 74d294 │ │ │ │ + bl 74d264 │ │ │ │ ldr r1, [pc, #180] @ 311c78 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 74b7fc │ │ │ │ + bl 74b7cc │ │ │ │ ldr r1, [pc, #164] @ 311c7c │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74b920 │ │ │ │ + bl 74b8f0 │ │ │ │ ldr r0, [sl] │ │ │ │ - bl 80f9c8 │ │ │ │ + bl 80f998 │ │ │ │ ldr r3, [pc, #140] @ 311c80 │ │ │ │ ldr r1, [pc, #140] @ 311c84 │ │ │ │ ldr r8, [r9, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 337914 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74d728 │ │ │ │ + bl 74d6f8 │ │ │ │ cmp r7, #1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -205849,19 +205849,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ addseq r8, r9, r4, lsl #31 │ │ │ │ - rsbeq r5, sp, r8, ror #21 │ │ │ │ - rsbseq r5, r1, r8, lsl sp │ │ │ │ - rsbeq r5, sp, r4, asr #25 │ │ │ │ + strheq r5, [sp], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq r5, r1, r8, ror #25 │ │ │ │ + @ instruction: 0x006d5c94 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - rsbseq r6, r8, r0, lsl r1 │ │ │ │ + rsbseq r6, r8, r0, ror #1 │ │ │ │ │ │ │ │ 00311c88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r1, #216] @ 0xd8 │ │ │ │ @@ -205894,15 +205894,15 @@ │ │ │ │ bne 311cf0 │ │ │ │ sub ip, ip, #1 │ │ │ │ cmn ip, #1 │ │ │ │ sub r5, r5, #20 │ │ │ │ bne 311ce4 │ │ │ │ mov r1, #512 @ 0x200 │ │ │ │ mov r0, r1 │ │ │ │ - bl 9a78ec │ │ │ │ + bl 9a78bc │ │ │ │ mov r5, #512 @ 0x200 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #0 │ │ │ │ str r0, [r4, #32] │ │ │ │ bl 24a694 │ │ │ │ str r5, [r4, #36] @ 0x24 │ │ │ │ mov r0, #32 │ │ │ │ @@ -205912,15 +205912,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #1 │ │ │ │ stm sp, {r5, ip} │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b0dec │ │ │ │ + bl 9b0dbc │ │ │ │ mvn r2, #111 @ 0x6f │ │ │ │ strb r2, [r4, #20] │ │ │ │ ldr r2, [pc, #208] @ 311e4c │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ mov r1, #2 │ │ │ │ strb r3, [r4, #52] @ 0x34 │ │ │ │ str r6, [r4, #4] │ │ │ │ @@ -205928,15 +205928,15 @@ │ │ │ │ strb r1, [r4, #128] @ 0x80 │ │ │ │ ldr r6, [pc, #184] @ 311e50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #72 @ 0x48 │ │ │ │ add r0, r4, #56 @ 0x38 │ │ │ │ mov r7, #3 │ │ │ │ str r5, [sp] │ │ │ │ - bl 749e50 │ │ │ │ + bl 749e20 │ │ │ │ add r0, r4, #132 @ 0x84 │ │ │ │ str r4, [r4, #124] @ 0x7c │ │ │ │ str r4, [r4, #132] @ 0x84 │ │ │ │ strb r5, [r4, #148] @ 0x94 │ │ │ │ str r7, [r4, #152] @ 0x98 │ │ │ │ strh r5, [r4, #160] @ 0xa0 │ │ │ │ strh r6, [r4, #164] @ 0xa4 │ │ │ │ @@ -205956,36 +205956,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #76] @ 311e60 │ │ │ │ add r3, r3, #616 @ 0x268 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ adceq sl, r6, r4, asr sl │ │ │ │ addeq r3, fp, r8, asr r2 │ │ │ │ adceq sl, r6, ip, lsr #20 │ │ │ │ @ instruction: 0xffffe1e0 │ │ │ │ - rsbeq r5, sp, r0, ror #16 │ │ │ │ + rsbeq r5, sp, r0, lsr r8 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - addeq sl, r1, r4, lsl sl │ │ │ │ - rsbeq r5, sp, ip, lsr #21 │ │ │ │ - rsbeq r5, sp, ip, lsr #15 │ │ │ │ + addeq sl, r1, r4, ror #19 │ │ │ │ + rsbeq r5, sp, ip, ror sl │ │ │ │ + rsbeq r5, sp, ip, ror r7 │ │ │ │ andeq r0, r0, sp, lsr #18 │ │ │ │ ldr r0, [pc, #4] @ 311e70 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq r3, fp, r4, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #224] @ 311f6c │ │ │ │ ldr r2, [pc, #224] @ 311f70 │ │ │ │ @@ -205993,70 +205993,70 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #192] @ 311f78 │ │ │ │ ldr r1, [pc, #192] @ 311f7c │ │ │ │ add r5, r5, #16 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr ip, [pc, #160] @ 311f80 │ │ │ │ ldr r2, [pc, #160] @ 311f84 │ │ │ │ ldr r3, [pc, #160] @ 311f88 │ │ │ │ ldr r1, [pc, #160] @ 311f8c │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [r4, #56] @ 0x38 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #52] @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74dcc4 │ │ │ │ + bl 74dc94 │ │ │ │ ldr r3, [pc, #120] @ 311f90 │ │ │ │ ldr r0, [pc, #120] @ 311f94 │ │ │ │ ldr r1, [pc, #120] @ 311f98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5, #52] @ 0x34 │ │ │ │ mov r2, #6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq sl, r1, r0, lsl #24 │ │ │ │ - rsbeq r5, ip, ip, lsl #12 │ │ │ │ - rsbseq r2, r6, ip, lsr #22 │ │ │ │ - ldrdeq r1, [sp], #-0 @ │ │ │ │ - strheq r1, [sp], #-4 @ │ │ │ │ - rsbeq r5, sp, r8, ror #26 │ │ │ │ + ldrdeq sl, [r1], r0 │ │ │ │ + ldrdeq r5, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ + ldrsheq r2, [r6], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r1, sp, r0, lsr #1 │ │ │ │ + rsbeq r1, sp, r4, lsl #1 │ │ │ │ + rsbeq r5, sp, r8, lsr sp │ │ │ │ @ instruction: 0x000007b8 │ │ │ │ - @ instruction: 0x006d5d94 │ │ │ │ + rsbeq r5, sp, r4, ror #26 │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrdeq r3, [fp], r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0x009704bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -206067,23 +206067,23 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #116 @ 0x74 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 310c68 │ │ │ │ - ldrdeq sl, [r1], ip │ │ │ │ - rsbeq r5, sp, r8, lsr #25 │ │ │ │ - strheq r5, [sp], #-200 @ 0xffffff38 @ │ │ │ │ + addeq sl, r1, ip, lsr #21 │ │ │ │ + rsbeq r5, sp, r8, ror ip │ │ │ │ + rsbeq r5, sp, r8, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #212] @ 3120e4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -206091,41 +206091,41 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 3120e8 │ │ │ │ ldr r1, [pc, #196] @ 3120ec │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r8, [pc, #176] @ 3120f0 │ │ │ │ ldr r7, [pc, #176] @ 3120f4 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #136] @ 3120f8 │ │ │ │ ldr r2, [pc, #136] @ 3120fc │ │ │ │ add r1, r6, #376 @ 0x178 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 53664c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #88] @ 312100 │ │ │ │ ldr r2, [pc, #88] @ 312104 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r6, #380 @ 0x17c │ │ │ │ mov ip, r0 │ │ │ │ str ip, [sp] │ │ │ │ @@ -206135,23 +206135,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq sl, r1, r4, lsl #21 │ │ │ │ - rsbeq r5, sp, r8, asr #24 │ │ │ │ - rsbeq r5, sp, r4, asr ip │ │ │ │ - rsbeq r5, ip, r8, ror #8 │ │ │ │ - rsbseq r2, r6, r8, lsl #19 │ │ │ │ - rsbeq r5, sp, r4, lsl ip │ │ │ │ - rsbeq r5, sp, ip, lsl ip │ │ │ │ - strdeq r5, [sp], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r5, sp, r0, lsl #24 │ │ │ │ + addeq sl, r1, r4, asr sl │ │ │ │ + rsbeq r5, sp, r8, lsl ip │ │ │ │ + rsbeq r5, sp, r4, lsr #24 │ │ │ │ + rsbeq r5, ip, r8, lsr r4 │ │ │ │ + rsbseq r2, r6, r8, asr r9 │ │ │ │ + rsbeq r5, sp, r4, ror #23 │ │ │ │ + rsbeq r5, sp, ip, ror #23 │ │ │ │ + rsbeq r5, sp, r8, asr #23 │ │ │ │ + ldrdeq r5, [sp], #-176 @ 0xffffff50 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr fp, [pc, #1324] @ 31264c │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [pc, #1320] @ 312650 │ │ │ │ @@ -206170,15 +206170,15 @@ │ │ │ │ ldr r2, [pc, #1280] @ 31265c │ │ │ │ ldr r1, [pc, #1280] @ 312660 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r3, #2 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ strd r2, [sp, #56] @ 0x38 │ │ │ │ add r6, sp, #48 @ 0x30 │ │ │ │ @@ -206257,23 +206257,23 @@ │ │ │ │ ldr r1, [pc, #960] @ 312678 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r3, #14 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #932] @ 31267c │ │ │ │ ldr r1, [pc, #932] @ 312680 │ │ │ │ add ip, fp, #40 @ 0x28 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r3, r4, r4, lsl #3 │ │ │ │ add r0, r0, r3, lsl #2 │ │ │ │ ldr r3, [r0, #260] @ 0x104 │ │ │ │ cmp r3, #2 │ │ │ │ bls 31239c │ │ │ │ sub r4, r4, #1 │ │ │ │ orrs r4, r4, r8 │ │ │ │ @@ -206481,38 +206481,38 @@ │ │ │ │ ldr r0, [pc, #112] @ 3126a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #151 @ 0x97 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq sl, r1, r0, ror r9 │ │ │ │ + addeq sl, r1, r0, asr #18 │ │ │ │ addseq r8, r9, ip, ror #19 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r8, r9, r0, asr #19 │ │ │ │ - rsbeq r5, sp, r4, lsl #22 │ │ │ │ - rsbeq r5, sp, r0, lsr #22 │ │ │ │ - rsbeq r5, sp, ip, ror sl │ │ │ │ - rsbeq r5, sp, r4, ror sl │ │ │ │ - rsbeq r5, sp, ip, ror #20 │ │ │ │ - rsbeq r5, sp, r8, asr sl │ │ │ │ - @ instruction: 0x006d2194 │ │ │ │ - rsbeq r2, sp, ip, lsl r1 │ │ │ │ - rsbeq r5, sp, ip, lsl #19 │ │ │ │ - @ instruction: 0x006d599c │ │ │ │ - rsbeq r5, sp, r0, asr #19 │ │ │ │ + ldrdeq r5, [sp], #-164 @ 0xffffff5c @ │ │ │ │ + strdeq r5, [sp], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r5, sp, ip, asr #20 │ │ │ │ + rsbeq r5, sp, r4, asr #20 │ │ │ │ + rsbeq r5, sp, ip, lsr sl │ │ │ │ + rsbeq r5, sp, r8, lsr #20 │ │ │ │ + rsbeq r2, sp, r4, ror #2 │ │ │ │ + rsbeq r2, sp, ip, ror #1 │ │ │ │ + rsbeq r5, sp, ip, asr r9 │ │ │ │ + rsbeq r5, sp, ip, ror #18 │ │ │ │ + @ instruction: 0x006d5990 │ │ │ │ @ instruction: 0x009987bc │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - rsbeq r5, sp, r8, asr #17 │ │ │ │ - strheq r5, [sp], #-128 @ 0xffffff80 @ │ │ │ │ - addeq sl, r1, r8, lsl r6 │ │ │ │ - strdeq r5, [sp], #-100 @ 0xffffff9c @ │ │ │ │ - addeq sl, r1, r0, ror #8 │ │ │ │ - rsbeq r5, sp, r4, lsr r6 │ │ │ │ - @ instruction: 0x006d569c │ │ │ │ + @ instruction: 0x006d5898 │ │ │ │ + rsbeq r5, sp, r0, lsl #17 │ │ │ │ + addeq sl, r1, r8, ror #11 │ │ │ │ + rsbeq r5, sp, r4, asr #13 │ │ │ │ + addeq sl, r1, r0, lsr r4 │ │ │ │ + rsbeq r5, sp, r4, lsl #12 │ │ │ │ + rsbeq r5, sp, ip, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #476] @ 3128a0 │ │ │ │ sub sp, sp, #28 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -206529,30 +206529,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #14 │ │ │ │ mov r2, sl │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr fp, [pc, #412] @ 3128b4 │ │ │ │ ldr r9, [pc, #412] @ 3128b8 │ │ │ │ add fp, pc, fp │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r0 │ │ │ │ bl 3a5374 │ │ │ │ ldr r1, [pc, #396] @ 3128bc │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, fp │ │ │ │ mov r7, r0 │ │ │ │ add r0, r6, #40 @ 0x28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #364] @ 3128c0 │ │ │ │ ldr r3, [pc, #364] @ 3128c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #288 @ 0x120 │ │ │ │ mov r4, r0 │ │ │ │ ldrh r2, [r0, #104] @ 0x68 │ │ │ │ @@ -206573,44 +206573,44 @@ │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ beq 312800 │ │ │ │ mov r0, r7 │ │ │ │ bl 3a4ef8 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #132] @ 0x84 │ │ │ │ beq 312878 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr r1, [pc, #256] @ 3128c8 │ │ │ │ add r6, r6, #128 @ 0x80 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ mov r2, sl │ │ │ │ str r6, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #232] @ 3128cc │ │ │ │ ldr r1, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r3, r8 │ │ │ │ ldr r6, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r4, #132] @ 0x84 │ │ │ │ blx r6 │ │ │ │ ldr r1, [r4, #104] @ 0x68 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74d588 │ │ │ │ + bl 74d558 │ │ │ │ mov r1, r8 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r5 │ │ │ │ bl 311c88 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ beq 312834 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 997cb4 │ │ │ │ + bl 997c84 │ │ │ │ ldr r2, [pc, #148] @ 3128d0 │ │ │ │ ldr r3, [pc, #104] @ 3128a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -206627,31 +206627,31 @@ │ │ │ │ ldr ip, [pc, #84] @ 3128d4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r6, #108 @ 0x6c │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r1, fp │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 312834 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - ldrdeq sl, [r1], r0 │ │ │ │ + addeq sl, r1, r0, lsr #7 │ │ │ │ addseq r8, r9, r4, asr #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r1, sp, r4, asr #26 │ │ │ │ - rsbeq r1, sp, r8, ror #25 │ │ │ │ - rsbeq r5, sp, r4, asr r5 │ │ │ │ + rsbeq r1, sp, r4, lsl sp │ │ │ │ + strheq r1, [sp], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r5, sp, r4, lsr #10 │ │ │ │ addseq r8, r9, r0, lsl #8 │ │ │ │ - rsbeq r5, sp, r0, asr r5 │ │ │ │ - rsbeq r5, sp, r0, lsr r5 │ │ │ │ + rsbeq r5, sp, r0, lsr #10 │ │ │ │ + rsbeq r5, sp, r0, lsl #10 │ │ │ │ umullseq pc, r6, r0, ip @ │ │ │ │ - rsbeq r1, sp, r0, lsl #25 │ │ │ │ + rsbeq r1, sp, r0, asr ip │ │ │ │ @ instruction: 0x00001eb8 │ │ │ │ addseq r8, r9, r0, ror #5 │ │ │ │ - rsbeq r1, sp, r0, asr #27 │ │ │ │ + @ instruction: 0x006d1d90 │ │ │ │ │ │ │ │ 003128d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 31292c │ │ │ │ @@ -206661,23 +206661,23 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r0, #172 @ 0xac │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 311b78 │ │ │ │ - umulleq sl, r1, ip, r1 │ │ │ │ - rsbeq r5, sp, r8, ror #6 │ │ │ │ - rsbeq r5, sp, r8, ror r3 │ │ │ │ + addeq sl, r1, ip, ror #2 │ │ │ │ + rsbeq r5, sp, r8, lsr r3 │ │ │ │ + rsbeq r5, sp, r8, asr #6 │ │ │ │ │ │ │ │ 00312938 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 3129a0 │ │ │ │ @@ -206687,28 +206687,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r4, r4, r4, lsl #3 │ │ │ │ add r0, r0, r4, lsl #2 │ │ │ │ ldr r0, [r0, #260] @ 0x104 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq sl, r1, ip, lsr r1 │ │ │ │ - rsbeq r5, sp, r8, lsl #6 │ │ │ │ - rsbeq r5, sp, r8, lsl r3 │ │ │ │ + addeq sl, r1, ip, lsl #2 │ │ │ │ + ldrdeq r5, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r5, sp, r8, ror #5 │ │ │ │ │ │ │ │ 003129ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #76] @ 312a10 │ │ │ │ @@ -206719,26 +206719,26 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r5, #96] @ 0x60 │ │ │ │ mov r3, r0 │ │ │ │ add r0, r0, #340 @ 0x154 │ │ │ │ str r4, [r3, #104] @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 702bd4 │ │ │ │ - addeq sl, r1, r8, asr #1 │ │ │ │ - rsbeq r5, sp, r0, lsr #5 │ │ │ │ - @ instruction: 0x006d5290 │ │ │ │ + b 702ba4 │ │ │ │ + umulleq sl, r1, r8, r0 │ │ │ │ + rsbeq r5, sp, r0, ror r2 │ │ │ │ + rsbeq r5, sp, r0, ror #4 │ │ │ │ │ │ │ │ 00312a1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 312a70 │ │ │ │ @@ -206748,45 +206748,45 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r0, #340 @ 0x154 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 702b6c │ │ │ │ - addeq sl, r1, r8, asr r0 │ │ │ │ - rsbeq r5, sp, r4, lsr #4 │ │ │ │ - rsbeq r5, sp, r4, lsr r2 │ │ │ │ + b 702b3c │ │ │ │ + addeq sl, r1, r8, lsr #32 │ │ │ │ + strdeq r5, [sp], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r5, sp, r4, lsl #4 │ │ │ │ │ │ │ │ 00312a7c : │ │ │ │ cmp r0, #2 │ │ │ │ bhi 312a9c │ │ │ │ ldr r3, [pc, #28] @ 312aa8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0, lsl #2 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq sl, r1, ip │ │ │ │ + ldrdeq r9, [r1], ip │ │ │ │ ldr r0, [r0, #1076] @ 0x434 │ │ │ │ adds r0, r0, #1 │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ 312acc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753cf0 │ │ │ │ + b 753cc0 │ │ │ │ umulleq r2, fp, r0, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ @@ -206805,15 +206805,15 @@ │ │ │ │ add r3, r1, r2 │ │ │ │ asr r1, ip, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ asr r3, r2, #31 │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 8a9e30 │ │ │ │ + bl 8a9e00 │ │ │ │ cmp r0, #0 │ │ │ │ blt 312b5c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -206822,17 +206822,17 @@ │ │ │ │ rsb r0, r0, #0 │ │ │ │ bl 248eb8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #16] @ 312b80 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9983b0 │ │ │ │ + b 998380 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - rsbeq r5, sp, r4, lsr #3 │ │ │ │ + rsbeq r5, sp, r4, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #288] @ 312cbc │ │ │ │ ldr r3, [pc, #288] @ 312cc0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -206888,65 +206888,65 @@ │ │ │ │ beq 312ca4 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 312cdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 312be4 │ │ │ │ ldr r0, [pc, #52] @ 312ce0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 312be4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r9, r0, lsl #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, r9, r4, asr pc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r7, r9, r0, lsr pc │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x006d5094 │ │ │ │ - strheq r5, [sp], #-4 @ │ │ │ │ + rsbeq r5, sp, r4, rrx │ │ │ │ + rsbeq r5, sp, r4, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 312d88 │ │ │ │ ldr r2, [pc, #140] @ 312d8c │ │ │ │ ldr r1, [pc, #140] @ 312d90 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [pc, #112] @ 312d94 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74dcc4 │ │ │ │ + bl 74dc94 │ │ │ │ ldr r3, [pc, #100] @ 312d98 │ │ │ │ ldr r1, [pc, #100] @ 312d9c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #14 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r2, [pc, #76] @ 312da0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r2, [r4, #84] @ 0x54 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ @@ -206954,17 +206954,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r9, r1, r8, asr #28 │ │ │ │ - @ instruction: 0x006c479c │ │ │ │ - ldrheq r1, [r6], #-200 @ 0xffffff38 @ │ │ │ │ + addeq r9, r1, r8, lsl lr │ │ │ │ + rsbeq r4, ip, ip, ror #14 │ │ │ │ + rsbseq r1, r6, r8, lsl #25 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ addseq pc, r6, ip, ror r8 @ │ │ │ │ addeq r2, fp, r0, lsl #14 │ │ │ │ ldrb r3, [r0, #777] @ 0x309 │ │ │ │ cmp r3, #0 │ │ │ │ beq 312dc4 │ │ │ │ @@ -207170,27 +207170,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #312] @ 313250 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 312f58 │ │ │ │ ldr ip, [pc, #300] @ 313254 │ │ │ │ ldr ip, [r0, ip] │ │ │ │ ldrh ip, [ip] │ │ │ │ cmp ip, #0 │ │ │ │ beq 312ee8 │ │ │ │ ldr ip, [pc, #268] @ 313248 │ │ │ │ @@ -207210,69 +207210,69 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 313258 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r1, [r4, #1076] @ 0x434 │ │ │ │ b 312ee8 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #132] @ 31325c │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r1, [r4, #1076] @ 0x434 │ │ │ │ b 312ee8 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #96] @ 313260 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 312f58 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00997cf8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x00997cd4 │ │ │ │ addseq r7, r9, r0, lsl #25 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - addeq r9, r1, ip, lsl ip │ │ │ │ - addeq r9, r1, r4, lsl #24 │ │ │ │ - addeq r9, r1, r0, lsl #22 │ │ │ │ - ldrdeq r4, [sp], #-232 @ 0xffffff18 @ │ │ │ │ - ldrdeq r9, [r1], ip │ │ │ │ - strheq r4, [sp], #-224 @ 0xffffff20 @ │ │ │ │ + addeq r9, r1, ip, ror #23 │ │ │ │ + ldrdeq r9, [r1], r4 │ │ │ │ + ldrdeq r9, [r1], r0 │ │ │ │ + rsbeq r4, sp, r8, lsr #29 │ │ │ │ + addeq r9, r1, ip, lsr #21 │ │ │ │ + rsbeq r4, sp, r0, lsl #29 │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r4, sp, r4, lsl #27 │ │ │ │ + rsbeq r4, sp, r4, asr sp │ │ │ │ andeq r4, r0, r8, lsr #19 │ │ │ │ - rsbeq r4, sp, ip, lsl ip │ │ │ │ - rsbeq r4, sp, r4, ror #24 │ │ │ │ - rsbeq r4, sp, r8, ror #25 │ │ │ │ + rsbeq r4, sp, ip, ror #23 │ │ │ │ + rsbeq r4, sp, r4, lsr ip │ │ │ │ + strheq r4, [sp], #-200 @ 0xffffff38 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #1100] @ 3136c8 │ │ │ │ ldr ip, [pc, #1100] @ 3136cc │ │ │ │ add lr, pc, lr │ │ │ │ @@ -207298,15 +207298,15 @@ │ │ │ │ add r3, r8, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #12 │ │ │ │ addeq r5, sp, #36 @ 0x24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [r0, #760] @ 0x2f8 │ │ │ │ ldr r1, [r0, #764] @ 0x2fc │ │ │ │ add r7, r0, #768 @ 0x300 │ │ │ │ orrs r3, r2, r1 │ │ │ │ mov r4, r0 │ │ │ │ beq 3133b4 │ │ │ │ ldr r3, [r0, #756] @ 0x2f4 │ │ │ │ @@ -207326,21 +207326,21 @@ │ │ │ │ ldr r2, [pc, #928] @ 3136e4 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ - bl 71017c │ │ │ │ + bl 71014c │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3133dc │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 997cb4 │ │ │ │ + bl 997c84 │ │ │ │ ldr r2, [pc, #876] @ 3136e8 │ │ │ │ ldr r3, [pc, #844] @ 3136cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -207357,47 +207357,47 @@ │ │ │ │ ldr r1, [pc, #816] @ 3136f0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #812] @ 3136f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 313368 │ │ │ │ mov r0, fp │ │ │ │ - bl 70d888 │ │ │ │ + bl 70d858 │ │ │ │ ldr r2, [pc, #780] @ 3136f8 │ │ │ │ ldr r1, [pc, #780] @ 3136fc │ │ │ │ add r8, r8, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str r0, [r4, #1060] @ 0x424 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, fp │ │ │ │ bl 338e94 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 313668 │ │ │ │ - bl 81197c │ │ │ │ + bl 81194c │ │ │ │ mov r8, #15 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, #0 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ strb r0, [r4, #777] @ 0x309 │ │ │ │ movne r2, #1 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ moveq r2, #3 │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 80fcfc │ │ │ │ + bl 80fccc │ │ │ │ cmp r0, #0 │ │ │ │ blt 313368 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 313490 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r4, #1060] @ 0x424 │ │ │ │ @@ -207419,28 +207419,28 @@ │ │ │ │ mov r2, #32768 @ 0x8000 │ │ │ │ strh r2, [r3, #2] │ │ │ │ moveq r8, r1 │ │ │ │ ldrb sl, [r4, #768] @ 0x300 │ │ │ │ moveq fp, #1 │ │ │ │ beq 3134e0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9d4984 │ │ │ │ + bl 9d4954 │ │ │ │ and fp, r0, #255 @ 0xff │ │ │ │ cmp fp, #1 │ │ │ │ movle r8, #0 │ │ │ │ movgt r8, #1 │ │ │ │ ldrb r9, [r4, #1068] @ 0x42c │ │ │ │ ldr r5, [r4, #756] @ 0x2f4 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r6, [r7, #-8] │ │ │ │ ldr r1, [r7, #-4] │ │ │ │ beq 313670 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, fp │ │ │ │ - bl 9d4984 │ │ │ │ + bl 9d4954 │ │ │ │ mov r5, r0 │ │ │ │ umull r3, r2, r5, r6 │ │ │ │ eor r9, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ rsbne r2, r3, #0 │ │ │ │ andne r3, r3, r2 │ │ │ │ clzne r3, r3 │ │ │ │ @@ -207500,89 +207500,89 @@ │ │ │ │ bl 24b048 │ │ │ │ mvn r3, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [r4, #1076] @ 0x434 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r4, #1072] @ 0x430 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 997cb4 │ │ │ │ + bl 997c84 │ │ │ │ b 313374 │ │ │ │ ldr ip, [pc, #248] @ 313718 │ │ │ │ ldr r1, [pc, #248] @ 31371c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #244] @ 313720 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 313368 │ │ │ │ ldr ip, [pc, #220] @ 313724 │ │ │ │ ldr r1, [pc, #220] @ 313728 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #216] @ 31372c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 313368 │ │ │ │ strb r0, [r4, #777] @ 0x309 │ │ │ │ b 313490 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, fp │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ mov r6, r0 │ │ │ │ b 313508 │ │ │ │ ldr ip, [pc, #160] @ 313730 │ │ │ │ ldr r2, [pc, #160] @ 313734 │ │ │ │ ldr r1, [pc, #160] @ 313738 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 58e104 │ │ │ │ b 313368 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r9, r0, lsr #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, r9, ip, ror r8 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - umulleq r9, r1, r4, r8 │ │ │ │ - rsbeq r4, sp, r4, ror ip │ │ │ │ - rsbeq r4, sp, ip, lsl #25 │ │ │ │ + addeq r9, r1, r4, ror #16 │ │ │ │ + rsbeq r4, sp, r4, asr #24 │ │ │ │ + rsbeq r4, sp, ip, asr ip │ │ │ │ addeq r2, fp, r0, lsl r1 │ │ │ │ addseq r7, r9, r0, lsr #15 │ │ │ │ - rsbeq r4, sp, ip, asr #23 │ │ │ │ - rsbeq r4, sp, ip, lsr #23 │ │ │ │ + @ instruction: 0x006d4b9c │ │ │ │ + rsbeq r4, sp, ip, ror fp │ │ │ │ andeq r0, r0, sl, lsr #6 │ │ │ │ - rsbeq r4, sp, ip, lsl ip │ │ │ │ - rsbeq r4, sp, r0, lsr ip │ │ │ │ + rsbeq r4, sp, ip, ror #23 │ │ │ │ + rsbeq r4, sp, r0, lsl #24 │ │ │ │ cmpeq r9, r1, asr r2 │ │ │ │ @ instruction: 0x07000055 │ │ │ │ streq r0, [r0], #-2567 @ 0xfffff5f9 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ andeq r3, r0, r1, lsr r0 │ │ │ │ andeq r4, r0, r2, asr r9 │ │ │ │ - @ instruction: 0x006d499c │ │ │ │ - rsbeq r4, sp, r8, asr #18 │ │ │ │ + rsbeq r4, sp, ip, ror #18 │ │ │ │ + rsbeq r4, sp, r8, lsl r9 │ │ │ │ andeq r0, r0, lr, lsr #6 │ │ │ │ - rsbeq r4, sp, r4, lsr #19 │ │ │ │ - rsbeq r4, sp, r0, lsr #18 │ │ │ │ + rsbeq r4, sp, r4, ror r9 │ │ │ │ + strdeq r4, [sp], #-128 @ 0xffffff80 @ │ │ │ │ andeq r0, r0, r2, lsr r3 │ │ │ │ - @ instruction: 0x008194b8 │ │ │ │ - rsbeq r3, ip, ip, lsl #28 │ │ │ │ - rsbseq r1, r6, ip, lsr #6 │ │ │ │ + addeq r9, r1, r8, lsl #9 │ │ │ │ + ldrdeq r3, [ip], #-220 @ 0xffffff24 @ │ │ │ │ + ldrsheq r1, [r6], #-44 @ 0xffffffd4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #636] @ 3139d4 │ │ │ │ mov r8, r3 │ │ │ │ @@ -207700,26 +207700,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 3139fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3137f0 │ │ │ │ ldr r3, [pc, #148] @ 313a00 │ │ │ │ ldr r1, [pc, #148] @ 313a04 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ @@ -207738,34 +207738,34 @@ │ │ │ │ ldr r0, [pc, #96] @ 313a14 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3137f0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r9, r0, asr #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umullseq r7, r9, r8, r3 │ │ │ │ - umulleq r9, r1, r8, r3 │ │ │ │ - addeq r9, r1, r0, lsl #7 │ │ │ │ + addeq r9, r1, r8, ror #6 │ │ │ │ + addeq r9, r1, r0, asr r3 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r7, r9, r4, lsr #6 │ │ │ │ andeq r5, r0, ip, lsl r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq r4, [sp], #-108 @ 0xffffff94 @ │ │ │ │ - addeq r9, r1, r0, ror #3 │ │ │ │ - strheq r4, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ - @ instruction: 0x008191bc │ │ │ │ - @ instruction: 0x006d4590 │ │ │ │ + rsbeq r4, sp, ip, lsr #13 │ │ │ │ + @ instruction: 0x008191b0 │ │ │ │ + rsbeq r4, sp, r8, lsl #11 │ │ │ │ + addeq r9, r1, ip, lsl #3 │ │ │ │ + rsbeq r4, sp, r0, ror #10 │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ - rsbeq r4, sp, r8, asr #13 │ │ │ │ + @ instruction: 0x006d4698 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #356] @ 313b94 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -207779,29 +207779,29 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r5, [pc, #304] @ 313ba8 │ │ │ │ ldr r3, [pc, #304] @ 313bac │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 313afc │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #778] @ 0x30a │ │ │ │ strb r3, [r4, #776] @ 0x308 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r4, #888 @ 0x378 │ │ │ │ - bl 70d698 │ │ │ │ + bl 70d668 │ │ │ │ mvn r2, #127 @ 0x7f │ │ │ │ strb r2, [r4, #779] @ 0x30b │ │ │ │ mvn r3, #0 │ │ │ │ ldr r2, [pc, #244] @ 313bb0 │ │ │ │ str r3, [r4, #1076] @ 0x434 │ │ │ │ ldr r3, [pc, #216] @ 313b9c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -207838,42 +207838,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 313bc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 313a90 │ │ │ │ ldr r0, [pc, #64] @ 313bc4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 313a90 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - addeq r9, r1, ip, lsl r1 │ │ │ │ + addeq r9, r1, ip, ror #1 │ │ │ │ ldrsbeq r7, [r9], r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r4, sp, ip, ror #9 │ │ │ │ - rsbeq r4, sp, r4, lsl #10 │ │ │ │ + strheq r4, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrdeq r4, [sp], #-68 @ 0xffffffbc @ │ │ │ │ addseq r7, r9, r4, lsr #1 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r7, r9, ip, asr r0 │ │ │ │ andeq r1, r0, r4, lsl #26 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r4, sp, r4, asr r5 │ │ │ │ - rsbeq r4, sp, r8, ror #10 │ │ │ │ + rsbeq r4, sp, r4, lsr #10 │ │ │ │ + rsbeq r4, sp, r8, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #3828] @ 314ad8 │ │ │ │ ldr r1, [pc, #3828] @ 314adc │ │ │ │ @@ -207947,23 +207947,23 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3532] @ 314af8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 313f84 │ │ │ │ cmp r7, #152 @ 0x98 │ │ │ │ bne 313f24 │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3143a4 │ │ │ │ @@ -208133,15 +208133,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ @@ -208149,15 +208149,15 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2768] @ 314b04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 313edc │ │ │ │ sub ip, r3, #32 │ │ │ │ lsr r0, r0, ip │ │ │ │ rsb lr, r3, #64 @ 0x40 │ │ │ │ orr r0, r0, r1, lsl lr │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ orr r0, r0, r1, lsr r3 │ │ │ │ @@ -208333,23 +208333,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2008] @ 314b0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 314248 │ │ │ │ cmp lr, #4 │ │ │ │ cmpls r2, #1 │ │ │ │ bne 314064 │ │ │ │ cmp sl, #1 │ │ │ │ @@ -208451,28 +208451,28 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #60] @ 0x3c │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #68] @ 0x44 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r9 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1524] @ 314b14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 313f84 │ │ │ │ lsr r0, r0, ip │ │ │ │ rsb r3, ip, #32 │ │ │ │ orr r0, r0, r1, lsl r3 │ │ │ │ sub r3, ip, #32 │ │ │ │ orr r0, r0, r1, lsr r3 │ │ │ │ @@ -208526,23 +208526,23 @@ │ │ │ │ beq 314a90 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1248] @ 314b18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 313f84 │ │ │ │ add r3, r4, r3 │ │ │ │ ldrb r6, [r3, #788] @ 0x314 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #1168] @ 314ae8 │ │ │ │ mov r9, r6 │ │ │ │ @@ -208569,25 +208569,25 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 314b20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 31407c │ │ │ │ cmp lr, #1 │ │ │ │ mov r0, r3 │ │ │ │ bhi 3140e0 │ │ │ │ b 313e68 │ │ │ │ add r2, r4, #780 @ 0x30c │ │ │ │ ldrh r1, [r2] │ │ │ │ @@ -208618,23 +208618,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #896] @ 314b28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 313f84 │ │ │ │ mov r0, r2 │ │ │ │ b 3140d8 │ │ │ │ ldr r3, [pc, #864] @ 314b24 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -208654,23 +208654,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 314b2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 314248 │ │ │ │ ldr r2, [pc, #704] @ 314b10 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -208692,25 +208692,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #600] @ 314b30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 314148 │ │ │ │ ldr r3, [pc, #512] @ 314ae8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mvn r9, #0 │ │ │ │ ldr sl, [r2, r3] │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r9 │ │ │ │ @@ -208733,22 +208733,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #456] @ 314b38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ b 313f48 │ │ │ │ eor r0, r2, r0, lsl #24 │ │ │ │ and r0, r0, #-16777216 @ 0xff000000 │ │ │ │ eor r0, r0, r2 │ │ │ │ b 3140d8 │ │ │ │ ldr r0, [pc, #424] @ 314b3c │ │ │ │ @@ -208756,123 +208756,123 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #12] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 313edc │ │ │ │ ldr r0, [pc, #384] @ 314b40 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 314248 │ │ │ │ ldr r0, [pc, #356] @ 314b44 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 314248 │ │ │ │ ldr r0, [pc, #328] @ 314b48 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 314148 │ │ │ │ mov r9, r1 │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r9 │ │ │ │ b 313f94 │ │ │ │ ldr r0, [pc, #288] @ 314b4c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 313f84 │ │ │ │ ldr r0, [pc, #264] @ 314b50 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ b 313f48 │ │ │ │ ldr r0, [pc, #240] @ 314b54 │ │ │ │ mov r3, sl │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 31407c │ │ │ │ ldr r0, [pc, #220] @ 314b58 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 313f84 │ │ │ │ ldr r0, [pc, #196] @ 314b5c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 313f84 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #168] @ 314b60 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ mov r5, r9 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ mov r6, r9 │ │ │ │ b 313f84 │ │ │ │ addseq r6, r9, r4, lsr pc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r6, r9, ip, lsl #30 │ │ │ │ tsteq r1, r1 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, r4, asr #30 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r4, sp, r0, ror #8 │ │ │ │ + rsbeq r4, sp, r0, lsr r4 │ │ │ │ addseq r6, r9, r8, lsr ip │ │ │ │ andeq r4, r0, ip, asr #1 │ │ │ │ - rsbeq r4, sp, r4, lsr #8 │ │ │ │ + strdeq r4, [sp], #-52 @ 0xffffffcc @ │ │ │ │ andeq r3, r0, r4, asr #2 │ │ │ │ - rsbeq r3, sp, r4, lsr pc │ │ │ │ + rsbeq r3, sp, r4, lsl #30 │ │ │ │ muleq r0, ip, r4 │ │ │ │ - strheq r3, [sp], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r3, sp, r0, lsr ip │ │ │ │ + rsbeq r3, sp, r4, lsl #27 │ │ │ │ + rsbeq r3, sp, r0, lsl #24 │ │ │ │ andeq r1, r0, r8, ror #16 │ │ │ │ - rsbeq r3, sp, r8, ror ip │ │ │ │ + rsbeq r3, sp, r8, asr #24 │ │ │ │ andeq r3, r0, r8, lsr r7 │ │ │ │ - rsbeq r3, sp, ip, lsr sl │ │ │ │ - rsbeq r3, sp, ip, lsr #19 │ │ │ │ - strdeq r3, [sp], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r3, sp, ip, lsl #20 │ │ │ │ + rsbeq r3, sp, ip, ror r9 │ │ │ │ + rsbeq r3, sp, ip, asr #19 │ │ │ │ andeq r2, r0, r0, asr #1 │ │ │ │ - @ instruction: 0x006d3798 │ │ │ │ - rsbeq r3, sp, ip, lsl #22 │ │ │ │ - rsbeq r3, sp, r4, ror #16 │ │ │ │ - strheq r3, [sp], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r3, sp, r8, lsl r9 │ │ │ │ - @ instruction: 0x006d3790 │ │ │ │ - rsbeq r3, sp, r0, lsl #14 │ │ │ │ - rsbeq r3, sp, r8, ror r9 │ │ │ │ - rsbeq r3, sp, r8, lsr #15 │ │ │ │ - rsbeq r3, sp, r4, lsl #16 │ │ │ │ - rsbeq r3, sp, r4, ror #16 │ │ │ │ + rsbeq r3, sp, r8, ror #14 │ │ │ │ + ldrdeq r3, [sp], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r3, sp, r4, lsr r8 │ │ │ │ + rsbeq r3, sp, ip, lsl #17 │ │ │ │ + rsbeq r3, sp, r8, ror #17 │ │ │ │ + rsbeq r3, sp, r0, ror #14 │ │ │ │ + ldrdeq r3, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r3, sp, r8, asr #18 │ │ │ │ + rsbeq r3, sp, r8, ror r7 │ │ │ │ + ldrdeq r3, [sp], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r3, sp, r4, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #3992] @ 315b18 │ │ │ │ mov r6, r3 │ │ │ │ @@ -208924,15 +208924,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi 315198 │ │ │ │ ldrb r2, [r2, r3] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, #888 @ 0x378 │ │ │ │ - bl 70d698 │ │ │ │ + bl 70d668 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 314c2c │ │ │ │ cmp sl, #112 @ 0x70 │ │ │ │ beq 3155d4 │ │ │ │ bhi 314e5c │ │ │ │ cmp sl, #64 @ 0x40 │ │ │ │ beq 3154c8 │ │ │ │ @@ -208966,15 +208966,15 @@ │ │ │ │ bne 3150f0 │ │ │ │ mvn r2, #0 │ │ │ │ str r2, [r4, #1076] @ 0x434 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3151d0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r4, #888 @ 0x378 │ │ │ │ - bl 70d698 │ │ │ │ + bl 70d668 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #776] @ 0x308 │ │ │ │ strb r3, [r4, #778] @ 0x30a │ │ │ │ mov r0, #0 │ │ │ │ b 314bc8 │ │ │ │ ldrb r3, [r4, #778] @ 0x30a │ │ │ │ cmp r3, #96 @ 0x60 │ │ │ │ @@ -209037,30 +209037,30 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #20] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3300] @ 315b34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 314c24 │ │ │ │ cmp sl, #232 @ 0xe8 │ │ │ │ beq 3150d0 │ │ │ │ bhi 31524c │ │ │ │ cmp sl, #144 @ 0x90 │ │ │ │ beq 315568 │ │ │ │ @@ -209142,25 +209142,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [pc, #2932] @ 315b38 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2924] @ 315b3c │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 314e84 │ │ │ │ ldr r2, [r4, #872] @ 0x368 │ │ │ │ ldr r3, [r4, #876] @ 0x36c │ │ │ │ add sl, r4, #880 @ 0x370 │ │ │ │ orrs r3, r2, r3 │ │ │ │ bne 315410 │ │ │ │ @@ -209200,25 +209200,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [pc, #2708] @ 315b40 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2684] @ 315b44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 314d08 │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne 315a10 │ │ │ │ ldrb r2, [r4, #779] @ 0x30b │ │ │ │ mvn r2, r2, lsl #25 │ │ │ │ mvn r2, r2, lsr #25 │ │ │ │ @@ -209242,22 +209242,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2536] @ 315b4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314ce0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 315738 │ │ │ │ ldr r3, [pc, #2648] @ 315be0 │ │ │ │ @@ -209298,22 +209298,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2320] @ 315b54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 314cf0 │ │ │ │ cmp sl, #240 @ 0xf0 │ │ │ │ beq 3155ec │ │ │ │ cmp sl, #255 @ 0xff │ │ │ │ bne 314c8c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -209337,25 +209337,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [pc, #2184] @ 315b58 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2160] @ 315b5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314ce8 │ │ │ │ cmp r3, #64 @ 0x40 │ │ │ │ bne 314c8c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -209399,25 +209399,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [pc, #1944] @ 315b60 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1920] @ 315b64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314ce8 │ │ │ │ ldrb r3, [r4, #779] @ 0x30b │ │ │ │ mov r2, #0 │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ @@ -209464,15 +209464,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #1724] @ 315b6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #176 @ 0xb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 314ca4 │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ beq 314e84 │ │ │ │ ldr r2, [pc, #1776] @ 315bcc │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -209492,15 +209492,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [pc, #1588] @ 315b70 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1580] @ 315b74 │ │ │ │ add r0, pc, r0 │ │ │ │ b 314fd0 │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -209565,25 +209565,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [pc, #1304] @ 315b78 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1280] @ 315b7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314ce8 │ │ │ │ ldrb r3, [r4, #768] @ 0x300 │ │ │ │ subs r2, r3, #0 │ │ │ │ movne r2, #1 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -209600,15 +209600,15 @@ │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 314c24 │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -209620,15 +209620,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 312ad0 │ │ │ │ ldrb r3, [r4, #779] @ 0x30b │ │ │ │ b 315324 │ │ │ │ ldr r0, [pc, #1112] @ 315b84 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 314cf0 │ │ │ │ ldr r3, [pc, #1032] @ 315b48 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1168] @ 315be0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -209646,22 +209646,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #980] @ 315b88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 31518c │ │ │ │ ldr r2, [r6, #-8] │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ add r0, fp, r5 │ │ │ │ bl 24a694 │ │ │ │ ldr r2, [r6, #-8] │ │ │ │ mov r1, r5 │ │ │ │ @@ -209688,22 +209688,22 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str ip, [sp, #48] @ 0x30 │ │ │ │ mov r1, ip │ │ │ │ str ip, [r0, #4] │ │ │ │ str ip, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 315b90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, #1076] @ 0x434 │ │ │ │ b 314ef8 │ │ │ │ ldr r3, [pc, #860] @ 315bcc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 315310 │ │ │ │ @@ -209721,25 +209721,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [pc, #708] @ 315b94 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #684] @ 315b98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 315310 │ │ │ │ ldr r3, [pc, #720] @ 315bcc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 315020 │ │ │ │ ldr r3, [pc, #720] @ 315be0 │ │ │ │ @@ -209756,25 +209756,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [pc, #576] @ 315b9c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #552] @ 315ba0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 315020 │ │ │ │ ldr r2, [pc, #580] @ 315bcc │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 31555c │ │ │ │ ldr r2, [pc, #580] @ 315be0 │ │ │ │ @@ -209790,25 +209790,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [pc, #448] @ 315ba4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 315ba8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 31555c │ │ │ │ ldr r2, [pc, #436] @ 315bcc │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -209827,25 +209827,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [pc, #308] @ 315bac │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 315bb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 3150dc │ │ │ │ ldr r2, [pc, #292] @ 315bcc │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 314e84 │ │ │ │ @@ -209863,112 +209863,112 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [pc, #172] @ 315bb4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 315bb8 │ │ │ │ add r0, pc, r0 │ │ │ │ b 314fd0 │ │ │ │ umullseq r5, r9, r8, pc @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r5, r9, r0, lsl #31 │ │ │ │ addseq r5, r9, ip, asr #30 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - addeq r7, r1, r8, lsl pc │ │ │ │ + addeq r7, r1, r8, ror #29 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - strheq r3, [sp], #-100 @ 0xffffff9c @ │ │ │ │ - ldrdeq r3, [sp], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq r3, sp, ip, asr #11 │ │ │ │ - rsbeq r3, sp, r4, lsr #13 │ │ │ │ - ldrdeq r3, [sp], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r3, sp, r4, lsl #13 │ │ │ │ + rsbeq r3, sp, ip, lsr #13 │ │ │ │ + @ instruction: 0x006d359c │ │ │ │ + rsbeq r3, sp, r4, ror r6 │ │ │ │ + rsbeq r3, sp, r4, lsr #9 │ │ │ │ andeq r5, r0, ip, lsr r2 │ │ │ │ - rsbeq r3, sp, ip, lsr #14 │ │ │ │ + strdeq r3, [sp], #-108 @ 0xffffff94 @ │ │ │ │ @ instruction: 0x000031bc │ │ │ │ - rsbeq r3, sp, r8, lsr #14 │ │ │ │ - rsbeq r3, sp, ip, lsr r4 │ │ │ │ - strheq r3, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r3, sp, ip, ror #6 │ │ │ │ - strheq r3, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ - addeq r7, r1, r0, lsr #13 │ │ │ │ - rsbeq r3, sp, r4, asr r4 │ │ │ │ - rsbeq r3, sp, r4, lsl #1 │ │ │ │ + strdeq r3, [sp], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r3, sp, ip, lsl #8 │ │ │ │ + rsbeq r3, sp, r0, lsl #5 │ │ │ │ + rsbeq r3, sp, ip, lsr r3 │ │ │ │ + rsbeq r3, sp, r8, lsl #3 │ │ │ │ + addeq r7, r1, r0, ror r6 │ │ │ │ + rsbeq r3, sp, r4, lsr #8 │ │ │ │ rsbeq r3, sp, r4, asr r0 │ │ │ │ - @ instruction: 0x006d3098 │ │ │ │ - rsbeq r2, sp, r0, lsr #30 │ │ │ │ - rsbeq r2, sp, r4, lsl #29 │ │ │ │ - rsbeq r3, sp, r8, ror r2 │ │ │ │ - ldrdeq r3, [sp], #-12 @ │ │ │ │ + rsbeq r3, sp, r4, lsr #32 │ │ │ │ + rsbeq r3, sp, r8, rrx │ │ │ │ + strdeq r2, [sp], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r2, sp, r4, asr lr │ │ │ │ + rsbeq r3, sp, r8, asr #4 │ │ │ │ + rsbeq r3, sp, ip, lsr #1 │ │ │ │ andeq r4, r0, ip, asr #27 │ │ │ │ - rsbeq r2, sp, r4, asr #31 │ │ │ │ - rsbeq r2, sp, ip, asr #28 │ │ │ │ - strheq r2, [sp], #-192 @ 0xffffff40 @ │ │ │ │ - @ instruction: 0x006d2e90 │ │ │ │ - rsbeq r2, sp, r4, lsr #24 │ │ │ │ - rsbeq r2, sp, r4, lsr #25 │ │ │ │ - @ instruction: 0x006d2b9c │ │ │ │ - rsbeq r2, sp, r0, ror ip │ │ │ │ - rsbeq r2, sp, r8, lsl #22 │ │ │ │ - ldrdeq r2, [sp], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r2, sp, r8, lsl #21 │ │ │ │ + @ instruction: 0x006d2f94 │ │ │ │ + rsbeq r2, sp, ip, lsl lr │ │ │ │ + rsbeq r2, sp, r0, lsl #25 │ │ │ │ + rsbeq r2, sp, r0, ror #28 │ │ │ │ + strdeq r2, [sp], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r2, sp, r4, ror ip │ │ │ │ + rsbeq r2, sp, ip, ror #22 │ │ │ │ + rsbeq r2, sp, r0, asr #24 │ │ │ │ + ldrdeq r2, [sp], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r2, sp, r8, lsr #23 │ │ │ │ + rsbeq r2, sp, r8, asr sl │ │ │ │ andeq r4, r0, r8, ror #22 │ │ │ │ - rsbeq r2, sp, r0, ror #17 │ │ │ │ - rsbeq r2, sp, ip, lsr #18 │ │ │ │ - rsbeq r2, sp, r0, lsl #16 │ │ │ │ + strheq r2, [sp], #-128 @ 0xffffff80 @ │ │ │ │ + strdeq r2, [sp], #-140 @ 0xffffff74 @ │ │ │ │ + ldrdeq r2, [sp], #-112 @ 0xffffff90 @ │ │ │ │ andeq r1, r0, r0, lsl #24 │ │ │ │ - strheq r2, [sp], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r2, sp, r4, ror r7 │ │ │ │ - @ instruction: 0x006d2a94 │ │ │ │ + rsbeq r2, sp, r8, lsl #17 │ │ │ │ + rsbeq r2, sp, r4, asr #14 │ │ │ │ + rsbeq r2, sp, r4, ror #20 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - @ instruction: 0x006d2890 │ │ │ │ - rsbeq r2, sp, r0, ror #19 │ │ │ │ - rsbeq r2, sp, r4, lsl r8 │ │ │ │ - rsbeq r2, sp, r8, asr #13 │ │ │ │ - rsbeq r2, sp, ip, lsr r9 │ │ │ │ - rsbeq r2, sp, r8, lsl r8 │ │ │ │ + rsbeq r2, sp, r0, ror #16 │ │ │ │ + strheq r2, [sp], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r2, sp, r4, ror #15 │ │ │ │ @ instruction: 0x006d2698 │ │ │ │ - @ instruction: 0x006d2898 │ │ │ │ - rsbeq r2, sp, ip, ror r6 │ │ │ │ - rsbeq r2, sp, r4, lsl r7 │ │ │ │ - rsbeq r2, sp, ip, asr r6 │ │ │ │ - @ instruction: 0x006d279c │ │ │ │ - rsbeq r2, sp, r8, lsr r6 │ │ │ │ - rsbeq r2, sp, ip, lsr r7 │ │ │ │ - rsbeq r2, sp, r4, lsl r6 │ │ │ │ - rsbeq r2, sp, r0, lsl #14 │ │ │ │ - strdeq r2, [sp], #-84 @ 0xffffffac @ │ │ │ │ - strheq r2, [sp], #-116 @ 0xffffff8c @ │ │ │ │ - strheq r2, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ - strheq r2, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r2, sp, ip, ror #12 │ │ │ │ - rsbeq r2, sp, r0, lsr #11 │ │ │ │ - rsbeq r2, sp, ip, ror #10 │ │ │ │ - rsbeq r2, sp, r0, lsl #11 │ │ │ │ - @ instruction: 0x006d2698 │ │ │ │ - rsbeq r2, sp, ip, asr r5 │ │ │ │ + rsbeq r2, sp, ip, lsl #18 │ │ │ │ + rsbeq r2, sp, r8, ror #15 │ │ │ │ + rsbeq r2, sp, r8, ror #12 │ │ │ │ + rsbeq r2, sp, r8, ror #16 │ │ │ │ + rsbeq r2, sp, ip, asr #12 │ │ │ │ + rsbeq r2, sp, r4, ror #13 │ │ │ │ + rsbeq r2, sp, ip, lsr #12 │ │ │ │ + rsbeq r2, sp, ip, ror #14 │ │ │ │ + rsbeq r2, sp, r8, lsl #12 │ │ │ │ + rsbeq r2, sp, ip, lsl #14 │ │ │ │ + rsbeq r2, sp, r4, ror #11 │ │ │ │ + ldrdeq r2, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r2, sp, r4, asr #11 │ │ │ │ + rsbeq r2, sp, r4, lsl #15 │ │ │ │ + rsbeq r2, sp, r0, lsl #13 │ │ │ │ + rsbeq r2, sp, ip, lsl #11 │ │ │ │ + rsbeq r2, sp, ip, lsr r6 │ │ │ │ + rsbeq r2, sp, r0, ror r5 │ │ │ │ + rsbeq r2, sp, ip, lsr r5 │ │ │ │ + rsbeq r2, sp, r0, asr r5 │ │ │ │ + rsbeq r2, sp, r8, ror #12 │ │ │ │ + rsbeq r2, sp, ip, lsr #10 │ │ │ │ + rsbeq r2, sp, ip, ror r5 │ │ │ │ + rsbeq r2, sp, r8, lsl #12 │ │ │ │ + strdeq r2, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ rsbeq r2, sp, ip, lsr #11 │ │ │ │ - rsbeq r2, sp, r8, lsr r6 │ │ │ │ - rsbeq r2, sp, r0, lsr #10 │ │ │ │ - ldrdeq r2, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r2, sp, r0, lsl #10 │ │ │ │ - addeq r6, r1, ip, asr sl │ │ │ │ - rsbeq r2, sp, r0, lsl r7 │ │ │ │ - rsbeq r1, sp, r4, ror lr │ │ │ │ + ldrdeq r2, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ + addeq r6, r1, ip, lsr #20 │ │ │ │ + rsbeq r2, sp, r0, ror #13 │ │ │ │ + rsbeq r1, sp, r4, asr #28 │ │ │ │ andeq r0, r0, r3, lsr #3 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r2, sp, ip, lsr #15 │ │ │ │ - rsbeq r2, sp, r0, lsr r4 │ │ │ │ - rsbeq r2, sp, r4, ror r7 │ │ │ │ - rsbeq r2, sp, r8, asr #8 │ │ │ │ + rsbeq r2, sp, ip, ror r7 │ │ │ │ + rsbeq r2, sp, r0, lsl #8 │ │ │ │ + rsbeq r2, sp, r4, asr #14 │ │ │ │ + rsbeq r2, sp, r8, lsl r4 │ │ │ │ ldr r2, [pc, #-208] @ 315bbc │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3155ac │ │ │ │ ldr r2, [pc, #-192] @ 315be0 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ @@ -209985,26 +209985,26 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-336] @ 315bc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3155ac │ │ │ │ ldr r3, [pc, #-340] @ 315bcc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3155e0 │ │ │ │ ldr r3, [pc, #-340] @ 315be0 │ │ │ │ @@ -210021,25 +210021,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [pc, #-444] @ 315bc4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-468] @ 315bc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3155e0 │ │ │ │ ldr r3, [pc, #-480] @ 315bcc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 315574 │ │ │ │ ldr r3, [pc, #-480] @ 315be0 │ │ │ │ @@ -210056,30 +210056,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [pc, #-572] @ 315bd0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-596] @ 315bd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 315574 │ │ │ │ ldr r0, [pc, #-608] @ 315bd8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314ce0 │ │ │ │ ldr r1, [pc, #-632] @ 315bdc │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -210100,154 +210100,154 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-756] @ 315be4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, #880] @ 0x370 │ │ │ │ b 315428 │ │ │ │ ldr r0, [pc, #-772] @ 315be8 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 31518c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #-792] @ 315bec │ │ │ │ ldr r0, [pc, #-792] @ 315bf0 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 315310 │ │ │ │ ldr r0, [pc, #-812] @ 315bf4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, #1076] @ 0x434 │ │ │ │ b 314ef8 │ │ │ │ ldr r2, [pc, #-832] @ 315bf8 │ │ │ │ ldr r0, [pc, #-832] @ 315bfc │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 314d08 │ │ │ │ ldr r2, [pc, #-852] @ 315c00 │ │ │ │ ldr r0, [pc, #-852] @ 315c04 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 315020 │ │ │ │ ldr r2, [pc, #-872] @ 315c08 │ │ │ │ ldr r0, [pc, #-872] @ 315c0c │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 31555c │ │ │ │ ldr r2, [pc, #-900] @ 315c10 │ │ │ │ ldr r0, [pc, #-900] @ 315c14 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314ce8 │ │ │ │ ldr r2, [pc, #-928] @ 315c18 │ │ │ │ ldr r0, [pc, #-928] @ 315c1c │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314ce8 │ │ │ │ ldr r2, [pc, #-956] @ 315c20 │ │ │ │ ldr r0, [pc, #-956] @ 315c24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 314e84 │ │ │ │ ldr r0, [pc, #-980] @ 315c28 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, #880] @ 0x370 │ │ │ │ b 315428 │ │ │ │ ldr r2, [pc, #-1000] @ 315c2c │ │ │ │ ldr r0, [pc, #-1000] @ 315c30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 315574 │ │ │ │ ldr r2, [pc, #-1020] @ 315c34 │ │ │ │ ldr r0, [pc, #-1020] @ 315c38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 314e84 │ │ │ │ ldr r2, [pc, #-1044] @ 315c3c │ │ │ │ ldr r0, [pc, #-1044] @ 315c40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 314e84 │ │ │ │ ldr r2, [pc, #-1068] @ 315c44 │ │ │ │ ldr r0, [pc, #-1068] @ 315c48 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314ce8 │ │ │ │ ldr r0, [pc, #-1096] @ 315c4c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3155ac │ │ │ │ ldr r2, [pc, #-1120] @ 315c50 │ │ │ │ ldr r0, [pc, #-1120] @ 315c54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 3150dc │ │ │ │ ldr r2, [pc, #-1144] @ 315c58 │ │ │ │ ldr r0, [pc, #-1144] @ 315c5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3155e0 │ │ │ │ ldr r3, [pc, #-1164] @ 315c60 │ │ │ │ ldr lr, [pc, #-1164] @ 315c64 │ │ │ │ ldr r1, [pc, #-1164] @ 315c68 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, #-1172] @ 315c6c │ │ │ │ @@ -210265,34 +210265,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [pc, #-1244] @ 315c74 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1268] @ 315c78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314ce8 │ │ │ │ ldr r2, [pc, #-1288] @ 315c7c │ │ │ │ ldr r0, [pc, #-1288] @ 315c80 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314ce8 │ │ │ │ │ │ │ │ 003161a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -210312,146 +210312,146 @@ │ │ │ │ ldr r8, [sp, #96] @ 0x60 │ │ │ │ ldrh fp, [sp, #100] @ 0x64 │ │ │ │ ldrh sl, [sp, #104] @ 0x68 │ │ │ │ ldrh r9, [sp, #108] @ 0x6c │ │ │ │ ldr r5, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 74d294 │ │ │ │ + bl 74d264 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [pc, #432] @ 3163b8 │ │ │ │ cmp r2, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ beq 316220 │ │ │ │ ldr r1, [pc, #416] @ 3163bc │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3379a0 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 316390 │ │ │ │ ldr r1, [pc, #384] @ 3163c0 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74b7fc │ │ │ │ + bl 74b7cc │ │ │ │ ldr r1, [pc, #368] @ 3163c4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b8a8 │ │ │ │ + bl 74b878 │ │ │ │ ldr r1, [pc, #348] @ 3163c8 │ │ │ │ and r2, r8, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b74c │ │ │ │ + bl 74b71c │ │ │ │ ldr r1, [pc, #332] @ 3163cc │ │ │ │ subs r2, r5, #0 │ │ │ │ movne r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b724 │ │ │ │ + bl 74b6f4 │ │ │ │ ldr r1, [pc, #312] @ 3163d0 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b7a4 │ │ │ │ + bl 74b774 │ │ │ │ ldr r1, [pc, #296] @ 3163d4 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b7a4 │ │ │ │ + bl 74b774 │ │ │ │ ldr r1, [pc, #280] @ 3163d8 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b7a4 │ │ │ │ + bl 74b774 │ │ │ │ ldr r1, [pc, #264] @ 3163dc │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #252] @ 3163e0 │ │ │ │ - bl 74b7a4 │ │ │ │ + bl 74b774 │ │ │ │ ldr r8, [pc, #248] @ 3163e4 │ │ │ │ ldr r1, [pc, #248] @ 3163e8 │ │ │ │ ldr r7, [pc, #248] @ 3163ec │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #104 @ 0x68 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b8f8 │ │ │ │ + bl 74b8c8 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #192] @ 3163f0 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 33934c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, #0 │ │ │ │ bl 338bcc │ │ │ │ ldr r2, [pc, #132] @ 3163f4 │ │ │ │ ldr r1, [pc, #132] @ 3163f8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #12 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #80] @ 0x50 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 754374 │ │ │ │ + b 754344 │ │ │ │ ldr r3, [pc, #100] @ 3163fc │ │ │ │ ldr r1, [pc, #100] @ 316400 │ │ │ │ ldr r0, [pc, #100] @ 316404 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #96] @ 316408 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x006d1d98 │ │ │ │ + rsbeq r1, sp, r8, ror #26 │ │ │ │ addseq r4, r9, r4, lsl r9 │ │ │ │ - ldrsheq r1, [r8], #-160 @ 0xffffff60 @ │ │ │ │ - strheq r2, [sp], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r2, sp, r4, lsr #15 │ │ │ │ - ldrheq fp, [r4], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r2, sp, r8, lsl #15 │ │ │ │ - rsbseq r8, r0, r0, lsl #1 │ │ │ │ - rsbseq r8, r0, r4, ror r0 │ │ │ │ + rsbseq r1, r8, r0, asr #21 │ │ │ │ + rsbeq r2, sp, r4, lsl #15 │ │ │ │ + rsbeq r2, sp, r4, ror r7 │ │ │ │ + rsbseq fp, r4, ip, lsl #11 │ │ │ │ rsbeq r2, sp, r8, asr r7 │ │ │ │ - rsbeq r2, sp, r8, asr #14 │ │ │ │ - addeq r6, r1, ip, asr r8 │ │ │ │ - rsbeq r1, sp, ip, lsl #26 │ │ │ │ - rsbseq sl, r6, ip, ror #6 │ │ │ │ - rsbeq r1, sp, r0, lsr #26 │ │ │ │ + rsbseq r8, r0, r0, asr r0 │ │ │ │ + rsbseq r8, r0, r4, asr #32 │ │ │ │ + rsbeq r2, sp, r8, lsr #14 │ │ │ │ + rsbeq r2, sp, r8, lsl r7 │ │ │ │ + addeq r6, r1, ip, lsr #16 │ │ │ │ + ldrdeq r1, [sp], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq sl, r6, ip, lsr r3 │ │ │ │ + strdeq r1, [sp], #-192 @ 0xffffff40 @ │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - ldrdeq r1, [sp], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r1, sp, ip, ror #23 │ │ │ │ - @ instruction: 0x008167b0 │ │ │ │ - rsbeq r1, sp, ip, asr #23 │ │ │ │ - rsbeq r2, sp, r8, lsr #12 │ │ │ │ + rsbeq r1, sp, r4, lsr #23 │ │ │ │ + strheq r1, [sp], #-188 @ 0xffffff44 @ │ │ │ │ + addeq r6, r1, r0, lsl #15 │ │ │ │ + @ instruction: 0x006d1b9c │ │ │ │ + strdeq r2, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ andeq r0, r0, lr, asr #7 │ │ │ │ │ │ │ │ 0031640c : │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00316414 : │ │ │ │ @@ -210479,44 +210479,44 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4, #8] │ │ │ │ str r3, [r4, #12] │ │ │ │ beq 3164f4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 998100 │ │ │ │ + bl 9980d0 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - bl 99c294 │ │ │ │ + bl 99c264 │ │ │ │ ldr r3, [r6, #752] @ 0x2f0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 316538 │ │ │ │ ldr r3, [pc, #188] @ 316558 │ │ │ │ ldr r2, [pc, #188] @ 31655c │ │ │ │ ldr r1, [pc, #188] @ 316560 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 80f9c8 │ │ │ │ + bl 80f998 │ │ │ │ ldr r3, [pc, #144] @ 316564 │ │ │ │ ldr r1, [pc, #144] @ 316568 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 337914 │ │ │ │ mov r0, r4 │ │ │ │ - bl 998134 │ │ │ │ + bl 998104 │ │ │ │ ldr r2, [pc, #112] @ 31656c │ │ │ │ ldr r3, [pc, #80] @ 316550 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -210528,27 +210528,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ 316570 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac4c │ │ │ │ addseq r4, r9, r4, ror #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, r9, r0, asr #13 │ │ │ │ - addeq r6, r1, ip, lsr #13 │ │ │ │ - rsbeq r1, ip, r0 │ │ │ │ - rsbseq lr, r5, r0, lsr #10 │ │ │ │ + addeq r6, r1, ip, ror r6 │ │ │ │ + ldrdeq r0, [ip], #-240 @ 0xffffff10 @ │ │ │ │ + ldrsheq lr, [r5], #-64 @ 0xffffffc0 @ │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - rsbseq r1, r8, r0, lsr r8 │ │ │ │ + rsbseq r1, r8, r0, lsl #16 │ │ │ │ addseq r4, r9, r0, lsr #12 │ │ │ │ - rsbeq r2, sp, r8, ror #9 │ │ │ │ + strheq r2, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ ldrb r3, [r0, #29] │ │ │ │ tst r3, #2 │ │ │ │ beq 31658c │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #1 │ │ │ │ beq 3165d8 │ │ │ │ and r3, r3, #24 │ │ │ │ @@ -210698,18 +210698,18 @@ │ │ │ │ subeq r3, r2, r3 │ │ │ │ streq r3, [r0, #412] @ 0x19c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - ldrdeq r6, [r1], r8 │ │ │ │ + addeq r6, r1, r8, lsr #9 │ │ │ │ ldr r0, [pc, #4] @ 3167f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq lr, sl, r8, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #280] @ 31692c │ │ │ │ ldr r3, [pc, #280] @ 316930 │ │ │ │ @@ -210741,15 +210741,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 316928 │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ ldr r3, [pc, #160] @ 316940 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 316860 │ │ │ │ ldr r3, [pc, #144] @ 316944 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -210764,39 +210764,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 31694c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 316860 │ │ │ │ ldr r0, [pc, #52] @ 316950 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 316860 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r9, r8, lsl #6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, r9, r4, ror #5 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009942b4 │ │ │ │ andeq r1, r0, r8, asr r2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq r2, [sp], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r2, sp, r8, asr #3 │ │ │ │ + rsbeq r2, sp, r4, lsl #3 │ │ │ │ + @ instruction: 0x006d2198 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r1, [pc, #632] @ 316be4 │ │ │ │ ldr r2, [pc, #632] @ 316be8 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -210810,15 +210810,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - bl 8ac544 │ │ │ │ + bl 8ac514 │ │ │ │ ldr r8, [pc, #568] @ 316bec │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 316a94 │ │ │ │ ldr r3, [r4, #392] @ 0x188 │ │ │ │ cmp r3, #0 │ │ │ │ bne 316a94 │ │ │ │ @@ -210842,15 +210842,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ moveq r3, #5 │ │ │ │ movne r3, #8 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrh r1, [r4, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #380] @ 0x17c │ │ │ │ add r1, r1, #2 │ │ │ │ - bl 9d4b90 │ │ │ │ + bl 9d4b60 │ │ │ │ and r6, r6, #192 @ 0xc0 │ │ │ │ cmp r6, #64 @ 0x40 │ │ │ │ mov r7, r0 │ │ │ │ beq 316b00 │ │ │ │ cmp r6, #128 @ 0x80 │ │ │ │ beq 316aec │ │ │ │ cmp r6, #0 │ │ │ │ @@ -210868,15 +210868,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ moveq r4, #98 @ 0x62 │ │ │ │ cmp r2, #0 │ │ │ │ bne 316b2c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8abfc4 │ │ │ │ + bl 8abf94 │ │ │ │ ldr r2, [pc, #344] @ 316bf4 │ │ │ │ ldr r3, [pc, #328] @ 316be8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -210929,48 +210929,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #16] │ │ │ │ stmib sp, {r7, fp} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 316c04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 316a84 │ │ │ │ ldr r0, [pc, #72] @ 316c08 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 316a84 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009941b0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, r9, ip, ror #2 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r4, r9, r0, lsl #1 │ │ │ │ andeq r4, r0, ip, lsl #22 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ + rsbeq r1, sp, r4, lsr #30 │ │ │ │ rsbeq r1, sp, r4, asr pc │ │ │ │ - rsbeq r1, sp, r4, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #476] @ 316e00 │ │ │ │ ldr r5, [pc, #476] @ 316e04 │ │ │ │ ldr r2, [pc, #476] @ 316e08 │ │ │ │ @@ -210979,15 +210979,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #14 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov ip, #4 │ │ │ │ ldr r2, [pc, #432] @ 316e0c │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ ldr r3, [r0, #1768] @ 0x6e8 │ │ │ │ str r3, [r0, #1128] @ 0x468 │ │ │ │ @@ -210999,23 +210999,23 @@ │ │ │ │ str ip, [sp, #8] │ │ │ │ add r5, r4, #1072 @ 0x430 │ │ │ │ asr ip, ip, #31 │ │ │ │ mov r3, r0 │ │ │ │ str ip, [sp, #12] │ │ │ │ add r0, r0, #1600 @ 0x640 │ │ │ │ add r5, r5, #8 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8ac544 │ │ │ │ + bl 8ac514 │ │ │ │ cmp r0, #0 │ │ │ │ bne 316d00 │ │ │ │ add r5, r4, #1488 @ 0x5d0 │ │ │ │ add r5, r5, #12 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8ac544 │ │ │ │ + bl 8ac514 │ │ │ │ cmp r0, #0 │ │ │ │ bne 316d4c │ │ │ │ ldr r3, [r4, #1144] @ 0x478 │ │ │ │ cmp r3, #2 │ │ │ │ beq 316da0 │ │ │ │ ldr r3, [r4, #1564] @ 0x61c │ │ │ │ cmp r3, #1 │ │ │ │ @@ -211041,15 +211041,15 @@ │ │ │ │ ldr r3, [pc, #224] @ 316e10 │ │ │ │ ldr r2, [pc, #224] @ 316e14 │ │ │ │ ldr r1, [pc, #224] @ 316e18 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8aca90 │ │ │ │ + bl 8aca60 │ │ │ │ b 316cb0 │ │ │ │ ldr r3, [r4, #1772] @ 0x6ec │ │ │ │ add r2, r4, #1168 @ 0x490 │ │ │ │ mov r1, #0 │ │ │ │ lsr r3, r3, #1 │ │ │ │ add r2, r2, #4 │ │ │ │ str r3, [r4, #1552] @ 0x610 │ │ │ │ @@ -211060,15 +211060,15 @@ │ │ │ │ ldr r1, [pc, #168] @ 316e24 │ │ │ │ mov ip, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 8aca90 │ │ │ │ + bl 8aca60 │ │ │ │ ldr r3, [r4, #1144] @ 0x478 │ │ │ │ cmp r3, #2 │ │ │ │ bne 316cd4 │ │ │ │ ldr r1, [pc, #128] @ 316e28 │ │ │ │ add r0, r4, #752 @ 0x2f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #100 @ 0x64 │ │ │ │ @@ -211088,17 +211088,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r6, r1, ip, lsr #32 │ │ │ │ - rsbeq r1, sp, r8, lsl #31 │ │ │ │ - rsbeq r1, sp, r0, ror #30 │ │ │ │ + strdeq r5, [r1], ip │ │ │ │ + rsbeq r1, sp, r8, asr pc │ │ │ │ + rsbeq r1, sp, r0, lsr pc │ │ │ │ addeq lr, sl, ip, asr #17 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ @ instruction: 0xfffff9b8 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ andeq r0, r0, ip, ror #25 │ │ │ │ @ instruction: 0xfffff970 │ │ │ │ @@ -211114,45 +211114,45 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [pc, #112] @ 316ee4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74dcc4 │ │ │ │ + bl 74dc94 │ │ │ │ ldr r3, [pc, #100] @ 316ee8 │ │ │ │ ldr r0, [pc, #100] @ 316eec │ │ │ │ ldr r1, [pc, #100] @ 316ef0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r5, r1, r8, lsl #28 │ │ │ │ - rsbeq r0, ip, ip, asr #12 │ │ │ │ - rsbseq sp, r5, r8, ror #22 │ │ │ │ + ldrdeq r5, [r1], r8 │ │ │ │ + rsbeq r0, ip, ip, lsl r6 │ │ │ │ + rsbseq sp, r5, r8, lsr fp │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ addeq lr, sl, r0, lsr #13 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ addseq fp, r6, ip, ror fp │ │ │ │ cmp r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -211175,25 +211175,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #144] @ 316fdc │ │ │ │ ldr r1, [pc, #144] @ 316fe0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #124] @ 316fe4 │ │ │ │ ldr r1, [pc, #124] @ 316fe8 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ str r5, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r7, r4, #752 @ 0x2f0 │ │ │ │ mov r1, r7 │ │ │ │ add r5, r4, #1168 @ 0x490 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, r0 │ │ │ │ bl 338d94 │ │ │ │ mov r3, #1 │ │ │ │ @@ -211206,34 +211206,34 @@ │ │ │ │ add r1, r4, #1600 @ 0x640 │ │ │ │ str r3, [r4, #1560] @ 0x618 │ │ │ │ str r5, [r4, #772] @ 0x304 │ │ │ │ str r7, [r4, #1192] @ 0x4a8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 338e94 │ │ │ │ - addeq r5, r1, ip, lsl sp │ │ │ │ - rsbeq r1, sp, r0, asr ip │ │ │ │ - rsbeq r1, sp, r4, ror #24 │ │ │ │ - rsbeq r1, sp, r0, lsr #1 │ │ │ │ - rsbeq r1, sp, ip, lsr #1 │ │ │ │ + addeq r5, r1, ip, ror #25 │ │ │ │ + rsbeq r1, sp, r0, lsr #24 │ │ │ │ + rsbeq r1, sp, r4, lsr ip │ │ │ │ + rsbeq r1, sp, r0, ror r0 │ │ │ │ + rsbeq r1, sp, ip, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #256] @ 317104 │ │ │ │ ldr r2, [pc, #256] @ 317108 │ │ │ │ ldr r1, [pc, #256] @ 31710c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, #32 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, #4 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #780 @ 0x30c │ │ │ │ bl 24a694 │ │ │ │ @@ -211281,17 +211281,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r5, r1, ip, asr #24 │ │ │ │ - rsbeq r1, sp, r0, lsl #23 │ │ │ │ - @ instruction: 0x006d1b98 │ │ │ │ + addeq r5, r1, ip, lsl ip │ │ │ │ + rsbeq r1, sp, r0, asr fp │ │ │ │ + rsbeq r1, sp, r8, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r0, #388] @ 0x184 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #432] @ 3172e0 │ │ │ │ @@ -211381,43 +211381,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 317300 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, #388] @ 0x184 │ │ │ │ b 317174 │ │ │ │ ldr r0, [pc, #60] @ 317304 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, #388] @ 0x184 │ │ │ │ b 317174 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r9, r8, ror #19 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r3, r9, r8, asr #19 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r3, r9, r8, asr r9 │ │ │ │ andeq r2, r0, r0, asr r1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, sp, r0, lsl r9 │ │ │ │ - rsbeq r1, sp, r4, lsr r9 │ │ │ │ + rsbeq r1, sp, r0, ror #17 │ │ │ │ + rsbeq r1, sp, r4, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #396] @ 3174b0 │ │ │ │ ldr r2, [pc, #396] @ 3174b4 │ │ │ │ @@ -211499,42 +211499,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3174d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 31736c │ │ │ │ ldr r0, [pc, #60] @ 3174d8 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 31736c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009937f8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009937d8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r3, r9, r8, ror r7 │ │ │ │ addseq r3, r9, r0, asr #14 │ │ │ │ @ instruction: 0x000022b8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, sp, r4, lsr #15 │ │ │ │ - rsbeq r1, sp, r4, asr #15 │ │ │ │ + rsbeq r1, sp, r4, ror r7 │ │ │ │ + @ instruction: 0x006d1794 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #760] @ 3177ec │ │ │ │ ldr r3, [pc, #760] @ 3177f0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -211554,15 +211554,15 @@ │ │ │ │ bl 2a3e08 │ │ │ │ ldr r3, [pc, #704] @ 3177f8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 975730 │ │ │ │ + bl 975700 │ │ │ │ ldr r3, [pc, #680] @ 3177fc │ │ │ │ ldr r9, [r5, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ bne 317698 │ │ │ │ cmp r4, #61 @ 0x3d │ │ │ │ @@ -211661,22 +211661,22 @@ │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ str r8, [sp, #32] │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 31781c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 317564 │ │ │ │ ldr r3, [pc, #256] @ 317820 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3175b0 │ │ │ │ ldr r3, [pc, #224] @ 317814 │ │ │ │ @@ -211692,34 +211692,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 317824 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3175b0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #136] @ 317828 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 317564 │ │ │ │ ldr r0, [pc, #116] @ 31782c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3175b0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 317830 │ │ │ │ ldr r1, [pc, #96] @ 317834 │ │ │ │ ldr r0, [pc, #96] @ 317838 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #92] @ 31783c │ │ │ │ @@ -211735,22 +211735,22 @@ │ │ │ │ andeq r2, r0, r8, lsr r3 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ addseq r3, r9, r4, ror #10 │ │ │ │ addseq r3, r9, ip, lsl #10 │ │ │ │ andeq r2, r0, ip, lsl #6 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq r1, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r1, sp, r0, lsl #11 │ │ │ │ andeq r5, r0, r0, ror #8 │ │ │ │ - strheq r1, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r1, sp, r0, ror #10 │ │ │ │ - rsbeq r1, sp, r0, asr #11 │ │ │ │ - addeq r5, r1, r0, lsl #9 │ │ │ │ - rsbeq r1, sp, ip, lsr #9 │ │ │ │ - strheq r1, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r1, sp, r0, lsl #11 │ │ │ │ + rsbeq r1, sp, r0, lsr r5 │ │ │ │ + @ instruction: 0x006d1590 │ │ │ │ + addeq r5, r1, r0, asr r4 │ │ │ │ + rsbeq r1, sp, ip, ror r4 │ │ │ │ + rsbeq r1, sp, r8, lsl #9 │ │ │ │ andeq r0, r0, r3, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #500] @ 317a4c │ │ │ │ ldr r3, [pc, #500] @ 317a50 │ │ │ │ @@ -211854,46 +211854,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 317a70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r5, [r4, #416] @ 0x1a0 │ │ │ │ b 3178b4 │ │ │ │ ldr r0, [pc, #68] @ 317a74 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r5, [r4, #416] @ 0x1a0 │ │ │ │ b 3178b4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r9, r4, asr #5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r3, r9, ip, lsl #5 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r3, r9, ip, ror #3 │ │ │ │ @ instruction: 0x009931b4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x006d1394 │ │ │ │ - strheq r1, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r1, sp, r4, ror #6 │ │ │ │ + rsbeq r1, sp, ip, lsl #7 │ │ │ │ ldrb r1, [r1] │ │ │ │ b 317110 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #1308] @ 317fb4 │ │ │ │ @@ -212036,15 +212036,15 @@ │ │ │ │ movne r4, #97 @ 0x61 │ │ │ │ moveq r4, #98 @ 0x62 │ │ │ │ cmp r3, #0 │ │ │ │ bne 317e50 │ │ │ │ add r0, r9, #1072 @ 0x430 │ │ │ │ add r0, r0, #8 │ │ │ │ add r0, r5, r0 │ │ │ │ - bl 8ac308 │ │ │ │ + bl 8ac2d8 │ │ │ │ b 317b5c │ │ │ │ cmp r2, r1 │ │ │ │ ldr r3, [r3, #772] @ 0x304 │ │ │ │ movne r2, #96 @ 0x60 │ │ │ │ moveq r2, #6 │ │ │ │ strb r2, [r3, #46] @ 0x2e │ │ │ │ sub r3, r7, r4 │ │ │ │ @@ -212072,23 +212072,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r8, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 317fd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r9, #776] @ 0x308 │ │ │ │ add r3, r9, r3 │ │ │ │ ldrb r8, [r3, #796] @ 0x31c │ │ │ │ b 317b48 │ │ │ │ ldr r2, [r8, #324] @ 0x144 │ │ │ │ cmp r2, #0 │ │ │ │ beq 317e3c │ │ │ │ @@ -212154,29 +212154,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 317fdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 317cc4 │ │ │ │ ldr r0, [pc, #268] @ 317fe0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r9, #776] @ 0x308 │ │ │ │ add r3, r9, r3 │ │ │ │ ldrb r8, [r3, #796] @ 0x31c │ │ │ │ b 317b48 │ │ │ │ ldr r1, [pc, #232] @ 317fe4 │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ @@ -212196,55 +212196,55 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r3, fp} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 317fe8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r2, [r8, #324] @ 0x144 │ │ │ │ b 317de8 │ │ │ │ ldr r0, [pc, #104] @ 317fec │ │ │ │ mov r2, fp │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 317cc4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #80] @ 317ff0 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r2, [r8, #324] @ 0x144 │ │ │ │ b 317de8 │ │ │ │ addseq r3, r9, r8, ror r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r3, r9, r0, lsr #32 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x00992fb8 │ │ │ │ andeq r3, r0, r4, lsr r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, sp, r0, lsr #1 │ │ │ │ + rsbeq r1, sp, r0, ror r0 │ │ │ │ andeq r2, r0, r4, asr r1 │ │ │ │ - rsbeq r1, sp, r8, lsr r0 │ │ │ │ - rsbeq r0, sp, r8, lsl #31 │ │ │ │ + rsbeq r1, sp, r8 │ │ │ │ + rsbeq r0, sp, r8, asr pc │ │ │ │ andeq r2, r0, r0, lsl r6 │ │ │ │ - rsbeq r0, sp, r0, lsr pc │ │ │ │ - rsbeq r0, sp, ip, lsr #31 │ │ │ │ - rsbeq r0, sp, ip, lsr #30 │ │ │ │ + rsbeq r0, sp, r0, lsl #30 │ │ │ │ + rsbeq r0, sp, ip, ror pc │ │ │ │ + strdeq r0, [sp], #-236 @ 0xffffff14 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3776] @ 0xec0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #3124] @ 318c44 │ │ │ │ sub sp, sp, #284 @ 0x11c │ │ │ │ @@ -212464,15 +212464,15 @@ │ │ │ │ cmp r9, #8 │ │ │ │ orreq r7, r7, #8 │ │ │ │ b 318254 │ │ │ │ add r6, sl, #1072 @ 0x430 │ │ │ │ add r6, r6, #8 │ │ │ │ add r6, r5, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8ac544 │ │ │ │ + bl 8ac514 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31869c │ │ │ │ ldr r6, [r9, #1144] @ 0x478 │ │ │ │ cmp r6, #1 │ │ │ │ bne 31816c │ │ │ │ ldr r1, [r9, #1128] @ 0x468 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -212522,24 +212522,24 @@ │ │ │ │ beq 318878 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ and r3, r9, #255 @ 0xff │ │ │ │ stm sp, {r7, sl} │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2020] @ 318c70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr sl, [r6, #776] @ 0x308 │ │ │ │ b 3180e4 │ │ │ │ and r9, r9, #192 @ 0xc0 │ │ │ │ subs r1, r9, #128 @ 0x80 │ │ │ │ beq 318734 │ │ │ │ subs r1, r9, #192 @ 0xc0 │ │ │ │ beq 3186b8 │ │ │ │ @@ -212652,31 +212652,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1520] @ 318c84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 318124 │ │ │ │ add r1, sl, #1136 @ 0x470 │ │ │ │ add r1, r1, #13 │ │ │ │ add r1, r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1 │ │ │ │ - bl 8abd80 │ │ │ │ + bl 8abd50 │ │ │ │ b 31816c │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 318a38 │ │ │ │ add r0, r5, #752 @ 0x2f0 │ │ │ │ bl 3165f8 │ │ │ │ ldrb r3, [r5, #789] @ 0x315 │ │ │ │ @@ -212787,22 +212787,22 @@ │ │ │ │ strb r3, [r2, #47] @ 0x2f │ │ │ │ b 3187d0 │ │ │ │ ldr r0, [pc, #1036] @ 318c8c │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ and r3, r9, #255 @ 0xff │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr sl, [r6, #776] @ 0x308 │ │ │ │ b 3180e4 │ │ │ │ ldr r0, [pc, #1008] @ 318c90 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 318124 │ │ │ │ ldr r1, [r3, #772] @ 0x304 │ │ │ │ ldrb r2, [r1, #47] @ 0x2f │ │ │ │ orr r2, r2, #4 │ │ │ │ strb r2, [r1, #47] @ 0x2f │ │ │ │ ldrb r2, [r3, #789] @ 0x315 │ │ │ │ tst r2, #16 │ │ │ │ @@ -212853,22 +212853,22 @@ │ │ │ │ beq 318b6c │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #744] @ 318c98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 318750 │ │ │ │ ldr r3, [pc, #724] @ 318c94 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3184d0 │ │ │ │ @@ -212885,22 +212885,22 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r9, [sp, #32] │ │ │ │ mov r1, r9 │ │ │ │ str r9, [r0, #4] │ │ │ │ str r9, [r0, #8] │ │ │ │ str r9, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 318c9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3184d0 │ │ │ │ ldr r3, [pc, #608] @ 318ca0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3186c4 │ │ │ │ @@ -212916,21 +212916,21 @@ │ │ │ │ beq 318b5c │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #508] @ 318ca4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3186c4 │ │ │ │ strb r2, [r3, #798] @ 0x31e │ │ │ │ ldrb r3, [r3, #781] @ 0x30d │ │ │ │ tst r3, #2 │ │ │ │ beq 318824 │ │ │ │ mov r3, #420 @ 0x1a4 │ │ │ │ mla r3, r4, r3, r5 │ │ │ │ @@ -212957,37 +212957,37 @@ │ │ │ │ beq 318bec │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 318cac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3183b0 │ │ │ │ ldr r0, [pc, #332] @ 318cb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3186c4 │ │ │ │ ldr r0, [pc, #320] @ 318cb4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 318750 │ │ │ │ ldr r0, [pc, #304] @ 318cb8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3184d0 │ │ │ │ add sl, sp, #52 @ 0x34 │ │ │ │ add r1, r1, #4 │ │ │ │ mov r2, #224 @ 0xe0 │ │ │ │ mov r0, sl │ │ │ │ bl 249644 │ │ │ │ b 318bb8 │ │ │ │ @@ -213006,80 +213006,80 @@ │ │ │ │ ldrb r1, [r6, #-232] @ 0xffffff18 │ │ │ │ add r3, pc, r3 │ │ │ │ strb r1, [r3] │ │ │ │ b 3185b8 │ │ │ │ ldr r0, [pc, #204] @ 318cc0 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3183b0 │ │ │ │ ldrb r3, [r9] │ │ │ │ sub r3, r3, #48 @ 0x30 │ │ │ │ cmp r3, #9 │ │ │ │ bhi 3185a0 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r9 │ │ │ │ add r3, sp, #32 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #32] │ │ │ │ - bl 987fb0 │ │ │ │ + bl 987f80 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3185a0 │ │ │ │ ldr r3, [pc, #140] @ 318cc4 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ strb r2, [r3] │ │ │ │ b 3185a0 │ │ │ │ addseq r2, r9, ip, lsl #22 │ │ │ │ @ instruction: 0x00992af4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - addeq r4, r1, ip, lsr fp │ │ │ │ + addeq r4, r1, ip, lsl #22 │ │ │ │ addseq r2, r9, r8, lsr #18 │ │ │ │ @ instruction: 0x009928b0 │ │ │ │ - addeq r4, r1, r8, asr r8 │ │ │ │ + addeq r4, r1, r8, lsr #16 │ │ │ │ andeq r2, r0, ip, asr #6 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq r0, [sp], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r0, sp, r8, lsr #21 │ │ │ │ addseq r2, r9, r4, asr #12 │ │ │ │ addseq r1, sl, r0, asr r7 │ │ │ │ addseq r1, sl, r4, lsr #14 │ │ │ │ andeq r2, r0, r4, asr r3 │ │ │ │ - rsbeq r0, sp, r0, lsl #20 │ │ │ │ + ldrdeq r0, [sp], #-144 @ 0xffffff70 @ │ │ │ │ addseq r2, r9, r4, asr #7 │ │ │ │ - rsbeq r0, sp, r4, lsr #14 │ │ │ │ - rsbeq r0, sp, r8, lsr #16 │ │ │ │ + strdeq r0, [sp], #-100 @ 0xffffff9c @ │ │ │ │ + strdeq r0, [sp], #-120 @ 0xffffff88 @ │ │ │ │ @ instruction: 0x000051b4 │ │ │ │ - rsbeq r0, sp, r8, lsr r6 │ │ │ │ - strheq r0, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r0, sp, r8, lsl #12 │ │ │ │ + rsbeq r0, sp, r8, lsl #11 │ │ │ │ andeq r1, r0, r8, lsr #2 │ │ │ │ - rsbeq r0, sp, r4, lsr #11 │ │ │ │ + rsbeq r0, sp, r4, ror r5 │ │ │ │ andeq r4, r0, r0, lsl #5 │ │ │ │ - rsbeq r0, sp, ip, lsr #11 │ │ │ │ - rsbeq r0, sp, r4, lsl r5 │ │ │ │ - rsbeq r0, sp, r8, lsr #9 │ │ │ │ - @ instruction: 0x006d0494 │ │ │ │ + rsbeq r0, sp, ip, ror r5 │ │ │ │ + rsbeq r0, sp, r4, ror #9 │ │ │ │ + rsbeq r0, sp, r8, ror r4 │ │ │ │ + rsbeq r0, sp, r4, ror #8 │ │ │ │ addseq r1, sl, r8, ror #1 │ │ │ │ - rsbeq r0, sp, r4, lsr r5 │ │ │ │ + rsbeq r0, sp, r4, lsl #10 │ │ │ │ umullseq r1, sl, r0, r0 │ │ │ │ cmp r1, #23 │ │ │ │ lsr r1, r1, #1 │ │ │ │ bhi 318cec │ │ │ │ ldr r3, [pc, #32] @ 318cfc │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r0, [r3, r1] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq r4, r1, r4, lsl r0 │ │ │ │ + addeq r3, r1, r4, ror #31 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldrb r3, [r0, #36] @ 0x24 │ │ │ │ @@ -213087,15 +213087,15 @@ │ │ │ │ ldrbne r0, [r0, #45] @ 0x2d │ │ │ │ rsbne r0, r0, #3 │ │ │ │ moveq r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 318d40 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq ip, sl, ip, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #116] @ 318dd0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -213105,15 +213105,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #32 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r2, r5, r4, lsl #1 │ │ │ │ ldrb r1, [r2, #553] @ 0x229 │ │ │ │ ldrb r2, [r2, #552] @ 0x228 │ │ │ │ lsr r3, r4, #1 │ │ │ │ tst r1, r2 │ │ │ │ add r3, r0, r3, lsl #5 │ │ │ │ add r0, r3, #100 @ 0x64 │ │ │ │ @@ -213123,18 +213123,18 @@ │ │ │ │ ldrb r1, [r5, #553] @ 0x229 │ │ │ │ ldrb r3, [r5, #552] @ 0x228 │ │ │ │ ands r1, r1, r3 │ │ │ │ beq 318dc4 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 750144 │ │ │ │ - addeq r3, r1, r8, lsl #31 │ │ │ │ - rsbeq r0, sp, ip, ror #9 │ │ │ │ - rsbeq r0, sp, r4, lsl #10 │ │ │ │ + b 750114 │ │ │ │ + addeq r3, r1, r8, asr pc │ │ │ │ + strheq r0, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrdeq r0, [sp], #-68 @ 0xffffffbc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #596] @ 319048 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #592] @ 31904c │ │ │ │ @@ -213142,15 +213142,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ lsr r6, r4, #4 │ │ │ │ lsr r1, r4, #5 │ │ │ │ ldr r3, [pc, #552] @ 319054 │ │ │ │ and r4, r4, #31 │ │ │ │ eor r4, r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r4, r4, #1 │ │ │ │ @@ -213192,15 +213192,15 @@ │ │ │ │ strb r3, [r9, #208] @ 0xd0 │ │ │ │ beq 319010 │ │ │ │ bic r3, r8, #32 │ │ │ │ add r0, r0, #172 @ 0xac │ │ │ │ strb r3, [r7, #553] @ 0x229 │ │ │ │ add r0, r5, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 8ac308 │ │ │ │ + bl 8ac2d8 │ │ │ │ ldrb r3, [r9, #208] @ 0xd0 │ │ │ │ ldrb r2, [r7, #553] @ 0x229 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ beq 318f14 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ @@ -213273,27 +213273,27 @@ │ │ │ │ movne r0, #64 @ 0x40 │ │ │ │ b 318f00 │ │ │ │ bic r3, r8, #2 │ │ │ │ add r0, r0, #172 @ 0xac │ │ │ │ strb r3, [r7, #553] @ 0x229 │ │ │ │ add r0, r5, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 8ac308 │ │ │ │ + bl 8ac2d8 │ │ │ │ ldrb r3, [r9, #208] @ 0xd0 │ │ │ │ ldrb r2, [r7, #553] @ 0x229 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ beq 318f14 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ mov r0, #4 │ │ │ │ b 318f00 │ │ │ │ - strdeq r3, [r1], r0 │ │ │ │ - rsbeq r0, sp, r8, ror r4 │ │ │ │ - @ instruction: 0x006d0498 │ │ │ │ - addeq r3, r1, r8, lsl #29 │ │ │ │ + addeq r3, r1, r0, asr #29 │ │ │ │ + rsbeq r0, sp, r8, asr #8 │ │ │ │ + rsbeq r0, sp, r8, ror #8 │ │ │ │ + addeq r3, r1, r8, asr lr │ │ │ │ bge fedc3b0c <__bss_end__@@Base+0xfe0111dc> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r7, [r0, #45] @ 0x2d │ │ │ │ ldrb ip, [r0, #44] @ 0x2c │ │ │ │ @@ -213363,17 +213363,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 319198 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ bge fedc3c3c <__bss_end__@@Base+0xfe01130c> │ │ │ │ - addeq r3, r1, ip, ror fp │ │ │ │ - rsbeq r0, sp, r0, lsl r1 │ │ │ │ - rsbeq r0, sp, r0, lsr r1 │ │ │ │ + addeq r3, r1, ip, asr #22 │ │ │ │ + rsbeq r0, sp, r0, ror #1 │ │ │ │ + rsbeq r0, sp, r0, lsl #2 │ │ │ │ andeq r0, r0, r3, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #308] @ 3192e8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -213382,25 +213382,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #292] @ 3192ec │ │ │ │ ldr r1, [pc, #292] @ 3192f0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #272] @ 3192f4 │ │ │ │ ldr r1, [pc, #272] @ 3192f8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #240] @ 3192fc │ │ │ │ ldr r1, [pc, #240] @ 319300 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r0 │ │ │ │ str r2, [r3, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #224] @ 319304 │ │ │ │ @@ -213437,44 +213437,44 @@ │ │ │ │ orr r3, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r3, [pc, #112] @ 319330 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r3, r1, r8, lsr fp │ │ │ │ - rsbeq lr, fp, r0, ror #5 │ │ │ │ - ldrsheq fp, [r5], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r0, sp, r4, ror r0 │ │ │ │ - rsbeq r0, sp, ip, lsl #1 │ │ │ │ + addeq r3, r1, r8, lsl #22 │ │ │ │ + strheq lr, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq fp, r5, ip, asr #15 │ │ │ │ + rsbeq r0, sp, r4, asr #32 │ │ │ │ + rsbeq r0, sp, ip, asr r0 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ @ instruction: 0x000003b8 │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rsbeq r0, sp, r8, lsr r0 │ │ │ │ + rsbeq r0, sp, r8 │ │ │ │ addseq r9, r6, r8, lsl #23 │ │ │ │ addeq ip, sl, r8, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #264] @ 319454 │ │ │ │ @@ -213560,28 +213560,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r5, [r0, #560] @ 0x230 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r3, r1, r8, ror #16 │ │ │ │ - rsbeq pc, ip, r8, lsl #28 │ │ │ │ - strdeq pc, [ip], #-212 @ 0xffffff2c @ │ │ │ │ + addeq r3, r1, r8, lsr r8 │ │ │ │ + ldrdeq pc, [ip], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq pc, ip, r4, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #84] @ 319544 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -213590,28 +213590,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r5, [r0, #560] @ 0x230 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strdeq r3, [r1], r0 │ │ │ │ - @ instruction: 0x006cfd90 │ │ │ │ - rsbeq pc, ip, ip, ror sp @ │ │ │ │ + addeq r3, r1, r0, asr #15 │ │ │ │ + rsbeq pc, ip, r0, ror #26 │ │ │ │ + rsbeq pc, ip, ip, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 3195e4 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #120] @ 3195e8 │ │ │ │ @@ -213619,15 +213619,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ tst r4, #253 @ 0xfd │ │ │ │ movne r0, #0 │ │ │ │ beq 3195b8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -213641,32 +213641,32 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r3, r1, ip, ror r7 │ │ │ │ - rsbeq pc, ip, ip, lsl #26 │ │ │ │ - rsbeq pc, ip, r0, lsr #26 │ │ │ │ + addeq r3, r1, ip, asr #14 │ │ │ │ + ldrdeq pc, [ip], #-204 @ 0xffffff34 @ │ │ │ │ + strdeq pc, [ip], #-192 @ 0xffffff40 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #196] @ 3196cc │ │ │ │ ldr r2, [pc, #196] @ 3196d0 │ │ │ │ ldr r1, [pc, #196] @ 3196d4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r9, [pc, #164] @ 3196d8 │ │ │ │ ldr r8, [pc, #164] @ 3196dc │ │ │ │ ldr r7, [pc, #164] @ 3196e0 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ @@ -213674,42 +213674,42 @@ │ │ │ │ add r6, r0, #556 @ 0x22c │ │ │ │ b 319660 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ cmp r4, r6 │ │ │ │ beq 3196ac │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #-4] │ │ │ │ - bl 8ac544 │ │ │ │ + bl 8ac514 │ │ │ │ cmp r0, #0 │ │ │ │ beq 319654 │ │ │ │ mov ip, #0 │ │ │ │ sub r1, r4, #4 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ stmib sp, {r1, ip} │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ - bl 8aca90 │ │ │ │ + bl 8aca60 │ │ │ │ cmp r4, r6 │ │ │ │ bne 319660 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addeq r3, r1, r0, ror #13 │ │ │ │ - rsbeq pc, ip, r0, ror ip @ │ │ │ │ - rsbeq pc, ip, r4, lsl #25 │ │ │ │ + @ instruction: 0x008136b0 │ │ │ │ + rsbeq pc, ip, r0, asr #24 │ │ │ │ + rsbeq pc, ip, r4, asr ip @ │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ @ instruction: 0xfffff6d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -213728,15 +213728,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #728] @ 319a10 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ lsr r8, r4, #5 │ │ │ │ and r3, r4, #31 │ │ │ │ ldr r2, [pc, #704] @ 319a14 │ │ │ │ eor r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r3, #1 │ │ │ │ lsr r4, r4, #4 │ │ │ │ @@ -213757,15 +213757,15 @@ │ │ │ │ tst r3, #4 │ │ │ │ beq 3198b0 │ │ │ │ add r4, r4, #172 @ 0xac │ │ │ │ add r0, r0, r4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #11 │ │ │ │ strb r5, [sp, #11] │ │ │ │ - bl 8abd80 │ │ │ │ + bl 8abd50 │ │ │ │ ldrb r3, [r7, #553] @ 0x229 │ │ │ │ cmp sl, r3 │ │ │ │ ldrbeq r1, [r7, #552] @ 0x228 │ │ │ │ bne 319904 │ │ │ │ mov r5, r1 │ │ │ │ b 3198fc │ │ │ │ tst r5, #1 │ │ │ │ @@ -213904,21 +213904,21 @@ │ │ │ │ b 31994c │ │ │ │ add r3, r6, r3, lsl #1 │ │ │ │ ldrb r2, [r3, #553] @ 0x229 │ │ │ │ bic r2, r2, #68 @ 0x44 │ │ │ │ strb r2, [r3, #553] @ 0x229 │ │ │ │ b 31994c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - addeq r3, r1, ip, ror #11 │ │ │ │ + @ instruction: 0x008135bc │ │ │ │ addseq r1, r9, ip, lsl #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq pc, ip, r4, ror #22 │ │ │ │ - rsbeq pc, ip, r0, asr fp @ │ │ │ │ - addeq r3, r1, fp, ror r5 │ │ │ │ - addeq r3, r1, sl, ror #8 │ │ │ │ + rsbeq pc, ip, r4, lsr fp @ │ │ │ │ + rsbeq pc, ip, r0, lsr #22 │ │ │ │ + addeq r3, r1, fp, asr #10 │ │ │ │ + addeq r3, r1, sl, lsr r4 │ │ │ │ addseq r1, r9, r4, ror #4 │ │ │ │ addseq r1, r9, r0, lsl r2 │ │ │ │ │ │ │ │ 00319a24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -213949,20 +213949,20 @@ │ │ │ │ ldr r2, [pc, #180] @ 319b4c │ │ │ │ ldr r1, [pc, #180] @ 319b50 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [sp] │ │ │ │ mov r8, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #156] @ 319b54 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 74b7fc │ │ │ │ + bl 74b7cc │ │ │ │ ldr r1, [pc, #140] @ 319b58 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ bl 337a40 │ │ │ │ ldr r3, [pc, #124] @ 319b5c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ @@ -213986,25 +213986,25 @@ │ │ │ │ ldr r0, [pc, #60] @ 319b68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ ldrsbeq r1, [r9], ip │ │ │ │ - addeq r3, r1, r4, ror #5 │ │ │ │ - @ instruction: 0x006cf994 │ │ │ │ + @ instruction: 0x008132b4 │ │ │ │ + rsbeq pc, ip, r4, ror #18 │ │ │ │ andeq r3, r0, r0, lsl #30 │ │ │ │ - rsbeq sp, fp, ip, lsl #20 │ │ │ │ - rsbseq sl, r5, ip, lsr #30 │ │ │ │ - ldrsbeq r4, [r6], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbseq r5, r6, r0, asr #31 │ │ │ │ + ldrdeq sp, [fp], #-156 @ 0xffffff64 @ │ │ │ │ + ldrsheq sl, [r5], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r4, r6, ip, lsr #7 │ │ │ │ + @ instruction: 0x00765f90 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - addeq r3, r1, ip, lsl r2 │ │ │ │ - @ instruction: 0x006cf89c │ │ │ │ - strheq pc, [ip], #-128 @ 0xffffff80 @ │ │ │ │ + addeq r3, r1, ip, ror #3 │ │ │ │ + rsbeq pc, ip, ip, ror #16 │ │ │ │ + rsbeq pc, ip, r0, lsl #17 │ │ │ │ │ │ │ │ 00319b6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #76] @ 319bd0 │ │ │ │ @@ -214015,26 +214015,26 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #32 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r5, #96] @ 0x60 │ │ │ │ mov r3, r0 │ │ │ │ add r0, r0, #352 @ 0x160 │ │ │ │ str r4, [r3, #108] @ 0x6c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 702bd4 │ │ │ │ - @ instruction: 0x008131b8 │ │ │ │ - rsbeq pc, ip, r8, asr r8 @ │ │ │ │ - rsbeq pc, ip, ip, ror #16 │ │ │ │ + b 702ba4 │ │ │ │ + addeq r3, r1, r8, lsl #3 │ │ │ │ + rsbeq pc, ip, r8, lsr #16 │ │ │ │ + rsbeq pc, ip, ip, lsr r8 @ │ │ │ │ │ │ │ │ 00319bdc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 319c30 │ │ │ │ @@ -214044,23 +214044,23 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r0, #352 @ 0x160 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 702b6c │ │ │ │ - addeq r3, r1, r8, asr #2 │ │ │ │ - rsbeq pc, ip, r0, lsl #16 │ │ │ │ - rsbeq pc, ip, ip, ror #15 │ │ │ │ + b 702b3c │ │ │ │ + addeq r3, r1, r8, lsl r1 │ │ │ │ + ldrdeq pc, [ip], #-112 @ 0xffffff90 @ │ │ │ │ + strheq pc, [ip], #-124 @ 0xffffff84 @ │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [pc, #40] @ 319c70 │ │ │ │ mvn r2, #0 │ │ │ │ str r1, [r0, #168] @ 0xa8 │ │ │ │ str r3, [r0, #176] @ 0xb0 │ │ │ │ str r3, [r0, #212] @ 0xd4 │ │ │ │ str r3, [r0, #216] @ 0xd8 │ │ │ │ @@ -214071,15 +214071,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldclgt 15, cr15, [r9], {255} @ 0xff │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 319c88 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ ldrdeq fp, [sl], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldrb r3, [r0, #171] @ 0xab │ │ │ │ mov r5, r1 │ │ │ │ @@ -214119,15 +214119,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r2, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #9 │ │ │ │ add r0, r0, #180 @ 0xb4 │ │ │ │ - bl 8abfc4 │ │ │ │ + bl 8abf94 │ │ │ │ ldrh r3, [sp, #22] │ │ │ │ mov r7, r3 │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ strne r2, [r4, #216] @ 0xd8 │ │ │ │ ldr r2, [pc, #220] @ 319e40 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ @@ -214155,49 +214155,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [pc, #112] @ 319e50 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 319e54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 319cf4 │ │ │ │ ldr r1, [pc, #72] @ 319e58 │ │ │ │ ldr r0, [pc, #72] @ 319e5c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 319cf4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r0, r9, r8, ror #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r0, r9, ip, lsr lr │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ addseq r0, r9, r0, lsr #28 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r8, lsl #29 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x006cf690 │ │ │ │ - rsbeq pc, ip, r0, lsr r6 @ │ │ │ │ - rsbeq pc, ip, r0, ror #12 │ │ │ │ rsbeq pc, ip, r0, ror #12 │ │ │ │ + rsbeq pc, ip, r0, lsl #12 │ │ │ │ + rsbeq pc, ip, r0, lsr r6 @ │ │ │ │ + rsbeq pc, ip, r0, lsr r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ and r7, r2, #255 @ 0xff │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #576] @ 31a0c0 │ │ │ │ @@ -214255,25 +214255,25 @@ │ │ │ │ mov r5, #1 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #11 │ │ │ │ add r3, sp, #19 │ │ │ │ add r0, r4, #180 @ 0xb4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ - bl 8abfc4 │ │ │ │ + bl 8abf94 │ │ │ │ cmp r0, #0 │ │ │ │ strne r5, [r4, #216] @ 0xd8 │ │ │ │ b 319ef8 │ │ │ │ ldrb r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, r6 │ │ │ │ beq 319ef8 │ │ │ │ add r2, sp, #19 │ │ │ │ mov r1, #4 │ │ │ │ add r0, r4, #180 @ 0xb4 │ │ │ │ - bl 8abfc4 │ │ │ │ + bl 8abf94 │ │ │ │ strb r7, [r4, #168] @ 0xa8 │ │ │ │ b 319ef8 │ │ │ │ ldrb r3, [r4, #171] @ 0xab │ │ │ │ orr r5, r6, #192 @ 0xc0 │ │ │ │ cmp r3, r5 │ │ │ │ beq 319ef8 │ │ │ │ eor r3, r3, r5 │ │ │ │ @@ -214283,22 +214283,22 @@ │ │ │ │ lsr r6, r6, #5 │ │ │ │ add r7, r4, #180 @ 0xb4 │ │ │ │ and r6, r6, #1 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r1, #12 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #20] │ │ │ │ - bl 8abfc4 │ │ │ │ + bl 8abf94 │ │ │ │ ldrb r3, [sp, #19] │ │ │ │ bic r3, r3, #32 │ │ │ │ strb r3, [sp, #19] │ │ │ │ add r2, sp, #19 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8abfc4 │ │ │ │ + bl 8abf94 │ │ │ │ strb r5, [r4, #171] @ 0xab │ │ │ │ b 319ef8 │ │ │ │ ldrb r3, [r4, #171] @ 0xab │ │ │ │ and r3, r3, #47 @ 0x2f │ │ │ │ cmp r3, #4 │ │ │ │ moveq r5, #1 │ │ │ │ addeq r2, sp, #24 │ │ │ │ @@ -214322,47 +214322,47 @@ │ │ │ │ beq 31a09c │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [pc, #104] @ 31a0e4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r5, r7} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 31a0e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 319ed0 │ │ │ │ ldr r1, [pc, #72] @ 31a0ec │ │ │ │ ldr r0, [pc, #72] @ 31a0f0 │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 319ed0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ umullseq r0, r9, ip, ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r0, r9, ip, ror ip │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - addeq r2, r1, r0, lsr #29 │ │ │ │ + addeq r2, r1, r0, ror lr │ │ │ │ addseq r0, r9, ip, lsl ip │ │ │ │ andeq r4, r0, ip, ror #22 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, ip, r8, ror r4 @ │ │ │ │ + rsbeq pc, ip, r8, asr #8 │ │ │ │ + rsbeq pc, ip, ip, ror #7 │ │ │ │ + rsbeq pc, ip, ip, lsl r4 @ │ │ │ │ rsbeq pc, ip, ip, lsl r4 @ │ │ │ │ - rsbeq pc, ip, ip, asr #8 │ │ │ │ - rsbeq pc, ip, ip, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [pc, #604] @ 31a368 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #600] @ 31a36c │ │ │ │ @@ -214377,31 +214377,31 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #568] @ 31a378 │ │ │ │ mov r3, #14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #548] @ 31a37c │ │ │ │ ldr r1, [pc, #548] @ 31a380 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r8, #12 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #19] │ │ │ │ add r7, r0, #300 @ 0x12c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8ac544 │ │ │ │ + bl 8ac514 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31a2f8 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ cmn r3, #1 │ │ │ │ bne 31a1b4 │ │ │ │ ldr r3, [pc, #472] @ 31a384 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -214431,19 +214431,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r3, r8} │ │ │ │ str r9, [sp, #12] │ │ │ │ - bl 8aca90 │ │ │ │ + bl 8aca60 │ │ │ │ add r2, sp, #19 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8abfc4 │ │ │ │ + bl 8abf94 │ │ │ │ lsl r2, r5, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31a2c0 │ │ │ │ ldr r3, [r4, #332] @ 0x14c │ │ │ │ add r1, r4, #352 @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -214492,56 +214492,56 @@ │ │ │ │ ldr r1, [pc, #168] @ 31a3ac │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #164] @ 31a3b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #28 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 31a27c │ │ │ │ ldr r1, [pc, #140] @ 31a3b4 │ │ │ │ mov ip, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #132] @ 31a3b8 │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #128] @ 31a3bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 31a3c0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 31a27c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ 31a3c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ b 31a264 │ │ │ │ - addeq r2, r1, r4, ror #24 │ │ │ │ + addeq r2, r1, r4, lsr ip │ │ │ │ addseq r0, r9, r4, lsl #20 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x006ca294 │ │ │ │ - strdeq sl, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ - strheq pc, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ - @ instruction: 0x006cf29c │ │ │ │ + rsbeq sl, ip, r4, ror #4 │ │ │ │ + rsbeq sl, ip, r0, asr #5 │ │ │ │ + rsbeq pc, ip, r0, lsl #5 │ │ │ │ + rsbeq pc, ip, ip, ror #4 │ │ │ │ adceq r2, r6, r0, ror #12 │ │ │ │ adceq r2, r6, r8, lsr r6 │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ @ instruction: 0xfffffa5c │ │ │ │ strdeq fp, [sl], r8 │ │ │ │ - @ instruction: 0x006cf190 │ │ │ │ + rsbeq pc, ip, r0, ror #2 │ │ │ │ umullseq r0, r9, r8, r8 │ │ │ │ addeq fp, sl, r4, lsl #9 │ │ │ │ - umulleq r2, r1, ip, sl │ │ │ │ - rsbeq pc, ip, r8, asr #4 │ │ │ │ - rsbeq pc, ip, ip, lsr #4 │ │ │ │ + addeq r2, r1, ip, ror #20 │ │ │ │ + rsbeq pc, ip, r8, lsl r2 @ │ │ │ │ + strdeq pc, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ strdeq r0, [r0], -fp │ │ │ │ - rsbeq pc, ip, r0, asr r2 @ │ │ │ │ - addeq r2, r1, r8, asr #20 │ │ │ │ - rsbeq pc, ip, ip, ror #3 │ │ │ │ + rsbeq pc, ip, r0, lsr #4 │ │ │ │ + addeq r2, r1, r8, lsl sl │ │ │ │ + strheq pc, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ andeq r0, r0, r3, lsl #4 │ │ │ │ strdeq fp, [sl], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #180] @ 31a494 │ │ │ │ @@ -214551,55 +214551,55 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #164] @ 31a498 │ │ │ │ ldr r1, [pc, #164] @ 31a49c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #144] @ 31a4a0 │ │ │ │ ldr r1, [pc, #144] @ 31a4a4 │ │ │ │ add r5, r5, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #112] @ 31a4a8 │ │ │ │ ldr lr, [pc, #112] @ 31a4ac │ │ │ │ ldr ip, [pc, #112] @ 31a4b0 │ │ │ │ ldr r1, [pc, #112] @ 31a4b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str lr, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ str ip, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r2, r1, r0, lsr #19 │ │ │ │ - strheq sp, [fp], #-4 @ │ │ │ │ - ldrsbeq sl, [r5], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r8, ip, ip, ror fp │ │ │ │ - rsbeq r8, ip, r0, ror #22 │ │ │ │ + addeq r2, r1, r0, ror r9 │ │ │ │ + rsbeq sp, fp, r4, lsl #1 │ │ │ │ + rsbseq sl, r5, r0, lsr #11 │ │ │ │ + rsbeq r8, ip, ip, asr #22 │ │ │ │ + rsbeq r8, ip, r0, lsr fp │ │ │ │ addeq fp, sl, r4, lsl r3 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0x00968ed8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -214611,15 +214611,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #12 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r5, r0 │ │ │ │ bl 2ebd00 │ │ │ │ ldrh r2, [r5, #108] @ 0x6c │ │ │ │ mov r3, #8 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r6, r0 │ │ │ │ @@ -214678,23 +214678,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2e8c30 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2e8c30 │ │ │ │ - addeq r2, r1, r8, lsr #17 │ │ │ │ - rsbeq lr, ip, r0, lsr #30 │ │ │ │ - rsbeq lr, ip, ip, lsl #30 │ │ │ │ - rsbeq pc, ip, r0, rrx │ │ │ │ - rsbeq pc, ip, r8, asr r0 @ │ │ │ │ - rsbeq sp, ip, r0, ror #14 │ │ │ │ - rsbeq pc, ip, r4, lsr #32 │ │ │ │ - rsbeq pc, ip, r4 │ │ │ │ - strdeq sp, [ip], #-104 @ 0xffffff98 @ │ │ │ │ + addeq r2, r1, r8, ror r8 │ │ │ │ + strdeq lr, [ip], #-224 @ 0xffffff20 @ │ │ │ │ + ldrdeq lr, [ip], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq pc, ip, r0, lsr r0 @ │ │ │ │ + rsbeq pc, ip, r8, lsr #32 │ │ │ │ + rsbeq sp, ip, r0, lsr r7 │ │ │ │ + strdeq lr, [ip], #-244 @ 0xffffff0c @ │ │ │ │ + ldrdeq lr, [ip], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq sp, ip, r8, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #340] @ 31a790 │ │ │ │ ldr ip, [pc, #340] @ 31a794 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -214746,26 +214746,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr ip, [pc, #148] @ 31a7b0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 31a7b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 31a670 │ │ │ │ ldr r2, [pc, #108] @ 31a7b8 │ │ │ │ ldr r3, [pc, #68] @ 31a794 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -214776,29 +214776,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 31a7c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r0, r9, r0, ror #9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r0, r9, r0, asr #9 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r0, r9, r4, lsr #9 │ │ │ │ andeq r4, r0, ip, ror #22 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq lr, ip, ip, lsr #29 │ │ │ │ - rsbeq lr, ip, r4, ror sp │ │ │ │ + rsbeq lr, ip, ip, ror lr │ │ │ │ + rsbeq lr, ip, r4, asr #26 │ │ │ │ @ instruction: 0x009903d0 │ │ │ │ - rsbeq lr, ip, r8, asr lr │ │ │ │ - rsbeq lr, ip, r4, lsl #27 │ │ │ │ + rsbeq lr, ip, r8, lsr #28 │ │ │ │ + rsbeq lr, ip, r4, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #300] @ 31a908 │ │ │ │ ldr r2, [pc, #300] @ 31a90c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -214849,49 +214849,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr ip, [pc, #112] @ 31a928 │ │ │ │ mov r2, #255 @ 0xff │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 31a92c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 31a810 │ │ │ │ ldr r1, [pc, #68] @ 31a930 │ │ │ │ ldr r0, [pc, #68] @ 31a934 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ mov r2, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 31a810 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r0, r9, r0, asr #6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r0, r9, r0, lsr #6 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r0, r9, r4, lsl #6 │ │ │ │ andeq r3, r0, r8, lsl #29 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq lr, ip, r0, lsl sp │ │ │ │ + rsbeq lr, ip, r0, ror #25 │ │ │ │ + rsbeq lr, ip, r4, lsr #22 │ │ │ │ + rsbeq lr, ip, ip, lsr #25 │ │ │ │ rsbeq lr, ip, r4, asr fp │ │ │ │ - ldrdeq lr, [ip], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq lr, ip, r4, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #372] @ 31aac4 │ │ │ │ ldr r3, [pc, #372] @ 31aac8 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -214932,15 +214932,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #11 │ │ │ │ add r0, r4, #180 @ 0xb4 │ │ │ │ - bl 8abfc4 │ │ │ │ + bl 8abf94 │ │ │ │ cmp r0, #0 │ │ │ │ movne r3, #1 │ │ │ │ strne r3, [r4, #216] @ 0xd8 │ │ │ │ b 31a9ac │ │ │ │ ldr r3, [pc, #196] @ 31aad8 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -214962,47 +214962,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [pc, #104] @ 31aae4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ stmib sp, {r5, r6} │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 31aae8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 31a99c │ │ │ │ ldr r1, [pc, #68] @ 31aaec │ │ │ │ ldr r0, [pc, #68] @ 31aaf0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 31a99c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r0, r9, ip, asr #3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umullseq r0, r9, ip, r1 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r0, r9, r8, ror #2 │ │ │ │ andeq r4, r0, ip, ror #22 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq lr, [ip], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq lr, ip, r8, lsl sl │ │ │ │ - rsbeq lr, ip, r8, asr #19 │ │ │ │ - rsbeq lr, ip, ip, asr #20 │ │ │ │ + rsbeq lr, ip, r4, asr #19 │ │ │ │ + rsbeq lr, ip, r8, ror #19 │ │ │ │ + @ instruction: 0x006ce998 │ │ │ │ + rsbeq lr, ip, ip, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #372] @ 31ac80 │ │ │ │ ldr r3, [pc, #372] @ 31ac84 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -215043,15 +215043,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #11 │ │ │ │ add r0, r4, #180 @ 0xb4 │ │ │ │ - bl 8abfc4 │ │ │ │ + bl 8abf94 │ │ │ │ cmp r0, #0 │ │ │ │ movne r3, #1 │ │ │ │ strne r3, [r4, #216] @ 0xd8 │ │ │ │ b 31ab68 │ │ │ │ ldr r3, [pc, #196] @ 31ac94 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -215073,47 +215073,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [pc, #104] @ 31aca0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ stmib sp, {r5, r6} │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 31aca4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 31ab58 │ │ │ │ ldr r1, [pc, #68] @ 31aca8 │ │ │ │ ldr r0, [pc, #68] @ 31acac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 31ab58 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r0, r9, r0, lsl r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq pc, r8, r0, ror #31 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq pc, r8, ip, lsr #31 │ │ │ │ andeq r4, r0, ip, ror #22 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq lr, ip, r8, lsr r8 │ │ │ │ - rsbeq lr, ip, ip, asr r8 │ │ │ │ - rsbeq lr, ip, ip, lsl #16 │ │ │ │ - @ instruction: 0x006ce890 │ │ │ │ + rsbeq lr, ip, r8, lsl #16 │ │ │ │ + rsbeq lr, ip, ip, lsr #16 │ │ │ │ + ldrdeq lr, [ip], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq lr, ip, r0, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #408] @ 31ae60 │ │ │ │ ldr r3, [pc, #408] @ 31ae64 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -215170,15 +215170,15 @@ │ │ │ │ tst r6, #64 @ 0x40 │ │ │ │ mvneq r3, r6, lsl #26 │ │ │ │ bicne r3, r6, #64 @ 0x40 │ │ │ │ mvneq r3, r3, lsr #26 │ │ │ │ strb r3, [r0, #170] @ 0xaa │ │ │ │ ldr r0, [r0, #172] @ 0xac │ │ │ │ mov r1, #0 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ b 31ad18 │ │ │ │ ldr r3, [pc, #180] @ 31ae74 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31ad2c │ │ │ │ ldr r3, [pc, #164] @ 31ae78 │ │ │ │ @@ -215194,46 +215194,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [pc, #100] @ 31ae80 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, r4, r6} │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 31ae84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 31ad2c │ │ │ │ ldr r1, [pc, #68] @ 31ae88 │ │ │ │ ldr r0, [pc, #68] @ 31ae8c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 31ad2c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r8, r4, asr lr @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq pc, r8, ip, lsr lr @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq pc, r8, r8, ror #27 │ │ │ │ andeq r3, r0, r8, lsl #29 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrsheq r0, [r5], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r0, r5, ip, asr #19 │ │ │ │ + rsbeq lr, ip, ip, asr #11 │ │ │ │ + rsbseq r0, r5, r4, lsr #19 │ │ │ │ strdeq lr, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ - ldrsbeq r0, [r5], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq lr, ip, ip, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [r0, #224] @ 0xe0 │ │ │ │ lsr r2, r2, ip │ │ │ │ rsb r1, ip, #32 │ │ │ │ @@ -215303,15 +215303,15 @@ │ │ │ │ bne 31b044 │ │ │ │ ldr r1, [r4, #176] @ 0xb0 │ │ │ │ mvn r3, #39 @ 0x27 │ │ │ │ cmp r1, #0 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ strb r3, [r4, #170] @ 0xaa │ │ │ │ bne 31b08c │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ strb r5, [r4, #171] @ 0xab │ │ │ │ b 31af60 │ │ │ │ ldr r3, [r4, #176] @ 0xb0 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ cmp r3, #0 │ │ │ │ strb r6, [r4, #168] @ 0xa8 │ │ │ │ bne 31b018 │ │ │ │ @@ -215323,15 +215323,15 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ moveq r1, r5 │ │ │ │ bne 31b040 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ ldr r2, [pc, #336] @ 31b170 │ │ │ │ ldr r3, [pc, #312] @ 31b15c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -215348,21 +215348,21 @@ │ │ │ │ tst r3, #1 │ │ │ │ and r3, r2, #127 @ 0x7f │ │ │ │ strb r3, [r4, #170] @ 0xaa │ │ │ │ bne 31b07c │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #168 @ 0xa8 │ │ │ │ add r0, r4, #180 @ 0xb4 │ │ │ │ - bl 8abd80 │ │ │ │ + bl 8abd50 │ │ │ │ ldr r1, [r4, #176] @ 0xb0 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ cmp r1, #0 │ │ │ │ beq 31afc4 │ │ │ │ mov r1, #1 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ b 31afc8 │ │ │ │ ldr r3, [pc, #212] @ 31b174 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31af50 │ │ │ │ ldr r3, [pc, #196] @ 31b178 │ │ │ │ @@ -215379,53 +215379,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [pc, #128] @ 31b180 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r5, r7} │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 31b184 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 31af50 │ │ │ │ tst r3, #16 │ │ │ │ beq 31b07c │ │ │ │ mov r3, #1 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ str r3, [r4, #176] @ 0xb0 │ │ │ │ b 31b08c │ │ │ │ ldr r1, [pc, #72] @ 31b188 │ │ │ │ ldr r0, [pc, #72] @ 31b18c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 31af50 │ │ │ │ addseq pc, r8, ip, lsl #24 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq pc, r8, ip, ror #23 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x0098fbb4 │ │ │ │ addseq pc, r8, r0, lsr fp @ │ │ │ │ @ instruction: 0x0098fafc │ │ │ │ andeq r4, r0, ip, ror #22 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r0, r5, r8, lsl r7 │ │ │ │ - @ instruction: 0x006ce398 │ │ │ │ - ldrsbeq r0, [r5], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq lr, ip, ip, lsr #7 │ │ │ │ + rsbseq r0, r5, r8, ror #13 │ │ │ │ + rsbeq lr, ip, r8, ror #6 │ │ │ │ + rsbseq r0, r5, r0, lsr #13 │ │ │ │ + rsbeq lr, ip, ip, ror r3 │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr ip, [sp, #20] │ │ │ │ ldr r4, [r0, #224] @ 0xe0 │ │ │ │ rsb ip, ip, #8 │ │ │ │ mvn r1, #0 │ │ │ │ lsl ip, ip, #3 │ │ │ │ lsr lr, r2, r4 │ │ │ │ @@ -215493,22 +215493,22 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r2, sp, #23 │ │ │ │ mov r1, #3 │ │ │ │ add r0, r5, #180 @ 0xb4 │ │ │ │ - bl 8abfc4 │ │ │ │ + bl 8abf94 │ │ │ │ ldrb r7, [sp, #23] │ │ │ │ strb r7, [r5, #169] @ 0xa9 │ │ │ │ b 31b258 │ │ │ │ add r2, sp, #23 │ │ │ │ mov r1, #7 │ │ │ │ add r0, r5, #180 @ 0xb4 │ │ │ │ - bl 8abfc4 │ │ │ │ + bl 8abf94 │ │ │ │ ldrb r3, [sp, #23] │ │ │ │ ldr r2, [r5, #216] @ 0xd8 │ │ │ │ and r7, r3, #254 @ 0xfe │ │ │ │ cmp r2, #0 │ │ │ │ strb r7, [sp, #23] │ │ │ │ orrne r7, r3, #1 │ │ │ │ strbne r7, [sp, #23] │ │ │ │ @@ -215517,30 +215517,30 @@ │ │ │ │ ldrb r7, [r5, #171] @ 0xab │ │ │ │ cmp r7, #0 │ │ │ │ strbne r7, [sp, #23] │ │ │ │ bne 31b258 │ │ │ │ add r2, sp, #23 │ │ │ │ mov r1, #5 │ │ │ │ add r0, r5, #180 @ 0xb4 │ │ │ │ - bl 8abfc4 │ │ │ │ + bl 8abf94 │ │ │ │ ldrb r7, [sp, #23] │ │ │ │ strb r7, [r5, #171] @ 0xab │ │ │ │ b 31b258 │ │ │ │ ldrb r3, [r5, #171] @ 0xab │ │ │ │ and r3, r3, #47 @ 0x2f │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ bne 31b254 │ │ │ │ add r3, sp, #23 │ │ │ │ mov r7, #1 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #8 │ │ │ │ add r0, r5, #180 @ 0xb4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ - bl 8abfc4 │ │ │ │ + bl 8abf94 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31b368 │ │ │ │ str r7, [r5, #216] @ 0xd8 │ │ │ │ ldrb r7, [sp, #23] │ │ │ │ b 31b258 │ │ │ │ ldr r3, [pc, #236] @ 31b464 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -215560,60 +215560,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [pc, #156] @ 31b470 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r4, r7} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 31b474 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb r7, [sp, #23] │ │ │ │ b 31b26c │ │ │ │ add r3, sp, #23 │ │ │ │ mov r7, #1 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #9 │ │ │ │ add r0, r5, #180 @ 0xb4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ - bl 8abfc4 │ │ │ │ + bl 8abf94 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31b368 │ │ │ │ b 31b364 │ │ │ │ ldr r1, [pc, #76] @ 31b478 │ │ │ │ ldr r0, [pc, #76] @ 31b47c │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb r7, [sp, #23] │ │ │ │ b 31b26c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r8, ip, lsl r9 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r1, r1, ror #22 │ │ │ │ + addeq r1, r1, r1, lsr fp │ │ │ │ addseq pc, r8, r0, lsl #18 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq pc, r8, r8, lsr #17 │ │ │ │ andeq r3, r0, r8, lsl #29 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq lr, ip, r0, lsr #2 │ │ │ │ - rsbeq lr, ip, r4, asr #32 │ │ │ │ - rsbeq lr, ip, r4, asr #1 │ │ │ │ - rsbeq lr, ip, r0, asr #32 │ │ │ │ + strdeq lr, [ip], #-0 @ │ │ │ │ + rsbeq lr, ip, r4, lsl r0 │ │ │ │ + @ instruction: 0x006ce094 │ │ │ │ + rsbeq lr, ip, r0, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r3, [r4, #171] @ 0xab │ │ │ │ ldr r2, [pc, #380] @ 31b61c │ │ │ │ @@ -215652,15 +215652,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r6, r1 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #9 │ │ │ │ add r0, r4, #180 @ 0xb4 │ │ │ │ - bl 8abfc4 │ │ │ │ + bl 8abf94 │ │ │ │ ldr r5, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ movne r3, #1 │ │ │ │ strne r3, [r4, #216] @ 0xd8 │ │ │ │ ldr r3, [pc, #216] @ 31b62c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -215687,48 +215687,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [pc, #108] @ 31b63c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 31b640 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 31b4e8 │ │ │ │ ldr r1, [pc, #68] @ 31b644 │ │ │ │ ldr r0, [pc, #68] @ 31b648 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 31b4e8 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r8, r4, ror r6 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq pc, r8, r8, asr #12 │ │ │ │ addseq pc, r8, ip, lsr #12 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r8, lsl #29 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sp, ip, r0, lsr #29 │ │ │ │ - rsbeq sp, ip, r0, asr #28 │ │ │ │ - rsbeq sp, ip, r0, ror lr │ │ │ │ rsbeq sp, ip, r0, ror lr │ │ │ │ + rsbeq sp, ip, r0, lsl lr │ │ │ │ + rsbeq sp, ip, r0, asr #28 │ │ │ │ + rsbeq sp, ip, r0, asr #28 │ │ │ │ │ │ │ │ 0031b64c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -215745,15 +215745,15 @@ │ │ │ │ str r3, [r0, #172] @ 0xac │ │ │ │ ldr r3, [pc, #156] @ 31b730 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ add r0, r0, #180 @ 0xb4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 8ac570 │ │ │ │ + bl 8ac540 │ │ │ │ ldr r0, [pc, #132] @ 31b734 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [r4, #224] @ 0xe0 │ │ │ │ bl 337e98 │ │ │ │ mov r1, #8 │ │ │ │ lsl r1, r1, r8 │ │ │ │ @@ -215765,32 +215765,32 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r2, #244 @ 0xf4 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ umullseq pc, r8, ip, r4 @ │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ @ instruction: 0xffffe584 │ │ │ │ - rsbeq sp, ip, ip, lsr #26 │ │ │ │ + strdeq sp, [ip], #-204 @ 0xffffff34 @ │ │ │ │ addeq sl, sl, ip, ror r0 │ │ │ │ ldrb r3, [r0, #108] @ 0x6c │ │ │ │ tst r3, #1 │ │ │ │ beq 31b77c │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #15 │ │ │ │ bhi 31b770 │ │ │ │ @@ -215828,32 +215828,32 @@ │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #240] @ 0xf0 │ │ │ │ mvn r0, r0 │ │ │ │ lsr r0, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ - b 9b1330 │ │ │ │ + b 9b1300 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r0, #200 @ 0xc8 │ │ │ │ - bl 996f38 │ │ │ │ + bl 996f08 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r0, #184 @ 0xb8 │ │ │ │ - bl 996f38 │ │ │ │ + bl 996f08 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrb r1, [r0, #101] @ 0x65 │ │ │ │ ldrb r2, [r0, #102] @ 0x66 │ │ │ │ @@ -215864,60 +215864,60 @@ │ │ │ │ ldrb r0, [r0, #105] @ 0x69 │ │ │ │ tst r0, #30 │ │ │ │ beq 31b884 │ │ │ │ orr r2, r2, #6 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ tst r1, #1 │ │ │ │ bne 31b8b4 │ │ │ │ tst r1, #2 │ │ │ │ beq 31b910 │ │ │ │ ldr r0, [r3, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31b910 │ │ │ │ orr r2, r2, #2 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ ldr r0, [r3, #224] @ 0xe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31b8d4 │ │ │ │ orr r2, r2, #12 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ ldrb r0, [r3, #105] @ 0x69 │ │ │ │ tst r0, #1 │ │ │ │ beq 31b88c │ │ │ │ ldrb r0, [r3, #108] @ 0x6c │ │ │ │ tst r0, #1 │ │ │ │ beq 31b8fc │ │ │ │ ldrb r0, [r3, #216] @ 0xd8 │ │ │ │ ldr ip, [r3, #196] @ 0xc4 │ │ │ │ cmp ip, r0 │ │ │ │ bcc 31b88c │ │ │ │ orr r2, r2, #4 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ tst r1, #8 │ │ │ │ beq 31b924 │ │ │ │ ldrb r1, [r3, #106] @ 0x6a │ │ │ │ tst r1, #15 │ │ │ │ bne 31b874 │ │ │ │ orr r2, r2, #1 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #0 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r5, r0, #120 @ 0x78 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #180] @ 31ba0c │ │ │ │ @@ -215929,30 +215929,30 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, sp │ │ │ │ mov r1, #14 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ - bl 8abfc4 │ │ │ │ + bl 8abf94 │ │ │ │ ldr r3, [sp] │ │ │ │ ldrb r2, [r4, #104] @ 0x68 │ │ │ │ bic r3, r3, #6 │ │ │ │ tst r2, #2 │ │ │ │ str r3, [sp] │ │ │ │ orrne r3, r3, #4 │ │ │ │ strne r3, [sp] │ │ │ │ tst r2, #1 │ │ │ │ ldrne r3, [sp] │ │ │ │ mov r2, sp │ │ │ │ orrne r3, r3, #2 │ │ │ │ mov r1, #13 │ │ │ │ mov r0, r5 │ │ │ │ strne r3, [sp] │ │ │ │ - bl 8abfc4 │ │ │ │ + bl 8abf94 │ │ │ │ ldr r2, [pc, #72] @ 31ba14 │ │ │ │ ldr r3, [pc, #64] @ 31ba10 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -216001,47 +216001,47 @@ │ │ │ │ moveq r8, #1 │ │ │ │ movne r8, #2 │ │ │ │ add r6, r6, r4 │ │ │ │ cmp r9, #0 │ │ │ │ add r6, r8, r6 │ │ │ │ beq 31bb80 │ │ │ │ ldr r0, [r5, #156] @ 0x9c │ │ │ │ - bl 9d5a50 │ │ │ │ + bl 9d5a20 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9d5a58 │ │ │ │ + bl 9d5a28 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9d5c9c │ │ │ │ + bl 9d5c6c │ │ │ │ mov sl, r0 │ │ │ │ - bl 9d5f30 │ │ │ │ + bl 9d5f00 │ │ │ │ mov r1, sl │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [pc, #388] @ 31bc5c │ │ │ │ - bl 9d5c9c │ │ │ │ + bl 9d5c6c │ │ │ │ mov r9, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9d625c │ │ │ │ + bl 9d622c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov sl, r0 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ - bl 9d5a58 │ │ │ │ + bl 9d5a28 │ │ │ │ mov r1, r9 │ │ │ │ - bl 9d5b04 │ │ │ │ - bl 9d625c │ │ │ │ + bl 9d5ad4 │ │ │ │ + bl 9d622c │ │ │ │ add r2, sp, #32 │ │ │ │ strd r0, [r5, #232] @ 0xe8 │ │ │ │ add r0, r5, #120 @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ - bl 8abfc4 │ │ │ │ + bl 8abf94 │ │ │ │ ldr r3, [pc, #304] @ 31bc60 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31bb98 │ │ │ │ ldr r2, [pc, #288] @ 31bc64 │ │ │ │ ldr r3, [pc, #268] @ 31bc54 │ │ │ │ @@ -216084,51 +216084,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 31bc7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 31bb3c │ │ │ │ ldr r0, [pc, #80] @ 31bc80 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 31bb3c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r8, ip, ror #1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrsbeq pc, [r8], r4 @ │ │ │ │ vmulmi.f64 d22, d14, d24 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x0098efd8 │ │ │ │ andeq r0, r0, ip, lsr #27 │ │ │ │ stmmi fp, {r0, r3, r6, r9, pc} │ │ │ │ andeq r3, r0, r0, asr r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sp, ip, r0, lsr #20 │ │ │ │ - rsbeq sp, ip, ip, asr sl │ │ │ │ + strdeq sp, [ip], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq sp, ip, ip, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #304] @ 31bdcc │ │ │ │ ldr r2, [pc, #304] @ 31bdd0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -216137,19 +216137,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #244] @ 0xf4 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r1, #14 │ │ │ │ mov r2, sp │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ - bl 8abfc4 │ │ │ │ + bl 8abf94 │ │ │ │ cmn r0, #95 @ 0x5f │ │ │ │ mvneq r3, #0 │ │ │ │ streq r3, [r4, #240] @ 0xf0 │ │ │ │ beq 31bd54 │ │ │ │ ldr r2, [sp] │ │ │ │ ldrb r1, [r4, #106] @ 0x6a │ │ │ │ tst r2, #32 │ │ │ │ @@ -216195,29 +216195,29 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tst r1, #64 @ 0x40 │ │ │ │ andeq r3, r0, #251 @ 0xfb │ │ │ │ b 31bd3c │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #244] @ 0xf4 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ ldr r2, [pc, #32] @ 31bdd8 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b12e0 │ │ │ │ + bl 9b12b0 │ │ │ │ b 31bd54 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r8, r0, lsl #29 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq lr, r8, r0, asr #27 │ │ │ │ addseq r9, r8, r0, lsl #13 │ │ │ │ ldr r0, [pc, #4] @ 31bde8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ umulleq r9, sl, r8, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ @@ -216235,29 +216235,29 @@ │ │ │ │ strb r5, [r4, #98] @ 0x62 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ strb r5, [r4, #101] @ 0x65 │ │ │ │ str r5, [r4, #160] @ 0xa0 │ │ │ │ str r5, [r4, #240] @ 0xf0 │ │ │ │ str r5, [r4, #224] @ 0xe0 │ │ │ │ strh r6, [r4, #102] @ 0x66 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ ldr r0, [r4, #244] @ 0xf4 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ - bl 9969bc │ │ │ │ + bl 99698c │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ - bl 9969bc │ │ │ │ + bl 99698c │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ str r5, [r4, #152] @ 0x98 │ │ │ │ strd r0, [r4, #176] @ 0xb0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ mov r1, r5 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ mov r0, r4 │ │ │ │ bl 31bc84 │ │ │ │ ldrb r3, [r4, #106] @ 0x6a │ │ │ │ bic r3, r3, #15 │ │ │ │ strb r3, [r4, #106] @ 0x6a │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -216291,21 +216291,21 @@ │ │ │ │ add r5, r0, #120 @ 0x78 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8aca90 │ │ │ │ + bl 8aca60 │ │ │ │ mov r0, r4 │ │ │ │ bl 31ba18 │ │ │ │ mov r1, #2 │ │ │ │ add r2, r4, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8abfc4 │ │ │ │ + bl 8abf94 │ │ │ │ ldrb r3, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ asr r3, r3, #3 │ │ │ │ and r3, r3, #1 │ │ │ │ str r3, [r4, #240] @ 0xf0 │ │ │ │ bl 31bc84 │ │ │ │ ldr r3, [r4, #240] @ 0xf0 │ │ │ │ @@ -216327,15 +216327,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 248e7c │ │ │ │ ldr r2, [pc, #80] @ 31c000 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8acc2c │ │ │ │ + bl 8acbfc │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -216358,32 +216358,32 @@ │ │ │ │ ldr r1, [pc, #88] @ 31c07c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr lr, [pc, #60] @ 31c080 │ │ │ │ ldr ip, [pc, #60] @ 31c084 │ │ │ │ ldr r1, [pc, #60] @ 31c088 │ │ │ │ mov r2, #0 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ strb r2, [r0, #66] @ 0x42 │ │ │ │ mov r2, #3 │ │ │ │ str lr, [r0, #72] @ 0x48 │ │ │ │ str ip, [r0, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74bf20 │ │ │ │ - ldrdeq r0, [r1], r4 │ │ │ │ - rsbeq fp, fp, ip, ror r4 │ │ │ │ - @ instruction: 0x0075899c │ │ │ │ + b 74bef0 │ │ │ │ + addeq r0, r1, r4, lsr #27 │ │ │ │ + rsbeq fp, fp, ip, asr #8 │ │ │ │ + rsbseq r8, r5, ip, ror #18 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ addseq r7, r6, r4, lsr #10 │ │ │ │ ldrb r3, [r0, #101] @ 0x65 │ │ │ │ ands r3, r3, #2 │ │ │ │ beq 31c0c4 │ │ │ │ ldrb r3, [r0, #102] @ 0x66 │ │ │ │ @@ -216418,26 +216418,26 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add r5, r0, #184 @ 0xb8 │ │ │ │ strb r1, [r4, #98] @ 0x62 │ │ │ │ mov r0, r5 │ │ │ │ - bl 996f48 │ │ │ │ + bl 996f18 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 31c150 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #2 │ │ │ │ orr r3, r3, #17 │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 31b84c │ │ │ │ mov r0, r5 │ │ │ │ - bl 996a24 │ │ │ │ + bl 9969f4 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ b 31c13c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 31c26c │ │ │ │ @@ -216446,40 +216446,40 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #32 │ │ │ │ bl 248810 │ │ │ │ ldr ip, [pc, #196] @ 31c278 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ stm sp, {r5, ip} │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b0dec │ │ │ │ + bl 9b0dbc │ │ │ │ str r6, [r4, #244] @ 0xf4 │ │ │ │ mov r0, #32 │ │ │ │ bl 248810 │ │ │ │ ldr r1, [pc, #152] @ 31c27c │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ stmib sp, {r1, r4} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b0dec │ │ │ │ + bl 9b0dbc │ │ │ │ ldr r0, [pc, #120] @ 31c280 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [r4, #220] @ 0xdc │ │ │ │ bl 337e98 │ │ │ │ ldr r0, [pc, #104] @ 31c284 │ │ │ │ ldr r3, [pc, #104] @ 31c288 │ │ │ │ @@ -216488,28 +216488,28 @@ │ │ │ │ mov ip, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r4, r5, ip} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8aca90 │ │ │ │ + bl 8aca60 │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ mov r1, #16 │ │ │ │ - bl 9969d4 │ │ │ │ + bl 9969a4 │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ mov r1, #16 │ │ │ │ - bl 9969d4 │ │ │ │ + bl 9969a4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 31bdec │ │ │ │ - addeq r0, r1, ip, ror ip │ │ │ │ - rsbeq sp, ip, ip, ror r5 │ │ │ │ - rsbeq sp, ip, ip, asr #17 │ │ │ │ + addeq r0, r1, ip, asr #24 │ │ │ │ + rsbeq sp, ip, ip, asr #10 │ │ │ │ + @ instruction: 0x006cd89c │ │ │ │ @ instruction: 0xfffffac8 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0xfffff4fc │ │ │ │ @@ -216523,46 +216523,46 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #120 @ 0x78 │ │ │ │ - bl 8acaf0 │ │ │ │ + bl 8acac0 │ │ │ │ ldr r5, [r4, #244] @ 0xf4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 31c2fc │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r0, r5 │ │ │ │ bl 248b1c │ │ │ │ ldr r5, [r4, #220] @ 0xdc │ │ │ │ cmp r5, #0 │ │ │ │ beq 31c318 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r0, r5 │ │ │ │ bl 248b1c │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ - bl 996a1c │ │ │ │ + bl 9969ec │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ - bl 996a1c │ │ │ │ + bl 9969ec │ │ │ │ ldr r0, [pc, #28] @ 31c34c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 338058 │ │ │ │ - addeq r0, r1, r8, asr #22 │ │ │ │ - rsbeq sp, ip, ip, asr #8 │ │ │ │ - @ instruction: 0x006cd79c │ │ │ │ + addeq r0, r1, r8, lsl fp │ │ │ │ + rsbeq sp, ip, ip, lsl r4 │ │ │ │ + rsbeq sp, ip, ip, ror #14 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #168] @ 0xa8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -216580,41 +216580,41 @@ │ │ │ │ addgt r6, r6, r2 │ │ │ │ bgt 31c3fc │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, #1 │ │ │ │ orr r3, r3, r0 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ ldr r5, [r4, #220] @ 0xdc │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ ldr r3, [r4, #236] @ 0xec │ │ │ │ ldr r2, [r4, #232] @ 0xe8 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov ip, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r5 │ │ │ │ adc r3, r3, r1 │ │ │ │ - bl 9b12e0 │ │ │ │ + bl 9b12b0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 31b84c │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #2 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ cmp r5, r6 │ │ │ │ beq 31c39c │ │ │ │ mov r0, r7 │ │ │ │ ldrb r8, [r5, #1]! │ │ │ │ - bl 996f48 │ │ │ │ + bl 996f18 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31c3e8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 996a24 │ │ │ │ + bl 9969f4 │ │ │ │ b 31c3f4 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, r4 │ │ │ │ tst r3, #1 │ │ │ │ orrne r3, r3, #2 │ │ │ │ strbne r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #1 │ │ │ │ @@ -216665,15 +216665,15 @@ │ │ │ │ ldrb r3, [r4, #104] @ 0x68 │ │ │ │ tst r3, #16 │ │ │ │ bne 31c494 │ │ │ │ add r5, r4, #120 @ 0x78 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8abd64 │ │ │ │ + bl 8abd34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31c528 │ │ │ │ cmn r0, #1 │ │ │ │ bne 31c4a4 │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #11 │ │ │ │ @@ -216685,15 +216685,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 31c640 │ │ │ │ ldr r2, [pc, #356] @ 31c6ac │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8acc2c │ │ │ │ + bl 8acbfc │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ beq 31c4a4 │ │ │ │ ldr r3, [r4, #160] @ 0xa0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #160] @ 0xa0 │ │ │ │ mov r0, #0 │ │ │ │ @@ -216701,19 +216701,19 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r5, r4, #200 @ 0xc8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 996f38 │ │ │ │ + bl 996f08 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31c61c │ │ │ │ mov r0, r5 │ │ │ │ - bl 996ba0 │ │ │ │ + bl 996b70 │ │ │ │ ldr r2, [r4, #212] @ 0xd4 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ cmp r2, #0 │ │ │ │ strb r0, [r4, #100] @ 0x64 │ │ │ │ orreq r3, r3, #32 │ │ │ │ beq 31c4d8 │ │ │ │ tst r3, #32 │ │ │ │ @@ -216723,15 +216723,15 @@ │ │ │ │ bne 31c4e8 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ bl 31b84c │ │ │ │ b 31c4e8 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ strd r0, [r4, #176] @ 0xb0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -216772,26 +216772,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #235 @ 0xeb │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ muleq r0, r0, r1 │ │ │ │ - ldrdeq r0, [r1], r0 @ │ │ │ │ - strdeq sp, [ip], #-8 @ │ │ │ │ - rsbeq sp, ip, r0, asr #2 │ │ │ │ - addeq r0, r1, ip, lsr #15 │ │ │ │ - ldrdeq sp, [ip], #-4 @ │ │ │ │ - rsbeq sp, ip, ip, lsr r1 │ │ │ │ - addeq r0, r1, r8, lsl #15 │ │ │ │ - strheq sp, [ip], #-0 @ │ │ │ │ - ldrdeq sp, [ip], #-12 @ │ │ │ │ - addeq r0, r1, r4, ror #14 │ │ │ │ - rsbeq sp, ip, ip, lsl #1 │ │ │ │ - @ instruction: 0x006cd09c │ │ │ │ + addeq r0, r1, r0, lsr #15 │ │ │ │ + rsbeq sp, ip, r8, asr #1 │ │ │ │ + rsbeq sp, ip, r0, lsl r1 │ │ │ │ + addeq r0, r1, ip, ror r7 │ │ │ │ + rsbeq sp, ip, r4, lsr #1 │ │ │ │ + rsbeq sp, ip, ip, lsl #2 │ │ │ │ + addeq r0, r1, r8, asr r7 │ │ │ │ + rsbeq sp, ip, r0, lsl #1 │ │ │ │ + rsbeq sp, ip, ip, lsr #1 │ │ │ │ + addeq r0, r1, r4, lsr r7 │ │ │ │ + rsbeq sp, ip, ip, asr r0 │ │ │ │ + rsbeq sp, ip, ip, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r2 │ │ │ │ str r4, [r2, #164] @ 0xa4 │ │ │ │ @@ -216832,15 +216832,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 31c88c │ │ │ │ ldr r2, [pc, #284] @ 31c8b0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ - bl 8acc2c │ │ │ │ + bl 8acbfc │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ ldrb r1, [r4, #109] @ 0x6d │ │ │ │ ldrb r3, [r4, #103] @ 0x67 │ │ │ │ ldrb r2, [r4, #102] @ 0x66 │ │ │ │ tst r1, #1 │ │ │ │ lsr r3, r3, #6 │ │ │ │ and r3, r3, #1 │ │ │ │ @@ -216869,29 +216869,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne 31c7a8 │ │ │ │ ldr r0, [pc, #128] @ 31c8b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ b 31c870 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #216] @ 0xd8 │ │ │ │ b 31c800 │ │ │ │ cmp r1, #192 @ 0xc0 │ │ │ │ moveq r3, #14 │ │ │ │ strbeq r3, [r4, #216] @ 0xd8 │ │ │ │ b 31c800 │ │ │ │ mov r3, #8 │ │ │ │ strb r3, [r4, #216] @ 0xd8 │ │ │ │ b 31c800 │ │ │ │ ldr r0, [pc, #76] @ 31c8b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -216901,19 +216901,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 31c8c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - strheq ip, [ip], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq ip, ip, ip, lsr pc │ │ │ │ - addeq r0, r1, r0, ror #10 │ │ │ │ - rsbeq ip, ip, r4, lsl #29 │ │ │ │ - rsbeq ip, ip, ip, ror #29 │ │ │ │ + rsbeq ip, ip, r4, lsl #31 │ │ │ │ + rsbeq ip, ip, ip, lsl #30 │ │ │ │ + addeq r0, r1, r0, lsr r5 │ │ │ │ + rsbeq ip, ip, r4, asr lr │ │ │ │ + strheq ip, [ip], #-236 @ 0xffffff14 @ │ │ │ │ muleq r0, lr, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r3 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -217064,15 +217064,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ str r7, [sp, #8] │ │ │ │ beq 31c988 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, #2 │ │ │ │ add r0, r6, #120 @ 0x78 │ │ │ │ str r7, [r6, #152] @ 0x98 │ │ │ │ - bl 8abfc4 │ │ │ │ + bl 8abf94 │ │ │ │ b 31c988 │ │ │ │ and r8, r8, #31 │ │ │ │ tst r7, #16 │ │ │ │ ldrb r2, [r6, #104] @ 0x68 │ │ │ │ strb r8, [r6, #104] @ 0x68 │ │ │ │ bne 31c988 │ │ │ │ ldr r3, [r6, #240] @ 0xf0 │ │ │ │ @@ -217082,15 +217082,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 31c988 │ │ │ │ mov r0, r6 │ │ │ │ bl 31b938 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r6, #244] @ 0xf4 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ ldr r2, [pc, #756] @ 31ce88 │ │ │ │ ldr r3, [pc, #724] @ 31ce6c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -217099,24 +217099,24 @@ │ │ │ │ ldr r3, [r6, #232] @ 0xe8 │ │ │ │ adds r2, r0, r3 │ │ │ │ ldr r3, [r6, #236] @ 0xec │ │ │ │ mov r0, r4 │ │ │ │ adc r3, r1, r3 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b12e0 │ │ │ │ + b 9b12b0 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ bic r3, r3, #17 │ │ │ │ strb r3, [r6, #105] @ 0x69 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #184 @ 0xb8 │ │ │ │ str r3, [r6, #224] @ 0xe0 │ │ │ │ - bl 9969bc │ │ │ │ + bl 99698c │ │ │ │ b 31ca7c │ │ │ │ ldrsb r3, [r6, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ blt 31cd54 │ │ │ │ ldrb r3, [r6, #108] @ 0x6c │ │ │ │ strb r8, [r6, #99] @ 0x63 │ │ │ │ tst r3, #1 │ │ │ │ @@ -217162,22 +217162,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #440] @ 31ce9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 31c954 │ │ │ │ cmp r4, #0 │ │ │ │ bne 31ca20 │ │ │ │ tst r3, #15 │ │ │ │ beq 31c988 │ │ │ │ b 31ca30 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ @@ -217195,15 +217195,15 @@ │ │ │ │ b 31cad0 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, #32 │ │ │ │ add r0, r6, #200 @ 0xc8 │ │ │ │ strb r3, [r6, #105] @ 0x69 │ │ │ │ str r2, [r6, #112] @ 0x70 │ │ │ │ - bl 9969bc │ │ │ │ + bl 99698c │ │ │ │ b 31ca84 │ │ │ │ ldrh r2, [r6, #96] @ 0x60 │ │ │ │ eor r3, r2, r7 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ eor r3, r3, r2 │ │ │ │ ldr r2, [pc, #308] @ 31cea0 │ │ │ │ strh r3, [r6, #96] @ 0x60 │ │ │ │ @@ -217232,68 +217232,68 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 31cd8c │ │ │ │ b 31ca54 │ │ │ │ add r4, r6, #200 @ 0xc8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 996f48 │ │ │ │ + bl 996f18 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31ce38 │ │ │ │ ldrb r1, [r6, #99] @ 0x63 │ │ │ │ mov r0, r4 │ │ │ │ - bl 996a24 │ │ │ │ + bl 9969f4 │ │ │ │ b 31cc14 │ │ │ │ ldr r0, [r6, #244] @ 0xf4 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ cmp r4, #0 │ │ │ │ str r8, [r6, #240] @ 0xf0 │ │ │ │ beq 31ca30 │ │ │ │ b 31ca1c │ │ │ │ mov r3, #8 │ │ │ │ strb r3, [r6, #216] @ 0xd8 │ │ │ │ b 31cad0 │ │ │ │ ldr r0, [pc, #128] @ 31cea8 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 31c954 │ │ │ │ mov r0, r4 │ │ │ │ - bl 996ba0 │ │ │ │ + bl 996b70 │ │ │ │ b 31cdec │ │ │ │ ldr r3, [pc, #96] @ 31ceac │ │ │ │ ldr r1, [pc, #96] @ 31ceb0 │ │ │ │ ldr r0, [pc, #96] @ 31ceb4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #92] @ 31ceb8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq lr, r8, r8, lsr #4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq lr, r8, ip, ror #3 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - addeq r0, r1, ip, ror r4 │ │ │ │ + addeq r0, r1, ip, asr #8 │ │ │ │ addseq lr, r8, ip, lsl #3 │ │ │ │ addseq lr, r8, r4, ror #1 │ │ │ │ addseq lr, r8, r4, asr #32 │ │ │ │ addseq sp, r8, r8, lsl #31 │ │ │ │ @ instruction: 0x0098ded8 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq ip, ip, ip, asr fp │ │ │ │ + rsbeq ip, ip, ip, lsr #22 │ │ │ │ addseq sp, r8, ip, lsr #27 │ │ │ │ addseq sp, r8, r4, ror #26 │ │ │ │ - rsbeq ip, ip, ip, asr #20 │ │ │ │ - addeq pc, r0, r8, lsr #31 │ │ │ │ - rsbeq ip, ip, ip, asr #17 │ │ │ │ - rsbeq ip, ip, r8, asr #19 │ │ │ │ + rsbeq ip, ip, ip, lsl sl │ │ │ │ + addeq pc, r0, r8, ror pc @ │ │ │ │ + @ instruction: 0x006cc89c │ │ │ │ + @ instruction: 0x006cc998 │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ cmp r2, #8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -217410,15 +217410,15 @@ │ │ │ │ strb r3, [r5, #105] @ 0x69 │ │ │ │ mov r0, r5 │ │ │ │ bl 31b84c │ │ │ │ ldrb r3, [r5, #104] @ 0x68 │ │ │ │ tst r3, #16 │ │ │ │ bne 31cf5c │ │ │ │ add r0, r5, #120 @ 0x78 │ │ │ │ - bl 8ac308 │ │ │ │ + bl 8ac2d8 │ │ │ │ b 31cf5c │ │ │ │ ldr r3, [pc, #412] @ 31d254 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31cf70 │ │ │ │ ldr r3, [pc, #396] @ 31d258 │ │ │ │ @@ -217434,22 +217434,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 31d260 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 31cf70 │ │ │ │ ldr r3, [r5, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ bge 31d15c │ │ │ │ ldrb r7, [r5, #106] @ 0x6a │ │ │ │ tst r7, #15 │ │ │ │ mov r8, r7 │ │ │ │ @@ -217463,15 +217463,15 @@ │ │ │ │ bl 31bc84 │ │ │ │ b 31d138 │ │ │ │ ldrb r7, [r5, #96] @ 0x60 │ │ │ │ mov r8, r7 │ │ │ │ b 31cf5c │ │ │ │ add r7, r5, #184 @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 996f38 │ │ │ │ + bl 996f08 │ │ │ │ cmp r0, #0 │ │ │ │ movne r8, #0 │ │ │ │ movne r7, r8 │ │ │ │ beq 31d200 │ │ │ │ ldr r3, [r5, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 31d1cc │ │ │ │ @@ -217481,31 +217481,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #224] @ 0xe0 │ │ │ │ b 31d090 │ │ │ │ ldr r0, [pc, #168] @ 31d264 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 31cf70 │ │ │ │ mov r0, #1 │ │ │ │ ldr r9, [r5, #220] @ 0xdc │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ ldrd r2, [r5, #232] @ 0xe8 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov ip, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r9 │ │ │ │ adc r3, r3, r1 │ │ │ │ - bl 9b12e0 │ │ │ │ + bl 9b12b0 │ │ │ │ b 31d1a8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 996ba0 │ │ │ │ + bl 996b70 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ b 31d190 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 31d268 │ │ │ │ ldr r1, [pc, #72] @ 31d26c │ │ │ │ ldr r0, [pc, #72] @ 31d270 │ │ │ │ @@ -217514,29 +217514,29 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq sp, r8, r8, lsr ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sp, r8, r0, lsl #24 │ │ │ │ - @ instruction: 0x0080feb3 │ │ │ │ + addeq pc, r0, r3, lsl #29 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq sp, r8, r4, lsr #23 │ │ │ │ andeq r4, r0, r4, asr r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq ip, ip, r0, lsl #15 │ │ │ │ - rsbeq ip, ip, ip, lsl r7 │ │ │ │ - ldrdeq pc, [r0], r4 │ │ │ │ - strdeq ip, [ip], #-72 @ 0xffffffb8 @ │ │ │ │ - strdeq ip, [ip], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq ip, ip, r0, asr r7 │ │ │ │ + rsbeq ip, ip, ip, ror #13 │ │ │ │ + addeq pc, r0, r4, lsr #23 │ │ │ │ + rsbeq ip, ip, r8, asr #9 │ │ │ │ + rsbeq ip, ip, r4, asr #11 │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ ldr r0, [pc, #4] @ 31d284 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq r8, sl, r0, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #456] @ 31d468 │ │ │ │ ldr r2, [pc, #456] @ 31d46c │ │ │ │ @@ -217545,27 +217545,27 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #420] @ 31d474 │ │ │ │ ldr r1, [pc, #420] @ 31d478 │ │ │ │ add r4, r4, #12 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #400] @ 31d47c │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ cmn r3, #1 │ │ │ │ add r9, r0, #120 @ 0x78 │ │ │ │ bne 31d31c │ │ │ │ ldr r3, [pc, #364] @ 31d480 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -217603,36 +217603,36 @@ │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r4, #236] @ 0xec │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #0 │ │ │ │ - bl 74d600 │ │ │ │ + bl 74d5d0 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #3 │ │ │ │ - bl 74d588 │ │ │ │ + bl 74d558 │ │ │ │ ldr r3, [pc, #200] @ 31d49c │ │ │ │ ldr r2, [pc, #200] @ 31d4a0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ add r5, r4, #368 @ 0x170 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, #8 │ │ │ │ mov r3, r9 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldrh r2, [r4, #108] @ 0x6c │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 3a4f68 │ │ │ │ ldr r3, [pc, #128] @ 31d4a4 │ │ │ │ @@ -217642,40 +217642,40 @@ │ │ │ │ mov lr, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #67 @ 0x43 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addeq pc, r0, r4, asr #23 │ │ │ │ - rsbeq r7, ip, r0, lsl #3 │ │ │ │ - rsbeq r7, ip, r4, lsr #2 │ │ │ │ - rsbeq ip, ip, r4, ror #14 │ │ │ │ - rsbeq ip, ip, r8, ror r7 │ │ │ │ + umulleq pc, r0, r4, fp @ │ │ │ │ + rsbeq r7, ip, r0, asr r1 │ │ │ │ + strdeq r7, [ip], #-4 @ │ │ │ │ + rsbeq ip, ip, r4, lsr r7 │ │ │ │ + rsbeq ip, ip, r8, asr #14 │ │ │ │ addseq sp, r8, r4, lsr r8 │ │ │ │ strdeq pc, [r5], ip @ │ │ │ │ - addeq pc, r0, ip, lsr fp @ │ │ │ │ - addeq pc, r0, ip, lsl fp @ │ │ │ │ + addeq pc, r0, ip, lsl #22 │ │ │ │ + addeq pc, r0, ip, ror #21 │ │ │ │ adceq pc, r5, r0, lsr #9 │ │ │ │ - addeq pc, r0, r4, ror #21 │ │ │ │ - rsbeq sl, fp, r4, lsl r1 │ │ │ │ - rsbseq r7, r5, r4, lsr r6 │ │ │ │ - rsbeq ip, ip, r8, lsl #13 │ │ │ │ + @ instruction: 0x0080fab4 │ │ │ │ + rsbeq sl, fp, r4, ror #1 │ │ │ │ + rsbseq r7, r5, r4, lsl #12 │ │ │ │ + rsbeq ip, ip, r8, asr r6 │ │ │ │ andeq r1, r0, r4, lsl #15 │ │ │ │ - addeq pc, r0, r0, asr #20 │ │ │ │ - rsbeq ip, ip, ip, lsr r6 │ │ │ │ + addeq pc, r0, r0, lsl sl @ │ │ │ │ rsbeq ip, ip, ip, lsl #12 │ │ │ │ + ldrdeq ip, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #180] @ 31d57c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -217683,55 +217683,55 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #164] @ 31d580 │ │ │ │ ldr r1, [pc, #164] @ 31d584 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #144] @ 31d588 │ │ │ │ ldr r1, [pc, #144] @ 31d58c │ │ │ │ add r5, r5, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #112] @ 31d590 │ │ │ │ ldr lr, [pc, #112] @ 31d594 │ │ │ │ ldr ip, [pc, #112] @ 31d598 │ │ │ │ ldr r1, [pc, #112] @ 31d59c │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str lr, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ str ip, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq pc, r0, r8, lsr #19 │ │ │ │ - rsbeq r9, fp, ip, asr #31 │ │ │ │ - rsbseq r7, r5, r8, ror #9 │ │ │ │ - @ instruction: 0x006c5a94 │ │ │ │ - rsbeq r5, ip, r8, ror sl │ │ │ │ + addeq pc, r0, r8, ror r9 @ │ │ │ │ + @ instruction: 0x006b9f9c │ │ │ │ + ldrheq r7, [r5], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r5, ip, r4, ror #20 │ │ │ │ + rsbeq r5, ip, r8, asr #20 │ │ │ │ addeq r8, sl, r4, ror r5 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ addseq r6, r6, r8, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -217743,42 +217743,42 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #108] @ 31d638 │ │ │ │ ldr r1, [pc, #108] @ 31d63c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #88] @ 31d640 │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ add r6, r0, #120 @ 0x78 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757c24 │ │ │ │ + bl 757bf4 │ │ │ │ ldr r2, [pc, #56] @ 31d644 │ │ │ │ ldr r1, [pc, #56] @ 31d648 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c164 │ │ │ │ - @ instruction: 0x0080f8b8 │ │ │ │ - rsbeq ip, ip, r4, ror r4 │ │ │ │ - rsbeq ip, ip, r4, lsl #9 │ │ │ │ - rsbeq ip, ip, r4, ror r4 │ │ │ │ - @ instruction: 0x006b9e9c │ │ │ │ - ldrheq r7, [r5], #-60 @ 0xffffffc4 @ │ │ │ │ + b 74c134 │ │ │ │ + addeq pc, r0, r8, lsl #17 │ │ │ │ + rsbeq ip, ip, r4, asr #8 │ │ │ │ + rsbeq ip, ip, r4, asr r4 │ │ │ │ + rsbeq ip, ip, r4, asr #8 │ │ │ │ + rsbeq r9, fp, ip, ror #28 │ │ │ │ + rsbseq r7, r5, ip, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #308] @ 31d798 │ │ │ │ mov r7, r1 │ │ │ │ ldr r2, [pc, #304] @ 31d79c │ │ │ │ @@ -217786,15 +217786,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #12 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r5, r0 │ │ │ │ bl 2ebd00 │ │ │ │ ldrh r2, [r5, #108] @ 0x6c │ │ │ │ mov r1, #8 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r2 │ │ │ │ @@ -217854,23 +217854,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2e8c30 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2e8c30 │ │ │ │ - addeq pc, r0, r4, lsl #16 │ │ │ │ - rsbeq ip, ip, r4, asr #7 │ │ │ │ - ldrdeq ip, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ - strheq ip, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ - strheq ip, [ip], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq sl, ip, r8, asr #11 │ │ │ │ - rsbeq fp, ip, ip, lsl #29 │ │ │ │ - rsbeq fp, ip, ip, ror #28 │ │ │ │ - rsbeq sl, ip, r0, ror #10 │ │ │ │ + ldrdeq pc, [r0], r4 │ │ │ │ + @ instruction: 0x006cc394 │ │ │ │ + rsbeq ip, ip, r8, lsr #7 │ │ │ │ + rsbeq ip, ip, r8, lsl #7 │ │ │ │ + rsbeq ip, ip, r0, lsl #7 │ │ │ │ + @ instruction: 0x006ca598 │ │ │ │ + rsbeq fp, ip, ip, asr lr │ │ │ │ + rsbeq fp, ip, ip, lsr lr │ │ │ │ + rsbeq sl, ip, r0, lsr r5 │ │ │ │ │ │ │ │ 0031d7bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr fp, [pc, #308] @ 31d908 │ │ │ │ @@ -217902,20 +217902,20 @@ │ │ │ │ ldr r2, [pc, #216] @ 31d914 │ │ │ │ ldr r1, [pc, #216] @ 31d918 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #192] @ 31d91c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 74b7fc │ │ │ │ + bl 74b7cc │ │ │ │ ldr r1, [pc, #176] @ 31d920 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ bl 337a40 │ │ │ │ ldr r3, [pc, #160] @ 31d924 │ │ │ │ mov r1, r9 │ │ │ │ @@ -217949,27 +217949,27 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #179 @ 0xb3 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq sp, r8, r4, asr #6 │ │ │ │ - addeq pc, r0, r4, ror r6 @ │ │ │ │ - rsbeq ip, ip, r8, asr r2 │ │ │ │ - rsbeq r9, fp, r8, ror #24 │ │ │ │ - rsbseq r7, r5, r8, lsl #3 │ │ │ │ - rsbseq r0, r6, r8, lsr r6 │ │ │ │ - rsbseq r2, r6, ip, lsl r2 │ │ │ │ + addeq pc, r0, r4, asr #12 │ │ │ │ + rsbeq ip, ip, r8, lsr #4 │ │ │ │ + rsbeq r9, fp, r8, lsr ip │ │ │ │ + rsbseq r7, r5, r8, asr r1 │ │ │ │ + rsbseq r0, r6, r8, lsl #12 │ │ │ │ + rsbseq r2, r6, ip, ror #3 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - addeq pc, r0, r4, lsr #11 │ │ │ │ - rsbeq ip, ip, r0, ror r1 │ │ │ │ - ldrdeq ip, [ip], #-20 @ 0xffffffec @ │ │ │ │ - addeq pc, r0, r0, lsl #11 │ │ │ │ - rsbeq ip, ip, ip, asr #2 │ │ │ │ - strheq ip, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ + addeq pc, r0, r4, ror r5 @ │ │ │ │ + rsbeq ip, ip, r0, asr #2 │ │ │ │ + rsbeq ip, ip, r4, lsr #3 │ │ │ │ + addeq pc, r0, r0, asr r5 @ │ │ │ │ + rsbeq ip, ip, ip, lsl r1 │ │ │ │ + rsbeq ip, ip, ip, lsl #3 │ │ │ │ │ │ │ │ 0031d940 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #80] @ 31d9a8 │ │ │ │ @@ -217980,27 +217980,27 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ str r4, [r5, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r0, #368 @ 0x170 │ │ │ │ str r4, [r1, #108] @ 0x6c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 70e7b4 │ │ │ │ - addeq pc, r0, r0, lsl r5 @ │ │ │ │ - rsbeq ip, ip, r4, ror #1 │ │ │ │ - ldrdeq ip, [ip], #-0 @ │ │ │ │ + b 70e784 │ │ │ │ + addeq pc, r0, r0, ror #9 │ │ │ │ + strheq ip, [ip], #-4 @ │ │ │ │ + rsbeq ip, ip, r0, lsr #1 │ │ │ │ │ │ │ │ 0031d9b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 31da08 │ │ │ │ @@ -218010,47 +218010,47 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r0, #368 @ 0x170 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 70e694 │ │ │ │ - umulleq pc, r0, ip, r4 @ │ │ │ │ - rsbeq ip, ip, r0, rrx │ │ │ │ - rsbeq ip, ip, r4, ror r0 │ │ │ │ + b 70e664 │ │ │ │ + addeq pc, r0, ip, ror #8 │ │ │ │ + rsbeq ip, ip, r0, lsr r0 │ │ │ │ + rsbeq ip, ip, r4, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 31da24 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753cf0 │ │ │ │ + b 753cc0 │ │ │ │ addeq r8, sl, r8, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 31dab0 │ │ │ │ ldr r2, [pc, #112] @ 31dab4 │ │ │ │ ldr r1, [pc, #112] @ 31dab8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [pc, #84] @ 31dabc │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r3, [pc, #68] @ 31dac0 │ │ │ │ ldr r2, [pc, #68] @ 31dac4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ @@ -218058,17 +218058,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x0080f4bc │ │ │ │ - rsbeq r9, fp, r4, asr sl │ │ │ │ - rsbseq r6, r5, r4, ror pc │ │ │ │ + addeq pc, r0, ip, lsl #9 │ │ │ │ + rsbeq r9, fp, r4, lsr #20 │ │ │ │ + rsbseq r6, r5, r4, asr #30 │ │ │ │ addseq r6, r6, r0, asr #5 │ │ │ │ addeq r8, sl, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -218080,15 +218080,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #96] @ 31db58 │ │ │ │ ldr r1, [pc, #96] @ 31db5c │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r6, [pc, #76] @ 31db60 │ │ │ │ ldr r2, [pc, #76] @ 31db64 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r1, [r1] │ │ │ │ ldrb r3, [r0, #1168] @ 0x490 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ @@ -218099,17 +218099,17 @@ │ │ │ │ orr r2, r2, r5, lsr ip │ │ │ │ lsr r3, r5, r3 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [sp, #24] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r1 │ │ │ │ - addeq pc, r0, r4, lsr #8 │ │ │ │ - ldrdeq fp, [ip], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq fp, ip, ip, ror #31 │ │ │ │ + strdeq pc, [r0], r4 │ │ │ │ + rsbeq fp, ip, r4, lsr #31 │ │ │ │ + strheq fp, [ip], #-252 @ 0xffffff04 @ │ │ │ │ addseq sp, r8, r8 │ │ │ │ andeq r1, r0, r4, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #136] @ 31dc08 │ │ │ │ @@ -218121,15 +218121,15 @@ │ │ │ │ ldr r2, [pc, #116] @ 31dc0c │ │ │ │ ldr r1, [pc, #116] @ 31dc10 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r7, [pc, #92] @ 31dc14 │ │ │ │ ldr r2, [pc, #92] @ 31dc18 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r7, r2] │ │ │ │ and r6, r6, #255 @ 0xff │ │ │ │ ldr r1, [r1, #4] │ │ │ │ ldrb r3, [r0, #1168] @ 0x490 │ │ │ │ @@ -218144,17 +218144,17 @@ │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ mov ip, #0 │ │ │ │ str r6, [sp, #32] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r1 │ │ │ │ - addeq pc, r0, r4, lsl #7 │ │ │ │ - rsbeq fp, ip, r4, lsr pc │ │ │ │ - rsbeq fp, ip, r0, asr pc │ │ │ │ + addeq pc, r0, r4, asr r3 @ │ │ │ │ + rsbeq fp, ip, r4, lsl #30 │ │ │ │ + rsbeq fp, ip, r0, lsr #30 │ │ │ │ addseq ip, r8, r4, ror #30 │ │ │ │ andeq r1, r0, r4, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ 31dcb0 │ │ │ │ @@ -218164,42 +218164,42 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #108] @ 31dcb4 │ │ │ │ ldr r1, [pc, #108] @ 31dcb8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #88] @ 31dcbc │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r4, r4, #28 │ │ │ │ add r6, r0, #752 @ 0x2f0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757c24 │ │ │ │ + bl 757bf4 │ │ │ │ ldr r2, [pc, #56] @ 31dcc0 │ │ │ │ ldr r1, [pc, #56] @ 31dcc4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c164 │ │ │ │ - ldrdeq pc, [r0], r0 │ │ │ │ - rsbeq fp, ip, r8, lsl #29 │ │ │ │ - rsbeq fp, ip, r0, lsr #29 │ │ │ │ - strdeq fp, [ip], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r9, fp, r0, lsr #16 │ │ │ │ - rsbseq r6, r5, r0, asr #26 │ │ │ │ + b 74c134 │ │ │ │ + addeq pc, r0, r0, lsr #5 │ │ │ │ + rsbeq fp, ip, r8, asr lr │ │ │ │ + rsbeq fp, ip, r0, ror lr │ │ │ │ + rsbeq fp, ip, r8, asr #27 │ │ │ │ + strdeq r9, [fp], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r6, r5, r0, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #308] @ 31de14 │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -218208,28 +218208,28 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #268] @ 31de20 │ │ │ │ ldr r1, [pc, #268] @ 31de24 │ │ │ │ add ip, r5, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ - bl 74d600 │ │ │ │ + bl 74d5d0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31dd68 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -218256,42 +218256,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r6 │ │ │ │ bl 338e94 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r1, r4, #868 @ 0x364 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 338d94 │ │ │ │ - addeq pc, r0, r4, lsr #4 │ │ │ │ - ldrdeq fp, [ip], #-220 @ 0xffffff24 @ │ │ │ │ - strdeq fp, [ip], #-216 @ 0xffffff28 @ │ │ │ │ - @ instruction: 0x006b9790 │ │ │ │ - ldrheq r6, [r5], #-192 @ 0xffffff40 @ │ │ │ │ + strdeq pc, [r0], r4 │ │ │ │ + rsbeq fp, ip, ip, lsr #27 │ │ │ │ + rsbeq fp, ip, r8, asr #27 │ │ │ │ + rsbeq r9, fp, r0, ror #14 │ │ │ │ + rsbseq r6, r5, r0, lsl #25 │ │ │ │ umulleq r7, sl, r4, sp │ │ │ │ - strheq fp, [ip], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq sl, ip, r8, asr r2 │ │ │ │ - rsbeq sl, ip, ip, ror #4 │ │ │ │ + rsbeq fp, ip, r0, lsl #25 │ │ │ │ + rsbeq sl, ip, r8, lsr #4 │ │ │ │ + rsbeq sl, ip, ip, lsr r2 │ │ │ │ │ │ │ │ 0031de38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #480] @ 31e030 │ │ │ │ @@ -218299,143 +218299,143 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [pc, #472] @ 31e034 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r3 │ │ │ │ add r5, pc, r5 │ │ │ │ - bl 74d294 │ │ │ │ + bl 74d264 │ │ │ │ ldr r2, [pc, #448] @ 31e038 │ │ │ │ add r3, r5, #16 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r7, [pc, #424] @ 31e03c │ │ │ │ ldr r6, [pc, #424] @ 31e040 │ │ │ │ add r8, r5, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r8, [sp] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ ldr fp, [pc, #392] @ 31e044 │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #376] @ 31e048 │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b74c │ │ │ │ + bl 74b71c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #340] @ 31e04c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b7fc │ │ │ │ + bl 74b7cc │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #304] @ 31e050 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 337a40 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, #2 │ │ │ │ - bl 74d588 │ │ │ │ + bl 74d558 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r7, [pc, #232] @ 31e054 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [pc, #228] @ 31e058 │ │ │ │ ldr r6, [pc, #228] @ 31e05c │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b74c │ │ │ │ + bl 74b71c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #184] @ 31e060 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 33934c │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ bl 338ad4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, #0 │ │ │ │ bl 338f18 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbeq fp, ip, r0, lsr #25 │ │ │ │ - umulleq pc, r0, ip, r0 @ │ │ │ │ - rsbeq fp, ip, r0, asr ip │ │ │ │ - rsbeq r9, fp, r0, lsl r6 │ │ │ │ - rsbseq r6, r5, r0, lsr fp │ │ │ │ + rsbeq fp, ip, r0, ror ip │ │ │ │ + addeq pc, r0, ip, rrx │ │ │ │ + rsbeq fp, ip, r0, lsr #24 │ │ │ │ + rsbeq r9, fp, r0, ror #11 │ │ │ │ + rsbseq r6, r5, r0, lsl #22 │ │ │ │ addseq ip, r8, r4, ror #24 │ │ │ │ - rsbeq fp, ip, ip, lsr #24 │ │ │ │ - rsbeq fp, ip, ip, lsl #20 │ │ │ │ - rsbseq r1, r6, ip, ror #22 │ │ │ │ - @ instruction: 0x006ca098 │ │ │ │ - rsbeq ip, ip, r4, ror #25 │ │ │ │ - rsbeq sl, ip, ip, lsr #1 │ │ │ │ + strdeq fp, [ip], #-188 @ 0xffffff44 @ │ │ │ │ + ldrdeq fp, [ip], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r1, r6, ip, lsr fp │ │ │ │ + rsbeq sl, ip, r8, rrx │ │ │ │ + strheq ip, [ip], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq sl, ip, ip, ror r0 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ ldr r0, [pc, #4] @ 31e070 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ umulleq r7, sl, r4, fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #224] @ 31e170 │ │ │ │ @@ -218446,18 +218446,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r5, r4, #1744 @ 0x6d0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ - bl 74d600 │ │ │ │ + bl 74d5d0 │ │ │ │ ldr r7, [pc, #172] @ 31e17c │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31e0f8 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -218484,27 +218484,27 @@ │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #248 @ 0xf8 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 43fd7c │ │ │ │ - umulleq lr, r0, ip, lr │ │ │ │ - rsbeq r9, fp, r4, lsl #8 │ │ │ │ - rsbseq r6, r5, r0, lsr #18 │ │ │ │ + addeq lr, r0, ip, ror #28 │ │ │ │ + ldrdeq r9, [fp], #-52 @ 0xffffffcc @ │ │ │ │ + ldrsheq r6, [r5], #-128 @ 0xffffff80 @ │ │ │ │ addseq ip, r8, r0, asr sl │ │ │ │ - rsbeq fp, ip, ip, lsr r9 │ │ │ │ + rsbeq fp, ip, ip, lsl #18 │ │ │ │ andeq r1, r0, r4, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 31e26c │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -218513,25 +218513,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 31e270 │ │ │ │ ldr r1, [pc, #188] @ 31e274 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #168] @ 31e278 │ │ │ │ ldr r1, [pc, #168] @ 31e27c │ │ │ │ add r5, r5, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [pc, #136] @ 31e280 │ │ │ │ ldr r3, [pc, #136] @ 31e284 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -218543,31 +218543,31 @@ │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ mov r1, #1792 @ 0x700 │ │ │ │ strh r1, [r0, #114] @ 0x72 │ │ │ │ ldr r1, [pc, #92] @ 31e290 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umulleq lr, r0, r8, sp │ │ │ │ - strdeq r9, [fp], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq r6, r5, r0, lsl r8 │ │ │ │ - rsbeq r5, ip, r4, ror #21 │ │ │ │ - rsbeq lr, fp, ip, lsl #30 │ │ │ │ + addeq lr, r0, r8, ror #26 │ │ │ │ + rsbeq r9, fp, r4, asr #5 │ │ │ │ + rsbseq r6, r5, r0, ror #15 │ │ │ │ + strheq r5, [ip], #-164 @ 0xffffff5c @ │ │ │ │ + ldrdeq lr, [fp], #-236 @ 0xffffff14 @ │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ addeq r7, sl, r0, lsl #20 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r1, r2, r6, lsr fp │ │ │ │ addseq r5, r6, r4, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -218580,23 +218580,23 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ - bl 754374 │ │ │ │ - bl 74d764 │ │ │ │ + bl 754344 │ │ │ │ + bl 74d734 │ │ │ │ ldr r0, [r4, #1860] @ 0x744 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 75044c │ │ │ │ - addeq lr, r0, r4, lsl #25 │ │ │ │ - rsbeq r9, fp, ip, ror #3 │ │ │ │ - rsbseq r6, r5, ip, lsl #14 │ │ │ │ + b 75041c │ │ │ │ + addeq lr, r0, r4, asr ip │ │ │ │ + strheq r9, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsbeq r6, [r5], #-108 @ 0xffffff94 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #120] @ 31e384 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -218604,52 +218604,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #104] @ 31e388 │ │ │ │ ldr r1, [pc, #104] @ 31e38c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #84] @ 31e390 │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r6, r0, #1744 @ 0x6d0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757c24 │ │ │ │ + bl 757bf4 │ │ │ │ ldr r2, [pc, #56] @ 31e394 │ │ │ │ ldr r1, [pc, #56] @ 31e398 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c164 │ │ │ │ - addeq lr, r0, ip, lsr #24 │ │ │ │ - rsbeq fp, ip, r8, ror #15 │ │ │ │ - strdeq fp, [ip], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq fp, ip, r0, lsr #14 │ │ │ │ - rsbeq r9, fp, ip, asr #2 │ │ │ │ - rsbseq r6, r5, ip, ror #12 │ │ │ │ + b 74c134 │ │ │ │ + strdeq lr, [r0], ip │ │ │ │ + strheq fp, [ip], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq fp, ip, r8, asr #15 │ │ │ │ + strdeq fp, [ip], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r9, fp, ip, lsl r1 │ │ │ │ + rsbseq r6, r5, ip, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 31e3c8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ @ instruction: 0x008a78b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 31e4b0 │ │ │ │ ldr r2, [pc, #204] @ 31e4b4 │ │ │ │ @@ -218657,25 +218657,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #172] @ 31e4bc │ │ │ │ ldr r1, [pc, #172] @ 31e4c0 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [pc, #140] @ 31e4c4 │ │ │ │ ldr r2, [pc, #140] @ 31e4c8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #136] @ 31e4cc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -218688,31 +218688,31 @@ │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ mov r2, #1792 @ 0x700 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq lr, r0, r4, lsl #23 │ │ │ │ - strheq r9, [fp], #-4 @ │ │ │ │ - ldrsbeq r6, [r5], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r5, ip, r4, lsr #17 │ │ │ │ - rsbeq lr, fp, ip, asr #25 │ │ │ │ + addeq lr, r0, r4, asr fp │ │ │ │ + rsbeq r9, fp, r4, lsl #1 │ │ │ │ + rsbseq r6, r5, r4, lsr #11 │ │ │ │ + rsbeq r5, ip, r4, ror r8 │ │ │ │ + @ instruction: 0x006bec9c │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ addeq r7, sl, r0, lsr #16 │ │ │ │ andeq r1, r3, r6, lsr fp │ │ │ │ addseq r5, r6, r0, ror #20 │ │ │ │ add r1, r1, #900 @ 0x384 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ @@ -218739,16 +218739,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #89 @ 0x59 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ - addeq lr, r0, r0, asr #20 │ │ │ │ - strdeq fp, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ + addeq lr, r0, r0, lsl sl │ │ │ │ + rsbeq fp, ip, ip, asr #11 │ │ │ │ ldr r3, [r0, #1912] @ 0x778 │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -218771,19 +218771,19 @@ │ │ │ │ mov r5, #0 │ │ │ │ add r9, r0, #1744 @ 0x6d0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754374 │ │ │ │ - bl 74d764 │ │ │ │ + bl 754344 │ │ │ │ + bl 74d734 │ │ │ │ add r1, r4, #248 @ 0xf8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 70e434 │ │ │ │ + bl 70e404 │ │ │ │ ldr r0, [r7, #4]! │ │ │ │ bl 248b1c │ │ │ │ ldr r3, [r6, #1912] @ 0x778 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ add r4, r4, #416 @ 0x1a0 │ │ │ │ bhi 31e5b8 │ │ │ │ @@ -218791,35 +218791,35 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq lr, r0, r0, ror #19 │ │ │ │ - rsbeq r8, fp, ip, lsl #30 │ │ │ │ - rsbseq r6, r5, ip, lsr #8 │ │ │ │ + @ instruction: 0x0080e9b0 │ │ │ │ + ldrdeq r8, [fp], #-236 @ 0xffffff14 @ │ │ │ │ + ldrsheq r6, [r5], #-60 @ 0xffffffc4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r5, r0 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr ip, [pc, #500] @ 31e844 │ │ │ │ ldr r2, [pc, #500] @ 31e848 │ │ │ │ ldr r1, [pc, #500] @ 31e84c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr fp, [pc, #472] @ 31e850 │ │ │ │ add fp, pc, fp │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ cmp r3, #3 │ │ │ │ beq 31e81c │ │ │ │ cmp r3, #4 │ │ │ │ moveq r0, #32 │ │ │ │ @@ -218836,15 +218836,15 @@ │ │ │ │ add r3, r5, #1744 @ 0x6d0 │ │ │ │ mov r6, r3 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 707328 │ │ │ │ + bl 7072f8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 43fd7c │ │ │ │ ldr r3, [pc, #360] @ 31e858 │ │ │ │ add r8, r5, #1904 @ 0x770 │ │ │ │ @@ -218867,18 +218867,18 @@ │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ - bl 74d600 │ │ │ │ + bl 74d5d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31e830 │ │ │ │ ldr r0, [pc, #248] @ 31e864 │ │ │ │ add r6, r6, #1 │ │ │ │ str r7, [r4, #116] @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -218895,21 +218895,21 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r0, [sp] │ │ │ │ mov r2, r3 │ │ │ │ add r0, r4, #248 @ 0xf8 │ │ │ │ mov r3, r4 │ │ │ │ strd sl, [sp, #8] │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r9 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r9, r9, #8 │ │ │ │ adc r8, r8, #0 │ │ │ │ cmp r6, r3 │ │ │ │ ldr r3, [r5, #1912] @ 0x778 │ │ │ │ add r4, r4, #416 @ 0x1a0 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -218929,23 +218929,23 @@ │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 31e698 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 31e554 │ │ │ │ bl 31e514 │ │ │ │ - addeq lr, r0, ip, lsl r9 │ │ │ │ - rsbeq r5, ip, r8, asr r6 │ │ │ │ - rsbeq lr, fp, r0, lsl #21 │ │ │ │ + addeq lr, r0, ip, ror #17 │ │ │ │ + rsbeq r5, ip, r8, lsr #12 │ │ │ │ + rsbeq lr, fp, r0, asr sl │ │ │ │ addseq ip, r8, r8, lsr #9 │ │ │ │ - @ instruction: 0x006cb490 │ │ │ │ - addeq lr, r0, r0, lsl #17 │ │ │ │ - rsbeq r8, fp, r4, lsr #27 │ │ │ │ - ldrheq r6, [r5], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq fp, ip, r8, ror #7 │ │ │ │ + rsbeq fp, ip, r0, ror #8 │ │ │ │ + addeq lr, r0, r0, asr r8 │ │ │ │ + rsbeq r8, fp, r4, ror sp │ │ │ │ + rsbseq r6, r5, r8, lsl #5 │ │ │ │ + strheq fp, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ andeq r1, r0, r4, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #208] @ 31e954 │ │ │ │ ldr r2, [pc, #208] @ 31e958 │ │ │ │ @@ -218953,25 +218953,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #176] @ 31e960 │ │ │ │ ldr r1, [pc, #176] @ 31e964 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #144] @ 31e968 │ │ │ │ ldr r3, [pc, #144] @ 31e96c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #140] @ 31e970 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -218985,31 +218985,31 @@ │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ mov r2, #1792 @ 0x700 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq lr, r0, r4, ror #13 │ │ │ │ - rsbeq r8, fp, r4, lsl ip │ │ │ │ - rsbseq r6, r5, r4, lsr r1 │ │ │ │ - rsbeq r5, ip, r4, lsl #8 │ │ │ │ - rsbeq lr, fp, ip, lsr #16 │ │ │ │ + @ instruction: 0x0080e6b4 │ │ │ │ + rsbeq r8, fp, r4, ror #23 │ │ │ │ + rsbseq r6, r5, r4, lsl #2 │ │ │ │ + ldrdeq r5, [ip], #-52 @ 0xffffffcc @ │ │ │ │ + strdeq lr, [fp], #-124 @ 0xffffff84 @ │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ addeq r7, sl, r4, lsl #7 │ │ │ │ addseq r5, r6, r8, ror #11 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ andeq r1, r4, r6, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -219024,23 +219024,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldrh r8, [r0, #110] @ 0x6e │ │ │ │ cmp r8, #3 │ │ │ │ beq 31ea7c │ │ │ │ cmp r8, #4 │ │ │ │ bne 31ea84 │ │ │ │ ldr fp, [pc, #148] @ 31ea94 │ │ │ │ ldr sl, [pc, #148] @ 31ea98 │ │ │ │ @@ -219051,22 +219051,22 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ - bl 75016c │ │ │ │ + bl 75013c │ │ │ │ add r4, r4, #1 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ mov r1, sl │ │ │ │ str r9, [sp] │ │ │ │ - bl 757c24 │ │ │ │ + bl 757bf4 │ │ │ │ cmp r4, r8 │ │ │ │ add r6, r6, #32 │ │ │ │ add r5, r5, #416 @ 0x1a0 │ │ │ │ bne 31ea1c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -219074,31 +219074,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r8, #2 │ │ │ │ b 31e9f8 │ │ │ │ bl 31e514 │ │ │ │ - ldrdeq lr, [r0], r8 │ │ │ │ - rsbeq r5, ip, r4, lsl r3 │ │ │ │ - rsbeq lr, fp, ip, lsr r7 │ │ │ │ + addeq lr, r0, r8, lsr #11 │ │ │ │ + rsbeq r5, ip, r4, ror #5 │ │ │ │ + rsbeq lr, fp, ip, lsl #14 │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ - rsbeq fp, ip, r8, asr r1 │ │ │ │ - rsbeq fp, ip, r8, asr #32 │ │ │ │ + rsbeq fp, ip, r8, lsr #2 │ │ │ │ + rsbeq fp, ip, r8, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 31eacc │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq r7, sl, ip, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 31eb9c │ │ │ │ ldr r2, [pc, #180] @ 31eba0 │ │ │ │ @@ -219106,25 +219106,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #148] @ 31eba8 │ │ │ │ ldr r1, [pc, #148] @ 31ebac │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #116] @ 31ebb0 │ │ │ │ ldr r1, [pc, #116] @ 31ebb4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [pc, #108] @ 31ebb8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, r0 │ │ │ │ @@ -219142,20 +219142,20 @@ │ │ │ │ str r0, [r3, #116] @ 0x74 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r3, #108] @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74bf20 │ │ │ │ - addeq lr, r0, ip, ror #9 │ │ │ │ - strheq r8, [fp], #-144 @ 0xffffff70 @ │ │ │ │ - ldrsbeq r5, [r5], #-224 @ 0xffffff20 @ │ │ │ │ - @ instruction: 0x006cb090 │ │ │ │ - strheq fp, [ip], #-0 @ │ │ │ │ + b 74bef0 │ │ │ │ + @ instruction: 0x0080e4bc │ │ │ │ + rsbeq r8, fp, r0, lsl #19 │ │ │ │ + rsbseq r5, r5, r0, lsr #29 │ │ │ │ + rsbeq fp, ip, r0, rrx │ │ │ │ + rsbeq fp, ip, r0, lsl #1 │ │ │ │ andeq r0, r0, ip, lsr #13 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ andeq r0, r0, r8, lsr sp │ │ │ │ andeq r0, r0, ip, lsr fp │ │ │ │ andeq r0, r0, r8, lsl #17 │ │ │ │ andeq r0, r0, ip, asr #10 │ │ │ │ @ instruction: 0x009655b0 │ │ │ │ @@ -219178,15 +219178,15 @@ │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r6, [pc, #416] @ 31edd4 │ │ │ │ ldr r3, [pc, #416] @ 31edd8 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -219206,15 +219206,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 31edbc │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 6ba198 │ │ │ │ + b 6ba168 │ │ │ │ ldr r2, [pc, #316] @ 31ede0 │ │ │ │ ldr r3, [pc, #288] @ 31edc8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -219235,15 +219235,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 31edbc │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 6ba12c │ │ │ │ + b 6ba0fc │ │ │ │ bl 248e7c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #184] @ 0xb8 │ │ │ │ b 31ec68 │ │ │ │ ldr r3, [pc, #192] @ 31ede8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -219263,46 +219263,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 31edf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 31ec4c │ │ │ │ ldr r0, [pc, #76] @ 31edf8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 31ec4c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - strdeq lr, [r0], r4 │ │ │ │ + addeq lr, r0, r4, asr #7 │ │ │ │ addseq fp, r8, ip, lsr #30 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x006caf98 │ │ │ │ - strheq sl, [ip], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq sl, ip, r8, ror #30 │ │ │ │ + rsbeq sl, ip, r8, lsl #31 │ │ │ │ addseq fp, r8, r8, ror #29 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq fp, r8, ip, lsr #29 │ │ │ │ addseq fp, r8, r8, ror lr │ │ │ │ addseq fp, r8, r8, lsr lr │ │ │ │ andeq r4, r0, r0, lsr sl │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sl, ip, r8, asr #28 │ │ │ │ - rsbeq sl, ip, ip, ror #28 │ │ │ │ + rsbeq sl, ip, r8, lsl lr │ │ │ │ + rsbeq sl, ip, ip, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #508] @ 31f014 │ │ │ │ ldr r3, [pc, #508] @ 31f018 │ │ │ │ @@ -219319,21 +219319,21 @@ │ │ │ │ ldr r2, [pc, #476] @ 31f024 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r8, [pc, #448] @ 31f028 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r0, #152 @ 0x98 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8ac544 │ │ │ │ + bl 8ac514 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31eec4 │ │ │ │ ldr r2, [pc, #420] @ 31f02c │ │ │ │ ldr r3, [pc, #396] @ 31f018 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -219348,52 +219348,52 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8abd64 │ │ │ │ + bl 8abd34 │ │ │ │ ldr r3, [pc, #340] @ 31f030 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 31ef70 │ │ │ │ cmp r4, r6 │ │ │ │ movle r4, r6 │ │ │ │ ble 31ee80 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr r3, [pc, #300] @ 31f034 │ │ │ │ ldr r2, [pc, #300] @ 31f038 │ │ │ │ ldr r1, [pc, #300] @ 31f03c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ bic r4, r6, r6, asr #31 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne 31ee80 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6ba4ec │ │ │ │ + bl 6ba4bc │ │ │ │ ldr r3, [r5, #184] @ 0xb8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 31ee80 │ │ │ │ ldr r2, [pc, #232] @ 31f040 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #20 │ │ │ │ - bl 8acc2c │ │ │ │ + bl 8acbfc │ │ │ │ str r0, [r5, #184] @ 0xb8 │ │ │ │ b 31ee80 │ │ │ │ ldr r3, [pc, #204] @ 31f044 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31eeec │ │ │ │ @@ -219411,120 +219411,120 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ stmib sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 31f050 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 31eeec │ │ │ │ ldr r0, [pc, #88] @ 31f054 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 31eeec │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r8, r4, lsl #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq lr, r0, r4, lsr #3 │ │ │ │ - rsbeq sl, ip, r8, lsl lr │ │ │ │ - rsbeq sl, ip, r0, lsl #28 │ │ │ │ + addeq lr, r0, r4, ror r1 │ │ │ │ + rsbeq sl, ip, r8, ror #27 │ │ │ │ + ldrdeq sl, [ip], #-208 @ 0xffffff30 @ │ │ │ │ @ instruction: 0x0098bcb8 │ │ │ │ umullseq fp, r8, r4, ip │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - ldrdeq lr, [r0], r0 │ │ │ │ - @ instruction: 0x006cac90 │ │ │ │ - rsbeq sl, ip, ip, lsr #25 │ │ │ │ + addeq lr, r0, r0, lsr #1 │ │ │ │ + rsbeq sl, ip, r0, ror #24 │ │ │ │ + rsbeq sl, ip, ip, ror ip │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ andeq r1, r0, r4, lsl #30 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sl, ip, ip, lsl #25 │ │ │ │ - rsbeq sl, ip, r0, asr #25 │ │ │ │ + rsbeq sl, ip, ip, asr ip │ │ │ │ + @ instruction: 0x006cac90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 31f0bc │ │ │ │ ldr r2, [pc, #76] @ 31f0c0 │ │ │ │ ldr r1, [pc, #76] @ 31f0c4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #92] @ 0x5c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq sp, r0, r8, ror #30 │ │ │ │ - rsbeq sl, ip, r8, lsr #22 │ │ │ │ - rsbeq sl, ip, r8, asr #22 │ │ │ │ + addeq sp, r0, r8, lsr pc │ │ │ │ + strdeq sl, [ip], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq sl, ip, r8, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 31f114 │ │ │ │ ldr r2, [pc, #52] @ 31f118 │ │ │ │ ldr r1, [pc, #52] @ 31f11c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 8ac308 │ │ │ │ - strdeq sp, [r0], r8 │ │ │ │ - rsbeq sl, ip, r8, asr fp │ │ │ │ - rsbeq sl, ip, r0, ror fp │ │ │ │ + b 8ac2d8 │ │ │ │ + addeq sp, r0, r8, asr #29 │ │ │ │ + rsbeq sl, ip, r8, lsr #22 │ │ │ │ + rsbeq sl, ip, r0, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 31f168 │ │ │ │ ldr r2, [pc, #48] @ 31f16c │ │ │ │ ldr r1, [pc, #48] @ 31f170 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 6ba398 │ │ │ │ - addeq sp, r0, r0, lsr #29 │ │ │ │ - rsbeq sl, ip, r0, ror #20 │ │ │ │ - rsbeq sl, ip, r0, lsl #21 │ │ │ │ + b 6ba368 │ │ │ │ + addeq sp, r0, r0, ror lr │ │ │ │ + rsbeq sl, ip, r0, lsr sl │ │ │ │ + rsbeq sl, ip, r0, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 31f1e4 │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #84] @ 31f1e8 │ │ │ │ @@ -219534,60 +219534,60 @@ │ │ │ │ mov r4, #0 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ str r4, [r0, #184] @ 0xb8 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r4 │ │ │ │ - bl 6ba4ec │ │ │ │ + bl 6ba4bc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq sp, r0, r8, asr #28 │ │ │ │ - rsbeq sl, ip, ip, lsl sl │ │ │ │ - rsbeq sl, ip, r4, lsl #20 │ │ │ │ + addeq sp, r0, r8, lsl lr │ │ │ │ + rsbeq sl, ip, ip, ror #19 │ │ │ │ + ldrdeq sl, [ip], #-148 @ 0xffffff6c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 31f264 │ │ │ │ ldr r2, [pc, #92] @ 31f268 │ │ │ │ ldr r1, [pc, #92] @ 31f26c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r0, [r0, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31f258 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 248e7c │ │ │ │ - ldrdeq sp, [r0], r0 │ │ │ │ - rsbeq sl, ip, r0, lsr sl │ │ │ │ - rsbeq sl, ip, r8, asr #20 │ │ │ │ + addeq sp, r0, r0, lsr #27 │ │ │ │ + rsbeq sl, ip, r0, lsl #20 │ │ │ │ + rsbeq sl, ip, r8, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #324] @ 31f3cc │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -219603,15 +219603,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r7, [pc, #264] @ 31f3e0 │ │ │ │ ldr r3, [pc, #264] @ 31f3e4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -219626,15 +219626,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 31f3c8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 6ba25c │ │ │ │ + b 6ba22c │ │ │ │ ldr r3, [pc, #184] @ 31f3ec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31f2f0 │ │ │ │ ldr r3, [pc, #168] @ 31f3f0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -219650,44 +219650,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 31f3f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 31f2f0 │ │ │ │ ldr r0, [pc, #68] @ 31f3fc │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 31f2f0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - addeq sp, r0, r4, asr sp │ │ │ │ + addeq sp, r0, r4, lsr #26 │ │ │ │ addseq fp, r8, r0, lsl #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq sl, ip, r4, lsl r9 │ │ │ │ - rsbeq sl, ip, ip, ror #17 │ │ │ │ + rsbeq sl, ip, r4, ror #17 │ │ │ │ + strheq sl, [ip], #-140 @ 0xffffff74 @ │ │ │ │ addseq fp, r8, r4, asr #16 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq fp, r8, r4, lsr #16 │ │ │ │ andeq r2, r0, r0, asr #19 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sl, ip, r4, asr r9 │ │ │ │ - rsbeq sl, ip, r4, ror r9 │ │ │ │ + rsbeq sl, ip, r4, lsr #18 │ │ │ │ + rsbeq sl, ip, r4, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #224] @ 31f4f8 │ │ │ │ ldr r2, [pc, #224] @ 31f4fc │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -219696,67 +219696,67 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r4, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #184] @ 31f504 │ │ │ │ ldr r1, [pc, #184] @ 31f508 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #112 @ 0x70 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr r2, [pc, #136] @ 31f50c │ │ │ │ ldr r1, [pc, #136] @ 31f510 │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 31f4e4 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 31f4c4 │ │ │ │ subs r1, r7, #0 │ │ │ │ movne r1, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 8fc6a0 │ │ │ │ + b 8fc670 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ subs r1, r7, #0 │ │ │ │ movne r1, #1 │ │ │ │ add r0, r8, #152 @ 0x98 │ │ │ │ - bl 8ac884 │ │ │ │ + bl 8ac854 │ │ │ │ b 31f4a4 │ │ │ │ - addeq sp, r0, r4, asr #23 │ │ │ │ - rsbeq sl, ip, ip, lsl r8 │ │ │ │ - rsbeq sl, ip, r4, lsr r8 │ │ │ │ - rsbeq r8, fp, ip, asr r0 │ │ │ │ - rsbseq r5, r5, ip, ror r5 │ │ │ │ - rsbeq sl, ip, r0, lsr #14 │ │ │ │ - rsbeq sl, ip, r0, asr #14 │ │ │ │ + umulleq sp, r0, r4, fp │ │ │ │ + rsbeq sl, ip, ip, ror #15 │ │ │ │ + rsbeq sl, ip, r4, lsl #16 │ │ │ │ + rsbeq r8, fp, ip, lsr #32 │ │ │ │ + rsbseq r5, r5, ip, asr #10 │ │ │ │ + strdeq sl, [ip], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq sl, ip, r0, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #324] @ 31f670 │ │ │ │ ldr r7, [pc, #324] @ 31f674 │ │ │ │ ldr r6, [pc, #324] @ 31f678 │ │ │ │ @@ -219767,21 +219767,21 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #29 │ │ │ │ mov r5, r0 │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ - bl 754374 │ │ │ │ - bl 754878 │ │ │ │ + bl 754344 │ │ │ │ + bl 754848 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldrb r2, [r0, #92] @ 0x5c │ │ │ │ cmp r2, #0 │ │ │ │ beq 31f5e8 │ │ │ │ ldr r1, [pc, #240] @ 31f67c │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -219790,15 +219790,15 @@ │ │ │ │ ldr r1, [pc, #224] @ 31f684 │ │ │ │ mov r3, #0 │ │ │ │ add r4, r5, #152 @ 0x98 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 8aca90 │ │ │ │ + bl 8aca60 │ │ │ │ ldr r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31f630 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -219816,37 +219816,37 @@ │ │ │ │ ldr r1, [pc, #136] @ 31f694 │ │ │ │ add r4, r5, #152 @ 0x98 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 8aca90 │ │ │ │ + bl 8aca60 │ │ │ │ ldr r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31f5c8 │ │ │ │ bl 248e7c │ │ │ │ ldr r2, [pc, #92] @ 31f698 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8acc2c │ │ │ │ + bl 8acbfc │ │ │ │ str r0, [r5, #184] @ 0xb8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq sp, r0, ip, lsr #21 │ │ │ │ - rsbeq sl, ip, ip, ror #12 │ │ │ │ - rsbeq sl, ip, ip, lsl #13 │ │ │ │ + addeq sp, r0, ip, ror sl │ │ │ │ + rsbeq sl, ip, ip, lsr r6 │ │ │ │ + rsbeq sl, ip, ip, asr r6 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xfffff5b4 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ @@ -219865,45 +219865,45 @@ │ │ │ │ add r3, r9, #44 @ 0x2c │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov sl, r1 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr fp, [pc, #368] @ 31f860 │ │ │ │ ldr r1, [pc, #368] @ 31f864 │ │ │ │ add fp, pc, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ mov r2, fp │ │ │ │ mov r8, r0 │ │ │ │ add r0, r9, #64 @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ add ip, r9, #80 @ 0x50 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [r8, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 31f754 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 31f814 │ │ │ │ add r5, r7, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8ac544 │ │ │ │ + bl 8ac514 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31f7f4 │ │ │ │ ldrb r2, [r4, #92] @ 0x5c │ │ │ │ cmp r2, #0 │ │ │ │ beq 31f7bc │ │ │ │ ldr r1, [pc, #236] @ 31f868 │ │ │ │ mov r2, #1 │ │ │ │ @@ -219914,33 +219914,33 @@ │ │ │ │ ldr r1, [pc, #220] @ 31f870 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 8aca90 │ │ │ │ + bl 8aca60 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 6ba12c │ │ │ │ + b 6ba0fc │ │ │ │ ldr ip, [pc, #176] @ 31f874 │ │ │ │ ldr r3, [pc, #176] @ 31f878 │ │ │ │ ldr r1, [pc, #176] @ 31f87c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [pc, #168] @ 31f880 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 8aca90 │ │ │ │ + bl 8aca60 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -219948,36 +219948,36 @@ │ │ │ │ ldr ip, [pc, #104] @ 31f884 │ │ │ │ add r3, r9, #120 @ 0x78 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #227 @ 0xe3 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq sp, r0, r4, lsr #18 │ │ │ │ - rsbeq sl, ip, r4, ror #9 │ │ │ │ - rsbeq sl, ip, ip, lsl #10 │ │ │ │ - rsbeq sl, ip, r8, asr r5 │ │ │ │ - rsbeq sl, ip, r0, ror r5 │ │ │ │ + strdeq sp, [r0], r4 │ │ │ │ + strheq sl, [ip], #-68 @ 0xffffffbc @ │ │ │ │ + ldrdeq sl, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq sl, ip, r8, lsr #10 │ │ │ │ + rsbeq sl, ip, r0, asr #10 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ @ instruction: 0xfffff3ec │ │ │ │ @ instruction: 0xfffff934 │ │ │ │ @ instruction: 0xfffffa88 │ │ │ │ - rsbeq sl, ip, r0, asr #10 │ │ │ │ + rsbeq sl, ip, r0, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #292] @ 31f9c4 │ │ │ │ ldr r2, [pc, #292] @ 31f9c8 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -219986,33 +219986,33 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r7, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r8, r0, #152 @ 0x98 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8ac544 │ │ │ │ + bl 8ac514 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31f960 │ │ │ │ cmp r4, #0 │ │ │ │ beq 31f980 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr r2, [pc, #212] @ 31f9d0 │ │ │ │ ldr r1, [pc, #212] @ 31f9d4 │ │ │ │ add r7, r7, #80 @ 0x50 │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #0 │ │ │ │ bne 31f92c │ │ │ │ ldr r3, [pc, #172] @ 31f9d8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ @@ -220023,15 +220023,15 @@ │ │ │ │ ldr r2, [pc, #156] @ 31f9e4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 8aca90 │ │ │ │ + bl 8aca60 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -220040,41 +220040,41 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 8aca90 │ │ │ │ + bl 8aca60 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq sp, r0, ip, lsr r7 │ │ │ │ - @ instruction: 0x006ca394 │ │ │ │ - rsbeq sl, ip, ip, lsr #7 │ │ │ │ - rsbeq sl, ip, r4, lsr #5 │ │ │ │ - rsbeq sl, ip, r4, asr #5 │ │ │ │ + addeq sp, r0, ip, lsl #14 │ │ │ │ + rsbeq sl, ip, r4, ror #6 │ │ │ │ + rsbeq sl, ip, ip, ror r3 │ │ │ │ + rsbeq sl, ip, r4, ror r2 │ │ │ │ + @ instruction: 0x006ca294 │ │ │ │ @ instruction: 0xfffff29c │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ @ instruction: 0xfffff7c8 │ │ │ │ @ instruction: 0xfffff91c │ │ │ │ ldr r0, [r0, #976] @ 0x3d0 │ │ │ │ cmp r0, #7 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 31fa0c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq r6, sl, r4, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r3, lsl #30 │ │ │ │ @@ -220092,17 +220092,17 @@ │ │ │ │ bne 31fac4 │ │ │ │ bic r1, r1, #7 │ │ │ │ orr r1, r1, #4 │ │ │ │ str r1, [r0, #988] @ 0x3dc │ │ │ │ ands r1, r1, #16 │ │ │ │ bne 31fae0 │ │ │ │ ldr r0, [r4, #960] @ 0x3c0 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ - bl 8ac308 │ │ │ │ + bl 8ac2d8 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -220147,15 +220147,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [r0, #752] @ 0x2f0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 31fbf0 │ │ │ │ ldr r3, [pc, #220] @ 31fc40 │ │ │ │ cmp r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ @@ -220166,28 +220166,28 @@ │ │ │ │ mov r6, #16 │ │ │ │ mov r7, #0 │ │ │ │ add r2, r3, r2 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r0, r0, #760 @ 0x2f8 │ │ │ │ strd r6, [sp, #8] │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ ldr r3, [pc, #160] @ 31fc44 │ │ │ │ ldr r2, [pc, #160] @ 31fc48 │ │ │ │ ldr r1, [pc, #160] @ 31fc4c │ │ │ │ mov ip, #0 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ stmib sp, {r4, ip} │ │ │ │ str ip, [sp] │ │ │ │ - bl 8aca90 │ │ │ │ + bl 8aca60 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -220196,64 +220196,64 @@ │ │ │ │ ldr r1, [pc, #88] @ 31fc54 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #224 @ 0xe0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq sl, ip, r4, asr #5 │ │ │ │ - addeq sp, r0, r8, lsr r5 │ │ │ │ - @ instruction: 0x006ca298 │ │ │ │ + @ instruction: 0x006ca294 │ │ │ │ + addeq sp, r0, r8, lsl #10 │ │ │ │ + rsbeq sl, ip, r8, ror #4 │ │ │ │ addeq r6, sl, r4, lsl #4 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ andeq r0, r0, r8, lsr r4 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - rsbeq sl, ip, r8, lsr #4 │ │ │ │ - rsbeq sl, ip, r8, lsl #4 │ │ │ │ + strdeq sl, [ip], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrdeq sl, [ip], #-24 @ 0xffffffe8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 31fccc │ │ │ │ ldr r2, [pc, #92] @ 31fcd0 │ │ │ │ ldr r1, [pc, #92] @ 31fcd4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [pc, #60] @ 31fcd8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74dcc4 │ │ │ │ + bl 74dc94 │ │ │ │ ldr r3, [pc, #48] @ 31fcdc │ │ │ │ ldr r1, [pc, #48] @ 31fce0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 74bf20 │ │ │ │ - strdeq sp, [r0], r4 │ │ │ │ - rsbeq r7, fp, r8, lsr #16 │ │ │ │ - rsbseq r4, r5, r0, asr #26 │ │ │ │ + b 74bef0 │ │ │ │ + addeq sp, r0, r4, asr #7 │ │ │ │ + strdeq r7, [fp], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r4, r5, r0, lsl sp │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ @ instruction: 0x009644b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -220263,58 +220263,58 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r8, [pc, #100] @ 31fd8c │ │ │ │ ldr r7, [pc, #100] @ 31fd90 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r1, r5, #960 @ 0x3c0 │ │ │ │ bl 338d94 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r1, r5, #760 @ 0x2f8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 338e94 │ │ │ │ - addeq sp, r0, r4, ror #6 │ │ │ │ - rsbeq sl, ip, r0, asr #1 │ │ │ │ - rsbeq sl, ip, r0, ror #1 │ │ │ │ - rsbeq r8, ip, r4, ror #5 │ │ │ │ - strdeq r8, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ + addeq sp, r0, r4, lsr r3 │ │ │ │ + @ instruction: 0x006ca090 │ │ │ │ + strheq sl, [ip], #-0 @ │ │ │ │ + strheq r8, [ip], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r8, ip, r8, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 31fe18 │ │ │ │ ldr r2, [pc, #108] @ 31fe1c │ │ │ │ ldr r1, [pc, #108] @ 31fe20 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [r0, #976] @ 0x3d0 │ │ │ │ ldr r3, [r0, #988] @ 0x3dc │ │ │ │ sub r1, r2, #8 │ │ │ │ bic r3, r3, #7 │ │ │ │ clz r1, r1 │ │ │ │ lsr r1, r1, #5 │ │ │ │ orr r3, r3, r1, lsl #1 │ │ │ │ @@ -220326,17 +220326,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x0080d2b4 │ │ │ │ - rsbeq sl, ip, r4, lsl r0 │ │ │ │ - rsbeq sl, ip, r4, lsr r0 │ │ │ │ + addeq sp, r0, r4, lsl #5 │ │ │ │ + rsbeq r9, ip, r4, ror #31 │ │ │ │ + rsbeq sl, ip, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #412] @ 31ffdc │ │ │ │ ldr r1, [pc, #412] @ 31ffe0 │ │ │ │ @@ -220375,15 +220375,15 @@ │ │ │ │ orrne r1, r1, #1 │ │ │ │ orr r1, r1, #4 │ │ │ │ str r1, [r4, #988] @ 0x3dc │ │ │ │ bne 31ff50 │ │ │ │ ands r1, r1, #16 │ │ │ │ bne 31ff58 │ │ │ │ ldr r0, [r4, #960] @ 0x3c0 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ ldr r2, [pc, #256] @ 31ffe8 │ │ │ │ ldr r3, [pc, #244] @ 31ffe0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -220421,39 +220421,39 @@ │ │ │ │ bne 31ffbc │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ b 31feac │ │ │ │ add r1, sp, #3 │ │ │ │ mov r2, #1 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ - bl 8abd80 │ │ │ │ + bl 8abd50 │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ orr r1, r1, #16 │ │ │ │ str r5, [r4, #984] @ 0x3d8 │ │ │ │ b 31feac │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ str r5, [r4, #992] @ 0x3e0 │ │ │ │ b 31feac │ │ │ │ ldr r1, [pc, #44] @ 31fff0 │ │ │ │ ldr r0, [pc, #44] @ 31fff4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #72 @ 0x48 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 31ff7c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0098acdc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, r8, ip, lsr #25 │ │ │ │ addseq sl, r8, r4, lsr ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - addeq sp, r0, r4, lsr #1 │ │ │ │ - rsbeq r9, ip, r4, lsr #29 │ │ │ │ + addeq sp, r0, r4, ror r0 │ │ │ │ + rsbeq r9, ip, r4, ror lr │ │ │ │ ldr r2, [r0, #976] @ 0x3d0 │ │ │ │ cmp r2, #7 │ │ │ │ bhi 32005c │ │ │ │ ldr ip, [r0, #972] @ 0x3cc │ │ │ │ ldrb r1, [r1] │ │ │ │ add r3, r0, ip │ │ │ │ strb r1, [r3, #964] @ 0x3c4 │ │ │ │ @@ -220470,22 +220470,22 @@ │ │ │ │ orr r3, r3, #21 │ │ │ │ lsr r1, r1, #4 │ │ │ │ str ip, [r0, #972] @ 0x3cc │ │ │ │ str r2, [r0, #976] @ 0x3d0 │ │ │ │ str r3, [r0, #988] @ 0x3dc │ │ │ │ and r1, r1, #1 │ │ │ │ ldr r0, [r0, #960] @ 0x3c0 │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ ldr r0, [pc, #4] @ 320068 │ │ │ │ add r0, pc, r0 │ │ │ │ b 249044 │ │ │ │ - rsbeq r9, ip, r8, lsr #28 │ │ │ │ + strdeq r9, [ip], #-216 @ 0xffffff28 @ │ │ │ │ ldr r0, [pc, #4] @ 320078 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq r5, sl, ip, lsl #27 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ 32008c │ │ │ │ add r0, pc, r0 │ │ │ │ b 338058 │ │ │ │ andeq r0, r0, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -220506,15 +220506,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r7, [pc, #1044] @ 320508 │ │ │ │ mov r1, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [r0, #116] @ 0x74 │ │ │ │ mov r4, r0 │ │ │ │ orrs r3, r3, r2 │ │ │ │ @@ -220606,15 +220606,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 3201e4 │ │ │ │ ldrd r0, [r4, #112] @ 0x70 │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ eor r2, r1, r1, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ lsr r2, r2, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ @@ -220629,15 +220629,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 3201e4 │ │ │ │ ldr r3, [pc, #588] @ 320530 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r8, [r3] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ str r8, [r4, #96] @ 0x60 │ │ │ │ @@ -220652,15 +220652,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #82 @ 0x52 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 3201e4 │ │ │ │ add sl, sp, #40 @ 0x28 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp, #32] │ │ │ │ str r6, [sp, #28] │ │ │ │ @@ -220689,28 +220689,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 3201e4 │ │ │ │ ldr r3, [pc, #376] @ 32054c │ │ │ │ ldr ip, [pc, #376] @ 320550 │ │ │ │ ldr lr, [r4, #128] @ 0x80 │ │ │ │ ldr r1, [pc, #372] @ 320554 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #157 @ 0x9d │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 3201e4 │ │ │ │ ldrb r3, [r4, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ bne 320238 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ orrs r3, r3, r2 │ │ │ │ @@ -220722,28 +220722,28 @@ │ │ │ │ ldr r1, [pc, #296] @ 32055c │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 3201e4 │ │ │ │ ldr r3, [pc, #264] @ 320560 │ │ │ │ ldr ip, [pc, #264] @ 320564 │ │ │ │ ldr lr, [r4, #124] @ 0x7c │ │ │ │ ldr r1, [pc, #260] @ 320568 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 3201e4 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r6, [sp] │ │ │ │ @@ -220762,110 +220762,110 @@ │ │ │ │ ldr r1, [pc, #156] @ 320570 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 3201e4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - addeq sp, r0, r8 │ │ │ │ + ldrdeq ip, [r0], r8 │ │ │ │ addseq sl, r8, ip, ror #20 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r9, ip, ip, ror #27 │ │ │ │ - rsbeq r9, ip, ip, asr #27 │ │ │ │ + strheq r9, [ip], #-220 @ 0xffffff24 @ │ │ │ │ + @ instruction: 0x006c9d9c │ │ │ │ addseq sl, r8, r8, lsr #20 │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ addseq sl, r8, r0, lsr r9 │ │ │ │ - addeq ip, r0, ip, asr lr │ │ │ │ - @ instruction: 0x006c9c90 │ │ │ │ - rsbeq r9, ip, ip, ror #24 │ │ │ │ - addeq ip, r0, r0, lsl #28 │ │ │ │ - rsbeq r9, ip, r4, ror ip │ │ │ │ - rsbeq r9, ip, r0, lsl ip │ │ │ │ + addeq ip, r0, ip, lsr #28 │ │ │ │ + rsbeq r9, ip, r0, ror #24 │ │ │ │ + rsbeq r9, ip, ip, lsr ip │ │ │ │ + ldrdeq ip, [r0], r0 │ │ │ │ + rsbeq r9, ip, r4, asr #24 │ │ │ │ + rsbeq r9, ip, r0, ror #23 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - addeq ip, r0, r4, lsr #27 │ │ │ │ - rsbeq r9, ip, ip, asr ip │ │ │ │ - strheq r9, [ip], #-180 @ 0xffffff4c @ │ │ │ │ - addeq ip, r0, r0, lsl sp │ │ │ │ - strdeq r9, [ip], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r9, ip, r0, lsr #22 │ │ │ │ - ldrdeq ip, [r0], ip @ │ │ │ │ - rsbeq r9, ip, ip, ror #24 │ │ │ │ - rsbeq r9, ip, ip, ror #21 │ │ │ │ - @ instruction: 0x006c9b94 │ │ │ │ - @ instruction: 0x006c9a9c │ │ │ │ - addeq ip, r0, r8, asr ip │ │ │ │ - rsbeq r9, ip, r0, asr #23 │ │ │ │ - rsbeq r9, ip, r8, ror #20 │ │ │ │ - rsbeq r9, ip, r0, lsr fp │ │ │ │ - strdeq r9, [ip], #-156 @ 0xffffff64 @ │ │ │ │ + addeq ip, r0, r4, ror sp │ │ │ │ + rsbeq r9, ip, ip, lsr #24 │ │ │ │ + rsbeq r9, ip, r4, lsl #23 │ │ │ │ + addeq ip, r0, r0, ror #25 │ │ │ │ + rsbeq r9, ip, r4, asr #23 │ │ │ │ + strdeq r9, [ip], #-160 @ 0xffffff60 @ │ │ │ │ + addeq ip, r0, ip, lsr #25 │ │ │ │ + rsbeq r9, ip, ip, lsr ip │ │ │ │ + strheq r9, [ip], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r9, ip, r4, ror #22 │ │ │ │ + rsbeq r9, ip, ip, ror #20 │ │ │ │ + addeq ip, r0, r8, lsr #24 │ │ │ │ + @ instruction: 0x006c9b90 │ │ │ │ + rsbeq r9, ip, r8, lsr sl │ │ │ │ + rsbeq r9, ip, r0, lsl #22 │ │ │ │ + rsbeq r9, ip, ip, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 320614 │ │ │ │ ldr r2, [pc, #136] @ 320618 │ │ │ │ ldr r1, [pc, #136] @ 32061c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr ip, [pc, #104] @ 320620 │ │ │ │ ldr r3, [pc, #104] @ 320624 │ │ │ │ ldr r1, [pc, #104] @ 320628 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #7 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #68] @ 32062c │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq ip, r0, ip, lsr #22 │ │ │ │ - rsbeq r6, fp, r8, lsl #30 │ │ │ │ - rsbseq r4, r5, r8, lsr #8 │ │ │ │ + strdeq ip, [r0], ip @ │ │ │ │ + ldrdeq r6, [fp], #-232 @ 0xffffff18 @ │ │ │ │ + ldrsheq r4, [r5], #-56 @ 0xffffffc8 @ │ │ │ │ @ instruction: 0xfffffacc │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ @ instruction: 0x00963bfc │ │ │ │ - rsbeq r9, ip, r0, lsl #21 │ │ │ │ + rsbeq r9, ip, r0, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #284] @ 320764 │ │ │ │ ldr r2, [pc, #284] @ 320768 │ │ │ │ ldr r1, [pc, #284] @ 32076c │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldrb r3, [r0, #134] @ 0x86 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 320720 │ │ │ │ ldrb r5, [r4, #120] @ 0x78 │ │ │ │ cmp r5, #0 │ │ │ │ beq 320700 │ │ │ │ @@ -220882,28 +220882,28 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r9, sp, #48 @ 0x30 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ ldrd r6, [r4, #104] @ 0x68 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ str r5, [sp, #16] │ │ │ │ str fp, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -220921,23 +220921,23 @@ │ │ │ │ ldr r0, [pc, #40] @ 320778 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq ip, r0, ip, ror #20 │ │ │ │ - rsbeq r9, ip, ip, asr #16 │ │ │ │ - rsbeq r9, ip, ip, ror #16 │ │ │ │ - addeq ip, r0, r0, ror r9 │ │ │ │ - rsbeq r9, ip, r0, lsl #15 │ │ │ │ - rsbeq r9, ip, r4, lsr #18 │ │ │ │ + addeq ip, r0, ip, lsr sl │ │ │ │ + rsbeq r9, ip, ip, lsl r8 │ │ │ │ + rsbeq r9, ip, ip, lsr r8 │ │ │ │ + addeq ip, r0, r0, asr #18 │ │ │ │ + rsbeq r9, ip, r0, asr r7 │ │ │ │ + strdeq r9, [ip], #-132 @ 0xffffff7c @ │ │ │ │ ldr r0, [pc, #4] @ 320788 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ @ instruction: 0x008a56b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r8, [pc, #1056] @ 320bc4 │ │ │ │ ldr lr, [pc, #1056] @ 320bc8 │ │ │ │ @@ -220952,15 +220952,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r5, [pc, #1004] @ 320bd8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #104] @ 0x68 │ │ │ │ ldr r9, [r0, #112] @ 0x70 │ │ │ │ cmp r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 3209e8 │ │ │ │ @@ -220978,24 +220978,24 @@ │ │ │ │ str r1, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ bl 326410 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 320ab4 │ │ │ │ ldr r9, [pc, #916] @ 320be0 │ │ │ │ - bl 74dd94 │ │ │ │ + bl 74dd64 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #908] @ 320be4 │ │ │ │ ldr r1, [pc, #908] @ 320be8 │ │ │ │ add r3, r9, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldrd r2, [r4, #96] @ 0x60 │ │ │ │ ldr r8, [r0, #20] │ │ │ │ ldr r0, [pc, #876] @ 320bec │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248888 │ │ │ │ ldr r1, [r4, #96] @ 0x60 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ @@ -221064,15 +221064,15 @@ │ │ │ │ ldr r1, [pc, #632] @ 320c04 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #90 @ 0x5a │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ ldr r2, [pc, #604] @ 320c08 │ │ │ │ ldr r3, [pc, #540] @ 320bcc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -221099,15 +221099,15 @@ │ │ │ │ ldr r1, [pc, #504] @ 320c10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r8, #16 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ mov r0, r6 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ mov r7, r9 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ b 320814 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 320974 │ │ │ │ @@ -221131,168 +221131,168 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 320974 │ │ │ │ ldr r3, [pc, #360] @ 320c24 │ │ │ │ ldr ip, [pc, #360] @ 320c28 │ │ │ │ ldr r1, [pc, #360] @ 320c2c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 3209a4 │ │ │ │ ldr r3, [pc, #320] @ 320c30 │ │ │ │ ldr ip, [pc, #320] @ 320c34 │ │ │ │ ldr r1, [pc, #320] @ 320c38 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 3209a4 │ │ │ │ ldr ip, [pc, #284] @ 320c3c │ │ │ │ ldr r1, [pc, #284] @ 320c40 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 320974 │ │ │ │ ldr ip, [pc, #252] @ 320c44 │ │ │ │ ldr r1, [pc, #252] @ 320c48 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #63 @ 0x3f │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 320974 │ │ │ │ ldr ip, [pc, #216] @ 320c4c │ │ │ │ ldr r1, [pc, #216] @ 320c50 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 3209a4 │ │ │ │ ldr ip, [pc, #184] @ 320c54 │ │ │ │ ldr r1, [pc, #184] @ 320c58 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 320974 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - addeq ip, r0, r8, asr r9 │ │ │ │ + addeq ip, r0, r8, lsr #18 │ │ │ │ addseq sl, r8, r0, ror r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq r9, [ip], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r9, ip, ip, lsl #18 │ │ │ │ + rsbeq r9, ip, r8, asr #17 │ │ │ │ + ldrdeq r9, [ip], #-140 @ 0xffffff74 @ │ │ │ │ addseq sl, r8, r4, lsr r3 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - addeq ip, r0, r0, asr #17 │ │ │ │ - rsbeq r6, fp, r0, lsr ip │ │ │ │ - rsbseq r0, r4, r4, lsl #20 │ │ │ │ - rsbeq r9, ip, r8, lsr r9 │ │ │ │ - rsbeq r6, pc, r4, asr #4 │ │ │ │ + umulleq ip, r0, r0, r8 │ │ │ │ + rsbeq r6, fp, r0, lsl #24 │ │ │ │ + ldrsbeq r0, [r4], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r9, ip, r8, lsl #18 │ │ │ │ + rsbeq r6, pc, r4, lsl r2 @ │ │ │ │ @ instruction: 0x009994b8 │ │ │ │ - ldrdeq r9, [ip], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r9, ip, ip, asr #17 │ │ │ │ - rsbeq r9, ip, r8, ror r7 │ │ │ │ - rsbeq r9, ip, ip, asr r7 │ │ │ │ + rsbeq r9, ip, r8, lsr #17 │ │ │ │ + @ instruction: 0x006c989c │ │ │ │ + rsbeq r9, ip, r8, asr #14 │ │ │ │ + rsbeq r9, ip, ip, lsr #14 │ │ │ │ addseq sl, r8, r0, ror r1 │ │ │ │ - rsbeq r9, ip, r8, ror r7 │ │ │ │ - rsbeq r9, ip, r8, asr #13 │ │ │ │ + rsbeq r9, ip, r8, asr #14 │ │ │ │ + @ instruction: 0x006c9698 │ │ │ │ addseq r9, r9, r0, lsl #7 │ │ │ │ - @ instruction: 0x006c979c │ │ │ │ - rsbeq r9, ip, r0, ror r7 │ │ │ │ - rsbeq r9, ip, r4, asr r6 │ │ │ │ - addeq ip, r0, r8, asr #12 │ │ │ │ - rsbeq r9, ip, r8, lsl #11 │ │ │ │ - rsbeq r9, ip, r0, lsr #12 │ │ │ │ - addeq ip, r0, r4, lsl r6 │ │ │ │ - rsbeq r9, ip, ip, ror #12 │ │ │ │ - rsbeq r9, ip, ip, ror #11 │ │ │ │ - rsbeq r9, ip, ip, lsr #13 │ │ │ │ - rsbeq r9, ip, r4, asr #11 │ │ │ │ - strheq r9, [ip], #-104 @ 0xffffff98 @ │ │ │ │ - @ instruction: 0x006c959c │ │ │ │ - rsbeq r9, ip, r0, asr #11 │ │ │ │ - rsbeq r9, ip, r0, ror r5 │ │ │ │ - rsbeq r9, ip, r0, lsl #13 │ │ │ │ - rsbeq r9, ip, r8, asr #10 │ │ │ │ + rsbeq r9, ip, ip, ror #14 │ │ │ │ + rsbeq r9, ip, r0, asr #14 │ │ │ │ + rsbeq r9, ip, r4, lsr #12 │ │ │ │ + addeq ip, r0, r8, lsl r6 │ │ │ │ + rsbeq r9, ip, r8, asr r5 │ │ │ │ + strdeq r9, [ip], #-80 @ 0xffffffb0 @ │ │ │ │ + addeq ip, r0, r4, ror #11 │ │ │ │ + rsbeq r9, ip, ip, lsr r6 │ │ │ │ + strheq r9, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r9, ip, ip, ror r6 │ │ │ │ + @ instruction: 0x006c9594 │ │ │ │ + rsbeq r9, ip, r8, lsl #13 │ │ │ │ + rsbeq r9, ip, ip, ror #10 │ │ │ │ + @ instruction: 0x006c9590 │ │ │ │ + rsbeq r9, ip, r0, asr #10 │ │ │ │ + rsbeq r9, ip, r0, asr r6 │ │ │ │ + rsbeq r9, ip, r8, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #124] @ 320cf0 │ │ │ │ ldr r2, [pc, #124] @ 320cf4 │ │ │ │ ldr r1, [pc, #124] @ 320cf8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #92] @ 320cfc │ │ │ │ ldr r1, [pc, #92] @ 320d00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #64] @ 320d04 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - umulleq ip, r0, r4, r4 │ │ │ │ - rsbeq r6, fp, r0, lsr #16 │ │ │ │ - rsbseq r3, r5, r0, asr #26 │ │ │ │ + addeq ip, r0, r4, ror #8 │ │ │ │ + strdeq r6, [fp], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r3, r5, r0, lsl sp │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ addseq r3, r6, ip, ror #12 │ │ │ │ - rsbeq r9, ip, r4, ror r5 │ │ │ │ + rsbeq r9, ip, r4, asr #10 │ │ │ │ ldr r0, [pc, #4] @ 320d14 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq r5, sl, r8, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #112] @ 320da0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -221301,15 +221301,15 @@ │ │ │ │ ldr r2, [pc, #104] @ 320da8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ subs r5, r5, #0 │ │ │ │ movne r5, #1 │ │ │ │ add r4, r0, r4 │ │ │ │ strb r5, [r4, #100] @ 0x64 │ │ │ │ ldrh r1, [r0, #148] @ 0x94 │ │ │ │ cmp r1, #0 │ │ │ │ beq 320d90 │ │ │ │ @@ -221319,42 +221319,42 @@ │ │ │ │ ldrb r2, [r3, #1]! │ │ │ │ cmp r3, ip │ │ │ │ orr r1, r1, r2 │ │ │ │ bne 320d80 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 750144 │ │ │ │ - addeq ip, r0, r8, lsr #8 │ │ │ │ - rsbeq r9, ip, r0, ror #10 │ │ │ │ - rsbeq r9, ip, r0, asr #10 │ │ │ │ + b 750114 │ │ │ │ + strdeq ip, [r0], r8 │ │ │ │ + rsbeq r9, ip, r0, lsr r5 │ │ │ │ + rsbeq r9, ip, r0, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 320e50 │ │ │ │ ldr r2, [pc, #140] @ 320e54 │ │ │ │ ldr r1, [pc, #140] @ 320e58 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [pc, #108] @ 320e5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74dcc4 │ │ │ │ + bl 74dc94 │ │ │ │ ldr r1, [pc, #96] @ 320e60 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r3, [pc, #80] @ 320e64 │ │ │ │ ldr r2, [pc, #80] @ 320e68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ @@ -221364,17 +221364,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq ip, r0, r0, lsr #7 │ │ │ │ - rsbeq r6, fp, ip, asr #13 │ │ │ │ - rsbseq r3, r5, ip, ror #23 │ │ │ │ + addeq ip, r0, r0, ror r3 │ │ │ │ + @ instruction: 0x006b669c │ │ │ │ + ldrheq r3, [r5], #-188 @ 0xffffff44 @ │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0x009635d0 │ │ │ │ addeq r5, sl, r0, asr r0 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -221384,67 +221384,67 @@ │ │ │ │ ldr r1, [pc, #76] @ 320ed8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldrh r0, [r0, #148] @ 0x94 │ │ │ │ cmp r0, #15 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrdeq ip, [r0], ip @ │ │ │ │ - strdeq r9, [ip], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r9, ip, r0, lsl r4 │ │ │ │ + addeq ip, r0, ip, lsr #5 │ │ │ │ + rsbeq r9, ip, ip, asr #7 │ │ │ │ + rsbeq r9, ip, r0, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 320f2c │ │ │ │ ldr r2, [pc, #56] @ 320f30 │ │ │ │ ldr r1, [pc, #56] @ 320f34 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24a694 │ │ │ │ - addeq ip, r0, ip, ror #4 │ │ │ │ - rsbeq r9, ip, ip, lsl #7 │ │ │ │ - rsbeq r9, ip, r0, lsr #7 │ │ │ │ + addeq ip, r0, ip, lsr r2 │ │ │ │ + rsbeq r9, ip, ip, asr r3 │ │ │ │ + rsbeq r9, ip, r0, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #100] @ 320fb4 │ │ │ │ ldr r2, [pc, #100] @ 320fb8 │ │ │ │ ldr r1, [pc, #100] @ 320fbc │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldrh r2, [r0, #148] @ 0x94 │ │ │ │ cmp r2, #48 @ 0x30 │ │ │ │ bhi 320f98 │ │ │ │ ldr r1, [pc, #56] @ 320fc0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -221453,58 +221453,58 @@ │ │ │ │ ldr r1, [pc, #36] @ 320fc4 │ │ │ │ ldr r0, [pc, #36] @ 320fc8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #24 │ │ │ │ mov r2, #61 @ 0x3d │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq ip, r0, r0, lsl r2 │ │ │ │ - rsbeq r9, ip, r0, lsr r3 │ │ │ │ - rsbeq r9, ip, r4, asr #6 │ │ │ │ + addeq ip, r0, r0, ror #3 │ │ │ │ + rsbeq r9, ip, r0, lsl #6 │ │ │ │ + rsbeq r9, ip, r4, lsl r3 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - rsbeq r9, ip, ip, lsl #6 │ │ │ │ - rsbeq r9, ip, ip, lsl r3 │ │ │ │ + ldrdeq r9, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r9, ip, ip, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ 321044 │ │ │ │ ldr r2, [pc, #96] @ 321048 │ │ │ │ ldr r1, [pc, #96] @ 32104c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #64] @ 321050 │ │ │ │ ldr r1, [pc, #64] @ 321054 │ │ │ │ add r4, r4, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r5, #96 @ 0x60 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 324370 │ │ │ │ - addeq ip, r0, ip, ror r1 │ │ │ │ - @ instruction: 0x006c9298 │ │ │ │ - rsbeq r9, ip, ip, lsr #5 │ │ │ │ - @ instruction: 0x006b6494 │ │ │ │ - ldrheq r3, [r5], #-148 @ 0xffffff6c @ │ │ │ │ + addeq ip, r0, ip, asr #2 │ │ │ │ + rsbeq r9, ip, r8, ror #4 │ │ │ │ + rsbeq r9, ip, ip, ror r2 │ │ │ │ + rsbeq r6, fp, r4, ror #8 │ │ │ │ + rsbseq r3, r5, r4, lsl #19 │ │ │ │ ldr r0, [pc, #4] @ 321064 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq r4, sl, ip, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -221534,15 +221534,15 @@ │ │ │ │ cmp r1, ip │ │ │ │ beq 3210fc │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ cmp r2, r0 │ │ │ │ bne 3210d8 │ │ │ │ ldr r0, [r5, #936] @ 0x3a8 │ │ │ │ mov r2, #1 │ │ │ │ - bl 995958 │ │ │ │ + bl 995928 │ │ │ │ add r4, r4, #1 │ │ │ │ b 321084 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #300] @ 321248 │ │ │ │ @@ -221551,36 +221551,36 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #268] @ 321254 │ │ │ │ ldr r1, [pc, #268] @ 321258 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ str r4, [sp] │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #232] @ 32125c │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r0, #752] @ 0x2f0 │ │ │ │ add r8, r0, #760 @ 0x2f8 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 707328 │ │ │ │ + bl 7072f8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 338e94 │ │ │ │ ldr r0, [r5, #928] @ 0x3a0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, r0, #31 │ │ │ │ lsr r0, r0, #5 │ │ │ │ @@ -221618,20 +221618,20 @@ │ │ │ │ lsr r2, r3, #5 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov r1, #0 │ │ │ │ bl 24a694 │ │ │ │ b 321210 │ │ │ │ ldr r0, [r5, #936] @ 0x3a8 │ │ │ │ b 321208 │ │ │ │ - addeq ip, r0, r4, ror r0 │ │ │ │ - rsbeq r6, ip, r4, ror #29 │ │ │ │ - strdeq r6, [ip], #-232 @ 0xffffff18 @ │ │ │ │ - strheq r9, [ip], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrdeq r9, [ip], #-16 @ │ │ │ │ - rsbeq r9, ip, r0, asr #3 │ │ │ │ + addeq ip, r0, r4, asr #32 │ │ │ │ + strheq r6, [ip], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r6, ip, r8, asr #29 │ │ │ │ + rsbeq r9, ip, r8, lsl #3 │ │ │ │ + rsbeq r9, ip, r0, lsr #3 │ │ │ │ + @ instruction: 0x006c9190 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3212c4 │ │ │ │ ldr r2, [pc, #72] @ 3212c8 │ │ │ │ @@ -221639,27 +221639,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #40] @ 3212d0 │ │ │ │ ldr r1, [pc, #40] @ 3212d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74bf20 │ │ │ │ - addeq fp, r0, r8, lsl pc │ │ │ │ - rsbeq r6, fp, ip, lsl r2 │ │ │ │ - rsbseq r3, r5, ip, lsr r7 │ │ │ │ + b 74bef0 │ │ │ │ + addeq fp, r0, r8, ror #29 │ │ │ │ + rsbeq r6, fp, ip, ror #3 │ │ │ │ + rsbseq r3, r5, ip, lsl #14 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ addseq r3, r6, r4, lsr r2 │ │ │ │ │ │ │ │ 003212d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -221702,25 +221702,25 @@ │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ bl 338f18 │ │ │ │ ldr r6, [pc, #120] @ 3213fc │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 70e9a4 │ │ │ │ + bl 70e974 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3213c0 │ │ │ │ ldr r3, [pc, #100] @ 321400 │ │ │ │ ldr r1, [pc, #100] @ 321404 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 758b94 │ │ │ │ + bl 758b64 │ │ │ │ add r3, r4, #760 @ 0x2f8 │ │ │ │ cmp r3, r0 │ │ │ │ beq 3213e0 │ │ │ │ mvn r0, #0 │ │ │ │ mvn r1, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ @@ -221730,19 +221730,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #32] @ 321408 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 75738c │ │ │ │ + b 75735c │ │ │ │ umullseq r9, r8, ip, r7 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - @ instruction: 0x007c409c │ │ │ │ - rsbseq r0, r4, r8, asr #7 │ │ │ │ + rsbseq r4, ip, ip, rrx │ │ │ │ + @ instruction: 0x00740398 │ │ │ │ │ │ │ │ 0032140c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #560] @ 321654 │ │ │ │ @@ -221763,15 +221763,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r8, [r7, #928] @ 0x3a0 │ │ │ │ bl 3389e8 │ │ │ │ subs r2, r0, #0 │ │ │ │ bne 3214b0 │ │ │ │ ldr r0, [r7, #936] @ 0x3a8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9965b4 │ │ │ │ + bl 996584 │ │ │ │ cmp r8, r0 │ │ │ │ mov r3, r0 │ │ │ │ ble 32163c │ │ │ │ ldr r0, [r7, #936] @ 0x3a8 │ │ │ │ lsr ip, r3, #5 │ │ │ │ ldr r2, [r0, ip, lsl #2] │ │ │ │ and r1, r3, #31 │ │ │ │ @@ -221795,19 +221795,19 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 3215f8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 338f18 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 707f44 │ │ │ │ + bl 707f14 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 70e9a4 │ │ │ │ + bl 70e974 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3215cc │ │ │ │ ldr r3, [r7, #752] @ 0x2f0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3215dc │ │ │ │ adds r3, r5, r5 │ │ │ │ adc r2, r6, r6 │ │ │ │ @@ -221827,45 +221827,45 @@ │ │ │ │ mov sl, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ add fp, r7, #760 @ 0x2f8 │ │ │ │ mov r4, sl │ │ │ │ mov r9, r3 │ │ │ │ b 321590 │ │ │ │ - bl 707f24 │ │ │ │ + bl 707ef4 │ │ │ │ ldr r2, [r7, #752] @ 0x2f0 │ │ │ │ adds sl, sl, r8 │ │ │ │ adc r4, r4, r9 │ │ │ │ cmp sl, r2 │ │ │ │ sbcs r2, r4, #0 │ │ │ │ bcs 3215dc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r4 │ │ │ │ mov r1, fp │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl 70e9d0 │ │ │ │ + bl 70e9a0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ cmp r0, #0 │ │ │ │ bne 321574 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ b 3214cc │ │ │ │ ldr r0, [pc, #120] @ 32165c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac4c │ │ │ │ ldr r2, [pc, #96] @ 321660 │ │ │ │ ldr r3, [pc, #84] @ 321658 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -221879,23 +221879,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #32] @ 321664 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac4c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009896f4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r8, ip, r4, lsl #27 │ │ │ │ + rsbeq r8, ip, r4, asr sp │ │ │ │ addseq r9, r8, ip, lsl r5 │ │ │ │ - rsbeq r8, ip, r4, lsl #26 │ │ │ │ + ldrdeq r8, [ip], #-196 @ 0xffffff3c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r6, r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldrbeq r0, [r0, #56] @ 0x38 │ │ │ │ @@ -221980,15 +221980,15 @@ │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r3, [pc, #596] @ 321a1c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3219f4 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -222031,15 +222031,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ strd r6, [r4, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ str r1, [r4, #52] @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9b12e0 │ │ │ │ + b 9b12b0 │ │ │ │ ldrb r0, [r4] │ │ │ │ cmp r0, #1 │ │ │ │ beq 32170c │ │ │ │ adds r1, r6, #1 │ │ │ │ movne r1, #1 │ │ │ │ ands r1, r1, lr, lsr #2 │ │ │ │ beq 3217a4 │ │ │ │ @@ -222103,15 +222103,15 @@ │ │ │ │ ldrb r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ bne 321860 │ │ │ │ ldr r0, [pc, #116] @ 321a30 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, #0 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ ldr r1, [pc, #96] @ 321a30 │ │ │ │ ldrd r6, [r4, #48] @ 0x30 │ │ │ │ subs r2, r1, r2 │ │ │ │ rsc r3, r3, #0 │ │ │ │ adds r2, r2, r6 │ │ │ │ adc r3, r7, r3 │ │ │ │ mov r0, r2 │ │ │ │ @@ -222127,19 +222127,19 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248564 │ │ │ │ b 3217d4 │ │ │ │ addseq r9, r8, ip, ror r4 │ │ │ │ andeq r3, r0, r8, lsl #27 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r8, ip, r8, ror #20 │ │ │ │ + rsbeq r8, ip, r8, lsr sl │ │ │ │ andeq r2, r0, pc, lsl #14 │ │ │ │ andeq r5, r0, ip, lsr #3 │ │ │ │ andeq r2, r0, r0, lsl r7 │ │ │ │ - rsbeq r8, ip, ip, asr #19 │ │ │ │ + @ instruction: 0x006c899c │ │ │ │ │ │ │ │ 00321a38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r3, [r0] │ │ │ │ @@ -222157,15 +222157,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ ldr r6, [r4, #48] @ 0x30 │ │ │ │ ldr r7, [r4, #52] @ 0x34 │ │ │ │ ldr fp, [r4, #44] @ 0x2c │ │ │ │ ldrb r9, [r4, #56] @ 0x38 │ │ │ │ subs r3, r0, r6 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -222215,15 +222215,15 @@ │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrb sl, [r3] │ │ │ │ cmp sl, ip │ │ │ │ bne 321b84 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [pc, #364] @ 321ce8 │ │ │ │ mov r1, #0 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ str sl, [sp, #8] │ │ │ │ subs r6, r6, r5 │ │ │ │ sbc r7, r7, r8 │ │ │ │ orrs r3, r6, r7 │ │ │ │ beq 321c7c │ │ │ │ cmp r7, #0 │ │ │ │ clzeq r3, r6 │ │ │ │ @@ -222255,15 +222255,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ lsls ip, r1, ip │ │ │ │ beq 321c14 │ │ │ │ adds r2, r2, #1 │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #2 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 321ad0 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -222292,15 +222292,15 @@ │ │ │ │ lsl ip, sl, ip │ │ │ │ orr r2, r2, sl, lsl lr │ │ │ │ rsb lr, lr, #32 │ │ │ │ orr ip, ip, sl, lsr lr │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ orr r3, ip, r3 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ b 321c20 │ │ │ │ mov ip, #64 @ 0x40 │ │ │ │ b 321bbc │ │ │ │ adds r3, r3, #1 │ │ │ │ adc r2, r2, #0 │ │ │ │ cmp r2, r1 │ │ │ │ cmpeq r3, r0 │ │ │ │ @@ -222337,17 +222337,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 321d64 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 321d68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq fp, r0, r8, lsl #9 │ │ │ │ - strheq r8, [ip], #-96 @ 0xffffffa0 @ │ │ │ │ - ldrdeq r8, [ip], #-100 @ 0xffffff9c @ │ │ │ │ + addeq fp, r0, r8, asr r4 │ │ │ │ + rsbeq r8, ip, r0, lsl #13 │ │ │ │ + rsbeq r8, ip, r4, lsr #13 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 00321d6c : │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ ldrb r2, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #248] @ 321e78 │ │ │ │ @@ -222413,18 +222413,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq r8, r8, r0, lsr #27 │ │ │ │ andeq r3, r0, r8, lsl #27 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r8, ip, r4, lsl #11 │ │ │ │ - addeq fp, r0, ip, ror #6 │ │ │ │ - @ instruction: 0x006c8594 │ │ │ │ - strheq r8, [ip], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r8, ip, r4, asr r5 │ │ │ │ + addeq fp, r0, ip, lsr r3 │ │ │ │ + rsbeq r8, ip, r4, ror #10 │ │ │ │ + rsbeq r8, ip, r8, lsl #11 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ │ │ │ │ 00321e98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -222438,15 +222438,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ bl 321a38 │ │ │ │ strd r0, [r4, #16] │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4] │ │ │ │ strb r3, [r4, #73] @ 0x49 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -222458,17 +222458,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 321f38 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0080b2b4 │ │ │ │ - rsbeq r8, ip, r0, ror #9 │ │ │ │ - rsbeq r8, ip, r4, lsl #10 │ │ │ │ + addeq fp, r0, r4, lsl #5 │ │ │ │ + strheq r8, [ip], #-64 @ 0xffffffc0 @ │ │ │ │ + ldrdeq r8, [ip], #-68 @ 0xffffffbc @ │ │ │ │ │ │ │ │ 00321f3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r1, [r0, #72] @ 0x48 │ │ │ │ @@ -222499,17 +222499,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 321fd4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 321fd8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq fp, r0, r8, lsl r2 │ │ │ │ - rsbeq r8, ip, r0, asr #8 │ │ │ │ - rsbeq r8, ip, r4, ror #8 │ │ │ │ + addeq fp, r0, r8, ror #3 │ │ │ │ + rsbeq r8, ip, r0, lsl r4 │ │ │ │ + rsbeq r8, ip, r4, lsr r4 │ │ │ │ andeq r0, r0, r6, asr r1 │ │ │ │ │ │ │ │ 00321fdc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -222545,17 +222545,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 322084 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq fp, r0, r8, ror #2 │ │ │ │ - @ instruction: 0x006c8394 │ │ │ │ - strheq r8, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ + addeq fp, r0, r8, lsr r1 │ │ │ │ + rsbeq r8, ip, r4, ror #6 │ │ │ │ + rsbeq r8, ip, r8, lsl #7 │ │ │ │ │ │ │ │ 00322088 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ @@ -222565,21 +222565,21 @@ │ │ │ │ mov r5, r1 │ │ │ │ bl 321a38 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ strd r0, [r4, #16] │ │ │ │ add r1, pc, #116 @ 0x74 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d5f8c │ │ │ │ + bl 9d5f5c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ strd r0, [r4, #32] │ │ │ │ add r1, pc, #100 @ 0x64 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d5f8c │ │ │ │ + bl 9d5f5c │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ strbne r3, [r4, #73] @ 0x49 │ │ │ │ str r0, [r4, #24] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -222597,17 +222597,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe9d4940 <__bss_end__@@Base+0xfdc22010> │ │ │ │ ... │ │ │ │ blcc fe9d494c <__bss_end__@@Base+0xfdc2201c> │ │ │ │ - strheq fp, [r0], r0 │ │ │ │ - ldrdeq r8, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ - strdeq r8, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ + addeq fp, r0, r0, lsl #1 │ │ │ │ + rsbeq r8, ip, r8, lsr #5 │ │ │ │ + rsbeq r8, ip, ip, asr #5 │ │ │ │ andeq r0, r0, r3, lsl #3 │ │ │ │ │ │ │ │ 00322158 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -222637,17 +222637,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3221e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #400 @ 0x190 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq fp, r0, r4 │ │ │ │ - rsbeq r8, ip, r0, lsr r2 │ │ │ │ - rsbeq r8, ip, r4, asr r2 │ │ │ │ + ldrdeq sl, [r0], r4 │ │ │ │ + rsbeq r8, ip, r0, lsl #4 │ │ │ │ + rsbeq r8, ip, r4, lsr #4 │ │ │ │ │ │ │ │ 003221ec : │ │ │ │ ldrd r0, [r0, #8] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003221f4 : │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ @@ -222677,15 +222677,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32229c │ │ │ │ mov r5, #0 │ │ │ │ b 322290 │ │ │ │ mov r0, #1 │ │ │ │ strb r5, [r4, #73] @ 0x49 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ strd r2, [r4, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 321668 │ │ │ │ ldrb r3, [r4, #73] @ 0x49 │ │ │ │ @@ -222707,17 +222707,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3222e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3222ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq sl, r0, r4, lsl #30 │ │ │ │ - rsbeq r8, ip, ip, lsr #2 │ │ │ │ - rsbeq r8, ip, r0, asr r1 │ │ │ │ + ldrdeq sl, [r0], r4 │ │ │ │ + strdeq r8, [ip], #-12 @ │ │ │ │ + rsbeq r8, ip, r0, lsr #2 │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -222785,15 +222785,15 @@ │ │ │ │ ldr r3, [pc, #156] @ 322498 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b0dec │ │ │ │ + bl 9b0dbc │ │ │ │ and r3, r5, #36 @ 0x24 │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ str r7, [r4, #60] @ 0x3c │ │ │ │ strb r5, [r4, #56] @ 0x38 │ │ │ │ str r8, [r4, #64] @ 0x40 │ │ │ │ str r6, [r4, #68] @ 0x44 │ │ │ │ beq 322474 │ │ │ │ @@ -222820,33 +222820,33 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #188 @ 0xbc │ │ │ │ mov r2, #476 @ 0x1dc │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - addeq sl, r0, r0, ror sp │ │ │ │ - @ instruction: 0x006c7f98 │ │ │ │ - ldrdeq r7, [ip], #-240 @ 0xffffff10 @ │ │ │ │ + addeq sl, r0, r0, asr #26 │ │ │ │ + rsbeq r7, ip, r8, ror #30 │ │ │ │ + rsbeq r7, ip, r0, lsr #31 │ │ │ │ andeq r0, r0, pc, asr #3 │ │ │ │ - addeq sl, r0, ip, asr #26 │ │ │ │ - rsbeq r7, ip, r8, ror pc │ │ │ │ - strheq r7, [ip], #-252 @ 0xffffff04 @ │ │ │ │ + addeq sl, r0, ip, lsl sp │ │ │ │ + rsbeq r7, ip, r8, asr #30 │ │ │ │ + rsbeq r7, ip, ip, lsl #31 │ │ │ │ │ │ │ │ 003224b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #60] @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3224e8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r0, r5 │ │ │ │ bl 248b1c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 248b1c │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ @@ -222925,19 +222925,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009885f4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r7, ip, r0, lsr #31 │ │ │ │ - @ instruction: 0x006c7f98 │ │ │ │ - rsbeq r7, ip, r0, lsl #31 │ │ │ │ - rsbeq r7, ip, r4, lsl #25 │ │ │ │ - rsbeq r4, pc, ip, lsl #11 │ │ │ │ + rsbeq r7, ip, r0, ror pc │ │ │ │ + rsbeq r7, ip, r8, ror #30 │ │ │ │ + rsbeq r7, ip, r0, asr pc │ │ │ │ + rsbeq r7, ip, r4, asr ip │ │ │ │ + rsbeq r4, pc, ip, asr r5 @ │ │ │ │ addseq r8, r8, ip, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #280] @ 322780 │ │ │ │ mov r3, r1 │ │ │ │ @@ -223009,18 +223009,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r8, ip, lsr #9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r7, ip, r8, asr lr │ │ │ │ - rsbeq r7, ip, r8, asr #28 │ │ │ │ - rsbeq r7, ip, ip, lsr #22 │ │ │ │ - rsbeq r4, pc, r4, lsr #8 │ │ │ │ + rsbeq r7, ip, r8, lsr #28 │ │ │ │ + rsbeq r7, ip, r8, lsl lr │ │ │ │ + strdeq r7, [ip], #-172 @ 0xffffff54 @ │ │ │ │ + strdeq r4, [pc], #-52 @ │ │ │ │ @ instruction: 0x009883dc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #288] @ 3228d8 │ │ │ │ @@ -223063,15 +223063,15 @@ │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 322860 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmn r3, #1 │ │ │ │ beq 3228c4 │ │ │ │ - bl 997370 │ │ │ │ + bl 997340 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3228cc │ │ │ │ add r4, r4, #8 │ │ │ │ cmp r4, r6 │ │ │ │ str fp, [sp, #24] │ │ │ │ bne 322824 │ │ │ │ @@ -223088,15 +223088,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 997bc8 │ │ │ │ + bl 997b98 │ │ │ │ b 322864 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac4c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r8, r0, ror #6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umullseq r8, r8, r4, r2 @ │ │ │ │ @@ -223195,42 +223195,42 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #104] @ 322ad4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac4c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #80] @ 322ad8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac4c │ │ │ │ ldr r0, [pc, #60] @ 322adc │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac4c │ │ │ │ addseq r8, r8, r8, lsl r2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r8, r8, r4, ror #3 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - rsbeq r7, ip, r4, ror r8 │ │ │ │ - strdeq r7, [ip], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r7, ip, r4, asr #16 │ │ │ │ + rsbeq r7, ip, r0, asr #23 │ │ │ │ @ instruction: 0x009973f8 │ │ │ │ - ldrdeq r7, [ip], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r7, ip, r4, lsr #23 │ │ │ │ ldrsheq r8, [r8], r4 │ │ │ │ - ldrdeq r7, [ip], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq r7, ip, ip, lsr #22 │ │ │ │ - ldrdeq r7, [ip], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r7, ip, r0, lsr #21 │ │ │ │ + strdeq r7, [ip], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r7, ip, r4, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #1324] @ 323024 │ │ │ │ ldr r3, [pc, #1324] @ 323028 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -223246,15 +223246,15 @@ │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r8, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r9, [pc, #1240] @ 323038 │ │ │ │ @@ -223410,15 +223410,15 @@ │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r9, sl, lsl #3] │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ ldr r3, [r3, sl, lsl #2] │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 707f44 │ │ │ │ + bl 707f14 │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r5, sl, lsl #3] │ │ │ │ ldr r3, [r4, #832] @ 0x340 │ │ │ │ add sl, sl, #1 │ │ │ │ @@ -223521,87 +223521,87 @@ │ │ │ │ bl 24b234 │ │ │ │ ldr r1, [pc, #232] @ 323060 │ │ │ │ ldr r0, [pc, #232] @ 323064 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r4, #788] @ 0x314 │ │ │ │ add r1, r1, #24 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac4c │ │ │ │ mov r3, #0 │ │ │ │ b 322df8 │ │ │ │ ldr r0, [pc, #196] @ 323068 │ │ │ │ ldr r3, [r4, #900] @ 0x384 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ add r1, sl, #24 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac4c │ │ │ │ ldr r0, [pc, #168] @ 32306c │ │ │ │ add r1, sl, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac4c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #144] @ 323070 │ │ │ │ add r1, sl, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac4c │ │ │ │ ldr r1, [pc, #124] @ 323074 │ │ │ │ ldr r0, [pc, #124] @ 323078 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r4, #900] @ 0x384 │ │ │ │ mov r2, r5 │ │ │ │ add r1, r1, #24 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac4c │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ udf #0 │ │ │ │ addseq r8, r8, r4, lsr #32 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq sl, r0, ip, ror r7 │ │ │ │ - ldrdeq r7, [ip], #-172 @ 0xffffff54 @ │ │ │ │ - strheq r7, [ip], #-172 @ 0xffffff54 @ │ │ │ │ + addeq sl, r0, ip, asr #14 │ │ │ │ + rsbeq r7, ip, ip, lsr #21 │ │ │ │ + rsbeq r7, ip, ip, lsl #21 │ │ │ │ addseq r7, r8, r0, asr #31 │ │ │ │ - rsbeq sl, ip, r4, asr #11 │ │ │ │ - rsbeq r7, ip, r4, ror sl │ │ │ │ + @ instruction: 0x006ca594 │ │ │ │ + rsbeq r7, ip, r4, asr #20 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - @ instruction: 0x006c7a94 │ │ │ │ - rsbeq r7, ip, r0, lsl r8 │ │ │ │ + rsbeq r7, ip, r4, ror #20 │ │ │ │ + rsbeq r7, ip, r0, ror #15 │ │ │ │ ldrsbeq r7, [r9], r0 │ │ │ │ - rsbeq r3, pc, r8, lsr sp @ │ │ │ │ - rsbseq r9, sl, r8, ror #6 │ │ │ │ + rsbeq r3, pc, r8, lsl #26 │ │ │ │ + rsbseq r9, sl, r8, lsr r3 │ │ │ │ addseq r7, r8, ip, ror #23 │ │ │ │ - addeq sl, r0, ip, lsl r3 │ │ │ │ - rsbeq r7, ip, r4, lsr #13 │ │ │ │ - rsbeq r7, ip, ip, asr #13 │ │ │ │ - rsbeq r7, ip, r8, lsl #14 │ │ │ │ - strheq r7, [ip], #-104 @ 0xffffff98 @ │ │ │ │ - umulleq sl, r0, ip, r2 │ │ │ │ - rsbeq r7, ip, r8, asr #12 │ │ │ │ + addeq sl, r0, ip, ror #5 │ │ │ │ + rsbeq r7, ip, r4, ror r6 │ │ │ │ + @ instruction: 0x006c769c │ │ │ │ + ldrdeq r7, [ip], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r7, ip, r8, lsl #13 │ │ │ │ + addeq sl, r0, ip, ror #4 │ │ │ │ + rsbeq r7, ip, r8, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #264] @ 32319c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754864 │ │ │ │ + bl 754834 │ │ │ │ ldr r1, [r4] │ │ │ │ bl 24a4fc │ │ │ │ cmp r0, #0 │ │ │ │ bne 3230dc │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 323134 │ │ │ │ @@ -223620,20 +223620,20 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ bl 3349f8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 3231ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac4c │ │ │ │ ldr r3, [pc, #116] @ 3231b0 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r5, lsl #4 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -223655,22 +223655,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 3231c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ ldrdeq r2, [sl], ip │ │ │ │ - umulleq sl, r0, ip, r1 │ │ │ │ - rsbeq r4, fp, r8, lsr #7 │ │ │ │ - rsbseq r1, r5, r8, asr #17 │ │ │ │ - rsbeq r7, ip, ip, ror #11 │ │ │ │ + addeq sl, r0, ip, ror #2 │ │ │ │ + rsbeq r4, fp, r8, ror r3 │ │ │ │ + @ instruction: 0x00751898 │ │ │ │ + strheq r7, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ addeq r2, sl, r4, lsr lr │ │ │ │ - addeq sl, r0, r0, lsl r1 │ │ │ │ - rsbeq r7, ip, ip, ror #10 │ │ │ │ - strdeq sp, [fp], #-164 @ 0xffffff5c @ │ │ │ │ + addeq sl, r0, r0, ror #1 │ │ │ │ + rsbeq r7, ip, ip, lsr r5 │ │ │ │ + rsbeq sp, fp, r4, asr #21 │ │ │ │ andeq r0, r0, r3, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 323288 │ │ │ │ ldr r2, [pc, #172] @ 32328c │ │ │ │ @@ -223678,15 +223678,15 @@ │ │ │ │ ldr r1, [pc, #168] @ 323290 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r5, [r0, #904] @ 0x388 │ │ │ │ ldr r4, [r0, #900] @ 0x384 │ │ │ │ cmp r5, #0 │ │ │ │ beq 323268 │ │ │ │ ldr r6, [r6, #4] │ │ │ │ b 323234 │ │ │ │ mov r0, r4 │ │ │ │ @@ -223713,17 +223713,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq sl, r0, ip, lsr #1 │ │ │ │ - strdeq r7, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq r7, ip, r8, lsl r4 │ │ │ │ + addeq sl, r0, ip, ror r0 │ │ │ │ + rsbeq r7, ip, r8, asr #7 │ │ │ │ + rsbeq r7, ip, r8, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #584] @ 3234f4 │ │ │ │ ldr fp, [r1] │ │ │ │ ldr r6, [r1, #12] │ │ │ │ @@ -223735,15 +223735,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ mov r5, r0 │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 321354 │ │ │ │ ldr r2, [r4, #788] @ 0x314 │ │ │ │ mov r8, r0 │ │ │ │ @@ -223795,15 +223795,15 @@ │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r8, sl, lsl #3] │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ ldr r3, [r3, sl, lsl #2] │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 707f44 │ │ │ │ + bl 707f14 │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r9, sl, lsl #3] │ │ │ │ ldr r3, [r4, #832] @ 0x340 │ │ │ │ add sl, sl, #1 │ │ │ │ @@ -223868,23 +223868,23 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrdeq r9, [r0], r4 │ │ │ │ - rsbeq r7, ip, ip, lsl r3 │ │ │ │ - rsbeq r7, ip, r8, lsr r3 │ │ │ │ - rsbeq r7, ip, ip, ror #3 │ │ │ │ - rsbeq r6, ip, ip, asr #29 │ │ │ │ - rsbseq fp, r5, r8, lsr #21 │ │ │ │ - ldrdeq r7, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq r3, pc, r4, lsr r7 @ │ │ │ │ - rsbseq r8, sl, ip, lsr #27 │ │ │ │ + addeq r9, r0, r4, lsr #31 │ │ │ │ + rsbeq r7, ip, ip, ror #5 │ │ │ │ + rsbeq r7, ip, r8, lsl #6 │ │ │ │ + strheq r7, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ + @ instruction: 0x006c6e9c │ │ │ │ + rsbseq fp, r5, r8, ror sl │ │ │ │ + rsbeq r7, ip, r8, lsr #7 │ │ │ │ + rsbeq r3, pc, r4, lsl #14 │ │ │ │ + rsbseq r8, sl, ip, ror sp │ │ │ │ │ │ │ │ 00323518 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r6, r2 │ │ │ │ @@ -223980,21 +223980,21 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 5525c4 │ │ │ │ bl 339428 │ │ │ │ mov r1, r6 │ │ │ │ - bl 74d954 │ │ │ │ + bl 74d924 │ │ │ │ ldr r2, [pc, #204] @ 323784 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ add r1, sp, #16 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r4, [sp, #24] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #160] @ 323788 │ │ │ │ @@ -224025,28 +224025,28 @@ │ │ │ │ ldr r0, [pc, #72] @ 323794 │ │ │ │ ldr r2, [pc, #72] @ 323798 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r8, #100 @ 0x64 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009875dc │ │ │ │ - addeq r9, r0, ip, asr #26 │ │ │ │ + addeq r9, r0, ip, lsl sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r7, ip, r0, asr #3 │ │ │ │ - rsbeq r6, ip, r4, asr ip │ │ │ │ - rsbeq r7, ip, r8, lsl #3 │ │ │ │ - rsbeq r7, ip, r0, ror r1 │ │ │ │ - rsbseq fp, fp, r0, lsr sl │ │ │ │ - rsbeq r6, ip, r8, lsl #25 │ │ │ │ - strdeq r7, [ip], #-4 @ │ │ │ │ - rsbeq r6, ip, ip, asr #24 │ │ │ │ + @ instruction: 0x006c7190 │ │ │ │ + rsbeq r6, ip, r4, lsr #24 │ │ │ │ + rsbeq r7, ip, r8, asr r1 │ │ │ │ + rsbeq r7, ip, r0, asr #2 │ │ │ │ + rsbseq fp, fp, r0, lsl #20 │ │ │ │ + rsbeq r6, ip, r8, asr ip │ │ │ │ + rsbeq r7, ip, r4, asr #1 │ │ │ │ + rsbeq r6, ip, ip, lsl ip │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ addseq r7, r8, ip, lsl r4 │ │ │ │ - rsbeq r6, ip, ip, lsr #31 │ │ │ │ - rsbeq r7, ip, r0 │ │ │ │ + rsbeq r6, ip, ip, ror pc │ │ │ │ + ldrdeq r6, [ip], #-240 @ 0xffffff10 @ │ │ │ │ andeq r0, r0, r5, lsr r2 │ │ │ │ ldrb r0, [r0, #124] @ 0x7c │ │ │ │ bx lr │ │ │ │ strb r1, [r0, #124] @ 0x7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -224092,17 +224092,17 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #136] @ 0x88 │ │ │ │ mov r4, r0 │ │ │ │ bic r3, r3, #1 │ │ │ │ str r3, [r0, #136] @ 0x88 │ │ │ │ - bl 7377d8 │ │ │ │ + bl 7377a8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730b30 │ │ │ │ + bl 730b00 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x009872f8 │ │ │ │ @@ -224147,26 +224147,26 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #60] @ 32395c │ │ │ │ mov ip, r2 │ │ │ │ mov r0, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r7, ip, r0 │ │ │ │ - addeq r9, r0, r8, lsl #20 │ │ │ │ - rsbeq r6, ip, ip, asr #31 │ │ │ │ + ldrdeq r6, [ip], #-240 @ 0xffffff10 @ │ │ │ │ + ldrdeq r9, [r0], r8 │ │ │ │ + @ instruction: 0x006c6f9c │ │ │ │ │ │ │ │ 00323960 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [r0, #96] @ 0x60 │ │ │ │ @@ -224280,17 +224280,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 323b34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #90 @ 0x5a │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - addeq r9, r0, r8, lsl r8 │ │ │ │ - rsbeq r6, ip, r0, ror #27 │ │ │ │ - rsbeq r6, ip, ip, lsr #28 │ │ │ │ + addeq r9, r0, r8, ror #15 │ │ │ │ + strheq r6, [ip], #-208 @ 0xffffff30 @ │ │ │ │ + strdeq r6, [ip], #-220 @ 0xffffff24 @ │ │ │ │ │ │ │ │ 00323b38 : │ │ │ │ ldr r3, [r1, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq 323b50 │ │ │ │ @@ -224353,15 +224353,15 @@ │ │ │ │ 00323c10 : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 323c28 │ │ │ │ bx r3 │ │ │ │ - b 70131c │ │ │ │ + b 7012ec │ │ │ │ │ │ │ │ 00323c2c : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 323c44 │ │ │ │ @@ -224379,24 +224379,24 @@ │ │ │ │ ldr r3, [pc, #48] @ 323c9c │ │ │ │ ldr r2, [pc, #48] @ 323ca0 │ │ │ │ ldr r1, [pc, #48] @ 323ca4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ - bl 759418 │ │ │ │ + bl 7593e8 │ │ │ │ ldr r1, [pc, #28] @ 323ca8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ mov r2, #1 │ │ │ │ - b 74bf20 │ │ │ │ + b 74bef0 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - strdeq r6, [ip], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r6, ip, r4, asr #25 │ │ │ │ addseq r0, r6, ip, lsr #21 │ │ │ │ │ │ │ │ 00323cac : │ │ │ │ ldr r3, [r0, #160] @ 0xa0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -224415,28 +224415,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #189 @ 0xbd │ │ │ │ str ip, [sp] │ │ │ │ bl 248828 │ │ │ │ - addeq r9, r0, r0, asr #12 │ │ │ │ - rsbeq r6, ip, ip, lsl #25 │ │ │ │ - rsbeq r6, ip, r4, lsl #24 │ │ │ │ + addeq r9, r0, r0, lsl r6 │ │ │ │ + rsbeq r6, ip, ip, asr ip │ │ │ │ + ldrdeq r6, [ip], #-180 @ 0xffffff4c @ │ │ │ │ │ │ │ │ 00323d14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 719328 │ │ │ │ + bl 7192f8 │ │ │ │ str r0, [r4, #608] @ 0x260 │ │ │ │ pop {r4, lr} │ │ │ │ - b 754eac │ │ │ │ + b 754e7c │ │ │ │ │ │ │ │ 00323d38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #176] @ 323e00 │ │ │ │ @@ -224446,16 +224446,16 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 754374 │ │ │ │ - bl 74ce74 │ │ │ │ + bl 754344 │ │ │ │ + bl 74ce44 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 323dd8 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ cmp r2, #0 │ │ │ │ beq 323db8 │ │ │ │ @@ -224481,17 +224481,17 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r4, #712] @ 0x2c8 │ │ │ │ mov r3, r4 │ │ │ │ bl 5872c4 │ │ │ │ b 323d84 │ │ │ │ - ldrdeq r9, [r0], r8 │ │ │ │ - rsbeq r3, fp, r4, asr #14 │ │ │ │ - rsbseq r0, r5, ip, ror #24 │ │ │ │ + addeq r9, r0, r8, lsr #11 │ │ │ │ + rsbeq r3, fp, r4, lsl r7 │ │ │ │ + rsbseq r0, r5, ip, lsr ip │ │ │ │ strdeq r2, [sl], r4 │ │ │ │ │ │ │ │ 00323e10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -224511,16 +224511,16 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754374 │ │ │ │ - bl 74ce74 │ │ │ │ + bl 754344 │ │ │ │ + bl 74ce44 │ │ │ │ cmp r0, #0 │ │ │ │ beq 323ea0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -224529,93 +224529,93 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #28] @ 323ec4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 5875b0 │ │ │ │ - ldrdeq r9, [r0], r8 │ │ │ │ - rsbeq r3, fp, ip, asr #12 │ │ │ │ - rsbseq r0, r5, ip, ror #22 │ │ │ │ + addeq r9, r0, r8, lsr #9 │ │ │ │ + rsbeq r3, fp, ip, lsl r6 │ │ │ │ + rsbseq r0, r5, ip, lsr fp │ │ │ │ addeq r2, sl, r8, lsr r1 │ │ │ │ ldr r0, [pc, #4] @ 323ed4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ @ instruction: 0x008a21bc │ │ │ │ │ │ │ │ 00323ed8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr ip, [pc, #56] @ 323f3c │ │ │ │ ldr r2, [pc, #56] @ 323f40 │ │ │ │ ldr r1, [pc, #56] @ 323f44 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - addeq r9, r0, r8, ror r4 │ │ │ │ - rsbeq r6, ip, ip, lsl fp │ │ │ │ - rsbeq r6, ip, r8, lsr fp │ │ │ │ + addeq r9, r0, r8, asr #8 │ │ │ │ + rsbeq r6, ip, ip, ror #21 │ │ │ │ + rsbeq r6, ip, r8, lsl #22 │ │ │ │ │ │ │ │ 00323f48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #120] @ 323fd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r2 │ │ │ │ - bl 754324 │ │ │ │ + bl 7542f4 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 323fbc │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr r3, [pc, #84] @ 323fdc │ │ │ │ ldr r2, [pc, #84] @ 323fe0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq r6, ip, r8, ror #21 │ │ │ │ - strdeq r9, [r0], r8 │ │ │ │ - @ instruction: 0x006c6a94 │ │ │ │ + strheq r6, [ip], #-168 @ 0xffffff58 @ │ │ │ │ + addeq r9, r0, r8, asr #7 │ │ │ │ + rsbeq r6, ip, r4, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -224676,15 +224676,15 @@ │ │ │ │ cmpne r3, #0 │ │ │ │ bne 324188 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, r5 │ │ │ │ ldmib r0, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 75024c │ │ │ │ + bl 75021c │ │ │ │ cmp r7, #0 │ │ │ │ str r0, [r6, #4] │ │ │ │ beq 32417c │ │ │ │ ldr r4, [r6, #8] │ │ │ │ add r3, r9, r4 │ │ │ │ cmp r4, r3 │ │ │ │ bge 324158 │ │ │ │ @@ -224696,15 +224696,15 @@ │ │ │ │ bl 248888 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, r4, lsl #2] │ │ │ │ add r4, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 757ec4 │ │ │ │ + bl 757e94 │ │ │ │ mov r0, r5 │ │ │ │ bl 248b1c │ │ │ │ ldr r3, [r6, #8] │ │ │ │ add r3, r9, r3 │ │ │ │ cmp r3, r4 │ │ │ │ bgt 324114 │ │ │ │ str r3, [r6, #8] │ │ │ │ @@ -224724,19 +224724,19 @@ │ │ │ │ ldr r0, [pc, #36] @ 3241bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - strheq r6, [ip], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r6, ip, ip, lsl #18 │ │ │ │ - addeq r9, r0, r8, lsl #4 │ │ │ │ - rsbeq r6, ip, r4, asr #17 │ │ │ │ - rsbeq r6, ip, r0, lsl #18 │ │ │ │ + rsbeq r6, ip, r0, lsl #19 │ │ │ │ + ldrdeq r6, [ip], #-140 @ 0xffffff74 @ │ │ │ │ + ldrdeq r9, [r0], r8 │ │ │ │ + @ instruction: 0x006c6894 │ │ │ │ + ldrdeq r6, [ip], #-128 @ 0xffffff80 @ │ │ │ │ │ │ │ │ 003241c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -224802,15 +224802,15 @@ │ │ │ │ str r9, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ add r4, r4, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 757ef0 │ │ │ │ + bl 757ec0 │ │ │ │ mov r0, sl │ │ │ │ bl 248b1c │ │ │ │ cmp r7, r4 │ │ │ │ bne 32429c │ │ │ │ ldr r3, [r6, #12] │ │ │ │ add r3, r3, r7 │ │ │ │ str r3, [r6, #12] │ │ │ │ @@ -224833,22 +224833,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq r6, r8, r4, ror #17 │ │ │ │ - rsbeq r6, ip, r0, ror r8 │ │ │ │ + rsbeq r6, ip, r0, asr #16 │ │ │ │ andeq r4, r0, r0, asr #30 │ │ │ │ - rsbeq r6, ip, r8, lsr r8 │ │ │ │ - ldrdeq r1, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r6, ip, r8, lsr #15 │ │ │ │ - addeq r9, r0, r8, rrx │ │ │ │ - rsbeq r6, ip, r4, lsr #14 │ │ │ │ - rsbeq r6, ip, r0, lsr #15 │ │ │ │ + rsbeq r6, ip, r8, lsl #16 │ │ │ │ + rsbeq r1, sp, ip, lsr #11 │ │ │ │ + rsbeq r6, ip, r8, ror r7 │ │ │ │ + addeq r9, r0, r8, lsr r0 │ │ │ │ + strdeq r6, [ip], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r6, ip, r0, ror r7 │ │ │ │ │ │ │ │ 00324370 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ b 324208 │ │ │ │ │ │ │ │ 0032437c : │ │ │ │ @@ -224918,36 +224918,36 @@ │ │ │ │ beq 3244a4 │ │ │ │ ldr r3, [pc, #88] @ 3244cc │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 758298 │ │ │ │ + bl 758268 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 248b1c │ │ │ │ ldr r1, [pc, #48] @ 3244d0 │ │ │ │ add r1, pc, r1 │ │ │ │ b 324448 │ │ │ │ ldr r0, [pc, #40] @ 3244d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 74ddf4 │ │ │ │ + bl 74ddc4 │ │ │ │ ldr r1, [pc, #32] @ 3244d8 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757ec4 │ │ │ │ + bl 757e94 │ │ │ │ b 32446c │ │ │ │ addseq r6, r8, r4, ror #13 │ │ │ │ - strheq r6, [ip], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r6, ip, r0, lsl #13 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ + strdeq r6, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ rsbeq r6, ip, ip, lsr #12 │ │ │ │ - rsbeq r6, ip, ip, asr r6 │ │ │ │ - rsbeq r6, ip, r8, asr r6 │ │ │ │ + rsbeq r6, ip, r8, lsr #12 │ │ │ │ │ │ │ │ 003244dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -224956,29 +224956,29 @@ │ │ │ │ ldr r0, [pc, #72] @ 324548 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248888 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 758b94 │ │ │ │ + bl 758b64 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 248b1c │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #8] @ 32454c │ │ │ │ add r1, pc, r1 │ │ │ │ b 3244f8 │ │ │ │ - rsbeq r6, ip, r0, lsl #12 │ │ │ │ - rsbeq r6, ip, r8, lsl #11 │ │ │ │ + ldrdeq r6, [ip], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r6, ip, r8, asr r5 │ │ │ │ │ │ │ │ 00324550 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r9, r2, #0 │ │ │ │ @@ -224991,22 +224991,22 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248888 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758b94 │ │ │ │ + bl 758b64 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 3245b8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758298 │ │ │ │ + bl 758268 │ │ │ │ mov r0, r5 │ │ │ │ bl 248b1c │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ bl 32441c │ │ │ │ @@ -225016,16 +225016,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #8] @ 324600 │ │ │ │ add r1, pc, r1 │ │ │ │ b 324578 │ │ │ │ - rsbeq r6, ip, ip, ror r5 │ │ │ │ - ldrdeq r6, [ip], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r6, ip, ip, asr #10 │ │ │ │ + rsbeq r6, ip, r4, lsr #9 │ │ │ │ │ │ │ │ 00324604 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ b 32441c │ │ │ │ │ │ │ │ @@ -225055,15 +225055,15 @@ │ │ │ │ bl 248888 │ │ │ │ mov r2, r8 │ │ │ │ add r6, r6, #1 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 759c24 │ │ │ │ + bl 759bf4 │ │ │ │ mov r0, r4 │ │ │ │ bl 248b1c │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, r6 │ │ │ │ bgt 324658 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -225081,15 +225081,15 @@ │ │ │ │ bl 248888 │ │ │ │ mov r2, r8 │ │ │ │ add r6, r6, #1 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 759c24 │ │ │ │ + bl 759bf4 │ │ │ │ mov r0, r4 │ │ │ │ bl 248b1c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, r6 │ │ │ │ bgt 3246c0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -225111,42 +225111,42 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbeq r6, ip, r0, asr #8 │ │ │ │ - rsbeq r6, ip, ip, lsr #9 │ │ │ │ + rsbeq r6, ip, r0, lsl r4 │ │ │ │ + rsbeq r6, ip, ip, ror r4 │ │ │ │ + rsbeq r6, ip, r4, ror #7 │ │ │ │ rsbeq r6, ip, r4, lsl r4 │ │ │ │ - rsbeq r6, ip, r4, asr #8 │ │ │ │ ldr r0, [pc, #4] @ 324784 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq r1, sl, r0, asr #18 │ │ │ │ │ │ │ │ 00324788 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr ip, [pc, #96] @ 324814 │ │ │ │ ldr r2, [pc, #96] @ 324818 │ │ │ │ ldr r1, [pc, #96] @ 32481c │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3247f4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -225156,37 +225156,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r8, r0, ip, lsr ip │ │ │ │ - rsbeq r6, ip, r4, ror #6 │ │ │ │ - rsbeq r6, ip, r8, ror r3 │ │ │ │ + addeq r8, r0, ip, lsl #24 │ │ │ │ + rsbeq r6, ip, r4, lsr r3 │ │ │ │ + rsbeq r6, ip, r8, asr #6 │ │ │ │ │ │ │ │ 00324820 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr ip, [pc, #96] @ 3248ac │ │ │ │ ldr r2, [pc, #96] @ 3248b0 │ │ │ │ ldr r1, [pc, #96] @ 3248b4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32488c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -225196,37 +225196,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r8, r0, r4, lsr #23 │ │ │ │ - rsbeq r6, ip, ip, asr #5 │ │ │ │ - rsbeq r6, ip, r0, ror #5 │ │ │ │ + addeq r8, r0, r4, ror fp │ │ │ │ + @ instruction: 0x006c629c │ │ │ │ + strheq r6, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ │ │ │ │ 003248b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr ip, [pc, #96] @ 324944 │ │ │ │ ldr r2, [pc, #96] @ 324948 │ │ │ │ ldr r1, [pc, #96] @ 32494c │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ beq 324924 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -225236,37 +225236,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r8, r0, ip, lsl #22 │ │ │ │ - rsbeq r6, ip, r4, lsr r2 │ │ │ │ - rsbeq r6, ip, r8, asr #4 │ │ │ │ + ldrdeq r8, [r0], ip │ │ │ │ + rsbeq r6, ip, r4, lsl #4 │ │ │ │ + rsbeq r6, ip, r8, lsl r2 │ │ │ │ │ │ │ │ 00324950 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr ip, [pc, #96] @ 3249dc │ │ │ │ ldr r2, [pc, #96] @ 3249e0 │ │ │ │ ldr r1, [pc, #96] @ 3249e4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3249bc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -225276,17 +225276,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r8, r0, r4, ror sl │ │ │ │ - @ instruction: 0x006c619c │ │ │ │ - strheq r6, [ip], #-16 @ │ │ │ │ + addeq r8, r0, r4, asr #20 │ │ │ │ + rsbeq r6, ip, ip, ror #2 │ │ │ │ + rsbeq r6, ip, r0, lsl #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldr r5, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 324a80 │ │ │ │ lsr r4, r1, #1 │ │ │ │ add lr, r5, r4, lsl #4 │ │ │ │ @@ -225324,16 +225324,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 324aa0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq sl, [r5], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbseq sl, r5, r8, lsl #7 │ │ │ │ + rsbseq sl, r5, r0, lsl #7 │ │ │ │ + rsbseq sl, r5, r8, asr r3 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bcc 324acc │ │ │ │ movhi r0, #1 │ │ │ │ movls r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -225391,16 +225391,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 324bac │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sl, r5, r4, lsr #5 │ │ │ │ - rsbseq sl, r5, ip, ror r2 │ │ │ │ + rsbseq sl, r5, r4, ror r2 │ │ │ │ + rsbseq sl, r5, ip, asr #4 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr lr, [r1, #8] │ │ │ │ ldr ip, [r0, #8] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r3, [r1, #12] │ │ │ │ cmp ip, lr │ │ │ │ sbcs r1, r2, r3 │ │ │ │ @@ -225728,15 +225728,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 536e04 │ │ │ │ adceq r7, r5, r0, asr #16 │ │ │ │ addseq r5, r8, r0, asr #22 │ │ │ │ addseq r4, r9, r4, ror lr │ │ │ │ addseq r4, r9, r4, ror #27 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - rsbeq r5, ip, ip, ror sl │ │ │ │ + rsbeq r5, ip, ip, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ @@ -225758,22 +225758,22 @@ │ │ │ │ ldr r3, [pc, #156] @ 3251ec │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ str r3, [sp] │ │ │ │ - bl 707594 │ │ │ │ + bl 707564 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 70d5c8 │ │ │ │ + bl 70d598 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ bl 58e134 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 70d888 │ │ │ │ + bl 70d858 │ │ │ │ mov r5, r0 │ │ │ │ bl 563fb0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3251b4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ @@ -225874,15 +225874,15 @@ │ │ │ │ bne 325474 │ │ │ │ cmp ip, #0 │ │ │ │ beq 3252f0 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ cmp r5, #0 │ │ │ │ beq 3254cc │ │ │ │ mov r0, r5 │ │ │ │ - bl 70d888 │ │ │ │ + bl 70d858 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov r5, r0 │ │ │ │ bl 249644 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r4, #8] │ │ │ │ mov r1, r6 │ │ │ │ @@ -225891,15 +225891,15 @@ │ │ │ │ bl 24a694 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3254a8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldrd r0, [r4, #48] @ 0x30 │ │ │ │ - bl 71a4e0 │ │ │ │ + bl 71a4b0 │ │ │ │ ldr r3, [pc, #556] @ 3255b0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3252f0 │ │ │ │ ldr r3, [pc, #540] @ 3255b4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -225925,26 +225925,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd sl, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #404] @ 3255c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3252f0 │ │ │ │ ldr r2, [pc, #392] @ 3255c4 │ │ │ │ ldr r3, [pc, #360] @ 3255a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -225990,15 +225990,15 @@ │ │ │ │ ldr r9, [r4, #12] │ │ │ │ ldrd r2, [r4, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r9, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ mov r0, lr │ │ │ │ str r5, [sp, #20] │ │ │ │ - bl 71a134 │ │ │ │ + bl 71a104 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr ip, [r4, #8] │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ ldr r9, [r4, #24] │ │ │ │ adds r2, r3, r2 │ │ │ │ sub ip, ip, r3 │ │ │ │ @@ -226010,15 +226010,15 @@ │ │ │ │ add lr, sp, #16 │ │ │ │ stm lr, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 719d44 │ │ │ │ + bl 719d14 │ │ │ │ b 325360 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ bl 248b1c │ │ │ │ b 3254c0 │ │ │ │ mov r0, ip │ │ │ │ bl 248b1c │ │ │ │ b 32549c │ │ │ │ @@ -226026,28 +226026,28 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3252f0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00994bb8 │ │ │ │ addseq r5, r8, ip, asr r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r5, r8, r8, asr #16 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r5, ip, ip, asr #14 │ │ │ │ + rsbeq r5, ip, ip, lsl r7 │ │ │ │ addseq r5, r8, r0, ror #13 │ │ │ │ - rsbeq r5, ip, ip, lsr #12 │ │ │ │ + strdeq r5, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ │ │ │ │ 003255cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -226142,22 +226142,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #36] @ 325768 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq r7, r0, ip, asr #26 │ │ │ │ - rsbeq r5, ip, r8, lsl #10 │ │ │ │ - rsbeq r5, ip, r4, lsl #10 │ │ │ │ - rsbeq r5, ip, r8, lsl #10 │ │ │ │ - rsbeq r5, ip, r0, ror #10 │ │ │ │ - rsbeq r5, ip, ip, lsr #10 │ │ │ │ - strdeq r5, [ip], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r5, ip, r8, asr r5 │ │ │ │ + addeq r7, r0, ip, lsl sp │ │ │ │ + ldrdeq r5, [ip], #-72 @ 0xffffffb8 @ │ │ │ │ + ldrdeq r5, [ip], #-68 @ 0xffffffbc @ │ │ │ │ + ldrdeq r5, [ip], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r5, ip, r0, lsr r5 │ │ │ │ + strdeq r5, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r5, ip, r0, asr #9 │ │ │ │ + rsbeq r5, ip, r8, lsr #10 │ │ │ │ │ │ │ │ 0032576c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -226200,15 +226200,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #432] @ 3259d0 │ │ │ │ ldr r2, [pc, #432] @ 3259d4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ mov r0, r4 │ │ │ │ bl 249590 │ │ │ │ ldr r2, [pc, #408] @ 3259d8 │ │ │ │ ldr r3, [pc, #384] @ 3259c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -226233,15 +226233,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #372 @ 0x174 │ │ │ │ str r6, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 9977ec │ │ │ │ + bl 9977bc │ │ │ │ b 325830 │ │ │ │ ldrb r3, [r7, #2] │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne 325808 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ cmp r3, #70 @ 0x46 │ │ │ │ bne 325808 │ │ │ │ @@ -226278,57 +226278,57 @@ │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #368 @ 0x170 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 9977ec │ │ │ │ + bl 9977bc │ │ │ │ b 325838 │ │ │ │ ldr r2, [pc, #128] @ 3259f4 │ │ │ │ ldr r3, [pc, #128] @ 3259f8 │ │ │ │ ldr r1, [pc, #128] @ 3259fc │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, r6} │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 325a00 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 325830 │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr ip, [pc, #96] @ 325a04 │ │ │ │ ldr r3, [pc, #96] @ 325a08 │ │ │ │ ldr r1, [pc, #96] @ 325a0c │ │ │ │ ldr r2, [pc, #96] @ 325a10 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ b 32589c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ umullseq r5, r8, r0, r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq r5, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ - strdeq r7, [r0], ip │ │ │ │ - rsbeq r5, ip, r0, lsl #9 │ │ │ │ + rsbeq r5, ip, ip, lsr #9 │ │ │ │ + addeq r7, r0, ip, asr #23 │ │ │ │ + rsbeq r5, ip, r0, asr r4 │ │ │ │ andeq r0, r0, fp, ror r1 │ │ │ │ @ instruction: 0x009852dc │ │ │ │ - rsbeq r5, ip, r8, asr #8 │ │ │ │ - addeq r7, r0, ip, lsl #23 │ │ │ │ - rsbeq r5, ip, r4, lsl r4 │ │ │ │ - rsbeq r5, ip, r0, lsl #7 │ │ │ │ - ldrdeq r7, [r0], r0 │ │ │ │ - rsbeq r5, ip, r8, asr r3 │ │ │ │ - rsbeq r5, ip, r4, lsl #7 │ │ │ │ - umulleq r7, r0, ip, sl │ │ │ │ - rsbeq r5, ip, ip, lsl r3 │ │ │ │ - andeq r0, r0, sl, lsl #3 │ │ │ │ + rsbeq r5, ip, r8, lsl r4 │ │ │ │ + addeq r7, r0, ip, asr fp │ │ │ │ + rsbeq r5, ip, r4, ror #7 │ │ │ │ + rsbeq r5, ip, r0, asr r3 │ │ │ │ + addeq r7, r0, r0, lsr #21 │ │ │ │ rsbeq r5, ip, r8, lsr #6 │ │ │ │ + rsbeq r5, ip, r4, asr r3 │ │ │ │ addeq r7, r0, ip, ror #20 │ │ │ │ - strdeq r5, [ip], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r5, ip, ip, ror #5 │ │ │ │ + andeq r0, r0, sl, lsl #3 │ │ │ │ + strdeq r5, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ + addeq r7, r0, ip, lsr sl │ │ │ │ + rsbeq r5, ip, r4, asr #5 │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ │ │ │ │ 00325a14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -226465,21 +226465,21 @@ │ │ │ │ mov r0, #1 │ │ │ │ bl 24a934 <__printf_chk@plt> │ │ │ │ b 325be8 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r5, r8, r8, ror #1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xfffff164 │ │ │ │ - rsbeq sl, fp, r0, lsl #1 │ │ │ │ + rsbeq sl, fp, r0, asr r0 │ │ │ │ @ instruction: 0xfffff208 │ │ │ │ addseq r4, r8, r4, lsr #31 │ │ │ │ - @ instruction: 0x006c5190 │ │ │ │ - rsbeq r5, ip, ip, lsl r1 │ │ │ │ - rsbeq r5, ip, r8, asr #2 │ │ │ │ - rsbeq r5, ip, r4, lsl #2 │ │ │ │ + rsbeq r5, ip, r0, ror #2 │ │ │ │ + rsbeq r5, ip, ip, ror #1 │ │ │ │ + rsbeq r5, ip, r8, lsl r1 │ │ │ │ + ldrdeq r5, [ip], #-4 @ │ │ │ │ │ │ │ │ 00325c64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -226571,15 +226571,15 @@ │ │ │ │ b 325d3c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ umullseq r4, r8, r8, lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, r8, r4, asr lr │ │ │ │ addseq r4, r8, r8, asr #27 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r4, ip, r8, ror #31 │ │ │ │ + strheq r4, [ip], #-248 @ 0xffffff08 @ │ │ │ │ │ │ │ │ 00325dec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #536] @ 32601c │ │ │ │ @@ -226718,19 +226718,19 @@ │ │ │ │ bl 248b1c │ │ │ │ b 325fbc │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r8, r8, lsl sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, r8, r0, lsl #26 │ │ │ │ addseq r4, r8, ip, asr #25 │ │ │ │ - ldrdeq r4, [ip], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r4, ip, r8, lsr #29 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r4, ip, r8, ror lr │ │ │ │ - rsbeq r4, ip, r4, lsl lr │ │ │ │ rsbeq r4, ip, r8, asr #28 │ │ │ │ + rsbeq r4, ip, r4, ror #27 │ │ │ │ + rsbeq r4, ip, r8, lsl lr │ │ │ │ │ │ │ │ 00326040 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3856] @ 0xf10 │ │ │ │ mov r7, r2 │ │ │ │ @@ -226748,26 +226748,26 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [pc, #840] @ 3263d4 │ │ │ │ ldr sl, [sp, #248] @ 0xf8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r9, [sp, #252] @ 0xfc │ │ │ │ mov r5, r0 │ │ │ │ - bl 74dd94 │ │ │ │ - bl 754878 │ │ │ │ + bl 74dd64 │ │ │ │ + bl 754848 │ │ │ │ ldr r3, [pc, #812] @ 3263d8 │ │ │ │ ldr r2, [pc, #812] @ 3263dc │ │ │ │ ldr r1, [pc, #812] @ 3263e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #100 @ 0x64 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ @@ -226955,28 +226955,28 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 325230 │ │ │ │ b 326384 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00984ab4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umullseq r4, r8, r0, sl │ │ │ │ - addeq r7, r0, ip, ror #6 │ │ │ │ - ldrdeq r1, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq fp, r3, r4, lsr #3 │ │ │ │ + addeq r7, r0, ip, lsr r3 │ │ │ │ + rsbeq r1, fp, r8, lsr #7 │ │ │ │ + rsbseq fp, r3, r4, ror r1 │ │ │ │ adceq r6, r5, r4, ror r6 │ │ │ │ - rsbseq r7, r6, r8, ror #28 │ │ │ │ - ldrdeq r4, [ip], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r7, r6, r8, lsr lr │ │ │ │ + rsbeq r4, ip, r8, lsr #25 │ │ │ │ adceq r6, r5, r8, asr #11 │ │ │ │ - rsbeq r4, ip, r4, ror ip │ │ │ │ + rsbeq r4, ip, r4, asr #24 │ │ │ │ addseq r4, r8, r8, ror #16 │ │ │ │ adceq r6, r5, r8, lsl #10 │ │ │ │ - rsbeq r4, ip, ip, lsr #23 │ │ │ │ + rsbeq r4, ip, ip, ror fp │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r4, ip, r4, lsl #22 │ │ │ │ - rsbeq r4, ip, ip, lsl fp │ │ │ │ + ldrdeq r4, [ip], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r4, ip, ip, ror #21 │ │ │ │ │ │ │ │ 00326410 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -227055,15 +227055,15 @@ │ │ │ │ bl 24adf0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 249590 │ │ │ │ cmp r4, #0 │ │ │ │ blt 3265a0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 707f44 │ │ │ │ + bl 707f14 │ │ │ │ asr r3, r4, #31 │ │ │ │ cmp r0, r4 │ │ │ │ sbcs r1, r1, r3 │ │ │ │ bcc 3265a0 │ │ │ │ cmp r4, #0 │ │ │ │ bne 3265d4 │ │ │ │ mov r0, r4 │ │ │ │ @@ -227082,15 +227082,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 70a37c │ │ │ │ + bl 70a34c │ │ │ │ cmp r0, #0 │ │ │ │ beq 326518 │ │ │ │ b 3265a0 │ │ │ │ mov r1, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r7 │ │ │ │ @@ -227185,25 +227185,25 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r8, [sp, #196] @ 0xc4 │ │ │ │ mov r7, r0 │ │ │ │ ldr sl, [sp, #184] @ 0xb8 │ │ │ │ ldrb fp, [sp, #200] @ 0xc8 │ │ │ │ - bl 74dd94 │ │ │ │ - bl 754878 │ │ │ │ + bl 74dd64 │ │ │ │ + bl 754848 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #464] @ 326934 │ │ │ │ ldr r1, [pc, #464] @ 326938 │ │ │ │ add r3, r9, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ bl 248810 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 24ae38 │ │ │ │ ldrd r2, [sp, #176] @ 0xb0 │ │ │ │ @@ -227305,25 +227305,25 @@ │ │ │ │ add r3, r9, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248828 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r8, r8, lsl #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r6, r0, r4, asr #25 │ │ │ │ - rsbeq r0, fp, r8, lsr #26 │ │ │ │ - ldrsheq sl, [r3], #-164 @ 0xffffff5c @ │ │ │ │ + umulleq r6, r0, r4, ip │ │ │ │ + strdeq r0, [fp], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq sl, r3, r4, asr #21 │ │ │ │ adceq r6, r5, ip, lsl r0 │ │ │ │ - strdeq r4, [ip], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r4, ip, r0, asr #13 │ │ │ │ umlaleq r5, r5, ip, pc @ │ │ │ │ addseq r4, r8, r8, lsl #5 │ │ │ │ - rsbeq r4, ip, ip, lsl #12 │ │ │ │ + ldrdeq r4, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ adceq r5, r5, ip, lsr #30 │ │ │ │ - strdeq r4, [ip], #-80 @ 0xffffffb0 @ │ │ │ │ - @ instruction: 0x006c4398 │ │ │ │ + rsbeq r4, ip, r0, asr #11 │ │ │ │ + rsbeq r4, ip, r8, ror #6 │ │ │ │ andeq r0, r0, pc, ror #8 │ │ │ │ │ │ │ │ 00326960 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -227362,15 +227362,15 @@ │ │ │ │ add sp, sp, #32 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrsheq r6, [r0], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r6, r0, r8, asr #13 │ │ │ │ │ │ │ │ 00326a10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -227891,20 +227891,20 @@ │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r8, ip, lsr sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r3, r8, r4, ror #25 │ │ │ │ addseq r3, r8, r4, lsr #25 │ │ │ │ ldrpl r0, [r9], -r7, lsr #10 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r3, ip, r4, lsl #31 │ │ │ │ - rsbeq r3, ip, r8, ror pc │ │ │ │ - rsbeq r3, ip, r4, lsl #29 │ │ │ │ - rsbeq r3, ip, r4, lsl #28 │ │ │ │ + rsbeq r3, ip, r4, asr pc │ │ │ │ + rsbeq r3, ip, r8, asr #30 │ │ │ │ + rsbeq r3, ip, r4, asr lr │ │ │ │ + ldrdeq r3, [ip], #-212 @ 0xffffff2c @ │ │ │ │ strbeq r0, [r0], #-128 @ 0xffffff80 │ │ │ │ - rsbeq r3, ip, r4, lsr #26 │ │ │ │ + strdeq r3, [ip], #-196 @ 0xffffff3c @ │ │ │ │ │ │ │ │ 00327260 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -228683,15 +228683,15 @@ │ │ │ │ str r7, [sp, #16] │ │ │ │ strb r4, [sp, #172] @ 0xac │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ - bl 719a68 │ │ │ │ + bl 719a38 │ │ │ │ cmp r0, #0 │ │ │ │ bne 328290 │ │ │ │ cmp r7, fp │ │ │ │ bcc 328240 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ @@ -228902,20 +228902,20 @@ │ │ │ │ add r7, r7, r3 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ cmp fp, r3 │ │ │ │ beq 327eec │ │ │ │ ldr r0, [r7] │ │ │ │ mov r1, sl │ │ │ │ add r0, r5, r0 │ │ │ │ - bl 9d4984 │ │ │ │ + bl 9d4954 │ │ │ │ mov r1, sl │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7, #4] │ │ │ │ add r0, r5, r0 │ │ │ │ - bl 9d4984 │ │ │ │ + bl 9d4954 │ │ │ │ add r3, r4, r0 │ │ │ │ mul r3, sl, r3 │ │ │ │ add r3, r3, #12 │ │ │ │ cmp r8, r3 │ │ │ │ bcs 3281c8 │ │ │ │ b 327f00 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -228942,15 +228942,15 @@ │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ sub r7, fp, r7 │ │ │ │ adc r3, r3, #0 │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ str r7, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 719d44 │ │ │ │ + bl 719d14 │ │ │ │ cmp r0, #0 │ │ │ │ beq 327e8c │ │ │ │ mvn fp, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ bl 24b0a8 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ bl 248b1c │ │ │ │ @@ -229049,29 +229049,29 @@ │ │ │ │ addseq r3, r8, ip, asr #12 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r3, r8, r4, lsr #12 │ │ │ │ umullseq r3, r8, r0, r5 │ │ │ │ @ instruction: 0xffffd1a8 │ │ │ │ @ instruction: 0xffffd090 │ │ │ │ andeq r4, r0, r4, lsl #5 │ │ │ │ - rsbeq r3, ip, ip, lsr #10 │ │ │ │ - ldrdeq r3, [ip], #-68 @ 0xffffffbc @ │ │ │ │ - strdeq r5, [r0], r0 │ │ │ │ - strdeq r3, [ip], #-4 @ │ │ │ │ - rsbeq r3, ip, r0, lsr r1 │ │ │ │ + strdeq r3, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r3, ip, r4, lsr #9 │ │ │ │ + addeq r5, r0, r0, asr #9 │ │ │ │ + rsbeq r3, ip, r4, asr #1 │ │ │ │ + rsbeq r3, ip, r0, lsl #2 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - strdeq r2, [ip], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r2, ip, r8, asr #15 │ │ │ │ bge fedd2f00 <__bss_end__@@Base+0xfe0205d0> │ │ │ │ bge fedd2f08 <__bss_end__@@Base+0xfe0205d8> │ │ │ │ - @ instruction: 0x008046b0 │ │ │ │ - strheq r2, [ip], #-36 @ 0xffffffdc @ │ │ │ │ - strdeq r2, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ + addeq r4, r0, r0, lsl #13 │ │ │ │ + rsbeq r2, ip, r4, lsl #5 │ │ │ │ + rsbeq r2, ip, r0, asr #5 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - ldrdeq r2, [ip], #-12 @ │ │ │ │ + rsbeq r2, ip, ip, lsr #1 │ │ │ │ @ instruction: 0xffffb790 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ beq 328600 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ cmp r2, #2 │ │ │ │ bne 328470 │ │ │ │ @@ -229553,15 +229553,15 @@ │ │ │ │ str r6, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ - bl 719a68 │ │ │ │ + bl 719a38 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3291f8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ sbcs r3, sl, r3 │ │ │ │ bcc 329198 │ │ │ │ @@ -229878,23 +229878,23 @@ │ │ │ │ cmpeq r2, r3 │ │ │ │ beq 328c9c │ │ │ │ ldr r0, [r6] │ │ │ │ mov r2, sl │ │ │ │ adds r0, r0, r7 │ │ │ │ mov r3, r9 │ │ │ │ adc r1, r8, #0 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ mov r4, r1 │ │ │ │ adds r0, r0, r7 │ │ │ │ adc r1, r8, #0 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ adds r0, r5, r0 │ │ │ │ mul r3, r0, r9 │ │ │ │ adc r4, r4, r1 │ │ │ │ umull r1, ip, r0, sl │ │ │ │ mla r3, sl, r4, r3 │ │ │ │ adds r1, r1, #12 │ │ │ │ @@ -229928,15 +229928,15 @@ │ │ │ │ sbc lr, ip, sl │ │ │ │ add ip, sp, #16 │ │ │ │ stm ip, {r0, r1} │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ str lr, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 719d44 │ │ │ │ + bl 719d14 │ │ │ │ cmp r0, #0 │ │ │ │ beq 328c30 │ │ │ │ mvn fp, #0 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ bl 24b0a8 │ │ │ │ ldr r0, [sp, #132] @ 0x84 │ │ │ │ bl 248b1c │ │ │ │ @@ -230322,19 +230322,19 @@ │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 24a400 │ │ │ │ mvn fp, #0 │ │ │ │ b 327584 │ │ │ │ @ instruction: 0xffffb64c │ │ │ │ andeq r4, r0, r4, lsl #5 │ │ │ │ andeq fp, r0, fp, lsr #21 │ │ │ │ - addeq r3, r0, r0, lsr #25 │ │ │ │ - rsbeq r1, ip, r0, lsr #17 │ │ │ │ + addeq r3, r0, r0, ror ip │ │ │ │ + rsbeq r1, ip, r0, ror r8 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ - addeq r3, r0, r0, asr #24 │ │ │ │ - rsbeq r1, ip, ip, lsr r8 │ │ │ │ + addeq r3, r0, r0, lsl ip │ │ │ │ + rsbeq r1, ip, ip, lsl #16 │ │ │ │ │ │ │ │ 00329828 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -230425,15 +230425,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r1, ip, r8, lsl r7 │ │ │ │ + rsbeq r1, ip, r8, ror #13 │ │ │ │ │ │ │ │ 0032999c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, r1 │ │ │ │ @@ -230451,15 +230451,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r1, ip, r0, asr #13 │ │ │ │ + @ instruction: 0x006c1690 │ │ │ │ │ │ │ │ 003299fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #616] @ 329c7c │ │ │ │ @@ -230492,29 +230492,29 @@ │ │ │ │ bne 329a64 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ cmp r1, #0 │ │ │ │ beq 329b48 │ │ │ │ ldrd r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 70e9d0 │ │ │ │ + bl 70e9a0 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ orr r3, r3, r0 │ │ │ │ orr r2, r2, r1 │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ moveq r3, #0 │ │ │ │ beq 329ac8 │ │ │ │ ldrb r3, [r0, #21] │ │ │ │ cmp r3, #0 │ │ │ │ ldrbne r3, [r0, #23] │ │ │ │ str r3, [r4, #28] │ │ │ │ - bl 707f24 │ │ │ │ + bl 707ef4 │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne 329a70 │ │ │ │ cmp r9, #0 │ │ │ │ bne 329c70 │ │ │ │ ldr r0, [pc, #412] @ 329c88 │ │ │ │ mov r1, #0 │ │ │ │ @@ -230543,15 +230543,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ cmp r5, #0 │ │ │ │ beq 329b60 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ cmp r2, r3 │ │ │ │ beq 329b70 │ │ │ │ - bl 719328 │ │ │ │ + bl 7192f8 │ │ │ │ mov r5, r4 │ │ │ │ mov r1, r0 │ │ │ │ b 329a88 │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ adds r2, r2, r1 │ │ │ │ @@ -230567,49 +230567,49 @@ │ │ │ │ beq 329c58 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 329c64 │ │ │ │ ldr r0, [pc, #216] @ 329c94 │ │ │ │ ldr r9, [pc, #216] @ 329c98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 997da0 │ │ │ │ + bl 997d70 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r5] │ │ │ │ adds ip, r3, r2 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ add r9, pc, r9 │ │ │ │ str ip, [sp] │ │ │ │ adc ip, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 997da0 │ │ │ │ + bl 997d70 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [r4] │ │ │ │ adds ip, r3, r2 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ adc ip, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 997da0 │ │ │ │ + bl 997d70 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ cmp r1, #0 │ │ │ │ movne r5, r4 │ │ │ │ movne r9, #1 │ │ │ │ bne 329a88 │ │ │ │ mov r9, #1 │ │ │ │ b 329b60 │ │ │ │ ldr r0, [pc, #96] @ 329c9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ ldr r0, [pc, #88] @ 329ca0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 997da0 │ │ │ │ + bl 997d70 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 329ba8 │ │ │ │ ldr r1, [pc, #68] @ 329ca4 │ │ │ │ add r1, pc, r1 │ │ │ │ b 329bb4 │ │ │ │ ldr r1, [pc, #60] @ 329ca8 │ │ │ │ @@ -230620,20 +230620,20 @@ │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r8, r4, lsl #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r0, r9, r8, lsr #8 │ │ │ │ @ instruction: 0xffffb7a8 │ │ │ │ adceq r2, r5, r4, lsl sp │ │ │ │ addseq r1, r8, ip │ │ │ │ - rsbeq r1, ip, r4, lsr r6 │ │ │ │ - rsbeq r1, ip, r8, asr r6 │ │ │ │ - rsbeq r1, ip, r4, ror #8 │ │ │ │ - rsbeq r1, ip, ip, ror r4 │ │ │ │ + rsbeq r1, ip, r4, lsl #12 │ │ │ │ + rsbeq r1, ip, r8, lsr #12 │ │ │ │ rsbeq r1, ip, r4, lsr r4 │ │ │ │ - rsbeq r1, ip, r8, lsr #8 │ │ │ │ + rsbeq r1, ip, ip, asr #8 │ │ │ │ + rsbeq r1, ip, r4, lsl #8 │ │ │ │ + strdeq r1, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ │ │ │ │ 00329cac : │ │ │ │ ldr r3, [pc, #16] @ 329cc4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -231100,15 +231100,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 329fd0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r0, r8, r8, asr #24 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq pc, r8, r8, asr #30 │ │ │ │ @ instruction: 0x00980bf0 │ │ │ │ - addeq r3, r0, r6, lsr #9 │ │ │ │ + addeq r3, r0, r6, ror r4 │ │ │ │ ldrdeq r5, [r0], -r8 │ │ │ │ addseq r0, r8, r4, lsr fp │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ │ │ │ │ 0032a3fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -231536,17 +231536,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 32aaa4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 32aaa8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - umulleq r2, r0, r8, r9 │ │ │ │ - rsbeq r0, ip, ip, asr #15 │ │ │ │ - rsbeq r0, ip, r0, ror #15 │ │ │ │ + addeq r2, r0, r8, ror #18 │ │ │ │ + @ instruction: 0x006c079c │ │ │ │ + strheq r0, [ip], #-112 @ 0xffffff90 @ │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ │ │ │ │ 0032aaac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -231592,15 +231592,15 @@ │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 99eb60 │ │ │ │ + bl 99eb30 │ │ │ │ add r9, sp, #48 @ 0x30 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ beq 32ac68 │ │ │ │ ldr r7, [r7, #16] │ │ │ │ @@ -231617,55 +231617,55 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ - bl 715a24 │ │ │ │ + bl 7159f4 │ │ │ │ cmp r0, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ beq 32ac0c │ │ │ │ ldr r1, [pc, #196] @ 32acb8 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 706574 │ │ │ │ + bl 706544 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ - bl 99eb60 │ │ │ │ + bl 99eb30 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov r6, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 32ac84 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ bne 32ab30 │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ str r5, [r6] │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 32ab30 │ │ │ │ strb r5, [r6, #4] │ │ │ │ ldr r3, [pc, #100] @ 32acbc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 9907ec │ │ │ │ + bl 9907bc │ │ │ │ b 32ab30 │ │ │ │ ldr r3, [pc, #80] @ 32acc0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ b 32ab90 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #56] @ 32acc4 │ │ │ │ ldr r1, [pc, #56] @ 32acc8 │ │ │ │ ldr r0, [pc, #56] @ 32accc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -231676,17 +231676,17 @@ │ │ │ │ addseq r0, r8, r0, asr r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x0097fff8 │ │ │ │ addseq pc, r7, r4, ror #31 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ andeq r1, r0, r4, asr #24 │ │ │ │ andeq r4, r0, ip, asr #32 │ │ │ │ - addeq r2, r0, ip, lsl #15 │ │ │ │ - strdeq r6, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r6, fp, r0, lsl r2 │ │ │ │ + addeq r2, r0, ip, asr r7 │ │ │ │ + rsbeq r6, fp, ip, asr #3 │ │ │ │ + rsbeq r6, fp, r0, ror #3 │ │ │ │ │ │ │ │ 0032acd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r0, [pc, #288] @ 32ae08 │ │ │ │ @@ -231702,15 +231702,15 @@ │ │ │ │ ldr r7, [pc, #256] @ 32ae10 │ │ │ │ ldr r8, [pc, #256] @ 32ae14 │ │ │ │ ldr r6, [pc, #256] @ 32ae18 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r6, pc, r6 │ │ │ │ b 32ad50 │ │ │ │ - bl 707fc4 │ │ │ │ + bl 707f94 │ │ │ │ ldr ip, [r4] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2492c0 │ │ │ │ @@ -231730,15 +231730,15 @@ │ │ │ │ ldr r2, [r4, #32] │ │ │ │ stm sp, {ip, lr} │ │ │ │ bl 2492c0 │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne 32ad50 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97e590 │ │ │ │ + bl 97e560 │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 32adb0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 2486c0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -231759,21 +231759,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r1, lr} │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp] │ │ │ │ bl 2492c0 │ │ │ │ b 32ad44 │ │ │ │ - rsbseq r4, r5, r4, lsr #2 │ │ │ │ + ldrsheq r4, [r5], #-4 @ │ │ │ │ addseq pc, r8, r8, ror r1 @ │ │ │ │ - rsbeq r0, ip, ip, lsr #11 │ │ │ │ rsbeq r0, ip, ip, ror r5 │ │ │ │ - rsbeq r0, ip, ip, asr r5 │ │ │ │ - rsbseq fp, r5, r8, ror #11 │ │ │ │ - rsbeq sl, sp, r0, ror #3 │ │ │ │ + rsbeq r0, ip, ip, asr #10 │ │ │ │ + rsbeq r0, ip, ip, lsr #10 │ │ │ │ + ldrheq fp, [r5], #-88 @ 0xffffffa8 @ │ │ │ │ + strheq sl, [sp], #-16 @ │ │ │ │ │ │ │ │ 0032ae24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -231843,40 +231843,40 @@ │ │ │ │ ldr r6, [pc, #120] @ 32afac │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ ldm r3, {r9, sl} │ │ │ │ - bl 72bb9c │ │ │ │ + bl 72bb6c │ │ │ │ mov r2, #32 │ │ │ │ asr r3, r0, #31 │ │ │ │ cmp sl, r3 │ │ │ │ cmpeq r9, r0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ moveq r2, #42 @ 0x2a │ │ │ │ ldrd r0, [r3] │ │ │ │ strd r0, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 32af3c │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 90ff50 │ │ │ │ - strheq r0, [ip], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq r0, ip, r0, asr #7 │ │ │ │ + b 90ff20 │ │ │ │ + rsbeq r0, ip, r4, lsl #7 │ │ │ │ + @ instruction: 0x006c0390 │ │ │ │ │ │ │ │ 0032afb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #708] @ 32b28c │ │ │ │ @@ -231914,15 +231914,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #576] @ 32b298 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ cmp r7, #0 │ │ │ │ beq 32b27c │ │ │ │ ldr r9, [pc, #556] @ 32b29c │ │ │ │ ldr r8, [pc, #556] @ 32b2a0 │ │ │ │ ldr sl, [pc, #556] @ 32b2a4 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -231956,129 +231956,129 @@ │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ beq 32b27c │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 32b13c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r1, [pc, #356] @ 32b2a8 │ │ │ │ ldr r4, [r3, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b088 │ │ │ │ ldr r1, [pc, #328] @ 32b2ac │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b094 │ │ │ │ ldr r1, [pc, #300] @ 32b2b0 │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldrb r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b0a0 │ │ │ │ ldr r1, [pc, #272] @ 32b2b4 │ │ │ │ ldrd r2, [r4, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldrb r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b0ac │ │ │ │ ldr r1, [pc, #244] @ 32b2b8 │ │ │ │ ldrd r2, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldrb r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b0b8 │ │ │ │ ldr r1, [pc, #216] @ 32b2bc │ │ │ │ ldrd r2, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldrb r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b0c4 │ │ │ │ ldr r1, [pc, #188] @ 32b2c0 │ │ │ │ ldrd r2, [r4, #88] @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldrb r3, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b0d0 │ │ │ │ ldr r1, [pc, #160] @ 32b2c4 │ │ │ │ ldrd r2, [r4, #104] @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldrb r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b0dc │ │ │ │ ldr r1, [pc, #132] @ 32b2c8 │ │ │ │ ldrd r2, [r4, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldrb r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b0e8 │ │ │ │ ldr r1, [pc, #104] @ 32b2cc │ │ │ │ ldrd r2, [r4, #136] @ 0x88 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ bne 32b0f4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9108a8 │ │ │ │ + bl 910878 │ │ │ │ b 32b00c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r7, r4, asr fp @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq pc, r7, r8, lsl #22 │ │ │ │ - strheq r0, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r0, ip, r8, lsr #5 │ │ │ │ - strheq r0, [ip], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r0, ip, r8, asr #5 │ │ │ │ - rsbeq r0, ip, r4, lsl r2 │ │ │ │ - rsbeq r0, ip, r0, lsl r2 │ │ │ │ - rsbeq r0, ip, r8, lsl #4 │ │ │ │ - rsbeq r0, ip, r0, lsl #4 │ │ │ │ - strdeq r0, [ip], #-24 @ 0xffffffe8 @ │ │ │ │ - strdeq r0, [ip], #-16 @ │ │ │ │ + rsbeq r0, ip, r0, lsl #5 │ │ │ │ + rsbeq r0, ip, r8, ror r2 │ │ │ │ + rsbeq r0, ip, r4, lsl #5 │ │ │ │ + @ instruction: 0x006c0298 │ │ │ │ rsbeq r0, ip, r4, ror #3 │ │ │ │ - ldrdeq r0, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ - ldrdeq r0, [ip], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r0, ip, ip, asr #3 │ │ │ │ + rsbeq r0, ip, r0, ror #3 │ │ │ │ + ldrdeq r0, [ip], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrdeq r0, [ip], #-16 @ │ │ │ │ + rsbeq r0, ip, r8, asr #3 │ │ │ │ + rsbeq r0, ip, r0, asr #3 │ │ │ │ + strheq r0, [ip], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r0, ip, ip, lsr #3 │ │ │ │ + rsbeq r0, ip, r4, lsr #3 │ │ │ │ + @ instruction: 0x006c019c │ │ │ │ │ │ │ │ 0032b2d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #664] @ 32b580 │ │ │ │ @@ -232112,101 +232112,101 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 32b47c │ │ │ │ ldr r2, [pc, #572] @ 32b59c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #568] @ 32b5a0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b4e4 │ │ │ │ ldr r2, [pc, #540] @ 32b5a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #536] @ 32b5a8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b4fc │ │ │ │ ldr r2, [pc, #508] @ 32b5ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #504] @ 32b5b0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #19] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b4f0 │ │ │ │ ldr r2, [pc, #476] @ 32b5b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #472] @ 32b5b8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 32b420 │ │ │ │ ldrb r3, [r3, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b508 │ │ │ │ ldr r2, [pc, #432] @ 32b5bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #428] @ 32b5c0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ mov r0, sl │ │ │ │ - bl 975730 │ │ │ │ + bl 975700 │ │ │ │ ldr r1, [pc, #400] @ 32b5c4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 975f10 │ │ │ │ + bl 975ee0 │ │ │ │ ldr r1, [pc, #372] @ 32b5c8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 248b1c │ │ │ │ mov r0, r6 │ │ │ │ - bl 976120 │ │ │ │ + bl 9760f0 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 32b514 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #0 │ │ │ │ - bl 97e44c │ │ │ │ + bl 97e41c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, fp │ │ │ │ add r2, r2, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 8c0e88 │ │ │ │ + bl 8c0e58 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 32b358 │ │ │ │ ldr r2, [pc, #236] @ 32b5cc │ │ │ │ add r2, pc, r2 │ │ │ │ b 32b360 │ │ │ │ @@ -232221,17 +232221,17 @@ │ │ │ │ b 32b3b0 │ │ │ │ ldr r2, [pc, #204] @ 32b5dc │ │ │ │ add r2, pc, r2 │ │ │ │ b 32b40c │ │ │ │ ldr r1, [pc, #196] @ 32b5e0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 910794 │ │ │ │ + bl 910764 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ bl 59fd68 │ │ │ │ ldr r2, [pc, #164] @ 32b5e4 │ │ │ │ ldr r3, [pc, #64] @ 32b584 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -232249,99 +232249,99 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r7, r4, lsr r8 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq pc, r7, r0, lsl #16 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - strdeq r0, [ip], #-12 @ │ │ │ │ - rsbeq r0, ip, ip, lsl #2 │ │ │ │ + rsbeq r0, ip, ip, asr #1 │ │ │ │ + ldrdeq r0, [ip], #-12 @ │ │ │ │ andeq r1, r0, r8, lsl #26 │ │ │ │ - rsbseq r6, r7, r8, lsr r6 │ │ │ │ - rsbeq r0, ip, r4, lsl #2 │ │ │ │ - rsbseq r6, r7, r0, lsl r6 │ │ │ │ - rsbeq r0, ip, ip, ror #1 │ │ │ │ - rsbseq r6, r7, r8, ror #11 │ │ │ │ - ldrdeq r0, [ip], #-0 @ │ │ │ │ - rsbseq r6, r7, r0, asr #11 │ │ │ │ - strheq r0, [ip], #-8 @ │ │ │ │ - rsbseq r6, r7, ip, lsl #11 │ │ │ │ - @ instruction: 0x006c0094 │ │ │ │ + rsbseq r6, r7, r8, lsl #12 │ │ │ │ + ldrdeq r0, [ip], #-4 @ │ │ │ │ + rsbseq r6, r7, r0, ror #11 │ │ │ │ + strheq r0, [ip], #-12 @ │ │ │ │ + ldrheq r6, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r0, ip, r0, lsr #1 │ │ │ │ + @ instruction: 0x00776590 │ │ │ │ rsbeq r0, ip, r8, lsl #1 │ │ │ │ - rsbeq r0, ip, r4, ror r0 │ │ │ │ - rsbeq r1, fp, ip, lsl r6 │ │ │ │ - rsbeq r1, fp, r0, lsl r6 │ │ │ │ - rsbeq r1, fp, r4, lsl #12 │ │ │ │ - strdeq r1, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r6, r7, ip, asr r5 │ │ │ │ + rsbeq r0, ip, r4, rrx │ │ │ │ + rsbeq r0, ip, r8, asr r0 │ │ │ │ + rsbeq r0, ip, r4, asr #32 │ │ │ │ rsbeq r1, fp, ip, ror #11 │ │ │ │ - rsbseq r6, fp, r0, ror #7 │ │ │ │ + rsbeq r1, fp, r0, ror #11 │ │ │ │ + ldrdeq r1, [fp], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r1, fp, r8, asr #11 │ │ │ │ + strheq r1, [fp], #-92 @ 0xffffffa4 @ │ │ │ │ + ldrheq r6, [fp], #-48 @ 0xffffffd0 @ │ │ │ │ @ instruction: 0x0097f5dc │ │ │ │ │ │ │ │ 0032b5e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 32d254 │ │ │ │ ldr r1, [pc, #112] @ 32b67c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b660 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 32b654 │ │ │ │ ldr r2, [pc, #72] @ 32b680 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #68] @ 32b684 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 91028c │ │ │ │ + b 91025c │ │ │ │ ldr r2, [pc, #44] @ 32b688 │ │ │ │ add r2, pc, r2 │ │ │ │ b 32b638 │ │ │ │ ldr r1, [pc, #36] @ 32b68c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 91028c │ │ │ │ - ldrdeq pc, [fp], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r3, fp, r8, asr r8 │ │ │ │ - rsbseq lr, r0, r0, lsl #22 │ │ │ │ - rsbseq r9, r8, ip, asr pc │ │ │ │ - rsbeq pc, fp, r4, lsl #29 │ │ │ │ + b 91025c │ │ │ │ + rsbeq pc, fp, r4, lsr #29 │ │ │ │ + rsbeq r3, fp, r8, lsr #16 │ │ │ │ + ldrsbeq lr, [r0], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r9, r8, ip, lsr #30 │ │ │ │ + rsbeq pc, fp, r4, asr lr @ │ │ │ │ │ │ │ │ 0032b690 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 32d2c0 │ │ │ │ ldr r1, [pc, #28] @ 32b6d0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9101d4 │ │ │ │ - @ instruction: 0x0070ea90 │ │ │ │ + b 9101a4 │ │ │ │ + rsbseq lr, r0, r0, ror #20 │ │ │ │ │ │ │ │ 0032b6d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #180] @ 32b7a0 │ │ │ │ @@ -232366,17 +232366,17 @@ │ │ │ │ ldrd r2, [r5] │ │ │ │ ldr r1, [pc, #108] @ 32b7a8 │ │ │ │ lsr r2, r2, #20 │ │ │ │ orr r2, r2, r3, lsl #12 │ │ │ │ mov r0, r4 │ │ │ │ asr r3, r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ mov r0, r5 │ │ │ │ - bl 910904 │ │ │ │ + bl 9108d4 │ │ │ │ ldr r2, [pc, #76] @ 32b7ac │ │ │ │ ldr r3, [pc, #64] @ 32b7a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -232389,15 +232389,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r7, r0, lsr r4 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strheq pc, [fp], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq pc, fp, r4, lsl #27 │ │ │ │ @ instruction: 0x0097f3bc │ │ │ │ │ │ │ │ 0032b7b0 : │ │ │ │ mov r0, #0 │ │ │ │ b 32d320 │ │ │ │ │ │ │ │ 0032b7b8 : │ │ │ │ @@ -232418,31 +232418,31 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 980724 │ │ │ │ + bl 9806f4 │ │ │ │ ldr r1, [pc, #232] @ 32b8f8 │ │ │ │ mov r9, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 98091c │ │ │ │ + bl 9808ec │ │ │ │ ldr r1, [pc, #212] @ 32b8fc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980724 │ │ │ │ + bl 9806f4 │ │ │ │ str r9, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r4, r1 │ │ │ │ - bl 72bb9c │ │ │ │ + bl 72bb6c │ │ │ │ subs ip, r0, #0 │ │ │ │ blt 32b8d4 │ │ │ │ str ip, [sp, #8] │ │ │ │ asr ip, ip, #31 │ │ │ │ str ip, [sp, #12] │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #16] │ │ │ │ @@ -232473,24 +232473,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #40] @ 32b904 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ b 32b890 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r7, r4, asr #6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq pc, r4, r4, lsr #11 │ │ │ │ - ldrsheq lr, [r1], #-128 @ 0xffffff80 @ │ │ │ │ - rsbseq r3, r3, r8, asr #7 │ │ │ │ + rsbseq pc, r4, r4, ror r5 @ │ │ │ │ + rsbseq lr, r1, r0, asr #17 │ │ │ │ + @ instruction: 0x00733398 │ │ │ │ addseq pc, r7, r4, lsl #5 │ │ │ │ - rsbeq pc, fp, r8, lsr ip @ │ │ │ │ + rsbeq pc, fp, r8, lsl #24 │ │ │ │ │ │ │ │ 0032b908 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #200] @ 32b9e8 │ │ │ │ @@ -232502,25 +232502,25 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 980724 │ │ │ │ + bl 9806f4 │ │ │ │ ldr r1, [pc, #156] @ 32b9f4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 98091c │ │ │ │ + bl 9808ec │ │ │ │ ldr r1, [pc, #140] @ 32b9f8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980724 │ │ │ │ + bl 9806f4 │ │ │ │ add ip, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 538b08 │ │ │ │ @@ -232543,17 +232543,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0097f1fc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq pc, r4, ip, asr r4 @ │ │ │ │ - rsbseq lr, r1, ip, lsr #15 │ │ │ │ - rsbseq r3, r3, r4, lsl #5 │ │ │ │ + rsbseq pc, r4, ip, lsr #8 │ │ │ │ + rsbseq lr, r1, ip, ror r7 │ │ │ │ + rsbseq r3, r3, r4, asr r2 │ │ │ │ addseq pc, r7, r4, ror r1 @ │ │ │ │ │ │ │ │ 0032ba00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -232652,15 +232652,15 @@ │ │ │ │ ldr r1, [pc, #132] @ 32bbfc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 980724 │ │ │ │ + bl 9806f4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ str r3, [sp] │ │ │ │ bl 5358f8 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 59fd68 │ │ │ │ @@ -232680,15 +232680,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0097efb0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r5, r3, ip, ror #15 │ │ │ │ + ldrheq r5, [r3], #-124 @ 0xffffff84 @ │ │ │ │ addseq lr, r7, r8, ror #30 │ │ │ │ │ │ │ │ 0032bc04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -232726,71 +232726,71 @@ │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r2, [pc, #1076] @ 32c0d4 │ │ │ │ ldr fp, [r3, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ - bl 975730 │ │ │ │ + bl 975700 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 32c074 │ │ │ │ ldr r1, [pc, #1040] @ 32c0d8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r1, [pc, #1028] @ 32c0dc │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r1, [pc, #1012] @ 32c0e0 │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r1, [pc, #996] @ 32c0e4 │ │ │ │ ldrd r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r1, [pc, #980] @ 32c0e8 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r1, [pc, #964] @ 32c0ec │ │ │ │ ldr r2, [fp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldrb r3, [fp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 32c038 │ │ │ │ ldr r2, [pc, #936] @ 32c0f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #932] @ 32c0f4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldrb r3, [fp, #45] @ 0x2d │ │ │ │ cmp r3, #0 │ │ │ │ beq 32c02c │ │ │ │ ldr r2, [pc, #908] @ 32c0f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #904] @ 32c0fc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 32bc74 │ │ │ │ mov r0, r8 │ │ │ │ - bl 910f20 │ │ │ │ + bl 910ef0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 59fd68 │ │ │ │ ldr r2, [pc, #860] @ 32c100 │ │ │ │ ldr r3, [pc, #792] @ 32c0c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -232809,166 +232809,166 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [pc, #748] @ 32c0d4 │ │ │ │ mov r1, #5 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 975730 │ │ │ │ + bl 975700 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 32c05c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldrb r3, [fp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 32c044 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r2, [fp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 32bd7c │ │ │ │ ldr r1, [pc, #700] @ 32c104 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ b 32bd7c │ │ │ │ ldr r2, [pc, #632] @ 32c0d4 │ │ │ │ mov r1, #3 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 975730 │ │ │ │ + bl 975700 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 32c068 │ │ │ │ ldr r1, [pc, #640] @ 32c108 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r1, [pc, #628] @ 32c10c │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r1, [pc, #612] @ 32c110 │ │ │ │ ldrd r2, [fp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r1, [pc, #596] @ 32c114 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r1, [pc, #580] @ 32c118 │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r1, [pc, #564] @ 32c11c │ │ │ │ ldrd r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r1, [pc, #548] @ 32c120 │ │ │ │ ldrd r2, [fp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r1, [pc, #532] @ 32c124 │ │ │ │ ldr r2, [fp, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ b 32bd7c │ │ │ │ ldr r2, [pc, #428] @ 32c0d4 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 975730 │ │ │ │ + bl 975700 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 32c080 │ │ │ │ ldr r1, [pc, #468] @ 32c128 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r1, [pc, #456] @ 32c12c │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r1, [pc, #440] @ 32c130 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r1, [pc, #424] @ 32c134 │ │ │ │ ldr r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ b 32bd7c │ │ │ │ ldr r2, [pc, #304] @ 32c0d4 │ │ │ │ mov r1, #4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 975730 │ │ │ │ + bl 975700 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 32c08c │ │ │ │ ldr r1, [pc, #360] @ 32c138 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r1, [pc, #348] @ 32c13c │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r1, [pc, #332] @ 32c140 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r1, [pc, #316] @ 32c144 │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r1, [pc, #300] @ 32c148 │ │ │ │ ldr r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ b 32bd7c │ │ │ │ ldr r2, [pc, #280] @ 32c14c │ │ │ │ add r2, pc, r2 │ │ │ │ b 32bd6c │ │ │ │ ldr r2, [pc, #272] @ 32c150 │ │ │ │ add r2, pc, r2 │ │ │ │ b 32bd48 │ │ │ │ ldr r1, [pc, #264] @ 32c154 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ b 32be24 │ │ │ │ ldr r3, [pc, #244] @ 32c158 │ │ │ │ add r3, pc, r3 │ │ │ │ b 32be0c │ │ │ │ ldr r3, [pc, #236] @ 32c15c │ │ │ │ add r3, pc, r3 │ │ │ │ b 32be80 │ │ │ │ @@ -232989,57 +232989,57 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ addseq lr, r7, r0, lsl #30 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x0097eed0 │ │ │ │ - addeq r1, r0, ip, lsr r8 │ │ │ │ - rsbeq pc, fp, r0, asr #17 │ │ │ │ - rsbeq pc, fp, r8, ror r9 @ │ │ │ │ + addeq r1, r0, ip, lsl #16 │ │ │ │ + @ instruction: 0x006bf890 │ │ │ │ + rsbeq pc, fp, r8, asr #18 │ │ │ │ andeq r3, r0, ip, ror #23 │ │ │ │ - rsbeq pc, fp, r0, ror #16 │ │ │ │ - rsbeq pc, fp, ip, ror #16 │ │ │ │ - rsbeq pc, fp, r8, ror #16 │ │ │ │ - rsbeq pc, fp, r4, ror #16 │ │ │ │ - rsbeq pc, fp, r0, ror #16 │ │ │ │ - rsbeq pc, fp, ip, asr r8 @ │ │ │ │ - rsbseq r5, r7, r0, asr ip │ │ │ │ - rsbeq pc, fp, r4, asr #16 │ │ │ │ - rsbseq r5, r7, ip, lsr #24 │ │ │ │ + rsbeq pc, fp, r0, lsr r8 @ │ │ │ │ + rsbeq pc, fp, ip, lsr r8 @ │ │ │ │ + rsbeq pc, fp, r8, lsr r8 @ │ │ │ │ rsbeq pc, fp, r4, lsr r8 @ │ │ │ │ + rsbeq pc, fp, r0, lsr r8 @ │ │ │ │ + rsbeq pc, fp, ip, lsr #16 │ │ │ │ + rsbseq r5, r7, r0, lsr #24 │ │ │ │ + rsbeq pc, fp, r4, lsl r8 @ │ │ │ │ + ldrsheq r5, [r7], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq pc, fp, r4, lsl #16 │ │ │ │ addseq lr, r7, r8, ror sp │ │ │ │ - rsbeq pc, fp, ip, lsr r7 @ │ │ │ │ - rsbeq pc, fp, r0, lsr #13 │ │ │ │ - rsbeq pc, fp, r4, lsr #14 │ │ │ │ - strheq pc, [fp], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq pc, fp, r0, lsl r7 @ │ │ │ │ - rsbeq pc, fp, r0, lsr #13 │ │ │ │ - rsbeq pc, fp, r0, lsl #14 │ │ │ │ - rsbeq pc, fp, r0, lsl #14 │ │ │ │ - rsbeq pc, fp, r4, ror r6 @ │ │ │ │ - ldrdeq pc, [fp], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq pc, fp, r8, asr r6 @ │ │ │ │ - strdeq pc, [fp], #-92 @ 0xffffffa4 @ │ │ │ │ - strdeq pc, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq pc, fp, r8, asr r5 @ │ │ │ │ - ldrdeq pc, [fp], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq pc, fp, r0, lsl #11 │ │ │ │ - rsbeq pc, fp, ip, asr r5 @ │ │ │ │ - rsbeq pc, fp, r8, ror #10 │ │ │ │ - rsbeq r0, fp, r8, asr #21 │ │ │ │ - strheq r0, [fp], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq pc, fp, r0, ror r5 @ │ │ │ │ - rsbseq r2, r5, ip, lsr #27 │ │ │ │ - rsbseq r2, r5, r0, lsr #27 │ │ │ │ - @ instruction: 0x00752d94 │ │ │ │ - rsbseq r2, r5, r8, lsl #27 │ │ │ │ + rsbeq pc, fp, ip, lsl #14 │ │ │ │ + rsbeq pc, fp, r0, ror r6 @ │ │ │ │ + strdeq pc, [fp], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq pc, fp, r8, lsl #13 │ │ │ │ + rsbeq pc, fp, r0, ror #13 │ │ │ │ + rsbeq pc, fp, r0, ror r6 @ │ │ │ │ + ldrdeq pc, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ + ldrdeq pc, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq pc, fp, r4, asr #12 │ │ │ │ + rsbeq pc, fp, r4, lsr #11 │ │ │ │ + rsbeq pc, fp, r8, lsr #12 │ │ │ │ + rsbeq pc, fp, ip, asr #11 │ │ │ │ + rsbeq pc, fp, r8, asr #11 │ │ │ │ + rsbeq pc, fp, r8, lsr #10 │ │ │ │ + rsbeq pc, fp, ip, lsr #11 │ │ │ │ + rsbeq pc, fp, r0, asr r5 @ │ │ │ │ + rsbeq pc, fp, ip, lsr #10 │ │ │ │ + rsbeq pc, fp, r8, lsr r5 @ │ │ │ │ + @ instruction: 0x006b0a98 │ │ │ │ + rsbeq r0, fp, ip, lsl #21 │ │ │ │ + rsbeq pc, fp, r0, asr #10 │ │ │ │ rsbseq r2, r5, ip, ror sp │ │ │ │ - strdeq r1, [r0], ip │ │ │ │ - rsbeq pc, fp, r0, ror #10 │ │ │ │ + rsbseq r2, r5, r0, ror sp │ │ │ │ + rsbseq r2, r5, r4, ror #26 │ │ │ │ + rsbseq r2, r5, r8, asr sp │ │ │ │ + rsbseq r2, r5, ip, asr #26 │ │ │ │ + addeq r1, r0, ip, asr #7 │ │ │ │ + rsbeq pc, fp, r0, lsr r5 @ │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ │ │ │ │ 0032c178 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -233058,20 +233058,20 @@ │ │ │ │ bl 32d590 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 32c1d8 │ │ │ │ ldr r1, [pc, #112] @ 32c23c │ │ │ │ ldr r2, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 59fd68 │ │ │ │ mov r0, r4 │ │ │ │ - bl 910230 │ │ │ │ + bl 910200 │ │ │ │ ldr r2, [pc, #76] @ 32c240 │ │ │ │ ldr r3, [pc, #64] @ 32c238 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -233084,15 +233084,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r7, ip, lsl #19 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq sp, r0, r4, ror pc │ │ │ │ + rsbseq sp, r0, r4, asr #30 │ │ │ │ addseq lr, r7, r8, lsr #18 │ │ │ │ │ │ │ │ 0032c244 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -233111,20 +233111,20 @@ │ │ │ │ bl 32d3c0 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 32c2b8 │ │ │ │ ldr r1, [pc, #148] @ 32c32c │ │ │ │ ldrd r2, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 32c308 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9109bc │ │ │ │ + bl 91098c │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 59fd68 │ │ │ │ ldr r2, [pc, #100] @ 32c330 │ │ │ │ ldr r3, [pc, #88] @ 32c328 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -233141,22 +233141,22 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #36] @ 32c334 │ │ │ │ ldrd r2, [r4, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ b 32c2b0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r7, r0, asr #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x006bf394 │ │ │ │ + rsbeq pc, fp, r4, ror #6 │ │ │ │ addseq lr, r7, r0, asr r8 │ │ │ │ - rsbeq pc, fp, r0, lsr r3 @ │ │ │ │ + rsbeq pc, fp, r0, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r2, [pc, #532] @ 32c56c │ │ │ │ @@ -233167,94 +233167,94 @@ │ │ │ │ ldr r1, [pc, #520] @ 32c574 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 754324 │ │ │ │ + bl 7542f4 │ │ │ │ ldr r6, [pc, #492] @ 32c578 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32c4f8 │ │ │ │ mov r0, #32 │ │ │ │ bl 248810 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75802c │ │ │ │ + bl 757ffc │ │ │ │ bl 24ae38 │ │ │ │ ldr r3, [pc, #456] @ 32c57c │ │ │ │ ldr r1, [pc, #456] @ 32c580 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5] │ │ │ │ ldr r6, [r6, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r6 │ │ │ │ - bl 75738c │ │ │ │ + bl 75735c │ │ │ │ mov r2, r6 │ │ │ │ strd r0, [r5, #8] │ │ │ │ ldr r1, [pc, #424] @ 32c584 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 756b6c │ │ │ │ + bl 756b3c │ │ │ │ ldr r1, [pc, #412] @ 32c588 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 756b6c │ │ │ │ + bl 756b3c │ │ │ │ ldr r1, [pc, #392] @ 32c58c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #17] │ │ │ │ mov r0, r4 │ │ │ │ - bl 756b6c │ │ │ │ + bl 756b3c │ │ │ │ ldr r1, [pc, #372] @ 32c590 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #18] │ │ │ │ mov r0, r4 │ │ │ │ - bl 756b6c │ │ │ │ + bl 756b3c │ │ │ │ ldr r1, [pc, #352] @ 32c594 │ │ │ │ mov r2, sp │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #19] │ │ │ │ mov r0, r4 │ │ │ │ - bl 756b6c │ │ │ │ + bl 756b3c │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ strbeq r3, [r5, #20] │ │ │ │ strb r0, [r5, #21] │ │ │ │ beq 32c464 │ │ │ │ mov r0, sp │ │ │ │ - bl 997c14 │ │ │ │ + bl 997be4 │ │ │ │ ldr r2, [pc, #300] @ 32c598 │ │ │ │ ldr r1, [pc, #300] @ 32c59c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757504 │ │ │ │ + bl 7574d4 │ │ │ │ ldr r1, [pc, #280] @ 32c5a0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b09c │ │ │ │ + bl 75b06c │ │ │ │ mov r4, r0 │ │ │ │ - bl 97b634 │ │ │ │ + bl 97b604 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, r5, #24 │ │ │ │ mov r8, r0 │ │ │ │ - bl 8c0e88 │ │ │ │ + bl 8c0e58 │ │ │ │ mov r0, r8 │ │ │ │ - bl 976120 │ │ │ │ + bl 9760f0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 32c4e4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32c54c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -233279,43 +233279,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 9825cc │ │ │ │ + bl 98259c │ │ │ │ b 32c4e4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 32c5a8 │ │ │ │ ldr r1, [pc, #84] @ 32c5ac │ │ │ │ ldr r0, [pc, #84] @ 32c5b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq lr, r7, r0, asr #15 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r7, fp, r0, ror #23 │ │ │ │ + strheq r7, [fp], #-176 @ 0xffffff50 @ │ │ │ │ umullseq lr, r7, r4, r7 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbseq lr, r4, r0, ror #19 │ │ │ │ - strheq pc, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq sp, r2, r4, lsl #1 │ │ │ │ - ldrsheq ip, [r1], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq pc, fp, r4, lsr #13 │ │ │ │ - rsbeq sl, lr, r4, lsl r1 │ │ │ │ - rsbeq pc, fp, r8, ror #3 │ │ │ │ - @ instruction: 0x0075b290 │ │ │ │ - rsbeq pc, fp, r0, ror #3 │ │ │ │ + ldrheq lr, [r4], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq pc, fp, r0, lsl #13 │ │ │ │ + rsbseq sp, r2, r4, asr r0 │ │ │ │ + rsbseq ip, r1, ip, asr #13 │ │ │ │ + rsbeq pc, fp, r4, ror r6 @ │ │ │ │ + rsbeq sl, lr, r4, ror #1 │ │ │ │ + strheq pc, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq fp, r5, r0, ror #4 │ │ │ │ + strheq pc, [fp], #-16 @ │ │ │ │ addseq lr, r7, ip, lsl r6 │ │ │ │ - addeq r0, r0, r8, ror #30 │ │ │ │ - rsbeq sp, sl, r0, ror r0 │ │ │ │ - rsbeq sp, sl, r8, lsl #1 │ │ │ │ + addeq r0, r0, r8, lsr pc │ │ │ │ + rsbeq sp, sl, r0, asr #32 │ │ │ │ + rsbeq sp, sl, r8, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #420] @ 32c770 │ │ │ │ ldr r4, [pc, #420] @ 32c774 │ │ │ │ ldr r3, [pc, #420] @ 32c778 │ │ │ │ @@ -233325,37 +233325,37 @@ │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 754324 │ │ │ │ + bl 7542f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32c690 │ │ │ │ ldr r7, [pc, #368] @ 32c77c │ │ │ │ ldr r2, [pc, #368] @ 32c780 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #20 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #344] @ 32c784 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r7, r7, #44 @ 0x2c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr r2, [pc, #324] @ 32c788 │ │ │ │ mov r3, #9 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, r4 │ │ │ │ beq 32c6d4 │ │ │ │ mov r0, r8 │ │ │ │ @@ -233381,23 +233381,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 754864 │ │ │ │ + bl 754834 │ │ │ │ ldr r1, [pc, #172] @ 32c790 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2492c0 │ │ │ │ b 32c690 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754864 │ │ │ │ + bl 754834 │ │ │ │ ldr r1, [pc, #144] @ 32c794 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2492c0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, r4 │ │ │ │ @@ -233420,57 +233420,57 @@ │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 2492c0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ b 32c728 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r7, ip, asr #10 │ │ │ │ - @ instruction: 0x006bf09c │ │ │ │ + rsbeq pc, fp, ip, rrx │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x00800eb4 │ │ │ │ - rsbeq pc, fp, r4, rrx │ │ │ │ + addeq r0, r0, r4, lsl #29 │ │ │ │ + rsbeq pc, fp, r4, lsr r0 @ │ │ │ │ andeq r0, r0, r9, asr #2 │ │ │ │ - rsbeq pc, fp, r0, asr r0 @ │ │ │ │ + rsbeq pc, fp, r0, lsr #32 │ │ │ │ addseq lr, r7, r4, lsl #9 │ │ │ │ - strdeq lr, [fp], #-248 @ 0xffffff08 @ │ │ │ │ - strheq lr, [fp], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq lr, fp, ip, lsr #31 │ │ │ │ + rsbeq lr, fp, r8, asr #31 │ │ │ │ + rsbeq lr, fp, r4, lsl #31 │ │ │ │ + rsbeq lr, fp, ip, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #196] @ 32c878 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754324 │ │ │ │ + bl 7542f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32c838 │ │ │ │ ldr r5, [pc, #164] @ 32c87c │ │ │ │ ldr r2, [pc, #164] @ 32c880 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r5, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #372 @ 0x174 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr r2, [pc, #116] @ 32c884 │ │ │ │ mov r3, #9 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32c858 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ @@ -233478,26 +233478,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 754864 │ │ │ │ + bl 754834 │ │ │ │ ldr r1, [pc, #32] @ 32c888 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 2492c0 │ │ │ │ b 32c838 │ │ │ │ - rsbeq lr, fp, r0, asr #29 │ │ │ │ - addeq r0, r0, r8, ror #25 │ │ │ │ - @ instruction: 0x006bee9c │ │ │ │ - rsbeq lr, fp, r8, lsl #29 │ │ │ │ - @ instruction: 0x006bee9c │ │ │ │ + @ instruction: 0x006bee90 │ │ │ │ + @ instruction: 0x00800cb8 │ │ │ │ + rsbeq lr, fp, ip, ror #28 │ │ │ │ + rsbeq lr, fp, r8, asr lr │ │ │ │ + rsbeq lr, fp, ip, ror #28 │ │ │ │ │ │ │ │ 0032c88c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr r2, [pc, #464] @ 32ca74 │ │ │ │ @@ -233510,46 +233510,46 @@ │ │ │ │ sub sp, sp, #172 @ 0xac │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mov r3, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 74dd94 │ │ │ │ + bl 74dd64 │ │ │ │ add r3, r5, #108 @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r5, r5, #116 @ 0x74 │ │ │ │ ldr r4, [pc, #396] @ 32ca88 │ │ │ │ add r4, pc, r4 │ │ │ │ mov sl, r0 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #24 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 701324 │ │ │ │ + bl 7012f4 │ │ │ │ ldr ip, [pc, #348] @ 32ca8c │ │ │ │ ldr r3, [pc, #348] @ 32ca90 │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, ip] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 9757a0 │ │ │ │ + bl 975770 │ │ │ │ ldr r3, [pc, #312] @ 32ca94 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r5, [r3] │ │ │ │ cmp r5, #0 │ │ │ │ beq 32ca2c │ │ │ │ mov r8, r0 │ │ │ │ add r6, sp, #160 @ 0xa0 │ │ │ │ @@ -233558,15 +233558,15 @@ │ │ │ │ bl 248810 │ │ │ │ ldr r3, [r5, #712] @ 0x2c8 │ │ │ │ asr r2, r3, #31 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r4] │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r4, #4] │ │ │ │ - bl 75816c │ │ │ │ + bl 75813c │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r3, [r5, #108] @ 0x6c │ │ │ │ str r3, [r4, #16] │ │ │ │ asr r3, r3, #31 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r7, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -233616,17 +233616,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r7, r8, ror r2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r0, r0, r4, lsl #24 │ │ │ │ - rsbeq sl, sl, r4, asr #23 │ │ │ │ - @ instruction: 0x00734990 │ │ │ │ + ldrdeq r0, [r0], r4 │ │ │ │ + @ instruction: 0x006aab94 │ │ │ │ + rsbseq r4, r3, r0, ror #18 │ │ │ │ addseq lr, r7, r4, lsr #4 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ addseq lr, r7, r8, ror #1 │ │ │ │ │ │ │ │ 0032ca9c : │ │ │ │ @@ -233635,15 +233635,15 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r0, [pc, #512] @ 32ccb4 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r8, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 754cc4 │ │ │ │ + bl 754c94 │ │ │ │ subs fp, r0, #0 │ │ │ │ beq 32ccac │ │ │ │ ldr r9, [pc, #484] @ 32ccb8 │ │ │ │ mov r6, fp │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, #0 │ │ │ │ str fp, [sp, #12] │ │ │ │ @@ -233689,15 +233689,15 @@ │ │ │ │ str r1, [r4, #20] │ │ │ │ strb ip, [r4, #24] │ │ │ │ mov r1, r9 │ │ │ │ strb r2, [r4, #25] │ │ │ │ strb r3, [r4, #26] │ │ │ │ str r0, [r4] │ │ │ │ mov r0, sl │ │ │ │ - bl 755a74 │ │ │ │ + bl 755a44 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ cmp r5, #0 │ │ │ │ strb r0, [r4, #36] @ 0x24 │ │ │ │ beq 32cbbc │ │ │ │ mov r0, r5 │ │ │ │ bl 24ae38 │ │ │ │ @@ -233760,16 +233760,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r5, fp │ │ │ │ b 32cc84 │ │ │ │ - rsbseq r4, r3, r8, lsr #15 │ │ │ │ - rsbeq r6, fp, r0, ror #28 │ │ │ │ + rsbseq r4, r3, r8, ror r7 │ │ │ │ + rsbeq r6, fp, r0, lsr lr │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ │ │ │ 0032ccc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -233790,26 +233790,26 @@ │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, #4 │ │ │ │ sub sp, sp, #12 │ │ │ │ bl 248810 │ │ │ │ ldr r5, [pc, #88] @ 32cd70 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 701324 │ │ │ │ + bl 7012f4 │ │ │ │ ldr ip, [pc, #76] @ 32cd74 │ │ │ │ ldr r3, [pc, #76] @ 32cd78 │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r5, ip] │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9757a0 │ │ │ │ + bl 975770 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -233828,29 +233828,29 @@ │ │ │ │ ldr r5, [pc, #180] @ 32ce4c │ │ │ │ ldr r4, [pc, #180] @ 32ce50 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 74dd94 │ │ │ │ + bl 74dd64 │ │ │ │ add r3, r8, #108 @ 0x6c │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ add ip, r8, #116 @ 0x74 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldrb r4, [r0, #152] @ 0x98 │ │ │ │ cmp r4, #0 │ │ │ │ beq 32ce04 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 330830 │ │ │ │ @@ -233858,52 +233858,52 @@ │ │ │ │ ldr r1, [pc, #72] @ 32ce58 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #136 @ 0x88 │ │ │ │ mov r2, #152 @ 0x98 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r0, r0, r4, lsr #14 │ │ │ │ - rsbeq sl, sl, ip, ror #13 │ │ │ │ - rsbseq r4, r3, r0, asr #9 │ │ │ │ - rsbeq lr, fp, ip, lsr #18 │ │ │ │ - rsbeq lr, fp, r8, ror #16 │ │ │ │ + strdeq r0, [r0], r4 │ │ │ │ + strheq sl, [sl], #-108 @ 0xffffff94 @ │ │ │ │ + @ instruction: 0x00734490 │ │ │ │ + strdeq lr, [fp], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq lr, fp, r8, lsr r8 │ │ │ │ │ │ │ │ 0032ce5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #4 │ │ │ │ mov r4, r1 │ │ │ │ - bl 74e680 │ │ │ │ + bl 74e650 │ │ │ │ cmp r0, #0 │ │ │ │ bne 32cec8 │ │ │ │ - bl 74dd94 │ │ │ │ + bl 74dd64 │ │ │ │ ldr ip, [pc, #128] @ 32cf14 │ │ │ │ ldr r2, [pc, #128] @ 32cf18 │ │ │ │ ldr r1, [pc, #128] @ 32cf1c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 333764 │ │ │ │ ldr r3, [pc, #80] @ 32cf20 │ │ │ │ ldr ip, [pc, #80] @ 32cf24 │ │ │ │ @@ -233911,50 +233911,50 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ mov r2, #162 @ 0xa2 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r0, r0, r8, lsr #12 │ │ │ │ - strdeq sl, [sl], #-80 @ 0xffffffb0 @ │ │ │ │ - ldrheq r4, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ - addeq r0, r0, r8, ror #11 │ │ │ │ - @ instruction: 0x006be890 │ │ │ │ - rsbeq lr, fp, r0, lsr #15 │ │ │ │ + strdeq r0, [r0], r8 │ │ │ │ + rsbeq sl, sl, r0, asr #11 │ │ │ │ + rsbseq r4, r3, r8, lsl #7 │ │ │ │ + @ instruction: 0x008005b8 │ │ │ │ + rsbeq lr, fp, r0, ror #16 │ │ │ │ + rsbeq lr, fp, r0, ror r7 │ │ │ │ │ │ │ │ 0032cf2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #124] @ 32cfc0 │ │ │ │ ldr r3, [pc, #124] @ 32cfc4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7588a8 │ │ │ │ + bl 758878 │ │ │ │ ldr r1, [pc, #96] @ 32cfc8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ - bl 754cac │ │ │ │ + bl 754c7c │ │ │ │ ldr r2, [pc, #76] @ 32cfcc │ │ │ │ ldr r3, [pc, #64] @ 32cfc4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [sp] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -233982,25 +233982,25 @@ │ │ │ │ ldr r0, [pc, #568] @ 32d220 │ │ │ │ sub sp, sp, #28 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248fcc │ │ │ │ ldr r4, [pc, #556] @ 32d224 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 74dd94 │ │ │ │ + bl 74dd64 │ │ │ │ ldr ip, [pc, #544] @ 32d228 │ │ │ │ ldr r2, [pc, #544] @ 32d22c │ │ │ │ ldr r1, [pc, #544] @ 32d230 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [r0, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq 32d20c │ │ │ │ ldr r9, [r2] │ │ │ │ ldr r1, [pc, #500] @ 32d234 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r9 │ │ │ │ @@ -234090,19 +234090,19 @@ │ │ │ │ adc r7, r7, #0 │ │ │ │ cmp r7, fp │ │ │ │ cmpeq sl, r9 │ │ │ │ add r6, r6, #16 │ │ │ │ bne 32d0c8 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 90ff50 │ │ │ │ + bl 90ff20 │ │ │ │ mov r0, r4 │ │ │ │ bl 248b1c │ │ │ │ mov r0, r5 │ │ │ │ - bl 97e590 │ │ │ │ + bl 97e560 │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 32d1d8 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 2486c0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -234119,27 +234119,27 @@ │ │ │ │ bl 2492c0 │ │ │ │ b 32d114 │ │ │ │ ldr r1, [pc, #60] @ 32d250 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2492c0 │ │ │ │ b 32d1b8 │ │ │ │ - rsbseq r1, r5, r4, lsr #28 │ │ │ │ + ldrsheq r1, [r5], #-212 @ 0xffffff2c @ │ │ │ │ addseq sp, r7, r8, lsr #22 │ │ │ │ - @ instruction: 0x008004b4 │ │ │ │ - rsbeq sl, sl, ip, ror r4 │ │ │ │ - rsbseq r4, r3, r4, asr #4 │ │ │ │ - rsbeq lr, fp, r4, ror #14 │ │ │ │ + addeq r0, r0, r4, lsl #9 │ │ │ │ + rsbeq sl, sl, ip, asr #8 │ │ │ │ + rsbseq r4, r3, r4, lsl r2 │ │ │ │ + rsbeq lr, fp, r4, lsr r7 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbeq lr, fp, ip, lsl r7 │ │ │ │ - rsbeq lr, fp, ip, lsl r7 │ │ │ │ - rsbseq r4, fp, r4, asr #16 │ │ │ │ - rsbeq lr, fp, r8, lsl #13 │ │ │ │ - rsbeq lr, fp, ip, ror #12 │ │ │ │ - @ instruction: 0x006be594 │ │ │ │ + rsbeq lr, fp, ip, ror #13 │ │ │ │ + rsbeq lr, fp, ip, ror #13 │ │ │ │ + rsbseq r4, fp, r4, lsl r8 │ │ │ │ + rsbeq lr, fp, r8, asr r6 │ │ │ │ + rsbeq lr, fp, ip, lsr r6 │ │ │ │ + rsbeq lr, fp, r4, ror #10 │ │ │ │ │ │ │ │ 0032d254 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #2 │ │ │ │ @@ -234149,26 +234149,26 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #48] @ 32d2bc │ │ │ │ strb r3, [r4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 72ca94 │ │ │ │ + bl 72ca64 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ strb r0, [r4, #1] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ addseq sp, r7, r8, lsr #17 │ │ │ │ andeq r1, r0, ip, lsr #17 │ │ │ │ - rsbseq sl, r1, ip, ror sp │ │ │ │ + rsbseq sl, r1, ip, asr #26 │ │ │ │ │ │ │ │ 0032d2c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, #4 │ │ │ │ @@ -234177,15 +234177,15 @@ │ │ │ │ ldr r5, [pc, #52] @ 32d318 │ │ │ │ ldr r3, [pc, #52] @ 32d31c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 99e3b4 │ │ │ │ + bl 99e384 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @@ -234220,50 +234220,50 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r0, r0, ip, asr #2 │ │ │ │ - @ instruction: 0x006be490 │ │ │ │ - rsbeq lr, fp, r4, lsl #6 │ │ │ │ + addeq r0, r0, ip, lsl r1 │ │ │ │ + rsbeq lr, fp, r0, ror #8 │ │ │ │ + ldrdeq lr, [fp], #-36 @ 0xffffffdc @ │ │ │ │ │ │ │ │ 0032d3bc : │ │ │ │ b 3aa514 │ │ │ │ │ │ │ │ 0032d3c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #24 │ │ │ │ sub sp, sp, #8 │ │ │ │ bl 248810 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74dd94 │ │ │ │ + bl 74dd64 │ │ │ │ ldr ip, [pc, #104] @ 32d454 │ │ │ │ ldr r2, [pc, #104] @ 32d458 │ │ │ │ ldr r1, [pc, #104] @ 32d45c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r0, #76] @ 0x4c │ │ │ │ strd r2, [r4] │ │ │ │ bl 3aa51c │ │ │ │ cmn r1, #1 │ │ │ │ cmneq r0, #1 │ │ │ │ movne r3, #1 │ │ │ │ @@ -234274,26 +234274,26 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrdeq r0, [r0], r0 @ │ │ │ │ - @ instruction: 0x006aa094 │ │ │ │ - rsbseq r3, r3, r0, ror #28 │ │ │ │ + addeq r0, r0, r0, lsr #1 │ │ │ │ + rsbeq sl, sl, r4, rrx │ │ │ │ + rsbseq r3, r3, r0, lsr lr │ │ │ │ │ │ │ │ 0032d460 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - bl 716fa8 │ │ │ │ + bl 716f78 │ │ │ │ mov r4, r0 │ │ │ │ - bl 97e590 │ │ │ │ + bl 97e560 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 32d494 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2486c0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -234307,65 +234307,65 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #84] @ 32d514 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248fcc │ │ │ │ mov r4, r0 │ │ │ │ - bl 757814 │ │ │ │ + bl 7577e4 │ │ │ │ ldr r1, [pc, #68] @ 32d518 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754cb8 │ │ │ │ + bl 754c88 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97e590 │ │ │ │ + bl 97e560 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 32d4fc │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2486c0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r1, r5, r0, asr r9 │ │ │ │ + rsbseq r1, r5, r0, lsr #18 │ │ │ │ @ instruction: 0xfffff0d8 │ │ │ │ │ │ │ │ 0032d51c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #84] @ 32d588 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248fcc │ │ │ │ mov r4, r0 │ │ │ │ - bl 757814 │ │ │ │ + bl 7577e4 │ │ │ │ ldr r1, [pc, #68] @ 32d58c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754cb8 │ │ │ │ + bl 754c88 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97e590 │ │ │ │ + bl 97e560 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 32d570 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2486c0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsbeq r1, [r5], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r1, r5, ip, lsr #17 │ │ │ │ @ instruction: 0xfffff24c │ │ │ │ │ │ │ │ 0032d590 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -234373,32 +234373,32 @@ │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #176] @ 32d660 │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 758974 │ │ │ │ + bl 758944 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 32d62c │ │ │ │ ldr ip, [pc, #144] @ 32d664 │ │ │ │ ldr r2, [pc, #144] @ 32d668 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #232 @ 0xe8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #4 │ │ │ │ bl 248810 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #96 @ 0x60 │ │ │ │ - bl 99e3b4 │ │ │ │ + bl 99e384 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -234410,28 +234410,28 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #48] @ 32d674 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 32d678 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 32d60c │ │ │ │ - rsbeq lr, fp, r8, lsl #5 │ │ │ │ - rsbseq r1, r5, r4, asr r8 │ │ │ │ - rsbseq pc, pc, ip, ror #29 │ │ │ │ - rsbeq lr, fp, r4, lsl #5 │ │ │ │ - rsbeq lr, fp, r8, lsl #4 │ │ │ │ - rsbseq pc, pc, r0, lsl #29 │ │ │ │ - rsbeq lr, fp, ip, lsr #32 │ │ │ │ + rsbeq lr, fp, r8, asr r2 │ │ │ │ + rsbseq r1, r5, r4, lsr #16 │ │ │ │ + ldrheq pc, [pc], #-236 @ │ │ │ │ + rsbeq lr, fp, r4, asr r2 │ │ │ │ + ldrdeq lr, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq pc, pc, r0, asr lr @ │ │ │ │ + strdeq sp, [fp], #-252 @ 0xffffff04 @ │ │ │ │ muleq r0, r1, r1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 32d68c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq r8, r9, ip, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #1424] @ 32dc38 │ │ │ │ ldr r2, [pc, #1424] @ 32dc3c │ │ │ │ @@ -234439,15 +234439,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ mov r3, #134217728 @ 0x8000000 │ │ │ │ ldr r5, [pc, #1388] @ 32dc44 │ │ │ │ ldr r9, [pc, #1388] @ 32dc48 │ │ │ │ ldr r2, [pc, #1388] @ 32dc4c │ │ │ │ mov sl, #1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r8, #0 │ │ │ │ @@ -234465,517 +234465,517 @@ │ │ │ │ mov r3, #23 │ │ │ │ str r3, [r0, #156] @ 0x9c │ │ │ │ ldr r3, [pc, #1336] @ 32dc5c │ │ │ │ strb sl, [r0, #146] @ 0x92 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [ip, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7592a4 │ │ │ │ + bl 759274 │ │ │ │ ldr r2, [pc, #1316] @ 32dc60 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1304] @ 32dc64 │ │ │ │ - bl 759d84 │ │ │ │ + bl 759d54 │ │ │ │ ldr r3, [pc, #1300] @ 32dc68 │ │ │ │ ldr r2, [pc, #1300] @ 32dc6c │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7592a4 │ │ │ │ + bl 759274 │ │ │ │ ldr r2, [pc, #1276] @ 32dc70 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1264] @ 32dc74 │ │ │ │ - bl 759d84 │ │ │ │ + bl 759d54 │ │ │ │ ldr r3, [pc, #1260] @ 32dc78 │ │ │ │ ldr r2, [pc, #1260] @ 32dc7c │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7592a4 │ │ │ │ + bl 759274 │ │ │ │ ldr r2, [pc, #1236] @ 32dc80 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1224] @ 32dc84 │ │ │ │ - bl 759d84 │ │ │ │ + bl 759d54 │ │ │ │ ldr r3, [pc, #1220] @ 32dc88 │ │ │ │ ldr r2, [pc, #1220] @ 32dc8c │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7592a4 │ │ │ │ + bl 759274 │ │ │ │ ldr r2, [pc, #1196] @ 32dc90 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1184] @ 32dc94 │ │ │ │ - bl 759d84 │ │ │ │ + bl 759d54 │ │ │ │ ldr r3, [pc, #1180] @ 32dc98 │ │ │ │ ldr r2, [pc, #1180] @ 32dc9c │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7592a4 │ │ │ │ + bl 759274 │ │ │ │ ldr r2, [pc, #1156] @ 32dca0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1144] @ 32dca4 │ │ │ │ - bl 759d84 │ │ │ │ + bl 759d54 │ │ │ │ ldr r3, [pc, #1140] @ 32dca8 │ │ │ │ ldr r2, [pc, #1140] @ 32dcac │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7592a4 │ │ │ │ + bl 759274 │ │ │ │ ldr r2, [pc, #1116] @ 32dcb0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 759d84 │ │ │ │ + bl 759d54 │ │ │ │ ldr r3, [pc, #1100] @ 32dcb4 │ │ │ │ ldr r2, [pc, #1100] @ 32dcb8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1092] @ 32dcbc │ │ │ │ mov r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 755afc │ │ │ │ + bl 755acc │ │ │ │ ldr r2, [pc, #1060] @ 32dcc0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 759d84 │ │ │ │ + bl 759d54 │ │ │ │ ldr r3, [pc, #1044] @ 32dcc4 │ │ │ │ ldr r6, [pc, #1044] @ 32dcc8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #1036] @ 32dccc │ │ │ │ ldr r3, [pc, #1036] @ 32dcd0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 755afc │ │ │ │ + bl 755acc │ │ │ │ ldr r2, [pc, #1004] @ 32dcd4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 759d84 │ │ │ │ + bl 759d54 │ │ │ │ ldr r3, [pc, #988] @ 32dcd8 │ │ │ │ ldr r6, [pc, #988] @ 32dcdc │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #980] @ 32dce0 │ │ │ │ ldr r3, [pc, #980] @ 32dce4 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 755afc │ │ │ │ + bl 755acc │ │ │ │ ldr r2, [pc, #948] @ 32dce8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 759d84 │ │ │ │ + bl 759d54 │ │ │ │ ldr r3, [pc, #932] @ 32dcec │ │ │ │ ldr r6, [pc, #932] @ 32dcf0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #924] @ 32dcf4 │ │ │ │ ldr r3, [pc, #924] @ 32dcf8 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 755afc │ │ │ │ + bl 755acc │ │ │ │ ldr r2, [pc, #892] @ 32dcfc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #880] @ 32dd00 │ │ │ │ - bl 759d84 │ │ │ │ + bl 759d54 │ │ │ │ ldr r3, [pc, #876] @ 32dd04 │ │ │ │ ldr r2, [pc, #876] @ 32dd08 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7592a4 │ │ │ │ + bl 759274 │ │ │ │ ldr r2, [pc, #852] @ 32dd0c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #840] @ 32dd10 │ │ │ │ - bl 759d84 │ │ │ │ + bl 759d54 │ │ │ │ ldr r3, [pc, #836] @ 32dd14 │ │ │ │ ldr r2, [pc, #836] @ 32dd18 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 759418 │ │ │ │ + bl 7593e8 │ │ │ │ ldr r2, [pc, #812] @ 32dd1c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #800] @ 32dd20 │ │ │ │ - bl 759d84 │ │ │ │ + bl 759d54 │ │ │ │ ldr r3, [pc, #796] @ 32dd24 │ │ │ │ ldr r2, [pc, #796] @ 32dd28 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 759418 │ │ │ │ + bl 7593e8 │ │ │ │ ldr r2, [pc, #772] @ 32dd2c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 759d84 │ │ │ │ + bl 759d54 │ │ │ │ ldr r3, [pc, #756] @ 32dd30 │ │ │ │ ldr r2, [pc, #756] @ 32dd34 │ │ │ │ ldr r1, [pc, #756] @ 32dd38 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r6, [pc, #740] @ 32dd3c │ │ │ │ - bl 759418 │ │ │ │ + bl 7593e8 │ │ │ │ ldr r3, [pc, #736] @ 32dd40 │ │ │ │ ldr r2, [pc, #736] @ 32dd44 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 759418 │ │ │ │ + bl 7593e8 │ │ │ │ ldr r2, [pc, #712] @ 32dd48 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #700] @ 32dd4c │ │ │ │ - bl 759d84 │ │ │ │ + bl 759d54 │ │ │ │ ldr r3, [pc, #696] @ 32dd50 │ │ │ │ ldr r2, [pc, #696] @ 32dd54 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 759418 │ │ │ │ + bl 7593e8 │ │ │ │ ldr r2, [pc, #672] @ 32dd58 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #660] @ 32dd5c │ │ │ │ - bl 759d84 │ │ │ │ + bl 759d54 │ │ │ │ ldr r3, [pc, #656] @ 32dd60 │ │ │ │ ldr r2, [pc, #656] @ 32dd64 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7592a4 │ │ │ │ + bl 759274 │ │ │ │ ldr r2, [pc, #632] @ 32dd68 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #620] @ 32dd6c │ │ │ │ - bl 759d84 │ │ │ │ + bl 759d54 │ │ │ │ ldr r3, [pc, #616] @ 32dd70 │ │ │ │ ldr r2, [pc, #616] @ 32dd74 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 759418 │ │ │ │ + bl 7593e8 │ │ │ │ ldr r2, [pc, #592] @ 32dd78 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 759d84 │ │ │ │ + bl 759d54 │ │ │ │ ldr r6, [pc, #576] @ 32dd7c │ │ │ │ ldr r3, [pc, #576] @ 32dd80 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r3, sl} │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ - bl 757ef4 │ │ │ │ + bl 757ec4 │ │ │ │ ldr r2, [pc, #544] @ 32dd84 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #532] @ 32dd88 │ │ │ │ - bl 759d84 │ │ │ │ + bl 759d54 │ │ │ │ ldr r3, [pc, #528] @ 32dd8c │ │ │ │ ldr r2, [pc, #528] @ 32dd90 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7592a4 │ │ │ │ + bl 759274 │ │ │ │ ldr r2, [pc, #504] @ 32dd94 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 759d84 │ │ │ │ + bl 759d54 │ │ │ │ ldr r6, [pc, #488] @ 32dd98 │ │ │ │ ldr r0, [pc, #488] @ 32dd9c │ │ │ │ add r6, pc, r6 │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r0, [r7, r0] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 757ef4 │ │ │ │ + bl 757ec4 │ │ │ │ ldr r2, [pc, #452] @ 32dda0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 759d84 │ │ │ │ + bl 759d54 │ │ │ │ ldr r6, [pc, #436] @ 32dda4 │ │ │ │ ldr r0, [pc, #436] @ 32dda8 │ │ │ │ ldr r3, [pc, #436] @ 32ddac │ │ │ │ ldr r2, [pc, #436] @ 32ddb0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r0, r5} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 755afc │ │ │ │ + bl 755acc │ │ │ │ ldr r2, [pc, #400] @ 32ddb4 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 759d84 │ │ │ │ - rsbseq pc, pc, r0, lsl #30 │ │ │ │ - ldrdeq r9, [sl], #-216 @ 0xffffff28 @ │ │ │ │ - rsbseq r3, r3, r4, lsr #23 │ │ │ │ - rsbseq r7, r2, r0, ror #7 │ │ │ │ + b 759d54 │ │ │ │ + ldrsbeq pc, [pc], #-224 @ │ │ │ │ + rsbeq r9, sl, r8, lsr #27 │ │ │ │ + rsbseq r3, r3, r4, ror fp │ │ │ │ + ldrheq r7, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ andeq pc, r7, r0, lsl #30 │ │ │ │ andeq r1, r0, r4, ror #17 │ │ │ │ - rsbeq lr, fp, ip, asr #4 │ │ │ │ + rsbeq lr, fp, ip, lsl r2 │ │ │ │ addseq sp, r7, r0, lsr #8 │ │ │ │ andeq r0, r0, ip, asr lr │ │ │ │ andeq r2, r0, r4, asr r1 │ │ │ │ - rsbeq lr, fp, ip, lsr r1 │ │ │ │ - rsbeq lr, fp, r0, asr #2 │ │ │ │ + rsbeq lr, fp, ip, lsl #2 │ │ │ │ + rsbeq lr, fp, r0, lsl r1 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r1, r0, r8, lsl r8 │ │ │ │ - rsbeq lr, fp, r4, lsr #2 │ │ │ │ - strdeq ip, [fp], #-168 @ 0xffffff58 @ │ │ │ │ + strdeq lr, [fp], #-4 @ │ │ │ │ + rsbeq ip, fp, r8, asr #21 │ │ │ │ andeq r1, r0, r0, ror #31 │ │ │ │ andeq r1, r0, r8, lsl #15 │ │ │ │ - strdeq lr, [fp], #-12 @ │ │ │ │ - rsbseq r9, r5, r8, lsr r8 │ │ │ │ + rsbeq lr, fp, ip, asr #1 │ │ │ │ + rsbseq r9, r5, r8, lsl #16 │ │ │ │ andeq r1, r0, r4, lsr #30 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - rsbeq lr, fp, r0, ror #1 │ │ │ │ - rsbseq r4, r3, r0, asr #9 │ │ │ │ + strheq lr, [fp], #-0 @ │ │ │ │ + @ instruction: 0x00734490 │ │ │ │ andeq r1, r0, r8, ror #28 │ │ │ │ andeq r1, r0, r8, ror #12 │ │ │ │ - rsbeq lr, fp, r4, asr #1 │ │ │ │ - ldrdeq lr, [fp], #-0 @ │ │ │ │ + @ instruction: 0x006be094 │ │ │ │ + rsbeq lr, fp, r0, lsr #1 │ │ │ │ andeq r1, r0, ip, lsr #27 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - strheq lr, [fp], #-4 @ │ │ │ │ + rsbeq lr, fp, r4, lsl #1 │ │ │ │ andeq r2, r0, r4, lsl r3 │ │ │ │ - strheq lr, [fp], #-0 @ │ │ │ │ + rsbeq lr, fp, r0, lsl #1 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - rsbeq lr, fp, ip, lsr #1 │ │ │ │ + rsbeq lr, fp, ip, ror r0 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - strheq lr, [fp], #-4 @ │ │ │ │ - @ instruction: 0x006be094 │ │ │ │ + rsbeq lr, fp, r4, lsl #1 │ │ │ │ + rsbeq lr, fp, r4, rrx │ │ │ │ andeq r2, r0, r4, asr r4 │ │ │ │ - rsbeq r9, sl, r8, asr #27 │ │ │ │ + @ instruction: 0x006a9d98 │ │ │ │ andeq r1, r0, r4, lsl r3 │ │ │ │ - rsbeq lr, fp, r8, lsl #1 │ │ │ │ - rsbeq lr, fp, r0, rrx │ │ │ │ + rsbeq lr, fp, r8, asr r0 │ │ │ │ + rsbeq lr, fp, r0, lsr r0 │ │ │ │ andeq r1, r0, r8, lsl sl │ │ │ │ - rsbeq lr, fp, r8, rrx │ │ │ │ + rsbeq lr, fp, r8, lsr r0 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - rsbeq lr, fp, r0, ror r0 │ │ │ │ - rsbseq r5, r6, ip, ror #4 │ │ │ │ + rsbeq lr, fp, r0, asr #32 │ │ │ │ + rsbseq r5, r6, ip, lsr r2 │ │ │ │ andeq r1, r0, r0, ror #1 │ │ │ │ - rsbeq lr, fp, r4, asr r0 │ │ │ │ - rsbeq lr, fp, r4, ror r0 │ │ │ │ + rsbeq lr, fp, r4, lsr #32 │ │ │ │ + rsbeq lr, fp, r4, asr #32 │ │ │ │ andeq r1, r0, r4, asr #23 │ │ │ │ andeq r1, r0, ip, lsl r4 │ │ │ │ - rsbeq lr, fp, r0, rrx │ │ │ │ - rsbeq lr, fp, r4, lsl #1 │ │ │ │ + rsbeq lr, fp, r0, lsr r0 │ │ │ │ + rsbeq lr, fp, r4, asr r0 │ │ │ │ @ instruction: 0x00000abc │ │ │ │ andeq r0, r0, r4, lsr #22 │ │ │ │ - rsbeq lr, fp, r0, ror r0 │ │ │ │ - rsbeq lr, fp, r0, lsl #1 │ │ │ │ + rsbeq lr, fp, r0, asr #32 │ │ │ │ + rsbeq lr, fp, r0, asr r0 │ │ │ │ @ instruction: 0x000006bc │ │ │ │ andeq r0, r0, r4, lsl sl │ │ │ │ - rsbeq lr, fp, r8, rrx │ │ │ │ + rsbeq lr, fp, r8, lsr r0 │ │ │ │ andeq r0, r0, r0, lsl r9 │ │ │ │ andeq r0, r0, ip, ror r9 │ │ │ │ - rsbeq lr, fp, r0, ror r0 │ │ │ │ - strdeq pc, [pc], #-4 @ │ │ │ │ + rsbeq lr, fp, r0, asr #32 │ │ │ │ + rsbeq pc, pc, r4, asr #1 │ │ │ │ andeq r0, r0, r0, ror lr │ │ │ │ andeq r0, r0, ip, ror r8 │ │ │ │ - rsbeq lr, fp, r4, asr #32 │ │ │ │ - rsbeq lr, fp, r4, asr r0 │ │ │ │ + rsbeq lr, fp, r4, lsl r0 │ │ │ │ + rsbeq lr, fp, r4, lsr #32 │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rsbeq lr, fp, ip, lsr r0 │ │ │ │ - rsbeq lr, fp, r8, asr r0 │ │ │ │ + rsbeq lr, fp, ip │ │ │ │ + rsbeq lr, fp, r8, lsr #32 │ │ │ │ andeq r1, r0, r8, lsl #20 │ │ │ │ andeq r1, r0, ip, lsl #5 │ │ │ │ - rsbeq lr, fp, r0, asr #32 │ │ │ │ - rsbeq lr, fp, ip, lsr r0 │ │ │ │ + rsbeq lr, fp, r0, lsl r0 │ │ │ │ + rsbeq lr, fp, ip │ │ │ │ andeq r0, r0, ip, lsr #12 │ │ │ │ muleq r0, r4, r6 │ │ │ │ - rsbeq lr, fp, r8, lsr #32 │ │ │ │ - rsbeq lr, fp, r4, asr #32 │ │ │ │ + strdeq sp, [fp], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq lr, fp, r4, lsl r0 │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ - rsbeq lr, fp, r4, lsr r0 │ │ │ │ - rsbeq lr, fp, ip, asr #32 │ │ │ │ + rsbeq lr, fp, r4 │ │ │ │ + rsbeq lr, fp, ip, lsl r0 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - rsbeq lr, fp, ip, lsr r0 │ │ │ │ - @ instruction: 0x006b639c │ │ │ │ + rsbeq lr, fp, ip │ │ │ │ + rsbeq r6, fp, ip, ror #6 │ │ │ │ andeq r4, r0, r0, asr #30 │ │ │ │ - rsbeq lr, fp, r0, lsr #32 │ │ │ │ - @ instruction: 0x006e6694 │ │ │ │ + strdeq sp, [fp], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r6, lr, r4, ror #12 │ │ │ │ andeq r2, r0, r4, lsl #13 │ │ │ │ muleq r0, r8, r5 │ │ │ │ - rsbeq lr, fp, r0, lsr r0 │ │ │ │ - rsbeq lr, fp, r0, lsr r0 │ │ │ │ + rsbeq lr, fp, r0 │ │ │ │ + rsbeq lr, fp, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7588a8 │ │ │ │ + bl 758878 │ │ │ │ mov r1, r4 │ │ │ │ - bl 75855c │ │ │ │ + bl 75852c │ │ │ │ subs r2, r0, #0 │ │ │ │ beq 32de08 │ │ │ │ ldr r1, [pc, #100] @ 32de58 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 758298 │ │ │ │ + b 758268 │ │ │ │ ldr r3, [pc, #76] @ 32de5c │ │ │ │ ldr ip, [pc, #76] @ 32de60 │ │ │ │ ldr r1, [pc, #76] @ 32de64 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #560 @ 0x230 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq sp, fp, ip, lsl #27 │ │ │ │ - @ instruction: 0x007ff798 │ │ │ │ - rsbeq sp, fp, r0, ror lr │ │ │ │ - rsbeq sp, fp, r4, asr lr │ │ │ │ + rsbeq sp, fp, ip, asr sp │ │ │ │ + rsbseq pc, pc, r8, ror #14 │ │ │ │ + rsbeq sp, fp, r0, asr #28 │ │ │ │ + rsbeq sp, fp, r4, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #320] @ 32dfc0 │ │ │ │ ldr r2, [pc, #320] @ 32dfc4 │ │ │ │ ldr r1, [pc, #320] @ 32dfc8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ add r1, r0, #96 @ 0x60 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ cmp r1, #0 │ │ │ │ moveq r1, #1 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754880 │ │ │ │ + bl 754850 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32df04 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 754890 │ │ │ │ + bl 754860 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 32df78 │ │ │ │ bl 249ec0 │ │ │ │ cmp r0, #7 │ │ │ │ bls 32df9c │ │ │ │ ldr r1, [pc, #164] @ 32dfcc │ │ │ │ sub r5, r0, #8 │ │ │ │ @@ -235013,41 +235013,41 @@ │ │ │ │ ldr r0, [pc, #48] @ 32dfdc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 32dfe0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq pc, pc, r8, lsr #14 │ │ │ │ - rsbeq r9, sl, r4, lsl #12 │ │ │ │ - ldrsbeq r3, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbseq r4, r3, r4, ror r1 │ │ │ │ - rsbseq r4, r3, r0, lsr #2 │ │ │ │ - rsbseq pc, pc, r8, lsl #12 │ │ │ │ - rsbeq sp, fp, r0, asr #25 │ │ │ │ - strdeq sp, [fp], #-200 @ 0xffffff38 @ │ │ │ │ + ldrsheq pc, [pc], #-104 @ │ │ │ │ + ldrdeq r9, [sl], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r3, r3, r0, lsr #7 │ │ │ │ + rsbseq r4, r3, r4, asr #2 │ │ │ │ + ldrsheq r4, [r3], #-0 @ │ │ │ │ + ldrsbeq pc, [pc], #-88 @ │ │ │ │ + @ instruction: 0x006bdc90 │ │ │ │ + rsbeq sp, fp, r8, asr #25 │ │ │ │ andeq r0, r0, r4, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr ip, [pc, #184] @ 32e0c4 │ │ │ │ ldr r2, [pc, #184] @ 32e0c8 │ │ │ │ ldr r1, [pc, #184] @ 32e0cc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ bl 248b1c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 248b1c │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ bl 248b1c │ │ │ │ @@ -235078,17 +235078,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq pc, pc, r0, lsr #11 │ │ │ │ - rsbeq r9, sl, r8, ror r4 │ │ │ │ - rsbseq r3, r3, r0, asr #4 │ │ │ │ + rsbseq pc, pc, r0, ror r5 @ │ │ │ │ + rsbeq r9, sl, r8, asr #8 │ │ │ │ + rsbseq r3, r3, r0, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 32e134 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 32e138 │ │ │ │ @@ -235096,27 +235096,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ strb r4, [r0, #41] @ 0x29 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq pc, pc, r0, asr #9 │ │ │ │ - @ instruction: 0x006a9394 │ │ │ │ - rsbseq r3, r3, r0, ror #2 │ │ │ │ + @ instruction: 0x007ff490 │ │ │ │ + rsbeq r9, sl, r4, ror #6 │ │ │ │ + rsbseq r3, r3, r0, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 32e1a4 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 32e1a8 │ │ │ │ @@ -235124,53 +235124,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ strb r4, [r0, #49] @ 0x31 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq pc, pc, r0, asr r4 @ │ │ │ │ - rsbeq r9, sl, r4, lsr #6 │ │ │ │ - ldrsheq r3, [r3], #-0 @ │ │ │ │ + rsbseq pc, pc, r0, lsr #8 │ │ │ │ + strdeq r9, [sl], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq r3, r3, r0, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 32e20c │ │ │ │ ldr r2, [pc, #68] @ 32e210 │ │ │ │ ldr r1, [pc, #68] @ 32e214 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldrb r0, [r0, #49] @ 0x31 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq pc, pc, r4, ror #7 │ │ │ │ - strheq r9, [sl], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbseq r3, r3, r4, lsl #1 │ │ │ │ + ldrheq pc, [pc], #-52 @ │ │ │ │ + rsbeq r9, sl, r8, lsl #5 │ │ │ │ + rsbseq r3, r3, r4, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 32e27c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 32e280 │ │ │ │ @@ -235178,79 +235178,79 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ strb r4, [r0, #50] @ 0x32 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq pc, pc, r8, ror r3 @ │ │ │ │ - rsbeq r9, sl, ip, asr #4 │ │ │ │ - rsbseq r3, r3, r8, lsl r0 │ │ │ │ + rsbseq pc, pc, r8, asr #6 │ │ │ │ + rsbeq r9, sl, ip, lsl r2 │ │ │ │ + rsbseq r2, r3, r8, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 32e2e4 │ │ │ │ ldr r2, [pc, #68] @ 32e2e8 │ │ │ │ ldr r1, [pc, #68] @ 32e2ec │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldrb r0, [r0, #50] @ 0x32 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq pc, pc, ip, lsl #6 │ │ │ │ - rsbeq r9, sl, r0, ror #3 │ │ │ │ - rsbseq r2, r3, ip, lsr #31 │ │ │ │ + ldrsbeq pc, [pc], #-44 @ │ │ │ │ + strheq r9, [sl], #-16 @ │ │ │ │ + rsbseq r2, r3, ip, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 32e34c │ │ │ │ ldr r2, [pc, #68] @ 32e350 │ │ │ │ ldr r1, [pc, #68] @ 32e354 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldrb r0, [r0, #42] @ 0x2a │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq pc, pc, r4, lsr #5 │ │ │ │ - rsbeq r9, sl, r8, ror r1 │ │ │ │ - rsbseq r2, r3, r4, asr #30 │ │ │ │ + rsbseq pc, pc, r4, ror r2 @ │ │ │ │ + rsbeq r9, sl, r8, asr #2 │ │ │ │ + rsbseq r2, r3, r4, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 32e3bc │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 32e3c0 │ │ │ │ @@ -235258,79 +235258,79 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ strb r4, [r0, #60] @ 0x3c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq pc, pc, r8, lsr r2 @ │ │ │ │ - rsbeq r9, sl, ip, lsl #2 │ │ │ │ - ldrsbeq r2, [r3], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq pc, pc, r8, lsl #4 │ │ │ │ + ldrdeq r9, [sl], #-12 @ │ │ │ │ + rsbseq r2, r3, r8, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 32e424 │ │ │ │ ldr r2, [pc, #68] @ 32e428 │ │ │ │ ldr r1, [pc, #68] @ 32e42c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldrb r0, [r0, #60] @ 0x3c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq pc, pc, ip, asr #3 │ │ │ │ - rsbeq r9, sl, r0, lsr #1 │ │ │ │ - rsbseq r2, r3, ip, ror #28 │ │ │ │ + @ instruction: 0x007ff19c │ │ │ │ + rsbeq r9, sl, r0, ror r0 │ │ │ │ + rsbseq r2, r3, ip, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 32e48c │ │ │ │ ldr r2, [pc, #68] @ 32e490 │ │ │ │ ldr r1, [pc, #68] @ 32e494 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldrb r0, [r0, #41] @ 0x29 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq pc, pc, r4, ror #2 │ │ │ │ - rsbeq r9, sl, r8, lsr r0 │ │ │ │ - rsbseq r2, r3, r4, lsl #28 │ │ │ │ + rsbseq pc, pc, r4, lsr r1 @ │ │ │ │ + rsbeq r9, sl, r8 │ │ │ │ + ldrsbeq r2, [r3], #-212 @ 0xffffff2c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 32e4fc │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 32e500 │ │ │ │ @@ -235338,160 +235338,160 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ strb r4, [r0, #40] @ 0x28 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsheq pc, [pc], #-8 @ │ │ │ │ - rsbeq r8, sl, ip, asr #31 │ │ │ │ - @ instruction: 0x00732d98 │ │ │ │ + rsbseq pc, pc, r8, asr #1 │ │ │ │ + @ instruction: 0x006a8f9c │ │ │ │ + rsbseq r2, r3, r8, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 32e564 │ │ │ │ ldr r2, [pc, #68] @ 32e568 │ │ │ │ ldr r1, [pc, #68] @ 32e56c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldrb r0, [r0, #40] @ 0x28 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq pc, pc, ip, lsl #1 │ │ │ │ - rsbeq r8, sl, r0, ror #30 │ │ │ │ - rsbseq r2, r3, ip, lsr #26 │ │ │ │ + rsbseq pc, pc, ip, asr r0 @ │ │ │ │ + rsbeq r8, sl, r0, lsr pc │ │ │ │ + ldrsheq r2, [r3], #-204 @ 0xffffff34 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr ip, [pc, #332] @ 32e6e8 │ │ │ │ ldr r2, [pc, #332] @ 32e6ec │ │ │ │ ldr r1, [pc, #332] @ 32e6f0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ cmp r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 32e678 │ │ │ │ ldr r0, [pc, #292] @ 32e6f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7558a4 │ │ │ │ + bl 755874 │ │ │ │ ldr r1, [pc, #284] @ 32e6f8 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 756904 │ │ │ │ + bl 7568d4 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 32e618 │ │ │ │ ldr r1, [pc, #256] @ 32e6fc │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 756cb4 │ │ │ │ + bl 756c84 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 32e640 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75503c │ │ │ │ + bl 75500c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 7588a8 │ │ │ │ + bl 758878 │ │ │ │ ldr r1, [r8, #188] @ 0xbc │ │ │ │ mov r2, r5 │ │ │ │ - bl 757ec4 │ │ │ │ + bl 757e94 │ │ │ │ ldr r1, [pc, #168] @ 32e700 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 756ac0 │ │ │ │ + bl 756a90 │ │ │ │ cmp r0, #0 │ │ │ │ bne 32e68c │ │ │ │ mov r4, #0 │ │ │ │ b 32e618 │ │ │ │ ldr r0, [pc, #132] @ 32e704 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7558a4 │ │ │ │ + bl 755874 │ │ │ │ mov r5, r0 │ │ │ │ b 32e5f4 │ │ │ │ ldr r2, [pc, #116] @ 32e708 │ │ │ │ ldr r1, [pc, #116] @ 32e70c │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #100 @ 0x64 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #104] @ 32e710 │ │ │ │ ldr r3, [pc, #104] @ 32e714 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r6 │ │ │ │ - bl 759ee8 │ │ │ │ + bl 759eb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32e670 │ │ │ │ ldr r1, [pc, #72] @ 32e718 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 758298 │ │ │ │ + bl 758268 │ │ │ │ mov r4, r0 │ │ │ │ b 32e618 │ │ │ │ - rsbseq pc, pc, r0, lsl r0 @ │ │ │ │ - rsbeq r8, sl, r8, ror #29 │ │ │ │ - ldrheq r2, [r3], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq sp, fp, r0, lsl r7 │ │ │ │ - rsbeq sp, fp, r4, lsl r7 │ │ │ │ - @ instruction: 0x0074c798 │ │ │ │ - strheq sp, [fp], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq sp, fp, r0, lsl #13 │ │ │ │ - rsbseq lr, pc, ip, lsl pc @ │ │ │ │ - rsbeq sl, sl, r0, lsr #31 │ │ │ │ - rsbeq sp, fp, r8, asr #11 │ │ │ │ + rsbseq lr, pc, r0, ror #31 │ │ │ │ + strheq r8, [sl], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq r2, r3, r4, lsl #25 │ │ │ │ + rsbeq sp, fp, r0, ror #13 │ │ │ │ + rsbeq sp, fp, r4, ror #13 │ │ │ │ + rsbseq ip, r4, r8, ror #14 │ │ │ │ + rsbeq sp, fp, r4, lsl #13 │ │ │ │ + rsbeq sp, fp, r0, asr r6 │ │ │ │ + rsbseq lr, pc, ip, ror #29 │ │ │ │ + rsbeq sl, sl, r0, ror pc │ │ │ │ + @ instruction: 0x006bd598 │ │ │ │ andeq r0, r0, r2, asr #8 │ │ │ │ - rsbeq r5, fp, ip, ror r8 │ │ │ │ + rsbeq r5, fp, ip, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 32e784 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #76] @ 32e788 │ │ │ │ @@ -235499,55 +235499,55 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ strb r4, [r3, #5] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq lr, pc, r4, ror lr @ │ │ │ │ - rsbeq r8, sl, r8, asr #26 │ │ │ │ - rsbseq r2, r3, r4, lsl fp │ │ │ │ + rsbseq lr, pc, r4, asr #28 │ │ │ │ + rsbeq r8, sl, r8, lsl sp │ │ │ │ + rsbseq r2, r3, r4, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 32e7f0 │ │ │ │ ldr r2, [pc, #72] @ 32e7f4 │ │ │ │ ldr r1, [pc, #72] @ 32e7f8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ ldrb r0, [r3, #5] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq lr, pc, r4, lsl #28 │ │ │ │ - ldrdeq r8, [sl], #-200 @ 0xffffff38 @ │ │ │ │ - rsbseq r2, r3, r4, lsr #21 │ │ │ │ + ldrsbeq lr, [pc], #-212 @ │ │ │ │ + rsbeq r8, sl, r8, lsr #25 │ │ │ │ + rsbseq r2, r3, r4, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 32e864 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #76] @ 32e868 │ │ │ │ @@ -235555,55 +235555,55 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ strb r4, [r3] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x007fed94 │ │ │ │ - rsbeq r8, sl, r8, ror #24 │ │ │ │ - rsbseq r2, r3, r4, lsr sl │ │ │ │ + rsbseq lr, pc, r4, ror #26 │ │ │ │ + rsbeq r8, sl, r8, lsr ip │ │ │ │ + rsbseq r2, r3, r4, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 32e8d0 │ │ │ │ ldr r2, [pc, #72] @ 32e8d4 │ │ │ │ ldr r1, [pc, #72] @ 32e8d8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ ldrb r0, [r3] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq lr, pc, r4, lsr #26 │ │ │ │ - strdeq r8, [sl], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq r2, r3, r4, asr #19 │ │ │ │ + ldrsheq lr, [pc], #-196 @ │ │ │ │ + rsbeq r8, sl, r8, asr #23 │ │ │ │ + @ instruction: 0x00732994 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 32e948 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #80] @ 32e94c │ │ │ │ @@ -235611,29 +235611,29 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ eor r3, r4, #1 │ │ │ │ strb r4, [r0, #42] @ 0x2a │ │ │ │ strb r3, [r0, #43] @ 0x2b │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrheq lr, [pc], #-196 @ │ │ │ │ - rsbeq r8, sl, r8, lsl #23 │ │ │ │ - rsbseq r2, r3, r4, asr r9 │ │ │ │ + rsbseq lr, pc, r4, lsl #25 │ │ │ │ + rsbeq r8, sl, r8, asr fp │ │ │ │ + rsbseq r2, r3, r4, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #184] @ 32ea24 │ │ │ │ sub sp, sp, #24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -235649,26 +235649,26 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r4, [pc, #124] @ 32ea38 │ │ │ │ ldr r3, [pc, #124] @ 32ea3c │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r6 │ │ │ │ add ip, r0, #96 @ 0x60 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 917fdc │ │ │ │ + bl 917fac │ │ │ │ ldr r2, [pc, #88] @ 32ea40 │ │ │ │ ldr r3, [pc, #64] @ 32ea2c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -235678,19 +235678,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - rsbseq lr, pc, r4, asr #24 │ │ │ │ + rsbseq lr, pc, r4, lsl ip @ │ │ │ │ umullseq ip, r7, ip, r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r2, r3, r8, asr #17 │ │ │ │ - strdeq r8, [sl], #-164 @ 0xffffff5c @ │ │ │ │ + @ instruction: 0x00732898 │ │ │ │ + rsbeq r8, sl, r4, asr #21 │ │ │ │ addseq ip, r7, r0, ror #2 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ addseq ip, r7, r4, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -235710,24 +235710,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 977894 │ │ │ │ + bl 977864 │ │ │ │ ldr r2, [pc, #80] @ 32eb24 │ │ │ │ ldr r3, [pc, #64] @ 32eb18 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -235737,19 +235737,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - rsbseq lr, pc, r4, asr fp @ │ │ │ │ + rsbseq lr, pc, r4, lsr #22 │ │ │ │ addseq ip, r7, ip, lsr #1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrsbeq r2, [r3], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r8, sl, r4, lsl #20 │ │ │ │ + rsbseq r2, r3, r8, lsr #15 │ │ │ │ + ldrdeq r8, [sl], #-148 @ 0xffffff6c @ │ │ │ │ addseq ip, r7, r8, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #192] @ 32ec00 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -235767,24 +235767,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 977894 │ │ │ │ + bl 977864 │ │ │ │ ldr r2, [pc, #92] @ 32ec14 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r6, #32] │ │ │ │ ldr r3, [pc, #60] @ 32ec08 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -235797,19 +235797,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - rsbseq lr, pc, r0, ror sl @ │ │ │ │ + rsbseq lr, pc, r0, asr #20 │ │ │ │ addseq fp, r7, r8, asr #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrsheq r2, [r3], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r8, sl, r0, lsr #18 │ │ │ │ + rsbseq r2, r3, r4, asr #13 │ │ │ │ + strdeq r8, [sl], #-128 @ 0xffffff80 @ │ │ │ │ addseq fp, r7, r8, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #208] @ 32ed00 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -235827,31 +235827,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 90fc40 │ │ │ │ + bl 90fc10 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32ecbc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 254fd8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 90f6f8 │ │ │ │ + bl 90f6c8 │ │ │ │ ldr r2, [pc, #80] @ 32ed14 │ │ │ │ ldr r3, [pc, #64] @ 32ed08 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -235861,19 +235861,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - rsbseq lr, pc, r0, lsl #19 │ │ │ │ + rsbseq lr, pc, r0, asr r9 @ │ │ │ │ @ instruction: 0x0097bed8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r2, r3, r4, lsl #12 │ │ │ │ - rsbeq r8, sl, r0, lsr r8 │ │ │ │ + ldrsbeq r2, [r3], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r8, sl, r0, lsl #16 │ │ │ │ addseq fp, r7, r8, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32ed64 │ │ │ │ ldr r2, [pc, #52] @ 32ed68 │ │ │ │ @@ -235881,221 +235881,221 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24ae38 │ │ │ │ - rsbseq lr, pc, ip, ror r8 @ │ │ │ │ - rsbeq r8, sl, r0, asr r7 │ │ │ │ - rsbseq r2, r3, ip, lsl r5 │ │ │ │ + rsbseq lr, pc, ip, asr #16 │ │ │ │ + rsbeq r8, sl, r0, lsr #14 │ │ │ │ + rsbseq r2, r3, ip, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32edbc │ │ │ │ ldr r2, [pc, #52] @ 32edc0 │ │ │ │ ldr r1, [pc, #52] @ 32edc4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24ae38 │ │ │ │ - rsbseq lr, pc, r4, lsr #16 │ │ │ │ - strdeq r8, [sl], #-104 @ 0xffffff98 @ │ │ │ │ - rsbseq r2, r3, r4, asr #9 │ │ │ │ + ldrsheq lr, [pc], #-116 @ │ │ │ │ + rsbeq r8, sl, r8, asr #13 │ │ │ │ + @ instruction: 0x00732494 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32ee14 │ │ │ │ ldr r2, [pc, #52] @ 32ee18 │ │ │ │ ldr r1, [pc, #52] @ 32ee1c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24ae38 │ │ │ │ - rsbseq lr, pc, ip, asr #15 │ │ │ │ - rsbeq r8, sl, r0, lsr #13 │ │ │ │ - rsbseq r2, r3, ip, ror #8 │ │ │ │ + @ instruction: 0x007fe79c │ │ │ │ + rsbeq r8, sl, r0, ror r6 │ │ │ │ + rsbseq r2, r3, ip, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32ee6c │ │ │ │ ldr r2, [pc, #52] @ 32ee70 │ │ │ │ ldr r1, [pc, #52] @ 32ee74 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24ae38 │ │ │ │ - rsbseq lr, pc, r4, ror r7 @ │ │ │ │ - rsbeq r8, sl, r8, asr #12 │ │ │ │ - rsbseq r2, r3, r4, lsl r4 │ │ │ │ + rsbseq lr, pc, r4, asr #14 │ │ │ │ + rsbeq r8, sl, r8, lsl r6 │ │ │ │ + rsbseq r2, r3, r4, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32eec4 │ │ │ │ ldr r2, [pc, #52] @ 32eec8 │ │ │ │ ldr r1, [pc, #52] @ 32eecc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24ae38 │ │ │ │ - rsbseq lr, pc, ip, lsl r7 @ │ │ │ │ - strdeq r8, [sl], #-80 @ 0xffffffb0 @ │ │ │ │ - ldrheq r2, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq lr, pc, ip, ror #13 │ │ │ │ + rsbeq r8, sl, r0, asr #11 │ │ │ │ + rsbseq r2, r3, ip, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32ef1c │ │ │ │ ldr r2, [pc, #52] @ 32ef20 │ │ │ │ ldr r1, [pc, #52] @ 32ef24 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r0, [r0, #156] @ 0x9c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24ae38 │ │ │ │ - rsbseq lr, pc, r4, asr #13 │ │ │ │ - @ instruction: 0x006a8598 │ │ │ │ - rsbseq r2, r3, r4, ror #6 │ │ │ │ + @ instruction: 0x007fe694 │ │ │ │ + rsbeq r8, sl, r8, ror #10 │ │ │ │ + rsbseq r2, r3, r4, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32ef74 │ │ │ │ ldr r2, [pc, #52] @ 32ef78 │ │ │ │ ldr r1, [pc, #52] @ 32ef7c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24ae38 │ │ │ │ - rsbseq lr, pc, ip, ror #12 │ │ │ │ - rsbeq r8, sl, r0, asr #10 │ │ │ │ - rsbseq r2, r3, ip, lsl #6 │ │ │ │ + rsbseq lr, pc, ip, lsr r6 @ │ │ │ │ + rsbeq r8, sl, r0, lsl r5 │ │ │ │ + ldrsbeq r2, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32efcc │ │ │ │ ldr r2, [pc, #52] @ 32efd0 │ │ │ │ ldr r1, [pc, #52] @ 32efd4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r0, [r0, #160] @ 0xa0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24ae38 │ │ │ │ - rsbseq lr, pc, r4, lsl r6 @ │ │ │ │ - rsbeq r8, sl, r8, ror #9 │ │ │ │ - ldrheq r2, [r3], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq lr, pc, r4, ror #11 │ │ │ │ + strheq r8, [sl], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r2, r3, r4, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32f024 │ │ │ │ ldr r2, [pc, #52] @ 32f028 │ │ │ │ ldr r1, [pc, #52] @ 32f02c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24ae38 │ │ │ │ - ldrheq lr, [pc], #-92 @ │ │ │ │ - @ instruction: 0x006a8490 │ │ │ │ - rsbseq r2, r3, ip, asr r2 │ │ │ │ + rsbseq lr, pc, ip, lsl #11 │ │ │ │ + rsbeq r8, sl, r0, ror #8 │ │ │ │ + rsbseq r2, r3, ip, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 32f080 │ │ │ │ ldr r2, [pc, #56] @ 32f084 │ │ │ │ ldr r1, [pc, #56] @ 32f088 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ ldr r0, [r3, #188] @ 0xbc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24ae38 │ │ │ │ - rsbseq lr, pc, r4, ror #10 │ │ │ │ - rsbeq r8, sl, r8, lsr r4 │ │ │ │ - rsbseq r2, r3, r4, lsl #4 │ │ │ │ + rsbseq lr, pc, r4, lsr r5 @ │ │ │ │ + rsbeq r8, sl, r8, lsl #8 │ │ │ │ + ldrsbeq r2, [r3], #-20 @ 0xffffffec @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #236] @ 32f190 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -236112,30 +236112,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r3, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9183f0 │ │ │ │ + bl 9183c0 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne 32f16c │ │ │ │ cmp r1, #0 │ │ │ │ beq 32f12c │ │ │ │ mov r0, r1 │ │ │ │ - bl 910fd8 │ │ │ │ + bl 910fa8 │ │ │ │ ldr r2, [pc, #112] @ 32f1a4 │ │ │ │ ldr r3, [pc, #96] @ 32f198 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -236150,22 +236150,22 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r7 │ │ │ │ bl 2546b4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 32f12c │ │ │ │ - bl 910fd8 │ │ │ │ + bl 910fa8 │ │ │ │ b 32f12c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - rsbseq lr, pc, ip, lsl #10 │ │ │ │ + ldrsbeq lr, [pc], #-76 @ │ │ │ │ addseq fp, r7, r4, ror #20 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x00732190 │ │ │ │ - strheq r8, [sl], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq r2, r3, r0, ror #2 │ │ │ │ + rsbeq r8, sl, ip, lsl #7 │ │ │ │ addseq fp, r7, r8, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #336] @ 32f310 │ │ │ │ sub sp, sp, #80 @ 0x50 │ │ │ │ @@ -236182,15 +236182,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ mov ip, #0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r4, [pc, #276] @ 32f324 │ │ │ │ mov r1, #1 │ │ │ │ add r4, pc, r4 │ │ │ │ strb r1, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, [r0, #88] @ 0x58 │ │ │ │ orrs ip, r2, r3 │ │ │ │ @@ -236231,15 +236231,15 @@ │ │ │ │ strb r3, [sp, #63] @ 0x3f │ │ │ │ add r3, sp, #24 │ │ │ │ add r2, sp, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, ip] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 9186fc │ │ │ │ + bl 9186cc │ │ │ │ ldr r2, [pc, #88] @ 32f32c │ │ │ │ ldr r3, [pc, #64] @ 32f318 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -236249,19 +236249,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - ldrsheq lr, [pc], #-48 @ │ │ │ │ + rsbseq lr, pc, r0, asr #7 │ │ │ │ addseq fp, r7, r8, asr #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r2, r3, r4, ror r0 │ │ │ │ - rsbeq r8, sl, r0, lsr #5 │ │ │ │ + rsbseq r2, r3, r4, asr #32 │ │ │ │ + rsbeq r8, sl, r0, ror r2 │ │ │ │ addseq fp, r7, ip, lsl #18 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ addseq fp, r7, r8, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -236281,15 +236281,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r9, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov fp, r9 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ add r6, r0, #32 │ │ │ │ mov r0, #8 │ │ │ │ @@ -236307,17 +236307,17 @@ │ │ │ │ str r5, [r0, #4] │ │ │ │ ldr fp, [fp] │ │ │ │ bne 32f3ac │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 90fc40 │ │ │ │ + bl 90fc10 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 90f6f8 │ │ │ │ + bl 90f6c8 │ │ │ │ ldr r2, [pc, #84] @ 32f460 │ │ │ │ ldr r3, [pc, #68] @ 32f454 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -236328,19 +236328,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - rsbseq lr, pc, r8, ror #4 │ │ │ │ + rsbseq lr, pc, r8, lsr r2 @ │ │ │ │ addseq fp, r7, r0, asr #15 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r1, r3, r8, ror #29 │ │ │ │ - rsbeq r8, sl, r4, lsl r1 │ │ │ │ + ldrheq r1, [r3], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r8, sl, r4, ror #1 │ │ │ │ addseq fp, r7, r0, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 32f4d8 │ │ │ │ ldr r2, [pc, #92] @ 32f4dc │ │ │ │ @@ -236348,32 +236348,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32f4bc │ │ │ │ - bl 75802c │ │ │ │ + bl 757ffc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24ae38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq lr, pc, r0, lsr r1 @ │ │ │ │ - rsbeq r8, sl, r4 │ │ │ │ - ldrsbeq r1, [r3], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq lr, pc, r0, lsl #2 │ │ │ │ + ldrdeq r7, [sl], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r1, r3, r0, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 32f55c │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 32f560 │ │ │ │ @@ -236381,32 +236381,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ bl 248b1c │ │ │ │ mov r0, r5 │ │ │ │ bl 24ae38 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq lr, pc, ip, lsr #1 │ │ │ │ - rsbeq r7, sl, r0, lsl #31 │ │ │ │ - rsbseq r1, r3, ip, asr #26 │ │ │ │ + rsbseq lr, pc, ip, ror r0 @ │ │ │ │ + rsbeq r7, sl, r0, asr pc │ │ │ │ + rsbseq r1, r3, ip, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 32f5e0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 32f5e4 │ │ │ │ @@ -236414,32 +236414,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ bl 248b1c │ │ │ │ mov r0, r5 │ │ │ │ bl 24ae38 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq lr, pc, r8, lsr #32 │ │ │ │ - strdeq r7, [sl], #-236 @ 0xffffff14 @ │ │ │ │ - rsbseq r1, r3, r8, asr #25 │ │ │ │ + ldrsheq sp, [pc], #-248 @ │ │ │ │ + rsbeq r7, sl, ip, asr #29 │ │ │ │ + @ instruction: 0x00731c98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 32f664 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 32f668 │ │ │ │ @@ -236447,32 +236447,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ bl 248b1c │ │ │ │ mov r0, r5 │ │ │ │ bl 24ae38 │ │ │ │ str r0, [r4, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq sp, pc, r4, lsr #31 │ │ │ │ - rsbeq r7, sl, r8, ror lr │ │ │ │ - rsbseq r1, r3, r4, asr #24 │ │ │ │ + rsbseq sp, pc, r4, ror pc @ │ │ │ │ + rsbeq r7, sl, r8, asr #28 │ │ │ │ + rsbseq r1, r3, r4, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 32f6e8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 32f6ec │ │ │ │ @@ -236480,32 +236480,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ bl 248b1c │ │ │ │ mov r0, r5 │ │ │ │ bl 24ae38 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq sp, pc, r0, lsr #30 │ │ │ │ - strdeq r7, [sl], #-212 @ 0xffffff2c @ │ │ │ │ - rsbseq r1, r3, r0, asr #23 │ │ │ │ + ldrsheq sp, [pc], #-224 @ │ │ │ │ + rsbeq r7, sl, r4, asr #27 │ │ │ │ + @ instruction: 0x00731b90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 32f76c │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 32f770 │ │ │ │ @@ -236513,32 +236513,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #156] @ 0x9c │ │ │ │ bl 248b1c │ │ │ │ mov r0, r5 │ │ │ │ bl 24ae38 │ │ │ │ str r0, [r4, #156] @ 0x9c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x007fde9c │ │ │ │ - rsbeq r7, sl, r0, ror sp │ │ │ │ - rsbseq r1, r3, ip, lsr fp │ │ │ │ + rsbseq sp, pc, ip, ror #28 │ │ │ │ + rsbeq r7, sl, r0, asr #26 │ │ │ │ + rsbseq r1, r3, ip, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 32f7f0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 32f7f4 │ │ │ │ @@ -236546,32 +236546,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ bl 248b1c │ │ │ │ mov r0, r5 │ │ │ │ bl 24ae38 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq sp, pc, r8, lsl lr @ │ │ │ │ - rsbeq r7, sl, ip, ror #25 │ │ │ │ - ldrheq r1, [r3], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq sp, pc, r8, ror #27 │ │ │ │ + strheq r7, [sl], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r1, r3, r8, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 32f874 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 32f878 │ │ │ │ @@ -236579,32 +236579,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #160] @ 0xa0 │ │ │ │ bl 248b1c │ │ │ │ mov r0, r5 │ │ │ │ bl 24ae38 │ │ │ │ str r0, [r4, #160] @ 0xa0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x007fdd94 │ │ │ │ - rsbeq r7, sl, r8, ror #24 │ │ │ │ - rsbseq r1, r3, r4, lsr sl │ │ │ │ + rsbseq sp, pc, r4, ror #26 │ │ │ │ + rsbeq r7, sl, r8, lsr ip │ │ │ │ + rsbseq r1, r3, r4, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 32f8f8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 32f8fc │ │ │ │ @@ -236612,32 +236612,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ bl 248b1c │ │ │ │ mov r0, r5 │ │ │ │ bl 24ae38 │ │ │ │ str r0, [r4, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq sp, pc, r0, lsl sp @ │ │ │ │ - rsbeq r7, sl, r4, ror #23 │ │ │ │ - ldrheq r1, [r3], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq sp, pc, r0, ror #25 │ │ │ │ + strheq r7, [sl], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq r1, r3, r0, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 32f994 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -236646,15 +236646,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 524c30 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32f974 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ @@ -236666,32 +236666,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sp, pc, r8, lsl #25 │ │ │ │ - rsbseq r1, r3, r4, lsr #18 │ │ │ │ - rsbeq r7, sl, r8, asr fp │ │ │ │ + rsbseq sp, pc, r8, asr ip @ │ │ │ │ + ldrsheq r1, [r3], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r7, sl, r8, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #160] @ 32fa58 │ │ │ │ ldr r2, [pc, #160] @ 32fa5c │ │ │ │ ldr r1, [pc, #160] @ 32fa60 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ bl 248b1c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 248b1c │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ bl 248b1c │ │ │ │ @@ -236715,17 +236715,17 @@ │ │ │ │ bl 248b1c │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ bl 248b1c │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 248b1c │ │ │ │ - ldrsheq sp, [pc], #-180 @ │ │ │ │ - rsbeq r7, sl, r8, asr #21 │ │ │ │ - @ instruction: 0x00731894 │ │ │ │ + rsbseq sp, pc, r4, asr #23 │ │ │ │ + @ instruction: 0x006a7a98 │ │ │ │ + rsbseq r1, r3, r4, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #236] @ 32fb68 │ │ │ │ mov r4, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -236734,15 +236734,15 @@ │ │ │ │ ldr r2, [pc, #224] @ 32fb70 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r7, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #196] @ 32fb74 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [r0, #252] @ 0xfc │ │ │ │ mov r0, r4 │ │ │ │ bl 24a4fc │ │ │ │ cmp r0, #0 │ │ │ │ beq 32fb18 │ │ │ │ @@ -236774,30 +236774,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #124 @ 0x7c │ │ │ │ mov r2, #704 @ 0x2c0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq sp, pc, r4, lsr fp @ │ │ │ │ - rsbseq r1, r3, r8, asr #15 │ │ │ │ - strdeq r7, [sl], #-156 @ 0xffffff64 @ │ │ │ │ - rsbseq r5, r3, r0, lsr ip │ │ │ │ - rsbeq ip, fp, ip, lsl r3 │ │ │ │ - rsbeq ip, fp, r0, lsl r2 │ │ │ │ - rsbeq ip, fp, r4, asr #2 │ │ │ │ + rsbseq sp, pc, r4, lsl #22 │ │ │ │ + @ instruction: 0x00731798 │ │ │ │ + rsbeq r7, sl, ip, asr #19 │ │ │ │ + rsbseq r5, r3, r0, lsl #24 │ │ │ │ + rsbeq ip, fp, ip, ror #5 │ │ │ │ + rsbeq ip, fp, r0, ror #3 │ │ │ │ + rsbeq ip, fp, r4, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #356] @ 32fd00 │ │ │ │ ldr ip, [pc, #356] @ 32fd04 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -236824,39 +236824,39 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ addeq r4, sp, #12 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 917fdc │ │ │ │ + bl 917fac │ │ │ │ cmp r0, #0 │ │ │ │ beq 32fcac │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1] │ │ │ │ cmp r0, #0 │ │ │ │ beq 32fc78 │ │ │ │ mov r1, r4 │ │ │ │ bl 535cd4 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32fc74 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 910f7c │ │ │ │ + bl 910f4c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 997cb4 │ │ │ │ + bl 997c84 │ │ │ │ b 32fcb8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 32fc9c │ │ │ │ mov r1, r4 │ │ │ │ bl 535cd4 │ │ │ │ @@ -236866,15 +236866,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ bl 32dfe4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 24953c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 997cb4 │ │ │ │ + bl 997c84 │ │ │ │ ldr r2, [pc, #92] @ 32fd1c │ │ │ │ ldr r3, [pc, #64] @ 32fd04 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -236889,17 +236889,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq sl, r7, r0, lsl #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, r7, r8, asr pc │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - @ instruction: 0x006a7898 │ │ │ │ - rsbseq sp, pc, r0, asr #19 │ │ │ │ - rsbseq r1, r3, r4, ror #12 │ │ │ │ + rsbeq r7, sl, r8, ror #16 │ │ │ │ + @ instruction: 0x007fd990 │ │ │ │ + rsbseq r1, r3, r4, lsr r6 │ │ │ │ addseq sl, r7, ip, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr ip, [pc, #636] @ 32ffb4 │ │ │ │ sub sp, sp, #192 @ 0xc0 │ │ │ │ @@ -236916,15 +236916,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #188] @ 0xbc │ │ │ │ mov ip, #0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r3, #0 │ │ │ │ mov lr, #1 │ │ │ │ strb lr, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ strb lr, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ strb lr, [sp, #56] @ 0x38 │ │ │ │ @@ -237040,15 +237040,15 @@ │ │ │ │ strb r3, [sp, #175] @ 0xaf │ │ │ │ add r3, sp, #24 │ │ │ │ add r2, sp, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, lr] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 9183f0 │ │ │ │ + bl 9183c0 │ │ │ │ ldr r2, [pc, #88] @ 32ffd0 │ │ │ │ ldr r3, [pc, #64] @ 32ffbc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -237058,19 +237058,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - rsbseq sp, pc, r8, ror r8 @ │ │ │ │ + rsbseq sp, pc, r8, asr #16 │ │ │ │ @ instruction: 0x0097add0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrsheq r1, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r7, sl, r8, lsr #14 │ │ │ │ + rsbseq r1, r3, ip, asr #9 │ │ │ │ + strdeq r7, [sl], #-104 @ 0xffffff98 @ │ │ │ │ addseq sl, r7, ip, asr #26 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ addseq sl, r7, r4, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -237090,24 +237090,24 @@ │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #484] @ 33024c │ │ │ │ strb r3, [r4, #50] @ 0x32 │ │ │ │ strh r2, [r4, #40] @ 0x28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r3 │ │ │ │ bl 24b048 │ │ │ │ @@ -237133,20 +237133,20 @@ │ │ │ │ ldr r2, [pc, #400] @ 33025c │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r4, #256] @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75934c │ │ │ │ + bl 75931c │ │ │ │ ldr r2, [pc, #372] @ 330260 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 759bb0 │ │ │ │ + bl 759b80 │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ str r2, [r4, #180] @ 0xb4 │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ mov r3, #1 │ │ │ │ str r2, [r4, #216] @ 0xd8 │ │ │ │ mov r2, #8 │ │ │ │ strd r2, [r4, #224] @ 0xe0 │ │ │ │ @@ -237197,56 +237197,56 @@ │ │ │ │ ldr r2, [pc, #164] @ 330270 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #252] @ 0xfc │ │ │ │ mov r0, r6 │ │ │ │ - bl 75934c │ │ │ │ + bl 75931c │ │ │ │ ldr r2, [pc, #136] @ 330274 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [pc, #124] @ 330278 │ │ │ │ - bl 759bb0 │ │ │ │ + bl 759b80 │ │ │ │ ldr r3, [pc, #120] @ 33027c │ │ │ │ ldr r2, [pc, #120] @ 330280 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7591d8 │ │ │ │ + bl 7591a8 │ │ │ │ ldr r2, [pc, #96] @ 330284 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 759bb0 │ │ │ │ + bl 759b80 │ │ │ │ b 33009c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - rsbseq sp, pc, r4, asr #11 │ │ │ │ + @ instruction: 0x007fd594 │ │ │ │ addseq sl, r7, ip, lsl fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r7, sl, r0, lsl #9 │ │ │ │ - rsbseq r1, r3, ip, asr #4 │ │ │ │ + rsbeq r7, sl, r0, asr r4 │ │ │ │ + rsbseq r1, r3, ip, lsl r2 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andeq r5, r0, r8, ror #8 │ │ │ │ - rsbeq fp, fp, ip, lsr #26 │ │ │ │ + strdeq fp, [fp], #-204 @ 0xffffff34 @ │ │ │ │ @ instruction: 0xffffe640 │ │ │ │ @ instruction: 0xffffe6bc │ │ │ │ - rsbeq fp, fp, r0, lsl sp │ │ │ │ + rsbeq fp, fp, r0, ror #25 │ │ │ │ addseq sl, r7, r4, lsr #19 │ │ │ │ - rsbeq fp, fp, r4, lsr #23 │ │ │ │ + rsbeq fp, fp, r4, ror fp │ │ │ │ @ instruction: 0xffffe628 │ │ │ │ @ instruction: 0xffffe694 │ │ │ │ - rsbeq fp, fp, r4, lsl #23 │ │ │ │ - rsbeq fp, fp, r4, lsr #23 │ │ │ │ + rsbeq fp, fp, r4, asr fp │ │ │ │ + rsbeq fp, fp, r4, ror fp │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ @ instruction: 0xffffee18 │ │ │ │ - @ instruction: 0x006bbb98 │ │ │ │ + rsbeq fp, fp, r8, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #916] @ 330634 │ │ │ │ ldr ip, [pc, #916] @ 330638 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -237276,32 +237276,32 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ addeq r5, sp, #28 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9186fc │ │ │ │ + bl 9186cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 330428 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r1, [pc, #728] @ 330650 │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, r3 │ │ │ │ @@ -237342,18 +237342,18 @@ │ │ │ │ ldrb r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, #0 │ │ │ │ moveq r3, #0 │ │ │ │ beq 330420 │ │ │ │ ldrd r2, [r0, #40] @ 0x28 │ │ │ │ strd r2, [r6, #88] @ 0x58 │ │ │ │ - bl 911034 │ │ │ │ + bl 911004 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 997cb4 │ │ │ │ + bl 997c84 │ │ │ │ ldr r2, [pc, #536] @ 330654 │ │ │ │ ldr r3, [pc, #504] @ 330638 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -237405,15 +237405,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #336] @ 330664 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 330424 │ │ │ │ ldr r1, [pc, #308] @ 330668 │ │ │ │ ldr r3, [pc, #308] @ 33066c │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #300] @ 330670 │ │ │ │ @@ -237423,28 +237423,28 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ ldr r2, [pc, #276] @ 330674 │ │ │ │ add r1, pc, r1 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 330424 │ │ │ │ ldr r3, [pc, #252] @ 330678 │ │ │ │ ldr ip, [pc, #252] @ 33067c │ │ │ │ ldr r1, [pc, #252] @ 330680 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #240] @ 330684 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 330424 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #212] @ 330688 │ │ │ │ ldr r1, [pc, #212] @ 33068c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -237453,15 +237453,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #188] @ 330694 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp, #20] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 330424 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #160] @ 330698 │ │ │ │ ldr r1, [pc, #160] @ 33069c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -237470,46 +237470,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #136] @ 3306a4 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp, #20] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 330424 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq sl, r7, ip, ror r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, r7, r4, asr r8 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - rsbseq sp, pc, r4, asr #5 │ │ │ │ - @ instruction: 0x006a7198 │ │ │ │ - rsbseq r0, r3, r0, ror #30 │ │ │ │ + @ instruction: 0x007fd294 │ │ │ │ + rsbeq r7, sl, r8, ror #2 │ │ │ │ + rsbseq r0, r3, r0, lsr pc │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ addseq sl, r7, r0, ror #13 │ │ │ │ - rsbeq fp, fp, r4, asr r9 │ │ │ │ - ldrheq sp, [pc], #-4 @ │ │ │ │ - rsbeq fp, fp, ip, asr r7 │ │ │ │ + rsbeq fp, fp, r4, lsr #18 │ │ │ │ + rsbseq sp, pc, r4, lsl #1 │ │ │ │ + rsbeq fp, fp, ip, lsr #14 │ │ │ │ andeq r0, r0, r5, lsl #5 │ │ │ │ - rsbeq fp, fp, r8, lsl r9 │ │ │ │ - rsbseq sp, pc, r0, ror r0 @ │ │ │ │ - rsbeq fp, fp, r4, lsl r7 │ │ │ │ + rsbeq fp, fp, r8, ror #17 │ │ │ │ + rsbseq sp, pc, r0, asr #32 │ │ │ │ + rsbeq fp, fp, r4, ror #13 │ │ │ │ andeq r0, r0, sp, lsl #5 │ │ │ │ - rsbseq sp, pc, ip, lsr #32 │ │ │ │ - rsbeq fp, fp, r8, ror #19 │ │ │ │ - rsbeq fp, fp, r0, ror #13 │ │ │ │ + ldrsheq ip, [pc], #-252 @ │ │ │ │ + strheq fp, [fp], #-152 @ 0xffffff68 @ │ │ │ │ + strheq fp, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ - rsbeq fp, fp, r8, asr #17 │ │ │ │ - rsbeq fp, fp, r4, lsr #13 │ │ │ │ - rsbseq ip, pc, ip, ror #31 │ │ │ │ + @ instruction: 0x006bb898 │ │ │ │ + rsbeq fp, fp, r4, ror r6 │ │ │ │ + ldrheq ip, [pc], #-252 @ │ │ │ │ muleq r0, r3, r2 │ │ │ │ - rsbeq fp, fp, ip, ror #17 │ │ │ │ - rsbeq fp, fp, r0, ror #12 │ │ │ │ - rsbseq ip, pc, r8, lsr #31 │ │ │ │ + strheq fp, [fp], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq fp, fp, r0, lsr r6 │ │ │ │ + rsbseq ip, pc, r8, ror pc @ │ │ │ │ muleq r0, sl, r2 │ │ │ │ │ │ │ │ 003306a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -237537,27 +237537,27 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #140] @ 3307a4 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754324 │ │ │ │ + bl 7542f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33078c │ │ │ │ mov r0, r4 │ │ │ │ - bl 754864 │ │ │ │ - bl 7548a0 │ │ │ │ + bl 754834 │ │ │ │ + bl 754870 │ │ │ │ ldr r4, [r6, #164] @ 0xa4 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 33078c │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 754088 │ │ │ │ + bl 754058 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ clz r3, r0 │ │ │ │ lsr r3, r3, #5 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 330748 │ │ │ │ @@ -237570,31 +237570,31 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r7, fp, ip, lsl #18 │ │ │ │ + ldrdeq r7, [fp], #-140 @ 0xffffff74 @ │ │ │ │ │ │ │ │ 003307a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 7548a0 │ │ │ │ + bl 754870 │ │ │ │ ldr r4, [r4, #164] @ 0xa4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 330818 │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 754088 │ │ │ │ + bl 754058 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ clz r3, r0 │ │ │ │ lsr r3, r3, #5 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3307d4 │ │ │ │ @@ -237615,25 +237615,25 @@ │ │ │ │ 00330830 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr ip, [pc, #300] @ 330980 │ │ │ │ ldr r2, [pc, #300] @ 330984 │ │ │ │ ldr r1, [pc, #300] @ 330988 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r6, #176] @ 0xb0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ble 33095c │ │ │ │ @@ -237662,15 +237662,15 @@ │ │ │ │ strd r2, [r5, #8] │ │ │ │ bl 24ae68 │ │ │ │ ldr r3, [r6, #176] @ 0xb0 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r0, [r3, sl, lsl #3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 33090c │ │ │ │ - bl 75816c │ │ │ │ + bl 75813c │ │ │ │ str r0, [r5, #20] │ │ │ │ mov r0, #8 │ │ │ │ bl 24b048 │ │ │ │ ldr r2, [r6, #176] @ 0xb0 │ │ │ │ mov r4, r7 │ │ │ │ ldr r2, [r2] │ │ │ │ add r8, r8, #168 @ 0xa8 │ │ │ │ @@ -237693,38 +237693,38 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbseq ip, pc, r8, asr sp @ │ │ │ │ - rsbeq r6, sl, r0, lsr ip │ │ │ │ - ldrsheq r0, [r3], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq ip, pc, r8, lsr #26 │ │ │ │ + rsbeq r6, sl, r0, lsl #24 │ │ │ │ + rsbseq r0, r3, ip, asr #19 │ │ │ │ │ │ │ │ 0033098c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r9, [pc, #1608] @ 330fec │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r2 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr r2, [pc, #1584] @ 330ff0 │ │ │ │ ldr r1, [pc, #1584] @ 330ff4 │ │ │ │ add r3, r9, #72 @ 0x48 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r6, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 330f6c │ │ │ │ ldrb r7, [r4] │ │ │ │ cmp r7, #0 │ │ │ │ beq 330fd0 │ │ │ │ @@ -237940,40 +237940,40 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #700] @ 331004 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #12] │ │ │ │ str lr, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 330cf4 │ │ │ │ ldr r3, [pc, #676] @ 331008 │ │ │ │ ldr ip, [pc, #676] @ 33100c │ │ │ │ ldr r1, [pc, #676] @ 331010 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #668] @ 331014 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 330cf4 │ │ │ │ ldr r3, [pc, #644] @ 331018 │ │ │ │ ldr ip, [pc, #644] @ 33101c │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #640] @ 331020 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #840 @ 0x348 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -237985,15 +237985,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #564] @ 331030 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -238005,15 +238005,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #500] @ 331040 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -238025,15 +238025,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #436] @ 331050 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -238045,15 +238045,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #860 @ 0x35c │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -238065,15 +238065,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #304] @ 33106c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -238082,80 +238082,80 @@ │ │ │ │ ldr r1, [pc, #252] @ 331074 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #248] @ 331078 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 330cf4 │ │ │ │ ldr r3, [pc, #224] @ 33107c │ │ │ │ ldr r4, [pc, #224] @ 331080 │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #220] @ 331084 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #212] @ 331088 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 330cf4 │ │ │ │ ldr r1, [pc, #180] @ 33108c │ │ │ │ ldr r0, [pc, #180] @ 331090 │ │ │ │ ldr r2, [pc, #180] @ 331094 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #200 @ 0xc8 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq ip, pc, r0, lsl #24 │ │ │ │ - rsbeq r6, sl, r8, asr #21 │ │ │ │ - @ instruction: 0x00730890 │ │ │ │ - rsbseq ip, pc, ip, ror r8 @ │ │ │ │ - rsbeq fp, fp, ip, ror r3 │ │ │ │ - rsbeq sl, fp, r8, lsr #30 │ │ │ │ + ldrsbeq ip, [pc], #-176 @ │ │ │ │ + @ instruction: 0x006a6a98 │ │ │ │ + rsbseq r0, r3, r0, ror #16 │ │ │ │ + rsbseq ip, pc, ip, asr #16 │ │ │ │ + rsbeq fp, fp, ip, asr #6 │ │ │ │ + strdeq sl, [fp], #-232 @ 0xffffff18 @ │ │ │ │ muleq r0, r2, r3 │ │ │ │ - rsbseq ip, pc, r4, asr #16 │ │ │ │ - rsbeq fp, fp, r4, ror #4 │ │ │ │ - strdeq sl, [fp], #-236 @ 0xffffff14 @ │ │ │ │ - muleq r0, sp, r3 │ │ │ │ - rsbseq ip, pc, r0, lsl r8 @ │ │ │ │ - rsbeq fp, fp, r0, asr #4 │ │ │ │ + rsbseq ip, pc, r4, lsl r8 @ │ │ │ │ + rsbeq fp, fp, r4, lsr r2 │ │ │ │ rsbeq sl, fp, ip, asr #29 │ │ │ │ - rsbseq ip, pc, r0, asr #15 │ │ │ │ - rsbeq fp, fp, ip, lsl #4 │ │ │ │ - rsbeq sl, fp, r8, ror lr │ │ │ │ + muleq r0, sp, r3 │ │ │ │ + rsbseq ip, pc, r0, ror #15 │ │ │ │ + rsbeq fp, fp, r0, lsl r2 │ │ │ │ + @ instruction: 0x006bae9c │ │ │ │ + @ instruction: 0x007fc790 │ │ │ │ + ldrdeq fp, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq sl, fp, r8, asr #28 │ │ │ │ andeq r0, r0, sp, asr #6 │ │ │ │ - rsbseq ip, pc, r0, ror r7 @ │ │ │ │ - ldrdeq fp, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq sl, fp, r8, lsr #28 │ │ │ │ + rsbseq ip, pc, r0, asr #14 │ │ │ │ + rsbeq fp, fp, r8, lsr #3 │ │ │ │ + strdeq sl, [fp], #-216 @ 0xffffff28 @ │ │ │ │ andeq r0, r0, r2, asr r3 │ │ │ │ - rsbseq ip, pc, r0, lsr #14 │ │ │ │ - rsbeq fp, fp, r4, lsr #3 │ │ │ │ - ldrdeq sl, [fp], #-216 @ 0xffffff28 @ │ │ │ │ + ldrsheq ip, [pc], #-96 @ │ │ │ │ + rsbeq fp, fp, r4, ror r1 │ │ │ │ + rsbeq sl, fp, r8, lsr #27 │ │ │ │ andeq r0, r0, r7, asr r3 │ │ │ │ - ldrsbeq ip, [pc], #-96 @ │ │ │ │ - rsbeq fp, fp, r0, ror r1 │ │ │ │ - rsbeq sl, fp, ip, lsl #27 │ │ │ │ - rsbseq ip, pc, r0, lsl #13 │ │ │ │ - rsbeq fp, fp, ip, lsr r1 │ │ │ │ - rsbeq sl, fp, r8, lsr sp │ │ │ │ + rsbseq ip, pc, r0, lsr #13 │ │ │ │ + rsbeq fp, fp, r0, asr #2 │ │ │ │ + rsbeq sl, fp, ip, asr sp │ │ │ │ + rsbseq ip, pc, r0, asr r6 @ │ │ │ │ + rsbeq fp, fp, ip, lsl #2 │ │ │ │ + rsbeq sl, fp, r8, lsl #26 │ │ │ │ andeq r0, r0, r1, ror #6 │ │ │ │ - rsbeq fp, fp, r4, lsl r0 │ │ │ │ - strdeq sl, [fp], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq sl, fp, r4, ror #31 │ │ │ │ + rsbeq sl, fp, r4, asr #25 │ │ │ │ andeq r0, r0, r9, lsr r3 │ │ │ │ - rsbseq ip, pc, r8, lsl #12 │ │ │ │ - ldrdeq fp, [fp], #-12 @ │ │ │ │ - strheq sl, [fp], #-200 @ 0xffffff38 @ │ │ │ │ + ldrsbeq ip, [pc], #-88 @ │ │ │ │ + rsbeq fp, fp, ip, lsr #1 │ │ │ │ + rsbeq sl, fp, r8, lsl #25 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ - @ instruction: 0x006bac94 │ │ │ │ - ldrdeq sl, [fp], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq sl, fp, r4, ror #24 │ │ │ │ + rsbeq sl, fp, r8, lsr #31 │ │ │ │ andeq r0, r0, lr, lsr r3 │ │ │ │ │ │ │ │ 00331098 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -238163,25 +238163,25 @@ │ │ │ │ ldr r3, [pc, #52] @ 3310e8 │ │ │ │ ldr r2, [pc, #52] @ 3310ec │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7592a4 │ │ │ │ + bl 759274 │ │ │ │ ldr r2, [pc, #28] @ 3310f0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 759d84 │ │ │ │ - rsbeq lr, sl, r0, asr #20 │ │ │ │ + b 759d54 │ │ │ │ + rsbeq lr, sl, r0, lsl sl │ │ │ │ @ instruction: 0xffffe83c │ │ │ │ @ instruction: 0xffffdc54 │ │ │ │ - rsbeq fp, fp, r4, lsl r0 │ │ │ │ + rsbeq sl, fp, r4, ror #31 │ │ │ │ │ │ │ │ 003310f4 : │ │ │ │ ldrb r0, [r0, #42] @ 0x2a │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003310fc : │ │ │ │ ldr r0, [r0, #32] │ │ │ │ @@ -238221,22 +238221,22 @@ │ │ │ │ bl 58e134 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 75802c │ │ │ │ + bl 757ffc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ 33119c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac4c │ │ │ │ - rsbeq sl, fp, ip, lsl #31 │ │ │ │ + rsbeq sl, fp, ip, asr pc │ │ │ │ │ │ │ │ 003311a0 : │ │ │ │ ldr r3, [r0, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3311b8 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -238275,23 +238275,23 @@ │ │ │ │ cmp r5, r3 │ │ │ │ cmpne r5, #0 │ │ │ │ addeq r5, sp, #64 @ 0x40 │ │ │ │ mov r7, r1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r4, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr r2, [pc, #2840] @ 331d6c │ │ │ │ ldr r1, [pc, #2840] @ 331d70 │ │ │ │ add r3, r9, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #7 │ │ │ │ bl 5c868c │ │ │ │ ldr r3, [pc, #2804] @ 331d74 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -238305,15 +238305,15 @@ │ │ │ │ beq 331504 │ │ │ │ ldr r3, [pc, #2764] @ 331d7c │ │ │ │ ldr r1, [pc, #2764] @ 331d80 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 75738c │ │ │ │ + bl 75735c │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r0 │ │ │ │ bne 3315b0 │ │ │ │ ldr r3, [r4, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3312f4 │ │ │ │ mov r0, r4 │ │ │ │ @@ -238326,42 +238326,42 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 331560 │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3313ec │ │ │ │ ldr r7, [pc, #2672] @ 331d84 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #2660] @ 331d88 │ │ │ │ ldr r1, [pc, #2660] @ 331d8c │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 7548a0 │ │ │ │ + bl 754870 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ beq 33139c │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ movne r7, #0 │ │ │ │ bne 33137c │ │ │ │ b 331d20 │ │ │ │ add r7, r7, #4 │ │ │ │ ldr r1, [r3, r7] │ │ │ │ cmp r1, #0 │ │ │ │ beq 331af8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 754088 │ │ │ │ + bl 754058 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33136c │ │ │ │ ldr r3, [r3, r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 331af8 │ │ │ │ ldr r5, [pc, #2540] @ 331d90 │ │ │ │ @@ -238370,77 +238370,77 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r5, #332 @ 0x14c │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 331d3c │ │ │ │ ldr r2, [r0, #152] @ 0x98 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3313ec │ │ │ │ ldr r0, [pc, #2488] @ 331d9c │ │ │ │ ldr r1, [r4, #168] @ 0xa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998450 │ │ │ │ + bl 998420 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33146c │ │ │ │ ldr r0, [pc, #2464] @ 331da0 │ │ │ │ ldr r2, [pc, #2464] @ 331da4 │ │ │ │ ldr r1, [pc, #2464] @ 331da8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r7, #0 │ │ │ │ ldr r5, [pc, #2428] @ 331dac │ │ │ │ ldr r1, [pc, #2428] @ 331db0 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ strb r7, [r0, #41] @ 0x29 │ │ │ │ ldr r0, [pc, #2408] @ 331db4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 753d5c │ │ │ │ + bl 753d2c │ │ │ │ ldr r1, [pc, #2400] @ 331db8 │ │ │ │ ldr r0, [pc, #2400] @ 331dbc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 753d5c │ │ │ │ + bl 753d2c │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr ip, [pc, #2372] @ 331dc0 │ │ │ │ ldr r2, [pc, #2372] @ 331dc4 │ │ │ │ ldr r1, [pc, #2372] @ 331dc8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #228 @ 0xe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ ldr r3, [pc, #2352] @ 331dcc │ │ │ │ - bl 7545d0 │ │ │ │ - bl 72cb94 │ │ │ │ + bl 7545a0 │ │ │ │ + bl 72cb64 │ │ │ │ ldr r3, [r6, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, #4 │ │ │ │ - bl 74e6a4 │ │ │ │ + bl 74e674 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl 997cb4 │ │ │ │ + bl 997c84 │ │ │ │ ldr r2, [pc, #2312] @ 331dd0 │ │ │ │ ldr r3, [pc, #2192] @ 331d5c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -238459,17 +238459,17 @@ │ │ │ │ beq 3312d0 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3312d0 │ │ │ │ bl 332a18 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3312d0 │ │ │ │ - bl 7588a8 │ │ │ │ + bl 758878 │ │ │ │ ldr r1, [r6, #188] @ 0xbc │ │ │ │ - bl 755c54 │ │ │ │ + bl 755c24 │ │ │ │ cmp r0, #0 │ │ │ │ bne 331be4 │ │ │ │ ldr r3, [pc, #2192] @ 331dd4 │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r6, #224] @ 0xe0 │ │ │ │ @@ -238488,46 +238488,46 @@ │ │ │ │ ldr r1, [pc, #2132] @ 331ddc │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #2128] @ 331de0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #228 @ 0xe4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl 997cb4 │ │ │ │ + bl 997c84 │ │ │ │ b 3314c0 │ │ │ │ ldr r3, [pc, #2092] @ 331de4 │ │ │ │ ldr ip, [pc, #2092] @ 331de8 │ │ │ │ ldr r1, [pc, #2092] @ 331dec │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #2084] @ 331df0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 3315a0 │ │ │ │ mov r0, #0 │ │ │ │ bl 248fcc │ │ │ │ ldr r7, [pc, #2052] @ 331df4 │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr r2, [pc, #2036] @ 331df8 │ │ │ │ ldr r1, [pc, #2036] @ 331dfc │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov lr, r0 │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -238690,25 +238690,25 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ bl 2486c0 │ │ │ │ ldrb r3, [r6, #175] @ 0xaf │ │ │ │ cmp r3, #0 │ │ │ │ beq 3312f4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr r3, [pc, #1364] @ 331e24 │ │ │ │ ldr r2, [pc, #1364] @ 331e28 │ │ │ │ ldr r1, [pc, #1364] @ 331e2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r7, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #1304] @ 331e20 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r8, [r3] │ │ │ │ @@ -238773,18 +238773,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2492c0 │ │ │ │ b 331764 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #1064] @ 331e34 │ │ │ │ ldr r1, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998450 │ │ │ │ + bl 998420 │ │ │ │ ldr r0, [pc, #1052] @ 331e38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998450 │ │ │ │ + bl 998420 │ │ │ │ b 3318a8 │ │ │ │ mov lr, r0 │ │ │ │ ldr ip, [lr], #8 │ │ │ │ cmp ip, #0 │ │ │ │ ble 331884 │ │ │ │ mov r1, #0 │ │ │ │ b 331a58 │ │ │ │ @@ -238803,15 +238803,15 @@ │ │ │ │ add r3, lr, r3, lsl #3 │ │ │ │ ldrb r7, [r3, #12] │ │ │ │ cmp r7, #0 │ │ │ │ bne 331a3c │ │ │ │ ldr r0, [pc, #952] @ 331e3c │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac4c │ │ │ │ ldr r1, [pc, #932] @ 331e40 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2492c0 │ │ │ │ b 33182c │ │ │ │ @@ -238832,69 +238832,69 @@ │ │ │ │ b 3317a8 │ │ │ │ ldr r1, [pc, #868] @ 331e50 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2492c0 │ │ │ │ b 33177c │ │ │ │ ldr r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 700eb8 │ │ │ │ + bl 700e88 │ │ │ │ ldr r3, [pc, #844] @ 331e54 │ │ │ │ ldr ip, [pc, #844] @ 331e58 │ │ │ │ ldr r1, [pc, #844] @ 331e5c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #836] @ 331e60 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq 331c30 │ │ │ │ ldr r1, [pc, #792] @ 331e64 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9971a4 │ │ │ │ + bl 997174 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 331bc8 │ │ │ │ ldr sl, [pc, #764] @ 331e68 │ │ │ │ ldr r9, [pc, #764] @ 331e6c │ │ │ │ ldr r7, [pc, #764] @ 331e70 │ │ │ │ mov r6, #4 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 700eb8 │ │ │ │ + bl 700e88 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, r6] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, sl │ │ │ │ movne r3, r9 │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9971a4 │ │ │ │ + bl 997174 │ │ │ │ mov r0, r4 │ │ │ │ bl 248b1c │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ add r6, r6, #4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 331b80 │ │ │ │ ldr r1, [pc, #676] @ 331e74 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9971a4 │ │ │ │ + bl 997174 │ │ │ │ mov r0, fp │ │ │ │ bl 248b1c │ │ │ │ b 3315a0 │ │ │ │ ldr r1, [r6, #188] @ 0xbc │ │ │ │ ldr r3, [pc, #648] @ 331e78 │ │ │ │ ldr r2, [pc, #648] @ 331e7c │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -238902,29 +238902,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ ldr r2, [pc, #624] @ 331e84 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ ldr r1, [pc, #616] @ 331e88 │ │ │ │ ldr r2, [r6, #188] @ 0xbc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9971a4 │ │ │ │ + bl 997174 │ │ │ │ b 3315a0 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 700eb8 │ │ │ │ + bl 700e88 │ │ │ │ ldr r1, [pc, #588] @ 331e8c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9971a4 │ │ │ │ + bl 997174 │ │ │ │ mov r0, r4 │ │ │ │ bl 248b1c │ │ │ │ b 331bd8 │ │ │ │ ldr r0, [r7, #-76] @ 0xffffffb4 │ │ │ │ ldr lr, [r7, #-80] @ 0xffffffb0 │ │ │ │ mov r2, r0 │ │ │ │ ldr ip, [r5, #92] @ 0x5c │ │ │ │ @@ -238952,22 +238952,22 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str lr, [sp, #24] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 998450 │ │ │ │ + bl 998420 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3319c0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #412] @ 331e94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac4c │ │ │ │ ldr r1, [pc, #396] @ 331e98 │ │ │ │ ldr r0, [pc, #396] @ 331e9c │ │ │ │ ldr r2, [pc, #396] @ 331ea0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -238987,113 +238987,113 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #284 @ 0x11c │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq r9, r7, r8, lsr #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r9, r7, r0, lsl #18 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - rsbseq ip, pc, ip, ror #6 │ │ │ │ - rsbeq r6, sl, r8, lsr r2 │ │ │ │ - rsbseq r0, r3, r4 │ │ │ │ + rsbseq ip, pc, ip, lsr r3 @ │ │ │ │ + rsbeq r6, sl, r8, lsl #4 │ │ │ │ + ldrsbeq pc, [r2], #-244 @ 0xffffff0c @ │ │ │ │ andeq r1, r0, ip, asr r6 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbseq r9, r4, r0, ror #21 │ │ │ │ - @ instruction: 0x007fc298 │ │ │ │ - rsbeq r6, sl, r8, ror #2 │ │ │ │ - rsbseq pc, r2, r4, lsr pc @ │ │ │ │ - rsbseq ip, pc, r8, lsl #4 │ │ │ │ - rsbeq r6, sl, r0, lsr r1 │ │ │ │ - rsbseq r4, r3, ip, lsl r3 │ │ │ │ - rsbeq fp, fp, r8, lsr #3 │ │ │ │ - rsbseq ip, pc, ip, lsr #3 │ │ │ │ - rsbeq r6, sl, r4, lsl #1 │ │ │ │ - rsbseq pc, r2, r0, asr lr @ │ │ │ │ - rsbseq r6, r4, r8, asr #10 │ │ │ │ + ldrheq r9, [r4], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq ip, pc, r8, ror #4 │ │ │ │ + rsbeq r6, sl, r8, lsr r1 │ │ │ │ + rsbseq pc, r2, r4, lsl #30 │ │ │ │ + ldrsbeq ip, [pc], #-24 @ │ │ │ │ + rsbeq r6, sl, r0, lsl #2 │ │ │ │ + rsbseq r4, r3, ip, ror #5 │ │ │ │ rsbeq fp, fp, r8, ror r1 │ │ │ │ - rsbeq r5, fp, r8, lsl #28 │ │ │ │ - rsbeq fp, fp, r0, ror #2 │ │ │ │ - rsbeq r5, fp, ip, lsl r4 │ │ │ │ - rsbseq ip, pc, r0, lsr r1 @ │ │ │ │ - rsbeq sl, fp, r4, ror #15 │ │ │ │ - rsbseq pc, r4, r0, asr #19 │ │ │ │ + rsbseq ip, pc, ip, ror r1 @ │ │ │ │ + rsbeq r6, sl, r4, asr r0 │ │ │ │ + rsbseq pc, r2, r0, lsr #28 │ │ │ │ + rsbseq r6, r4, r8, lsl r5 │ │ │ │ + rsbeq fp, fp, r8, asr #2 │ │ │ │ + ldrdeq r5, [fp], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq fp, fp, r0, lsr r1 │ │ │ │ + rsbeq r5, fp, ip, ror #7 │ │ │ │ + rsbseq ip, pc, r0, lsl #2 │ │ │ │ + strheq sl, [fp], #-116 @ 0xffffff8c @ │ │ │ │ + @ instruction: 0x0074f990 │ │ │ │ muleq r0, r1, r6 │ │ │ │ addseq r9, r7, r4, asr r6 │ │ │ │ ldrdeq fp, [r4], r4 @ │ │ │ │ - rsbeq sl, fp, r4, asr #23 │ │ │ │ - rsbeq sl, fp, r4, ror #13 │ │ │ │ + @ instruction: 0x006bab94 │ │ │ │ + strheq sl, [fp], #-100 @ 0xffffff9c @ │ │ │ │ andeq r0, r0, r9, asr #12 │ │ │ │ - ldrsheq fp, [pc], #-240 @ │ │ │ │ - strheq sl, [fp], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq sl, fp, r8, lsr #13 │ │ │ │ + rsbseq fp, pc, r0, asr #31 │ │ │ │ + rsbeq sl, fp, r4, lsl #23 │ │ │ │ + rsbeq sl, fp, r8, ror r6 │ │ │ │ andeq r0, r0, r2, asr r6 │ │ │ │ - rsbseq fp, pc, r4, asr #31 │ │ │ │ - rsbeq r5, sl, r8, lsl #29 │ │ │ │ - rsbseq pc, r2, r4, asr ip @ │ │ │ │ - strheq sl, [fp], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq sp, r4, r8, ror r7 │ │ │ │ - rsbeq r0, fp, r4, lsl #5 │ │ │ │ - rsbeq sl, fp, ip, asr fp │ │ │ │ - rsbeq sl, fp, r0, asr #22 │ │ │ │ - rsbeq sl, fp, r8, lsr #22 │ │ │ │ - rsbeq sl, fp, ip, lsl #22 │ │ │ │ - strdeq sl, [fp], #-160 @ 0xffffff60 @ │ │ │ │ + @ instruction: 0x007fbf94 │ │ │ │ + rsbeq r5, sl, r8, asr lr │ │ │ │ + rsbseq pc, r2, r4, lsr #24 │ │ │ │ + rsbeq sl, fp, r0, lsl #25 │ │ │ │ + rsbseq sp, r4, r8, asr #14 │ │ │ │ + rsbeq r0, fp, r4, asr r2 │ │ │ │ + rsbeq sl, fp, ip, lsr #22 │ │ │ │ + rsbeq sl, fp, r0, lsl fp │ │ │ │ + strdeq sl, [fp], #-168 @ 0xffffff58 @ │ │ │ │ + ldrdeq sl, [fp], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq sl, fp, r0, asr #21 │ │ │ │ andeq r3, r0, r8, lsl #27 │ │ │ │ - ldrsbeq fp, [pc], #-204 @ │ │ │ │ - strheq r5, [sl], #-180 @ 0xffffff4c @ │ │ │ │ - rsbseq pc, r2, r0, lsl #19 │ │ │ │ - ldrdeq sl, [fp], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq sl, fp, ip, lsr #19 │ │ │ │ - rsbeq sl, fp, ip, asr #19 │ │ │ │ - rsbeq sl, fp, r0, asr #17 │ │ │ │ - @ instruction: 0x006afe9c │ │ │ │ - rsbeq pc, sl, r8, lsl #29 │ │ │ │ - rsbeq pc, sl, r4, ror lr @ │ │ │ │ - rsbeq pc, sl, r0, ror #28 │ │ │ │ - rsbeq pc, sl, ip, asr #28 │ │ │ │ - rsbseq fp, pc, r0, lsr #21 │ │ │ │ - rsbeq sl, fp, r8, lsr #20 │ │ │ │ - rsbeq sl, fp, r4, asr r1 │ │ │ │ + rsbseq fp, pc, ip, lsr #25 │ │ │ │ + rsbeq r5, sl, r4, lsl #23 │ │ │ │ + rsbseq pc, r2, r0, asr r9 @ │ │ │ │ + rsbeq sl, fp, ip, lsr #17 │ │ │ │ + rsbeq sl, fp, ip, ror r9 │ │ │ │ + @ instruction: 0x006ba99c │ │ │ │ + @ instruction: 0x006ba890 │ │ │ │ + rsbeq pc, sl, ip, ror #28 │ │ │ │ + rsbeq pc, sl, r8, asr lr @ │ │ │ │ + rsbeq pc, sl, r4, asr #28 │ │ │ │ + rsbeq pc, sl, r0, lsr lr @ │ │ │ │ + rsbeq pc, sl, ip, lsl lr @ │ │ │ │ + rsbseq fp, pc, r0, ror sl @ │ │ │ │ + strdeq sl, [fp], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq sl, fp, r4, lsr #2 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ - rsbeq sl, fp, ip, lsl sl │ │ │ │ - @ instruction: 0x0074d298 │ │ │ │ - rsbeq pc, sl, r0, asr #27 │ │ │ │ - rsbseq ip, r2, ip, lsl #3 │ │ │ │ - rsbseq pc, sl, ip, lsr #26 │ │ │ │ - ldrheq fp, [pc], #-148 @ │ │ │ │ - strheq sl, [fp], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq sl, fp, r0, rrx │ │ │ │ + rsbeq sl, fp, ip, ror #19 │ │ │ │ + rsbseq sp, r4, r8, ror #4 │ │ │ │ + @ instruction: 0x006afd90 │ │ │ │ + rsbseq ip, r2, ip, asr r1 │ │ │ │ + ldrsheq pc, [sl], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq fp, pc, r4, lsl #19 │ │ │ │ + rsbeq sl, fp, ip, lsl #11 │ │ │ │ + rsbeq sl, fp, r0, lsr r0 │ │ │ │ andeq r0, r0, r9, asr r6 │ │ │ │ - strdeq sl, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq sl, fp, r0, lsl r9 │ │ │ │ - strheq sl, [fp], #-116 @ 0xffffff8c @ │ │ │ │ - @ instruction: 0x006ba698 │ │ │ │ - rsbeq r9, fp, r0, ror #30 │ │ │ │ - @ instruction: 0x006ba59c │ │ │ │ + rsbeq sl, fp, r8, asr #11 │ │ │ │ + rsbeq sl, fp, r0, ror #17 │ │ │ │ + rsbeq sl, fp, r4, lsl #15 │ │ │ │ + rsbeq sl, fp, r8, ror #12 │ │ │ │ + rsbeq r9, fp, r0, lsr pc │ │ │ │ + rsbeq sl, fp, ip, ror #10 │ │ │ │ muleq r0, r7, r5 │ │ │ │ - rsbeq r9, fp, r4, asr #30 │ │ │ │ - rsbeq sl, fp, r4, ror #15 │ │ │ │ + rsbeq r9, fp, r4, lsl pc │ │ │ │ + strheq sl, [fp], #-116 @ 0xffffff8c @ │ │ │ │ andeq r0, r0, r2, lsl r6 │ │ │ │ - rsbeq r9, fp, r8, lsr #30 │ │ │ │ - rsbeq sl, fp, r4, lsr r8 │ │ │ │ + strdeq r9, [fp], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq sl, fp, r4, lsl #16 │ │ │ │ andeq r0, r0, r3, lsr r6 │ │ │ │ │ │ │ │ 00331ebc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #72] @ 331f1c │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r3, #4 │ │ │ │ - bl 999ce0 │ │ │ │ + bl 999cb0 │ │ │ │ mov r0, #5 │ │ │ │ - bl 74e680 │ │ │ │ + bl 74e650 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ @@ -239101,15 +239101,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ adceq sl, r4, r4, asr #18 │ │ │ │ │ │ │ │ 00331f20 : │ │ │ │ - b 999d10 │ │ │ │ + b 999ce0 │ │ │ │ │ │ │ │ 00331f24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #224] @ 33201c │ │ │ │ @@ -239134,22 +239134,22 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ bl 337e98 │ │ │ │ ldr r4, [pc, #144] @ 33202c │ │ │ │ mov r0, #5 │ │ │ │ - bl 74e6a4 │ │ │ │ + bl 74e674 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 74d79c │ │ │ │ + bl 74d76c │ │ │ │ bl 339428 │ │ │ │ bl 338250 │ │ │ │ add r0, r4, #4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 999d4c │ │ │ │ + bl 999d1c │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 331fe8 │ │ │ │ ldr r3, [pc, #80] @ 332024 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -239181,58 +239181,58 @@ │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #164] @ 3320ec │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754324 │ │ │ │ + bl 7542f4 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 3320b0 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr r3, [pc, #128] @ 3320f0 │ │ │ │ ldr r2, [pc, #128] @ 3320f4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #30 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r4 │ │ │ │ strb r3, [r4, #8] │ │ │ │ ldr r1, [r2], #4 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3320e4 │ │ │ │ ldr r1, [pc, #64] @ 3320f8 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754cac │ │ │ │ + bl 754c7c │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r0, #0 │ │ │ │ b 3320c8 │ │ │ │ - rsbseq sl, sl, ip, lsl #6 │ │ │ │ - rsbseq fp, pc, ip, lsl #14 │ │ │ │ - strdeq sl, [fp], #-252 @ 0xffffff04 @ │ │ │ │ + ldrsbeq sl, [sl], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrsbeq fp, [pc], #-108 @ │ │ │ │ + rsbeq sl, fp, ip, asr #31 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ ldr r0, [pc, #4] @ 332108 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq r4, r9, r4, lsr #32 │ │ │ │ │ │ │ │ 0033210c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -239245,25 +239245,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 757814 │ │ │ │ + bl 7577e4 │ │ │ │ ldr r1, [pc, #160] @ 3321fc │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754cac │ │ │ │ + bl 754c7c │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3321c0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 997cb4 │ │ │ │ + bl 997c84 │ │ │ │ ldr r2, [pc, #124] @ 332200 │ │ │ │ ldr r3, [pc, #112] @ 3321f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -239283,42 +239283,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 33217c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009789f4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ umullseq r8, r7, r8, r9 │ │ │ │ - rsbseq fp, pc, ip, lsr #11 │ │ │ │ - rsbeq sl, fp, ip, asr #29 │ │ │ │ - strheq sl, [fp], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq fp, pc, ip, ror r5 @ │ │ │ │ + @ instruction: 0x006bae9c │ │ │ │ + rsbeq sl, fp, r4, lsl #29 │ │ │ │ ldr r0, [pc, #4] @ 33221c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq r3, r9, r4, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 3322b8 │ │ │ │ ldr r2, [pc, #128] @ 3322bc │ │ │ │ ldr r1, [pc, #128] @ 3322c0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #100] @ 3322c4 │ │ │ │ ldr r1, [pc, #100] @ 3322c8 │ │ │ │ ldr ip, [pc, #100] @ 3322cc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov lr, #1 │ │ │ │ @@ -239335,20 +239335,20 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq fp, pc, r0, ror #10 │ │ │ │ - rsbeq r5, sl, r8, asr #4 │ │ │ │ - rsbseq pc, r2, r4, lsl r0 @ │ │ │ │ + rsbseq fp, pc, r0, lsr r5 @ │ │ │ │ + rsbeq r5, sl, r8, lsl r2 │ │ │ │ + rsbseq lr, r2, r4, ror #31 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rsbeq sl, fp, r0, asr lr │ │ │ │ - rsbseq r4, r5, r8, asr r1 │ │ │ │ + rsbeq sl, fp, r0, lsr #28 │ │ │ │ + rsbseq r4, r5, r8, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #168] @ 0xa8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -239356,42 +239356,42 @@ │ │ │ │ beq 332300 │ │ │ │ bl 253fe4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 332360 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 332324 │ │ │ │ - bl 719328 │ │ │ │ + bl 7192f8 │ │ │ │ ldr r1, [r4, #64] @ 0x40 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ bne 33234c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #32] @ 332374 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac4c │ │ │ │ ldr r0, [pc, #16] @ 332378 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac4c │ │ │ │ - @ instruction: 0x006bad94 │ │ │ │ rsbeq sl, fp, r4, ror #26 │ │ │ │ + rsbeq sl, fp, r4, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r3, [pc, #1296] @ 3328a4 │ │ │ │ sub sp, sp, #348 @ 0x15c │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -239405,24 +239405,24 @@ │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr r3, [pc, #1236] @ 3328b0 │ │ │ │ ldr r2, [pc, #1236] @ 3328b4 │ │ │ │ ldr r1, [pc, #1236] @ 3328b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldrb r3, [r4] │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ ldrhne r6, [r4, #2] │ │ │ │ ldrheq r6, [r2] │ │ │ │ add r3, r2, #8 │ │ │ │ cmp r6, #127 @ 0x7f │ │ │ │ @@ -239490,15 +239490,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, fp} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 332588 │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ ldrb r2, [r2, #5] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3327e0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrh r1, [r2, #30] │ │ │ │ @@ -239514,15 +239514,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ ldr r2, [pc, #836] @ 3328d4 │ │ │ │ ldr r3, [pc, #792] @ 3328ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -239561,38 +239561,38 @@ │ │ │ │ ldr r0, [r3, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3326a8 │ │ │ │ ldr r7, [pc, #680] @ 3328e0 │ │ │ │ mov r2, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 758974 │ │ │ │ + bl 758944 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 332824 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 754eac │ │ │ │ + bl 754e7c │ │ │ │ ldr r1, [pc, #644] @ 3328e4 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75738c │ │ │ │ + bl 75735c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ strd r0, [r3, r2] │ │ │ │ ldr r3, [pc, #616] @ 3328e8 │ │ │ │ ldr r2, [pc, #616] @ 3328ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #24 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r0, [pc, #576] @ 3328f0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r2, #12] │ │ │ │ @@ -239603,28 +239603,28 @@ │ │ │ │ cmp r3, r6 │ │ │ │ movlt r3, r6 │ │ │ │ str r3, [r0, #8] │ │ │ │ add r3, r2, #1 │ │ │ │ str r3, [r1] │ │ │ │ b 332588 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 997cb4 │ │ │ │ + bl 997c84 │ │ │ │ b 332588 │ │ │ │ ldr r3, [pc, #508] @ 3328f4 │ │ │ │ ldr ip, [pc, #508] @ 3328f8 │ │ │ │ ldr r1, [pc, #508] @ 3328fc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 332588 │ │ │ │ cmp ip, #0 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [r2, #4] │ │ │ │ bne 33277c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ @@ -239636,15 +239636,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 332588 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ bne 332744 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r2, [r2, #24] │ │ │ │ @@ -239662,118 +239662,118 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrb r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 33261c │ │ │ │ ldr r0, [pc, #320] @ 332910 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998450 │ │ │ │ + bl 998420 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 33261c │ │ │ │ ldr r3, [pc, #300] @ 332914 │ │ │ │ ldr ip, [pc, #300] @ 332918 │ │ │ │ ldr r1, [pc, #300] @ 33291c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 332588 │ │ │ │ ldr r0, [pc, #264] @ 332920 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ b 332588 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [pc, #244] @ 332924 │ │ │ │ ldr ip, [pc, #244] @ 332928 │ │ │ │ ldr lr, [r2, #24] │ │ │ │ ldr r1, [pc, #240] @ 33292c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #157 @ 0x9d │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 332588 │ │ │ │ ldr r3, [pc, #204] @ 332930 │ │ │ │ ldr r0, [pc, #204] @ 332934 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r1, [pc, #200] @ 332938 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #141 @ 0x8d │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ ldr r1, [pc, #168] @ 33293c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9971a4 │ │ │ │ + bl 997174 │ │ │ │ b 332588 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r7, r4, lsl #15 │ │ │ │ addseq r8, r7, r4, ror r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrsbeq fp, [pc], #-60 @ │ │ │ │ - rsbeq r5, sl, ip, lsr #1 │ │ │ │ - rsbseq lr, r2, r4, ror lr │ │ │ │ - ldrheq fp, [pc], #-36 @ │ │ │ │ - rsbeq sl, fp, r8, asr sp │ │ │ │ - rsbeq sl, fp, r0, lsr ip │ │ │ │ - rsbseq fp, pc, r8, asr r2 @ │ │ │ │ - strdeq sl, [fp], #-176 @ 0xffffff50 @ │ │ │ │ - ldrdeq sl, [fp], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq fp, pc, ip, lsr #7 │ │ │ │ + rsbeq r5, sl, ip, ror r0 │ │ │ │ + rsbseq lr, r2, r4, asr #28 │ │ │ │ + rsbseq fp, pc, r4, lsl #5 │ │ │ │ + rsbeq sl, fp, r8, lsr #26 │ │ │ │ + rsbeq sl, fp, r0, lsl #24 │ │ │ │ + rsbseq fp, pc, r8, lsr #4 │ │ │ │ + rsbeq sl, fp, r0, asr #23 │ │ │ │ + rsbeq sl, fp, r8, lsr #23 │ │ │ │ addseq r8, r7, ip, lsl #11 │ │ │ │ adceq sl, r4, r0, asr r2 │ │ │ │ adceq sl, r4, r4, lsr #4 │ │ │ │ - rsbeq r1, fp, r4, lsl r9 │ │ │ │ - rsbseq r8, r4, r4, lsr r7 │ │ │ │ - rsbseq fp, pc, ip, lsr r1 @ │ │ │ │ - rsbeq sl, fp, r8, lsl #26 │ │ │ │ + rsbeq r1, fp, r4, ror #17 │ │ │ │ + rsbseq r8, r4, r4, lsl #14 │ │ │ │ + rsbseq fp, pc, ip, lsl #2 │ │ │ │ + ldrdeq sl, [fp], #-200 @ 0xffffff38 @ │ │ │ │ adceq sl, r4, r0, ror r1 │ │ │ │ - ldrheq fp, [pc], #-12 @ │ │ │ │ - rsbeq sl, fp, r4, lsl #21 │ │ │ │ - rsbeq sl, fp, r0, asr #20 │ │ │ │ - rsbseq fp, pc, r8, rrx │ │ │ │ - rsbeq sl, fp, r0, asr #22 │ │ │ │ - rsbeq sl, fp, ip, ror #19 │ │ │ │ + rsbseq fp, pc, ip, lsl #1 │ │ │ │ + rsbeq sl, fp, r4, asr sl │ │ │ │ + rsbeq sl, fp, r0, lsl sl │ │ │ │ + rsbseq fp, pc, r8, lsr r0 @ │ │ │ │ + rsbeq sl, fp, r0, lsl fp │ │ │ │ + strheq sl, [fp], #-156 @ 0xffffff64 @ │ │ │ │ andeq r3, r0, r8, lsl #27 │ │ │ │ - rsbeq sl, fp, r0, ror fp │ │ │ │ - rsbseq sl, pc, ip, asr #31 │ │ │ │ - strheq sl, [fp], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq sl, fp, r0, asr r9 │ │ │ │ - rsbeq sl, fp, ip, lsl #20 │ │ │ │ - rsbseq sl, pc, r0, lsl #31 │ │ │ │ - rsbeq sl, fp, r0, asr fp │ │ │ │ - rsbeq sl, fp, r4, lsl #18 │ │ │ │ - rsbseq sl, pc, ip, asr #30 │ │ │ │ - rsbeq sl, fp, r4, ror sl │ │ │ │ - ldrdeq sl, [fp], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq sl, fp, ip, lsl #21 │ │ │ │ + rsbeq sl, fp, r0, asr #22 │ │ │ │ + @ instruction: 0x007faf9c │ │ │ │ + rsbeq sl, fp, r0, lsl #19 │ │ │ │ + rsbeq sl, fp, r0, lsr #18 │ │ │ │ + ldrdeq sl, [fp], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq sl, pc, r0, asr pc @ │ │ │ │ + rsbeq sl, fp, r0, lsr #22 │ │ │ │ + ldrdeq sl, [fp], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq sl, pc, ip, lsl pc @ │ │ │ │ + rsbeq sl, fp, r4, asr #20 │ │ │ │ + rsbeq sl, fp, r0, lsr #17 │ │ │ │ + rsbeq sl, fp, ip, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 717358 │ │ │ │ + bl 717328 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 717350 │ │ │ │ + bl 717320 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 717340 │ │ │ │ + bl 717310 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 332990 │ │ │ │ ldr r4, [r5] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r4 │ │ │ │ @@ -239786,21 +239786,21 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 717358 │ │ │ │ + bl 717328 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 717350 │ │ │ │ + bl 717320 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 717340 │ │ │ │ + bl 717310 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 3329fc │ │ │ │ ldr r4, [r5, #4] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r4 │ │ │ │ @@ -239920,15 +239920,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #1736] @ 33328c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 332cbc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3330f0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #12] │ │ │ │ @@ -239965,29 +239965,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 332cbc │ │ │ │ ldr r3, [pc, #1548] @ 33329c │ │ │ │ ldr lr, [pc, #1548] @ 3332a0 │ │ │ │ ldr r1, [pc, #1548] @ 3332a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #221 @ 0xdd │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ ldr r2, [pc, #1508] @ 3332a8 │ │ │ │ ldr r3, [pc, #1460] @ 33327c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -240006,42 +240006,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #237 @ 0xed │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 332cbc │ │ │ │ ldr r3, [pc, #1412] @ 3332b8 │ │ │ │ ldr lr, [pc, #1412] @ 3332bc │ │ │ │ ldr r1, [pc, #1412] @ 3332c0 │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 332cbc │ │ │ │ ldr r3, [pc, #1372] @ 3332c4 │ │ │ │ ldr ip, [pc, #1372] @ 3332c8 │ │ │ │ ldr r1, [pc, #1372] @ 3332cc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #226 @ 0xe2 │ │ │ │ str lr, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 332cbc │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ orrs r3, r2, r0 │ │ │ │ mvneq r2, #0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ moveq r0, r2 │ │ │ │ @@ -240123,15 +240123,15 @@ │ │ │ │ mov r9, r0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ mov r4, r2 │ │ │ │ movcc r9, lr │ │ │ │ movcc r4, ip │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r2, r0 │ │ │ │ sbcs ip, r3, r1 │ │ │ │ movcc r2, r0 │ │ │ │ ldr r0, [pc, #968] @ 3332e0 │ │ │ │ movcc r3, r1 │ │ │ │ @@ -240175,15 +240175,15 @@ │ │ │ │ beq 332f64 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ orr r4, fp, r3 │ │ │ │ orr r9, r2, r9 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d60c8 │ │ │ │ + bl 9d6098 │ │ │ │ ldr sl, [sp, #40] @ 0x28 │ │ │ │ ldr lr, [pc, #780] @ 3332e4 │ │ │ │ cmp r9, #0 │ │ │ │ clzeq r3, r4 │ │ │ │ clzne r3, r9 │ │ │ │ lsr r2, fp, r0 │ │ │ │ rsb ip, r0, #32 │ │ │ │ @@ -240247,54 +240247,54 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 332cbc │ │ │ │ ldr r3, [pc, #508] @ 3332f4 │ │ │ │ ldr ip, [pc, #508] @ 3332f8 │ │ │ │ ldr r1, [pc, #508] @ 3332fc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #500] @ 333300 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 332cbc │ │ │ │ mov ip, #1 │ │ │ │ mov lr, #0 │ │ │ │ b 332ed4 │ │ │ │ ldr r3, [pc, #464] @ 333304 │ │ │ │ ldr ip, [pc, #464] @ 333308 │ │ │ │ ldr r1, [pc, #464] @ 33330c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 332cbc │ │ │ │ ldr r3, [pc, #428] @ 333310 │ │ │ │ ldr ip, [pc, #428] @ 333314 │ │ │ │ ldr r1, [pc, #428] @ 333318 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #420] @ 33331c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 332cbc │ │ │ │ ldr r3, [pc, #396] @ 333320 │ │ │ │ str r1, [sp, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #384] @ 333324 │ │ │ │ ldr r1, [pc, #384] @ 333328 │ │ │ │ @@ -240302,15 +240302,15 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 332cbc │ │ │ │ ldr r2, [pc, #268] @ 3332e0 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr r3, [pc, #328] @ 33332c │ │ │ │ ldrh r1, [r2, #2] │ │ │ │ @@ -240323,15 +240323,15 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #300] @ 333338 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 332cbc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #24] │ │ │ │ ldrh r3, [r2, #2] │ │ │ │ ldrh r2, [r2] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #256] @ 33333c │ │ │ │ @@ -240344,69 +240344,69 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #232] @ 333348 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str fp, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 332cbc │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r7, r8, asr #1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq sl, pc, ip, lsl #24 │ │ │ │ - rsbeq sl, fp, r8, lsr r9 │ │ │ │ - rsbeq sl, fp, r4, lsl #11 │ │ │ │ + ldrsbeq sl, [pc], #-188 @ │ │ │ │ + rsbeq sl, fp, r8, lsl #18 │ │ │ │ + rsbeq sl, fp, r4, asr r5 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - rsbseq sl, pc, r8, asr fp @ │ │ │ │ - rsbeq sl, fp, r8, ror #19 │ │ │ │ - ldrdeq sl, [fp], #-68 @ 0xffffffbc @ │ │ │ │ rsbseq sl, pc, r8, lsr #22 │ │ │ │ - rsbeq sl, fp, r4, lsr #14 │ │ │ │ - rsbeq sl, fp, r0, lsr #9 │ │ │ │ + strheq sl, [fp], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq sl, fp, r4, lsr #9 │ │ │ │ + ldrsheq sl, [pc], #-168 @ │ │ │ │ + strdeq sl, [fp], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq sl, fp, r0, ror r4 │ │ │ │ addseq r7, r7, r8, asr lr │ │ │ │ - ldrheq sl, [pc], #-160 @ │ │ │ │ - rsbeq sl, fp, r4, asr r7 │ │ │ │ - rsbeq sl, fp, r8, lsr r4 │ │ │ │ rsbseq sl, pc, r0, lsl #21 │ │ │ │ - rsbeq sl, fp, r4, ror #13 │ │ │ │ + rsbeq sl, fp, r4, lsr #14 │ │ │ │ rsbeq sl, fp, r8, lsl #8 │ │ │ │ - rsbseq sl, pc, ip, asr #20 │ │ │ │ - rsbeq sl, fp, r0, lsl #13 │ │ │ │ - rsbeq sl, fp, r8, asr #7 │ │ │ │ + rsbseq sl, pc, r0, asr sl @ │ │ │ │ + strheq sl, [fp], #-100 @ 0xffffff9c @ │ │ │ │ + ldrdeq sl, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq sl, pc, ip, lsl sl @ │ │ │ │ + rsbeq sl, fp, r0, asr r6 │ │ │ │ + @ instruction: 0x006ba398 │ │ │ │ stclgt 12, cr12, [ip], {204} @ 0xcc │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ ldmibls r9, {r0, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ ldmibne r9, {r0, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ strdeq pc, [r0], -lr │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbseq sl, pc, ip, ror #13 │ │ │ │ - rsbeq sl, fp, r0, asr #7 │ │ │ │ - rsbeq sl, fp, r4, ror r0 │ │ │ │ ldrheq sl, [pc], #-108 @ │ │ │ │ - rsbeq sl, fp, ip, lsr #9 │ │ │ │ - rsbeq sl, fp, r0, asr #32 │ │ │ │ + @ instruction: 0x006ba390 │ │ │ │ + rsbeq sl, fp, r4, asr #32 │ │ │ │ + rsbseq sl, pc, ip, lsl #13 │ │ │ │ + rsbeq sl, fp, ip, ror r4 │ │ │ │ + rsbeq sl, fp, r0, lsl r0 │ │ │ │ andeq r0, r0, pc, lsr r1 │ │ │ │ - rsbseq sl, pc, r0, lsl #13 │ │ │ │ - rsbeq sl, fp, r0, ror r3 │ │ │ │ - rsbeq sl, fp, r8 │ │ │ │ rsbseq sl, pc, r0, asr r6 @ │ │ │ │ - rsbeq sl, fp, ip, asr r4 │ │ │ │ - ldrdeq r9, [fp], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq sl, fp, r0, asr #6 │ │ │ │ + ldrdeq r9, [fp], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq sl, pc, r0, lsr #12 │ │ │ │ + rsbeq sl, fp, ip, lsr #8 │ │ │ │ + rsbeq r9, fp, r4, lsr #31 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ + rsbeq sl, fp, ip, lsr r4 │ │ │ │ + rsbseq sl, pc, r8, ror #11 │ │ │ │ + rsbeq r9, fp, r8, ror #30 │ │ │ │ + @ instruction: 0x007fa594 │ │ │ │ rsbeq sl, fp, ip, ror #8 │ │ │ │ - rsbseq sl, pc, r8, lsl r6 @ │ │ │ │ - @ instruction: 0x006b9f98 │ │ │ │ - rsbseq sl, pc, r4, asr #11 │ │ │ │ - @ instruction: 0x006ba49c │ │ │ │ - rsbeq r9, fp, ip, lsr pc │ │ │ │ + rsbeq r9, fp, ip, lsl #30 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ - strdeq sl, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r9, fp, ip, ror #29 │ │ │ │ - rsbseq sl, pc, r0, ror r5 @ │ │ │ │ + rsbeq sl, fp, r0, asr #5 │ │ │ │ + strheq r9, [fp], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq sl, pc, r0, asr #10 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 0033334c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -240502,15 +240502,15 @@ │ │ │ │ ldr r1, [pc, #540] @ 3336e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #532] @ 3336e8 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -240520,15 +240520,15 @@ │ │ │ │ ldr r1, [pc, #484] @ 3336f4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #476] @ 3336f8 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -240539,15 +240539,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, lr} │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ ldr r2, [pc, #412] @ 333708 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -240558,15 +240558,15 @@ │ │ │ │ ldr r1, [pc, #364] @ 333714 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #356] @ 333718 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -240582,15 +240582,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #284] @ 333728 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 3334e0 │ │ │ │ str lr, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr lr, [pc, #248] @ 33372c │ │ │ │ ldr r3, [pc, #248] @ 333730 │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r1, [pc, #244] @ 333734 │ │ │ │ @@ -240599,26 +240599,26 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ str r6, [sp, #24] │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 3334e0 │ │ │ │ ldr r1, [pc, #200] @ 333738 │ │ │ │ ldr r3, [pc, #200] @ 33373c │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #192] @ 333740 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 333744 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 3334e0 │ │ │ │ ldr r3, [pc, #172] @ 333748 │ │ │ │ ldr r1, [pc, #172] @ 33374c │ │ │ │ ldr r0, [pc, #172] @ 333750 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #168] @ 333754 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -240630,48 +240630,48 @@ │ │ │ │ ldr r0, [pc, #152] @ 333760 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - ldrsheq sl, [pc], #-40 @ │ │ │ │ - rsbeq sl, fp, ip, ror #4 │ │ │ │ - rsbeq r9, fp, r4, ror ip │ │ │ │ + rsbseq sl, pc, r8, asr #5 │ │ │ │ + rsbeq sl, fp, ip, lsr r2 │ │ │ │ + rsbeq r9, fp, r4, asr #24 │ │ │ │ muleq r0, r3, r1 │ │ │ │ - rsbseq sl, pc, ip, lsr #5 │ │ │ │ - strdeq sl, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq r9, fp, ip, lsr #24 │ │ │ │ + rsbseq sl, pc, ip, ror r2 @ │ │ │ │ + rsbeq sl, fp, r8, asr #3 │ │ │ │ + strdeq r9, [fp], #-188 @ 0xffffff44 @ │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ - rsbseq sl, pc, r4, ror #4 │ │ │ │ - rsbeq sl, fp, ip, asr #4 │ │ │ │ - rsbeq r9, fp, r0, ror #23 │ │ │ │ + rsbseq sl, pc, r4, lsr r2 @ │ │ │ │ + rsbeq sl, fp, ip, lsl r2 │ │ │ │ + strheq r9, [fp], #-176 @ 0xffffff50 @ │ │ │ │ muleq r0, sl, r1 │ │ │ │ - rsbseq sl, pc, r4, lsl r2 @ │ │ │ │ - rsbeq sl, fp, r8, lsr #5 │ │ │ │ - @ instruction: 0x006b9b94 │ │ │ │ + rsbseq sl, pc, r4, ror #3 │ │ │ │ + rsbeq sl, fp, r8, ror r2 │ │ │ │ + rsbeq r9, fp, r4, ror #22 │ │ │ │ andeq r0, r0, r3, lsr #3 │ │ │ │ - ldrdeq sl, [fp], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq sl, pc, r4, asr #3 │ │ │ │ - rsbeq r9, fp, r8, asr #22 │ │ │ │ + rsbeq sl, fp, r4, lsr #5 │ │ │ │ + @ instruction: 0x007fa194 │ │ │ │ + rsbeq r9, fp, r8, lsl fp │ │ │ │ @ instruction: 0x000001b3 │ │ │ │ - ldrdeq sl, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbseq sl, pc, ip, ror r1 @ │ │ │ │ - rsbeq r9, fp, r0, lsl #22 │ │ │ │ - rsbeq sl, fp, r4, lsr #4 │ │ │ │ - rsbseq sl, pc, r0, asr #2 │ │ │ │ - rsbeq r9, fp, r0, asr #21 │ │ │ │ + rsbeq sl, fp, ip, lsr #5 │ │ │ │ + rsbseq sl, pc, ip, asr #2 │ │ │ │ + ldrdeq r9, [fp], #-160 @ 0xffffff60 @ │ │ │ │ + strdeq sl, [fp], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq sl, pc, r0, lsl r1 @ │ │ │ │ + @ instruction: 0x006b9a90 │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ - rsbseq sl, pc, ip, lsl r1 @ │ │ │ │ - rsbeq r9, fp, r0, lsr #21 │ │ │ │ - rsbeq sl, fp, r4, ror r1 │ │ │ │ + rsbseq sl, pc, ip, ror #1 │ │ │ │ + rsbeq r9, fp, r0, ror sl │ │ │ │ + rsbeq sl, fp, r4, asr #2 │ │ │ │ andeq r0, r0, r1, lsr #3 │ │ │ │ - ldrsheq sl, [pc], #-8 @ │ │ │ │ - rsbeq r9, fp, r0, lsl #21 │ │ │ │ - rsbeq sl, fp, r0, lsr #2 │ │ │ │ + rsbseq sl, pc, r8, asr #1 │ │ │ │ + rsbeq r9, fp, r0, asr sl │ │ │ │ + strdeq sl, [fp], #-0 @ │ │ │ │ │ │ │ │ 00333764 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [r0, #256] @ 0x100 │ │ │ │ @@ -240765,15 +240765,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #516] @ 333ae8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @@ -240783,27 +240783,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #504 @ 0x1f8 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 3338f4 │ │ │ │ ldr r3, [pc, #432] @ 333af8 │ │ │ │ ldr ip, [pc, #432] @ 333afc │ │ │ │ ldr r1, [pc, #432] @ 333b00 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #424] @ 333b04 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 3338f4 │ │ │ │ cmp r4, #127 @ 0x7f │ │ │ │ bhi 3339ec │ │ │ │ ldr r4, [pc, #392] @ 333b08 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [pc, #388] @ 333b0c │ │ │ │ ldr ip, [pc, #388] @ 333b10 │ │ │ │ @@ -240814,27 +240814,27 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #180 @ 0xb4 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 3338f4 │ │ │ │ ldr r3, [pc, #340] @ 333b18 │ │ │ │ ldr ip, [pc, #340] @ 333b1c │ │ │ │ ldr r1, [pc, #340] @ 333b20 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #186 @ 0xba │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 3338f4 │ │ │ │ ldr r4, [pc, #304] @ 333b24 │ │ │ │ add r4, pc, r4 │ │ │ │ b 333980 │ │ │ │ ldr r3, [pc, #296] @ 333b28 │ │ │ │ ldr r4, [pc, #296] @ 333b2c │ │ │ │ ldr r1, [pc, #296] @ 333b30 │ │ │ │ @@ -240843,92 +240843,92 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ stm sp, {r4, ip} │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 3338f4 │ │ │ │ ldr r3, [pc, #252] @ 333b34 │ │ │ │ ldr ip, [pc, #252] @ 333b38 │ │ │ │ ldr r1, [pc, #252] @ 333b3c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ ldr r2, [pc, #236] @ 333b40 │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 3338f4 │ │ │ │ ldr r3, [pc, #212] @ 333b44 │ │ │ │ ldr ip, [pc, #212] @ 333b48 │ │ │ │ ldr r1, [pc, #212] @ 333b4c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #204] @ 333b50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 3338f4 │ │ │ │ ldr r3, [pc, #180] @ 333b54 │ │ │ │ ldr ip, [pc, #180] @ 333b58 │ │ │ │ ldr r1, [pc, #180] @ 333b5c │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #10 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 3338f4 │ │ │ │ bl 24aa9c │ │ │ │ - rsbseq sl, pc, r0, lsr #32 │ │ │ │ - rsbseq r9, pc, r8, ror #29 │ │ │ │ - @ instruction: 0x006ba098 │ │ │ │ - rsbeq r9, fp, r8, ror #16 │ │ │ │ + ldrsheq r9, [pc], #-240 @ │ │ │ │ + ldrheq r9, [pc], #-232 @ │ │ │ │ + rsbeq sl, fp, r8, rrx │ │ │ │ + rsbeq r9, fp, r8, lsr r8 │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ - @ instruction: 0x007f9e9c │ │ │ │ - rsbeq r9, fp, r0, lsl #17 │ │ │ │ - rsbeq r9, fp, r4, lsr #16 │ │ │ │ rsbseq r9, pc, ip, ror #28 │ │ │ │ rsbeq r9, fp, r0, asr r8 │ │ │ │ - strdeq r9, [fp], #-112 @ 0xffffff90 @ │ │ │ │ + strdeq r9, [fp], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r9, pc, ip, lsr lr @ │ │ │ │ + rsbeq r9, fp, r0, lsr #16 │ │ │ │ + rsbeq r9, fp, r0, asr #15 │ │ │ │ andeq r0, r0, lr, ror #3 │ │ │ │ - rsbseq r4, r5, ip, lsl #15 │ │ │ │ - rsbseq r9, pc, r8, lsr #28 │ │ │ │ - rsbeq sl, fp, r0, lsl r0 │ │ │ │ - rsbeq r9, fp, r4, lsr #15 │ │ │ │ - ldrsheq r9, [pc], #-208 @ │ │ │ │ - rsbeq sl, fp, r8 │ │ │ │ - rsbeq r9, fp, r8, ror r7 │ │ │ │ - rsbseq r4, r5, r4, lsr #14 │ │ │ │ - ldrheq r9, [pc], #-208 @ │ │ │ │ - rsbeq sl, fp, ip, lsr #32 │ │ │ │ - rsbeq r9, fp, ip, lsr #14 │ │ │ │ - rsbseq r9, pc, ip, ror sp @ │ │ │ │ - rsbeq sl, fp, r0, lsl #1 │ │ │ │ - strdeq r9, [fp], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r4, r5, ip, asr r7 │ │ │ │ + ldrsheq r9, [pc], #-216 @ │ │ │ │ + rsbeq r9, fp, r0, ror #31 │ │ │ │ + rsbeq r9, fp, r4, ror r7 │ │ │ │ + rsbseq r9, pc, r0, asr #27 │ │ │ │ + ldrdeq r9, [fp], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r9, fp, r8, asr #14 │ │ │ │ + ldrsheq r4, [r5], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r9, pc, r0, lsl #27 │ │ │ │ + strdeq r9, [fp], #-252 @ 0xffffff04 @ │ │ │ │ + strdeq r9, [fp], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq r9, pc, ip, asr #26 │ │ │ │ + rsbeq sl, fp, r0, asr r0 │ │ │ │ + rsbeq r9, fp, r4, asr #13 │ │ │ │ andeq r0, r0, r2, ror #3 │ │ │ │ - rsbseq r9, pc, r4, asr #26 │ │ │ │ - rsbeq sl, fp, r4, lsr #32 │ │ │ │ - rsbeq r9, fp, r8, asr #13 │ │ │ │ + rsbseq r9, pc, r4, lsl sp @ │ │ │ │ + strdeq r9, [fp], #-244 @ 0xffffff0c @ │ │ │ │ + @ instruction: 0x006b9698 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ - rsbseq r9, pc, r0, lsl sp @ │ │ │ │ - rsbeq r9, fp, ip, asr #31 │ │ │ │ - rsbeq r9, fp, ip, lsl #13 │ │ │ │ + rsbseq r9, pc, r0, ror #25 │ │ │ │ + @ instruction: 0x006b9f9c │ │ │ │ + rsbeq r9, fp, ip, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r9, [pc, #412] @ 333d14 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -240946,36 +240946,36 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r7, [sp, #20] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ str r7, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 973da0 │ │ │ │ + bl 973d70 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ - bl 914bac │ │ │ │ + bl 914b7c │ │ │ │ mov r0, r6 │ │ │ │ - bl 976120 │ │ │ │ + bl 9760f0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, r7 │ │ │ │ beq 333d08 │ │ │ │ ldr r6, [r0] │ │ │ │ cmp r6, r7 │ │ │ │ beq 333c68 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 333cb0 │ │ │ │ - bl 9102e8 │ │ │ │ + bl 9102b8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne 333cfc │ │ │ │ ldr r2, [pc, #248] @ 333d28 │ │ │ │ ldr r3, [pc, #232] @ 333d1c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -240993,20 +240993,20 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, r7 │ │ │ │ beq 333c0c │ │ │ │ ldr r1, [pc, #176] @ 333d2c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b2b8 │ │ │ │ + bl 99b288 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r6 │ │ │ │ add r2, r2, #24 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9891ac │ │ │ │ + bl 98917c │ │ │ │ cmp r0, #0 │ │ │ │ blt 333cc8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 333c18 │ │ │ │ mov r1, r0 │ │ │ │ @@ -241022,31 +241022,31 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r9, #168 @ 0xa8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #536 @ 0x218 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9977ec │ │ │ │ + bl 9977bc │ │ │ │ b 333ca0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 997cb4 │ │ │ │ + bl 997c84 │ │ │ │ mvn r0, #0 │ │ │ │ b 333c28 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r9, pc, r4, asr #24 │ │ │ │ + rsbseq r9, pc, r4, lsl ip @ │ │ │ │ addseq r6, r7, ip, lsl #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq sp, r2, r8, lsr #13 │ │ │ │ - ldrdeq r3, [sl], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq sp, r2, r8, ror r6 │ │ │ │ + rsbeq r3, sl, ip, lsr #17 │ │ │ │ addseq r6, r7, ip, ror #29 │ │ │ │ - rsbeq r0, sp, ip, lsr r8 │ │ │ │ - rsbeq r9, fp, r0, ror #28 │ │ │ │ - rsbeq r9, fp, r8, ror #8 │ │ │ │ + rsbeq r0, sp, ip, lsl #16 │ │ │ │ + rsbeq r9, fp, r0, lsr lr │ │ │ │ + rsbeq r9, fp, r8, lsr r4 │ │ │ │ │ │ │ │ 00333d38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1208] @ 334208 │ │ │ │ @@ -241054,24 +241054,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr ip, [pc, #1176] @ 334210 │ │ │ │ ldr r2, [pc, #1176] @ 334214 │ │ │ │ ldr r1, [pc, #1176] @ 334218 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r5, [r4, #256] @ 0x100 │ │ │ │ ldr r6, [pc, #1148] @ 33421c │ │ │ │ ldr r3, [r5] │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 333e04 │ │ │ │ @@ -241151,15 +241151,15 @@ │ │ │ │ bl 24b048 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #64] @ 0x40 │ │ │ │ ldr r2, [r7, #188] @ 0xbc │ │ │ │ str r3, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 707328 │ │ │ │ + bl 7072f8 │ │ │ │ ldr r6, [r4, #256] @ 0x100 │ │ │ │ ldr sl, [r4, #64] @ 0x40 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ ble 3340d4 │ │ │ │ mov r7, r5 │ │ │ │ mov r8, r5 │ │ │ │ @@ -241173,15 +241173,15 @@ │ │ │ │ ldr r6, [r3, #8] │ │ │ │ ldr r9, [r3, #12] │ │ │ │ bl 331124 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ adds r3, r6, r7 │ │ │ │ ldr r6, [r4, #256] @ 0x100 │ │ │ │ mov r7, r3 │ │ │ │ adc r8, r9, r8 │ │ │ │ ldr r1, [r6] │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, r1 │ │ │ │ @@ -241306,37 +241306,37 @@ │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3340d4 │ │ │ │ b 333f84 │ │ │ │ ldr r0, [pc, #216] @ 334230 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac4c │ │ │ │ ldr r0, [pc, #196] @ 334234 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac4c │ │ │ │ ldr r0, [pc, #180] @ 334238 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac4c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #160] @ 33423c │ │ │ │ str ip, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac4c │ │ │ │ ldr r0, [pc, #140] @ 334240 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac4c │ │ │ │ ldr r3, [pc, #124] @ 334244 │ │ │ │ ldr r1, [pc, #124] @ 334248 │ │ │ │ ldr r0, [pc, #124] @ 33424c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 334250 │ │ │ │ @@ -241351,58 +241351,58 @@ │ │ │ │ ldr r2, [pc, #100] @ 334260 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq r6, r7, ip, asr #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r9, pc, r0, asr #20 │ │ │ │ - rsbeq r3, sl, ip, lsl #14 │ │ │ │ - ldrsbeq sp, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r9, pc, r0, lsl sl @ │ │ │ │ + ldrdeq r3, [sl], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq sp, r2, r8, lsr #9 │ │ │ │ addseq r6, r7, ip, ror sp │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ adceq r8, r4, r8, lsl sl │ │ │ │ adceq r8, r4, r8, ror r9 │ │ │ │ addseq r6, r7, r0, asr #20 │ │ │ │ - rsbeq r9, fp, r0, lsl #22 │ │ │ │ - rsbeq r9, fp, ip, lsl #20 │ │ │ │ - rsbeq r9, fp, ip, asr #22 │ │ │ │ + ldrdeq r9, [fp], #-160 @ 0xffffff60 @ │ │ │ │ + ldrdeq r9, [fp], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r9, fp, ip, lsl fp │ │ │ │ + strdeq r9, [fp], #-152 @ 0xffffff68 @ │ │ │ │ rsbeq r9, fp, r8, lsr #20 │ │ │ │ - rsbeq r9, fp, r8, asr sl │ │ │ │ - ldrsheq r9, [pc], #-80 @ │ │ │ │ - rsbeq r8, fp, r4, ror pc │ │ │ │ - rsbeq r9, fp, r0, lsl #19 │ │ │ │ + rsbseq r9, pc, r0, asr #11 │ │ │ │ + rsbeq r8, fp, r4, asr #30 │ │ │ │ + rsbeq r9, fp, r0, asr r9 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ - rsbseq r9, pc, ip, asr #11 │ │ │ │ - rsbeq r8, fp, r0, asr pc │ │ │ │ - @ instruction: 0x006b9998 │ │ │ │ + @ instruction: 0x007f959c │ │ │ │ + rsbeq r8, fp, r0, lsr #30 │ │ │ │ + rsbeq r9, fp, r8, ror #18 │ │ │ │ andeq r0, r0, pc, lsr #5 │ │ │ │ │ │ │ │ 00334264 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #52] @ 3342b4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999400 │ │ │ │ + bl 9993d0 │ │ │ │ ldr r4, [pc, #40] @ 3342b8 │ │ │ │ ldr r3, [pc, #40] @ 3342bc │ │ │ │ ldr r1, [pc, #40] @ 3342c0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 99cc68 │ │ │ │ - ldrheq r4, [r5], #-124 @ 0xffffff84 @ │ │ │ │ + b 99cc38 │ │ │ │ + rsbseq r4, r5, ip, lsl #15 │ │ │ │ addseq r6, r7, r8, lsl #17 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ @ instruction: 0xfffff8bc │ │ │ │ │ │ │ │ 003342c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -241418,15 +241418,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, ip │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 756d64 │ │ │ │ + bl 756d34 │ │ │ │ cmn r0, #1 │ │ │ │ beq 3343a4 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ ldr r2, [r4, #28] │ │ │ │ asr r3, r0, #31 │ │ │ │ cmp r3, r2 │ │ │ │ cmpeq r0, r1 │ │ │ │ @@ -241447,15 +241447,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ ldr r2, [pc, #132] @ 3343fc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -241463,29 +241463,29 @@ │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 334330 │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 756cb4 │ │ │ │ + bl 756c84 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ addseq r6, r7, r0, asr #16 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbeq r9, fp, ip, asr sl │ │ │ │ - rsbseq r9, pc, r8, asr r4 @ │ │ │ │ - rsbeq r9, fp, ip, ror #19 │ │ │ │ - ldrdeq r8, [fp], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r9, fp, ip, lsr #20 │ │ │ │ + rsbseq r9, pc, r8, lsr #8 │ │ │ │ + strheq r9, [fp], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r8, fp, r0, lsr #27 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 00334400 : │ │ │ │ ldr r3, [r1, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -241540,15 +241540,15 @@ │ │ │ │ str r1, [r2, #8] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ adc r1, r1, r8 │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 334468 │ │ │ │ - bl 910f20 │ │ │ │ + bl 910ef0 │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r2] │ │ │ │ cmp r3, #0 │ │ │ │ movgt r3, #0 │ │ │ │ ble 334548 │ │ │ │ add r1, r3, r3, lsl #3 │ │ │ │ add r1, r3, r1, lsl #1 │ │ │ │ @@ -241628,17 +241628,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #24] @ 334658 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ - rsbseq r9, pc, r9, asr r3 @ │ │ │ │ - rsbseq r9, pc, ip, lsl #3 │ │ │ │ - rsbeq r8, fp, ip, lsl #22 │ │ │ │ + rsbseq r9, pc, r9, lsr #6 │ │ │ │ + rsbseq r9, pc, ip, asr r1 @ │ │ │ │ + ldrdeq r8, [fp], #-172 @ 0xffffff54 @ │ │ │ │ andeq r0, r0, sp, lsl r3 │ │ │ │ │ │ │ │ 0033465c : │ │ │ │ ldr r2, [pc, #80] @ 3346b4 │ │ │ │ ldr r3, [pc, #80] @ 3346b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -241655,15 +241655,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 3346bc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 71f7d8 │ │ │ │ + b 71f7a8 │ │ │ │ @ instruction: 0x009764b8 │ │ │ │ andeq r1, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffe28c │ │ │ │ │ │ │ │ 003346c0 : │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r1, r0 │ │ │ │ @@ -241681,15 +241681,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #4] @ 334714 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 71f7d8 │ │ │ │ + b 71f7a8 │ │ │ │ @ instruction: 0xffffe298 │ │ │ │ │ │ │ │ 00334718 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -241849,74 +241849,74 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ mov r4, r6 │ │ │ │ b 334954 │ │ │ │ ldr r0, [r6, #48] @ 0x30 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr ip, [pc, #68] @ 3349e8 │ │ │ │ ldr r2, [pc, #68] @ 3349ec │ │ │ │ ldr r1, [pc, #68] @ 3349f0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #64] @ 3349f4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 334968 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 33491c │ │ │ │ b 334968 │ │ │ │ - rsbseq r4, r6, r0, asr #10 │ │ │ │ - rsbseq r1, r7, r8, ror #4 │ │ │ │ - rsbseq r8, pc, r4, lsl pc @ │ │ │ │ - strdeq r2, [sl], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r3, ip, r0, lsl r7 │ │ │ │ + rsbseq r4, r6, r0, lsl r5 │ │ │ │ + rsbseq r1, r7, r8, lsr r2 │ │ │ │ + rsbseq r8, pc, r4, ror #29 │ │ │ │ + rsbeq r2, sl, r8, asr #21 │ │ │ │ + rsbeq r3, ip, r0, ror #13 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ │ │ │ │ 003349f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr ip, [pc, #88] @ 334a74 │ │ │ │ ldr r2, [pc, #88] @ 334a78 │ │ │ │ ldr r1, [pc, #88] @ 334a7c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 334a64 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 754864 │ │ │ │ - @ instruction: 0x007f8e9c │ │ │ │ - rsbeq r2, sl, r0, lsl #21 │ │ │ │ - rsbseq pc, r3, r0, lsr #31 │ │ │ │ + b 754834 │ │ │ │ + rsbseq r8, pc, ip, ror #28 │ │ │ │ + rsbeq r2, sl, r0, asr sl │ │ │ │ + rsbseq pc, r3, r0, ror pc @ │ │ │ │ │ │ │ │ 00334a80 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ b 323f48 │ │ │ │ │ │ │ │ @@ -241971,40 +241971,40 @@ │ │ │ │ 00334b48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 74dd94 │ │ │ │ + bl 74dd64 │ │ │ │ ldr r7, [pc, #156] @ 334c08 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754324 │ │ │ │ + bl 7542f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 334be8 │ │ │ │ ldr r4, [pc, #132] @ 334c0c │ │ │ │ ldr r2, [pc, #132] @ 334c10 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r2 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [r0, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 334be8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -242013,54 +242013,54 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrsheq ip, [r2], #-104 @ 0xffffff98 @ │ │ │ │ - rsbseq r8, pc, r8, asr sp @ │ │ │ │ - rsbeq r2, sl, r4, lsl #18 │ │ │ │ + rsbseq ip, r2, r8, asr #13 │ │ │ │ + rsbseq r8, pc, r8, lsr #26 │ │ │ │ + ldrdeq r2, [sl], #-132 @ 0xffffff7c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #340] @ 334d80 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr r2, [pc, #316] @ 334d84 │ │ │ │ ldr r1, [pc, #316] @ 334d88 │ │ │ │ add r3, r6, #28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldrb r5, [r0, #67] @ 0x43 │ │ │ │ cmp r5, #0 │ │ │ │ beq 334d4c │ │ │ │ cmp r4, #0 │ │ │ │ beq 334d18 │ │ │ │ ldr r8, [r4, #28] │ │ │ │ cmp r8, #0 │ │ │ │ beq 334cc8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr r2, [pc, #252] @ 334d8c │ │ │ │ ldr r1, [pc, #252] @ 334d90 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ beq 334cfc │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r4 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -242072,72 +242072,72 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r8 │ │ │ │ bl 334b48 │ │ │ │ cmp r0, #0 │ │ │ │ bne 334cfc │ │ │ │ mov r0, r8 │ │ │ │ - bl 754864 │ │ │ │ + bl 754834 │ │ │ │ ldr ip, [pc, #104] @ 334da0 │ │ │ │ ldr r1, [pc, #104] @ 334da4 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov lr, r0 │ │ │ │ b 334d6c │ │ │ │ mov r0, r8 │ │ │ │ - bl 754864 │ │ │ │ + bl 754834 │ │ │ │ ldr ip, [pc, #76] @ 334da8 │ │ │ │ ldr r1, [pc, #76] @ 334dac │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov lr, r0 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 334cf8 │ │ │ │ - rsbseq r8, pc, r8, lsr #25 │ │ │ │ - rsbeq r2, sl, r8, asr r8 │ │ │ │ - rsbseq pc, r3, r8, ror sp @ │ │ │ │ - rsbeq r5, fp, ip, lsl #29 │ │ │ │ - rsbeq r5, fp, r0, lsr #29 │ │ │ │ - rsbseq r8, pc, r8, lsl #24 │ │ │ │ - ldrdeq r9, [fp], #-4 @ │ │ │ │ - rsbeq r9, fp, ip, lsl #1 │ │ │ │ - rsbeq r9, fp, r0, lsr #1 │ │ │ │ - rsbeq r9, fp, r0, lsr r0 │ │ │ │ - rsbeq r9, fp, r8, lsr #32 │ │ │ │ - rsbeq r9, fp, ip │ │ │ │ + rsbseq r8, pc, r8, ror ip @ │ │ │ │ + rsbeq r2, sl, r8, lsr #16 │ │ │ │ + rsbseq pc, r3, r8, asr #26 │ │ │ │ + rsbeq r5, fp, ip, asr lr │ │ │ │ + rsbeq r5, fp, r0, ror lr │ │ │ │ + ldrsbeq r8, [pc], #-184 @ │ │ │ │ + rsbeq r9, fp, r4, lsr #1 │ │ │ │ + rsbeq r9, fp, ip, asr r0 │ │ │ │ + rsbeq r9, fp, r0, ror r0 │ │ │ │ + rsbeq r9, fp, r0 │ │ │ │ + strdeq r8, [fp], #-248 @ 0xffffff08 @ │ │ │ │ + ldrdeq r8, [fp], #-252 @ 0xffffff04 @ │ │ │ │ │ │ │ │ 00334db0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ - bl 74dd94 │ │ │ │ + bl 74dd64 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 334c14 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 334e10 │ │ │ │ @@ -242149,56 +242149,56 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r8, [pc, #128] @ 334e98 │ │ │ │ mov r0, r5 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 754324 │ │ │ │ + bl 7542f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 334df0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r9, [pc, #100] @ 334e9c │ │ │ │ ldr r5, [pc, #100] @ 334ea0 │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r9, r9, #8 │ │ │ │ mov sl, r0 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 334df0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ - rsbseq ip, r2, r8, asr #8 │ │ │ │ - rsbseq r8, pc, r8, lsr #21 │ │ │ │ - rsbeq r2, sl, r4, asr r6 │ │ │ │ + rsbseq ip, r2, r8, lsl r4 │ │ │ │ + rsbseq r8, pc, r8, ror sl @ │ │ │ │ + rsbeq r2, sl, r4, lsr #12 │ │ │ │ │ │ │ │ 00334ea4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 74dc78 │ │ │ │ + bl 74dc48 │ │ │ │ cmp r0, #0 │ │ │ │ beq 334ee0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -242231,25 +242231,25 @@ │ │ │ │ ldrne r0, [r0, #28] │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00334f44 : │ │ │ │ mov r0, r1 │ │ │ │ - b 74d764 │ │ │ │ + b 74d734 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r5, r2 │ │ │ │ ldrb r4, [sp, #48] @ 0x30 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r3 │ │ │ │ - bl 74bb6c │ │ │ │ + bl 74bb3c │ │ │ │ cmp r5, #0 │ │ │ │ moveq r4, #1 │ │ │ │ beq 334fdc │ │ │ │ cmp r0, #0 │ │ │ │ movne r4, #0 │ │ │ │ andeq r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -242267,15 +242267,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #140] @ 335054 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -242287,29 +242287,29 @@ │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq r8, fp, ip, lsl #29 │ │ │ │ - ldrheq r8, [pc], #-156 @ │ │ │ │ - rsbeq r8, fp, r8, lsr lr │ │ │ │ - rsbeq r8, fp, r0, asr lr │ │ │ │ - rsbseq r8, pc, r4, ror r9 @ │ │ │ │ - strdeq r8, [fp], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r8, fp, ip, asr lr │ │ │ │ + rsbseq r8, pc, ip, lsl #19 │ │ │ │ + rsbeq r8, fp, r8, lsl #28 │ │ │ │ + rsbeq r8, fp, r0, lsr #28 │ │ │ │ + rsbseq r8, pc, r4, asr #18 │ │ │ │ + rsbeq r8, fp, r4, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #824] @ 3353b8 │ │ │ │ mov r7, r3 │ │ │ │ @@ -242330,27 +242330,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp, #20] │ │ │ │ ldr r9, [sp, #76] @ 0x4c │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r7 │ │ │ │ mov sl, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74b5f4 │ │ │ │ + bl 74b5c4 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp, #24] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 978b40 │ │ │ │ + bl 978b10 │ │ │ │ cmp r0, sl │ │ │ │ bne 335154 │ │ │ │ ldr r2, [pc, #692] @ 3353cc │ │ │ │ ldr r3, [pc, #672] @ 3353bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -242376,94 +242376,94 @@ │ │ │ │ bl 334f4c │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 335110 │ │ │ │ ldr r5, [r7] │ │ │ │ cmp r5, sl │ │ │ │ beq 3351e0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 813124 │ │ │ │ + bl 8130f4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7e4d64 │ │ │ │ + bl 7e4d34 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 335110 │ │ │ │ - bl 7e6ab4 │ │ │ │ + bl 7e6a84 │ │ │ │ cmp r6, r0 │ │ │ │ beq 335228 │ │ │ │ ldr ip, [pc, #528] @ 3353d0 │ │ │ │ ldr r1, [pc, #528] @ 3353d4 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, fp, #32 │ │ │ │ mov r2, #146 @ 0x92 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 335110 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb sl, [r0] │ │ │ │ cmp sl, #0 │ │ │ │ beq 33521c │ │ │ │ - bl 80f3f4 │ │ │ │ + bl 80f3c4 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 33523c │ │ │ │ mov r1, r8 │ │ │ │ - bl 80fe00 │ │ │ │ + bl 80fdd0 │ │ │ │ cmp r0, #0 │ │ │ │ strge sl, [r7] │ │ │ │ blt 33531c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 248b1c │ │ │ │ b 335110 │ │ │ │ bl 248b1c │ │ │ │ str sl, [r7] │ │ │ │ b 335110 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 80fc90 │ │ │ │ + bl 80fc60 │ │ │ │ b 335110 │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #24] │ │ │ │ - bl 7e4d64 │ │ │ │ + bl 7e4d34 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 3352c0 │ │ │ │ - bl 7e6ab4 │ │ │ │ + bl 7e6a84 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 335378 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 80f000 │ │ │ │ + bl 80efd0 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r5, r0 │ │ │ │ - bl 80faf4 │ │ │ │ + bl 80fac4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3352b4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3352c4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 80fe00 │ │ │ │ + bl 80fdd0 │ │ │ │ cmp r0, #0 │ │ │ │ movlt sl, r5 │ │ │ │ blt 335320 │ │ │ │ str r5, [r7] │ │ │ │ mov r0, r5 │ │ │ │ - bl 814080 │ │ │ │ + bl 814050 │ │ │ │ b 335210 │ │ │ │ mov r6, sl │ │ │ │ mov r0, r8 │ │ │ │ - bl 754864 │ │ │ │ + bl 754834 │ │ │ │ ldr r3, [pc, #260] @ 3353d8 │ │ │ │ ldr r2, [pc, #260] @ 3353dc │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #32 │ │ │ │ @@ -242472,21 +242472,21 @@ │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r5, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #216] @ 3353e0 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ cmp r6, #0 │ │ │ │ bne 3352b4 │ │ │ │ b 335210 │ │ │ │ mov r6, r5 │ │ │ │ mov r0, sl │ │ │ │ - bl 80f8a0 │ │ │ │ + bl 80f870 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq 335340 │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ bne 335380 │ │ │ │ ldr r3, [pc, #156] @ 3353e4 │ │ │ │ @@ -242496,50 +242496,50 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ mov r5, sl │ │ │ │ b 335310 │ │ │ │ - bl 9ac950 │ │ │ │ + bl 9ac920 │ │ │ │ b 335260 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [pc, #100] @ 3353f0 │ │ │ │ ldr r2, [pc, #100] @ 3353f4 │ │ │ │ ldr r1, [pc, #100] @ 3353f8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 335370 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ umullseq r5, r7, r8, sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r8, pc, ip, ror #17 │ │ │ │ - rsbseq pc, r3, r0, lsl r9 @ │ │ │ │ - strdeq r2, [sl], #-48 @ 0xffffffd0 @ │ │ │ │ + ldrheq r8, [pc], #-140 @ │ │ │ │ + rsbseq pc, r3, r0, ror #17 │ │ │ │ + rsbeq r2, sl, r0, asr #7 │ │ │ │ addseq r5, r7, r4, lsl #20 │ │ │ │ - rsbeq r8, fp, ip, asr #25 │ │ │ │ - rsbeq r8, fp, r8, asr #24 │ │ │ │ - rsbseq r8, pc, r8, lsr #13 │ │ │ │ - rsbeq r8, fp, r8, ror #23 │ │ │ │ - rsbeq r8, fp, r4, lsl #22 │ │ │ │ - rsbseq r8, pc, r0, lsr r6 @ │ │ │ │ - rsbeq r8, fp, r4, lsr #24 │ │ │ │ - rsbeq r8, fp, r4, lsr #21 │ │ │ │ - ldrsheq r8, [pc], #-80 @ │ │ │ │ - rsbeq r8, fp, r8, asr fp │ │ │ │ - rsbeq r8, fp, r4, ror #20 │ │ │ │ + @ instruction: 0x006b8c9c │ │ │ │ + rsbeq r8, fp, r8, lsl ip │ │ │ │ + rsbseq r8, pc, r8, ror r6 @ │ │ │ │ + strheq r8, [fp], #-184 @ 0xffffff48 @ │ │ │ │ + ldrdeq r8, [fp], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r8, pc, r0, lsl #12 │ │ │ │ + strdeq r8, [fp], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r8, fp, r4, ror sl │ │ │ │ + rsbseq r8, pc, r0, asr #11 │ │ │ │ + rsbeq r8, fp, r8, lsr #22 │ │ │ │ + rsbeq r8, fp, r4, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ str ip, [sp, #4] │ │ │ │ @@ -242584,35 +242584,35 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 74b5f4 │ │ │ │ + bl 74b5c4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, r3 │ │ │ │ beq 33556c │ │ │ │ - bl 80f3d8 │ │ │ │ + bl 80f3a8 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r7, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 335578 │ │ │ │ mov r0, r7 │ │ │ │ bl 24ae38 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 978b40 │ │ │ │ + bl 978b10 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 248b1c │ │ │ │ ldr r2, [pc, #112] @ 3355a0 │ │ │ │ ldr r3, [pc, #104] @ 33559c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -242628,25 +242628,25 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r7, [pc, #48] @ 3355a4 │ │ │ │ add r7, pc, r7 │ │ │ │ b 3354fc │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 80f734 │ │ │ │ + bl 80f704 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3354fc │ │ │ │ - bl 7e5068 │ │ │ │ + bl 7e5038 │ │ │ │ mov r7, r0 │ │ │ │ b 3354fc │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r5, r7, ip, ror #12 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r5, r7, ip, ror #11 │ │ │ │ - @ instruction: 0x0074989c │ │ │ │ + rsbseq r9, r4, ip, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #208] @ 335694 │ │ │ │ mov r4, r1 │ │ │ │ @@ -242655,15 +242655,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 74b5f4 │ │ │ │ + bl 74b5c4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 335684 │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -242671,15 +242671,15 @@ │ │ │ │ bl 24ae38 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 978b40 │ │ │ │ + bl 978b10 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 248b1c │ │ │ │ ldr r2, [pc, #96] @ 33569c │ │ │ │ ldr r3, [pc, #88] @ 335698 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -242701,16 +242701,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 3356a4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 33560c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r5, r7, r0, asr r5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r5, r7, r0, ror #9 │ │ │ │ - @ instruction: 0x00749790 │ │ │ │ - rsbseq r9, r4, r4, lsl #15 │ │ │ │ + rsbseq r9, r4, r0, ror #14 │ │ │ │ + rsbseq r9, r4, r4, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #180] @ 335778 │ │ │ │ mov r4, r1 │ │ │ │ @@ -242719,27 +242719,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 74b5f4 │ │ │ │ + bl 74b5c4 │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 335768 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ bl 24ae38 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 978b40 │ │ │ │ + bl 978b10 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 248b1c │ │ │ │ ldr r2, [pc, #84] @ 335780 │ │ │ │ ldr r3, [pc, #76] @ 33577c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -242758,24 +242758,24 @@ │ │ │ │ ldr r0, [pc, #20] @ 335784 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3356fc │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r5, r7, r0, asr r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009753f0 │ │ │ │ - rsbseq r9, r4, r0, lsr #13 │ │ │ │ + rsbseq r9, r4, r0, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 74b5f4 │ │ │ │ + bl 74b5c4 │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #0 │ │ │ │ - b 8acaf0 │ │ │ │ + b 8acac0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #444] @ 335980 │ │ │ │ ldr ip, [pc, #444] @ 335984 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -242797,27 +242797,27 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r8, #0 │ │ │ │ cmp r4, r0 │ │ │ │ cmpne r4, r3 │ │ │ │ mov r0, r6 │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 74b5f4 │ │ │ │ + bl 74b5c4 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp, #16] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 978b40 │ │ │ │ + bl 978b10 │ │ │ │ cmp r0, r8 │ │ │ │ bne 335898 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 997cb4 │ │ │ │ + bl 997c84 │ │ │ │ ldr r2, [pc, #308] @ 335990 │ │ │ │ ldr r3, [pc, #292] @ 335984 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -242840,69 +242840,69 @@ │ │ │ │ bl 334f4c │ │ │ │ cmp r0, r8 │ │ │ │ beq 335848 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldrb r7, [r0] │ │ │ │ cmp r7, r8 │ │ │ │ beq 335944 │ │ │ │ - bl 8b857c │ │ │ │ + bl 8b854c │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 335904 │ │ │ │ mov r0, r9 │ │ │ │ mov r2, r4 │ │ │ │ - bl 8ac570 │ │ │ │ + bl 8ac540 │ │ │ │ cmp r0, #0 │ │ │ │ beq 335950 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 248b1c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 997cb4 │ │ │ │ + bl 997c84 │ │ │ │ b 335854 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754864 │ │ │ │ + bl 754834 │ │ │ │ ldr r3, [pc, #128] @ 335994 │ │ │ │ ldr ip, [pc, #128] @ 335998 │ │ │ │ ldr lr, [sp, #16] │ │ │ │ ldr r1, [pc, #124] @ 33599c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 3359a0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ stmib sp, {r0, r5, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 3358ec │ │ │ │ bl 248b1c │ │ │ │ str r7, [r9] │ │ │ │ b 335848 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754864 │ │ │ │ + bl 754834 │ │ │ │ ldr r1, [pc, #68] @ 3359a4 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 997108 │ │ │ │ + bl 9970d8 │ │ │ │ b 3358ec │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r5, r7, r8, asr r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r5, r7, r8, lsr #6 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ addseq r5, r7, r0, asr #5 │ │ │ │ - rsbseq r8, pc, r4, rrx │ │ │ │ - rsbeq r8, fp, r4, lsr #11 │ │ │ │ - rsbeq r8, fp, r0, ror #9 │ │ │ │ + rsbseq r8, pc, r4, lsr r0 @ │ │ │ │ + rsbeq r8, fp, r4, ror r5 │ │ │ │ + strheq r8, [fp], #-64 @ 0xffffffc0 @ │ │ │ │ andeq r0, r0, sl, lsr #2 │ │ │ │ - rsbeq r8, fp, r4, asr #12 │ │ │ │ + rsbeq r8, fp, r4, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #380] @ 335b40 │ │ │ │ mov r4, r1 │ │ │ │ @@ -242912,24 +242912,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74b5f4 │ │ │ │ + bl 74b5c4 │ │ │ │ mov r6, #0 │ │ │ │ mov r3, fp │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 978b40 │ │ │ │ + bl 978b10 │ │ │ │ cmp r0, r6 │ │ │ │ beq 335ac4 │ │ │ │ bl 248a68 <__ctype_b_loc@plt> │ │ │ │ sub r5, r5, #1 │ │ │ │ mov r4, r6 │ │ │ │ add sl, sp, #24 │ │ │ │ add r9, sp, #20 │ │ │ │ @@ -242954,15 +242954,15 @@ │ │ │ │ beq 335b08 │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ cmpne r3, #45 @ 0x2d │ │ │ │ bne 335b10 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r9 │ │ │ │ - bl 988184 │ │ │ │ + bl 988154 │ │ │ │ cmp r0, #0 │ │ │ │ blt 335b34 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bgt 335b34 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #6 │ │ │ │ @@ -242990,15 +242990,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 335a88 │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r8 │ │ │ │ mov r1, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 74b608 │ │ │ │ + bl 74b5d8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 248b1c │ │ │ │ b 335ac4 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ b 335b10 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r5, r7, ip, asr #2 │ │ │ │ @@ -243016,15 +243016,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r3, #0 │ │ │ │ - bl 74b5f4 │ │ │ │ + bl 74b5c4 │ │ │ │ mov lr, #0 │ │ │ │ str lr, [sp, #40] @ 0x28 │ │ │ │ str lr, [sp, #44] @ 0x2c │ │ │ │ str lr, [sp, #48] @ 0x30 │ │ │ │ str lr, [sp, #52] @ 0x34 │ │ │ │ strh lr, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [pc, #172] @ 335c5c │ │ │ │ @@ -243048,15 +243048,15 @@ │ │ │ │ ldrb ip, [ip] │ │ │ │ stm sp, {r6, ip} │ │ │ │ bl 24a604 <__snprintf_chk@plt> │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 978b40 │ │ │ │ + bl 978b10 │ │ │ │ ldr r2, [pc, #72] @ 335c60 │ │ │ │ ldr r3, [pc, #60] @ 335c58 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -243068,15 +243068,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r7, ip, lsr #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r8, fp, r0, lsr #8 │ │ │ │ + strdeq r8, [fp], #-48 @ 0xffffffd0 @ │ │ │ │ addseq r4, r7, r4, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-72] @ 0xffffffb8 │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -243095,29 +243095,29 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, sp, #4160 @ 0x1040 │ │ │ │ add r1, r1, #28 │ │ │ │ mov r1, ip │ │ │ │ add r3, r3, #8 │ │ │ │ ldr r8, [r3] │ │ │ │ mov r6, r0 │ │ │ │ - bl 74b5f4 │ │ │ │ + bl 74b5c4 │ │ │ │ add r7, sp, #32 │ │ │ │ sub r4, r7, #4 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ bl 24a694 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, fp │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r9 │ │ │ │ str r5, [r2, #-8]! │ │ │ │ - bl 978b40 │ │ │ │ + bl 978b10 │ │ │ │ cmp r0, r5 │ │ │ │ bne 335d5c │ │ │ │ ldr r2, [pc, #388] @ 335e98 │ │ │ │ ldr r3, [pc, #380] @ 335e94 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -243182,15 +243182,15 @@ │ │ │ │ mvn r1, #16 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr ip, [r7, #-8] │ │ │ │ ldr r3, [r3] │ │ │ │ mov r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 74b608 │ │ │ │ + bl 74b5d8 │ │ │ │ ldr r0, [r7, #-8] │ │ │ │ bl 248b1c │ │ │ │ b 335d0c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ str sl, [r3] │ │ │ │ mov r1, #0 │ │ │ │ @@ -243206,23 +243206,23 @@ │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #40] @ 335ea8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 335e40 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r7, r8, lsl #29 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, r7, r8, lsl #28 │ │ │ │ - @ instruction: 0x006b8194 │ │ │ │ - @ instruction: 0x006b7f90 │ │ │ │ - rsbseq r7, pc, r8, lsl fp @ │ │ │ │ + rsbeq r8, fp, r4, ror #2 │ │ │ │ + rsbeq r7, fp, r0, ror #30 │ │ │ │ + rsbseq r7, pc, r8, ror #21 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #180] @ 335f7c │ │ │ │ @@ -243232,23 +243232,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74b5f4 │ │ │ │ + bl 74b5c4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sp │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 978b40 │ │ │ │ + bl 978b10 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [sp] │ │ │ │ beq 335f30 │ │ │ │ mov r1, r7 │ │ │ │ bl 524c30 │ │ │ │ cmp r0, #0 │ │ │ │ strne r0, [r6, #4] │ │ │ │ @@ -243287,24 +243287,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 74b5f4 │ │ │ │ + bl 74b5c4 │ │ │ │ bl 524d44 │ │ │ │ bl 24ae38 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 978b40 │ │ │ │ + bl 978b10 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 248b1c │ │ │ │ ldr r2, [pc, #72] @ 336048 │ │ │ │ ldr r3, [pc, #64] @ 336044 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -243336,15 +243336,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ - bl 74b5f4 │ │ │ │ + bl 74b5c4 │ │ │ │ ldr r3, [pc, #256] @ 336198 │ │ │ │ add lr, sp, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ str lr, [sp, #24] │ │ │ │ mov r7, lr │ │ │ │ mov ip, r0 │ │ │ │ ldm r3, {r0, r1, r2, r3} │ │ │ │ @@ -243373,15 +243373,15 @@ │ │ │ │ bl 24a604 <__snprintf_chk@plt> │ │ │ │ cmp r0, #12 │ │ │ │ bne 33616c │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 978b40 │ │ │ │ + bl 978b10 │ │ │ │ ldr r2, [pc, #116] @ 3361a0 │ │ │ │ ldr r3, [pc, #100] @ 336194 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -243403,20 +243403,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #908 @ 0x38c │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq r4, r7, ip, lsr #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r7, fp, r0, asr #31 │ │ │ │ - rsbeq r7, fp, r8, asr #30 │ │ │ │ + @ instruction: 0x006b7f90 │ │ │ │ + rsbeq r7, fp, r8, lsl pc │ │ │ │ @ instruction: 0x009749f0 │ │ │ │ - rsbseq r7, pc, ip, lsl #16 │ │ │ │ - @ instruction: 0x006b7c90 │ │ │ │ - strheq r7, [fp], #-236 @ 0xffffff14 @ │ │ │ │ + ldrsbeq r7, [pc], #-124 @ │ │ │ │ + rsbeq r7, fp, r0, ror #24 │ │ │ │ + rsbeq r7, fp, ip, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #288] @ 3362ec │ │ │ │ mov r4, r3 │ │ │ │ @@ -243426,25 +243426,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74b5f4 │ │ │ │ + bl 74b5c4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 979298 │ │ │ │ + bl 979268 │ │ │ │ cmp r0, #0 │ │ │ │ beq 336238 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #2 │ │ │ │ beq 33627c │ │ │ │ str r3, [r7] │ │ │ │ ldr r2, [pc, #180] @ 3362f4 │ │ │ │ @@ -243461,50 +243461,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r4, [pc, #116] @ 3362f8 │ │ │ │ - bl 74dd94 │ │ │ │ + bl 74dd64 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r2, [pc, #108] @ 3362fc │ │ │ │ ldr r1, [pc, #108] @ 336300 │ │ │ │ add ip, r4, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #84] @ 336304 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754324 │ │ │ │ + bl 7542f4 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ bne 336234 │ │ │ │ ldr ip, [pc, #64] @ 336308 │ │ │ │ ldr r1, [pc, #64] @ 33630c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #60] @ 336310 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r4, #104 @ 0x68 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 336238 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r7, ip, asr #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009748dc │ │ │ │ - rsbseq r7, pc, r0, lsl #14 │ │ │ │ - strdeq r1, [sl], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbseq sl, r2, r8, asr #31 │ │ │ │ - strheq r7, [fp], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r7, fp, ip, lsr #27 │ │ │ │ - rsbeq r7, fp, ip, lsr fp │ │ │ │ + ldrsbeq r7, [pc], #-96 @ │ │ │ │ + rsbeq r1, sl, ip, asr #3 │ │ │ │ + @ instruction: 0x0072af98 │ │ │ │ + rsbeq r7, fp, ip, lsl #27 │ │ │ │ + rsbeq r7, fp, ip, ror sp │ │ │ │ + rsbeq r7, fp, ip, lsl #22 │ │ │ │ andeq r0, r0, r2, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #184] @ 3363e8 │ │ │ │ @@ -243514,30 +243514,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74b5f4 │ │ │ │ + bl 74b5c4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9787d0 │ │ │ │ + bl 9787a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3363a0 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9bbdf4 │ │ │ │ + bl 9bbdc4 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r5] │ │ │ │ ldr r2, [pc, #72] @ 3363f0 │ │ │ │ ldr r3, [pc, #64] @ 3363ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -243570,28 +243570,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ ldr r8, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 74b5f4 │ │ │ │ + bl 74b5c4 │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, sp, #12 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ strd r6, [sp, #16] │ │ │ │ strd r6, [sp, #24] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 978b40 │ │ │ │ + bl 978b10 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3364b8 │ │ │ │ ldr r2, [pc, #536] @ 336694 │ │ │ │ ldr r3, [pc, #528] @ 336690 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -243608,15 +243608,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r5, sp, #8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl 988560 │ │ │ │ + bl 988530 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3365b0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ beq 336520 │ │ │ │ ldr r3, [pc, #424] @ 336698 │ │ │ │ @@ -243625,23 +243625,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #416] @ 3366a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 248b1c │ │ │ │ b 336474 │ │ │ │ add r0, r0, #1 │ │ │ │ add r3, sp, #24 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl 988560 │ │ │ │ + bl 988530 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3365e0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ bne 3364e8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ @@ -243675,82 +243675,82 @@ │ │ │ │ stm sp, {r1, r4} │ │ │ │ ldr r1, [pc, #244] @ 3366bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #240] @ 3366c0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 336514 │ │ │ │ ldr r3, [pc, #220] @ 3366c4 │ │ │ │ ldr ip, [pc, #220] @ 3366c8 │ │ │ │ ldr r1, [pc, #220] @ 3366cc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #776 @ 0x308 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 336514 │ │ │ │ add r3, r9, #16 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #1 │ │ │ │ mov r2, #10 │ │ │ │ - bl 987fb0 │ │ │ │ + bl 987f80 │ │ │ │ cmp r0, #0 │ │ │ │ beq 336514 │ │ │ │ ldr r3, [pc, #152] @ 3366d0 │ │ │ │ ldr ip, [pc, #152] @ 3366d4 │ │ │ │ ldr r1, [pc, #152] @ 3366d8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #788 @ 0x314 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 336514 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ 3366dc │ │ │ │ ldr r1, [pc, #108] @ 3366e0 │ │ │ │ ldr r0, [pc, #108] @ 3366e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq r4, r7, r4, lsl #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, r7, r0, lsr #13 │ │ │ │ - @ instruction: 0x007f7490 │ │ │ │ - strheq r7, [fp], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r7, fp, ip, lsl #18 │ │ │ │ + rsbseq r7, pc, r0, ror #8 │ │ │ │ + rsbeq r7, fp, ip, lsl #25 │ │ │ │ + ldrdeq r7, [fp], #-140 @ 0xffffff74 @ │ │ │ │ andeq r0, r0, sl, lsl r3 │ │ │ │ - rsbseq r7, pc, ip, ror #7 │ │ │ │ - rsbeq r7, fp, r8, ror fp │ │ │ │ - rsbeq r7, fp, r8, asr #23 │ │ │ │ - strdeq r7, [fp], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq r7, pc, r0, asr #7 │ │ │ │ - rsbeq r7, fp, r8, lsr r8 │ │ │ │ + ldrheq r7, [pc], #-60 @ │ │ │ │ + rsbeq r7, fp, r8, asr #22 │ │ │ │ + @ instruction: 0x006b7b98 │ │ │ │ + rsbeq r7, fp, r4, asr #21 │ │ │ │ + @ instruction: 0x007f7390 │ │ │ │ + rsbeq r7, fp, r8, lsl #16 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - @ instruction: 0x007f7394 │ │ │ │ - strdeq r7, [fp], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r7, fp, r8, lsl r8 │ │ │ │ - rsbseq r7, pc, r4, asr #6 │ │ │ │ - rsbeq r7, fp, r4, asr #22 │ │ │ │ - rsbeq r7, fp, r8, asr #15 │ │ │ │ - rsbseq r7, pc, r0, lsl r3 @ │ │ │ │ - @ instruction: 0x006b7a9c │ │ │ │ - strheq r7, [fp], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r7, pc, r4, ror #6 │ │ │ │ + rsbeq r7, fp, r4, asr #21 │ │ │ │ + rsbeq r7, fp, r8, ror #15 │ │ │ │ + rsbseq r7, pc, r4, lsl r3 @ │ │ │ │ + rsbeq r7, fp, r4, lsl fp │ │ │ │ + @ instruction: 0x006b7798 │ │ │ │ + rsbseq r7, pc, r0, ror #5 │ │ │ │ + rsbeq r7, fp, ip, ror #20 │ │ │ │ + rsbeq r7, fp, r0, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #632] @ 33697c │ │ │ │ mov r6, r1 │ │ │ │ @@ -243763,27 +243763,27 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ - bl 74b5f4 │ │ │ │ + bl 74b5c4 │ │ │ │ add sl, sp, #28 │ │ │ │ mov r3, #4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ str r9, [sp] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 976f08 │ │ │ │ + bl 976ed8 │ │ │ │ cmp r0, r4 │ │ │ │ beq 3367d0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #2 │ │ │ │ beq 3368e0 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -243797,18 +243797,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #856 @ 0x358 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 9771b8 │ │ │ │ + bl 977188 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ bl 248b1c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 248b1c │ │ │ │ ldr r2, [pc, #424] @ 336990 │ │ │ │ ldr r3, [pc, #404] @ 336980 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -243826,15 +243826,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 978b40 │ │ │ │ + bl 978b10 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3367c4 │ │ │ │ ldr r1, [pc, #332] @ 336994 │ │ │ │ add fp, sp, #44 @ 0x2c │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -243867,21 +243867,21 @@ │ │ │ │ strls r2, [r8] │ │ │ │ bls 3367c4 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #22 │ │ │ │ - bl 74b608 │ │ │ │ + bl 74b5d8 │ │ │ │ b 3367c4 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 978474 │ │ │ │ + bl 978444 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3367c4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, r3, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ strls r3, [r8] │ │ │ │ bls 3367c4 │ │ │ │ @@ -243897,39 +243897,39 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r0, r9 │ │ │ │ mov r2, #848 @ 0x350 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 3367c4 │ │ │ │ ldr r5, [pc, #76] @ 3369ac │ │ │ │ add r5, pc, r5 │ │ │ │ b 336794 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ b 3368c4 │ │ │ │ ldr r5, [pc, #60] @ 3369b0 │ │ │ │ add r5, pc, r5 │ │ │ │ b 336918 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r7, r0, lsl r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r7, pc, r0, ror #3 │ │ │ │ - rsbeq r7, fp, r4, ror sl │ │ │ │ - rsbeq r7, fp, r4, asr r6 │ │ │ │ + ldrheq r7, [pc], #-16 @ │ │ │ │ + rsbeq r7, fp, r4, asr #20 │ │ │ │ + rsbeq r7, fp, r4, lsr #12 │ │ │ │ addseq r4, r7, r4, lsr r3 │ │ │ │ - @ instruction: 0x006b7998 │ │ │ │ - rsbeq r7, fp, r4, ror r9 │ │ │ │ - ldrdeq r7, [fp], #-136 @ 0xffffff78 @ │ │ │ │ - rsbseq r7, pc, r0, asr r0 @ │ │ │ │ - ldrdeq r6, [sl], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r7, fp, r4, asr #9 │ │ │ │ - rsbseq r7, r5, ip, lsl #31 │ │ │ │ - rsbseq r7, r5, r8, ror pc │ │ │ │ + rsbeq r7, fp, r8, ror #18 │ │ │ │ + rsbeq r7, fp, r4, asr #18 │ │ │ │ + rsbeq r7, fp, r8, lsr #17 │ │ │ │ + rsbseq r7, pc, r0, lsr #32 │ │ │ │ + rsbeq r6, sl, r8, lsr #11 │ │ │ │ + @ instruction: 0x006b7494 │ │ │ │ + rsbseq r7, r5, ip, asr pc │ │ │ │ + rsbseq r7, r5, r8, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #476] @ 336bac │ │ │ │ mov r5, r1 │ │ │ │ @@ -243939,24 +243939,24 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r9, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 74b5f4 │ │ │ │ + bl 74b5c4 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r7, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 978b40 │ │ │ │ + bl 978b10 │ │ │ │ cmp r0, r7 │ │ │ │ bne 336a6c │ │ │ │ ldr r2, [pc, #388] @ 336bb4 │ │ │ │ ldr r3, [pc, #380] @ 336bb0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -243987,15 +243987,15 @@ │ │ │ │ beq 336ac8 │ │ │ │ ldr ip, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 74b608 │ │ │ │ + bl 74b5d8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 248b1c │ │ │ │ b 336a28 │ │ │ │ add r5, r3, #1 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ @@ -244068,25 +244068,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74b5f4 │ │ │ │ + bl 74b5c4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 979298 │ │ │ │ + bl 979268 │ │ │ │ cmp r0, #0 │ │ │ │ beq 336c58 │ │ │ │ ldr r2, [pc, #176] @ 336ce8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 336cdc │ │ │ │ @@ -244127,15 +244127,15 @@ │ │ │ │ mov r3, #4 │ │ │ │ str r3, [r7] │ │ │ │ b 336c58 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ bl 24aa9c │ │ │ │ addseq r3, r7, r4, asr #30 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r6, pc, r8, lsl sp @ │ │ │ │ + rsbseq r6, pc, r8, ror #25 │ │ │ │ @ instruction: 0x00973ebc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #240] @ 336dfc │ │ │ │ @@ -244146,15 +244146,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ - bl 74b5f4 │ │ │ │ + bl 74b5c4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #188] @ 336e04 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r0] │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #5 │ │ │ │ @@ -244166,15 +244166,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 979298 │ │ │ │ + bl 979268 │ │ │ │ ldr r2, [pc, #120] @ 336e08 │ │ │ │ ldr r3, [pc, #108] @ 336e00 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -244198,15 +244198,15 @@ │ │ │ │ b 336d68 │ │ │ │ mov ip, #4 │ │ │ │ b 336d68 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ bl 24aa9c │ │ │ │ addseq r3, r7, ip, lsl #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r6, pc, r2, lsl ip @ │ │ │ │ + rsbseq r6, pc, r2, ror #23 │ │ │ │ addseq r3, r7, ip, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #280] @ 336f40 │ │ │ │ @@ -244217,25 +244217,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74b5f4 │ │ │ │ + bl 74b5c4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 979298 │ │ │ │ + bl 979268 │ │ │ │ cmp r0, #0 │ │ │ │ beq 336eac │ │ │ │ ldr r2, [pc, #188] @ 336f48 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #6 │ │ │ │ bhi 336f3c │ │ │ │ @@ -244279,15 +244279,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r7] │ │ │ │ b 336eac │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ bl 24aa9c │ │ │ │ @ instruction: 0x00973cf0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrsbeq r6, [pc], #-160 @ │ │ │ │ + rsbseq r6, pc, r0, lsr #21 │ │ │ │ addseq r3, r7, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #248] @ 337064 │ │ │ │ @@ -244298,15 +244298,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ - bl 74b5f4 │ │ │ │ + bl 74b5c4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #196] @ 33706c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r0] │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #31 │ │ │ │ @@ -244318,15 +244318,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 979298 │ │ │ │ + bl 979268 │ │ │ │ ldr r2, [pc, #128] @ 337070 │ │ │ │ ldr r3, [pc, #116] @ 337068 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -244352,15 +244352,15 @@ │ │ │ │ b 336fc8 │ │ │ │ mov ip, #1 │ │ │ │ b 336fc8 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ bl 24aa9c │ │ │ │ addseq r3, r7, ip, lsr #23 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrheq r6, [pc], #-159 @ │ │ │ │ + rsbseq r6, pc, pc, lsl #19 │ │ │ │ addseq r3, r7, ip, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #256] @ 337190 │ │ │ │ @@ -244371,35 +244371,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 74b5f4 │ │ │ │ + bl 74b5c4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 978b40 │ │ │ │ + bl 978b10 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33711c │ │ │ │ ldr r5, [sp, #8] │ │ │ │ ldr r1, [pc, #168] @ 337198 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 24a4fc │ │ │ │ cmp r0, #0 │ │ │ │ beq 337160 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99e468 │ │ │ │ + bl 99e438 │ │ │ │ cmp r0, #0 │ │ │ │ blt 33716c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 248b1c │ │ │ │ ldr r2, [pc, #120] @ 33719c │ │ │ │ ldr r3, [pc, #108] @ 337194 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -244414,28 +244414,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r7 │ │ │ │ - bl 99e17c │ │ │ │ + bl 99e14c │ │ │ │ b 337114 │ │ │ │ ldr ip, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 74b608 │ │ │ │ + bl 74b5d8 │ │ │ │ b 337114 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r7, r4, lsl #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq lr, sl, r8, ror #30 │ │ │ │ + rsbeq lr, sl, r8, lsr pc │ │ │ │ @ instruction: 0x009739f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #172] @ 337268 │ │ │ │ @@ -244445,30 +244445,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #72] @ 0x48 │ │ │ │ - bl 74b5f4 │ │ │ │ + bl 74b5c4 │ │ │ │ add r6, sp, #4 │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ mov r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 24a694 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp] │ │ │ │ - bl 99e2dc │ │ │ │ + bl 99e2ac │ │ │ │ mov r3, r8 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 978b40 │ │ │ │ + bl 978b10 │ │ │ │ ldr r2, [pc, #72] @ 337270 │ │ │ │ ldr r3, [pc, #64] @ 33726c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -244484,25 +244484,25 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r7, r8, asr r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009738f4 │ │ │ │ ldr r1, [pc, #4] @ 337280 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 756fa8 │ │ │ │ - rsbeq lr, sl, r0, ror #27 │ │ │ │ + b 756f78 │ │ │ │ + strheq lr, [sl], #-208 @ 0xffffff30 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 74b5f4 │ │ │ │ + bl 74b5c4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 952150 │ │ │ │ + bl 952120 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -244520,27 +244520,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74b5f4 │ │ │ │ + bl 74b5c4 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, sp │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9545d0 │ │ │ │ + bl 9545a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 337348 │ │ │ │ ldr r0, [r6] │ │ │ │ - bl 952150 │ │ │ │ + bl 952120 │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6] │ │ │ │ ldr r2, [pc, #72] @ 337398 │ │ │ │ ldr r3, [pc, #64] @ 337394 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -244564,29 +244564,29 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r2 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ - bl 74b5f4 │ │ │ │ + bl 74b5c4 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9545d0 │ │ │ │ + b 9545a0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl 74b5f4 │ │ │ │ + bl 74b5c4 │ │ │ │ ldr ip, [r0] │ │ │ │ cmn ip, #1 │ │ │ │ beq 33744c │ │ │ │ ldr r2, [pc, #92] @ 337468 │ │ │ │ and r3, ip, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ asr ip, ip, #3 │ │ │ │ @@ -244607,16 +244607,16 @@ │ │ │ │ ldr r2, [pc, #24] @ 33746c │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 24a37c │ │ │ │ - rsbeq r6, fp, r8, asr #28 │ │ │ │ - strdeq r6, [fp], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r6, fp, r8, lsl lr │ │ │ │ + rsbeq r6, fp, r8, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #132] @ 33750c │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [pc, #128] @ 337510 │ │ │ │ @@ -244625,40 +244625,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r4, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74b5f4 │ │ │ │ + bl 74b5c4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3374ec │ │ │ │ - bl 7d4d40 │ │ │ │ + bl 7d4d10 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 814974 │ │ │ │ + b 814944 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsheq r6, [pc], #-68 @ │ │ │ │ - rsbseq sp, r3, ip, lsr #10 │ │ │ │ - rsbeq r0, sl, ip │ │ │ │ + rsbseq r6, pc, r4, asr #9 │ │ │ │ + ldrsheq sp, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrdeq pc, [r9], #-252 @ 0xffffff04 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #336] @ 337684 │ │ │ │ mov r5, r1 │ │ │ │ @@ -244667,15 +244667,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #104 @ 0x68 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #128] @ 0x80 │ │ │ │ - bl 74b5f4 │ │ │ │ + bl 74b5c4 │ │ │ │ add r7, sp, #36 @ 0x24 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 24a694 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -244714,15 +244714,15 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r7 │ │ │ │ bl 24a604 <__snprintf_chk@plt> │ │ │ │ mov r3, r8 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 978b40 │ │ │ │ + bl 978b10 │ │ │ │ ldr r2, [pc, #124] @ 33769c │ │ │ │ ldr r3, [pc, #100] @ 337688 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -244744,22 +244744,22 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq r3, r7, r0, ror #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrsbeq r6, [pc], #-48 @ │ │ │ │ - rsbeq r6, fp, ip, asr fp │ │ │ │ - rsbeq r6, fp, ip, lsr #23 │ │ │ │ - @ instruction: 0x006b6c98 │ │ │ │ + rsbseq r6, pc, r0, lsr #7 │ │ │ │ + rsbeq r6, fp, ip, lsr #22 │ │ │ │ + rsbeq r6, fp, ip, ror fp │ │ │ │ + rsbeq r6, fp, r8, ror #24 │ │ │ │ @ instruction: 0x009734fc │ │ │ │ - rsbseq r6, pc, r8, lsl r3 @ │ │ │ │ - rsbeq r6, fp, r4, lsr #21 │ │ │ │ - strheq r6, [fp], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq r6, pc, r8, ror #5 │ │ │ │ + rsbeq r6, fp, r4, ror sl │ │ │ │ + rsbeq r6, fp, r8, lsl #21 │ │ │ │ │ │ │ │ 003376ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -244808,15 +244808,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #78 @ 0x4e │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -244826,22 +244826,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 337788 │ │ │ │ - rsbseq r6, pc, r4, lsr #4 │ │ │ │ - rsbeq r6, fp, r4, asr fp │ │ │ │ - rsbeq r6, fp, r4, lsr #13 │ │ │ │ - ldrsbeq r6, [pc], #-16 @ │ │ │ │ - ldrdeq r6, [fp], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r6, fp, r4, asr r6 │ │ │ │ + ldrsheq r6, [pc], #-20 @ │ │ │ │ + rsbeq r6, fp, r4, lsr #22 │ │ │ │ + rsbeq r6, fp, r4, ror r6 │ │ │ │ + rsbseq r6, pc, r0, lsr #3 │ │ │ │ + rsbeq r6, fp, r8, lsr #21 │ │ │ │ + rsbeq r6, fp, r4, lsr #12 │ │ │ │ │ │ │ │ 003377ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -244885,15 +244885,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 33790c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 756904 │ │ │ │ + bl 7568d4 │ │ │ │ ldr r2, [pc, #84] @ 337910 │ │ │ │ ldr r3, [pc, #64] @ 337900 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -244906,15 +244906,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r7, r0, lsl r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r6, fp, ip, asr r7 │ │ │ │ + rsbeq r6, fp, ip, lsr #14 │ │ │ │ addseq r3, r7, r4, lsl #5 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ addseq r3, r7, r0, ror #4 │ │ │ │ │ │ │ │ 00337914 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -244923,80 +244923,80 @@ │ │ │ │ subs r4, r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ beq 33796c │ │ │ │ mov r0, r4 │ │ │ │ - bl 80f3d8 │ │ │ │ + bl 80f3a8 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 337978 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 756904 │ │ │ │ + b 7568d4 │ │ │ │ ldr r2, [pc, #40] @ 33799c │ │ │ │ add r2, pc, r2 │ │ │ │ b 337954 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 80f734 │ │ │ │ + bl 80f704 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 337954 │ │ │ │ - bl 7e5068 │ │ │ │ + bl 7e5038 │ │ │ │ mov r2, r0 │ │ │ │ b 337954 │ │ │ │ - @ instruction: 0x0074749c │ │ │ │ + rsbseq r7, r4, ip, ror #8 │ │ │ │ │ │ │ │ 003379a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #124] @ 337a34 │ │ │ │ subs r4, r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ beq 337a04 │ │ │ │ mov r0, r4 │ │ │ │ - bl 80f3d8 │ │ │ │ + bl 80f3a8 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 337a10 │ │ │ │ ldr r3, [pc, #76] @ 337a38 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 756904 │ │ │ │ + b 7568d4 │ │ │ │ ldr r2, [pc, #48] @ 337a3c │ │ │ │ add r2, pc, r2 │ │ │ │ b 3379e4 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 80f734 │ │ │ │ + bl 80f704 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3379e4 │ │ │ │ - bl 7e5068 │ │ │ │ + bl 7e5038 │ │ │ │ mov r2, r0 │ │ │ │ b 3379e4 │ │ │ │ addseq r3, r7, r0, ror #2 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbseq r7, r4, r4, lsl #8 │ │ │ │ + ldrsbeq r7, [r4], #-52 @ 0xffffffcc @ │ │ │ │ │ │ │ │ 00337a40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 337ab8 │ │ │ │ @@ -245008,33 +245008,33 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 337a94 │ │ │ │ ldr r3, [pc, #68] @ 337abc │ │ │ │ ldr r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 756904 │ │ │ │ + b 7568d4 │ │ │ │ ldr r2, [pc, #48] @ 337ac0 │ │ │ │ add r2, pc, r2 │ │ │ │ b 337a70 │ │ │ │ ldr r3, [pc, #40] @ 337ac4 │ │ │ │ ldr r1, [pc, #40] @ 337ac8 │ │ │ │ ldr r0, [pc, #40] @ 337acc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 337ad0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq r3, r7, r0, asr #1 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbseq r7, r4, r0, lsl #7 │ │ │ │ - rsbseq r5, pc, r4, ror #29 │ │ │ │ - rsbeq r6, fp, r4, ror #6 │ │ │ │ - rsbeq r6, fp, r4, asr #16 │ │ │ │ + rsbseq r7, r4, r0, asr r3 │ │ │ │ + ldrheq r5, [pc], #-228 @ │ │ │ │ + rsbeq r6, fp, r4, lsr r3 │ │ │ │ + rsbeq r6, fp, r4, lsl r8 │ │ │ │ andeq r0, r0, r6, lsr #4 │ │ │ │ │ │ │ │ 00337ad4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -245047,22 +245047,22 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 337b28 │ │ │ │ ldr r3, [pc, #36] @ 337b30 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 756904 │ │ │ │ + b 7568d4 │ │ │ │ ldr r2, [pc, #16] @ 337b34 │ │ │ │ add r2, pc, r2 │ │ │ │ b 337b04 │ │ │ │ bl 24b688 │ │ │ │ addseq r3, r7, ip, lsr #32 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbseq r7, r4, ip, ror #5 │ │ │ │ + ldrheq r7, [r4], #-44 @ 0xffffffd4 @ │ │ │ │ │ │ │ │ 00337b38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -245082,15 +245082,15 @@ │ │ │ │ beq 337c28 │ │ │ │ ldr r3, [pc, #168] @ 337c34 │ │ │ │ ldr r1, [pc, #168] @ 337c38 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 756904 │ │ │ │ + bl 7568d4 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmn r3, #1 │ │ │ │ bne 337bd4 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -245100,94 +245100,94 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r6, [pc, #96] @ 337c3c │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 755c54 │ │ │ │ + bl 755c24 │ │ │ │ cmp r0, #0 │ │ │ │ beq 337bac │ │ │ │ ldr r2, [r4, #32] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74b7fc │ │ │ │ + bl 74b7cc │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 24b688 │ │ │ │ - strheq r6, [fp], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r6, fp, r0, lsl #15 │ │ │ │ addseq r2, r7, ip, lsr #31 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbeq r6, fp, ip, ror r7 │ │ │ │ - rsbseq r5, r3, r4, lsl r4 │ │ │ │ + rsbeq r6, fp, ip, asr #14 │ │ │ │ + rsbseq r5, r3, r4, ror #7 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 337c50 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ ldrdeq lr, [r8], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 337cc4 │ │ │ │ ldr r2, [pc, #88] @ 337cc8 │ │ │ │ ldr r1, [pc, #88] @ 337ccc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #60] @ 337cd0 │ │ │ │ ldr r3, [pc, #60] @ 337cd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #64] @ 0x40 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r5, pc, r0, asr #28 │ │ │ │ - rsbeq pc, r9, ip, asr #16 │ │ │ │ - rsbeq pc, r9, r4, ror #16 │ │ │ │ + rsbseq r5, pc, r0, lsl lr @ │ │ │ │ + rsbeq pc, r9, ip, lsl r8 @ │ │ │ │ + rsbeq pc, r9, r4, lsr r8 @ │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ 337d8c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 754324 │ │ │ │ + bl 7542f4 │ │ │ │ ldr ip, [pc, #136] @ 337d90 │ │ │ │ ldr r2, [pc, #136] @ 337d94 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ cmp r0, #0 │ │ │ │ beq 337d3c │ │ │ │ ldr r2, [r0, #28] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r2, r3 │ │ │ │ beq 337d5c │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -245206,17 +245206,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r6, fp, ip, lsr #23 │ │ │ │ - rsbseq r5, pc, ip, lsr #27 │ │ │ │ - @ instruction: 0x006b6b9c │ │ │ │ + rsbeq r6, fp, ip, ror fp │ │ │ │ + rsbseq r5, pc, ip, ror sp @ │ │ │ │ + rsbeq r6, fp, ip, ror #22 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 337df8 │ │ │ │ ldr r2, [pc, #68] @ 337dfc │ │ │ │ @@ -245224,26 +245224,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r0, r0, #20 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsheq r5, [pc], #-204 @ │ │ │ │ - rsbeq r6, fp, r8, ror #21 │ │ │ │ - ldrdeq r6, [fp], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r5, pc, ip, asr #25 │ │ │ │ + strheq r6, [fp], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r6, fp, r4, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 337e8c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #108] @ 337e90 │ │ │ │ @@ -245251,15 +245251,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ cmp r4, #1 │ │ │ │ beq 337e60 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ @@ -245270,133 +245270,133 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x007f5c90 │ │ │ │ - rsbeq r6, fp, ip, ror sl │ │ │ │ - rsbeq r6, fp, r8, ror #20 │ │ │ │ + rsbseq r5, pc, r0, ror #24 │ │ │ │ + rsbeq r6, fp, ip, asr #20 │ │ │ │ + rsbeq r6, fp, r8, lsr sl │ │ │ │ │ │ │ │ 00337e98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #172] @ 337f5c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 7558a4 │ │ │ │ + bl 755874 │ │ │ │ ldr r8, [pc, #148] @ 337f60 │ │ │ │ ldr r2, [pc, #148] @ 337f64 │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r8, #20 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ ldr r4, [pc, #124] @ 337f68 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4] │ │ │ │ str r7, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ str r6, [r3, #32] │ │ │ │ beq 337f1c │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 74e974 │ │ │ │ + b 74e944 │ │ │ │ ldr r6, [pc, #72] @ 337f6c │ │ │ │ add r8, r8, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7558a4 │ │ │ │ + bl 755874 │ │ │ │ ldr r2, [pc, #56] @ 337f70 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 74e974 │ │ │ │ - rsbeq r6, fp, ip, ror #19 │ │ │ │ - rsbseq r5, pc, r8, ror #23 │ │ │ │ - ldrdeq r6, [fp], #-144 @ 0xffffff70 @ │ │ │ │ + b 74e944 │ │ │ │ + strheq r6, [fp], #-156 @ 0xffffff64 @ │ │ │ │ + ldrheq r5, [pc], #-184 @ │ │ │ │ + rsbeq r6, fp, r0, lsr #19 │ │ │ │ adceq r4, r4, r4, asr #18 │ │ │ │ - @ instruction: 0x006b6998 │ │ │ │ - @ instruction: 0x006b699c │ │ │ │ + rsbeq r6, fp, r8, ror #18 │ │ │ │ + rsbeq r6, fp, ip, ror #18 │ │ │ │ │ │ │ │ 00337f74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #180] @ 338040 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 7558a4 │ │ │ │ + bl 755874 │ │ │ │ ldr r8, [pc, #156] @ 338044 │ │ │ │ ldr r2, [pc, #156] @ 338048 │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r8, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ ldr r4, [pc, #132] @ 33804c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, r0 │ │ │ │ strb r2, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [r4] │ │ │ │ str r7, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ str r6, [r3, #32] │ │ │ │ beq 338000 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 74e974 │ │ │ │ + b 74e944 │ │ │ │ ldr r6, [pc, #72] @ 338050 │ │ │ │ add r8, r8, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7558a4 │ │ │ │ + bl 755874 │ │ │ │ ldr r2, [pc, #56] @ 338054 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 74e974 │ │ │ │ - rsbeq r6, fp, r0, lsl r9 │ │ │ │ - rsbseq r5, pc, ip, lsl #22 │ │ │ │ - strdeq r6, [fp], #-140 @ 0xffffff74 @ │ │ │ │ + b 74e944 │ │ │ │ + rsbeq r6, fp, r0, ror #17 │ │ │ │ + ldrsbeq r5, [pc], #-172 @ │ │ │ │ + rsbeq r6, fp, ip, asr #17 │ │ │ │ adceq r4, r4, r8, ror #16 │ │ │ │ - strheq r6, [fp], #-132 @ 0xffffff7c @ │ │ │ │ - strheq r6, [fp], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r6, fp, r4, lsl #17 │ │ │ │ + rsbeq r6, fp, r8, lsl #17 │ │ │ │ │ │ │ │ 00338058 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #420] @ 338214 │ │ │ │ @@ -245412,24 +245412,24 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ beq 3381d0 │ │ │ │ ldr r7, [pc, #372] @ 338220 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #360] @ 338224 │ │ │ │ ldr r1, [pc, #360] @ 338228 │ │ │ │ add r3, r7, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #21 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [pc, #336] @ 33822c │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, sp, #8 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ @@ -245441,28 +245441,28 @@ │ │ │ │ beq 338158 │ │ │ │ ldr r5, [pc, #288] @ 338230 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #0 │ │ │ │ beq 33819c │ │ │ │ mov r1, r4 │ │ │ │ - bl 74e9dc │ │ │ │ + bl 74e9ac │ │ │ │ ldr r2, [pc, #264] @ 338234 │ │ │ │ ldr r3, [pc, #236] @ 33821c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 338210 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 75503c │ │ │ │ + b 75500c │ │ │ │ ldr r2, [pc, #216] @ 338238 │ │ │ │ ldr r3, [pc, #184] @ 33821c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -245476,55 +245476,55 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r6, [pc, #152] @ 33823c │ │ │ │ add r7, r7, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7558a4 │ │ │ │ + bl 755874 │ │ │ │ ldr r2, [pc, #136] @ 338240 │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ str r0, [r5] │ │ │ │ b 33811c │ │ │ │ ldr r4, [pc, #108] @ 338244 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7558a4 │ │ │ │ + bl 755874 │ │ │ │ ldr r3, [pc, #96] @ 338248 │ │ │ │ ldr r2, [pc, #96] @ 33824c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r7] │ │ │ │ b 3380a4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a447b8 │ │ │ │ addseq r2, r7, r4, lsr #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r5, pc, r4, lsl #20 │ │ │ │ - rsbeq pc, r9, r4, lsl #8 │ │ │ │ - rsbeq pc, r9, ip, lsl r4 @ │ │ │ │ + ldrsbeq r5, [pc], #-148 @ │ │ │ │ + ldrdeq pc, [r9], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq pc, r9, ip, ror #7 │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ adceq r4, r4, r0, lsr #14 │ │ │ │ @ instruction: 0x009729f0 │ │ │ │ @ instruction: 0x009729bc │ │ │ │ - rsbeq r6, fp, r8, lsl r7 │ │ │ │ - rsbeq r6, fp, ip, lsl r7 │ │ │ │ rsbeq r6, fp, r8, ror #13 │ │ │ │ - rsbseq r5, pc, ip, asr #17 │ │ │ │ - ldrdeq r6, [fp], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r6, fp, ip, ror #13 │ │ │ │ + strheq r6, [fp], #-104 @ 0xffffff98 @ │ │ │ │ + @ instruction: 0x007f589c │ │ │ │ + rsbeq r6, fp, ip, lsr #13 │ │ │ │ │ │ │ │ 00338250 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 3382d4 │ │ │ │ @@ -245533,37 +245533,37 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33828c │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74e974 │ │ │ │ + b 74e944 │ │ │ │ ldr r6, [pc, #68] @ 3382d8 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7558a4 │ │ │ │ + bl 755874 │ │ │ │ ldr ip, [pc, #56] @ 3382dc │ │ │ │ ldr r2, [pc, #56] @ 3382e0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74e974 │ │ │ │ + b 74e944 │ │ │ │ adceq r4, r4, r4, asr #11 │ │ │ │ - rsbeq r6, fp, ip, lsr #12 │ │ │ │ - rsbseq r5, pc, r0, lsl r8 @ │ │ │ │ - rsbeq r6, fp, r4, lsr #12 │ │ │ │ + strdeq r6, [fp], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r5, pc, r0, ror #15 │ │ │ │ + strdeq r6, [fp], #-84 @ 0xffffffac @ │ │ │ │ │ │ │ │ 003382e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 338368 │ │ │ │ @@ -245572,37 +245572,37 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 338320 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74e9dc │ │ │ │ + b 74e9ac │ │ │ │ ldr r6, [pc, #68] @ 33836c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7558a4 │ │ │ │ + bl 755874 │ │ │ │ ldr ip, [pc, #56] @ 338370 │ │ │ │ ldr r2, [pc, #56] @ 338374 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74e9dc │ │ │ │ + b 74e9ac │ │ │ │ adceq r4, r4, r0, lsr r5 │ │ │ │ - @ instruction: 0x006b6598 │ │ │ │ - rsbseq r5, pc, ip, ror r7 @ │ │ │ │ - @ instruction: 0x006b6590 │ │ │ │ + rsbeq r6, fp, r8, ror #10 │ │ │ │ + rsbseq r5, pc, ip, asr #14 │ │ │ │ + rsbeq r6, fp, r0, ror #10 │ │ │ │ │ │ │ │ 00338378 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 3383fc │ │ │ │ @@ -245611,52 +245611,52 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3383b4 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74fbcc │ │ │ │ + b 74fb9c │ │ │ │ ldr r6, [pc, #68] @ 338400 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7558a4 │ │ │ │ + bl 755874 │ │ │ │ ldr ip, [pc, #56] @ 338404 │ │ │ │ ldr r2, [pc, #56] @ 338408 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74fbcc │ │ │ │ + b 74fb9c │ │ │ │ umlaleq r4, r4, ip, r4 @ │ │ │ │ - rsbeq r6, fp, r4, lsl #10 │ │ │ │ - rsbseq r5, pc, r8, ror #13 │ │ │ │ - strdeq r6, [fp], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrdeq r6, [fp], #-68 @ 0xffffffbc @ │ │ │ │ + ldrheq r5, [pc], #-104 @ │ │ │ │ + rsbeq r6, fp, ip, asr #9 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 338488 │ │ │ │ ldr r2, [pc, #96] @ 33848c │ │ │ │ ldr r1, [pc, #96] @ 338490 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #68] @ 338494 │ │ │ │ ldr r3, [pc, #68] @ 338498 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ @@ -245665,58 +245665,58 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsbeq r5, [pc], #-104 @ │ │ │ │ - rsbeq pc, r9, r4, ror r0 @ │ │ │ │ - @ instruction: 0x0073c594 │ │ │ │ + rsbseq r5, pc, r8, lsr #13 │ │ │ │ + rsbeq pc, r9, r4, asr #32 │ │ │ │ + rsbseq ip, r3, r4, ror #10 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - rsbeq r6, fp, r4, lsr #9 │ │ │ │ + rsbeq r6, fp, r4, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 338510 │ │ │ │ ldr r2, [pc, #92] @ 338514 │ │ │ │ ldr r1, [pc, #92] @ 338518 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ ldr r3, [pc, #80] @ 33851c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #64] @ 338520 │ │ │ │ ldr r3, [pc, #64] @ 338524 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r5, pc, r0, asr r6 @ │ │ │ │ - rsbeq lr, r9, r0, ror #31 │ │ │ │ - strdeq pc, [fp], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq r5, pc, r0, lsr #12 │ │ │ │ + strheq lr, [r9], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq pc, fp, r8, asr #23 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 338538 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753cf0 │ │ │ │ + b 753cc0 │ │ │ │ addeq sp, r8, r0, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #292] @ 338678 │ │ │ │ ldr r6, [pc, #292] @ 33867c │ │ │ │ @@ -245727,23 +245727,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ mov r8, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r7, r0 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3385c0 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 3385ec │ │ │ │ @@ -245789,29 +245789,29 @@ │ │ │ │ ldrd r2, [r7, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ 33868c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 248888 │ │ │ │ - ldrheq r5, [pc], #-80 @ │ │ │ │ - rsbeq pc, sl, r8, lsr #21 │ │ │ │ - strheq pc, [sl], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r2, fp, r8, lsl r0 │ │ │ │ - rsbeq r6, fp, r8, asr #5 │ │ │ │ + rsbseq r5, pc, r0, lsl #11 │ │ │ │ + rsbeq pc, sl, r8, ror sl @ │ │ │ │ + rsbeq pc, sl, ip, lsl #21 │ │ │ │ + rsbeq r1, fp, r8, ror #31 │ │ │ │ @ instruction: 0x006b6298 │ │ │ │ + rsbeq r6, fp, r8, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #76] @ 3386f8 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754324 │ │ │ │ + bl 7542f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3386e0 │ │ │ │ ldm r4, {r1, r3} │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -245820,44 +245820,44 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #20] @ 3386fc │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 754cac │ │ │ │ - rsbeq pc, sl, r8, ror r9 @ │ │ │ │ + b 754c7c │ │ │ │ + rsbeq pc, sl, r8, asr #18 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 338760 │ │ │ │ ldr r2, [pc, #72] @ 338764 │ │ │ │ ldr r1, [pc, #72] @ 338768 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ mov r3, #1 │ │ │ │ strh r3, [r0, #66] @ 0x42 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r5, pc, r8, ror #7 │ │ │ │ - rsbeq lr, r9, r4, lsl #27 │ │ │ │ - rsbseq ip, r3, r4, lsr #5 │ │ │ │ + ldrheq r5, [pc], #-56 @ │ │ │ │ + rsbeq lr, r9, r4, asr sp │ │ │ │ + rsbseq ip, r3, r4, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #184] @ 33883c │ │ │ │ mov r7, r0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -245867,54 +245867,54 @@ │ │ │ │ ldr r2, [pc, #168] @ 338844 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ ble 33881c │ │ │ │ ldr r3, [pc, #128] @ 338848 │ │ │ │ ldr r9, [pc, #128] @ 33884c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r0, [r4, #112] @ 0x70 │ │ │ │ - bl 707f44 │ │ │ │ + bl 707f14 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ add r5, r5, #1 │ │ │ │ add r4, r4, #16 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldrd sl, [r4, #88] @ 0x58 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8bce5c │ │ │ │ + bl 8bce2c │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, r5 │ │ │ │ bgt 3387e0 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r5, pc, r4, lsl #7 │ │ │ │ - rsbeq pc, sl, ip, ror r8 @ │ │ │ │ - rsbeq pc, sl, r8, ror #16 │ │ │ │ - rsbseq r6, r4, r4, asr #12 │ │ │ │ - rsbeq r6, fp, r0, asr #2 │ │ │ │ + rsbseq r5, pc, r4, asr r3 @ │ │ │ │ + rsbeq pc, sl, ip, asr #16 │ │ │ │ + rsbeq pc, sl, r8, lsr r8 @ │ │ │ │ + rsbseq r6, r4, r4, lsl r6 │ │ │ │ + rsbeq r6, fp, r0, lsl r1 │ │ │ │ │ │ │ │ 00338850 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #240] @ 338958 │ │ │ │ @@ -245925,30 +245925,30 @@ │ │ │ │ ldr r2, [ip, r2] │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ stmib sp, {r1, r3} │ │ │ │ - bl 74ddf4 │ │ │ │ + bl 74ddc4 │ │ │ │ ldr r1, [pc, #200] @ 338964 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754324 │ │ │ │ + bl 7542f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 338924 │ │ │ │ ldmib sp, {r1, r3} │ │ │ │ blx r3 │ │ │ │ ldr r0, [pc, #172] @ 338968 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 74ddf4 │ │ │ │ + bl 74ddc4 │ │ │ │ ldr r1, [pc, #164] @ 33896c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754324 │ │ │ │ + bl 7542f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33893c │ │ │ │ ldmib sp, {r1, r3} │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #136] @ 338970 │ │ │ │ ldr r3, [pc, #112] @ 33895c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -245966,29 +245966,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #72] @ 338974 │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754cac │ │ │ │ + bl 754c7c │ │ │ │ b 3388b4 │ │ │ │ ldr r1, [pc, #52] @ 338978 │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754cac │ │ │ │ + bl 754c7c │ │ │ │ b 3388e0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009722b0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strheq r6, [fp], #-8 @ │ │ │ │ - rsbeq pc, sl, ip, lsl #15 │ │ │ │ rsbeq r6, fp, r8, lsl #1 │ │ │ │ - rsbeq pc, sl, r0, ror #14 │ │ │ │ + rsbeq pc, sl, ip, asr r7 @ │ │ │ │ + rsbeq r6, fp, r8, asr r0 │ │ │ │ + rsbeq pc, sl, r0, lsr r7 @ │ │ │ │ addseq r2, r7, r4, lsr r2 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ │ │ │ │ 0033897c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -246000,27 +246000,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 3389e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248888 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 755c54 │ │ │ │ + bl 755c24 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 248b1c │ │ │ │ subs r0, r5, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strheq r5, [fp], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r2, fp, ip, asr r1 │ │ │ │ + rsbeq r5, fp, r4, lsl #31 │ │ │ │ + rsbeq r2, fp, ip, lsr #2 │ │ │ │ │ │ │ │ 003389e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 338a5c │ │ │ │ @@ -246030,32 +246030,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #56] @ 338a68 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3244dc │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r5, pc, r0, lsl #2 │ │ │ │ - rsbeq lr, r9, ip, lsl #21 │ │ │ │ - rsbseq fp, r3, ip, lsr #31 │ │ │ │ - rsbeq r5, fp, r0, lsr #30 │ │ │ │ + ldrsbeq r5, [pc], #-0 @ │ │ │ │ + rsbeq lr, r9, ip, asr sl │ │ │ │ + rsbseq fp, r3, ip, ror pc │ │ │ │ + strdeq r5, [fp], #-224 @ 0xffffff20 @ │ │ │ │ │ │ │ │ 00338a6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 338ac4 │ │ │ │ @@ -246065,56 +246065,56 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #28] @ 338ad0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 3244dc │ │ │ │ - rsbseq r5, pc, ip, ror r0 @ │ │ │ │ - rsbeq lr, r9, r0, lsl sl │ │ │ │ - rsbseq fp, r3, r0, lsr pc │ │ │ │ - @ instruction: 0x006b5e9c │ │ │ │ + rsbseq r5, pc, ip, asr #32 │ │ │ │ + rsbeq lr, r9, r0, ror #19 │ │ │ │ + rsbseq fp, r3, r0, lsl #30 │ │ │ │ + rsbeq r5, fp, ip, ror #28 │ │ │ │ │ │ │ │ 00338ad4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #176] @ 338b9c │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr r2, [pc, #152] @ 338ba0 │ │ │ │ ldr r1, [pc, #152] @ 338ba4 │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #128] @ 338ba8 │ │ │ │ ldr r1, [pc, #128] @ 338bac │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #96] @ 338bb0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 32441c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -246128,20 +246128,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r5, pc, r0, lsl r0 @ │ │ │ │ - rsbeq pc, sl, r0, lsl #10 │ │ │ │ - rsbeq pc, sl, r4, lsl r5 @ │ │ │ │ - rsbeq lr, r9, ip, ror r9 │ │ │ │ - @ instruction: 0x0073be9c │ │ │ │ - strdeq r5, [fp], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r4, pc, r0, ror #31 │ │ │ │ + ldrdeq pc, [sl], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq pc, sl, r4, ror #9 │ │ │ │ + rsbeq lr, r9, ip, asr #18 │ │ │ │ + rsbseq fp, r3, ip, ror #28 │ │ │ │ + rsbeq r5, fp, ip, asr #27 │ │ │ │ │ │ │ │ 00338bb4 : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ cmp r0, r1 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -246170,44 +246170,44 @@ │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ addeq r4, r4, #7 │ │ │ │ bne 338c68 │ │ │ │ add r1, r6, r5 │ │ │ │ str r8, [r1, #104] @ 0x68 │ │ │ │ str r7, [r1, #108] @ 0x6c │ │ │ │ - bl 719328 │ │ │ │ + bl 7192f8 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, r4, #7 │ │ │ │ - bl 719328 │ │ │ │ + bl 7192f8 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ - bl 70e434 │ │ │ │ + bl 70e404 │ │ │ │ b 338c28 │ │ │ │ ldr r3, [pc, #28] @ 338ca0 │ │ │ │ ldr r1, [pc, #28] @ 338ca4 │ │ │ │ ldr r0, [pc, #28] @ 338ca8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq r4, pc, r0, lsl #29 │ │ │ │ - ldrdeq r5, [fp], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq r5, fp, r0, ror #25 │ │ │ │ + rsbseq r4, pc, r0, asr lr @ │ │ │ │ + rsbeq r5, fp, r0, lsr #25 │ │ │ │ + strheq r5, [fp], #-192 @ 0xffffff40 @ │ │ │ │ │ │ │ │ 00338cac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -246228,46 +246228,46 @@ │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ addeq r4, r4, #7 │ │ │ │ bne 338d50 │ │ │ │ add r1, r6, r5 │ │ │ │ str r8, [r1, #104] @ 0x68 │ │ │ │ str r7, [r1, #108] @ 0x6c │ │ │ │ - bl 719328 │ │ │ │ + bl 7192f8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e428 │ │ │ │ + bl 70e3f8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, r4, #7 │ │ │ │ - bl 719328 │ │ │ │ + bl 7192f8 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ - bl 70e434 │ │ │ │ + bl 70e404 │ │ │ │ b 338d08 │ │ │ │ ldr r3, [pc, #28] @ 338d88 │ │ │ │ ldr r1, [pc, #28] @ 338d8c │ │ │ │ ldr r0, [pc, #28] @ 338d90 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x007f4d98 │ │ │ │ - rsbeq r5, fp, r8, ror #23 │ │ │ │ - strdeq r5, [fp], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq r4, pc, r8, ror #26 │ │ │ │ + strheq r5, [fp], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r5, fp, r8, asr #23 │ │ │ │ │ │ │ │ 00338d94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 338df0 │ │ │ │ @@ -246277,26 +246277,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #32] @ 338dfc │ │ │ │ mov r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 324208 │ │ │ │ - rsbseq r4, pc, r4, asr sp @ │ │ │ │ - rsbeq lr, r9, r8, ror #13 │ │ │ │ - rsbseq fp, r3, r8, lsl #24 │ │ │ │ - rsbeq r5, fp, r4, ror fp │ │ │ │ + rsbseq r4, pc, r4, lsr #26 │ │ │ │ + strheq lr, [r9], #-104 @ 0xffffff98 @ │ │ │ │ + ldrsbeq fp, [r3], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r5, fp, r4, asr #22 │ │ │ │ │ │ │ │ 00338e00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #108] @ 338e84 │ │ │ │ @@ -246309,33 +246309,33 @@ │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #32] @ 338e90 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 324614 │ │ │ │ - rsbseq r4, pc, ip, ror #25 │ │ │ │ - rsbeq lr, r9, r4, lsl #13 │ │ │ │ - rsbseq fp, r3, r4, lsr #23 │ │ │ │ - rsbeq r5, fp, r4, ror #21 │ │ │ │ + ldrheq r4, [pc], #-204 @ │ │ │ │ + rsbeq lr, r9, r4, asr r6 │ │ │ │ + rsbseq fp, r3, r4, ror fp │ │ │ │ + strheq r5, [fp], #-164 @ 0xffffff5c @ │ │ │ │ │ │ │ │ 00338e94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ @@ -246360,17 +246360,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 338f14 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #176 @ 0xb0 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq r4, pc, r4, lsl ip @ │ │ │ │ - rsbeq r5, fp, r4, ror #20 │ │ │ │ - @ instruction: 0x006b5a90 │ │ │ │ + rsbseq r4, pc, r4, ror #23 │ │ │ │ + rsbeq r5, fp, r4, lsr sl │ │ │ │ + rsbeq r5, fp, r0, ror #20 │ │ │ │ │ │ │ │ 00338f18 : │ │ │ │ cmp r1, #31 │ │ │ │ bhi 338f3c │ │ │ │ add r1, r1, #7 │ │ │ │ ldr r0, [r0, r1, lsl #4] │ │ │ │ mov r1, #0 │ │ │ │ @@ -246387,17 +246387,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 338f78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #184 @ 0xb8 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - ldrheq r4, [pc], #-176 @ │ │ │ │ - rsbeq r5, fp, r0, lsl #20 │ │ │ │ - rsbeq r5, fp, ip, asr #20 │ │ │ │ + rsbseq r4, pc, r0, lsl #23 │ │ │ │ + ldrdeq r5, [fp], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r5, fp, ip, lsl sl │ │ │ │ │ │ │ │ 00338f7c : │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -246423,17 +246423,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 339000 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ mov r2, #193 @ 0xc1 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq r4, pc, r8, lsr #22 │ │ │ │ - rsbeq r5, fp, r8, ror r9 │ │ │ │ - rsbeq r5, fp, r0, ror #19 │ │ │ │ + ldrsheq r4, [pc], #-168 @ │ │ │ │ + rsbeq r5, fp, r8, asr #18 │ │ │ │ + strheq r5, [fp], #-144 @ 0xffffff70 @ │ │ │ │ │ │ │ │ 00339004 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r2, r3} │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -246445,15 +246445,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ - bl 74d294 │ │ │ │ + bl 74d264 │ │ │ │ ldr r4, [pc, #480] @ 339234 │ │ │ │ ldr r2, [pc, #480] @ 339238 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #476] @ 33923c │ │ │ │ add r3, r4, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -246461,33 +246461,33 @@ │ │ │ │ mov r3, #19 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ ldr sl, [pc, #452] @ 339240 │ │ │ │ ldr r9, [pc, #452] @ 339244 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #436] @ 339248 │ │ │ │ ldr r1, [pc, #436] @ 33924c │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [sl] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 3391bc │ │ │ │ ldr r3, [pc, #396] @ 339250 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 74d728 │ │ │ │ + bl 74d6f8 │ │ │ │ cmn r5, #1 │ │ │ │ cmneq r8, #1 │ │ │ │ bne 339160 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ cmp r2, #0 │ │ │ │ add r5, sp, #68 @ 0x44 │ │ │ │ @@ -246527,38 +246527,38 @@ │ │ │ │ cmpeq r8, r2 │ │ │ │ beq 3390e0 │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ bne 3391ac │ │ │ │ str r8, [r6, #104] @ 0x68 │ │ │ │ str r5, [r6, #108] @ 0x6c │ │ │ │ - bl 719328 │ │ │ │ + bl 7192f8 │ │ │ │ ldr r1, [r6, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ b 3390e0 │ │ │ │ - bl 719328 │ │ │ │ + bl 7192f8 │ │ │ │ ldr r1, [r6, #112] @ 0x70 │ │ │ │ - bl 70e434 │ │ │ │ + bl 70e404 │ │ │ │ b 339188 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 248810 │ │ │ │ ldr r2, [pc, #136] @ 339258 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [sl] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #112] @ 33925c │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 749e50 │ │ │ │ + bl 749e20 │ │ │ │ ldr r3, [pc, #104] @ 339260 │ │ │ │ ldr r1, [sl] │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 3390bc │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 339264 │ │ │ │ @@ -246568,29 +246568,29 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00971afc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrheq r4, [pc], #-164 @ │ │ │ │ - rsbeq lr, sl, ip, lsr #31 │ │ │ │ - rsbeq lr, sl, r0, asr #31 │ │ │ │ + rsbseq r4, pc, r4, lsl #21 │ │ │ │ + rsbeq lr, sl, ip, ror pc │ │ │ │ + @ instruction: 0x006aef90 │ │ │ │ @ instruction: 0x00a437b4 │ │ │ │ umullseq r1, r7, ip, sl │ │ │ │ - rsbeq lr, r9, ip, lsl #8 │ │ │ │ - rsbseq fp, r3, r4, lsr r9 │ │ │ │ + ldrdeq lr, [r9], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq fp, r3, r4, lsl #18 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ @ instruction: 0x009719fc │ │ │ │ - rsbeq r5, fp, r4, lsl r8 │ │ │ │ - rsbeq r5, fp, r0, lsl r7 │ │ │ │ + rsbeq r5, fp, r4, ror #15 │ │ │ │ + rsbeq r5, fp, r0, ror #13 │ │ │ │ muleq r0, r8, sl │ │ │ │ - ldrsheq r4, [pc], #-132 @ │ │ │ │ - rsbeq r5, fp, r4, asr #14 │ │ │ │ - rsbeq r5, fp, r4, asr r7 │ │ │ │ + rsbseq r4, pc, r4, asr #17 │ │ │ │ + rsbeq r5, fp, r4, lsl r7 │ │ │ │ + rsbeq r5, fp, r4, lsr #14 │ │ │ │ │ │ │ │ 00339270 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #164] @ 33932c │ │ │ │ @@ -246600,53 +246600,53 @@ │ │ │ │ ldr r1, [pc, #156] @ 339334 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r5, [pc, #128] @ 339338 │ │ │ │ ldr r7, [pc, #128] @ 33933c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 3392e4 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 74d600 │ │ │ │ + b 74d5d0 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 248810 │ │ │ │ ldr r2, [pc, #72] @ 339340 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 339344 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 749e50 │ │ │ │ + bl 749e20 │ │ │ │ ldr r3, [pc, #40] @ 339348 │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 3392d0 │ │ │ │ - rsbseq r4, pc, r0, lsl #17 │ │ │ │ - rsbeq lr, r9, r8, lsl #4 │ │ │ │ - rsbseq fp, r3, r0, lsr r7 │ │ │ │ + rsbseq r4, pc, r0, asr r8 @ │ │ │ │ + ldrdeq lr, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq fp, r3, r0, lsl #14 │ │ │ │ adceq r3, r4, r8, ror r5 │ │ │ │ addseq r1, r7, ip, asr r8 │ │ │ │ - rsbeq r5, fp, ip, ror #13 │ │ │ │ - rsbeq r5, fp, r8, ror #11 │ │ │ │ + strheq r5, [fp], #-108 @ 0xffffff94 @ │ │ │ │ + strheq r5, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ muleq r0, r8, sl │ │ │ │ │ │ │ │ 0033934c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -246657,53 +246657,53 @@ │ │ │ │ ldr r1, [pc, #156] @ 339410 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r5, [pc, #128] @ 339414 │ │ │ │ ldr r7, [pc, #128] @ 339418 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 3393c0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 74d728 │ │ │ │ + b 74d6f8 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 248810 │ │ │ │ ldr r2, [pc, #72] @ 33941c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 339420 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 749e50 │ │ │ │ + bl 749e20 │ │ │ │ ldr r3, [pc, #40] @ 339424 │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 3393ac │ │ │ │ - rsbseq r4, pc, r4, lsr #15 │ │ │ │ - rsbeq lr, r9, ip, lsr #2 │ │ │ │ - rsbseq fp, r3, r4, asr r6 │ │ │ │ + rsbseq r4, pc, r4, ror r7 @ │ │ │ │ + strdeq lr, [r9], #-12 @ │ │ │ │ + rsbseq fp, r3, r4, lsr #12 │ │ │ │ umlaleq r3, r4, ip, r4 │ │ │ │ addseq r1, r7, r0, lsl #15 │ │ │ │ - rsbeq r5, fp, r0, lsl r6 │ │ │ │ - rsbeq r5, fp, ip, lsl #10 │ │ │ │ + rsbeq r5, fp, r0, ror #11 │ │ │ │ + ldrdeq r5, [fp], #-76 @ 0xffffffb4 @ │ │ │ │ muleq r0, r8, sl │ │ │ │ │ │ │ │ 00339428 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -246728,31 +246728,31 @@ │ │ │ │ ldr r2, [pc, #84] @ 3394dc │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ - bl 749e50 │ │ │ │ + bl 749e20 │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r3, [pc, #52] @ 3394e0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [r4, #4] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ strdeq r3, [r4], r0 @ │ │ │ │ @ instruction: 0x009716d4 │ │ │ │ - rsbeq r5, fp, r0, ror #10 │ │ │ │ - rsbeq r5, fp, ip, ror #8 │ │ │ │ + rsbeq r5, fp, r0, lsr r5 │ │ │ │ + rsbeq r5, fp, ip, lsr r4 │ │ │ │ muleq r0, r8, sl │ │ │ │ │ │ │ │ 003394e4 : │ │ │ │ subs ip, r0, #0 │ │ │ │ mov r0, r1 │ │ │ │ beq 33951c │ │ │ │ mov r3, #0 │ │ │ │ @@ -246803,15 +246803,15 @@ │ │ │ │ strd r2, [r0, #48] @ 0x30 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3395bc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq ip, r8, r8, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #256] @ 3396d8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -246828,24 +246828,24 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #216] @ 3396e8 │ │ │ │ mov r3, #17 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r5, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r4, #0 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 977894 │ │ │ │ + bl 977864 │ │ │ │ cmp r0, #0 │ │ │ │ beq 339660 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ strge r1, [r8, #96] @ 0x60 │ │ │ │ blt 3396a4 │ │ │ │ @@ -246872,25 +246872,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r7, #12 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 339660 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r4, pc, r4, asr #11 │ │ │ │ + @ instruction: 0x007f4594 │ │ │ │ addseq r1, r7, r4, lsr r5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r5, fp, r4, lsr r4 │ │ │ │ - rsbeq r5, fp, r0, lsr #8 │ │ │ │ + rsbeq r5, fp, r4, lsl #8 │ │ │ │ + strdeq r5, [fp], #-48 @ 0xffffffd0 @ │ │ │ │ @ instruction: 0x009714b4 │ │ │ │ - strheq r5, [fp], #-52 @ 0xffffffcc @ │ │ │ │ - @ instruction: 0x006b5394 │ │ │ │ + rsbeq r5, fp, r4, lsl #7 │ │ │ │ + rsbeq r5, fp, r4, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #188] @ 3397cc │ │ │ │ ldr r2, [pc, #188] @ 3397d0 │ │ │ │ ldr r1, [pc, #188] @ 3397d4 │ │ │ │ @@ -246898,15 +246898,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r6, [pc, #152] @ 3397d8 │ │ │ │ ldr r1, [pc, #152] @ 3397dc │ │ │ │ mov r4, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -246915,59 +246915,59 @@ │ │ │ │ ldr r0, [pc, #124] @ 3397e0 │ │ │ │ ldr r3, [pc, #124] @ 3397e4 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r4} │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 755afc │ │ │ │ + bl 755acc │ │ │ │ ldr ip, [pc, #100] @ 3397e8 │ │ │ │ ldr r3, [pc, #100] @ 3397ec │ │ │ │ ldr r1, [pc, #100] @ 3397f0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 755afc │ │ │ │ + bl 755acc │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x007f449c │ │ │ │ - rsbeq sp, r9, r4, lsl #27 │ │ │ │ - rsbseq fp, r3, r4, lsr #5 │ │ │ │ - rsbseq r9, r5, ip, lsl #9 │ │ │ │ - rsbeq r5, fp, r0, lsr r3 │ │ │ │ + rsbseq r4, pc, ip, ror #8 │ │ │ │ + rsbeq sp, r9, r4, asr sp │ │ │ │ + rsbseq fp, r3, r4, ror r2 │ │ │ │ + rsbseq r9, r5, ip, asr r4 │ │ │ │ + rsbeq r5, fp, r0, lsl #6 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - strdeq r5, [fp], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r5, fp, r4, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 33986c │ │ │ │ ldr r2, [pc, #96] @ 339870 │ │ │ │ ldr r1, [pc, #96] @ 339874 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r4, [pc, #68] @ 339878 │ │ │ │ ldr r3, [pc, #68] @ 33987c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r3, [r3, #212] @ 0xd4 │ │ │ │ @@ -246976,17 +246976,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x007f439c │ │ │ │ - rsbeq r5, fp, r8, lsl r2 │ │ │ │ - rsbeq r5, fp, ip, lsr #4 │ │ │ │ + rsbseq r4, pc, ip, ror #6 │ │ │ │ + rsbeq r5, fp, r8, ror #3 │ │ │ │ + strdeq r5, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ addseq r1, r7, r8, ror #5 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #176] @ 339948 │ │ │ │ @@ -247004,24 +247004,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 977894 │ │ │ │ + bl 977864 │ │ │ │ ldr r2, [pc, #80] @ 33995c │ │ │ │ ldr r3, [pc, #64] @ 339950 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -247031,19 +247031,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r4, pc, r8, lsl r3 @ │ │ │ │ + rsbseq r4, pc, r8, ror #5 │ │ │ │ addseq r1, r7, r4, ror r2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r5, fp, r8, lsl #3 │ │ │ │ - rsbeq r5, fp, ip, ror #2 │ │ │ │ + rsbeq r5, fp, r8, asr r1 │ │ │ │ + rsbeq r5, fp, ip, lsr r1 │ │ │ │ addseq r1, r7, r0, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #176] @ 339a28 │ │ │ │ sub sp, sp, #24 │ │ │ │ @@ -247060,24 +247060,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 977894 │ │ │ │ + bl 977864 │ │ │ │ ldr r2, [pc, #80] @ 339a3c │ │ │ │ ldr r3, [pc, #64] @ 339a30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -247087,19 +247087,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r4, pc, r8, lsr r2 @ │ │ │ │ + rsbseq r4, pc, r8, lsl #4 │ │ │ │ umullseq r1, r7, r4, r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r5, fp, r8, lsr #1 │ │ │ │ - rsbeq r5, fp, ip, lsl #1 │ │ │ │ + rsbeq r5, fp, r8, ror r0 │ │ │ │ + rsbeq r5, fp, ip, asr r0 │ │ │ │ addseq r1, r7, r0, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #188] @ 339b14 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -247116,24 +247116,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 977894 │ │ │ │ + bl 977864 │ │ │ │ ldr r2, [pc, #92] @ 339b28 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r6, #100] @ 0x64 │ │ │ │ ldr r3, [pc, #60] @ 339b1c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -247146,32 +247146,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r4, pc, r8, asr r1 @ │ │ │ │ + rsbseq r4, pc, r8, lsr #2 │ │ │ │ ldrheq r1, [r7], r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r4, fp, r8, asr #31 │ │ │ │ - rsbeq r4, fp, ip, lsr #31 │ │ │ │ + @ instruction: 0x006b4f98 │ │ │ │ + rsbeq r4, fp, ip, ror pc │ │ │ │ addseq r1, r7, r4, asr r0 │ │ │ │ │ │ │ │ 00339b2c : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00339b30 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00339b34 : │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 339b44 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq ip, r8, r4, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 339bc4 │ │ │ │ mov r4, r1 │ │ │ │ @@ -247179,15 +247179,15 @@ │ │ │ │ ldr r1, [pc, #96] @ 339bcc │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldrb r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ ldrbeq r4, [r0, #105] @ 0x69 │ │ │ │ movne r3, #0 │ │ │ │ addeq r4, r4, #1 │ │ │ │ andeq r4, r4, #255 @ 0xff │ │ │ │ strbne r3, [r0, #104] @ 0x68 │ │ │ │ @@ -247196,17 +247196,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r4, pc, r8, lsr #1 │ │ │ │ - rsbeq r4, fp, r0, lsr #30 │ │ │ │ - rsbeq r4, fp, ip, lsr pc │ │ │ │ + rsbseq r4, pc, r8, ror r0 @ │ │ │ │ + strdeq r4, [fp], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r4, fp, ip, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #204] @ 339cb4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -247214,39 +247214,39 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 339cb8 │ │ │ │ ldr r1, [pc, #188] @ 339cbc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #168] @ 339cc0 │ │ │ │ ldr r1, [pc, #168] @ 339cc4 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [pc, #136] @ 339cc8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74dcc4 │ │ │ │ + bl 74dc94 │ │ │ │ ldr r3, [pc, #120] @ 339ccc │ │ │ │ ldr r1, [pc, #120] @ 339cd0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r1, [pc, #92] @ 339cd4 │ │ │ │ ldr r2, [pc, #92] @ 339cd8 │ │ │ │ ldr r3, [pc, #92] @ 339cdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r4, #104] @ 0x68 │ │ │ │ @@ -247256,19 +247256,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r4, pc, ip, lsr #32 │ │ │ │ - rsbeq sp, r9, ip, lsr #17 │ │ │ │ - rsbseq sl, r3, r8, asr #27 │ │ │ │ - @ instruction: 0x006b4e9c │ │ │ │ - rsbeq r4, fp, r8, lsr #29 │ │ │ │ + ldrsheq r3, [pc], #-252 @ │ │ │ │ + rsbeq sp, r9, ip, ror r8 │ │ │ │ + @ instruction: 0x0073ad98 │ │ │ │ + rsbeq r4, fp, ip, ror #28 │ │ │ │ + rsbeq r4, fp, r8, ror lr │ │ │ │ muleq r0, ip, r0 │ │ │ │ addeq ip, r8, ip, lsr r8 │ │ │ │ addseq fp, r4, r8, lsr #32 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ muleq r0, r0, r1 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -247280,110 +247280,110 @@ │ │ │ │ ldr r1, [pc, #72] @ 339d48 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r3, #0 │ │ │ │ strh r3, [r0, #104] @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r3, pc, r4, lsl pc @ │ │ │ │ - rsbeq r4, fp, ip, lsl #27 │ │ │ │ - rsbeq r4, fp, r8, lsr #27 │ │ │ │ + rsbseq r3, pc, r4, ror #29 │ │ │ │ + rsbeq r4, fp, ip, asr sp │ │ │ │ + rsbeq r4, fp, r8, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 339db0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 339db4 │ │ │ │ ldr r1, [pc, #72] @ 339db8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r4, [r0, #104] @ 0x68 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r3, pc, r4, lsr #29 │ │ │ │ - rsbeq r4, fp, ip, lsl sp │ │ │ │ - rsbeq r4, fp, r8, lsr sp │ │ │ │ + rsbseq r3, pc, r4, ror lr @ │ │ │ │ + rsbeq r4, fp, ip, ror #25 │ │ │ │ + rsbeq r4, fp, r8, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 339e0c │ │ │ │ ldr r2, [pc, #56] @ 339e10 │ │ │ │ ldr r1, [pc, #56] @ 339e14 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ add r2, r0, #108 @ 0x6c │ │ │ │ add r0, r0, #144 @ 0x90 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 339f70 │ │ │ │ - rsbseq r3, pc, r8, lsr lr @ │ │ │ │ - strheq r4, [fp], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq r4, fp, ip, asr #25 │ │ │ │ + rsbseq r3, pc, r8, lsl #28 │ │ │ │ + rsbeq r4, fp, r0, lsl #25 │ │ │ │ + @ instruction: 0x006b4c9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 339e88 │ │ │ │ ldr r2, [pc, #88] @ 339e8c │ │ │ │ ldr r1, [pc, #88] @ 339e90 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldrb r2, [r0, #105] @ 0x69 │ │ │ │ mov r3, r0 │ │ │ │ and r1, r2, #127 @ 0x7f │ │ │ │ add r1, r0, r1 │ │ │ │ add r2, r2, #1 │ │ │ │ ldrb r0, [r1, #144] @ 0x90 │ │ │ │ strb r2, [r3, #105] @ 0x69 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsbeq r3, [pc], #-220 @ │ │ │ │ - rsbeq r4, fp, r4, asr ip │ │ │ │ - rsbeq r4, fp, r0, ror ip │ │ │ │ + rsbseq r3, pc, ip, lsr #27 │ │ │ │ + rsbeq r4, fp, r4, lsr #24 │ │ │ │ + rsbeq r4, fp, r0, asr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, #0 │ │ │ │ add r7, r0, #5 │ │ │ │ @@ -247425,15 +247425,15 @@ │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #44] @ 339f6c │ │ │ │ rsb r1, r1, r1, lsl #7 │ │ │ │ lsl r3, r1, #1 │ │ │ │ umull r1, r3, r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ lsr r0, r3, #3 │ │ │ │ - bl 9d4984 │ │ │ │ + bl 9d4954 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ @@ -247518,15 +247518,15 @@ │ │ │ │ umull r9, r3, r0, r2 │ │ │ │ mla r6, r2, ip, r6 │ │ │ │ mov r0, r9 │ │ │ │ add r6, r6, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, #948 @ 0x3b4 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ ldr r3, [pc, #964] @ 33a48c │ │ │ │ cmp r9, r3 │ │ │ │ sbcs r6, r6, #152 @ 0x98 │ │ │ │ movcs r6, #1 │ │ │ │ movcc r6, #0 │ │ │ │ cmp r5, #4096 @ 0x1000 │ │ │ │ orrcs r6, r6, #1 │ │ │ │ @@ -247759,24 +247759,24 @@ │ │ │ │ strbne r1, [sl, r2] │ │ │ │ b 33a3ec │ │ │ │ nop @ (mov r0, r0) │ │ │ │ addseq r9, r8, r0, lsl #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r2, [r1], -r8 │ │ │ │ addseq r0, r7, ip, ror #22 │ │ │ │ - rsbeq r4, fp, r8, lsr fp │ │ │ │ + rsbeq r4, fp, r8, lsl #22 │ │ │ │ mvnpl r8, pc, lsl r5 │ │ │ │ ldrdne r4, [r2], #-211 @ 0xffffff2d @ │ │ │ │ strls r0, [r0], r0 │ │ │ │ andeq r1, r0, r4, lsr r2 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ - rsbseq r3, pc, ip, lsl #17 │ │ │ │ + rsbseq r3, pc, ip, asr r8 @ │ │ │ │ addseq r0, r7, r4, asr #6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r4, fp, ip, lsr r0 │ │ │ │ + rsbeq r4, fp, ip │ │ │ │ add r3, r3, #24 │ │ │ │ cmp r3, r7 │ │ │ │ beq 33a4f8 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp ip, r2 │ │ │ │ bcc 33a4a8 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -248237,23 +248237,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 33ac0c │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x006b1d98 │ │ │ │ + rsbeq r1, fp, r8, ror #26 │ │ │ │ addeq fp, r8, ip, lsl r9 │ │ │ │ │ │ │ │ 0033ac10 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0033ac14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -248265,26 +248265,26 @@ │ │ │ │ ldr r1, [pc, #64] @ 33ac74 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #13 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r3, fp, r4, lsl pc │ │ │ │ - rsbseq r3, pc, r4, lsl r2 @ │ │ │ │ - strdeq r3, [fp], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r3, fp, r4, ror #29 │ │ │ │ + rsbseq r3, pc, r4, ror #3 │ │ │ │ + rsbeq r3, fp, r0, asr #29 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r6, [sp, #28] │ │ │ │ cmp r7, #1 │ │ │ │ sub r8, r3, r6 │ │ │ │ @@ -256788,23 +256788,23 @@ │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ cmp r1, r2 │ │ │ │ mov r6, r0 │ │ │ │ add r4, r0, r3 │ │ │ │ beq 343198 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 70e694 │ │ │ │ + bl 70e664 │ │ │ │ add r1, r5, #17152 @ 0x4300 │ │ │ │ add r1, r1, #176 @ 0xb0 │ │ │ │ add r6, r6, r1, lsl #2 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 70e874 │ │ │ │ + b 70e844 │ │ │ │ ldrb r1, [r0, #376] @ 0x178 │ │ │ │ ands r1, r1, #1 │ │ │ │ beq 343170 │ │ │ │ ldrb r1, [r0, #893] @ 0x37d │ │ │ │ and r3, r1, #20 │ │ │ │ cmp r3, #20 │ │ │ │ beq 34316c │ │ │ │ @@ -256814,15 +256814,15 @@ │ │ │ │ b 343170 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #8 │ │ │ │ - bl 7072e8 │ │ │ │ + bl 7072b8 │ │ │ │ ldrb r3, [r4, #392] @ 0x188 │ │ │ │ and r3, r3, #68 @ 0x44 │ │ │ │ cmp r3, #68 @ 0x44 │ │ │ │ add r3, r4, #73728 @ 0x12000 │ │ │ │ beq 343204 │ │ │ │ ldr r1, [r3, #3892] @ 0xf34 │ │ │ │ ldr r2, [r3, #3896] @ 0xf38 │ │ │ │ @@ -256830,21 +256830,21 @@ │ │ │ │ beq 343238 │ │ │ │ ldr r3, [r3, #3932] @ 0xf5c │ │ │ │ cmp r3, #32 │ │ │ │ beq 34329c │ │ │ │ add r4, r4, #68608 @ 0x10c00 │ │ │ │ add r0, r4, #360 @ 0x168 │ │ │ │ mov r1, #0 │ │ │ │ - bl 70e694 │ │ │ │ + bl 70e664 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #528 @ 0x210 │ │ │ │ - bl 70e694 │ │ │ │ + bl 70e664 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 70b690 │ │ │ │ + b 70b660 │ │ │ │ ldrb r1, [r4, #893] @ 0x37d │ │ │ │ and r2, r1, #20 │ │ │ │ cmp r2, #20 │ │ │ │ beq 343204 │ │ │ │ tst r1, #2 │ │ │ │ bne 343204 │ │ │ │ ldrb r2, [r4, #887] @ 0x377 │ │ │ │ @@ -256861,40 +256861,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ bl 34312c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 34312c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 70b690 │ │ │ │ + b 70b660 │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldrb r2, [r3, #3088] @ 0xc10 │ │ │ │ cmp r2, #0 │ │ │ │ beq 343210 │ │ │ │ mov r2, #0 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ strb r2, [r3, #3088] @ 0xc10 │ │ │ │ - bl 70e434 │ │ │ │ + bl 70e404 │ │ │ │ b 343210 │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldrb r2, [r3, #3088] @ 0xc10 │ │ │ │ cmp r2, #0 │ │ │ │ bne 343278 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ strb r2, [r3, #3088] @ 0xc10 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e428 │ │ │ │ + bl 70e3f8 │ │ │ │ b 343278 │ │ │ │ ldr r3, [pc, #100] @ 343370 │ │ │ │ ldr r2, [pc, #100] @ 343374 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ @@ -256907,25 +256907,25 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 343378 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ mov r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r7, r6, r0, lsl r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq fp, sl, r8, lsl r8 │ │ │ │ + rsbeq fp, sl, r8, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #12 │ │ │ │ subs sl, r2, #0 │ │ │ │ ldr r9, [sp, #48] @ 0x30 │ │ │ │ @@ -256939,15 +256939,15 @@ │ │ │ │ add fp, r0, #65536 @ 0x10000 │ │ │ │ add r7, r0, #8 │ │ │ │ b 3433e0 │ │ │ │ str ip, [sp] │ │ │ │ asr ip, ip, #31 │ │ │ │ add r6, r6, #1 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 70cf28 │ │ │ │ + bl 70cef8 │ │ │ │ cmp r9, r6 │ │ │ │ add r5, r5, sl │ │ │ │ beq 34344c │ │ │ │ ldr r3, [fp, #3768] @ 0xeb8 │ │ │ │ mov r0, r7 │ │ │ │ and r2, r5, r3 │ │ │ │ add r4, r2, r8 │ │ │ │ @@ -256958,23 +256958,23 @@ │ │ │ │ sub r1, r1, r2 │ │ │ │ sub ip, r4, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ ble 3433c0 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 70cf28 │ │ │ │ + bl 70cef8 │ │ │ │ asr r1, r4, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r6, r6, #1 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 70cf28 │ │ │ │ + bl 70cef8 │ │ │ │ cmp r9, r6 │ │ │ │ add r5, r5, sl │ │ │ │ bne 3433e0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -257009,15 +257009,15 @@ │ │ │ │ lsl r3, r3, #1 │ │ │ │ bne 3434a4 │ │ │ │ mov r4, #8 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 70cf28 │ │ │ │ + bl 70cef8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -257056,26 +257056,26 @@ │ │ │ │ lsl r3, r3, #1 │ │ │ │ bne 343550 │ │ │ │ mov r4, #16 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 70cf28 │ │ │ │ + bl 70cef8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #4] @ 3435d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq r2, r8, ip, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #216] @ 3436c8 │ │ │ │ ldr r2, [pc, #216] @ 3436cc │ │ │ │ @@ -257083,25 +257083,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #184] @ 3436d4 │ │ │ │ ldr r1, [pc, #184] @ 3436d8 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #152] @ 3436dc │ │ │ │ ldr r2, [pc, #152] @ 3436e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #148] @ 3436e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [pc, #144] @ 3436e8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -257118,34 +257118,34 @@ │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ orr r3, r0, #32 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [r4, #56] @ 0x38 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #67] @ 0x43 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x007eab98 │ │ │ │ - rsbeq r3, r9, r8, lsr #29 │ │ │ │ - rsbseq r1, r3, r8, asr #7 │ │ │ │ - @ instruction: 0x006a0698 │ │ │ │ - rsbeq r9, r9, r0, asr #21 │ │ │ │ - rsbeq fp, sl, ip, asr #10 │ │ │ │ + rsbseq sl, lr, r8, ror #22 │ │ │ │ + rsbeq r3, r9, r8, ror lr │ │ │ │ + @ instruction: 0x00731398 │ │ │ │ + rsbeq r0, sl, r8, ror #12 │ │ │ │ + @ instruction: 0x00699a90 │ │ │ │ + rsbeq fp, sl, ip, lsl r5 │ │ │ │ andeq r1, r2, ip, asr #8 │ │ │ │ adcseq r1, r8, r3, lsl r0 │ │ │ │ - rsbeq fp, sl, r0, asr r5 │ │ │ │ + rsbeq fp, sl, r0, lsr #10 │ │ │ │ @ instruction: 0x00882eb8 │ │ │ │ umullseq r1, r4, r4, r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ adds r4, r2, #944 @ 0x3b0 │ │ │ │ @@ -257225,22 +257225,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #960] @ 343c24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 343768 │ │ │ │ ldrb r9, [r7, #1164] @ 0x48c │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 343754 │ │ │ │ add r3, r7, #65536 @ 0x10000 │ │ │ │ ldr r3, [r3, #2192] @ 0x890 │ │ │ │ @@ -257339,15 +257339,15 @@ │ │ │ │ ldr r3, [pc, #544] @ 343c1c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 343748 │ │ │ │ ldr r0, [pc, #548] @ 343c34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 343748 │ │ │ │ add r0, r7, #65536 @ 0x10000 │ │ │ │ ldrb r3, [r0, #3778] @ 0xec2 │ │ │ │ add r3, r3, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #5 │ │ │ │ strbne r3, [r0, #3778] @ 0xec2 │ │ │ │ @@ -257411,15 +257411,15 @@ │ │ │ │ ldr r3, [pc, #256] @ 343c1c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 343748 │ │ │ │ ldr r0, [pc, #264] @ 343c38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 343748 │ │ │ │ cmp r1, #208 @ 0xd0 │ │ │ │ beq 343b70 │ │ │ │ bhi 3439e0 │ │ │ │ cmp r1, #176 @ 0xb0 │ │ │ │ beq 343b70 │ │ │ │ bhi 343bf0 │ │ │ │ @@ -257439,55 +257439,55 @@ │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 343754 │ │ │ │ ldr r0, [pc, #164] @ 343c3c │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 343768 │ │ │ │ add r1, r7, r1 │ │ │ │ ldrb r9, [r1, #1165] @ 0x48d │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 343754 │ │ │ │ ldr r3, [pc, #88] @ 343c1c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 343748 │ │ │ │ ldr r0, [pc, #104] @ 343c40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 343748 │ │ │ │ ldrb r9, [r7, #1138] @ 0x472 │ │ │ │ and r9, r9, #63 @ 0x3f │ │ │ │ mov r5, r9 │ │ │ │ b 343754 │ │ │ │ cmp r1, #177 @ 0xb1 │ │ │ │ beq 343b60 │ │ │ │ b 3439f4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r6, r8, lsl #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, r6, r0, ror #7 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r7, r6, ip, lsr #7 │ │ │ │ - ldrheq sl, [lr], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq sl, lr, r8, lsl #13 │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq fp, [sl], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq fp, sl, ip, lsl #7 │ │ │ │ andeq r5, r0, pc, lsl r2 │ │ │ │ - @ instruction: 0x007ea592 │ │ │ │ - rsbseq sl, lr, fp, lsl r5 │ │ │ │ - strheq fp, [sl], #-16 @ │ │ │ │ - strheq fp, [sl], #-0 @ │ │ │ │ - strheq fp, [sl], #-12 @ │ │ │ │ - rsbeq fp, sl, r8, lsr #32 │ │ │ │ + rsbseq sl, lr, r2, ror #10 │ │ │ │ + rsbseq sl, lr, fp, ror #9 │ │ │ │ + rsbeq fp, sl, r0, lsl #3 │ │ │ │ + rsbeq fp, sl, r0, lsl #1 │ │ │ │ + rsbeq fp, sl, ip, lsl #1 │ │ │ │ + strdeq sl, [sl], #-248 @ 0xffffff08 @ │ │ │ │ ldrb r3, [r0, #387] @ 0x183 │ │ │ │ tst r3, #1 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ldr ip, [r0, #2692] @ 0xa84 │ │ │ │ ands r3, r3, #4 │ │ │ │ @@ -258393,20 +258393,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 344a9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #238 @ 0xee │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq r9, lr, r4, asr #14 │ │ │ │ - rsbeq sl, sl, ip, lsr #4 │ │ │ │ - rsbeq sl, sl, r0, asr #4 │ │ │ │ - rsbseq r9, lr, r0, lsr #14 │ │ │ │ - rsbeq sl, sl, r8, lsl #4 │ │ │ │ - rsbeq sl, sl, r4, lsr r2 │ │ │ │ + rsbseq r9, lr, r4, lsl r7 │ │ │ │ + strdeq sl, [sl], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq sl, sl, r0, lsl r2 │ │ │ │ + ldrsheq r9, [lr], #-96 @ 0xffffffa0 @ │ │ │ │ + ldrdeq sl, [sl], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq sl, sl, r4, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r3, r0, #73728 @ 0x12000 │ │ │ │ ldr r3, [r3, #3900] @ 0xf3c │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -262142,18 +262142,18 @@ │ │ │ │ ldr r3, [r7, #3932] @ 0xf5c │ │ │ │ add r6, r4, #65536 @ 0x10000 │ │ │ │ cmp r3, #32 │ │ │ │ beq 34858c │ │ │ │ add r5, r4, #68608 @ 0x10c00 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #360 @ 0x168 │ │ │ │ - bl 70e694 │ │ │ │ + bl 70e664 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #528 @ 0x210 │ │ │ │ - bl 70e694 │ │ │ │ + bl 70e664 │ │ │ │ mov r2, #15 │ │ │ │ strb r2, [r4, #375] @ 0x177 │ │ │ │ ldr r3, [r7, #3928] @ 0xf58 │ │ │ │ cmp r3, #184 @ 0xb8 │ │ │ │ beq 3485b4 │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ strb r2, [r4, #400] @ 0x190 │ │ │ │ @@ -262178,15 +262178,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 348510 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ strb r3, [r6, #3088] @ 0xc10 │ │ │ │ - bl 70e434 │ │ │ │ + bl 70e404 │ │ │ │ b 348510 │ │ │ │ mov r1, #45 @ 0x2d │ │ │ │ strb r1, [r4, #400] @ 0x190 │ │ │ │ mvn r1, #103 @ 0x67 │ │ │ │ strb r2, [r4, #906] @ 0x38a │ │ │ │ strb r1, [r4, #384] @ 0x180 │ │ │ │ mov r2, #32 │ │ │ │ @@ -264665,15 +264665,15 @@ │ │ │ │ ldr r3, [pc, #164] @ 34ad18 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 34ac8c │ │ │ │ ldr r0, [pc, #148] @ 34ad1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ mov r0, #15 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add r0, r0, #65536 @ 0x10000 │ │ │ │ @@ -264685,33 +264685,33 @@ │ │ │ │ ldr r3, [pc, #84] @ 34ad18 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 34ac8c │ │ │ │ ldr r0, [pc, #72] @ 34ad20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 34ac8c │ │ │ │ mov r0, #24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq pc, r5, ip, lsr pc @ │ │ │ │ - rsbseq r3, lr, r5, ror #6 │ │ │ │ + rsbseq r3, lr, r5, lsr r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq r4, sl, r4, asr #32 │ │ │ │ - strdeq r3, [sl], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r4, sl, r4, lsl r0 │ │ │ │ + rsbeq r3, sl, r4, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #340] @ 34ae94 │ │ │ │ mov r8, r3 │ │ │ │ @@ -287302,47 +287302,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 360eb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 360c28 │ │ │ │ ldr r0, [pc, #80] @ 360eb8 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 360c28 │ │ │ │ ldr r0, [pc, #60] @ 360ebc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 360c0c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r9, r4, r0, ror #30 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq sp, ip, ip, lsl #7 │ │ │ │ + rsbseq sp, ip, ip, asr r3 │ │ │ │ addseq r9, r4, r8, asr #30 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r9, r4, ip, ror #29 │ │ │ │ andeq r4, r0, r8, asr r0 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sp, r8, r4, asr #29 │ │ │ │ - rsbeq sp, r8, ip, ror #29 │ │ │ │ - rsbeq sp, r8, r4, ror lr │ │ │ │ + @ instruction: 0x0068de94 │ │ │ │ + strheq sp, [r8], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq sp, r8, r4, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r1, [r0, #392] @ 0x188 │ │ │ │ add lr, r0, #65536 @ 0x10000 │ │ │ │ ldr ip, [lr, #3768] @ 0xeb8 │ │ │ │ @@ -287457,22 +287457,22 @@ │ │ │ │ ldr r1, [pc, #44] @ 3610c0 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ tst r1, #2048 @ 0x800 │ │ │ │ beq 361058 │ │ │ │ ldr r0, [pc, #28] @ 3610c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 361058 │ │ │ │ and r1, r2, #255 @ 0xff │ │ │ │ bl 360ba0 │ │ │ │ b 36105c │ │ │ │ addseq r9, r4, r8, ror fp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - ldrdeq sp, [r8], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq sp, r8, ip, lsr #25 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov fp, r3 │ │ │ │ ldrb r3, [r0, #929] @ 0x3a1 │ │ │ │ add r6, r0, #65536 @ 0x10000 │ │ │ │ and ip, r3, #31 │ │ │ │ ldr r3, [pc, #548] @ 361308 │ │ │ │ mov lr, ip │ │ │ │ @@ -288364,22 +288364,22 @@ │ │ │ │ ldr r7, [r5, #3876] @ 0xf24 │ │ │ │ add r6, r0, #73728 @ 0x12000 │ │ │ │ add fp, fp, #820 @ 0x334 │ │ │ │ add r8, r0, #8 │ │ │ │ str r0, [sp, #20] │ │ │ │ b 361f54 │ │ │ │ stm sp, {r1, r9} │ │ │ │ - bl 70cf28 │ │ │ │ + bl 70cef8 │ │ │ │ asr r1, r4, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 70cf28 │ │ │ │ + bl 70cef8 │ │ │ │ ldr r7, [r5, #3876] @ 0xf24 │ │ │ │ ldr r3, [r5, #3860] @ 0xf14 │ │ │ │ ldr ip, [r5, #3864] @ 0xf18 │ │ │ │ add r7, r7, r3 │ │ │ │ str r7, [r5, #3876] @ 0xf24 │ │ │ │ ldr r2, [r6, #3900] @ 0xf3c │ │ │ │ add sl, fp, ip │ │ │ │ @@ -288424,15 +288424,15 @@ │ │ │ │ sub r1, r1, r2 │ │ │ │ sub ip, r4, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ bgt 361ed0 │ │ │ │ str ip, [sp] │ │ │ │ asr ip, ip, #31 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 70cf28 │ │ │ │ + bl 70cef8 │ │ │ │ b 361ef4 │ │ │ │ ldr r3, [r6, #3896] @ 0xf38 │ │ │ │ cmp fp, r3 │ │ │ │ bne 36201c │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -288663,15 +288663,15 @@ │ │ │ │ ldr r3, [pc, #3128] @ 362fa4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3621a0 │ │ │ │ ldr r0, [pc, #3112] @ 362fa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3621a0 │ │ │ │ ldr r2, [r6, #3896] @ 0xf38 │ │ │ │ cmp r3, r2 │ │ │ │ bne 3621c4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #3900] @ 0xf3c │ │ │ │ ldr r2, [pc, #3080] @ 362fac │ │ │ │ @@ -288732,15 +288732,15 @@ │ │ │ │ add r6, r4, #73728 @ 0x12000 │ │ │ │ bic r8, r8, #52 @ 0x34 │ │ │ │ strb r8, [r5, #3884] @ 0xf2c │ │ │ │ mov r1, r7 │ │ │ │ str r9, [r6, #3892] @ 0xf34 │ │ │ │ str r9, [r6, #3896] @ 0xf38 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ - bl 9d4b90 │ │ │ │ + bl 9d4b60 │ │ │ │ tst sl, #1 │ │ │ │ addne r0, r0, #31 │ │ │ │ asrne r7, r0, #5 │ │ │ │ addeq r0, r0, #7 │ │ │ │ asreq r7, r0, #3 │ │ │ │ ldr r3, [r5, #3856] @ 0xf10 │ │ │ │ cmp r7, #8192 @ 0x2000 │ │ │ │ @@ -288766,15 +288766,15 @@ │ │ │ │ ldr r3, [pc, #2716] @ 362fa4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3621a0 │ │ │ │ ldr r0, [pc, #2720] @ 362fbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3621a0 │ │ │ │ mov r7, #3 │ │ │ │ b 3622d8 │ │ │ │ tst r8, #8 │ │ │ │ bne 362794 │ │ │ │ ldr r3, [pc, #2692] @ 362fc0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -288832,41 +288832,41 @@ │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #3864] @ 0xf18 │ │ │ │ sub r0, r9, r7 │ │ │ │ eor r1, r3, r3, asr #31 │ │ │ │ sub r1, r1, r3, asr #31 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl 9d4db0 │ │ │ │ + bl 9d4d80 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d4b90 │ │ │ │ + bl 9d4b60 │ │ │ │ ldr r3, [r5, #3860] @ 0xf14 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ eor r1, r3, r3, asr #31 │ │ │ │ sub r1, r1, r3, asr #31 │ │ │ │ mov r9, r0 │ │ │ │ sub r0, sl, r7 │ │ │ │ - bl 9d4db0 │ │ │ │ + bl 9d4d80 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d4b90 │ │ │ │ + bl 9d4b60 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #3856] @ 0xf10 │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ bge 3626bc │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 9d4b90 │ │ │ │ + bl 9d4b60 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ rsb r1, r2, #1 │ │ │ │ add r3, r3, r1 │ │ │ │ add r9, r9, #1 │ │ │ │ add sl, sl, #1 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ @@ -288922,15 +288922,15 @@ │ │ │ │ ldr r3, [pc, #2092] @ 362fa4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3621a0 │ │ │ │ ldr r0, [pc, #2120] @ 362fd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3621a0 │ │ │ │ cmp r7, #2 │ │ │ │ bgt 362bac │ │ │ │ ldr r3, [pc, #2100] @ 362fd8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ @@ -289101,15 +289101,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -289122,15 +289122,15 @@ │ │ │ │ str r7, [sp, #32] │ │ │ │ str r6, [sp, #28] │ │ │ │ str fp, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1356] @ 362ff8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb r8, [r5, #3884] @ 0xf2c │ │ │ │ b 3622bc │ │ │ │ cmp r7, #2 │ │ │ │ ldrb r3, [r5, #3776] @ 0xec0 │ │ │ │ ldrb r1, [r5, #3777] @ 0xec1 │ │ │ │ beq 362d90 │ │ │ │ cmp r7, #3 │ │ │ │ @@ -289193,15 +289193,15 @@ │ │ │ │ ldr r3, [pc, #1008] @ 362fa4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3621a0 │ │ │ │ ldr r0, [pc, #1088] @ 363008 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3621a0 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1072] @ 36300c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r7, lsl #2 │ │ │ │ ldr r3, [r3, #1768] @ 0x6e8 │ │ │ │ str r3, [r5, #3888] @ 0xf30 │ │ │ │ @@ -289338,22 +289338,22 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r6, [sp, #16] │ │ │ │ stm sp, {sl, fp} │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb r8, [r5, #3884] @ 0xf2c │ │ │ │ b 3622bc │ │ │ │ mov r0, fp │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 9d4b90 │ │ │ │ + bl 9d4b60 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r9, r0, r9 │ │ │ │ cmp r9, ip │ │ │ │ bgt 3626d0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -289375,15 +289375,15 @@ │ │ │ │ ldr r1, [r5, #3876] @ 0xf24 │ │ │ │ mov r0, r4 │ │ │ │ blx fp │ │ │ │ cmp r9, r8 │ │ │ │ blt 3626f8 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d4b90 │ │ │ │ + bl 9d4b60 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r5, #3856] @ 0xf10 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r4, #2328] @ 0x918 │ │ │ │ bl 2a19f8 │ │ │ │ @@ -289441,45 +289441,45 @@ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umullseq r8, r4, r4, r9 │ │ │ │ addseq r8, r4, r0, asr #18 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ adceq sl, r1, ip, lsl #10 │ │ │ │ addeq r4, r6, r4, ror #3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq ip, r8, r4, lsl ip │ │ │ │ + rsbeq ip, r8, r4, ror #23 │ │ │ │ addseq r8, r4, r8, ror r7 │ │ │ │ adceq sl, r1, r0, lsl #8 │ │ │ │ addeq r4, r6, r4, ror #1 │ │ │ │ addseq r8, r4, r0, asr r6 │ │ │ │ - rsbeq ip, r8, r8, lsr #19 │ │ │ │ + rsbeq ip, r8, r8, ror r9 │ │ │ │ strdeq sl, [r1], r8 @ │ │ │ │ ldrdeq r3, [r6], r0 │ │ │ │ @ instruction: 0xfffe5054 │ │ │ │ @ instruction: 0xfffe2618 │ │ │ │ addseq r8, r4, ip, asr #7 │ │ │ │ - rsbeq ip, r8, r4, ror #14 │ │ │ │ + rsbeq ip, r8, r4, lsr r7 │ │ │ │ umlaleq sl, r1, r0, r0 │ │ │ │ addeq r3, r6, r0, ror #26 │ │ │ │ adceq r9, r1, r0, asr #31 │ │ │ │ addeq r3, r6, r4, lsr #25 │ │ │ │ addseq r8, r4, r8, lsl r2 │ │ │ │ umulleq r3, r6, r4, fp │ │ │ │ andeq r1, r0, r8, lsl r3 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq ip, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq ip, r8, r8, asr #5 │ │ │ │ adceq r9, r1, r0, lsl sp │ │ │ │ strdeq r3, [r6], r4 │ │ │ │ ldrdeq r3, [r6], r0 │ │ │ │ - rsbeq ip, r8, ip, asr r3 │ │ │ │ + rsbeq ip, r8, ip, lsr #6 │ │ │ │ addeq r3, r6, r0, asr r9 │ │ │ │ addeq r3, r6, r8, lsl #17 │ │ │ │ - rsbeq ip, r8, ip, lsr r0 │ │ │ │ - rsbseq fp, ip, r0, lsr #4 │ │ │ │ - rsbeq fp, r8, r4, lsl #26 │ │ │ │ - rsbeq fp, r8, r8, ror #31 │ │ │ │ + rsbeq ip, r8, ip │ │ │ │ + ldrsheq fp, [ip], #-16 @ │ │ │ │ + ldrdeq fp, [r8], #-196 @ 0xffffff3c @ │ │ │ │ + strheq fp, [r8], #-248 @ 0xffffff08 @ │ │ │ │ andeq r0, r0, r9, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #1052] @ 36345c │ │ │ │ ldr r3, [pc, #1052] @ 363460 │ │ │ │ @@ -289560,15 +289560,15 @@ │ │ │ │ bne 3633bc │ │ │ │ ldr r0, [pc, #780] @ 363480 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ ldr r3, [pc, #756] @ 363484 │ │ │ │ add r5, r5, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3, r4] │ │ │ │ and r3, r3, r8 │ │ │ │ strb r3, [r5, #882] @ 0x372 │ │ │ │ ldr r2, [pc, #736] @ 363488 │ │ │ │ @@ -289666,22 +289666,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 3634a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 363084 │ │ │ │ ldrb r3, [r5, #931] @ 0x3a3 │ │ │ │ strb r8, [r5, #931] @ 0x3a3 │ │ │ │ tst r3, #4 │ │ │ │ beq 3633c0 │ │ │ │ ands r1, r6, #4 │ │ │ │ bne 3633c0 │ │ │ │ @@ -289727,15 +289727,15 @@ │ │ │ │ add r4, r5, r4 │ │ │ │ and r8, r8, #31 │ │ │ │ strb r8, [r4, #882] @ 0x372 │ │ │ │ b 3631a0 │ │ │ │ ldr r0, [pc, #144] @ 3634ac │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 363084 │ │ │ │ ldr ip, [r2, #3896] @ 0xf38 │ │ │ │ cmp r0, ip │ │ │ │ streq r1, [r2, #3900] @ 0xf3c │ │ │ │ bne 363388 │ │ │ │ b 3631a0 │ │ │ │ ldr r3, [pc, #64] @ 363484 │ │ │ │ @@ -289746,31 +289746,31 @@ │ │ │ │ strb r3, [r5, #882] @ 0x372 │ │ │ │ strb r8, [r2, #3776] @ 0xec0 │ │ │ │ b 3631a0 │ │ │ │ @ instruction: 0x00947adc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x00947abc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq sl, ip, r9, lsl #30 │ │ │ │ + ldrsbeq sl, [ip], #-233 @ 0xffffff17 @ │ │ │ │ cmpeq r5, #63 @ 0x3f │ │ │ │ ldrdeq r3, [r0], -fp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ addseq r7, r4, ip, asr #19 │ │ │ │ - rsbeq fp, r8, r0, asr #29 │ │ │ │ + @ instruction: 0x0068be90 │ │ │ │ andeq r2, r0, r4, lsr #17 │ │ │ │ addseq r7, r4, r4, ror r9 │ │ │ │ addseq r7, r4, r4, lsl r9 │ │ │ │ @ instruction: 0x009478d4 │ │ │ │ addseq r7, r4, r8, ror #16 │ │ │ │ andeq r3, r0, r8, lsl #18 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq fp, r8, r0, lsl #25 │ │ │ │ + rsbeq fp, r8, r0, asr ip │ │ │ │ addseq r7, r4, ip, ror r7 │ │ │ │ addseq r7, r4, r4, asr #14 │ │ │ │ - rsbeq fp, r8, r8, ror #23 │ │ │ │ + strheq fp, [r8], #-184 @ 0xffffff48 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #1884] @ 363c24 │ │ │ │ ldr r3, [pc, #1884] @ 363c28 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -289831,22 +289831,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1644] @ 363c48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 363508 │ │ │ │ ldr r3, [pc, #1620] @ 363c40 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 363528 │ │ │ │ ldr r2, [pc, #1612] @ 363c4c │ │ │ │ @@ -289860,15 +289860,15 @@ │ │ │ │ bne 3636a0 │ │ │ │ ldr r0, [pc, #1580] @ 363c50 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ ldr r2, [pc, #1556] @ 363c54 │ │ │ │ ldr r3, [pc, #1508] @ 363c28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -290238,28 +290238,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ moveq r2, r5 │ │ │ │ moveq r1, #38 @ 0x26 │ │ │ │ beq 363664 │ │ │ │ b 3636a0 │ │ │ │ ldr r0, [pc, #180] @ 363cd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 363508 │ │ │ │ addseq r7, r4, r4, asr r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, r4, r4, lsr r6 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - @ instruction: 0x007caa9c │ │ │ │ + rsbseq sl, ip, ip, ror #20 │ │ │ │ addseq r7, r4, ip, ror #11 │ │ │ │ andeq r4, r0, r8, asr r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq fp, r8, r0, asr #14 │ │ │ │ + rsbeq fp, r8, r0, lsl r7 │ │ │ │ addseq r7, r4, ip, lsl r5 │ │ │ │ - rsbeq fp, r8, r4, asr #20 │ │ │ │ + rsbeq fp, r8, r4, lsl sl │ │ │ │ @ instruction: 0x009474dc │ │ │ │ addseq r7, r4, r0, lsr #9 │ │ │ │ addseq r7, r4, r0, ror r4 │ │ │ │ addseq r7, r4, r0, asr #8 │ │ │ │ addseq r7, r4, r0, lsl r4 │ │ │ │ addseq r7, r4, r0, ror #7 │ │ │ │ @ instruction: 0x009473b0 │ │ │ │ @@ -290283,15 +290283,15 @@ │ │ │ │ addseq r7, r4, r0, asr r0 │ │ │ │ addseq r7, r4, r0, lsr #32 │ │ │ │ @ instruction: 0x00946ff0 │ │ │ │ addseq r6, r4, r0, asr #31 │ │ │ │ umullseq r6, r4, r0, pc @ │ │ │ │ addseq r6, r4, r0, ror #30 │ │ │ │ addseq r6, r4, r0, lsr pc │ │ │ │ - rsbeq fp, r8, ip, lsr r1 │ │ │ │ + rsbeq fp, r8, ip, lsl #2 │ │ │ │ add r1, r0, #65536 @ 0x10000 │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [r1, #3768] @ 0xeb8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ and lr, r4, r2 │ │ │ │ ldrb r2, [r0, #392] @ 0x188 │ │ │ │ mov ip, r0 │ │ │ │ @@ -290348,15 +290348,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ strb r3, [r1, lr] │ │ │ │ mov r2, lr │ │ │ │ strd r4, [sp, #12] │ │ │ │ add r0, ip, #8 │ │ │ │ pop {r4, r5, lr} │ │ │ │ mov r3, #0 │ │ │ │ - b 70cf28 │ │ │ │ + b 70cef8 │ │ │ │ cmp r0, #1 │ │ │ │ and lr, r4, lr, lsl #4 │ │ │ │ bhi 363db0 │ │ │ │ mov r2, lr │ │ │ │ mov r0, ip │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 34350c │ │ │ │ @@ -290426,15 +290426,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #204] @ 363fd4 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ lsr r3, r1, #15 │ │ │ │ orr r3, r3, ip, lsl #17 │ │ │ │ add r3, r0, r3, lsl #2 │ │ │ │ add r3, r3, #65536 @ 0x10000 │ │ │ │ ldr r2, [r3, #3788] @ 0xecc │ │ │ │ lsl r1, r1, #17 │ │ │ │ lsr r1, r1, #17 │ │ │ │ @@ -290464,27 +290464,27 @@ │ │ │ │ mov r6, #8 │ │ │ │ mov r7, #0 │ │ │ │ strb r5, [r3, r2] │ │ │ │ add r0, r4, #8 │ │ │ │ strd r6, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 70cf28 │ │ │ │ + b 70cef8 │ │ │ │ cmp lr, #1 │ │ │ │ and r2, ip, r2, lsl #4 │ │ │ │ bhi 363f84 │ │ │ │ mov r3, r5 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 34350c │ │ │ │ mov r3, r5 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 343468 │ │ │ │ addseq r6, r4, r8, lsl #26 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - @ instruction: 0x0068b198 │ │ │ │ + rsbeq fp, r8, r8, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ adds r4, r2, #944 @ 0x3b0 │ │ │ │ ldr r2, [pc, #1496] @ 3645cc │ │ │ │ adc r8, r3, #0 │ │ │ │ @@ -290707,15 +290707,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3642dc │ │ │ │ ldr r0, [pc, #676] @ 364608 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ mov r0, r5 │ │ │ │ bl 3431c4 │ │ │ │ ldrb r1, [r5, #368] @ 0x170 │ │ │ │ add r1, r5, r1 │ │ │ │ strb r7, [r1, #369] @ 0x171 │ │ │ │ b 364030 │ │ │ │ add r1, r5, r1 │ │ │ │ @@ -290828,28 +290828,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sp, #8 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 364628 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 364088 │ │ │ │ ldr r0, [pc, #172] @ 36462c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 364088 │ │ │ │ mla r3, r2, r3, r5 │ │ │ │ add r1, r5, #1424 @ 0x590 │ │ │ │ add r0, r3, #1424 @ 0x590 │ │ │ │ add r1, r1, #5 │ │ │ │ add r0, r0, #12 │ │ │ │ bl 249644 │ │ │ │ @@ -290863,34 +290863,34 @@ │ │ │ │ strb r3, [r5, #1172] @ 0x494 │ │ │ │ b 364030 │ │ │ │ addseq r6, r4, r4, lsr #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x00946af8 │ │ │ │ addseq r6, r4, r4, ror #21 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r9, ip, sl, lsl #31 │ │ │ │ - rsbseq r9, ip, r0, lsr #31 │ │ │ │ + rsbseq r9, ip, sl, asr pc │ │ │ │ + rsbseq r9, ip, r0, ror pc │ │ │ │ strdeq r0, [r2], r1 │ │ │ │ addseq r6, r4, r8, ror #19 │ │ │ │ - rsbseq r9, ip, r0, asr #30 │ │ │ │ + rsbseq r9, ip, r0, lsl pc │ │ │ │ addseq r6, r4, r4, asr r9 │ │ │ │ addseq r6, r4, r4, ror #16 │ │ │ │ - rsbseq r9, ip, sp, ror #27 │ │ │ │ + ldrheq r9, [ip], #-221 @ 0xffffff23 @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ @ instruction: 0x009467dc │ │ │ │ - ldrdeq sl, [r8], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq sl, r8, r4, lsr #27 │ │ │ │ addseq r6, r4, r8, ror #14 │ │ │ │ - @ instruction: 0x0068ad94 │ │ │ │ + rsbeq sl, r8, r4, ror #26 │ │ │ │ andeq r4, r0, r8, asr r9 │ │ │ │ addseq r6, r4, r8, ror #13 │ │ │ │ addseq r6, r4, ip, asr r6 │ │ │ │ andeq r3, r0, ip, lsl #30 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sl, r8, r4, ror #22 │ │ │ │ - rsbeq sl, r8, r8, lsl #23 │ │ │ │ + rsbeq sl, r8, r4, lsr fp │ │ │ │ + rsbeq sl, r8, r8, asr fp │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mov r1, r2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ ldr r2, [sp] │ │ │ │ bcc 364650 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ sub r1, r1, #256 @ 0x100 │ │ │ │ @@ -290973,153 +290973,153 @@ │ │ │ │ add r2, r7, #2016 @ 0x7e0 │ │ │ │ mov sl, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r0, fp │ │ │ │ - bl 70df88 │ │ │ │ + bl 70df58 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #944 @ 0x3b0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ add r6, r4, #68608 @ 0x10c00 │ │ │ │ ldr r2, [pc, #688] @ 364a6c │ │ │ │ add fp, r6, #24 │ │ │ │ mov r8, #131072 @ 0x20000 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ - bl 707328 │ │ │ │ + bl 7072f8 │ │ │ │ ldr r3, [pc, #656] @ 364a70 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r6, #192 @ 0xc0 │ │ │ │ mov r8, r3 │ │ │ │ add r2, r7, #2064 @ 0x810 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ mov r9, #0 │ │ │ │ str r8, [sp, #24] │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ mov r8, #32768 @ 0x8000 │ │ │ │ ldr r2, [pc, #580] @ 364a74 │ │ │ │ add ip, r6, #360 @ 0x168 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, ip │ │ │ │ add r3, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp] │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 707bd4 │ │ │ │ + bl 707ba4 │ │ │ │ ldr r8, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 70e694 │ │ │ │ + bl 70e664 │ │ │ │ str r8, [sp] │ │ │ │ mov r8, #1 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 70e428 │ │ │ │ + bl 70e3f8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ ldr r2, [pc, #476] @ 364a78 │ │ │ │ add r9, r6, #528 @ 0x210 │ │ │ │ mov r0, #32768 @ 0x8000 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r5 │ │ │ │ - bl 707bd4 │ │ │ │ + bl 707ba4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 70e694 │ │ │ │ + bl 70e664 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #32768 @ 0x8000 │ │ │ │ mov r3, #0 │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 70e428 │ │ │ │ + bl 70e3f8 │ │ │ │ mov r2, #655360 @ 0xa0000 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r8, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl 70e428 │ │ │ │ + bl 70e3f8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 70de30 │ │ │ │ + bl 70de00 │ │ │ │ ldr r3, [pc, #372] @ 364a7c │ │ │ │ add r8, sl, #368 @ 0x170 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #180] @ 0xb4 │ │ │ │ mov r1, r5 │ │ │ │ lsr r2, r3, #12 │ │ │ │ str r2, [sp, #12] │ │ │ │ lsl r3, r3, #20 │ │ │ │ add r2, r7, #2112 @ 0x840 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r0, r8 │ │ │ │ - bl 70df88 │ │ │ │ + bl 70df58 │ │ │ │ ldr r3, [pc, #308] @ 364a80 │ │ │ │ add fp, sl, #536 @ 0x218 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #4194304 @ 0x400000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r7, #2160 @ 0x870 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r0, fp │ │ │ │ - bl 70df88 │ │ │ │ + bl 70df58 │ │ │ │ ldr r3, [pc, #252] @ 364a84 │ │ │ │ add sl, sl, #704 @ 0x2c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r7, #2208 @ 0x8a0 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r0, sl │ │ │ │ - bl 70df88 │ │ │ │ + bl 70df58 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r3, [r3, #3928] @ 0xf58 │ │ │ │ cmp r3, #184 @ 0xb8 │ │ │ │ beq 364a3c │ │ │ │ add r3, pc, #124 @ 0x7c │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r1, #2097152 @ 0x200000 │ │ │ │ @@ -291155,22 +291155,22 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @ instruction: 0x001fffff │ │ │ │ andseq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0x003fffff │ │ │ │ eorseq pc, pc, r0, lsl #30 │ │ │ │ adceq r8, r1, r0, asr #3 │ │ │ │ ldrdeq r1, [r6], r0 │ │ │ │ - rsbeq sl, r8, ip, lsr sl │ │ │ │ - ldrdeq sl, [r8], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq sl, r8, r0, ror #19 │ │ │ │ - @ instruction: 0x0068a990 │ │ │ │ - rsbeq sl, r8, r8, lsr r9 │ │ │ │ - rsbeq sl, r8, r4, ror #17 │ │ │ │ + rsbeq sl, r8, ip, lsl #20 │ │ │ │ + rsbeq sl, r8, ip, lsr #19 │ │ │ │ + strheq sl, [r8], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq sl, r8, r0, ror #18 │ │ │ │ + rsbeq sl, r8, r8, lsl #18 │ │ │ │ strheq sl, [r8], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq sl, r8, ip, lsl #17 │ │ │ │ + rsbeq sl, r8, r4, lsl #17 │ │ │ │ + rsbeq sl, r8, ip, asr r8 │ │ │ │ @ instruction: 0xfffde554 │ │ │ │ @ instruction: 0xfffe61b4 │ │ │ │ @ instruction: 0xfffde5f8 │ │ │ │ @ instruction: 0xfffdf470 │ │ │ │ @ instruction: 0xfffdf228 │ │ │ │ @ instruction: 0xfffe3ac0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -291186,27 +291186,27 @@ │ │ │ │ add r3, r7, #80 @ 0x50 │ │ │ │ add r9, pc, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #190 @ 0xbe │ │ │ │ mov r4, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r5, r0 │ │ │ │ add r6, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr r2, [pc, #456] @ 364cc8 │ │ │ │ ldr r1, [pc, #456] @ 364ccc │ │ │ │ add ip, r7, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [r5, #1924] @ 0x784 │ │ │ │ sub r3, r2, #4 │ │ │ │ bic r3, r3, #4 │ │ │ │ cmp r2, #16 │ │ │ │ cmpne r3, #0 │ │ │ │ movne sl, #1 │ │ │ │ moveq sl, #0 │ │ │ │ @@ -291246,41 +291246,41 @@ │ │ │ │ ldr r2, [pc, #272] @ 364cd0 │ │ │ │ ldr r1, [pc, #272] @ 364cd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, sl │ │ │ │ mov r3, r6 │ │ │ │ bl 2a1b98 │ │ │ │ add r6, r6, #67584 @ 0x10800 │ │ │ │ ldr r2, [pc, #224] @ 364cd8 │ │ │ │ mov r1, r4 │ │ │ │ add r4, r6, #872 @ 0x368 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r5, #4072] @ 0xfe8 │ │ │ │ mov r0, r4 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 707328 │ │ │ │ + bl 7072f8 │ │ │ │ add r1, r6, #368 @ 0x170 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ add r1, r6, #536 @ 0x218 │ │ │ │ mov r2, #16777216 @ 0x1000000 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 43fd7c │ │ │ │ cmp fp, #184 @ 0xb8 │ │ │ │ bne 364b54 │ │ │ │ @@ -291295,32 +291295,32 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #84] @ 364ce0 │ │ │ │ add r3, r7, #120 @ 0x78 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrsbeq r9, [ip], #-104 @ 0xffffff98 @ │ │ │ │ - strheq sl, [r8], #-16 @ │ │ │ │ - rsbeq r7, r8, ip, asr #25 │ │ │ │ - strheq pc, [r7], #-20 @ 0xffffffec @ │ │ │ │ - ldrdeq r8, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r2, r7, r8, ror #17 │ │ │ │ - rsbseq pc, r0, r8, lsl #28 │ │ │ │ - rsbeq sl, r8, r8, asr #12 │ │ │ │ - rsbeq sl, r8, r0, lsr #11 │ │ │ │ + rsbseq r9, ip, r8, lsr #13 │ │ │ │ + rsbeq sl, r8, r0, lsl #3 │ │ │ │ + @ instruction: 0x00687c9c │ │ │ │ + rsbeq pc, r7, r4, lsl #3 │ │ │ │ + rsbeq r8, r7, r8, lsr #11 │ │ │ │ + strheq r2, [r7], #-136 @ 0xffffff78 @ │ │ │ │ + ldrsbeq pc, [r0], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq sl, r8, r8, lsl r6 │ │ │ │ + rsbeq sl, r8, r0, ror r5 │ │ │ │ andeq r0, r0, fp, lsl #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ orrs r1, r2, r3 │ │ │ │ beq 364d30 │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ beq 364d10 │ │ │ │ @@ -291387,20 +291387,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 364e20 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq r2, r6, r4, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #204] @ 364f08 │ │ │ │ ldr r2, [pc, #204] @ 364f0c │ │ │ │ @@ -291408,37 +291408,37 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #172] @ 364f14 │ │ │ │ ldr r1, [pc, #172] @ 364f18 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r6, [pc, #160] @ 364f1c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #136] @ 364f20 │ │ │ │ ldr r1, [pc, #136] @ 364f24 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #104] @ 364f28 │ │ │ │ ldr r1, [pc, #104] @ 364f2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ str r1, [r8, #108] @ 0x6c │ │ │ │ str r2, [r5, #84] @ 0x54 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ @@ -291451,35 +291451,35 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r9, ip, r4, ror #7 │ │ │ │ - rsbeq r2, r7, r8, asr r6 │ │ │ │ - rsbseq pc, r0, r8, ror fp @ │ │ │ │ - rsbeq lr, r7, r0, asr lr │ │ │ │ - rsbeq r8, r7, r8, ror r2 │ │ │ │ + ldrheq r9, [ip], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r2, r7, r8, lsr #12 │ │ │ │ + rsbseq pc, r0, r8, asr #22 │ │ │ │ + rsbeq lr, r7, r0, lsr #28 │ │ │ │ + rsbeq r8, r7, r8, asr #4 │ │ │ │ addseq r5, r4, r4, lsr #25 │ │ │ │ - strdeq lr, [r7], #-4 @ │ │ │ │ - ldrdeq lr, [r7], #-8 @ │ │ │ │ + rsbeq lr, r7, r4, asr #1 │ │ │ │ + rsbeq lr, r7, r8, lsr #1 │ │ │ │ addeq r1, r6, r4, ror pc │ │ │ │ tstne r1, r4, lsr r2 │ │ │ │ andeq r2, r0, r8, lsl #18 │ │ │ │ ldr r3, [pc, #20] @ 364f50 │ │ │ │ ldr r2, [pc, #20] @ 364f54 │ │ │ │ ldr r1, [pc, #20] @ 364f58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 75934c │ │ │ │ + b 75931c │ │ │ │ andeq r0, r0, r0, asr r3 │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ - strheq sl, [r8], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq sl, r8, ip, lsl #9 │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr ip, [pc, #84] @ 364fd0 │ │ │ │ @@ -291578,49 +291578,49 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #120] @ 365188 │ │ │ │ ldr r1, [pc, #120] @ 36518c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #88] @ 365190 │ │ │ │ ldr r3, [pc, #88] @ 365194 │ │ │ │ ldr r1, [pc, #88] @ 365198 │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #896 @ 0x380 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ strh ip, [r0, #114] @ 0x72 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r1, [pc, #48] @ 36519c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74dcc4 │ │ │ │ - rsbseq r9, ip, ip, lsr r1 │ │ │ │ - strheq r2, [r7], #-52 @ 0xffffffcc @ │ │ │ │ - ldrsbeq pc, [r0], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq lr, r7, r4, lsr #23 │ │ │ │ - rsbeq r7, r7, ip, asr #31 │ │ │ │ + b 74dc94 │ │ │ │ + rsbseq r9, ip, ip, lsl #2 │ │ │ │ + rsbeq r2, r7, r4, lsl #7 │ │ │ │ + rsbseq pc, r0, r4, lsr #17 │ │ │ │ + rsbeq lr, r7, r4, ror fp │ │ │ │ + @ instruction: 0x00677f9c │ │ │ │ andeq r0, r0, r8, ror r5 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ addseq r0, r2, r0, lsr r4 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -291631,62 +291631,62 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #148] @ 365278 │ │ │ │ ldr r1, [pc, #148] @ 36527c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #116] @ 365280 │ │ │ │ ldr r1, [pc, #116] @ 365284 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #384 @ 0x180 │ │ │ │ mov r2, #10 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #96] @ 365288 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r3, #768 @ 0x300 │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r3, [pc, #72] @ 36528c │ │ │ │ ldr r2, [pc, #72] @ 365290 │ │ │ │ ldr r1, [pc, #72] @ 365294 │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ strb ip, [r5, #67] @ 0x43 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 759418 │ │ │ │ - rsbseq r9, ip, r8, rrx │ │ │ │ - rsbeq r2, r7, r0, ror #5 │ │ │ │ - rsbseq pc, r0, r0, lsl #16 │ │ │ │ - ldrdeq lr, [r7], #-160 @ 0xffffff60 @ │ │ │ │ - strdeq r7, [r7], #-232 @ 0xffffff18 @ │ │ │ │ + b 7593e8 │ │ │ │ + rsbseq r9, ip, r8, lsr r0 │ │ │ │ + strheq r2, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ + ldrsbeq pc, [r0], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq lr, r7, r0, lsr #21 │ │ │ │ + rsbeq r7, r7, r8, asr #29 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ addseq r0, r2, r8, ror #6 │ │ │ │ - strdeq sl, [r8], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq sl, r8, r8, asr #3 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strheq sl, [r8], #-16 @ │ │ │ │ + rsbeq sl, r8, r0, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ 365320 │ │ │ │ mov r5, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -291694,135 +291694,135 @@ │ │ │ │ ldr r1, [pc, #104] @ 365328 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #76] @ 36532c │ │ │ │ ldr r1, [pc, #76] @ 365330 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ strb r5, [r0, #74] @ 0x4a │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r8, ip, r8, ror pc │ │ │ │ - strdeq lr, [r7], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r7, r7, r4, lsl lr │ │ │ │ - rsbeq sl, r8, ip, asr #2 │ │ │ │ - rsbeq sl, r8, r0, ror #2 │ │ │ │ + rsbseq r8, ip, r8, asr #30 │ │ │ │ + rsbeq lr, r7, r0, asr #19 │ │ │ │ + rsbeq r7, r7, r4, ror #27 │ │ │ │ + rsbeq sl, r8, ip, lsl r1 │ │ │ │ + rsbeq sl, r8, r0, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #104] @ 3653b4 │ │ │ │ ldr r2, [pc, #104] @ 3653b8 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #100] @ 3653bc │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #72] @ 3653c0 │ │ │ │ ldr r1, [pc, #72] @ 3653c4 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb r0, [r0, #74] @ 0x4a │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsbeq r8, [ip], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq lr, r7, r8, asr r9 │ │ │ │ - rsbeq r7, r7, r0, lsl #27 │ │ │ │ - strheq sl, [r8], #-4 @ │ │ │ │ - rsbeq sl, r8, r8, asr #1 │ │ │ │ + rsbseq r8, ip, ip, lsr #29 │ │ │ │ + rsbeq lr, r7, r8, lsr #18 │ │ │ │ + rsbeq r7, r7, r0, asr sp │ │ │ │ + rsbeq sl, r8, r4, lsl #1 │ │ │ │ + @ instruction: 0x0068a098 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #84] @ 365434 │ │ │ │ ldr r2, [pc, #84] @ 365438 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #80] @ 36543c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #52] @ 365440 │ │ │ │ ldr r1, [pc, #52] @ 365444 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 36f7a0 │ │ │ │ - rsbseq r8, ip, r8, asr #28 │ │ │ │ - rsbeq lr, r7, r4, asr #17 │ │ │ │ - rsbeq r7, r7, ip, ror #25 │ │ │ │ - rsbeq sl, r8, r0, lsr #32 │ │ │ │ - rsbeq sl, r8, r4, lsr r0 │ │ │ │ + rsbseq r8, ip, r8, lsl lr │ │ │ │ + @ instruction: 0x0067e894 │ │ │ │ + strheq r7, [r7], #-204 @ 0xffffff34 @ │ │ │ │ + strdeq r9, [r8], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq sl, r8, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #184] @ 365518 │ │ │ │ ldr r2, [pc, #184] @ 36551c │ │ │ │ ldr r1, [pc, #184] @ 365520 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r4, r0 │ │ │ │ add r5, r4, #68608 @ 0x10c00 │ │ │ │ add r6, r4, #69632 @ 0x11000 │ │ │ │ ldr r0, [r0, #4072] @ 0xfe8 │ │ │ │ add r5, r5, #960 @ 0x3c0 │ │ │ │ bl 2a1f44 │ │ │ │ add r1, r6, #104 @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e434 │ │ │ │ + bl 70e404 │ │ │ │ add r4, r4, #65536 @ 0x10000 │ │ │ │ add r1, r6, #272 @ 0x110 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e434 │ │ │ │ + bl 70e404 │ │ │ │ ldr r3, [r4, #3992] @ 0xf98 │ │ │ │ tst r3, #4 │ │ │ │ bne 3654ec │ │ │ │ tst r3, #8 │ │ │ │ bne 365504 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -291830,26 +291830,26 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r1, r6, #440 @ 0x1b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e434 │ │ │ │ + bl 70e404 │ │ │ │ ldr r3, [r4, #3992] @ 0xf98 │ │ │ │ tst r3, #8 │ │ │ │ beq 3654cc │ │ │ │ add r1, r6, #608 @ 0x260 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 70e434 │ │ │ │ - rsbseq r8, ip, r4, asr #27 │ │ │ │ - strheq r9, [r8], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r9, r8, ip, asr #31 │ │ │ │ + b 70e404 │ │ │ │ + @ instruction: 0x007c8d94 │ │ │ │ + rsbeq r9, r8, ip, lsl #31 │ │ │ │ + @ instruction: 0x00689f9c │ │ │ │ │ │ │ │ 00365524 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr sl, [pc, #376] @ 3656b4 │ │ │ │ @@ -291867,38 +291867,38 @@ │ │ │ │ add r2, sl, #208 @ 0xd0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r7, r1 │ │ │ │ ldrb fp, [sp, #64] @ 0x40 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ mov r3, #0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ ldr r3, [pc, #284] @ 3656bc │ │ │ │ mov r8, #22 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, #0 │ │ │ │ add r0, r4, #168 @ 0xa8 │ │ │ │ add r2, sl, #256 @ 0x100 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r0, [sp] │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ cmp fp, #0 │ │ │ │ bne 365614 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 365664 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ @@ -291915,20 +291915,20 @@ │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1536 @ 0x600 │ │ │ │ str sl, [sp] │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3655f4 │ │ │ │ add r8, r5, #68608 @ 0x10c00 │ │ │ │ add r8, r8, #56 @ 0x38 │ │ │ │ add r2, r5, #67584 @ 0x10800 │ │ │ │ mov r0, r8 │ │ │ │ @@ -291943,19 +291943,19 @@ │ │ │ │ bl 33abac │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 70e418 │ │ │ │ + b 70e3e8 │ │ │ │ strdeq r1, [r6], r0 │ │ │ │ - rsbeq r9, r8, r8, lsl #30 │ │ │ │ - rsbeq r9, r8, r8, asr #29 │ │ │ │ - rsbeq r9, r8, r4, ror #28 │ │ │ │ + ldrdeq r9, [r8], #-232 @ 0xffffff18 @ │ │ │ │ + @ instruction: 0x00689e98 │ │ │ │ + rsbeq r9, r8, r4, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [pc, #360] @ 365844 │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #356] @ 365848 │ │ │ │ @@ -291964,15 +291964,15 @@ │ │ │ │ sub sp, sp, #24 │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r9, [pc, #312] @ 365850 │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ @@ -291991,15 +291991,15 @@ │ │ │ │ ldr r1, [pc, #252] @ 365858 │ │ │ │ add r8, r8, #80 @ 0x50 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ bl 2a1b98 │ │ │ │ ldr r3, [pc, #204] @ 36585c │ │ │ │ add sl, r4, #68608 @ 0x10c00 │ │ │ │ @@ -292013,15 +292013,15 @@ │ │ │ │ ldr r3, [pc, #172] @ 365860 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ add r2, r4, #65536 @ 0x10000 │ │ │ │ ldr r3, [r2, #3992] @ 0xf98 │ │ │ │ mov r0, r7 │ │ │ │ ands r1, r3, #4 │ │ │ │ ldrne r3, [r4, #100] @ 0x64 │ │ │ │ movne r1, #2 │ │ │ │ strbne r1, [r3, #8] │ │ │ │ @@ -292044,22 +292044,22 @@ │ │ │ │ mov r3, sl │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 43fd7c │ │ │ │ - rsbseq r8, ip, r4, asr #22 │ │ │ │ - rsbeq r9, r8, r0, asr #26 │ │ │ │ - rsbeq r9, r8, r4, asr sp │ │ │ │ + rsbseq r8, ip, r4, lsl fp │ │ │ │ + rsbeq r9, r8, r0, lsl sp │ │ │ │ + rsbeq r9, r8, r4, lsr #26 │ │ │ │ addseq r5, r4, r8, lsl #8 │ │ │ │ - rsbeq r1, r7, r8, asr #26 │ │ │ │ - rsbseq pc, r0, r8, ror #4 │ │ │ │ + rsbeq r1, r7, r8, lsl sp │ │ │ │ + rsbseq pc, r0, r8, lsr r2 @ │ │ │ │ andeq r3, r0, r8, lsr #14 │ │ │ │ - rsbeq r9, r8, r0, ror #25 │ │ │ │ + strheq r9, [r8], #-192 @ 0xffffff40 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r8, [pc, #420] @ 365a20 │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #416] @ 365a24 │ │ │ │ @@ -292068,15 +292068,15 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r9, [pc, #372] @ 365a2c │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ @@ -292108,15 +292108,15 @@ │ │ │ │ ldr r2, [pc, #256] @ 365a30 │ │ │ │ ldr r1, [pc, #256] @ 365a34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ bl 2a1b98 │ │ │ │ add r3, r7, #8 │ │ │ │ mov r2, #8 │ │ │ │ @@ -292138,15 +292138,15 @@ │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ ldr r3, [sl, #3992] @ 0xf98 │ │ │ │ mov r1, r5 │ │ │ │ ands r2, r3, #4 │ │ │ │ ldrne r3, [r4, #100] @ 0x64 │ │ │ │ movne r2, #2 │ │ │ │ strbne r2, [r3, #8] │ │ │ │ ldrne r3, [sl, #3992] @ 0xf98 │ │ │ │ @@ -292163,22 +292163,22 @@ │ │ │ │ mov r3, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 43fd7c │ │ │ │ - rsbseq r8, ip, r4, lsr #19 │ │ │ │ - rsbeq r9, r8, r0, lsr #23 │ │ │ │ - strheq r9, [r8], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq r8, ip, r4, ror r9 │ │ │ │ + rsbeq r9, r8, r0, ror fp │ │ │ │ + rsbeq r9, r8, r4, lsl #23 │ │ │ │ addseq r5, r4, r8, ror #4 │ │ │ │ - rsbeq r1, r7, r8, ror fp │ │ │ │ - @ instruction: 0x0070f098 │ │ │ │ + rsbeq r1, r7, r8, asr #22 │ │ │ │ + rsbseq pc, r0, r8, rrx │ │ │ │ andeq r3, r0, r8, lsr #14 │ │ │ │ - strdeq r9, [r8], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r9, r8, r8, asr #21 │ │ │ │ lsr r1, r2, #1 │ │ │ │ orrs r1, r1, r3, lsl #31 │ │ │ │ beq 365a9c │ │ │ │ cmp r1, #10 │ │ │ │ beq 365a7c │ │ │ │ cmp r1, #9 │ │ │ │ bhi 365aac │ │ │ │ @@ -292251,15 +292251,15 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mrclt 14, 5, fp, cr14, cr14, {5} │ │ │ │ andeq r0, r0, r0 │ │ │ │ mrcne 14, 0, r1, cr14, cr14, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [pc, #4] @ 365b84 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq r1, r6, r8, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r1, [pc, #772] @ 365ea4 │ │ │ │ ldr r2, [pc, #772] @ 365ea8 │ │ │ │ @@ -292339,28 +292339,28 @@ │ │ │ │ str fp, [sp] │ │ │ │ add fp, r9, #1744 @ 0x6d0 │ │ │ │ add fp, fp, #8 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, fp │ │ │ │ - bl 70d474 │ │ │ │ + bl 70d444 │ │ │ │ str r9, [sp, #28] │ │ │ │ ldr r9, [sp, #24] │ │ │ │ mvn r7, #0 │ │ │ │ mov r4, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ adds r2, r4, r8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, fp │ │ │ │ adc r3, r9, #0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 70d558 │ │ │ │ + bl 70d528 │ │ │ │ ands r1, r0, r7, lsr #31 │ │ │ │ movne r7, r5 │ │ │ │ bne 365d5c │ │ │ │ eor r0, r0, #1 │ │ │ │ cmp r7, #0 │ │ │ │ movlt r0, #0 │ │ │ │ andge r0, r0, #1 │ │ │ │ @@ -292414,15 +292414,15 @@ │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm r4!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm r4, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ add r0, r9, #1744 @ 0x6d0 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 70d888 │ │ │ │ + bl 70d858 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, r0, r8 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 29f1cc │ │ │ │ @@ -292474,25 +292474,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #176] @ 365fb8 │ │ │ │ ldr r1, [pc, #176] @ 365fbc │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #144] @ 365fc0 │ │ │ │ ldr r1, [pc, #144] @ 365fc4 │ │ │ │ ldr r3, [pc, #144] @ 365fc8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #896 @ 0x380 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -292506,35 +292506,35 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ strh ip, [r0, #114] @ 0x72 │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x007c839c │ │ │ │ - strheq r1, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ - ldrsbeq lr, [r0], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq sp, r7, ip, lsr #27 │ │ │ │ - ldrdeq r7, [r7], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq r8, ip, ip, ror #6 │ │ │ │ + rsbeq r1, r7, ip, lsl #11 │ │ │ │ + rsbseq lr, r0, ip, lsr #21 │ │ │ │ + rsbeq sp, r7, ip, ror sp │ │ │ │ + rsbeq r7, r7, r4, lsr #3 │ │ │ │ tstne r1, r4, lsr r2 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ addeq r1, r6, ip, asr r0 │ │ │ │ - rsbeq r9, r8, r4, ror #10 │ │ │ │ + rsbeq r9, r8, r4, lsr r5 │ │ │ │ andeq r0, r0, r8, asr r6 │ │ │ │ addseq pc, r1, r4, lsl sl @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 366068 │ │ │ │ @@ -292544,41 +292544,41 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #84] @ 366074 │ │ │ │ ldr r2, [pc, #84] @ 366078 │ │ │ │ ldr r1, [pc, #84] @ 36607c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75934c │ │ │ │ + bl 75931c │ │ │ │ ldr r3, [r4, #872] @ 0x368 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #872] @ 0x368 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r8, ip, ip, lsl #5 │ │ │ │ - strheq sp, [r7], #-196 @ 0xffffff3c @ │ │ │ │ - ldrdeq r7, [r7], #-12 @ │ │ │ │ + rsbseq r8, ip, ip, asr r2 │ │ │ │ + rsbeq sp, r7, r4, lsl #25 │ │ │ │ + rsbeq r7, r7, ip, lsr #1 │ │ │ │ @ instruction: 0x000004bc │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - ldrdeq r9, [r8], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r9, r8, r8, lsr #7 │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr ip, [pc, #84] @ 3660f4 │ │ │ │ @@ -292619,15 +292619,15 @@ │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr fp, [pc, #832] @ 36648c │ │ │ │ add fp, pc, fp │ │ │ │ ldr r3, [r0, #2592] @ 0xa20 │ │ │ │ ldr r2, [r0, #2596] @ 0xa24 │ │ │ │ cmp r3, #4194304 @ 0x400000 │ │ │ │ sbcs r1, r2, #0 │ │ │ │ bcc 3663f8 │ │ │ │ @@ -292659,15 +292659,15 @@ │ │ │ │ add r0, r0, #88 @ 0x58 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r2, r7, #104 @ 0x68 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ bl 2a1b98 │ │ │ │ mov r6, r4 │ │ │ │ ldr r3, [pc, #672] @ 3664a0 │ │ │ │ ldr r2, [pc, #672] @ 3664a4 │ │ │ │ @@ -292676,67 +292676,67 @@ │ │ │ │ str r0, [r6, #1744]! @ 0x6d0 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldrd r8, [sl] │ │ │ │ add r6, r6, #8 │ │ │ │ strd r8, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 70ff7c │ │ │ │ + bl 70ff4c │ │ │ │ ldr r3, [pc, #632] @ 3664a8 │ │ │ │ mov r8, #22 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #2080 @ 0x820 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r3 │ │ │ │ add r2, r7, #132 @ 0x84 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ ldr r3, [pc, #580] @ 3664ac │ │ │ │ add r2, r7, #180 @ 0xb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r4, #2256 @ 0x8d0 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r7 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ ldr r3, [pc, #536] @ 3664b0 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [pc, #520] @ 3664b4 │ │ │ │ add fp, r4, #1920 @ 0x780 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, fp │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #1536 @ 0x600 │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r7, #2 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ strb r7, [r3, #8] │ │ │ │ mov r3, r6 │ │ │ │ @@ -292755,44 +292755,44 @@ │ │ │ │ ldr r1, [pc, #372] @ 3664c0 │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754374 │ │ │ │ - bl 74d7e8 │ │ │ │ + bl 754344 │ │ │ │ + bl 74d7b8 │ │ │ │ ldr r2, [pc, #340] @ 3664c4 │ │ │ │ ldr r1, [pc, #340] @ 3664c8 │ │ │ │ add ip, r4, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ bl 43d7b4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 366408 │ │ │ │ ldr r3, [r5, #872] @ 0x368 │ │ │ │ bic r3, r3, #4 │ │ │ │ str r3, [r5, #872] @ 0x368 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 70ce48 │ │ │ │ + b 70ce18 │ │ │ │ ldr ip, [pc, #268] @ 3664cc │ │ │ │ ldr r2, [pc, #268] @ 3664d0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r9, #64 @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -292825,41 +292825,41 @@ │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ mov r1, r5 │ │ │ │ bl 33abac │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp] │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ b 366338 │ │ │ │ - rsbseq r8, ip, ip, ror #2 │ │ │ │ - rsbeq r9, r8, r8, lsr #7 │ │ │ │ - rsbeq r6, r8, r0, asr r8 │ │ │ │ + rsbseq r8, ip, ip, lsr r1 │ │ │ │ + rsbeq r9, r8, r8, ror r3 │ │ │ │ + rsbeq r6, r8, r0, lsr #16 │ │ │ │ @ instruction: 0x009449d4 │ │ │ │ - rsbseq r8, ip, r0, asr #1 │ │ │ │ - ldrsheq lr, [r0], #-120 @ 0xffffff88 @ │ │ │ │ - ldrdeq r1, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ + @ instruction: 0x007c8090 │ │ │ │ + rsbseq lr, r0, r8, asr #15 │ │ │ │ + rsbeq r1, r7, r8, lsr #5 │ │ │ │ addeq r0, r6, ip, asr #27 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - rsbeq r9, r8, r4, lsr r3 │ │ │ │ - rsbeq r9, r8, r8, lsr r2 │ │ │ │ - rsbeq r9, r8, r8, lsl r2 │ │ │ │ + rsbeq r9, r8, r4, lsl #6 │ │ │ │ + rsbeq r9, r8, r8, lsl #4 │ │ │ │ + rsbeq r9, r8, r8, ror #3 │ │ │ │ andeq r3, r0, r8, lsr #14 │ │ │ │ - rsbeq r9, r8, r0, lsr #5 │ │ │ │ - rsbseq r7, ip, r0, asr #30 │ │ │ │ - rsbeq r1, r7, ip, asr r1 │ │ │ │ - rsbseq lr, r0, ip, ror r6 │ │ │ │ - rsbeq r6, r7, ip, asr #26 │ │ │ │ - rsbeq r3, sl, r4, asr #30 │ │ │ │ - rsbeq r9, r8, r4, asr r1 │ │ │ │ + rsbeq r9, r8, r0, ror r2 │ │ │ │ + rsbseq r7, ip, r0, lsl pc │ │ │ │ + rsbeq r1, r7, ip, lsr #2 │ │ │ │ + rsbseq lr, r0, ip, asr #12 │ │ │ │ + rsbeq r6, r7, ip, lsl sp │ │ │ │ + rsbeq r3, sl, r4, lsl pc │ │ │ │ + rsbeq r9, r8, r4, lsr #2 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ - rsbeq r9, r8, ip, ror #1 │ │ │ │ + strheq r9, [r8], #-12 @ │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - rsbeq r9, r8, r8, lsr #1 │ │ │ │ - rsbeq r9, r8, r4, lsr r1 │ │ │ │ + rsbeq r9, r8, r8, ror r0 │ │ │ │ + rsbeq r9, r8, r4, lsl #2 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 36654c │ │ │ │ mov r4, r1 │ │ │ │ @@ -292868,75 +292868,75 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ strb r4, [r0, #2916] @ 0xb64 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r7, ip, r8, ror sp │ │ │ │ - strheq r8, [r8], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r6, r8, r4, ror #8 │ │ │ │ + rsbseq r7, ip, r8, asr #26 │ │ │ │ + rsbeq r8, r8, ip, lsl #31 │ │ │ │ + rsbeq r6, r8, r4, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3665b4 │ │ │ │ ldr r2, [pc, #68] @ 3665b8 │ │ │ │ ldr r1, [pc, #68] @ 3665bc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldrb r0, [r0, #2916] @ 0xb64 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r7, ip, ip, lsl #26 │ │ │ │ - rsbeq r8, r8, r0, asr pc │ │ │ │ - strdeq r6, [r8], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrsbeq r7, [ip], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r8, r8, r0, lsr #30 │ │ │ │ + rsbeq r6, r8, r8, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 36660c │ │ │ │ ldr r2, [pc, #52] @ 366610 │ │ │ │ ldr r1, [pc, #52] @ 366614 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r0, [r0, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2a1f44 │ │ │ │ - rsbseq r7, ip, r4, lsr #25 │ │ │ │ - rsbeq r8, r8, r8, ror #29 │ │ │ │ - @ instruction: 0x00686390 │ │ │ │ + rsbseq r7, ip, r4, ror ip │ │ │ │ + strheq r8, [r8], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r6, r8, r0, ror #6 │ │ │ │ sub r2, r2, #1 │ │ │ │ sub ip, r1, #1 │ │ │ │ add r1, r1, r2 │ │ │ │ ldrb r2, [ip, #1]! │ │ │ │ ldr r2, [r3, r2, lsl #2] │ │ │ │ cmp r1, ip │ │ │ │ bic r2, r2, #-16777216 @ 0xff000000 │ │ │ │ @@ -292969,18 +292969,18 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3666c8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq r0, r6, r8, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #748] @ 3669d0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -293013,190 +293013,190 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r7, lr, lsl #2] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r8 │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 70ff7c │ │ │ │ + bl 70ff4c │ │ │ │ mov r2, sl │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 70ce48 │ │ │ │ + bl 70ce18 │ │ │ │ mov r0, r8 │ │ │ │ - bl 70d888 │ │ │ │ + bl 70d858 │ │ │ │ ldr r1, [pc, #600] @ 3669e4 │ │ │ │ ldr r8, [pc, #600] @ 3669e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ add fp, r4, #352 @ 0x160 │ │ │ │ str r0, [r4, #8] │ │ │ │ mov r0, r5 │ │ │ │ bl 376230 │ │ │ │ str r0, [r4, #1036] @ 0x40c │ │ │ │ mov r0, r8 │ │ │ │ - bl 74d294 │ │ │ │ + bl 74d264 │ │ │ │ ldr r2, [pc, #564] @ 3669ec │ │ │ │ add ip, r7, #24 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #540] @ 3669f0 │ │ │ │ ldr r1, [pc, #540] @ 3669f4 │ │ │ │ add ip, r7, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #520] @ 3669f8 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ bl 3762ec │ │ │ │ ldr r1, [pc, #500] @ 3669fc │ │ │ │ add ip, r7, #44 @ 0x2c │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r9 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #472] @ 366a00 │ │ │ │ add r7, r7, #52 @ 0x34 │ │ │ │ str r7, [sp] │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [pc, #460] @ 366a04 │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, r4, #184 @ 0xb8 │ │ │ │ mov r8, #108 @ 0x6c │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r4, #1036] @ 0x40c │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #436] @ 366a08 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ ldr r6, [pc, #424] @ 366a0c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 74d728 │ │ │ │ + bl 74d6f8 │ │ │ │ ldr r2, [pc, #408] @ 366a10 │ │ │ │ mov r0, #2097152 @ 0x200000 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 707328 │ │ │ │ + bl 7072f8 │ │ │ │ ldr r3, [pc, #380] @ 366a14 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r6, #104 @ 0x68 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r0, r7 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ ldr r3, [pc, #324] @ 366a18 │ │ │ │ add fp, r4, #520 @ 0x208 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #20 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r6, #152 @ 0x98 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r0, r7 │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [pc, #272] @ 366a1c │ │ │ │ mov r3, #0 │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ ldr r3, [pc, #264] @ 366a20 │ │ │ │ add fp, r4, #688 @ 0x2b0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r6, #200 @ 0xc8 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r0, r7 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, #524288 @ 0x80000 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ ldr r3, [pc, #200] @ 366a24 │ │ │ │ add fp, r4, #856 @ 0x358 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #84 @ 0x54 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r6, #248 @ 0xf8 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #1048576 @ 0x100000 │ │ │ │ mov r3, #0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r6, #296 @ 0x128 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 2a1b98 │ │ │ │ str r0, [r4] │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r8, ip, r0 │ │ │ │ + ldrsbeq r7, [ip], #-240 @ 0xffffff10 @ │ │ │ │ addseq r4, r4, ip, lsl r4 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - ldrheq r7, [ip], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r8, r8, r4, asr #28 │ │ │ │ - rsbeq r8, r8, r0, lsr #28 │ │ │ │ - rsbeq r8, r8, r0, lsr #6 │ │ │ │ - ldrdeq r8, [r8], #-32 @ 0xffffffe0 @ │ │ │ │ - ldrdeq r8, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r8, r8, ip, ror #5 │ │ │ │ - strheq r0, [r7], #-204 @ 0xffffff34 @ │ │ │ │ - ldrheq lr, [r0], #-28 @ 0xffffffe4 @ │ │ │ │ - @ instruction: 0x00691890 │ │ │ │ + rsbseq r7, ip, r8, lsl #31 │ │ │ │ + rsbeq r8, r8, r4, lsl lr │ │ │ │ + strdeq r8, [r8], #-208 @ 0xffffff30 @ │ │ │ │ + strdeq r8, [r8], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r8, r8, r0, lsr #5 │ │ │ │ + rsbeq r8, r8, ip, lsr #5 │ │ │ │ + strheq r8, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r0, r7, ip, lsl #25 │ │ │ │ + rsbseq lr, r0, ip, lsl #3 │ │ │ │ + rsbeq r1, r9, r0, ror #16 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ addeq r0, r6, r8, lsl r8 │ │ │ │ - rsbeq r8, r8, r8, lsr sp │ │ │ │ - rsbeq r8, r8, ip, lsr #26 │ │ │ │ - rsbeq r8, r8, r4, lsl #26 │ │ │ │ + rsbeq r8, r8, r8, lsl #26 │ │ │ │ + strdeq r8, [r8], #-204 @ 0xffffff34 @ │ │ │ │ + ldrdeq r8, [r8], #-196 @ 0xffffff3c @ │ │ │ │ andeq r0, r1, r0, asr #32 │ │ │ │ - rsbeq r8, r8, ip, asr #25 │ │ │ │ - @ instruction: 0x00688c98 │ │ │ │ + @ instruction: 0x00688c9c │ │ │ │ + rsbeq r8, r8, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ cmp ip, #63 @ 0x3f │ │ │ │ @@ -293250,17 +293250,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 366b24 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 366b28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq r7, ip, ip, ror #23 │ │ │ │ - strdeq r8, [r8], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r8, r8, r8, lsl #22 │ │ │ │ + ldrheq r7, [ip], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r8, r8, r8, asr #21 │ │ │ │ + ldrdeq r8, [r8], #-168 @ 0xffffff58 @ │ │ │ │ muleq r0, sp, r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #176] @ 366bf8 │ │ │ │ @@ -293424,15 +293424,15 @@ │ │ │ │ bic r5, r5, #15 │ │ │ │ add r3, r6, #16 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 70d474 │ │ │ │ + bl 70d444 │ │ │ │ lsl fp, sl, fp │ │ │ │ asr r3, fp, #31 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ lsl r3, sl, #2 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r9, r4 │ │ │ │ @@ -293447,15 +293447,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ cmp ip, r4 │ │ │ │ orrgt sl, sl, #1 │ │ │ │ - bl 70d558 │ │ │ │ + bl 70d528 │ │ │ │ orrs r0, r0, sl │ │ │ │ bne 3670f0 │ │ │ │ cmp r7, #0 │ │ │ │ blt 366e64 │ │ │ │ sub r3, r4, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r7 │ │ │ │ @@ -293479,15 +293479,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 366e08 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, r5 │ │ │ │ - bl 70d558 │ │ │ │ + bl 70d528 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ orrs r0, r0, r3 │ │ │ │ beq 366e3c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 248930 │ │ │ │ ldr r1, [r6, #8] │ │ │ │ @@ -293662,15 +293662,15 @@ │ │ │ │ ldr r3, [pc, #224] @ 367258 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 366f24 │ │ │ │ ldr r0, [pc, #208] @ 36725c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 366f24 │ │ │ │ ldr r3, [r4, #144] @ 0x90 │ │ │ │ b 3670c0 │ │ │ │ cmp r5, #0 │ │ │ │ ldrne r3, [r4, #196] @ 0xc4 │ │ │ │ ldreq r3, [r4, #148] @ 0x94 │ │ │ │ b 3670c8 │ │ │ │ @@ -293714,20 +293714,20 @@ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ andeq r0, r0, pc, lsl #4 │ │ │ │ andeq r0, r0, r3, lsl #2 │ │ │ │ @ instruction: 0xfffff578 │ │ │ │ @ instruction: 0xfffff568 │ │ │ │ @ instruction: 0xfffff8c4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq r8, r8, r4, asr #9 │ │ │ │ + @ instruction: 0x00688494 │ │ │ │ @ instruction: 0xfffff944 │ │ │ │ @ instruction: 0xfffff934 │ │ │ │ - rsbseq r7, ip, r4, ror #9 │ │ │ │ - strdeq r8, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r8, r8, r4, lsr #8 │ │ │ │ + ldrheq r7, [ip], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r8, r8, r0, asr #7 │ │ │ │ + strdeq r8, [r8], #-52 @ 0xffffffcc @ │ │ │ │ andeq r0, r0, sl, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #680] @ 367538 │ │ │ │ cmp r2, #81 @ 0x51 │ │ │ │ @@ -293857,15 +293857,15 @@ │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r7, [r0, #276] @ 0x114 │ │ │ │ mov r6, r7 │ │ │ │ b 3672dc │ │ │ │ ldr r0, [pc, #192] @ 367554 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3672d4 │ │ │ │ ldr r3, [pc, #176] @ 367558 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3672f0 │ │ │ │ ldr r3, [pc, #136] @ 367544 │ │ │ │ @@ -293881,42 +293881,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 367560 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3672f0 │ │ │ │ ldr r0, [pc, #64] @ 367564 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3672f0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r4, r0, lsl #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r3, r4, r0, ror r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r3, r4, r4, lsr #16 │ │ │ │ - rsbseq r6, ip, ip, asr #31 │ │ │ │ - strdeq r8, [r8], #-16 @ │ │ │ │ + @ instruction: 0x007c6f9c │ │ │ │ + rsbeq r8, r8, r0, asr #3 │ │ │ │ andeq r1, r0, r0, ror #2 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq r8, [r8], #-16 @ │ │ │ │ - ldrdeq r8, [r8], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r8, r8, r0, lsl #3 │ │ │ │ + rsbeq r8, r8, r4, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #412] @ 36771c │ │ │ │ cmp r2, #20 │ │ │ │ mov r4, r2 │ │ │ │ @@ -293997,47 +293997,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 367740 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3675ec │ │ │ │ ldr r0, [pc, #80] @ 367744 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 367664 │ │ │ │ ldr r0, [pc, #64] @ 367748 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3675ec │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ umullseq r3, r4, r0, r5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r3, r4, r0, lsl #11 │ │ │ │ - @ instruction: 0x007c6d9d │ │ │ │ + rsbseq r6, ip, sp, ror #26 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r3, r4, r8, lsr #10 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, r8, lsr r0 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r8, ip, ror r0 │ │ │ │ - rsbeq r8, r8, r0, lsr r0 │ │ │ │ - rsbeq r8, r8, r8, lsl #1 │ │ │ │ + rsbeq r8, r8, ip, asr #32 │ │ │ │ + rsbeq r8, r8, r0 │ │ │ │ + rsbeq r8, r8, r8, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #788] @ 367a78 │ │ │ │ ldr r1, [pc, #788] @ 367a7c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -294175,22 +294175,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 367aac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3677ac │ │ │ │ and r7, r7, #3 │ │ │ │ str r7, [r6, #1072] @ 0x430 │ │ │ │ b 3677d8 │ │ │ │ tst r7, #1 │ │ │ │ beq 3677d8 │ │ │ │ ldr r3, [pc, #184] @ 367a88 │ │ │ │ @@ -294207,20 +294207,20 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 367a74 │ │ │ │ ldr r0, [pc, #172] @ 367ab4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ ldr r0, [pc, #156] @ 367ab8 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3677ac │ │ │ │ ldr r2, [pc, #136] @ 367abc │ │ │ │ ldr r3, [pc, #68] @ 367a7c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -294231,35 +294231,35 @@ │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #68] @ 0x44 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009433b8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r3, r4, r0, lsr #7 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ addseq r3, r4, ip, lsr r3 │ │ │ │ tstne r1, r0 │ │ │ │ - rsbseq r6, ip, r9, asr #21 │ │ │ │ + @ instruction: 0x007c6a99 │ │ │ │ @ instruction: 0x37777777 │ │ │ │ sbcsne r0, fp, r0 │ │ │ │ svc 0x0000b8f7 │ │ │ │ muleq r0, r8, sp │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r7, r8, ip, lsl #28 │ │ │ │ + ldrdeq r7, [r8], #-220 @ 0xffffff24 @ │ │ │ │ addseq r3, r4, r8, lsr r1 │ │ │ │ - rsbeq r7, r8, ip, lsl lr │ │ │ │ - ldrdeq r7, [r8], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r7, r8, ip, ror #27 │ │ │ │ + rsbeq r7, r8, r4, lsr #27 │ │ │ │ addseq r3, r4, r8, ror #1 │ │ │ │ - rsbeq r7, r8, r0, lsl #28 │ │ │ │ + ldrdeq r7, [r8], #-208 @ 0xffffff30 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #532] @ 367cf0 │ │ │ │ cmp r2, #105 @ 0x69 │ │ │ │ mov r4, r2 │ │ │ │ @@ -294364,58 +294364,58 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 367d20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 367b3c │ │ │ │ ldr r0, [pc, #116] @ 367d24 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 367b20 │ │ │ │ ldr r6, [pc, #100] @ 367d28 │ │ │ │ mov r7, r6 │ │ │ │ b 367b28 │ │ │ │ ldr r6, [pc, #92] @ 367d2c │ │ │ │ mov r7, r6 │ │ │ │ b 367b28 │ │ │ │ ldr r0, [pc, #84] @ 367d30 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 367b3c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r4, r4, lsr r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r3, r4, r4, lsr #32 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x00942fd8 │ │ │ │ - ldrsheq r6, [ip], #-122 @ 0xffffff86 @ │ │ │ │ - bcs 9ea538 <_IO_stdin_used@@Base+0x131c8> │ │ │ │ + rsbseq r6, ip, sl, asr #15 │ │ │ │ + bcs 9ea538 <_IO_stdin_used@@Base+0x131f8> │ │ │ │ andeq r1, r2, r7, lsl #16 │ │ │ │ ldrbeq r0, [r1, r0, asr #15]! │ │ │ │ andeq r2, r0, r0, lsr pc │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r7, r8, r8, asr #24 │ │ │ │ - strdeq r7, [r8], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r7, r8, r8, lsl ip │ │ │ │ + rsbeq r7, r8, r4, asr #23 │ │ │ │ andseq r0, r8, r2 │ │ │ │ streq r0, [r1, #-160] @ 0xffffff60 │ │ │ │ - rsbeq r7, r8, r4, asr #24 │ │ │ │ + rsbeq r7, r8, r4, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #632] @ 367fc4 │ │ │ │ ldr r1, [pc, #632] @ 367fc8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -294525,15 +294525,15 @@ │ │ │ │ ldr r0, [pc, #244] @ 367fe8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ strd r8, [sp, #64] @ 0x40 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ ldr r3, [pc, #216] @ 367fec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 367d90 │ │ │ │ ldr r3, [pc, #184] @ 367fe0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -294548,52 +294548,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 367ff4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 367d90 │ │ │ │ bl 376580 │ │ │ │ ldrb r3, [r5, #1077] @ 0x435 │ │ │ │ bic r3, r3, #4 │ │ │ │ strb r3, [r5, #1077] @ 0x435 │ │ │ │ b 367dc0 │ │ │ │ mov r3, #8 │ │ │ │ strb r3, [r5, #1077] @ 0x435 │ │ │ │ b 367dc0 │ │ │ │ ldr r0, [pc, #72] @ 367ff8 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 367d90 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00942dd0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x00942db8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r6, ip, r3, asr #12 │ │ │ │ + rsbseq r6, ip, r3, lsl r6 │ │ │ │ addseq r2, r4, r4, asr sp │ │ │ │ @ instruction: 0xfffffbc9 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ addseq r2, r4, ip, asr #24 │ │ │ │ - strheq r7, [r8], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r7, r8, r8, lsl #21 │ │ │ │ andeq r1, r0, r8, lsl sp │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq r7, [r8], #-148 @ 0xffffff6c @ │ │ │ │ - ldrdeq r7, [r8], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r7, r8, r4, lsr #19 │ │ │ │ + rsbeq r7, r8, r4, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #224] @ 3680f4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -294601,25 +294601,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #208] @ 3680f8 │ │ │ │ ldr r1, [pc, #208] @ 3680fc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #188] @ 368100 │ │ │ │ ldr r1, [pc, #188] @ 368104 │ │ │ │ add r5, r5, #116 @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #156] @ 368108 │ │ │ │ ldr r1, [pc, #156] @ 36810c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #896 @ 0x380 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ @@ -294629,67 +294629,67 @@ │ │ │ │ orr r3, r3, #32 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r1, [pc, #100] @ 368118 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74dcc4 │ │ │ │ + bl 74dc94 │ │ │ │ ldr r3, [pc, #88] @ 36811c │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #324 @ 0x144 │ │ │ │ strb r2, [r4, #67] @ 0x43 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsbeq r6, [ip], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq pc, r6, r0, lsl #9 │ │ │ │ - @ instruction: 0x0070c99c │ │ │ │ - rsbeq fp, r7, r0, ror ip │ │ │ │ - @ instruction: 0x00675098 │ │ │ │ + rsbseq r6, ip, ip, lsr #13 │ │ │ │ + rsbeq pc, r6, r0, asr r4 @ │ │ │ │ + rsbseq ip, r0, ip, ror #18 │ │ │ │ + rsbeq fp, r7, r0, asr #24 │ │ │ │ + rsbeq r5, r7, r8, rrx │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ streq r1, [r1, #-623] @ 0xfffffd91 │ │ │ │ - rsbeq r7, r8, r0, ror #18 │ │ │ │ + rsbeq r7, r8, r0, lsr r9 │ │ │ │ addseq sp, r1, r0, lsl fp │ │ │ │ andeq r0, r0, r4, lsl #15 │ │ │ │ @ instruction: 0x0085efb4 │ │ │ │ ldr r2, [pc, #12] @ 368134 │ │ │ │ ldr r1, [pc, #12] @ 368138 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 759bb0 │ │ │ │ + b 759b80 │ │ │ │ + strheq r7, [r8], #-132 @ 0xffffff7c @ │ │ │ │ rsbeq r7, r8, r4, ror #17 │ │ │ │ - rsbeq r7, r8, r4, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ 368174 │ │ │ │ ldr r1, [pc, #32] @ 368178 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #20] @ 36817c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ - @ instruction: 0x007c6598 │ │ │ │ - rsbeq pc, r7, r8, asr #27 │ │ │ │ + rsbseq r6, ip, r8, ror #10 │ │ │ │ + @ instruction: 0x0067fd98 │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ 3681b8 │ │ │ │ ldr r1, [pc, #32] @ 3681bc │ │ │ │ @@ -294697,16 +294697,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #20] @ 3681c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ - rsbseq r6, ip, r4, asr r5 │ │ │ │ - rsbeq pc, r7, r4, lsl #27 │ │ │ │ + rsbseq r6, ip, r4, lsr #10 │ │ │ │ + rsbeq pc, r7, r4, asr sp @ │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #1564] @ 3687f8 │ │ │ │ cmp r2, #253 @ 0xfd │ │ │ │ @@ -294825,15 +294825,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r5, r7 │ │ │ │ ldr r3, [r3] │ │ │ │ b 368258 │ │ │ │ ldr r0, [pc, #1128] @ 36881c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [pc, #1092] @ 368808 │ │ │ │ mov r5, #0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r7, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ b 368258 │ │ │ │ ldr r3, [pc, #1068] @ 368808 │ │ │ │ @@ -295028,22 +295028,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 368828 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 368260 │ │ │ │ ldr r1, [pc, #284] @ 36882c │ │ │ │ subs r7, r4, #1024 @ 0x400 │ │ │ │ sbc r2, r3, #0 │ │ │ │ cmp r1, r7 │ │ │ │ mov r1, #0 │ │ │ │ sbcs r2, r1, r2 │ │ │ │ @@ -295057,15 +295057,15 @@ │ │ │ │ ldr r7, [r0, #1112] @ 0x458 │ │ │ │ mov r5, r7 │ │ │ │ b 368258 │ │ │ │ ldr r0, [pc, #224] @ 368830 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 368260 │ │ │ │ ldr r2, [pc, #204] @ 368834 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 368738 │ │ │ │ ldr r2, [pc, #136] @ 368804 │ │ │ │ @@ -295080,64 +295080,64 @@ │ │ │ │ beq 3687e0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 368838 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r8] │ │ │ │ b 368738 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ 36883c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r8] │ │ │ │ b 368738 │ │ │ │ addseq r2, r4, r4, lsr r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r2, r4, r4, lsr #18 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009428b4 │ │ │ │ - rsbseq r6, ip, r8, lsr #2 │ │ │ │ - rsbseq r6, ip, lr, ror #2 │ │ │ │ - rsbseq r6, ip, r0, ror #2 │ │ │ │ - ldrdeq r7, [r8], #-32 @ 0xffffffe0 @ │ │ │ │ + ldrsheq r6, [ip], #-8 @ │ │ │ │ + rsbseq r6, ip, lr, lsr r1 │ │ │ │ + rsbseq r6, ip, r0, lsr r1 │ │ │ │ + rsbeq r7, r8, r0, lsr #5 │ │ │ │ andeq r3, r0, r0, ror #23 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x0068739c │ │ │ │ + rsbeq r7, r8, ip, ror #6 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rsbeq r7, r8, r0, lsl #7 │ │ │ │ + rsbeq r7, r8, r0, asr r3 │ │ │ │ andeq r1, r0, r0, lsl #13 │ │ │ │ - rsbeq r7, r8, r0, lsl #5 │ │ │ │ - @ instruction: 0x00687290 │ │ │ │ + rsbeq r7, r8, r0, asr r2 │ │ │ │ + rsbeq r7, r8, r0, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #248] @ 368950 │ │ │ │ ldr r2, [pc, #248] @ 368954 │ │ │ │ ldr r1, [pc, #248] @ 368958 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #160 @ 0xa0 │ │ │ │ str ip, [sp] │ │ │ │ ldr r3, [pc, #232] @ 36895c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [pc, #216] @ 368960 │ │ │ │ mov r2, #1048576 @ 0x100000 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [r0, #2784] @ 0xae0 │ │ │ │ str r4, [r0, #2792] @ 0xae8 │ │ │ │ @@ -295183,17 +295183,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x007c5e94 │ │ │ │ - @ instruction: 0x00686d94 │ │ │ │ - rsbeq r7, r8, r8, lsl #5 │ │ │ │ + rsbseq r5, ip, r4, ror #28 │ │ │ │ + rsbeq r6, r8, r4, ror #26 │ │ │ │ + rsbeq r7, r8, r8, asr r2 │ │ │ │ andeq r0, r0, r7, asr #16 │ │ │ │ ldreq r6, [r4, #-1842] @ 0xfffff8ce │ │ │ │ andeq r1, r0, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -295203,52 +295203,52 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [pc, #128] @ 368a2c │ │ │ │ ldr r2, [pc, #128] @ 368a30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #100] @ 368a34 │ │ │ │ mov r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r1, [pc, #80] @ 368a38 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74dcc4 │ │ │ │ + bl 74dc94 │ │ │ │ ldr r3, [pc, #68] @ 368a3c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #376 @ 0x178 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r5, ip, ip, ror #26 │ │ │ │ - rsbeq lr, r6, r4, lsl fp │ │ │ │ - rsbseq ip, r0, r4, lsr r0 │ │ │ │ + rsbseq r5, ip, ip, lsr sp │ │ │ │ + rsbeq lr, r6, r4, ror #21 │ │ │ │ + rsbseq ip, r0, r4 │ │ │ │ addseq sp, r1, r4, lsl #4 │ │ │ │ andeq r0, r0, r0, lsr #9 │ │ │ │ - rsbeq r7, r8, r4, lsr r1 │ │ │ │ + rsbeq r7, r8, r4, lsl #2 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ addeq lr, r5, r4, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #248] @ 368b50 │ │ │ │ @@ -295257,15 +295257,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #172 @ 0xac │ │ │ │ str ip, [sp] │ │ │ │ ldr r3, [pc, #232] @ 368b5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, #1048576 @ 0x100000 │ │ │ │ mov r5, #0 │ │ │ │ ldr r3, [pc, #212] @ 368b60 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [r0, #1792] @ 0x700 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ @@ -295311,17 +295311,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x007c5c94 │ │ │ │ - @ instruction: 0x00686b94 │ │ │ │ - rsbeq r7, r8, ip, lsr #1 │ │ │ │ + rsbseq r5, ip, r4, ror #24 │ │ │ │ + rsbeq r6, r8, r4, ror #22 │ │ │ │ + rsbeq r7, r8, ip, ror r0 │ │ │ │ andeq r0, r0, r1, ror #15 │ │ │ │ ldreq r6, [r4, #-1842] @ 0xfffff8ce │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #248] @ 368c74 │ │ │ │ @@ -295333,25 +295333,25 @@ │ │ │ │ add r3, r6, #160 @ 0xa0 │ │ │ │ add r9, pc, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #216] @ 368c80 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #208] @ 368c84 │ │ │ │ ldr r1, [pc, #208] @ 368c88 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r6, #44 @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r8, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r8, #2024] @ 0x7e8 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ bl 3666cc │ │ │ │ ldr r2, [r4, #1748] @ 0x6d4 │ │ │ │ ldr r3, [r8, #2024] @ 0x7e8 │ │ │ │ @@ -295362,15 +295362,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #128] @ 368c90 │ │ │ │ add r3, r6, #188 @ 0xbc │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -295384,21 +295384,21 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 43fd7c │ │ │ │ - rsbseq r5, ip, r4, ror fp │ │ │ │ - rsbeq r6, r8, r4, ror sl │ │ │ │ - rsbeq r6, r8, r8, ror #30 │ │ │ │ + rsbseq r5, ip, r4, asr #22 │ │ │ │ + rsbeq r6, r8, r4, asr #20 │ │ │ │ + rsbeq r6, r8, r8, lsr pc │ │ │ │ andeq r0, r0, r7, asr #16 │ │ │ │ - strdeq lr, [r6], #-128 @ 0xffffff80 @ │ │ │ │ - rsbseq fp, r0, r0, lsl lr │ │ │ │ - rsbeq r6, r8, ip, lsr #30 │ │ │ │ + rsbeq lr, r6, r0, asr #17 │ │ │ │ + rsbseq fp, r0, r0, ror #27 │ │ │ │ + strdeq r6, [r8], #-236 @ 0xffffff14 @ │ │ │ │ andeq r0, r0, r7, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #360] @ 368e14 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -295407,15 +295407,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [pc, #344] @ 368e18 │ │ │ │ ldr r2, [pc, #344] @ 368e1c │ │ │ │ ldr r3, [pc, #344] @ 368e20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #328] @ 368e24 │ │ │ │ ldr r3, [pc, #328] @ 368e28 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, #324] @ 368e2c │ │ │ │ ldr r6, [pc, #324] @ 368e30 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -295424,95 +295424,95 @@ │ │ │ │ add r4, r0, #5120 @ 0x1400 │ │ │ │ ldr r0, [pc, #304] @ 368e34 │ │ │ │ add r9, r9, #40 @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 757c24 │ │ │ │ + bl 757bf4 │ │ │ │ ldr r3, [pc, #280] @ 368e38 │ │ │ │ mov r2, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r8 │ │ │ │ - bl 759c24 │ │ │ │ + bl 759bf4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #236] @ 368e3c │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b7fc │ │ │ │ + bl 74b7cc │ │ │ │ ldr r3, [pc, #224] @ 368e40 │ │ │ │ ldr r1, [pc, #224] @ 368e44 │ │ │ │ add r4, r4, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #200] @ 368e48 │ │ │ │ - bl 757c24 │ │ │ │ + bl 757bf4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, #196608 @ 0x30000 │ │ │ │ - bl 74d588 │ │ │ │ + bl 74d558 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #136] @ 368e4c │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b74c │ │ │ │ + bl 74b71c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #100] @ 368e50 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b74c │ │ │ │ + bl 74b71c │ │ │ │ ldr r3, [pc, #88] @ 368e54 │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 759c24 │ │ │ │ - rsbseq r5, ip, r4, asr #20 │ │ │ │ - rsbeq r6, r8, r8, asr lr │ │ │ │ - rsbeq r6, r8, r0, asr #18 │ │ │ │ + b 759bf4 │ │ │ │ + rsbseq r5, ip, r4, lsl sl │ │ │ │ + rsbeq r6, r8, r8, lsr #28 │ │ │ │ + rsbeq r6, r8, r0, lsl r9 │ │ │ │ andeq r0, r0, r1, ror #15 │ │ │ │ - rsbeq r2, ip, r0, lsr #15 │ │ │ │ + rsbeq r2, ip, r0, ror r7 │ │ │ │ andeq r2, r0, r8, lsr #16 │ │ │ │ - rsbeq lr, r6, r0, asr #15 │ │ │ │ - rsbseq fp, r0, r0, ror #25 │ │ │ │ - rsbeq r6, r8, r8, asr lr │ │ │ │ - rsbeq r6, r8, r8, asr #28 │ │ │ │ - rsbeq r6, r8, r4, lsr #28 │ │ │ │ - rsbeq r0, r8, ip, lsl #27 │ │ │ │ - rsbeq r0, r8, r8, ror #25 │ │ │ │ + @ instruction: 0x0066e790 │ │ │ │ + ldrheq fp, [r0], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r6, r8, r8, lsr #28 │ │ │ │ + rsbeq r6, r8, r8, lsl lr │ │ │ │ + strdeq r6, [r8], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r0, r8, ip, asr sp │ │ │ │ + strheq r0, [r8], #-200 @ 0xffffff38 @ │ │ │ │ muleq r0, r8, r4 │ │ │ │ - rsbeq r0, r8, r8, lsr sp │ │ │ │ - rsbeq r1, r8, r8, ror lr │ │ │ │ - @ instruction: 0x00716c90 │ │ │ │ + rsbeq r0, r8, r8, lsl #26 │ │ │ │ + rsbeq r1, r8, r8, asr #28 │ │ │ │ + rsbseq r6, r1, r0, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr sl, [pc, #516] @ 369074 │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr fp, [pc, #512] @ 369078 │ │ │ │ @@ -295525,27 +295525,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #480] @ 369084 │ │ │ │ mov r5, r0 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r8, [pc, #468] @ 369088 │ │ │ │ ldr r7, [pc, #468] @ 36908c │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, sl, #208 @ 0xd0 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r5 │ │ │ │ add r5, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r5, #1032] @ 0x408 │ │ │ │ mov r9, r0 │ │ │ │ add r0, r4, #752 @ 0x2f0 │ │ │ │ bl 3666cc │ │ │ │ ldr r2, [r4, #756] @ 0x2f4 │ │ │ │ @@ -295557,15 +295557,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr r2, [pc, #372] @ 369094 │ │ │ │ add r3, sl, #224 @ 0xe0 │ │ │ │ mov r1, fp │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -295580,82 +295580,82 @@ │ │ │ │ mov r0, r9 │ │ │ │ bl 338e94 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [pc, #260] @ 369098 │ │ │ │ add r4, r4, #5120 @ 0x1400 │ │ │ │ ldr fp, [r2, r3] │ │ │ │ add r4, r4, #16 │ │ │ │ mov r1, fp │ │ │ │ bl 33934c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, #0 │ │ │ │ bl 338f18 │ │ │ │ mov r2, #262144 @ 0x40000 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 338e00 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, fp │ │ │ │ bl 339270 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, #0 │ │ │ │ bl 338f18 │ │ │ │ mov r2, #196608 @ 0x30000 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r5, ip, ip, ror r8 │ │ │ │ - rsbeq r6, r8, ip, ror r7 │ │ │ │ + rsbseq r5, ip, ip, asr #16 │ │ │ │ + rsbeq r6, r8, ip, asr #14 │ │ │ │ umullseq r1, r4, r0, ip │ │ │ │ - @ instruction: 0x00686c90 │ │ │ │ + rsbeq r6, r8, r0, ror #24 │ │ │ │ andeq r0, r0, r1, ror #15 │ │ │ │ - rsbeq pc, r7, r8, asr r1 @ │ │ │ │ - rsbeq pc, r7, ip, ror #2 │ │ │ │ - rsbeq r6, r8, r0, lsr #24 │ │ │ │ + rsbeq pc, r7, r8, lsr #2 │ │ │ │ + rsbeq pc, r7, ip, lsr r1 @ │ │ │ │ + strdeq r6, [r8], #-176 @ 0xffffff50 @ │ │ │ │ strdeq r0, [r0], -r5 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #1948] @ 369850 │ │ │ │ @@ -295760,22 +295760,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1544] @ 369878 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3690fc │ │ │ │ ldr r3, [pc, #1532] @ 36987c │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r4, #64 @ 0x40 │ │ │ │ bhi 36912c │ │ │ │ add r3, r3, r4 │ │ │ │ ldrsh r3, [r3, r4] │ │ │ │ @@ -295817,15 +295817,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ asr r1, r1, #31 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r4, #96] @ 0x60 │ │ │ │ bic r1, r1, #-67108864 @ 0xfc000000 │ │ │ │ bic r1, r1, #15 │ │ │ │ add r2, r1, r2 │ │ │ │ - bl 70cf28 │ │ │ │ + bl 70cef8 │ │ │ │ str r7, [r4, #140] @ 0x8c │ │ │ │ b 369140 │ │ │ │ add r4, r6, #4096 @ 0x1000 │ │ │ │ ldr r2, [r4, #136] @ 0x88 │ │ │ │ bic r7, r7, #1879048207 @ 0x7000000f │ │ │ │ mov r3, #0 │ │ │ │ cmp r3, r3 │ │ │ │ @@ -295855,15 +295855,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ asr r1, r1, #31 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ bic r2, r2, #-67108864 @ 0xfc000000 │ │ │ │ bic r2, r2, #15 │ │ │ │ add r2, r2, ip │ │ │ │ - bl 70cf28 │ │ │ │ + bl 70cef8 │ │ │ │ str r7, [r4, #136] @ 0x88 │ │ │ │ b 369140 │ │ │ │ add r6, r6, #4096 @ 0x1000 │ │ │ │ str r7, [r6, #144] @ 0x90 │ │ │ │ b 369140 │ │ │ │ ldr r2, [pc, #1176] @ 369888 │ │ │ │ ldr r3, [pc, #1120] @ 369854 │ │ │ │ @@ -295878,15 +295878,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [sp, #72] @ 0x48 │ │ │ │ str sl, [sp, #76] @ 0x4c │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ bic r7, r7, #-268435456 @ 0xf0000000 │ │ │ │ add r6, r6, #4096 @ 0x1000 │ │ │ │ bic r7, r7, #61440 @ 0xf000 │ │ │ │ str r7, [r6, #128] @ 0x80 │ │ │ │ b 369140 │ │ │ │ bic r7, r7, #-16777216 @ 0xff000000 │ │ │ │ add r6, r6, #4096 @ 0x1000 │ │ │ │ @@ -295995,15 +295995,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ asr r1, r1, #31 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r4, #160] @ 0xa0 │ │ │ │ bic r1, r1, #-67108864 @ 0xfc000000 │ │ │ │ bic r1, r1, #15 │ │ │ │ add r2, r1, r2 │ │ │ │ - bl 70cf28 │ │ │ │ + bl 70cef8 │ │ │ │ str r7, [r4, #188] @ 0xbc │ │ │ │ b 369140 │ │ │ │ add r4, r6, #4096 @ 0x1000 │ │ │ │ ldr r2, [r4, #184] @ 0xb8 │ │ │ │ bic r7, r7, #1879048207 @ 0x7000000f │ │ │ │ mov r3, #0 │ │ │ │ cmp r3, r3 │ │ │ │ @@ -296033,15 +296033,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ asr r1, r1, #31 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [r4, #160] @ 0xa0 │ │ │ │ bic r2, r2, #-67108864 @ 0xfc000000 │ │ │ │ bic r2, r2, #15 │ │ │ │ add r2, r2, ip │ │ │ │ - bl 70cf28 │ │ │ │ + bl 70cef8 │ │ │ │ str r7, [r4, #184] @ 0xb8 │ │ │ │ b 369140 │ │ │ │ ldr r3, [pc, #488] @ 369894 │ │ │ │ add r6, r6, #4096 @ 0x1000 │ │ │ │ and r3, r3, r7 │ │ │ │ str r3, [r6, #180] @ 0xb4 │ │ │ │ b 369140 │ │ │ │ @@ -296073,15 +296073,15 @@ │ │ │ │ ldr r3, [pc, #316] @ 369860 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 369534 │ │ │ │ ldr r0, [pc, #352] @ 369898 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 369534 │ │ │ │ bic r7, r7, #-16777216 @ 0xff000000 │ │ │ │ add r6, r6, #4096 @ 0x1000 │ │ │ │ bic r7, r7, #16515072 @ 0xfc0000 │ │ │ │ str r7, [r6, #156] @ 0x9c │ │ │ │ b 369140 │ │ │ │ ldr r2, [pc, #320] @ 36989c │ │ │ │ @@ -296099,15 +296099,15 @@ │ │ │ │ str r7, [fp, #1112] @ 0x458 │ │ │ │ strb r3, [r6, #1032] @ 0x408 │ │ │ │ b 369140 │ │ │ │ ldr r0, [pc, #264] @ 3698a0 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3690fc │ │ │ │ ldr r3, [pc, #244] @ 3698a4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36977c │ │ │ │ ldr r3, [pc, #156] @ 369860 │ │ │ │ @@ -296122,60 +296122,60 @@ │ │ │ │ beq 369838 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 3698a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 36977c │ │ │ │ ldr r0, [pc, #128] @ 3698ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 369534 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #112] @ 3698b0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 36977c │ │ │ │ addseq r1, r4, r8, ror #20 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r1, r4, r0, asr sl │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ @ instruction: 0x009419d4 │ │ │ │ - rsbseq r5, ip, r2, asr r3 │ │ │ │ - @ instruction: 0x007c5398 │ │ │ │ + rsbseq r5, ip, r2, lsr #6 │ │ │ │ + rsbseq r5, ip, r8, ror #6 │ │ │ │ muleq r0, r4, r3 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r6, r8, r4, lsl r9 │ │ │ │ - rsbseq r5, ip, lr, lsl #6 │ │ │ │ + rsbeq r6, r8, r4, ror #17 │ │ │ │ + ldrsbeq r5, [ip], #-46 @ 0xffffffd2 @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ addseq r1, r4, ip, lsr #14 │ │ │ │ - rsbeq r6, r8, r0, lsl #17 │ │ │ │ + rsbeq r6, r8, r0, asr r8 │ │ │ │ strdeq r7, [r3], -pc @ │ │ │ │ @ instruction: 0x003f0fff │ │ │ │ - ldrdeq r6, [r8], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r6, r8, r8, lsr #9 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rsbeq r6, r8, r0, lsr #8 │ │ │ │ + strdeq r6, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ andeq r4, r0, r4, asr #12 │ │ │ │ - rsbeq r6, r8, r8, lsl r4 │ │ │ │ - strheq r6, [r8], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r6, r8, r4, lsr #8 │ │ │ │ + rsbeq r6, r8, r8, ror #7 │ │ │ │ + rsbeq r6, r8, ip, lsl #7 │ │ │ │ + strdeq r6, [r8], #-52 @ 0xffffffcc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr ip, [pc, #3476] @ 36a660 │ │ │ │ ldr r1, [pc, #3476] @ 36a664 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -296247,23 +296247,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3184] @ 36a680 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 369918 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r4, r3, #4096 @ 0x1000 │ │ │ │ str r6, [r4, #200] @ 0xc8 │ │ │ │ b 369938 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r4, r3, #4096 @ 0x1000 │ │ │ │ @@ -296388,20 +296388,20 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp, #184] @ 0xb8 │ │ │ │ str sl, [sp, #188] @ 0xbc │ │ │ │ add sp, sp, #148 @ 0x94 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ ldr r0, [pc, #2656] @ 36a690 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 369918 │ │ │ │ ldr r1, [r8, #128] @ 0x80 │ │ │ │ ldr r2, [r8, #120] @ 0x78 │ │ │ │ and r1, r1, r0 │ │ │ │ and r2, r2, r0 │ │ │ │ add r1, r1, #1 │ │ │ │ add r2, r2, #1 │ │ │ │ @@ -296412,15 +296412,15 @@ │ │ │ │ ldr r3, [pc, #2656] @ 36a6d0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 369ac8 │ │ │ │ ldr r0, [pc, #2576] @ 36a694 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r7, [r8, #212] @ 0xd4 │ │ │ │ b 369ac8 │ │ │ │ ldr ip, [r8, #216] @ 0xd8 │ │ │ │ ldr r0, [pc, #2556] @ 36a698 │ │ │ │ ands lr, r0, ip, lsr #16 │ │ │ │ str lr, [sp, #40] @ 0x28 │ │ │ │ beq 369dbc │ │ │ │ @@ -296487,50 +296487,50 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 369ac8 │ │ │ │ ldr r0, [pc, #2296] @ 36a6a4 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r7, [r8, #212] @ 0xd4 │ │ │ │ b 369ac8 │ │ │ │ ldr r3, [pc, #2316] @ 36a6d0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 369ac8 │ │ │ │ ldr r0, [pc, #2256] @ 36a6a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r7, [r8, #212] @ 0xd4 │ │ │ │ b 369ac8 │ │ │ │ ldr r3, [pc, #2276] @ 36a6d0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 369ac8 │ │ │ │ ldr r0, [pc, #2220] @ 36a6ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r7, [r8, #212] @ 0xd4 │ │ │ │ b 369ac8 │ │ │ │ ldr r3, [pc, #2236] @ 36a6d0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 369ac8 │ │ │ │ ldr r0, [pc, #2184] @ 36a6b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r7, [r8, #212] @ 0xd4 │ │ │ │ b 369ac8 │ │ │ │ ldr r0, [pc, #2168] @ 36a6b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r7, [r8, #212] @ 0xd4 │ │ │ │ b 369ac8 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #2116] @ 36a698 │ │ │ │ ands r0, ip, r3 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ beq 36a33c │ │ │ │ @@ -296849,15 +296849,15 @@ │ │ │ │ ldr r3, [pc, #908] @ 36a6d0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 369ac8 │ │ │ │ ldr r0, [pc, #872] @ 36a6c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r7, [r8, #212] @ 0xd4 │ │ │ │ b 369ac8 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mla r3, r2, r3, r4 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ @@ -296888,15 +296888,15 @@ │ │ │ │ ldr r3, [pc, #752] @ 36a6d0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 369ac8 │ │ │ │ ldr r0, [pc, #724] @ 36a6c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r7, [r8, #212] @ 0xd4 │ │ │ │ b 369ac8 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #12] │ │ │ │ @@ -296915,15 +296915,15 @@ │ │ │ │ beq 36a1d8 │ │ │ │ b 36a098 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r0, r0, #16 │ │ │ │ stm sp, {r1, r3} │ │ │ │ - bl 70cf28 │ │ │ │ + bl 70cef8 │ │ │ │ b 36a100 │ │ │ │ cmp r2, #238 @ 0xee │ │ │ │ movne ip, #0 │ │ │ │ andeq ip, ip, #1 │ │ │ │ cmp ip, #0 │ │ │ │ beq 36a6ec │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ @@ -297048,44 +297048,44 @@ │ │ │ │ strb r3, [fp, r6] │ │ │ │ b 36a580 │ │ │ │ addseq r1, r4, r0, asr r2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r1, r4, ip, lsr #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009411dc │ │ │ │ - @ instruction: 0x007c4c90 │ │ │ │ + rsbseq r4, ip, r0, ror #24 │ │ │ │ andeq r2, r0, r4, asr #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r6, r8, r8, ror #5 │ │ │ │ + strheq r6, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ addseq r0, r4, r4, lsr pc │ │ │ │ - rsbeq r6, r8, ip, lsl #5 │ │ │ │ - strdeq r6, [r8], #-12 @ │ │ │ │ - ldrdeq r6, [r8], #-8 @ │ │ │ │ + rsbeq r6, r8, ip, asr r2 │ │ │ │ + rsbeq r6, r8, ip, asr #1 │ │ │ │ + rsbeq r6, r8, r8, lsr #1 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - ldrsbeq r4, [ip], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r6, r8, r0, asr #1 │ │ │ │ - ldrdeq r5, [r8], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r5, r8, r8, ror #31 │ │ │ │ - rsbeq r5, r8, r4, lsr #31 │ │ │ │ - rsbeq r5, r8, ip, asr #30 │ │ │ │ - rsbseq r4, ip, sl, asr #14 │ │ │ │ - rsbseq r4, ip, r6, lsr #9 │ │ │ │ - strheq r5, [r8], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq r4, ip, lr, lsr #6 │ │ │ │ - rsbeq r5, r8, r0, lsr sl │ │ │ │ - rsbseq r4, ip, r6, lsr #4 │ │ │ │ + rsbseq r4, ip, r8, lsr #19 │ │ │ │ + @ instruction: 0x00686090 │ │ │ │ + rsbeq r5, r8, r8, lsr #31 │ │ │ │ + strheq r5, [r8], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r5, r8, r4, ror pc │ │ │ │ + rsbeq r5, r8, ip, lsl pc │ │ │ │ + rsbseq r4, ip, sl, lsl r7 │ │ │ │ + rsbseq r4, ip, r6, ror r4 │ │ │ │ + rsbeq r5, r8, r4, lsl #21 │ │ │ │ + ldrsheq r4, [ip], #-46 @ 0xffffffd2 @ │ │ │ │ + rsbeq r5, r8, r0, lsl #20 │ │ │ │ + ldrsheq r4, [ip], #-22 @ 0xffffffea @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ adceq r2, r1, r4, asr #1 │ │ │ │ adceq r2, r1, r0, asr #32 │ │ │ │ - rsbseq r3, ip, sl, asr #22 │ │ │ │ - rsbeq r5, r8, r4, ror #1 │ │ │ │ - rsbeq r5, r8, r4, asr #4 │ │ │ │ - rsbseq r4, r1, r4, lsr r0 │ │ │ │ + rsbseq r3, ip, sl, lsl fp │ │ │ │ + strheq r5, [r8], #-4 @ │ │ │ │ + rsbeq r5, r8, r4, lsl r2 │ │ │ │ + rsbseq r4, r1, r4 │ │ │ │ cmp r3, #0 │ │ │ │ lsr r6, r6, #14 │ │ │ │ beq 36abdc │ │ │ │ cmp r2, #12 │ │ │ │ moveq r1, r6 │ │ │ │ orrne r1, r6, #1 │ │ │ │ tst r1, #1 │ │ │ │ @@ -297404,15 +297404,15 @@ │ │ │ │ tst r6, #1 │ │ │ │ rsb r1, r3, #3 │ │ │ │ beq 36add4 │ │ │ │ ldr r3, [pc, #-1308] @ 36a6e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [pc, #-1312] @ 36a6e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 36a720 │ │ │ │ add r3, sp, #120 @ 0x78 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r3 │ │ │ │ bl 249644 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r0 │ │ │ │ @@ -297589,15 +297589,15 @@ │ │ │ │ str r3, [r4, #2208] @ 0x8a0 │ │ │ │ str r2, [r4, #2212] @ 0x8a4 │ │ │ │ beq 36af60 │ │ │ │ mov r1, r3 │ │ │ │ smull r2, r3, ip, r1 │ │ │ │ add r1, pc, #160 @ 0xa0 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d5f8c │ │ │ │ + bl 9d5f5c │ │ │ │ ldr r2, [pc, #168] @ 36af9c │ │ │ │ add r8, r8, sl │ │ │ │ ldr r3, [pc, #152] @ 36af94 │ │ │ │ add r6, r6, #1 │ │ │ │ add r5, r5, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r6, r6, r9 │ │ │ │ @@ -297621,27 +297621,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ and r1, r1, #1 │ │ │ │ rsb r1, r1, #9 │ │ │ │ - bl 9d4b90 │ │ │ │ + bl 9d4b60 │ │ │ │ mov r2, r0 │ │ │ │ asr r3, r0, #31 │ │ │ │ add r1, pc, #12 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d5f8c │ │ │ │ + bl 9d5f5c │ │ │ │ b 36aeec │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ blcc fea1d790 <__bss_end__@@Base+0xfdc6ae60> │ │ │ │ andeq r0, r0, r0 │ │ │ │ addseq pc, r3, r0, lsr #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r3, ip, r8, ror #20 │ │ │ │ + rsbseq r3, ip, r8, lsr sl │ │ │ │ addseq pc, r3, ip, lsl ip @ │ │ │ │ ldrb r0, [r0, #1424] @ 0x590 │ │ │ │ eor r0, r0, #9 │ │ │ │ bx lr │ │ │ │ add r0, r0, #2288 @ 0x8f0 │ │ │ │ ldrh r0, [r0, #4] │ │ │ │ bx lr │ │ │ │ @@ -298210,22 +298210,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 36b9ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 36b7ec │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldr r3, [r3, #2192] @ 0x890 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #1160] @ 0x488 │ │ │ │ @@ -298286,28 +298286,28 @@ │ │ │ │ b 36b7d8 │ │ │ │ ldrb r7, [r4, #1425] @ 0x591 │ │ │ │ b 36b7d8 │ │ │ │ ldr r0, [pc, #60] @ 36b9f0 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 36b7ec │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0093f3b4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umullseq pc, r3, r8, r3 @ │ │ │ │ - rsbseq r3, ip, r8, lsr r0 │ │ │ │ + rsbseq r3, ip, r8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq pc, r3, r8, lsr #6 │ │ │ │ andeq r3, r0, r4, ror #11 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r4, r8, r4, ror #21 │ │ │ │ - rsbeq r4, r8, r8, lsl #20 │ │ │ │ + strheq r4, [r8], #-164 @ 0xffffff5c @ │ │ │ │ + ldrdeq r4, [r8], #-152 @ 0xffffff68 @ │ │ │ │ │ │ │ │ 0036b9f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #368] @ 36bb7c │ │ │ │ @@ -298384,41 +298384,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 36bba0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 36ba90 │ │ │ │ ldr r0, [pc, #60] @ 36bba4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 36ba90 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r3, ip, lsl #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrsheq pc, [r3], r4 @ │ │ │ │ - rsbseq r2, ip, r8, lsr #28 │ │ │ │ + ldrsheq r2, [ip], #-216 @ 0xffffff28 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq pc, r3, r4, lsl #1 │ │ │ │ andeq r4, r0, r4, asr #24 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x00684890 │ │ │ │ - rsbeq r4, r8, ip, lsr #17 │ │ │ │ + rsbeq r4, r8, r0, ror #16 │ │ │ │ + rsbeq r4, r8, ip, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ sub sp, sp, #24 │ │ │ │ @@ -298446,17 +298446,17 @@ │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, #15 │ │ │ │ bne 36bbf8 │ │ │ │ ldrb r3, [r4, #373] @ 0x175 │ │ │ │ b 36bc58 │ │ │ │ add r6, r4, #200 @ 0xc8 │ │ │ │ mov r1, r6 │ │ │ │ - bl 70e434 │ │ │ │ + bl 70e404 │ │ │ │ mov r0, r6 │ │ │ │ - bl 753eec │ │ │ │ + bl 753ebc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #15 │ │ │ │ strb r2, [r4, #196] @ 0xc4 │ │ │ │ str r3, [r4, #2368] @ 0x940 │ │ │ │ b 36bbd8 │ │ │ │ ldrb r3, [r4, #629] @ 0x275 │ │ │ │ tst r3, #8 │ │ │ │ @@ -298481,30 +298481,30 @@ │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ cmp r2, r1 │ │ │ │ mov r2, #0 │ │ │ │ sbcs r2, r2, r3 │ │ │ │ bcc 36bda0 │ │ │ │ add fp, r4, #8 │ │ │ │ mov r0, fp │ │ │ │ - bl 707efc │ │ │ │ + bl 707ecc │ │ │ │ ldr r2, [pc, #248] @ 36bdc4 │ │ │ │ add sl, r4, #200 @ 0xc8 │ │ │ │ mov r3, fp │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 707bd4 │ │ │ │ + bl 707ba4 │ │ │ │ mov r1, #2 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [r4] │ │ │ │ str sl, [sp] │ │ │ │ - bl 70e428 │ │ │ │ + bl 70e3f8 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -298546,18 +298546,18 @@ │ │ │ │ ldr r0, [pc, #32] @ 36bdd0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #177 @ 0xb1 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0068479c │ │ │ │ - ldrsbeq r2, [ip], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r4, r8, r8, lsl #13 │ │ │ │ - @ instruction: 0x00684698 │ │ │ │ + rsbeq r4, r8, ip, ror #14 │ │ │ │ + rsbseq r2, ip, ip, lsr #21 │ │ │ │ + rsbeq r4, r8, r8, asr r6 │ │ │ │ + rsbeq r4, r8, r8, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #65536 @ 0x10000 │ │ │ │ ldr r3, [r4, #2208] @ 0x8a0 │ │ │ │ ldr r2, [r4, #2212] @ 0x8a4 │ │ │ │ @@ -298568,22 +298568,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r6, r4, #2208 @ 0x8a0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ ldrd r2, [r6, #-8] │ │ │ │ - bl 9d5f8c │ │ │ │ + bl 9d5f5c │ │ │ │ ldrd r2, [r6] │ │ │ │ - bl 9d5f8c │ │ │ │ + bl 9d5f5c │ │ │ │ ldr r1, [r4, #2216] @ 0x8a8 │ │ │ │ mov r0, r2 │ │ │ │ - bl 9d4db0 │ │ │ │ + bl 9d4d80 │ │ │ │ ldr r3, [r4, #2228] @ 0x8b4 │ │ │ │ cmp r3, r0 │ │ │ │ bgt 36be70 │ │ │ │ ldr r3, [r4, #2232] @ 0x8b8 │ │ │ │ cmp r3, r0 │ │ │ │ blt 36be70 │ │ │ │ orr r0, r5, #9 │ │ │ │ @@ -298911,15 +298911,15 @@ │ │ │ │ bgt 36c1d8 │ │ │ │ b 36c30c │ │ │ │ mov r0, #0 │ │ │ │ b 36c310 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ umullseq lr, r3, r0, r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrsbeq r2, [ip], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r2, ip, r4, lsr #13 │ │ │ │ adceq r0, r2, r0, asr r7 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ addseq lr, r3, r4, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -298955,15 +298955,15 @@ │ │ │ │ bls 36c4fc │ │ │ │ mul r7, r6, r7 │ │ │ │ strh r3, [r5, #2] │ │ │ │ ldr r9, [r4, #184] @ 0xb8 │ │ │ │ lsr r7, r7, #3 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9d4984 │ │ │ │ + bl 9d4954 │ │ │ │ ldrh r3, [r8, #10] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, #1 │ │ │ │ strheq r2, [r8, #10] │ │ │ │ beq 36c450 │ │ │ │ ldr r2, [pc, #244] @ 36c53c │ │ │ │ cmp r3, r2 │ │ │ │ @@ -299267,44 +299267,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 36c970 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrh r5, [r6, #4] │ │ │ │ b 36c728 │ │ │ │ ldr r0, [pc, #68] @ 36c974 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrh r5, [r6, #4] │ │ │ │ b 36c728 │ │ │ │ addseq lr, r3, r0, lsl #9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq lr, r3, r8, asr r4 │ │ │ │ addseq lr, r3, r8, asr #8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r2, ip, r3, ror #1 │ │ │ │ + ldrheq r2, [ip], #-3 @ │ │ │ │ addseq lr, r3, ip, lsr #7 │ │ │ │ addseq lr, r3, r0, asr r3 │ │ │ │ umullseq lr, r3, ip, r2 │ │ │ │ andeq r3, r0, r8, lsr #30 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r3, r8, r0, ror #22 │ │ │ │ - rsbeq r3, r8, ip, ror fp │ │ │ │ + rsbeq r3, r8, r0, lsr fp │ │ │ │ + rsbeq r3, r8, ip, asr #22 │ │ │ │ add r3, r0, #2288 @ 0x8f0 │ │ │ │ ldrh r3, [r3, #14] │ │ │ │ tst r3, #1 │ │ │ │ beq 36c9c8 │ │ │ │ ldr r3, [r0, #2320] @ 0x910 │ │ │ │ str r3, [r1] │ │ │ │ ldr r3, [r0, #2316] @ 0x90c │ │ │ │ @@ -299373,15 +299373,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 24a694 │ │ │ │ - bl 716f40 │ │ │ │ + bl 716f10 │ │ │ │ ldrb r3, [r4, #1138] @ 0x472 │ │ │ │ ldr r2, [r4, #2344] @ 0x928 │ │ │ │ tst r3, #32 │ │ │ │ ldr r1, [r4, #2380] @ 0x94c │ │ │ │ bne 36cc00 │ │ │ │ cmp r2, #2 │ │ │ │ beq 36cc6c │ │ │ │ @@ -299525,15 +299525,15 @@ │ │ │ │ lsl r3, r3, #3 │ │ │ │ and r0, r0, #256 @ 0x100 │ │ │ │ and r3, r3, #512 @ 0x200 │ │ │ │ orr r0, r0, r3 │ │ │ │ orr r0, r0, r2 │ │ │ │ add r0, r0, #1 │ │ │ │ mov r1, r9 │ │ │ │ - bl 9d4b90 │ │ │ │ + bl 9d4b60 │ │ │ │ smulbb r6, fp, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ cmp r6, #16000 @ 0x3e80 │ │ │ │ ble 36cd64 │ │ │ │ cmp sl, #0 │ │ │ │ beq 36cbc0 │ │ │ │ ldr r3, [pc, #828] @ 36d068 │ │ │ │ @@ -299703,32 +299703,32 @@ │ │ │ │ strne r3, [r1] │ │ │ │ cmp r6, ip │ │ │ │ bne 36cf84 │ │ │ │ cmp r5, r0 │ │ │ │ blt 36cbc0 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ - bl 9d4b90 │ │ │ │ + bl 9d4b60 │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [r4, #2328] @ 0x918 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d4b90 │ │ │ │ + bl 9d4b60 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add ip, r0, #1 │ │ │ │ sub ip, ip, r6 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 2a0804 │ │ │ │ b 36cbc0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9d4db0 │ │ │ │ + bl 9d4d80 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 2a075c │ │ │ │ b 36ce48 │ │ │ │ ldrb r3, [r4, #2376] @ 0x948 │ │ │ │ cmp r3, r8 │ │ │ │ bne 36cd7c │ │ │ │ @@ -299737,19 +299737,19 @@ │ │ │ │ bne 36cd7c │ │ │ │ cmp sl, #0 │ │ │ │ beq 36cdcc │ │ │ │ b 36cdc0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r3, ip, lsr #1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r3, r8, r4, lsr #20 │ │ │ │ + strdeq r3, [r8], #-148 @ 0xffffff6c @ │ │ │ │ eoreq r0, r0, r0, lsl #2 │ │ │ │ addseq sp, r3, r4, asr pc │ │ │ │ - rsbeq r3, r8, r4, lsr #17 │ │ │ │ - rsbeq r3, r8, r4, lsr #15 │ │ │ │ + rsbeq r3, r8, r4, ror r8 │ │ │ │ + rsbeq r3, r8, r4, ror r7 │ │ │ │ @ instruction: 0xff0007ff │ │ │ │ │ │ │ │ 0036d070 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -299986,22 +299986,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 36d514 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 36d0e0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi 36d170 │ │ │ │ bne 36d10c │ │ │ │ ldrb r3, [r5, #1172] @ 0x494 │ │ │ │ and r2, r6, #16 │ │ │ │ bic r3, r3, #16 │ │ │ │ @@ -300024,35 +300024,35 @@ │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 36c540 │ │ │ │ ldr r0, [pc, #88] @ 36d51c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 36d0e0 │ │ │ │ addseq sp, r3, r8, lsl #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sp, r3, r4, ror sl │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r1, ip, r1, lsr r7 │ │ │ │ + rsbseq r1, ip, r1, lsl #14 │ │ │ │ addseq sp, r3, r8, lsl #20 │ │ │ │ strdeq r0, [r2], r1 │ │ │ │ addseq sp, r3, ip, ror #18 │ │ │ │ - @ instruction: 0x007c1690 │ │ │ │ + rsbseq r1, ip, r0, ror #12 │ │ │ │ addseq sp, r3, ip, ror #17 │ │ │ │ - rsbseq r1, ip, r4, asr #11 │ │ │ │ + @ instruction: 0x007c1594 │ │ │ │ addseq sp, r3, r8, ror r8 │ │ │ │ - ldrheq r1, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r1, ip, ip, lsl #11 │ │ │ │ andeq r1, r0, ip, ror r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r3, r8, r0, asr #1 │ │ │ │ + @ instruction: 0x00683090 │ │ │ │ addseq sp, r3, ip, lsl #13 │ │ │ │ - rsbeq r3, r8, r8, ror r0 │ │ │ │ + rsbeq r3, r8, r8, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #200] @ 36d604 │ │ │ │ mov r5, r2 │ │ │ │ @@ -300293,15 +300293,15 @@ │ │ │ │ bgt 36d778 │ │ │ │ b 36d894 │ │ │ │ mov r0, #0 │ │ │ │ b 36d898 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0093d3f0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r1, ip, r4, lsr r1 │ │ │ │ + rsbseq r1, ip, r4, lsl #2 │ │ │ │ @ instruction: 0x00a1f1b8 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ addseq sp, r3, ip, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -300420,15 +300420,15 @@ │ │ │ │ bgt 36d97c │ │ │ │ b 36da90 │ │ │ │ mov r0, #0 │ │ │ │ b 36da94 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r3, ip, ror #3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r0, ip, r0, lsr pc │ │ │ │ + rsbseq r0, ip, r0, lsl #30 │ │ │ │ adceq lr, r1, ip, lsr #31 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ addseq sp, r3, r0, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -300557,15 +300557,15 @@ │ │ │ │ bgt 36db78 │ │ │ │ b 36dcb4 │ │ │ │ mov r0, #0 │ │ │ │ b 36dcb8 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0093cff0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r0, ip, r4, lsr sp │ │ │ │ + rsbseq r0, ip, r4, lsl #26 │ │ │ │ @ instruction: 0x00a1edb8 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ addseq ip, r3, ip, asr lr │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r7, [pc, #332] @ 36de88 │ │ │ │ ldr lr, [sp, #36] @ 0x24 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ @@ -300664,15 +300664,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #2328] @ 0x918 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r3, #0 │ │ │ │ bl 2a22e4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 716f40 │ │ │ │ + bl 716f10 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 248de0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 248de0 │ │ │ │ lsr r4, r4, #24 │ │ │ │ lsr r3, r0, #22 │ │ │ │ @@ -300759,15 +300759,15 @@ │ │ │ │ movne r4, #0 │ │ │ │ bne 36e620 │ │ │ │ ldr r0, [r6, #2328] @ 0x918 │ │ │ │ bl 2a22e4 │ │ │ │ add r9, r6, #2288 @ 0x8f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ ldrh r3, [r9, #14] │ │ │ │ tst r3, #1 │ │ │ │ mov r8, r1 │ │ │ │ ldrbne r1, [r6, #628] @ 0x274 │ │ │ │ ldrbeq r1, [r6, #372] @ 0x174 │ │ │ │ mov r7, r0 │ │ │ │ lsl r3, r1, #1 │ │ │ │ @@ -300831,15 +300831,15 @@ │ │ │ │ lsl r3, r3, #3 │ │ │ │ and r3, r3, #512 @ 0x200 │ │ │ │ and r0, r0, #256 @ 0x100 │ │ │ │ orr r0, r0, r3 │ │ │ │ orr r0, r0, r2 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl 9d4b90 │ │ │ │ + bl 9d4b60 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ smulbb r3, r2, r0 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #1 │ │ │ │ ble 36dfd8 │ │ │ │ cmp r3, #16000 @ 0x3e80 │ │ │ │ bgt 36dfd8 │ │ │ │ @@ -300918,15 +300918,15 @@ │ │ │ │ str r2, [r6, #2416] @ 0x970 │ │ │ │ strb r0, [r6, #2402] @ 0x962 │ │ │ │ strb r1, [r6, #2403] @ 0x963 │ │ │ │ ldr r2, [pc, #2996] @ 36ee70 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d5f8c │ │ │ │ + bl 9d5f5c │ │ │ │ ldr r2, [r6, #2408] @ 0x968 │ │ │ │ cmp r0, r2 │ │ │ │ ldr r2, [r6, #2412] @ 0x96c │ │ │ │ sbcs r2, r1, r2 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ add r2, r2, r5, lsl #2 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -301059,31 +301059,31 @@ │ │ │ │ add r6, r6, r3 │ │ │ │ add r9, r9, #4 │ │ │ │ bge 36df44 │ │ │ │ ldr r3, [fp, #4] │ │ │ │ b 36e36c │ │ │ │ mov r0, #1 │ │ │ │ str r4, [r6, #2344] @ 0x928 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ ldr r2, [pc, #2412] @ 36ee70 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d5f8c │ │ │ │ + bl 9d5f5c │ │ │ │ add r5, r6, #2416 @ 0x970 │ │ │ │ cmp r4, #0 │ │ │ │ strd r0, [r5, #-8] │ │ │ │ bne 36e620 │ │ │ │ mov sl, #1 │ │ │ │ b 36e034 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r6, #2344] @ 0x928 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ ldr r2, [pc, #2360] @ 36ee70 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d5f8c │ │ │ │ + bl 9d5f5c │ │ │ │ add r4, r6, #2416 @ 0x970 │ │ │ │ strd r0, [r4, #-8] │ │ │ │ ldr r0, [r6, #2328] @ 0x918 │ │ │ │ bl 2a22e4 │ │ │ │ ldr r5, [r6, #2388] @ 0x954 │ │ │ │ cmp r5, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -301568,23 +301568,23 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [r6, #184] @ 0xb8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ sub r3, r3, r2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, r7 │ │ │ │ - bl 70d558 │ │ │ │ + bl 70d528 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 70d558 │ │ │ │ + bl 70d528 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ orr r1, r3, r0 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ cmp r4, #2048 @ 0x800 │ │ │ │ bge 36ed40 │ │ │ │ asr r3, r4, #5 │ │ │ │ add r3, r3, #608 @ 0x260 │ │ │ │ @@ -301659,34 +301659,34 @@ │ │ │ │ sub r3, r9, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, r6, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 70d474 │ │ │ │ + bl 70d444 │ │ │ │ str r0, [sp, #32] │ │ │ │ b 36eb3c │ │ │ │ addseq ip, r3, r8, ror ip │ │ │ │ addseq ip, r3, r4, lsl #24 │ │ │ │ addseq ip, r3, ip, lsr fp │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ addseq ip, r3, r8, lsr #10 │ │ │ │ - rsbseq r0, ip, lr, ror r1 │ │ │ │ - rsbseq r0, ip, r8, lsr #32 │ │ │ │ + rsbseq r0, ip, lr, asr #2 │ │ │ │ + ldrsheq pc, [fp], #-248 @ 0xffffff08 @ │ │ │ │ addeq r8, r5, ip, ror #15 │ │ │ │ ldrdeq r8, [r5], r0 │ │ │ │ addseq fp, r3, r8, ror #23 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r0, r0, sl, lsl #2 │ │ │ │ - rsbseq pc, fp, ip, ror r8 @ │ │ │ │ - rsbseq pc, fp, ip, lsl r7 @ │ │ │ │ - rsbseq pc, fp, ip, asr #13 │ │ │ │ - rsbeq r1, r8, r8, ror r2 │ │ │ │ - rsbeq r1, r8, r4, lsr #7 │ │ │ │ + rsbseq pc, fp, ip, asr #16 │ │ │ │ + rsbseq pc, fp, ip, ror #13 │ │ │ │ + @ instruction: 0x007bf69c │ │ │ │ + rsbeq r1, r8, r8, asr #4 │ │ │ │ + rsbeq r1, r8, r4, ror r3 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r6, #2356] @ 0x934 │ │ │ │ ldr r0, [r5] │ │ │ │ lsl r3, r3, #2 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 248930 │ │ │ │ mov r7, #1 │ │ │ │ @@ -301698,15 +301698,15 @@ │ │ │ │ b 36eb3c │ │ │ │ sub r9, r9, r2 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, r7 │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 70d558 │ │ │ │ + bl 70d528 │ │ │ │ mov r1, r0 │ │ │ │ b 36ed1c │ │ │ │ cmp r8, #0 │ │ │ │ blt 36ef24 │ │ │ │ sub r4, r4, r8 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -302015,15 +302015,15 @@ │ │ │ │ mvn r0, r0 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsheq pc, [fp], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq pc, fp, r4, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 36f1fc │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -302140,15 +302140,15 @@ │ │ │ │ eor ip, ip, lr │ │ │ │ and ip, ip, r4 │ │ │ │ eor ip, ip, lr │ │ │ │ str ip, [r5, r1, lsl #2] │ │ │ │ mov r4, #4 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 70cf28 │ │ │ │ + bl 70cef8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -302208,29 +302208,29 @@ │ │ │ │ ldr r1, [r0, #2368] @ 0x940 │ │ │ │ mov r5, #0 │ │ │ │ orr r1, r1, r4 │ │ │ │ mov r4, #1 │ │ │ │ str r1, [r0, #2368] @ 0x940 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 70cf28 │ │ │ │ + bl 70cef8 │ │ │ │ b 36f5c8 │ │ │ │ ldr lr, [pc, #40] @ 36f70c │ │ │ │ ldr r5, [sp, #32] │ │ │ │ add lr, pc, lr │ │ │ │ and r5, r5, #15 │ │ │ │ add lr, lr, r5, lsl #2 │ │ │ │ ldr r6, [lr, #56] @ 0x38 │ │ │ │ ldrb r5, [r0, #885] @ 0x375 │ │ │ │ ldrb lr, [r0, #890] @ 0x37a │ │ │ │ b 36f54c │ │ │ │ - rsbseq pc, fp, r0, ror r3 @ │ │ │ │ - ldrsheq pc, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbseq pc, fp, r8, lsl #4 │ │ │ │ - rsbseq pc, fp, r4, lsr #3 │ │ │ │ + rsbseq pc, fp, r0, asr #6 │ │ │ │ + rsbseq pc, fp, r0, asr #5 │ │ │ │ + ldrsbeq pc, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq pc, fp, r4, ror r1 @ │ │ │ │ b 36f408 │ │ │ │ │ │ │ │ 0036f714 : │ │ │ │ cmp r1, #2048 @ 0x800 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxge lr │ │ │ │ @@ -302258,21 +302258,21 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 0036f780 : │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r0, #8 │ │ │ │ - b 70ce48 │ │ │ │ + b 70ce18 │ │ │ │ │ │ │ │ 0036f790 : │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #8 │ │ │ │ - b 70ce48 │ │ │ │ + b 70ce18 │ │ │ │ │ │ │ │ 0036f7a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -302490,41 +302490,41 @@ │ │ │ │ streq r2, [r4, #184] @ 0xb8 │ │ │ │ strb r3, [r9, #2240] @ 0x8c0 │ │ │ │ ldrb r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq 36fb24 │ │ │ │ ldr r0, [pc, #504] @ 36fd0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 718df8 │ │ │ │ + bl 718dc8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 36fcc4 │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ add r3, sp, #16 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #476] @ 36fd10 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r8, r4, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 707548 │ │ │ │ + bl 707518 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne 36fc48 │ │ │ │ ldrb r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq 36fc90 │ │ │ │ mov r0, r8 │ │ │ │ bl 58e098 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9c85ec │ │ │ │ + bl 9c85bc │ │ │ │ mov r0, r8 │ │ │ │ - bl 70d888 │ │ │ │ + bl 70d858 │ │ │ │ ldr r3, [pc, #396] @ 36fd14 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #2420] @ 0x974 │ │ │ │ ldr r3, [pc, #384] @ 36fd18 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #2208] @ 0x8a0 │ │ │ │ @@ -302538,23 +302538,23 @@ │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36fc74 │ │ │ │ cmp r3, #1 │ │ │ │ beq 36fc58 │ │ │ │ - bl 70131c │ │ │ │ + bl 7012ec │ │ │ │ add r4, r4, #2416 @ 0x970 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r0, #255 @ 0xff │ │ │ │ orr r3, r3, r3, lsl #8 │ │ │ │ mov r0, r8 │ │ │ │ strh r3, [r4, #10] │ │ │ │ - bl 70ce48 │ │ │ │ + bl 70ce18 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #292] @ 36fd28 │ │ │ │ ldr r3, [pc, #248] @ 36fd00 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -302568,15 +302568,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r2, #1048576 @ 0x100000 │ │ │ │ mov r3, #1 │ │ │ │ b 36fad8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 997cb4 │ │ │ │ + bl 997c84 │ │ │ │ mov r0, #0 │ │ │ │ b 36fbfc │ │ │ │ ldr r2, [pc, #204] @ 36fd2c │ │ │ │ ldr r3, [pc, #204] @ 36fd30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #2192] @ 0x890 │ │ │ │ @@ -302595,79 +302595,79 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r0 │ │ │ │ b 36fb68 │ │ │ │ ldr r3, [pc, #124] @ 36fd48 │ │ │ │ ldr ip, [pc, #124] @ 36fd4c │ │ │ │ ldr r1, [pc, #124] @ 36fd50 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 36fd54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 36fc50 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ umlaleq ip, r1, ip, pc @ │ │ │ │ addseq fp, r3, ip, ror r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq fp, r3, r8, asr #2 │ │ │ │ strdeq ip, [r1], r8 @ │ │ │ │ - rsbeq r0, r8, r8, ror #20 │ │ │ │ rsbeq r0, r8, r8, lsr sl │ │ │ │ + rsbeq r0, r8, r8, lsl #20 │ │ │ │ addeq r7, r5, r4, asr #14 │ │ │ │ @ instruction: 0xffffbae0 │ │ │ │ @ instruction: 0xffffcdd0 │ │ │ │ @ instruction: 0xffffbae4 │ │ │ │ andeq r1, r0, r0, ror #9 │ │ │ │ addseq sl, r3, r8, lsl pc │ │ │ │ @ instruction: 0xffffc16c │ │ │ │ @ instruction: 0xffffb178 │ │ │ │ @ instruction: 0xffffb31c │ │ │ │ @ instruction: 0xffffb158 │ │ │ │ - rsbseq lr, fp, ip, ror #23 │ │ │ │ - strdeq r7, [r6], #-120 @ 0xffffff88 @ │ │ │ │ - rsbseq r4, r0, r8, lsr #26 │ │ │ │ - ldrheq lr, [fp], #-180 @ 0xffffff4c @ │ │ │ │ - strheq r0, [r8], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r0, r8, ip, asr r7 │ │ │ │ + ldrheq lr, [fp], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r7, r6, r8, asr #15 │ │ │ │ + ldrsheq r4, [r0], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq lr, fp, r4, lsl #23 │ │ │ │ + rsbeq r0, r8, r4, lsl #17 │ │ │ │ + rsbeq r0, r8, ip, lsr #14 │ │ │ │ @ instruction: 0x000008b9 │ │ │ │ │ │ │ │ 0036fd58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 74dd94 │ │ │ │ + bl 74dd64 │ │ │ │ ldr r3, [pc, #192] @ 36fe48 │ │ │ │ ldr r2, [pc, #192] @ 36fe4c │ │ │ │ ldr r1, [pc, #192] @ 36fe50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #164] @ 36fe54 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754324 │ │ │ │ + bl 7542f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 36fe38 │ │ │ │ ldr r3, [pc, #148] @ 36fe58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ str r3, [r7] │ │ │ │ ldr r7, [pc, #136] @ 36fe5c │ │ │ │ @@ -302682,36 +302682,36 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, #131072 @ 0x20000 │ │ │ │ mov r1, r5 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r0, r4 │ │ │ │ - bl 70df88 │ │ │ │ + bl 70df58 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [pc, #36] @ 36fe64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ b 36fdc8 │ │ │ │ - ldrsheq lr, [fp], #-172 @ 0xffffff54 @ │ │ │ │ - strdeq r7, [r6], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq r1, pc, r8, asr #9 │ │ │ │ - strheq lr, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq lr, fp, ip, asr #21 │ │ │ │ + rsbeq r7, r6, ip, asr #13 │ │ │ │ + @ instruction: 0x006f1498 │ │ │ │ + rsbeq lr, r7, ip, lsl #5 │ │ │ │ addeq r7, r5, r8, lsl #10 │ │ │ │ strdeq r7, [r5], r4 │ │ │ │ - rsbeq r0, r8, ip, asr #15 │ │ │ │ + @ instruction: 0x0068079c │ │ │ │ addeq r7, r5, ip, lsl #9 │ │ │ │ │ │ │ │ 0036fe68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -302743,45 +302743,45 @@ │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #655360 @ 0xa0000 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 70e428 │ │ │ │ + bl 70e3f8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70de30 │ │ │ │ + bl 70de00 │ │ │ │ cmp r9, #0 │ │ │ │ bne 36ffb8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ beq 36ff74 │ │ │ │ ldr r0, [pc, #236] @ 37000c │ │ │ │ add r5, r4, #2256 @ 0x8d0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7028a8 │ │ │ │ + bl 702878 │ │ │ │ ldr r2, [pc, #208] @ 370010 │ │ │ │ ldr r3, [pc, #192] @ 370004 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 36fffc │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #168] @ 370014 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 7029a8 │ │ │ │ + b 702978 │ │ │ │ ldr r2, [pc, #156] @ 370018 │ │ │ │ ldr r3, [pc, #132] @ 370004 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -302800,31 +302800,31 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7028a8 │ │ │ │ + bl 702878 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70293c │ │ │ │ + bl 70290c │ │ │ │ mov r2, #944 @ 0x3b0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ - bl 7029a8 │ │ │ │ + bl 702978 │ │ │ │ b 36ff0c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ umullseq sl, r3, r0, ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ - rsbeq r0, r8, r4, lsr #13 │ │ │ │ + rsbeq r0, r8, r4, ror r6 │ │ │ │ @ instruction: 0x0093abdc │ │ │ │ andeq r0, r0, lr, asr #3 │ │ │ │ addseq sl, r3, r0, lsr #23 │ │ │ │ - rsbeq r8, r8, r8, lsl #2 │ │ │ │ + ldrdeq r8, [r8], #-8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #188] @ 3700f4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -302877,15 +302877,15 @@ │ │ │ │ adceq ip, r1, r0, lsl pc │ │ │ │ addseq sl, r3, r4, asr #21 │ │ │ │ ldrdeq ip, [r1], r0 @ │ │ │ │ muleq r0, r8, sl │ │ │ │ andeq r3, r0, r0, ror fp │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ adceq ip, r1, ip, ror #28 │ │ │ │ - b 99e2a8 │ │ │ │ + b 99e278 │ │ │ │ │ │ │ │ 00370114 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -303013,17 +303013,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 370318 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ ldrdeq ip, [r1], ip @ │ │ │ │ - ldrsbeq lr, [fp], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r0, r8, r4, lsr #6 │ │ │ │ - rsbeq r0, r8, ip, lsr r3 │ │ │ │ + rsbseq lr, fp, r4, lsr #13 │ │ │ │ + strdeq r0, [r8], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r0, r8, ip, lsl #6 │ │ │ │ │ │ │ │ 0037031c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #164] @ 3703d8 │ │ │ │ @@ -303066,17 +303066,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ adceq ip, r1, r4, lsl ip │ │ │ │ - rsbseq lr, fp, ip, lsl #12 │ │ │ │ - rsbeq r0, r8, ip, asr r2 │ │ │ │ - @ instruction: 0x00680290 │ │ │ │ + ldrsbeq lr, [fp], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r0, r8, ip, lsr #4 │ │ │ │ + rsbeq r0, r8, r0, ror #4 │ │ │ │ │ │ │ │ 003703e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #100] @ 370464 │ │ │ │ @@ -303131,15 +303131,15 @@ │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #216] @ 37059c │ │ │ │ mov r7, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754324 │ │ │ │ + bl 7542f4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [pc, #192] @ 3705a0 │ │ │ │ moveq r6, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ movne r6, #3 │ │ │ │ @@ -303184,18 +303184,18 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2e8c30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2e8c30 │ │ │ │ - ldrdeq ip, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ - @ instruction: 0x00680194 │ │ │ │ - rsbeq r0, r8, r8, asr r1 │ │ │ │ - rsbeq r0, r8, r0, lsr #2 │ │ │ │ + rsbeq ip, r7, r8, lsr #7 │ │ │ │ + rsbeq r0, r8, r4, ror #2 │ │ │ │ + rsbeq r0, r8, r8, lsr #2 │ │ │ │ + strdeq r0, [r8], #-0 @ │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r6, r0, #65536 @ 0x10000 │ │ │ │ ldr r3, [r6, #2716] @ 0xa9c │ │ │ │ tst r3, #65536 @ 0x10000 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @@ -303269,15 +303269,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #4] @ 3706f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ ldrdeq r6, [r5], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r5, r0, #69632 @ 0x11000 │ │ │ │ ldr r3, [r5, #364] @ 0x16c │ │ │ │ @@ -303364,15 +303364,15 @@ │ │ │ │ asr fp, fp, #3 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 36c684 │ │ │ │ mul r1, fp, r8 │ │ │ │ bic r0, r7, #-134217728 @ 0xf8000000 │ │ │ │ - bl 9d4b70 │ │ │ │ + bl 9d4b40 │ │ │ │ subs r4, r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 37095c │ │ │ │ mov r2, #9 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 36afb8 │ │ │ │ @@ -303411,15 +303411,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 37089c │ │ │ │ ldr r0, [pc, #120] @ 370998 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ mov fp, #15 │ │ │ │ str fp, [sp, #4] │ │ │ │ b 3707bc │ │ │ │ mov fp, #8 │ │ │ │ str fp, [sp, #4] │ │ │ │ b 3707bc │ │ │ │ mov fp, #16 │ │ │ │ @@ -303430,24 +303430,24 @@ │ │ │ │ b 3707bc │ │ │ │ mov r2, #8 │ │ │ │ mov r0, sl │ │ │ │ mov r1, #0 │ │ │ │ bl 36afb8 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d4984 │ │ │ │ + bl 9d4954 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 36c684 │ │ │ │ b 37087c │ │ │ │ @ instruction: 0x0093a3fc │ │ │ │ bicseq r0, pc, r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq pc, r7, r0, ror sp @ │ │ │ │ + rsbeq pc, r7, r0, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3024] @ 0xbd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #332] @ 370b04 │ │ │ │ sub sp, sp, #1040 @ 0x410 │ │ │ │ @@ -303619,35 +303619,35 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #188] @ 370d30 │ │ │ │ ldr r1, [pc, #188] @ 370d34 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [pc, #156] @ 370d38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74dcc4 │ │ │ │ + bl 74dc94 │ │ │ │ ldr r1, [pc, #140] @ 370d3c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #5 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r5, #67] @ 0x43 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #112] @ 370d40 │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ mov r3, #768 @ 0x300 │ │ │ │ @@ -303666,58 +303666,58 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq lr, fp, r4, asr #7 │ │ │ │ - rsbeq r6, r6, r0, asr r8 │ │ │ │ - rsbseq r3, r0, r0, ror sp │ │ │ │ - rsbeq r3, r7, ip, lsr r0 │ │ │ │ - rsbeq ip, r6, r0, ror #8 │ │ │ │ + @ instruction: 0x007be394 │ │ │ │ + rsbeq r6, r6, r0, lsr #16 │ │ │ │ + rsbseq r3, r0, r0, asr #26 │ │ │ │ + rsbeq r3, r7, ip │ │ │ │ + rsbeq ip, r6, r0, lsr r4 │ │ │ │ andeq r0, r0, r0, lsl r6 │ │ │ │ @ instruction: 0x009165d8 │ │ │ │ - strheq pc, [r7], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq pc, r7, ip, lsl #19 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ subpl r1, r6, r2 │ │ │ │ ldr r2, [pc, #12] @ 370d64 │ │ │ │ ldr r1, [pc, #12] @ 370d68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 759bb0 │ │ │ │ - rsbeq pc, r7, ip, asr r9 @ │ │ │ │ - rsbeq lr, r7, r4, ror #25 │ │ │ │ + b 759b80 │ │ │ │ + rsbeq pc, r7, ip, lsr #18 │ │ │ │ + strheq lr, [r7], #-196 @ 0xffffff3c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 370dc8 │ │ │ │ ldr r2, [pc, #68] @ 370dcc │ │ │ │ ldr r1, [pc, #68] @ 370dd0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ ldr r0, [r4, #4072] @ 0xfe8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2a1f44 │ │ │ │ - rsbseq lr, fp, ip, lsl #5 │ │ │ │ - rsbeq pc, r7, r4, asr #18 │ │ │ │ - rsbeq pc, r7, r8, asr r9 @ │ │ │ │ + rsbseq lr, fp, ip, asr r2 │ │ │ │ + rsbeq pc, r7, r4, lsl r9 @ │ │ │ │ + rsbeq pc, r7, r8, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #1080] @ 371224 │ │ │ │ ldr lr, [pc, #1080] @ 371228 │ │ │ │ ldr ip, [pc, #1080] @ 37122c │ │ │ │ @@ -303733,15 +303733,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r8, [pc, #1020] @ 371238 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r0, #65536 @ 0x10000 │ │ │ │ ldr r9, [r7, #3992] @ 0xf98 │ │ │ │ mov r4, r0 │ │ │ │ cmp r9, #0 │ │ │ │ beq 3711ec │ │ │ │ @@ -303756,15 +303756,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 24a4fc │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r2, [pc, #960] @ 371244 │ │ │ │ beq 371214 │ │ │ │ ldr r0, [pc, #956] @ 371248 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998450 │ │ │ │ + bl 998420 │ │ │ │ add r2, r7, #3984 @ 0xf90 │ │ │ │ ldr r3, [pc, #944] @ 37124c │ │ │ │ ldr r1, [pc, #932] @ 371244 │ │ │ │ ldrh r2, [r2, #12] │ │ │ │ cmp r2, r3 │ │ │ │ cmpne r2, r1 │ │ │ │ movne r3, #1 │ │ │ │ @@ -303824,15 +303824,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r9, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ bl 2a1b98 │ │ │ │ str r0, [r4, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r7, #4000] @ 0xfa0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -303851,87 +303851,87 @@ │ │ │ │ add fp, r7, #60 @ 0x3c │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str fp, [sp] │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #608] @ 371274 │ │ │ │ add sl, r4, #68608 @ 0x10c00 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 376230 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sl, #976 @ 0x3d0 │ │ │ │ bl 379730 │ │ │ │ ldr r0, [pc, #580] @ 371278 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 74d294 │ │ │ │ + bl 74d264 │ │ │ │ ldr r2, [pc, #572] @ 37127c │ │ │ │ ldr r1, [pc, #572] @ 371280 │ │ │ │ add ip, r7, #68 @ 0x44 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ add r7, r7, #80 @ 0x50 │ │ │ │ str r0, [sp, #28] │ │ │ │ bl 3762ec │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r9 │ │ │ │ str fp, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #508] @ 371284 │ │ │ │ mov r2, r9 │ │ │ │ str r7, [sp] │ │ │ │ ldr r3, [pc, #500] @ 371288 │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, r4, #69632 @ 0x11000 │ │ │ │ add r7, r7, #152 @ 0x98 │ │ │ │ mov r9, #0 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #472] @ 37128c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ mov r8, #16384 @ 0x4000 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 74d728 │ │ │ │ + bl 74d6f8 │ │ │ │ ldr r2, [pc, #444] @ 371290 │ │ │ │ ldr r3, [pc, #444] @ 371294 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r3, r4 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ ldr r2, [pc, #408] @ 371298 │ │ │ │ add fp, sl, #1008 @ 0x3f0 │ │ │ │ mov r0, #256 @ 0x100 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 707bd4 │ │ │ │ + bl 707ba4 │ │ │ │ mov r2, #8 │ │ │ │ add r3, r6, r2 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ bl 43fd7c │ │ │ │ mov r2, #1 │ │ │ │ mov r3, fp │ │ │ │ @@ -303949,36 +303949,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ strb r3, [lr, #61] @ 0x3d │ │ │ │ mov r2, r3 │ │ │ │ add r0, sl, #944 @ 0x3b0 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r1, ip} │ │ │ │ - bl 9b0dec │ │ │ │ + bl 9b0dbc │ │ │ │ b 370f00 │ │ │ │ ldr r3, [r4, #1924] @ 0x784 │ │ │ │ cmp r3, #15 │ │ │ │ bhi 370ee4 │ │ │ │ ldr r0, [pc, #244] @ 3712a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998450 │ │ │ │ + bl 998420 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #1924] @ 0x784 │ │ │ │ b 370ee4 │ │ │ │ ldr r3, [pc, #224] @ 3712a4 │ │ │ │ ldr ip, [pc, #224] @ 3712a8 │ │ │ │ ldr r1, [pc, #224] @ 3712ac │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #976 @ 0x3d0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 370f00 │ │ │ │ add r3, r7, #3984 @ 0xf90 │ │ │ │ ldrh r2, [r3, #12] │ │ │ │ ldr r1, [pc, #72] @ 371244 │ │ │ │ ldr r3, [pc, #76] @ 37124c │ │ │ │ cmp r2, r3 │ │ │ │ cmpne r2, r1 │ │ │ │ @@ -303986,68 +303986,68 @@ │ │ │ │ moveq r3, #0 │ │ │ │ b 370eb0 │ │ │ │ ldr r2, [pc, #52] @ 37124c │ │ │ │ add r3, r7, #3984 @ 0xf90 │ │ │ │ strh r2, [r3, #12] │ │ │ │ b 370eb8 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - rsbseq lr, fp, r4, lsr #4 │ │ │ │ + ldrsheq lr, [fp], #-20 @ 0xffffffec @ │ │ │ │ addseq r9, r3, r4, lsr #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq pc, r7, r4, asr #17 │ │ │ │ - ldrdeq pc, [r7], #-136 @ 0xffffff78 @ │ │ │ │ - addseq r9, r3, r4, ror #25 │ │ │ │ - rsbeq pc, r7, r0, lsr #17 │ │ │ │ @ instruction: 0x0067f894 │ │ │ │ + rsbeq pc, r7, r8, lsr #17 │ │ │ │ + addseq r9, r3, r4, ror #25 │ │ │ │ + rsbeq pc, r7, r0, ror r8 @ │ │ │ │ + rsbeq pc, r7, r4, ror #16 │ │ │ │ andeq r5, r0, r9, asr r1 │ │ │ │ - rsbeq pc, r7, r4, lsl #17 │ │ │ │ + rsbeq pc, r7, r4, asr r8 @ │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ addseq r9, r3, r4, lsl ip │ │ │ │ - @ instruction: 0x007be094 │ │ │ │ - rsbeq r6, r6, r0, lsr #10 │ │ │ │ - rsbseq r3, r0, r0, asr #20 │ │ │ │ + rsbseq lr, fp, r4, rrx │ │ │ │ + strdeq r6, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq r3, r0, r0, lsl sl │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ @ instruction: 0xfffff5d4 │ │ │ │ - rsbseq lr, fp, r4, lsr r0 │ │ │ │ - rsbeq r6, r6, r0, asr #9 │ │ │ │ - ldrsbeq r3, [r0], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq pc, r7, r8, lsr #15 │ │ │ │ - rsbeq sp, r7, r0, lsl #21 │ │ │ │ - rsbeq sp, r7, r0, ror sl │ │ │ │ - rsbeq sp, r7, r0, lsl #21 │ │ │ │ - rsbeq r7, r8, r4, lsr r0 │ │ │ │ + rsbseq lr, fp, r4 │ │ │ │ + @ instruction: 0x00666490 │ │ │ │ + rsbseq r3, r0, r4, lsr #19 │ │ │ │ + rsbeq pc, r7, r8, ror r7 @ │ │ │ │ + rsbeq sp, r7, r0, asr sl │ │ │ │ + rsbeq sp, r7, r0, asr #20 │ │ │ │ + rsbeq sp, r7, r0, asr sl │ │ │ │ + rsbeq r7, r8, r4 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ addeq r6, r5, ip, ror #7 │ │ │ │ - strdeq pc, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ - strheq pc, [r7], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq pc, r7, r0, asr #13 │ │ │ │ + rsbeq pc, r7, r4, lsl #13 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rsbeq pc, r7, ip, ror #11 │ │ │ │ - rsbseq sp, fp, r8, asr #28 │ │ │ │ - rsbeq pc, r7, ip, lsl #11 │ │ │ │ - rsbeq pc, r7, r0, ror r5 @ │ │ │ │ + strheq pc, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq sp, fp, r8, lsl lr │ │ │ │ + rsbeq pc, r7, ip, asr r5 @ │ │ │ │ + rsbeq pc, r7, r0, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 371350 │ │ │ │ ldr r2, [pc, #136] @ 371354 │ │ │ │ ldr r1, [pc, #136] @ 371358 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ add r3, r4, #69632 @ 0x11000 │ │ │ │ ldr r2, [r3, #360] @ 0x168 │ │ │ │ ldr r3, [r3, #356] @ 0x164 │ │ │ │ mov r0, r4 │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ @@ -304061,30 +304061,30 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sp, fp, r8, asr #26 │ │ │ │ - strdeq pc, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq pc, r7, r8, lsl r4 @ │ │ │ │ + rsbseq sp, fp, r8, lsl sp │ │ │ │ + rsbeq pc, r7, r8, asr #7 │ │ │ │ + rsbeq pc, r7, r8, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ ldr r2, [pc, #60] @ 3713bc │ │ │ │ adds r2, r0, r2 │ │ │ │ add r0, r4, #68608 @ 0x10c00 │ │ │ │ adc r3, r1, #0 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 9b12e0 │ │ │ │ + bl 9b12b0 │ │ │ │ add r2, r4, #69632 @ 0x11000 │ │ │ │ ldr r3, [r2, #360] @ 0x168 │ │ │ │ ldr r1, [r2, #356] @ 0x164 │ │ │ │ orr r3, r3, #1 │ │ │ │ tst r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r2, #360] @ 0x168 │ │ │ │ @@ -304174,28 +304174,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2812] @ 372044 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3715bc │ │ │ │ ldr r3, [pc, #2800] @ 372048 │ │ │ │ mov r6, #0 │ │ │ │ cmp r5, r6 │ │ │ │ cmpeq r4, r3 │ │ │ │ beq 371dc0 │ │ │ │ cmp r3, r4 │ │ │ │ @@ -304397,15 +304397,15 @@ │ │ │ │ ldr r3, [pc, #1984] @ 37203c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 371494 │ │ │ │ ldr r0, [pc, #2028] @ 37207c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 371494 │ │ │ │ add r0, r0, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #376] @ 0x178 │ │ │ │ subs r2, r4, #96 @ 0x60 │ │ │ │ b 3717f4 │ │ │ │ add r0, r0, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #368] @ 0x170 │ │ │ │ @@ -304616,15 +304616,15 @@ │ │ │ │ b 37149c │ │ │ │ add r0, r7, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #388] @ 0x184 │ │ │ │ mov r6, #0 │ │ │ │ b 37149c │ │ │ │ add r0, r7, #69632 @ 0x11000 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ - bl 707f44 │ │ │ │ + bl 707f14 │ │ │ │ lsr r7, r0, #1 │ │ │ │ orr r7, r7, r1, lsl #31 │ │ │ │ lsr r6, r1, #1 │ │ │ │ b 37149c │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, #24 │ │ │ │ @@ -304844,15 +304844,15 @@ │ │ │ │ ldr r0, [pc, #296] @ 3720a0 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3715bc │ │ │ │ lsl r2, r1, #3 │ │ │ │ cmp r2, #0 │ │ │ │ mvn r0, r3, lsl #3 │ │ │ │ movle r1, #0 │ │ │ │ movgt r1, #1 │ │ │ │ ands r1, r1, r0, lsr #31 │ │ │ │ @@ -304885,46 +304885,46 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq r9, r3, r4, lsr r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r9, r3, r4, lsr #14 │ │ │ │ - @ instruction: 0x007bd59c │ │ │ │ + rsbseq sp, fp, ip, ror #10 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, ip, asr #20 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r7, r0, asr #5 │ │ │ │ + @ instruction: 0x0067f290 │ │ │ │ andeq r1, r0, ip, ror r4 │ │ │ │ andeq r1, r0, r8, ror #13 │ │ │ │ addseq r9, r3, r8, asr r5 │ │ │ │ andeq r1, r0, r0, lsr #8 │ │ │ │ andeq r1, r0, r3, lsl #8 │ │ │ │ @ instruction: 0xffffebfc │ │ │ │ - rsbseq sp, fp, sl, lsr #8 │ │ │ │ - rsbseq sp, fp, ip, lsr #8 │ │ │ │ + ldrsheq sp, [fp], #-58 @ 0xffffffc6 @ │ │ │ │ + ldrsheq sp, [fp], #-60 @ 0xffffffc4 @ │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r1, r0, ip, lsr #11 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ - rsbseq sp, fp, ip, asr #8 │ │ │ │ + rsbseq sp, fp, ip, lsl r4 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - rsbeq lr, r7, r0, asr pc │ │ │ │ + rsbeq lr, r7, r0, lsr #30 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r1, r0, ip, ror #8 │ │ │ │ - @ instruction: 0x007bcf98 │ │ │ │ + rsbseq ip, fp, r8, ror #30 │ │ │ │ andsne r0, r0, r0 │ │ │ │ andeq r0, r0, r9, asr #7 │ │ │ │ - rsbseq ip, fp, sl, asr lr │ │ │ │ - @ instruction: 0x007bd198 │ │ │ │ - rsbeq r6, r7, r8, lsr #1 │ │ │ │ - strheq lr, [r7], #-136 @ 0xffffff78 @ │ │ │ │ - rsbseq sp, fp, r8 │ │ │ │ - rsbeq r5, r7, r4, ror sp │ │ │ │ - rsbeq r5, r7, r8, lsl #27 │ │ │ │ + rsbseq ip, fp, sl, lsr #28 │ │ │ │ + rsbseq sp, fp, r8, ror #2 │ │ │ │ + rsbeq r6, r7, r8, ror r0 │ │ │ │ + rsbeq lr, r7, r8, lsl #17 │ │ │ │ + ldrsbeq ip, [fp], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r5, r7, r4, asr #26 │ │ │ │ + rsbeq r5, r7, r8, asr sp │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #4040] @ 373098 │ │ │ │ @@ -305861,27 +305861,27 @@ │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 373148 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 372188 │ │ │ │ sub r4, r4, #5888 @ 0x1700 │ │ │ │ orrs r4, r4, r5 │ │ │ │ bne 37212c │ │ │ │ add r3, r6, #68608 @ 0x10c00 │ │ │ │ add r3, r3, #912 @ 0x390 │ │ │ │ ldrh r2, [r3, #12] │ │ │ │ @@ -305922,15 +305922,15 @@ │ │ │ │ beq 372340 │ │ │ │ b 372798 │ │ │ │ add r6, r6, #69632 @ 0x11000 │ │ │ │ str r7, [r6, #388] @ 0x184 │ │ │ │ b 37212c │ │ │ │ add r0, r6, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ ldr r2, [pc, #228] @ 373154 │ │ │ │ ldr r3, [pc, #40] @ 37309c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -305943,22 +305943,22 @@ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r8, r3, ip, lsl sl │ │ │ │ addseq r8, r3, r8, ror #19 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r1, r0, ip, ror r4 │ │ │ │ andeq r1, r0, r8, ror #13 │ │ │ │ @ instruction: 0xffffea78 │ │ │ │ - rsbseq ip, fp, lr, asr #21 │ │ │ │ + @ instruction: 0x007bca9e │ │ │ │ andeq r1, r0, r3, lsl #8 │ │ │ │ @ instruction: 0xffffebfc │ │ │ │ - ldrsbeq ip, [fp], #-168 @ 0xffffff58 @ │ │ │ │ - rsbseq ip, fp, sl, ror fp │ │ │ │ - rsbseq ip, fp, lr, lsl ip │ │ │ │ + rsbseq ip, fp, r8, lsr #21 │ │ │ │ + rsbseq ip, fp, sl, asr #22 │ │ │ │ + rsbseq ip, fp, lr, ror #23 │ │ │ │ addseq r8, r3, r4, lsl #16 │ │ │ │ - ldrsbeq ip, [fp], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq ip, fp, r4, lsr #23 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r9, asr #7 │ │ │ │ addseq r8, r3, r4, ror #13 │ │ │ │ addseq r8, r3, r8, asr #12 │ │ │ │ addseq r8, r3, r8, lsl r4 │ │ │ │ addseq r8, r3, r4, lsr #7 │ │ │ │ addseq r8, r3, r0, asr r3 │ │ │ │ @@ -305979,33 +305979,33 @@ │ │ │ │ addseq r7, r3, ip, lsr #29 │ │ │ │ andeq r0, r3, r0, lsl #30 │ │ │ │ @ instruction: 0xf800000f │ │ │ │ addseq r7, r3, r8, ror #27 │ │ │ │ addseq r7, r3, r0, asr #25 │ │ │ │ muleq r0, r4, r1 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sp, r7, r0, asr #17 │ │ │ │ + @ instruction: 0x0067d890 │ │ │ │ andeq r5, r0, r9, asr r1 │ │ │ │ @ instruction: 0x00937af8 │ │ │ │ addseq r7, r3, ip, lsr #21 │ │ │ │ mvnseq pc, #224, 30 @ 0x380 │ │ │ │ @ instruction: 0x009376f8 │ │ │ │ - strheq sp, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq sp, r7, r0, lsl #7 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ addseq r7, r3, r0, lsl #12 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ addseq r7, r3, r4, ror #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq sp, r7, r0, ror #3 │ │ │ │ - rsbseq fp, fp, r4, lsl #18 │ │ │ │ - rsbseq fp, fp, r8, lsl #17 │ │ │ │ - @ instruction: 0x00674798 │ │ │ │ - rsbseq fp, fp, r0, ror #16 │ │ │ │ - rsbeq r4, r7, ip, asr #11 │ │ │ │ - rsbeq r4, r7, r0, ror #11 │ │ │ │ + strheq sp, [r7], #-16 @ │ │ │ │ + ldrsbeq fp, [fp], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq fp, fp, r8, asr r8 │ │ │ │ + rsbeq r4, r7, r8, ror #14 │ │ │ │ + rsbseq fp, fp, r0, lsr r8 │ │ │ │ + @ instruction: 0x0067459c │ │ │ │ + strheq r4, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ ldr r2, [pc, #-72] @ 373158 │ │ │ │ lsr r3, r7, #21 │ │ │ │ and r2, r2, r7, lsl #5 │ │ │ │ lsl r3, r3, #22 │ │ │ │ lsr r7, r7, #31 │ │ │ │ add r6, r6, #69632 @ 0x11000 │ │ │ │ @@ -306214,15 +306214,15 @@ │ │ │ │ ldr r0, [pc, #-896] @ 373160 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, sl │ │ │ │ str r7, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 372188 │ │ │ │ add r6, r6, #1744 @ 0x6d0 │ │ │ │ lsr r2, r7, #16 │ │ │ │ ldr r1, [pc, #-936] @ 373164 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ mov r0, r6 │ │ │ │ bl 36d070 │ │ │ │ @@ -306338,15 +306338,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 372798 │ │ │ │ ldr r0, [pc, #-1380] @ 373178 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ ldr r3, [r6, #1920] @ 0x780 │ │ │ │ bic r1, r1, #-2147483648 @ 0x80000000 │ │ │ │ sub r3, r3, sl │ │ │ │ cmp r3, r1 │ │ │ │ bcc 37212c │ │ │ │ ldr r3, [pc, #-1416] @ 37317c │ │ │ │ ldr r2, [r6, #1748] @ 0x6d4 │ │ │ │ @@ -306486,15 +306486,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 37417c │ │ │ │ ldr r0, [pc, #2204] @ 3741c0 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ ldr r3, [pc, #2176] @ 3741b8 │ │ │ │ ldr r4, [r8, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 3739e4 │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 373e20 │ │ │ │ @@ -306534,15 +306534,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 37417c │ │ │ │ ldr r0, [pc, #2028] @ 3741cc │ │ │ │ add r0, pc, r0 │ │ │ │ b 373924 │ │ │ │ ldr r0, [pc, #2020] @ 3741d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4] │ │ │ │ b 373944 │ │ │ │ ldr sl, [r4, #1480] @ 0x5c8 │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ add sl, sl, r6 │ │ │ │ mla sl, r9, sl, r7 │ │ │ │ add sl, fp, sl │ │ │ │ @@ -306575,15 +306575,15 @@ │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [pc, #1880] @ 3741d8 │ │ │ │ lsr r1, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ ldr r3, [pc, #1820] @ 3741b8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ b 373944 │ │ │ │ cmp sl, #0 │ │ │ │ bne 373a3c │ │ │ │ ldrb r8, [r5, #3181] @ 0xc6d │ │ │ │ @@ -306950,15 +306950,15 @@ │ │ │ │ mla r2, r6, r8, r7 │ │ │ │ mul r3, r9, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 70cf28 │ │ │ │ + bl 70cef8 │ │ │ │ b 373bd0 │ │ │ │ ldr sl, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r4, #1464] @ 0x5b8 │ │ │ │ ldr r0, [sl] │ │ │ │ add r8, r2, r3 │ │ │ │ bl 2486f0 │ │ │ │ mov r9, r0 │ │ │ │ @@ -306968,15 +306968,15 @@ │ │ │ │ mla r2, r6, r9, r8 │ │ │ │ mul r3, sl, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 70cf28 │ │ │ │ + bl 70cef8 │ │ │ │ b 373df8 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ @@ -307031,41 +307031,41 @@ │ │ │ │ add r3, r3, #20 │ │ │ │ mov r0, r7 │ │ │ │ str r7, [sp] │ │ │ │ bl 248828 │ │ │ │ addseq r7, r3, r8, lsr r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, r3, ip, ror #5 │ │ │ │ - rsbseq fp, fp, ip, lsr r8 │ │ │ │ + rsbseq fp, fp, ip, lsl #16 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ addseq r7, r3, ip, lsl r2 │ │ │ │ - rsbeq sp, r7, ip, lsl r0 │ │ │ │ + rsbeq ip, r7, ip, ror #31 │ │ │ │ addseq r7, r3, r8, asr #3 │ │ │ │ addseq r7, r3, r0, ror #2 │ │ │ │ - rsbeq ip, r7, ip, asr #30 │ │ │ │ - rsbeq ip, r7, r4, lsl pc │ │ │ │ + rsbeq ip, r7, ip, lsl pc │ │ │ │ + rsbeq ip, r7, r4, ror #29 │ │ │ │ addseq r7, r3, r4, asr #1 │ │ │ │ - strdeq ip, [r7], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq ip, r7, r4, asr #29 │ │ │ │ @ instruction: 0x00936cf4 │ │ │ │ - ldrdeq ip, [r7], #-160 @ 0xffffff60 @ │ │ │ │ - addseq r6, r3, ip, ror ip │ │ │ │ rsbeq ip, r7, r0, lsr #21 │ │ │ │ - rsbseq sl, fp, r0, lsl pc │ │ │ │ - @ instruction: 0x00673d9c │ │ │ │ + addseq r6, r3, ip, ror ip │ │ │ │ + rsbeq ip, r7, r0, ror sl │ │ │ │ + rsbseq sl, fp, r0, ror #29 │ │ │ │ + rsbeq r3, r7, ip, ror #26 │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ │ │ │ │ 003741f8 : │ │ │ │ ldr r0, [pc, #4] @ 374204 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - rsbseq sl, r0, r0, lsl ip │ │ │ │ + rsbseq sl, r0, r0, ror #23 │ │ │ │ ldr r0, [pc, #4] @ 374214 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq r3, r5, r8, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 37427c │ │ │ │ ldr r3, [pc, #76] @ 374280 │ │ │ │ @@ -307086,16 +307086,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ addseq r6, r3, ip, ror #17 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbseq sl, fp, ip, ror #28 │ │ │ │ - rsbeq ip, r7, r4, asr #14 │ │ │ │ + rsbseq sl, fp, ip, lsr lr │ │ │ │ + rsbeq ip, r7, r4, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 3742f4 │ │ │ │ ldr r2, [pc, #80] @ 3742f8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -307116,16 +307116,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ addseq r6, r3, r8, ror r8 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - ldrsheq sl, [fp], #-220 @ 0xffffff24 @ │ │ │ │ - strdeq ip, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq sl, fp, ip, asr #27 │ │ │ │ + rsbeq ip, r7, r0, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 37436c │ │ │ │ ldr r2, [pc, #80] @ 374370 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -307146,16 +307146,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ addseq r6, r3, r0, lsl #16 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbseq sl, fp, r4, lsl #27 │ │ │ │ - rsbeq ip, r7, r8, ror r6 │ │ │ │ + rsbseq sl, fp, r4, asr sp │ │ │ │ + rsbeq ip, r7, r8, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 3743e4 │ │ │ │ ldr r2, [pc, #80] @ 3743e8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -307176,16 +307176,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ addseq r6, r3, r8, lsl #15 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbseq sl, fp, ip, lsl #26 │ │ │ │ - rsbeq ip, r7, r0, lsl #12 │ │ │ │ + ldrsbeq sl, [fp], #-204 @ 0xffffff34 @ │ │ │ │ + ldrdeq ip, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #280] @ 374524 │ │ │ │ ldr r9, [pc, #280] @ 374528 │ │ │ │ ldr sl, [pc, #280] @ 37452c │ │ │ │ @@ -307196,39 +307196,39 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r6, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r1, sl │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #232] @ 374530 │ │ │ │ ldr r1, [pc, #232] @ 374534 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r7, #92 @ 0x5c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ bl 3a5374 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, r0 │ │ │ │ bl 3a4ef8 │ │ │ │ subs fp, r0, #0 │ │ │ │ beq 3744c0 │ │ │ │ ldr ip, [pc, #176] @ 374538 │ │ │ │ add r3, r7, #104 @ 0x68 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -307241,33 +307241,33 @@ │ │ │ │ add r5, r4, #116 @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7028a8 │ │ │ │ + bl 702878 │ │ │ │ mov r0, r4 │ │ │ │ bl 3a5680 │ │ │ │ ldr r2, [r4, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7029a8 │ │ │ │ + bl 702978 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, fp │ │ │ │ add r0, r4, #108 @ 0x6c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 24a694 │ │ │ │ - rsbseq sl, fp, r8, lsr #25 │ │ │ │ - strheq ip, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ - strheq ip, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq pc, r6, r8, ror #31 │ │ │ │ - rsbeq pc, r6, ip, lsl #31 │ │ │ │ - rsbeq ip, r7, ip, asr r5 │ │ │ │ + rsbseq sl, fp, r8, ror ip │ │ │ │ + rsbeq ip, r7, r0, lsl #11 │ │ │ │ + rsbeq ip, r7, ip, lsl #11 │ │ │ │ + strheq pc, [r6], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq pc, r6, ip, asr pc @ │ │ │ │ + rsbeq ip, r7, ip, lsr #10 │ │ │ │ addeq r3, r5, ip, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 3745e4 │ │ │ │ ldr r2, [pc, #140] @ 3745e8 │ │ │ │ @@ -307275,48 +307275,48 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #108] @ 3745f0 │ │ │ │ ldr ip, [pc, #108] @ 3745f4 │ │ │ │ ldr r1, [pc, #108] @ 3745f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #68] @ 3745fc │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sl, fp, ip, asr fp │ │ │ │ - rsbeq r2, r6, ip, lsr pc │ │ │ │ - rsbseq r0, r0, ip, asr r4 │ │ │ │ + rsbseq sl, fp, ip, lsr #22 │ │ │ │ + rsbeq r2, r6, ip, lsl #30 │ │ │ │ + rsbseq r0, r0, ip, lsr #8 │ │ │ │ umulleq r2, r5, ip, pc @ │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ addseq r2, r1, r4, ror #27 │ │ │ │ - rsbeq ip, r7, r0, asr r4 │ │ │ │ + rsbeq ip, r7, r0, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r2, #66 @ 0x42 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [pc, #80] @ 374670 │ │ │ │ @@ -307339,16 +307339,16 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @ instruction: 0x009364fc │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbseq sl, fp, r0, lsl #21 │ │ │ │ - rsbeq ip, r7, r4, asr r3 │ │ │ │ + rsbseq sl, fp, r0, asr sl │ │ │ │ + rsbeq ip, r7, r4, lsr #6 │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r1, [r0, #116] @ 0x74 │ │ │ │ add r4, r0, #124 @ 0x7c │ │ │ │ lsr r2, r2, r1 │ │ │ │ rsb ip, r1, #32 │ │ │ │ orr r2, r2, r3, lsl ip │ │ │ │ sub ip, r1, #32 │ │ │ │ @@ -307451,15 +307451,15 @@ │ │ │ │ strb r3, [ip, #120] @ 0x78 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 37483c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ @ instruction: 0x00852dbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r0, #584] @ 0x248 │ │ │ │ mov r4, r0 │ │ │ │ @@ -307486,15 +307486,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [r4, #576] @ 0x240 │ │ │ │ - bl 9aba38 │ │ │ │ + bl 9aba08 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #580] @ 0x244 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -307627,30 +307627,30 @@ │ │ │ │ ldr r1, [pc, #68] @ 374b28 │ │ │ │ ldr r0, [pc, #68] @ 374b2c │ │ │ │ mov r2, lr │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, ip │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ ldr r1, [pc, #44] @ 374b30 │ │ │ │ ldr r2, [pc, #44] @ 374b34 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r1] │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #1 │ │ │ │ b 24a9f4 <__fprintf_chk@plt> │ │ │ │ - ldrsbeq sl, [fp], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq sl, fp, r8, lsr #15 │ │ │ │ umullseq r6, r3, r0, r1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbseq sl, fp, r8, ror r6 │ │ │ │ - rsbeq fp, r7, r4, lsr pc │ │ │ │ + rsbseq sl, fp, r8, asr #12 │ │ │ │ + rsbeq fp, r7, r4, lsl #30 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq fp, r7, ip, lsr pc │ │ │ │ + rsbeq fp, r7, ip, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #452] @ 374d14 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -307658,27 +307658,27 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #436] @ 374d18 │ │ │ │ ldr r1, [pc, #436] @ 374d1c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #416] @ 374d20 │ │ │ │ ldr r1, [pc, #416] @ 374d24 │ │ │ │ add r4, r4, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ str r4, [sp] │ │ │ │ ldr r7, [pc, #396] @ 374d28 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r3, #8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [r0, #116] @ 0x74 │ │ │ │ add r8, r0, #240 @ 0xf0 │ │ │ │ lsl r3, r3, r2 │ │ │ │ ldr r2, [pc, #360] @ 374d2c │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -307686,21 +307686,21 @@ │ │ │ │ asr r3, r3, #31 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, r7, #52 @ 0x34 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r0, r5 │ │ │ │ bl 3a5680 │ │ │ │ ldr r2, [r4, #104] @ 0x68 │ │ │ │ str r8, [sp] │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ ldr r3, [pc, #296] @ 374d30 │ │ │ │ ldrh r2, [r4, #108] @ 0x6c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, r4, #588 @ 0x24c │ │ │ │ add r3, r7, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ @@ -307731,58 +307731,58 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r2, #220 @ 0xdc │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r0, r5 │ │ │ │ bl 3a5680 │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ ldr r2, [r4, #104] @ 0x68 │ │ │ │ str r7, [sp] │ │ │ │ add r2, r2, r6, lsl r3 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ ldr r1, [pc, #124] @ 374d40 │ │ │ │ ldr r2, [pc, #124] @ 374d44 │ │ │ │ ldr r0, [pc, #124] @ 374d48 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r4, #144] @ 0x90 │ │ │ │ str r1, [r4, #172] @ 0xac │ │ │ │ str r1, [r4, #200] @ 0xc8 │ │ │ │ str r1, [r4, #228] @ 0xe4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9acf38 │ │ │ │ + bl 9acf08 │ │ │ │ str r0, [r4, #576] @ 0x240 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq sl, fp, r0, lsl r6 │ │ │ │ - rsbeq pc, r6, ip, asr #17 │ │ │ │ - rsbeq pc, r6, ip, ror #16 │ │ │ │ - ldrdeq fp, [r7], #-232 @ 0xffffff18 @ │ │ │ │ - strdeq fp, [r7], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq sl, fp, r0, ror #11 │ │ │ │ + @ instruction: 0x0066f89c │ │ │ │ + rsbeq pc, r6, ip, lsr r8 @ │ │ │ │ + rsbeq fp, r7, r8, lsr #29 │ │ │ │ + rsbeq fp, r7, r0, asr #29 │ │ │ │ addeq r2, r5, r8, asr sl │ │ │ │ - strheq fp, [r7], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq fp, r7, r4, lsl #29 │ │ │ │ - rsbeq fp, r7, r0, ror #28 │ │ │ │ + rsbeq fp, r7, ip, lsl #29 │ │ │ │ + rsbeq fp, r7, r4, asr lr │ │ │ │ + rsbeq fp, r7, r0, lsr lr │ │ │ │ addeq r2, r5, r0, ror r9 │ │ │ │ - rsbeq fp, r7, r8, lsr #28 │ │ │ │ + strdeq fp, [r7], #-216 @ 0xffffff28 @ │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldrdeq fp, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq fp, r7, r4, lsr #27 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #276] @ 374e78 │ │ │ │ ldr r0, [pc, #276] @ 374e7c │ │ │ │ @@ -307836,39 +307836,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r6, r3 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r6} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 374e98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 374d9c │ │ │ │ ldr r0, [pc, #48] @ 374e9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 374d9c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00935db8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umullseq r5, r3, r8, sp │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r5, r3, r8, ror sp │ │ │ │ andeq r1, r0, r0, ror r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq fp, r7, r8, ror #24 │ │ │ │ - strheq fp, [r7], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq fp, r7, r8, lsr ip │ │ │ │ + rsbeq fp, r7, ip, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #272] @ 374fc8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -307876,42 +307876,42 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #256] @ 374fcc │ │ │ │ ldr r1, [pc, #256] @ 374fd0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #236] @ 374fd4 │ │ │ │ ldr r1, [pc, #236] @ 374fd8 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #204] @ 374fdc │ │ │ │ ldr r1, [pc, #204] @ 374fe0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74dcc4 │ │ │ │ + bl 74dc94 │ │ │ │ ldr r3, [pc, #180] @ 374fe4 │ │ │ │ ldr r1, [pc, #180] @ 374fe8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #268 @ 0x10c │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r3, [pc, #152] @ 374fec │ │ │ │ ldr r2, [pc, #152] @ 374ff0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #144] @ 374ff4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -307935,19 +307935,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sl, fp, r8, lsr #5 │ │ │ │ - ldrdeq r2, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ - strdeq pc, [pc], #-168 @ │ │ │ │ - rsbeq pc, r6, r4, asr #10 │ │ │ │ - rsbeq pc, r6, r4, asr r5 @ │ │ │ │ + rsbseq sl, fp, r8, ror r2 │ │ │ │ + rsbeq r2, r6, ip, lsr #11 │ │ │ │ + rsbeq pc, pc, r8, asr #21 │ │ │ │ + rsbeq pc, r6, r4, lsl r5 @ │ │ │ │ + rsbeq pc, r6, r4, lsr #10 │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ addeq r2, r5, r0, asr #13 │ │ │ │ @ instruction: 0x009124d8 │ │ │ │ muleq r0, ip, r7 │ │ │ │ andeq r0, r0, r0, asr r3 │ │ │ │ andeq r0, r0, r4, asr #10 │ │ │ │ @@ -307993,18 +307993,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq sl, fp, r0, asr #2 │ │ │ │ + rsbseq sl, fp, r0, lsl r1 │ │ │ │ @ instruction: 0x00935adc │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq fp, r7, r4, lsl #22 │ │ │ │ + ldrdeq fp, [r7], #-164 @ 0xffffff5c @ │ │ │ │ ldr r2, [pc, #136] @ 375150 │ │ │ │ and r3, r1, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, r3, lsl #2 │ │ │ │ ldr r2, [r2, #72] @ 0x48 │ │ │ │ ldr r3, [pc, #120] @ 375154 │ │ │ │ cmn r2, #1 │ │ │ │ @@ -308033,18 +308033,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x007ba098 │ │ │ │ + rsbseq sl, fp, r8, rrx │ │ │ │ addseq r5, r3, r0, asr #20 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq fp, r7, ip, ror sl │ │ │ │ + rsbeq fp, r7, ip, asr #20 │ │ │ │ ldr r2, [pc, #136] @ 3751f0 │ │ │ │ and r3, r1, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, r3, lsl #2 │ │ │ │ ldr r2, [r2, #72] @ 0x48 │ │ │ │ ldr r3, [pc, #120] @ 3751f4 │ │ │ │ cmn r2, #1 │ │ │ │ @@ -308073,18 +308073,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsheq r9, [fp], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r9, fp, r8, asr #31 │ │ │ │ addseq r5, r3, r0, lsr #19 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - ldrdeq fp, [r7], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq fp, r7, ip, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 3752a8 │ │ │ │ and r3, r1, #7 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -308119,18 +308119,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r9, fp, r8, asr #30 │ │ │ │ + rsbseq r9, fp, r8, lsl pc │ │ │ │ addseq r5, r3, r4, ror #17 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq fp, r7, ip, lsl #18 │ │ │ │ + ldrdeq fp, [r7], #-140 @ 0xffffff74 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 37532c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #88] @ 375330 │ │ │ │ @@ -308138,63 +308138,63 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ and r1, r4, #3 │ │ │ │ rsb r1, r1, r1, lsl #3 │ │ │ │ add r0, r0, r1, lsl #2 │ │ │ │ ldrb r0, [r0, #136] @ 0x88 │ │ │ │ lsr r0, r0, #4 │ │ │ │ and r0, r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r9, fp, r8, lsl #29 │ │ │ │ - rsbeq fp, r7, r8, ror r7 │ │ │ │ - @ instruction: 0x0067b790 │ │ │ │ + rsbseq r9, fp, r8, asr lr │ │ │ │ + rsbeq fp, r7, r8, asr #14 │ │ │ │ + rsbeq fp, r7, r0, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 3753ac │ │ │ │ ldr r2, [pc, #92] @ 3753b0 │ │ │ │ ldr r1, [pc, #92] @ 3753b4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #9 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldrb r3, [r0, #580] @ 0x244 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3753a0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9ac964 │ │ │ │ - rsbseq r9, fp, ip, lsl #28 │ │ │ │ - strdeq fp, [r7], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq fp, r7, r0, lsl r7 │ │ │ │ + b 9ac934 │ │ │ │ + ldrsbeq r9, [fp], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq fp, r7, r8, asr #13 │ │ │ │ + rsbeq fp, r7, r0, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #100] @ 375434 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -308204,31 +308204,31 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #9 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ and r1, r4, #3 │ │ │ │ rsb r1, r1, r1, lsl #3 │ │ │ │ add r0, r0, r1, lsl #2 │ │ │ │ str r6, [r0, #144] @ 0x90 │ │ │ │ str r5, [r0, #148] @ 0x94 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r9, fp, r4, lsl #27 │ │ │ │ - rsbeq fp, r7, r4, lsl #13 │ │ │ │ - rsbeq fp, r7, r0, ror r6 │ │ │ │ + rsbseq r9, fp, r4, asr sp │ │ │ │ + rsbeq fp, r7, r4, asr r6 │ │ │ │ + rsbeq fp, r7, r0, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3754a4 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 3754a8 │ │ │ │ @@ -308236,27 +308236,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ and r4, r4, #3 │ │ │ │ mov r1, #1 │ │ │ │ add r4, r4, #4 │ │ │ │ ldrb r2, [r0, #120] @ 0x78 │ │ │ │ orr r2, r2, r1, lsl r4 │ │ │ │ strb r2, [r0, #120] @ 0x78 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 374840 │ │ │ │ - rsbseq r9, fp, r0, lsl #26 │ │ │ │ - strdeq fp, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq fp, r7, r8, lsl #12 │ │ │ │ + ldrsbeq r9, [fp], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq fp, r7, r0, asr #11 │ │ │ │ + ldrdeq fp, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 375514 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 375518 │ │ │ │ @@ -308264,42 +308264,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ and r4, r4, #3 │ │ │ │ mov r1, #1 │ │ │ │ add r4, r4, #4 │ │ │ │ ldrb r2, [r0, #120] @ 0x78 │ │ │ │ bic r2, r2, r1, lsl r4 │ │ │ │ strb r2, [r0, #120] @ 0x78 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 374840 │ │ │ │ - @ instruction: 0x007b9c90 │ │ │ │ - rsbeq fp, r7, r0, lsl #11 │ │ │ │ - @ instruction: 0x0067b598 │ │ │ │ + rsbseq r9, fp, r0, ror #24 │ │ │ │ + rsbeq fp, r7, r0, asr r5 │ │ │ │ + rsbeq fp, r7, r8, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #108] @ 3755a4 │ │ │ │ ldr r2, [pc, #108] @ 3755a8 │ │ │ │ ldr r1, [pc, #108] @ 3755ac │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, #5 │ │ │ │ mov r1, #1 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ str r1, [sp, #8] │ │ │ │ lsl r2, r2, r3 │ │ │ │ @@ -308310,17 +308310,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r9, fp, r4, lsr #24 │ │ │ │ - rsbeq fp, r7, r0, lsl r5 │ │ │ │ - rsbeq fp, r7, r8, lsr #10 │ │ │ │ + ldrsheq r9, [fp], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq fp, r7, r0, ror #9 │ │ │ │ + strdeq fp, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [pc, #288] @ 3756ec │ │ │ │ mov r4, r1 │ │ │ │ @@ -308331,15 +308331,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #9 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ and r1, r4, #3 │ │ │ │ rsb r1, r1, r1, lsl #3 │ │ │ │ add r0, r0, r1, lsl #2 │ │ │ │ ldrb r3, [r0, #136] @ 0x88 │ │ │ │ tst r3, #12 │ │ │ │ beq 37568c │ │ │ │ tst r3, #32 │ │ │ │ @@ -308359,15 +308359,15 @@ │ │ │ │ subs r0, r0, r7 │ │ │ │ sbc r1, r1, r3 │ │ │ │ mov r3, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 719f60 │ │ │ │ + bl 719f30 │ │ │ │ cmp r6, #0 │ │ │ │ ble 37568c │ │ │ │ add r3, r5, r6 │ │ │ │ sub r2, r5, #1 │ │ │ │ ldrb r1, [r3, #-1]! │ │ │ │ strb r1, [r2, #1]! │ │ │ │ cmp r5, r3 │ │ │ │ @@ -308383,26 +308383,26 @@ │ │ │ │ adds r0, r0, r7 │ │ │ │ adc r1, r1, r3 │ │ │ │ mov r3, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 719f60 │ │ │ │ + bl 719f30 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r9, fp, r8, lsl #23 │ │ │ │ - @ instruction: 0x0067b494 │ │ │ │ - rsbeq fp, r7, r0, ror r4 │ │ │ │ + rsbseq r9, fp, r8, asr fp │ │ │ │ + rsbeq fp, r7, r4, ror #8 │ │ │ │ + rsbeq fp, r7, r0, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [pc, #288] @ 375834 │ │ │ │ mov r5, r1 │ │ │ │ @@ -308413,15 +308413,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #9 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ and r1, r5, #3 │ │ │ │ rsb r1, r1, r1, lsl #3 │ │ │ │ add r0, r0, r1, lsl #2 │ │ │ │ ldrb r3, [r0, #136] @ 0x88 │ │ │ │ tst r3, #12 │ │ │ │ beq 3757dc │ │ │ │ ands r2, r3, #32 │ │ │ │ @@ -308441,15 +308441,15 @@ │ │ │ │ subs r0, r0, r7 │ │ │ │ sbc r1, r1, r3 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ str ip, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 719f60 │ │ │ │ + bl 719f30 │ │ │ │ asr r1, r6, #1 │ │ │ │ cmp r1, #0 │ │ │ │ ble 3757dc │ │ │ │ add r3, r4, r6 │ │ │ │ sub r1, r3, r1 │ │ │ │ sub r4, r4, #1 │ │ │ │ ldrb r2, [r3, #-1]! │ │ │ │ @@ -308465,26 +308465,26 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ adds r0, r0, r7 │ │ │ │ str r2, [sp, #8] │ │ │ │ adc r1, r1, r3 │ │ │ │ mov r2, r4 │ │ │ │ stm sp, {r6, ip} │ │ │ │ - bl 719f60 │ │ │ │ + bl 719f30 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r9, fp, r0, asr #20 │ │ │ │ - rsbeq fp, r7, ip, asr #6 │ │ │ │ - rsbeq fp, r7, r8, lsr #6 │ │ │ │ + rsbseq r9, fp, r0, lsl sl │ │ │ │ + rsbeq fp, r7, ip, lsl r3 │ │ │ │ + strdeq fp, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ │ │ │ │ 00375840 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr fp, [pc, #660] @ 375aec │ │ │ │ @@ -308504,91 +308504,91 @@ │ │ │ │ ldr r9, [pc, #616] @ 375af8 │ │ │ │ add sl, pc, sl │ │ │ │ mov r1, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757ec4 │ │ │ │ + bl 757e94 │ │ │ │ ldr r3, [pc, #588] @ 375afc │ │ │ │ ldr r2, [pc, #588] @ 375b00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #104 @ 0x68 │ │ │ │ ldr r3, [pc, #580] @ 375b04 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r8, [sp] │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r6, r0 │ │ │ │ - bl 74b854 │ │ │ │ + bl 74b824 │ │ │ │ ldr r3, [pc, #528] @ 375b08 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 74b854 │ │ │ │ + bl 74b824 │ │ │ │ cmp r7, #0 │ │ │ │ beq 375a4c │ │ │ │ ldr r1, [pc, #496] @ 375b0c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1152 @ 0x480 │ │ │ │ - bl 74b854 │ │ │ │ + bl 74b824 │ │ │ │ ldr r1, [pc, #480] @ 375b10 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 74b854 │ │ │ │ + bl 74b824 │ │ │ │ ldr r3, [pc, #464] @ 375b14 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, r5 │ │ │ │ ldr r6, [r2, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r6 │ │ │ │ bl 3a5370 │ │ │ │ mov r0, fp │ │ │ │ bl 3a5200 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 757ec4 │ │ │ │ + bl 757e94 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ mov r1, r9 │ │ │ │ mov sl, r0 │ │ │ │ - bl 74b854 │ │ │ │ + bl 74b824 │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, sl │ │ │ │ - bl 74b854 │ │ │ │ + bl 74b824 │ │ │ │ ldr r2, [pc, #356] @ 375b18 │ │ │ │ ldr r1, [pc, #356] @ 375b1c │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b854 │ │ │ │ + bl 74b824 │ │ │ │ ldr r1, [pc, #344] @ 375b20 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ ldr r9, [pc, #332] @ 375b24 │ │ │ │ - bl 74b854 │ │ │ │ + bl 74b824 │ │ │ │ ldr r8, [pc, #328] @ 375b28 │ │ │ │ mov r2, r6 │ │ │ │ ldr r6, [pc, #324] @ 375b2c │ │ │ │ add r9, pc, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r8, pc, r8 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -308596,119 +308596,119 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 3a5370 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [pc, #288] @ 375b30 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [pc, #264] @ 375b30 │ │ │ │ str r9, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3a4e2c │ │ │ │ ldr r1, [pc, #224] @ 375b34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mvn r2, #0 │ │ │ │ - bl 74b854 │ │ │ │ + bl 74b824 │ │ │ │ ldr r1, [pc, #208] @ 375b38 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b854 │ │ │ │ + bl 74b824 │ │ │ │ ldr r3, [pc, #152] @ 375b14 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, r5 │ │ │ │ ldr r6, [r2, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r6 │ │ │ │ bl 3a5370 │ │ │ │ mov r0, fp │ │ │ │ bl 3a5200 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 757ec4 │ │ │ │ + bl 757e94 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ mov r1, r9 │ │ │ │ mov sl, r0 │ │ │ │ - bl 74b854 │ │ │ │ + bl 74b824 │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, sl │ │ │ │ - bl 74b854 │ │ │ │ + bl 74b824 │ │ │ │ mvn r2, #0 │ │ │ │ b 3759b0 │ │ │ │ - rsbeq fp, r7, r0, lsr #4 │ │ │ │ + strdeq fp, [r7], #-16 @ │ │ │ │ @ instruction: 0x009352bc │ │ │ │ - rsbeq fp, r7, r0, lsr r3 │ │ │ │ - ldrheq r3, [r0], #-168 @ 0xffffff58 @ │ │ │ │ - ldrheq r9, [fp], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r1, r6, ip, ror #23 │ │ │ │ - rsbeq pc, pc, ip, lsl #2 │ │ │ │ - rsbeq fp, r7, ip, asr #5 │ │ │ │ - strheq fp, [r7], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq fp, r7, ip, lsr #5 │ │ │ │ + rsbeq fp, r7, r0, lsl #6 │ │ │ │ + rsbseq r3, r0, r8, lsl #21 │ │ │ │ + rsbseq r9, fp, r0, lsl #17 │ │ │ │ + strheq r1, [r6], #-188 @ 0xffffff44 @ │ │ │ │ + ldrdeq pc, [pc], #-12 @ │ │ │ │ + @ instruction: 0x0067b29c │ │ │ │ + rsbeq fp, r7, r4, lsl #5 │ │ │ │ + rsbeq fp, r7, ip, ror r2 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ andeq r0, r0, r8, lsl #9 │ │ │ │ - rsbeq fp, r7, r8, lsl r2 │ │ │ │ - rsbeq fp, r7, r4, lsl r2 │ │ │ │ - rsbseq r9, fp, ip, ror r7 │ │ │ │ - strdeq fp, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq lr, r6, r8, asr sl │ │ │ │ + rsbeq fp, r7, r8, ror #3 │ │ │ │ + rsbeq fp, r7, r4, ror #3 │ │ │ │ + rsbseq r9, fp, ip, asr #14 │ │ │ │ + rsbeq fp, r7, r8, asr #3 │ │ │ │ + rsbeq lr, r6, r8, lsr #20 │ │ │ │ muleq r0, r1, r2 │ │ │ │ - rsbeq fp, r7, ip, ror r1 │ │ │ │ - rsbeq fp, r7, r0, ror r1 │ │ │ │ + rsbeq fp, r7, ip, asr #2 │ │ │ │ + rsbeq fp, r7, r0, asr #2 │ │ │ │ ldr r0, [pc, #8] @ 375b4c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753cf0 │ │ │ │ + b 753cc0 │ │ │ │ addeq r1, r5, r0, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 375bac │ │ │ │ ldr r2, [pc, #68] @ 375bb0 │ │ │ │ ldr r1, [pc, #68] @ 375bb4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #40] @ 375bb8 │ │ │ │ ldr r1, [pc, #40] @ 375bbc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74dcc4 │ │ │ │ - @ instruction: 0x007b969c │ │ │ │ - rsbeq r1, r6, r4, lsr r9 │ │ │ │ - rsbeq lr, pc, r4, asr lr @ │ │ │ │ + b 74dc94 │ │ │ │ + rsbseq r9, fp, ip, ror #12 │ │ │ │ + rsbeq r1, r6, r4, lsl #18 │ │ │ │ + rsbeq lr, pc, r4, lsr #28 │ │ │ │ ldrdeq r1, [r5], r4 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #244] @ 375ccc │ │ │ │ @@ -308718,49 +308718,49 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 375cd0 │ │ │ │ ldr r1, [pc, #228] @ 375cd4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r8, [pc, #208] @ 375cd8 │ │ │ │ ldr r2, [pc, #208] @ 375cdc │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #168] @ 375ce0 │ │ │ │ ldr r1, [pc, #168] @ 375ce4 │ │ │ │ add r4, r4, #40 @ 0x28 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #136] @ 375ce8 │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp] │ │ │ │ add r6, r5, #752 @ 0x2f0 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 338e94 │ │ │ │ add r1, r5, #920 @ 0x398 │ │ │ │ mov r0, r4 │ │ │ │ bl 338d94 │ │ │ │ ldr r1, [pc, #68] @ 375cec │ │ │ │ @@ -308770,21 +308770,21 @@ │ │ │ │ bl 3241c0 │ │ │ │ mov r2, #32 │ │ │ │ add r1, r5, #924 @ 0x39c │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 324370 │ │ │ │ - rsbseq r9, fp, r4, lsr r6 │ │ │ │ - strheq r1, [r6], #-140 @ 0xffffff74 @ │ │ │ │ - ldrdeq lr, [pc], #-216 @ │ │ │ │ - rsbeq fp, r7, r4, lsr #32 │ │ │ │ - rsbeq fp, r7, r8 │ │ │ │ - rsbeq r2, r7, ip, asr #7 │ │ │ │ - rsbeq r2, r7, r0, ror #7 │ │ │ │ + rsbseq r9, fp, r4, lsl #12 │ │ │ │ + rsbeq r1, r6, ip, lsl #17 │ │ │ │ + rsbeq lr, pc, r8, lsr #27 │ │ │ │ + strdeq sl, [r7], #-244 @ 0xffffff0c @ │ │ │ │ + ldrdeq sl, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + @ instruction: 0x0067239c │ │ │ │ + strheq r2, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ strdeq r1, [r5], r8 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mov r3, #-2147483648 @ 0x80000000 │ │ │ │ lsr r3, r3, r1 │ │ │ │ ldr ip, [r0, #1052] @ 0x41c │ │ │ │ tst r3, ip │ │ │ │ mov ip, #0 │ │ │ │ @@ -308804,15 +308804,15 @@ │ │ │ │ orr r2, r2, r3 │ │ │ │ str r2, [r0, #1064] @ 0x428 │ │ │ │ ldr r3, [r0, #1068] @ 0x42c │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ cmp r1, #0 │ │ │ │ beq 375d38 │ │ │ │ tst ip, r3 │ │ │ │ orrne r2, r2, r3 │ │ │ │ strne r2, [r0, #1064] @ 0x428 │ │ │ │ b 375d40 │ │ │ │ ldr r1, [sp] │ │ │ │ @@ -308841,30 +308841,30 @@ │ │ │ │ b 375d8c │ │ │ │ ldr r0, [r0, #1060] @ 0x424 │ │ │ │ b 375d8c │ │ │ │ ldr r0, [r0, #1056] @ 0x420 │ │ │ │ b 375d8c │ │ │ │ ldr r0, [r0, #1052] @ 0x41c │ │ │ │ b 375d8c │ │ │ │ - rsbseq r9, fp, r0, asr #8 │ │ │ │ + rsbseq r9, fp, r0, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 375e64 │ │ │ │ ldr r2, [pc, #96] @ 375e68 │ │ │ │ ldr r1, [pc, #96] @ 375e6c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #1052] @ 0x41c │ │ │ │ str r3, [r0, #1056] @ 0x420 │ │ │ │ str r3, [r0, #1060] @ 0x424 │ │ │ │ str r3, [r0, #1064] @ 0x428 │ │ │ │ str r3, [r0, #1068] @ 0x42c │ │ │ │ str r3, [r0, #1072] @ 0x430 │ │ │ │ @@ -308872,17 +308872,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r9, fp, r4, lsl #8 │ │ │ │ - rsbeq sl, r7, r4, lsl #28 │ │ │ │ - rsbeq sl, r7, r4, lsl lr │ │ │ │ + ldrsbeq r9, [fp], #-52 @ 0xffffffcc @ │ │ │ │ + ldrdeq sl, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq sl, r7, r4, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ cmp r1, #4 │ │ │ │ @@ -308895,15 +308895,15 @@ │ │ │ │ ldr r3, [r5, #1064] @ 0x428 │ │ │ │ ldr r2, [r5, #1068] @ 0x42c │ │ │ │ tst r3, r2 │ │ │ │ ldr r0, [r5, #920] @ 0x398 │ │ │ │ movne r1, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ moveq r1, #0 │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ ldr r3, [pc, #204] @ 375f98 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #20 │ │ │ │ bhi 375ea4 │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @@ -308935,29 +308935,29 @@ │ │ │ │ ldr r2, [r5, #1052] @ 0x41c │ │ │ │ tst r3, r2 │ │ │ │ beq 375f2c │ │ │ │ tst r6, r3 │ │ │ │ ldr r0, [r9, r4, lsl #2] │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ b 375f2c │ │ │ │ ldr r3, [r0, #1064] @ 0x428 │ │ │ │ ldr r2, [r0, #1068] @ 0x42c │ │ │ │ str r6, [r0, #1056] @ 0x420 │ │ │ │ b 375eac │ │ │ │ ldr r3, [r0, #1064] @ 0x428 │ │ │ │ ldr r2, [r0, #1068] @ 0x42c │ │ │ │ str r6, [r0, #1052] @ 0x41c │ │ │ │ b 375eac │ │ │ │ ldr r3, [r5, #1064] @ 0x428 │ │ │ │ ldr r2, [r5, #1068] @ 0x42c │ │ │ │ str r6, [r5, #1060] @ 0x424 │ │ │ │ b 375eac │ │ │ │ - rsbseq r9, fp, sp, lsr #6 │ │ │ │ + ldrsheq r9, [fp], #-45 @ 0xffffffd3 @ │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ mvn r2, #0 │ │ │ │ cmp r3, #0 │ │ │ │ strb r2, [r0, #80] @ 0x50 │ │ │ │ beq 375fc8 │ │ │ │ ldrb r2, [r0, #81] @ 0x51 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -308979,24 +308979,24 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ - bl 74d7e8 │ │ │ │ + bl 754344 │ │ │ │ + bl 74d7b8 │ │ │ │ ldr r2, [pc, #132] @ 3760a4 │ │ │ │ ldr r1, [pc, #132] @ 3760a8 │ │ │ │ add r4, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldrb r2, [r5, #96] @ 0x60 │ │ │ │ ldrb r3, [r0, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r2, r3 │ │ │ │ bne 376078 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #12 │ │ │ │ @@ -309013,30 +309013,30 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r9, fp, ip, asr #4 │ │ │ │ - rsbeq r1, r6, ip, lsr #9 │ │ │ │ - rsbeq lr, pc, ip, asr #19 │ │ │ │ - @ instruction: 0x00678a94 │ │ │ │ - rsbeq sl, r7, ip, lsl ip │ │ │ │ + rsbseq r9, fp, ip, lsl r2 │ │ │ │ + rsbeq r1, r6, ip, ror r4 │ │ │ │ + @ instruction: 0x006fe99c │ │ │ │ + rsbeq r8, r7, r4, ror #20 │ │ │ │ + rsbeq sl, r7, ip, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3760d8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq r1, r5, ip, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #172] @ 3761a0 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -309045,54 +309045,54 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 3761a4 │ │ │ │ ldr r1, [pc, #156] @ 3761a8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #136] @ 3761ac │ │ │ │ ldr r1, [pc, #136] @ 3761b0 │ │ │ │ add r5, r5, #32 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr ip, [pc, #100] @ 3761b4 │ │ │ │ ldr r1, [pc, #100] @ 3761b8 │ │ │ │ add ip, pc, ip │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str ip, [r4, #88] @ 0x58 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r3, [pc, #64] @ 3761bc │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r9, fp, r0, asr r1 │ │ │ │ - rsbeq r1, r6, r0, lsr #7 │ │ │ │ - strheq lr, [pc], #-140 @ │ │ │ │ - rsbeq r8, r7, ip, lsl #19 │ │ │ │ - rsbeq r8, r7, r0, lsr #19 │ │ │ │ - strdeq sl, [r7], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq r9, fp, r0, lsr #2 │ │ │ │ + rsbeq r1, r6, r0, ror r3 │ │ │ │ + rsbeq lr, pc, ip, lsl #17 │ │ │ │ + rsbeq r8, r7, ip, asr r9 │ │ │ │ + rsbeq r8, r7, r0, ror r9 │ │ │ │ + rsbeq sl, r7, r8, asr #21 │ │ │ │ addseq r1, r1, r4, lsl r8 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -309127,24 +309127,24 @@ │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 3762dc │ │ │ │ sub sp, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 749e84 │ │ │ │ + bl 749e54 │ │ │ │ ldr ip, [pc, #124] @ 3762e0 │ │ │ │ ldr r2, [pc, #124] @ 3762e4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #8 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #96] @ 3762e8 │ │ │ │ mvn r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, #0 │ │ │ │ @@ -309160,17 +309160,17 @@ │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq sl, r7, r0, lsl #20 │ │ │ │ - rsbseq r8, fp, r0, ror #31 │ │ │ │ - rsbeq r8, r7, r4, asr #16 │ │ │ │ + ldrdeq sl, [r7], #-144 @ 0xffffff70 @ │ │ │ │ + ldrheq r8, [fp], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r8, r7, r4, lsl r8 │ │ │ │ addeq r1, r5, r4, ror r5 │ │ │ │ │ │ │ │ 003762ec : │ │ │ │ strb r1, [r0, #96] @ 0x60 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -309208,23 +309208,23 @@ │ │ │ │ ldr r8, [pc, #180] @ 376424 │ │ │ │ mov r3, #23 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ add ip, sl, #60 @ 0x3c │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r6 │ │ │ │ ldr r8, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ blx r8 │ │ │ │ eor r0, r0, #1 │ │ │ │ @@ -309246,17 +309246,17 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r8, fp, ip, ror #29 │ │ │ │ - rsbeq r8, r7, r8, asr r7 │ │ │ │ - rsbeq r8, r7, r0, ror #14 │ │ │ │ + ldrheq r8, [fp], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r8, r7, r8, lsr #14 │ │ │ │ + rsbeq r8, r7, r0, lsr r7 │ │ │ │ │ │ │ │ 00376428 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -309307,15 +309307,15 @@ │ │ │ │ addeq r3, r4, #72 @ 0x48 │ │ │ │ streq r3, [r4, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 248b1c │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9aba40 │ │ │ │ + b 9aba10 │ │ │ │ │ │ │ │ 00376504 : │ │ │ │ ldr r2, [r0, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r2, #0 │ │ │ │ @@ -309340,15 +309340,15 @@ │ │ │ │ addeq r3, r4, #72 @ 0x48 │ │ │ │ streq r3, [r4, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 248b1c │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9aba40 │ │ │ │ + b 9aba10 │ │ │ │ │ │ │ │ 00376580 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #484] @ 37677c │ │ │ │ @@ -309373,20 +309373,20 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r7, #60 @ 0x3c │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr sl, [r5] │ │ │ │ mov r4, r5 │ │ │ │ mov r0, sl │ │ │ │ ldr r5, [r5, #4] │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 376640 │ │ │ │ ldr r2, [pc, #364] @ 376794 │ │ │ │ ldr r2, [fp, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ @@ -309448,51 +309448,51 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [pc, #120] @ 3767a8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3767ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ b 376634 │ │ │ │ ldr r1, [pc, #76] @ 3767b0 │ │ │ │ ldr r0, [pc, #76] @ 3767b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ b 376634 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r3, r4, lsl #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, r3, ip, ror #10 │ │ │ │ - rsbseq r8, fp, r0, ror ip │ │ │ │ - rsbeq r8, r7, r0, ror #9 │ │ │ │ - strdeq r8, [r7], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq r8, fp, r0, asr #24 │ │ │ │ + strheq r8, [r7], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r8, r7, r4, asr #9 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ umullseq r4, r3, r0, r4 │ │ │ │ andeq r1, r0, r8, ror #3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r0, r5, r0, lsl #14 │ │ │ │ - rsbeq sl, r7, r4, lsl #10 │ │ │ │ - rsbseq r0, r5, ip, asr #13 │ │ │ │ - rsbeq sl, r7, r0, lsl r5 │ │ │ │ + ldrsbeq r0, [r5], #-96 @ 0xffffffa0 @ │ │ │ │ + ldrdeq sl, [r7], #-68 @ 0xffffffbc @ │ │ │ │ + @ instruction: 0x0075069c │ │ │ │ + rsbeq sl, r7, r0, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #568] @ 376a0c │ │ │ │ ldr r3, [pc, #568] @ 376a10 │ │ │ │ @@ -309539,20 +309539,20 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 3769a8 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 376960 │ │ │ │ ldr r6, [r4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37687c │ │ │ │ ldr r2, [pc, #364] @ 376a2c │ │ │ │ ldr r2, [fp, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ @@ -309578,25 +309578,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #232] @ 376a3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ b 376858 │ │ │ │ mov r5, r4 │ │ │ │ ldr r2, [pc, #212] @ 376a40 │ │ │ │ ldr r3, [pc, #160] @ 376a10 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -309630,33 +309630,33 @@ │ │ │ │ movne r6, #1 │ │ │ │ bne 376818 │ │ │ │ mov r5, #1 │ │ │ │ b 376964 │ │ │ │ ldr r0, [pc, #76] @ 376a44 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ b 376858 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r3, r4, asr #6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, r3, r4, lsl r3 │ │ │ │ - rsbeq sl, r7, r8, ror #8 │ │ │ │ - rsbseq sp, r6, r4, lsl #13 │ │ │ │ - rsbseq r8, fp, ip, lsl #20 │ │ │ │ - rsbeq r8, r7, r4, ror r2 │ │ │ │ - rsbeq r8, r7, r8, lsl #5 │ │ │ │ + rsbeq sl, r7, r8, lsr r4 │ │ │ │ + rsbseq sp, r6, r4, asr r6 │ │ │ │ + ldrsbeq r8, [fp], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r8, r7, r4, asr #4 │ │ │ │ + rsbeq r8, r7, r8, asr r2 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r1, r0, r8, ror #3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sl, r7, r0, lsl #6 │ │ │ │ + ldrdeq sl, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ @ instruction: 0x009341b0 │ │ │ │ - rsbeq sl, r7, r0, lsl #5 │ │ │ │ + rsbeq sl, r7, r0, asr r2 │ │ │ │ │ │ │ │ 00376a48 : │ │ │ │ eor r2, r2, #1 │ │ │ │ b 3767b8 │ │ │ │ │ │ │ │ 00376a50 : │ │ │ │ mov r2, #0 │ │ │ │ @@ -309695,20 +309695,20 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, #0 │ │ │ │ add r8, r8, #60 @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r7, [r4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ mvneq r6, #0 │ │ │ │ beq 376b3c │ │ │ │ ldr r3, [pc, #336] @ 376c5c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ @@ -309765,48 +309765,48 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 376c70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 376b18 │ │ │ │ mov r0, r4 │ │ │ │ b 376b54 │ │ │ │ ldr r0, [pc, #68] @ 376c74 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 376b18 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ umullseq r4, r3, ip, r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, r3, r4, lsl #1 │ │ │ │ - rsbseq r8, fp, ip, lsl #15 │ │ │ │ - strdeq r7, [r7], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r8, r7, r0, lsl r0 │ │ │ │ + rsbseq r8, fp, ip, asr r7 │ │ │ │ + rsbeq r7, r7, ip, asr #31 │ │ │ │ + rsbeq r7, r7, r0, ror #31 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r3, r3, r0, asr #31 │ │ │ │ andeq r5, r0, r8, lsl r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sl, r7, ip, lsl #1 │ │ │ │ - rsbeq sl, r7, r4, lsr #1 │ │ │ │ + rsbeq sl, r7, ip, asr r0 │ │ │ │ + rsbeq sl, r7, r4, ror r0 │ │ │ │ │ │ │ │ 00376c78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ @@ -309817,25 +309817,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #32 │ │ │ │ mov r0, r7 │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr ip, [pc, #340] @ 376e18 │ │ │ │ ldr r2, [pc, #340] @ 376e1c │ │ │ │ ldr r1, [pc, #340] @ 376e20 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r6, [pc, #312] @ 376e24 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 376e04 │ │ │ │ ldr r2, [pc, #296] @ 376e28 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ @@ -309882,48 +309882,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 376e3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ b 376d0c │ │ │ │ ldr r0, [pc, #80] @ 376e40 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ b 376d0c │ │ │ │ mvn r0, #0 │ │ │ │ b 376d1c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r3, r4, lsl #29 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r8, fp, ip, ror r5 │ │ │ │ - rsbeq r7, r7, r4, ror #27 │ │ │ │ - strdeq r7, [r7], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r8, fp, ip, asr #10 │ │ │ │ + strheq r7, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r7, r7, r8, asr #27 │ │ │ │ addseq r3, r3, r4, lsr lr │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x00933df8 │ │ │ │ andeq r2, r0, ip, asr r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r9, r7, r8, lsr #30 │ │ │ │ - rsbeq r9, r7, r0, asr pc │ │ │ │ + strdeq r9, [r7], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r9, r7, r0, lsr #30 │ │ │ │ │ │ │ │ 00376e44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #388] @ 376fe0 │ │ │ │ @@ -309957,25 +309957,25 @@ │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr ip, [pc, #260] @ 376ff0 │ │ │ │ ldr r2, [pc, #260] @ 376ff4 │ │ │ │ ldr r1, [pc, #260] @ 376ff8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq 376e98 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r7, [r2] │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ @@ -310004,44 +310004,44 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 37700c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 376e9c │ │ │ │ ldr r0, [pc, #68] @ 377010 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 376e9c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r3, r0, asr #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r3, r3, r8, lsr #25 │ │ │ │ addseq r3, r3, r8, ror ip │ │ │ │ - rsbseq r8, fp, r4, asr r3 │ │ │ │ - strheq r7, [r7], #-188 @ 0xffffff44 @ │ │ │ │ - ldrdeq r7, [r7], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r8, fp, r4, lsr #6 │ │ │ │ + rsbeq r7, r7, ip, lsl #23 │ │ │ │ + rsbeq r7, r7, r0, lsr #23 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r2, r0, r0, lsl #21 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r9, r7, r0, asr #27 │ │ │ │ - rsbeq r9, r7, r4, ror #27 │ │ │ │ + @ instruction: 0x00679d90 │ │ │ │ + strheq r9, [r7], #-212 @ 0xffffff2c @ │ │ │ │ │ │ │ │ 00377014 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #412] @ 3771c8 │ │ │ │ @@ -310061,20 +310061,20 @@ │ │ │ │ ldr r8, [pc, #372] @ 3771d8 │ │ │ │ ldr r7, [pc, #372] @ 3771dc │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3770c0 │ │ │ │ ldr r2, [pc, #312] @ 3771e0 │ │ │ │ ldr r0, [r4] │ │ │ │ ldr r2, [r9, r2] │ │ │ │ @@ -310121,53 +310121,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [pc, #128] @ 3771f4 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3771f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4] │ │ │ │ b 3770b8 │ │ │ │ ldr r1, [pc, #84] @ 3771fc │ │ │ │ ldr r0, [pc, #84] @ 377200 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4] │ │ │ │ b 3770b8 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00933af0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x00933ad8 │ │ │ │ - rsbseq r8, fp, r0, ror #3 │ │ │ │ - rsbeq r7, r7, r0, asr sl │ │ │ │ - rsbeq r7, r7, r4, ror #20 │ │ │ │ + ldrheq r8, [fp], #-16 @ │ │ │ │ + rsbeq r7, r7, r0, lsr #20 │ │ │ │ + rsbeq r7, r7, r4, lsr sl │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r3, r3, r8, asr #20 │ │ │ │ andeq r1, r0, r8, ror #3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r9, r4, r0, lsl fp │ │ │ │ - rsbeq r9, r7, r4, asr #21 │ │ │ │ - ldrsbeq r9, [r4], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r9, r7, ip, asr #21 │ │ │ │ + rsbseq r9, r4, r0, ror #21 │ │ │ │ + @ instruction: 0x00679a94 │ │ │ │ + rsbseq r9, r4, r4, lsr #21 │ │ │ │ + @ instruction: 0x00679a9c │ │ │ │ │ │ │ │ 00377204 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #328] @ 377364 │ │ │ │ @@ -310196,15 +310196,15 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 377360 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9aba40 │ │ │ │ + b 9aba10 │ │ │ │ ldr r2, [pc, #224] @ 377378 │ │ │ │ ldr r3, [pc, #204] @ 377368 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -310235,147 +310235,147 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 377388 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ b 377260 │ │ │ │ ldr r0, [pc, #56] @ 37738c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ b 377260 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r3, r0, lsl #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r3, r3, r4, ror #17 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009338b4 │ │ │ │ addseq r3, r3, r4, lsl #17 │ │ │ │ @ instruction: 0x00003bb0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x00679a9c │ │ │ │ - rsbeq r9, r7, r0, lsr #21 │ │ │ │ + rsbeq r9, r7, ip, ror #20 │ │ │ │ + rsbeq r9, r7, r0, ror sl │ │ │ │ │ │ │ │ 00377390 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ - bl 74d294 │ │ │ │ + bl 74d264 │ │ │ │ ldr r1, [pc, #84] @ 377408 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74b74c │ │ │ │ + bl 74b71c │ │ │ │ ldr ip, [pc, #68] @ 37740c │ │ │ │ ldr r2, [pc, #68] @ 377410 │ │ │ │ ldr r1, [pc, #68] @ 377414 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x006e4490 │ │ │ │ - rsbseq r7, fp, r8, ror lr │ │ │ │ - rsbeq r7, r7, r4, ror #13 │ │ │ │ - strdeq r7, [r7], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r4, lr, r0, ror #8 │ │ │ │ + rsbseq r7, fp, r8, asr #28 │ │ │ │ + strheq r7, [r7], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r7, r7, r8, asr #13 │ │ │ │ │ │ │ │ 00377418 : │ │ │ │ - b 74d728 │ │ │ │ + b 74d6f8 │ │ │ │ │ │ │ │ 0037741c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r7, r2 │ │ │ │ - bl 74d294 │ │ │ │ + bl 74d264 │ │ │ │ ldr r1, [pc, #124] @ 3774c4 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [pc, #116] @ 3774c8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 74b74c │ │ │ │ + bl 74b71c │ │ │ │ ldr ip, [pc, #104] @ 3774cc │ │ │ │ ldr r2, [pc, #104] @ 3774d0 │ │ │ │ ldr r1, [pc, #104] @ 3774d4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #72] @ 3774d8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 74d728 │ │ │ │ + bl 74d6f8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strdeq r4, [lr], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r4, lr, ip, asr #7 │ │ │ │ addseq r3, r3, ip, asr #13 │ │ │ │ - ldrsbeq r7, [fp], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r7, r7, r4, asr #12 │ │ │ │ - rsbeq r7, r7, r4, asr r6 │ │ │ │ + rsbseq r7, fp, ip, lsr #27 │ │ │ │ + rsbeq r7, r7, r4, lsl r6 │ │ │ │ + rsbeq r7, r7, r4, lsr #12 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ ldr r0, [pc, #4] @ 3774e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq r0, r5, ip, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 377568 │ │ │ │ ldr r2, [pc, #100] @ 37756c │ │ │ │ ldr r1, [pc, #100] @ 377570 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [pc, #72] @ 377574 │ │ │ │ ldr r2, [pc, #72] @ 377578 │ │ │ │ ldr r3, [pc, #72] @ 37757c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #104] @ 0x68 │ │ │ │ @@ -310385,17 +310385,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x007b7d90 │ │ │ │ - rsbeq r7, r7, r8, lsr #11 │ │ │ │ - strheq r7, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r7, fp, r0, ror #26 │ │ │ │ + rsbeq r7, r7, r8, ror r5 │ │ │ │ + rsbeq r7, r7, ip, lsl #11 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -310407,37 +310407,37 @@ │ │ │ │ add r3, r4, #16 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #32 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r8, [pc, #184] @ 377684 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ mov r3, #32 │ │ │ │ add r4, r4, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [r7, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ bne 377614 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ beq 377658 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75816c │ │ │ │ + bl 75813c │ │ │ │ ldr ip, [pc, #100] @ 377688 │ │ │ │ ldr r2, [pc, #100] @ 37768c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r8, ip] │ │ │ │ @@ -310453,20 +310453,20 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r7, fp, r0, lsl #26 │ │ │ │ - rsbeq r9, r7, r8, ror r8 │ │ │ │ - @ instruction: 0x00679894 │ │ │ │ + ldrsbeq r7, [fp], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r9, r7, r8, asr #16 │ │ │ │ + rsbeq r9, r7, r4, ror #16 │ │ │ │ addseq r3, r3, r4, asr r5 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r9, r7, r8, lsr #16 │ │ │ │ + strdeq r9, [r7], #-120 @ 0xffffff88 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #292] @ 3777cc │ │ │ │ ldr r2, [pc, #292] @ 3777d0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -310474,15 +310474,15 @@ │ │ │ │ ldr r1, [pc, #284] @ 3777d4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r6, [pc, #256] @ 3777d8 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ cmp r7, #1 │ │ │ │ bne 377724 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ @@ -310496,15 +310496,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 75816c │ │ │ │ + bl 75813c │ │ │ │ ldr ip, [pc, #172] @ 3777dc │ │ │ │ ldr r2, [pc, #172] @ 3777e0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r6, ip] │ │ │ │ @@ -310518,15 +310518,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 75816c │ │ │ │ + bl 75813c │ │ │ │ ldr r1, [pc, #84] @ 3777dc │ │ │ │ ldr r2, [pc, #88] @ 3777e4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r6, r1] │ │ │ │ mov r1, r7 │ │ │ │ @@ -310538,38 +310538,38 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrsheq r7, [fp], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r9, r7, r4, ror #14 │ │ │ │ - rsbeq r9, r7, r0, lsl #15 │ │ │ │ + rsbseq r7, fp, r4, asr #23 │ │ │ │ + rsbeq r9, r7, r4, lsr r7 │ │ │ │ + rsbeq r9, r7, r0, asr r7 │ │ │ │ addseq r3, r3, r8, asr #8 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r9, r7, r4, ror r7 │ │ │ │ - strdeq r9, [r7], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r9, r7, r4, asr #14 │ │ │ │ + rsbeq r9, r7, r8, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr ip, [pc, #100] @ 377870 │ │ │ │ ldr r2, [pc, #100] @ 377874 │ │ │ │ ldr r1, [pc, #100] @ 377878 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq 377850 │ │ │ │ add r1, r4, #112 @ 0x70 │ │ │ │ mov r0, r4 │ │ │ │ ldrb r2, [r4, #108] @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -310579,17 +310579,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r7, fp, ip, lsl #21 │ │ │ │ - rsbeq r9, r7, r4, lsl #12 │ │ │ │ - rsbeq r9, r7, r0, lsr #12 │ │ │ │ + rsbseq r7, fp, ip, asr sl │ │ │ │ + ldrdeq r9, [r7], #-84 @ 0xffffffac @ │ │ │ │ + strdeq r9, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #620] @ 377b00 │ │ │ │ ldr r2, [pc, #620] @ 377b04 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -310597,15 +310597,15 @@ │ │ │ │ ldr r1, [pc, #612] @ 377b08 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #584] @ 377b0c │ │ │ │ ldr r6, [pc, #584] @ 377b10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #4 │ │ │ │ bhi 3779f8 │ │ │ │ @@ -310613,15 +310613,15 @@ │ │ │ │ add pc, pc, r4, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ beq 377a6c │ │ │ │ cmp r3, #3 │ │ │ │ beq 37797c │ │ │ │ - bl 75816c │ │ │ │ + bl 75813c │ │ │ │ ldr r2, [pc, #528] @ 377b14 │ │ │ │ ldr ip, [pc, #528] @ 377b18 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r6, ip] │ │ │ │ ldr ip, [r5, #104] @ 0x68 │ │ │ │ mov r3, r4 │ │ │ │ @@ -310662,15 +310662,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 377a60 │ │ │ │ cmp r4, #1 │ │ │ │ bne 377a90 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ bne 377a5c │ │ │ │ - bl 75816c │ │ │ │ + bl 75813c │ │ │ │ ldr r1, [pc, #336] @ 377b18 │ │ │ │ ldr r2, [pc, #336] @ 377b1c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r6, r1] │ │ │ │ mov r1, r4 │ │ │ │ @@ -310689,15 +310689,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r4, #1 │ │ │ │ beq 377aa8 │ │ │ │ cmp r4, #2 │ │ │ │ bne 377958 │ │ │ │ - bl 75816c │ │ │ │ + bl 75813c │ │ │ │ ldr ip, [pc, #228] @ 377b18 │ │ │ │ ldr r2, [pc, #232] @ 377b20 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r6, ip] │ │ │ │ @@ -310709,62 +310709,62 @@ │ │ │ │ bl 3777e8 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r5, #104] @ 0x68 │ │ │ │ b 37797c │ │ │ │ mov r3, #3 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ b 37797c │ │ │ │ - bl 75816c │ │ │ │ + bl 75813c │ │ │ │ ldr r2, [pc, #160] @ 377b24 │ │ │ │ ldr ip, [pc, #144] @ 377b18 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ b 37790c │ │ │ │ - bl 75816c │ │ │ │ + bl 75813c │ │ │ │ ldr r2, [pc, #140] @ 377b28 │ │ │ │ ldr ip, [pc, #120] @ 377b18 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ b 37790c │ │ │ │ bl 3777e8 │ │ │ │ b 377958 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr ip, [pc, #112] @ 377b2c │ │ │ │ ldr r2, [pc, #112] @ 377b30 │ │ │ │ ldr r1, [pc, #112] @ 377b34 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 377958 │ │ │ │ sub r1, r4, #2 │ │ │ │ mov r0, r5 │ │ │ │ clz r1, r1 │ │ │ │ lsr r1, r1, #5 │ │ │ │ blx r3 │ │ │ │ b 377958 │ │ │ │ - rsbseq r7, fp, r8, lsl #20 │ │ │ │ - rsbeq r9, r7, r4, ror r5 │ │ │ │ - @ instruction: 0x00679590 │ │ │ │ - ldrsbeq r7, [fp], #-144 @ 0xffffff70 @ │ │ │ │ + ldrsbeq r7, [fp], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r9, r7, r4, asr #10 │ │ │ │ + rsbeq r9, r7, r0, ror #10 │ │ │ │ + rsbseq r7, fp, r0, lsr #19 │ │ │ │ addseq r3, r3, r4, asr r2 │ │ │ │ - strheq r9, [r7], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r9, r7, ip, lsl #13 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r9, r7, r0, asr r5 │ │ │ │ - rsbeq r9, r7, r4, asr r5 │ │ │ │ - rsbeq r9, r7, r4, asr r4 │ │ │ │ - strheq r9, [r7], #-64 @ 0xffffffc0 @ │ │ │ │ - ldrsbeq r7, [fp], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r9, r7, r4, asr r3 │ │ │ │ - rsbeq r9, r7, r0, ror r3 │ │ │ │ + rsbeq r9, r7, r0, lsr #10 │ │ │ │ + rsbeq r9, r7, r4, lsr #10 │ │ │ │ + rsbeq r9, r7, r4, lsr #8 │ │ │ │ + rsbeq r9, r7, r0, lsl #9 │ │ │ │ + rsbseq r7, fp, ip, lsr #15 │ │ │ │ + rsbeq r9, r7, r4, lsr #6 │ │ │ │ + rsbeq r9, r7, r0, asr #6 │ │ │ │ │ │ │ │ 00377b38 : │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -311249,23 +311249,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 378428 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3780b4 │ │ │ │ ldrh r3, [r4, #180] @ 0xb4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ bl 377e04 │ │ │ │ b 37814c │ │ │ │ @@ -311337,28 +311337,28 @@ │ │ │ │ strb r3, [r4, #176] @ 0xb0 │ │ │ │ strb r0, [r4, #180] @ 0xb4 │ │ │ │ b 378100 │ │ │ │ ldr r0, [pc, #60] @ 37842c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r9 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3780b4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00932abc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umullseq r2, r3, ip, sl │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r7, fp, ip, lsl #4 │ │ │ │ + ldrsbeq r7, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ addseq r2, r3, r4, lsl sl │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r7, r8, asr #26 │ │ │ │ - rsbeq r8, r7, r4, asr #24 │ │ │ │ + rsbeq r8, r7, r8, lsl sp │ │ │ │ + rsbeq r8, r7, r4, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #1080] @ 378880 │ │ │ │ ldr ip, [pc, #1080] @ 378884 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -311529,23 +311529,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #400] @ 3788a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 378490 │ │ │ │ ldrb r1, [r4, #237] @ 0xed │ │ │ │ mov r2, #1 │ │ │ │ cmp r1, #0 │ │ │ │ str r3, [r4, #216] @ 0xd8 │ │ │ │ strb r2, [r4, #236] @ 0xec │ │ │ │ beq 37855c │ │ │ │ @@ -311560,15 +311560,15 @@ │ │ │ │ ldrb r7, [r4, #177] @ 0xb1 │ │ │ │ strb r3, [r4, #238] @ 0xee │ │ │ │ b 378578 │ │ │ │ ldr r0, [pc, #320] @ 3788ac │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 378490 │ │ │ │ ldr r3, [r4, #216] @ 0xd8 │ │ │ │ ldrb r2, [r4, #177] @ 0xb1 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, #32 │ │ │ │ movcs r3, #0 │ │ │ │ tst r2, #32 │ │ │ │ @@ -311631,22 +311631,22 @@ │ │ │ │ ldrb r3, [r3, #182] @ 0xb6 │ │ │ │ strb r3, [r4, #214] @ 0xd6 │ │ │ │ b 3787ac │ │ │ │ @ instruction: 0x009326d4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009326bc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r6, fp, fp, lsr lr │ │ │ │ + rsbseq r6, fp, fp, lsl #28 │ │ │ │ addseq r2, r3, r8, lsl #12 │ │ │ │ addseq r2, r3, r8, ror #10 │ │ │ │ andeq r2, r0, r8, lsl r7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r7, ip, asr #18 │ │ │ │ - rsbeq r8, r7, r0, lsr r9 │ │ │ │ + rsbeq r8, r7, ip, lsl r9 │ │ │ │ + rsbeq r8, r7, r0, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ cmp r2, #14 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #608] @ 378b30 │ │ │ │ @@ -311783,71 +311783,71 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 378b54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 378934 │ │ │ │ ldr r0, [pc, #60] @ 378b58 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 378934 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r2, r3, r8, asr #4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r2, r3, r8, lsr r2 │ │ │ │ - rsbseq r6, fp, r9, ror #19 │ │ │ │ + ldrheq r6, [fp], #-153 @ 0xffffff67 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009321b8 │ │ │ │ andeq r1, r0, r0, lsr r2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r7, r0, asr #11 │ │ │ │ - rsbeq r8, r7, r4, ror #11 │ │ │ │ + @ instruction: 0x00678590 │ │ │ │ + strheq r8, [r7], #-84 @ 0xffffffac @ │ │ │ │ │ │ │ │ 00378b5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ - bl 74dd94 │ │ │ │ - bl 754878 │ │ │ │ + bl 74dd64 │ │ │ │ + bl 754848 │ │ │ │ ldr ip, [pc, #64] @ 378bc0 │ │ │ │ ldr r2, [pc, #64] @ 378bc4 │ │ │ │ ldr r1, [pc, #64] @ 378bc8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldrb r0, [r0, #171] @ 0xab │ │ │ │ eor r0, r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r6, fp, r4, ror r7 │ │ │ │ - rsbeq lr, r5, r8, lsl #18 │ │ │ │ - ldrdeq r8, [lr], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r6, fp, r4, asr #14 │ │ │ │ + ldrdeq lr, [r5], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r8, lr, r4, lsr #13 │ │ │ │ │ │ │ │ 00378bcc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #140] @ 378c70 │ │ │ │ @@ -311874,26 +311874,26 @@ │ │ │ │ str r0, [r4] │ │ │ │ strd r2, [sp, #8] │ │ │ │ ldr r2, [pc, #60] @ 378c7c │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r4, #8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0xfffff428 │ │ │ │ - rsbeq r8, r7, r0, ror #18 │ │ │ │ - rsbeq r8, r7, ip, lsl #10 │ │ │ │ + rsbeq r8, r7, r0, lsr r9 │ │ │ │ + ldrdeq r8, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ strdeq lr, [r4], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #300] @ 378dc4 │ │ │ │ ldr r2, [pc, #300] @ 378dc8 │ │ │ │ @@ -311952,41 +311952,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 378de8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 378cd4 │ │ │ │ ldr r0, [pc, #60] @ 378dec │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 378cd4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r3, r4, lsl #29 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r1, r3, r4, ror #28 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r1, r3, r0, asr #28 │ │ │ │ andeq r1, r0, r8, lsr lr │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ addeq lr, r4, r0, asr ip │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r7, r0, ror #8 │ │ │ │ - rsbeq r8, r7, ip, ror r4 │ │ │ │ + rsbeq r8, r7, r0, lsr r4 │ │ │ │ + rsbeq r8, r7, ip, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #320] @ 378f48 │ │ │ │ ldr ip, [pc, #320] @ 378f4c │ │ │ │ add lr, pc, lr │ │ │ │ @@ -312042,84 +312042,84 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 378f68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r6, [r4, #8] │ │ │ │ b 378e48 │ │ │ │ ldr r0, [pc, #68] @ 378f6c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r6, [r4, #8] │ │ │ │ b 378e48 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r3, r4, lsl sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x00931cf4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r1, r3, ip, asr #25 │ │ │ │ andeq r1, r0, r4, asr #11 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r7, r0, asr #6 │ │ │ │ - rsbeq r8, r7, ip, asr r3 │ │ │ │ + rsbeq r8, r7, r0, lsl r3 │ │ │ │ + rsbeq r8, r7, ip, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 378f80 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq lr, r4, r4, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 378ff4 │ │ │ │ ldr r2, [pc, #88] @ 378ff8 │ │ │ │ ldr r1, [pc, #88] @ 378ffc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #60] @ 379000 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ orr r2, r2, #1 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r6, fp, ip, ror r3 │ │ │ │ - rsbeq lr, r5, r0, lsl #10 │ │ │ │ - rsbeq fp, pc, r0, lsr #20 │ │ │ │ - strdeq r8, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r6, fp, ip, asr #6 │ │ │ │ + ldrdeq lr, [r5], #-64 @ 0xffffffc0 @ │ │ │ │ + strdeq fp, [pc], #-144 @ │ │ │ │ + rsbeq r8, r7, ip, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #164] @ 3790c0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -312127,25 +312127,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #148] @ 3790c4 │ │ │ │ ldr r1, [pc, #148] @ 3790c8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #128] @ 3790cc │ │ │ │ ldr r1, [pc, #128] @ 3790d0 │ │ │ │ add r4, r4, #24 │ │ │ │ mov r3, #189 @ 0xbd │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #96] @ 3790d4 │ │ │ │ mov r6, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 376230 │ │ │ │ ldr r1, [pc, #76] @ 3790d8 │ │ │ │ @@ -312159,20 +312159,20 @@ │ │ │ │ bl 3241c0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, r4, #784 @ 0x310 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 324370 │ │ │ │ - rsbseq r6, fp, r4, lsl #6 │ │ │ │ - rsbeq lr, r5, r8, ror r4 │ │ │ │ - @ instruction: 0x006fb994 │ │ │ │ - rsbeq r8, r7, r4, lsl #5 │ │ │ │ - @ instruction: 0x00678294 │ │ │ │ - rsbeq r8, r7, r8, ror #9 │ │ │ │ + ldrsbeq r6, [fp], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq lr, r5, r8, asr #8 │ │ │ │ + rsbeq fp, pc, r4, ror #18 │ │ │ │ + rsbeq r8, r7, r4, asr r2 │ │ │ │ + rsbeq r8, r7, r4, ror #4 │ │ │ │ + strheq r8, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ andeq r0, r0, ip, asr #12 │ │ │ │ │ │ │ │ 003790dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -312433,22 +312433,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 3796c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ b 379238 │ │ │ │ ldr r3, [pc, #400] @ 3796c4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -312466,22 +312466,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 3796c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 3792f8 │ │ │ │ ldr r3, [pc, #280] @ 3796cc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 379434 │ │ │ │ @@ -312498,69 +312498,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ 3796d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r6, [r4, #24] │ │ │ │ b 379434 │ │ │ │ ldr r0, [pc, #160] @ 3796d4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 379374 │ │ │ │ ldr r0, [pc, #140] @ 3796d8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 3792f8 │ │ │ │ ldr r0, [pc, #120] @ 3796dc │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r6, [r4, #24] │ │ │ │ b 379434 │ │ │ │ bl 24aa9c │ │ │ │ addseq r1, r3, r8, lsr #20 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r1, r3, r4, lsl sl │ │ │ │ addseq r1, r3, r0, lsr #19 │ │ │ │ - rsbseq r6, fp, r0, asr #2 │ │ │ │ + rsbseq r6, fp, r0, lsl r1 │ │ │ │ addseq r1, r3, r8, lsl #18 │ │ │ │ addseq r1, r3, r4, asr #17 │ │ │ │ umullseq r1, r3, r4, r8 │ │ │ │ addseq r1, r3, r8, ror #16 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009317f0 │ │ │ │ addseq r1, r3, r8, lsl #15 │ │ │ │ addseq r1, r3, r0, ror #14 │ │ │ │ addseq r1, r3, ip, lsr #14 │ │ │ │ umullseq r1, r3, r4, r6 │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r7, r7, ip, lsl #29 │ │ │ │ + rsbeq r7, r7, ip, asr lr │ │ │ │ andeq r3, r0, r4, ror lr │ │ │ │ - strheq r7, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r7, r7, r4, lsl #27 │ │ │ │ andeq r3, r0, r8, asr #10 │ │ │ │ - rsbeq r7, r7, r0, ror #25 │ │ │ │ - rsbeq r7, r7, r0, lsr #27 │ │ │ │ - rsbeq r7, r7, r4, lsr sp │ │ │ │ - rsbeq r7, r7, r8, asr #25 │ │ │ │ + strheq r7, [r7], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r7, r7, r0, ror sp │ │ │ │ + rsbeq r7, r7, r4, lsl #26 │ │ │ │ + @ instruction: 0x00677c98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ bl 3790dc │ │ │ │ @@ -312572,105 +312572,105 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r1, r0 │ │ │ │ str r1, [r4, #780] @ 0x30c │ │ │ │ ldr r0, [r4, #784] @ 0x310 │ │ │ │ pop {r4, lr} │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ │ │ │ │ 00379730 : │ │ │ │ mov r3, #1 │ │ │ │ str r1, [r0] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ str r3, [r0, #16] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ 379764 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753cf0 │ │ │ │ + b 753cc0 │ │ │ │ addeq lr, r4, r0, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #120] @ 3797f8 │ │ │ │ ldr r2, [pc, #120] @ 3797fc │ │ │ │ ldr r1, [pc, #120] @ 379800 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #92] @ 379804 │ │ │ │ ldr r1, [pc, #92] @ 379808 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74dcc4 │ │ │ │ + bl 74dc94 │ │ │ │ ldr r2, [pc, #68] @ 37980c │ │ │ │ ldr r3, [pc, #68] @ 379810 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r5, fp, r4, ror #23 │ │ │ │ - rsbeq sp, r5, ip, lsl sp │ │ │ │ - rsbeq fp, pc, r8, lsr r2 @ │ │ │ │ + ldrheq r5, [fp], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq sp, r5, ip, ror #25 │ │ │ │ + rsbeq fp, pc, r8, lsl #4 │ │ │ │ addeq lr, r4, r4, ror r2 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - rsbeq r7, r7, r4, ror #26 │ │ │ │ + rsbeq r7, r7, r4, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 379884 │ │ │ │ ldr r2, [pc, #88] @ 379888 │ │ │ │ ldr r1, [pc, #88] @ 37988c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ add r3, r0, #932 @ 0x3a4 │ │ │ │ str r1, [r0, #928] @ 0x3a0 │ │ │ │ strh r2, [r3] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r5, fp, ip, lsr fp │ │ │ │ - rsbeq r7, r7, r8, lsl #26 │ │ │ │ - rsbeq r7, r7, r8, lsl sp │ │ │ │ + rsbseq r5, fp, ip, lsl #22 │ │ │ │ + ldrdeq r7, [r7], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r7, r7, r8, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #232] @ 379990 │ │ │ │ ldr r8, [pc, #232] @ 379994 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -312679,47 +312679,47 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #16 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr sl, [pc, #192] @ 37999c │ │ │ │ ldr r7, [pc, #192] @ 3799a0 │ │ │ │ add sl, pc, sl │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #24 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ mov r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r1, r4, #756 @ 0x2f4 │ │ │ │ bl 338d94 │ │ │ │ ldr r2, [pc, #140] @ 3799a4 │ │ │ │ add fp, r4, #760 @ 0x2f8 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #21 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, fp │ │ │ │ bl 338e94 │ │ │ │ ldr r1, [pc, #68] @ 3799a8 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 376230 │ │ │ │ str r0, [r4, #752] @ 0x2f0 │ │ │ │ @@ -312727,21 +312727,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r5, fp, r4, asr #21 │ │ │ │ - rsbeq r7, r7, r4, lsr #25 │ │ │ │ - rsbeq r7, r7, r0, lsl #25 │ │ │ │ - rsbeq lr, r6, r0, lsr r7 │ │ │ │ - rsbeq lr, r6, r4, asr #14 │ │ │ │ + @ instruction: 0x007b5a94 │ │ │ │ + rsbeq r7, r7, r4, ror ip │ │ │ │ + rsbeq r7, r7, r0, asr ip │ │ │ │ + rsbeq lr, r6, r0, lsl #14 │ │ │ │ + rsbeq lr, r6, r4, lsl r7 │ │ │ │ addeq lr, r4, r0, lsl #2 │ │ │ │ - strdeq r7, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r7, r7, r8, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r3 │ │ │ │ cmp r2, #17 │ │ │ │ mov r4, r2 │ │ │ │ @@ -312806,15 +312806,15 @@ │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #756] @ 0x2f4 │ │ │ │ beq 379b8c │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ beq 379b8c │ │ │ │ mov r1, #1 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ strb sl, [r5, #933] @ 0x3a5 │ │ │ │ b 379a00 │ │ │ │ ldrb r8, [r0, #932] @ 0x3a4 │ │ │ │ mov r7, r8 │ │ │ │ b 379a00 │ │ │ │ ldrb r8, [r0, #931] @ 0x3a3 │ │ │ │ mov r7, r8 │ │ │ │ @@ -312843,47 +312843,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 379bdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 379a14 │ │ │ │ mov r1, #0 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ b 379ad0 │ │ │ │ ldr r0, [pc, #64] @ 379be0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str r8, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 379a14 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r3, r8, asr #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r1, r3, r8, lsr r1 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r1, r3, r0, lsl #2 │ │ │ │ - rsbseq r5, fp, r8, ror #17 │ │ │ │ + ldrheq r5, [fp], #-136 @ 0xffffff78 @ │ │ │ │ andeq r3, r0, ip, asr #17 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r7, r7, r0, ror #19 │ │ │ │ - strdeq r7, [r7], #-144 @ 0xffffff70 @ │ │ │ │ + strheq r7, [r7], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r7, r7, r0, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1080] @ 37a034 │ │ │ │ ldr r1, [pc, #1080] @ 37a038 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -312972,15 +312972,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 379fb0 │ │ │ │ ldr r0, [r5, #756] @ 0x2f4 │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ ldrb r3, [r5, #931] @ 0x3a3 │ │ │ │ lsrs r3, r3, #7 │ │ │ │ bne 379e88 │ │ │ │ and r3, r7, #252 @ 0xfc │ │ │ │ tst r7, #32 │ │ │ │ ldrb r2, [r5, #932] @ 0x3a4 │ │ │ │ strb r3, [r5, #931] @ 0x3a3 │ │ │ │ @@ -313024,24 +313024,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #520] @ 37a060 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 379c40 │ │ │ │ ldrb r3, [r5, #928] @ 0x3a0 │ │ │ │ bic r2, r2, #32 │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ strb r2, [r5, #932] @ 0x3a4 │ │ │ │ beq 379c4c │ │ │ │ ldr r0, [r5, #752] @ 0x2f0 │ │ │ │ @@ -313058,34 +313058,34 @@ │ │ │ │ add r0, r4, #40 @ 0x28 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ ldrb r6, [r5, #929] @ 0x3a1 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #424] @ 37a070 │ │ │ │ ldr r1, [pc, #424] @ 37a074 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, #255 @ 0xff │ │ │ │ str r2, [r0, #928] @ 0x3a0 │ │ │ │ add r3, r0, #932 @ 0x3a4 │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ strh r2, [r3] │ │ │ │ strb r6, [r5, #929] @ 0x3a1 │ │ │ │ b 379c4c │ │ │ │ ldr r0, [pc, #372] @ 37a078 │ │ │ │ str r7, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 379c40 │ │ │ │ and r2, r7, #1 │ │ │ │ lsr r1, r1, #1 │ │ │ │ bl 376a48 │ │ │ │ ldrb r3, [r5, #932] @ 0x3a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 379fb4 │ │ │ │ @@ -313157,53 +313157,53 @@ │ │ │ │ beq 379d54 │ │ │ │ b 379fb0 │ │ │ │ addseq r0, r3, r0, lsr #30 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r0, r3, r0, lsl #30 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r0, r3, r8, asr #29 │ │ │ │ - rsbseq r5, fp, r5, asr #13 │ │ │ │ + @ instruction: 0x007b5695 │ │ │ │ addseq r0, r3, r0, lsr #28 │ │ │ │ addseq r0, r3, ip, ror #27 │ │ │ │ andeq r3, r0, r4, lsl pc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r7, r7, r0, ror #14 │ │ │ │ - ldrsbeq r5, [fp], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq sp, r5, r0, lsl #12 │ │ │ │ - rsbeq sl, pc, r0, lsr #22 │ │ │ │ - rsbeq r7, r7, r8, ror r6 │ │ │ │ - rsbeq r7, r7, r4, lsl #13 │ │ │ │ - rsbeq r7, r7, r0, ror #13 │ │ │ │ + rsbeq r7, r7, r0, lsr r7 │ │ │ │ + rsbseq r5, fp, r4, lsr #9 │ │ │ │ + ldrdeq sp, [r5], #-80 @ 0xffffffb0 @ │ │ │ │ + strdeq sl, [pc], #-160 @ │ │ │ │ + rsbeq r7, r7, r8, asr #12 │ │ │ │ + rsbeq r7, r7, r4, asr r6 │ │ │ │ + strheq r7, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ @ instruction: 0x00930bb8 │ │ │ │ addseq r0, r3, r8, lsl #23 │ │ │ │ addseq r0, r3, r0, lsr fp │ │ │ │ addseq r0, r3, r8, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 37a09c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753cf0 │ │ │ │ + b 753cc0 │ │ │ │ addeq sp, r4, r0, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74dd94 │ │ │ │ - bl 754878 │ │ │ │ + bl 74dd64 │ │ │ │ + bl 754848 │ │ │ │ ldr ip, [pc, #124] @ 37a144 │ │ │ │ ldr r2, [pc, #124] @ 37a148 │ │ │ │ ldr r1, [pc, #124] @ 37a14c │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldrb r3, [r4, #413] @ 0x19d │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 37a118 │ │ │ │ ldrb r0, [r5, #171] @ 0xab │ │ │ │ eor r0, r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -313220,17 +313220,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsbeq r5, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ - strheq sp, [r5], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r7, lr, r8, lsl #3 │ │ │ │ + rsbseq r5, fp, r0, lsr #5 │ │ │ │ + rsbeq sp, r5, ip, lsl #7 │ │ │ │ + rsbeq r7, lr, r8, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #192] @ 37a228 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -313238,33 +313238,33 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #176] @ 37a22c │ │ │ │ ldr r1, [pc, #176] @ 37a230 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #156] @ 37a234 │ │ │ │ ldr r1, [pc, #156] @ 37a238 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #124] @ 37a23c │ │ │ │ ldr r1, [pc, #124] @ 37a240 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74dcc4 │ │ │ │ + bl 74dc94 │ │ │ │ ldr r3, [pc, #100] @ 37a244 │ │ │ │ ldr r1, [pc, #100] @ 37a248 │ │ │ │ ldr r2, [pc, #100] @ 37a24c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -313277,19 +313277,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r5, fp, r4, lsr r2 │ │ │ │ - rsbeq sp, r5, ip, lsr #6 │ │ │ │ - rsbeq sl, pc, r8, asr #16 │ │ │ │ - rsbeq r6, r7, r4, lsl #25 │ │ │ │ - @ instruction: 0x00676c9c │ │ │ │ + rsbseq r5, fp, r4, lsl #4 │ │ │ │ + strdeq sp, [r5], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq sl, pc, r8, lsl r8 @ │ │ │ │ + rsbeq r6, r7, r4, asr ip │ │ │ │ + rsbeq r6, r7, ip, ror #24 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ ldrdeq sp, [r4], r0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -313303,15 +313303,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r3, #1 │ │ │ │ mov ip, r4 │ │ │ │ cmp r5, r3 │ │ │ │ strb r3, [r0, #413] @ 0x19d │ │ │ │ ldrb r3, [ip], #1 │ │ │ │ strb r3, [r0, #412] @ 0x19c │ │ │ │ beq 37a2e4 │ │ │ │ @@ -313331,32 +313331,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r5, fp, r8, lsr #2 │ │ │ │ - rsbeq r7, r7, r4, lsr #7 │ │ │ │ - @ instruction: 0x00677390 │ │ │ │ + ldrsheq r5, [fp], #-8 @ │ │ │ │ + rsbeq r7, r7, r4, ror r3 │ │ │ │ + rsbeq r7, r7, r0, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 37a384 │ │ │ │ ldr r2, [pc, #96] @ 37a388 │ │ │ │ ldr r1, [pc, #96] @ 37a38c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, #1 │ │ │ │ ldrb r2, [r0, #412] @ 0x19c │ │ │ │ mov r3, r0 │ │ │ │ add r0, r2, r1 │ │ │ │ add r2, r3, r2 │ │ │ │ strb r0, [r3, #412] @ 0x19c │ │ │ │ ldrb r0, [r2, #152] @ 0x98 │ │ │ │ @@ -313364,32 +313364,32 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r5, fp, r4, ror r0 │ │ │ │ - rsbeq r7, r7, r4, ror #5 │ │ │ │ - strdeq r7, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r5, fp, r4, asr #32 │ │ │ │ + strheq r7, [r7], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r7, r7, r8, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 37a408 │ │ │ │ ldr r2, [pc, #96] @ 37a40c │ │ │ │ ldr r1, [pc, #96] @ 37a410 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ ldr r1, [r0, #408] @ 0x198 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ bl 249644 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #412] @ 0x19c │ │ │ │ @@ -313397,17 +313397,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsheq r4, [fp], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r7, r7, r8, asr r2 │ │ │ │ - rsbeq r7, r7, ip, ror #4 │ │ │ │ + rsbseq r4, fp, r0, asr #31 │ │ │ │ + rsbeq r7, r7, r8, lsr #4 │ │ │ │ + rsbeq r7, r7, ip, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [pc, #216] @ 37a504 │ │ │ │ ldr r7, [pc, #216] @ 37a508 │ │ │ │ ldr r4, [pc, #216] @ 37a50c │ │ │ │ @@ -313418,22 +313418,22 @@ │ │ │ │ add sl, r8, #56 @ 0x38 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ mov r2, r7 │ │ │ │ mov r6, r1 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r9, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ mov r2, r7 │ │ │ │ str sl, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ ldr r1, [r0, #408] @ 0x198 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ bl 249644 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #412] @ 0x19c │ │ │ │ @@ -313451,73 +313451,73 @@ │ │ │ │ ldr ip, [pc, #68] @ 37a510 │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbseq r4, fp, ip, ror #30 │ │ │ │ - ldrdeq r7, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ - strdeq r7, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq r7, r7, r4, ror r1 │ │ │ │ + rsbseq r4, fp, ip, lsr pc │ │ │ │ + rsbeq r7, r7, ip, lsr #3 │ │ │ │ + rsbeq r7, r7, r8, asr #3 │ │ │ │ + rsbeq r7, r7, r4, asr #2 │ │ │ │ │ │ │ │ 0037a514 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #132] @ 37a5b0 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r2 │ │ │ │ - bl 74d294 │ │ │ │ + bl 74d264 │ │ │ │ ldr r1, [pc, #104] @ 37a5b4 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #96] @ 37a5b8 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74b74c │ │ │ │ + bl 74b71c │ │ │ │ ldr r3, [pc, #84] @ 37a5bc │ │ │ │ ldr r2, [pc, #84] @ 37a5c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #52] @ 37a5c4 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [r0, #408] @ 0x198 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 74d728 │ │ │ │ - rsbeq r7, r7, r4, lsl #2 │ │ │ │ - strdeq r1, [lr], #-40 @ 0xffffffd8 @ │ │ │ │ + b 74d6f8 │ │ │ │ + ldrdeq r7, [r7], #-4 @ │ │ │ │ + rsbeq r1, lr, r8, asr #5 │ │ │ │ addseq r0, r3, r8, asr #11 │ │ │ │ - rsbseq r4, fp, r4, lsr lr │ │ │ │ - rsbeq r7, r7, r0, lsr #1 │ │ │ │ + rsbseq r4, fp, r4, lsl #28 │ │ │ │ + rsbeq r7, r7, r0, ror r0 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ │ │ │ │ 0037a5c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -313567,17 +313567,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 37a6a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq r4, fp, r4, lsl sp │ │ │ │ - rsbeq r6, r7, ip, lsl #31 │ │ │ │ - rsbeq r6, r7, ip, asr #31 │ │ │ │ + rsbseq r4, fp, r4, ror #25 │ │ │ │ + rsbeq r6, r7, ip, asr pc │ │ │ │ + @ instruction: 0x00676f9c │ │ │ │ │ │ │ │ 0037a6ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ cmp r0, #7 │ │ │ │ @@ -313767,51 +313767,51 @@ │ │ │ │ ldr r0, [pc, #60] @ 37a9e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - ldrheq r4, [fp], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq r6, r7, r4, lsr #30 │ │ │ │ - rsbseq r4, fp, r4, asr #20 │ │ │ │ - strheq r6, [r7], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r6, r7, ip, lsl #26 │ │ │ │ - rsbseq r4, fp, r0, lsr #20 │ │ │ │ - @ instruction: 0x00676c98 │ │ │ │ - rsbeq r6, r7, r0, lsl #26 │ │ │ │ - ldrsheq r4, [fp], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq r6, r7, r4, ror ip │ │ │ │ - strdeq r6, [r7], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq r4, fp, r0, lsl #25 │ │ │ │ + strdeq r6, [r7], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r4, fp, r4, lsl sl │ │ │ │ + rsbeq r6, r7, ip, lsl #25 │ │ │ │ + ldrdeq r6, [r7], #-204 @ 0xffffff34 @ │ │ │ │ + ldrsheq r4, [fp], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r6, r7, r8, ror #24 │ │ │ │ + ldrdeq r6, [r7], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq r4, fp, ip, asr #19 │ │ │ │ + rsbeq r6, r7, r4, asr #24 │ │ │ │ + rsbeq r6, r7, r0, asr #25 │ │ │ │ ldr r0, [pc, #4] @ 37a9f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq sp, r4, r4, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 37aa40 │ │ │ │ ldr r2, [pc, #52] @ 37aa44 │ │ │ │ ldr r1, [pc, #52] @ 37aa48 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [pc, #24] @ 37aa4c │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74dcc4 │ │ │ │ - rsbseq r4, fp, r8, asr #20 │ │ │ │ - @ instruction: 0x0065ca90 │ │ │ │ - strheq r9, [pc], #-240 @ │ │ │ │ + b 74dc94 │ │ │ │ + rsbseq r4, fp, r8, lsl sl │ │ │ │ + rsbeq ip, r5, r0, ror #20 │ │ │ │ + rsbeq r9, pc, r0, lsl #31 │ │ │ │ andeq r0, r0, r0, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #456] @ 37ac30 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -313821,15 +313821,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #436] @ 37ac34 │ │ │ │ ldr r1, [pc, #436] @ 37ac38 │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r7, [pc, #416] @ 37ac3c │ │ │ │ cmp r4, #17 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ bcs 37aac8 │ │ │ │ ldr r3, [pc, #400] @ 37ac40 │ │ │ │ mov r5, r0 │ │ │ │ @@ -313850,15 +313850,15 @@ │ │ │ │ ldr r1, [pc, #344] @ 37ac48 │ │ │ │ ldr r0, [pc, #344] @ 37ac4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #28 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37abe4 │ │ │ │ ldr r6, [r0, #956] @ 0x3bc │ │ │ │ cmp r6, #0 │ │ │ │ movlt r4, #255 @ 0xff │ │ │ │ blt 37ab4c │ │ │ │ cmp r6, #3 │ │ │ │ ldrb r4, [r0, #960] @ 0x3c0 │ │ │ │ @@ -313923,41 +313923,41 @@ │ │ │ │ ldr r1, [pc, #60] @ 37ac50 │ │ │ │ ldr r0, [pc, #60] @ 37ac54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #28 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37abe4 │ │ │ │ - ldrsheq r4, [fp], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq r6, r7, r0, asr ip │ │ │ │ - rsbeq r6, r7, r8, ror #24 │ │ │ │ + rsbseq r4, fp, r4, asr #19 │ │ │ │ + rsbeq r6, r7, r0, lsr #24 │ │ │ │ + rsbeq r6, r7, r8, lsr ip │ │ │ │ addseq r0, r3, ip, ror r0 │ │ │ │ - rsbseq r4, fp, r8, lsl #19 │ │ │ │ + rsbseq r4, fp, r8, asr r9 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbseq r4, fp, ip, ror #18 │ │ │ │ - rsbeq r6, r7, ip, lsl #24 │ │ │ │ - rsbseq r4, fp, r8, asr #16 │ │ │ │ - rsbeq r6, r7, ip, lsl #22 │ │ │ │ + rsbseq r4, fp, ip, lsr r9 │ │ │ │ + ldrdeq r6, [r7], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r4, fp, r8, lsl r8 │ │ │ │ + ldrdeq r6, [r7], #-172 @ 0xffffff54 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 37acf0 │ │ │ │ ldr r2, [pc, #128] @ 37acf4 │ │ │ │ ldr r1, [pc, #128] @ 37acf8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r3, #0 │ │ │ │ mvn ip, #0 │ │ │ │ add r2, r0, #964 @ 0x3c4 │ │ │ │ str ip, [r0, #956] @ 0x3bc │ │ │ │ strb r3, [r0, #960] @ 0x3c0 │ │ │ │ strb r3, [r0, #961] @ 0x3c1 │ │ │ │ strb r3, [r0, #962] @ 0x3c2 │ │ │ │ @@ -313973,17 +313973,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r4, fp, r8, ror #15 │ │ │ │ - rsbeq r6, r7, r0, asr sl │ │ │ │ - rsbeq r6, r7, ip, ror #20 │ │ │ │ + ldrheq r4, [fp], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r6, r7, r0, lsr #20 │ │ │ │ + rsbeq r6, r7, ip, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #1160] @ 37b19c │ │ │ │ cmp r2, #17 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -314010,15 +314010,15 @@ │ │ │ │ ldr r1, [pc, #1080] @ 37b1a8 │ │ │ │ ldr r0, [pc, #1080] @ 37b1ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #48 @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ ldr r3, [r0, #956] @ 0x3bc │ │ │ │ cmp r3, #2 │ │ │ │ bgt 37adc4 │ │ │ │ add r3, r3, #1 │ │ │ │ add r2, r0, r3 │ │ │ │ cmp r3, #3 │ │ │ │ str r3, [r0, #956] @ 0x3bc │ │ │ │ @@ -314049,15 +314049,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 37ae24 │ │ │ │ ldr r1, [pc, #924] @ 37b1b0 │ │ │ │ ldr r0, [pc, #924] @ 37b1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #48 @ 0x30 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ bne 37b090 │ │ │ │ tst r5, #1 │ │ │ │ beq 37adc4 │ │ │ │ lsr sl, r5, #1 │ │ │ │ lsr r9, r5, #4 │ │ │ │ ands sl, sl, #1 │ │ │ │ @@ -314119,15 +314119,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 37af3c │ │ │ │ ldr r1, [pc, #652] @ 37b1b8 │ │ │ │ ldr r0, [pc, #652] @ 37b1bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #48 @ 0x30 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ tst r5, #64 @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ beq 37adc4 │ │ │ │ ldrb r2, [r4, #968] @ 0x3c8 │ │ │ │ mvn r1, #0 │ │ │ │ bic r2, r2, #48 @ 0x30 │ │ │ │ str r1, [r4, #956] @ 0x3bc │ │ │ │ @@ -314146,15 +314146,15 @@ │ │ │ │ ldrb r3, [r0, #967] @ 0x3c7 │ │ │ │ tst r3, #4 │ │ │ │ beq 37adc4 │ │ │ │ ldr r0, [r0, #756] @ 0x2f4 │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ ldrb r3, [r0, #969] @ 0x3c9 │ │ │ │ bic r2, r5, #112 @ 0x70 │ │ │ │ bic r3, r3, r2 │ │ │ │ strb r3, [r0, #969] @ 0x3c9 │ │ │ │ b 37adc4 │ │ │ │ strb r5, [r0, #970] @ 0x3ca │ │ │ │ b 37adc4 │ │ │ │ @@ -314178,15 +314178,15 @@ │ │ │ │ ldr r1, [pc, #440] @ 37b1c8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 37ac58 │ │ │ │ lsr r2, r5, #2 │ │ │ │ and r2, r2, #1 │ │ │ │ add r6, r0, #928 @ 0x3a0 │ │ │ │ strb r2, [r0, #976] @ 0x3d0 │ │ │ │ @@ -314273,27 +314273,27 @@ │ │ │ │ strb r7, [r4, #974] @ 0x3ce │ │ │ │ str r2, [r4, #956] @ 0x3bc │ │ │ │ beq 37b104 │ │ │ │ cmn r2, #1 │ │ │ │ bne 37b14c │ │ │ │ b 37adc4 │ │ │ │ addseq pc, r2, r0, lsl #28 │ │ │ │ - rsbseq r4, fp, r9, lsl r7 │ │ │ │ + rsbseq r4, fp, r9, ror #13 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbseq r4, fp, ip, ror #13 │ │ │ │ - strheq r6, [r7], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq r4, fp, r8, asr #12 │ │ │ │ - rsbeq r6, r7, r4, lsr #18 │ │ │ │ - rsbseq r4, fp, r0, lsr r5 │ │ │ │ - rsbeq r6, r7, r0, lsr r8 │ │ │ │ - rsbseq r4, fp, r0, asr r4 │ │ │ │ - @ instruction: 0x0065c494 │ │ │ │ - strheq r9, [pc], #-148 @ │ │ │ │ - ldrsbeq r4, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq r6, r7, r8, ror r6 │ │ │ │ + ldrheq r4, [fp], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r6, r7, r0, lsl #19 │ │ │ │ + rsbseq r4, fp, r8, lsl r6 │ │ │ │ + strdeq r6, [r7], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r4, fp, r0, lsl #10 │ │ │ │ + rsbeq r6, r7, r0, lsl #16 │ │ │ │ + rsbseq r4, fp, r0, lsr #8 │ │ │ │ + rsbeq ip, r5, r4, ror #8 │ │ │ │ + rsbeq r9, pc, r4, lsl #19 │ │ │ │ + rsbseq r4, fp, r8, lsr #7 │ │ │ │ + rsbeq r6, r7, r8, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #248] @ 37b2e4 │ │ │ │ ldr r6, [pc, #248] @ 37b2e8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -314301,15 +314301,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add r6, pc, r6 │ │ │ │ add r1, r5, #16 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r7, #0 │ │ │ │ str r6, [sp] │ │ │ │ ldr r2, [pc, #204] @ 37b2f0 │ │ │ │ mov r6, #18 │ │ │ │ strd r6, [sp, #8] │ │ │ │ ldr r7, [pc, #196] @ 37b2f4 │ │ │ │ ldr r6, [pc, #196] @ 37b2f8 │ │ │ │ @@ -314320,57 +314320,57 @@ │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ add r8, r0, #760 @ 0x2f8 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r8 │ │ │ │ bl 338e94 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r1, r4, #756 @ 0x2f4 │ │ │ │ bl 338d94 │ │ │ │ ldr r2, [pc, #84] @ 37b2fc │ │ │ │ ldr r1, [pc, #84] @ 37b300 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #60] @ 37b304 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 376230 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ str r1, [r4, #752] @ 0x2f0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 379730 │ │ │ │ - rsbseq r4, fp, r0, ror r2 │ │ │ │ - strdeq r6, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ - ldrdeq r6, [r7], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq r4, fp, r0, asr #4 │ │ │ │ + rsbeq r6, r7, ip, asr #9 │ │ │ │ + rsbeq r6, r7, r0, lsr #9 │ │ │ │ addeq ip, r4, ip, ror #17 │ │ │ │ - ldrdeq ip, [r6], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq ip, r6, r8, ror #27 │ │ │ │ - rsbeq ip, r5, r0, lsl #4 │ │ │ │ - rsbeq r9, pc, ip, lsl r7 @ │ │ │ │ - @ instruction: 0x00676298 │ │ │ │ + rsbeq ip, r6, r4, lsr #27 │ │ │ │ + strheq ip, [r6], #-216 @ 0xffffff28 @ │ │ │ │ + ldrdeq ip, [r5], #-16 @ │ │ │ │ + rsbeq r9, pc, ip, ror #13 │ │ │ │ + rsbeq r6, r7, r8, ror #4 │ │ │ │ bx lr │ │ │ │ ldr r2, [r0, #2160] @ 0x870 │ │ │ │ ldrb ip, [r2, #5] │ │ │ │ ldrb r3, [r2, #4] │ │ │ │ ldrb r0, [r2, #6] │ │ │ │ orr r3, r3, ip, lsl #8 │ │ │ │ orr r3, r3, r0, lsl #16 │ │ │ │ @@ -314454,50 +314454,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 37b4fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37b3d0 │ │ │ │ ldr r0, [pc, #72] @ 37b500 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37b3d0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r2, r0, lsr #15 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq pc, r2, r0, lsl #15 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq pc, r2, r4, asr #14 │ │ │ │ muleq r0, r0, r7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq r6, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r6, r7, r0, asr r3 │ │ │ │ + rsbeq r6, r7, ip, lsr #5 │ │ │ │ + rsbeq r6, r7, r0, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #296] @ 37b644 │ │ │ │ ldr lr, [pc, #296] @ 37b648 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -314554,40 +314554,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 37b664 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37b558 │ │ │ │ ldr r0, [pc, #56] @ 37b668 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37b558 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r2, r0, lsl #12 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq pc, r2, r0, ror #11 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq pc, r2, ip, lsr #11 │ │ │ │ andeq r3, r0, r0, ror #21 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r6, r7, ip, ror #4 │ │ │ │ - @ instruction: 0x00676290 │ │ │ │ + rsbeq r6, r7, ip, lsr r2 │ │ │ │ + rsbeq r6, r7, r0, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r3, [r0, #368] @ 0x170 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ @@ -314637,15 +314637,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldreq r0, [r4, #372] @ 0x174 │ │ │ │ moveq r1, #0 │ │ │ │ bne 37b800 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ cmp r2, #0 │ │ │ │ beq 37b7d4 │ │ │ │ ldr r3, [pc, #632] @ 37b9dc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37b7d4 │ │ │ │ @@ -314662,22 +314662,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 37b9e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r2, [pc, #528] @ 37b9ec │ │ │ │ ldr r3, [pc, #492] @ 37b9cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -314719,22 +314719,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 37b9f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37b71c │ │ │ │ ldr r1, [pc, #300] @ 37b9f0 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 37b974 │ │ │ │ ldr r1, [pc, #264] @ 37b9e0 │ │ │ │ @@ -314752,26 +314752,26 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 37b9fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37b968 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #2 │ │ │ │ bne 37b754 │ │ │ │ @@ -314783,43 +314783,43 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #2 │ │ │ │ beq 37b840 │ │ │ │ b 37b75c │ │ │ │ ldr r0, [pc, #108] @ 37ba00 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37b94c │ │ │ │ ldr r0, [pc, #92] @ 37ba04 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37b71c │ │ │ │ ldr r0, [pc, #76] @ 37ba08 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37b7d4 │ │ │ │ addseq pc, r2, ip, lsl #9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq pc, r2, r4, ror r4 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x0092f3f8 │ │ │ │ andeq r4, r0, r8, lsl #10 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x00676198 │ │ │ │ + rsbeq r6, r7, r8, ror #2 │ │ │ │ addseq pc, r2, r0, asr #6 │ │ │ │ andeq r4, r0, r0, asr lr │ │ │ │ andeq r4, r0, r4, lsr #23 │ │ │ │ - rsbeq r6, r7, ip, lsl #2 │ │ │ │ - rsbeq r5, r7, r4, lsr #31 │ │ │ │ - @ instruction: 0x00675f98 │ │ │ │ - rsbeq r6, r7, r8, asr #32 │ │ │ │ - ldrdeq r5, [r7], #-252 @ 0xffffff04 @ │ │ │ │ + ldrdeq r6, [r7], #-12 @ │ │ │ │ + rsbeq r5, r7, r4, ror pc │ │ │ │ + rsbeq r5, r7, r8, ror #30 │ │ │ │ + rsbeq r6, r7, r8, lsl r0 │ │ │ │ + rsbeq r5, r7, ip, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #200] @ 37baf0 │ │ │ │ mov r7, r1 │ │ │ │ @@ -314869,17 +314869,17 @@ │ │ │ │ ldm r5, {r2, r3} │ │ │ │ mov r1, #0 │ │ │ │ strb r1, [r2, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 2486c0 │ │ │ │ - rsbeq r5, r7, ip, ror #31 │ │ │ │ - rsbeq r5, r7, r0, ror #31 │ │ │ │ - rsbeq r5, r7, r8, ror #31 │ │ │ │ + strheq r5, [r7], #-252 @ 0xffffff04 @ │ │ │ │ + strheq r5, [r7], #-240 @ 0xffffff10 @ │ │ │ │ + strheq r5, [r7], #-248 @ 0xffffff08 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1008] @ 37bf04 │ │ │ │ ldr r3, [pc, #1008] @ 37bf08 │ │ │ │ ldrb r5, [r0, #89] @ 0x59 │ │ │ │ @@ -315021,24 +315021,24 @@ │ │ │ │ beq 37be94 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ stmib sp, {r6, sl, fp} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #456] @ 37bf3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37bc3c │ │ │ │ ldr r3, [pc, #444] @ 37bf40 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37bba4 │ │ │ │ ldr r3, [pc, #412] @ 37bf34 │ │ │ │ @@ -315055,25 +315055,25 @@ │ │ │ │ beq 37beb8 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 37bf44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr ip, [r4] │ │ │ │ b 37bba4 │ │ │ │ ldr r3, [pc, #308] @ 37bf48 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37bc9c │ │ │ │ @@ -315091,75 +315091,75 @@ │ │ │ │ beq 37bedc │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ stmib sp, {r6, sl, fp} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #192] @ 37bf4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37bc9c │ │ │ │ ldr r0, [pc, #180] @ 37bf50 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37bc3c │ │ │ │ ldr r0, [pc, #148] @ 37bf54 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr ip, [r4] │ │ │ │ b 37bba4 │ │ │ │ ldr r0, [pc, #116] @ 37bf58 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37bc9c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r2, r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq lr, r2, ip, ror #31 │ │ │ │ - rsbeq r5, r7, r8, ror #29 │ │ │ │ - rsbseq r3, fp, ip, asr #19 │ │ │ │ - rsbeq r5, r7, ip, asr #29 │ │ │ │ + strheq r5, [r7], #-232 @ 0xffffff18 @ │ │ │ │ + @ instruction: 0x007b399c │ │ │ │ + @ instruction: 0x00675e9c │ │ │ │ andeq r0, r0, r5, lsr #8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq lr, r2, r0, asr pc │ │ │ │ andeq r0, r0, r4, lsl #20 │ │ │ │ andeq r0, r0, r4, lsr #19 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r5, r7, r8, ror #25 │ │ │ │ + strheq r5, [r7], #-200 @ 0xffffff38 @ │ │ │ │ andeq r4, r0, r0, ror r4 │ │ │ │ - ldrdeq r5, [r7], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r5, r7, r0, lsr #27 │ │ │ │ andeq r2, r0, r4, ror #20 │ │ │ │ - rsbeq r5, r7, ip, lsl #25 │ │ │ │ - rsbeq r5, r7, r8, lsl ip │ │ │ │ - rsbeq r5, r7, r4, ror sp │ │ │ │ - rsbeq r5, r7, ip, lsl #25 │ │ │ │ + rsbeq r5, r7, ip, asr ip │ │ │ │ + rsbeq r5, r7, r8, ror #23 │ │ │ │ + rsbeq r5, r7, r4, asr #26 │ │ │ │ + rsbeq r5, r7, ip, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #2160 @ 0x870 │ │ │ │ add r5, r0, #5184 @ 0x1440 │ │ │ │ add r4, r4, #8 │ │ │ │ @@ -315185,18 +315185,18 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 37bfec │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ addseq lr, r2, r4, ror #22 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq r5, r7, r4, asr #25 │ │ │ │ + @ instruction: 0x00675c94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr lr, [pc, #348] @ 37c164 │ │ │ │ ldr ip, [pc, #348] @ 37c168 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -315256,51 +315256,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r7, [sp, #20] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 37c188 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37c054 │ │ │ │ ldr r0, [pc, #76] @ 37c18c │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ str r9, [sp, #12] │ │ │ │ stm sp, {r5, r8} │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37c054 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r2, r4, lsl fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x0092eafc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq lr, r2, r0, asr #21 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ @ instruction: 0x0084bab4 │ │ │ │ - rsbeq r5, r7, ip, lsl #23 │ │ │ │ - rsbeq r5, r7, ip, ror #23 │ │ │ │ + rsbeq r5, r7, ip, asr fp │ │ │ │ + strheq r5, [r7], #-188 @ 0xffffff44 @ │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37c2b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -315474,15 +315474,15 @@ │ │ │ │ ldr r3, [r6, #784] @ 0x310 │ │ │ │ str r6, [sp, #12] │ │ │ │ cmp r3, r4 │ │ │ │ beq 37c550 │ │ │ │ ldr r8, [pc, #480] @ 37c640 │ │ │ │ mov r9, r4 │ │ │ │ b 37c490 │ │ │ │ - bl 810db8 │ │ │ │ + bl 810d88 │ │ │ │ ldrb r1, [r5, #2259] @ 0x8d3 │ │ │ │ str r9, [r5, #2172] @ 0x87c │ │ │ │ cmp r1, #0 │ │ │ │ bne 37c4b8 │ │ │ │ ldr r6, [r7] │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ @@ -315572,45 +315572,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 37c660 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37c400 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 37c664 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37c400 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r2, r0, ror r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq lr, r2, r4, asr #14 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r0, r0, r8, lsl #17 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ addseq lr, r2, ip, lsl #12 │ │ │ │ - bl 87ca58 │ │ │ │ + bl 87ca58 │ │ │ │ addseq lr, r2, r4, asr #11 │ │ │ │ andeq r3, r0, r0, lsl sl │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x00675790 │ │ │ │ - strheq r5, [r7], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r5, r7, r0, ror #14 │ │ │ │ + rsbeq r5, r7, r0, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #784] @ 37c990 │ │ │ │ ldr r3, [pc, #784] @ 37c994 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -315700,40 +315700,40 @@ │ │ │ │ ldr r5, [r1, #2132] @ 0x854 │ │ │ │ ldr r3, [pc, #452] @ 37c9a0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37c8e0 │ │ │ │ ldr r0, [r1, #784] @ 0x310 │ │ │ │ - bl 81347c │ │ │ │ + bl 81344c │ │ │ │ add r1, r4, #48 @ 0x30 │ │ │ │ - bl 807f6c │ │ │ │ + bl 807f3c │ │ │ │ add r0, r4, #16 │ │ │ │ bl 53cb98 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #91] @ 0x5b │ │ │ │ b 37c6cc │ │ │ │ ldrb sl, [r0, #89] @ 0x59 │ │ │ │ rsb r5, r1, #0 │ │ │ │ sub sl, sl, #96 @ 0x60 │ │ │ │ clz sl, sl │ │ │ │ lsr sl, sl, #5 │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [r7, #784] @ 0x310 │ │ │ │ mov r2, r5 │ │ │ │ - bl 81183c │ │ │ │ + bl 81180c │ │ │ │ cmp r0, #2 │ │ │ │ mov r1, r0 │ │ │ │ beq 37c874 │ │ │ │ cmp r0, #1 │ │ │ │ beq 37c8b4 │ │ │ │ ldr r0, [r7, #784] @ 0x310 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, sl │ │ │ │ - bl 8118e8 │ │ │ │ + bl 8118b8 │ │ │ │ b 37c6c0 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r1, [r4, #88] @ 0x58 │ │ │ │ ldr r3, [r2, #2064] @ 0x810 │ │ │ │ mov r0, #1 │ │ │ │ orr r3, r3, r0, lsl r1 │ │ │ │ str r3, [r2, #2064] @ 0x810 │ │ │ │ @@ -315785,44 +315785,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 37c9b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r1, [r4] │ │ │ │ b 37c7e8 │ │ │ │ ldr r0, [pc, #64] @ 37c9b4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r1, [r4] │ │ │ │ b 37c7e8 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ umullseq lr, r2, ip, r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq lr, r2, r0, ror r4 │ │ │ │ addseq lr, r2, r8, asr #8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r2, r0, r4, asr #28 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ + rsbeq r5, r7, r0, ror r4 │ │ │ │ rsbeq r5, r7, r0, lsr #9 │ │ │ │ - ldrdeq r5, [r7], #-64 @ 0xffffffc0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #312] @ 37cb0c │ │ │ │ mov r7, r3 │ │ │ │ @@ -315842,15 +315842,15 @@ │ │ │ │ beq 37ca28 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ - bl 71b1f0 │ │ │ │ + bl 71b1c0 │ │ │ │ mov r3, r7 │ │ │ │ str r8, [sp, #20] │ │ │ │ mov r7, #0 │ │ │ │ mov r8, #1 │ │ │ │ add ip, sp, #28 │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #28] │ │ │ │ @@ -315862,15 +315862,15 @@ │ │ │ │ str r6, [sp, #16] │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #16 │ │ │ │ mov r2, r9 │ │ │ │ str r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 71ac10 │ │ │ │ + bl 71abe0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4] │ │ │ │ sbcs r0, r3, #0 │ │ │ │ movcc r0, r8 │ │ │ │ @@ -315896,15 +315896,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 71b1f0 │ │ │ │ + bl 71b1c0 │ │ │ │ str r7, [r4] │ │ │ │ b 37caac │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r2, r4, asr #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq lr, r2, r8, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -315968,15 +315968,15 @@ │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ mov r3, #1 │ │ │ │ ldr r0, [sl, #376] @ 0x178 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 71b1f0 │ │ │ │ + bl 71b1c0 │ │ │ │ lsr r3, r6, #14 │ │ │ │ eor r2, r3, #1 │ │ │ │ ands r5, r5, r2 │ │ │ │ str r9, [r4, #2140] @ 0x85c │ │ │ │ beq 37cba4 │ │ │ │ ldr r3, [r4, #2132] @ 0x854 │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ @@ -316002,15 +316002,15 @@ │ │ │ │ bic r3, r3, #16384 @ 0x4000 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ mov ip, #1 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r6, #376] @ 0x178 │ │ │ │ strd r2, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 71b1f0 │ │ │ │ + bl 71b1c0 │ │ │ │ str r5, [r4, #2144] @ 0x860 │ │ │ │ b 37cbac │ │ │ │ ldr r3, [r4, #2132] @ 0x854 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r4, #2160] @ 0x870 │ │ │ │ add r1, r4, #2128 @ 0x850 │ │ │ │ ldr r0, [r3, #376] @ 0x178 │ │ │ │ @@ -316027,23 +316027,23 @@ │ │ │ │ strne r3, [r4, #2092] @ 0x82c │ │ │ │ bne 37cb94 │ │ │ │ ldr r0, [pc, #416] @ 37ce9c │ │ │ │ bic r3, r3, #32768 @ 0x8000 │ │ │ │ bic r3, r3, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ mvn r0, #0 │ │ │ │ b 37cbb0 │ │ │ │ ldr r0, [pc, #388] @ 37cea0 │ │ │ │ bic r3, r3, #16384 @ 0x4000 │ │ │ │ bic r3, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ b 37cd0c │ │ │ │ ldr r3, [pc, #364] @ 37cea4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37cb94 │ │ │ │ ldr r3, [pc, #348] @ 37cea8 │ │ │ │ @@ -316064,23 +316064,23 @@ │ │ │ │ beq 37ce58 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 37ceb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37cb94 │ │ │ │ ldr r3, [pc, #216] @ 37cea4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37cbac │ │ │ │ ldr r3, [pc, #216] @ 37ceb8 │ │ │ │ @@ -316101,52 +316101,52 @@ │ │ │ │ beq 37ce70 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 37cebc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37cbac │ │ │ │ ldr r0, [pc, #96] @ 37cec0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37cb94 │ │ │ │ ldr r0, [pc, #76] @ 37cec4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37cbac │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r2, r4, ror #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x0092dfb8 │ │ │ │ addseq sp, r2, r4, ror #30 │ │ │ │ - rsbeq r5, r7, ip, ror r1 │ │ │ │ - rsbeq r5, r7, ip, asr #4 │ │ │ │ + rsbeq r5, r7, ip, asr #2 │ │ │ │ + rsbeq r5, r7, ip, lsl r2 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r4, asr #11 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r5, r7, r8, lsl #2 │ │ │ │ + ldrdeq r5, [r7], #-8 @ │ │ │ │ andeq r5, r0, r0, lsr r0 │ │ │ │ + rsbeq r5, r7, ip, lsr r1 │ │ │ │ + rsbeq r5, r7, r8, lsl #1 │ │ │ │ rsbeq r5, r7, ip, ror #2 │ │ │ │ - strheq r5, [r7], #-8 @ │ │ │ │ - @ instruction: 0x0067519c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #2092] @ 37d714 │ │ │ │ @@ -316196,15 +316196,15 @@ │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldr r2, [pc, #1932] @ 37d728 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #1924] @ 37d72c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #32] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #1912] @ 37d730 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ mov r8, #0 │ │ │ │ ldr r4, [r4, #2132] @ 0x854 │ │ │ │ lsl r9, r5, #4 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ @@ -316231,15 +316231,15 @@ │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp, #60] @ 0x3c │ │ │ │ stm lr, {r0, r1} │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ mov r0, ip │ │ │ │ str r1, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 71ac10 │ │ │ │ + bl 71abe0 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ beq 37d63c │ │ │ │ @@ -316288,15 +316288,15 @@ │ │ │ │ mov r2, r3 │ │ │ │ mov ip, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 71b1f0 │ │ │ │ + bl 71b1c0 │ │ │ │ ldr r2, [pc, #1552] @ 37d738 │ │ │ │ ldr r3, [pc, #1516] @ 37d718 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -316447,24 +316447,24 @@ │ │ │ │ str r4, [sp, #80] @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [r3, #8] │ │ │ │ str r4, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ mvn r4, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #908] @ 37d748 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r8, [r6, #2132] @ 0x854 │ │ │ │ b 37d0f8 │ │ │ │ ldr r3, [pc, #892] @ 37d74c │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -316484,24 +316484,24 @@ │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r8, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str r8, [sp, #88] @ 0x58 │ │ │ │ str r8, [sp, #92] @ 0x5c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #768] @ 37d750 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r5, #0 │ │ │ │ ldr r4, [r3, #2132] @ 0x854 │ │ │ │ bne 37cfe4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -316528,26 +316528,26 @@ │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #592] @ 37d758 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ mvn r4, #0 │ │ │ │ b 37d120 │ │ │ │ cmp r5, #0 │ │ │ │ bne 37cfe4 │ │ │ │ b 37d47c │ │ │ │ ldr r1, [pc, #564] @ 37d75c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -316573,53 +316573,53 @@ │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ mvn r4, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 37d760 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r8, [r6, #2132] @ 0x854 │ │ │ │ b 37d0f8 │ │ │ │ ldr r0, [pc, #392] @ 37d764 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37d454 │ │ │ │ ldr r0, [pc, #376] @ 37d768 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r4, #0 │ │ │ │ ldr r8, [r3, #2132] @ 0x854 │ │ │ │ b 37d0f8 │ │ │ │ ldr r0, [pc, #332] @ 37d76c │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r4, #0 │ │ │ │ ldr r8, [r3, #2132] @ 0x854 │ │ │ │ b 37d0f8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ @@ -316647,64 +316647,64 @@ │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ mov r0, r2 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 37d774 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37d50c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #140] @ 37d778 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37d50c │ │ │ │ ldr r0, [pc, #120] @ 37d77c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37d50c │ │ │ │ addseq sp, r2, r4, lsr ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x0092dbf8 │ │ │ │ - ldrsbeq r2, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq fp, r7, r0, lsr #2 │ │ │ │ - rsbeq sl, r5, ip, lsl #10 │ │ │ │ + rsbseq r2, fp, r8, lsr #11 │ │ │ │ + strdeq fp, [r7], #-0 @ │ │ │ │ + ldrdeq sl, [r5], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x003fffff │ │ │ │ @ instruction: 0x0092d9f4 │ │ │ │ andeq r4, r0, r0, asr r2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r4, r7, r8, lsr lr │ │ │ │ + rsbeq r4, r7, r8, lsl #28 │ │ │ │ andeq r2, r0, r0, lsl #26 │ │ │ │ - rsbeq r4, r7, r8, lsl ip │ │ │ │ + rsbeq r4, r7, r8, ror #23 │ │ │ │ andeq r5, r0, r0, ror #3 │ │ │ │ - strheq r4, [r7], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r4, r7, r4, lsl #23 │ │ │ │ andeq r1, r0, r4, asr #26 │ │ │ │ + @ instruction: 0x00674c9c │ │ │ │ + rsbeq r4, r7, r8, lsl #21 │ │ │ │ rsbeq r4, r7, ip, asr #25 │ │ │ │ - strheq r4, [r7], #-168 @ 0xffffff58 @ │ │ │ │ - strdeq r4, [r7], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r4, r7, r4, lsr #24 │ │ │ │ + strdeq r4, [r7], #-180 @ 0xffffff4c @ │ │ │ │ andeq r3, r0, r0, lsl #21 │ │ │ │ - @ instruction: 0x00674a90 │ │ │ │ - rsbeq r4, r7, r8, lsr #20 │ │ │ │ - rsbeq r4, r7, ip, lsr #21 │ │ │ │ + rsbeq r4, r7, r0, ror #20 │ │ │ │ + strdeq r4, [r7], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r4, r7, ip, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r3, r0, #896 @ 0x380 │ │ │ │ ldrd r2, [r3, #-8] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -316772,33 +316772,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 37d9c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r5, [r4, #896] @ 0x380 │ │ │ │ b 37d810 │ │ │ │ ldr r0, [pc, #228] @ 37d9c8 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r5, [r4, #896] @ 0x380 │ │ │ │ b 37d810 │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 37d810 │ │ │ │ ldr r3, [pc, #184] @ 37d9cc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -316818,43 +316818,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 37d9d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37d810 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #64] @ 37d9d4 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37d810 │ │ │ │ addseq sp, r2, r0, ror #6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sp, r2, r8, lsr r3 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq sp, r2, r4, lsl #6 │ │ │ │ andeq r5, r0, ip, asr #4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ + strdeq r4, [r7], #-160 @ 0xffffff60 @ │ │ │ │ rsbeq r4, r7, r0, lsr #22 │ │ │ │ - rsbeq r4, r7, r0, asr fp │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - ldrdeq r4, [r7], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq r4, r7, r4, lsl sl │ │ │ │ + rsbeq r4, r7, ip, lsr #19 │ │ │ │ + rsbeq r4, r7, r4, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r1, [r0, #944] @ 0x3b0 │ │ │ │ ldr r5, [r0, #948] @ 0x3b4 │ │ │ │ ldr r2, [r0, #2160] @ 0x870 │ │ │ │ @@ -317043,30 +317043,30 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 37dec0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37db88 │ │ │ │ ldr r1, [pc, #400] @ 37dec4 │ │ │ │ ldr r3, [pc, #344] @ 37de90 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -317145,46 +317145,46 @@ │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37db88 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r2, r8, lsl r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sp, r2, ip, ror #1 │ │ │ │ - rsbeq r4, r7, r4, lsr #18 │ │ │ │ - rsbeq pc, sl, r4, ror #10 │ │ │ │ + strdeq r4, [r7], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq pc, sl, r4, lsr r5 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq ip, r2, r8, lsl pc │ │ │ │ - rsbseq pc, r1, r0, ror #25 │ │ │ │ - rsbeq pc, sl, r4, ror r4 @ │ │ │ │ + ldrheq pc, [r1], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq pc, sl, r4, asr #8 │ │ │ │ andeq r2, r0, ip, ror r1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq r7, r9, r8, ror r4 │ │ │ │ + rsbeq r7, r9, r8, asr #8 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r4, r7, r8, ror r7 │ │ │ │ + rsbeq r4, r7, r8, asr #14 │ │ │ │ addseq ip, r2, r8, ror #27 │ │ │ │ - rsbseq pc, r1, r0, asr #23 │ │ │ │ - rsbeq r4, r7, r8, lsl r7 │ │ │ │ - rsbseq pc, r1, r4, lsr #23 │ │ │ │ - strdeq r4, [r7], #-108 @ 0xffffff94 @ │ │ │ │ - rsbseq pc, r1, r4, asr fp @ │ │ │ │ - rsbeq pc, sl, r8, ror #5 │ │ │ │ - @ instruction: 0x00674694 │ │ │ │ - @ instruction: 0x00674698 │ │ │ │ - rsbeq r4, r7, r0, lsl #13 │ │ │ │ - rsbeq pc, sl, r0, asr #5 │ │ │ │ - rsbeq r4, r7, ip, ror #12 │ │ │ │ - rsbeq r4, r7, r0, ror r6 │ │ │ │ - ldrheq r0, [r0], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r4, r7, r0, ror r6 │ │ │ │ + @ instruction: 0x0071fb90 │ │ │ │ + rsbeq r4, r7, r8, ror #13 │ │ │ │ + rsbseq pc, r1, r4, ror fp @ │ │ │ │ + rsbeq r4, r7, ip, asr #13 │ │ │ │ + rsbseq pc, r1, r4, lsr #22 │ │ │ │ + strheq pc, [sl], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r4, r7, r4, ror #12 │ │ │ │ + rsbeq r4, r7, r8, ror #12 │ │ │ │ + rsbeq r4, r7, r0, asr r6 │ │ │ │ + @ instruction: 0x006af290 │ │ │ │ + rsbeq r4, r7, ip, lsr r6 │ │ │ │ + rsbeq r4, r7, r0, asr #12 │ │ │ │ + rsbseq r0, r0, r8, lsl #31 │ │ │ │ + rsbeq r4, r7, r0, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #512] @ 37e118 │ │ │ │ ldr r3, [pc, #512] @ 37e11c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -317293,42 +317293,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 37e138 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37dff0 │ │ │ │ ldr r0, [pc, #60] @ 37e13c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37dff0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r2, r4, lsl #24 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq ip, r2, r8, lsr #23 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq ip, r2, r0, lsr #22 │ │ │ │ andeq r1, r0, r0, asr r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r4, r7, r0, asr #8 │ │ │ │ - rsbeq r4, r7, r0, ror #8 │ │ │ │ + rsbeq r4, r7, r0, lsl r4 │ │ │ │ + rsbeq r4, r7, r0, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #464] @ 37e328 │ │ │ │ ldr r1, [pc, #464] @ 37e32c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -317389,28 +317389,28 @@ │ │ │ │ ldr r2, [pc, #256] @ 37e33c │ │ │ │ ldr r0, [pc, #256] @ 37e340 │ │ │ │ add r3, r4, #5184 @ 0x1440 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9acf38 │ │ │ │ + bl 9acf08 │ │ │ │ ldr r2, [pc, #232] @ 37e344 │ │ │ │ ldr r3, [pc, #204] @ 37e32c │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #2136] @ 0x858 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 37e324 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9aba40 │ │ │ │ + b 9aba10 │ │ │ │ ldr r3, [pc, #184] @ 37e348 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37e190 │ │ │ │ ldr r3, [pc, #168] @ 37e34c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -317427,43 +317427,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 37e354 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37e190 │ │ │ │ ldr r0, [pc, #68] @ 37e358 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37e190 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r2, r4, asr #19 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq ip, r2, r4, lsr #19 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq ip, r2, r0, lsr r9 │ │ │ │ - rsbeq r4, r7, r4, lsr #7 │ │ │ │ + rsbeq r4, r7, r4, ror r3 │ │ │ │ andeq r1, r0, r4, lsl sl │ │ │ │ addseq ip, r2, r0, asr #17 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r4, r7, r8, lsl #5 │ │ │ │ - rsbeq r4, r7, r8, lsr #5 │ │ │ │ + rsbeq r4, r7, r8, asr r2 │ │ │ │ + rsbeq r4, r7, r8, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [r0] │ │ │ │ add r3, r1, r1, lsl #2 │ │ │ │ add r3, r1, r3, lsl #3 │ │ │ │ @@ -317558,15 +317558,15 @@ │ │ │ │ ldm lr, {r0, r1} │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ stm sp, {r1, r7} │ │ │ │ ldr r0, [r4, #376] @ 0x178 │ │ │ │ - bl 71ac10 │ │ │ │ + bl 71abe0 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ beq 37e930 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -317589,15 +317589,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r0, [sp] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r4, #376] @ 0x178 │ │ │ │ mov r3, r9 │ │ │ │ - bl 71b1f0 │ │ │ │ + bl 71b1c0 │ │ │ │ b 37e3fc │ │ │ │ ldr r2, [pc, #3472] @ 37f310 │ │ │ │ ldr r3, [pc, #3456] @ 37f304 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ @@ -317663,15 +317663,15 @@ │ │ │ │ beq 37e54c │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #3208] @ 37f314 │ │ │ │ ldr r0, [pc, #3208] @ 37f318 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37e54c │ │ │ │ ldr r3, [pc, #3172] @ 37f30c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37e3fc │ │ │ │ @@ -317693,24 +317693,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3072] @ 37f320 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37e3fc │ │ │ │ ldr r1, [r4] │ │ │ │ mov r2, #29 │ │ │ │ add r1, r1, fp │ │ │ │ mov r0, r4 │ │ │ │ bl 37bff0 │ │ │ │ ldr r3, [pc, #2996] @ 37f30c │ │ │ │ @@ -317738,27 +317738,27 @@ │ │ │ │ str r7, [sp, #120] @ 0x78 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2868] @ 37f328 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37e54c │ │ │ │ ldr r3, [pc, #2824] @ 37f30c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37e3fc │ │ │ │ @@ -317779,15 +317779,15 @@ │ │ │ │ beq 37f2e8 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2744] @ 37f330 │ │ │ │ add r0, pc, r0 │ │ │ │ b 37e720 │ │ │ │ ldr r3, [pc, #2696] @ 37f30c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -317811,15 +317811,15 @@ │ │ │ │ beq 37f620 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2624] @ 37f338 │ │ │ │ add r0, pc, r0 │ │ │ │ b 37e720 │ │ │ │ ldr r3, [r3, #2060] @ 0x80c │ │ │ │ cmp r3, #0 │ │ │ │ beq 37ed28 │ │ │ │ @@ -317858,15 +317858,15 @@ │ │ │ │ str r0, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ mov r0, r2 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2444] @ 37f340 │ │ │ │ add r0, pc, r0 │ │ │ │ b 37e720 │ │ │ │ ldr r3, [pc, #2436] @ 37f344 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r6, r3 │ │ │ │ @@ -317902,29 +317902,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2240] @ 37f34c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37e54c │ │ │ │ sub r3, r3, #99 @ 0x63 │ │ │ │ cmp r3, #2 │ │ │ │ bls 37e638 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldrb r3, [r2, #3] │ │ │ │ @@ -317998,29 +317998,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1864] @ 37f354 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37e54c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 37e54c │ │ │ │ ldr r2, [pc, #1836] @ 37f358 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ @@ -318046,29 +318046,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1680] @ 37f35c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37e54c │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ bl 37ba0c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ @@ -318294,27 +318294,27 @@ │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 37f368 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37eeb4 │ │ │ │ b 37eee0 │ │ │ │ mov r3, #33554432 @ 0x2000000 │ │ │ │ mov r1, r2 │ │ │ │ @@ -318326,15 +318326,15 @@ │ │ │ │ ldr r0, [pc, #652] @ 37f36c │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37e54c │ │ │ │ ldr r3, [pc, #620] @ 37f370 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37f7f8 │ │ │ │ @@ -318353,30 +318353,30 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #472] @ 37f374 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37effc │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ @@ -318416,15 +318416,15 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -318435,97 +318435,97 @@ │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 37f37c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37effc │ │ │ │ ldr r0, [pc, #200] @ 37f380 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37e3fc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #176] @ 37f384 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ stm sp, {r3, r9} │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37e54c │ │ │ │ ldr r0, [pc, #152] @ 37f388 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37e3fc │ │ │ │ addseq ip, r2, ip, lsl #15 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq ip, r2, ip, ror r7 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ umullseq ip, r2, ip, r5 │ │ │ │ - rsbseq r0, fp, r0, lsr #29 │ │ │ │ - rsbeq r4, r7, ip, lsr #8 │ │ │ │ + rsbseq r0, fp, r0, ror lr │ │ │ │ + strdeq r4, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r3, r0, r4, lsl fp │ │ │ │ - ldrdeq r3, [r7], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r3, r7, ip, lsr #29 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq r4, r7, r4, lsr r0 │ │ │ │ + rsbeq r4, r7, r4 │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ - @ instruction: 0x00673e90 │ │ │ │ + rsbeq r3, r7, r0, ror #28 │ │ │ │ muleq r0, ip, ip │ │ │ │ - rsbeq r3, r7, r8, ror #26 │ │ │ │ + rsbeq r3, r7, r8, lsr sp │ │ │ │ andeq r2, r0, r0, ror #1 │ │ │ │ - rsbeq r3, r7, r0, ror #27 │ │ │ │ + strheq r3, [r7], #-208 @ 0xffffff30 @ │ │ │ │ andeq r4, r0, r4, lsl #11 │ │ │ │ andeq r1, r0, r4, asr r9 │ │ │ │ - rsbeq r4, r7, r0, asr #13 │ │ │ │ + @ instruction: 0x00674690 │ │ │ │ andeq r2, r0, r0, lsl #7 │ │ │ │ - rsbeq r3, r7, ip, lsl sp │ │ │ │ + rsbeq r3, r7, ip, ror #25 │ │ │ │ andeq r4, r0, r0, lsl r0 │ │ │ │ - rsbeq r3, r7, r0, lsr #26 │ │ │ │ + strdeq r3, [r7], #-192 @ 0xffffff40 @ │ │ │ │ andeq r4, r0, r4, ror #13 │ │ │ │ @ instruction: 0x000032bc │ │ │ │ - rsbeq r3, r7, ip, lsr sl │ │ │ │ - rsbeq r4, r7, r0, asr #1 │ │ │ │ + rsbeq r3, r7, ip, lsl #20 │ │ │ │ + @ instruction: 0x00674090 │ │ │ │ andeq r2, r0, r8, lsl #3 │ │ │ │ - strheq r3, [r7], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r3, r7, r8, lsl #27 │ │ │ │ andeq r4, r0, ip, ror lr │ │ │ │ - @ instruction: 0x00673d90 │ │ │ │ - rsbeq r3, r7, r8, ror r3 │ │ │ │ - rsbeq r3, r7, r8, lsr #11 │ │ │ │ - rsbeq r3, r7, r0, ror #8 │ │ │ │ + rsbeq r3, r7, r0, ror #26 │ │ │ │ + rsbeq r3, r7, r8, asr #6 │ │ │ │ + rsbeq r3, r7, r8, ror r5 │ │ │ │ + rsbeq r3, r7, r0, lsr r4 │ │ │ │ andeq r1, r0, ip, ror sl │ │ │ │ - @ instruction: 0x0067399c │ │ │ │ + rsbeq r3, r7, ip, ror #18 │ │ │ │ andeq r5, r0, r4, ror r4 │ │ │ │ - rsbeq r3, r7, r4, lsr #16 │ │ │ │ - strheq r3, [r7], #-144 @ 0xffffff70 @ │ │ │ │ - strheq r3, [r7], #-36 @ 0xffffffdc @ │ │ │ │ - @ instruction: 0x00673090 │ │ │ │ - rsbeq r3, r7, r0, lsr #3 │ │ │ │ + strdeq r3, [r7], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r3, r7, r0, lsl #19 │ │ │ │ + rsbeq r3, r7, r4, lsl #5 │ │ │ │ + rsbeq r3, r7, r0, rrx │ │ │ │ + rsbeq r3, r7, r0, ror r1 │ │ │ │ andeq r2, r0, ip, ror #18 │ │ │ │ - rsbeq r3, r7, r0, asr #9 │ │ │ │ + @ instruction: 0x00673490 │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ - rsbeq r3, r7, r0, ror #9 │ │ │ │ - rsbeq r3, r7, r4, asr #3 │ │ │ │ - rsbeq r3, r7, r8, ror r2 │ │ │ │ - rsbeq r3, r7, r8, lsl r3 │ │ │ │ - rsbeq r3, r7, ip, ror #10 │ │ │ │ + strheq r3, [r7], #-64 @ 0xffffffc0 @ │ │ │ │ + @ instruction: 0x00673194 │ │ │ │ + rsbeq r3, r7, r8, asr #4 │ │ │ │ + rsbeq r3, r7, r8, ror #5 │ │ │ │ + rsbeq r3, r7, ip, lsr r5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r3, r7, r8, ror #15 │ │ │ │ - rsbeq r3, r7, r4, lsl #11 │ │ │ │ - @ instruction: 0x00673698 │ │ │ │ - rsbeq r3, r7, ip, asr #15 │ │ │ │ - strheq r3, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r3, r7, r4, ror #6 │ │ │ │ - rsbeq r3, r7, r0, ror #13 │ │ │ │ - rsbeq r2, r7, r4, lsr #30 │ │ │ │ + strheq r3, [r7], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r3, r7, r4, asr r5 │ │ │ │ + rsbeq r3, r7, r8, ror #12 │ │ │ │ + @ instruction: 0x0067379c │ │ │ │ + rsbeq r3, r7, r0, lsl #5 │ │ │ │ + rsbeq r3, r7, r4, lsr r3 │ │ │ │ + strheq r3, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ + strdeq r2, [r7], #-228 @ 0xffffff1c @ │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37ef40 │ │ │ │ ldr r3, [pc, #-128] @ 37f38c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -318546,26 +318546,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-256] @ 37f390 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37ef40 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37ef40 │ │ │ │ ldr r3, [pc, #-284] @ 37f394 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -318587,33 +318587,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-412] @ 37f398 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37ef30 │ │ │ │ ldr r0, [pc, #-424] @ 37f39c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r1 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ ldr r6, [sp, #84] @ 0x54 │ │ │ │ mov r1, #4 │ │ │ │ ldr r3, [r6, #2168] @ 0x878 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ strb r1, [r3, #761] @ 0x2f9 │ │ │ │ strb r2, [r3, #777] @ 0x309 │ │ │ │ @@ -318644,38 +318644,38 @@ │ │ │ │ str r7, [sp, #120] @ 0x78 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-632] @ 37f3a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37ecf0 │ │ │ │ ldr r0, [pc, #-644] @ 37f3a4 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37e3fc │ │ │ │ ldr r0, [pc, #-664] @ 37f3a8 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37e3fc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37f670 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ @@ -318701,26 +318701,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-844] @ 37f3b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37eef0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37ef00 │ │ │ │ ldr r3, [pc, #-872] @ 37f3b4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -318742,46 +318742,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1000] @ 37f3b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37ef20 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrsb r3, [r3, #7] │ │ │ │ cmp r3, #0 │ │ │ │ bge 37ef30 │ │ │ │ b 37f4a8 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #-1036] @ 37f3bc │ │ │ │ stm sp, {r2, r7} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37e54c │ │ │ │ ldr r0, [pc, #-1060] @ 37f3c0 │ │ │ │ stm sp, {r2, r7} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37e54c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ mla r2, r1, r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r2 │ │ │ │ @@ -318794,22 +318794,22 @@ │ │ │ │ b 37f1e0 │ │ │ │ ldr r0, [pc, #-1136] @ 37f3c4 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37f0a8 │ │ │ │ ldr r0, [pc, #-1164] @ 37f3c8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37ef30 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #12] │ │ │ │ tst r3, #1 │ │ │ │ beq 37ef40 │ │ │ │ b 37f404 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -318831,81 +318831,81 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1324] @ 37f3d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37edcc │ │ │ │ ldr r0, [pc, #-1336] @ 37f3d8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37ef40 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [pc, #-1364] @ 37f3dc │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37f1a0 │ │ │ │ ldr r0, [pc, #-1392] @ 37f3e0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37edcc │ │ │ │ ldr r0, [pc, #-1416] @ 37f3e4 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37eef0 │ │ │ │ ldr r0, [pc, #-1440] @ 37f3e8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37ef20 │ │ │ │ ldr r0, [pc, #-1464] @ 37f3ec │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ strd r2, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37effc │ │ │ │ ldr r0, [pc, #-1508] @ 37f3f0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37ecf0 │ │ │ │ mov r3, #0 │ │ │ │ ldrh r3, [r3] │ │ │ │ udf #0 │ │ │ │ ldr r2, [r0, #368] @ 0x170 │ │ │ │ cmp r2, #0 │ │ │ │ beq 37fc3c │ │ │ │ @@ -319038,41 +319038,41 @@ │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ add r4, r4, r5, lsl #5 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #2176] @ 0x880 │ │ │ │ b 37fbb8 │ │ │ │ ldr r0, [pc, #72] @ 37fc5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ b 37fbb8 │ │ │ │ ldr r0, [pc, #60] @ 37fc60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ b 37fbb8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 37e35c │ │ │ │ b 37fb90 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ andeq r8, r0, r1 │ │ │ │ andeq r4, r0, r0, lsl r0 │ │ │ │ - strdeq r3, [r7], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r3, r7, r4, lsr r6 │ │ │ │ + rsbeq r3, r7, r4, asr #11 │ │ │ │ + rsbeq r3, r7, r4, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #2136] @ 0x858 │ │ │ │ - bl 9aba48 │ │ │ │ + bl 9aba18 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r4, #2056] @ 0x808 │ │ │ │ ldr r0, [r4, #2132] @ 0x854 │ │ │ │ str r3, [r4, #2136] @ 0x858 │ │ │ │ pop {r4, lr} │ │ │ │ b 37e35c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -319161,25 +319161,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1348] @ 38036c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37fd54 │ │ │ │ ldr r3, [pc, #1328] @ 380370 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -319197,25 +319197,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1212] @ 380374 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37fd54 │ │ │ │ ldr fp, [r0, #4] │ │ │ │ mov r7, fp │ │ │ │ b 37fd9c │ │ │ │ ldr fp, [r0, #8] │ │ │ │ mov r7, fp │ │ │ │ b 37fd9c │ │ │ │ @@ -319271,28 +319271,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #920] @ 380384 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37fe2c │ │ │ │ ldr fp, [r2, #2092] @ 0x82c │ │ │ │ mov r7, fp │ │ │ │ b 37ff54 │ │ │ │ ldr fp, [r2, #2112] @ 0x840 │ │ │ │ mov r7, fp │ │ │ │ b 37ff54 │ │ │ │ @@ -319352,26 +319352,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #616] @ 380390 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 37ff54 │ │ │ │ ldr r3, [pc, #596] @ 380394 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r7, [r3] │ │ │ │ cmp r7, #0 │ │ │ │ @@ -319390,61 +319390,61 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #32 │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #480] @ 380398 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 37fe2c │ │ │ │ mov fp, r7 │ │ │ │ b 37fe38 │ │ │ │ ldr r0, [pc, #452] @ 38039c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37fd54 │ │ │ │ ldr r0, [pc, #424] @ 3803a0 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r4, r5, fp} │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37fe2c │ │ │ │ ldr r0, [pc, #400] @ 3803a4 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3801bc │ │ │ │ ldr r0, [pc, #372] @ 3803a8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 37fe2c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ mov fp, r7 │ │ │ │ b 37ff60 │ │ │ │ cmp r7, #0 │ │ │ │ beq 37fd54 │ │ │ │ ldr r3, [pc, #316] @ 3803ac │ │ │ │ @@ -319463,15 +319463,15 @@ │ │ │ │ ldr r0, [pc, #268] @ 3803b0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 38012c │ │ │ │ mov fp, r7 │ │ │ │ b 37fda8 │ │ │ │ ldr r3, [pc, #152] @ 380368 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -319479,63 +319479,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strd r4, [sp, #8] │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 3803b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 37fd9c │ │ │ │ ldr r0, [pc, #136] @ 3803b8 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 38031c │ │ │ │ addseq sl, r2, r0, ror #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, r2, ip, asr #28 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r7, r4, r4, lsl #29 │ │ │ │ - rsbseq pc, sl, r8, lsr #15 │ │ │ │ + rsbseq pc, sl, r8, ror r7 @ │ │ │ │ addseq sl, r2, r0, asr #27 │ │ │ │ andeq r1, r0, ip, lsr #30 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r3, r7, r8, lsr r5 │ │ │ │ + rsbeq r3, r7, r8, lsl #10 │ │ │ │ andeq r4, r0, ip, lsl #27 │ │ │ │ - rsbeq r3, r7, r8, lsl #14 │ │ │ │ + ldrdeq r3, [r7], #-104 @ 0xffffff98 @ │ │ │ │ addeq r7, r4, r0, ror ip │ │ │ │ - rsbseq pc, sl, sp, lsl #11 │ │ │ │ + rsbseq pc, sl, sp, asr r5 @ │ │ │ │ @ instruction: 0x00001db0 │ │ │ │ - strheq r3, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r3, r7, r8, lsl #9 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ andeq r1, r0, r8, lsl r0 │ │ │ │ - ldrdeq r3, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r3, r7, r0, lsr #5 │ │ │ │ andeq r1, r0, r4, asr #10 │ │ │ │ - rsbeq r3, r7, ip, ror r3 │ │ │ │ - rsbeq r3, r7, r0, lsr #8 │ │ │ │ - strheq r3, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq r3, r7, r8, ror #6 │ │ │ │ - strheq r3, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r3, r7, ip, asr #6 │ │ │ │ + strdeq r3, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r3, r7, r8, lsl #3 │ │ │ │ + rsbeq r3, r7, r8, lsr r3 │ │ │ │ + rsbeq r3, r7, r0, lsl #5 │ │ │ │ andeq r3, r0, r8, asr sp │ │ │ │ - rsbeq r3, r7, r8, lsr #3 │ │ │ │ - @ instruction: 0x00672f94 │ │ │ │ - ldrdeq r2, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r3, r7, r8, ror r1 │ │ │ │ + rsbeq r2, r7, r4, ror #30 │ │ │ │ + rsbeq r2, r7, r8, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #500] @ 3805c8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #496] @ 3805cc │ │ │ │ @@ -319622,28 +319622,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3805e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 380458 │ │ │ │ ldr r3, [pc, #116] @ 3805ec │ │ │ │ ldr ip, [pc, #116] @ 3805f0 │ │ │ │ ldr r1, [pc, #116] @ 3805f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #108] @ 3805f8 │ │ │ │ @@ -319656,31 +319656,31 @@ │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 380458 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq sl, r2, r4, asr #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, r2, r4, lsl #14 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x0092a6bc │ │ │ │ andeq r2, r0, r0, ror #2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r3, r7, r0, ror #1 │ │ │ │ - ldrheq lr, [sl], #-240 @ 0xffffff10 @ │ │ │ │ - strheq r3, [r7], #-8 @ │ │ │ │ - rsbeq r1, r7, r8, lsr #9 │ │ │ │ + strheq r3, [r7], #-0 @ │ │ │ │ + rsbseq lr, sl, r0, lsl #31 │ │ │ │ + rsbeq r3, r7, r8, lsl #1 │ │ │ │ + rsbeq r1, r7, r8, ror r4 │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ - rsbeq r3, r7, r0, ror #1 │ │ │ │ + strheq r3, [r7], #-0 @ │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [r0, #360] @ 0x168 │ │ │ │ mov lr, #0 │ │ │ │ cmp lr, r3 │ │ │ │ cmpeq r1, r2 │ │ │ │ mov ip, r0 │ │ │ │ ldreq r0, [r0, #364] @ 0x16c │ │ │ │ @@ -319716,37 +319716,37 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ add r2, r5, #300 @ 0x12c │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r0, #24 │ │ │ │ mov r6, r1 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ ldr r3, [pc, #76] @ 3806fc │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r5, #348 @ 0x15c │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r0, r4, #192 @ 0xc0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ strdeq r7, [r4], ip │ │ │ │ - rsbeq r3, r7, r4, lsr r0 │ │ │ │ - rsbeq r3, r7, r0, lsl r0 │ │ │ │ + rsbeq r3, r7, r4 │ │ │ │ + rsbeq r2, r7, r0, ror #31 │ │ │ │ │ │ │ │ 00380700 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -319784,15 +319784,15 @@ │ │ │ │ ldr r2, [r4, #368] @ 0x170 │ │ │ │ add r0, r0, #5248 @ 0x1480 │ │ │ │ cmp r2, r1 │ │ │ │ bhi 380780 │ │ │ │ ldr r0, [pc, #212] @ 38087c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 750338 │ │ │ │ + bl 750308 │ │ │ │ ldr r3, [r4, #368] @ 0x170 │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 380844 │ │ │ │ ldr sl, [pc, #184] @ 380880 │ │ │ │ mov r9, #0 │ │ │ │ add sl, pc, sl │ │ │ │ @@ -319839,17 +319839,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ andsgt r1, r4, r0, lsl #30 │ │ │ │ @ instruction: 0xffffb800 │ │ │ │ @ instruction: 0x008473b8 │ │ │ │ andeq r0, r0, r8, ror #15 │ │ │ │ - rsbseq lr, sl, ip, asr #25 │ │ │ │ - rsbeq r1, r7, r8, asr #3 │ │ │ │ - rsbeq r2, r7, r4, ror #28 │ │ │ │ + @ instruction: 0x007aec9c │ │ │ │ + @ instruction: 0x00671198 │ │ │ │ + rsbeq r2, r7, r4, lsr lr │ │ │ │ andeq r0, r0, r7, lsr r6 │ │ │ │ │ │ │ │ 00380898 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -319863,15 +319863,15 @@ │ │ │ │ add r6, r6, #1 │ │ │ │ add r4, r4, r5 │ │ │ │ add r0, r4, #112 @ 0x70 │ │ │ │ bl 388dd8 │ │ │ │ add r0, r4, #1024 @ 0x400 │ │ │ │ bl 388dd8 │ │ │ │ add r0, r4, #32 │ │ │ │ - bl 753eec │ │ │ │ + bl 753ebc │ │ │ │ ldr r3, [r7, #368] @ 0x170 │ │ │ │ add r5, r5, #5248 @ 0x1480 │ │ │ │ cmp r3, r6 │ │ │ │ bhi 3808c0 │ │ │ │ ldr r0, [r7] │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 248b1c │ │ │ │ @@ -319955,39 +319955,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 380aa4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 380950 │ │ │ │ ldr r0, [pc, #52] @ 380aa8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 380950 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq sl, r2, r4, lsl #4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, r2, r4, ror #3 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq sl, r2, r4, ror #2 │ │ │ │ @ instruction: 0x00004db4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r2, r7, r0, lsl #25 │ │ │ │ - @ instruction: 0x00672c9c │ │ │ │ + rsbeq r2, r7, r0, asr ip │ │ │ │ + rsbeq r2, r7, ip, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #2372] @ 381408 │ │ │ │ ldr r1, [pc, #2372] @ 38140c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -320067,15 +320067,15 @@ │ │ │ │ bne 380fc8 │ │ │ │ ldr r0, [pc, #2096] @ 381428 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ ldr r2, [pc, #2072] @ 38142c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ ldr r3, [r3, #128] @ 0x80 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -320098,28 +320098,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ strd r4, [sp, #16] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1920] @ 381438 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 380b78 │ │ │ │ ldr r3, [r7, #368] @ 0x170 │ │ │ │ add r3, r3, #2 │ │ │ │ lsl r3, r3, #7 │ │ │ │ cmp r4, r3 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ bcs 380b54 │ │ │ │ @@ -320189,25 +320189,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ strd r4, [sp, #8] │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1592] @ 381450 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 380b10 │ │ │ │ mov r0, r7 │ │ │ │ bl 380900 │ │ │ │ b 380d88 │ │ │ │ ldr r3, [pc, #1568] @ 381454 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -320226,27 +320226,27 @@ │ │ │ │ beq 3812b8 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1444] @ 381458 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [pc, #1436] @ 38145c │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, #14 │ │ │ │ bhi 3812e0 │ │ │ │ add r3, r3, fp │ │ │ │ ldrsh r3, [r3, fp] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -320373,21 +320373,21 @@ │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #112] @ 0x70 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ ldr r0, [pc, #936] @ 381484 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 380b6c │ │ │ │ ldr r3, [pc, #912] @ 381488 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 380b78 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -320402,34 +320402,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #792] @ 38148c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 380b78 │ │ │ │ ldr r0, [pc, #780] @ 381490 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, r5, r9, sl} │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 380b10 │ │ │ │ ldr r3, [pc, #756] @ 381494 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, #14 │ │ │ │ bhi 3811b8 │ │ │ │ add r3, r3, fp │ │ │ │ ldrsh r3, [r3, fp] │ │ │ │ @@ -320455,75 +320455,75 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 38149c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 38107c │ │ │ │ ldr r0, [pc, #584] @ 3814a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 380b78 │ │ │ │ ldr r0, [pc, #544] @ 3814a4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 380b78 │ │ │ │ tst r9, #15 │ │ │ │ bne 380f3c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 37c394 │ │ │ │ b 380f3c │ │ │ │ ldr r0, [pc, #488] @ 3814a8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, r9} │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 380eb8 │ │ │ │ bl 37c2f4 │ │ │ │ b 380fa4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3811c4 │ │ │ │ b 38107c │ │ │ │ ldr r0, [pc, #436] @ 3814ac │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ stm sp, {r4, r9} │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 38107c │ │ │ │ ldr r2, [pc, #260] @ 38141c │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #400] @ 3814b0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ @@ -320534,15 +320534,15 @@ │ │ │ │ beq 381358 │ │ │ │ ldr r0, [pc, #368] @ 3814b4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 380b78 │ │ │ │ ldr r3, [pc, #332] @ 3814b8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -320559,81 +320559,81 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r4, [sp, #16] │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3814bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 380c20 │ │ │ │ ldr r0, [pc, #208] @ 3814c0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 380c20 │ │ │ │ addseq sl, r2, r8, asr r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, r2, r0, asr #32 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - @ instruction: 0x007ae99c │ │ │ │ + rsbseq lr, sl, ip, ror #18 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ umullseq r9, r2, ip, pc @ │ │ │ │ addseq r9, r2, r8, asr #30 │ │ │ │ - strheq r2, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r2, r7, r8, lsl #23 │ │ │ │ addeq r6, r4, r0, ror pc │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r2, r7, ip, lsr #24 │ │ │ │ + strdeq r2, [r7], #-188 @ 0xffffff44 @ │ │ │ │ addeq r6, r4, r8, ror lr │ │ │ │ - rsbseq lr, sl, r6, lsr #15 │ │ │ │ - strheq pc, [sl], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r2, r7, r4, lsr #19 │ │ │ │ + rsbseq lr, sl, r6, ror r7 │ │ │ │ + rsbeq pc, sl, r8, lsl #17 │ │ │ │ + rsbeq r2, r7, r4, ror r9 │ │ │ │ andeq r4, r0, r8, asr #30 │ │ │ │ - rsbeq r2, r7, r0, lsr #18 │ │ │ │ + strdeq r2, [r7], #-128 @ 0xffffff80 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r2, r7, r4, asr #21 │ │ │ │ - rsbseq lr, sl, r4, lsr r6 │ │ │ │ + @ instruction: 0x00672a94 │ │ │ │ + rsbseq lr, sl, r4, lsl #12 │ │ │ │ addseq r9, r2, r0, lsr ip │ │ │ │ rsbseq pc, sp, r0, ror #31 │ │ │ │ svceq 0x0082001f │ │ │ │ addseq r9, r2, r0, ror fp │ │ │ │ addseq r9, r2, r4, lsl fp │ │ │ │ stc2l 0, cr0, [r0, #1020] @ 0x3fc │ │ │ │ addseq r9, r2, ip, asr #21 │ │ │ │ addseq r9, r2, r8, lsl #21 │ │ │ │ - rsbeq r2, r7, ip, lsl #20 │ │ │ │ - rsbeq r2, r7, r0, asr #20 │ │ │ │ + ldrdeq r2, [r7], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r2, r7, r0, lsl sl │ │ │ │ andeq r4, r0, r0, lsr #1 │ │ │ │ - rsbeq r2, r7, r8, lsl #20 │ │ │ │ - strdeq r2, [r7], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq lr, sl, r2, ror r3 │ │ │ │ + ldrdeq r2, [r7], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r2, r7, r4, asr #11 │ │ │ │ + rsbseq lr, sl, r2, asr #6 │ │ │ │ andeq r1, r0, r0, lsr #26 │ │ │ │ - rsbeq r2, r7, r4, asr #15 │ │ │ │ - ldrdeq r2, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r2, r7, ip, asr #18 │ │ │ │ - rsbeq r2, r7, r4, lsl #14 │ │ │ │ - rsbeq r2, r7, r0, ror r7 │ │ │ │ + @ instruction: 0x00672794 │ │ │ │ + rsbeq r2, r7, r0, lsr #13 │ │ │ │ + rsbeq r2, r7, ip, lsl r9 │ │ │ │ + ldrdeq r2, [r7], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r2, r7, r0, asr #14 │ │ │ │ addeq r6, r4, r0, ror #16 │ │ │ │ - @ instruction: 0x00672498 │ │ │ │ + rsbeq r2, r7, r8, ror #8 │ │ │ │ andeq r1, r0, ip, asr #21 │ │ │ │ - rsbeq r2, r7, r8, asr r4 │ │ │ │ - rsbeq r2, r7, r0, lsr #9 │ │ │ │ + rsbeq r2, r7, r8, lsr #8 │ │ │ │ + rsbeq r2, r7, r0, ror r4 │ │ │ │ ldr ip, [r0, #360] @ 0x168 │ │ │ │ push {r4, lr} │ │ │ │ mov r4, #0 │ │ │ │ cmp r4, r3 │ │ │ │ cmpeq ip, r2 │ │ │ │ ldr lr, [sp, #8] │ │ │ │ beq 381514 │ │ │ │ @@ -320692,15 +320692,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #4] @ 3815c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq r6, r4, r0, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r9, [pc, #468] @ 3817b8 │ │ │ │ mov r8, r1 │ │ │ │ @@ -320716,30 +320716,30 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #432] @ 3817c8 │ │ │ │ mov r3, #15 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r3, #6 │ │ │ │ ldr r2, [pc, #408] @ 3817cc │ │ │ │ ldr r1, [pc, #408] @ 3817d0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, #1 │ │ │ │ mov sl, #8 │ │ │ │ mov r7, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [r0, #2112] @ 0x840 │ │ │ │ add r0, r9, #12 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r2, r4, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ bl 380700 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ strb r6, [r3, #9] │ │ │ │ @@ -320817,24 +320817,24 @@ │ │ │ │ ldr r1, [pc, #52] @ 3817d8 │ │ │ │ ldr r0, [pc, #52] @ 3817dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #20 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq sp, sl, r4, lsl #31 │ │ │ │ + rsbseq sp, sl, r4, asr pc │ │ │ │ addseq r9, r2, ip, lsr #10 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r2, r7, r8, ror r9 │ │ │ │ - rsbeq r2, r7, r0, ror #18 │ │ │ │ - rsbeq r5, r5, r4, ror lr │ │ │ │ - @ instruction: 0x006f3394 │ │ │ │ + rsbeq r2, r7, r8, asr #18 │ │ │ │ + rsbeq r2, r7, r0, lsr r9 │ │ │ │ + rsbeq r5, r5, r4, asr #28 │ │ │ │ + rsbeq r3, pc, r4, ror #6 │ │ │ │ addseq r9, r2, r0, asr #7 │ │ │ │ - strdeq r2, [r7], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r3, r6, ip, ror #9 │ │ │ │ + rsbeq r2, r7, ip, asr #15 │ │ │ │ + strheq r3, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 3818c4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -320842,25 +320842,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 3818c8 │ │ │ │ ldr r1, [pc, #188] @ 3818cc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #168] @ 3818d0 │ │ │ │ ldr r1, [pc, #168] @ 3818d4 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [pc, #136] @ 3818d8 │ │ │ │ ldr r3, [pc, #136] @ 3818dc │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #132] @ 3818e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -320872,31 +320872,31 @@ │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ ldr r2, [pc, #104] @ 3818ec │ │ │ │ strb ip, [r0, #112] @ 0x70 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74dcc4 │ │ │ │ + bl 74dc94 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sp, sl, r0, lsl #27 │ │ │ │ - @ instruction: 0x00655c9c │ │ │ │ - strheq r3, [pc], #-24 @ │ │ │ │ - rsbeq r2, r6, ip, lsl #9 │ │ │ │ - strheq fp, [r5], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq sp, sl, r0, asr sp │ │ │ │ + rsbeq r5, r5, ip, ror #24 │ │ │ │ + rsbeq r3, pc, r8, lsl #3 │ │ │ │ + rsbeq r2, r6, ip, asr r4 │ │ │ │ + rsbeq fp, r5, r4, lsl #17 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ addeq r6, r4, r8, ror r5 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ stmdbcs r2!, {r1, r2, r7, pc} │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -320932,132 +320932,132 @@ │ │ │ │ ldr r1, [pc, #48] @ 3819a0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 380900 │ │ │ │ - rsbseq sp, sl, r8, lsl #24 │ │ │ │ - rsbeq r2, r7, r4, lsl #12 │ │ │ │ - rsbeq r2, r7, ip, lsl r6 │ │ │ │ + ldrsbeq sp, [sl], #-184 @ 0xffffff48 @ │ │ │ │ + ldrdeq r2, [r7], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r2, r7, ip, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #64] @ 3819fc │ │ │ │ ldr r2, [pc, #64] @ 381a00 │ │ │ │ ldr r1, [pc, #64] @ 381a04 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 4388b4 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 380898 │ │ │ │ - ldrheq sp, [sl], #-180 @ 0xffffff4c @ │ │ │ │ - strheq r2, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r2, r7, r8, asr #11 │ │ │ │ + rsbseq sp, sl, r4, lsl #23 │ │ │ │ + rsbeq r2, r7, r0, lsl #11 │ │ │ │ + @ instruction: 0x00672598 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #152] @ 381ab8 │ │ │ │ ldr r2, [pc, #152] @ 381abc │ │ │ │ ldr r1, [pc, #152] @ 381ac0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #120] @ 381ac4 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, r0, #2128 @ 0x850 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75016c │ │ │ │ + bl 75013c │ │ │ │ ldr r2, [pc, #88] @ 381ac8 │ │ │ │ ldr r1, [pc, #88] @ 381acc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ bl 38065c │ │ │ │ str r7, [r4, #2116] @ 0x844 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq sp, sl, r0, asr fp │ │ │ │ - rsbeq r2, r7, r8, asr #10 │ │ │ │ - rsbeq r2, r7, r0, ror #10 │ │ │ │ + rsbseq sp, sl, r0, lsr #22 │ │ │ │ + rsbeq r2, r7, r8, lsl r5 │ │ │ │ + rsbeq r2, r7, r0, lsr r5 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - rsbeq r5, r5, r8, lsr sl │ │ │ │ - rsbeq r2, pc, r4, asr pc @ │ │ │ │ + rsbeq r5, r5, r8, lsl #20 │ │ │ │ + rsbeq r2, pc, r4, lsr #30 │ │ │ │ ldr r0, [pc, #4] @ 381adc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq r6, r4, r4, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 381b50 │ │ │ │ ldr r2, [pc, #88] @ 381b54 │ │ │ │ ldr r1, [pc, #88] @ 381b58 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r0, [r0, #2020] @ 0x7e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 381b30 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 545244 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq sp, sl, r8, asr #21 │ │ │ │ - strheq r2, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ - ldrdeq r2, [r7], #-64 @ 0xffffffc0 @ │ │ │ │ + @ instruction: 0x007ada98 │ │ │ │ + rsbeq r2, r7, r8, lsl #9 │ │ │ │ + rsbeq r2, r7, r0, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #172] @ 381c20 │ │ │ │ ldr r3, [pc, #172] @ 381c24 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ @@ -321101,15 +321101,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r2, r4, lsr #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r2, r7, r0, lsr #8 │ │ │ │ + strdeq r2, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ addseq r8, r2, r4, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 381ca4 │ │ │ │ ldr r2, [pc, #92] @ 381ca8 │ │ │ │ @@ -321117,32 +321117,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ ldr r3, [pc, #80] @ 381cb0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #64] @ 381cb4 │ │ │ │ ldr r3, [pc, #64] @ 381cb8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #68] @ 0x44 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq sp, sl, ip, ror r9 │ │ │ │ - rsbeq r5, r5, ip, asr #16 │ │ │ │ - rsbeq r6, r7, r4, ror #8 │ │ │ │ + rsbseq sp, sl, ip, asr #18 │ │ │ │ + rsbeq r5, r5, ip, lsl r8 │ │ │ │ + rsbeq r6, r7, r4, lsr r4 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ │ │ │ │ 00381cbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -321152,27 +321152,27 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #52] @ 381d1c │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 749e50 │ │ │ │ + bl 749e20 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #1908] @ 0x774 │ │ │ │ str r3, [r4, #1912] @ 0x778 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strdeq r2, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r2, r7, r0, asr #5 │ │ │ │ │ │ │ │ 00381d20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r2, #20] │ │ │ │ @@ -321181,50 +321181,50 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ beq 381dc4 │ │ │ │ ldr r0, [pc, #124] @ 381dd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 74d294 │ │ │ │ + bl 74d264 │ │ │ │ ldr r1, [pc, #116] @ 381dd8 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74b7fc │ │ │ │ + bl 74b7cc │ │ │ │ mov r0, r5 │ │ │ │ - bl 80f9c8 │ │ │ │ + bl 80f998 │ │ │ │ ldr r3, [pc, #92] @ 381ddc │ │ │ │ ldr r1, [pc, #92] @ 381de0 │ │ │ │ ldr r5, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 337914 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74d728 │ │ │ │ + bl 74d6f8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #24] @ 381de4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 381d58 │ │ │ │ @ instruction: 0x00928ddc │ │ │ │ - @ instruction: 0x00672290 │ │ │ │ - rsbeq r5, sl, r8, ror fp │ │ │ │ + rsbeq r2, r7, r0, ror #4 │ │ │ │ + rsbeq r5, sl, r8, asr #22 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - rsbseq r5, r1, r4, lsl #31 │ │ │ │ - rsbeq r2, r7, r4, lsr #4 │ │ │ │ + rsbseq r5, r1, r4, asr pc │ │ │ │ + strdeq r2, [r7], #-20 @ 0xffffffec @ │ │ │ │ │ │ │ │ 00381de8 : │ │ │ │ rsb ip, r1, r1, lsl #3 │ │ │ │ add r1, r1, ip, lsl #3 │ │ │ │ add r1, r0, r1, lsl #4 │ │ │ │ ldr r0, [r1, #88] @ 0x58 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -321257,15 +321257,15 @@ │ │ │ │ add r0, r0, r1, lsl #4 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 381e7c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ strdeq r5, [r4], r8 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #2 │ │ │ │ b 38cad0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -321276,25 +321276,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #108] @ 381f3c │ │ │ │ ldr r1, [pc, #108] @ 381f40 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #76] @ 381f44 │ │ │ │ ldr ip, [pc, #76] @ 381f48 │ │ │ │ ldr r3, [pc, #76] @ 381f4c │ │ │ │ ldr r1, [pc, #76] @ 381f50 │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -321302,23 +321302,23 @@ │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ mov r2, #24 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74bf20 │ │ │ │ - rsbseq sp, sl, r0, lsr r7 │ │ │ │ - strdeq r5, [r5], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r2, pc, r4, lsl fp @ │ │ │ │ - rsbeq r2, r7, r0, lsr #2 │ │ │ │ - rsbeq r2, r7, r8, lsr r1 │ │ │ │ + b 74bef0 │ │ │ │ + rsbseq sp, sl, r0, lsl #14 │ │ │ │ + rsbeq r5, r5, r4, asr #11 │ │ │ │ + rsbeq r2, pc, r4, ror #21 │ │ │ │ + strdeq r2, [r7], #-0 @ │ │ │ │ + rsbeq r2, r7, r8, lsl #2 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - rsbseq r5, r1, r4, lsl #28 │ │ │ │ - rsbeq r2, r7, r4, lsl r1 │ │ │ │ + ldrsbeq r5, [r1], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r2, r7, r4, ror #1 │ │ │ │ addseq r6, r0, r4, lsl ip │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ str r3, [r0, #652] @ 0x28c │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -321426,22 +321426,22 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [r0, #28] │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr r5, [r2, #672] @ 0x2a0 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 9aba48 │ │ │ │ + bl 9aba18 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #24] │ │ │ │ - bl 9aacb4 │ │ │ │ + bl 9aac84 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 810a1c │ │ │ │ + b 8109ec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ @@ -321457,15 +321457,15 @@ │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r2, [r4, #28] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 810e14 │ │ │ │ + bl 810de4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -321499,25 +321499,25 @@ │ │ │ │ str r2, [r4, #4] │ │ │ │ bne 382290 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add r3, r4, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bne 382290 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 9a7980 │ │ │ │ + bl 9a7950 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 248b1c │ │ │ │ ldr r0, [r0, #28] │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r0, #16] │ │ │ │ cmp r3, r2 │ │ │ │ bne 382270 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ - bl 9bb73c │ │ │ │ + bl 9bb70c │ │ │ │ b 3821e8 │ │ │ │ ldr r3, [pc, #60] @ 3822b4 │ │ │ │ ldr r1, [pc, #60] @ 3822b8 │ │ │ │ ldr r0, [pc, #60] @ 3822bc │ │ │ │ ldr r2, [pc, #60] @ 3822c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -321528,21 +321528,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 3822cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #246 @ 0xf6 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq sp, sl, r4, ror #7 │ │ │ │ - rsbeq r1, r7, r0, lsl #28 │ │ │ │ - rsbeq r1, r7, ip, lsl #28 │ │ │ │ + ldrheq sp, [sl], #-52 @ 0xffffffcc @ │ │ │ │ + ldrdeq r1, [r7], #-208 @ 0xffffff30 @ │ │ │ │ + ldrdeq r1, [r7], #-220 @ 0xffffff24 @ │ │ │ │ andeq r0, r0, r7, lsr #5 │ │ │ │ - rsbseq sp, sl, r8, asr #7 │ │ │ │ - rsbeq r1, r7, r0, lsr #28 │ │ │ │ - rsbeq r1, r7, r4, lsr lr │ │ │ │ + @ instruction: 0x007ad398 │ │ │ │ + strdeq r1, [r7], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r1, r7, r4, lsl #28 │ │ │ │ │ │ │ │ 003822d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r2, [r0, #1920] @ 0x780 │ │ │ │ @@ -321616,45 +321616,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 382480 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 382354 │ │ │ │ ldr r0, [pc, #64] @ 382484 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 382354 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r2, r8, lsl r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r8, r2, r4, lsl #16 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r8, r2, r0, asr #15 │ │ │ │ andeq r2, r0, r4, asr #18 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq r1, [r7], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r1, r7, r8, lsr #26 │ │ │ │ + rsbeq r1, r7, ip, lsr #25 │ │ │ │ + strdeq r1, [r7], #-200 @ 0xffffff38 @ │ │ │ │ ldr r3, [r0, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3824a0 │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3824b8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -321667,15 +321667,15 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r1, [r0, #141] @ 0x8d │ │ │ │ mov r0, r3 │ │ │ │ lsr r1, r1, #5 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 811af4 │ │ │ │ + bl 811ac4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -321727,15 +321727,15 @@ │ │ │ │ ldrb r1, [r4, #1657] @ 0x679 │ │ │ │ ldrb r2, [r4, #745] @ 0x2e9 │ │ │ │ mvn r3, #127 @ 0x7f │ │ │ │ orr r2, r3, r2 │ │ │ │ orr r3, r3, r1 │ │ │ │ strb r2, [r4, #745] @ 0x2e9 │ │ │ │ strb r3, [r4, #1657] @ 0x679 │ │ │ │ - bl 9ac950 │ │ │ │ + bl 9ac920 │ │ │ │ ldr r1, [pc, #192] @ 38268c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 5caca4 │ │ │ │ b 382560 │ │ │ │ ldr r0, [pc, #176] @ 382690 │ │ │ │ ldr r0, [r3, r0] │ │ │ │ @@ -321756,42 +321756,42 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 38269c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 38254c │ │ │ │ ldr r0, [pc, #56] @ 3826a0 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 38254c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r2, ip, lsl #12 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r8, r2, r8, ror #11 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009285b4 │ │ │ │ andeq r4, r0, ip, asr #7 │ │ │ │ andeq r3, r0, ip, asr #32 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r7, ip, ror #22 │ │ │ │ - rsbeq r1, r7, ip, lsr #23 │ │ │ │ + rsbeq r1, r7, ip, lsr fp │ │ │ │ + rsbeq r1, r7, ip, ror fp │ │ │ │ cmp r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -321807,19 +321807,19 @@ │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ ldr r2, [pc, #28] @ 382710 │ │ │ │ ldr r0, [pc, #28] @ 382714 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9acf38 │ │ │ │ + bl 9acf08 │ │ │ │ str r0, [r4, #1904] @ 0x770 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9aba40 │ │ │ │ - rsbeq r1, r7, r4, ror #22 │ │ │ │ + b 9aba10 │ │ │ │ + rsbeq r1, r7, r4, lsr fp │ │ │ │ andeq r5, r0, r4, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r0, #832] @ 0x340 │ │ │ │ @@ -321891,16 +321891,16 @@ │ │ │ │ addseq r8, r2, r4, asr #7 │ │ │ │ andeq r1, r0, r8, lsr #23 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ strheq r5, [r0], -r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xfffff7ec │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbseq ip, sl, r0, lsr #29 │ │ │ │ - @ instruction: 0x00671a9c │ │ │ │ + rsbseq ip, sl, r0, ror lr │ │ │ │ + rsbeq r1, r7, ip, ror #20 │ │ │ │ │ │ │ │ 00382858 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -322025,31 +322025,31 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 382ae8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3828c0 │ │ │ │ ldr r0, [pc, #84] @ 382aec │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3828c0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r2, r8, lsr #5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r8, r2, r8, lsl #5 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r8, r2, r8, asr #4 │ │ │ │ @@ -322059,16 +322059,16 @@ │ │ │ │ andeq r0, r0, r4, lsr r9 │ │ │ │ strheq r5, [r0], -r0 │ │ │ │ @ instruction: 0xfffff634 │ │ │ │ addseq r8, r2, ip, asr r1 │ │ │ │ andeq r2, r0, r4, lsr r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r7, r4, lsl r8 │ │ │ │ - rsbeq r1, r7, r0, ror #16 │ │ │ │ + rsbeq r1, r7, r4, ror #15 │ │ │ │ + rsbeq r1, r7, r0, lsr r8 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [r0, #52] @ 0x34 │ │ │ │ @@ -322100,15 +322100,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, sp │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 810c58 │ │ │ │ + bl 810c28 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r1, #2 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r2, [r4, #44] @ 0x2c │ │ │ │ beq 382bf4 │ │ │ │ @@ -322147,17 +322147,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq r8, r2, r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x00927fd0 │ │ │ │ - rsbseq ip, sl, r0, asr #20 │ │ │ │ - rsbeq r1, r7, r8, asr r4 │ │ │ │ - rsbeq r1, r7, ip, lsl r7 │ │ │ │ + rsbseq ip, sl, r0, lsl sl │ │ │ │ + rsbeq r1, r7, r8, lsr #8 │ │ │ │ + rsbeq r1, r7, ip, ror #13 │ │ │ │ andeq r0, r0, ip, lsl sl │ │ │ │ cmp r1, #66 @ 0x42 │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #0 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ strb r2, [r0, #668] @ 0x29c │ │ │ │ beq 382c90 │ │ │ │ @@ -322202,15 +322202,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 382e68 │ │ │ │ ldr r0, [r4, #744] @ 0x2e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 382d30 │ │ │ │ - bl 810db8 │ │ │ │ + bl 810d88 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #744] @ 0x2e8 │ │ │ │ ldrb r3, [r4, #667] @ 0x29b │ │ │ │ cmp r3, #0 │ │ │ │ beq 382d54 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ @@ -322305,41 +322305,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 382f24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 382d18 │ │ │ │ ldr r0, [pc, #60] @ 382f28 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 382d18 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r2, ip, lsr lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, r2, ip, lsl lr │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffff1b4 │ │ │ │ addseq r7, r2, r0, lsl #26 │ │ │ │ andeq r2, r0, r4, asr lr │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r7, ip, lsl #9 │ │ │ │ - @ instruction: 0x0067149c │ │ │ │ + rsbeq r1, r7, ip, asr r4 │ │ │ │ + rsbeq r1, r7, ip, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r2, [pc, #536] @ 383160 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -322353,17 +322353,17 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ blt 383118 │ │ │ │ cmp r1, #0 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ blt 3830c4 │ │ │ │ - bl 81347c │ │ │ │ + bl 81344c │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ - bl 807f6c │ │ │ │ + bl 807f3c │ │ │ │ ldr r0, [r4, #32] │ │ │ │ ldr ip, [r4, #44] @ 0x2c │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, ip │ │ │ │ ldrgt r3, [r4, #40] @ 0x28 │ │ │ │ ble 3830d4 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -322383,48 +322383,48 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ beq 382fac │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ add r1, sp, #16 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 810c58 │ │ │ │ + bl 810c28 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs r1, r3, r5 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ bcc 383124 │ │ │ │ subs r2, r2, r7 │ │ │ │ sbc r3, r3, r5 │ │ │ │ cmp r2, r9 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ bcc 383124 │ │ │ │ - bl 81347c │ │ │ │ + bl 81344c │ │ │ │ mov r9, #0 │ │ │ │ mov r3, #5 │ │ │ │ lsl r8, r8, #9 │ │ │ │ mov r2, r8 │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r9 │ │ │ │ - bl 807d50 │ │ │ │ + bl 807d20 │ │ │ │ ldr r3, [pc, #268] @ 383168 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ lsl r3, r5, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ lsl r2, r7, #9 │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 810e80 │ │ │ │ + bl 810e50 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #224] @ 38316c │ │ │ │ ldr r3, [pc, #212] @ 383164 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -322434,17 +322434,17 @@ │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 81347c │ │ │ │ + bl 81344c │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ - bl 807f74 │ │ │ │ + bl 807f44 │ │ │ │ str r5, [r4, #28] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ beq 383084 │ │ │ │ ldr r2, [pc, #128] @ 383170 │ │ │ │ @@ -322458,17 +322458,17 @@ │ │ │ │ bne 38315c │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 5cac30 │ │ │ │ cmp r1, #0 │ │ │ │ bge 382f8c │ │ │ │ b 3830d0 │ │ │ │ - bl 81347c │ │ │ │ + bl 81344c │ │ │ │ mov r1, #5 │ │ │ │ - bl 807f7c │ │ │ │ + bl 807f4c │ │ │ │ mvn r3, #21 │ │ │ │ str r3, [r4, #28] │ │ │ │ b 3830d4 │ │ │ │ add ip, ip, #1 │ │ │ │ mvn r3, #0 │ │ │ │ str ip, [r4, #44] @ 0x2c │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ @@ -322495,41 +322495,41 @@ │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ ldr r7, [r1, #68] @ 0x44 │ │ │ │ ldr r1, [r1, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ movne r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 8109ec │ │ │ │ + bl 8109bc │ │ │ │ ldr r0, [pc, #164] @ 383260 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [r5, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 813484 │ │ │ │ + bl 813454 │ │ │ │ ldr r3, [pc, #144] @ 383264 │ │ │ │ ldr r2, [pc, #144] @ 383268 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #140] @ 38326c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r3, #80 @ 0x50 │ │ │ │ str r5, [r4, #20] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #104] @ 383270 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #92] @ 383274 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9acf38 │ │ │ │ + bl 9acf08 │ │ │ │ mov r1, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #28] │ │ │ │ str r6, [r4, #32] │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ str r0, [r4, #24] │ │ │ │ @@ -322540,18 +322540,18 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrdeq r4, [r4], ip │ │ │ │ - @ instruction: 0x007ac490 │ │ │ │ - rsbeq r4, r5, ip, asr #5 │ │ │ │ - rsbeq r1, pc, ip, ror #15 │ │ │ │ - @ instruction: 0x00671198 │ │ │ │ + rsbseq ip, sl, r0, ror #8 │ │ │ │ + @ instruction: 0x0065429c │ │ │ │ + strheq r1, [pc], #-124 @ │ │ │ │ + rsbeq r1, r7, r8, ror #2 │ │ │ │ @ instruction: 0xffffeed0 │ │ │ │ │ │ │ │ 00383278 : │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #64] @ 3832c4 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r1, [r0, #840] @ 0x348 │ │ │ │ @@ -322577,15 +322577,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ ldr r3, [r0] │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r1, #9 │ │ │ │ strb r1, [r0, #649] @ 0x289 │ │ │ │ strb r2, [r0, #665] @ 0x299 │ │ │ │ ldrb r2, [r3, #1921] @ 0x781 │ │ │ │ tst r2, #2 │ │ │ │ @@ -322598,15 +322598,15 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -322621,15 +322621,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #188] @ 383478 │ │ │ │ mov r4, r0 │ │ │ │ eor r3, r1, #1 │ │ │ │ @@ -322642,15 +322642,15 @@ │ │ │ │ mov r1, sp │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 810c58 │ │ │ │ + bl 810c28 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #1 │ │ │ │ strd r2, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ strb r1, [r4, #691] @ 0x2b3 │ │ │ │ strb r1, [r4, #686] @ 0x2ae │ │ │ │ @@ -322672,15 +322672,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ b 383424 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r2, ip, asr #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009276f0 │ │ │ │ ldrb r3, [r0, #648] @ 0x288 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -322830,33 +322830,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 38376c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 383598 │ │ │ │ ldr r0, [pc, #92] @ 383770 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 383598 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ bl 24aa9c │ │ │ │ addseq r7, r2, r8, asr #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009275b0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @@ -322866,16 +322866,16 @@ │ │ │ │ strheq r5, [r0], -r0 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ andeq r2, r0, r8, asr #21 │ │ │ │ @ instruction: 0xffffe960 │ │ │ │ andeq r1, r0, r0, asr #15 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq r0, [r7], #-192 @ 0xffffff40 @ │ │ │ │ - strdeq r0, [r7], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r0, r7, r0, lsl #25 │ │ │ │ + rsbeq r0, r7, ip, asr #25 │ │ │ │ │ │ │ │ 00383774 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -322992,31 +322992,31 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 3839e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3837dc │ │ │ │ ldr r0, [pc, #84] @ 3839e8 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3837dc │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r2, ip, lsl #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, r2, ip, ror #6 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r7, r2, ip, lsr #6 │ │ │ │ @@ -323026,16 +323026,16 @@ │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ strheq r5, [r0], -r0 │ │ │ │ @ instruction: 0xffffe718 │ │ │ │ addseq r7, r2, ip, asr #4 │ │ │ │ andeq r4, r0, ip, asr r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, r7, r0, ror #21 │ │ │ │ - rsbeq r0, r7, ip, lsr #22 │ │ │ │ + strheq r0, [r7], #-160 @ 0xffffff60 @ │ │ │ │ + strdeq r0, [r7], #-172 @ 0xffffff54 @ │ │ │ │ │ │ │ │ 003839ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r2, [r0, #1920] @ 0x780 │ │ │ │ @@ -323141,25 +323141,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 383c58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 383a48 │ │ │ │ add r2, lr, #1 │ │ │ │ cmp r2, ip │ │ │ │ movhi r6, r0 │ │ │ │ bhi 383a48 │ │ │ │ ldrb r6, [lr] │ │ │ │ b 383b20 │ │ │ │ @@ -323167,15 +323167,15 @@ │ │ │ │ b 383a48 │ │ │ │ ldr r0, [pc, #92] @ 383c5c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 383a48 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ bl 24aa9c │ │ │ │ addseq r7, r2, r0, lsl #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, r2, r8, ror #1 │ │ │ │ addseq r7, r2, ip, asr #1 │ │ │ │ @@ -323185,16 +323185,16 @@ │ │ │ │ @ instruction: 0xfffff7ac │ │ │ │ andeq r2, r0, r4, lsl r6 │ │ │ │ @ instruction: 0xffffe4ac │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r4, lsr #13 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, r7, r8, asr #18 │ │ │ │ - rsbeq r0, r7, r4, ror r9 │ │ │ │ + rsbeq r0, r7, r8, lsl r9 │ │ │ │ + rsbeq r0, r7, r4, asr #18 │ │ │ │ │ │ │ │ 00383c60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldrb r3, [r0, #1920] @ 0x780 │ │ │ │ @@ -323314,24 +323314,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r7, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 383f74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 383d00 │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ bne 383de0 │ │ │ │ b 383cec │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ @@ -323356,46 +323356,46 @@ │ │ │ │ ldr r0, [pc, #144] @ 383f78 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 383d00 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r0, #752] @ 0x2f0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 383f3c │ │ │ │ cmp r3, #0 │ │ │ │ beq 383f28 │ │ │ │ ldr r9, [r6, #672] @ 0x2a0 │ │ │ │ cmp r9, #0 │ │ │ │ beq 383f2c │ │ │ │ ldrb r9, [r6, #665] @ 0x299 │ │ │ │ ldr r0, [r4, #1924] @ 0x784 │ │ │ │ mov r1, #0 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ b 383cec │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ bne 383f14 │ │ │ │ b 383f2c │ │ │ │ umullseq r6, r2, r0, lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq fp, sl, r0, asr r9 │ │ │ │ + rsbseq fp, sl, r0, lsr #18 │ │ │ │ addseq r6, r2, r8, ror #28 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r6, r2, r4, lsl lr │ │ │ │ andeq r2, r0, r8, lsr #23 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ addseq r6, r3, ip, asr #19 │ │ │ │ - rsbeq r0, r7, r0, asr r7 │ │ │ │ - rsbeq r0, r7, r0, lsr r7 │ │ │ │ + rsbeq r0, r7, r0, lsr #14 │ │ │ │ + rsbeq r0, r7, r0, lsl #14 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ mov r1, #1 │ │ │ │ mvn r2, #95 @ 0x5f │ │ │ │ cmp r3, r1 │ │ │ │ strb r2, [r0, #664] @ 0x298 │ │ │ │ str r1, [r0, #652] @ 0x28c │ │ │ │ strb r1, [r0, #656] @ 0x290 │ │ │ │ @@ -323434,15 +323434,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -323487,15 +323487,15 @@ │ │ │ │ str r3, [r0, #24] │ │ │ │ str r1, [r0, #28] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ bne 3840c0 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -323658,15 +323658,15 @@ │ │ │ │ bne 384538 │ │ │ │ add r8, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 810c58 │ │ │ │ + bl 810c28 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r5 │ │ │ │ sbcs r1, r3, r6 │ │ │ │ ldr r1, [r4, #840] @ 0x348 │ │ │ │ bcc 38449c │ │ │ │ subs r2, r2, r5 │ │ │ │ @@ -323681,35 +323681,35 @@ │ │ │ │ lsl sl, r7, #9 │ │ │ │ str r3, [r4, #752] @ 0x2f0 │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #760] @ 0x2f8 │ │ │ │ str r3, [r4, #756] @ 0x2f4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str sl, [r4, #764] @ 0x2fc │ │ │ │ - bl 81347c │ │ │ │ + bl 81344c │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ lsl r3, r8, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ mov r2, sl │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 807d50 │ │ │ │ + bl 807d20 │ │ │ │ ldr r1, [pc, #448] @ 3845e8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ add r9, r4, #748 @ 0x2ec │ │ │ │ lsl r3, r6, #9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ lsl r2, r5, #9 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 810d44 │ │ │ │ + bl 810d14 │ │ │ │ ldr r2, [pc, #400] @ 3845ec │ │ │ │ ldr r3, [pc, #380] @ 3845dc │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #744] @ 0x2e8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -323741,31 +323741,31 @@ │ │ │ │ beq 3844e0 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ beq 384528 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81347c │ │ │ │ + bl 81344c │ │ │ │ ldr r2, [pc, #248] @ 3845f4 │ │ │ │ ldr r3, [pc, #220] @ 3845dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3845d4 │ │ │ │ mov r1, #2 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 807f7c │ │ │ │ + b 807f4c │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ b 3844ec │ │ │ │ ldr r3, [pc, #184] @ 3845f8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38438c │ │ │ │ ldr r3, [pc, #168] @ 3845fc │ │ │ │ @@ -323782,44 +323782,44 @@ │ │ │ │ add r8, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 384604 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 384390 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #68] @ 384608 │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 38438c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r6, r2, r0, ror #15 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009267bc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ addseq r6, r2, r0, asr #13 │ │ │ │ @ instruction: 0xffffedc4 │ │ │ │ addseq r6, r2, r0, lsr #12 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq r0, [r7], #-8 @ │ │ │ │ - ldrdeq r0, [r7], #-8 @ │ │ │ │ + rsbeq r0, r7, r8, lsl #1 │ │ │ │ + rsbeq r0, r7, r8, lsr #1 │ │ │ │ │ │ │ │ 0038460c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r2, r1, r2 │ │ │ │ @@ -324038,15 +324038,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -324276,15 +324276,15 @@ │ │ │ │ ldr r2, [pc, #60] @ 384d64 │ │ │ │ mov r3, #1 │ │ │ │ strh r2, [r4, #232] @ 0xe8 │ │ │ │ str r3, [r4, #52] @ 0x34 │ │ │ │ b 384b18 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -324500,15 +324500,15 @@ │ │ │ │ str r3, [r4, #220] @ 0xdc │ │ │ │ ldr r2, [r4, #644] @ 0x284 │ │ │ │ ldr r3, [r4, #640] @ 0x280 │ │ │ │ orrs r3, r3, r2 │ │ │ │ movne r3, #16640 @ 0x4100 │ │ │ │ moveq r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r4, #224] @ 0xe0 │ │ │ │ - bl 811aec │ │ │ │ + bl 811abc │ │ │ │ ldr r2, [pc, #964] @ 38548c │ │ │ │ ldr r1, [r4, #644] @ 0x284 │ │ │ │ ldr r3, [pc, #960] @ 385490 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r4, #640] @ 0x280 │ │ │ │ movne r3, r2 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ @@ -324668,15 +324668,15 @@ │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, r6 │ │ │ │ bl 249644 │ │ │ │ b 384dd0 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -324892,15 +324892,15 @@ │ │ │ │ ldr r3, [r4, #876] @ 0x36c │ │ │ │ add r1, r3, r1, lsl #9 │ │ │ │ bl 249644 │ │ │ │ ldr r5, [r4, #840] @ 0x348 │ │ │ │ b 38553c │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -325269,15 +325269,15 @@ │ │ │ │ cmp r3, #241 @ 0xf1 │ │ │ │ bne 38587c │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #889] @ 0x379 │ │ │ │ b 3858c0 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ b 385ae4 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, #4 │ │ │ │ mov ip, #3 │ │ │ │ mov lr, #2 │ │ │ │ mov r3, #1 │ │ │ │ b 385bc8 │ │ │ │ @@ -325316,19 +325316,19 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r0 │ │ │ │ bne 385d54 │ │ │ │ b 385c40 │ │ │ │ sbceq r4, r2, r0, lsl #30 │ │ │ │ @ instruction: 0xffffd9e0 │ │ │ │ - rsbseq r9, sl, r8, lsr #26 │ │ │ │ - rsbseq r9, sl, r4, lsl sp │ │ │ │ + ldrsheq r9, [sl], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r9, sl, r4, ror #25 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ @ instruction: 0xffffd808 │ │ │ │ - rsbseq r9, sl, ip, asr #22 │ │ │ │ + rsbseq r9, sl, ip, lsl fp │ │ │ │ @ instruction: 0xffffd6e8 │ │ │ │ @ instruction: 0xffffd5fc │ │ │ │ strdeq r0, [r0], -sl │ │ │ │ │ │ │ │ 00385d9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -325361,21 +325361,21 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r6, [r4, #28] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ bic r5, r5, #15 │ │ │ │ mul r2, r6, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 9d5f8c │ │ │ │ + bl 9d5f5c │ │ │ │ mov r1, r6 │ │ │ │ lsr r3, r0, #8 │ │ │ │ strb r0, [r4, #657] @ 0x291 │ │ │ │ strb r3, [r4, #658] @ 0x292 │ │ │ │ mov r0, r2 │ │ │ │ - bl 9d4b70 │ │ │ │ + bl 9d4b40 │ │ │ │ and r0, r0, #15 │ │ │ │ add r1, r1, #1 │ │ │ │ orr r5, r5, r0 │ │ │ │ strb r5, [r4, #664] @ 0x298 │ │ │ │ strb r1, [r4, #656] @ 0x290 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -325494,15 +325494,15 @@ │ │ │ │ bl 248810 │ │ │ │ ldr r1, [r8, #16] │ │ │ │ mov r4, r0 │ │ │ │ str r9, [r0, #32] │ │ │ │ str sl, [r0, #36] @ 0x24 │ │ │ │ str r8, [r0, #28] │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 81310c │ │ │ │ + bl 8130dc │ │ │ │ ldr r1, [r8, #16] │ │ │ │ lsl r3, r6, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ lsl r2, r7, #9 │ │ │ │ str r0, [r4, #20] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [r4, #24] │ │ │ │ @@ -325516,15 +325516,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ add r1, r4, #20 │ │ │ │ str r1, [r4, #8] │ │ │ │ mov r1, #1 │ │ │ │ str r1, [r4, #12] │ │ │ │ mvn r1, #0 │ │ │ │ str r1, [r4, #16] │ │ │ │ - bl 810cd0 │ │ │ │ + bl 810ca0 │ │ │ │ ldr r3, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ strne r4, [r3, #4] │ │ │ │ str r4, [r5, #768]! @ 0x300 │ │ │ │ str r5, [r4, #4] │ │ │ │ add sp, sp, #16 │ │ │ │ @@ -325536,15 +325536,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mvn r3, #4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 810a40 │ │ │ │ + b 810a10 │ │ │ │ @ instruction: 0xffffc15c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ ldr r2, [pc, #788] @ 386414 │ │ │ │ @@ -325579,15 +325579,15 @@ │ │ │ │ bne 38636c │ │ │ │ add r8, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 810c58 │ │ │ │ + bl 810c28 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r7 │ │ │ │ sbcs r1, r3, r6 │ │ │ │ ldr r1, [r4, #840] @ 0x348 │ │ │ │ bcc 386270 │ │ │ │ subs r2, r2, r7 │ │ │ │ @@ -325602,21 +325602,21 @@ │ │ │ │ str r3, [r4, #748] @ 0x2ec │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #760] @ 0x2f8 │ │ │ │ str r3, [r4, #756] @ 0x2f4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str fp, [r4, #752] @ 0x2f0 │ │ │ │ str r9, [r4, #764] @ 0x2fc │ │ │ │ - bl 81347c │ │ │ │ + bl 81344c │ │ │ │ lsl r3, r8, #9 │ │ │ │ mov r2, r9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 807d50 │ │ │ │ + bl 807d20 │ │ │ │ ldr r1, [pc, #540] @ 386424 │ │ │ │ add sl, r4, #748 @ 0x2ec │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ @@ -325658,28 +325658,28 @@ │ │ │ │ beq 3862b4 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ beq 38635c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81347c │ │ │ │ + bl 81344c │ │ │ │ ldr r2, [pc, #352] @ 386430 │ │ │ │ ldr r3, [pc, #324] @ 386418 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 386410 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 807f7c │ │ │ │ + b 807f4c │ │ │ │ ldr r1, [pc, #304] @ 386434 │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r3, [r0, #840] @ 0x348 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #832] @ 0x340 │ │ │ │ str r3, [r0, #836] @ 0x344 │ │ │ │ str r1, [r0, #828] @ 0x33c │ │ │ │ @@ -325698,15 +325698,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ bne 386410 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ bx r3 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ b 3862c0 │ │ │ │ ldr r3, [pc, #200] @ 38643c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 386170 │ │ │ │ ldr r3, [pc, #184] @ 386440 │ │ │ │ @@ -325723,31 +325723,31 @@ │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 386448 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 386174 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ 38644c │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 386170 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r2, r4, lsl sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009249fc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r1, r0, r0, lsr r8 │ │ │ │ @@ -325755,16 +325755,16 @@ │ │ │ │ @ instruction: 0xffffcff0 │ │ │ │ addseq r4, r2, ip, asr #16 │ │ │ │ @ instruction: 0xffffcf68 │ │ │ │ addseq r4, r2, r8, ror #15 │ │ │ │ @ instruction: 0x00004ab4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq lr, r6, r0, ror #5 │ │ │ │ - rsbeq lr, r6, r0, lsl #6 │ │ │ │ + strheq lr, [r6], #-32 @ 0xffffffe0 @ │ │ │ │ + ldrdeq lr, [r6], #-32 @ 0xffffffe0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 386478 │ │ │ │ @@ -325951,15 +325951,15 @@ │ │ │ │ beq 386768 │ │ │ │ ldr r3, [pc, #448] @ 386900 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 386828 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ - bl 8114c4 │ │ │ │ + bl 811494 │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r3, [r3, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3868d0 │ │ │ │ ldr r2, [pc, #404] @ 386904 │ │ │ │ ldr r3, [pc, #388] @ 3868f8 │ │ │ │ @@ -325994,23 +325994,23 @@ │ │ │ │ beq 3868a0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 386914 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r8, [r4, #32] │ │ │ │ b 386708 │ │ │ │ ldr r3, [pc, #232] @ 386918 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38674c │ │ │ │ @@ -326027,32 +326027,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 38691c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 38674c │ │ │ │ ldr r0, [pc, #120] @ 386920 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r8, [r4, #32] │ │ │ │ b 386708 │ │ │ │ ldr r0, [pc, #96] @ 386924 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 38674c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 386928 │ │ │ │ ldr r1, [pc, #80] @ 38692c │ │ │ │ ldr r0, [pc, #80] @ 386930 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 386934 │ │ │ │ @@ -326064,22 +326064,22 @@ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, r2, r8, ror #8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r4, r2, ip, lsr #7 │ │ │ │ andeq r4, r0, r0, lsr r9 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sp, r6, r4, lsl pc │ │ │ │ + rsbeq sp, r6, r4, ror #29 │ │ │ │ andeq r3, r0, r4, lsr sp │ │ │ │ - rsbeq sp, r6, r0, asr pc │ │ │ │ - rsbeq sp, r6, r8, ror #29 │ │ │ │ - rsbeq sp, r6, r0, ror pc │ │ │ │ - rsbseq r8, sl, r8, lsl #27 │ │ │ │ - rsbeq sp, r6, r0, lsr #15 │ │ │ │ - rsbeq sp, r6, r8, lsl #31 │ │ │ │ + rsbeq sp, r6, r0, lsr #30 │ │ │ │ + strheq sp, [r6], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq sp, r6, r0, asr #30 │ │ │ │ + rsbseq r8, sl, r8, asr sp │ │ │ │ + rsbeq sp, r6, r0, ror r7 │ │ │ │ + rsbeq sp, r6, r8, asr pc │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #76] @ 38699c │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ @@ -326165,15 +326165,15 @@ │ │ │ │ mov r2, #20 │ │ │ │ strb r3, [r4, #658] @ 0x292 │ │ │ │ mov r3, #0 │ │ │ │ strb r2, [r4, #657] @ 0x291 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ b 386a50 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ b 386a50 │ │ │ │ @ instruction: 0xffffc8b8 │ │ │ │ │ │ │ │ 00386ab4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -326280,15 +326280,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ pop {r4, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ @ instruction: 0xffffc688 │ │ │ │ │ │ │ │ 00386c64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -326296,25 +326296,25 @@ │ │ │ │ and r7, r3, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r7 │ │ │ │ - bl 81183c │ │ │ │ + bl 81180c │ │ │ │ cmp r0, #2 │ │ │ │ mov r4, r0 │ │ │ │ beq 386ce0 │ │ │ │ cmp r0, #1 │ │ │ │ beq 386d1c │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 8118e8 │ │ │ │ + bl 8118b8 │ │ │ │ subs r0, r4, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -326331,17 +326331,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 386dcc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #444 @ 0x1bc │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 81347c │ │ │ │ + bl 81344c │ │ │ │ add r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 807f74 │ │ │ │ + bl 807f44 │ │ │ │ tst r8, #8 │ │ │ │ bne 386da4 │ │ │ │ and ip, r8, #248 @ 0xf8 │ │ │ │ cmp ip, #32 │ │ │ │ beq 386db0 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ strb r3, [r5, #665] @ 0x299 │ │ │ │ @@ -326362,43 +326362,43 @@ │ │ │ │ blx r2 │ │ │ │ ldr r3, [r5] │ │ │ │ ldrb r2, [r3, #1921] @ 0x781 │ │ │ │ tst r2, #2 │ │ │ │ bne 386cac │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ b 386cac │ │ │ │ mov r0, r5 │ │ │ │ bl 386ba0 │ │ │ │ b 386cac │ │ │ │ rsb r1, r6, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 38be44 │ │ │ │ b 386cac │ │ │ │ - rsbseq r8, sl, r0, ror #18 │ │ │ │ - rsbeq sp, r6, r8, ror r3 │ │ │ │ - rsbeq sp, r6, ip, ror fp │ │ │ │ + rsbseq r8, sl, r0, lsr r9 │ │ │ │ + rsbeq sp, r6, r8, asr #6 │ │ │ │ + rsbeq sp, r6, ip, asr #22 │ │ │ │ andeq r0, r0, pc, asr r3 │ │ │ │ @ instruction: 0xffffc51c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, #0 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r0, #744] @ 0x2e8 │ │ │ │ blt 386e64 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 386e10 │ │ │ │ - bl 81347c │ │ │ │ + bl 81344c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 807f6c │ │ │ │ + bl 807f3c │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ strb r2, [r4, #665] @ 0x299 │ │ │ │ ldr r0, [r3, #1916] @ 0x77c │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r2, [r2, #32] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -326411,15 +326411,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ pop {r4, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ rsb r1, r1, #0 │ │ │ │ bl 386c64 │ │ │ │ cmp r0, #0 │ │ │ │ beq 386df8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -326448,26 +326448,26 @@ │ │ │ │ bl 384260 │ │ │ │ add r5, r5, #1936 @ 0x790 │ │ │ │ strd r0, [r5] │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r4, #652] @ 0x28c │ │ │ │ str r2, [r3, #1944] @ 0x798 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81347c │ │ │ │ + bl 81344c │ │ │ │ mov r1, #3 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 807d50 │ │ │ │ + bl 807d20 │ │ │ │ ldr r1, [pc, #52] @ 386f4c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 810ee8 │ │ │ │ + bl 810eb8 │ │ │ │ str r0, [r4, #744] @ 0x2e8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -326556,15 +326556,15 @@ │ │ │ │ and r3, r3, #7 │ │ │ │ cmp r1, #8 │ │ │ │ bhi 386fdc │ │ │ │ ldrsb r1, [r2, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov r1, #1 │ │ │ │ - bl 811af4 │ │ │ │ + bl 811ac4 │ │ │ │ ldr r3, [pc, #332] @ 3871fc │ │ │ │ mov r0, #1 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -326574,15 +326574,15 @@ │ │ │ │ cmp r2, #2 │ │ │ │ bne 386fdc │ │ │ │ eor r3, r3, #128 @ 0x80 │ │ │ │ lsr r3, r3, #7 │ │ │ │ strb r3, [r4, #666] @ 0x29a │ │ │ │ b 387020 │ │ │ │ mov r1, #0 │ │ │ │ - bl 811af4 │ │ │ │ + bl 811ac4 │ │ │ │ ldr r3, [pc, #264] @ 387200 │ │ │ │ mov r0, r4 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ bl 386e94 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -326637,19 +326637,19 @@ │ │ │ │ strh r1, [r4, #180] @ 0xb4 │ │ │ │ strh r3, [r4, #182] @ 0xb6 │ │ │ │ strh r2, [r4, #232] @ 0xe8 │ │ │ │ b 387020 │ │ │ │ cmp r3, #194 @ 0xc2 │ │ │ │ beq 387020 │ │ │ │ b 386fdc │ │ │ │ - rsbseq r8, sl, r2, lsl #13 │ │ │ │ - rsbseq r8, sl, r7, ror #12 │ │ │ │ + rsbseq r8, sl, r2, asr r6 │ │ │ │ + rsbseq r8, sl, r7, lsr r6 │ │ │ │ @ instruction: 0xffffc288 │ │ │ │ andseq r0, r0, r1, lsl r0 │ │ │ │ - ldrsbeq r8, [sl], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq r8, sl, r0, lsr #11 │ │ │ │ andeq r4, r0, r1, lsr #32 │ │ │ │ andeq r4, r0, r1 │ │ │ │ @ instruction: 0xffffc128 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -326678,17 +326678,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81347c │ │ │ │ + bl 81344c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 807f6c │ │ │ │ + bl 807f3c │ │ │ │ ldr r5, [r4, #652] @ 0x28c │ │ │ │ ldr r7, [r4, #824] @ 0x338 │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r7 │ │ │ │ movlt r6, r5 │ │ │ │ movge r6, r7 │ │ │ │ sub r5, r5, r6 │ │ │ │ @@ -326729,15 +326729,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ ldrb r3, [r4, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #92] @ 3873c4 │ │ │ │ ldr r0, [r4] │ │ │ │ bic r3, r3, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r1, [r4, #832] @ 0x340 │ │ │ │ @@ -326748,21 +326748,21 @@ │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 387308 │ │ │ │ blx r3 │ │ │ │ b 387308 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #860] @ 0x35c │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ ldr r2, [pc, #24] @ 3873c8 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b12e0 │ │ │ │ + b 9b12b0 │ │ │ │ @ instruction: 0xffffd028 │ │ │ │ @ instruction: 0xffffbf04 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -326899,15 +326899,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bhi 387830 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #24 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #24] │ │ │ │ - bl 810c58 │ │ │ │ + bl 810c28 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r2, r5 │ │ │ │ sbcs r1, r3, r8 │ │ │ │ bcc 3877dc │ │ │ │ subs r2, r2, r5 │ │ │ │ sbc r3, r3, r8 │ │ │ │ @@ -327014,38 +327014,38 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 387980 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 386ba0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81347c │ │ │ │ + bl 81344c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 807f6c │ │ │ │ + bl 807f3c │ │ │ │ b 3876f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 386ba0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81347c │ │ │ │ + bl 81344c │ │ │ │ ldr r2, [pc, #520] @ 3879fc │ │ │ │ ldr r3, [pc, #472] @ 3879d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 387980 │ │ │ │ ldr r1, [r4, #736] @ 0x2e0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 807f7c │ │ │ │ + b 807f4c │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ b 3876ec │ │ │ │ cmp r3, #2 │ │ │ │ bne 387530 │ │ │ │ lsl r3, r8, #9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ lsl r2, r5, #9 │ │ │ │ b 387650 │ │ │ │ @@ -327084,26 +327084,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 387a14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ b 3875e4 │ │ │ │ ldr r2, [pc, #224] @ 387a04 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3875e4 │ │ │ │ @@ -327120,15 +327120,15 @@ │ │ │ │ ldr r0, [pc, #188] @ 387a1c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ b 3875e4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #148] @ 387a20 │ │ │ │ ldr r1, [pc, #148] @ 387a24 │ │ │ │ ldr r0, [pc, #148] @ 387a28 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -327147,37 +327147,37 @@ │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq r3, r2, r8, lsr r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r3, r2, r4, lsr #14 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ umullseq r3, r2, r0, r5 │ │ │ │ - rsbseq r8, sl, r4, lsr #1 │ │ │ │ + rsbseq r8, sl, r4, ror r0 │ │ │ │ @ instruction: 0xffffbb08 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ addseq r3, r2, r0, lsl #9 │ │ │ │ addseq r3, r2, ip, lsl r4 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ addseq r3, r2, ip, ror r3 │ │ │ │ addseq r3, r2, r8, lsr #6 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ andeq r3, r0, r8, asr #20 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - strdeq ip, [r6], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq ip, r6, ip, asr #31 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq ip, [r6], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq ip, r6, r0, asr #31 │ │ │ │ @ instruction: 0x00932eb0 │ │ │ │ - ldrdeq ip, [r6], #-252 @ 0xffffff04 @ │ │ │ │ - ldrsbeq r7, [sl], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq ip, r6, ip, ror #13 │ │ │ │ - rsbeq ip, r6, r8, lsr pc │ │ │ │ + rsbeq ip, r6, ip, lsr #31 │ │ │ │ + rsbseq r7, sl, r4, lsr #25 │ │ │ │ + strheq ip, [r6], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq ip, r6, r8, lsl #30 │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ - ldrheq r7, [sl], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq ip, r6, r8, asr #13 │ │ │ │ - strdeq ip, [r6], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r7, sl, r0, lsl #25 │ │ │ │ + @ instruction: 0x0066c698 │ │ │ │ + rsbeq ip, r6, ip, asr #29 │ │ │ │ muleq r0, r2, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ mov r2, #0 │ │ │ │ @@ -327195,17 +327195,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81347c │ │ │ │ + bl 81344c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 807f6c │ │ │ │ + bl 807f3c │ │ │ │ ldr r5, [r4, #824] @ 0x338 │ │ │ │ ldr r6, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ cmp r6, r5 │ │ │ │ movlt r5, r6 │ │ │ │ bl 384260 │ │ │ │ sub r6, r6, r5 │ │ │ │ @@ -327232,15 +327232,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ @ instruction: 0xffffe5fc │ │ │ │ │ │ │ │ 00387b3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -327293,22 +327293,22 @@ │ │ │ │ streq r3, [r4, #652] @ 0x28c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, #1 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ str r5, [r4, #784] @ 0x310 │ │ │ │ str r6, [r4, #884] @ 0x374 │ │ │ │ - bl 81347c │ │ │ │ + bl 81344c │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ lsl r2, r3, #9 │ │ │ │ lsr r3, r3, #23 │ │ │ │ - bl 807d50 │ │ │ │ + bl 807d20 │ │ │ │ ldr r1, [pc, #156] @ 387ce4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 387b3c │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r4, #880] @ 0x370 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -327377,15 +327377,15 @@ │ │ │ │ @ instruction: 0xfffff67c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1904] @ 0x770 │ │ │ │ - bl 9aba48 │ │ │ │ + bl 9aba18 │ │ │ │ ldr r3, [r4, #1928] @ 0x788 │ │ │ │ mov r2, #0 │ │ │ │ ldr r5, [pc, #288] @ 387ea4 │ │ │ │ cmp r3, r2 │ │ │ │ add r5, pc, r5 │ │ │ │ str r2, [r4, #1904] @ 0x770 │ │ │ │ mov r0, #0 │ │ │ │ @@ -327456,17 +327456,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #480 @ 0x1e0 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ bl 24aa9c │ │ │ │ umullseq r2, r2, r8, sp @ │ │ │ │ muleq r0, r4, r0 │ │ │ │ - ldrsbeq r7, [sl], #-124 @ 0xffffff84 @ │ │ │ │ - strdeq ip, [r6], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq ip, r6, r4, ror #21 │ │ │ │ + rsbseq r7, sl, ip, lsr #15 │ │ │ │ + rsbeq ip, r6, r4, asr #3 │ │ │ │ + strheq ip, [r6], #-164 @ 0xffffff5c @ │ │ │ │ andeq r0, r0, sp, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r0, #648] @ 0x288 │ │ │ │ mov r3, r0 │ │ │ │ @@ -327536,22 +327536,22 @@ │ │ │ │ moveq r3, #256 @ 0x100 │ │ │ │ streq r3, [r4, #652] @ 0x28c │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ str r5, [r4, #784] @ 0x310 │ │ │ │ str r5, [r4, #884] @ 0x374 │ │ │ │ - bl 81347c │ │ │ │ + bl 81344c │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp] │ │ │ │ lsl r2, r3, #9 │ │ │ │ lsr r3, r3, #23 │ │ │ │ - bl 807d50 │ │ │ │ + bl 807d20 │ │ │ │ ldr r1, [pc, #152] @ 3880ac │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 387b3c │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ @@ -327734,15 +327734,15 @@ │ │ │ │ eors r1, r2, r1 │ │ │ │ mov r2, #0 │ │ │ │ bne 3882c4 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ b 3881f0 │ │ │ │ ldr r2, [pc, #220] @ 3883ec │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 388120 │ │ │ │ @@ -327759,30 +327759,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ stmib sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3883f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 388120 │ │ │ │ ldr r0, [pc, #108] @ 3883fc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 388120 │ │ │ │ ldr r3, [pc, #84] @ 388400 │ │ │ │ ldr r1, [pc, #84] @ 388404 │ │ │ │ ldr r0, [pc, #84] @ 388408 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 38840c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -327797,19 +327797,19 @@ │ │ │ │ addseq r2, r2, r8, ror r9 │ │ │ │ addeq pc, r3, ip, lsr #25 │ │ │ │ addseq r2, r2, r4, ror r8 │ │ │ │ addseq r2, r2, ip, asr #16 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq ip, r6, r4, lsr #12 │ │ │ │ - rsbeq ip, r6, ip, asr r6 │ │ │ │ - ldrheq r7, [sl], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq fp, r6, ip, asr #25 │ │ │ │ - rsbeq ip, r6, r0, ror r6 │ │ │ │ + strdeq ip, [r6], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq ip, r6, ip, lsr #12 │ │ │ │ + rsbseq r7, sl, r4, lsl #5 │ │ │ │ + @ instruction: 0x0066bc9c │ │ │ │ + rsbeq ip, r6, r0, asr #12 │ │ │ │ andeq r0, r0, sl, lsl #17 │ │ │ │ │ │ │ │ 00388410 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -327876,15 +327876,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r4, #1921] @ 0x781 │ │ │ │ ldr r0, [r4, #1924] @ 0x784 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #1921] @ 0x781 │ │ │ │ mov r1, #0 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ ldr r2, [pc, #484] @ 38871c │ │ │ │ ldr r3, [pc, #460] @ 388708 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -327974,47 +327974,47 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r7, r9} │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 388730 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 38847c │ │ │ │ ldr r0, [pc, #72] @ 388734 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r4, r8} │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 38847c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009226f0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009226d0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r7, sl, r5, asr #3 │ │ │ │ + @ instruction: 0x007a7195 │ │ │ │ addseq r2, r2, ip, lsr r6 │ │ │ │ addseq r2, r2, r4, ror #11 │ │ │ │ strdeq r4, [r0], -r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ addseq r2, r3, r4, ror r1 │ │ │ │ - rsbeq ip, r6, ip, ror r3 │ │ │ │ - rsbeq ip, r6, r0, asr #7 │ │ │ │ + rsbeq ip, r6, ip, asr #6 │ │ │ │ + @ instruction: 0x0066c390 │ │ │ │ │ │ │ │ 00388738 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r0, #1916] @ 0x77c │ │ │ │ @@ -328033,15 +328033,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ beq 3887a8 │ │ │ │ ldr r2, [pc, #372] @ 388900 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 388858 │ │ │ │ - bl 810db8 │ │ │ │ + bl 810d88 │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ add r3, r4, #1920 @ 0x780 │ │ │ │ mov r2, #0 │ │ │ │ strh r2, [r3] │ │ │ │ add r0, r4, #80 @ 0x50 │ │ │ │ @@ -328103,42 +328103,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 388918 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b 388798 │ │ │ │ ldr r0, [pc, #60] @ 38891c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b 388798 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r2, r2, r0, asr #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r2, r2, ip, lsr #7 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r2, r2, r0, lsr r3 │ │ │ │ addseq r2, r2, r0, lsl #6 │ │ │ │ andeq r3, r0, ip, ror #16 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq ip, r6, r4, lsr r2 │ │ │ │ - rsbeq ip, r6, r8, asr #4 │ │ │ │ + rsbeq ip, r6, r4, lsl #4 │ │ │ │ + rsbeq ip, r6, r8, lsl r2 │ │ │ │ │ │ │ │ 00388920 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -328156,15 +328156,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #8] │ │ │ │ mov r2, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 810c58 │ │ │ │ + bl 810c28 │ │ │ │ ldrb r3, [r5, #210] @ 0xd2 │ │ │ │ strb r3, [r4, #634] @ 0x27a │ │ │ │ ldr r3, [r5, #132] @ 0x84 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r3, [r4, #24] │ │ │ │ @@ -328183,51 +328183,51 @@ │ │ │ │ cmp r6, #1 │ │ │ │ strd r2, [lr] │ │ │ │ strh ip, [r0] │ │ │ │ str r1, [r4, #892] @ 0x37c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strb r1, [r4, #896] @ 0x380 │ │ │ │ beq 388b00 │ │ │ │ - bl 8a8d10 │ │ │ │ + bl 8a8ce0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 388b88 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 811a40 │ │ │ │ + bl 811a10 │ │ │ │ cmp r0, #0 │ │ │ │ beq 388bbc │ │ │ │ ldr r1, [pc, #496] @ 388bfc │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2080 @ 0x820 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 810088 │ │ │ │ + bl 810058 │ │ │ │ ldr r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ beq 388b24 │ │ │ │ mov r1, #21 │ │ │ │ add r0, r4, #572 @ 0x23c │ │ │ │ - bl 987a8c │ │ │ │ + bl 987a5c │ │ │ │ ldr r2, [r5, #192] @ 0xc0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 388ac0 │ │ │ │ add r0, r4, #592 @ 0x250 │ │ │ │ mov r1, #41 @ 0x29 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl 987a8c │ │ │ │ + bl 987a5c │ │ │ │ ldr r2, [r5, #184] @ 0xb8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 388af4 │ │ │ │ mov r1, #9 │ │ │ │ add r0, r4, #676 @ 0x2a4 │ │ │ │ - bl 987a8c │ │ │ │ + bl 987a5c │ │ │ │ mov r0, r4 │ │ │ │ bl 382cc8 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 810578 │ │ │ │ + bl 810548 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #376] @ 388c00 │ │ │ │ ldr r3, [pc, #360] @ 388bf4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -328250,23 +328250,23 @@ │ │ │ │ mov r2, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #1 │ │ │ │ bl 249644 │ │ │ │ ldr r2, [r5, #184] @ 0xb8 │ │ │ │ cmp r2, #0 │ │ │ │ bne 388a60 │ │ │ │ - bl 987708 │ │ │ │ + bl 9876d8 │ │ │ │ mov r2, r0 │ │ │ │ b 388a60 │ │ │ │ ldr r1, [pc, #256] @ 388c08 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2048 @ 0x800 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 810088 │ │ │ │ + bl 810058 │ │ │ │ ldr r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ bne 388a2c │ │ │ │ ldr r3, [pc, #224] @ 388c0c │ │ │ │ ldr r2, [r4, #568] @ 0x238 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -328297,47 +328297,47 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #128] @ 388c24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #516 @ 0x204 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ mvn r0, #0 │ │ │ │ b 388a80 │ │ │ │ ldr r3, [pc, #100] @ 388c28 │ │ │ │ ldr ip, [pc, #100] @ 388c2c │ │ │ │ ldr r1, [pc, #100] @ 388c30 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #92] @ 388c34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #516 @ 0x204 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 388bb4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009221dc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ umulleq pc, r3, r4, r4 @ │ │ │ │ umullseq r2, r2, r4, r0 @ │ │ │ │ - ldrdeq ip, [r6], #-4 @ │ │ │ │ + rsbeq ip, r6, r4, lsr #1 │ │ │ │ umulleq pc, r3, r8, r3 @ │ │ │ │ - rsbeq ip, r6, ip, asr r0 │ │ │ │ - rsbeq ip, r6, r8, asr #32 │ │ │ │ - rsbeq ip, r6, ip, lsl r0 │ │ │ │ - ldrsbeq r6, [sl], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq fp, r6, ip, lsr #31 │ │ │ │ - rsbeq fp, r6, r4, ror #9 │ │ │ │ + rsbeq ip, r6, ip, lsr #32 │ │ │ │ + rsbeq ip, r6, r8, lsl r0 │ │ │ │ + rsbeq fp, r6, ip, ror #31 │ │ │ │ + rsbseq r6, sl, r0, lsr #21 │ │ │ │ + rsbeq fp, r6, ip, ror pc │ │ │ │ + strheq fp, [r6], #-68 @ 0xffffffbc @ │ │ │ │ andeq r0, r0, r5, asr #20 │ │ │ │ - @ instruction: 0x007a6a98 │ │ │ │ - rsbeq fp, r6, r4, lsr #31 │ │ │ │ - strheq fp, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq r6, sl, r8, ror #20 │ │ │ │ + rsbeq fp, r6, r4, ror pc │ │ │ │ + rsbeq fp, r6, r0, lsl #9 │ │ │ │ andeq r0, r0, r9, asr #20 │ │ │ │ │ │ │ │ 00388c38 : │ │ │ │ ldr r3, [r0, #1916] @ 0x77c │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -328382,38 +328382,38 @@ │ │ │ │ add r2, r3, #1 │ │ │ │ strb r5, [r4, #4] │ │ │ │ ldr r1, [pc, #192] @ 388da8 │ │ │ │ str r6, [r4] │ │ │ │ str fp, [r4, #844] @ 0x34c │ │ │ │ mov r0, #2048 @ 0x800 │ │ │ │ str r2, [r8] │ │ │ │ - bl 9a78ec │ │ │ │ + bl 9a78bc │ │ │ │ ldr r2, [r4, #844] @ 0x34c │ │ │ │ mov r1, #0 │ │ │ │ add r5, r5, #1 │ │ │ │ str r0, [r4, #840] @ 0x348 │ │ │ │ bl 24a694 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r1, #512 @ 0x200 │ │ │ │ - bl 81310c │ │ │ │ + bl 8130dc │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, #0 │ │ │ │ str r0, [r4, #900] @ 0x384 │ │ │ │ bl 24a694 │ │ │ │ mov r0, #32 │ │ │ │ bl 248810 │ │ │ │ ldr ip, [pc, #116] @ 388dac │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {sl, ip} │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b0dec │ │ │ │ + bl 9b0dbc │ │ │ │ mov r0, r4 │ │ │ │ str r7, [r4, #860] @ 0x35c │ │ │ │ bl 382cc8 │ │ │ │ cmp r5, #2 │ │ │ │ add r4, r4, #912 @ 0x390 │ │ │ │ mov r5, #1 │ │ │ │ bne 388cd0 │ │ │ │ @@ -328440,49 +328440,49 @@ │ │ │ │ tst r3, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r0, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ │ │ │ │ 00388dd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #860] @ 0x35c │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 388e08 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r0, r5 │ │ │ │ bl 248b1c │ │ │ │ ldr r0, [r4, #900] @ 0x384 │ │ │ │ - bl 9a7980 │ │ │ │ + bl 9a7950 │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9a7980 │ │ │ │ + b 9a7950 │ │ │ │ │ │ │ │ 00388e1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r6, r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ pople {r4, r5, r6, pc} │ │ │ │ sub r5, r0, #4 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7d51d4 │ │ │ │ + bl 7d51a4 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r6, r4 │ │ │ │ str r0, [r5, #4]! │ │ │ │ bne 388e44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -328646,17 +328646,17 @@ │ │ │ │ ldr r0, [r4] │ │ │ │ strb r2, [r4, #665] @ 0x299 │ │ │ │ str r3, [r4, #652] @ 0x28c │ │ │ │ bl 388db4 │ │ │ │ cmp r6, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ blt 389184 │ │ │ │ - bl 81347c │ │ │ │ + bl 81344c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 807f6c │ │ │ │ + bl 807f3c │ │ │ │ ldr r2, [pc, #380] @ 38928c │ │ │ │ ldr r3, [pc, #356] @ 389278 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -328680,17 +328680,17 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 388f64 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r3, #1928] @ 0x788 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3891a8 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81347c │ │ │ │ + bl 81344c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 807f74 │ │ │ │ + bl 807f44 │ │ │ │ b 389108 │ │ │ │ mov r6, #4 │ │ │ │ mov r9, #2048 @ 0x800 │ │ │ │ mov r8, #16 │ │ │ │ mov r5, #1 │ │ │ │ b 389000 │ │ │ │ ldr r3, [r3, #1916] @ 0x77c │ │ │ │ @@ -328722,45 +328722,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3892a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 389018 │ │ │ │ ldr r0, [pc, #72] @ 3892a4 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 389018 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r2, r4, ror #23 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x00921bd0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ addseq r1, r2, r8, lsl #21 │ │ │ │ addseq r1, r2, ip, lsl #20 │ │ │ │ - rsbseq r6, sl, r0, lsr #14 │ │ │ │ + ldrsheq r6, [sl], #-96 @ 0xffffffa0 @ │ │ │ │ andeq r5, r0, ip, lsl #4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq fp, r6, ip, lsr #24 │ │ │ │ - rsbeq fp, r6, r4, ror #24 │ │ │ │ + strdeq fp, [r6], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq fp, r6, r4, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ @@ -328798,15 +328798,15 @@ │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ mov r4, r0 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r0, #690] @ 0x2b2 │ │ │ │ ldrb r1, [r1, #4] │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 8a9128 │ │ │ │ + bl 8a90f8 │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ orr r3, r3, #3 │ │ │ │ mov r0, r4 │ │ │ │ strb r1, [r4, #649] @ 0x289 │ │ │ │ @@ -328903,41 +328903,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 389554 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 389430 │ │ │ │ ldr r0, [pc, #60] @ 389558 │ │ │ │ mov r3, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 389430 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r2, ip, lsr #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r1, r2, ip, lsl #14 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009216b0 │ │ │ │ @ instruction: 0x00003ab8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ + ldrdeq fp, [r6], #-144 @ 0xffffff70 @ │ │ │ │ rsbeq fp, r6, r0, lsl #20 │ │ │ │ - rsbeq fp, r6, r0, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [r0, #40] @ 0x28 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ ldr r2, [pc, #244] @ 389670 │ │ │ │ @@ -329037,29 +329037,29 @@ │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 388db4 │ │ │ │ cmp r3, #0 │ │ │ │ movne r5, #0 │ │ │ │ beq 3896c0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8a9338 │ │ │ │ + bl 8a9308 │ │ │ │ strb r5, [r4, #689] @ 0x2b1 │ │ │ │ b 3896c0 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ orr r3, r3, #3 │ │ │ │ b 3896d8 │ │ │ │ ldrb r3, [r0, #690] @ 0x2b2 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r5, #1 │ │ │ │ beq 389700 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 8a8d10 │ │ │ │ + bl 8a8ce0 │ │ │ │ mov r2, #83 @ 0x53 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r1, #5 │ │ │ │ mov r0, r4 │ │ │ │ movne r1, #2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 3893d8 │ │ │ │ @@ -329098,34 +329098,34 @@ │ │ │ │ ldr r2, [r4, #700] @ 0x2bc │ │ │ │ cmp r2, r3 │ │ │ │ blt 3898b0 │ │ │ │ ldr r2, [r4, #696] @ 0x2b8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 389d60 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81347c │ │ │ │ + bl 81344c │ │ │ │ mov ip, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 807d50 │ │ │ │ + bl 807d20 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 389b48 │ │ │ │ ldr r3, [r4, #708] @ 0x2c4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r3, #2048 @ 0x800 │ │ │ │ beq 389a84 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ beq 3899fc │ │ │ │ - bl 81347c │ │ │ │ + bl 81344c │ │ │ │ mov r1, #1 │ │ │ │ - bl 807f7c │ │ │ │ + bl 807f4c │ │ │ │ ldr r2, [pc, #2012] @ 38a028 │ │ │ │ ldr r3, [pc, #1992] @ 38a018 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -329137,17 +329137,17 @@ │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3893d8 │ │ │ │ ldr r1, [r4, #704] @ 0x2c0 │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ bl 388e74 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81347c │ │ │ │ + bl 81344c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 807f6c │ │ │ │ + bl 807f3c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #700] @ 0x2bc │ │ │ │ ldr r3, [r4, #704] @ 0x2c0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #704] @ 0x2c0 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -329241,21 +329241,21 @@ │ │ │ │ lsl r3, r3, #11 │ │ │ │ mov sl, #2048 @ 0x800 │ │ │ │ mov fp, #0 │ │ │ │ orr r3, r3, r2, lsr #21 │ │ │ │ str r1, [sp, #12] │ │ │ │ lsl r2, r2, #11 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8a9748 │ │ │ │ + bl 8a9718 │ │ │ │ subs r5, r0, #0 │ │ │ │ bge 389880 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81347c │ │ │ │ + bl 81344c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 807f74 │ │ │ │ + bl 807f44 │ │ │ │ cmn r5, #123 @ 0x7b │ │ │ │ bne 389844 │ │ │ │ ldr r2, [pc, #1496] @ 38a034 │ │ │ │ ldr r3, [pc, #1464] @ 38a018 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -329274,15 +329274,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov sl, #2048 @ 0x800 │ │ │ │ mov fp, #0 │ │ │ │ orr r3, r3, r2, lsr #21 │ │ │ │ str r1, [sp, #12] │ │ │ │ lsl r2, r2, #11 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8a9748 │ │ │ │ + bl 8a9718 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 389a3c │ │ │ │ b 38988c │ │ │ │ ldr r3, [pc, #1388] @ 38a038 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -329302,22 +329302,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5, sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1284] @ 38a044 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3897c8 │ │ │ │ ldr r3, [pc, #1272] @ 38a048 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 389820 │ │ │ │ ldr r3, [pc, #1240] @ 38a03c │ │ │ │ @@ -329334,22 +329334,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 38a04c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 389820 │ │ │ │ cmp r3, #0 │ │ │ │ bne 389ea0 │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bic r3, r3, #7 │ │ │ │ orr r3, r3, #3 │ │ │ │ @@ -329393,22 +329393,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #940] @ 38a058 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ ldr r1, [r4, #700] @ 0x2bc │ │ │ │ b 3898d4 │ │ │ │ ldr r3, [pc, #916] @ 38a05c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -329427,31 +329427,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #812] @ 38a060 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r0, [r6] │ │ │ │ b 3899a4 │ │ │ │ ldr r0, [pc, #796] @ 38a064 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3897c8 │ │ │ │ cmp r3, #2048 @ 0x800 │ │ │ │ cmpne r3, #2352 @ 0x930 │ │ │ │ bne 389e68 │ │ │ │ ldr r2, [r4, #840] @ 0x348 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ ldr r3, [r6] │ │ │ │ @@ -329464,21 +329464,21 @@ │ │ │ │ mov r0, #1 │ │ │ │ mvn r1, #0 │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r4, #760] @ 0x2f8 │ │ │ │ str ip, [r4, #764] @ 0x2fc │ │ │ │ bne 389f24 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81347c │ │ │ │ + bl 81344c │ │ │ │ mov r1, #1 │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 807d50 │ │ │ │ + bl 807d20 │ │ │ │ ldr r2, [r4, #704] @ 0x2c0 │ │ │ │ ldr r1, [pc, #660] @ 38a068 │ │ │ │ asr r3, r2, #31 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ lsl r3, r3, #2 │ │ │ │ @@ -329494,35 +329494,35 @@ │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ b 389924 │ │ │ │ ldr r0, [pc, #588] @ 38a06c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 389820 │ │ │ │ ldr r0, [pc, #572] @ 38a070 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ b 3899f4 │ │ │ │ ldr r0, [pc, #544] @ 38a074 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r0, [r6] │ │ │ │ b 3899a4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81347c │ │ │ │ + bl 81344c │ │ │ │ mov r1, #1 │ │ │ │ - bl 807f7c │ │ │ │ + bl 807f4c │ │ │ │ ldr r2, [pc, #504] @ 38a078 │ │ │ │ ldr r3, [pc, #404] @ 38a018 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -329548,23 +329548,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #356] @ 38a080 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 389bd0 │ │ │ │ ldr r3, [pc, #344] @ 38a084 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 389da8 │ │ │ │ ldr r3, [pc, #252] @ 38a03c │ │ │ │ @@ -329580,33 +329580,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 38a088 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 389da8 │ │ │ │ ldr r0, [pc, #228] @ 38a08c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 389bd0 │ │ │ │ ldr r0, [pc, #208] @ 38a090 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 389da8 │ │ │ │ ldr r3, [pc, #192] @ 38a094 │ │ │ │ ldr r1, [pc, #192] @ 38a098 │ │ │ │ ldr r0, [pc, #192] @ 38a09c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 38a0a0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -329630,41 +329630,41 @@ │ │ │ │ @ instruction: 0x009212d0 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0x009211f0 │ │ │ │ addseq r1, r2, r0, asr #1 │ │ │ │ andeq r3, r0, r0, asr #8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq fp, r6, r8, asr #8 │ │ │ │ + rsbeq fp, r6, r8, lsl r4 │ │ │ │ @ instruction: 0x00000fbc │ │ │ │ - strheq fp, [r6], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq fp, r6, r8, lsl #9 │ │ │ │ addseq r0, r2, r4, lsl pc │ │ │ │ andeq r3, r0, r4, lsl #4 │ │ │ │ - rsbeq fp, r6, r0, lsr #9 │ │ │ │ + rsbeq fp, r6, r0, ror r4 │ │ │ │ @ instruction: 0x000025bc │ │ │ │ - rsbeq fp, r6, ip, lsl #7 │ │ │ │ - @ instruction: 0x0066b298 │ │ │ │ + rsbeq fp, r6, ip, asr r3 │ │ │ │ + rsbeq fp, r6, r8, ror #4 │ │ │ │ andeq r1, r0, r0, asr #28 │ │ │ │ - rsbeq fp, r6, r0, lsl #5 │ │ │ │ - rsbeq fp, r6, r0, ror r3 │ │ │ │ - strheq fp, [r6], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq fp, r6, r0, asr r2 │ │ │ │ + rsbeq fp, r6, r0, asr #6 │ │ │ │ + rsbeq fp, r6, r4, lsl #5 │ │ │ │ umullseq r0, r2, ip, ip │ │ │ │ andeq r5, r0, r4, asr #6 │ │ │ │ - rsbeq fp, r6, ip, lsr r3 │ │ │ │ + rsbeq fp, r6, ip, lsl #6 │ │ │ │ andeq r2, r0, ip, lsr #10 │ │ │ │ - rsbeq fp, r6, r4, lsr #1 │ │ │ │ - rsbeq fp, r6, r4, lsl #6 │ │ │ │ - @ instruction: 0x0066b09c │ │ │ │ - rsbseq r5, sl, r0, lsr #17 │ │ │ │ - rsbeq fp, r6, r4, lsl r2 │ │ │ │ - rsbeq fp, r6, r0, asr #4 │ │ │ │ + rsbeq fp, r6, r4, ror r0 │ │ │ │ + ldrdeq fp, [r6], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq fp, r6, ip, rrx │ │ │ │ + rsbseq r5, sl, r0, ror r8 │ │ │ │ + rsbeq fp, r6, r4, ror #3 │ │ │ │ + rsbeq fp, r6, r0, lsl r2 │ │ │ │ andeq r0, r0, sl, lsl r1 │ │ │ │ - rsbseq r5, sl, ip, ror r8 │ │ │ │ - strdeq fp, [r6], #-16 @ │ │ │ │ - strdeq fp, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq r5, sl, ip, asr #16 │ │ │ │ + rsbeq fp, r6, r0, asr #3 │ │ │ │ + rsbeq fp, r6, ip, asr #3 │ │ │ │ andeq r0, r0, r9, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #708] @ 38a390 │ │ │ │ mov r4, r0 │ │ │ │ @@ -329703,21 +329703,21 @@ │ │ │ │ mul r6, r7, r6 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #784] @ 0x310 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str r5, [r4, #704] @ 0x2c0 │ │ │ │ str r6, [r4, #692] @ 0x2b4 │ │ │ │ str r7, [r4, #708] @ 0x2c4 │ │ │ │ - bl 81347c │ │ │ │ + bl 81344c │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 807d50 │ │ │ │ + bl 807d20 │ │ │ │ mvn r3, #39 @ 0x27 │ │ │ │ ldr r2, [pc, #528] @ 38a3a0 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ ldr r3, [pc, #508] @ 38a394 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -329798,37 +329798,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 38a3c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, #712] @ 0x2c8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38a1d0 │ │ │ │ b 38a11c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #152] @ 38a3c4 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, #712] @ 0x2c8 │ │ │ │ b 38a314 │ │ │ │ ldr r3, [pc, #120] @ 38a3c8 │ │ │ │ ldr r1, [pc, #120] @ 38a3cc │ │ │ │ ldr r0, [pc, #120] @ 38a3d0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 38a3d4 │ │ │ │ @@ -329850,26 +329850,26 @@ │ │ │ │ addseq r0, r2, r4, lsr sl │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r0, r2, r8, lsl #19 │ │ │ │ @ instruction: 0xffffed60 │ │ │ │ addseq r0, r2, r8, lsl #18 │ │ │ │ andeq r2, r0, ip, asr #31 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq sp, r8, r4, lsl #4 │ │ │ │ - @ instruction: 0x0065a19c │ │ │ │ + ldrdeq sp, [r8], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq sl, r5, ip, ror #2 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sl, r6, ip, ror #31 │ │ │ │ - rsbeq fp, r6, r4, lsl r0 │ │ │ │ - rsbseq r5, sl, r4, lsr #10 │ │ │ │ - @ instruction: 0x0066ae98 │ │ │ │ - rsbeq fp, r6, r4, lsr #32 │ │ │ │ + strheq sl, [r6], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq sl, r6, r4, ror #31 │ │ │ │ + ldrsheq r5, [sl], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq sl, r6, r8, ror #28 │ │ │ │ + strdeq sl, [r6], #-244 @ 0xffffff0c @ │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ - rsbseq r5, sl, r0, lsl #10 │ │ │ │ - rsbeq sl, r6, r4, ror lr │ │ │ │ - rsbeq fp, r6, r0 │ │ │ │ + ldrsbeq r5, [sl], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq sl, r6, r4, asr #28 │ │ │ │ + ldrdeq sl, [r6], #-240 @ 0xffffff10 @ │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r1, #7] │ │ │ │ mov r6, r1 │ │ │ │ @@ -330177,21 +330177,21 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r5, [r0, #692] @ 0x2b4 │ │ │ │ str r5, [r0, #784] @ 0x310 │ │ │ │ str r2, [r0, #696] @ 0x2b8 │ │ │ │ beq 38a90c │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 81347c │ │ │ │ + bl 81344c │ │ │ │ mov r1, #1 │ │ │ │ asr r3, r5, #31 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 807d50 │ │ │ │ + bl 807d20 │ │ │ │ ldr r1, [pc, #48] @ 38a924 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ @@ -330829,15 +330829,15 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r1, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3893d8 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 8a8d10 │ │ │ │ + bl 8a8ce0 │ │ │ │ ldrb r1, [r6, #686] @ 0x2ae │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ lsl r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ movne r5, r0 │ │ │ │ movne r3, #2 │ │ │ │ @@ -331380,17 +331380,17 @@ │ │ │ │ mov r2, #24 │ │ │ │ mov r3, #3 │ │ │ │ b 38b8d0 │ │ │ │ addseq pc, r1, r4, ror #5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umullseq pc, r1, r0, r2 @ │ │ │ │ addseq pc, r1, r0, asr #4 │ │ │ │ - rsbeq r4, pc, r4, lsl r7 @ │ │ │ │ - rsbeq r9, r6, r0, lsr #4 │ │ │ │ - rsbeq r2, sl, r8, lsl #18 │ │ │ │ + rsbeq r4, pc, r4, ror #13 │ │ │ │ + strdeq r9, [r6], #-16 @ │ │ │ │ + ldrdeq r2, [sl], #-136 @ 0xffffff78 @ │ │ │ │ addseq lr, r1, r4, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ @@ -331436,17 +331436,17 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, #0 │ │ │ │ bne 38bd78 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ blt 38bce8 │ │ │ │ - bl 81347c │ │ │ │ + bl 81344c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 807f6c │ │ │ │ + bl 807f3c │ │ │ │ ldr r3, [r4, #708] @ 0x2c4 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ beq 38bd68 │ │ │ │ ldr r2, [r4, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r4, #665] @ 0x299 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r4, #704] @ 0x2c0 │ │ │ │ @@ -331463,17 +331463,17 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 38bd64 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 389760 │ │ │ │ - bl 81347c │ │ │ │ + bl 81344c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 807f74 │ │ │ │ + bl 807f44 │ │ │ │ cmn r5, #123 @ 0x7b │ │ │ │ beq 38bd38 │ │ │ │ ldr r2, [pc, #292] @ 38be28 │ │ │ │ ldr r3, [pc, #272] @ 38be18 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -331522,42 +331522,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 38be3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 38bc70 │ │ │ │ ldr r0, [pc, #60] @ 38be40 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 38bc70 │ │ │ │ addseq lr, r1, r8, ror #29 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq lr, r1, r8, asr #29 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq lr, r1, r8, ror #28 │ │ │ │ addseq lr, r1, r8, lsl lr │ │ │ │ @ instruction: 0x0091eddc │ │ │ │ andeq r3, r0, r0, asr #12 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq r9, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ - ldrdeq r9, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r9, r6, ip, lsl #11 │ │ │ │ + rsbeq r9, r6, r8, lsr #11 │ │ │ │ │ │ │ │ 0038be44 : │ │ │ │ cmn r1, #123 @ 0x7b │ │ │ │ beq 38be58 │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ mov r1, #5 │ │ │ │ b 3893d8 │ │ │ │ @@ -331627,15 +331627,15 @@ │ │ │ │ bne 38bef8 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ sbcs r3, r3, #0 │ │ │ │ blt 38bef8 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8a8d10 │ │ │ │ + bl 8a8ce0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38bef8 │ │ │ │ ldr r3, [pc, #1012] @ 38c370 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r7, lsl #3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38bfc8 │ │ │ │ @@ -331686,15 +331686,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 38bff4 │ │ │ │ ldr r0, [r4] │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 388db4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8a8d10 │ │ │ │ + bl 8a8ce0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38bf3c │ │ │ │ ldrb r3, [r4, #691] @ 0x2b3 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38bf3c │ │ │ │ cmp r3, #1 │ │ │ │ beq 38c208 │ │ │ │ @@ -331758,50 +331758,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #516] @ 38c394 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38bebc │ │ │ │ ldr r3, [pc, #496] @ 38c398 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldrh r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38bebc │ │ │ │ mov fp, #0 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, fp │ │ │ │ str fp, [sp] │ │ │ │ - bl 9b9314 │ │ │ │ + bl 9b92e4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, fp │ │ │ │ mov sl, r0 │ │ │ │ bne 38c29c │ │ │ │ mov r0, sl │ │ │ │ mov r1, #1 │ │ │ │ bl 2486c0 │ │ │ │ b 38bebc │ │ │ │ ldr r0, [pc, #420] @ 38c39c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 38c194 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 3893d8 │ │ │ │ mov r3, #2 │ │ │ │ strb r3, [r4, #691] @ 0x2b3 │ │ │ │ @@ -331823,22 +331823,22 @@ │ │ │ │ beq 38c32c │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 38c3a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 38c004 │ │ │ │ ldrh r3, [r6] │ │ │ │ cmp r3, fp │ │ │ │ beq 38c1e0 │ │ │ │ ldr r3, [pc, #220] @ 38c38c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -331857,35 +331857,35 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 38c3a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 38c1e0 │ │ │ │ ldr r0, [pc, #120] @ 38c3ac │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 38c004 │ │ │ │ ldr r0, [pc, #104] @ 38c3b0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 38c1e0 │ │ │ │ addseq lr, r1, r0, lsr #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq lr, r1, ip, lsl #25 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq ip, r3, r8, lsl sl │ │ │ │ addseq lr, r1, ip, lsl ip │ │ │ │ @@ -331894,22 +331894,22 @@ │ │ │ │ addseq lr, r1, ip, asr #22 │ │ │ │ addseq lr, r1, r0, lsl #22 │ │ │ │ addseq lr, r1, ip, lsl #21 │ │ │ │ addseq lr, r1, ip, lsr #20 │ │ │ │ andeq r1, r0, ip, lsl r1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r9, r6, r4, ror r2 │ │ │ │ + rsbeq r9, r6, r4, asr #4 │ │ │ │ muleq r0, r0, sl │ │ │ │ - rsbeq r9, r6, r0, asr #4 │ │ │ │ + rsbeq r9, r6, r0, lsl r2 │ │ │ │ @ instruction: 0x000016b4 │ │ │ │ - rsbeq r9, r6, r8, asr r2 │ │ │ │ - rsbeq r9, r6, r4, asr #2 │ │ │ │ - rsbeq r9, r6, ip, ror #3 │ │ │ │ - rsbeq r9, r6, r4, ror #2 │ │ │ │ + rsbeq r9, r6, r8, lsr #4 │ │ │ │ + rsbeq r9, r6, r4, lsl r1 │ │ │ │ + strheq r9, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r9, r6, r4, lsr r1 │ │ │ │ │ │ │ │ 0038c3b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -331926,20 +331926,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 38c424 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ ldrdeq ip, [r3], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #468] @ 38c614 │ │ │ │ ldr r5, [pc, #468] @ 38c618 │ │ │ │ @@ -331950,23 +331950,23 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r1 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r9, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ add ip, r8, #12 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr ip, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r9, #48] @ 0x30 │ │ │ │ cmn ip, #1 │ │ │ │ beq 38c500 │ │ │ │ ldr r2, [r3, #1912] @ 0x778 │ │ │ │ cmp ip, r2 │ │ │ │ bcs 38c590 │ │ │ │ @@ -331979,15 +331979,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -332021,29 +332021,29 @@ │ │ │ │ mov lr, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #63 @ 0x3f │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 38c4e4 │ │ │ │ ldr r3, [pc, #156] @ 38c634 │ │ │ │ ldr lr, [pc, #156] @ 38c638 │ │ │ │ ldr r1, [pc, #156] @ 38c63c │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -332054,30 +332054,30 @@ │ │ │ │ mov lr, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 38c4e4 │ │ │ │ - rsbeq r7, r6, ip, lsr #23 │ │ │ │ - rsbeq r7, r6, r4, asr #23 │ │ │ │ - rsbseq r3, sl, r4, ror r4 │ │ │ │ - rsbeq r9, r6, ip, ror #1 │ │ │ │ - rsbeq r9, r6, r4, lsl #1 │ │ │ │ - rsbseq r3, sl, r4, asr r3 │ │ │ │ - rsbeq r9, r6, r0, lsr r0 │ │ │ │ - ldrdeq r8, [r6], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r7, r6, ip, ror fp │ │ │ │ + @ instruction: 0x00667b94 │ │ │ │ + rsbseq r3, sl, r4, asr #8 │ │ │ │ + strheq r9, [r6], #-12 @ │ │ │ │ + rsbeq r9, r6, r4, asr r0 │ │ │ │ rsbseq r3, sl, r4, lsr #6 │ │ │ │ - rsbeq r8, r6, r4, asr #31 │ │ │ │ - @ instruction: 0x00668f9c │ │ │ │ - ldrsbeq r3, [sl], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r8, r6, ip, lsr #31 │ │ │ │ - rsbeq r8, r6, r4, asr pc │ │ │ │ + rsbeq r9, r6, r0 │ │ │ │ + rsbeq r8, r6, r8, lsr #31 │ │ │ │ + ldrsheq r3, [sl], #-36 @ 0xffffffdc @ │ │ │ │ + @ instruction: 0x00668f94 │ │ │ │ + rsbeq r8, r6, ip, ror #30 │ │ │ │ + rsbseq r3, sl, r0, lsr #5 │ │ │ │ + rsbeq r8, r6, ip, ror pc │ │ │ │ + rsbeq r8, r6, r4, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #108] @ 38c6d0 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, #0 │ │ │ │ @@ -332088,32 +332088,32 @@ │ │ │ │ ldr r3, [pc, #92] @ 38c6dc │ │ │ │ add r4, pc, r4 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 755fc4 │ │ │ │ + bl 755f94 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 756cb4 │ │ │ │ + bl 756c84 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ andeq r0, r0, ip, lsl #6 │ │ │ │ - rsbeq r8, r6, r8, asr #30 │ │ │ │ - rsbseq r9, r5, r4, asr r9 │ │ │ │ + rsbeq r8, r6, r8, lsl pc │ │ │ │ + rsbseq r9, r5, r4, lsr #18 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ 38c788 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -332122,25 +332122,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #128] @ 38c78c │ │ │ │ ldr r1, [pc, #128] @ 38c790 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #108] @ 38c794 │ │ │ │ ldr r1, [pc, #108] @ 38c798 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #76] @ 38c79c │ │ │ │ ldr ip, [pc, #76] @ 38c7a0 │ │ │ │ ldr r3, [pc, #76] @ 38c7a4 │ │ │ │ ldr r1, [pc, #76] @ 38c7a8 │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -332148,23 +332148,23 @@ │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ mov r2, #17 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74bf20 │ │ │ │ - rsbseq r3, sl, ip, asr #3 │ │ │ │ - @ instruction: 0x0064ad9c │ │ │ │ - strheq r8, [lr], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r7, r6, r8, asr #17 │ │ │ │ - rsbeq r7, r6, r0, ror #17 │ │ │ │ + b 74bef0 │ │ │ │ + @ instruction: 0x007a319c │ │ │ │ + rsbeq sl, r4, ip, ror #26 │ │ │ │ + rsbeq r8, lr, r8, lsl #5 │ │ │ │ + @ instruction: 0x00667898 │ │ │ │ + strheq r7, [r6], #-128 @ 0xffffff80 @ │ │ │ │ andeq r0, r0, r8, lsr #13 │ │ │ │ - rsbseq fp, r0, ip, lsr #11 │ │ │ │ - rsbeq r8, r6, r0, ror lr │ │ │ │ + rsbseq fp, r0, ip, ror r5 │ │ │ │ + rsbeq r8, r6, r0, asr #28 │ │ │ │ @ instruction: 0x008fd1bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #72] @ 38c80c │ │ │ │ mov r4, r1 │ │ │ │ @@ -332174,40 +332174,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r0, #124 @ 0x7c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 978474 │ │ │ │ - ldrsheq r3, [sl], #-0 @ │ │ │ │ - rsbeq r7, r6, r8, lsr r8 │ │ │ │ - rsbeq r7, r6, r8, lsl r8 │ │ │ │ + b 978444 │ │ │ │ + rsbseq r3, sl, r0, asr #1 │ │ │ │ + rsbeq r7, r6, r8, lsl #16 │ │ │ │ + rsbeq r7, r6, r8, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 38c894 │ │ │ │ ldr r2, [pc, #100] @ 38c898 │ │ │ │ ldr r1, [pc, #100] @ 38c89c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr ip, [pc, #68] @ 38c8a0 │ │ │ │ ldr r1, [pc, #68] @ 38c8a4 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #816 @ 0x330 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ @@ -332215,21 +332215,21 @@ │ │ │ │ orr r2, r2, #4 │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ str ip, [r0, #88] @ 0x58 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74bf20 │ │ │ │ - @ instruction: 0x007a3090 │ │ │ │ - rsbeq sl, r4, r4, ror #24 │ │ │ │ - rsbeq r8, lr, r4, lsl #3 │ │ │ │ + b 74bef0 │ │ │ │ + rsbseq r3, sl, r0, rrx │ │ │ │ + rsbeq sl, r4, r4, lsr ip │ │ │ │ + rsbeq r8, lr, r4, asr r1 │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ addeq sp, pc, r0, asr #1 │ │ │ │ - rsbeq r7, r6, r0, ror #14 │ │ │ │ + rsbeq r7, r6, r0, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 38c958 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -332237,25 +332237,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 38c95c │ │ │ │ ldr r1, [pc, #132] @ 38c960 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #112] @ 38c964 │ │ │ │ ldr r1, [pc, #112] @ 38c968 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #80] @ 38c96c │ │ │ │ ldr r1, [pc, #80] @ 38c970 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [pc, #76] @ 38c974 │ │ │ │ add r1, pc, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #25 │ │ │ │ @@ -332264,24 +332264,24 @@ │ │ │ │ ldr r3, [pc, #56] @ 38c978 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74bf20 │ │ │ │ - rsbseq r3, sl, r0 │ │ │ │ - ldrdeq sl, [r4], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq r8, lr, ip, ror #1 │ │ │ │ - strdeq r7, [r6], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq r7, r6, r4, lsl r7 │ │ │ │ + b 74bef0 │ │ │ │ + ldrsbeq r2, [sl], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq sl, r4, r0, lsr #23 │ │ │ │ + strheq r8, [lr], #-12 @ │ │ │ │ + rsbeq r7, r6, ip, asr #13 │ │ │ │ + rsbeq r7, r6, r4, ror #13 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ strdeq ip, [pc], ip @ │ │ │ │ - rsbseq fp, r0, r0, ror #7 │ │ │ │ - rsbeq r8, r6, r4, lsr #25 │ │ │ │ + ldrheq fp, [r0], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r8, r6, r4, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #284] @ 38cab0 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -332297,24 +332297,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 978474 │ │ │ │ + bl 978444 │ │ │ │ cmp r0, #0 │ │ │ │ bne 38ca48 │ │ │ │ ldr r2, [pc, #180] @ 38cac4 │ │ │ │ ldr r3, [pc, #164] @ 38cab8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -332332,15 +332332,15 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 535f78 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ beq 38ca6c │ │ │ │ mov r0, r7 │ │ │ │ - bl 997cb4 │ │ │ │ + bl 997c84 │ │ │ │ b 38ca08 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmn r3, #1 │ │ │ │ str r0, [r6, #124] @ 0x7c │ │ │ │ beq 38ca60 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -332351,22 +332351,22 @@ │ │ │ │ bl 536178 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 38ca60 │ │ │ │ ldr r2, [pc, #36] @ 38cacc │ │ │ │ add r2, pc, r2 │ │ │ │ b 38ca90 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r2, sl, r0, lsr pc │ │ │ │ + rsbseq r2, sl, r0, lsl #30 │ │ │ │ addseq lr, r1, r8, ror r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r7, r6, r4, asr r6 │ │ │ │ - rsbeq r7, r6, r4, lsr r6 │ │ │ │ + rsbeq r7, r6, r4, lsr #12 │ │ │ │ + rsbeq r7, r6, r4, lsl #12 │ │ │ │ addseq lr, r1, ip, lsl #2 │ │ │ │ - rsbeq r8, r6, ip, ror #22 │ │ │ │ - rsbeq r8, r6, ip, asr fp │ │ │ │ + rsbeq r8, r6, ip, lsr fp │ │ │ │ + rsbeq r8, r6, ip, lsr #22 │ │ │ │ │ │ │ │ 0038cad0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ @@ -332432,33 +332432,33 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #83 @ 0x53 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 9ac950 │ │ │ │ + bl 9ac920 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 80f000 │ │ │ │ + bl 80efd0 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ - bl 80fe00 │ │ │ │ + bl 80fdd0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38cb04 │ │ │ │ ldr r3, [pc, #396] @ 38cdd4 │ │ │ │ ldr r1, [pc, #396] @ 38cdd8 │ │ │ │ ldr r0, [pc, #396] @ 38cddc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -332508,15 +332508,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -332527,15 +332527,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -332551,85 +332551,85 @@ │ │ │ │ str r0, [r4, #188] @ 0xbc │ │ │ │ b 38cca8 │ │ │ │ add r0, r7, #676 @ 0x2a4 │ │ │ │ bl 24ae38 │ │ │ │ str r0, [r4, #184] @ 0xb8 │ │ │ │ b 38cc9c │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - ldrsheq r2, [sl], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq r8, r6, r8, lsr sl │ │ │ │ - rsbeq r8, r6, r4, ror r9 │ │ │ │ - rsbseq r2, sl, r8, ror ip │ │ │ │ - strdeq r8, [r6], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r4, r5, ip, ror #2 │ │ │ │ + rsbseq r2, sl, r0, asr #25 │ │ │ │ + rsbeq r8, r6, r8, lsl #20 │ │ │ │ rsbeq r8, r6, r4, asr #18 │ │ │ │ - rsbeq r8, r6, r0, lsr #18 │ │ │ │ - rsbseq r2, sl, r0, asr #23 │ │ │ │ - rsbeq r8, r6, ip, lsl r9 │ │ │ │ - rsbeq r8, r6, r4, asr #16 │ │ │ │ - rsbseq r2, sl, r4, ror fp │ │ │ │ - strdeq r8, [r6], #-136 @ 0xffffff78 @ │ │ │ │ - strdeq r8, [r6], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r8, r6, r8, ror #16 │ │ │ │ - rsbeq r8, r6, r4, ror #16 │ │ │ │ + rsbseq r2, sl, r8, asr #24 │ │ │ │ + rsbeq r8, r6, ip, asr #17 │ │ │ │ + rsbeq r4, r5, ip, lsr r1 │ │ │ │ + rsbeq r8, r6, r4, lsl r9 │ │ │ │ + strdeq r8, [r6], #-128 @ 0xffffff80 @ │ │ │ │ + @ instruction: 0x007a2b90 │ │ │ │ + rsbeq r8, r6, ip, ror #17 │ │ │ │ + rsbeq r8, r6, r4, lsl r8 │ │ │ │ + rsbseq r2, sl, r4, asr #22 │ │ │ │ + rsbeq r8, r6, r8, asr #17 │ │ │ │ + rsbeq r8, r6, r8, asr #15 │ │ │ │ + rsbeq r8, r6, r8, lsr r8 │ │ │ │ + rsbeq r8, r6, r4, lsr r8 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #1 │ │ │ │ b 38cad0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ b 38cad0 │ │ │ │ ldr r0, [pc, #4] @ 38ce2c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq ip, r3, r0, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 38ced0 │ │ │ │ ldr r2, [pc, #136] @ 38ced4 │ │ │ │ ldr r1, [pc, #136] @ 38ced8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #108] @ 38cedc │ │ │ │ ldr r3, [pc, #108] @ 38cee0 │ │ │ │ ldr r1, [pc, #108] @ 38cee4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74dcc4 │ │ │ │ + bl 74dc94 │ │ │ │ ldr r1, [pc, #80] @ 38cee8 │ │ │ │ mov r2, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsheq r2, [sl], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq sl, r4, r0, asr r6 │ │ │ │ - rsbeq r7, lr, r0, ror fp │ │ │ │ + rsbseq r2, sl, r0, asr #21 │ │ │ │ + rsbeq sl, r4, r0, lsr #12 │ │ │ │ + rsbeq r7, lr, r0, asr #22 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsbeq r8, r6, ip, asr #15 │ │ │ │ + @ instruction: 0x0066879c │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ addeq sp, pc, r8, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #252] @ 38d000 │ │ │ │ @@ -332639,25 +332639,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #236] @ 38d004 │ │ │ │ ldr r1, [pc, #236] @ 38d008 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #216] @ 38d00c │ │ │ │ ldr r1, [pc, #216] @ 38d010 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r5, #28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r3, #2 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [pc, #172] @ 38d014 │ │ │ │ mov r3, #0 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ add r7, r0, #104 @ 0x68 │ │ │ │ @@ -332678,37 +332678,37 @@ │ │ │ │ ldr r2, [pc, #104] @ 38d018 │ │ │ │ ldr r1, [pc, #104] @ 38d01c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #80] @ 38d020 │ │ │ │ mov ip, #0 │ │ │ │ mvn r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp] │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ bl 5872c4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 388c38 │ │ │ │ - rsbseq r2, sl, ip, lsr sl │ │ │ │ - rsbeq r7, r5, r8, lsl r5 │ │ │ │ - strheq r7, [r5], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r8, r6, ip, asr r7 │ │ │ │ - rsbeq r8, r6, r0, ror r7 │ │ │ │ + rsbseq r2, sl, ip, lsl #20 │ │ │ │ + rsbeq r7, r5, r8, ror #9 │ │ │ │ + rsbeq r7, r5, r8, lsl #9 │ │ │ │ + rsbeq r8, r6, ip, lsr #14 │ │ │ │ + rsbeq r8, r6, r0, asr #14 │ │ │ │ andeq r0, r0, r8, ror #15 │ │ │ │ - rsbeq r8, r6, r0, lsl #14 │ │ │ │ - rsbeq r8, r6, r8, lsl #14 │ │ │ │ + ldrdeq r8, [r6], #-96 @ 0xffffffa0 @ │ │ │ │ + ldrdeq r8, [r6], #-104 @ 0xffffff98 @ │ │ │ │ addeq ip, r3, r0, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 38d070 │ │ │ │ ldr r2, [pc, #52] @ 38d074 │ │ │ │ @@ -332716,22 +332716,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 388738 │ │ │ │ - rsbseq r2, sl, r0, lsl #18 │ │ │ │ - rsbeq r8, r6, r4, asr #12 │ │ │ │ - rsbeq r8, r6, r8, asr r6 │ │ │ │ + ldrsbeq r2, [sl], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq r8, r6, r4, lsl r6 │ │ │ │ + rsbeq r8, r6, r8, lsr #12 │ │ │ │ │ │ │ │ 0038d07c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #292] @ 38d1b8 │ │ │ │ @@ -332752,44 +332752,44 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr fp, [pc, #236] @ 38d1c8 │ │ │ │ add r4, r4, #28 │ │ │ │ add fp, pc, fp │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #220] @ 38d1cc │ │ │ │ mov r2, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 74b7fc │ │ │ │ + bl 74b7cc │ │ │ │ ldr r1, [pc, #204] @ 38d1d0 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74b7fc │ │ │ │ + bl 74b7cc │ │ │ │ ldr r1, [pc, #188] @ 38d1d4 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74b7fc │ │ │ │ + bl 74b7cc │ │ │ │ ldr r3, [pc, #172] @ 38d1d8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r3, [fp, r3] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 3a5370 │ │ │ │ ldr r2, [pc, #148] @ 38d1dc │ │ │ │ mov r3, #15 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 38d17c │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ @@ -332805,24 +332805,24 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbeq r8, r6, r4, lsl r6 │ │ │ │ - rsbseq r2, sl, r8, lsl #17 │ │ │ │ - rsbeq sl, r4, r4, ror #7 │ │ │ │ - rsbeq r7, lr, r4, lsl #18 │ │ │ │ + rsbeq r8, r6, r4, ror #11 │ │ │ │ + rsbseq r2, sl, r8, asr r8 │ │ │ │ + strheq sl, [r4], #-52 @ 0xffffffcc @ │ │ │ │ + ldrdeq r7, [lr], #-132 @ 0xffffff7c @ │ │ │ │ addseq sp, r1, r0, asr #20 │ │ │ │ - strdeq r7, [r5], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r8, r6, r8, asr #11 │ │ │ │ - rsbeq r8, r6, r8, asr r7 │ │ │ │ + rsbeq r7, r5, r4, asr #5 │ │ │ │ + @ instruction: 0x00668598 │ │ │ │ + rsbeq r8, r6, r8, lsr #14 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - rsbeq r8, r6, r4, asr #10 │ │ │ │ + rsbeq r8, r6, r4, lsl r5 │ │ │ │ │ │ │ │ 0038d1e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #188] @ 38d2b4 │ │ │ │ @@ -332871,15 +332871,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ addseq sp, r1, r8, lsl r9 │ │ │ │ - rsbeq r8, r6, ip, lsr #8 │ │ │ │ + strdeq r8, [r6], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r3, r0, ip, lsr #18 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -332894,15 +332894,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [r3, #672] @ 0x2a0 │ │ │ │ - b 8114c4 │ │ │ │ + b 811494 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r6, [r0] │ │ │ │ ldr r8, [pc, #680] @ 38d5dc │ │ │ │ ldrb r4, [r6, #2856] @ 0xb28 │ │ │ │ @@ -332940,15 +332940,15 @@ │ │ │ │ lsl r1, r1, #9 │ │ │ │ adds sl, sl, lr │ │ │ │ orr r1, r1, r0, lsr #23 │ │ │ │ mov r0, r6 │ │ │ │ adc r6, r1, lr, asr #31 │ │ │ │ ldr r1, [pc, #540] @ 38d5e8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr ip, [r5, #16] │ │ │ │ ldr r3, [pc, #528] @ 38d5ec │ │ │ │ cmp ip, #0 │ │ │ │ add r2, ip, #4080 @ 0xff0 │ │ │ │ add r2, r2, #15 │ │ │ │ movge r2, ip │ │ │ │ asr r2, r2, #12 │ │ │ │ @@ -333022,17 +333022,17 @@ │ │ │ │ bl 388db4 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #2992] @ 0xbb0 │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 38d4c4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81347c │ │ │ │ + bl 81344c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 807f6c │ │ │ │ + bl 807f3c │ │ │ │ b 38d4c4 │ │ │ │ ldr ip, [pc, #200] @ 38d5f4 │ │ │ │ ldr r2, [r7, r9] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r1, fp │ │ │ │ ldr r4, [r2, #1916] @ 0x77c │ │ │ │ @@ -333048,17 +333048,17 @@ │ │ │ │ bl 53cb98 │ │ │ │ mov r0, r4 │ │ │ │ bl 386ba0 │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 38d4c4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81347c │ │ │ │ + bl 81344c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 807f74 │ │ │ │ + bl 807f44 │ │ │ │ b 38d4c4 │ │ │ │ ldr r3, [r7, r9] │ │ │ │ ldr ip, [pc, #96] @ 38d5f8 │ │ │ │ ldr r7, [r3, #1916] @ 0x77c │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r1, [pc, #88] @ 38d5fc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -333073,25 +333073,25 @@ │ │ │ │ mov r0, fp │ │ │ │ str r1, [sp] │ │ │ │ bl 53cbd0 │ │ │ │ str r0, [r7, #24] │ │ │ │ b 38d49c │ │ │ │ bl 24aa9c │ │ │ │ @ instruction: 0x0091d7d8 │ │ │ │ - rsbseq r2, sl, ip, asr #12 │ │ │ │ - rsbeq sl, r4, ip, lsl #2 │ │ │ │ - rsbeq r7, lr, r4, lsl #12 │ │ │ │ + rsbseq r2, sl, ip, lsl r6 │ │ │ │ + ldrdeq sl, [r4], #-12 @ │ │ │ │ + ldrdeq r7, [lr], #-84 @ 0xffffffac @ │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ andeq r0, r0, r0, lsr #15 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ andeq r4, r0, r4, asr #1 │ │ │ │ ldr r0, [pc, #4] @ 38d60c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ ldrdeq fp, [r3], r8 │ │ │ │ ldr r2, [r1, #8] │ │ │ │ mov r3, #0 │ │ │ │ cmp r2, #1 │ │ │ │ str r3, [r1, #700] @ 0x2bc │ │ │ │ ldrne r3, [r1, #652] @ 0x28c │ │ │ │ ldreq r3, [r1, #692] @ 0x2b4 │ │ │ │ @@ -333111,27 +333111,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #8 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #112] @ 38d6f4 │ │ │ │ ldr r1, [pc, #112] @ 38d6f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74dcc4 │ │ │ │ + bl 74dc94 │ │ │ │ ldr r1, [pc, #92] @ 38d6fc │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r2, [pc, #76] @ 38d700 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r2, [r4, #84] @ 0x54 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ @@ -333139,17 +333139,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r2, sl, r8, lsl #7 │ │ │ │ - rsbeq r9, r4, ip, lsr lr │ │ │ │ - rsbeq r7, lr, ip, asr r3 │ │ │ │ + rsbseq r2, sl, r8, asr r3 │ │ │ │ + rsbeq r9, r4, ip, lsl #28 │ │ │ │ + rsbeq r7, lr, ip, lsr #6 │ │ │ │ andeq r0, r0, r0, lsl r3 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ strdeq ip, [pc], r8 │ │ │ │ addeq fp, r3, r8, lsr #22 │ │ │ │ lsr r1, r2, #4 │ │ │ │ orr r1, r1, r3, lsl #28 │ │ │ │ ldr r3, [pc, #264] @ 38d81c │ │ │ │ @@ -333216,15 +333216,15 @@ │ │ │ │ bxne lr │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #936 @ 0x3a8 │ │ │ │ b 383774 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #936 @ 0x3a8 │ │ │ │ b 382858 │ │ │ │ - rsbseq r2, sl, ip, ror #4 │ │ │ │ + rsbseq r2, sl, ip, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ lsr r1, r2, #4 │ │ │ │ ldr r2, [pc, #204] @ 38d908 │ │ │ │ orr r1, r1, r3, lsl #28 │ │ │ │ @@ -333275,51 +333275,51 @@ │ │ │ │ bl 3839ec │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ b 38d874 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #936 @ 0x3a8 │ │ │ │ bl 3839ec │ │ │ │ b 38d874 │ │ │ │ - rsbseq r2, sl, r5, ror r1 │ │ │ │ + rsbseq r2, sl, r5, asr #2 │ │ │ │ mov r3, r1 │ │ │ │ mov ip, #-2147483648 @ 0x80000000 │ │ │ │ subs r1, r2, #0 │ │ │ │ lsr ip, ip, r3 │ │ │ │ ldr r2, [r0, #3000] @ 0xbb8 │ │ │ │ orrne r2, r2, ip │ │ │ │ biceq r2, r2, ip │ │ │ │ cmp r3, #0 │ │ │ │ str r2, [r0, #3000] @ 0xbb8 │ │ │ │ beq 38d93c │ │ │ │ ldr r0, [r0, #760] @ 0x2f8 │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ ldr r0, [r0, #764] @ 0x2fc │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 38d990 │ │ │ │ ldr r2, [pc, #52] @ 38d994 │ │ │ │ ldr r1, [pc, #52] @ 38d998 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r0, r0, #936 @ 0x3a8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 388738 │ │ │ │ - rsbseq r2, sl, r4, lsl #1 │ │ │ │ - rsbeq r7, r6, r0, ror sp │ │ │ │ - rsbeq r7, r6, ip, lsl #27 │ │ │ │ + rsbseq r2, sl, r4, asr r0 │ │ │ │ + rsbeq r7, r6, r0, asr #26 │ │ │ │ + rsbeq r7, r6, ip, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 38da30 │ │ │ │ ldr r2, [pc, #124] @ 38da34 │ │ │ │ ldr r1, [pc, #124] @ 38da38 │ │ │ │ @@ -333327,15 +333327,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, #1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3243cc │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #936 @ 0x3a8 │ │ │ │ bl 388c9c │ │ │ │ @@ -333349,17 +333349,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r2, sl, ip, lsr #32 │ │ │ │ - rsbeq r7, r6, r8, lsl sp │ │ │ │ - rsbeq r7, r6, ip, lsr #26 │ │ │ │ + ldrsheq r1, [sl], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r7, r6, r8, ror #25 │ │ │ │ + strdeq r7, [r6], #-204 @ 0xffffff34 @ │ │ │ │ ldrdeq fp, [r3], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #384] @ 38dbd8 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -333368,15 +333368,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #368] @ 38dbdc │ │ │ │ ldr r1, [pc, #368] @ 38dbe0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #348] @ 38dbe4 │ │ │ │ ldr r1, [pc, #348] @ 38dbe8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ ldr sl, [pc, #336] @ 38dbec │ │ │ │ ldr r9, [pc, #336] @ 38dbf0 │ │ │ │ @@ -333385,24 +333385,24 @@ │ │ │ │ mov fp, #0 │ │ │ │ ldr r8, [pc, #324] @ 38dbf4 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r6, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r6, [sp] │ │ │ │ str sl, [sp, #16] │ │ │ │ mov sl, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #264] @ 38dbf8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, #2 │ │ │ │ str r0, [sp] │ │ │ │ add r0, r4, #936 @ 0x3a8 │ │ │ │ bl 381cbc │ │ │ │ @@ -333413,15 +333413,15 @@ │ │ │ │ add r2, r2, #144 @ 0x90 │ │ │ │ add r0, r4, #768 @ 0x300 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 338e94 │ │ │ │ add r1, r4, #760 @ 0x2f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 338d94 │ │ │ │ @@ -333429,15 +333429,15 @@ │ │ │ │ add r1, r4, #764 @ 0x2fc │ │ │ │ bl 338d94 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #136] @ 38dc04 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3241c0 │ │ │ │ ldr r0, [pc, #124] @ 38dc08 │ │ │ │ mov ip, #0 │ │ │ │ ldr r2, [pc, #120] @ 38dc0c │ │ │ │ @@ -333446,38 +333446,38 @@ │ │ │ │ add r3, r4, #2976 @ 0xba0 │ │ │ │ ldr ip, [r8, r0] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757ef0 │ │ │ │ + bl 757ec0 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r1, sl, ip, lsl #31 │ │ │ │ - rsbeq sl, r5, r0, lsr #11 │ │ │ │ - strheq sl, [r5], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r7, r6, r4, asr ip │ │ │ │ - rsbeq r7, r6, r0, ror ip │ │ │ │ - rsbeq r9, r4, ip, lsl #20 │ │ │ │ - rsbeq r6, lr, ip, lsr #30 │ │ │ │ + rsbseq r1, sl, ip, asr pc │ │ │ │ + rsbeq sl, r5, r0, ror r5 │ │ │ │ + rsbeq sl, r5, r0, lsl #11 │ │ │ │ + rsbeq r7, r6, r4, lsr #24 │ │ │ │ + rsbeq r7, r6, r0, asr #24 │ │ │ │ + ldrdeq r9, [r4], #-156 @ 0xffffff64 @ │ │ │ │ + strdeq r6, [lr], #-236 @ 0xffffff14 @ │ │ │ │ addseq sp, r1, r0, ror r0 │ │ │ │ andeq r0, r0, r8, ror #15 │ │ │ │ ldrdeq fp, [r3], r0 │ │ │ │ - strdeq r7, [r6], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r7, r6, r8, asr #23 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ andeq r4, r0, ip, ror pc │ │ │ │ - rsbeq r7, r6, r4, ror fp │ │ │ │ - rsbeq r7, r6, r4, ror fp │ │ │ │ + rsbeq r7, r6, r4, asr #22 │ │ │ │ + rsbeq r7, r6, r4, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r6, [r0] │ │ │ │ ldr r7, [pc, #648] @ 38deb8 │ │ │ │ ldrb r4, [r6, #2856] @ 0xb28 │ │ │ │ @@ -333516,15 +333516,15 @@ │ │ │ │ ldr r2, [pc, #520] @ 38dec0 │ │ │ │ ldr r1, [pc, #520] @ 38dec4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr ip, [r5, #16] │ │ │ │ ldr r3, [pc, #492] @ 38dec8 │ │ │ │ cmp ip, #0 │ │ │ │ add r2, ip, #4080 @ 0xff0 │ │ │ │ add r2, r2, #15 │ │ │ │ movge r2, ip │ │ │ │ add fp, r4, #792 @ 0x318 │ │ │ │ @@ -333576,34 +333576,34 @@ │ │ │ │ add r0, r4, #792 @ 0x318 │ │ │ │ bl 53cb98 │ │ │ │ mov r0, r4 │ │ │ │ bl 389394 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #2992] @ 0xbb0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81347c │ │ │ │ + bl 81344c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 807f6c │ │ │ │ + bl 807f3c │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 386b0c │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ bx r3 │ │ │ │ add r0, r4, #792 @ 0x318 │ │ │ │ bl 53cb98 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 38be44 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81347c │ │ │ │ + bl 81344c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 807f74 │ │ │ │ + bl 807f44 │ │ │ │ b 38ddc8 │ │ │ │ cmp r8, r3 │ │ │ │ movge r8, r3 │ │ │ │ mov r9, #0 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ mov fp, #1 │ │ │ │ str r9, [sp, #52] @ 0x34 │ │ │ │ @@ -333615,15 +333615,15 @@ │ │ │ │ ldr r3, [r4, #840] @ 0x348 │ │ │ │ str r8, [r4, #784] @ 0x310 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrd r2, [r5, #8] │ │ │ │ add sl, sp, #64 @ 0x40 │ │ │ │ stm sl, {r0, r1} │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ ldr ip, [pc, #100] @ 38dec8 │ │ │ │ strb fp, [sp, #68] @ 0x44 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ add lr, sp, #72 @ 0x48 │ │ │ │ stm lr, {r0, r1} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r7, ip] │ │ │ │ @@ -333633,24 +333633,24 @@ │ │ │ │ str fp, [sp, #24] │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r8, [sp, #20] │ │ │ │ ldm lr, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [r5, #16] │ │ │ │ bl 389394 │ │ │ │ strb r9, [r6, #2992] @ 0xbb0 │ │ │ │ b 38ddb8 │ │ │ │ @ instruction: 0x0091cedc │ │ │ │ - rsbseq r1, sl, ip, lsr #26 │ │ │ │ - rsbeq r9, r4, ip, ror #15 │ │ │ │ - rsbeq r6, lr, ip, lsl #26 │ │ │ │ + ldrsheq r1, [sl], #-204 @ 0xffffff34 @ │ │ │ │ + strheq r9, [r4], #-124 @ 0xffffff84 @ │ │ │ │ + ldrdeq r6, [lr], #-204 @ 0xffffff34 @ │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0] │ │ │ │ @@ -333666,37 +333666,37 @@ │ │ │ │ beq 38df64 │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38df54 │ │ │ │ cmp r3, #1 │ │ │ │ bne 38df40 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81347c │ │ │ │ + bl 81344c │ │ │ │ mov r3, #2 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ str r3, [sp] │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 807d50 │ │ │ │ + bl 807d20 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 38d318 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81347c │ │ │ │ + bl 81344c │ │ │ │ mov r3, #1 │ │ │ │ b 38df2c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81347c │ │ │ │ + bl 81344c │ │ │ │ ldr r2, [r5, #16] │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ asr r3, r2, #31 │ │ │ │ str r6, [sp] │ │ │ │ - bl 807d50 │ │ │ │ + bl 807d20 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 38dc14 │ │ │ │ │ │ │ │ 0038df94 : │ │ │ │ @@ -333736,15 +333736,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [r0, #2988] @ 0xbac │ │ │ │ ldr r6, [r0, #756] @ 0x2f4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, #0 │ │ │ │ bl 3243cc │ │ │ │ ldr ip, [pc, #76] @ 38e08c │ │ │ │ ldr r3, [pc, #76] @ 38e090 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ @@ -333757,17 +333757,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsbeq r1, [sl], #-152 @ 0xffffff68 @ │ │ │ │ - @ instruction: 0x00649494 │ │ │ │ - strheq r6, [lr], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r1, sl, r8, lsr #19 │ │ │ │ + rsbeq r9, r4, r4, ror #8 │ │ │ │ + rsbeq r6, lr, r0, lsl #19 │ │ │ │ @ instruction: 0xfffff28c │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ str r3, [r0, #40] @ 0x28 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -333894,40 +333894,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 38e304 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 38e1f0 │ │ │ │ ldr r0, [pc, #56] @ 38e308 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 38e1f0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r1, r0, lsl #19 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq ip, r1, ip, asr r9 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq ip, r1, r8, lsl #18 │ │ │ │ andeq r1, r0, r8, ror #13 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r7, r6, r4, lsl #9 │ │ │ │ - rsbeq r7, r6, r0, lsr #9 │ │ │ │ + rsbeq r7, r6, r4, asr r4 │ │ │ │ + rsbeq r7, r6, r0, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #296] @ 38e44c │ │ │ │ ldr ip, [pc, #296] @ 38e450 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -333985,39 +333985,39 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r5, r1 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 38e46c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 38e374 │ │ │ │ ldr r0, [pc, #52] @ 38e470 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 38e374 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0091c7f8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x0091c7d8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq ip, r1, r0, lsr #15 │ │ │ │ andeq r5, r0, ip, lsr #32 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r7, r6, ip, ror #6 │ │ │ │ - rsbeq r7, r6, r8, lsl #7 │ │ │ │ + rsbeq r7, r6, ip, lsr r3 │ │ │ │ + rsbeq r7, r6, r8, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #304] @ 38e5bc │ │ │ │ ldr r1, [pc, #304] @ 38e5c0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -334079,40 +334079,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 38e5dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 38e4c4 │ │ │ │ ldr r0, [pc, #48] @ 38e5e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 38e4c4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ umullseq ip, r1, r0, r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq ip, r1, r0, ror r6 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq ip, r1, r4, lsr #12 │ │ │ │ andeq r4, r0, r0, asr #19 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r7, r6, ip, asr #4 │ │ │ │ - rsbeq r7, r6, r8, asr r2 │ │ │ │ + rsbeq r7, r6, ip, lsl r2 │ │ │ │ + rsbeq r7, r6, r8, lsr #4 │ │ │ │ ldr r0, [pc, #4] @ 38e5f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ @ instruction: 0x0083acb4 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr ip, [sp, #12] │ │ │ │ ldr lr, [sp, #4] │ │ │ │ cmp ip, #1 │ │ │ │ mov r1, r2 │ │ │ │ beq 38e638 │ │ │ │ @@ -334181,15 +334181,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov r3, r0 │ │ │ │ subs r1, r2, #0 │ │ │ │ ldrbne r2, [r3, #29] │ │ │ │ ldr r0, [r0, #400] @ 0x190 │ │ │ │ orrne r2, r2, #4 │ │ │ │ strbne r2, [r3, #29] │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ ldrb r3, [r0, #29] │ │ │ │ mov r2, #0 │ │ │ │ cmp r1, r2 │ │ │ │ orrne r3, r3, #1 │ │ │ │ andeq r3, r3, #254 @ 0xfe │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ strb r3, [r0, #29] │ │ │ │ @@ -334250,38 +334250,38 @@ │ │ │ │ ldr r1, [pc, #100] @ 38e884 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r4, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #72] @ 38e888 │ │ │ │ ldr r1, [pc, #72] @ 38e88c │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #44] @ 38e890 │ │ │ │ add r1, r5, #6592 @ 0x19c0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #2 │ │ │ │ add r1, r1, #48 @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 324208 │ │ │ │ - rsbseq r1, sl, r4, lsl #4 │ │ │ │ - rsbeq r7, r6, r4, lsr #32 │ │ │ │ - rsbeq r7, r6, r8, lsr r0 │ │ │ │ - rsbeq r8, r4, r4, ror #24 │ │ │ │ - rsbeq r6, lr, r4, lsl #3 │ │ │ │ + ldrsbeq r1, [sl], #-20 @ 0xffffffec @ │ │ │ │ + strdeq r6, [r6], #-244 @ 0xffffff0c @ │ │ │ │ rsbeq r7, r6, r8 │ │ │ │ + rsbeq r8, r4, r4, lsr ip │ │ │ │ + rsbeq r6, lr, r4, asr r1 │ │ │ │ + ldrdeq r6, [r6], #-248 @ 0xffffff08 @ │ │ │ │ ldrb r3, [r0, #29] │ │ │ │ mov r1, #0 │ │ │ │ tst r3, #1 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r1, [r0, #44] @ 0x2c │ │ │ │ str r1, [r0, #48] @ 0x30 │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ @@ -334330,15 +334330,15 @@ │ │ │ │ add r3, r4, #32 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #420] @ 0x1a4 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #556] @ 38ebac │ │ │ │ ldr r1, [pc, #556] @ 38ebb0 │ │ │ │ ldr ip, [r9, #652] @ 0x28c │ │ │ │ add r4, r4, #24 │ │ │ │ mov r6, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -334348,15 +334348,15 @@ │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ lsr r4, ip, #3 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ add r4, r4, #1 │ │ │ │ add r8, sp, #52 @ 0x34 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r7, r7, #424 @ 0x1a8 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 53ca88 │ │ │ │ add lr, r9, #816 @ 0x330 │ │ │ │ @@ -334381,30 +334381,30 @@ │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ strb r9, [sp, #72] @ 0x48 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ add ip, sp, #60 @ 0x3c │ │ │ │ add r6, sp, #76 @ 0x4c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ strb r9, [sp, #80] @ 0x50 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #84 @ 0x54 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldm ip, {r0, r1} │ │ │ │ mov r3, r4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ mov r0, r7 │ │ │ │ str r8, [sp, #8] │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldr r4, [pc, #300] @ 38ebb4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ and r4, r4, r3 │ │ │ │ cmp r4, #0 │ │ │ │ moveq r4, #65536 @ 0x10000 │ │ │ │ add r2, r2, #8 │ │ │ │ @@ -334469,19 +334469,19 @@ │ │ │ │ cmp r4, #0 │ │ │ │ ble 38eb84 │ │ │ │ b 38eac4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ bl 24b6cc │ │ │ │ addseq ip, r1, r4, lsl #4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrsbeq r1, [sl], #-4 @ │ │ │ │ - rsbeq r5, r5, r8, asr r3 │ │ │ │ - rsbeq lr, r4, ip, ror r7 │ │ │ │ - rsbeq r8, r4, ip, lsl fp │ │ │ │ - rsbeq r6, lr, ip, lsr r0 │ │ │ │ + rsbseq r1, sl, r4, lsr #1 │ │ │ │ + rsbeq r5, r5, r8, lsr #6 │ │ │ │ + rsbeq lr, r4, ip, asr #14 │ │ │ │ + rsbeq r8, r4, ip, ror #21 │ │ │ │ + rsbeq r6, lr, ip │ │ │ │ strdeq pc, [r0], -lr │ │ │ │ @ instruction: 0x0091bffc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ ldr r2, [r0, #36] @ 0x24 │ │ │ │ @@ -334509,15 +334509,15 @@ │ │ │ │ ldr r2, [pc, #744] @ 38ef14 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r0, [fp, #420] @ 0x1a4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r4, #700] @ 0x2bc │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ add sl, sp, #84 @ 0x54 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -334555,30 +334555,30 @@ │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sl] │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #88] @ 0x58 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ asr r2, r4, #31 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r3, #1 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ strb r3, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldr r3, [fp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, r3, r8 │ │ │ │ str r3, [fp, #48] @ 0x30 │ │ │ │ ldr r3, [fp, #52] @ 0x34 │ │ │ │ sub r3, r3, r8 │ │ │ │ str r3, [fp, #52] @ 0x34 │ │ │ │ @@ -334599,15 +334599,15 @@ │ │ │ │ str r5, [sl] │ │ │ │ strb r9, [sp, #88] @ 0x58 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ add r7, sp, #76 @ 0x4c │ │ │ │ add r6, sp, #92 @ 0x5c │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ mov r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #24] │ │ │ │ @@ -334616,15 +334616,15 @@ │ │ │ │ ldm r6, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ add r5, sp, #100 @ 0x64 │ │ │ │ stm r5, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldr r3, [fp, #40] @ 0x28 │ │ │ │ ldr r2, [pc, #284] @ 38ef18 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [fp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ands r2, r3, r2 │ │ │ │ @@ -334671,15 +334671,15 @@ │ │ │ │ mov r2, #1 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sl] │ │ │ │ strb r2, [sp, #88] @ 0x58 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ asr r1, r4, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ strb r2, [sp, #96] @ 0x60 │ │ │ │ str r2, [sp, #24] │ │ │ │ mov r3, #0 │ │ │ │ @@ -334688,17 +334688,17 @@ │ │ │ │ b 38ed20 │ │ │ │ mov r0, #1 │ │ │ │ b 38ee6c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ bl 24b6cc │ │ │ │ addseq fp, r1, r8, lsr pc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r0, sl, r4, lsl #28 │ │ │ │ - strheq lr, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r5, r5, r0, lsl #1 │ │ │ │ + ldrsbeq r0, [sl], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq lr, r4, r8, lsl #9 │ │ │ │ + rsbeq r5, r5, r0, asr r0 │ │ │ │ strdeq pc, [r0], -lr │ │ │ │ addseq fp, r1, r8, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #29] │ │ │ │ @@ -334744,15 +334744,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r1, r2 │ │ │ │ ldrb r1, [r2, #44] @ 0x2c │ │ │ │ str r1, [r0, #1928] @ 0x788 │ │ │ │ ldrb r2, [r3, #29] │ │ │ │ b 38ef7c │ │ │ │ bl 24b6cc │ │ │ │ - rsbseq r0, sl, r8, asr #20 │ │ │ │ + rsbseq r0, sl, r8, lsl sl │ │ │ │ │ │ │ │ 0038eff0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #656] @ 38f298 │ │ │ │ @@ -334762,15 +334762,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r6, [pc, #620] @ 38f2a4 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ ldrb r3, [r2, #9] │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, #10 │ │ │ │ beq 38f114 │ │ │ │ @@ -334788,46 +334788,46 @@ │ │ │ │ strb r3, [r2, #61] @ 0x3d │ │ │ │ ldr r3, [r4, #3696] @ 0xe70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38f0a0 │ │ │ │ add r5, r4, #3680 @ 0xe60 │ │ │ │ add r5, r5, #12 │ │ │ │ mov r0, r5 │ │ │ │ - bl 702b04 │ │ │ │ + bl 702ad4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 702950 │ │ │ │ + bl 702920 │ │ │ │ ldr r3, [r4, #3732] @ 0xe94 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38f0c0 │ │ │ │ add r5, r4, #3728 @ 0xe90 │ │ │ │ mov r0, r5 │ │ │ │ - bl 702b04 │ │ │ │ + bl 702ad4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 702950 │ │ │ │ + bl 702920 │ │ │ │ add r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, #1624] @ 0x658 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38f0e8 │ │ │ │ add r5, r4, #5696 @ 0x1640 │ │ │ │ add r5, r5, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 702b04 │ │ │ │ + bl 702ad4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 702950 │ │ │ │ + bl 702920 │ │ │ │ ldr r3, [r7, #1660] @ 0x67c │ │ │ │ cmp r3, #0 │ │ │ │ beq 38f054 │ │ │ │ add r4, r4, #5696 @ 0x1640 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ - bl 702b04 │ │ │ │ + bl 702ad4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 702950 │ │ │ │ + b 702920 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r2, #61] @ 0x3d │ │ │ │ ldr r3, [r4, #3696] @ 0xe70 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38f248 │ │ │ │ ldr r3, [r4, #3732] @ 0xe94 │ │ │ │ @@ -334849,94 +334849,94 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r4, #3760 @ 0xeb0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r3, r3, #8 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - bl 7028a8 │ │ │ │ + bl 702878 │ │ │ │ mov r0, r5 │ │ │ │ bl 4419f8 │ │ │ │ ldr r2, [pc, #276] @ 38f2b0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7029a8 │ │ │ │ + b 702978 │ │ │ │ ldr r3, [pc, #256] @ 38f2b4 │ │ │ │ add r8, r4, #5696 @ 0x1640 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [pc, #240] @ 38f2b8 │ │ │ │ add r8, r8, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #3760 @ 0xeb0 │ │ │ │ mov r1, r5 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7028a8 │ │ │ │ + bl 702878 │ │ │ │ mov r0, r5 │ │ │ │ bl 4419f8 │ │ │ │ mov r2, #368 @ 0x170 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7029a8 │ │ │ │ + bl 702978 │ │ │ │ b 38f148 │ │ │ │ ldr r3, [pc, #180] @ 38f2bc │ │ │ │ ldr r2, [pc, #156] @ 38f2a8 │ │ │ │ add r7, r4, #3728 @ 0xe90 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #1744 @ 0x6d0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7028a8 │ │ │ │ + bl 702878 │ │ │ │ mov r0, r5 │ │ │ │ bl 4419f8 │ │ │ │ ldr r2, [pc, #132] @ 38f2c0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7029a8 │ │ │ │ + bl 702978 │ │ │ │ b 38f138 │ │ │ │ ldr r3, [pc, #100] @ 38f2b4 │ │ │ │ add r7, r4, #3680 @ 0xe60 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [pc, #96] @ 38f2c4 │ │ │ │ add r7, r7, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r7 │ │ │ │ add r3, r4, #1744 @ 0x6d0 │ │ │ │ - bl 7028a8 │ │ │ │ + bl 702878 │ │ │ │ mov r0, r5 │ │ │ │ bl 4419f8 │ │ │ │ mov r2, #496 @ 0x1f0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7029a8 │ │ │ │ + bl 702978 │ │ │ │ b 38f12c │ │ │ │ - rsbseq r0, sl, ip, lsl #20 │ │ │ │ - rsbeq r4, r5, r0, lsr #25 │ │ │ │ - rsbeq lr, r4, r4, asr #1 │ │ │ │ + ldrsbeq r0, [sl], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r4, r5, r0, ror ip │ │ │ │ + @ instruction: 0x0064e094 │ │ │ │ addseq fp, r1, r8, ror #21 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - ldrdeq r6, [r6], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r6, r6, r4, lsr #9 │ │ │ │ andeq r0, r0, r6, ror r3 │ │ │ │ andeq r3, r0, ip, lsr #18 │ │ │ │ - rsbeq r6, r6, r8, ror r4 │ │ │ │ - rsbeq r6, r6, r4, lsr r4 │ │ │ │ + rsbeq r6, r6, r8, asr #8 │ │ │ │ + rsbeq r6, r6, r4, lsl #8 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ - ldrdeq r6, [r6], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r6, r6, ip, lsr #7 │ │ │ │ │ │ │ │ 0038f2c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #424] @ 38f488 │ │ │ │ @@ -335028,39 +335028,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 38f4a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 38f31c │ │ │ │ ldr r0, [pc, #52] @ 38f4ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 38f31c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ bl 24b6cc │ │ │ │ addseq fp, r1, ip, lsr r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq fp, r1, ip, lsl r8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ umullseq fp, r1, r4, r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r6, r6, r0, lsl r4 │ │ │ │ - rsbeq r6, r6, ip, lsr #8 │ │ │ │ + rsbeq r6, r6, r0, ror #7 │ │ │ │ + strdeq r6, [r6], #-60 @ 0xffffffc4 @ │ │ │ │ │ │ │ │ 0038f4b0 : │ │ │ │ ldrb r2, [r0, #29] │ │ │ │ and r3, r1, #255 @ 0xff │ │ │ │ bic r3, r2, r3 │ │ │ │ and r1, r1, #96 @ 0x60 │ │ │ │ and r2, r2, #1 │ │ │ │ @@ -335092,15 +335092,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r4, sp, #12 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #4 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4, #8] │ │ │ │ str r3, [r4, #12] │ │ │ │ @@ -335137,19 +335137,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r0, sl, r8, lsl r5 │ │ │ │ + rsbseq r0, sl, r8, ror #9 │ │ │ │ addseq fp, r1, r8, lsl #12 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r6, r6, r8, lsr #6 │ │ │ │ - rsbeq r6, r6, ip, lsr r3 │ │ │ │ + strdeq r6, [r6], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r6, r6, ip, lsl #6 │ │ │ │ addseq fp, r1, r8, ror #10 │ │ │ │ │ │ │ │ 0038f608 : │ │ │ │ ldr r3, [r0, #1916] @ 0x77c │ │ │ │ cmp r3, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -335167,30 +335167,30 @@ │ │ │ │ ldr r3, [r0, #1924] @ 0x784 │ │ │ │ ldr r0, [pc, #64] @ 38f690 │ │ │ │ mov r6, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [r1, #400] @ 0x190 │ │ │ │ mov r4, r1 │ │ │ │ - bl 750384 │ │ │ │ + bl 750354 │ │ │ │ str r0, [r5, #1924] @ 0x784 │ │ │ │ str r5, [r4, #36] @ 0x24 │ │ │ │ str r6, [r4, #420] @ 0x1a4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ addeq r9, r3, r8, ror #24 │ │ │ │ @ instruction: 0xfffff0b0 │ │ │ │ ldr r0, [pc, #4] @ 38f6a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ umulleq r9, r3, ip, sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r5, [pc, #796] @ 38f9d8 │ │ │ │ ldr r2, [pc, #796] @ 38f9dc │ │ │ │ @@ -335198,39 +335198,39 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #764] @ 38f9e4 │ │ │ │ ldr r1, [pc, #764] @ 38f9e8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r8, #512 @ 0x200 │ │ │ │ mov r9, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r5, #12 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #724] @ 38f9ec │ │ │ │ ldr r1, [pc, #724] @ 38f9f0 │ │ │ │ add r5, r5, #20 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, #1 │ │ │ │ add r7, r6, #7488 @ 0x1d40 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #680] @ 38f9f4 │ │ │ │ ldr r3, [pc, #680] @ 38f9f8 │ │ │ │ strb r5, [r1, #61] @ 0x3d │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -335240,15 +335240,15 @@ │ │ │ │ add r7, r7, r0 │ │ │ │ strb r0, [r1, #12] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r6 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #5 │ │ │ │ mov r0, r4 │ │ │ │ bl 43fd7c │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ bl 24b048 │ │ │ │ @@ -335261,15 +335261,15 @@ │ │ │ │ strd r8, [sp] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 707bd4 │ │ │ │ + bl 707ba4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 43fd7c │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ bl 24b048 │ │ │ │ @@ -335280,15 +335280,15 @@ │ │ │ │ strd r8, [sp] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 707bd4 │ │ │ │ + bl 707ba4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 43fd7c │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ bl 24b048 │ │ │ │ @@ -335299,15 +335299,15 @@ │ │ │ │ strd r8, [sp] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 707bd4 │ │ │ │ + bl 707ba4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 43fd7c │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ bl 24b048 │ │ │ │ @@ -335316,15 +335316,15 @@ │ │ │ │ mov r8, #200 @ 0xc8 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ strd r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 707bd4 │ │ │ │ + bl 707ba4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 43fd7c │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ bl 24b048 │ │ │ │ @@ -335335,15 +335335,15 @@ │ │ │ │ ldr r2, [pc, #288] @ 38fa0c │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r6, [sp] │ │ │ │ mov r8, r0 │ │ │ │ - bl 707bd4 │ │ │ │ + bl 707ba4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #4 │ │ │ │ bl 43fd7c │ │ │ │ ldr r1, [pc, #240] @ 38fa10 │ │ │ │ add r4, sl, #1744 @ 0x6d0 │ │ │ │ @@ -335389,28 +335389,28 @@ │ │ │ │ mov r2, sl │ │ │ │ add r1, r1, #8 │ │ │ │ bl 38f608 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 388c38 │ │ │ │ - rsbseq r0, sl, r8, asr #8 │ │ │ │ - ldrdeq r6, [r6], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r6, r6, ip, ror #5 │ │ │ │ - rsbeq r6, r6, r4, ror #2 │ │ │ │ - rsbeq r6, r6, r8, ror r1 │ │ │ │ - rsbeq r7, r4, r8, lsl #27 │ │ │ │ - rsbeq r5, lr, r4, lsr #5 │ │ │ │ + rsbseq r0, sl, r8, lsl r4 │ │ │ │ + rsbeq r6, r6, ip, lsr #5 │ │ │ │ + strheq r6, [r6], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r6, r6, r4, lsr r1 │ │ │ │ + rsbeq r6, r6, r8, asr #2 │ │ │ │ + rsbeq r7, r4, r8, asr sp │ │ │ │ + rsbeq r5, lr, r4, ror r2 │ │ │ │ ldrdeq r9, [r3], ip │ │ │ │ - rsbeq r6, r6, r0, ror r2 │ │ │ │ - rsbeq r6, r6, ip, lsl #4 │ │ │ │ - ldrdeq r6, [r6], #-16 @ │ │ │ │ - @ instruction: 0x00666194 │ │ │ │ - rsbeq r6, r6, r8, asr r1 │ │ │ │ - rsbeq r6, r6, r0, lsr #2 │ │ │ │ + rsbeq r6, r6, r0, asr #4 │ │ │ │ + ldrdeq r6, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r6, r6, r0, lsr #3 │ │ │ │ + rsbeq r6, r6, r4, ror #2 │ │ │ │ + rsbeq r6, r6, r8, lsr #2 │ │ │ │ + strdeq r6, [r6], #-0 @ │ │ │ │ muleq r0, ip, r5 │ │ │ │ andeq r0, r0, r8, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r3 │ │ │ │ @@ -335538,26 +335538,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #604] @ 38feb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 38fb54 │ │ │ │ sub r3, r4, #224 @ 0xe0 │ │ │ │ orrs r3, r3, r5 │ │ │ │ beq 38fd14 │ │ │ │ sub r3, r4, #256 @ 0x100 │ │ │ │ orrs r3, r3, r5 │ │ │ │ addeq r0, r0, #4096 @ 0x1000 │ │ │ │ @@ -335687,32 +335687,32 @@ │ │ │ │ b 38fce8 │ │ │ │ ldr r0, [pc, #84] @ 38fec4 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 38fb54 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq fp, [r1], ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq fp, r1, ip, asr #1 │ │ │ │ - ldrsbeq pc, [r9], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq pc, r9, ip, lsr #31 │ │ │ │ andeq r1, r0, ip, lsr #10 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq sl, r1, r0, asr #31 │ │ │ │ andeq r4, r0, ip, lsr #18 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq r5, [r6], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r5, r6, r0, lsr #27 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ - strdeq r5, [r6], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r5, r6, r0, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #372] @ 390054 │ │ │ │ ldr r3, [pc, #372] @ 390058 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -335753,15 +335753,15 @@ │ │ │ │ add ip, ip, #28 │ │ │ │ orr r4, r4, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #220] @ 390070 │ │ │ │ ldr r3, [pc, #192] @ 390058 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ and r4, r4, #2048 @ 0x800 │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -335790,41 +335790,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 390080 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 38ff20 │ │ │ │ ldr r0, [pc, #60] @ 390084 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 38ff20 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq sl, r1, ip, lsr ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, r1, r8, lsl ip │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - ldrheq pc, [r9], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq sp, r4, r8, ror #2 │ │ │ │ - rsbeq r3, r5, r4, asr #26 │ │ │ │ + rsbseq pc, r9, r4, lsl #23 │ │ │ │ + rsbeq sp, r4, r8, lsr r1 │ │ │ │ + rsbeq r3, r5, r4, lsl sp │ │ │ │ addseq sl, r1, r8, lsl #23 │ │ │ │ andeq r2, r0, r8, asr r5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r5, r6, ip, ror #20 │ │ │ │ - @ instruction: 0x00665a90 │ │ │ │ + rsbeq r5, r6, ip, lsr sl │ │ │ │ + rsbeq r5, r6, r0, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #1284] @ 3905a4 │ │ │ │ ldr r1, [pc, #1284] @ 3905a8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -336069,24 +336069,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #352] @ 3905fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3900e8 │ │ │ │ sub r4, r4, #256 @ 0x100 │ │ │ │ orrs r4, r4, r5 │ │ │ │ bne 390100 │ │ │ │ lsl r2, r8, #20 │ │ │ │ add r3, r6, #4096 @ 0x1000 │ │ │ │ lsr r2, r2, #20 │ │ │ │ @@ -336142,43 +336142,43 @@ │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 388738 │ │ │ │ ldr r0, [pc, #120] @ 39060c │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3900e8 │ │ │ │ addseq sl, r1, ip, ror sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, r1, ip, asr sl │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq sl, r1, r4, lsl sl │ │ │ │ umullseq sl, r1, r0, r9 │ │ │ │ andeq r1, r0, ip, lsr #10 │ │ │ │ andeq r3, r0, sp, ror #29 │ │ │ │ - rsbseq pc, r9, r9, ror r8 @ │ │ │ │ + rsbseq pc, r9, r9, asr #16 │ │ │ │ @ instruction: 0x0091a8f4 │ │ │ │ @ instruction: 0x0091a8bc │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq sl, r1, r0, lsl #17 │ │ │ │ addseq sl, r1, r8, asr #16 │ │ │ │ addseq sl, r1, ip, lsl #16 │ │ │ │ addseq sl, r1, r0, asr #15 │ │ │ │ addseq sl, r1, ip, ror r7 │ │ │ │ addseq sl, r1, r8, asr #14 │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ andeq r4, r0, r4, lsl #22 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r5, r6, r4, ror #12 │ │ │ │ + rsbeq r5, r6, r4, lsr r6 │ │ │ │ addseq sl, r1, ip, asr #12 │ │ │ │ addseq sl, r1, r8, lsl #12 │ │ │ │ addseq sl, r1, r0, asr #11 │ │ │ │ - strheq r5, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r5, r6, r0, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #188] @ 3906e4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -336186,94 +336186,94 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #172] @ 3906e8 │ │ │ │ ldr r1, [pc, #172] @ 3906ec │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #152] @ 3906f0 │ │ │ │ ldr r1, [pc, #152] @ 3906f4 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ mov r1, #260 @ 0x104 │ │ │ │ ldr r3, [pc, #116] @ 3906f8 │ │ │ │ ldr r2, [pc, #116] @ 3906fc │ │ │ │ add r3, pc, r3 │ │ │ │ strh r1, [r0, #114] @ 0x72 │ │ │ │ ldr r1, [pc, #108] @ 390700 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74dcc4 │ │ │ │ + bl 74dc94 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #76] @ 390704 │ │ │ │ orr r3, r3, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq pc, r9, r4, ror #9 │ │ │ │ - rsbeq r6, r4, ip, ror #28 │ │ │ │ - rsbeq r4, lr, r8, lsl #7 │ │ │ │ - rsbeq r3, r5, ip, asr r6 │ │ │ │ - rsbeq ip, r4, r4, lsl #21 │ │ │ │ + ldrheq pc, [r9], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r6, r4, ip, lsr lr │ │ │ │ + rsbeq r4, lr, r8, asr r3 │ │ │ │ + rsbeq r3, r5, ip, lsr #12 │ │ │ │ + rsbeq ip, r4, r4, asr sl │ │ │ │ @ instruction: 0xfffff018 │ │ │ │ @ instruction: 0x31121095 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rsbeq r5, r6, r4, asr #9 │ │ │ │ + @ instruction: 0x00665494 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #80] @ 390770 │ │ │ │ ldr r2, [pc, #80] @ 390774 │ │ │ │ ldr r1, [pc, #80] @ 390778 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r6, [pc, #52] @ 39077c │ │ │ │ add r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ str r6, [r5, #3568] @ 0xdf0 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 388738 │ │ │ │ add r0, r4, #3760 @ 0xeb0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r6, [r5, #3580] @ 0xdfc │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 388738 │ │ │ │ - rsbseq pc, r9, r4, ror #7 │ │ │ │ - rsbeq r5, r6, ip, ror r2 │ │ │ │ - rsbeq r5, r6, ip, lsl #5 │ │ │ │ + ldrheq pc, [r9], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r5, r6, ip, asr #4 │ │ │ │ + rsbeq r5, r6, ip, asr r2 │ │ │ │ ldrvs r0, [r5, #-0] │ │ │ │ ldr r0, [pc, #4] @ 39078c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq r8, r3, r4, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [pc, #1096] @ 390bf0 │ │ │ │ ldr ip, [pc, #1096] @ 390bf4 │ │ │ │ @@ -336288,29 +336288,29 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #1064] @ 390c00 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #1044] @ 390c04 │ │ │ │ ldr r1, [pc, #1044] @ 390c08 │ │ │ │ add r6, r6, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ ldr r9, [pc, #1024] @ 390c0c │ │ │ │ mov sl, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov fp, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r3, #192 @ 0xc0 │ │ │ │ mov r2, #4 │ │ │ │ add r1, sp, #32 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r8, r4, #7104 @ 0x1bc0 │ │ │ │ add r7, r4, #1744 @ 0x6d0 │ │ │ │ add r8, r8, #56 @ 0x38 │ │ │ │ @@ -336330,15 +336330,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r8 │ │ │ │ strd sl, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r7 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #0 │ │ │ │ bl 43fd7c │ │ │ │ ldr r3, [pc, #876] @ 390c18 │ │ │ │ ldr r2, [pc, #876] @ 390c1c │ │ │ │ @@ -336352,15 +336352,15 @@ │ │ │ │ mov fp, #0 │ │ │ │ mov r0, ip │ │ │ │ mov r2, r8 │ │ │ │ strd sl, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp, #16] │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ bl 43fd7c │ │ │ │ ldr r3, [pc, #796] @ 390c20 │ │ │ │ mov r2, r6 │ │ │ │ @@ -336372,15 +336372,15 @@ │ │ │ │ mov r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r0, sl │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #2 │ │ │ │ bl 43fd7c │ │ │ │ ldr r3, [pc, #720] @ 390c24 │ │ │ │ mov r2, r8 │ │ │ │ @@ -336390,29 +336390,29 @@ │ │ │ │ mov sl, #4 │ │ │ │ mov fp, #0 │ │ │ │ mov r0, r8 │ │ │ │ strd sl, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r6 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #3 │ │ │ │ bl 43fd7c │ │ │ │ ldr r2, [pc, #652] @ 390c28 │ │ │ │ add r8, r4, #6656 @ 0x1a00 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 707328 │ │ │ │ + bl 7072f8 │ │ │ │ ldr r3, [pc, #620] @ 390c2c │ │ │ │ ldr fp, [pc, #620] @ 390c30 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r4, #5760 @ 0x1680 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -336423,21 +336423,21 @@ │ │ │ │ mov r2, r3 │ │ │ │ add r0, r0, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ str fp, [sp] │ │ │ │ mov r3, sl │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ ldr r3, [pc, #528] @ 390c34 │ │ │ │ mov r0, #4 │ │ │ │ ldr ip, [r9, r3] │ │ │ │ ldr r9, [pc, #520] @ 390c38 │ │ │ │ mov r1, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ strd r0, [sp, #8] │ │ │ │ @@ -336445,56 +336445,56 @@ │ │ │ │ mov r2, ip │ │ │ │ add r0, r0, #32 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, sl │ │ │ │ str r9, [sp] │ │ │ │ str ip, [sp, #20] │ │ │ │ str r0, [sp, #28] │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str fp, [sp] │ │ │ │ add fp, r4, #6208 @ 0x1840 │ │ │ │ add fp, fp, #8 │ │ │ │ strd r0, [sp, #8] │ │ │ │ add r0, r4, #6400 @ 0x1900 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r0, r0, #48 @ 0x30 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, fp │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ str r9, [sp] │ │ │ │ add r9, r4, #6272 @ 0x1880 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ add r9, r9, #8 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, fp │ │ │ │ mov r0, r9 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r0, r8 │ │ │ │ mov r2, #12 │ │ │ │ mov r3, #0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #4 │ │ │ │ bl 43fd7c │ │ │ │ ldr r8, [sp, #24] │ │ │ │ ldr r1, [pc, #284] @ 390c3c │ │ │ │ @@ -336547,33 +336547,33 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 390bec │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 388c38 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - rsbseq pc, r9, r4, lsr #7 │ │ │ │ + rsbseq pc, r9, r4, ror r3 @ │ │ │ │ addseq sl, r1, ip, ror #6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r5, r6, r4, ror r0 │ │ │ │ - rsbeq r5, r6, r8, lsl #1 │ │ │ │ - strheq r6, [r4], #-196 @ 0xffffff3c @ │ │ │ │ - ldrdeq r4, [lr], #-16 @ │ │ │ │ + rsbeq r5, r6, r4, asr #32 │ │ │ │ + rsbeq r5, r6, r8, asr r0 │ │ │ │ + rsbeq r6, r4, r4, lsl #25 │ │ │ │ + rsbeq r4, lr, r0, lsr #3 │ │ │ │ addseq sl, r1, r0, lsl r3 │ │ │ │ andeq r1, r0, ip, lsr #10 │ │ │ │ - rsbeq r5, r6, r8, lsr #6 │ │ │ │ - strdeq r5, [r6], #-44 @ 0xffffffd4 @ │ │ │ │ + strdeq r5, [r6], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r5, r6, ip, asr #5 │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ - rsbeq r5, r6, r4, lsr #5 │ │ │ │ - rsbeq r5, r6, ip, ror #4 │ │ │ │ - rsbeq r5, r6, r0, lsr r2 │ │ │ │ + rsbeq r5, r6, r4, ror r2 │ │ │ │ + rsbeq r5, r6, ip, lsr r2 │ │ │ │ + rsbeq r5, r6, r0, lsl #4 │ │ │ │ ldrdeq r8, [r3], r0 │ │ │ │ - rsbeq r5, r6, r8, lsl r2 │ │ │ │ + rsbeq r5, r6, r8, ror #3 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbeq r4, r6, ip, lsr #29 │ │ │ │ + rsbeq r4, r6, ip, ror lr │ │ │ │ andeq r0, r0, ip, lsr #14 │ │ │ │ andeq r0, r0, r8, ror #15 │ │ │ │ addseq r9, r1, ip, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -336649,35 +336649,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #224] @ 390e58 │ │ │ │ ldr r1, [pc, #224] @ 390e5c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #204] @ 390e60 │ │ │ │ ldr r1, [pc, #204] @ 390e64 │ │ │ │ add r4, r4, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #184] @ 390e68 │ │ │ │ ldr r8, [pc, #184] @ 390e6c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [pc, #164] @ 390e70 │ │ │ │ ldr r7, [pc, #164] @ 390e74 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74dcc4 │ │ │ │ + bl 74dc94 │ │ │ │ ldr r0, [pc, #148] @ 390e78 │ │ │ │ ldr r1, [pc, #148] @ 390e7c │ │ │ │ ldr r2, [pc, #148] @ 390e80 │ │ │ │ ldr r3, [pc, #148] @ 390e84 │ │ │ │ ldr r6, [r6, r8] │ │ │ │ ldr ip, [pc, #144] @ 390e88 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -336700,19 +336700,19 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldrsheq lr, [r9], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r6, r4, r0, lsr r7 │ │ │ │ - rsbeq r3, lr, ip, asr #24 │ │ │ │ - rsbeq r2, r5, r0, lsr #30 │ │ │ │ - rsbeq ip, r4, r0, asr #6 │ │ │ │ + rsbseq lr, r9, r4, asr #27 │ │ │ │ + rsbeq r6, r4, r0, lsl #14 │ │ │ │ + rsbeq r3, lr, ip, lsl ip │ │ │ │ + strdeq r2, [r5], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq ip, r4, r0, lsl r3 │ │ │ │ addseq r9, r1, ip, ror #26 │ │ │ │ andeq r1, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, r4, ror #12 │ │ │ │ ldrbeq r1, [r1, #-262]! @ 0xfffffefa │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ andeq r0, r0, r4, ror r5 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ @@ -336811,44 +336811,44 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r4, r3 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 391080 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 390f34 │ │ │ │ ldr r0, [pc, #60] @ 391084 │ │ │ │ stm sp, {r7, r8} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 390f34 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r9, r1, r4, ror ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r9, r1, r8, asr #24 │ │ │ │ addseq r9, r1, r8, lsr ip │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x00919bd0 │ │ │ │ umullseq r9, r1, r8, fp │ │ │ │ andeq r3, r0, r0, asr #30 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r4, r6, r4, asr #23 │ │ │ │ - strdeq r4, [r6], #-176 @ 0xffffff50 @ │ │ │ │ + @ instruction: 0x00664b94 │ │ │ │ + rsbeq r4, r6, r0, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #396] @ 39122c │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r6, r3 │ │ │ │ @@ -336919,51 +336919,51 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 39124c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3910f4 │ │ │ │ mov r5, #255 @ 0xff │ │ │ │ mov r4, #0 │ │ │ │ mov r7, r5 │ │ │ │ b 391150 │ │ │ │ ldrb r7, [r0, #28] │ │ │ │ mov r4, r3 │ │ │ │ mov r5, r7 │ │ │ │ b 391150 │ │ │ │ ldr r0, [pc, #56] @ 391250 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3910f4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r9, r1, r4, ror sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r9, r1, r0, ror #20 │ │ │ │ addseq r9, r1, r0, lsr #20 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r1, r0, r0, lsr #17 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r4, r6, r8, lsl #21 │ │ │ │ - @ instruction: 0x00664a90 │ │ │ │ + rsbeq r4, r6, r8, asr sl │ │ │ │ + rsbeq r4, r6, r0, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #104] @ 3912d4 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -336973,69 +336973,69 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r1, r4, #14 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ ldrb r3, [r2, r1, lsl #3] │ │ │ │ orrne r3, r3, #128 @ 0x80 │ │ │ │ andeq r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r2, r1, lsl #3] │ │ │ │ add r1, r4, #1648 @ 0x670 │ │ │ │ add r1, r1, #12 │ │ │ │ ldr r0, [r6, r1, lsl #2] │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 750144 │ │ │ │ - rsbseq lr, r9, r0, ror #17 │ │ │ │ - rsbeq fp, r4, r4, asr lr │ │ │ │ - rsbeq r2, r5, r0, lsr sl │ │ │ │ + b 750114 │ │ │ │ + ldrheq lr, [r9], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq fp, r4, r4, lsr #28 │ │ │ │ + rsbeq r2, r5, r0, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #112] @ 391368 │ │ │ │ ldr r2, [pc, #112] @ 39136c │ │ │ │ ldr r1, [pc, #112] @ 391370 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r5, r0, #6656 @ 0x1a00 │ │ │ │ add r1, r0, #6016 @ 0x1780 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r1, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e434 │ │ │ │ + bl 70e404 │ │ │ │ add r1, r4, #5824 @ 0x16c0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r1, #32 │ │ │ │ - bl 70e434 │ │ │ │ + bl 70e404 │ │ │ │ add r1, r4, #6400 @ 0x1900 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r1, #48 @ 0x30 │ │ │ │ - bl 70e434 │ │ │ │ + bl 70e404 │ │ │ │ add r1, r4, #6272 @ 0x1880 │ │ │ │ add r1, r1, #8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 70e434 │ │ │ │ - rsbseq lr, r9, r8, asr r8 │ │ │ │ - rsbeq r4, r6, r8, asr #10 │ │ │ │ - rsbeq r4, r6, r4, asr r5 │ │ │ │ + b 70e404 │ │ │ │ + rsbseq lr, r9, r8, lsr #16 │ │ │ │ + rsbeq r4, r6, r8, lsl r5 │ │ │ │ + rsbeq r4, r6, r4, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #156] @ 39142c │ │ │ │ mov r5, r1 │ │ │ │ @@ -337045,15 +337045,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 43f3e0 │ │ │ │ cmp r5, #9 │ │ │ │ @@ -337074,17 +337074,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrheq lr, [r9], #-120 @ 0xffffff88 @ │ │ │ │ - strheq r4, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r4, r6, r8, lsr #9 │ │ │ │ + rsbseq lr, r9, r8, lsl #15 │ │ │ │ + rsbeq r4, r6, ip, lsl #9 │ │ │ │ + rsbeq r4, r6, r8, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #484] @ 391634 │ │ │ │ ldr lr, [pc, #484] @ 391638 │ │ │ │ ldr ip, [pc, #484] @ 39163c │ │ │ │ @@ -337098,26 +337098,26 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #432] @ 391648 │ │ │ │ ldr r1, [pc, #432] @ 39164c │ │ │ │ add r4, r4, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, #512 @ 0x200 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r6, #4 │ │ │ │ ldr r4, [r0, #100] @ 0x64 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ bl 388738 │ │ │ │ add r0, r5, #3760 @ 0xeb0 │ │ │ │ add r0, r0, #8 │ │ │ │ bl 388738 │ │ │ │ @@ -337204,21 +337204,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - ldrsheq lr, [r9], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq lr, r9, ip, asr #13 │ │ │ │ addseq r9, r1, r4, asr #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq r4, [r6], #-60 @ 0xffffffc4 @ │ │ │ │ - strdeq r4, [r6], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r2, r5, ip, lsl r8 │ │ │ │ - rsbeq fp, r4, r4, asr #24 │ │ │ │ + rsbeq r4, r6, ip, lsr #7 │ │ │ │ + rsbeq r4, r6, r0, asr #7 │ │ │ │ + rsbeq r2, r5, ip, ror #15 │ │ │ │ + rsbeq fp, r4, r4, lsl ip │ │ │ │ beq 5d2e58 │ │ │ │ sbceq r0, r0, r8, rrx │ │ │ │ stmiage r8!, {r3, r5, r7, fp, sp, pc} │ │ │ │ streq r0, [r7, -r7, lsl #14] │ │ │ │ andeq r0, r2, r1 │ │ │ │ addseq r9, r1, r4, lsr #10 │ │ │ │ mov r1, #1 │ │ │ │ @@ -337419,19 +337419,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 39199c │ │ │ │ ldr r0, [pc, #32] @ 3919a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq lr, r9, r8, lsr #7 │ │ │ │ - @ instruction: 0x0079e298 │ │ │ │ - rsbseq lr, r9, ip, lsr #4 │ │ │ │ - rsbeq r4, r6, r0, ror #6 │ │ │ │ - rsbeq r4, r6, ip, ror #6 │ │ │ │ + rsbseq lr, r9, r8, ror r3 │ │ │ │ + rsbseq lr, r9, r8, ror #4 │ │ │ │ + ldrsheq lr, [r9], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r4, r6, r0, lsr r3 │ │ │ │ + rsbeq r4, r6, ip, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #376] @ 391b38 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -337512,37 +337512,37 @@ │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sp │ │ │ │ str r6, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 391b58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 391a58 │ │ │ │ ldr r0, [pc, #48] @ 391b5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 391a58 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r9, r1, r0, asr r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r9, r1, r4, lsl r1 │ │ │ │ ldrheq r9, [r1], ip │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r8, ror #2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq r4, [r6], #-16 @ │ │ │ │ - rsbeq r4, r6, ip, lsl #4 │ │ │ │ + rsbeq r4, r6, r0, asr #3 │ │ │ │ + ldrdeq r4, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ │ │ │ │ 00391b60 : │ │ │ │ ldr r3, [r0, #264] @ 0x108 │ │ │ │ cmp r3, #0 │ │ │ │ ldrbeq r0, [r0, #277] @ 0x115 │ │ │ │ movne r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -337558,51 +337558,51 @@ │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 391bd8 │ │ │ │ ldr r6, [r0, #280] @ 0x118 │ │ │ │ cmp r6, #0 │ │ │ │ beq 391bbc │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r0, r6 │ │ │ │ bl 248b1c │ │ │ │ str r5, [r4, #280] @ 0x118 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ ldr r3, [pc, #96] @ 391c48 │ │ │ │ ldrb r2, [r4, #276] @ 0x114 │ │ │ │ ldr r7, [r4, #280] @ 0x118 │ │ │ │ cmp r7, #0 │ │ │ │ mov r6, r1 │ │ │ │ smlal r0, r6, r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ beq 391c18 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b0f90 │ │ │ │ + b 9b0f60 │ │ │ │ mov r0, #32 │ │ │ │ bl 248810 │ │ │ │ ldr r3, [pc, #36] @ 391c4c │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b0dec │ │ │ │ + bl 9b0dbc │ │ │ │ str r7, [r4, #280] @ 0x118 │ │ │ │ b 391c00 │ │ │ │ eorseq r0, sp, r0, lsl #18 │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -337978,21 +337978,21 @@ │ │ │ │ beq 3922f8 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 39235c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 39209c │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ tst r7, #128 @ 0x80 │ │ │ │ sub r1, r0, #1 │ │ │ │ beq 3922a0 │ │ │ │ cmp r1, #0 │ │ │ │ blt 392138 │ │ │ │ @@ -338033,15 +338033,15 @@ │ │ │ │ addls r1, r0, #1 │ │ │ │ addls r0, r4, r0 │ │ │ │ strls r1, [r4, #84] @ 0x54 │ │ │ │ strbls r2, [r0, #67] @ 0x43 │ │ │ │ b 392138 │ │ │ │ ldr r0, [pc, #96] @ 392360 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 39209c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ bl 24aa9c │ │ │ │ ldr r3, [pc, #76] @ 392364 │ │ │ │ ldr r1, [pc, #76] @ 392368 │ │ │ │ ldr r0, [pc, #76] @ 39236c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -338049,26 +338049,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq r8, r1, ip, ror #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x00918ad0 │ │ │ │ - ldrsheq sp, [r9], #-164 @ 0xffffff5c @ │ │ │ │ - ldrheq sp, [r9], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq sp, r9, r4, asr #21 │ │ │ │ + rsbseq sp, r9, r0, lsl #21 │ │ │ │ addseq r8, r1, ip, lsr #19 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r2, r0, r0, ror pc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r3, r6, ip, lsl fp │ │ │ │ - rsbeq r3, r6, r8, lsl #21 │ │ │ │ - rsbseq sp, r9, ip, lsl #17 │ │ │ │ - strheq r3, [r6], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq r3, r6, r0, lsl #21 │ │ │ │ + rsbeq r3, r6, ip, ror #21 │ │ │ │ + rsbeq r3, r6, r8, asr sl │ │ │ │ + rsbseq sp, r9, ip, asr r8 │ │ │ │ + rsbeq r3, r6, ip, lsl #19 │ │ │ │ + rsbeq r3, r6, r0, asr sl │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ │ │ │ │ 00392374 : │ │ │ │ cmp r2, #0 │ │ │ │ bgt 392394 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -338130,15 +338130,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r0, r6 │ │ │ │ bl 248b1c │ │ │ │ str r5, [r4, #280] @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -338164,15 +338164,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r0, r5 │ │ │ │ bl 248b1c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #280] @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -338236,34 +338236,34 @@ │ │ │ │ ldr r1, [pc, #88] @ 392650 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #60] @ 392654 │ │ │ │ ldr r3, [pc, #60] @ 392658 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq sp, r9, ip, lsl #14 │ │ │ │ - rsbeq r4, r4, ip, lsr #29 │ │ │ │ - rsbeq r2, lr, ip, asr #7 │ │ │ │ + ldrsbeq sp, [r9], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r4, r4, ip, ror lr │ │ │ │ + @ instruction: 0x006e239c │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ - rsbeq r3, r6, r0, ror r8 │ │ │ │ + rsbeq r3, r6, r0, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 392708 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -338271,25 +338271,25 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [pc, #132] @ 39270c │ │ │ │ ldr r2, [pc, #132] @ 392710 │ │ │ │ ldr r3, [pc, #132] @ 392714 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #116] @ 392718 │ │ │ │ ldr r1, [pc, #116] @ 39271c │ │ │ │ add r4, r4, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [pc, #84] @ 392720 │ │ │ │ ldr r2, [pc, #84] @ 392724 │ │ │ │ ldr r3, [pc, #84] @ 392728 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #64] @ 0x40 │ │ │ │ @@ -338299,20 +338299,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x0079d690 │ │ │ │ - rsbeq r5, r6, r4, lsr sl │ │ │ │ - rsbeq r4, r4, ip, lsl lr │ │ │ │ + rsbseq sp, r9, r0, ror #12 │ │ │ │ + rsbeq r5, r6, r4, lsl #20 │ │ │ │ + rsbeq r4, r4, ip, ror #27 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq r4, r4, ip, lsl lr │ │ │ │ - rsbeq r4, r4, r4, lsr lr │ │ │ │ + rsbeq r4, r4, ip, ror #27 │ │ │ │ + rsbeq r4, r4, r4, lsl #28 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ @ instruction: 0x000005b4 │ │ │ │ andeq r0, r0, r0, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -338328,34 +338328,34 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ beq 3927cc │ │ │ │ mov r0, #1 │ │ │ │ ldr r5, [r4, #148] @ 0x94 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ ldr r2, [pc, #420] @ 39292c │ │ │ │ ldr r3, [pc, #408] @ 392924 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 39291c │ │ │ │ ldr r2, [pc, #388] @ 392930 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d5f8c │ │ │ │ + bl 9d5f5c │ │ │ │ ldrb r4, [r4, #154] @ 0x9a │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b12e0 │ │ │ │ + b 9b12b0 │ │ │ │ ldr r3, [pc, #352] @ 392934 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 392878 │ │ │ │ ldr r3, [r4, #160] @ 0xa0 │ │ │ │ ldr r0, [r4, #164] @ 0xa4 │ │ │ │ @@ -338382,22 +338382,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 392944 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 392774 │ │ │ │ ldr r3, [pc, #200] @ 392948 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3927e0 │ │ │ │ ldr r3, [pc, #168] @ 39293c │ │ │ │ @@ -338413,59 +338413,59 @@ │ │ │ │ beq 392908 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 39294c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3927e0 │ │ │ │ ldr r0, [pc, #84] @ 392950 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 392774 │ │ │ │ ldr r0, [pc, #68] @ 392954 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3927e0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009183d8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r8, r1, r0, asr #7 │ │ │ │ umullseq r8, r1, r4, r3 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r2, r0, r0, lsr #29 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r3, r6, r8, asr #13 │ │ │ │ + @ instruction: 0x00663698 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strheq r3, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ - @ instruction: 0x00663694 │ │ │ │ - rsbeq r3, r6, r0, ror #11 │ │ │ │ + rsbeq r3, r6, r8, lsl #11 │ │ │ │ + rsbeq r3, r6, r4, ror #12 │ │ │ │ + strheq r3, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 392984 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq r6, r3, ip, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #164] @ 392a44 │ │ │ │ ldr r2, [pc, #164] @ 392a48 │ │ │ │ @@ -338473,28 +338473,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #32 │ │ │ │ bl 248810 │ │ │ │ ldr ip, [pc, #116] @ 392a50 │ │ │ │ mov r1, r4 │ │ │ │ add ip, pc, ip │ │ │ │ stm sp, {r4, ip} │ │ │ │ ldr r3, [pc, #104] @ 392a54 │ │ │ │ mov r2, #1 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b0dec │ │ │ │ + bl 9b0dbc │ │ │ │ ldr r2, [pc, #88] @ 392a58 │ │ │ │ mvn r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [r5, #148] @ 0x94 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ @@ -338506,17 +338506,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sp, r9, r0, ror #6 │ │ │ │ - rsbeq r3, r6, ip, lsr #12 │ │ │ │ - ldrdeq r3, [r6], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq sp, r9, r0, lsr r3 │ │ │ │ + strdeq r3, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r3, r6, r4, lsr #9 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ addeq r6, r3, r8, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -338538,20 +338538,20 @@ │ │ │ │ add r9, r9, #56 @ 0x38 │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r8, r7 │ │ │ │ ldr r5, [r8, #4]! │ │ │ │ add r6, r6, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ mov r1, sl │ │ │ │ mov r2, fp │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ str r9, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r2, #1 │ │ │ │ cmp r0, #0 │ │ │ │ ldrhne r3, [r4, #132] @ 0x84 │ │ │ │ ldrne r1, [r5, #96] @ 0x60 │ │ │ │ @@ -338577,20 +338577,20 @@ │ │ │ │ b 392b54 │ │ │ │ ldr r3, [r4, #136] @ 0x88 │ │ │ │ cmp r6, r3 │ │ │ │ bge 392bc8 │ │ │ │ ldr r8, [r7, #4]! │ │ │ │ add r6, r6, #1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r9, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [r8, #96] @ 0x60 │ │ │ │ cmp r5, r3 │ │ │ │ bne 392b48 │ │ │ │ ldr r6, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -338615,81 +338615,81 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, #1 │ │ │ │ b 392bd0 │ │ │ │ - rsbseq sp, r9, r4, ror #4 │ │ │ │ - rsbeq r3, r6, r4, lsr r5 │ │ │ │ - rsbeq r3, r6, ip, asr #10 │ │ │ │ - ldrsbeq sp, [r9], #-16 @ │ │ │ │ - rsbeq r3, r6, r4, lsr #9 │ │ │ │ - strheq r3, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq sp, r9, r4, lsr r2 │ │ │ │ + rsbeq r3, r6, r4, lsl #10 │ │ │ │ + rsbeq r3, r6, ip, lsl r5 │ │ │ │ + rsbseq sp, r9, r0, lsr #3 │ │ │ │ + rsbeq r3, r6, r4, ror r4 │ │ │ │ + rsbeq r3, r6, ip, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 392c84 │ │ │ │ ldr r2, [pc, #92] @ 392c88 │ │ │ │ ldr r1, [pc, #92] @ 392c8c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, #0 │ │ │ │ mvn r2, #0 │ │ │ │ mov r3, #20 │ │ │ │ strb r1, [r0, #152] @ 0x98 │ │ │ │ strh r2, [r0, #156] @ 0x9c │ │ │ │ strb r3, [r0, #154] @ 0x9a │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsbeq sp, [r9], #-8 @ │ │ │ │ - rsbeq r3, r6, r8, lsr #7 │ │ │ │ - rsbeq r3, r6, r0, asr r2 │ │ │ │ + rsbseq sp, r9, r8, lsr #1 │ │ │ │ + rsbeq r3, r6, r8, ror r3 │ │ │ │ + rsbeq r3, r6, r0, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 392cf8 │ │ │ │ ldr r2, [pc, #80] @ 392cfc │ │ │ │ ldr r1, [pc, #80] @ 392d00 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #148] @ 0x94 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ ldr r1, [pc, #36] @ 392d04 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #104 @ 0x68 │ │ │ │ mov r2, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 5875b0 │ │ │ │ - rsbseq sp, r9, r8, asr r0 │ │ │ │ - rsbeq r3, r6, r8, lsr #6 │ │ │ │ - ldrdeq r3, [r6], #-16 @ │ │ │ │ + rsbseq sp, r9, r8, lsr #32 │ │ │ │ + strdeq r3, [r6], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r3, r6, r0, lsr #3 │ │ │ │ addeq r6, r3, r8, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #140] @ 392dac │ │ │ │ ldr r5, [pc, #140] @ 392db0 │ │ │ │ @@ -338699,43 +338699,43 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r4, #80 @ 0x50 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ mov r7, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 74d7e8 │ │ │ │ + bl 74d7b8 │ │ │ │ ldr r1, [pc, #84] @ 392db8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [r0, #136] @ 0x88 │ │ │ │ cmp r3, #15 │ │ │ │ addle r2, r3, #1 │ │ │ │ addle r3, r0, r3, lsl #2 │ │ │ │ strle r2, [r0, #136] @ 0x88 │ │ │ │ strle r6, [r3, #68] @ 0x44 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq ip, r9, r4, ror #31 │ │ │ │ - strheq r3, [r6], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r3, r6, r4, asr #5 │ │ │ │ - rsbeq r3, r6, r8, lsr #2 │ │ │ │ + ldrheq ip, [r9], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r3, r6, r4, lsl #5 │ │ │ │ + @ instruction: 0x00663294 │ │ │ │ + strdeq r3, [r6], #-8 @ │ │ │ │ │ │ │ │ 00392dbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #716] @ 3930a0 │ │ │ │ @@ -338802,16 +338802,16 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r6, r5, #64 @ 0x40 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r8, [sp] │ │ │ │ ldr r0, [r6, #4]! │ │ │ │ - bl 754374 │ │ │ │ - bl 74d5f4 │ │ │ │ + bl 754344 │ │ │ │ + bl 74d5c4 │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, r3 │ │ │ │ blt 392ec8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -338843,23 +338843,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3930d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 392e5c │ │ │ │ ldr r2, [pc, #292] @ 3930d4 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 392e1c │ │ │ │ ldr r2, [pc, #256] @ 3930c4 │ │ │ │ @@ -338882,36 +338882,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, sl} │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 3930dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 392e1c │ │ │ │ ldr r0, [pc, #148] @ 3930e0 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 392e5c │ │ │ │ ldr r0, [pc, #124] @ 3930e4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 392e1c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ 3930e8 │ │ │ │ ldr r1, [pc, #100] @ 3930ec │ │ │ │ ldr r0, [pc, #100] @ 3930f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -338920,30 +338920,30 @@ │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq r7, r1, r8, asr #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, r1, r4, lsr #26 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x00917cb8 │ │ │ │ - rsbseq ip, r9, r0, asr lr │ │ │ │ - rsbeq r4, r4, ip, ror #11 │ │ │ │ - rsbeq r1, lr, ip, lsl #22 │ │ │ │ + rsbseq ip, r9, r0, lsr #28 │ │ │ │ + strheq r4, [r4], #-92 @ 0xffffffa4 @ │ │ │ │ + ldrdeq r1, [lr], #-172 @ 0xffffff54 @ │ │ │ │ andeq r3, r0, ip, lsl #15 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ addeq r6, r3, r8, lsl #13 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq r3, [r6], #-4 @ │ │ │ │ + rsbeq r3, r6, r4, asr #1 │ │ │ │ andeq r4, r0, r8, ror #7 │ │ │ │ ldrdeq r6, [r3], r8 │ │ │ │ - ldrdeq r2, [r6], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r3, r6, r4, lsl #1 │ │ │ │ - ldrdeq r2, [r6], #-244 @ 0xffffff0c @ │ │ │ │ - rsbseq ip, r9, ip, ror ip │ │ │ │ - rsbeq r2, r6, r0, ror #31 │ │ │ │ - rsbeq r2, r6, ip, ror #31 │ │ │ │ + rsbeq r2, r6, r0, lsr #31 │ │ │ │ + rsbeq r3, r6, r4, asr r0 │ │ │ │ + rsbeq r2, r6, r4, lsr #31 │ │ │ │ + rsbseq ip, r9, ip, asr #24 │ │ │ │ + strheq r2, [r6], #-240 @ 0xffffff10 @ │ │ │ │ + strheq r2, [r6], #-252 @ 0xffffff04 @ │ │ │ │ │ │ │ │ 003930f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -339035,27 +339035,27 @@ │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #0 │ │ │ │ ldr r5, [r0, #148] @ 0x94 │ │ │ │ mov r4, r0 │ │ │ │ strb r1, [r0, #152] @ 0x98 │ │ │ │ beq 393298 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ ldr r2, [pc, #40] @ 3932a4 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d5f8c │ │ │ │ + bl 9d5f5c │ │ │ │ ldrb r4, [r4, #154] @ 0x9a │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b12e0 │ │ │ │ + b 9b12b0 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b0ec8 │ │ │ │ + b 9b0e98 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ │ │ │ │ 003932a8 : │ │ │ │ ldrb r3, [r0, #152] @ 0x98 │ │ │ │ strb r1, [r0, #154] @ 0x9a │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -339066,24 +339066,24 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ ldr r5, [r4, #148] @ 0x94 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ ldr r2, [pc, #28] @ 39330c │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d5f8c │ │ │ │ + bl 9d5f5c │ │ │ │ ldrb r4, [r4, #154] @ 0x9a │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b12e0 │ │ │ │ + b 9b12b0 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ │ │ │ │ 00393310 : │ │ │ │ ldrh r3, [r0, #156] @ 0x9c │ │ │ │ cmp r3, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -339100,26 +339100,26 @@ │ │ │ │ andne r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ strh r1, [r0, #156] @ 0x9c │ │ │ │ bne 393368 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b0ec8 │ │ │ │ + b 9b0e98 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ ldr r2, [pc, #28] @ 393394 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d5f8c │ │ │ │ + bl 9d5f5c │ │ │ │ ldrb r4, [r4, #154] @ 0x9a │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b12e0 │ │ │ │ + b 9b12b0 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ │ │ │ │ 00393398 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -339168,15 +339168,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 393500 │ │ │ │ ldr r0, [r4, #148] @ 0x94 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9b0ec8 │ │ │ │ + b 9b0e98 │ │ │ │ ldr r3, [pc, #164] @ 39351c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3933f0 │ │ │ │ ldr r3, [pc, #148] @ 393520 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -339191,40 +339191,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 393528 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3933f0 │ │ │ │ ldr r0, [pc, #56] @ 39352c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3933f0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r1, r8, ror #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, r1, r4, asr r7 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r7, r1, r8, lsl r7 │ │ │ │ @ instruction: 0x009176d8 │ │ │ │ andeq r4, r0, r8, ror #13 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r2, r6, r4, lsr #24 │ │ │ │ - rsbeq r2, r6, r4, asr #24 │ │ │ │ + strdeq r2, [r6], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r2, r6, r4, lsl ip │ │ │ │ │ │ │ │ 00393530 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -339262,34 +339262,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, #1 │ │ │ │ ldr r5, [r4, #148] @ 0x94 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ ldr r2, [pc, #232] @ 3936d0 │ │ │ │ ldr r3, [pc, #212] @ 3936c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3936b8 │ │ │ │ ldr r2, [pc, #200] @ 3936d4 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d5f8c │ │ │ │ + bl 9d5f5c │ │ │ │ ldrb r4, [r4, #154] @ 0x9a │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9b12e0 │ │ │ │ + b 9b12b0 │ │ │ │ ldr r3, [pc, #164] @ 3936d8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ beq 393588 │ │ │ │ ldr r3, [pc, #148] @ 3936dc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -339304,40 +339304,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3936e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 393588 │ │ │ │ ldr r0, [pc, #56] @ 3936e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 393588 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009175d0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009175bc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r7, r1, r0, lsl #11 │ │ │ │ addseq r7, r1, r4, lsr r5 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r4, r0, r8, ror #13 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r2, r6, r8, ror #20 │ │ │ │ - rsbeq r2, r6, ip, lsl #21 │ │ │ │ + rsbeq r2, r6, r8, lsr sl │ │ │ │ + rsbeq r2, r6, ip, asr sl │ │ │ │ │ │ │ │ 003936ec : │ │ │ │ str r1, [r0, #160] @ 0xa0 │ │ │ │ str r2, [r0, #164] @ 0xa4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -339388,18 +339388,18 @@ │ │ │ │ addeq r3, r2, r3 │ │ │ │ streq r3, [r0, #120] @ 0x78 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - rsbseq ip, r9, r4, lsl r6 │ │ │ │ + rsbseq ip, r9, r4, ror #11 │ │ │ │ ldr r0, [pc, #4] @ 3937dc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq r5, r3, r4, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #240] @ 3938e8 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -339408,72 +339408,72 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #224] @ 3938ec │ │ │ │ ldr r1, [pc, #224] @ 3938f0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #204] @ 3938f4 │ │ │ │ ldr r1, [pc, #204] @ 3938f8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #56 @ 0x38 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #172] @ 3938fc │ │ │ │ ldr r1, [pc, #172] @ 393900 │ │ │ │ add r5, r5, #76 @ 0x4c │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [pc, #140] @ 393904 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r0, #100 @ 0x64 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74dd54 │ │ │ │ + bl 74dd24 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #120] @ 393908 │ │ │ │ ldr r3, [pc, #120] @ 39390c │ │ │ │ ldr r1, [pc, #120] @ 393910 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ orr r0, r0, #16 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r6, #92] @ 0x5c │ │ │ │ - bl 74dcc4 │ │ │ │ + bl 74dc94 │ │ │ │ ldr r3, [pc, #84] @ 393914 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq ip, r9, ip, ror r5 │ │ │ │ - @ instruction: 0x00643c9c │ │ │ │ - strheq r1, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ - strheq r2, [r6], #-120 @ 0xffffff88 @ │ │ │ │ - ldrdeq r2, [r6], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r2, r6, r4, lsr sl │ │ │ │ - rsbeq r2, r6, r8, asr #20 │ │ │ │ + rsbseq ip, r9, ip, asr #10 │ │ │ │ + rsbeq r3, r4, ip, ror #24 │ │ │ │ + rsbeq r1, lr, r8, lsl #3 │ │ │ │ + rsbeq r2, r6, r8, lsl #15 │ │ │ │ + rsbeq r2, r6, r0, lsr #15 │ │ │ │ + rsbeq r2, r6, r4, lsl #20 │ │ │ │ + rsbeq r2, r6, r8, lsl sl │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ andeq r0, r0, r0, lsr #6 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ addeq r5, r3, ip, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ @@ -339485,43 +339485,43 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq ip, r9, r0, asr #8 │ │ │ │ - rsbeq r2, r6, r0, lsr #13 │ │ │ │ - strheq r2, [r6], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq ip, r9, r0, lsl r4 │ │ │ │ + rsbeq r2, r6, r0, ror r6 │ │ │ │ + rsbeq r2, r6, r8, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 393a28 │ │ │ │ ldr r2, [pc, #136] @ 393a2c │ │ │ │ ldr r1, [pc, #136] @ 393a30 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [r0, #112] @ 0x70 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r2, r3 │ │ │ │ beq 3939f4 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ @@ -339539,17 +339539,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsbeq ip, [r9], #-48 @ 0xffffffd0 @ │ │ │ │ - ldrdeq r2, [r6], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r2, r6, ip, ror #17 │ │ │ │ + rsbseq ip, r9, r0, lsr #7 │ │ │ │ + rsbeq r2, r6, ip, lsr #17 │ │ │ │ + strheq r2, [r6], #-140 @ 0xffffff74 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #148] @ 393ae0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -339557,26 +339557,26 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 393ae4 │ │ │ │ ldr r1, [pc, #132] @ 393ae8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #112] @ 393aec │ │ │ │ ldr r1, [pc, #112] @ 393af0 │ │ │ │ add r4, r4, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, #2 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r6, #3 │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [r5, #96] @ 0x60 │ │ │ │ str r3, [r0, #108] @ 0x6c │ │ │ │ str r3, [r0, #112] @ 0x70 │ │ │ │ str r3, [r0, #124] @ 0x7c │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ @@ -339585,19 +339585,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq ip, r9, r8, lsr #6 │ │ │ │ - rsbeq r2, r6, r0, lsl #11 │ │ │ │ - @ instruction: 0x00662594 │ │ │ │ - rsbeq r2, r6, ip, lsl #16 │ │ │ │ - rsbeq r2, r6, r0, lsr #16 │ │ │ │ + ldrsheq ip, [r9], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r2, r6, r0, asr r5 │ │ │ │ + rsbeq r2, r6, r4, ror #10 │ │ │ │ + ldrdeq r2, [r6], #-124 @ 0xffffff84 @ │ │ │ │ + strdeq r2, [r6], #-112 @ 0xffffff90 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #160] @ 393bac │ │ │ │ ldr r6, [pc, #160] @ 393bb0 │ │ │ │ ldr r5, [pc, #160] @ 393bb4 │ │ │ │ @@ -339608,24 +339608,24 @@ │ │ │ │ add r3, r4, #104 @ 0x68 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r4, r4, #116 @ 0x74 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #60] @ 393bb8 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -339636,17 +339636,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq ip, r9, r4, ror #4 │ │ │ │ - rsbeq r2, r6, r4, ror r7 │ │ │ │ - rsbeq r2, r6, r8, lsl #15 │ │ │ │ + rsbseq ip, r9, r4, lsr r2 │ │ │ │ + rsbeq r2, r6, r4, asr #14 │ │ │ │ + rsbeq r2, r6, r8, asr r7 │ │ │ │ addeq r5, r3, ip, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r5, r2 │ │ │ │ @@ -339667,15 +339667,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r7, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mov r1, fp │ │ │ │ str r6, [sp] │ │ │ │ mov r2, r8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldrb r4, [r5] │ │ │ │ ldr sl, [pc, #1308] @ 394154 │ │ │ │ and r3, r4, #15 │ │ │ │ cmp r3, #1 │ │ │ │ add sl, pc, sl │ │ │ │ beq 393eec │ │ │ │ and r3, r4, #12 │ │ │ │ @@ -339731,24 +339731,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1056] @ 39416c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 393c60 │ │ │ │ ldr r3, [pc, #1024] @ 39415c │ │ │ │ ldr r6, [sl, r3] │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 393fb8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -339794,30 +339794,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #816] @ 394174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 393c5c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mov r0, r9 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr ip, [r0, #108] @ 0x6c │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [r0, #116] @ 0x74 │ │ │ │ cmp r3, ip │ │ │ │ ldr r1, [r0, #120] @ 0x78 │ │ │ │ beq 393fa4 │ │ │ │ cmp r2, #63 @ 0x3f │ │ │ │ @@ -339876,21 +339876,21 @@ │ │ │ │ beq 394100 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #504] @ 39417c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 393c5c │ │ │ │ ldrb r8, [r9, #96] @ 0x60 │ │ │ │ strb r8, [r7] │ │ │ │ ldrb r6, [r9, #100] @ 0x64 │ │ │ │ mov r5, #2 │ │ │ │ strb r6, [r7, #1] │ │ │ │ b 393cbc │ │ │ │ @@ -339918,22 +339918,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 394184 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 393d68 │ │ │ │ ldrb r5, [r5, #1] │ │ │ │ ldr r3, [r6] │ │ │ │ and r5, r5, #15 │ │ │ │ cmp r3, #0 │ │ │ │ str r5, [r9, #96] @ 0x60 │ │ │ │ beq 393c5c │ │ │ │ @@ -339955,80 +339955,80 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 39418c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 393c5c │ │ │ │ ldr r0, [pc, #188] @ 394190 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 393c60 │ │ │ │ ldr r0, [pc, #164] @ 394194 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 393d68 │ │ │ │ ldr r0, [pc, #144] @ 394198 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 393c5c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #128] @ 39419c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 393c5c │ │ │ │ ldr r0, [pc, #112] @ 3941a0 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 393c5c │ │ │ │ addseq r6, r1, r8, lsr pc │ │ │ │ - rsbseq ip, r9, r0, lsl #3 │ │ │ │ + rsbseq ip, r9, r0, asr r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x00662690 │ │ │ │ - rsbeq r2, r6, r4, lsr #13 │ │ │ │ + rsbeq r2, r6, r0, ror #12 │ │ │ │ + rsbeq r2, r6, r4, ror r6 │ │ │ │ addseq r6, r1, r0, ror #29 │ │ │ │ @ instruction: 0x00916eb4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, r8, ror r9 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r2, r6, r4, ror #14 │ │ │ │ + rsbeq r2, r6, r4, lsr r7 │ │ │ │ andeq r3, r0, r8, ror #21 │ │ │ │ - rsbeq r2, r6, ip, lsr #11 │ │ │ │ + rsbeq r2, r6, ip, ror r5 │ │ │ │ andeq r2, r0, r8, lsr r0 │ │ │ │ - rsbeq r2, r6, r0, lsr r3 │ │ │ │ + rsbeq r2, r6, r0, lsl #6 │ │ │ │ andeq r2, r0, r8, lsr r6 │ │ │ │ - ldrdeq r2, [r6], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r2, r6, r0, lsr #5 │ │ │ │ andeq r2, r0, r0, lsr #10 │ │ │ │ - rsbeq r2, r6, r8, lsr #5 │ │ │ │ - rsbeq r2, r6, r8, lsr #8 │ │ │ │ - rsbeq r2, r6, r8, asr #4 │ │ │ │ - ldrdeq r2, [r6], #-24 @ 0xffffffe8 @ │ │ │ │ - @ instruction: 0x00662294 │ │ │ │ - rsbeq r2, r6, r4, lsr #6 │ │ │ │ + rsbeq r2, r6, r8, ror r2 │ │ │ │ + strdeq r2, [r6], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r2, r6, r8, lsl r2 │ │ │ │ + rsbeq r2, r6, r8, lsr #3 │ │ │ │ + rsbeq r2, r6, r4, ror #4 │ │ │ │ + strdeq r2, [r6], #-36 @ 0xffffffdc @ │ │ │ │ ldr r0, [pc, #4] @ 3941b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq r5, r3, r8, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ mov r5, r2 │ │ │ │ @@ -340109,80 +340109,80 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 394390 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 394238 │ │ │ │ ldr r2, [pc, #92] @ 394394 │ │ │ │ ldr r3, [pc, #52] @ 394370 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 394368 │ │ │ │ ldr r0, [pc, #60] @ 394398 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r6, r1, r0, asr #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r6, r1, r0, lsr #18 │ │ │ │ umullseq r6, r2, r0, r6 │ │ │ │ @ instruction: 0x009168dc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r2, r0, r8, asr #9 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r2, r6, ip, asr #4 │ │ │ │ + rsbeq r2, r6, ip, lsl r2 │ │ │ │ addseq r6, r1, r4, ror #15 │ │ │ │ - rsbeq r2, r6, ip, asr #4 │ │ │ │ + rsbeq r2, r6, ip, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr ip, [pc, #72] @ 39440c │ │ │ │ ldr r2, [pc, #72] @ 394410 │ │ │ │ ldr r1, [pc, #72] @ 394414 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #32] @ 394418 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 2a5dc0 │ │ │ │ - rsbseq fp, r9, r4, lsr sl │ │ │ │ - rsbeq r2, r6, r0, lsl #4 │ │ │ │ - rsbeq r2, r6, r8, lsl #4 │ │ │ │ + rsbseq fp, r9, r4, lsl #20 │ │ │ │ + ldrdeq r2, [r6], #-16 @ │ │ │ │ + ldrdeq r2, [r6], #-24 @ 0xffffffe8 @ │ │ │ │ addeq r5, r3, r8, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #240] @ 394524 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -340191,72 +340191,72 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #224] @ 394528 │ │ │ │ ldr r1, [pc, #224] @ 39452c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #204] @ 394530 │ │ │ │ ldr r1, [pc, #204] @ 394534 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #40 @ 0x28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #172] @ 394538 │ │ │ │ ldr r1, [pc, #172] @ 39453c │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [pc, #140] @ 394540 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r0, #100 @ 0x64 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74dd54 │ │ │ │ + bl 74dd24 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #120] @ 394544 │ │ │ │ ldr r3, [pc, #120] @ 394548 │ │ │ │ ldr r1, [pc, #120] @ 39454c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ orr r0, r0, #16 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r6, #92] @ 0x5c │ │ │ │ - bl 74dcc4 │ │ │ │ + bl 74dc94 │ │ │ │ ldr r3, [pc, #84] @ 394550 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq fp, r9, r8, asr #19 │ │ │ │ - rsbeq r3, r4, r0, rrx │ │ │ │ - rsbeq r0, lr, ip, ror r5 │ │ │ │ - rsbeq r1, r6, ip, ror fp │ │ │ │ - @ instruction: 0x00661b94 │ │ │ │ - rsbeq r2, r6, r8, lsr r1 │ │ │ │ - rsbeq r2, r6, r8, asr #2 │ │ │ │ + @ instruction: 0x0079b998 │ │ │ │ + rsbeq r3, r4, r0, lsr r0 │ │ │ │ + rsbeq r0, lr, ip, asr #10 │ │ │ │ + rsbeq r1, r6, ip, asr #22 │ │ │ │ + rsbeq r1, r6, r4, ror #22 │ │ │ │ + rsbeq r2, r6, r8, lsl #2 │ │ │ │ + rsbeq r2, r6, r8, lsl r1 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ addeq r5, r3, r8, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ @@ -340268,57 +340268,57 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq fp, r9, ip, lsl #17 │ │ │ │ - rsbeq r1, r6, r4, ror #20 │ │ │ │ - rsbeq r1, r6, ip, ror sl │ │ │ │ + rsbseq fp, r9, ip, asr r8 │ │ │ │ + rsbeq r1, r6, r4, lsr sl │ │ │ │ + rsbeq r1, r6, ip, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 39462c │ │ │ │ ldr r2, [pc, #80] @ 394630 │ │ │ │ ldr r1, [pc, #80] @ 394634 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r0, [r0, #240] @ 0xf0 │ │ │ │ cmp r0, #0 │ │ │ │ movle r0, #0 │ │ │ │ movgt r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq fp, r9, ip, lsl r8 │ │ │ │ - rsbeq r1, r6, r0, ror #31 │ │ │ │ - strdeq r1, [r6], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq fp, r9, ip, ror #15 │ │ │ │ + strheq r1, [r6], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r1, r6, r0, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #164] @ 3946f4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -340326,26 +340326,26 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #148] @ 3946f8 │ │ │ │ ldr r1, [pc, #148] @ 3946fc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #128] @ 394700 │ │ │ │ ldr r1, [pc, #128] @ 394704 │ │ │ │ add r4, r4, #92 @ 0x5c │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, #1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r6, #2 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ strd r6, [r5, #96] @ 0x60 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ bl 24a694 │ │ │ │ @@ -340358,19 +340358,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq fp, r9, ip, lsr #15 │ │ │ │ - rsbeq r1, r6, ip, ror r9 │ │ │ │ - @ instruction: 0x00661990 │ │ │ │ - rsbeq r1, r6, r0, asr #30 │ │ │ │ - rsbeq r1, r6, r0, asr pc │ │ │ │ + rsbseq fp, r9, ip, ror r7 │ │ │ │ + rsbeq r1, r6, ip, asr #18 │ │ │ │ + rsbeq r1, r6, r0, ror #18 │ │ │ │ + rsbeq r1, r6, r0, lsl pc │ │ │ │ + rsbeq r1, r6, r0, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #1184] @ 394bc4 │ │ │ │ ldr r3, [pc, #1184] @ 394bc8 │ │ │ │ @@ -340389,15 +340389,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r7, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r1, sl │ │ │ │ str r6, [sp] │ │ │ │ mov r2, fp │ │ │ │ mov r8, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldrb r3, [r5] │ │ │ │ ldr r9, [pc, #1112] @ 394bd8 │ │ │ │ and r2, r3, #15 │ │ │ │ cmp r2, #1 │ │ │ │ add r9, pc, r9 │ │ │ │ beq 39498c │ │ │ │ and r2, r3, #12 │ │ │ │ @@ -340456,23 +340456,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #852] @ 394bf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3947a8 │ │ │ │ ldr r3, [pc, #820] @ 394be0 │ │ │ │ ldr r6, [r9, r3] │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 394ae0 │ │ │ │ cmp r4, #3 │ │ │ │ @@ -340514,23 +340514,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #628] @ 394bf8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3947a4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [r0, #240] @ 0xf0 │ │ │ │ strd r2, [r0, #232] @ 0xe8 │ │ │ │ b 3947a4 │ │ │ │ @@ -340541,15 +340541,15 @@ │ │ │ │ strb r8, [r7, #1] │ │ │ │ b 394810 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r5, [r0, #240] @ 0xf0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 394a44 │ │ │ │ ldr r3, [r0, #232] @ 0xe8 │ │ │ │ sub r5, r5, #1 │ │ │ │ add r2, r0, r3 │ │ │ │ ldrb r6, [r2, #104] @ 0x68 │ │ │ │ @@ -340600,22 +340600,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 394c00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3947a4 │ │ │ │ ldr r3, [pc, #284] @ 394c04 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3948b8 │ │ │ │ ldr r3, [pc, #236] @ 394be8 │ │ │ │ @@ -340632,70 +340632,70 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ 394c08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3948b8 │ │ │ │ ldr r0, [pc, #164] @ 394c0c │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3947a8 │ │ │ │ ldr r0, [pc, #140] @ 394c10 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3948b8 │ │ │ │ ldr r0, [pc, #120] @ 394c14 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3947a4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #96] @ 394c18 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3947a4 │ │ │ │ @ instruction: 0x009163f4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq fp, r9, r4, asr #13 │ │ │ │ - rsbeq r1, r6, r8, lsl #29 │ │ │ │ - @ instruction: 0x00661e98 │ │ │ │ + @ instruction: 0x0079b694 │ │ │ │ + rsbeq r1, r6, r8, asr lr │ │ │ │ + rsbeq r1, r6, r8, ror #28 │ │ │ │ umullseq r6, r1, r8, r3 │ │ │ │ addseq r6, r1, ip, ror #6 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r1, r0, r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq r1, [r6], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r1, r6, ip, asr #29 │ │ │ │ andeq r1, r0, ip, asr r7 │ │ │ │ - rsbeq r1, r6, r8, asr sp │ │ │ │ + rsbeq r1, r6, r8, lsr #26 │ │ │ │ andeq r1, r0, ip, lsl #9 │ │ │ │ - rsbeq r1, r6, r4, lsl #23 │ │ │ │ + rsbeq r1, r6, r4, asr fp │ │ │ │ andeq r1, r0, ip, asr #11 │ │ │ │ - @ instruction: 0x00661a9c │ │ │ │ - rsbeq r1, r6, r8, ror ip │ │ │ │ - rsbeq r1, r6, r8, lsr #21 │ │ │ │ - rsbeq r1, r6, r0, lsr #23 │ │ │ │ - rsbeq r1, r6, r8, ror #21 │ │ │ │ + rsbeq r1, r6, ip, ror #20 │ │ │ │ + rsbeq r1, r6, r8, asr #24 │ │ │ │ + rsbeq r1, r6, r8, ror sl │ │ │ │ + rsbeq r1, r6, r0, ror fp │ │ │ │ + strheq r1, [r6], #-168 @ 0xffffff58 @ │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #12] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ ldrb r0, [r0, #3] │ │ │ │ @@ -340757,30 +340757,30 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 394d40 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq r4, r3, r0, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #2144] @ 0x860 │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ str r3, [r4, #4] │ │ │ │ beq 394d80 │ │ │ │ - bl 9b1330 │ │ │ │ + bl 9b1300 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [r4, #4] │ │ │ │ orrne r3, r3, #1 │ │ │ │ strne r3, [r4, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -340796,19 +340796,19 @@ │ │ │ │ ands r3, r3, #32 │ │ │ │ ldrb r1, [r0, #2] │ │ │ │ beq 394de0 │ │ │ │ lsr r1, r1, #1 │ │ │ │ and r5, r1, #1 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r4, #2148] @ 0x864 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ ldr r0, [r4, #2152] @ 0x868 │ │ │ │ mov r1, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ ands r5, r1, #1 │ │ │ │ lsrne r1, r1, #4 │ │ │ │ andne r1, r1, #1 │ │ │ │ eorne r1, r1, #1 │ │ │ │ movne r5, r3 │ │ │ │ moveq r1, r5 │ │ │ │ b 394dc8 │ │ │ │ @@ -340822,35 +340822,35 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #168] @ 394ee8 │ │ │ │ ldr r1, [pc, #168] @ 394eec │ │ │ │ add r5, r5, #16 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [pc, #136] @ 394ef0 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r1, [pc, #116] @ 394ef4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74dcc4 │ │ │ │ + bl 74dc94 │ │ │ │ ldr r3, [pc, #104] @ 394ef8 │ │ │ │ ldr r1, [pc, #104] @ 394efc │ │ │ │ ldr r2, [pc, #104] @ 394f00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -340864,19 +340864,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq fp, r9, r4, lsl #2 │ │ │ │ - rsbeq r2, r4, r4, lsl #13 │ │ │ │ - rsbeq pc, sp, r4, lsr #23 │ │ │ │ - rsbeq lr, r4, r4, asr #2 │ │ │ │ - rsbeq lr, r4, r8, lsr #2 │ │ │ │ + ldrsbeq fp, [r9], #-4 @ │ │ │ │ + rsbeq r2, r4, r4, asr r6 │ │ │ │ + rsbeq pc, sp, r4, ror fp @ │ │ │ │ + rsbeq lr, r4, r4, lsl r1 │ │ │ │ + strdeq lr, [r4], #-8 @ │ │ │ │ addeq r6, pc, r8, lsr #7 │ │ │ │ @ instruction: 0x000005b0 │ │ │ │ addeq r4, r3, r4, lsr r9 │ │ │ │ andeq r1, r0, r0, asr #8 │ │ │ │ muleq r0, r0, sl │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ ldrb r2, [r0, #15] │ │ │ │ @@ -340948,46 +340948,46 @@ │ │ │ │ ldr r1, [pc, #144] @ 3950a8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #116] @ 3950ac │ │ │ │ ldr r1, [pc, #116] @ 3950b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74dcc4 │ │ │ │ + bl 74dc94 │ │ │ │ ldr r3, [pc, #96] @ 3950b4 │ │ │ │ ldr r1, [pc, #96] @ 3950b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #2 │ │ │ │ add r1, r1, #192 @ 0xc0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sl, r9, r8, lsl #30 │ │ │ │ - rsbeq r2, r4, r8, lsl #9 │ │ │ │ - rsbeq pc, sp, r8, lsr #19 │ │ │ │ + ldrsbeq sl, [r9], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r2, r4, r8, asr r4 │ │ │ │ + rsbeq pc, sp, r8, ror r9 @ │ │ │ │ andeq r1, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ addeq r4, r3, r4, ror r7 │ │ │ │ @ instruction: 0x008f61b4 │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ ldrbne r3, [r0, #2] │ │ │ │ @@ -341014,15 +341014,15 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #2144] @ 0x860 │ │ │ │ cmp r0, #0 │ │ │ │ beq 395154 │ │ │ │ - bl 9b1330 │ │ │ │ + bl 9b1300 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ @@ -341064,28 +341064,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #78 @ 0x4e │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ cmp r4, #0 │ │ │ │ ldrb r1, [r0, #767] @ 0x2ff │ │ │ │ mov r3, r0 │ │ │ │ orrne r2, r1, #16 │ │ │ │ andeq r2, r1, #239 @ 0xef │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ strb r2, [r3, #767] @ 0x2ff │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 3950fc │ │ │ │ - rsbseq sl, r9, r0, asr #26 │ │ │ │ - rsbeq r1, r6, r8, ror r6 │ │ │ │ - rsbeq r1, r6, r0, ror #12 │ │ │ │ + rsbseq sl, r9, r0, lsl sp │ │ │ │ + rsbeq r1, r6, r8, asr #12 │ │ │ │ + rsbeq r1, r6, r0, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 39529c │ │ │ │ mov r4, r2 │ │ │ │ ldr r1, [pc, #76] @ 3952a0 │ │ │ │ @@ -341093,69 +341093,69 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #78 @ 0x4e │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ cmp r4, #0 │ │ │ │ ldrb r1, [r0, #767] @ 0x2ff │ │ │ │ mov r3, r0 │ │ │ │ orrne r2, r1, #32 │ │ │ │ andeq r2, r1, #223 @ 0xdf │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ strb r2, [r3, #767] @ 0x2ff │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 3950fc │ │ │ │ - rsbseq sl, r9, ip, asr #25 │ │ │ │ - rsbeq r1, r6, r4, lsl #12 │ │ │ │ - rsbeq r1, r6, ip, ror #11 │ │ │ │ + @ instruction: 0x0079ac9c │ │ │ │ + ldrdeq r1, [r6], #-84 @ 0xffffffac @ │ │ │ │ + strheq r1, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 395340 │ │ │ │ ldr r2, [pc, #128] @ 395344 │ │ │ │ ldr r1, [pc, #128] @ 395348 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #78 @ 0x4e │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #96] @ 39534c │ │ │ │ mov r1, #24 │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ strb r1, [r4, #753] @ 0x2f1 │ │ │ │ strh r2, [r0, #2] │ │ │ │ strb r3, [r4, #767] @ 0x2ff │ │ │ │ bl 394d90 │ │ │ │ ldr r0, [r4, #2896] @ 0xb50 │ │ │ │ cmp r0, #0 │ │ │ │ beq 395320 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b0ec8 │ │ │ │ + b 9b0e98 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sl, r9, ip, asr ip │ │ │ │ - rsbeq r1, r6, ip, ror r5 │ │ │ │ - @ instruction: 0x00661594 │ │ │ │ + rsbseq sl, r9, ip, lsr #24 │ │ │ │ + rsbeq r1, r6, ip, asr #10 │ │ │ │ + rsbeq r1, r6, r4, ror #10 │ │ │ │ @ instruction: 0xffffcf03 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 3953b8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -341164,28 +341164,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ cmp r4, #0 │ │ │ │ ldrb r1, [r0, #119] @ 0x77 │ │ │ │ mov r3, r0 │ │ │ │ orrne r2, r1, #16 │ │ │ │ andeq r2, r1, #239 @ 0xef │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ strb r2, [r3, #119] @ 0x77 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 3950fc │ │ │ │ - ldrheq sl, [r9], #-176 @ 0xffffff50 @ │ │ │ │ - strdeq r7, [r5], #-140 @ 0xffffff74 @ │ │ │ │ - ldrdeq r1, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq sl, r9, r0, lsl #23 │ │ │ │ + rsbeq r7, r5, ip, asr #17 │ │ │ │ + rsbeq r1, r6, r0, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 39542c │ │ │ │ mov r4, r2 │ │ │ │ ldr r1, [pc, #76] @ 395430 │ │ │ │ @@ -341193,69 +341193,69 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ cmp r4, #0 │ │ │ │ ldrb r1, [r0, #119] @ 0x77 │ │ │ │ mov r3, r0 │ │ │ │ orrne r2, r1, #32 │ │ │ │ andeq r2, r1, #223 @ 0xdf │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ strb r2, [r3, #119] @ 0x77 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 3950fc │ │ │ │ - rsbseq sl, r9, ip, lsr fp │ │ │ │ - rsbeq r7, r5, r8, lsl #17 │ │ │ │ - rsbeq r1, r6, ip, asr r4 │ │ │ │ + rsbseq sl, r9, ip, lsl #22 │ │ │ │ + rsbeq r7, r5, r8, asr r8 │ │ │ │ + rsbeq r1, r6, ip, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 3954d0 │ │ │ │ ldr r2, [pc, #128] @ 3954d4 │ │ │ │ ldr r1, [pc, #128] @ 3954d8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #96] @ 3954dc │ │ │ │ mov r1, #24 │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ strb r1, [r4, #105] @ 0x69 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ strh r2, [r4, #106] @ 0x6a │ │ │ │ strb r3, [r4, #119] @ 0x77 │ │ │ │ bl 394d90 │ │ │ │ ldr r0, [r4, #2248] @ 0x8c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3954b0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b0ec8 │ │ │ │ + b 9b0e98 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sl, r9, ip, asr #21 │ │ │ │ - rsbeq r1, r6, ip, ror #7 │ │ │ │ - rsbeq r7, r5, r8, lsl r8 │ │ │ │ + @ instruction: 0x0079aa9c │ │ │ │ + strheq r1, [r6], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r7, r5, r8, ror #15 │ │ │ │ @ instruction: 0xffffcf03 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #596] @ 39574c │ │ │ │ ldr r2, [pc, #596] @ 395750 │ │ │ │ @@ -341302,33 +341302,33 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #1 │ │ │ │ beq 395610 │ │ │ │ ldr r5, [r4, #2144] @ 0x860 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3955d4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ mov r2, #1000 @ 0x3e8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d5f8c │ │ │ │ + bl 9d5f5c │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b12e0 │ │ │ │ + bl 9b12b0 │ │ │ │ ldr r0, [pc, #388] @ 395760 │ │ │ │ ldr r2, [pc, #388] @ 395764 │ │ │ │ ldr r1, [pc, #388] @ 395768 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ str r0, [sp] │ │ │ │ add r0, r4, #24 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ bl 399774 │ │ │ │ and r5, r0, #255 @ 0xff │ │ │ │ strb r5, [r4, #16] │ │ │ │ b 39552c │ │ │ │ tst r3, #2 │ │ │ │ bne 3956e4 │ │ │ │ tst r3, #4 │ │ │ │ @@ -341368,66 +341368,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 395778 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb r5, [r4, #16] │ │ │ │ b 395540 │ │ │ │ ldr r0, [pc, #144] @ 39577c │ │ │ │ ldr r2, [pc, #144] @ 395780 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #136] @ 395784 │ │ │ │ str r0, [sp] │ │ │ │ add r0, r4, #1072 @ 0x430 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ bl 399774 │ │ │ │ and r5, r0, #255 @ 0xff │ │ │ │ strb r5, [r4, #16] │ │ │ │ b 39552c │ │ │ │ ldr r0, [pc, #92] @ 395788 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb r5, [r4, #16] │ │ │ │ b 395540 │ │ │ │ mov r0, r4 │ │ │ │ bl 394f3c │ │ │ │ b 39565c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r5, r1, r4, lsr #12 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r5, r1, ip, lsl #12 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009155d4 │ │ │ │ - rsbseq sl, r9, r0, asr #18 │ │ │ │ - rsbeq r1, r6, ip, lsl #5 │ │ │ │ - rsbeq r1, r6, r4, lsr #5 │ │ │ │ + rsbseq sl, r9, r0, lsl r9 │ │ │ │ + rsbeq r1, r6, ip, asr r2 │ │ │ │ + rsbeq r1, r6, r4, ror r2 │ │ │ │ @ instruction: 0x00002ab0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r6, r8, asr #3 │ │ │ │ - rsbseq sl, r9, r4, lsr r8 │ │ │ │ - rsbeq r1, r6, r4, ror r1 │ │ │ │ - rsbeq r1, r6, ip, lsl #3 │ │ │ │ - @ instruction: 0x0066119c │ │ │ │ + @ instruction: 0x00661198 │ │ │ │ + rsbseq sl, r9, r4, lsl #16 │ │ │ │ + rsbeq r1, r6, r4, asr #2 │ │ │ │ + rsbeq r1, r6, ip, asr r1 │ │ │ │ + rsbeq r1, r6, ip, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #356] @ 395908 │ │ │ │ ldr ip, [pc, #356] @ 39590c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -341500,40 +341500,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 39592c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3957f4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #52] @ 395930 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3957f4 │ │ │ │ addseq r5, r1, r8, ror r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r5, r1, r0, asr r3 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r5, r1, r0, lsr #6 │ │ │ │ addseq r5, r1, r0, ror #5 │ │ │ │ andeq r3, r0, r4, lsl r5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r6, r0 │ │ │ │ - rsbeq r1, r6, r4, lsl r0 │ │ │ │ + ldrdeq r0, [r6], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r0, r6, r4, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #456] @ 395b14 │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #452] @ 395b18 │ │ │ │ @@ -341541,15 +341541,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r5, #1 │ │ │ │ ldr fp, [pc, #416] @ 395b20 │ │ │ │ ldr sl, [pc, #416] @ 395b24 │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ ldr r9, [pc, #408] @ 395b28 │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -341646,24 +341646,24 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2e8c30 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 2e8c30 │ │ │ │ - rsbseq sl, r9, ip, asr #11 │ │ │ │ - rsbeq r0, r6, r8, ror #29 │ │ │ │ - rsbeq r7, r5, r4, lsl r3 │ │ │ │ - rsbeq r2, r5, r8, asr #6 │ │ │ │ - rsbeq r3, r5, ip, lsr ip │ │ │ │ - rsbeq r2, r5, r4, asr #6 │ │ │ │ - rsbeq r0, r6, r4, lsr pc │ │ │ │ - rsbeq r0, r6, r8, lsr #30 │ │ │ │ - strheq r0, [r6], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r0, r6, r8, lsr #29 │ │ │ │ + @ instruction: 0x0079a59c │ │ │ │ + strheq r0, [r6], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r7, r5, r4, ror #5 │ │ │ │ + rsbeq r2, r5, r8, lsl r3 │ │ │ │ + rsbeq r3, r5, ip, lsl #24 │ │ │ │ + rsbeq r2, r5, r4, lsl r3 │ │ │ │ + rsbeq r0, r6, r4, lsl #30 │ │ │ │ + strdeq r0, [r6], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r0, r6, r4, lsl #29 │ │ │ │ + rsbeq r0, r6, r8, ror lr │ │ │ │ ldr r3, [r0, #4] │ │ │ │ tst r3, #1 │ │ │ │ bne 395b64 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #14] │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -341710,15 +341710,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #308] @ 395d38 │ │ │ │ ldr r1, [pc, #308] @ 395d3c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #78 @ 0x4e │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #288] @ 395d40 │ │ │ │ mov r9, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1056 @ 0x420 │ │ │ │ ldr r8, [pc, #276] @ 395d44 │ │ │ │ ldr r7, [pc, #276] @ 395d48 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -341727,54 +341727,54 @@ │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #260] @ 395d4c │ │ │ │ add r2, r6, #776 @ 0x308 │ │ │ │ add r0, pc, r0 │ │ │ │ strb r9, [r6, #765] @ 0x2fd │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 757c24 │ │ │ │ + bl 757bf4 │ │ │ │ ldr r2, [pc, #236] @ 395d50 │ │ │ │ ldr r1, [pc, #236] @ 395d54 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r2, r6, #1824 @ 0x720 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #220] @ 395d58 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #8 │ │ │ │ - bl 757c24 │ │ │ │ + bl 757bf4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r1, r6, #2896 @ 0xb50 │ │ │ │ mov r2, #2 │ │ │ │ add r1, r1, #4 │ │ │ │ bl 324370 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #144] @ 395d5c │ │ │ │ ldr r1, [pc, #144] @ 395d60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r9, [sp] │ │ │ │ mov r2, r0 │ │ │ │ bl 324098 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #100] @ 395d64 │ │ │ │ ldr r1, [pc, #100] @ 395d68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r9, [sp] │ │ │ │ mov r2, r0 │ │ │ │ bl 324098 │ │ │ │ @@ -341782,27 +341782,27 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq sl, r9, r0, lsr r3 │ │ │ │ - rsbeq r0, r6, r8, asr #24 │ │ │ │ - rsbeq r0, r6, ip, asr ip │ │ │ │ - rsbeq r0, r6, r8, lsr #26 │ │ │ │ - rsbeq r1, r4, r8, ror r8 │ │ │ │ - @ instruction: 0x006ded98 │ │ │ │ - rsbeq r0, r6, r8, lsl #26 │ │ │ │ - rsbeq r0, r6, r0, lsl #26 │ │ │ │ - rsbeq r0, r6, r0, ror #25 │ │ │ │ + rsbseq sl, r9, r0, lsl #6 │ │ │ │ + rsbeq r0, r6, r8, lsl ip │ │ │ │ + rsbeq r0, r6, ip, lsr #24 │ │ │ │ + strdeq r0, [r6], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r1, r4, r8, asr #16 │ │ │ │ + rsbeq lr, sp, r8, ror #26 │ │ │ │ + ldrdeq r0, [r6], #-200 @ 0xffffff38 @ │ │ │ │ + ldrdeq r0, [r6], #-192 @ 0xffffff40 @ │ │ │ │ + strheq r0, [r6], #-192 @ 0xffffff40 @ │ │ │ │ andeq r0, r0, r8, lsr #8 │ │ │ │ - rsbeq r0, r6, r4, lsr #25 │ │ │ │ + rsbeq r0, r6, r4, ror ip │ │ │ │ @ instruction: 0xfffff4e8 │ │ │ │ - rsbeq r0, r6, r4, lsl #25 │ │ │ │ + rsbeq r0, r6, r4, asr ip │ │ │ │ @ instruction: 0xfffff528 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #460] @ 395f50 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -341811,15 +341811,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #444] @ 395f54 │ │ │ │ ldr r1, [pc, #444] @ 395f58 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr sl, [pc, #424] @ 395f5c │ │ │ │ ldr r3, [pc, #424] @ 395f60 │ │ │ │ add sl, pc, sl │ │ │ │ mov r8, #1 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, sl, #208 @ 0xd0 │ │ │ │ @@ -341828,88 +341828,88 @@ │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ add r6, r0, #104 @ 0x68 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r0, #2272 @ 0x8e0 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ ldr r3, [pc, #364] @ 395f64 │ │ │ │ add r2, sl, #256 @ 0x100 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r7, #2448 @ 0x990 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r6 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ ldr r0, [pc, #332] @ 395f68 │ │ │ │ ldr r1, [pc, #332] @ 395f6c │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r7, #128 @ 0x80 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #1056 @ 0x420 │ │ │ │ - bl 757c24 │ │ │ │ + bl 757bf4 │ │ │ │ ldr r2, [pc, #304] @ 395f70 │ │ │ │ ldr r1, [pc, #304] @ 395f74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [pc, #300] @ 395f78 │ │ │ │ ldr r7, [pc, #300] @ 395f7c │ │ │ │ str r2, [sp] │ │ │ │ add r2, r6, #1072 @ 0x430 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #280] @ 395f80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #8 │ │ │ │ - bl 757c24 │ │ │ │ + bl 757bf4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #244] @ 395f84 │ │ │ │ add r6, r6, #2144 @ 0x860 │ │ │ │ add r1, r6, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #1 │ │ │ │ bl 324208 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r1, r6, #4 │ │ │ │ mov r2, #2 │ │ │ │ bl 324370 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #164] @ 395f88 │ │ │ │ ldr r1, [pc, #164] @ 395f8c │ │ │ │ mov r6, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ mov r2, r0 │ │ │ │ bl 324098 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #116] @ 395f90 │ │ │ │ ldr r1, [pc, #116] @ 395f94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ mov r2, r0 │ │ │ │ bl 324098 │ │ │ │ @@ -341917,31 +341917,31 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - @ instruction: 0x0079a19c │ │ │ │ - strheq r0, [r6], #-164 @ 0xffffff5c @ │ │ │ │ - ldrdeq r6, [r5], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq sl, r9, ip, ror #2 │ │ │ │ + rsbeq r0, r6, r4, lsl #21 │ │ │ │ + rsbeq r6, r5, ip, lsr #29 │ │ │ │ addeq r3, r3, r4, lsl sl │ │ │ │ - ldrdeq r0, [r6], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r0, r6, ip, lsr #23 │ │ │ │ - rsbeq r0, r6, r4, lsr fp │ │ │ │ - rsbeq r0, r6, r0, lsr #22 │ │ │ │ - rsbeq r0, r6, r4, lsr #22 │ │ │ │ + rsbeq r0, r6, r8, lsr #23 │ │ │ │ + rsbeq r0, r6, ip, ror fp │ │ │ │ + rsbeq r0, r6, r4, lsl #22 │ │ │ │ + strdeq r0, [r6], #-160 @ 0xffffff60 @ │ │ │ │ strdeq r0, [r6], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r1, r4, r4, asr r6 │ │ │ │ - rsbeq lr, sp, r4, ror fp │ │ │ │ + rsbeq r0, r6, r4, asr #21 │ │ │ │ + rsbeq r1, r4, r4, lsr #12 │ │ │ │ + rsbeq lr, sp, r4, asr #22 │ │ │ │ andeq r0, r0, r8, lsr #8 │ │ │ │ - rsbeq r0, r6, ip, lsl fp │ │ │ │ - rsbeq r0, r6, r8, lsl #21 │ │ │ │ + rsbeq r0, r6, ip, ror #21 │ │ │ │ + rsbeq r0, r6, r8, asr sl │ │ │ │ @ instruction: 0xfffff45c │ │ │ │ - rsbeq r0, r6, r8, ror #20 │ │ │ │ + rsbeq r0, r6, r8, lsr sl │ │ │ │ @ instruction: 0xfffff49c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #268] @ 3960bc │ │ │ │ ldr r1, [pc, #268] @ 3960c0 │ │ │ │ @@ -341993,39 +341993,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3960dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 395fe8 │ │ │ │ ldr r0, [pc, #52] @ 3960e0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 395fe8 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r1, ip, ror #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, r1, ip, asr #22 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r4, r1, ip, lsr #22 │ │ │ │ andeq r3, r0, r4, lsl r5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, r6, ip, asr #16 │ │ │ │ - rsbeq r0, r6, r4, ror #16 │ │ │ │ + rsbeq r0, r6, ip, lsl r8 │ │ │ │ + rsbeq r0, r6, r4, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #440] @ 3962b4 │ │ │ │ sub sp, sp, #28 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -342034,15 +342034,15 @@ │ │ │ │ ldr r1, [pc, #428] @ 3962bc │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #78 @ 0x4e │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #400] @ 3962c0 │ │ │ │ ldr r8, [pc, #400] @ 3962c4 │ │ │ │ ldr r7, [pc, #400] @ 3962c8 │ │ │ │ mov fp, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #304 @ 0x130 │ │ │ │ mov r1, r5 │ │ │ │ @@ -342055,30 +342055,30 @@ │ │ │ │ add sl, r0, #2928 @ 0xb70 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp] │ │ │ │ str fp, [sp, #12] │ │ │ │ add r3, r0, #752 @ 0x2f0 │ │ │ │ mov r0, sl │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, sl │ │ │ │ add sl, r4, #776 @ 0x308 │ │ │ │ bl 338e94 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r9, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 339270 │ │ │ │ cmp r0, fp │ │ │ │ bne 3961e8 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -342090,30 +342090,30 @@ │ │ │ │ add r4, r4, #1824 @ 0x720 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 339270 │ │ │ │ cmp r0, fp │ │ │ │ beq 3961c8 │ │ │ │ ldr r8, [pc, #176] @ 3962d0 │ │ │ │ ldr r7, [pc, #176] @ 3962d4 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r6, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #140] @ 3962d8 │ │ │ │ mov r2, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 32437c │ │ │ │ mov r1, fp │ │ │ │ @@ -342121,38 +342121,38 @@ │ │ │ │ mov r0, r9 │ │ │ │ bl 324604 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #80] @ 3962dc │ │ │ │ mov r2, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 32437c │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 324604 │ │ │ │ - rsbseq r9, r9, r4, lsr #28 │ │ │ │ - rsbeq r0, r6, ip, lsr r7 │ │ │ │ - rsbeq r0, r6, r4, asr r7 │ │ │ │ - umulleq r3, r3, r0, r6 @ │ │ │ │ - rsbeq r1, r5, r8, asr #29 │ │ │ │ - ldrdeq r1, [r5], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r6, r5, ip, lsl fp │ │ │ │ - rsbeq r1, r4, r4, lsl #5 │ │ │ │ - rsbeq lr, sp, r4, lsr #15 │ │ │ │ + ldrsheq r9, [r9], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r0, r6, ip, lsl #14 │ │ │ │ rsbeq r0, r6, r4, lsr #14 │ │ │ │ - strdeq r0, [r6], #-104 @ 0xffffff98 @ │ │ │ │ + umulleq r3, r3, r0, r6 @ │ │ │ │ + @ instruction: 0x00651e98 │ │ │ │ + rsbeq r1, r5, ip, lsr #29 │ │ │ │ + rsbeq r6, r5, ip, ror #21 │ │ │ │ + rsbeq r1, r4, r4, asr r2 │ │ │ │ + rsbeq lr, sp, r4, ror r7 │ │ │ │ + strdeq r0, [r6], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r0, r6, r8, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr sl, [pc, #728] @ 3965d0 │ │ │ │ ldr r2, [pc, #728] @ 3965d4 │ │ │ │ add sl, pc, sl │ │ │ │ @@ -342161,25 +342161,25 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ add r3, sl, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #14 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #688] @ 3965dc │ │ │ │ ldr r1, [pc, #688] @ 3965e0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ mov r7, r0 │ │ │ │ add r0, sl, #52 @ 0x34 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldrb r2, [r0, #2616] @ 0xa38 │ │ │ │ cmp r2, #15 │ │ │ │ bhi 396578 │ │ │ │ ldrb r3, [r0, #2617] @ 0xa39 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #15 │ │ │ │ bhi 396530 │ │ │ │ @@ -342208,15 +342208,15 @@ │ │ │ │ add r9, sl, #80 @ 0x50 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ mov r0, fp │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r6 │ │ │ │ bl 339270 │ │ │ │ cmp r0, #0 │ │ │ │ bne 396410 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -342232,15 +342232,15 @@ │ │ │ │ add sl, sl, #72 @ 0x48 │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, r3 │ │ │ │ mov r2, fp │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str sl, [sp] │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #428] @ 3965f4 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ bl 32437c │ │ │ │ mov r1, #0 │ │ │ │ @@ -342251,25 +342251,25 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r7, r0, #1072 @ 0x430 │ │ │ │ add r7, r7, #8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r7 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r6 │ │ │ │ bl 339270 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3963f0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ mov r0, r7 │ │ │ │ str sl, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #316] @ 3965f8 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 32437c │ │ │ │ mov r1, #0 │ │ │ │ @@ -342290,27 +342290,27 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ add r3, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #1000 @ 0x3e8 │ │ │ │ str r1, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b0dec │ │ │ │ + bl 9b0dbc │ │ │ │ str r5, [r4, #2248] @ 0x8c8 │ │ │ │ b 3963f0 │ │ │ │ ldr r1, [pc, #200] @ 396600 │ │ │ │ mov ip, #15 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #188] @ 396604 │ │ │ │ ldr r2, [pc, #188] @ 396608 │ │ │ │ add r3, sl, #108 @ 0x6c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -342320,45 +342320,45 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov lr, #15 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, sl, #108 @ 0x6c │ │ │ │ mov r2, #864 @ 0x360 │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #80] @ 396614 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 998450 │ │ │ │ - rsbseq r9, r9, r8, lsr #24 │ │ │ │ - rsbeq lr, r4, r4, lsr #2 │ │ │ │ - rsbeq lr, r4, r8, asr #1 │ │ │ │ - rsbeq r0, r6, r0, lsr #10 │ │ │ │ - rsbeq r6, r5, ip, asr #18 │ │ │ │ - rsbeq r1, r5, ip, asr ip │ │ │ │ - rsbeq r1, r5, ip, ror #24 │ │ │ │ - strheq lr, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r1, r4, r4, lsl #1 │ │ │ │ - rsbeq r0, r6, r8, lsr #10 │ │ │ │ - rsbeq r0, r6, r8, asr #9 │ │ │ │ + b 998420 │ │ │ │ + ldrsheq r9, [r9], #-184 @ 0xffffff48 @ │ │ │ │ + strdeq lr, [r4], #-4 @ │ │ │ │ + @ instruction: 0x0064e098 │ │ │ │ + strdeq r0, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r6, r5, ip, lsl r9 │ │ │ │ + rsbeq r1, r5, ip, lsr #24 │ │ │ │ + rsbeq r1, r5, ip, lsr ip │ │ │ │ + rsbeq lr, sp, r0, lsl #11 │ │ │ │ + rsbeq r1, r4, r4, asr r0 │ │ │ │ + strdeq r0, [r6], #-72 @ 0xffffffb8 @ │ │ │ │ + @ instruction: 0x00660498 │ │ │ │ @ instruction: 0xffffebb0 │ │ │ │ - strheq r0, [r6], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r0, r6, r4, ror #8 │ │ │ │ + rsbeq r0, r6, r4, lsl #9 │ │ │ │ + rsbeq r0, r6, r4, lsr r4 │ │ │ │ andeq r0, r0, r6, ror #6 │ │ │ │ - rsbeq r0, r6, r8, asr #8 │ │ │ │ - rsbeq r0, r6, ip, lsr #8 │ │ │ │ - rsbeq r0, r6, r4, asr r4 │ │ │ │ + rsbeq r0, r6, r8, lsl r4 │ │ │ │ + strdeq r0, [r6], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r0, r6, r4, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #872] @ 396998 │ │ │ │ ldr r2, [pc, #872] @ 39699c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -342481,67 +342481,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r6, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #384] @ 3969bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 396670 │ │ │ │ ldr r0, [pc, #372] @ 3969c0 │ │ │ │ ldr r2, [pc, #372] @ 3969c4 │ │ │ │ ldr r1, [pc, #372] @ 3969c8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #60 @ 0x3c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r0, r4, #24 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r6 │ │ │ │ bl 399570 │ │ │ │ b 3966c4 │ │ │ │ ldr r0, [pc, #328] @ 3969cc │ │ │ │ ldr r2, [pc, #328] @ 3969d0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #320] @ 3969d4 │ │ │ │ str r0, [sp] │ │ │ │ add r0, r4, #1072 @ 0x430 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r6 │ │ │ │ bl 399570 │ │ │ │ b 3966c4 │ │ │ │ ldr r0, [pc, #280] @ 3969d8 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 396670 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 396908 │ │ │ │ lsr r1, r6, #1 │ │ │ │ ldr r0, [r4, #2156] @ 0x86c │ │ │ │ and r1, r1, #1 │ │ │ │ strb r6, [r4, #3] │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ tst r6, #1 │ │ │ │ bne 3966c4 │ │ │ │ mov r0, #7 │ │ │ │ bl 54574c │ │ │ │ b 3966c4 │ │ │ │ ldr r3, [pc, #204] @ 3969dc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -342561,48 +342561,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3969e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3968e0 │ │ │ │ ldr r0, [pc, #88] @ 3969e4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3968e0 │ │ │ │ addseq r4, r1, ip, ror #9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009144d8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - ldrsbeq r9, [r9], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq r9, r9, ip, lsr #15 │ │ │ │ addseq r4, r1, r8, asr #8 │ │ │ │ andeq r2, r0, r4, lsr r2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, r6, ip, lsr #4 │ │ │ │ - ldrsbeq r9, [r9], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r0, r6, r8, lsl r0 │ │ │ │ - rsbeq r0, r6, r0, lsr r0 │ │ │ │ - @ instruction: 0x0079969c │ │ │ │ - ldrdeq pc, [r5], #-252 @ 0xffffff04 @ │ │ │ │ - strdeq pc, [r5], #-244 @ 0xffffff0c @ │ │ │ │ - ldrdeq r0, [r6], #-16 @ │ │ │ │ + strdeq r0, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq r9, r9, r0, lsr #13 │ │ │ │ + rsbeq pc, r5, r8, ror #31 │ │ │ │ + rsbeq r0, r6, r0 │ │ │ │ + rsbseq r9, r9, ip, ror #12 │ │ │ │ + rsbeq pc, r5, ip, lsr #31 │ │ │ │ + rsbeq pc, r5, r4, asr #31 │ │ │ │ + rsbeq r0, r6, r0, lsr #3 │ │ │ │ andeq r3, r0, r0, lsl #24 │ │ │ │ - rsbeq r0, r6, r8, lsr r1 │ │ │ │ - rsbeq r0, r6, r0, asr r1 │ │ │ │ + rsbeq r0, r6, r8, lsl #2 │ │ │ │ + rsbeq r0, r6, r0, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #1576] @ 397028 │ │ │ │ ldr r2, [pc, #1576] @ 39702c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -342651,15 +342651,15 @@ │ │ │ │ bne 396d04 │ │ │ │ ldr r0, [pc, #1416] @ 397040 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ and r4, r4, #1 │ │ │ │ orrs r4, r4, r3 │ │ │ │ bne 396b28 │ │ │ │ ldr r2, [pc, #1380] @ 397044 │ │ │ │ ldr r3, [pc, #1352] @ 39702c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -342712,15 +342712,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r5, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #1172] @ 39705c │ │ │ │ ldr r3, [pc, #1120] @ 39702c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -342748,22 +342748,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1024] @ 397068 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 396a40 │ │ │ │ ldrb r3, [r5, #13] │ │ │ │ ldrb r4, [r5, #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq 396f0c │ │ │ │ ldrb r3, [r5, #15] │ │ │ │ ldr r2, [pc, #992] @ 39706c │ │ │ │ @@ -342797,22 +342797,22 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 396cb8 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r5, #2156] @ 0x86c │ │ │ │ mov r1, #1 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ orr r3, r3, #2 │ │ │ │ strb r3, [r5, #3] │ │ │ │ b 396b28 │ │ │ │ ldr r0, [r5, #2156] @ 0x86c │ │ │ │ mov r1, #0 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ bic r3, r3, #2 │ │ │ │ strb r3, [r5, #3] │ │ │ │ b 396b28 │ │ │ │ ldrb r3, [r5, #13] │ │ │ │ ldrb r4, [r5, #3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -342913,15 +342913,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r5, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #424] @ 397094 │ │ │ │ ldr r3, [pc, #316] @ 39702c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -342934,15 +342934,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r5, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #356] @ 3970a4 │ │ │ │ ldr r3, [pc, #232] @ 39702c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -342955,15 +342955,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r0, r5, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #288] @ 3970b4 │ │ │ │ ldr r3, [pc, #148] @ 39702c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -342977,15 +342977,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r0, r5, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #216] @ 3970c4 │ │ │ │ ldr r3, [pc, #60] @ 39702c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -342993,57 +342993,57 @@ │ │ │ │ moveq r1, #85 @ 0x55 │ │ │ │ beq 396be8 │ │ │ │ b 396d04 │ │ │ │ ldr r0, [pc, #176] @ 3970c8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 396a40 │ │ │ │ addseq r4, r1, ip, lsl r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrsheq r4, [r1], ip │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ addseq r4, r1, r8, lsl #1 │ │ │ │ - @ instruction: 0x00660094 │ │ │ │ + rsbeq r0, r6, r4, rrx │ │ │ │ addseq r4, r1, ip, lsr r0 │ │ │ │ addseq r3, r1, ip, ror #31 │ │ │ │ - rsbseq r9, r9, r0, lsl #6 │ │ │ │ - rsbseq r9, r9, r0, lsl #7 │ │ │ │ - rsbeq pc, r5, ip, asr #25 │ │ │ │ - rsbeq pc, r5, r0, ror #25 │ │ │ │ + ldrsbeq r9, [r9], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r9, r9, r0, asr r3 │ │ │ │ + @ instruction: 0x0065fc9c │ │ │ │ + strheq pc, [r5], #-192 @ 0xffffff40 @ │ │ │ │ addseq r3, r1, r4, asr pc │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x0065fe94 │ │ │ │ + rsbeq pc, r5, r4, ror #28 │ │ │ │ addseq r3, r1, r4, lsl #29 │ │ │ │ addseq r3, r1, r4, lsr lr │ │ │ │ @ instruction: 0x00913db4 │ │ │ │ addseq r3, r1, r4, ror #26 │ │ │ │ addseq r3, r1, r0, lsr #26 │ │ │ │ addseq r3, r1, ip, ror #25 │ │ │ │ addseq r3, r1, r4, lsl #25 │ │ │ │ - rsbseq r9, r9, ip, asr r0 │ │ │ │ - rsbeq pc, r5, r8, lsr #19 │ │ │ │ - strheq pc, [r5], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r9, r9, ip, lsr #32 │ │ │ │ + rsbeq pc, r5, r8, ror r9 @ │ │ │ │ + rsbeq pc, r5, ip, lsl #19 │ │ │ │ addseq r3, r1, r0, lsr ip │ │ │ │ - rsbseq r9, r9, r8 │ │ │ │ - rsbeq pc, r5, r4, asr r9 @ │ │ │ │ - rsbeq pc, r5, r8, ror #18 │ │ │ │ + ldrsbeq r8, [r9], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq pc, r5, r4, lsr #18 │ │ │ │ + rsbeq pc, r5, r8, lsr r9 @ │ │ │ │ @ instruction: 0x00913bdc │ │ │ │ - ldrheq r8, [r9], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq pc, r5, r0, lsl #18 │ │ │ │ - rsbeq pc, r5, r8, lsl r9 @ │ │ │ │ + rsbseq r8, r9, r4, lsl #31 │ │ │ │ + ldrdeq pc, [r5], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq pc, r5, r8, ror #17 │ │ │ │ addseq r3, r1, r8, lsl #23 │ │ │ │ - rsbseq r8, r9, ip, asr pc │ │ │ │ - rsbeq pc, r5, r8, lsr #17 │ │ │ │ - rsbeq pc, r5, r0, asr #17 │ │ │ │ + rsbseq r8, r9, ip, lsr #30 │ │ │ │ + rsbeq pc, r5, r8, ror r8 @ │ │ │ │ + @ instruction: 0x0065f890 │ │ │ │ addseq r3, r1, r0, lsr fp │ │ │ │ - rsbeq pc, r5, r0, lsl fp @ │ │ │ │ + rsbeq pc, r5, r0, ror #21 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [r0, #2164] @ 0x874 │ │ │ │ ldr lr, [r0, #2160] @ 0x870 │ │ │ │ and r3, r3, r1 │ │ │ │ and r2, r2, lr │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldrb ip, [sp, #4] │ │ │ │ @@ -343082,20 +343082,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 397194 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq r2, r3, ip, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #420] @ 397354 │ │ │ │ ldr r3, [pc, #420] @ 397358 │ │ │ │ @@ -343105,34 +343105,34 @@ │ │ │ │ ldr r5, [pc, #408] @ 39735c │ │ │ │ ldr r4, [pc, #408] @ 397360 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr r1, [pc, #384] @ 397364 │ │ │ │ add r5, pc, r5 │ │ │ │ add r4, pc, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [pc, #356] @ 397368 │ │ │ │ add r4, r4, #24 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [pc, #336] @ 39736c │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #320] @ 397370 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 3972c0 │ │ │ │ ldr r3, [r9, #104] @ 0x68 │ │ │ │ @@ -343185,43 +343185,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 397384 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 397240 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 397388 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 397240 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r1, ip, ror #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x0065f694 │ │ │ │ - rsbseq r8, r9, r4, lsr #28 │ │ │ │ - rsbeq pc, r5, r8, lsr #13 │ │ │ │ - rsbeq pc, r5, r8, asr r7 @ │ │ │ │ + rsbeq pc, r5, r4, ror #12 │ │ │ │ + ldrsheq r8, [r9], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq pc, r5, r8, ror r6 @ │ │ │ │ + rsbeq pc, r5, r8, lsr #14 │ │ │ │ addseq r3, r1, r4, lsl #18 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ umullseq r3, r1, r8, r8 │ │ │ │ andeq r5, r0, r8, asr r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r5, r8, ror #17 │ │ │ │ - strdeq pc, [r5], #-136 @ 0xffffff78 @ │ │ │ │ + strheq pc, [r5], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq pc, r5, r8, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #212] @ 397478 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -343229,65 +343229,65 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 39747c │ │ │ │ ldr r1, [pc, #196] @ 397480 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #176] @ 397484 │ │ │ │ ldr r1, [pc, #176] @ 397488 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #60 @ 0x3c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #144] @ 39748c │ │ │ │ ldr r1, [pc, #144] @ 397490 │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr ip, [pc, #112] @ 397494 │ │ │ │ ldr r2, [pc, #112] @ 397498 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ str ip, [r5, #72] @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 7500c0 │ │ │ │ + bl 750090 │ │ │ │ ldr r3, [pc, #76] @ 39749c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r8, r9, r4, ror #24 │ │ │ │ - strdeq r0, [r4], #-0 @ │ │ │ │ - rsbeq sp, sp, ip, lsl #12 │ │ │ │ - strdeq r0, [r4], #-0 @ │ │ │ │ - rsbeq r0, r4, r8, lsl #2 │ │ │ │ - rsbeq pc, r5, r4, ror r4 @ │ │ │ │ - rsbeq pc, r5, r8, lsl #9 │ │ │ │ + rsbseq r8, r9, r4, lsr ip │ │ │ │ + rsbeq r0, r4, r0, asr #1 │ │ │ │ + ldrdeq sp, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r0, r4, r0, asr #1 │ │ │ │ + ldrdeq r0, [r4], #-8 @ │ │ │ │ + rsbeq pc, r5, r4, asr #8 │ │ │ │ + rsbeq pc, r5, r8, asr r4 @ │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ addeq r2, r3, r4, ror #12 │ │ │ │ ldr r1, [pc, #8] @ 3974b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #208 @ 0xd0 │ │ │ │ b 2a5dc0 │ │ │ │ @@ -343391,16 +343391,16 @@ │ │ │ │ str r3, [r0, #1052] @ 0x41c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - ldrheq r8, [r9], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq r8, r9, r8, asr #20 │ │ │ │ + rsbseq r8, r9, r4, lsl #21 │ │ │ │ + rsbseq r8, r9, r8, lsl sl │ │ │ │ ldr r2, [r0, #1008] @ 0x3f0 │ │ │ │ mov r3, r0 │ │ │ │ sub r2, r2, #2 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ add r0, r0, r2 │ │ │ │ mvn ip, #5 │ │ │ │ str r2, [r3, #1008] @ 0x3f0 │ │ │ │ @@ -343419,15 +343419,15 @@ │ │ │ │ moveq r2, #0 │ │ │ │ strb r1, [r0, #752] @ 0x2f0 │ │ │ │ add ip, ip, #2 │ │ │ │ ldr r0, [r3, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ str r2, [r3, #1016] @ 0x3f8 │ │ │ │ str ip, [r3, #1020] @ 0x3fc │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #416] @ 39787c │ │ │ │ ldr r3, [pc, #416] @ 397880 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -343436,34 +343436,34 @@ │ │ │ │ ldr r5, [pc, #404] @ 397884 │ │ │ │ ldr r4, [pc, #404] @ 397888 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr r1, [pc, #380] @ 39788c │ │ │ │ add r5, pc, r5 │ │ │ │ add r4, pc, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [pc, #352] @ 397890 │ │ │ │ add r4, r4, #140 @ 0x8c │ │ │ │ mov r3, #79 @ 0x4f │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [pc, #332] @ 397894 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #316] @ 397898 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 3977e8 │ │ │ │ ldr r3, [r9, #104] @ 0x68 │ │ │ │ @@ -343515,43 +343515,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3978ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 39776c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3978b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 39776c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r1, r0, asr #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq pc, r5, r8, ror #2 │ │ │ │ - ldrsheq r8, [r9], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq pc, r5, ip, ror r1 @ │ │ │ │ - rsbeq pc, r5, r8, lsl r2 @ │ │ │ │ + rsbeq pc, r5, r8, lsr r1 @ │ │ │ │ + rsbseq r8, r9, r8, asr #17 │ │ │ │ + rsbeq pc, r5, ip, asr #2 │ │ │ │ + rsbeq pc, r5, r8, ror #3 │ │ │ │ @ instruction: 0x009133d8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r3, r1, r0, ror r3 │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq pc, [r5], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq pc, r5, r4, lsl #8 │ │ │ │ + rsbeq pc, r5, r8, asr #7 │ │ │ │ + ldrdeq pc, [r5], #-52 @ 0xffffffcc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 397960 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -343559,25 +343559,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 397964 │ │ │ │ ldr r1, [pc, #132] @ 397968 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #112] @ 39796c │ │ │ │ ldr r1, [pc, #112] @ 397970 │ │ │ │ add r4, r4, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #80] @ 397974 │ │ │ │ ldr r3, [pc, #80] @ 397978 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #60] @ 0x3c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ @@ -343587,19 +343587,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r8, r9, ip, lsr r7 │ │ │ │ - rsbeq pc, r3, r8, asr #23 │ │ │ │ - rsbeq sp, sp, r4, ror #1 │ │ │ │ - rsbeq pc, r3, r4, asr #23 │ │ │ │ - ldrdeq pc, [r3], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r8, r9, ip, lsl #14 │ │ │ │ + @ instruction: 0x0063fb98 │ │ │ │ + strheq sp, [sp], #-4 @ │ │ │ │ + @ instruction: 0x0063fb94 │ │ │ │ + rsbeq pc, r3, ip, lsr #23 │ │ │ │ andeq r0, r0, r8, lsl r3 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #212] @ 397a68 │ │ │ │ @@ -343609,65 +343609,65 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 397a6c │ │ │ │ ldr r1, [pc, #196] @ 397a70 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #176] @ 397a74 │ │ │ │ ldr r1, [pc, #176] @ 397a78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #60 @ 0x3c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #144] @ 397a7c │ │ │ │ ldr r1, [pc, #144] @ 397a80 │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr ip, [pc, #112] @ 397a84 │ │ │ │ ldr r2, [pc, #112] @ 397a88 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ str ip, [r5, #72] @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 7500c0 │ │ │ │ + bl 750090 │ │ │ │ ldr r3, [pc, #76] @ 397a8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #240 @ 0xf0 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r8, r9, r4, ror r6 │ │ │ │ - rsbeq pc, r3, r0, lsl #22 │ │ │ │ - rsbeq sp, sp, ip, lsl r0 │ │ │ │ - rsbeq pc, r3, r0, lsl #22 │ │ │ │ - rsbeq pc, r3, r8, lsl fp @ │ │ │ │ - rsbeq lr, r5, r4, lsl #29 │ │ │ │ - @ instruction: 0x0065ee98 │ │ │ │ + rsbseq r8, r9, r4, asr #12 │ │ │ │ + ldrdeq pc, [r3], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq ip, sp, ip, ror #31 │ │ │ │ + ldrdeq pc, [r3], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq pc, r3, r8, ror #21 │ │ │ │ + rsbeq lr, r5, r4, asr lr │ │ │ │ + rsbeq lr, r5, r8, ror #28 │ │ │ │ @ instruction: 0xfffffa84 │ │ │ │ @ instruction: 0xfffff76c │ │ │ │ addeq r2, r3, r4, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -343677,51 +343677,51 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r0, [r0, #1016] @ 0x3f8 │ │ │ │ adds r0, r0, #1 │ │ │ │ movne r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r8, r9, ip, asr r5 │ │ │ │ - strheq lr, [r5], #-220 @ 0xffffff24 @ │ │ │ │ - ldrdeq lr, [r5], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r8, r9, ip, lsr #10 │ │ │ │ + rsbeq lr, r5, ip, lsl #27 │ │ │ │ + rsbeq lr, r5, r4, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 397b50 │ │ │ │ ldr r2, [pc, #56] @ 397b54 │ │ │ │ ldr r1, [pc, #56] @ 397b58 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r0, #1028] @ 0x404 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 750144 │ │ │ │ - rsbseq r8, r9, ip, ror #9 │ │ │ │ - rsbeq lr, r5, ip, asr #26 │ │ │ │ - rsbeq lr, r5, r4, ror #26 │ │ │ │ + b 750114 │ │ │ │ + ldrheq r8, [r9], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq lr, r5, ip, lsl sp │ │ │ │ + rsbeq lr, r5, r4, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #196] @ 397c38 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #192] @ 397c3c │ │ │ │ @@ -343730,15 +343730,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ cmp r4, #2 │ │ │ │ streq r4, [r5, #1040] @ 0x410 │ │ │ │ ldr r3, [r0, #1016] @ 0x3f8 │ │ │ │ ldr r1, [r0, #1008] @ 0x3f0 │ │ │ │ cmn r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ beq 397bcc │ │ │ │ @@ -343769,32 +343769,32 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r8, r9, ip, lsl #9 │ │ │ │ - rsbeq lr, r5, r4, ror #25 │ │ │ │ - rsbeq lr, r5, r8, lsl #26 │ │ │ │ + rsbseq r8, r9, ip, asr r4 │ │ │ │ + strheq lr, [r5], #-196 @ 0xffffff3c @ │ │ │ │ + ldrdeq lr, [r5], #-200 @ 0xffffff38 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #108] @ 397cc8 │ │ │ │ ldr r2, [pc, #108] @ 397ccc │ │ │ │ ldr r1, [pc, #108] @ 397cd0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r4, #0 │ │ │ │ mvn r2, #0 │ │ │ │ mov r5, #0 │ │ │ │ add r3, r0, #1008 @ 0x3f0 │ │ │ │ str r2, [r0, #1024] @ 0x400 │ │ │ │ strd r4, [r3] │ │ │ │ add r0, r0, #1024 @ 0x400 │ │ │ │ @@ -343805,17 +343805,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r8, r9, r8, lsr #7 │ │ │ │ - rsbeq lr, r5, r8, lsl #24 │ │ │ │ - rsbeq lr, r5, r0, lsr #24 │ │ │ │ + rsbseq r8, r9, r8, ror r3 │ │ │ │ + ldrdeq lr, [r5], #-184 @ 0xffffff48 @ │ │ │ │ + strdeq lr, [r5], #-176 @ 0xffffff50 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ 397d54 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -343823,36 +343823,36 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #88] @ 397d58 │ │ │ │ ldr r1, [pc, #88] @ 397d5c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #68] @ 397d60 │ │ │ │ ldr r1, [pc, #68] @ 397d64 │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r1, r5, #1024 @ 0x400 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r1, #4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 324370 │ │ │ │ - rsbseq r8, r9, ip, lsl r3 │ │ │ │ - rsbeq lr, r5, r4, ror fp │ │ │ │ - rsbeq lr, r5, r8, lsl #23 │ │ │ │ - rsbeq pc, r3, r8, lsl #15 │ │ │ │ - rsbeq ip, sp, r8, lsr #25 │ │ │ │ + rsbseq r8, r9, ip, ror #5 │ │ │ │ + rsbeq lr, r5, r4, asr #22 │ │ │ │ + rsbeq lr, r5, r8, asr fp │ │ │ │ + rsbeq pc, r3, r8, asr r7 @ │ │ │ │ + rsbeq ip, sp, r8, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #588] @ 397fcc │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -343867,15 +343867,15 @@ │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r7, [pc, #532] @ 397fe0 │ │ │ │ ldr r3, [pc, #532] @ 397fe4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [r7, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -343921,22 +343921,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 397ff8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #2 │ │ │ │ str r1, [r6, #1040] @ 0x410 │ │ │ │ str r2, [r6, #1032] @ 0x408 │ │ │ │ @@ -343976,67 +343976,67 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 398000 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 397e08 │ │ │ │ ldr r0, [pc, #96] @ 398004 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 397e08 │ │ │ │ ldr r0, [pc, #80] @ 398008 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r5] │ │ │ │ b 397ebc │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r8, r9, r8, lsl #5 │ │ │ │ + rsbseq r8, r9, r8, asr r2 │ │ │ │ addseq r2, r1, r8, lsl #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq lr, r5, ip, asr #21 │ │ │ │ - rsbeq lr, r5, r4, ror #21 │ │ │ │ + @ instruction: 0x0065ea9c │ │ │ │ + strheq lr, [r5], #-164 @ 0xffffff5c @ │ │ │ │ addseq r2, r1, r0, asr sp │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r2, r1, ip, lsl #26 │ │ │ │ ldrdeq r5, [r0], -r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq lr, [r5], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq lr, r5, r4, lsr #27 │ │ │ │ andeq r4, r0, r0, ror #1 │ │ │ │ - rsbeq lr, r5, r0, lsr sp │ │ │ │ - rsbeq lr, r5, ip, asr #26 │ │ │ │ - strdeq lr, [r5], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq lr, r5, r0, lsl #26 │ │ │ │ + rsbeq lr, r5, ip, lsl sp │ │ │ │ + rsbeq lr, r5, r0, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #180] @ 3980d8 │ │ │ │ ldr r2, [pc, #180] @ 3980dc │ │ │ │ ldr r1, [pc, #180] @ 3980e0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [r0, #1016] @ 0x3f8 │ │ │ │ ldr r1, [r0, #1008] @ 0x3f0 │ │ │ │ cmn r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ beq 39806c │ │ │ │ sub r3, r3, r1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ @@ -344065,17 +344065,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r7, r9, r0, ror #31 │ │ │ │ - rsbeq lr, r5, r8, lsr r8 │ │ │ │ - rsbeq lr, r5, ip, asr r8 │ │ │ │ + ldrheq r7, [r9], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq lr, r5, r8, lsl #16 │ │ │ │ + rsbeq lr, r5, ip, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #660] @ 398390 │ │ │ │ ldr lr, [pc, #660] @ 398394 │ │ │ │ ldr ip, [pc, #660] @ 398398 │ │ │ │ @@ -344091,15 +344091,15 @@ │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r7, [pc, #600] @ 3983a4 │ │ │ │ ldr r3, [pc, #600] @ 3983a8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -344134,15 +344134,15 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ addne r3, r1, #1 │ │ │ │ moveq r3, #0 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ str r3, [r4, #1012] @ 0x3f4 │ │ │ │ str r2, [r4, #1020] @ 0x3fc │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r5, #1048] @ 0x418 │ │ │ │ ldr r2, [pc, #432] @ 3983b0 │ │ │ │ ldr r3, [pc, #404] @ 398398 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -344180,15 +344180,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3982f8 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ cmp r1, #0 │ │ │ │ ble 3981f8 │ │ │ │ ldr r1, [r4, #1012] @ 0x3f4 │ │ │ │ add r2, r2, #1 │ │ │ │ add r0, r4, r1 │ │ │ │ strb r3, [r0, #752] @ 0x2f0 │ │ │ │ str r2, [r4, #1020] @ 0x3fc │ │ │ │ @@ -344224,45 +344224,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3983c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 398164 │ │ │ │ ldr r0, [pc, #76] @ 3983cc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 398164 │ │ │ │ - rsbseq r7, r9, r8, lsl #30 │ │ │ │ + ldrsbeq r7, [r9], #-232 @ 0xffffff18 @ │ │ │ │ addseq r2, r1, r4, lsl sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq lr, r5, ip, asr #14 │ │ │ │ - rsbeq lr, r5, r4, ror #14 │ │ │ │ + rsbeq lr, r5, ip, lsl r7 │ │ │ │ + rsbeq lr, r5, r4, lsr r7 │ │ │ │ @ instruction: 0x009129d0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r7, r9, r0, ror lr │ │ │ │ + rsbseq r7, r9, r0, asr #28 │ │ │ │ addseq r2, r1, ip, lsl r9 │ │ │ │ addseq r2, r1, r4, lsr #17 │ │ │ │ addseq r2, r1, ip, asr #16 │ │ │ │ andeq r3, r0, ip, asr #20 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq lr, r5, r8, lsr #19 │ │ │ │ - rsbeq lr, r5, r0, asr #19 │ │ │ │ + rsbeq lr, r5, r8, ror r9 │ │ │ │ + @ instruction: 0x0065e990 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r3, [r0, #1032] @ 0x408 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #2984] @ 398f98 │ │ │ │ @@ -344398,15 +344398,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 398548 │ │ │ │ ldr r0, [pc, #2512] @ 398fd0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ cmp r5, #120 @ 0x78 │ │ │ │ beq 3988e8 │ │ │ │ cmp r5, #94 @ 0x5e │ │ │ │ beq 3987dc │ │ │ │ sub r3, r5, #148 @ 0x94 │ │ │ │ cmp r3, #1 │ │ │ │ bls 3989f4 │ │ │ │ @@ -344563,28 +344563,28 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1832] @ 398ffc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb fp, [r9, #4] │ │ │ │ ldr r7, [r4, #1052] @ 0x41c │ │ │ │ ldr sl, [r4, #1040] @ 0x410 │ │ │ │ b 3984c0 │ │ │ │ tst r3, #9 │ │ │ │ ldrb r3, [r9, #4] │ │ │ │ beq 398a04 │ │ │ │ @@ -344823,15 +344823,15 @@ │ │ │ │ stmib sp, {r7, sl} │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb fp, [r9, #4] │ │ │ │ ldr r7, [r4, #1052] @ 0x41c │ │ │ │ ldr sl, [r4, #1040] @ 0x410 │ │ │ │ b 3984c0 │ │ │ │ mov r1, #240 @ 0xf0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3980e4 │ │ │ │ @@ -345013,59 +345013,59 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #432 @ 0x1b0 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq r2, r1, r8, lsr #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r2, r1, r8, lsl r7 │ │ │ │ @ instruction: 0x009126fc │ │ │ │ - rsbseq r7, r9, r4, ror fp │ │ │ │ + rsbseq r7, r9, r4, asr #22 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r5, r0, r4, lsr #32 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ @ instruction: 0x009125f4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ @ instruction: 0x009125b4 │ │ │ │ - rsbeq lr, r5, ip, lsr #17 │ │ │ │ + rsbeq lr, r5, ip, ror r8 │ │ │ │ andeq r5, r0, ip, lsl #1 │ │ │ │ addseq r2, r1, r0, asr #10 │ │ │ │ - rsbeq lr, r5, r8, lsr r8 │ │ │ │ + rsbeq lr, r5, r8, lsl #16 │ │ │ │ andeq r4, r0, r8, asr r6 │ │ │ │ andeq r1, r0, r0, asr r9 │ │ │ │ addseq r2, r1, r8, lsr #9 │ │ │ │ addseq r2, r1, r8, lsr r4 │ │ │ │ andeq r1, r0, ip, asr r5 │ │ │ │ @ instruction: 0x009123d4 │ │ │ │ addseq r2, r1, r4, ror #6 │ │ │ │ addseq r2, r1, r0, lsl #6 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq lr, r5, r8, lsr #9 │ │ │ │ + rsbeq lr, r5, r8, ror r4 │ │ │ │ addseq r2, r1, r8, ror #3 │ │ │ │ umullseq r2, r1, r0, r1 │ │ │ │ addseq r2, r1, r0, asr r1 │ │ │ │ - rsbeq lr, r5, r8, asr #8 │ │ │ │ + rsbeq lr, r5, r8, lsl r4 │ │ │ │ ldrheq r2, [r1], r4 │ │ │ │ addseq r2, r1, r8, asr #32 │ │ │ │ @ instruction: 0x00911fd4 │ │ │ │ umullseq r1, r1, r4, pc @ │ │ │ │ addseq r1, r1, ip, asr #30 │ │ │ │ addseq r1, r1, r4, lsl #30 │ │ │ │ @ instruction: 0x00911eb0 │ │ │ │ - rsbeq lr, r5, r0, asr #2 │ │ │ │ + rsbeq lr, r5, r0, lsl r1 │ │ │ │ addseq r1, r1, ip, lsl lr │ │ │ │ addseq r1, r1, r4, asr #27 │ │ │ │ addseq r1, r1, r8, ror #26 │ │ │ │ addseq r1, r1, r8, ror #25 │ │ │ │ addseq r1, r1, ip, lsr #25 │ │ │ │ addseq r1, r1, r4, ror #24 │ │ │ │ addseq r1, r1, r8, lsr #24 │ │ │ │ addseq r1, r1, ip, asr #23 │ │ │ │ - rsbseq r7, r9, r8, lsl #1 │ │ │ │ - rsbeq sp, r5, r0, ror #27 │ │ │ │ - rsbeq pc, r4, ip, lsl #26 │ │ │ │ + rsbseq r7, r9, r8, asr r0 │ │ │ │ + strheq sp, [r5], #-208 @ 0xffffff30 @ │ │ │ │ + ldrdeq pc, [r4], #-204 @ 0xffffff34 @ │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #872] @ 3993e0 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -345081,15 +345081,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r4, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldrb r3, [r4, #1036] @ 0x40c │ │ │ │ ldr r8, [pc, #812] @ 3993f4 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #3 │ │ │ │ movne r3, #4 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r0, #1020] @ 0x3fc │ │ │ │ @@ -345180,15 +345180,15 @@ │ │ │ │ addne r2, r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ strb r5, [r1, #752] @ 0x2f0 │ │ │ │ str r3, [r0, #1020] @ 0x3fc │ │ │ │ str r2, [r0, #1012] @ 0x3f4 │ │ │ │ ldr r0, [r0, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ ldr r3, [pc, #428] @ 3993fc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 399334 │ │ │ │ ldr r2, [r4, #1040] @ 0x410 │ │ │ │ ldr r3, [r4, #1044] @ 0x414 │ │ │ │ @@ -345262,48 +345262,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r9, [sp, #12] │ │ │ │ stm sp, {r4, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 39940c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 39925c │ │ │ │ ldr r0, [pc, #80] @ 399410 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 39925c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x00796f90 │ │ │ │ + rsbseq r6, r9, r0, ror #30 │ │ │ │ umullseq r1, r1, r0, sl @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq sp, [r5], #-120 @ 0xffffff88 @ │ │ │ │ - strdeq sp, [r5], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq sp, r5, r8, lsr #15 │ │ │ │ + rsbeq sp, r5, r0, asr #15 │ │ │ │ addseq r1, r1, ip, asr #20 │ │ │ │ addseq r1, r1, ip, lsr #20 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, ip, lsr lr │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sp, r5, ip, lsr #21 │ │ │ │ - ldrdeq sp, [r5], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq sp, r5, ip, ror sl │ │ │ │ + rsbeq sp, r5, r8, lsr #21 │ │ │ │ ldrb r3, [r0, #1032] @ 0x408 │ │ │ │ tst r3, #32 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -345409,15 +345409,15 @@ │ │ │ │ moveq ip, #0 │ │ │ │ strb r1, [lr, #752] @ 0x2f0 │ │ │ │ str ip, [r3, #1012] @ 0x3f4 │ │ │ │ str r2, [r3, #1020] @ 0x3fc │ │ │ │ ldr r0, [r3, #1028] @ 0x404 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ mov r1, #1 │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ │ │ │ │ 003995c4 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #1020] @ 0x3fc │ │ │ │ rsb ip, r0, #16 │ │ │ │ cmp ip, #1 │ │ │ │ mov ip, #0 │ │ │ │ @@ -345438,15 +345438,15 @@ │ │ │ │ strb r2, [r1, #752] @ 0x2f0 │ │ │ │ add r2, r0, #2 │ │ │ │ str ip, [r3, #1012] @ 0x3f4 │ │ │ │ str r2, [r3, #1020] @ 0x3fc │ │ │ │ ldr r0, [r3, #1028] @ 0x404 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ mov r1, #1 │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ │ │ │ │ 00399630 : │ │ │ │ push {r4, lr} │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, #1020] @ 0x3fc │ │ │ │ rsb lr, r0, #16 │ │ │ │ cmp lr, #2 │ │ │ │ @@ -345474,15 +345474,15 @@ │ │ │ │ strb r3, [r2, #752] @ 0x2f0 │ │ │ │ add r3, r0, #3 │ │ │ │ str lr, [ip, #1012] @ 0x3f4 │ │ │ │ str r3, [ip, #1020] @ 0x3fc │ │ │ │ ldr r0, [ip, #1028] @ 0x404 │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #1 │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ │ │ │ │ 003996b8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, #1020] @ 0x3fc │ │ │ │ ldr r4, [sp, #12] │ │ │ │ rsb lr, r0, #16 │ │ │ │ @@ -345508,15 +345508,15 @@ │ │ │ │ strb r4, [ip, #752] @ 0x2f0 │ │ │ │ add r3, r0, #4 │ │ │ │ str lr, [ip, #1012] @ 0x3f4 │ │ │ │ str r3, [ip, #1020] @ 0x3fc │ │ │ │ ldr r0, [ip, #1028] @ 0x404 │ │ │ │ pop {r4, r5, lr} │ │ │ │ mov r1, #1 │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ mov lr, #2 │ │ │ │ strb r3, [ip, #752] @ 0x2f0 │ │ │ │ strb r4, [ip, #753] @ 0x2f1 │ │ │ │ b 39971c │ │ │ │ mov lr, #3 │ │ │ │ strb r2, [ip, #752] @ 0x2f0 │ │ │ │ strb r3, [ip, #753] @ 0x2f1 │ │ │ │ @@ -345584,21 +345584,21 @@ │ │ │ │ sub r2, r2, #1 │ │ │ │ mvneq r3, #0 │ │ │ │ streq r3, [r4, #1016] @ 0x3f8 │ │ │ │ str r1, [r4, #1008] @ 0x3f0 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r4, #1020] @ 0x3fc │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ ldr r3, [r4, #1020] @ 0x3fc │ │ │ │ cmp r3, #0 │ │ │ │ beq 3997e4 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ b 3997e4 │ │ │ │ ldr r3, [pc, #160] @ 399924 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3997c4 │ │ │ │ ldr r3, [pc, #144] @ 399928 │ │ │ │ @@ -345614,39 +345614,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 399930 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3997c4 │ │ │ │ ldr r0, [pc, #52] @ 399934 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3997c4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ umullseq r1, r1, r0, r3 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r1, r1, r0, ror r3 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r1, r1, r0, lsr r3 │ │ │ │ andeq r2, r0, ip, lsl #28 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sp, r5, r0, ror #11 │ │ │ │ - rsbeq sp, r5, ip, ror #11 │ │ │ │ + strheq sp, [r5], #-80 @ 0xffffffb0 @ │ │ │ │ + strheq sp, [r5], #-92 @ 0xffffffa4 @ │ │ │ │ │ │ │ │ 00399938 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #2052] @ 39a154 │ │ │ │ @@ -345664,15 +345664,15 @@ │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r7, [pc, #1992] @ 39a168 │ │ │ │ ldr r3, [pc, #1992] @ 39a16c │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -345729,15 +345729,15 @@ │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ addne r3, r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ add r2, r2, #1 │ │ │ │ mov r1, #1 │ │ │ │ str r3, [r4, #1016] @ 0x3f8 │ │ │ │ str r2, [r4, #1020] @ 0x3fc │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ mvn r3, #0 │ │ │ │ ldr r2, [pc, #1744] @ 39a178 │ │ │ │ str r3, [r4, #1024] @ 0x400 │ │ │ │ ldr r3, [pc, #1708] @ 39a15c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -345803,23 +345803,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1452] @ 39a18c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3999b8 │ │ │ │ ldr r3, [r4, #1008] @ 0x3f0 │ │ │ │ mvn r1, #1 │ │ │ │ b 399a60 │ │ │ │ ldr r3, [r4, #1008] @ 0x3f0 │ │ │ │ mvn r1, #5 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -345844,15 +345844,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 399cc4 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ ldr r3, [r4, #1008] @ 0x3f0 │ │ │ │ mvn r1, #1 │ │ │ │ sub r3, r3, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ add r2, r4, r3 │ │ │ │ str r3, [r4, #1008] @ 0x3f0 │ │ │ │ strb r1, [r2, #752] @ 0x2f0 │ │ │ │ @@ -345891,23 +345891,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1116] @ 39a19c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 399af4 │ │ │ │ mov r0, r6 │ │ │ │ bl 397d68 │ │ │ │ ldr r2, [pc, #1096] @ 39a1a0 │ │ │ │ ldr r3, [pc, #1024] @ 39a15c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -346141,63 +346141,63 @@ │ │ │ │ mov r3, #0 │ │ │ │ beq 399c54 │ │ │ │ b 399cc4 │ │ │ │ ldr r0, [pc, #196] @ 39a1c4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3999b8 │ │ │ │ mvn r2, #84 @ 0x54 │ │ │ │ mov r3, #2 │ │ │ │ strb r2, [r4, #752] @ 0x2f0 │ │ │ │ strb r0, [r4, #753] @ 0x2f1 │ │ │ │ b 399ec4 │ │ │ │ ldr r0, [pc, #156] @ 39a1c8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 399af4 │ │ │ │ cmp r3, #253 @ 0xfd │ │ │ │ add r2, r4, r2 │ │ │ │ addne r3, r3, #3 │ │ │ │ moveq r3, #0 │ │ │ │ strb r0, [r2, #752] @ 0x2f0 │ │ │ │ b 399ec4 │ │ │ │ - ldrheq r6, [r9], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r6, r9, r4, lsl #13 │ │ │ │ addseq r1, r1, r0, asr #3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq ip, [r5], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq ip, r5, r0, lsl pc │ │ │ │ + rsbeq ip, r5, r8, asr #29 │ │ │ │ + rsbeq ip, r5, r0, ror #29 │ │ │ │ addseq r1, r1, ip, ror r1 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r6, r9, r8, lsr #11 │ │ │ │ - rsbseq r6, r9, r8, lsl #11 │ │ │ │ + rsbseq r6, r9, r8, ror r5 │ │ │ │ + rsbseq r6, r9, r8, asr r5 │ │ │ │ addseq r1, r1, r0, ror r0 │ │ │ │ - ldrheq r6, [r9], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r6, r9, r8, lsl #9 │ │ │ │ andeq r3, r0, r0, asr #17 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sp, r5, r4, lsr #6 │ │ │ │ + strdeq sp, [r5], #-36 @ 0xffffffdc @ │ │ │ │ addseq r0, r1, r4, ror #29 │ │ │ │ addseq r0, r1, r4, ror lr │ │ │ │ andeq r4, r0, r0, ror #1 │ │ │ │ - rsbeq ip, r5, r4, lsl #31 │ │ │ │ + rsbeq ip, r5, r4, asr pc │ │ │ │ addseq r0, r1, r4, asr #27 │ │ │ │ addseq r0, r1, r4, asr #26 │ │ │ │ @ instruction: 0x00910cdc │ │ │ │ addseq r0, r1, ip, asr #24 │ │ │ │ addseq r0, r1, r4, ror #23 │ │ │ │ addseq r0, r1, r4, lsl #23 │ │ │ │ addseq r0, r1, r4, lsl fp │ │ │ │ addseq r0, r1, r4, lsr #21 │ │ │ │ addseq r0, r1, r4, asr #20 │ │ │ │ - rsbeq ip, r5, ip, lsr #28 │ │ │ │ - rsbeq ip, r5, r0, asr #23 │ │ │ │ + strdeq ip, [r5], #-220 @ 0xffffff24 @ │ │ │ │ + @ instruction: 0x0065cb90 │ │ │ │ │ │ │ │ 0039a1cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #280] @ 39a2fc │ │ │ │ @@ -346252,40 +346252,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 39a31c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 39a220 │ │ │ │ ldr r0, [pc, #56] @ 39a320 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 39a220 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r0, r1, r8, lsr r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r0, r1, r8, lsl r9 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009108f4 │ │ │ │ @ instruction: 0x000022bc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq ip, r5, r8, ror ip │ │ │ │ - @ instruction: 0x0065cc9c │ │ │ │ + rsbeq ip, r5, r8, asr #24 │ │ │ │ + rsbeq ip, r5, ip, ror #24 │ │ │ │ │ │ │ │ 0039a324 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #308] @ 39a470 │ │ │ │ @@ -346313,15 +346313,15 @@ │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [r4, #1040] @ 0x410 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #216] @ 39a48c │ │ │ │ ldr r3, [pc, #188] @ 39a474 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -346348,42 +346348,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 39a49c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 39a374 │ │ │ │ ldr r0, [pc, #64] @ 39a4a0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 39a374 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r0, r1, r0, ror #15 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r0, r1, r0, asr #15 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r5, r9, r4, lsl #25 │ │ │ │ - rsbeq sp, r3, r8, lsl r1 │ │ │ │ - rsbeq sl, sp, r0, lsr r6 │ │ │ │ + rsbseq r5, r9, r4, asr ip │ │ │ │ + rsbeq sp, r3, r8, ror #1 │ │ │ │ + rsbeq sl, sp, r0, lsl #12 │ │ │ │ addseq r0, r1, r8, ror #14 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq ip, r5, r4, ror #22 │ │ │ │ - rsbeq ip, r5, r8, ror fp │ │ │ │ + rsbeq ip, r5, r4, lsr fp │ │ │ │ + rsbeq ip, r5, r8, asr #22 │ │ │ │ │ │ │ │ 0039a4a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #2368] @ 39adfc │ │ │ │ @@ -346401,15 +346401,15 @@ │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r7, [pc, #2308] @ 39ae10 │ │ │ │ ldr r3, [pc, #2308] @ 39ae14 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -346467,15 +346467,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 39a7e8 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ strb r6, [r5, #1033] @ 0x409 │ │ │ │ ldr r3, [r4, #1020] @ 0x3fc │ │ │ │ rsb r2, r3, #16 │ │ │ │ cmp r2, #0 │ │ │ │ ble 39a654 │ │ │ │ ldr r2, [r4, #1012] @ 0x3f4 │ │ │ │ mvn r0, #5 │ │ │ │ @@ -346485,15 +346485,15 @@ │ │ │ │ addne r2, r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ strb r0, [r1, #752] @ 0x2f0 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ str r2, [r4, #1012] @ 0x3f4 │ │ │ │ str r3, [r4, #1020] @ 0x3fc │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r4, #1024] @ 0x400 │ │ │ │ ldr r2, [pc, #1980] @ 39ae20 │ │ │ │ ldr r3, [pc, #1948] @ 39ae04 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -346541,22 +346541,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1768] @ 39ae34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 39a524 │ │ │ │ cmp r6, #80 @ 0x50 │ │ │ │ moveq r3, #3 │ │ │ │ strbeq r3, [r5, #1036] @ 0x40c │ │ │ │ b 39a6cc │ │ │ │ cmp r6, #100 @ 0x64 │ │ │ │ moveq r3, #2 │ │ │ │ @@ -346773,15 +346773,15 @@ │ │ │ │ addne r2, r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ strb r0, [r1, #752] @ 0x2f0 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ str r2, [r4, #1012] @ 0x3f4 │ │ │ │ str r3, [r4, #1020] @ 0x3fc │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ ldr r2, [pc, #888] @ 39ae54 │ │ │ │ ldr r3, [pc, #804] @ 39ae04 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -346963,66 +346963,66 @@ │ │ │ │ mov r3, #0 │ │ │ │ beq 39a5f8 │ │ │ │ b 39a7e8 │ │ │ │ ldr r0, [pc, #176] @ 39ae70 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 39a524 │ │ │ │ mov r2, #3 │ │ │ │ strb ip, [r4, #752] @ 0x2f0 │ │ │ │ strb lr, [r4, #753] @ 0x2f1 │ │ │ │ strb r0, [r4, #754] @ 0x2f2 │ │ │ │ b 39ac54 │ │ │ │ cmp r2, #252 @ 0xfc │ │ │ │ add r1, r4, r1 │ │ │ │ addne r2, r2, #4 │ │ │ │ moveq r2, #0 │ │ │ │ strb r0, [r1, #752] @ 0x2f0 │ │ │ │ b 39ac54 │ │ │ │ - rsbseq r5, r9, r8, asr #22 │ │ │ │ + rsbseq r5, r9, r8, lsl fp │ │ │ │ addseq r0, r1, r4, asr r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq ip, r5, ip, lsl #7 │ │ │ │ - rsbeq ip, r5, r4, lsr #7 │ │ │ │ + rsbeq ip, r5, ip, asr r3 │ │ │ │ + rsbeq ip, r5, r4, ror r3 │ │ │ │ addseq r0, r1, r0, lsl r6 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0xffffaafa │ │ │ │ addseq r0, r1, r0, asr r5 │ │ │ │ @ instruction: 0x009104b8 │ │ │ │ - rsbseq r5, r9, lr, lsr #18 │ │ │ │ + ldrsheq r5, [r9], #-142 @ 0xffffff72 @ │ │ │ │ andeq r2, r0, r0, lsl r1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq ip, r5, ip, lsr #17 │ │ │ │ + rsbeq ip, r5, ip, ror r8 │ │ │ │ addseq r0, r1, r0, asr r3 │ │ │ │ @ instruction: 0x009102dc │ │ │ │ addseq r0, r1, r0, ror r2 │ │ │ │ addseq r0, r1, r4, lsl #4 │ │ │ │ addseq r0, r1, r4, lsl #3 │ │ │ │ addseq r0, r1, r8, lsl r1 │ │ │ │ ldrheq r0, [r1], r0 @ │ │ │ │ addseq r0, r1, r0, asr #32 │ │ │ │ addseq pc, r0, r8, asr #31 │ │ │ │ addseq pc, r0, ip, asr pc @ │ │ │ │ @ instruction: 0x0090feb4 │ │ │ │ addseq pc, r0, r8, asr #28 │ │ │ │ addseq pc, r0, ip, ror #27 │ │ │ │ addseq pc, r0, r4, lsl #27 │ │ │ │ - rsbeq ip, r5, r8, asr r2 │ │ │ │ + rsbeq ip, r5, r8, lsr #4 │ │ │ │ bx lr │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 39ae98 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq lr, r2, r4, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #240] @ 39afa4 │ │ │ │ ldr r2, [pc, #240] @ 39afa8 │ │ │ │ @@ -347030,35 +347030,35 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #208] @ 39afb0 │ │ │ │ ldr r1, [pc, #208] @ 39afb4 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, #188] @ 39afb8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [pc, #172] @ 39afbc │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #164] @ 39afc0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r3, [pc, #148] @ 39afc4 │ │ │ │ ldr lr, [pc, #148] @ 39afc8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ ldr ip, [pc, #136] @ 39afcc │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ @@ -347082,19 +347082,19 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r5, r9, r8, lsr #6 │ │ │ │ - rsbeq ip, r3, r4, ror #11 │ │ │ │ - rsbeq r9, sp, r4, lsl #22 │ │ │ │ - rsbeq fp, r4, r4, ror r9 │ │ │ │ - @ instruction: 0x0064b990 │ │ │ │ + ldrsheq r5, [r9], #-40 @ 0xffffffd8 @ │ │ │ │ + strheq ip, [r3], #-84 @ 0xffffffac @ │ │ │ │ + ldrdeq r9, [sp], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq fp, r4, r4, asr #18 │ │ │ │ + rsbeq fp, r4, r0, ror #18 │ │ │ │ andeq r0, r0, r4, lsr ip │ │ │ │ addeq r0, pc, r8, lsl sp @ │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ addeq lr, r2, r4, lsl #27 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @@ -347112,42 +347112,42 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldrb r2, [r4] │ │ │ │ strb r2, [r0, #304] @ 0x130 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ mov r0, r5 │ │ │ │ strb r2, [r3, #305] @ 0x131 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 6e6594 │ │ │ │ - rsbseq r5, r9, r8, ror #3 │ │ │ │ - rsbeq ip, r5, r4, asr #3 │ │ │ │ - rsbeq ip, r5, r4, ror #3 │ │ │ │ + b 6e6564 │ │ │ │ + ldrheq r5, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ + @ instruction: 0x0065c194 │ │ │ │ + strheq ip, [r5], #-20 @ 0xffffffec @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 39b114 │ │ │ │ ldr r2, [pc, #172] @ 39b118 │ │ │ │ ldr r1, [pc, #172] @ 39b11c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #312] @ 0x138 │ │ │ │ cmp r0, #0 │ │ │ │ beq 39b104 │ │ │ │ ldr r4, [r0, #136] @ 0x88 │ │ │ │ ldr r3, [r0, #140] @ 0x8c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -347174,17 +347174,17 @@ │ │ │ │ str r2, [r4, #140] @ 0x8c │ │ │ │ str r2, [r4, #136] @ 0x88 │ │ │ │ bl 248b1c │ │ │ │ ldr r0, [r6, #332] @ 0x14c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 248b1c │ │ │ │ - rsbseq r5, r9, r8, ror r1 │ │ │ │ - rsbeq ip, r5, r8, asr r1 │ │ │ │ - rsbeq ip, r5, r8, ror r1 │ │ │ │ + rsbseq r5, r9, r8, asr #2 │ │ │ │ + rsbeq ip, r5, r8, lsr #2 │ │ │ │ + rsbeq ip, r5, r8, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 39b1c8 │ │ │ │ ldr r2, [pc, #144] @ 39b1cc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -347192,15 +347192,15 @@ │ │ │ │ ldr r1, [pc, #136] @ 39b1d0 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [r0, #312] @ 0x138 │ │ │ │ ldrb r2, [r0, #304] @ 0x130 │ │ │ │ cmp r1, #0 │ │ │ │ ldrb ip, [r0, #305] @ 0x131 │ │ │ │ bne 39b184 │ │ │ │ b 39b1b0 │ │ │ │ ldr r1, [r1, #136] @ 0x88 │ │ │ │ @@ -347219,44 +347219,44 @@ │ │ │ │ b 249644 │ │ │ │ ldr r2, [r0, #308] @ 0x134 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 24a694 │ │ │ │ - rsbseq r5, r9, ip, lsr #1 │ │ │ │ - rsbeq ip, r5, r4, lsl #1 │ │ │ │ - rsbeq ip, r5, r4, lsr #1 │ │ │ │ + rsbseq r5, r9, ip, ror r0 │ │ │ │ + rsbeq ip, r5, r4, asr r0 │ │ │ │ + rsbeq ip, r5, r4, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #160] @ 39b28c │ │ │ │ ldr r6, [pc, #160] @ 39b290 │ │ │ │ ldr r5, [pc, #160] @ 39b294 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldrb r2, [r0, #344] @ 0x158 │ │ │ │ cmp r2, #0 │ │ │ │ beq 39b26c │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r0, #344] @ 0x158 │ │ │ │ ldr r3, [r8, #208] @ 0xd0 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -347268,44 +347268,44 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrsheq r4, [r9], #-240 @ 0xffffff10 @ │ │ │ │ - ldrdeq fp, [r5], #-244 @ 0xffffff0c @ │ │ │ │ - strdeq fp, [r5], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r4, r9, r0, asr #31 │ │ │ │ + rsbeq fp, r5, r4, lsr #31 │ │ │ │ + rsbeq fp, r5, r0, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 39b348 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr r2, [pc, #136] @ 39b34c │ │ │ │ ldr r1, [pc, #136] @ 39b350 │ │ │ │ add ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #112] @ 39b354 │ │ │ │ ldr r1, [pc, #112] @ 39b358 │ │ │ │ add r4, r4, #76 @ 0x4c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldrb r3, [r0, #100] @ 0x64 │ │ │ │ lsr r3, r3, #2 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r5, #344] @ 0x158 │ │ │ │ ldr r3, [r6, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 39b328 │ │ │ │ @@ -347315,47 +347315,47 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r4, r9, r0, lsr pc │ │ │ │ - rsbeq fp, r5, r8, lsl #30 │ │ │ │ - rsbeq fp, r5, r8, lsr #30 │ │ │ │ - rsbeq fp, r4, r4, ror r5 │ │ │ │ - @ instruction: 0x0064b590 │ │ │ │ + rsbseq r4, r9, r0, lsl #30 │ │ │ │ + ldrdeq fp, [r5], #-232 @ 0xffffff18 @ │ │ │ │ + strdeq fp, [r5], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq fp, r4, r4, asr #10 │ │ │ │ + rsbeq fp, r4, r0, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #172] @ 39b420 │ │ │ │ ldr r6, [pc, #172] @ 39b424 │ │ │ │ ldr r5, [pc, #172] @ 39b428 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r4, #52 @ 0x34 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ tst r7, #4 │ │ │ │ beq 39b400 │ │ │ │ ldrb r2, [r0, #344] @ 0x158 │ │ │ │ cmp r2, #0 │ │ │ │ bne 39b400 │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r0, #344] @ 0x158 │ │ │ │ @@ -347369,73 +347369,73 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq r4, r9, r8, ror #28 │ │ │ │ - rsbeq fp, r5, r8, asr #28 │ │ │ │ - rsbeq fp, r5, r4, ror #28 │ │ │ │ + rsbseq r4, r9, r8, lsr lr │ │ │ │ + rsbeq fp, r5, r8, lsl lr │ │ │ │ + rsbeq fp, r5, r4, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #180] @ 39b4f8 │ │ │ │ ldr r9, [pc, #180] @ 39b4fc │ │ │ │ ldr r6, [pc, #180] @ 39b500 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #132] @ 39b504 │ │ │ │ ldr r1, [pc, #132] @ 39b508 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [r8, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 39b4d8 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ - bl 6e5e20 │ │ │ │ + bl 6e5df0 │ │ │ │ ldr r0, [r4, #324] @ 0x144 │ │ │ │ - bl 6e5e20 │ │ │ │ + bl 6e5df0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 6e69a4 │ │ │ │ - @ instruction: 0x00794d98 │ │ │ │ - rsbeq fp, r5, ip, ror sp │ │ │ │ - @ instruction: 0x0065bd98 │ │ │ │ - rsbeq fp, r4, r0, ror #7 │ │ │ │ - strdeq fp, [r4], #-60 @ 0xffffffc4 @ │ │ │ │ + b 6e6974 │ │ │ │ + rsbseq r4, r9, r8, ror #26 │ │ │ │ + rsbeq fp, r5, ip, asr #26 │ │ │ │ + rsbeq fp, r5, r8, ror #26 │ │ │ │ + strheq fp, [r4], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq fp, r4, ip, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #372] @ 39b698 │ │ │ │ ldr r3, [pc, #372] @ 39b69c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -347447,56 +347447,56 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov fp, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, #0 │ │ │ │ add r5, sp, #12 │ │ │ │ mov sl, #8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ str r8, [sp, #12] │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r0 │ │ │ │ b 39b5f4 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9ba87c │ │ │ │ + bl 9ba84c │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r9, #212] @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 39b5dc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r7, #324] @ 0x144 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 6e4b94 │ │ │ │ + bl 6e4b64 │ │ │ │ mov r0, r4 │ │ │ │ bl 248b1c │ │ │ │ ldr r0, [r7, #324] @ 0x144 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ - bl 6e9de0 │ │ │ │ + bl 6e9db0 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 39b644 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ str r8, [r5] │ │ │ │ str r8, [r5, #4] │ │ │ │ @@ -347508,15 +347508,15 @@ │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 249644 │ │ │ │ mov r6, #8 │ │ │ │ b 39b5c4 │ │ │ │ ldr r1, [r7, #324] @ 0x144 │ │ │ │ mov r0, fp │ │ │ │ - bl 6e6260 │ │ │ │ + bl 6e6230 │ │ │ │ ldr r2, [pc, #84] @ 39b6ac │ │ │ │ ldr r3, [pc, #64] @ 39b69c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -347529,17 +347529,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0090f5f8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r4, r9, r8, lsr #25 │ │ │ │ - rsbeq fp, r5, ip, ror ip │ │ │ │ - strheq fp, [r5], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq r4, r9, r8, ror ip │ │ │ │ + rsbeq fp, r5, ip, asr #24 │ │ │ │ + rsbeq fp, r5, r4, lsl #25 │ │ │ │ addseq pc, r0, r4, asr #9 │ │ │ │ │ │ │ │ 0039b6b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -347586,26 +347586,26 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r3, [r4, #336] @ 0x150 │ │ │ │ add r7, r7, #12 │ │ │ │ cmp r3, r5 │ │ │ │ bls 39b870 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ - bl 6e9de0 │ │ │ │ + bl 6e9db0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 39b754 │ │ │ │ subs r5, r5, #1 │ │ │ │ bmi 39b7b4 │ │ │ │ ldr r3, [r4, #332] @ 0x14c │ │ │ │ add r2, r5, r5, lsl #1 │ │ │ │ add r3, r3, r2, lsl #2 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r2, #0 │ │ │ │ - bl 6e3e34 │ │ │ │ + bl 6e3e04 │ │ │ │ subs r5, r5, #1 │ │ │ │ bcs 39b790 │ │ │ │ ldr r3, [pc, #512] @ 39b9bc │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r4, #336] @ 0x150 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -347633,17 +347633,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [r4, #320] @ 0x140 │ │ │ │ - bl 6e6260 │ │ │ │ + bl 6e6230 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #336] @ 0x150 │ │ │ │ b 39b7d0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #340] @ 0x154 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ lsl r1, r3, #2 │ │ │ │ @@ -347655,19 +347655,19 @@ │ │ │ │ beq 39b810 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, r6 │ │ │ │ mov r8, #8 │ │ │ │ b 39b8c0 │ │ │ │ mov r2, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9ba7a8 │ │ │ │ + bl 9ba778 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6e4b94 │ │ │ │ + bl 6e4b64 │ │ │ │ mov r0, r5 │ │ │ │ bl 248b1c │ │ │ │ ldr r3, [r4, #336] @ 0x150 │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ add r6, r6, #12 │ │ │ │ bls 39b810 │ │ │ │ @@ -347704,51 +347704,51 @@ │ │ │ │ beq 39b974 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 39b9dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 39b7d0 │ │ │ │ ldr r2, [pc, #100] @ 39b9e0 │ │ │ │ ldr r3, [pc, #52] @ 39b9b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 39b9ac │ │ │ │ ldr r0, [pc, #68] @ 39b9e4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r0, ip, asr #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq pc, r0, ip, lsr r4 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq pc, r0, r4, asr #6 │ │ │ │ - rsbseq r4, r9, r8, asr #19 │ │ │ │ - rsbeq fp, r4, r8, lsr r0 │ │ │ │ - rsbeq fp, r4, r4, asr r0 │ │ │ │ + @ instruction: 0x00794998 │ │ │ │ + rsbeq fp, r4, r8 │ │ │ │ + rsbeq fp, r4, r4, lsr #32 │ │ │ │ @ instruction: 0x000048bc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq fp, r5, r0, lsr #17 │ │ │ │ + rsbeq fp, r5, r0, ror r8 │ │ │ │ addseq pc, r0, r0, lsr #3 │ │ │ │ - rsbeq fp, r5, r0, lsr #17 │ │ │ │ + rsbeq fp, r5, r0, ror r8 │ │ │ │ │ │ │ │ 0039b9e8 : │ │ │ │ ldr r0, [r0, #312] @ 0x138 │ │ │ │ cmp r0, #0 │ │ │ │ bne 39ba14 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -347826,16 +347826,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrheq pc, [r0], r8 @ │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbseq r4, r9, r8, lsr r7 │ │ │ │ - rsbeq fp, r5, ip, lsr #15 │ │ │ │ + rsbseq r4, r9, r8, lsl #14 │ │ │ │ + rsbeq fp, r5, ip, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #532] @ 39bd60 │ │ │ │ ldr r3, [pc, #532] @ 39bd64 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -347848,39 +347848,39 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ add sl, pc, sl │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ add r2, r4, #52 @ 0x34 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, sl │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #460] @ 39bd74 │ │ │ │ ldr r1, [pc, #460] @ 39bd78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r8, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 39bc18 │ │ │ │ add r1, sp, #8 │ │ │ │ @@ -347923,27 +347923,27 @@ │ │ │ │ bne 39bc7c │ │ │ │ add r2, r2, #8 │ │ │ │ cmp r2, #136 @ 0x88 │ │ │ │ str r2, [r4, #308] @ 0x134 │ │ │ │ bhi 39bd3c │ │ │ │ mov r1, #18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e6a20 │ │ │ │ + bl 6e69f0 │ │ │ │ ldr r2, [pc, #196] @ 39bd80 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e5d74 │ │ │ │ + bl 6e5d44 │ │ │ │ ldr r2, [pc, #180] @ 39bd84 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #320] @ 0x140 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e5d74 │ │ │ │ + bl 6e5d44 │ │ │ │ str r0, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #152] @ 39bd88 │ │ │ │ ldr r3, [pc, #112] @ 39bd64 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -347955,40 +347955,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r9 │ │ │ │ - bl 997cb4 │ │ │ │ + bl 997c84 │ │ │ │ b 39bce8 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 39bd8c │ │ │ │ ldr r1, [pc, #72] @ 39bd90 │ │ │ │ ldr r0, [pc, #72] @ 39bd94 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 39bd98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0090efd0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r4, r9, r0, lsl #13 │ │ │ │ - rsbeq fp, r5, r4, asr r6 │ │ │ │ - rsbeq fp, r5, r4, ror r6 │ │ │ │ - strheq sl, [r4], #-200 @ 0xffffff38 @ │ │ │ │ - ldrdeq sl, [r4], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq sp, pc, r8, lsl r2 @ │ │ │ │ + rsbseq r4, r9, r0, asr r6 │ │ │ │ + rsbeq fp, r5, r4, lsr #12 │ │ │ │ + rsbeq fp, r5, r4, asr #12 │ │ │ │ + rsbeq sl, r4, r8, lsl #25 │ │ │ │ + rsbeq sl, r4, r4, lsr #25 │ │ │ │ + rsbeq sp, pc, r8, ror #3 │ │ │ │ @ instruction: 0xfffff1b0 │ │ │ │ @ instruction: 0xfffff834 │ │ │ │ addseq lr, r0, ip, lsr #28 │ │ │ │ - @ instruction: 0x0079449c │ │ │ │ - rsbeq fp, r5, r0, lsr r5 │ │ │ │ - rsbeq fp, r5, r4, asr #10 │ │ │ │ + rsbseq r4, r9, ip, ror #8 │ │ │ │ + rsbeq fp, r5, r0, lsl #10 │ │ │ │ + rsbeq fp, r5, r4, lsl r5 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ │ │ │ │ 0039bd9c : │ │ │ │ mov r3, r0 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #312]! @ 0x138 │ │ │ │ str r3, [r0, #316] @ 0x13c │ │ │ │ @@ -348067,33 +348067,33 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0090ecf0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq ip, [pc], #-244 @ │ │ │ │ + rsbeq ip, pc, r4, asr #31 │ │ │ │ addseq lr, r0, r0, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ 39bf2c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq sp, r2, r0, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #916] @ 39c2dc │ │ │ │ mov r6, r2 │ │ │ │ @@ -348110,27 +348110,27 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r5 │ │ │ │ mov r9, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #856] @ 39c2f0 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r4, sp, #20 │ │ │ │ ldr r8, [pc, #832] @ 39c2f4 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #812] @ 39c2f8 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r2, [r4, #4] │ │ │ │ ldr r2, [r6] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, r0 │ │ │ │ @@ -348209,15 +348209,15 @@ │ │ │ │ ldr r3, [pc, #532] @ 39c318 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [r3] │ │ │ │ - bl 975730 │ │ │ │ + bl 975700 │ │ │ │ ldr r3, [pc, #504] @ 39c31c │ │ │ │ ldr r2, [pc, #504] @ 39c320 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ mov ip, r0 │ │ │ │ @@ -348260,15 +348260,15 @@ │ │ │ │ ldr r3, [pc, #328] @ 39c318 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [r3] │ │ │ │ - bl 975730 │ │ │ │ + bl 975700 │ │ │ │ ldr r2, [pc, #320] @ 39c330 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r7, #36 @ 0x24 │ │ │ │ mov ip, r0 │ │ │ │ stm sp, {r6, ip} │ │ │ │ mov r0, r4 │ │ │ │ @@ -348322,40 +348322,40 @@ │ │ │ │ mov r0, r5 │ │ │ │ strh ip, [sp, #20] │ │ │ │ strh r2, [sp, #22] │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 39b6b0 │ │ │ │ b 39c024 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r4, r9, r4, lsr #6 │ │ │ │ + ldrsheq r4, [r9], #-36 @ 0xffffffdc @ │ │ │ │ addseq lr, r0, r8, asr #23 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq fp, r5, r4, ror #4 │ │ │ │ - rsbeq fp, r5, ip, asr r3 │ │ │ │ - rsbeq fp, r5, r0, asr r2 │ │ │ │ + rsbeq fp, r5, r4, lsr r2 │ │ │ │ + rsbeq fp, r5, ip, lsr #6 │ │ │ │ + rsbeq fp, r5, r0, lsr #4 │ │ │ │ addseq lr, r0, ip, ror #22 │ │ │ │ - rsbseq r4, r9, r0, lsr #5 │ │ │ │ - rsbseq r4, r9, r8, ror r2 │ │ │ │ + rsbseq r4, r9, r0, ror r2 │ │ │ │ + rsbseq r4, r9, r8, asr #4 │ │ │ │ @ instruction: 0x0090eaf0 │ │ │ │ eoreq r0, pc, r3 │ │ │ │ eorseq r0, r9, r3 │ │ │ │ andeq r2, r0, r0, ror #16 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbseq r4, r9, r8, asr r1 │ │ │ │ - rsbeq fp, r5, r8, asr #3 │ │ │ │ - rsbseq r4, r9, r4, ror r1 │ │ │ │ - ldrsbeq r4, [r9], #-4 @ │ │ │ │ + rsbseq r4, r9, r8, lsr #2 │ │ │ │ + @ instruction: 0x0065b198 │ │ │ │ + rsbseq r4, r9, r4, asr #2 │ │ │ │ + rsbseq r4, r9, r4, lsr #1 │ │ │ │ @ instruction: 0x000043bc │ │ │ │ - rsbeq fp, r5, ip, lsl r1 │ │ │ │ - rsbseq r4, r9, r8, rrx │ │ │ │ + rsbeq fp, r5, ip, ror #1 │ │ │ │ + rsbseq r4, r9, r8, lsr r0 │ │ │ │ andeq r0, r8, r2 │ │ │ │ - rsbseq r4, r9, ip │ │ │ │ - rsbseq r3, r9, r8, ror #31 │ │ │ │ + ldrsbeq r3, [r9], #-252 @ 0xffffff04 @ │ │ │ │ + ldrheq r3, [r9], #-248 @ 0xffffff08 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 39c40c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -348363,31 +348363,31 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #160] @ 39c410 │ │ │ │ ldr r1, [pc, #160] @ 39c414 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #140] @ 39c418 │ │ │ │ ldr r1, [pc, #140] @ 39c41c │ │ │ │ add r4, r4, #108 @ 0x6c │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [pc, #108] @ 39c420 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r0, [pc, #88] @ 39c424 │ │ │ │ ldr r1, [pc, #88] @ 39c428 │ │ │ │ ldr r2, [pc, #88] @ 39c42c │ │ │ │ ldr r3, [pc, #88] @ 39c430 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -348398,19 +348398,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r3, r9, r0, lsr #30 │ │ │ │ - rsbeq fp, r3, r8, lsr r1 │ │ │ │ - rsbeq r8, sp, r4, asr r6 │ │ │ │ - rsbeq sl, r5, r8, lsr lr │ │ │ │ - rsbeq sl, r5, r8, asr lr │ │ │ │ + ldrsheq r3, [r9], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq fp, r3, r8, lsl #2 │ │ │ │ + rsbeq r8, sp, r4, lsr #12 │ │ │ │ + rsbeq sl, r5, r8, lsl #28 │ │ │ │ + rsbeq sl, r5, r8, lsr #28 │ │ │ │ addeq pc, lr, r4, lsl r9 @ │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ andeq r0, r0, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ @@ -348422,25 +348422,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [pc, #32] @ 39c498 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74bf20 │ │ │ │ - rsbseq r3, r9, ip, lsr #28 │ │ │ │ - rsbeq fp, r3, ip, asr #32 │ │ │ │ - rsbeq r8, sp, ip, ror #10 │ │ │ │ + b 74bef0 │ │ │ │ + ldrsheq r3, [r9], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq fp, r3, ip, lsl r0 │ │ │ │ + rsbeq r8, sp, ip, lsr r5 │ │ │ │ addeq pc, lr, r0, asr r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 39c4f4 │ │ │ │ ldr r2, [pc, #64] @ 39c4f8 │ │ │ │ @@ -348448,25 +348448,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [pc, #32] @ 39c500 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #144 @ 0x90 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74bf20 │ │ │ │ - rsbseq r3, r9, r4, asr #27 │ │ │ │ - rsbeq sl, r3, r4, ror #31 │ │ │ │ - rsbeq r8, sp, r4, lsl #10 │ │ │ │ + b 74bef0 │ │ │ │ + @ instruction: 0x00793d94 │ │ │ │ + strheq sl, [r3], #-244 @ 0xffffff0c @ │ │ │ │ + ldrdeq r8, [sp], #-68 @ 0xffffffbc @ │ │ │ │ addeq pc, lr, r8, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #152] @ 39c5b4 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -348481,15 +348481,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #12 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 39b6b0 │ │ │ │ ldr r2, [pc, #80] @ 39c5c8 │ │ │ │ ldr r3, [pc, #64] @ 39c5bc │ │ │ │ @@ -348504,84 +348504,84 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r3, r9, r0, ror #26 │ │ │ │ + rsbseq r3, r9, r0, lsr sp │ │ │ │ addseq lr, r0, ip, ror #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x0065ac90 │ │ │ │ - strheq sl, [r5], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq sl, r5, r0, ror #24 │ │ │ │ + rsbeq sl, r5, r0, lsl #25 │ │ │ │ addseq lr, r0, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 39c614 │ │ │ │ ldr r2, [pc, #48] @ 39c618 │ │ │ │ ldr r1, [pc, #48] @ 39c61c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r0, [r0, #364] @ 0x16c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2a5f50 │ │ │ │ - @ instruction: 0x00793c90 │ │ │ │ - rsbeq sl, r5, r0, ror #23 │ │ │ │ - rsbeq sl, r5, r4, ror #25 │ │ │ │ + rsbseq r3, r9, r0, ror #24 │ │ │ │ + strheq sl, [r5], #-176 @ 0xffffff50 @ │ │ │ │ + strheq sl, [r5], #-196 @ 0xffffff3c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 39c684 │ │ │ │ ldr r2, [pc, #76] @ 39c688 │ │ │ │ ldr r1, [pc, #76] @ 39c68c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldrb r3, [r4, #344] @ 0x158 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r0, [r0, #364] @ 0x16c │ │ │ │ beq 39c678 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2a5e5c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2a5ee8 │ │ │ │ - rsbseq r3, r9, ip, lsr ip │ │ │ │ - rsbeq sl, r5, r8, lsl #23 │ │ │ │ - rsbeq sl, r5, ip, lsl #25 │ │ │ │ + rsbseq r3, r9, ip, lsl #24 │ │ │ │ + rsbeq sl, r5, r8, asr fp │ │ │ │ + rsbeq sl, r5, ip, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 39c724 │ │ │ │ ldr r2, [pc, #124] @ 39c728 │ │ │ │ ldr r1, [pc, #124] @ 39c72c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [r0, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a5dc0 │ │ │ │ ldr r1, [r4, #352] @ 0x160 │ │ │ │ cmp r1, #0 │ │ │ │ cmpne r0, #0 │ │ │ │ @@ -348596,17 +348596,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r4, #356] @ 0x164 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 2a5fb8 │ │ │ │ - rsbseq r3, r9, ip, asr #23 │ │ │ │ - rsbeq sl, r5, ip, lsl fp │ │ │ │ - rsbeq sl, r5, r0, lsr #24 │ │ │ │ + @ instruction: 0x00793b9c │ │ │ │ + rsbeq sl, r5, ip, ror #21 │ │ │ │ + strdeq sl, [r5], #-176 @ 0xffffff50 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #364] @ 39c8b4 │ │ │ │ ldr r2, [pc, #364] @ 39c8b8 │ │ │ │ ldr r3, [pc, #364] @ 39c8bc │ │ │ │ @@ -348621,26 +348621,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #308] @ 39c8c8 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ ldr r7, [pc, #288] @ 39c8cc │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #272] @ 39c8d0 │ │ │ │ ldr r1, [pc, #272] @ 39c8d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, sp, #12 │ │ │ │ @@ -348696,20 +348696,20 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r3, r9, r8, lsr #22 │ │ │ │ + ldrsheq r3, [r9], #-168 @ 0xffffff58 @ │ │ │ │ addseq lr, r0, ip, asr #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq sl, r5, r8, ror #20 │ │ │ │ - rsbeq sl, r5, r0, ror #22 │ │ │ │ - rsbeq sl, r5, ip, asr sl │ │ │ │ + rsbeq sl, r5, r8, lsr sl │ │ │ │ + rsbeq sl, r5, r0, lsr fp │ │ │ │ + rsbeq sl, r5, ip, lsr #20 │ │ │ │ addseq lr, r0, r4, ror r3 │ │ │ │ addeq sp, r2, ip, asr r5 │ │ │ │ @ instruction: 0x0091e4d8 │ │ │ │ andeq r2, r0, r0, ror #16 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ addseq lr, r0, r8, lsr #5 │ │ │ │ @@ -348723,15 +348723,15 @@ │ │ │ │ ldr r1, [pc, #200] @ 39c9d4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldrh r1, [r4] │ │ │ │ ldr r6, [pc, #168] @ 39c9d8 │ │ │ │ cmp r1, #17 │ │ │ │ add r6, pc, r6 │ │ │ │ bne 39c988 │ │ │ │ ldrh r2, [r4, #2] │ │ │ │ mov r3, r0 │ │ │ │ @@ -348766,20 +348766,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r3, r9, r0, ror r9 │ │ │ │ - strheq sl, [r5], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq sl, r5, r8, asr #19 │ │ │ │ + rsbseq r3, r9, r0, asr #18 │ │ │ │ + rsbeq sl, r5, ip, lsl #17 │ │ │ │ + @ instruction: 0x0065a998 │ │ │ │ addseq lr, r0, ip, ror #3 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - @ instruction: 0x0065a998 │ │ │ │ + rsbeq sl, r5, r8, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #376] @ 39cb74 │ │ │ │ ldr r1, [pc, #376] @ 39cb78 │ │ │ │ ldr r2, [pc, #376] @ 39cb7c │ │ │ │ @@ -348794,24 +348794,24 @@ │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #320] @ 39cb88 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #288] @ 39cb8c │ │ │ │ ldrb r2, [r5, #372] @ 0x174 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ @@ -348872,23 +348872,23 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #60] @ 39cba0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #1216 @ 0x4c0 │ │ │ │ add r1, r1, #8 │ │ │ │ b 39ca90 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r3, r9, r4, ror r8 │ │ │ │ + rsbseq r3, r9, r4, asr #16 │ │ │ │ addseq lr, r0, r8, lsl r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strheq sl, [r5], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq sl, r5, r8, lsr #17 │ │ │ │ - rsbeq sl, r5, r0, lsr #15 │ │ │ │ + rsbeq sl, r5, r4, lsl #15 │ │ │ │ + rsbeq sl, r5, r8, ror r8 │ │ │ │ + rsbeq sl, r5, r0, ror r7 │ │ │ │ @ instruction: 0x0082d2b0 │ │ │ │ addseq lr, r1, ip, lsl r2 │ │ │ │ - ldrsbeq r3, [r9], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq r3, r9, ip, lsr #15 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ @ instruction: 0x0090dffc │ │ │ │ addseq lr, r1, r4, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -348906,24 +348906,24 @@ │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #320] @ 39cd48 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #288] @ 39cd4c │ │ │ │ ldrb r2, [r5, #372] @ 0x174 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ @@ -348984,23 +348984,23 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #56] @ 39cd60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2720 @ 0xaa0 │ │ │ │ b 39cc54 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - ldrheq r3, [r9], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r3, r9, r4, lsl #13 │ │ │ │ addseq sp, r0, r8, asr pc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq sl, [r5], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq sl, r5, r8, ror #13 │ │ │ │ - rsbeq sl, r5, r0, ror #11 │ │ │ │ + rsbeq sl, r5, r4, asr #11 │ │ │ │ + strheq sl, [r5], #-104 @ 0xffffff98 @ │ │ │ │ + strheq sl, [r5], #-80 @ 0xffffffb0 @ │ │ │ │ strdeq sp, [r2], r0 │ │ │ │ addseq lr, r1, ip, asr r0 │ │ │ │ - rsbseq r3, r9, r8, lsl r6 │ │ │ │ + rsbseq r3, r9, r8, ror #11 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ addseq sp, r0, r8, lsr lr │ │ │ │ addseq sp, r1, r0, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -349018,24 +349018,24 @@ │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #156] @ 0x9c │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #452] @ 39cf8c │ │ │ │ add r2, r6, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #420] @ 39cf90 │ │ │ │ ldr r1, [pc, #420] @ 39cf94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #408] @ 39cf98 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ @@ -349129,30 +349129,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - ldrsheq r3, [r9], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r3, r9, r8, asr #9 │ │ │ │ umullseq sp, r0, r4, sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq sl, r5, r4, lsr r4 │ │ │ │ - rsbeq sl, r5, r8, lsr #10 │ │ │ │ - rsbeq sl, r5, ip, lsr #8 │ │ │ │ + rsbeq sl, r5, r4, lsl #8 │ │ │ │ + strdeq sl, [r5], #-72 @ 0xffffffb8 @ │ │ │ │ + strdeq sl, [r5], #-60 @ 0xffffffc4 @ │ │ │ │ addeq ip, r2, r0, lsr pc │ │ │ │ @ instruction: 0x0091deb0 │ │ │ │ eorseq r0, r9, pc, lsr #32 │ │ │ │ eorseq r0, r6, r5, lsr r0 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ andeq r0, r0, r1, lsl r3 │ │ │ │ addseq sp, r0, r4, ror #23 │ │ │ │ ldr r0, [pc, #4] @ 39cfb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ @ instruction: 0x0082ceb0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 39d084 │ │ │ │ ldr r2, [pc, #176] @ 39d088 │ │ │ │ @@ -349160,33 +349160,33 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #144] @ 39d090 │ │ │ │ ldr r1, [pc, #144] @ 39d094 │ │ │ │ add r4, r4, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #112] @ 39d098 │ │ │ │ ldr r1, [pc, #112] @ 39d09c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r1, [pc, #88] @ 39d0a0 │ │ │ │ ldr r2, [pc, #88] @ 39d0a4 │ │ │ │ ldr r3, [pc, #88] @ 39d0a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #200] @ 0xc8 │ │ │ │ @@ -349196,19 +349196,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r3, r9, r0, asr #6 │ │ │ │ - rsbeq sl, r5, ip, ror #3 │ │ │ │ - rsbeq sl, r5, ip, lsl #4 │ │ │ │ - rsbeq sl, r3, r4, lsr #9 │ │ │ │ - rsbeq r7, sp, r4, asr #19 │ │ │ │ + rsbseq r3, r9, r0, lsl r3 │ │ │ │ + strheq sl, [r5], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrdeq sl, [r5], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq sl, r3, r4, ror r4 │ │ │ │ + @ instruction: 0x006d7994 │ │ │ │ addeq ip, r2, r8, lsr lr │ │ │ │ addeq lr, lr, r8, asr sp │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -349220,15 +349220,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #356] @ 0x164 │ │ │ │ cmp r0, #0 │ │ │ │ bgt 39d118 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -349236,22 +349236,22 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 9ad080 │ │ │ │ + bl 9ad050 │ │ │ │ ldr r0, [r4, #356] @ 0x164 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 249590 │ │ │ │ - rsbseq r3, r9, r4, asr r2 │ │ │ │ - strdeq sl, [r5], #-12 @ │ │ │ │ - strdeq sl, [r5], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r3, r9, r4, lsr #4 │ │ │ │ + rsbeq sl, r5, ip, asr #1 │ │ │ │ + rsbeq sl, r5, r8, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #288] @ 39d27c │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -349266,15 +349266,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r5, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ @@ -349322,45 +349322,45 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 24a400 │ │ │ │ b 39d214 │ │ │ │ ldr r0, [pc, #36] @ 39d298 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 24a400 │ │ │ │ b 39d214 │ │ │ │ - rsbseq r3, r9, r0, asr #3 │ │ │ │ + @ instruction: 0x00793190 │ │ │ │ addseq sp, r0, ip, lsr #19 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq sl, r5, ip, asr #32 │ │ │ │ - rsbeq sl, r5, r8, asr #4 │ │ │ │ + rsbeq sl, r5, ip, lsl r0 │ │ │ │ + rsbeq sl, r5, r8, lsl r2 │ │ │ │ addseq sp, r0, r0, lsl #18 │ │ │ │ - strheq sl, [r5], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq sl, r5, ip, ror r1 │ │ │ │ + rsbeq sl, r5, ip, lsl #3 │ │ │ │ + rsbeq sl, r5, ip, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 39d2ec │ │ │ │ ldr r2, [pc, #56] @ 39d2f0 │ │ │ │ ldr r1, [pc, #56] @ 39d2f4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #24] @ 39d2f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 39bd9c │ │ │ │ - rsbseq r3, r9, r4, rrx │ │ │ │ - rsbeq r9, r5, ip, lsl #30 │ │ │ │ - rsbeq r9, r5, ip, lsr #30 │ │ │ │ + rsbseq r3, r9, r4, lsr r0 │ │ │ │ + ldrdeq r9, [r5], #-236 @ 0xffffff14 @ │ │ │ │ + strdeq r9, [r5], #-236 @ 0xffffff14 @ │ │ │ │ addseq pc, lr, r8, ror ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #236] @ 39d400 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -349376,15 +349376,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r4, sp, #20 │ │ │ │ mov r3, #0 │ │ │ │ add r7, sp, #12 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r7, #4] │ │ │ │ @@ -349419,19 +349419,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r3, r9, r8 │ │ │ │ + ldrsbeq r2, [r9], #-248 @ 0xffffff08 @ │ │ │ │ @ instruction: 0x0090d7f4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x00659e94 │ │ │ │ - strheq r9, [r5], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r9, r5, r4, ror #28 │ │ │ │ + rsbeq r9, r5, r4, lsl #29 │ │ │ │ addseq sp, r0, ip, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #276] @ 39d548 │ │ │ │ @@ -349496,25 +349496,25 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ strb r5, [sp, #13] │ │ │ │ strb ip, [sp, #14] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r7 │ │ │ │ bl 39ba3c │ │ │ │ b 39d4bc │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r0, r4, ror #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sp, r0, r8, asr r6 │ │ │ │ - rsbseq r2, r9, ip, lsl #28 │ │ │ │ - strheq r9, [r5], #-192 @ 0xffffff40 @ │ │ │ │ - ldrdeq r9, [r5], #-192 @ 0xffffff40 @ │ │ │ │ + ldrsbeq r2, [r9], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r9, r5, r0, lsl #25 │ │ │ │ + rsbeq r9, r5, r0, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r6, [pc, #1256] @ 39da60 │ │ │ │ sub sp, sp, #348 @ 0x15c │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -349531,26 +349531,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ mov r2, r4 │ │ │ │ mov r8, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #1192] @ 39da74 │ │ │ │ add ip, r6, #56 @ 0x38 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ add r9, sp, #68 @ 0x44 │ │ │ │ mov r4, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 24a694 │ │ │ │ ldr r0, [r7, #352] @ 0x160 │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ @@ -349634,15 +349634,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, #3 │ │ │ │ mov r1, #17 │ │ │ │ bl 39b9e8 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 39d944 │ │ │ │ ldrb r2, [r3, #2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -349711,15 +349711,15 @@ │ │ │ │ mov r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r3, [sp, #206] @ 0xce │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ mov r0, r7 │ │ │ │ strb r5, [sp, #205] @ 0xcd │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r8 │ │ │ │ bl 39ba3c │ │ │ │ lsrs r4, r4, #1 │ │ │ │ beq 39d930 │ │ │ │ add r5, r5, #1 │ │ │ │ b 39d7cc │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ @@ -349729,15 +349729,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #118 @ 0x76 │ │ │ │ ldr r3, [r0] │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ - bl 9977ec │ │ │ │ + bl 9977bc │ │ │ │ ldr r0, [r7, #356] @ 0x164 │ │ │ │ bl 249590 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r7, #356] @ 0x164 │ │ │ │ ldr r2, [pc, #440] @ 39daac │ │ │ │ ldr r3, [pc, #368] @ 39da68 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -349761,27 +349761,27 @@ │ │ │ │ cmp r2, r9 │ │ │ │ bgt 39d7a0 │ │ │ │ ldr r1, [pc, #356] @ 39dab0 │ │ │ │ ldr r0, [r7, #356] @ 0x164 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9ad080 │ │ │ │ + bl 9ad050 │ │ │ │ b 39d8ec │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r3, [r7, #352] @ 0x160 │ │ │ │ ldr r1, [pc, #324] @ 39dab4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #114 @ 0x72 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 9978e4 │ │ │ │ + bl 9978b4 │ │ │ │ b 39d8ec │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ mov r0, r9 │ │ │ │ bl 24a694 │ │ │ │ mov r2, #3 │ │ │ │ mov r3, #8 │ │ │ │ strb r2, [sp, #68] @ 0x44 │ │ │ │ @@ -349798,97 +349798,97 @@ │ │ │ │ ldr r1, [pc, #228] @ 39dabc │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 39d8ec │ │ │ │ ldr r1, [r7, #352] @ 0x160 │ │ │ │ ldr r2, [pc, #192] @ 39dac0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #188] @ 39dac4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 39d8dc │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r3, [pc, #152] @ 39dac8 │ │ │ │ ldr ip, [r7, #352] @ 0x160 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #144] @ 39dacc │ │ │ │ stmib sp, {r3, ip} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #130 @ 0x82 │ │ │ │ ldr r3, [r0] │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ - bl 9977ec │ │ │ │ + bl 9977bc │ │ │ │ b 39d8dc │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r2, r9, r4, lsr #27 │ │ │ │ + rsbseq r2, r9, r4, ror sp │ │ │ │ umullseq sp, r0, r0, r5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r9, r5, r0, lsr ip │ │ │ │ - rsbeq r9, r5, r0, lsr #28 │ │ │ │ - rsbeq r9, r5, r4, lsr #24 │ │ │ │ + rsbeq r9, r5, r0, lsl #24 │ │ │ │ + strdeq r9, [r5], #-208 @ 0xffffff30 @ │ │ │ │ + strdeq r9, [r5], #-180 @ 0xffffff4c @ │ │ │ │ andhi r4, r4, r1, lsl #10 │ │ │ │ mulmi r4, r0, r5 │ │ │ │ rsbshi r4, pc, r6, lsl #10 │ │ │ │ andhi r4, r8, r2, lsl #10 │ │ │ │ - ldrsbeq r2, [r9], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r9, r5, r4, lsl #21 │ │ │ │ - rsbeq r9, r5, r4, lsr #21 │ │ │ │ - rsbseq r2, r9, ip, lsl #23 │ │ │ │ + rsbseq r2, r9, ip, lsr #23 │ │ │ │ + rsbeq r9, r5, r4, asr sl │ │ │ │ + rsbeq r9, r5, r4, ror sl │ │ │ │ + rsbseq r2, r9, ip, asr fp │ │ │ │ andshi r4, r8, r0, lsl #10 │ │ │ │ - rsbeq r9, r5, r0, asr r9 │ │ │ │ - rsbeq r9, r5, ip, ror r9 │ │ │ │ - strheq r0, [r4], #-16 @ │ │ │ │ - rsbeq r9, r5, r4, lsl #23 │ │ │ │ + rsbeq r9, r5, r0, lsr #18 │ │ │ │ + rsbeq r9, r5, ip, asr #18 │ │ │ │ + rsbeq r0, r4, r0, lsl #3 │ │ │ │ + rsbeq r9, r5, r4, asr fp │ │ │ │ addseq sp, r0, r8, lsr #4 │ │ │ │ @ instruction: 0xfffff9a8 │ │ │ │ - ldrdeq r9, [r5], #-164 @ 0xffffff5c @ │ │ │ │ - @ instruction: 0x00659a90 │ │ │ │ - rsbeq r9, r5, ip, ror #20 │ │ │ │ - rsbeq r0, r4, r4, lsl #1 │ │ │ │ - rsbeq r9, r5, r0, lsr sl │ │ │ │ - rsbeq r9, r5, r0, asr sl │ │ │ │ - rsbeq r9, r5, r8, lsl #20 │ │ │ │ + rsbeq r9, r5, r4, lsr #21 │ │ │ │ + rsbeq r9, r5, r0, ror #20 │ │ │ │ + rsbeq r9, r5, ip, lsr sl │ │ │ │ + rsbeq r0, r4, r4, asr r0 │ │ │ │ + rsbeq r9, r5, r0, lsl #20 │ │ │ │ + rsbeq r9, r5, r0, lsr #20 │ │ │ │ + ldrdeq r9, [r5], #-152 @ 0xffffff68 @ │ │ │ │ ldr r0, [pc, #4] @ 39dadc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ strdeq ip, [r2], r4 │ │ │ │ ldr r0, [pc, #4] @ 39daec │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq ip, r2, r8, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 39db74 │ │ │ │ ldr r2, [pc, #108] @ 39db78 │ │ │ │ ldr r1, [pc, #108] @ 39db7c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [pc, #80] @ 39db80 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74dcc4 │ │ │ │ + bl 74dc94 │ │ │ │ ldr r2, [pc, #68] @ 39db84 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r2, [r4, #84] @ 0x54 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ @@ -349896,17 +349896,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r2, r9, r0, ror r8 │ │ │ │ - @ instruction: 0x00639994 │ │ │ │ - rsbeq r6, sp, ip, lsr #29 │ │ │ │ + rsbseq r2, r9, r0, asr #16 │ │ │ │ + rsbeq r9, r3, r4, ror #18 │ │ │ │ + rsbeq r6, sp, ip, ror lr │ │ │ │ andeq r0, r0, ip, asr #12 │ │ │ │ @ instruction: 0x0082c3bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #412] @ 39dd3c │ │ │ │ @@ -349987,47 +349987,47 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 39dd5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 39dc00 │ │ │ │ ldr r0, [pc, #64] @ 39dd60 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 39dc00 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r0, r8, ror pc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq ip, r0, ip, lsr pc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq ip, r0, r4, lsl pc │ │ │ │ andeq r1, r0, r0, lsr #24 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r9, r5, ip, lsr #15 │ │ │ │ - rsbeq r9, r5, r8, asr #15 │ │ │ │ + rsbeq r9, r5, ip, ror r7 │ │ │ │ + @ instruction: 0x00659798 │ │ │ │ mov r3, r0 │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ ldm r0, {r0, r1, r2, ip} │ │ │ │ and r2, r2, ip │ │ │ │ orr r2, r2, r0 │ │ │ │ tst r2, r1 │ │ │ │ ldr r0, [r3, #952] @ 0x3b8 │ │ │ │ @@ -350037,16 +350037,16 @@ │ │ │ │ ldr r2, [r3, #936] @ 0x3a8 │ │ │ │ and r1, r1, ip │ │ │ │ ldr r3, [r3, #940] @ 0x3ac │ │ │ │ orr r1, r1, r2 │ │ │ │ ands r1, r1, r3 │ │ │ │ beq 39ddac │ │ │ │ mov r1, #1 │ │ │ │ - b 750144 │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ + b 750114 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #484] @ 39dfac │ │ │ │ ldr r1, [pc, #484] @ 39dfb0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -350147,45 +350147,45 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 39dfd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 39de24 │ │ │ │ ldr r0, [pc, #60] @ 39dfd8 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 39de24 │ │ │ │ addseq ip, r0, r4, asr sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq ip, r0, r0, lsr sp │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x0090ccd4 │ │ │ │ addseq ip, r0, r8, ror ip │ │ │ │ addseq ip, r0, r4, asr #24 │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r9, r5, r4, lsl #11 │ │ │ │ - rsbeq r9, r5, r0, lsr #11 │ │ │ │ + rsbeq r9, r5, r4, asr r5 │ │ │ │ + rsbeq r9, r5, r0, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #356] @ 39e158 │ │ │ │ ldr ip, [pc, #356] @ 39e15c │ │ │ │ add lr, pc, lr │ │ │ │ @@ -350256,71 +350256,71 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 39e178 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 39e070 │ │ │ │ ldr r0, [pc, #52] @ 39e17c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 39e070 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r0, r8, lsr #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x0090cab8 │ │ │ │ addseq ip, r0, r4, lsr #21 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r2, r0, r0, lsr r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r9, r5, ip, lsr #8 │ │ │ │ - rsbeq r9, r5, r4, asr r4 │ │ │ │ + strdeq r9, [r5], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r9, r5, r4, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 39e1ec │ │ │ │ ldr r2, [pc, #84] @ 39e1f0 │ │ │ │ ldr r1, [pc, #84] @ 39e1f4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #52] @ 39e1f8 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r0, #932] @ 0x3a4 │ │ │ │ str r3, [r0, #948] @ 0x3b4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r2, r9, r4, ror #3 │ │ │ │ - rsbeq r9, r5, r4, lsr #8 │ │ │ │ - rsbeq r9, r5, r4, asr #8 │ │ │ │ + ldrheq r2, [r9], #-20 @ 0xffffffec @ │ │ │ │ + strdeq r9, [r5], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r9, r5, r4, lsl r4 │ │ │ │ svcne 0x00f00000 @ IMB │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #256] @ 39e314 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -350329,46 +350329,46 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #240] @ 39e318 │ │ │ │ ldr r1, [pc, #240] @ 39e31c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #220] @ 39e320 │ │ │ │ ldr r1, [pc, #220] @ 39e324 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ ldr r8, [pc, #208] @ 39e328 │ │ │ │ ldr r7, [pc, #208] @ 39e32c │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r1, r5, #952 @ 0x3b8 │ │ │ │ mov r2, #1 │ │ │ │ bl 324370 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #112] @ 39e330 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3241c0 │ │ │ │ ldr r2, [pc, #100] @ 39e334 │ │ │ │ ldr r3, [pc, #100] @ 39e338 │ │ │ │ add r4, r5, #752 @ 0x2f0 │ │ │ │ @@ -350378,66 +350378,66 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r3, r5 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 338e94 │ │ │ │ - rsbseq r2, r9, ip, ror #2 │ │ │ │ - rsbeq r9, r5, r4, lsr #7 │ │ │ │ - rsbeq r9, r5, r0, asr #7 │ │ │ │ - rsbeq r9, r4, r8, asr #27 │ │ │ │ - ldrdeq r9, [r4], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r9, r3, r0, asr r2 │ │ │ │ - rsbeq r6, sp, r0, ror r7 │ │ │ │ + rsbseq r2, r9, ip, lsr r1 │ │ │ │ + rsbeq r9, r5, r4, ror r3 │ │ │ │ + @ instruction: 0x00659390 │ │ │ │ + @ instruction: 0x00649d98 │ │ │ │ + rsbeq r9, r4, ip, lsr #27 │ │ │ │ + rsbeq r9, r3, r0, lsr #4 │ │ │ │ + rsbeq r6, sp, r0, asr #14 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ addeq fp, r2, ip, lsl ip │ │ │ │ - rsbeq r9, r5, r0, lsr #6 │ │ │ │ + strdeq r9, [r5], #-32 @ 0xffffffe0 @ │ │ │ │ ldr r0, [pc, #4] @ 39e348 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ strdeq fp, [r2], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr ip, [pc, #80] @ 39e3c0 │ │ │ │ ldr r2, [pc, #80] @ 39e3c4 │ │ │ │ ldr r1, [pc, #80] @ 39e3c8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 39e3a0 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r2, r9, r0, asr #32 │ │ │ │ - rsbeq r9, r5, ip, asr #5 │ │ │ │ - rsbeq r9, r5, ip, ror #5 │ │ │ │ + rsbseq r2, r9, r0, lsl r0 │ │ │ │ + @ instruction: 0x0065929c │ │ │ │ + strheq r9, [r5], #-44 @ 0xffffffd4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #196] @ 39e4a8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -350445,35 +350445,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #180] @ 39e4ac │ │ │ │ ldr r1, [pc, #180] @ 39e4b0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #160] @ 39e4b4 │ │ │ │ ldr r1, [pc, #160] @ 39e4b8 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #128] @ 39e4bc │ │ │ │ ldr r1, [pc, #128] @ 39e4c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r1, [pc, #96] @ 39e4c4 │ │ │ │ ldr r2, [pc, #96] @ 39e4c8 │ │ │ │ ldr r3, [pc, #96] @ 39e4cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ @@ -350485,56 +350485,56 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsbeq r1, [r9], #-240 @ 0xffffff10 @ │ │ │ │ - strheq r9, [r3], #-0 @ │ │ │ │ - rsbeq r6, sp, ip, asr #11 │ │ │ │ - rsbeq sp, r4, ip, ror r2 │ │ │ │ - rsbeq sp, r4, r4, asr r2 │ │ │ │ + rsbseq r1, r9, r0, lsr #31 │ │ │ │ + rsbeq r9, r3, r0, lsl #1 │ │ │ │ + @ instruction: 0x006d659c │ │ │ │ + rsbeq sp, r4, ip, asr #4 │ │ │ │ + rsbeq sp, r4, r4, lsr #4 │ │ │ │ strdeq fp, [r2], ip │ │ │ │ addeq sp, lr, r8, lsl #21 │ │ │ │ @ instruction: 0x000002b8 │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr ip, [pc, #80] @ 39e544 │ │ │ │ ldr r2, [pc, #80] @ 39e548 │ │ │ │ ldr r1, [pc, #80] @ 39e54c │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 39e524 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrheq r1, [r9], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r9, r5, r8, asr #2 │ │ │ │ - rsbeq r9, r5, r8, ror #2 │ │ │ │ + rsbseq r1, r9, ip, lsl #29 │ │ │ │ + rsbeq r9, r5, r8, lsl r1 │ │ │ │ + rsbeq r9, r5, r8, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #168] @ 39e610 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #164] @ 39e614 │ │ │ │ @@ -350542,15 +350542,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r4, r0 │ │ │ │ bl 39e4d0 │ │ │ │ ldrb ip, [r4, #116] @ 0x74 │ │ │ │ ldr r2, [r4, #128] @ 0x80 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ str ip, [sp, #24] │ │ │ │ ldrb ip, [r4, #119] @ 0x77 │ │ │ │ @@ -350575,46 +350575,46 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r1, r9, r4, asr #28 │ │ │ │ - rsbeq r9, r5, r8, asr #1 │ │ │ │ - rsbeq r9, r5, r8, ror #1 │ │ │ │ - rsbeq r9, r5, r0, lsr #1 │ │ │ │ + rsbseq r1, r9, r4, lsl lr │ │ │ │ + @ instruction: 0x00659098 │ │ │ │ + strheq r9, [r5], #-8 @ │ │ │ │ + rsbeq r9, r5, r0, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 39e684 │ │ │ │ ldr r2, [pc, #76] @ 39e688 │ │ │ │ ldr r1, [pc, #76] @ 39e68c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldrb r0, [r0, #121] @ 0x79 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r1, r9, r8, ror sp │ │ │ │ - rsbeq r9, r5, r0 │ │ │ │ - rsbeq r9, r5, r0, lsr #32 │ │ │ │ + rsbseq r1, r9, r8, asr #26 │ │ │ │ + ldrdeq r8, [r5], #-240 @ 0xffffff10 @ │ │ │ │ + strdeq r8, [r5], #-240 @ 0xffffff10 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #112] @ 39e718 │ │ │ │ mov r5, r1 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -350623,15 +350623,15 @@ │ │ │ │ ldr r2, [pc, #100] @ 39e720 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [r0, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, r3 │ │ │ │ beq 39e6f0 │ │ │ │ ldr r2, [pc, #56] @ 39e724 │ │ │ │ mov r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -350641,17 +350641,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r1, r9, ip, lsl #26 │ │ │ │ - rsbeq r8, r5, r4, lsr #31 │ │ │ │ - rsbeq r8, r5, r4, lsl #31 │ │ │ │ + ldrsbeq r1, [r9], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r8, r5, r4, ror pc │ │ │ │ + rsbeq r8, r5, r4, asr pc │ │ │ │ @ instruction: 0x009ee8f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #152] @ 39e7d8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -350660,25 +350660,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 39e7dc │ │ │ │ ldr r1, [pc, #136] @ 39e7e0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #116] @ 39e7e4 │ │ │ │ ldr r1, [pc, #116] @ 39e7e8 │ │ │ │ add r5, r5, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldrh r2, [r4, #132] @ 0x84 │ │ │ │ add r1, r4, #144 @ 0x90 │ │ │ │ mov r5, r0 │ │ │ │ bl 3a4f68 │ │ │ │ ldr r2, [r4, #136] @ 0x88 │ │ │ │ cmn r2, #1 │ │ │ │ beq 39e7c0 │ │ │ │ @@ -350688,20 +350688,20 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 3a4f68 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r4, #132] @ 0x84 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74d588 │ │ │ │ - rsbseq r1, r9, r4, ror ip │ │ │ │ - strdeq r8, [r5], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r8, r5, r0, lsl pc │ │ │ │ - strheq r5, [r4], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r5, r4, r0, ror #24 │ │ │ │ + b 74d558 │ │ │ │ + rsbseq r1, r9, r4, asr #24 │ │ │ │ + rsbeq r8, r5, r4, asr #29 │ │ │ │ + rsbeq r8, r5, r0, ror #29 │ │ │ │ + rsbeq r5, r4, ip, lsl #25 │ │ │ │ + rsbeq r5, r4, r0, lsr ip │ │ │ │ │ │ │ │ 0039e7ec : │ │ │ │ ldrb r2, [r0, #105] @ 0x69 │ │ │ │ ldrb r1, [r0, #119] @ 0x77 │ │ │ │ mov r3, #0 │ │ │ │ and r2, r2, r1 │ │ │ │ strb r3, [r0, #104] @ 0x68 │ │ │ │ @@ -350734,37 +350734,37 @@ │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r8, [pc, #212] @ 39e94c │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ cmp r6, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 39e914 │ │ │ │ ldr r1, [pc, #188] @ 39e950 │ │ │ │ mov r2, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b7fc │ │ │ │ + bl 74b7cc │ │ │ │ ldr r1, [pc, #176] @ 39e954 │ │ │ │ mov r2, #1232 @ 0x4d0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74b7fc │ │ │ │ + bl 74b7cc │ │ │ │ mov r2, #248 @ 0xf8 │ │ │ │ ldr r1, [pc, #156] @ 39e958 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b74c │ │ │ │ + bl 74b71c │ │ │ │ ldr r1, [pc, #144] @ 39e95c │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b724 │ │ │ │ + bl 74b6f4 │ │ │ │ ldr r3, [pc, #128] @ 39e960 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 3a5370 │ │ │ │ @@ -350775,33 +350775,33 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #72] @ 39e964 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b7fc │ │ │ │ + bl 74b7cc │ │ │ │ ldr r1, [pc, #60] @ 39e968 │ │ │ │ ldr r2, [pc, #60] @ 39e96c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74b7fc │ │ │ │ + bl 74b7cc │ │ │ │ mov r2, #222 @ 0xde │ │ │ │ b 39e8b4 │ │ │ │ - rsbseq r1, r9, ip, asr fp │ │ │ │ - rsbeq r8, r3, r4, asr #24 │ │ │ │ - rsbeq r6, sp, r4, ror #2 │ │ │ │ + rsbseq r1, r9, ip, lsr #22 │ │ │ │ + rsbeq r8, r3, r4, lsl ip │ │ │ │ + rsbeq r6, sp, r4, lsr r1 │ │ │ │ addseq ip, r0, r8, lsr #5 │ │ │ │ - rsbeq r5, r4, r0, asr fp │ │ │ │ - rsbeq r8, r5, ip, lsr #28 │ │ │ │ - rsbeq r8, r5, r0, lsr #28 │ │ │ │ - rsbeq r6, r7, r0, lsl #4 │ │ │ │ + rsbeq r5, r4, r0, lsr #22 │ │ │ │ + strdeq r8, [r5], #-220 @ 0xffffff24 @ │ │ │ │ + strdeq r8, [r5], #-208 @ 0xffffff30 @ │ │ │ │ + ldrdeq r6, [r7], #-16 @ │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - rsbeq r5, r4, r8, asr #21 │ │ │ │ - rsbeq r8, r5, r4, lsr #27 │ │ │ │ + @ instruction: 0x00645a98 │ │ │ │ + rsbeq r8, r5, r4, ror sp │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 0039e970 : │ │ │ │ ldr r3, [pc, #96] @ 39e9d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r3, r0, lsl #2 │ │ │ │ ldr ip, [r2, #128] @ 0x80 │ │ │ │ @@ -350837,15 +350837,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldrb r0, [r0, #119] @ 0x77 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 39ea14 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ ldrdeq fp, [r2], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ 39eaa8 │ │ │ │ ldr r2, [pc, #120] @ 39eaac │ │ │ │ @@ -350853,41 +350853,41 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #42 @ 0x2a │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #88] @ 39eab4 │ │ │ │ ldr r1, [pc, #88] @ 39eab8 │ │ │ │ add r4, r4, #12 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [pc, #56] @ 39eabc │ │ │ │ add r2, r5, #100 @ 0x64 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74dd54 │ │ │ │ + bl 74dd24 │ │ │ │ ldr r1, [pc, #40] @ 39eac0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74dcc4 │ │ │ │ - ldrsheq r1, [r9], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r8, r5, r8, ror #26 │ │ │ │ - rsbeq r8, r5, r4, ror sp │ │ │ │ - rsbeq r8, r3, r0, asr #20 │ │ │ │ - rsbeq r5, sp, r0, ror #30 │ │ │ │ + b 74dc94 │ │ │ │ + rsbseq r1, r9, r8, asr #19 │ │ │ │ + rsbeq r8, r5, r8, lsr sp │ │ │ │ + rsbeq r8, r5, r4, asr #26 │ │ │ │ + rsbeq r8, r3, r0, lsl sl │ │ │ │ + rsbeq r5, sp, r0, lsr pc │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr fp │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldrb r3, [r0, #106] @ 0x6a │ │ │ │ ldrb r4, [r0, #105] @ 0x69 │ │ │ │ bics r4, r4, r3 │ │ │ │ beq 39eb94 │ │ │ │ @@ -350981,15 +350981,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldreq r0, [r4, #124] @ 0x7c │ │ │ │ moveq r1, #1 │ │ │ │ bne 39ec80 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ ldr r2, [pc, #248] @ 39ed54 │ │ │ │ ldr r3, [pc, #228] @ 39ed44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -351022,44 +351022,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 39ed64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 39ec1c │ │ │ │ ldr r0, [pc, #64] @ 39ed68 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 39ec1c │ │ │ │ addseq fp, r0, r4, asr #30 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq fp, r0, r0, lsr #30 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x0090bef8 │ │ │ │ addseq fp, r0, r0, asr #29 │ │ │ │ muleq r0, ip, r5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq r8, [r5], #-160 @ 0xffffff60 @ │ │ │ │ - ldrdeq r8, [r5], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r8, r5, r0, lsl #21 │ │ │ │ + rsbeq r8, r5, r4, lsr #21 │ │ │ │ ldrb r3, [r0, #114] @ 0x72 │ │ │ │ cmp r3, #0 │ │ │ │ beq 39edb0 │ │ │ │ ldrb r3, [r0, #115] @ 0x73 │ │ │ │ cmp r3, #0 │ │ │ │ bne 39edc4 │ │ │ │ ldrb r3, [r0, #121] @ 0x79 │ │ │ │ @@ -351228,26 +351228,26 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 39f1f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 39ee2c │ │ │ │ ldrb lr, [r4, #107] @ 0x6b │ │ │ │ cmp lr, #0 │ │ │ │ beq 39ee6c │ │ │ │ ldrb r3, [r4, #108] @ 0x6c │ │ │ │ and r0, r3, #7 │ │ │ │ asr r1, lr, r0 │ │ │ │ @@ -351329,33 +351329,33 @@ │ │ │ │ beq 39ef4c │ │ │ │ b 39f138 │ │ │ │ ldr r0, [pc, #84] @ 39f208 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 39ee2c │ │ │ │ addseq fp, r0, r0, lsr sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq fp, r0, ip, lsl sp │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq fp, r0, r8, lsr #25 │ │ │ │ - rsbseq r1, r9, r8, ror #10 │ │ │ │ - rsbseq r1, r9, ip, asr #10 │ │ │ │ + rsbseq r1, r9, r8, lsr r5 │ │ │ │ + rsbseq r1, r9, ip, lsl r5 │ │ │ │ @ instruction: 0x0090bbf0 │ │ │ │ andeq r5, r0, ip, asr r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r5, r0, ror #15 │ │ │ │ + strheq r8, [r5], #-112 @ 0xffffff90 @ │ │ │ │ addseq fp, r0, r8, asr sl │ │ │ │ addseq fp, r0, r8, lsl #20 │ │ │ │ @ instruction: 0x0090b9d4 │ │ │ │ umullseq fp, r0, r0, r9 │ │ │ │ - rsbeq r8, r5, r0, asr #13 │ │ │ │ + @ instruction: 0x00658690 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #128] @ 0x80 │ │ │ │ @@ -351442,43 +351442,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 39f3f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 39f27c │ │ │ │ ldr r0, [pc, #60] @ 39f3f4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 39f27c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r0, r8, ror #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq fp, r0, r8, asr #17 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq fp, r0, ip, asr #16 │ │ │ │ andeq r1, r0, ip, asr r9 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r5, r4, lsl #10 │ │ │ │ - rsbeq r8, r5, r0, lsr #10 │ │ │ │ + ldrdeq r8, [r5], #-68 @ 0xffffffbc @ │ │ │ │ + strdeq r8, [r5], #-64 @ 0xffffffc0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #440] @ 39f5cc │ │ │ │ mov r8, r3 │ │ │ │ @@ -351567,72 +351567,72 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 39f5ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 39f470 │ │ │ │ ldr r0, [pc, #64] @ 39f5f0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 39f470 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r0, r4, lsl #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq fp, r0, ip, ror #13 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq fp, r0, r4, lsr #13 │ │ │ │ andeq r3, r0, r4, asr r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r5, r8, ror #6 │ │ │ │ - rsbeq r8, r5, ip, lsl #7 │ │ │ │ + rsbeq r8, r5, r8, lsr r3 │ │ │ │ + rsbeq r8, r5, ip, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 39f654 │ │ │ │ ldr r2, [pc, #72] @ 39f658 │ │ │ │ ldr r1, [pc, #72] @ 39f65c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r0, #119] @ 0x77 │ │ │ │ strb r3, [r0, #121] @ 0x79 │ │ │ │ mov r4, r0 │ │ │ │ bl 39e7ec │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 39ebc0 │ │ │ │ - rsbseq r0, r9, r0, lsr #28 │ │ │ │ - rsbeq r8, r5, ip, lsr #32 │ │ │ │ - rsbeq r8, r5, ip, asr #32 │ │ │ │ + ldrsheq r0, [r9], #-208 @ 0xffffff30 @ │ │ │ │ + strdeq r7, [r5], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r8, r5, ip, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #248] @ 39f770 │ │ │ │ mov r7, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -351641,51 +351641,51 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r6, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ ldr sl, [pc, #204] @ 39f77c │ │ │ │ mov r8, #2 │ │ │ │ add sl, pc, sl │ │ │ │ mov r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr r2, [pc, #180] @ 39f780 │ │ │ │ ldr r1, [pc, #180] @ 39f784 │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #42 @ 0x2a │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #160] @ 39f788 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, sl, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ mov r8, #1 │ │ │ │ mov r9, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ ldr r3, [pc, #116] @ 39f78c │ │ │ │ add r2, sl, #100 @ 0x64 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r4, #312 @ 0x138 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ add r1, r4, #124 @ 0x7c │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #1 │ │ │ │ bl 324370 │ │ │ │ ldr r1, [pc, #68] @ 39f790 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -351693,22 +351693,22 @@ │ │ │ │ bl 3241c0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ - ldrheq r0, [r9], #-216 @ 0xffffff28 @ │ │ │ │ - strheq r7, [r5], #-252 @ 0xffffff04 @ │ │ │ │ - ldrdeq r7, [r5], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r0, r9, r8, lsl #27 │ │ │ │ + rsbeq r7, r5, ip, lsl #31 │ │ │ │ + rsbeq r7, r5, ip, lsr #31 │ │ │ │ addeq sl, r2, ip, lsr #20 │ │ │ │ - ldrdeq r8, [r5], #-8 @ │ │ │ │ - rsbeq r8, r5, r4, ror #1 │ │ │ │ - rsbeq sl, ip, r0, lsr r6 │ │ │ │ - rsbeq r8, r5, r4, ror r0 │ │ │ │ + rsbeq r8, r5, r8, lsr #1 │ │ │ │ + strheq r8, [r5], #-4 @ │ │ │ │ + rsbeq sl, ip, r0, lsl #12 │ │ │ │ + rsbeq r8, r5, r4, asr #32 │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ │ │ │ │ 0039f794 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -351800,41 +351800,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 39f978 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 39f810 │ │ │ │ ldr r0, [pc, #60] @ 39f97c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 39f810 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r0, r0, ror r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq fp, r0, ip, asr #6 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq fp, r0, r4, lsl #6 │ │ │ │ addseq sp, lr, r8, asr #16 │ │ │ │ andeq r4, r0, r8, ror #15 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r5, r8, asr #32 │ │ │ │ - rsbeq r8, r5, r0, rrx │ │ │ │ + rsbeq r8, r5, r8, lsl r0 │ │ │ │ + rsbeq r8, r5, r0, lsr r0 │ │ │ │ │ │ │ │ 0039f980 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 39eac4 │ │ │ │ @@ -351866,15 +351866,15 @@ │ │ │ │ ldr r1, [pc, #332] @ 39fb44 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ bl 324604 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -351889,15 +351889,15 @@ │ │ │ │ ldr r1, [pc, #252] @ 39fb50 │ │ │ │ add r3, r4, #28 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #224] @ 39fb54 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r8 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ add r5, r7, #28 │ │ │ │ str r0, [r3, #4] │ │ │ │ @@ -351906,15 +351906,15 @@ │ │ │ │ bl 39e82c │ │ │ │ ldr r2, [pc, #192] @ 39fb5c │ │ │ │ ldr r1, [pc, #192] @ 39fb60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ mov r1, #0 │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ bl 324604 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -351929,51 +351929,51 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #92] @ 39fb70 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3] │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrdeq r7, [r5], #-216 @ 0xffffff28 @ │ │ │ │ - rsbseq r0, r9, ip, lsr sl │ │ │ │ - rsbeq r7, r3, ip, lsr #21 │ │ │ │ - rsbeq r4, sp, ip, asr #31 │ │ │ │ - rsbseq r0, r9, r8, ror #19 │ │ │ │ - strdeq r7, [r5], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq r7, r5, r0, lsl ip │ │ │ │ + rsbeq r7, r5, r8, lsr #27 │ │ │ │ + rsbseq r0, r9, ip, lsl #20 │ │ │ │ + rsbeq r7, r3, ip, ror sl │ │ │ │ + @ instruction: 0x006d4f9c │ │ │ │ + ldrheq r0, [r9], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r7, r5, r0, asr #23 │ │ │ │ + rsbeq r7, r5, r0, ror #23 │ │ │ │ addseq sp, lr, ip, lsr #12 │ │ │ │ - rsbeq r7, r5, ip, lsr #26 │ │ │ │ - rsbeq r7, r3, ip, lsl #20 │ │ │ │ - rsbeq r4, sp, ip, lsr #30 │ │ │ │ - rsbseq r0, r9, r4, asr #18 │ │ │ │ - rsbeq r7, r5, r4, asr fp │ │ │ │ - rsbeq r7, r5, r4, ror fp │ │ │ │ + strdeq r7, [r5], #-204 @ 0xffffff34 @ │ │ │ │ + ldrdeq r7, [r3], #-156 @ 0xffffff64 @ │ │ │ │ + strdeq r4, [sp], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r0, r9, r4, lsl r9 │ │ │ │ + rsbeq r7, r5, r4, lsr #22 │ │ │ │ + rsbeq r7, r5, r4, asr #22 │ │ │ │ umullseq sp, lr, r0, r5 │ │ │ │ │ │ │ │ 0039fb74 : │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 39fb94 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq sl, r2, r4, ror #11 │ │ │ │ lsr r3, r2, #5 │ │ │ │ and r2, r2, #31 │ │ │ │ lsl r3, r3, #21 │ │ │ │ subs r1, r2, #16 │ │ │ │ lsr r3, r3, #21 │ │ │ │ beq 39fbfc │ │ │ │ @@ -352091,15 +352091,15 @@ │ │ │ │ add r0, r0, r2, lsl #5 │ │ │ │ ldr r0, [r0, #1996] @ 0x7cc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ subs r0, r0, r2 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ and r4, r3, #-2147483648 @ 0x80000000 │ │ │ │ sbc ip, r1, r2 │ │ │ │ adds lr, r0, ip │ │ │ │ @@ -352152,24 +352152,24 @@ │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r3, r8 │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp] │ │ │ │ mov r1, r8 │ │ │ │ add r0, r0, #968 @ 0x3c8 │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ ldr r1, [r5] │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ rsb r1, r1, r1, lsl #3 │ │ │ │ add r1, r8, r1, lsl #3 │ │ │ │ add r1, r1, #968 @ 0x3c8 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ ldr ip, [r5] │ │ │ │ add ip, ip, #1 │ │ │ │ str ip, [r5] │ │ │ │ ldr lr, [r4, #24]! │ │ │ │ cmp lr, #0 │ │ │ │ bne 39fe48 │ │ │ │ add sp, sp, #16 │ │ │ │ @@ -352183,17 +352183,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 39fefc │ │ │ │ ldr r0, [pc, #24] @ 39ff00 │ │ │ │ ldr r2, [pc, #24] @ 39ff04 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r9, r8, lsl #11 │ │ │ │ - ldrdeq r7, [r5], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r7, r5, r4, ror #21 │ │ │ │ + rsbseq r0, r9, r8, asr r5 │ │ │ │ + rsbeq r7, r5, r4, lsr #21 │ │ │ │ + strheq r7, [r5], #-164 @ 0xffffff5c @ │ │ │ │ andeq r0, r0, r1, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 39ffb0 │ │ │ │ ldr r2, [pc, #144] @ 39ffb4 │ │ │ │ @@ -352201,27 +352201,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #12 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #112] @ 39ffbc │ │ │ │ ldr r1, [pc, #112] @ 39ffc0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r1, [pc, #88] @ 39ffc4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74dcc4 │ │ │ │ + bl 74dc94 │ │ │ │ ldr r2, [pc, #76] @ 39ffc8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r2, [r4, #84] @ 0x54 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ @@ -352229,17 +352229,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r0, r9, ip, asr #10 │ │ │ │ - rsbeq r7, r3, r4, ror r5 │ │ │ │ - @ instruction: 0x006d4a94 │ │ │ │ + rsbseq r0, r9, ip, lsl r5 │ │ │ │ + rsbeq r7, r3, r4, asr #10 │ │ │ │ + rsbeq r4, sp, r4, ror #20 │ │ │ │ andeq r0, r0, ip, lsl #5 │ │ │ │ addeq ip, lr, r4, ror #8 │ │ │ │ muleq r0, r4, r6 │ │ │ │ strdeq sl, [r2], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -352255,25 +352255,25 @@ │ │ │ │ ldr r3, [r0] │ │ │ │ mov r2, #0 │ │ │ │ and r3, r3, #-2147483648 @ 0x80000000 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ strb r2, [r4, #12] │ │ │ │ str r3, [r4] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b0ec8 │ │ │ │ + b 9b0e98 │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [r4, #12] │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ adds r2, r5, r0 │ │ │ │ str r0, [r4, #24] │ │ │ │ adc r3, r6, r1 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ str r1, [r4, #28] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b12e0 │ │ │ │ + b 9b12b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #372] @ 3a01d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #2 │ │ │ │ @@ -352350,15 +352350,15 @@ │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ add r7, r7, #1 │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov sl, r0 │ │ │ │ - bl 9b0dec │ │ │ │ + bl 9b0dbc │ │ │ │ cmp r7, #4 │ │ │ │ str sl, [r6, #16] │ │ │ │ str r4, [r6, #20] │ │ │ │ ldrne r3, [r5, #252] @ 0xfc │ │ │ │ addne r6, r6, #32 │ │ │ │ bne 3a0164 │ │ │ │ add sp, sp, #16 │ │ │ │ @@ -352392,25 +352392,25 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #768] @ 3a0530 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov fp, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #748] @ 3a0534 │ │ │ │ ldr r1, [pc, #748] @ 3a0538 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r5, #44 @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, fp │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add sl, r0, #12288 @ 0x3000 │ │ │ │ ldr r2, [sl, #76] @ 0x4c │ │ │ │ cmp r2, #32 │ │ │ │ bhi 3a048c │ │ │ │ ldr r1, [r0, #924] @ 0x39c │ │ │ │ @@ -352488,15 +352488,15 @@ │ │ │ │ ldr r1, [pc, #424] @ 3a0550 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #420] @ 3a0554 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #52 @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 3a04b4 │ │ │ │ str r9, [r5, #4] │ │ │ │ mov r0, #40 @ 0x28 │ │ │ │ bl 248810 │ │ │ │ str r9, [r5, #20] │ │ │ │ add r7, r7, #1 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ @@ -352549,15 +352549,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #200] @ 3a056c │ │ │ │ ldr r2, [pc, #200] @ 3a0570 │ │ │ │ add r3, r5, #52 @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ ldr r2, [pc, #184] @ 3a0574 │ │ │ │ ldr r3, [pc, #104] @ 3a0528 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -352577,34 +352577,34 @@ │ │ │ │ add r1, r1, #296 @ 0x128 │ │ │ │ bl 39fe10 │ │ │ │ b 3a02f8 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ subeq r0, r0, r2, lsl #8 │ │ │ │ andvs r0, r0, r0 │ │ │ │ - rsbseq r0, r9, r4, ror r2 │ │ │ │ + rsbseq r0, r9, r4, asr #4 │ │ │ │ addseq sl, r0, r4, lsl r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq r7, [r4], #-208 @ 0xffffff30 @ │ │ │ │ - ldrdeq r7, [r4], #-220 @ 0xffffff24 @ │ │ │ │ - strheq r7, [r5], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r7, r5, r8, asr #15 │ │ │ │ + rsbeq r7, r4, r0, asr #27 │ │ │ │ + rsbeq r7, r4, ip, lsr #27 │ │ │ │ + rsbeq r7, r5, r4, lsl #15 │ │ │ │ + @ instruction: 0x00657798 │ │ │ │ subeq r0, r0, r0, lsl #4 │ │ │ │ addseq fp, r1, r4, lsl #23 │ │ │ │ addeq r9, r2, r0, lsr #29 │ │ │ │ eorseq r7, pc, r0, lsl #20 │ │ │ │ - rsbeq r7, r5, r4, lsr #13 │ │ │ │ - rsbeq r7, r5, r4, lsl r6 │ │ │ │ + rsbeq r7, r5, r4, ror r6 │ │ │ │ + rsbeq r7, r5, r4, ror #11 │ │ │ │ andeq r0, r0, r1, lsr r6 │ │ │ │ addseq sl, r0, ip, lsl #14 │ │ │ │ andeq r0, r0, r4, lsr #18 │ │ │ │ @ instruction: 0x0091b9d4 │ │ │ │ addeq r9, r2, ip, ror #25 │ │ │ │ - rsbeq r7, r5, ip, lsl #11 │ │ │ │ - rsbeq r7, r5, r4, lsl r5 │ │ │ │ + rsbeq r7, r5, ip, asr r5 │ │ │ │ + rsbeq r7, r5, r4, ror #9 │ │ │ │ andeq r0, r0, r2, lsl #12 │ │ │ │ addseq sl, r0, r0, ror #12 │ │ │ │ addeq r9, r2, r0, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -352616,48 +352616,48 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r6, #262144 @ 0x40000 │ │ │ │ mov r7, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ strd r6, [sp] │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ - bl 707328 │ │ │ │ + bl 7072f8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrsbeq pc, [r8], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r7, r5, r8, ror r4 │ │ │ │ - rsbeq r7, r5, ip, asr #8 │ │ │ │ + rsbseq pc, r8, r8, lsr #29 │ │ │ │ + rsbeq r7, r5, r8, asr #8 │ │ │ │ + rsbeq r7, r5, ip, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #748] @ 3a090c │ │ │ │ ldr r2, [pc, #748] @ 3a0910 │ │ │ │ ldr r1, [pc, #748] @ 3a0914 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #0 │ │ │ │ add r5, r0, #12288 @ 0x3000 │ │ │ │ str r3, [r0, #1980] @ 0x7bc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ ldr r2, [r4, #932] @ 0x3a4 │ │ │ │ @@ -352759,21 +352759,21 @@ │ │ │ │ mov r7, #0 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ mov r2, #320 @ 0x140 │ │ │ │ mov r1, r7 │ │ │ │ str sl, [r6] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ - bl 995b78 │ │ │ │ + bl 995b48 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ str r9, [r6, #28] │ │ │ │ str r7, [r6, #32] │ │ │ │ mov r2, #320 @ 0x140 │ │ │ │ mov r1, r7 │ │ │ │ - bl 995b78 │ │ │ │ + bl 995b48 │ │ │ │ ldr r3, [r5, #76] @ 0x4c │ │ │ │ add r8, r8, #1 │ │ │ │ cmp r3, r8 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ bhi 3a07dc │ │ │ │ add r5, r4, #12352 @ 0x3040 │ │ │ │ add r6, r4, #12480 @ 0x30c0 │ │ │ │ @@ -352810,15 +352810,15 @@ │ │ │ │ ldrb r7, [r2, #2024] @ 0x7e8 │ │ │ │ and r6, r6, sl │ │ │ │ bic r7, r7, #2 │ │ │ │ strb r7, [r2, #2024] @ 0x7e8 │ │ │ │ str r6, [r3, #8] │ │ │ │ b 3a06f4 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ strb r7, [r5, #12] │ │ │ │ b 3a0854 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3a08e8 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [r3, #4] │ │ │ │ @@ -352828,17 +352828,17 @@ │ │ │ │ str r6, [r3, #4] │ │ │ │ str r6, [r3, #16] │ │ │ │ ldrb r7, [r2, #2024] @ 0x7e8 │ │ │ │ bic r7, r7, #2 │ │ │ │ strb r7, [r2, #2024] @ 0x7e8 │ │ │ │ str r6, [r3, #8] │ │ │ │ b 3a06f4 │ │ │ │ - rsbseq pc, r8, ip, asr #28 │ │ │ │ - rsbeq r7, r5, ip, asr #7 │ │ │ │ - rsbeq r7, r5, r4, ror #7 │ │ │ │ + rsbseq pc, r8, ip, lsl lr @ │ │ │ │ + @ instruction: 0x0065739c │ │ │ │ + strheq r7, [r5], #-52 @ 0xffffffcc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r9, r3 │ │ │ │ add r3, r0, r2, lsl #5 │ │ │ │ mov r4, r0 │ │ │ │ @@ -352877,15 +352877,15 @@ │ │ │ │ lsr r0, r0, #16 │ │ │ │ and r0, r0, #15 │ │ │ │ cmp r0, r5 │ │ │ │ movgt sl, r2 │ │ │ │ movgt r5, r0 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - bl 996478 │ │ │ │ + bl 996448 │ │ │ │ ldr r1, [r6, #244] @ 0xf4 │ │ │ │ mov r2, r0 │ │ │ │ cmp r2, r1 │ │ │ │ add r0, r4, r0, lsl #5 │ │ │ │ bne 3a09b0 │ │ │ │ cmp r9, #0 │ │ │ │ str sl, [r7, #24] │ │ │ │ @@ -352908,15 +352908,15 @@ │ │ │ │ lsr r3, r3, #16 │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, r5 │ │ │ │ movgt r7, r0 │ │ │ │ movgt r5, r3 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [r9, #32] │ │ │ │ - bl 996478 │ │ │ │ + bl 996448 │ │ │ │ ldr r1, [r6, #244] @ 0xf4 │ │ │ │ cmp r0, r1 │ │ │ │ mov r2, r0 │ │ │ │ add r3, r4, r0, lsl #5 │ │ │ │ bne 3a0a2c │ │ │ │ ldr r3, [r9, #12] │ │ │ │ ldr r2, [r9, #28] │ │ │ │ @@ -352929,15 +352929,15 @@ │ │ │ │ add r4, r4, r8, lsl #2 │ │ │ │ add r4, r4, #10432 @ 0x28c0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r3] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ bic r3, r3, r1 │ │ │ │ str r3, [r0, r2, lsl #2] │ │ │ │ b 3a098c │ │ │ │ cmp r9, #0 │ │ │ │ beq 3a0b00 │ │ │ │ cmp ip, #0 │ │ │ │ bne 3a0ae4 │ │ │ │ @@ -352984,15 +352984,15 @@ │ │ │ │ lsr r3, r3, #16 │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, r5 │ │ │ │ movgt r9, r0 │ │ │ │ movgt r5, r3 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [r7, #32] │ │ │ │ - bl 996478 │ │ │ │ + bl 996448 │ │ │ │ ldr r1, [r6, #244] @ 0xf4 │ │ │ │ cmp r0, r1 │ │ │ │ mov r2, r0 │ │ │ │ add r3, r4, r0, lsl #5 │ │ │ │ bne 3a0b5c │ │ │ │ cmp sl, r5 │ │ │ │ mvn r3, r9 │ │ │ │ @@ -353148,18 +353148,18 @@ │ │ │ │ b 3a0be0 │ │ │ │ ldr r1, [pc, #24] @ 3a0e14 │ │ │ │ ldr r0, [pc, #24] @ 3a0e18 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #68 @ 0x44 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ bl 24aa9c │ │ │ │ - rsbseq pc, r8, r4, ror r6 @ │ │ │ │ - rsbeq r6, r5, r0, ror #24 │ │ │ │ + rsbseq pc, r8, r4, asr #12 │ │ │ │ + rsbeq r6, r5, r0, lsr ip │ │ │ │ tst r2, #15 │ │ │ │ sub r2, r2, #320 @ 0x140 │ │ │ │ moveq r1, #1 │ │ │ │ movne r1, #0 │ │ │ │ orrs r2, r2, r3 │ │ │ │ movne r1, #0 │ │ │ │ andeq r1, r1, #1 │ │ │ │ @@ -353294,27 +353294,27 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ add r7, r5, #12288 @ 0x3000 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, r2 │ │ │ │ mov r4, r9 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ ldr r1, [r7, #244] @ 0xf4 │ │ │ │ mov r2, r9 │ │ │ │ b 3a107c │ │ │ │ ldr r3, [r3, #1996] @ 0x7cc │ │ │ │ lsr r3, r3, #16 │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, r9 │ │ │ │ movgt r4, r0 │ │ │ │ movgt r9, r3 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ - bl 996478 │ │ │ │ + bl 996448 │ │ │ │ ldr r1, [r7, #244] @ 0xf4 │ │ │ │ cmp r0, r1 │ │ │ │ mov r2, r0 │ │ │ │ add r3, r5, r0, lsl #5 │ │ │ │ bne 3a1064 │ │ │ │ cmn r4, #1 │ │ │ │ str r9, [r6, #16] │ │ │ │ @@ -353334,15 +353334,15 @@ │ │ │ │ ldr r1, [pc, #324] @ 3a1224 │ │ │ │ ldr r0, [pc, #324] @ 3a1228 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #84 @ 0x54 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r4 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 3a0be0 │ │ │ │ ldr sl, [r5, #1988] @ 0x7c4 │ │ │ │ add r2, r4, #63 @ 0x3f │ │ │ │ add r3, r5, r2, lsl #5 │ │ │ │ ldrb r3, [r3, #8] │ │ │ │ @@ -353410,16 +353410,16 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ and r1, r4, #31 │ │ │ │ ldr r3, [r0, ip, lsl #2] │ │ │ │ mov lr, #1 │ │ │ │ bic r3, r3, lr, lsl r1 │ │ │ │ str r3, [r0, ip, lsl #2] │ │ │ │ b 3a111c │ │ │ │ - @ instruction: 0x0078f390 │ │ │ │ - @ instruction: 0x00656990 │ │ │ │ + rsbseq pc, r8, r0, ror #6 │ │ │ │ + rsbeq r6, r5, r0, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ands r5, r2, #15 │ │ │ │ mov r1, #0 │ │ │ │ bne 3a12c4 │ │ │ │ @@ -353510,15 +353510,15 @@ │ │ │ │ b 3a12c8 │ │ │ │ ldr r5, [r0, #940] @ 0x3ac │ │ │ │ b 3a12c8 │ │ │ │ sub r0, r2, #112 @ 0x70 │ │ │ │ orrs r0, r0, r3 │ │ │ │ bne 3a1438 │ │ │ │ ldr r3, [pc, #216] @ 3a1490 │ │ │ │ - bl 9d7330 │ │ │ │ + bl 9d7300 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a1438 │ │ │ │ ldr r3, [r3, #712] @ 0x2c8 │ │ │ │ cmp r3, #0 │ │ │ │ blt 3a1438 │ │ │ │ @@ -353948,15 +353948,15 @@ │ │ │ │ cmp r2, #2 │ │ │ │ beq 3a1bd8 │ │ │ │ ldr r1, [pc, #352] @ 3a1be0 │ │ │ │ ldr r0, [pc, #352] @ 3a1be4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #100 @ 0x64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ add r5, r5, r4, lsl #5 │ │ │ │ str r6, [r5, #2012] @ 0x7dc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -354033,16 +354033,16 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r6, r2 │ │ │ │ b 3a1a90 │ │ │ │ - ldrsheq lr, [r8], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r6, r5, ip, lsl r0 │ │ │ │ + rsbseq lr, r8, r0, asr #19 │ │ │ │ + rsbeq r5, r5, ip, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ and r3, r2, #4080 @ 0xff0 │ │ │ │ subs r1, r3, #128 @ 0x80 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ @@ -354074,15 +354074,15 @@ │ │ │ │ lsr r3, r3, #16 │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, r5 │ │ │ │ movgt sl, r0 │ │ │ │ movgt r5, r3 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [r8, #32] │ │ │ │ - bl 996478 │ │ │ │ + bl 996448 │ │ │ │ ldr r1, [r6, #244] @ 0xf4 │ │ │ │ cmp r0, r1 │ │ │ │ mov r2, r0 │ │ │ │ add r3, r4, r0, lsl #5 │ │ │ │ bne 3a1c64 │ │ │ │ cmp sl, #0 │ │ │ │ str r5, [r8, #44] @ 0x2c │ │ │ │ @@ -354113,15 +354113,15 @@ │ │ │ │ lsr r3, r3, #16 │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, sl │ │ │ │ movgt sl, r3 │ │ │ │ movgt r5, r0 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [r8, #32] │ │ │ │ - bl 996478 │ │ │ │ + bl 996448 │ │ │ │ ldr r1, [r6, #244] @ 0xf4 │ │ │ │ cmp r0, r1 │ │ │ │ mov r2, r0 │ │ │ │ add r3, r4, r0, lsl #5 │ │ │ │ bne 3a1d00 │ │ │ │ str sl, [r8, #44] @ 0x2c │ │ │ │ sub sl, r9, r7 │ │ │ │ @@ -354136,15 +354136,15 @@ │ │ │ │ lsr r3, r3, #16 │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, r8 │ │ │ │ movgt r8, r3 │ │ │ │ movgt fp, r0 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [sl, #16] │ │ │ │ - bl 996478 │ │ │ │ + bl 996448 │ │ │ │ ldr r1, [r6, #244] @ 0xf4 │ │ │ │ cmp r0, r1 │ │ │ │ mov r2, r0 │ │ │ │ add r3, r4, r0, lsl #5 │ │ │ │ bne 3a1d5c │ │ │ │ cmn fp, #1 │ │ │ │ str r8, [sl, #28] │ │ │ │ @@ -354174,15 +354174,15 @@ │ │ │ │ sub r9, r9, r7 │ │ │ │ add r4, r4, r9, lsl #2 │ │ │ │ add r4, r4, #10432 @ 0x28c0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3] │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ cmp r3, #96 @ 0x60 │ │ │ │ beq 3a1e44 │ │ │ │ cmp r3, #97 @ 0x61 │ │ │ │ sbcs r0, r0, #0 │ │ │ │ bcs 3a1ee0 │ │ │ │ and r2, r2, #4064 @ 0xfe0 │ │ │ │ cmp r2, #64 @ 0x40 │ │ │ │ @@ -354224,25 +354224,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pople {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r7, #48] @ 0x30 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3] │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ cmp r3, #112 @ 0x70 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ popne {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ b 3a1e44 │ │ │ │ ldr r3, [r7, #48] @ 0x30 │ │ │ │ ldr r0, [r3] │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ands r6, r2, #15 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ @@ -354348,15 +354348,15 @@ │ │ │ │ sub r1, r1, #64 @ 0x40 │ │ │ │ orrs r1, r1, r3 │ │ │ │ beq 3a20c8 │ │ │ │ sub r1, r2, #96 @ 0x60 │ │ │ │ orrs r1, r1, r3 │ │ │ │ bne 3a1fbc │ │ │ │ ldr r1, [pc, #408] @ 3a2268 │ │ │ │ - bl 9d7330 │ │ │ │ + bl 9d7300 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r1, [r0, r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3a1fbc │ │ │ │ ldr r1, [r1, #712] @ 0x2c8 │ │ │ │ cmp r1, #0 │ │ │ │ blt 3a1fbc │ │ │ │ @@ -354403,20 +354403,20 @@ │ │ │ │ orrs r1, r1, r3 │ │ │ │ beq 3a215c │ │ │ │ cmp r2, #0 │ │ │ │ bne 3a2164 │ │ │ │ ldr r3, [r7] │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ b 3a2164 │ │ │ │ ldr r3, [r7] │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ b 3a2164 │ │ │ │ sub r1, r1, #128 @ 0x80 │ │ │ │ orrs r1, r1, r3 │ │ │ │ beq 3a20c8 │ │ │ │ sub r1, r2, #160 @ 0xa0 │ │ │ │ orrs r1, r1, r3 │ │ │ │ bne 3a1fbc │ │ │ │ @@ -354443,27 +354443,27 @@ │ │ │ │ ldr r1, [pc, #68] @ 3a2278 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 3a0608 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r1, r0, r0, lsr #32 │ │ │ │ andeq r1, r0, r0, ror #1 │ │ │ │ andeq r1, r0, r0, lsr #1 │ │ │ │ @ instruction: 0x0090bff4 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - rsbseq lr, r8, r0, asr #4 │ │ │ │ - rsbeq r5, r3, r0, ror r2 │ │ │ │ - @ instruction: 0x006d2790 │ │ │ │ + rsbseq lr, r8, r0, lsl r2 │ │ │ │ + rsbeq r5, r3, r0, asr #4 │ │ │ │ + rsbeq r2, sp, r0, ror #14 │ │ │ │ add ip, r0, #12288 @ 0x3000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr lr, [ip, #76] @ 0x4c │ │ │ │ lsr ip, r2, #12 │ │ │ │ and ip, ip, #31 │ │ │ │ cmp lr, ip │ │ │ │ mov r1, #0 │ │ │ │ @@ -354484,15 +354484,15 @@ │ │ │ │ movcs r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3a22f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq r8, r2, ip, lsl #6 │ │ │ │ push {r4, lr} │ │ │ │ ldr r1, [r0, #964] @ 0x3c4 │ │ │ │ mov r4, r0 │ │ │ │ tst r1, #2 │ │ │ │ ldr r2, [r0, #936] @ 0x3a8 │ │ │ │ ldrne r3, [r4, #968] @ 0x3c8 │ │ │ │ @@ -354513,15 +354513,15 @@ │ │ │ │ beq 3a2334 │ │ │ │ ldr r0, [r4, #928] @ 0x3a0 │ │ │ │ str r3, [r4, #960] @ 0x3c0 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r1, #0 │ │ │ │ andne r1, r1, #1 │ │ │ │ pop {r4, lr} │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ mvn r3, #0 │ │ │ │ b 3a2348 │ │ │ │ mov r3, #0 │ │ │ │ b 3a2348 │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r3, lsl #30 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -354557,15 +354557,15 @@ │ │ │ │ ldr r3, [r0, #944] @ 0x3b0 │ │ │ │ bic r3, r3, r1 │ │ │ │ str r3, [r0, #944] @ 0x3b0 │ │ │ │ b 3a22f4 │ │ │ │ and r1, r1, #3 │ │ │ │ str r1, [r0, #964] @ 0x3c4 │ │ │ │ b 3a22f4 │ │ │ │ - rsbseq lr, r8, ip, asr r1 │ │ │ │ + rsbseq lr, r8, ip, lsr #2 │ │ │ │ mov ip, #1 │ │ │ │ lsl ip, ip, r1 │ │ │ │ ldr r3, [r0, #932] @ 0x3a4 │ │ │ │ lsl r2, r2, r1 │ │ │ │ tst ip, r3 │ │ │ │ beq 3a2440 │ │ │ │ ldr r3, [r0, #964] @ 0x3c4 │ │ │ │ @@ -354587,27 +354587,27 @@ │ │ │ │ ldr r1, [pc, #68] @ 3a24b8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #40] @ 3a24bc │ │ │ │ ldr r1, [pc, #40] @ 3a24c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74bf20 │ │ │ │ - rsbseq lr, r8, r4, lsl #1 │ │ │ │ - rsbeq r5, r3, r0, lsr r0 │ │ │ │ - rsbeq r2, sp, r0, asr r5 │ │ │ │ + b 74bef0 │ │ │ │ + rsbseq lr, r8, r4, asr r0 │ │ │ │ + rsbeq r5, r3, r0 │ │ │ │ + rsbeq r2, sp, r0, lsr #10 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ addeq sl, lr, r8, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [pc, #220] @ 3a25b8 │ │ │ │ @@ -354620,15 +354620,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r5, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [r0, #752] @ 0x2f0 │ │ │ │ cmp r1, #0 │ │ │ │ beq 3a2578 │ │ │ │ ldr r2, [pc, #160] @ 3a25c4 │ │ │ │ cmp r1, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ moveq r1, #48 @ 0x30 │ │ │ │ @@ -354638,15 +354638,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r4, #32 │ │ │ │ mov r3, r0 │ │ │ │ str r6, [sp] │ │ │ │ add r0, r0, #760 @ 0x2f8 │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -354654,28 +354654,28 @@ │ │ │ │ ldr ip, [pc, #72] @ 3a25c8 │ │ │ │ add r3, r8, #28 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #201 @ 0xc9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq lr, r8, r8, lsl r0 │ │ │ │ - rsbeq r5, r5, r4, ror #13 │ │ │ │ - strdeq r5, [r5], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq sp, r8, r8, ror #31 │ │ │ │ + strheq r5, [r5], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r5, r5, r8, asr #13 │ │ │ │ ldrdeq r8, [r2], r0 │ │ │ │ - rsbeq r5, r5, r8, ror r6 │ │ │ │ + rsbeq r5, r5, r8, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #188] @ 3a26a0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -354683,59 +354683,59 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #172] @ 3a26a4 │ │ │ │ ldr r1, [pc, #172] @ 3a26a8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #152] @ 3a26ac │ │ │ │ ldr r1, [pc, #152] @ 3a26b0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #140] @ 3a26b4 │ │ │ │ ldr r7, [pc, #140] @ 3a26b8 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r4, #48 @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #112] @ 3a26bc │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ mov r2, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3241c0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r1, r6, #928 @ 0x3a0 │ │ │ │ bl 338d94 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r1, r6, #760 @ 0x2f8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 338e94 │ │ │ │ - rsbseq sp, r8, r4, lsl pc │ │ │ │ - ldrdeq r5, [r5], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r5, r5, r8, ror #11 │ │ │ │ - @ instruction: 0x00634e90 │ │ │ │ - strheq r2, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r5, r4, r4, ror #19 │ │ │ │ - strdeq r5, [r4], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq sp, r8, r4, ror #29 │ │ │ │ + rsbeq r5, r5, r8, lsr #11 │ │ │ │ + strheq r5, [r5], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r4, r3, r0, ror #28 │ │ │ │ + rsbeq r2, sp, r0, lsl #7 │ │ │ │ + strheq r5, [r4], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r5, r4, r8, asr #19 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ │ │ │ │ 003a26c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -354793,22 +354793,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 3a2840 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3a2720 │ │ │ │ ldr r2, [pc, #96] @ 3a2844 │ │ │ │ ldr r3, [pc, #64] @ 3a2828 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -354816,28 +354816,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3a2818 │ │ │ │ ldr r0, [pc, #64] @ 3a2848 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009ea9d0 │ │ │ │ addseq r8, r0, r0, lsr #8 │ │ │ │ addseq r8, r0, ip, lsr #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009083f4 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r5, r5, r0, lsl #9 │ │ │ │ + rsbeq r5, r5, r0, asr r4 │ │ │ │ addseq r8, r0, r8, lsr r3 │ │ │ │ - rsbeq r5, r5, r0, lsl #9 │ │ │ │ + rsbeq r5, r5, r0, asr r4 │ │ │ │ │ │ │ │ 003a284c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #300] @ 3a2990 │ │ │ │ @@ -354898,41 +354898,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3a29b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3a28ac │ │ │ │ ldr r0, [pc, #60] @ 3a29bc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3a28ac │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009082b8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, lr, ip, lsr #16 │ │ │ │ umullseq r8, r0, r0, r2 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009ea7f4 │ │ │ │ addseq r8, r0, r8, asr r2 │ │ │ │ andeq r2, r0, r0, asr #32 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r5, r5, r4, asr #6 │ │ │ │ - rsbeq r5, r5, r8, ror #6 │ │ │ │ + rsbeq r5, r5, r4, lsl r3 │ │ │ │ + rsbeq r5, r5, r8, lsr r3 │ │ │ │ │ │ │ │ 003a29c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r0, [pc, #284] @ 3a2af4 │ │ │ │ @@ -354987,68 +354987,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3a2b18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r4, [r5] │ │ │ │ b 3a2a18 │ │ │ │ ldr r0, [pc, #60] @ 3a2b1c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r4, [r5] │ │ │ │ b 3a2a18 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r0, r4, asr #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r8, r0, r4, lsr #2 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq sl, lr, r0, lsr #13 │ │ │ │ ldrsheq r8, [r0], ip │ │ │ │ andeq r3, r0, r8, lsr #24 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r5, r5, ip, asr #4 │ │ │ │ - rsbeq r5, r5, r0, ror r2 │ │ │ │ + rsbeq r5, r5, ip, lsl r2 │ │ │ │ + rsbeq r5, r5, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3a2b4c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq r7, r2, r4, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 3a2bd0 │ │ │ │ ldr r2, [pc, #104] @ 3a2bd4 │ │ │ │ ldr r1, [pc, #104] @ 3a2bd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #76] @ 3a2bdc │ │ │ │ ldr lr, [pc, #76] @ 3a2be0 │ │ │ │ ldr ip, [pc, #76] @ 3a2be4 │ │ │ │ add r2, pc, r2 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ @@ -355058,19 +355058,19 @@ │ │ │ │ ldr r1, [pc, #48] @ 3a2be8 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r0, #72] @ 0x48 │ │ │ │ str ip, [r0, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74bf20 │ │ │ │ - ldrsbeq sp, [r8], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r4, r3, r0, lsr r9 │ │ │ │ - rsbeq r1, sp, r0, asr lr │ │ │ │ - rsbeq r5, r5, ip, ror #3 │ │ │ │ + b 74bef0 │ │ │ │ + rsbseq sp, r8, r0, lsr #19 │ │ │ │ + rsbeq r4, r3, r0, lsl #18 │ │ │ │ + rsbeq r1, sp, r0, lsr #28 │ │ │ │ + strheq r5, [r5], #-28 @ 0xffffffe4 @ │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ muleq r0, ip, r1 │ │ │ │ addeq sl, lr, r8, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -355084,49 +355084,49 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r9, r1 │ │ │ │ mov r3, #32 │ │ │ │ mov r1, sl │ │ │ │ mov r7, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 74d7e8 │ │ │ │ + bl 74d7b8 │ │ │ │ ldr r1, [pc, #228] @ 3a2d30 │ │ │ │ add r2, r4, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #32 │ │ │ │ mov r1, sl │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [r8, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ ldrblt r2, [r6, #69] @ 0x45 │ │ │ │ strlt r2, [r8, #96] @ 0x60 │ │ │ │ ldrb ip, [r6, #68] @ 0x44 │ │ │ │ cmp ip, r2 │ │ │ │ mov r4, r0 │ │ │ │ ble 3a2cd8 │ │ │ │ add r2, r2, #1 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r8, #100 @ 0x64 │ │ │ │ strb r2, [r6, #69] @ 0x45 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r6, #72] @ 0x48 │ │ │ │ - bl 7501c8 │ │ │ │ + bl 750198 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ ldr r3, [pc, #84] @ 3a2d34 │ │ │ │ @@ -355136,46 +355136,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #53 @ 0x35 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbseq sp, r8, r8, lsr r9 │ │ │ │ - rsbeq r6, r4, ip, asr #12 │ │ │ │ - rsbeq r6, r4, r0, ror #12 │ │ │ │ - rsbeq r5, r5, r4, lsr r1 │ │ │ │ - rsbseq sp, r8, r8, asr r8 │ │ │ │ - rsbeq r5, r5, r0, asr #1 │ │ │ │ - rsbeq r5, r5, r4, lsr #1 │ │ │ │ + rsbseq sp, r8, r8, lsl #18 │ │ │ │ + rsbeq r6, r4, ip, lsl r6 │ │ │ │ + rsbeq r6, r4, r0, lsr r6 │ │ │ │ + rsbeq r5, r5, r4, lsl #2 │ │ │ │ + rsbseq sp, r8, r8, lsr #16 │ │ │ │ + @ instruction: 0x00655090 │ │ │ │ + rsbeq r5, r5, r4, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr ip, [pc, #92] @ 3a2dc0 │ │ │ │ ldr r2, [pc, #92] @ 3a2dc4 │ │ │ │ ldr r1, [pc, #92] @ 3a2dc8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a2da0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ @@ -355183,17 +355183,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsbeq sp, [r8], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r6, r4, r8, ror #9 │ │ │ │ - rsbeq r6, r4, r0, lsl #10 │ │ │ │ + rsbseq sp, r8, r8, lsr #15 │ │ │ │ + strheq r6, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ + ldrdeq r6, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ │ │ │ │ 003a2dcc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #184] @ 3a2e9c │ │ │ │ @@ -355203,15 +355203,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #164] @ 3a2ea0 │ │ │ │ ldr r1, [pc, #164] @ 3a2ea4 │ │ │ │ ldr r3, [pc, #164] @ 3a2ea8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ cmp r4, #0 │ │ │ │ beq 3a2e7c │ │ │ │ ldr r8, [pc, #140] @ 3a2eac │ │ │ │ ldr r7, [pc, #140] @ 3a2eb0 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -355221,15 +355221,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 3a2e7c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r3, #32 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne 3a2e30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -355240,47 +355240,47 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq sp, r8, ip, asr r7 │ │ │ │ - rsbeq r4, r3, r8, lsr #13 │ │ │ │ - rsbeq r5, r5, r0, asr #5 │ │ │ │ + rsbseq sp, r8, ip, lsr #14 │ │ │ │ + rsbeq r4, r3, r8, ror r6 │ │ │ │ + @ instruction: 0x00655290 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq r6, r4, ip, lsr r4 │ │ │ │ - rsbeq r6, r4, r4, asr r4 │ │ │ │ + rsbeq r6, r4, ip, lsl #8 │ │ │ │ + rsbeq r6, r4, r4, lsr #8 │ │ │ │ │ │ │ │ 003a2eb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #52] @ 3a2f14 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 749e50 │ │ │ │ + bl 749e20 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strb r5, [r4, #68] @ 0x44 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r4, r5, r0, lsr #29 │ │ │ │ + rsbeq r4, r5, r0, ror lr │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ movcs r0, #0 │ │ │ │ bcs 3a2f6c │ │ │ │ ldr r1, [pc, #136] @ 3a2fb8 │ │ │ │ sub ip, r2, #43 @ 0x2b │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -355313,15 +355313,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ ldrb r3, [r0, #2832] @ 0xb10 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ beq 3a2f6c │ │ │ │ b 3a2f68 │ │ │ │ - rsbseq sp, r8, r0, ror r6 │ │ │ │ + rsbseq sp, r8, r0, asr #12 │ │ │ │ subs r2, r2, #43 @ 0x2b │ │ │ │ sbc r3, r3, #0 │ │ │ │ cmp r2, #9 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr ip, [sp] │ │ │ │ mov r1, #0 │ │ │ │ bxcs lr │ │ │ │ @@ -355338,15 +355338,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ ldr r0, [pc, #4] @ 3a3020 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq r7, r2, ip, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #188] @ 3a30f8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -355355,25 +355355,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #172] @ 3a30fc │ │ │ │ ldr r1, [pc, #172] @ 3a3100 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #152] @ 3a3104 │ │ │ │ ldr r1, [pc, #152] @ 3a3108 │ │ │ │ add r5, r5, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #120] @ 3a310c │ │ │ │ ldr r1, [pc, #120] @ 3a3110 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 3a3114 │ │ │ │ mov ip, #1664 @ 0x680 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #108] @ 3a3118 │ │ │ │ @@ -355393,24 +355393,24 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sp, r8, r4, ror #10 │ │ │ │ - rsbeq r4, r3, r8, asr r4 │ │ │ │ - rsbeq r1, sp, r4, ror r9 │ │ │ │ - rsbeq r0, r4, r8, asr #24 │ │ │ │ - rsbeq sl, r3, r0, ror r0 │ │ │ │ + rsbseq sp, r8, r4, lsr r5 │ │ │ │ + rsbeq r4, r3, r8, lsr #8 │ │ │ │ + rsbeq r1, sp, r4, asr #18 │ │ │ │ + rsbeq r0, r4, r8, lsl ip │ │ │ │ + rsbeq sl, r3, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ smullcc r1, r8, r8, r4 │ │ │ │ mulcc sl, r8, r4 │ │ │ │ addeq r7, r2, r8, ror #12 │ │ │ │ - rsbeq r4, r5, r0, lsl sp │ │ │ │ + rsbeq r4, r5, r0, ror #25 │ │ │ │ cmp r2, #13 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr lr, [sp, #4] │ │ │ │ mov ip, r0 │ │ │ │ bcs 3a31a4 │ │ │ │ mov r1, #1 │ │ │ │ @@ -355510,19 +355510,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r1, #0 │ │ │ │ add r0, r7, #132 @ 0x84 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ b 3a325c │ │ │ │ mov r1, #0 │ │ │ │ add r0, r7, #100 @ 0x64 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ b 3a3250 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #800] @ 3a361c │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -355539,15 +355539,15 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #760] @ 3a362c │ │ │ │ mov sl, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #75 @ 0x4b │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r6, sp, #32 │ │ │ │ mov fp, #3 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #2 │ │ │ │ strh fp, [sp, #32] │ │ │ │ mov r7, #0 │ │ │ │ mov r9, #0 │ │ │ │ @@ -355592,79 +355592,79 @@ │ │ │ │ mov r0, ip │ │ │ │ mov r2, r8 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #16] │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ ldr r3, [pc, #544] @ 3a3640 │ │ │ │ strd r6, [sp, #8] │ │ │ │ add r7, r4, #1984 @ 0x7c0 │ │ │ │ add r7, r7, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ ldr r3, [pc, #504] @ 3a3644 │ │ │ │ add r2, r4, #2160 @ 0x870 │ │ │ │ mov ip, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r0, ip │ │ │ │ add r2, r5, #152 @ 0x98 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ ldr r3, [pc, #456] @ 3a3648 │ │ │ │ add r6, r4, #2320 @ 0x910 │ │ │ │ add r3, pc, r3 │ │ │ │ add r6, r6, #8 │ │ │ │ mov r8, #1024 @ 0x400 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r5, #200 @ 0xc8 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ ldr r3, [pc, #408] @ 3a364c │ │ │ │ add r2, r4, #2496 @ 0x9c0 │ │ │ │ mov ip, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #33554432 @ 0x2000000 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, ip │ │ │ │ add r2, r5, #248 @ 0xf8 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #24] │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ ldr r3, [pc, #356] @ 3a3650 │ │ │ │ add r2, r5, #296 @ 0x128 │ │ │ │ add r5, r4, #2656 @ 0xa60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #16777216 @ 0x1000000 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 43fd7c │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -355695,15 +355695,15 @@ │ │ │ │ ldr r1, [pc, #188] @ 3a3658 │ │ │ │ add ip, sl, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr ip, [pc, #160] @ 3a365c │ │ │ │ mov r3, #4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r1, #76 @ 0x4c │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ @@ -355722,30 +355722,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - rsbseq sp, r8, r4, lsr #5 │ │ │ │ + rsbseq sp, r8, r4, ror r2 │ │ │ │ addseq r7, r0, ip, lsl #16 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r4, r5, r0, asr #21 │ │ │ │ - rsbeq r4, r5, ip, asr #21 │ │ │ │ + @ instruction: 0x00654a90 │ │ │ │ + @ instruction: 0x00654a9c │ │ │ │ stmdami r1, {r0, fp, lr} │ │ │ │ andeq r4, r2, r6, lsl #24 │ │ │ │ addeq r7, r2, r0, asr #6 │ │ │ │ - rsbeq r4, r5, ip, lsl sl │ │ │ │ - strdeq r4, [r5], #-152 @ 0xffffff68 @ │ │ │ │ - ldrdeq r4, [r5], #-156 @ 0xffffff64 @ │ │ │ │ - strheq r4, [r5], #-156 @ 0xffffff64 @ │ │ │ │ - @ instruction: 0x00654994 │ │ │ │ - rsbeq r4, r5, ip, ror #18 │ │ │ │ - rsbeq r3, r3, ip, lsl #30 │ │ │ │ - rsbeq r1, sp, ip, lsr #8 │ │ │ │ + rsbeq r4, r5, ip, ror #19 │ │ │ │ + rsbeq r4, r5, r8, asr #19 │ │ │ │ + rsbeq r4, r5, ip, lsr #19 │ │ │ │ + rsbeq r4, r5, ip, lsl #19 │ │ │ │ + rsbeq r4, r5, r4, ror #18 │ │ │ │ + rsbeq r4, r5, ip, lsr r9 │ │ │ │ + ldrdeq r3, [r3], #-236 @ 0xffffff14 @ │ │ │ │ + strdeq r1, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ addseq r7, r0, r0, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -355759,25 +355759,25 @@ │ │ │ │ lsr r8, r4, #8 │ │ │ │ orr r8, r8, r3, lsl #24 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 3a2dcc │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 3a3764 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr r3, [pc, #308] @ 3a37f0 │ │ │ │ ldr r2, [pc, #308] @ 3a37f4 │ │ │ │ ldr r1, [pc, #308] @ 3a37f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ lsr r3, r4, #6 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ mov r9, r0 │ │ │ │ beq 3a37c4 │ │ │ │ cmp r3, #3 │ │ │ │ bne 3a37a8 │ │ │ │ @@ -355837,19 +355837,19 @@ │ │ │ │ beq 3a3764 │ │ │ │ and r1, r4, #63 @ 0x3f │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ b 3a3768 │ │ │ │ add r0, r7, r0, lsl #5 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ b 3a3748 │ │ │ │ - rsbseq ip, r8, r0, ror #29 │ │ │ │ - @ instruction: 0x00645b90 │ │ │ │ - rsbeq r5, r4, r4, lsr #23 │ │ │ │ + ldrheq ip, [r8], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r5, r4, r0, ror #22 │ │ │ │ + rsbeq r5, r4, r4, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [pc, #512] @ 3a3a14 │ │ │ │ ldr r4, [pc, #512] @ 3a3a18 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -355860,49 +355860,49 @@ │ │ │ │ add r3, r8, #132 @ 0x84 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r7, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r4 │ │ │ │ mov r9, r0 │ │ │ │ - bl 754374 │ │ │ │ - bl 74d7e8 │ │ │ │ + bl 754344 │ │ │ │ + bl 74d7b8 │ │ │ │ ldr r2, [pc, #460] @ 3a3a20 │ │ │ │ ldr r1, [pc, #460] @ 3a3a24 │ │ │ │ add ip, r8, #164 @ 0xa4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #436] @ 3a3a28 │ │ │ │ add ip, r8, #176 @ 0xb0 │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #428] @ 3a3a2c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #416] @ 3a3a30 │ │ │ │ ldr r1, [pc, #416] @ 3a3a34 │ │ │ │ add ip, r8, #180 @ 0xb4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r4, [pc, #400] @ 3a3a38 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #384] @ 3a3a3c │ │ │ │ add ip, r8, #124 @ 0x7c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #75 @ 0x4b │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [r9, #96] @ 0x60 │ │ │ │ cmp r2, #3 │ │ │ │ bhi 3a39fc │ │ │ │ add r3, r0, r2 │ │ │ │ ldrb r1, [r3, #2835] @ 0xb13 │ │ │ │ add r3, r5, #6 │ │ │ │ lsr r3, r1, r3 │ │ │ │ @@ -355976,50 +355976,50 @@ │ │ │ │ b 3a3978 │ │ │ │ ldr r0, [pc, #60] @ 3a3a40 │ │ │ │ add r3, r8, #192 @ 0xc0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ mov r1, r4 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq ip, r8, ip, lsl #27 │ │ │ │ - rsbeq r3, r3, r4, lsl #25 │ │ │ │ - rsbeq r1, sp, r0, lsr #3 │ │ │ │ - rsbeq r5, r4, r4, lsl #20 │ │ │ │ - rsbeq r4, r5, r4, lsr #10 │ │ │ │ - rsbeq r4, r5, r8, asr #16 │ │ │ │ + rsbseq ip, r8, ip, asr sp │ │ │ │ + rsbeq r3, r3, r4, asr ip │ │ │ │ + rsbeq r1, sp, r0, ror r1 │ │ │ │ + ldrdeq r5, [r4], #-148 @ 0xffffff6c @ │ │ │ │ + strdeq r4, [r5], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r4, r5, r8, lsl r8 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq r0, r4, r4, lsr #8 │ │ │ │ - rsbeq r9, r3, ip, asr #16 │ │ │ │ - rsbeq r4, r5, r0, asr r5 │ │ │ │ - rsbeq r4, r5, r8, asr #10 │ │ │ │ - rsbeq r4, r5, r8, ror #8 │ │ │ │ + strdeq r0, [r4], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r9, r3, ip, lsl r8 │ │ │ │ + rsbeq r4, r5, r0, lsr #10 │ │ │ │ + rsbeq r4, r5, r8, lsl r5 │ │ │ │ + rsbeq r4, r5, r8, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr r1, r2, #22 │ │ │ │ sub sp, sp, #8 │ │ │ │ orr r1, r1, r3, lsl #10 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ mov r5, r2 │ │ │ │ bl 3a2dcc │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3a3acc │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr ip, [pc, #104] @ 3a3aec │ │ │ │ ldr r2, [pc, #104] @ 3a3af0 │ │ │ │ ldr r1, [pc, #104] @ 3a3af4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [r0, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a3acc │ │ │ │ bic r1, r5, #-16777216 @ 0xff000000 │ │ │ │ and r2, r6, #255 @ 0xff │ │ │ │ bic r1, r1, #12582912 @ 0xc00000 │ │ │ │ mov r0, r4 │ │ │ │ @@ -356030,40 +356030,40 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq ip, r8, r8, lsl fp │ │ │ │ - rsbeq r5, r4, r8, asr #15 │ │ │ │ - rsbeq r5, r4, r0, ror #15 │ │ │ │ + rsbseq ip, r8, r8, ror #21 │ │ │ │ + @ instruction: 0x00645798 │ │ │ │ + strheq r5, [r4], #-112 @ 0xffffff90 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr r1, r2, #22 │ │ │ │ sub sp, sp, #12 │ │ │ │ orr r1, r1, r3, lsl #10 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ mov r5, r2 │ │ │ │ bl 3a2dcc │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3a3b8c │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr ip, [pc, #120] @ 3a3bac │ │ │ │ ldr r2, [pc, #120] @ 3a3bb0 │ │ │ │ ldr r1, [pc, #120] @ 3a3bb4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [r0, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a3b8c │ │ │ │ bic r1, r5, #-16777216 @ 0xff000000 │ │ │ │ bic r1, r1, #12582912 @ 0xc00000 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ @@ -356078,17 +356078,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq ip, r8, r8, ror #20 │ │ │ │ - rsbeq r5, r4, r8, lsl r7 │ │ │ │ - rsbeq r5, r4, r0, lsr r7 │ │ │ │ + rsbseq ip, r8, r8, lsr sl │ │ │ │ + rsbeq r5, r4, r8, ror #13 │ │ │ │ + rsbeq r5, r4, r0, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ ldrb r1, [r0, #2834] @ 0xb12 │ │ │ │ @@ -356111,25 +356111,25 @@ │ │ │ │ lsrne r6, r6, #16 │ │ │ │ lsr r1, r4, #23 │ │ │ │ orr r1, r1, r3, lsl #9 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 3a2dcc │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 3a3c88 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr ip, [pc, #108] @ 3a3ca8 │ │ │ │ ldr r2, [pc, #108] @ 3a3cac │ │ │ │ ldr r1, [pc, #108] @ 3a3cb0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [r0, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a3c88 │ │ │ │ lsl r2, r6, #16 │ │ │ │ bic r1, r4, #-16777216 @ 0xff000000 │ │ │ │ lsr r2, r2, #16 │ │ │ │ bic r1, r1, #8388608 @ 0x800000 │ │ │ │ @@ -356141,17 +356141,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq ip, r8, r0, ror #18 │ │ │ │ - rsbeq r5, r4, r0, lsl r6 │ │ │ │ - rsbeq r5, r4, r8, lsr #12 │ │ │ │ + rsbseq ip, r8, r0, lsr r9 │ │ │ │ + rsbeq r5, r4, r0, ror #11 │ │ │ │ + strdeq r5, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb r4, [r0, #2834] @ 0xb12 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ @@ -356162,25 +356162,25 @@ │ │ │ │ eor r4, r4, r2 │ │ │ │ lsr r1, r4, #23 │ │ │ │ orr r1, r1, r3, lsl #9 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 3a2dcc │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 3a3d48 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr r3, [pc, #136] @ 3a3d90 │ │ │ │ ldr r2, [pc, #136] @ 3a3d94 │ │ │ │ ldr r1, [pc, #136] @ 3a3d98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a3d48 │ │ │ │ bic r1, r4, #-16777216 @ 0xff000000 │ │ │ │ bic r1, r1, #8388608 @ 0x800000 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -356199,17 +356199,17 @@ │ │ │ │ lsrne r0, r0, #16 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0x0078c894 │ │ │ │ - rsbeq r5, r4, r4, asr #10 │ │ │ │ - rsbeq r5, r4, r8, asr r5 │ │ │ │ + rsbseq ip, r8, r4, ror #16 │ │ │ │ + rsbeq r5, r4, r4, lsl r5 │ │ │ │ + rsbeq r5, r4, r8, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ ldrb r1, [r0, #2833] @ 0xb11 │ │ │ │ @@ -356232,25 +356232,25 @@ │ │ │ │ lsrne r5, r5, #16 │ │ │ │ lsr r1, r4, #8 │ │ │ │ orr r1, r1, r3, lsl #24 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 3a2dcc │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 3a3e8c │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr ip, [pc, #180] @ 3a3ed4 │ │ │ │ ldr r2, [pc, #180] @ 3a3ed8 │ │ │ │ ldr r1, [pc, #180] @ 3a3edc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ lsr r3, r4, #6 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3a3e80 │ │ │ │ cmp r3, #3 │ │ │ │ bne 3a3eac │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ @@ -356280,17 +356280,17 @@ │ │ │ │ lsl r2, r5, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ and r1, r4, #127 @ 0x7f │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - rsbseq ip, r8, ip, ror r7 │ │ │ │ - rsbeq r5, r4, ip, lsr #8 │ │ │ │ - rsbeq r5, r4, r4, asr #8 │ │ │ │ + rsbseq ip, r8, ip, asr #14 │ │ │ │ + strdeq r5, [r4], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r5, r4, r4, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #372] @ 3a406c │ │ │ │ ldr r3, [pc, #372] @ 3a4070 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -356366,41 +356366,41 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3a4090 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3a3f3c │ │ │ │ ldr r0, [pc, #60] @ 3a4094 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3a3f3c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r6, r0, r4, lsr #24 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r6, r0, r4, lsl #24 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r6, r0, r0, asr #23 │ │ │ │ addseq r6, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r4, lsl sp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r3, r5, r4, ror #28 │ │ │ │ - rsbeq r3, r5, r8, lsl #29 │ │ │ │ + rsbeq r3, r5, r4, lsr lr │ │ │ │ + rsbeq r3, r5, r8, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #280] @ 3a41c8 │ │ │ │ ands r4, r2, #1 │ │ │ │ ldr r2, [pc, #276] @ 3a41cc │ │ │ │ @@ -356453,40 +356453,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3a41e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3a40f0 │ │ │ │ ldr r0, [pc, #56] @ 3a41ec │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3a40f0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r6, r0, r8, ror #20 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r6, r0, r8, asr #20 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r6, r0, r4, lsr #20 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r3, r5, ip, ror #26 │ │ │ │ - rsbeq r3, r5, ip, lsl #27 │ │ │ │ + rsbeq r3, r5, ip, lsr sp │ │ │ │ + rsbeq r3, r5, ip, asr sp │ │ │ │ │ │ │ │ 003a41f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -356501,63 +356501,63 @@ │ │ │ │ ldr r2, [pc, #84] @ 3a4280 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r4 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r0, r4 │ │ │ │ bl 4419f8 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ mov r3, #0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r3, r5, r0, asr #26 │ │ │ │ + rsbeq r3, r5, r0, lsl sp │ │ │ │ addeq r6, r2, ip, asr #12 │ │ │ │ ldr r0, [pc, #4] @ 3a4290 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq r6, r2, r8, asr r6 │ │ │ │ ldr r0, [r0, #1744] @ 0x6d0 │ │ │ │ mov r1, r2 │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #172] @ 3a4364 │ │ │ │ ldr r2, [pc, #172] @ 3a4368 │ │ │ │ ldr r1, [pc, #172] @ 3a436c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #140] @ 3a4370 │ │ │ │ ldr r1, [pc, #140] @ 3a4374 │ │ │ │ add r5, r5, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #108] @ 3a4378 │ │ │ │ ldr r1, [pc, #108] @ 3a437c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #92] @ 0x5c │ │ │ │ ldr r2, [pc, #100] @ 3a4380 │ │ │ │ mov ip, #3 │ │ │ │ ldr r3, [pc, #96] @ 3a4384 │ │ │ │ @@ -356574,19 +356574,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq ip, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ - strdeq pc, [r3], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r8, r3, r8, lsl lr │ │ │ │ - rsbeq r3, r3, r0, asr #3 │ │ │ │ - rsbeq r0, sp, r0, ror #13 │ │ │ │ + rsbseq ip, r8, r0, lsl #7 │ │ │ │ + rsbeq pc, r3, r0, asr #19 │ │ │ │ + rsbeq r8, r3, r8, ror #27 │ │ │ │ + @ instruction: 0x00633190 │ │ │ │ + strheq r0, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ streq r8, [r4], #134 @ 0x86 │ │ │ │ andeq r0, r0, r1, lsl #12 │ │ │ │ @ instruction: 0x008265b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -356599,24 +356599,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r0, #1748] @ 0x6d4 │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 750144 │ │ │ │ - rsbseq ip, r8, r4, asr #5 │ │ │ │ - rsbeq r3, r5, r8, ror #23 │ │ │ │ - ldrdeq r3, [r5], #-176 @ 0xffffff50 @ │ │ │ │ + b 750114 │ │ │ │ + @ instruction: 0x0078c294 │ │ │ │ + strheq r3, [r5], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r3, r5, r0, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ 3a4484 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -356624,41 +356624,41 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #108] @ 3a4488 │ │ │ │ ldr r1, [pc, #108] @ 3a448c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #88] @ 3a4490 │ │ │ │ ldr r1, [pc, #88] @ 3a4494 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r5 │ │ │ │ bl 324370 │ │ │ │ ldr r1, [pc, #40] @ 3a4498 │ │ │ │ mov r2, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 3241c0 │ │ │ │ - rsbseq ip, r8, r8, ror #4 │ │ │ │ - rsbeq r3, r3, ip, lsl #1 │ │ │ │ - rsbeq r0, sp, r8, lsr #11 │ │ │ │ - rsbeq r3, r5, ip, asr #22 │ │ │ │ - rsbeq r3, r5, r4, ror #22 │ │ │ │ + rsbseq ip, r8, r8, lsr r2 │ │ │ │ + rsbeq r3, r3, ip, asr r0 │ │ │ │ + rsbeq r0, sp, r8, ror r5 │ │ │ │ + rsbeq r3, r5, ip, lsl fp │ │ │ │ + rsbeq r3, r5, r4, lsr fp │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #584] @ 3a46fc │ │ │ │ ldr r6, [pc, #584] @ 3a4700 │ │ │ │ @@ -356677,26 +356677,26 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r8 │ │ │ │ str sl, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #516] @ 3a4710 │ │ │ │ ldr r1, [pc, #516] @ 3a4714 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ str r6, [sp] │ │ │ │ ldr r7, [pc, #496] @ 3a4718 │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr fp, [r4, #100] @ 0x64 │ │ │ │ mov r3, #7 │ │ │ │ add r1, sp, #18 │ │ │ │ mov r2, #2 │ │ │ │ strh r3, [sp, #18] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ @@ -356706,30 +356706,30 @@ │ │ │ │ ldr r1, [sp, #12] │ │ │ │ strh r2, [sp, #18] │ │ │ │ add r0, fp, #6 │ │ │ │ mov r2, #2 │ │ │ │ bl 249644 │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [fp, #61] @ 0x3d │ │ │ │ - bl 719328 │ │ │ │ + bl 7192f8 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ bl 4419f8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 3a4a24 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3a4678 │ │ │ │ ldr r0, [pc, #372] @ 3a471c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 750384 │ │ │ │ + bl 750354 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 39f9a8 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r6, #1748] @ 0x6d4 │ │ │ │ mov r0, r4 │ │ │ │ bl 3a4c08 │ │ │ │ @@ -356737,20 +356737,20 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 3a5200 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #296] @ 3a4724 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 74b7fc │ │ │ │ + bl 74b7cc │ │ │ │ ldr r3, [pc, #280] @ 3a4728 │ │ │ │ mov r1, r4 │ │ │ │ ldr r9, [r7, r3] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r9 │ │ │ │ bl 3a5370 │ │ │ │ mov r1, #0 │ │ │ │ @@ -356764,15 +356764,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 3a5200 │ │ │ │ ldr r1, [pc, #224] @ 3a4730 │ │ │ │ mov r3, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 758298 │ │ │ │ + bl 758268 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 3a5370 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3a46bc │ │ │ │ ldr r2, [pc, #180] @ 3a4734 │ │ │ │ @@ -356805,107 +356805,107 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3a52d0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r6, r0, r4, ror #12 │ │ │ │ - rsbseq ip, r8, r8, lsr #3 │ │ │ │ + rsbseq ip, r8, r8, ror r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq r2, [r3], #-244 @ 0xffffff0c @ │ │ │ │ - strdeq r0, [sp], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r3, r5, ip, ror sl │ │ │ │ - @ instruction: 0x00653a94 │ │ │ │ + rsbeq r2, r3, r4, lsr #31 │ │ │ │ + rsbeq r0, sp, r4, asr #9 │ │ │ │ + rsbeq r3, r5, ip, asr #20 │ │ │ │ + rsbeq r3, r5, r4, ror #20 │ │ │ │ @ instruction: 0x009065f8 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ - rsbeq r3, r5, r8, asr #19 │ │ │ │ - rsbeq pc, r3, r8, ror #27 │ │ │ │ + @ instruction: 0x00653998 │ │ │ │ + strheq pc, [r3], #-216 @ 0xffffff28 @ │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - ldrdeq r1, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r3, r5, r0, asr r9 │ │ │ │ + rsbeq r1, r4, r8, lsr #9 │ │ │ │ + rsbeq r3, r5, r0, lsr #18 │ │ │ │ umullseq r6, r0, ip, r4 │ │ │ │ addseq r6, r0, r8, asr r4 │ │ │ │ - strdeq ip, [r4], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq ip, r4, r4, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ 3a477c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ pop {r4, lr} │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ strdeq r6, [r2], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 3a47f0 │ │ │ │ ldr r2, [pc, #88] @ 3a47f4 │ │ │ │ ldr r1, [pc, #88] @ 3a47f8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #60] @ 3a47fc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ orr r2, r2, #1 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq fp, r8, r0, lsl pc │ │ │ │ - rsbeq r2, r3, r4, lsl #26 │ │ │ │ - rsbeq r0, sp, r4, lsr #4 │ │ │ │ - rsbeq r3, r5, r4, ror #31 │ │ │ │ + rsbseq fp, r8, r0, ror #29 │ │ │ │ + ldrdeq r2, [r3], #-196 @ 0xffffff3c @ │ │ │ │ + strdeq r0, [sp], #-20 @ 0xffffffec @ │ │ │ │ + strheq r3, [r5], #-244 @ 0xffffff0c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 3a4868 │ │ │ │ ldr r2, [pc, #80] @ 3a486c │ │ │ │ ldr r1, [pc, #80] @ 3a4870 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ ldr r3, [pc, #68] @ 3a4874 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #52] @ 3a4878 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x0078be94 │ │ │ │ - rsbeq r2, r3, ip, ror ip │ │ │ │ - @ instruction: 0x00653894 │ │ │ │ + rsbseq fp, r8, r4, ror #28 │ │ │ │ + rsbeq r2, r3, ip, asr #24 │ │ │ │ + rsbeq r3, r5, r4, ror #16 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #252] @ 3a4990 │ │ │ │ @@ -356922,15 +356922,15 @@ │ │ │ │ mov r3, #14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ mov ip, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r4, sp, #12 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 24a694 │ │ │ │ mov r0, r6 │ │ │ │ @@ -356969,51 +356969,51 @@ │ │ │ │ mvn r3, #0 │ │ │ │ rsb r1, r0, #40 @ 0x28 │ │ │ │ mov r2, #1 │ │ │ │ add r0, r4, r0 │ │ │ │ bl 24a604 <__snprintf_chk@plt> │ │ │ │ b 3a491c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - rsbseq fp, r8, ip, lsl lr │ │ │ │ + rsbseq fp, r8, ip, ror #27 │ │ │ │ addseq r6, r0, r4, ror r2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq pc, r3, r4, ror fp @ │ │ │ │ - rsbeq pc, r3, r8, lsl fp @ │ │ │ │ - rsbeq r4, pc, r4, ror #10 │ │ │ │ + rsbeq pc, r3, r4, asr #22 │ │ │ │ + rsbeq pc, r3, r8, ror #21 │ │ │ │ + rsbeq r4, pc, r4, lsr r5 @ │ │ │ │ @ instruction: 0x009061f0 │ │ │ │ - rsbeq r3, r5, r4, asr #12 │ │ │ │ + rsbeq r3, r5, r4, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3a4a14 │ │ │ │ ldr r2, [pc, #76] @ 3a4a18 │ │ │ │ ldr r1, [pc, #76] @ 3a4a1c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #48] @ 3a4a20 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq fp, r8, r0, ror #25 │ │ │ │ - ldrdeq r2, [r3], #-164 @ 0xffffff5c @ │ │ │ │ - strdeq pc, [ip], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq pc, r3, r0, lsl #16 │ │ │ │ + ldrheq fp, [r8], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r2, r3, r4, lsr #21 │ │ │ │ + rsbeq pc, ip, r4, asr #31 │ │ │ │ + ldrdeq pc, [r3], #-112 @ 0xffffff90 @ │ │ │ │ │ │ │ │ 003a4a24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #400] @ 3a4bcc │ │ │ │ @@ -357029,67 +357029,67 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ beq 3a4ac8 │ │ │ │ ldr r4, [pc, #356] @ 3a4bd4 │ │ │ │ mov r1, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 749e84 │ │ │ │ + bl 749e54 │ │ │ │ ldr r3, [pc, #340] @ 3a4bd8 │ │ │ │ ldr r2, [pc, #340] @ 3a4bdc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ str r0, [r7] │ │ │ │ str r6, [r0, #68] @ 0x44 │ │ │ │ str r5, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #272] @ 3a4be0 │ │ │ │ ldr sl, [pc, #272] @ 3a4be4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 74d294 │ │ │ │ + bl 74d264 │ │ │ │ add sl, pc, sl │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [pc, #256] @ 3a4be8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 749e84 │ │ │ │ + bl 749e54 │ │ │ │ ldr r2, [pc, #236] @ 3a4bec │ │ │ │ add r3, r4, #68 @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, sl │ │ │ │ mov r3, #17 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ cmp r9, #0 │ │ │ │ str r6, [r0, #68] @ 0x44 │ │ │ │ str r5, [r0, #72] @ 0x48 │ │ │ │ str r0, [r7] │ │ │ │ beq 3a4aac │ │ │ │ ldr r2, [pc, #192] @ 3a4bf0 │ │ │ │ ldr r1, [pc, #192] @ 3a4bf4 │ │ │ │ add r4, r4, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #164] @ 3a4bf8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 33934c │ │ │ │ ldr r0, [r7] │ │ │ │ add sp, sp, #16 │ │ │ │ @@ -357105,38 +357105,38 @@ │ │ │ │ ldr r1, [pc, #112] @ 3a4c04 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ addseq r8, lr, r0, ror r6 │ │ │ │ ldrsbeq r6, [r0], r0 │ │ │ │ - rsbeq pc, r3, ip, ror r7 @ │ │ │ │ - rsbseq fp, r8, ip, lsr #24 │ │ │ │ - @ instruction: 0x0063f99c │ │ │ │ - rsbeq r3, r5, ip, lsr #10 │ │ │ │ - rsbeq pc, r3, r4, lsl r7 @ │ │ │ │ - rsbseq fp, r8, ip, asr #23 │ │ │ │ - rsbeq pc, r3, ip, lsr #18 │ │ │ │ - ldrdeq r3, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r3, r4, r4, ror #9 │ │ │ │ + rsbeq pc, r3, ip, asr #14 │ │ │ │ + ldrsheq fp, [r8], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq pc, r3, ip, ror #18 │ │ │ │ + strdeq r3, [r5], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq pc, r3, r4, ror #13 │ │ │ │ + @ instruction: 0x0078bb9c │ │ │ │ + strdeq pc, [r3], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r3, r4, r8, lsr #9 │ │ │ │ + strheq r3, [r4], #-68 @ 0xffffffbc @ │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - rsbeq r3, r5, ip, asr #8 │ │ │ │ - rsbseq fp, r8, ip, lsl fp │ │ │ │ - rsbeq r3, r5, r0, lsr #8 │ │ │ │ + rsbeq r3, r5, ip, lsl r4 │ │ │ │ + rsbseq fp, r8, ip, ror #21 │ │ │ │ + strdeq r3, [r5], #-48 @ 0xffffffd0 @ │ │ │ │ │ │ │ │ 003a4c08 : │ │ │ │ str r1, [r0, #76] @ 0x4c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -357162,17 +357162,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #84 @ 0x54 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ bl 24b708 │ │ │ │ - rsbseq fp, r8, r0, asr sl │ │ │ │ - rsbeq r3, r5, r4, asr r3 │ │ │ │ - rsbeq r3, r5, r4, lsr #7 │ │ │ │ + rsbseq fp, r8, r0, lsr #20 │ │ │ │ + rsbeq r3, r5, r4, lsr #6 │ │ │ │ + rsbeq r3, r5, r4, ror r3 │ │ │ │ │ │ │ │ 003a4c88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -357184,24 +357184,24 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [pc, #212] @ 3a4d90 │ │ │ │ add r3, r5, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754374 │ │ │ │ - bl 74d7e8 │ │ │ │ + bl 754344 │ │ │ │ + bl 74d7b8 │ │ │ │ ldr r2, [pc, #184] @ 3a4d94 │ │ │ │ ldr r1, [pc, #184] @ 3a4d98 │ │ │ │ add ip, r5, #68 @ 0x44 │ │ │ │ mov r3, #17 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #160] @ 3a4d9c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r0 │ │ │ │ bne 3a4d6c │ │ │ │ cmp r4, #15 │ │ │ │ bhi 3a4d48 │ │ │ │ @@ -357231,26 +357231,26 @@ │ │ │ │ ldr r1, [pc, #60] @ 3a4db0 │ │ │ │ ldr r0, [pc, #60] @ 3a4db4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #100 @ 0x64 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r8, r0, lsl #20 │ │ │ │ - rsbeq r2, r3, ip, ror #15 │ │ │ │ - rsbeq pc, ip, ip, lsl #26 │ │ │ │ - rsbeq pc, r3, ip, asr #14 │ │ │ │ - rsbeq pc, r3, r4, lsl #10 │ │ │ │ + ldrsbeq fp, [r8], #-144 @ 0xffffff70 @ │ │ │ │ + strheq r2, [r3], #-124 @ 0xffffff84 @ │ │ │ │ + ldrdeq pc, [ip], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq pc, r3, ip, lsl r7 @ │ │ │ │ + ldrdeq pc, [r3], #-68 @ 0xffffffbc @ │ │ │ │ @ instruction: 0x009e83b4 │ │ │ │ addseq r8, lr, r0, ror r3 │ │ │ │ - rsbseq fp, r8, ip, asr r9 │ │ │ │ - rsbeq r3, r5, r0, ror #4 │ │ │ │ - strheq r3, [r5], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r3, r5, r4, asr #4 │ │ │ │ - rsbeq r3, r5, ip, lsr #5 │ │ │ │ + rsbseq fp, r8, ip, lsr #18 │ │ │ │ + rsbeq r3, r5, r0, lsr r2 │ │ │ │ + rsbeq r3, r5, r0, lsl #5 │ │ │ │ + rsbeq r3, r5, r4, lsl r2 │ │ │ │ + rsbeq r3, r5, ip, ror r2 │ │ │ │ │ │ │ │ 003a4db8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -357265,23 +357265,23 @@ │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 324604 │ │ │ │ - rsbseq fp, r8, r8, asr #17 │ │ │ │ - strheq r2, [r3], #-104 @ 0xffffff98 @ │ │ │ │ - ldrdeq pc, [ip], #-180 @ 0xffffff4c @ │ │ │ │ + @ instruction: 0x0078b898 │ │ │ │ + rsbeq r2, r3, r8, lsl #13 │ │ │ │ + rsbeq pc, ip, r4, lsr #23 │ │ │ │ │ │ │ │ 003a4e2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -357321,20 +357321,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 3a4ef4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r8, ip, lsl #16 │ │ │ │ - rsbeq r3, r5, r0, lsl r1 │ │ │ │ - strheq r3, [r5], #-20 @ 0xffffffec @ │ │ │ │ - rsbseq fp, r8, r8, ror #15 │ │ │ │ - rsbeq r3, r5, ip, ror #1 │ │ │ │ - rsbeq r3, r5, r8, lsr #3 │ │ │ │ + ldrsbeq fp, [r8], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r3, r5, r0, ror #1 │ │ │ │ + rsbeq r3, r5, r4, lsl #3 │ │ │ │ + ldrheq fp, [r8], #-120 @ 0xffffff88 @ │ │ │ │ + strheq r3, [r5], #-12 @ │ │ │ │ + rsbeq r3, r5, r8, ror r1 │ │ │ │ │ │ │ │ 003a4ef8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3a4f28 │ │ │ │ cmp r1, #3 │ │ │ │ movle r1, #0 │ │ │ │ movgt r1, #1 │ │ │ │ @@ -357354,17 +357354,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3a4f64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #117 @ 0x75 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r8, ip, ror #14 │ │ │ │ - rsbeq r3, r5, r0, ror r0 │ │ │ │ - rsbeq r3, r5, r8, ror r1 │ │ │ │ + rsbseq fp, r8, ip, lsr r7 │ │ │ │ + rsbeq r3, r5, r0, asr #32 │ │ │ │ + rsbeq r3, r5, r8, asr #2 │ │ │ │ │ │ │ │ 003a4f68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r6, r0, #0 │ │ │ │ @@ -357373,15 +357373,15 @@ │ │ │ │ bne 3a4fc4 │ │ │ │ ldr r1, [pc, #216] @ 3a5068 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r1, [r1] │ │ │ │ ldr r0, [r1, #72] @ 0x48 │ │ │ │ str r7, [sp] │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -357392,29 +357392,29 @@ │ │ │ │ ldr r2, [pc, #152] @ 3a5070 │ │ │ │ ldr r1, [pc, #152] @ 3a5074 │ │ │ │ add r3, r4, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754374 │ │ │ │ - bl 74d7e8 │ │ │ │ + bl 754344 │ │ │ │ + bl 74d7b8 │ │ │ │ ldr r2, [pc, #124] @ 3a5078 │ │ │ │ ldr r1, [pc, #124] @ 3a507c │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ str r7, [sp] │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3a5058 │ │ │ │ str r5, [r6, #96] @ 0x60 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -357424,19 +357424,19 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r3, r5 │ │ │ │ ble 3a4fa4 │ │ │ │ str r5, [r6, #96] @ 0x60 │ │ │ │ b 3a5038 │ │ │ │ addseq r8, lr, ip, lsl r1 │ │ │ │ - rsbseq fp, r8, r4, ror #13 │ │ │ │ - rsbeq r2, r3, ip, asr #9 │ │ │ │ - rsbeq pc, ip, ip, ror #19 │ │ │ │ - rsbeq pc, r3, r0, lsr r4 @ │ │ │ │ - rsbeq pc, r3, r8, ror #3 │ │ │ │ + ldrheq fp, [r8], #-100 @ 0xffffff9c @ │ │ │ │ + @ instruction: 0x0063249c │ │ │ │ + strheq pc, [ip], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq pc, r3, r0, lsl #8 │ │ │ │ + strheq pc, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ │ │ │ │ 003a5080 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -357461,181 +357461,181 @@ │ │ │ │ ldr r0, [r5, #96] @ 0x60 │ │ │ │ str r1, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ bne 3a5198 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [r5, #96] @ 0x60 │ │ │ │ - bl 7028a8 │ │ │ │ + bl 702878 │ │ │ │ ldr r3, [pc, #220] @ 3a51e0 │ │ │ │ ldr r2, [pc, #220] @ 3a51e4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #216] @ 3a51e8 │ │ │ │ mov r0, r5 │ │ │ │ mov r5, r3 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754374 │ │ │ │ - bl 74d7e8 │ │ │ │ + bl 754344 │ │ │ │ + bl 74d7b8 │ │ │ │ ldr r2, [pc, #180] @ 3a51ec │ │ │ │ ldr r1, [pc, #180] @ 3a51f0 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [r0, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7029a8 │ │ │ │ + bl 702978 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ str r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7028a8 │ │ │ │ + bl 702878 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r1, [r3, #72] @ 0x48 │ │ │ │ b 3a5154 │ │ │ │ cmp r0, r6 │ │ │ │ bgt 3a50ec │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7028a8 │ │ │ │ + bl 702878 │ │ │ │ b 3a50fc │ │ │ │ mvn r0, #18 │ │ │ │ b 3a5164 │ │ │ │ ldr r3, [pc, #52] @ 3a51f4 │ │ │ │ ldr r1, [pc, #52] @ 3a51f8 │ │ │ │ ldr r0, [pc, #52] @ 3a51fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009e7ff0 │ │ │ │ - rsbseq fp, r8, ip, lsr #11 │ │ │ │ - @ instruction: 0x00632390 │ │ │ │ - strheq pc, [ip], #-128 @ 0xffffff80 @ │ │ │ │ - strdeq pc, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ - strheq pc, [r3], #-0 @ │ │ │ │ - rsbseq fp, r8, ip, ror #9 │ │ │ │ - strdeq r2, [r5], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r2, r5, ip, asr #29 │ │ │ │ + rsbseq fp, r8, ip, ror r5 │ │ │ │ + rsbeq r2, r3, r0, ror #6 │ │ │ │ + rsbeq pc, ip, r0, lsl #17 │ │ │ │ + rsbeq pc, r3, r0, asr #5 │ │ │ │ + rsbeq pc, r3, r0, lsl #1 │ │ │ │ + ldrheq fp, [r8], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r2, r5, r0, asr #27 │ │ │ │ + @ instruction: 0x00652e9c │ │ │ │ │ │ │ │ 003a5200 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ - bl 74d294 │ │ │ │ + bl 74d264 │ │ │ │ ldr ip, [pc, #60] @ 3a525c │ │ │ │ ldr r2, [pc, #60] @ 3a5260 │ │ │ │ ldr r1, [pc, #60] @ 3a5264 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq fp, r8, ip, lsl #9 │ │ │ │ - rsbeq pc, r3, r4, lsl #4 │ │ │ │ - rsbeq pc, r3, r8, lsr #3 │ │ │ │ + rsbseq fp, r8, ip, asr r4 │ │ │ │ + ldrdeq pc, [r3], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq pc, r3, r8, ror r1 @ │ │ │ │ │ │ │ │ 003a5268 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ - bl 74d2fc │ │ │ │ + bl 74d2cc │ │ │ │ ldr ip, [pc, #60] @ 3a52c4 │ │ │ │ ldr r2, [pc, #60] @ 3a52c8 │ │ │ │ ldr r1, [pc, #60] @ 3a52cc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq fp, r8, r4, lsr #8 │ │ │ │ - @ instruction: 0x0063f19c │ │ │ │ - rsbeq pc, r3, r0, asr #2 │ │ │ │ + ldrsheq fp, [r8], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq pc, r3, ip, ror #2 │ │ │ │ + rsbeq pc, r3, r0, lsl r1 @ │ │ │ │ │ │ │ │ 003a52d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 74d294 │ │ │ │ + bl 74d264 │ │ │ │ ldr ip, [pc, #100] @ 3a535c │ │ │ │ ldr r2, [pc, #100] @ 3a5360 │ │ │ │ ldr r1, [pc, #100] @ 3a5364 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r4, [pc, #72] @ 3a5368 │ │ │ │ ldr r3, [pc, #72] @ 3a536c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r5, r0 │ │ │ │ - bl 74d728 │ │ │ │ + bl 74d6f8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq fp, [r8], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq pc, r3, r8, lsr #2 │ │ │ │ - rsbeq pc, r3, r8, asr #1 │ │ │ │ + rsbseq fp, r8, r4, lsl #7 │ │ │ │ + strdeq pc, [r3], #-8 @ │ │ │ │ + @ instruction: 0x0063f098 │ │ │ │ @ instruction: 0x009057fc │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ │ │ │ │ 003a5370 : │ │ │ │ - b 74d728 │ │ │ │ + b 74d6f8 │ │ │ │ │ │ │ │ 003a5374 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #100] @ 3a53f0 │ │ │ │ @@ -357644,36 +357644,36 @@ │ │ │ │ ldr r1, [pc, #96] @ 3a53f8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #92 @ 0x5c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754374 │ │ │ │ - bl 74d7e8 │ │ │ │ + bl 754344 │ │ │ │ + bl 74d7b8 │ │ │ │ ldr r2, [pc, #64] @ 3a53fc │ │ │ │ ldr r1, [pc, #64] @ 3a5400 │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq fp, r8, r4, lsr #6 │ │ │ │ - rsbeq r2, r3, r8, lsl #2 │ │ │ │ - rsbeq pc, ip, r8, lsr #12 │ │ │ │ - rsbeq pc, r3, r0, ror r0 @ │ │ │ │ - rsbeq lr, r3, r8, lsr #28 │ │ │ │ + ldrsheq fp, [r8], #-36 @ 0xffffffdc @ │ │ │ │ + ldrdeq r2, [r3], #-8 @ │ │ │ │ + strdeq pc, [ip], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq pc, r3, r0, asr #32 │ │ │ │ + strdeq lr, [r3], #-216 @ 0xffffff28 @ │ │ │ │ │ │ │ │ 003a5404 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #340] @ 3a5570 │ │ │ │ @@ -357696,96 +357696,96 @@ │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r1, [pc, #280] @ 3a5580 │ │ │ │ ldr r0, [pc, #280] @ 3a5584 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #168 @ 0xa8 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #232] @ 3a5588 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 74d294 │ │ │ │ + bl 74d264 │ │ │ │ ldr ip, [pc, #224] @ 3a558c │ │ │ │ ldr r2, [pc, #224] @ 3a5590 │ │ │ │ ldr r1, [pc, #224] @ 3a5594 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #196] @ 3a5598 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 74d728 │ │ │ │ + bl 74d6f8 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #140] @ 3a559c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 74d294 │ │ │ │ + bl 74d264 │ │ │ │ ldr ip, [pc, #132] @ 3a55a0 │ │ │ │ ldr r2, [pc, #132] @ 3a55a4 │ │ │ │ ldr r1, [pc, #132] @ 3a55a8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ b 3a54c4 │ │ │ │ ldr r1, [pc, #108] @ 3a55ac │ │ │ │ ldr r0, [pc, #108] @ 3a55b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #168 @ 0xa8 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ b 3a5478 │ │ │ │ ldr r1, [pc, #88] @ 3a55b4 │ │ │ │ ldr r0, [pc, #88] @ 3a55b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #168 @ 0xa8 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ b 3a5478 │ │ │ │ addseq r5, r0, r0, lsl #14 │ │ │ │ andeq r3, r0, r8, lsr lr │ │ │ │ andeq r2, r0, r4, lsl r0 │ │ │ │ - rsbseq fp, r8, r4, ror #4 │ │ │ │ - rsbseq fp, r8, r8, asr #4 │ │ │ │ - rsbeq r2, r5, r0, lsl #25 │ │ │ │ - rsbeq r2, r5, ip, lsr #24 │ │ │ │ - rsbseq fp, r8, r0, lsl #4 │ │ │ │ - rsbeq lr, r3, ip, ror pc │ │ │ │ - rsbeq lr, r3, r8, lsl pc │ │ │ │ + rsbseq fp, r8, r4, lsr r2 │ │ │ │ + rsbseq fp, r8, r8, lsl r2 │ │ │ │ + rsbeq r2, r5, r0, asr ip │ │ │ │ + strdeq r2, [r5], #-188 @ 0xffffff44 @ │ │ │ │ + ldrsbeq fp, [r8], #-16 @ │ │ │ │ + rsbeq lr, r3, ip, asr #30 │ │ │ │ + rsbeq lr, r3, r8, ror #29 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - rsbeq r7, r4, ip, lsl #5 │ │ │ │ - @ instruction: 0x0078b190 │ │ │ │ - rsbeq lr, r3, ip, lsl #30 │ │ │ │ - rsbeq lr, r3, r8, lsr #29 │ │ │ │ - rsbseq fp, r8, r0, ror r1 │ │ │ │ - rsbeq r2, r5, ip, lsl #23 │ │ │ │ - rsbseq fp, r8, r4, asr r1 │ │ │ │ - rsbeq r2, r5, r4, asr fp │ │ │ │ + rsbeq r7, r4, ip, asr r2 │ │ │ │ + rsbseq fp, r8, r0, ror #2 │ │ │ │ + ldrdeq lr, [r3], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq lr, r3, r8, ror lr │ │ │ │ + rsbseq fp, r8, r0, asr #2 │ │ │ │ + rsbeq r2, r5, ip, asr fp │ │ │ │ + rsbseq fp, r8, r4, lsr #2 │ │ │ │ + rsbeq r2, r5, r4, lsr #22 │ │ │ │ │ │ │ │ 003a55bc : │ │ │ │ cmp r0, #0 │ │ │ │ bne 3a55e8 │ │ │ │ ldr r3, [pc, #156] @ 3a5668 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -357805,38 +357805,38 @@ │ │ │ │ ldr r1, [pc, #104] @ 3a5674 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #92 @ 0x5c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754374 │ │ │ │ - bl 74d7e8 │ │ │ │ + bl 754344 │ │ │ │ + bl 74d7b8 │ │ │ │ ldr r2, [pc, #72] @ 3a5678 │ │ │ │ ldr r1, [pc, #72] @ 3a567c │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r0, [r0, #68] @ 0x44 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r7, lr, r4, ror #21 │ │ │ │ - ldrheq fp, [r8], #-0 @ │ │ │ │ - @ instruction: 0x00631e94 │ │ │ │ - strheq pc, [ip], #-52 @ 0xffffffcc @ │ │ │ │ - strdeq lr, [r3], #-220 @ 0xffffff24 @ │ │ │ │ - strheq lr, [r3], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq fp, r8, r0, lsl #1 │ │ │ │ + rsbeq r1, r3, r4, ror #28 │ │ │ │ + rsbeq pc, ip, r4, lsl #7 │ │ │ │ + rsbeq lr, r3, ip, asr #27 │ │ │ │ + rsbeq lr, r3, r4, lsl #23 │ │ │ │ │ │ │ │ 003a5680 : │ │ │ │ cmp r0, #0 │ │ │ │ bne 3a56ac │ │ │ │ ldr r3, [pc, #156] @ 3a572c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -357856,72 +357856,72 @@ │ │ │ │ ldr r1, [pc, #104] @ 3a5738 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #92 @ 0x5c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754374 │ │ │ │ - bl 74d7e8 │ │ │ │ + bl 754344 │ │ │ │ + bl 74d7b8 │ │ │ │ ldr r2, [pc, #72] @ 3a573c │ │ │ │ ldr r1, [pc, #72] @ 3a5740 │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r7, lr, r0, lsr #20 │ │ │ │ - rsbseq sl, r8, ip, ror #31 │ │ │ │ - ldrdeq r1, [r3], #-208 @ 0xffffff30 @ │ │ │ │ - strdeq pc, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq lr, r3, r8, lsr sp │ │ │ │ - strdeq lr, [r3], #-160 @ 0xffffff60 @ │ │ │ │ + ldrheq sl, [r8], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r1, r3, r0, lsr #27 │ │ │ │ + rsbeq pc, ip, r0, asr #5 │ │ │ │ + rsbeq lr, r3, r8, lsl #26 │ │ │ │ + rsbeq lr, r3, r0, asr #21 │ │ │ │ ldr r0, [pc, #4] @ 3a5750 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ ldrdeq r5, [r2], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 3a57c0 │ │ │ │ ldr r2, [pc, #84] @ 3a57c4 │ │ │ │ ldr r1, [pc, #84] @ 3a57c8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #56] @ 3a57cc │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ strb r2, [r0, #66] @ 0x42 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsheq sl, [r8], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r1, r3, r0, lsr sp │ │ │ │ - rsbeq pc, ip, r0, asr r2 @ │ │ │ │ + rsbseq sl, r8, r4, asr #31 │ │ │ │ + rsbeq r1, r3, r0, lsl #26 │ │ │ │ + rsbeq pc, ip, r0, lsr #4 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r5, [pc, #2776] @ 3a62c0 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ @@ -357940,36 +357940,36 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #20 │ │ │ │ mov r2, r8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r7, [pc, #2708] @ 3a62d4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ add ip, r5, #28 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #20 │ │ │ │ mov r2, r8 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #2672] @ 3a62d8 │ │ │ │ ldr r1, [pc, #2672] @ 3a62dc │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ mov r3, #14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ bl 3a5374 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ add r9, sp, #60 @ 0x3c │ │ │ │ cmp r3, r5 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -358006,51 +358006,51 @@ │ │ │ │ ldr r1, [pc, #2508] @ 3a62f4 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r8, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #2480] @ 3a62f8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 74b7fc │ │ │ │ + bl 74b7cc │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a5980 │ │ │ │ and r1, r5, #255 @ 0xff │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #2440] @ 3a62fc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 74b7fc │ │ │ │ + bl 74b7cc │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a59ac │ │ │ │ and r1, r5, #255 @ 0xff │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #2400] @ 3a6300 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 74b7fc │ │ │ │ + bl 74b7cc │ │ │ │ ldr r1, [pc, #2384] @ 3a6304 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 337a40 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 757ec4 │ │ │ │ + bl 757e94 │ │ │ │ ldr r3, [pc, #2352] @ 3a6308 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r2, [r7, r3] │ │ │ │ mov r0, r8 │ │ │ │ bl 3a5370 │ │ │ │ add r3, r6, #104 @ 0x68 │ │ │ │ str r8, [r3, r5, lsl #2] │ │ │ │ @@ -358082,15 +358082,15 @@ │ │ │ │ bls 3a6190 │ │ │ │ cmp r5, #3 │ │ │ │ bne 3a58cc │ │ │ │ ldr r0, [pc, #2220] @ 3a6310 │ │ │ │ sub r1, r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r9, [sp, #36] @ 0x24 │ │ │ │ - bl 998450 │ │ │ │ + bl 998420 │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a5c40 │ │ │ │ ldr r3, [pc, #2192] @ 3a6314 │ │ │ │ mov r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ @@ -358122,51 +358122,51 @@ │ │ │ │ ldr r1, [pc, #2092] @ 3a6324 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r9, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #2064] @ 3a6328 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ - bl 74b7fc │ │ │ │ + bl 74b7cc │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a5b50 │ │ │ │ and r1, r5, #255 @ 0xff │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #2024] @ 3a632c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 74b7fc │ │ │ │ + bl 74b7cc │ │ │ │ ldr r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a5b7c │ │ │ │ and r1, r5, #255 @ 0xff │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #1984] @ 3a6330 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 74b7fc │ │ │ │ + bl 74b7cc │ │ │ │ ldr r1, [pc, #1968] @ 3a6334 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ bl 337a40 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, fp │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 757ec4 │ │ │ │ + bl 757e94 │ │ │ │ ldr r3, [pc, #1888] @ 3a6308 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r2, [r7, r3] │ │ │ │ mov r0, r9 │ │ │ │ bl 3a5370 │ │ │ │ add r3, r6, #116 @ 0x74 │ │ │ │ str r9, [r3, r5, lsl #2] │ │ │ │ @@ -358198,15 +358198,15 @@ │ │ │ │ bls 3a610c │ │ │ │ cmp r5, #4 │ │ │ │ bne 3a5aa0 │ │ │ │ ldr r0, [pc, #1796] @ 3a6338 │ │ │ │ sub r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r9, [sp, #36] @ 0x24 │ │ │ │ - bl 998450 │ │ │ │ + bl 998420 │ │ │ │ ldr r3, [r4, #136] @ 0x88 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 3a629c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a5e40 │ │ │ │ ldr r3, [r4, #140] @ 0x8c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -358225,53 +358225,53 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [r4, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 3a5cdc │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #1660] @ 3a634c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 74b7fc │ │ │ │ + bl 74b7cc │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a5d08 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #1620] @ 3a6350 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 74b7fc │ │ │ │ + bl 74b7cc │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl 7d4f48 │ │ │ │ + bl 7d4f18 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #0 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, #3 │ │ │ │ - bl 7d4f48 │ │ │ │ + bl 7d4f18 │ │ │ │ ldr r1, [pc, #1568] @ 3a6354 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757ec4 │ │ │ │ + bl 757e94 │ │ │ │ ldr r3, [pc, #1468] @ 3a6308 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r8, [r7, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r8 │ │ │ │ bl 3a5370 │ │ │ │ mov r1, r9 │ │ │ │ @@ -358317,35 +358317,35 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ str sl, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r5, r9} │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1324] @ 3a6364 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3a5e48 │ │ │ │ ldr r3, [pc, #1216] @ 3a6308 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ ldr r9, [pc, #1304] @ 3a6368 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r0, r9 │ │ │ │ bl 3a5200 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757ec4 │ │ │ │ + bl 757e94 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl 3a5370 │ │ │ │ str r5, [r6, #136] @ 0x88 │ │ │ │ ldr r3, [r4, #156] @ 0x9c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -358367,54 +358367,54 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ beq 3a5f40 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #1140] @ 3a637c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 74b7fc │ │ │ │ + bl 74b7cc │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a5f40 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #1100] @ 3a6380 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 74b7fc │ │ │ │ + bl 74b7cc │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a5f6c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #1060] @ 3a6384 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 74b7fc │ │ │ │ + bl 74b7cc │ │ │ │ ldr r1, [pc, #1044] @ 3a6388 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757ec4 │ │ │ │ + bl 757e94 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl 3a5370 │ │ │ │ str r5, [r6, #140] @ 0x8c │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -358459,28 +358459,28 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248888 │ │ │ │ ldr r1, [pc, #848] @ 3a6398 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov fp, r0 │ │ │ │ - bl 8b8cac │ │ │ │ + bl 8b8c7c │ │ │ │ mov r8, r0 │ │ │ │ b 3a5ae4 │ │ │ │ ldr r8, [pc, #812] @ 3a6390 │ │ │ │ b 3a5a08 │ │ │ │ ldr r0, [pc, #816] @ 3a639c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248888 │ │ │ │ ldr r1, [pc, #804] @ 3a63a0 │ │ │ │ mov r2, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ - bl 8b8cac │ │ │ │ + bl 8b8c7c │ │ │ │ mov fp, r0 │ │ │ │ b 3a5914 │ │ │ │ ldr r3, [pc, #780] @ 3a63a4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a5c0c │ │ │ │ @@ -358497,22 +358497,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r5, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #676] @ 3a63a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3a5c0c │ │ │ │ ldr r9, [sp, #36] @ 0x24 │ │ │ │ b 3a5c40 │ │ │ │ ldr r3, [pc, #656] @ 3a63ac │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -358530,22 +358530,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r5, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #552] @ 3a63b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3a5a3c │ │ │ │ ldr r9, [sp, #36] @ 0x24 │ │ │ │ b 3a5a70 │ │ │ │ ldr r5, [pc, #496] @ 3a6390 │ │ │ │ b 3a5d88 │ │ │ │ ldr r5, [pc, #488] @ 3a6390 │ │ │ │ b 3a5fb0 │ │ │ │ @@ -358568,134 +358568,134 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #400] @ 3a63b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3a5fe4 │ │ │ │ ldr r0, [pc, #388] @ 3a63bc │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3a5c0c │ │ │ │ ldr r0, [pc, #364] @ 3a63c0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3a5a3c │ │ │ │ ldr r0, [pc, #340] @ 3a63c4 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3a5fe4 │ │ │ │ ldr r0, [pc, #320] @ 3a63c8 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3a5e48 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #296] @ 3a63cc │ │ │ │ ldr r1, [pc, #296] @ 3a63d0 │ │ │ │ ldr r0, [pc, #296] @ 3a63d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #119 @ 0x77 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, r0, lsl #31 │ │ │ │ + rsbseq sl, r8, r0, asr pc │ │ │ │ addseq r5, r0, r0, lsr #6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq r2, [r5], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r2, r5, r4, lsl r9 │ │ │ │ + rsbeq r2, r5, r4, asr #17 │ │ │ │ + rsbeq r2, r5, r4, ror #17 │ │ │ │ addseq r5, r0, r0, ror #5 │ │ │ │ - rsbeq lr, r3, r0, asr #23 │ │ │ │ - rsbeq lr, r3, r4, ror #22 │ │ │ │ - ldrheq sl, [r8], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r3, r4, r4, lsr fp │ │ │ │ + @ instruction: 0x0063eb90 │ │ │ │ + rsbeq lr, r3, r4, lsr fp │ │ │ │ + rsbseq sl, r8, r4, lsl #29 │ │ │ │ + rsbeq r3, r4, r4, lsl #22 │ │ │ │ andeq r3, r0, r0, lsl #30 │ │ │ │ - rsbeq r2, r5, ip, ror #16 │ │ │ │ - rsbeq r1, r3, ip, ror fp │ │ │ │ - @ instruction: 0x006cf09c │ │ │ │ - rsbeq r8, sp, ip, asr #10 │ │ │ │ - rsbeq lr, r3, r4, ror sl │ │ │ │ - ldrdeq pc, [r4], #-228 @ 0xffffff1c @ │ │ │ │ - ldrdeq sl, [sp], #-4 @ │ │ │ │ + rsbeq r2, r5, ip, lsr r8 │ │ │ │ + rsbeq r1, r3, ip, asr #22 │ │ │ │ + rsbeq pc, ip, ip, rrx │ │ │ │ + rsbeq r8, sp, ip, lsl r5 │ │ │ │ + rsbeq lr, r3, r4, asr #20 │ │ │ │ + rsbeq pc, r4, r4, lsr #29 │ │ │ │ + rsbeq sl, sp, r4, lsr #1 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbeq r2, r5, ip, asr #13 │ │ │ │ - rsbseq sl, r8, r4, ror #25 │ │ │ │ - rsbeq r3, r4, r0, asr #31 │ │ │ │ - rsbeq r2, r5, r0, ror #14 │ │ │ │ - rsbeq r1, r3, ip, lsr #19 │ │ │ │ - rsbeq lr, ip, ip, asr #29 │ │ │ │ - rsbeq r8, sp, ip, ror r3 │ │ │ │ - rsbeq lr, r3, r4, lsr #17 │ │ │ │ - rsbeq pc, r4, r4, lsl #26 │ │ │ │ - rsbeq r9, sp, r4, lsl #30 │ │ │ │ - rsbeq r2, r5, r4, asr #11 │ │ │ │ - rsbeq r2, r4, r8 │ │ │ │ - ldrsbeq sl, [r8], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r1, r3, r0, lsl r8 │ │ │ │ - rsbeq lr, ip, ip, lsr #26 │ │ │ │ - rsbeq lr, r3, r8, lsl r7 │ │ │ │ - rsbeq pc, r4, r8, ror fp @ │ │ │ │ - rsbeq r1, r4, ip, asr #30 │ │ │ │ + @ instruction: 0x0065269c │ │ │ │ + ldrheq sl, [r8], #-196 @ 0xffffff3c @ │ │ │ │ + @ instruction: 0x00643f90 │ │ │ │ + rsbeq r2, r5, r0, lsr r7 │ │ │ │ + rsbeq r1, r3, ip, ror r9 │ │ │ │ + @ instruction: 0x006cee9c │ │ │ │ + rsbeq r8, sp, ip, asr #6 │ │ │ │ + rsbeq lr, r3, r4, ror r8 │ │ │ │ + ldrdeq pc, [r4], #-196 @ 0xffffff3c @ │ │ │ │ + ldrdeq r9, [sp], #-228 @ 0xffffff1c @ │ │ │ │ + @ instruction: 0x00652594 │ │ │ │ + ldrdeq r1, [r4], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq sl, r8, ip, lsr #21 │ │ │ │ + rsbeq r1, r3, r0, ror #15 │ │ │ │ + strdeq lr, [ip], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq lr, r3, r8, ror #13 │ │ │ │ + rsbeq pc, r4, r8, asr #22 │ │ │ │ + rsbeq r1, r4, ip, lsl pc │ │ │ │ andeq r1, r0, r0, ror #4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq r2, [r5], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r6, r4, r0, lsr lr │ │ │ │ - strdeq pc, [r4], #-120 @ 0xffffff88 @ │ │ │ │ - rsbseq sl, r8, r4, lsr #17 │ │ │ │ - ldrdeq r1, [r3], #-88 @ 0xffffffa8 @ │ │ │ │ - strdeq lr, [ip], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq lr, r3, r0, ror #9 │ │ │ │ - @ instruction: 0x0064f79c │ │ │ │ - rsbeq pc, r4, r4, lsl r9 @ │ │ │ │ - rsbeq pc, r4, r4, lsr r7 @ │ │ │ │ + rsbeq r2, r5, r4, lsl #9 │ │ │ │ + rsbeq r6, r4, r0, lsl #28 │ │ │ │ + rsbeq pc, r4, r8, asr #15 │ │ │ │ + rsbseq sl, r8, r4, ror r8 │ │ │ │ + rsbeq r1, r3, r8, lsr #11 │ │ │ │ + rsbeq lr, ip, r4, asr #21 │ │ │ │ + strheq lr, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq pc, r4, ip, ror #14 │ │ │ │ + rsbeq pc, r4, r4, ror #17 │ │ │ │ + rsbeq pc, r4, r4, lsl #14 │ │ │ │ addseq r4, r0, r0, lsr fp │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbeq r2, r5, ip, ror #3 │ │ │ │ - rsbeq r8, lr, r0, lsr #17 │ │ │ │ - strdeq r2, [r5], #-0 @ │ │ │ │ - rsbeq r8, lr, ip, ror #16 │ │ │ │ + strheq r2, [r5], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r8, lr, r0, ror r8 │ │ │ │ + rsbeq r2, r5, r0, asr #1 │ │ │ │ + rsbeq r8, lr, ip, lsr r8 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ - rsbeq r2, r5, r4, asr #2 │ │ │ │ + rsbeq r2, r5, r4, lsl r1 │ │ │ │ andeq r4, r0, r0, asr fp │ │ │ │ - strdeq r1, [r5], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r1, r5, ip, asr #31 │ │ │ │ andeq r5, r0, r0, lsl #1 │ │ │ │ - rsbeq r2, r5, r8, lsr r1 │ │ │ │ - rsbeq r2, r5, r8, asr #32 │ │ │ │ - rsbeq r1, r5, ip, ror #30 │ │ │ │ - rsbeq r2, r5, r8, lsr #2 │ │ │ │ - @ instruction: 0x0065209c │ │ │ │ - rsbseq sl, r8, r0, asr #9 │ │ │ │ - rsbeq r2, r5, ip │ │ │ │ - rsbeq r2, r5, r0, lsr #32 │ │ │ │ + rsbeq r2, r5, r8, lsl #2 │ │ │ │ + rsbeq r2, r5, r8, lsl r0 │ │ │ │ + rsbeq r1, r5, ip, lsr pc │ │ │ │ + strdeq r2, [r5], #-8 @ │ │ │ │ + rsbeq r2, r5, ip, rrx │ │ │ │ + @ instruction: 0x0078a490 │ │ │ │ + ldrdeq r1, [r5], #-252 @ 0xffffff04 @ │ │ │ │ + strdeq r1, [r5], #-240 @ 0xffffff10 @ │ │ │ │ ldr r0, [pc, #4] @ 3a63e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq r4, r2, r0, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #320] @ 3a6540 │ │ │ │ ldr r2, [pc, #320] @ 3a6544 │ │ │ │ @@ -358713,25 +358713,25 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ mov r6, r0 │ │ │ │ str r8, [sp, #8] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #256] @ 3a6554 │ │ │ │ ldr r1, [pc, #256] @ 3a6558 │ │ │ │ mov r3, #14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r1, r4, #152 @ 0x98 │ │ │ │ ldrh r2, [r4, #144] @ 0x90 │ │ │ │ bl 3a4f68 │ │ │ │ add r3, r4, #320 @ 0x140 │ │ │ │ strh r8, [r3] │ │ │ │ ldrb r3, [r4, #146] @ 0x92 │ │ │ │ mov r0, r6 │ │ │ │ @@ -358739,32 +358739,32 @@ │ │ │ │ add r3, r5, r3 │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ strb r2, [r4, #322] @ 0x142 │ │ │ │ ldrb r2, [r3, #52] @ 0x34 │ │ │ │ ldrb r3, [r3, #84] @ 0x54 │ │ │ │ strb r2, [r4, #323] @ 0x143 │ │ │ │ strb r3, [r4, #324] @ 0x144 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr r2, [pc, #160] @ 3a655c │ │ │ │ ldr r1, [pc, #160] @ 3a6560 │ │ │ │ add r5, r5, #116 @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r1, r8 │ │ │ │ beq 3a64f8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 997cb4 │ │ │ │ + bl 997c84 │ │ │ │ ldr r2, [pc, #100] @ 3a6564 │ │ │ │ ldr r3, [pc, #68] @ 3a6548 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -358775,23 +358775,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - ldrheq sl, [r8], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq sl, r8, ip, lsl #7 │ │ │ │ addseq r4, r0, r0, lsl r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r1, r5, ip, lsr #31 │ │ │ │ - @ instruction: 0x00651f94 │ │ │ │ - ldrdeq sp, [r3], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq sp, r3, ip, ror pc │ │ │ │ - rsbeq r1, r5, r8, asr #24 │ │ │ │ - rsbeq r1, r5, ip, asr ip │ │ │ │ + rsbeq r1, r5, ip, ror pc │ │ │ │ + rsbeq r1, r5, r4, ror #30 │ │ │ │ + rsbeq sp, r3, r8, lsr #31 │ │ │ │ + rsbeq sp, r3, ip, asr #30 │ │ │ │ + rsbeq r1, r5, r8, lsl ip │ │ │ │ + rsbeq r1, r5, ip, lsr #24 │ │ │ │ addseq r4, r0, ip, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #372] @ 3a66f4 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -358800,15 +358800,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #356] @ 3a66f8 │ │ │ │ ldr r1, [pc, #356] @ 3a66fc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #336] @ 3a6700 │ │ │ │ ldr r1, [pc, #336] @ 3a6704 │ │ │ │ add r4, r4, #156 @ 0x9c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -358818,36 +358818,36 @@ │ │ │ │ ldr r8, [pc, #316] @ 3a6714 │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [pc, #288] @ 3a6718 │ │ │ │ ldr r6, [pc, #288] @ 3a671c │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74dcc4 │ │ │ │ + bl 74dc94 │ │ │ │ ldr r3, [pc, #268] @ 3a6720 │ │ │ │ ldr r1, [pc, #268] @ 3a6724 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r2, r4, #92 @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74dd54 │ │ │ │ + bl 74dd24 │ │ │ │ ldr r1, [pc, #240] @ 3a6728 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r1, [pc, #224] @ 3a672c │ │ │ │ ldr r2, [pc, #224] @ 3a6730 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r4, #124] @ 0x7c │ │ │ │ str r2, [r4, #128] @ 0x80 │ │ │ │ ldr r5, [pc, #208] @ 3a6734 │ │ │ │ @@ -358884,19 +358884,19 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq sl, r8, r4, asr #4 │ │ │ │ - rsbeq r0, r3, r4, lsl pc │ │ │ │ - rsbeq lr, ip, r0, lsr r4 │ │ │ │ - rsbeq r1, r5, r4, asr fp │ │ │ │ - rsbeq r1, r5, r4, ror #22 │ │ │ │ + rsbseq sl, r8, r4, lsl r2 │ │ │ │ + rsbeq r0, r3, r4, ror #29 │ │ │ │ + rsbeq lr, ip, r0, lsl #8 │ │ │ │ + rsbeq r1, r5, r4, lsr #22 │ │ │ │ + rsbeq r1, r5, r4, lsr fp │ │ │ │ andeq r0, r0, r0, lsl #15 │ │ │ │ andeq r0, r0, r8, lsl #14 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x00000ab0 │ │ │ │ andeq r0, r0, r8, lsr fp │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ addeq r4, r2, r8, lsr r4 │ │ │ │ @@ -358986,40 +358986,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3a68ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3a67cc │ │ │ │ ldr r0, [pc, #56] @ 3a68f0 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3a67cc │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009043b4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, r0, r4, lsr #7 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r4, r0, r8, asr #6 │ │ │ │ muleq r0, r8, lr │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r5, r8, asr #22 │ │ │ │ - rsbeq r1, r5, ip, ror #22 │ │ │ │ + rsbeq r1, r5, r8, lsl fp │ │ │ │ + rsbeq r1, r5, ip, lsr fp │ │ │ │ cmp r1, #0 │ │ │ │ bne 3a6914 │ │ │ │ mov r0, #14 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -359033,17 +359033,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3a6950 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r2, #175 @ 0xaf │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00789e94 │ │ │ │ - rsbeq r1, r5, ip, lsl fp │ │ │ │ - rsbeq r1, r5, ip, lsr #22 │ │ │ │ + rsbseq r9, r8, r4, ror #28 │ │ │ │ + rsbeq r1, r5, ip, ror #21 │ │ │ │ + strdeq r1, [r5], #-172 @ 0xffffff54 @ │ │ │ │ cmp r1, #0 │ │ │ │ bne 3a6974 │ │ │ │ mov r0, #6 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -359057,17 +359057,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3a69b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #188 @ 0xbc │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, r4, lsr lr │ │ │ │ - strheq r1, [r5], #-172 @ 0xffffff54 @ │ │ │ │ - ldrdeq r1, [r5], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq r9, r8, r4, lsl #28 │ │ │ │ + rsbeq r1, r5, ip, lsl #21 │ │ │ │ + rsbeq r1, r5, r8, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #388] @ 3a6b50 │ │ │ │ ldr ip, [pc, #388] @ 3a6b54 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -359124,15 +359124,15 @@ │ │ │ │ ldr r0, [pc, #200] @ 3a6b68 │ │ │ │ ldrb r3, [r4, #324] @ 0x144 │ │ │ │ add r0, pc, r0 │ │ │ │ ldrb r2, [r4, #323] @ 0x143 │ │ │ │ ldrb r1, [r4, #322] @ 0x142 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9983b0 │ │ │ │ + b 998380 │ │ │ │ ldr r3, [pc, #172] @ 3a6b6c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a6a0c │ │ │ │ ldr r3, [pc, #156] @ 3a6b70 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -359147,60 +359147,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3a6b78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3a6a0c │ │ │ │ ldr r0, [pc, #64] @ 3a6b7c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3a6a0c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r0, r0, asr r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, r0, r0, lsr r1 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ ldrsheq r4, [r0], r4 @ │ │ │ │ addseq r4, r0, r0, lsr #1 │ │ │ │ - rsbeq r1, r5, ip, lsr sl │ │ │ │ + rsbeq r1, r5, ip, lsl #20 │ │ │ │ andeq r5, r0, r4, lsl #3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r5, r0, asr r9 │ │ │ │ - rsbeq r1, r5, r0, ror r9 │ │ │ │ + rsbeq r1, r5, r0, lsr #18 │ │ │ │ + rsbeq r1, r5, r0, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r0, #324] @ 0x144 │ │ │ │ ldrb r2, [r0, #323] @ 0x143 │ │ │ │ ldrb r1, [r0, #322] @ 0x142 │ │ │ │ ldr r0, [pc, #32] @ 3a6bc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r1, r5, ip, lsr r9 │ │ │ │ + rsbeq r1, r5, ip, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #140] @ 3a6c6c │ │ │ │ ldr r5, [pc, #140] @ 3a6c70 │ │ │ │ ldr r2, [pc, #140] @ 3a6c74 │ │ │ │ @@ -359210,23 +359210,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ cmp r7, #1 │ │ │ │ bne 3a6c64 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #64] @ 3a6c78 │ │ │ │ ldrb r2, [r0, #322] @ 0x142 │ │ │ │ lsrs r2, r2, #7 │ │ │ │ moveq r0, #496 @ 0x1f0 │ │ │ │ movne r0, #368 @ 0x170 │ │ │ │ add r0, r0, r3 │ │ │ │ add sp, sp, #20 │ │ │ │ @@ -359234,147 +359234,147 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r3, #0 │ │ │ │ b 3a6c34 │ │ │ │ - strdeq r1, [r5], #-124 @ 0xffffff84 @ │ │ │ │ - ldrsbeq r9, [r8], #-184 @ 0xffffff48 @ │ │ │ │ - ldrdeq r1, [r5], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r1, r5, ip, asr #15 │ │ │ │ + rsbseq r9, r8, r8, lsr #23 │ │ │ │ + rsbeq r1, r5, r8, lsr #15 │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3a6cdc │ │ │ │ ldr r2, [pc, #72] @ 3a6ce0 │ │ │ │ ldr r1, [pc, #72] @ 3a6ce4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldrb r0, [r0, #322] @ 0x142 │ │ │ │ lsr r0, r0, #6 │ │ │ │ and r0, r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r9, r8, r8, lsr #22 │ │ │ │ - rsbeq r1, r5, r8, lsr #14 │ │ │ │ - rsbeq r1, r5, r0, asr #14 │ │ │ │ + ldrsheq r9, [r8], #-168 @ 0xffffff58 @ │ │ │ │ + strdeq r1, [r5], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r1, r5, r0, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 3a6d50 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #76] @ 3a6d54 │ │ │ │ ldr r1, [pc, #76] @ 3a6d58 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ cmp r4, #0 │ │ │ │ movne r0, #0 │ │ │ │ ldrbeq r0, [r0, #322] @ 0x142 │ │ │ │ andeq r0, r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrheq r9, [r8], #-168 @ 0xffffff58 @ │ │ │ │ - strheq r1, [r5], #-104 @ 0xffffff98 @ │ │ │ │ - ldrdeq r1, [r5], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r9, r8, r8, lsl #21 │ │ │ │ + rsbeq r1, r5, r8, lsl #13 │ │ │ │ + rsbeq r1, r5, r0, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 3a6dc8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #80] @ 3a6dcc │ │ │ │ ldr r1, [pc, #80] @ 3a6dd0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, #2 │ │ │ │ ldrb r3, [r0, #322] @ 0x142 │ │ │ │ ands r3, r3, r2, lsl r4 │ │ │ │ movne r0, #1 │ │ │ │ moveq r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r9, r8, r4, asr #20 │ │ │ │ - rsbeq r1, r5, r4, asr #12 │ │ │ │ - rsbeq r1, r5, ip, asr r6 │ │ │ │ + rsbseq r9, r8, r4, lsl sl │ │ │ │ + rsbeq r1, r5, r4, lsl r6 │ │ │ │ + rsbeq r1, r5, ip, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #76] @ 3a6e38 │ │ │ │ ldr r2, [pc, #76] @ 3a6e3c │ │ │ │ ldr r1, [pc, #76] @ 3a6e40 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldrb r3, [r0, #323] @ 0x143 │ │ │ │ and r3, r3, #3 │ │ │ │ add r4, r4, r3, lsl #1 │ │ │ │ ldrh r0, [r4, #200] @ 0xc8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsbeq r9, [r8], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r1, r5, ip, asr #11 │ │ │ │ - rsbeq r1, r5, r4, ror #11 │ │ │ │ + rsbseq r9, r8, r0, lsr #19 │ │ │ │ + @ instruction: 0x0065159c │ │ │ │ + strheq r1, [r5], #-84 @ 0xffffffac @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #112] @ 3a6ecc │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #108] @ 3a6ed0 │ │ │ │ ldr r1, [pc, #108] @ 3a6ed4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ cmp r4, #0 │ │ │ │ bne 3a6eb0 │ │ │ │ ldrb r0, [r0, #322] @ 0x142 │ │ │ │ lsr r0, r0, #3 │ │ │ │ and r0, r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ @@ -359386,34 +359386,34 @@ │ │ │ │ ldr r1, [pc, #32] @ 3a6ed8 │ │ │ │ ldr r0, [pc, #32] @ 3a6edc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #208 @ 0xd0 │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, ip, asr r9 │ │ │ │ - rsbeq r1, r5, ip, asr r5 │ │ │ │ - rsbeq r1, r5, r4, ror r5 │ │ │ │ - @ instruction: 0x00651598 │ │ │ │ - strheq r1, [r5], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r9, r8, ip, lsr #18 │ │ │ │ + rsbeq r1, r5, ip, lsr #10 │ │ │ │ + rsbeq r1, r5, r4, asr #10 │ │ │ │ + rsbeq r1, r5, r8, ror #10 │ │ │ │ + rsbeq r1, r5, r4, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #116] @ 3a6f6c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #112] @ 3a6f70 │ │ │ │ ldr r1, [pc, #112] @ 3a6f74 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ cmp r4, #0 │ │ │ │ bne 3a6f50 │ │ │ │ ldrb r3, [r0, #322] @ 0x142 │ │ │ │ tst r3, #32 │ │ │ │ moveq r0, #1008 @ 0x3f0 │ │ │ │ movne r0, #880 @ 0x370 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -359426,50 +359426,50 @@ │ │ │ │ ldr r1, [pc, #32] @ 3a6f78 │ │ │ │ ldr r0, [pc, #32] @ 3a6f7c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #224 @ 0xe0 │ │ │ │ mov r2, #143 @ 0x8f │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, r0, asr #17 │ │ │ │ - rsbeq r1, r5, r0, asr #9 │ │ │ │ - ldrdeq r1, [r5], #-72 @ 0xffffffb8 @ │ │ │ │ - strdeq r1, [r5], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r1, r5, r4, lsl r5 │ │ │ │ + @ instruction: 0x00789890 │ │ │ │ + @ instruction: 0x00651490 │ │ │ │ + rsbeq r1, r5, r8, lsr #9 │ │ │ │ + rsbeq r1, r5, r8, asr #9 │ │ │ │ + rsbeq r1, r5, r4, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 3a6ff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #84] @ 3a6ff4 │ │ │ │ ldr r1, [pc, #84] @ 3a6ff8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r4, r4, #1 │ │ │ │ lsl r4, r4, #1 │ │ │ │ ldrb r0, [r0, #323] @ 0x143 │ │ │ │ asr r0, r0, r4 │ │ │ │ and r0, r0, #1 │ │ │ │ rsb r0, r0, #4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r9, r8, r0, lsr #16 │ │ │ │ - rsbeq r1, r5, r0, lsr #8 │ │ │ │ - rsbeq r1, r5, r8, lsr r4 │ │ │ │ + ldrsheq r9, [r8], #-112 @ 0xffffff90 @ │ │ │ │ + strdeq r1, [r5], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r1, r5, r8, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #116] @ 3a7088 │ │ │ │ ldr r1, [pc, #116] @ 3a708c │ │ │ │ ldr r2, [pc, #116] @ 3a7090 │ │ │ │ @@ -359477,52 +359477,52 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #80] @ 3a7094 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, #0 │ │ │ │ mov r4, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r1, r5, r8, asr #7 │ │ │ │ - rsbseq r9, r8, r4, lsr #15 │ │ │ │ - rsbeq r1, r5, r0, lsr #7 │ │ │ │ + @ instruction: 0x00651398 │ │ │ │ + rsbseq r9, r8, r4, ror r7 │ │ │ │ + rsbeq r1, r5, r0, ror r3 │ │ │ │ strdeq r3, [r2], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ 3a712c │ │ │ │ ldr r2, [pc, #124] @ 3a7130 │ │ │ │ ldr r1, [pc, #124] @ 3a7134 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldrb r3, [r0, #323] @ 0x143 │ │ │ │ ands r3, r3, #3 │ │ │ │ bne 3a7108 │ │ │ │ ldrb r3, [r0, #324] @ 0x144 │ │ │ │ tst r3, #8 │ │ │ │ moveq r0, #5 │ │ │ │ movne r0, #7 │ │ │ │ @@ -359538,31 +359538,31 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r9, r8, ip, lsl #14 │ │ │ │ - rsbeq r1, r5, r8, lsl #6 │ │ │ │ - rsbeq r1, r5, r0, lsr #6 │ │ │ │ + ldrsbeq r9, [r8], #-108 @ 0xffffff94 @ │ │ │ │ + ldrdeq r1, [r5], #-40 @ 0xffffffd8 @ │ │ │ │ + strdeq r1, [r5], #-32 @ 0xffffffe0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #112] @ 3a71c0 │ │ │ │ ldr r2, [pc, #112] @ 3a71c4 │ │ │ │ ldr r1, [pc, #112] @ 3a71c8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, #0 │ │ │ │ add r3, r0, #320 @ 0x140 │ │ │ │ strh r2, [r3] │ │ │ │ ldrb r3, [r0, #146] @ 0x92 │ │ │ │ and r3, r3, #31 │ │ │ │ add r3, r4, r3 │ │ │ │ ldrb r1, [r3, #20] │ │ │ │ @@ -359575,32 +359575,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r9, r8, ip, ror #12 │ │ │ │ - rsbeq r1, r5, ip, ror #4 │ │ │ │ - rsbeq r1, r5, r4, lsl #5 │ │ │ │ + rsbseq r9, r8, ip, lsr r6 │ │ │ │ + rsbeq r1, r5, ip, lsr r2 │ │ │ │ + rsbeq r1, r5, r4, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #124] @ 3a7260 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #120] @ 3a7264 │ │ │ │ ldr r1, [pc, #120] @ 3a7268 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r1, r4, #1 │ │ │ │ lsl r1, r1, #1 │ │ │ │ ldrb r3, [r0, #323] @ 0x143 │ │ │ │ asr r1, r3, r1 │ │ │ │ ands r2, r1, #3 │ │ │ │ moveq r0, #1016 @ 0x3f8 │ │ │ │ beq 3a7244 │ │ │ │ @@ -359615,45 +359615,45 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsbeq r9, [r8], #-84 @ 0xffffffac @ │ │ │ │ - ldrdeq r1, [r5], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r1, r5, ip, ror #3 │ │ │ │ + rsbseq r9, r8, r4, lsr #11 │ │ │ │ + rsbeq r1, r5, r4, lsr #3 │ │ │ │ + strheq r1, [r5], #-28 @ 0xffffffe4 @ │ │ │ │ ldr r0, [r0, #1776] @ 0x6f0 │ │ │ │ mov r1, r2 │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #76] @ 3a72dc │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ add r0, r4, #260 @ 0x104 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ add r0, r4, #312 @ 0x138 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ add r0, r4, #364 @ 0x16c │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ add r0, r4, #416 @ 0x1a0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq r3, r2, r8, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #320] @ 3a7438 │ │ │ │ ldr ip, [pc, #320] @ 3a743c │ │ │ │ @@ -359717,40 +359717,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3a7458 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3a7360 │ │ │ │ ldr r0, [pc, #56] @ 3a745c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3a7360 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r0, r4, lsr #16 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r3, r0, ip, lsl #16 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009037b4 │ │ │ │ andeq r4, r0, r8, ror r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r5, ip, lsr #2 │ │ │ │ - rsbeq r1, r5, ip, asr #2 │ │ │ │ + strdeq r1, [r5], #-12 @ │ │ │ │ + rsbeq r1, r5, ip, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #328] @ 3a75c0 │ │ │ │ ldr r1, [pc, #328] @ 3a75c4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -359803,23 +359803,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r5, r6} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3a75e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3a74b4 │ │ │ │ ldr r2, [pc, #100] @ 3a75e4 │ │ │ │ ldr r3, [pc, #64] @ 3a75c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -359829,27 +359829,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 3a75e8 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r0, r4, lsr #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r3, r0, r4, lsl #13 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r3, r0, r0, ror #12 │ │ │ │ andeq r3, r0, ip, lsl r5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r5, ip, lsr #32 │ │ │ │ + strdeq r0, [r5], #-252 @ 0xffffff04 @ │ │ │ │ umullseq r3, r0, ip, r5 │ │ │ │ - rsbeq r1, r5, r0, lsr r0 │ │ │ │ + rsbeq r1, r5, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #212] @ 3a76d8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #208] @ 3a76dc │ │ │ │ @@ -359857,25 +359857,25 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #176] @ 3a76e4 │ │ │ │ ldr r1, [pc, #176] @ 3a76e8 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [pc, #144] @ 3a76ec │ │ │ │ ldr r2, [pc, #144] @ 3a76f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ str r2, [r0, #104] @ 0x68 │ │ │ │ mov r3, r0 │ │ │ │ @@ -359886,34 +359886,34 @@ │ │ │ │ ldrh ip, [r6] │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ strh ip, [r3, #110] @ 0x6e │ │ │ │ strh r0, [r3, #114] @ 0x72 │ │ │ │ strb r2, [r3, #112] @ 0x70 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74dcc4 │ │ │ │ + bl 74dc94 │ │ │ │ ldr r3, [pc, #84] @ 3a76fc │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ strb r2, [r5, #66] @ 0x42 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r9, r8, r4, ror #5 │ │ │ │ - rsbeq pc, r2, ip, lsl #29 │ │ │ │ - rsbeq sp, ip, ip, lsr #7 │ │ │ │ - rsbeq ip, r3, r0, lsl #13 │ │ │ │ - rsbeq r5, r3, r4, lsr #21 │ │ │ │ + ldrheq r9, [r8], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq pc, r2, ip, asr lr @ │ │ │ │ + rsbeq sp, ip, ip, ror r3 │ │ │ │ + rsbeq ip, r3, r0, asr r6 │ │ │ │ + rsbeq r5, r3, r4, ror sl │ │ │ │ andeq r1, r0, r0, lsr #28 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ andeq r1, r0, r6, lsl #2 │ │ │ │ andeq r0, r0, r4, ror #24 │ │ │ │ addeq r3, r2, ip, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -359930,38 +359930,38 @@ │ │ │ │ mov r2, #4 │ │ │ │ mov r0, sp │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ bl 249644 │ │ │ │ ldr r6, [sp] │ │ │ │ - bl 7072e8 │ │ │ │ + bl 7072b8 │ │ │ │ ldr r2, [pc, #96] @ 3a77b8 │ │ │ │ add r5, r4, #1744 @ 0x6d0 │ │ │ │ and r2, r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e7b4 │ │ │ │ + bl 70e784 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ ldrb r1, [r3, #65] @ 0x41 │ │ │ │ lsr r1, r1, #7 │ │ │ │ - bl 70e694 │ │ │ │ + bl 70e664 │ │ │ │ ldr r2, [pc, #56] @ 3a77bc │ │ │ │ ldr r3, [pc, #44] @ 3a77b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3a77ac │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 70b690 │ │ │ │ + b 70b660 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r0, r4, lsl #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq pc, r0, r0, lsl #31 │ │ │ │ umullseq r3, r0, r8, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -359979,38 +359979,38 @@ │ │ │ │ mov r0, sp │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ add r5, r4, #2672 @ 0xa70 │ │ │ │ bl 249644 │ │ │ │ ldr r6, [sp] │ │ │ │ - bl 7072e8 │ │ │ │ + bl 7072b8 │ │ │ │ ldr r2, [pc, #96] @ 3a787c │ │ │ │ add r5, r5, #8 │ │ │ │ and r2, r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e7b4 │ │ │ │ + bl 70e784 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ ldrb r1, [r3, #210] @ 0xd2 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 70e694 │ │ │ │ + bl 70e664 │ │ │ │ ldr r2, [pc, #56] @ 3a7880 │ │ │ │ ldr r3, [pc, #44] @ 3a7878 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3a7870 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 70b690 │ │ │ │ + b 70b660 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r0, r4, asr #6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq pc, [r0], -r0 │ │ │ │ @ instruction: 0x009032d4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -360045,15 +360045,15 @@ │ │ │ │ ldr r2, [pc, #708] @ 3a7bc8 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r9, [pc, #680] @ 3a7bcc │ │ │ │ ldr r3, [pc, #680] @ 3a7bd0 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -360195,48 +360195,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 3a7bf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3a793c │ │ │ │ ldr r0, [pc, #84] @ 3a7bf4 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3a793c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r0, r8, asr #4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r9, r8, r0 │ │ │ │ - rsbeq r0, r5, r8, lsl #26 │ │ │ │ - strdeq r0, [r5], #-204 @ 0xffffff34 @ │ │ │ │ + ldrsbeq r8, [r8], #-240 @ 0xffffff10 @ │ │ │ │ + ldrdeq r0, [r5], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r0, r5, ip, asr #25 │ │ │ │ @ instruction: 0x009031f8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r3, r0, ip, asr #2 │ │ │ │ andeq pc, r0, r0, lsl #31 │ │ │ │ strdeq pc, [r0], -r0 │ │ │ │ addseq r3, r0, r4, lsr r0 │ │ │ │ andeq r3, r0, ip, ror #1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x00650a94 │ │ │ │ - strheq r0, [r5], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r0, r5, r4, ror #20 │ │ │ │ + rsbeq r0, r5, r8, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r5, r0, #1904 @ 0x770 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -360323,43 +360323,43 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3a7ddc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3a7cd0 │ │ │ │ ldr r0, [pc, #56] @ 3a7de0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3a7cd0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r2, r0, r0, lsl #29 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r2, r0, r0, ror #28 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r2, r0, r4, asr #28 │ │ │ │ andeq r4, r0, r0, ror #12 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq r0, [r5], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r0, r5, r8, lsl r9 │ │ │ │ + rsbeq r0, r5, r0, asr #17 │ │ │ │ + rsbeq r0, r5, r8, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #388] @ 3a7f80 │ │ │ │ ldr r3, [pc, #388] @ 3a7f84 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -360377,40 +360377,40 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r7, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr r2, [pc, #312] @ 3a7f94 │ │ │ │ ldr r1, [pc, #312] @ 3a7f98 │ │ │ │ add ip, r6, #56 @ 0x38 │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r4, #400] @ 0x190 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a7f68 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r8, [sp, #16] │ │ │ │ cmp r8, #0 │ │ │ │ beq 3a7ef4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 997cb4 │ │ │ │ + bl 997c84 │ │ │ │ ldr r2, [pc, #228] @ 3a7f9c │ │ │ │ ldr r3, [pc, #200] @ 3a7f84 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -360429,69 +360429,69 @@ │ │ │ │ add r5, r4, #408 @ 0x198 │ │ │ │ mov fp, #0 │ │ │ │ ldr r2, [r4, #400] @ 0x190 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r9, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e694 │ │ │ │ + bl 70e664 │ │ │ │ ldr r2, [pc, #112] @ 3a7fa0 │ │ │ │ ldr r1, [pc, #112] @ 3a7fa4 │ │ │ │ add r6, r6, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ bl 3a5680 │ │ │ │ mov r2, #1008 @ 0x3f0 │ │ │ │ mov r3, #0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ b 3a7eb0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #56] @ 3a7fa8 │ │ │ │ add r3, r6, #80 @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #300 @ 0x12c │ │ │ │ mov r1, r8 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addseq r2, r0, r0, lsr #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r8, r8, r0, ror #21 │ │ │ │ - rsbeq r0, r5, r0, ror #15 │ │ │ │ - rsbeq r0, r5, r0, asr #17 │ │ │ │ - rsbeq r0, r5, r4, lsr #5 │ │ │ │ - strheq r0, [r5], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrheq r8, [r8], #-160 @ 0xffffff60 @ │ │ │ │ + strheq r0, [r5], #-112 @ 0xffffff90 @ │ │ │ │ + @ instruction: 0x00650890 │ │ │ │ + rsbeq r0, r5, r4, ror r2 │ │ │ │ + rsbeq r0, r5, ip, lsl #5 │ │ │ │ addseq r2, r0, r4, ror #24 │ │ │ │ - strdeq ip, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq ip, r3, r0, lsr #9 │ │ │ │ - rsbeq r0, r5, r8, lsl #15 │ │ │ │ + rsbeq ip, r3, ip, asr #9 │ │ │ │ + rsbeq ip, r3, r0, ror r4 │ │ │ │ + rsbeq r0, r5, r8, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r8, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr ip, [pc, #144] @ 3a8064 │ │ │ │ ldr r2, [pc, #144] @ 3a8068 │ │ │ │ ldr r1, [pc, #144] @ 3a806c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ and r1, r5, #3 │ │ │ │ subs r1, r1, #3 │ │ │ │ movne r1, #1 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ bl 319bdc │ │ │ │ ldr r3, [r7, #116] @ 0x74 │ │ │ │ @@ -360512,17 +360512,17 @@ │ │ │ │ bcc 3a8024 │ │ │ │ lsr r1, r5, #4 │ │ │ │ and r1, r1, #1 │ │ │ │ ldr r0, [r8, #132] @ 0x84 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 312a1c │ │ │ │ - rsbseq r8, r8, ip, lsl r9 │ │ │ │ - rsbeq r0, r5, r4, lsr #2 │ │ │ │ - rsbeq r0, r5, ip, lsr r1 │ │ │ │ + rsbseq r8, r8, ip, ror #17 │ │ │ │ + strdeq r0, [r5], #-4 @ │ │ │ │ + rsbeq r0, r5, ip, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldr r2, [pc, #576] @ 3a82cc │ │ │ │ ldr r3, [pc, #576] @ 3a82d0 │ │ │ │ @@ -360614,15 +360614,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3a818c │ │ │ │ ldr r0, [pc, #244] @ 3a82ec │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3a818c │ │ │ │ and r6, r6, #254 @ 0xfe │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ lsl r2, r6, #2 │ │ │ │ mov r3, #0 │ │ │ │ bl 31d940 │ │ │ │ b 3a818c │ │ │ │ @@ -360644,49 +360644,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3a82f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3a8118 │ │ │ │ ldr r0, [pc, #92] @ 3a82fc │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3a8118 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ and r6, r6, #31 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 3a7fac │ │ │ │ mov r5, #226 @ 0xe2 │ │ │ │ b 3a818c │ │ │ │ umullseq r2, r0, r0, sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r2, r0, r0, lsl #21 │ │ │ │ addseq r2, r0, r4, asr sl │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r8, r8, r4, lsr #15 │ │ │ │ + rsbseq r8, r8, r4, ror r7 │ │ │ │ bicseq r5, sp, ip, ror r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq r0, r5, r8, ror #10 │ │ │ │ + rsbeq r0, r5, r8, lsr r5 │ │ │ │ muleq r0, ip, pc @ │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, r5, r8, ror r4 │ │ │ │ - @ instruction: 0x00650498 │ │ │ │ + rsbeq r0, r5, r8, asr #8 │ │ │ │ + rsbeq r0, r5, r8, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #248] @ 3a8410 │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -360700,15 +360700,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ mov r1, #0 │ │ │ │ add r5, sp, #8 │ │ │ │ mov r6, #1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ @@ -360747,19 +360747,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3a840c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 3a77c0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - ldrsbeq r8, [r8], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r8, r8, ip, lsr #11 │ │ │ │ @ instruction: 0x009027f0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r0, r5, r4, asr #5 │ │ │ │ - ldrdeq r0, [r5], #-36 @ 0xffffffdc @ │ │ │ │ + @ instruction: 0x00650294 │ │ │ │ + rsbeq r0, r5, r4, lsr #5 │ │ │ │ addseq r2, r0, ip, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 3a8494 │ │ │ │ ldr r2, [pc, #84] @ 3a8498 │ │ │ │ @@ -360767,30 +360767,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #52] @ 3a84a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #520 @ 0x208 │ │ │ │ str r3, [r0, #400] @ 0x190 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrheq r8, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ - strheq r0, [r5], #-20 @ 0xffffffec @ │ │ │ │ - @ instruction: 0x00650298 │ │ │ │ + rsbseq r8, r8, r0, lsl #9 │ │ │ │ + rsbeq r0, r5, r4, lsl #3 │ │ │ │ + rsbeq r0, r5, r8, ror #4 │ │ │ │ addeq r2, r2, ip, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 3a8510 │ │ │ │ ldr r2, [pc, #84] @ 3a8514 │ │ │ │ @@ -360798,30 +360798,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #52] @ 3a851c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #568 @ 0x238 │ │ │ │ str r3, [r0, #400] @ 0x190 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r8, r8, r4, lsr r4 │ │ │ │ - rsbeq r0, r5, r8, lsr r1 │ │ │ │ - rsbeq r0, r5, ip, lsl r2 │ │ │ │ + rsbseq r8, r8, r4, lsl #8 │ │ │ │ + rsbeq r0, r5, r8, lsl #2 │ │ │ │ + rsbeq r0, r5, ip, ror #3 │ │ │ │ addeq r2, r2, r0, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ 3a85a0 │ │ │ │ ldr r2, [pc, #104] @ 3a85a4 │ │ │ │ @@ -360829,37 +360829,37 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #72] @ 3a85ac │ │ │ │ ldr r1, [pc, #72] @ 3a85b0 │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [pc, #40] @ 3a85b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r0, #92 @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74dd54 │ │ │ │ - ldrheq r8, [r8], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq lr, r2, r0, ror #30 │ │ │ │ - rsbeq ip, ip, r0, lsl #9 │ │ │ │ - rsbeq pc, r4, r0, lsr #23 │ │ │ │ - strheq pc, [r4], #-184 @ 0xffffff48 @ │ │ │ │ + b 74dd24 │ │ │ │ + rsbseq r8, r8, r4, lsl #7 │ │ │ │ + rsbeq lr, r2, r0, lsr pc │ │ │ │ + rsbeq ip, ip, r0, asr r4 │ │ │ │ + rsbeq pc, r4, r0, ror fp @ │ │ │ │ + rsbeq pc, r4, r8, lsl #23 │ │ │ │ @ instruction: 0xfffff854 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 3a8668 │ │ │ │ ldr r2, [pc, #152] @ 3a866c │ │ │ │ @@ -360867,49 +360867,49 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #120] @ 3a8674 │ │ │ │ ldr r1, [pc, #120] @ 3a8678 │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [pc, #88] @ 3a867c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74dcc4 │ │ │ │ + bl 74dc94 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ str r2, [r4, #156] @ 0x9c │ │ │ │ str r3, [r4, #136] @ 0x88 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r8, r8, ip, lsl r3 │ │ │ │ - rsbeq lr, r2, r8, asr #29 │ │ │ │ - rsbeq ip, ip, r8, ror #7 │ │ │ │ - rsbeq pc, r4, r8, lsl #22 │ │ │ │ - rsbeq pc, r4, r8, lsl fp @ │ │ │ │ + rsbseq r8, r8, ip, ror #5 │ │ │ │ + @ instruction: 0x0062ee98 │ │ │ │ + strheq ip, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrdeq pc, [r4], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq pc, r4, r8, ror #21 │ │ │ │ @ instruction: 0x000012b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ 3a8734 │ │ │ │ ldr r2, [pc, #156] @ 3a8738 │ │ │ │ @@ -360917,30 +360917,30 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #124] @ 3a8740 │ │ │ │ ldr r1, [pc, #124] @ 3a8744 │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [pc, #92] @ 3a8748 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74dcc4 │ │ │ │ + bl 74dc94 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, #2 │ │ │ │ mov r2, #0 │ │ │ │ str r1, [r4, #116] @ 0x74 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ str r2, [r4, #156] @ 0x9c │ │ │ │ str r3, [r4, #136] @ 0x88 │ │ │ │ @@ -360948,19 +360948,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r8, r8, r4, asr r2 │ │ │ │ - rsbeq lr, r2, r0, lsl #28 │ │ │ │ - rsbeq ip, ip, r0, lsr #6 │ │ │ │ - rsbeq pc, r4, r0, asr #20 │ │ │ │ - rsbeq pc, r4, r0, asr sl @ │ │ │ │ + rsbseq r8, r8, r4, lsr #4 │ │ │ │ + ldrdeq lr, [r2], #-208 @ 0xffffff30 @ │ │ │ │ + strdeq ip, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq pc, r4, r0, lsl sl @ │ │ │ │ + rsbeq pc, r4, r0, lsr #20 │ │ │ │ andeq r0, r0, ip, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #208] @ 3a8834 │ │ │ │ ldr r2, [pc, #208] @ 3a8838 │ │ │ │ @@ -360968,25 +360968,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #176] @ 3a8840 │ │ │ │ ldr r1, [pc, #176] @ 3a8844 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #144] @ 3a8848 │ │ │ │ ldr r3, [pc, #144] @ 3a884c │ │ │ │ ldr r1, [pc, #144] @ 3a8850 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ ldr r1, [pc, #132] @ 3a8854 │ │ │ │ @@ -360994,15 +360994,15 @@ │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r2, [pc, #124] @ 3a8858 │ │ │ │ mov r3, #16 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74dcc4 │ │ │ │ + bl 74dc94 │ │ │ │ ldr r3, [pc, #100] @ 3a885c │ │ │ │ ldr r2, [pc, #100] @ 3a8860 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #616 @ 0x268 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ @@ -361012,51 +361012,51 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r8, r8, r8, lsl #3 │ │ │ │ - rsbeq lr, r2, r4, lsr sp │ │ │ │ - rsbeq ip, ip, r4, asr r2 │ │ │ │ - rsbeq fp, r3, r4, lsr #10 │ │ │ │ - rsbeq r4, r3, ip, asr #18 │ │ │ │ + rsbseq r8, r8, r8, asr r1 │ │ │ │ + rsbeq lr, r2, r4, lsl #26 │ │ │ │ + rsbeq ip, ip, r4, lsr #4 │ │ │ │ + strdeq fp, [r3], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r4, r3, ip, lsl r9 │ │ │ │ andeq r1, r0, ip, asr #4 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ eorshi r1, r1, #-2147483647 @ 0x80000001 │ │ │ │ andeq r0, r0, ip, lsr #13 │ │ │ │ andeq r0, r0, r1, lsl #12 │ │ │ │ addeq r2, r2, ip, ror #5 │ │ │ │ - @ instruction: 0x0064ff94 │ │ │ │ + rsbeq pc, r4, r4, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #208] @ 3a894c │ │ │ │ ldr r2, [pc, #208] @ 3a8950 │ │ │ │ ldr r1, [pc, #208] @ 3a8954 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #176] @ 3a8958 │ │ │ │ ldr r1, [pc, #176] @ 3a895c │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #144] @ 3a8960 │ │ │ │ ldr r3, [pc, #144] @ 3a8964 │ │ │ │ ldr r1, [pc, #144] @ 3a8968 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ ldr r1, [pc, #132] @ 3a896c │ │ │ │ @@ -361064,15 +361064,15 @@ │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r2, [pc, #124] @ 3a8970 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74dcc4 │ │ │ │ + bl 74dc94 │ │ │ │ ldr r3, [pc, #100] @ 3a8974 │ │ │ │ ldr r2, [pc, #100] @ 3a8978 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #616 @ 0x268 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ @@ -361082,41 +361082,41 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r8, r8, r0, ror r0 │ │ │ │ - rsbeq lr, r2, ip, lsl ip │ │ │ │ - rsbeq ip, ip, ip, lsr r1 │ │ │ │ - rsbeq fp, r3, ip, lsl #8 │ │ │ │ - rsbeq r4, r3, r4, lsr r8 │ │ │ │ + rsbseq r8, r8, r0, asr #32 │ │ │ │ + rsbeq lr, r2, ip, ror #23 │ │ │ │ + rsbeq ip, ip, ip, lsl #2 │ │ │ │ + ldrdeq fp, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r4, r3, r4, lsl #16 │ │ │ │ andeq r1, r0, r4, lsr r1 │ │ │ │ @ instruction: 0x000003bc │ │ │ │ streq r1, [r6], r6, lsl #2 │ │ │ │ @ instruction: 0x000006bc │ │ │ │ andeq r0, r0, r1, lsl #12 │ │ │ │ ldrdeq r2, [r2], r4 │ │ │ │ - rsbeq pc, r4, ip, ror lr @ │ │ │ │ + rsbeq pc, r4, ip, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #340] @ 3a8ae8 │ │ │ │ ldr r2, [pc, #340] @ 3a8aec │ │ │ │ ldr r1, [pc, #340] @ 3a8af0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r5, #1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #145 @ 0x91 │ │ │ │ bl 24a694 │ │ │ │ mvn r1, #31 │ │ │ │ @@ -361185,17 +361185,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r7, r8, ip, asr pc │ │ │ │ - rsbeq pc, r4, r8, asr ip @ │ │ │ │ - rsbeq pc, r4, ip, lsr sp @ │ │ │ │ + rsbseq r7, r8, ip, lsr #30 │ │ │ │ + rsbeq pc, r4, r8, lsr #24 │ │ │ │ + rsbeq pc, r4, ip, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #156] @ 3a8ba8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -361203,52 +361203,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #140] @ 3a8bac │ │ │ │ ldr r1, [pc, #140] @ 3a8bb0 │ │ │ │ ldr r3, [pc, #140] @ 3a8bb4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #124] @ 3a8bb8 │ │ │ │ mov r3, #576 @ 0x240 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #112] @ 3a8bbc │ │ │ │ add r2, r5, #1808 @ 0x710 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757c24 │ │ │ │ + bl 757bf4 │ │ │ │ ldr ip, [pc, #88] @ 3a8bc0 │ │ │ │ ldr r1, [pc, #88] @ 3a8bc4 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, r5, #14976 @ 0x3a80 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #2912 @ 0xb60 │ │ │ │ add r2, r2, #24 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757c24 │ │ │ │ + bl 757bf4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r7, r8, r8, ror #27 │ │ │ │ - rsbeq pc, r4, r0, ror #21 │ │ │ │ - rsbeq pc, r4, r4, ror ip @ │ │ │ │ + ldrheq r7, [r8], #-216 @ 0xffffff28 @ │ │ │ │ + strheq pc, [r4], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq pc, r4, r4, asr #24 │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ - rsbeq pc, r4, r8, ror #24 │ │ │ │ - rsbeq pc, r4, ip, asr ip @ │ │ │ │ - rsbeq pc, r4, r0, asr ip @ │ │ │ │ - rsbeq pc, r4, ip, lsr #21 │ │ │ │ + rsbeq pc, r4, r8, lsr ip @ │ │ │ │ + rsbeq pc, r4, ip, lsr #24 │ │ │ │ + rsbeq pc, r4, r0, lsr #24 │ │ │ │ + rsbeq pc, r4, ip, ror sl @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #156] @ 3a8c7c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -361256,52 +361256,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #140] @ 3a8c80 │ │ │ │ ldr r1, [pc, #140] @ 3a8c84 │ │ │ │ ldr r3, [pc, #140] @ 3a8c88 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #124] @ 3a8c8c │ │ │ │ mov r3, #576 @ 0x240 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #112] @ 3a8c90 │ │ │ │ add r2, r5, #1808 @ 0x710 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757c24 │ │ │ │ + bl 757bf4 │ │ │ │ ldr ip, [pc, #88] @ 3a8c94 │ │ │ │ ldr r1, [pc, #88] @ 3a8c98 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, r5, #14976 @ 0x3a80 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #2912 @ 0xb60 │ │ │ │ add r2, r2, #24 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757c24 │ │ │ │ + bl 757bf4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r7, r8, r4, lsl sp │ │ │ │ - rsbeq pc, r4, ip, lsl #20 │ │ │ │ - rsbeq pc, r4, r0, lsr #23 │ │ │ │ + rsbseq r7, r8, r4, ror #25 │ │ │ │ + ldrdeq pc, [r4], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq pc, r4, r0, ror fp @ │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ - @ instruction: 0x0064fb94 │ │ │ │ - rsbeq pc, r4, r4, lsr #23 │ │ │ │ - @ instruction: 0x0064fb9c │ │ │ │ - ldrdeq pc, [r4], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq pc, r4, r4, ror #22 │ │ │ │ + rsbeq pc, r4, r4, ror fp @ │ │ │ │ + rsbeq pc, r4, ip, ror #22 │ │ │ │ + rsbeq pc, r4, r8, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #420] @ 3a8e5c │ │ │ │ mov r8, r3 │ │ │ │ @@ -361319,15 +361319,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [pc, #376] @ 3a8e68 │ │ │ │ ldr r2, [pc, #376] @ 3a8e6c │ │ │ │ ldr r3, [pc, #376] @ 3a8e70 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r7, [pc, #360] @ 3a8e74 │ │ │ │ ldr r3, [pc, #360] @ 3a8e78 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -361366,15 +361366,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3a8e58 │ │ │ │ lsr r1, r5, #1 │ │ │ │ and r1, r1, #1 │ │ │ │ add r0, r6, #2224 @ 0x8b0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 70e694 │ │ │ │ + b 70e664 │ │ │ │ ldr r3, [pc, #188] @ 3a8e84 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a8d24 │ │ │ │ ldr r3, [pc, #172] @ 3a8e88 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -361389,46 +361389,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3a8e90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3a8d24 │ │ │ │ ldr r0, [pc, #80] @ 3a8e94 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3a8d24 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r0, r0, ror #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r7, r8, r8, lsr #24 │ │ │ │ - rsbeq pc, r4, r4, lsr #21 │ │ │ │ - rsbeq pc, r4, r0, lsl r9 @ │ │ │ │ + ldrsheq r7, [r8], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq pc, r4, r4, ror sl @ │ │ │ │ + rsbeq pc, r4, r0, ror #17 │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ addseq r1, r0, r0, lsl lr │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x00901dd4 │ │ │ │ umullseq r1, r0, r0, sp │ │ │ │ @ instruction: 0x000015bc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq pc, [r4], #-152 @ 0xffffff68 @ │ │ │ │ - ldrdeq pc, [r4], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq pc, r4, r8, lsl #19 │ │ │ │ + rsbeq pc, r4, ip, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 3a8fa4 │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -361442,15 +361442,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ ldr r3, [pc, #220] @ 3a8fb8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r6, #4 │ │ │ │ add r5, sp, #8 │ │ │ │ mov r3, #192 @ 0xc0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r4, [r0, #100] @ 0x64 │ │ │ │ @@ -361488,19 +361488,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r7, r8, r4, asr #20 │ │ │ │ + rsbseq r7, r8, r4, lsl sl │ │ │ │ addseq r1, r0, r8, asr ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq pc, r4, ip, lsr #14 │ │ │ │ - rsbeq pc, r4, r0, asr #17 │ │ │ │ + strdeq pc, [r4], #-108 @ 0xffffff94 @ │ │ │ │ + @ instruction: 0x0064f890 │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ addseq r1, r0, r0, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #264] @ 3a90e0 │ │ │ │ @@ -361516,15 +361516,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ ldr r3, [pc, #240] @ 3a90f4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r5, #4 │ │ │ │ add r6, sp, #8 │ │ │ │ mov r3, #192 @ 0xc0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r4, [r0, #100] @ 0x64 │ │ │ │ @@ -361567,19 +361567,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r7, r8, ip, lsl r9 │ │ │ │ + rsbseq r7, r8, ip, ror #17 │ │ │ │ addseq r1, r0, r0, lsr fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq pc, r4, r4, lsl #12 │ │ │ │ - @ instruction: 0x0064f798 │ │ │ │ + ldrdeq pc, [r4], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq pc, r4, r8, ror #14 │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ umullseq r1, r0, r8, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #304] @ 3a9244 │ │ │ │ @@ -361589,98 +361589,98 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #288] @ 3a9248 │ │ │ │ ldr r1, [pc, #288] @ 3a924c │ │ │ │ ldr r3, [pc, #288] @ 3a9250 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #272] @ 3a9254 │ │ │ │ mov r3, #696 @ 0x2b8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #264] @ 3a9258 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #256] @ 3a925c │ │ │ │ add r2, r5, #2384 @ 0x950 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757c24 │ │ │ │ + bl 757bf4 │ │ │ │ ldr r0, [pc, #232] @ 3a9260 │ │ │ │ ldr r1, [pc, #232] @ 3a9264 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r5, #3088 @ 0xc10 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #220] @ 3a9268 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757c24 │ │ │ │ + bl 757bf4 │ │ │ │ ldr r1, [pc, #208] @ 3a926c │ │ │ │ add r2, r5, #10560 @ 0x2940 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #2208 @ 0x8a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #24 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757c24 │ │ │ │ + bl 757bf4 │ │ │ │ ldr r1, [pc, #180] @ 3a9270 │ │ │ │ add r2, r5, #12736 @ 0x31c0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #2208 @ 0x8a0 │ │ │ │ add r2, r2, #56 @ 0x38 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757c24 │ │ │ │ + bl 757bf4 │ │ │ │ ldr r0, [pc, #152] @ 3a9274 │ │ │ │ ldr r1, [pc, #152] @ 3a9278 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r5, #17664 @ 0x4500 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #140] @ 3a927c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #248 @ 0xf8 │ │ │ │ - bl 757c24 │ │ │ │ + bl 757bf4 │ │ │ │ ldr ip, [pc, #124] @ 3a9280 │ │ │ │ ldr r1, [pc, #124] @ 3a9284 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, r5, #20224 @ 0x4f00 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1744 @ 0x6d0 │ │ │ │ add r2, r2, #240 @ 0xf0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757c24 │ │ │ │ + bl 757bf4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r7, r8, r0, ror #15 │ │ │ │ - ldrdeq pc, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq pc, r4, ip, ror #12 │ │ │ │ + ldrheq r7, [r8], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq pc, r4, r8, lsr #9 │ │ │ │ + rsbeq pc, r4, ip, lsr r6 @ │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ - rsbeq pc, r4, r0, lsl r7 @ │ │ │ │ - rsbeq pc, r4, r4, lsl r7 @ │ │ │ │ - strdeq pc, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq ip, r4, r0, ror #22 │ │ │ │ - strheq ip, [r4], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq pc, r4, r0, ror #13 │ │ │ │ + rsbeq pc, r4, r4, ror #13 │ │ │ │ + rsbeq pc, r4, r0, asr #13 │ │ │ │ + rsbeq ip, r4, r0, lsr fp │ │ │ │ + rsbeq ip, r4, r4, lsl #9 │ │ │ │ andeq r1, r0, r8, asr #26 │ │ │ │ - strheq pc, [r4], #-100 @ 0xffffff9c @ │ │ │ │ - strheq pc, [r4], #-100 @ 0xffffff9c @ │ │ │ │ - ldrdeq ip, [r3], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq ip, r3, r4, asr #31 │ │ │ │ + rsbeq pc, r4, r4, lsl #13 │ │ │ │ + rsbeq pc, r4, r4, lsl #13 │ │ │ │ + rsbeq ip, r3, r4, lsr #31 │ │ │ │ + @ instruction: 0x0063cf94 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - rsbeq sp, r3, r0, ror r2 │ │ │ │ - rsbeq sp, r3, ip, ror #4 │ │ │ │ + rsbeq sp, r3, r0, asr #4 │ │ │ │ + rsbeq sp, r3, ip, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #420] @ 3a9448 │ │ │ │ mov r8, r3 │ │ │ │ @@ -361698,15 +361698,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [pc, #376] @ 3a9454 │ │ │ │ ldr r2, [pc, #376] @ 3a9458 │ │ │ │ ldr r3, [pc, #376] @ 3a945c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r7, [pc, #360] @ 3a9460 │ │ │ │ ldr r3, [pc, #360] @ 3a9464 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -361745,15 +361745,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3a9444 │ │ │ │ lsr r1, r5, #2 │ │ │ │ and r1, r1, #1 │ │ │ │ add r0, r6, #2224 @ 0x8b0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 70e694 │ │ │ │ + b 70e664 │ │ │ │ ldr r3, [pc, #188] @ 3a9470 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a9310 │ │ │ │ ldr r3, [pc, #172] @ 3a9474 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -361768,46 +361768,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3a947c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3a9310 │ │ │ │ ldr r0, [pc, #80] @ 3a9480 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3a9310 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r0, r4, ror r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r7, r8, ip, lsr r6 │ │ │ │ - strheq pc, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq pc, r4, r4, lsr #6 │ │ │ │ + rsbseq r7, r8, ip, lsl #12 │ │ │ │ + rsbeq pc, r4, r8, lsl #9 │ │ │ │ + strdeq pc, [r4], #-36 @ 0xffffffdc @ │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ addseq r1, r0, r4, lsr #16 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r1, r0, r8, ror #15 │ │ │ │ addseq r1, r0, r4, lsr #15 │ │ │ │ @ instruction: 0x000015bc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r4, ip, asr #7 │ │ │ │ - strdeq pc, [r4], #-48 @ 0xffffffd0 @ │ │ │ │ + @ instruction: 0x0064f39c │ │ │ │ + rsbeq pc, r4, r0, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #456] @ 3a9664 │ │ │ │ ldr r1, [pc, #456] @ 3a9668 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -361823,15 +361823,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #420] @ 3a9674 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r7, #2 │ │ │ │ mov r3, #640 @ 0x280 │ │ │ │ mov r2, r7 │ │ │ │ add r1, sp, #18 │ │ │ │ strh r3, [sp, #18] │ │ │ │ add r6, r6, #140 @ 0x8c │ │ │ │ mov r9, #0 │ │ │ │ @@ -361843,28 +361843,28 @@ │ │ │ │ ldr r1, [pc, #352] @ 3a967c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ add r6, r4, #2672 @ 0xa70 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #0 │ │ │ │ bl 378bcc │ │ │ │ add r6, r6, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 4419f8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #0 │ │ │ │ - bl 70e694 │ │ │ │ + bl 70e664 │ │ │ │ add r1, r4, #2480 @ 0x9b0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #0 │ │ │ │ add r1, r1, #8 │ │ │ │ bl 3a41f0 │ │ │ │ ldr r2, [pc, #248] @ 3a9680 │ │ │ │ @@ -361873,28 +361873,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #128 @ 0x80 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r2, #668 @ 0x29c │ │ │ │ mov r0, r6 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [pc, #204] @ 3a9684 │ │ │ │ bl 4419f8 │ │ │ │ add r4, r4, #1904 @ 0x770 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ - bl 70e694 │ │ │ │ + bl 70e664 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 2f2798 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ @@ -361920,21 +361920,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r7, r8, r8, asr r4 │ │ │ │ + rsbseq r7, r8, r8, lsr #8 │ │ │ │ addseq r1, r0, r0, ror r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq pc, r4, ip, asr #2 │ │ │ │ - rsbeq pc, r4, r0, lsr r1 @ │ │ │ │ - rsbeq sp, r2, ip, lsl #31 │ │ │ │ - rsbeq fp, ip, ip, lsr #9 │ │ │ │ + rsbeq pc, r4, ip, lsl r1 @ │ │ │ │ + rsbeq pc, r4, r0, lsl #2 │ │ │ │ + rsbeq sp, r2, ip, asr pc │ │ │ │ + rsbeq fp, ip, ip, ror r4 │ │ │ │ addeq r1, r2, r8, asr r5 │ │ │ │ @ instruction: 0xffffe698 │ │ │ │ @ instruction: 0x009014f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -362044,63 +362044,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3a98d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3a9734 │ │ │ │ ldr r0, [pc, #80] @ 3a98d4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3a9784 │ │ │ │ ldr r0, [pc, #64] @ 3a98d8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3a9734 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r0, r4, ror r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r1, r0, r4, ror #8 │ │ │ │ addseq r1, r0, r8, lsr r4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r7, r8, r4, lsl #3 │ │ │ │ + rsbseq r7, r8, r4, asr r1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ muleq r0, ip, pc @ │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x0064ee94 │ │ │ │ - ldrdeq lr, [r4], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq lr, r4, r0, lsr #29 │ │ │ │ + rsbeq lr, r4, r4, ror #28 │ │ │ │ + rsbeq lr, r4, ip, lsr #29 │ │ │ │ + rsbeq lr, r4, r0, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #272] @ 3a9a04 │ │ │ │ ldr r2, [pc, #272] @ 3a9a08 │ │ │ │ ldr r1, [pc, #272] @ 3a9a0c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r5, #1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #145 @ 0x91 │ │ │ │ bl 24a694 │ │ │ │ mov ip, #316 @ 0x13c │ │ │ │ @@ -362152,17 +362152,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsheq r6, [r8], #-252 @ 0xffffff04 @ │ │ │ │ - strdeq lr, [r4], #-200 @ 0xffffff38 @ │ │ │ │ - ldrdeq lr, [r4], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r6, r8, ip, asr #31 │ │ │ │ + rsbeq lr, r4, r8, asr #25 │ │ │ │ + rsbeq lr, r4, ip, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r6, [pc, #1696] @ 3aa0c8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -362174,44 +362174,44 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1664] @ 3aa0d8 │ │ │ │ mov fp, r0 │ │ │ │ str ip, [sp, #16] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r5, [pc, #1652] @ 3aa0dc │ │ │ │ ldr r7, [pc, #1652] @ 3aa0e0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r6, #140 @ 0x8c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ mov sl, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ add r9, sl, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 754374 │ │ │ │ - bl 74d7e8 │ │ │ │ + bl 754344 │ │ │ │ + bl 74d7b8 │ │ │ │ ldr r2, [pc, #1576] @ 3aa0e4 │ │ │ │ ldr r1, [pc, #1576] @ 3aa0e8 │ │ │ │ add ip, r6, #148 @ 0x94 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #1552] @ 3aa0ec │ │ │ │ add r1, sl, #1776 @ 0x6f0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #1 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ bl 324208 │ │ │ │ @@ -362226,15 +362226,15 @@ │ │ │ │ bl 324098 │ │ │ │ ldr r1, [pc, #1500] @ 3aa0f8 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str sl, [sp, #8] │ │ │ │ - bl 75016c │ │ │ │ + bl 75013c │ │ │ │ mov r0, fp │ │ │ │ bl 441964 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 4419f8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ @@ -362254,20 +362254,20 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 3a5200 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ str r8, [sp] │ │ │ │ mov sl, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #1368] @ 3aa100 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 74b7fc │ │ │ │ + bl 74b7cc │ │ │ │ ldr ip, [sp, #16] │ │ │ │ ldr r3, [pc, #1348] @ 3aa104 │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [ip, r3] │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ @@ -362287,38 +362287,38 @@ │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r9, sl, #2384 @ 0x950 │ │ │ │ add r9, r9, #8 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #1244] @ 3aa108 │ │ │ │ mov r2, #2000 @ 0x7d0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b854 │ │ │ │ + bl 74b824 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #1208] @ 3aa10c │ │ │ │ ldr r3, [pc, #1208] @ 3aa110 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r6, #156 @ 0x9c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 74d600 │ │ │ │ + bl 74d5d0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3a9ca8 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -362329,15 +362329,15 @@ │ │ │ │ ldr r1, [pc, #1124] @ 3aa118 │ │ │ │ add r6, r6, #100 @ 0x64 │ │ │ │ mov r3, #14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldrb r2, [sl, #2961] @ 0xb91 │ │ │ │ mov r1, #0 │ │ │ │ bl 3a4db8 │ │ │ │ mov r3, #0 │ │ │ │ b 3a9ce4 │ │ │ │ add r3, r3, #1 │ │ │ │ sub r2, r3, #4 │ │ │ │ @@ -362360,86 +362360,86 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r0, #8 │ │ │ │ str sl, [sp] │ │ │ │ str sl, [sp, #16] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r8, [pc, #984] @ 3aa128 │ │ │ │ ldr r3, [pc, #956] @ 3aa110 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r4, r9, #156 @ 0x9c │ │ │ │ str r4, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 74d600 │ │ │ │ + bl 74d5d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3a9c88 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, sl │ │ │ │ str sl, [sp] │ │ │ │ add sl, r3, #3088 @ 0xc10 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [fp, #120] @ 0x78 │ │ │ │ ldr r1, [pc, #884] @ 3aa12c │ │ │ │ add r2, r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b854 │ │ │ │ + bl 74b824 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ mov r0, sl │ │ │ │ str r6, [sp, #16] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #812] @ 3aa110 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 74d600 │ │ │ │ + bl 74d5d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3a9c88 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r8, [sp, #8] │ │ │ │ ldr r4, [pc, #760] @ 3aa130 │ │ │ │ ldr r3, [r8, #1780] @ 0x6f4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ mov r2, #0 │ │ │ │ bl 32441c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ str r6, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [r8, #1780] @ 0x6f4 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ mov r2, #1 │ │ │ │ bl 32441c │ │ │ │ add r6, r8, #10560 @ 0x2940 │ │ │ │ mov r4, #0 │ │ │ │ @@ -362448,45 +362448,45 @@ │ │ │ │ ldr r7, [sp, #16] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [fp, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #644] @ 3aa138 │ │ │ │ add r2, r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ add r2, r2, r4 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 74b854 │ │ │ │ + bl 74b824 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r7, [pc, #592] @ 3aa13c │ │ │ │ add r2, r9, #156 @ 0x9c │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #536] @ 3aa110 │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 74d600 │ │ │ │ + bl 74d5d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3a9c88 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #2 │ │ │ │ add r6, r6, #2208 @ 0x8a0 │ │ │ │ mov r4, #1 │ │ │ │ bne 3a9e84 │ │ │ │ @@ -362495,134 +362495,134 @@ │ │ │ │ add r4, ip, #14976 @ 0x3a80 │ │ │ │ add r4, r4, #24 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [fp, #120] @ 0x78 │ │ │ │ ldr r9, [sp, #24] │ │ │ │ add r2, r2, #4 │ │ │ │ mov r1, r9 │ │ │ │ - bl 74b854 │ │ │ │ + bl 74b824 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr sl, [sp, #28] │ │ │ │ ldr r3, [pc, #372] @ 3aa110 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str sl, [sp] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74d600 │ │ │ │ + bl 74d5d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3a9c88 │ │ │ │ ldr ip, [sp, #8] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r4, ip, #17664 @ 0x4500 │ │ │ │ add r4, r4, #248 @ 0xf8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [fp, #120] @ 0x78 │ │ │ │ mov r1, r9 │ │ │ │ add r2, r2, #5 │ │ │ │ - bl 74b854 │ │ │ │ + bl 74b824 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #244] @ 3aa110 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str sl, [sp] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74d600 │ │ │ │ + bl 74d5d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3a9c88 │ │ │ │ ldr ip, [sp, #8] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r4, ip, #20224 @ 0x4f00 │ │ │ │ add r4, r4, #240 @ 0xf0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [fp, #120] @ 0x78 │ │ │ │ mov r1, r9 │ │ │ │ add r2, r2, #6 │ │ │ │ - bl 74b854 │ │ │ │ + bl 74b824 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r6, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [pc, #108] @ 3aa110 │ │ │ │ str sl, [sp] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 74d600 │ │ │ │ - rsbseq r6, r8, ip, asr #29 │ │ │ │ - rsbeq lr, r4, r0, asr #23 │ │ │ │ - rsbeq lr, r4, r4, asr sp │ │ │ │ + b 74d5d0 │ │ │ │ + @ instruction: 0x00786e9c │ │ │ │ + @ instruction: 0x0064eb90 │ │ │ │ + rsbeq lr, r4, r4, lsr #26 │ │ │ │ ldrsbeq r1, [r0], ip │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ - rsbeq sp, r2, r0, asr #20 │ │ │ │ - rsbeq sl, ip, r0, ror #30 │ │ │ │ - strdeq r3, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ - strdeq r0, [r6], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq lr, r4, ip, ror #2 │ │ │ │ + rsbeq sp, r2, r0, lsl sl │ │ │ │ + rsbeq sl, ip, r0, lsr pc │ │ │ │ + rsbeq r3, r3, ip, asr #11 │ │ │ │ + rsbeq r0, r6, r4, asr #15 │ │ │ │ + rsbeq lr, r4, ip, lsr r1 │ │ │ │ andeq r0, r0, r4, ror r8 │ │ │ │ - rsbeq lr, r4, r4, ror sp │ │ │ │ + rsbeq lr, r4, r4, asr #26 │ │ │ │ @ instruction: 0xffffd748 │ │ │ │ - rsbeq lr, r4, ip, lsl r4 │ │ │ │ - rsbeq sl, r3, ip, lsr r8 │ │ │ │ + rsbeq lr, r4, ip, ror #7 │ │ │ │ + rsbeq sl, r3, ip, lsl #16 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - rsbeq lr, r4, r8, asr ip │ │ │ │ - rsbeq lr, r4, r0, ror r4 │ │ │ │ + rsbeq lr, r4, r8, lsr #24 │ │ │ │ + rsbeq lr, r4, r0, asr #8 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq sl, r3, r8, ror r7 │ │ │ │ - rsbeq sl, r3, ip, lsl r7 │ │ │ │ - ldrsbeq r6, [r8], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq sp, r2, ip, lsl #15 │ │ │ │ - rsbeq sl, ip, r4, lsr #25 │ │ │ │ - rsbeq lr, r4, r4, ror r3 │ │ │ │ - strdeq r7, [fp], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq fp, r4, r4, lsr sl │ │ │ │ - rsbeq sl, ip, r0, asr #22 │ │ │ │ - strdeq r7, [fp], #-140 @ 0xffffff74 @ │ │ │ │ - ldrdeq lr, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq sl, r3, r8, asr #14 │ │ │ │ + rsbeq sl, r3, ip, ror #13 │ │ │ │ + rsbseq r6, r8, ip, lsr #23 │ │ │ │ + rsbeq sp, r2, ip, asr r7 │ │ │ │ + rsbeq sl, ip, r4, ror ip │ │ │ │ + rsbeq lr, r4, r4, asr #6 │ │ │ │ + rsbeq r7, fp, r8, asr #19 │ │ │ │ + rsbeq fp, r4, r4, lsl #20 │ │ │ │ + rsbeq sl, ip, r0, lsl fp │ │ │ │ + rsbeq r7, fp, ip, asr #17 │ │ │ │ + rsbeq lr, r4, r8, lsr #3 │ │ │ │ │ │ │ │ 003aa140 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -362635,15 +362635,15 @@ │ │ │ │ ldr r1, [pc, #508] @ 3aa370 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #488] @ 3aa374 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ ldr r7, [pc, #476] @ 3aa378 │ │ │ │ tst r3, #4 │ │ │ │ ldrb ip, [r2, #60] @ 0x3c │ │ │ │ add r7, pc, r7 │ │ │ │ and r2, r3, #7 │ │ │ │ @@ -362693,15 +362693,15 @@ │ │ │ │ strh r1, [r2, #8] │ │ │ │ subs r1, r1, #0 │ │ │ │ ldr r3, [r0, #1780] @ 0x6f4 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r3, ip, lsl #2] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ ldr r3, [pc, #260] @ 3aa380 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3aa31c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -362741,36 +362741,36 @@ │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ b 3aa2c8 │ │ │ │ ldr r0, [pc, #96] @ 3aa384 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ add r6, r6, #8 │ │ │ │ mov r2, #1 │ │ │ │ lsl r2, r2, r6 │ │ │ │ add r0, r0, #1776 @ 0x6f0 │ │ │ │ ldrh r3, [r0, #8] │ │ │ │ lsl r1, r2, #16 │ │ │ │ cmp r5, #0 │ │ │ │ lsr r1, r1, #16 │ │ │ │ orrne r3, r3, r1 │ │ │ │ strhne r3, [r0, #8] │ │ │ │ biceq r3, r3, r2 │ │ │ │ strheq r3, [r0, #8] │ │ │ │ b 3aa288 │ │ │ │ - rsbseq r6, r8, r4, lsl #15 │ │ │ │ - rsbeq lr, r4, ip, lsl #9 │ │ │ │ - rsbeq lr, r4, ip, lsl r6 │ │ │ │ + rsbseq r6, r8, r4, asr r7 │ │ │ │ + rsbeq lr, r4, ip, asr r4 │ │ │ │ + rsbeq lr, r4, ip, ror #11 │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ addseq r0, r0, ip, ror r9 │ │ │ │ - rsbseq r6, r8, pc, lsr #14 │ │ │ │ + ldrsheq r6, [r8], #-111 @ 0xffffff91 @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq lr, r4, ip, ror #10 │ │ │ │ + rsbeq lr, r4, ip, lsr r5 │ │ │ │ b 3aa140 │ │ │ │ │ │ │ │ 003aa38c : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003aa390 : │ │ │ │ bx lr │ │ │ │ @@ -362784,18 +362784,18 @@ │ │ │ │ ldr r1, [pc, #32] @ 3aa3c8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ str ip, [sp] │ │ │ │ - b 997748 │ │ │ │ - strheq lr, [r4], #-84 @ 0xffffffac @ │ │ │ │ - ldrsheq r6, [r8], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq lr, r4, ip, lsl #11 │ │ │ │ + b 997718 │ │ │ │ + rsbeq lr, r4, r4, lsl #11 │ │ │ │ + rsbseq r6, r8, r0, asr #11 │ │ │ │ + rsbeq lr, r4, ip, asr r5 │ │ │ │ │ │ │ │ 003aa3cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ 3aa42c │ │ │ │ @@ -362805,26 +362805,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r6, r8, ip, lsr #11 │ │ │ │ - rsbeq lr, r4, ip, ror #10 │ │ │ │ - rsbeq lr, r4, r4, asr #10 │ │ │ │ + rsbseq r6, r8, ip, ror r5 │ │ │ │ + rsbeq lr, r4, ip, lsr r5 │ │ │ │ + rsbeq lr, r4, r4, lsl r5 │ │ │ │ │ │ │ │ 003aa438 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ 3aa498 │ │ │ │ @@ -362834,58 +362834,58 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r6, r8, r0, asr #10 │ │ │ │ - rsbeq lr, r4, r0, lsl #10 │ │ │ │ - ldrdeq lr, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r6, r8, r0, lsl r5 │ │ │ │ + ldrdeq lr, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq lr, r4, r8, lsr #9 │ │ │ │ │ │ │ │ 003aa4a4 : │ │ │ │ ldr r3, [pc, #36] @ 3aa4d0 │ │ │ │ ldr ip, [pc, #36] @ 3aa4d4 │ │ │ │ ldr r1, [pc, #36] @ 3aa4d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str ip, [sp] │ │ │ │ - b 997748 │ │ │ │ - rsbseq r6, r8, ip, ror #9 │ │ │ │ - rsbeq lr, r4, r4, lsr #9 │ │ │ │ - rsbeq lr, r4, r0, lsl #9 │ │ │ │ + b 997718 │ │ │ │ + ldrheq r6, [r8], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq lr, r4, r4, ror r4 │ │ │ │ + rsbeq lr, r4, r0, asr r4 │ │ │ │ │ │ │ │ 003aa4dc : │ │ │ │ ldr r3, [pc, #36] @ 3aa508 │ │ │ │ ldr ip, [pc, #36] @ 3aa50c │ │ │ │ ldr r1, [pc, #36] @ 3aa510 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ str ip, [sp] │ │ │ │ - b 997748 │ │ │ │ - ldrheq r6, [r8], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq lr, r4, ip, ror #8 │ │ │ │ - rsbeq lr, r4, r8, asr #8 │ │ │ │ + b 997718 │ │ │ │ + rsbseq r6, r8, r4, lsl #9 │ │ │ │ + rsbeq lr, r4, ip, lsr r4 │ │ │ │ + rsbeq lr, r4, r8, lsl r4 │ │ │ │ │ │ │ │ 003aa514 : │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003aa51c : │ │ │ │ mvn r0, #0 │ │ │ │ @@ -362897,15 +362897,15 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003aa530 : │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3aa544 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq r0, r2, r4, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr lr, [sp, #24] │ │ │ │ mov r4, r0 │ │ │ │ @@ -362998,27 +362998,27 @@ │ │ │ │ mov r2, #212 @ 0xd4 │ │ │ │ blx r3 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #214 @ 0xd6 │ │ │ │ mov r1, r7 │ │ │ │ ldr r5, [r4, #2008] @ 0x7d8 │ │ │ │ mov r6, #0 │ │ │ │ - bl 98f814 │ │ │ │ + bl 98f7e4 │ │ │ │ b 3aa5d4 │ │ │ │ ldr r5, [r4, #2004] @ 0x7d4 │ │ │ │ mov r6, #0 │ │ │ │ b 3aa5d4 │ │ │ │ ldr r5, [pc, #24] @ 3aa708 │ │ │ │ mov r6, #0 │ │ │ │ b 3aa5d4 │ │ │ │ addseq r0, r0, r8, lsl #11 │ │ │ │ - rsbseq r6, r8, r8, lsr #8 │ │ │ │ - rsbseq r6, r8, r5, lsr #8 │ │ │ │ + ldrsheq r6, [r8], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrsheq r6, [r8], #-53 @ 0xffffffcb @ │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - ldrdeq lr, [r4], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq lr, r4, r8, lsr #5 │ │ │ │ smlatteq r0, sp, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #304] @ 3aa854 │ │ │ │ ldr r3, [pc, #304] @ 3aa858 │ │ │ │ @@ -363028,15 +363028,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ mov r8, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r5, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r8, #100] @ 0x64 │ │ │ │ strb r5, [r0, #61] @ 0x3d │ │ │ │ @@ -363060,56 +363060,56 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r5, r4, #1904 @ 0x770 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, r0, #8 │ │ │ │ ldr r3, [pc, #156] @ 3aa864 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9b0dec │ │ │ │ + bl 9b0dbc │ │ │ │ add r0, r5, #12 │ │ │ │ - bl 98f320 │ │ │ │ + bl 98f2f0 │ │ │ │ add r0, r4, #1936 @ 0x790 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 98fccc │ │ │ │ + bl 98fc9c │ │ │ │ ldr r2, [pc, #124] @ 3aa868 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #8 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [sp] │ │ │ │ - bl 990ab8 │ │ │ │ + bl 990a88 │ │ │ │ ldr r2, [pc, #100] @ 3aa86c │ │ │ │ ldr r3, [pc, #100] @ 3aa870 │ │ │ │ add r5, r4, #1744 @ 0x6d0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #1048576 @ 0x100000 │ │ │ │ mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 43fd7c │ │ │ │ - rsbeq lr, r4, r0, ror #4 │ │ │ │ - rsbseq r6, r8, ip, ror #6 │ │ │ │ - rsbeq lr, r4, r8, asr #4 │ │ │ │ + rsbeq lr, r4, r0, lsr r2 │ │ │ │ + rsbseq r6, r8, ip, lsr r3 │ │ │ │ + rsbeq lr, r4, r8, lsl r2 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ umulleq r0, r2, r8, r5 │ │ │ │ - rsbeq lr, r4, r8, lsl #3 │ │ │ │ + rsbeq lr, r4, r8, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ 3aa938 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -363117,25 +363117,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 3aa93c │ │ │ │ ldr r1, [pc, #156] @ 3aa940 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #136] @ 3aa944 │ │ │ │ ldr r1, [pc, #136] @ 3aa948 │ │ │ │ add r4, r4, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #104] @ 3aa94c │ │ │ │ ldr r3, [pc, #104] @ 3aa950 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #96] @ 3aa954 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -363151,19 +363151,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r6, r8, ip, lsl #4 │ │ │ │ - rsbeq ip, r2, r8, lsl #24 │ │ │ │ - rsbeq sl, ip, r4, lsr #2 │ │ │ │ - strdeq r9, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq r2, r3, r0, lsr #16 │ │ │ │ + ldrsbeq r6, [r8], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrdeq ip, [r2], #-184 @ 0xffffff48 @ │ │ │ │ + strdeq sl, [ip], #-4 @ │ │ │ │ + rsbeq r9, r3, r8, asr #7 │ │ │ │ + strdeq r2, [r3], #-112 @ 0xffffff90 @ │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ andeq r0, r0, r8, lsl r6 │ │ │ │ mvnne r1, r4, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -363236,23 +363236,23 @@ │ │ │ │ ldr r2, [pc, #804] @ 3aad9c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r6, #2008] @ 0x7d8 │ │ │ │ - bl 9d64a0 │ │ │ │ + bl 9d6470 │ │ │ │ add r0, r6, #1936 @ 0x790 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 98fe30 │ │ │ │ + bl 98fe00 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #756] @ 3aada0 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 98f814 │ │ │ │ + b 98f7e4 │ │ │ │ subs r1, r2, #128 @ 0x80 │ │ │ │ sbc r0, r3, #0 │ │ │ │ cmp r1, #25 │ │ │ │ sbcs r0, r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ popcs {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -363296,16 +363296,16 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 438d94 │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ add r0, r0, #2000 @ 0x7d0 │ │ │ │ beq 3aad58 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 9d64a0 │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d6470 │ │ │ │ + bl 9d717c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -363330,23 +363330,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ str r5, [r6, #2048] @ 0x800 │ │ │ │ str r7, [r6, #2052] @ 0x804 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ ldr r2, [pc, #408] @ 3aada8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d5f8c │ │ │ │ + bl 9d5f5c │ │ │ │ adds r2, r0, #100 @ 0x64 │ │ │ │ adc r3, r1, #0 │ │ │ │ add r0, r4, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b12e0 │ │ │ │ + b 9b12b0 │ │ │ │ ldr r3, [r6, #2048] @ 0x800 │ │ │ │ tst r3, #1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -363417,32 +363417,32 @@ │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 4402d4 │ │ │ │ mvn r1, #128 @ 0x80 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 9d64d8 │ │ │ │ + bl 9d64a8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 4402d4 │ │ │ │ addseq r0, r0, ip, lsl #3 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbeq sp, r4, r4, lsl pc │ │ │ │ + rsbeq sp, r4, r4, ror #29 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, fp, lsl #2 │ │ │ │ - rsbseq r5, r8, sl, lsl #31 │ │ │ │ + rsbseq r5, r8, sl, asr pc │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ adds r2, r0, r2 │ │ │ │ adcs ip, r1, r3 │ │ │ │ @@ -363486,51 +363486,51 @@ │ │ │ │ mov r5, #0 │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, lr │ │ │ │ mov r3, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3aae20 │ │ │ │ addeq pc, pc, r4, asr #26 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ strdeq r0, [r4], -pc @ │ │ │ │ - rsbeq sp, r4, r0, asr #22 │ │ │ │ + rsbeq sp, r4, r0, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #84] @ 3aaef8 │ │ │ │ ldr r2, [pc, #84] @ 3aaefc │ │ │ │ ldr r1, [pc, #84] @ 3aaf00 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #52] @ 3aaf04 │ │ │ │ mvn r6, #-268435456 @ 0xf0000000 │ │ │ │ mov r7, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #3 │ │ │ │ add r2, r0, #6144 @ 0x1800 │ │ │ │ strd r6, [r2, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ add r2, r2, #40 @ 0x28 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r6, r7, lr} │ │ │ │ - b 759aa0 │ │ │ │ - rsbseq r5, r8, ip, ror #23 │ │ │ │ - ldrdeq sp, [r4], #-160 @ 0xffffff60 @ │ │ │ │ - ldrdeq sp, [r4], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq sp, r4, r4, lsl fp │ │ │ │ + b 759a70 │ │ │ │ + ldrheq r5, [r8], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq sp, r4, r0, lsr #21 │ │ │ │ + rsbeq sp, r4, ip, lsr #21 │ │ │ │ + rsbeq sp, r4, r4, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #180] @ 3aafd4 │ │ │ │ ldr r3, [pc, #180] @ 3aafd8 │ │ │ │ ldr r1, [pc, #180] @ 3aafdc │ │ │ │ @@ -363538,15 +363538,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r6, [pc, #144] @ 3aafe0 │ │ │ │ ldr r3, [pc, #144] @ 3aafe4 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r8, r0, #1904 @ 0x770 │ │ │ │ @@ -363558,33 +363558,33 @@ │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ add r5, r4, #1936 @ 0x790 │ │ │ │ ldr r2, [pc, #92] @ 3aafe8 │ │ │ │ strb r3, [r4, #2000] @ 0x7d0 │ │ │ │ mov r0, r6 │ │ │ │ add r5, r5, #8 │ │ │ │ - bl 98f814 │ │ │ │ + bl 98f7e4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 98fe30 │ │ │ │ + bl 98fe00 │ │ │ │ add r0, r8, #8 │ │ │ │ - bl 990f50 │ │ │ │ + bl 990f20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 98fdd4 │ │ │ │ + bl 98fda4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 98f378 │ │ │ │ + bl 98f348 │ │ │ │ add r0, r4, #2048 @ 0x800 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 4388b4 │ │ │ │ - rsbeq sp, r4, r8, asr sl │ │ │ │ - rsbseq r5, r8, ip, ror #22 │ │ │ │ - rsbeq sp, r4, r4, asr sl │ │ │ │ + rsbeq sp, r4, r8, lsr #20 │ │ │ │ + rsbseq r5, r8, ip, lsr fp │ │ │ │ + rsbeq sp, r4, r4, lsr #20 │ │ │ │ addeq pc, pc, ip, asr #23 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -363630,15 +363630,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ab15c │ │ │ │ ldr r1, [pc, #272] @ 3ab1b8 │ │ │ │ ldr r4, [r5, #2008] @ 0x7d8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ mov r0, r6 │ │ │ │ - bl 98f814 │ │ │ │ + bl 98f7e4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3ab0d0 │ │ │ │ mov r3, r4 │ │ │ │ subs r4, r4, #1 │ │ │ │ mul sl, r3, sl │ │ │ │ bne 3ab0c0 │ │ │ │ ldr r3, [sp] │ │ │ │ @@ -363649,19 +363649,19 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #208] @ 3ab1c0 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #204] @ 3ab1c4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [r5, #2008] @ 0x7d8 │ │ │ │ - bl 98f814 │ │ │ │ + bl 98f7e4 │ │ │ │ mvn r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9d64d8 │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d64a8 │ │ │ │ + bl 9d717c │ │ │ │ ldr r3, [r7] │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ beq 3ab03c │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #360 @ 0x168 │ │ │ │ bl 537914 │ │ │ │ ldr r3, [r5, #2016] @ 0x7e0 │ │ │ │ @@ -363676,38 +363676,38 @@ │ │ │ │ bl 4402d4 │ │ │ │ bl 5379b8 │ │ │ │ b 3ab03c │ │ │ │ ldr r1, [pc, #100] @ 3ab1c8 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #96] @ 3ab1cc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 98f814 │ │ │ │ + bl 98f7e4 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 438d94 │ │ │ │ b 3ab154 │ │ │ │ addeq pc, pc, r8, lsl fp @ │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbeq sp, r4, r0, asr r9 │ │ │ │ - rsbeq sp, r4, r0, ror #18 │ │ │ │ + rsbeq sp, r4, r0, lsr #18 │ │ │ │ + rsbeq sp, r4, r0, lsr r9 │ │ │ │ andeq r0, r0, fp, asr #2 │ │ │ │ andeq r1, r0, ip, asr #19 │ │ │ │ - ldrdeq sp, [r4], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq sp, r4, r0, lsr #17 │ │ │ │ + rsbeq sp, r4, r8, lsr #17 │ │ │ │ + rsbeq sp, r4, r0, ror r8 │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ - rsbeq sp, r4, r8, lsl r8 │ │ │ │ + rsbeq sp, r4, r8, ror #15 │ │ │ │ andeq r0, r0, pc, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r3, [r0, #2048] @ 0x800 │ │ │ │ ldr r5, [pc, #548] @ 3ab410 │ │ │ │ @@ -363748,15 +363748,15 @@ │ │ │ │ strb r2, [sp, #44] @ 0x2c │ │ │ │ ldm r1, {r0, r1} │ │ │ │ add ip, sp, #32 │ │ │ │ add r5, sp, #48 @ 0x30 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldrd sl, [r6, #-8] │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd sl, [sp, #16] │ │ │ │ strb r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ @@ -363766,15 +363766,15 @@ │ │ │ │ add r1, r1, r7 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm ip, {r0, r1} │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldr r3, [r4, #2048] @ 0x800 │ │ │ │ bic r2, r3, #1 │ │ │ │ tst r3, #4 │ │ │ │ str r2, [r4, #2048] @ 0x800 │ │ │ │ beq 3ab31c │ │ │ │ ldr r3, [r4, #2016] @ 0x7e0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -363823,40 +363823,40 @@ │ │ │ │ strb r3, [sp, #44] @ 0x2c │ │ │ │ ldm r1, {r0, r1} │ │ │ │ add r2, sp, #32 │ │ │ │ add r5, sp, #48 @ 0x30 │ │ │ │ ldrd sl, [r6, #-8] │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ mov r3, #1 │ │ │ │ strd sl, [sp, #16] │ │ │ │ strb r3, [sp, #52] @ 0x34 │ │ │ │ b 3ab2a0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 4402d4 │ │ │ │ ldr r0, [pc, #48] @ 3ab418 │ │ │ │ str r9, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ab25c │ │ │ │ ldr r0, [pc, #28] @ 3ab41c │ │ │ │ str r9, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ab388 │ │ │ │ addeq pc, pc, ip, lsr #18 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq sp, r4, ip, lsl #12 │ │ │ │ - strdeq sp, [r4], #-84 @ 0xffffffac @ │ │ │ │ + ldrdeq sp, [r4], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq sp, r4, r4, asr #11 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mvn ip, #0 │ │ │ │ lsl r3, r3, #3 │ │ │ │ rsb r1, r3, #32 │ │ │ │ @@ -363886,15 +363886,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ lsr r0, r0, r2 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3ab4b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq pc, r1, r4, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r2, #948 @ 0x3b4 │ │ │ │ @@ -363972,30 +363972,30 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r7, #0 │ │ │ │ bic r0, r0, #15 │ │ │ │ mov r1, r4 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 71b4c8 │ │ │ │ + bl 71b498 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, r4 │ │ │ │ mov r5, r0 │ │ │ │ bl 248d80 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r5 │ │ │ │ bl 248d80 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ - bl 71b540 │ │ │ │ + bl 71b510 │ │ │ │ ldr r2, [pc, #72] @ 3ab69c │ │ │ │ ldr r3, [pc, #64] @ 3ab698 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -364023,27 +364023,27 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #456] @ 3ab8ac │ │ │ │ ldr r1, [pc, #456] @ 3ab8b0 │ │ │ │ add r4, r4, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #59 @ 0x3b │ │ │ │ str r4, [sp] │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3a55bc │ │ │ │ add fp, r4, #104 @ 0x68 │ │ │ │ add sl, r4, #272 @ 0x110 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -364055,139 +364055,139 @@ │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r5, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ ldr r3, [pc, #344] @ 3ab8bc │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r5, #100 @ 0x64 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ ldr r3, [pc, #312] @ 3ab8c0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #440 @ 0x1b8 │ │ │ │ mov r0, r3 │ │ │ │ add r2, r5, #148 @ 0x94 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ ldr r3, [pc, #272] @ 3ab8c4 │ │ │ │ add r1, r4, #608 @ 0x260 │ │ │ │ mov ip, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #24 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, ip │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r5, #196 @ 0xc4 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ ldr r3, [pc, #220] @ 3ab8c8 │ │ │ │ add r2, r5, #244 @ 0xf4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r4, #776 @ 0x308 │ │ │ │ mov r8, #65536 @ 0x10000 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #224 @ 0xe0 │ │ │ │ mov r3, #0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #228 @ 0xe4 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ mov r3, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, #8192 @ 0x2000 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ mov r2, #-16777216 @ 0xff000000 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r5, r8, r0, lsl #8 │ │ │ │ - rsbeq r8, r3, r8, ror #26 │ │ │ │ - rsbeq r8, r3, ip, lsl #26 │ │ │ │ - rsbeq sp, r4, r8, lsr r3 │ │ │ │ - rsbeq sp, r4, ip, asr #6 │ │ │ │ + ldrsbeq r5, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r8, r3, r8, lsr sp │ │ │ │ + ldrdeq r8, [r3], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq sp, r4, r8, lsl #6 │ │ │ │ + rsbeq sp, r4, ip, lsl r3 │ │ │ │ addeq pc, r1, r0, ror #13 │ │ │ │ - rsbeq sp, r4, ip, lsl #6 │ │ │ │ - strdeq sp, [r4], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq sp, r4, r8, ror #5 │ │ │ │ - ldrdeq sp, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ - strheq sp, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ + ldrdeq sp, [r4], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq sp, r4, r4, asr #5 │ │ │ │ + strheq sp, [r4], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq sp, r4, r0, lsr #5 │ │ │ │ + rsbeq sp, r4, r0, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 3ab940 │ │ │ │ ldr r2, [pc, #92] @ 3ab944 │ │ │ │ ldr r1, [pc, #92] @ 3ab948 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #60] @ 3ab94c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ orr r2, r2, #128 @ 0x80 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsbeq r5, [r8], #-24 @ 0xffffffe8 @ │ │ │ │ - strheq fp, [r2], #-180 @ 0xffffff4c @ │ │ │ │ - ldrdeq r9, [ip], #-4 @ │ │ │ │ + rsbseq r5, r8, r8, lsr #3 │ │ │ │ + rsbeq fp, r2, r4, lsl #23 │ │ │ │ + rsbeq r9, ip, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -364200,29 +364200,29 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #14 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ ldr r6, [sp, #28] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r4 │ │ │ │ bl 3a4c88 │ │ │ │ orrs r5, r5, r6 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 750144 │ │ │ │ - rsbseq r5, r8, r0, asr #2 │ │ │ │ - rsbeq r8, r3, r8, asr #20 │ │ │ │ - rsbeq r8, r3, ip, lsr #21 │ │ │ │ + b 750114 │ │ │ │ + rsbseq r5, r8, r0, lsl r1 │ │ │ │ + rsbeq r8, r3, r8, lsl sl │ │ │ │ + rsbeq r8, r3, ip, ror sl │ │ │ │ ldr r0, [pc, #4] @ 3ab9d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq pc, r1, r8, ror #10 │ │ │ │ ldr r3, [r0, #2084] @ 0x824 │ │ │ │ cmn r3, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -364257,15 +364257,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldrb ip, [r1, #24] │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r1, [r1, #20] │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e204 │ │ │ │ + bl 70e1d4 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r4, #2084] @ 0x824 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -364304,15 +364304,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 98c848 │ │ │ │ + bl 98c818 │ │ │ │ b 3abb08 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #804] @ 3abe80 │ │ │ │ ldr r2, [pc, #804] @ 3abe84 │ │ │ │ @@ -364320,15 +364320,15 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r8, [pc, #772] @ 3abe8c │ │ │ │ ldr ip, [pc, #772] @ 3abe90 │ │ │ │ ldr lr, [r4, #100] @ 0x64 │ │ │ │ add ip, pc, ip │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ @@ -364341,28 +364341,28 @@ │ │ │ │ mov r7, #0 │ │ │ │ add r9, r0, #1744 @ 0x6d0 │ │ │ │ mov sl, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ str r9, [sp, #24] │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ ldr r3, [pc, #696] @ 3abe94 │ │ │ │ add r2, r8, #100 @ 0x64 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sl, #1904 @ 0x770 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r8, r3 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #28] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r3, sl │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 43fd7c │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -364389,15 +364389,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r0, [sl, #2080] @ 0x820 │ │ │ │ mov sl, r0 │ │ │ │ b 3abce0 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #4 │ │ │ │ - bl 98c6dc │ │ │ │ + bl 98c6ac │ │ │ │ cmp r0, #0 │ │ │ │ blt 3abe5c │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, #6 │ │ │ │ strb r6, [r4, #16] │ │ │ │ beq 3abe08 │ │ │ │ ldr r2, [pc, #500] @ 3abea8 │ │ │ │ @@ -364497,15 +364497,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ stm sp, {r1, r2} │ │ │ │ ldr r2, [pc, #132] @ 3abeb8 │ │ │ │ add r5, sl, #2096 @ 0x830 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 707328 │ │ │ │ + bl 7072f8 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 43fd7c │ │ │ │ b 3abc40 │ │ │ │ ldr r3, [pc, #88] @ 3abebc │ │ │ │ @@ -364513,32 +364513,32 @@ │ │ │ │ ldr r0, [pc, #88] @ 3abec4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 3abec8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq r4, r8, r0, lsl #31 │ │ │ │ - rsbeq ip, r4, r4, asr pc │ │ │ │ - rsbeq ip, r4, r8, ror #30 │ │ │ │ + rsbseq r4, r8, r0, asr pc │ │ │ │ + rsbeq ip, r4, r4, lsr #30 │ │ │ │ + rsbeq ip, r4, r8, lsr pc │ │ │ │ addeq pc, r1, r8, lsr #7 │ │ │ │ - rsbeq ip, r4, r4, asr pc │ │ │ │ - rsbeq ip, r4, r8, lsl pc │ │ │ │ - ldrsheq r9, [r0], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq ip, r4, r8, asr #28 │ │ │ │ - ldrdeq fp, [r6], #-52 @ 0xffffffcc @ │ │ │ │ - @ instruction: 0x0064ce90 │ │ │ │ + rsbeq ip, r4, r4, lsr #30 │ │ │ │ + rsbeq ip, r4, r8, ror #29 │ │ │ │ + rsbseq r9, r0, r4, asr #25 │ │ │ │ + rsbeq ip, r4, r8, lsl lr │ │ │ │ + rsbeq fp, r6, r4, lsr #7 │ │ │ │ + rsbeq ip, r4, r0, ror #28 │ │ │ │ bge fee5695c <__bss_end__@@Base+0xfe0a402c> │ │ │ │ addeq pc, r1, r0, lsl #5 │ │ │ │ - ldrdeq ip, [r4], #-212 @ 0xffffff2c @ │ │ │ │ - ldrdeq ip, [r4], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq ip, r4, ip, asr #25 │ │ │ │ - rsbseq r4, r8, ip, ror ip │ │ │ │ - rsbeq ip, r4, ip, asr #24 │ │ │ │ - rsbeq r5, pc, ip, asr #22 │ │ │ │ + rsbeq ip, r4, r4, lsr #27 │ │ │ │ + rsbeq ip, r4, ip, lsr #25 │ │ │ │ + @ instruction: 0x0064cc9c │ │ │ │ + rsbseq r4, r8, ip, asr #24 │ │ │ │ + rsbeq ip, r4, ip, lsl ip │ │ │ │ + rsbeq r5, pc, ip, lsl fp @ │ │ │ │ andeq r0, r0, r7, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #196] @ 3abfa8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -364547,25 +364547,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #180] @ 3abfac │ │ │ │ ldr r1, [pc, #180] @ 3abfb0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #160] @ 3abfb4 │ │ │ │ ldr r1, [pc, #160] @ 3abfb8 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #128] @ 3abfbc │ │ │ │ ldr r3, [pc, #128] @ 3abfc0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #120] @ 3abfc4 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -364579,31 +364579,31 @@ │ │ │ │ ldr r1, [pc, #88] @ 3abfcc │ │ │ │ add r2, pc, r2 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ - bl 74dcc4 │ │ │ │ + bl 74dc94 │ │ │ │ ldr r1, [pc, #60] @ 3abfd0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74bf20 │ │ │ │ - rsbseq r4, r8, r0, lsl #24 │ │ │ │ - strheq fp, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r8, ip, ip, asr #21 │ │ │ │ - rsbeq r7, r3, r0, lsr #27 │ │ │ │ - rsbeq r1, r3, r8, asr #3 │ │ │ │ + b 74bef0 │ │ │ │ + ldrsbeq r4, [r8], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq fp, r2, r0, lsl #11 │ │ │ │ + @ instruction: 0x006c8a9c │ │ │ │ + rsbeq r7, r3, r0, ror sp │ │ │ │ + @ instruction: 0x00631198 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ andeq r1, r5, r6, lsr fp │ │ │ │ - rsbeq ip, r4, r0, asr #23 │ │ │ │ + @ instruction: 0x0064cb90 │ │ │ │ andeq r0, r0, r4, asr #7 │ │ │ │ addeq r1, lr, r4, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ @@ -364612,28 +364612,28 @@ │ │ │ │ str r5, [r3, #12] │ │ │ │ ldrb r3, [r0, #16] │ │ │ │ cmp r3, r5 │ │ │ │ beq 3ac044 │ │ │ │ add r6, r0, #4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 98c848 │ │ │ │ + bl 98c818 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str r6, [sp, #16] │ │ │ │ ldrb r1, [r4, #24] │ │ │ │ ldrb r3, [r3, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r4, #20] │ │ │ │ ldr r0, [r4] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70dfd4 │ │ │ │ + bl 70dfa4 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -364720,15 +364720,15 @@ │ │ │ │ ldr r1, [pc, #124] @ 3ac224 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ bl 3ab9dc │ │ │ │ b 3ac1e4 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ bl 248b1c │ │ │ │ @@ -364736,25 +364736,25 @@ │ │ │ │ beq 3ac20c │ │ │ │ ldr r0, [r5, #2080] @ 0x820 │ │ │ │ add r0, r0, r4 │ │ │ │ ldrb r3, [r0, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ac1d0 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 98c5a8 │ │ │ │ + bl 98c578 │ │ │ │ ldr r0, [r5, #2080] @ 0x820 │ │ │ │ add r0, r0, r4 │ │ │ │ b 3ac1d0 │ │ │ │ ldr r0, [r5, #2080] @ 0x820 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 248b1c │ │ │ │ - rsbseq r4, r8, ip, lsr r9 │ │ │ │ - rsbeq ip, r4, r0, lsl r9 │ │ │ │ - rsbeq ip, r4, r4, lsr #18 │ │ │ │ + rsbseq r4, r8, ip, lsl #18 │ │ │ │ + rsbeq ip, r4, r0, ror #17 │ │ │ │ + strdeq ip, [r4], #-132 @ 0xffffff7c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ ldr r5, [sp, #20] │ │ │ │ @@ -364833,15 +364833,15 @@ │ │ │ │ ldr r1, [pc, #176] @ 3ac41c │ │ │ │ sub sp, sp, #24 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [r0, #2084] @ 0x824 │ │ │ │ cmn r3, #1 │ │ │ │ beq 3ac3b8 │ │ │ │ ldr r2, [r0, #2080] @ 0x820 │ │ │ │ add r3, r3, r3, lsl #3 │ │ │ │ add r1, r2, r3, lsl #2 │ │ │ │ mov r4, r0 │ │ │ │ @@ -364868,22 +364868,22 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldrb ip, [r1, #24] │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r1, [r1, #20] │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e204 │ │ │ │ + bl 70e1d4 │ │ │ │ b 3ac3b0 │ │ │ │ - rsbseq r4, r8, r8, ror r7 │ │ │ │ - rsbeq ip, r4, r8, asr #14 │ │ │ │ - rsbeq ip, r4, ip, asr r7 │ │ │ │ + rsbseq r4, r8, r8, asr #14 │ │ │ │ + rsbeq ip, r4, r8, lsl r7 │ │ │ │ + rsbeq ip, r4, ip, lsr #14 │ │ │ │ ldr r0, [pc, #4] @ 3ac42c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ @ instruction: 0x0081ebbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #328] @ 3ac590 │ │ │ │ ldr r2, [pc, #328] @ 3ac594 │ │ │ │ @@ -364891,15 +364891,15 @@ │ │ │ │ ldr r1, [pc, #324] @ 3ac598 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r6, pc, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [r0, #928] @ 0x3a0 │ │ │ │ ldr ip, [r0, #932] @ 0x3a4 │ │ │ │ orrs r3, r2, ip │ │ │ │ beq 3ac524 │ │ │ │ ldr lr, [r0, #924] @ 0x39c │ │ │ │ mov r4, r0 │ │ │ │ cmp lr, #0 │ │ │ │ @@ -364922,39 +364922,39 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp, #12] │ │ │ │ str lr, [sp] │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ ldr ip, [pc, #176] @ 3ac5a0 │ │ │ │ ldr r2, [pc, #176] @ 3ac5a4 │ │ │ │ ldr r1, [pc, #176] @ 3ac5a8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 338e94 │ │ │ │ ldr ip, [pc, #128] @ 3ac5ac │ │ │ │ ldr r1, [pc, #128] @ 3ac5b0 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r6, #24 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -364963,54 +364963,54 @@ │ │ │ │ ldr r1, [pc, #68] @ 3ac5b8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r6, #24 │ │ │ │ mov r2, #62 @ 0x3e │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 3ac548 │ │ │ │ - ldrsbeq r4, [r8], #-104 @ 0xffffff98 @ │ │ │ │ - strdeq ip, [r4], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq ip, r4, r0, lsl r7 │ │ │ │ + rsbseq r4, r8, r8, lsr #13 │ │ │ │ + rsbeq ip, r4, ip, asr #13 │ │ │ │ + rsbeq ip, r4, r0, ror #13 │ │ │ │ addeq lr, r1, r8, lsl fp │ │ │ │ - rsbseq r4, r8, r8, lsr r6 │ │ │ │ - rsbeq fp, r3, r0, lsl fp │ │ │ │ - rsbeq fp, r3, r4, lsr #22 │ │ │ │ - rsbeq ip, r4, ip, ror #12 │ │ │ │ - rsbeq ip, r4, r8, asr r6 │ │ │ │ - rsbeq ip, r4, r0, asr r6 │ │ │ │ - rsbeq ip, r4, r4, lsl r6 │ │ │ │ + rsbseq r4, r8, r8, lsl #12 │ │ │ │ + rsbeq fp, r3, r0, ror #21 │ │ │ │ + strdeq fp, [r3], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq ip, r4, ip, lsr r6 │ │ │ │ + rsbeq ip, r4, r8, lsr #12 │ │ │ │ + rsbeq ip, r4, r0, lsr #12 │ │ │ │ + rsbeq ip, r4, r4, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3ac61c │ │ │ │ ldr r2, [pc, #72] @ 3ac620 │ │ │ │ ldr r1, [pc, #72] @ 3ac624 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #40] @ 3ac628 │ │ │ │ ldr r1, [pc, #40] @ 3ac62c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74bf20 │ │ │ │ - rsbseq r4, r8, r4, asr r5 │ │ │ │ - rsbeq sl, r2, r4, asr #29 │ │ │ │ - rsbeq r8, ip, r4, ror #7 │ │ │ │ + b 74bef0 │ │ │ │ + rsbseq r4, r8, r4, lsr #10 │ │ │ │ + @ instruction: 0x0062ae94 │ │ │ │ + strheq r8, [ip], #-52 @ 0xffffffcc @ │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ addeq r0, lr, r4, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #164] @ 3ac6ec │ │ │ │ @@ -365021,15 +365021,15 @@ │ │ │ │ ldr r1, [pc, #148] @ 3ac6f0 │ │ │ │ ldr r2, [pc, #148] @ 3ac6f4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [pc, #144] @ 3ac6f8 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #128] @ 3ac6fc │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r1] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 3ac6ac │ │ │ │ mov r0, #0 │ │ │ │ @@ -365043,29 +365043,29 @@ │ │ │ │ ldr r3, [r0, #920] @ 0x398 │ │ │ │ ldr r1, [r0, #924] @ 0x39c │ │ │ │ ldr r0, [pc, #68] @ 3ac700 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r4, r8, r4, ror #9 │ │ │ │ - rsbeq ip, r4, r4, lsl r5 │ │ │ │ - rsbeq ip, r4, ip, ror #9 │ │ │ │ + ldrheq r4, [r8], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq ip, r4, r4, ror #9 │ │ │ │ + strheq ip, [r4], #-76 @ 0xffffffb4 @ │ │ │ │ addeq lr, pc, r4, lsr #9 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq ip, r4, r4, lsr #10 │ │ │ │ + strdeq ip, [r4], #-68 @ 0xffffffbc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #180] @ 3ac7d0 │ │ │ │ sub sp, sp, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -365074,15 +365074,15 @@ │ │ │ │ ldr r1, [pc, #164] @ 3ac7d4 │ │ │ │ ldr r2, [pc, #164] @ 3ac7d8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [pc, #160] @ 3ac7dc │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #144] @ 3ac7e0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r1] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 3ac780 │ │ │ │ add sp, sp, #28 │ │ │ │ @@ -365100,29 +365100,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 3ac7e4 │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ lsl ip, r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r4, r8, r0, lsl r4 │ │ │ │ - rsbeq ip, r4, r0, asr #8 │ │ │ │ - rsbeq ip, r4, r8, lsl r4 │ │ │ │ + rsbseq r4, r8, r0, ror #7 │ │ │ │ + rsbeq ip, r4, r0, lsl r4 │ │ │ │ + rsbeq ip, r4, r8, ror #7 │ │ │ │ ldrdeq lr, [pc], r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq ip, r4, r0, lsl #9 │ │ │ │ + rsbeq ip, r4, r0, asr r4 │ │ │ │ ldrb r0, [r0, #168] @ 0xa8 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -365164,21 +365164,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ b 545ca4 │ │ │ │ pop {r4, lr} │ │ │ │ b 5456e8 │ │ │ │ ldr r0, [pc, #28] @ 3ac8c4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ac874 │ │ │ │ addeq lr, pc, ip, lsl #6 │ │ │ │ umullseq r0, lr, r4, r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ addseq r0, lr, r4, lsr r8 │ │ │ │ - rsbeq ip, r4, r0, asr #7 │ │ │ │ + @ instruction: 0x0064c390 │ │ │ │ │ │ │ │ 003ac8c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -365187,31 +365187,31 @@ │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 3ac928 │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrdeq r0, [r4], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r0, r4, r4, lsr #5 │ │ │ │ addeq lr, r1, ip, asr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov r0, #1 │ │ │ │ - b 9b1414 │ │ │ │ + b 9b13e4 │ │ │ │ ldr r0, [pc, #4] @ 3ac944 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq lr, r1, r8, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #256] @ 3aca60 │ │ │ │ ldr r2, [pc, #256] @ 3aca64 │ │ │ │ @@ -365219,48 +365219,48 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #224] @ 3aca6c │ │ │ │ ldr r1, [pc, #224] @ 3aca70 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #192] @ 3aca74 │ │ │ │ ldr r1, [pc, #192] @ 3aca78 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #160] @ 3aca7c │ │ │ │ ldr ip, [pc, #160] @ 3aca80 │ │ │ │ ldr r1, [pc, #160] @ 3aca84 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str ip, [r6, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r2, #1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r2, [pc, #120] @ 3aca88 │ │ │ │ ldr r3, [pc, #120] @ 3aca8c │ │ │ │ ldr r0, [pc, #120] @ 3aca90 │ │ │ │ ldr r1, [pc, #120] @ 3aca94 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -365275,21 +365275,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r4, r8, r4, asr #4 │ │ │ │ - rsbeq sl, r2, r8, lsr fp │ │ │ │ - rsbeq r8, ip, r8, asr r0 │ │ │ │ - rsbeq sl, r2, r8, lsr fp │ │ │ │ - rsbeq sl, r2, r0, asr fp │ │ │ │ - rsbeq ip, r4, ip, asr #5 │ │ │ │ - rsbeq ip, r4, r0, ror #5 │ │ │ │ + rsbseq r4, r8, r4, lsl r2 │ │ │ │ + rsbeq sl, r2, r8, lsl #22 │ │ │ │ + rsbeq r8, ip, r8, lsr #32 │ │ │ │ + rsbeq sl, r2, r8, lsl #22 │ │ │ │ + rsbeq sl, r2, r0, lsr #22 │ │ │ │ + @ instruction: 0x0064c29c │ │ │ │ + strheq ip, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ umulleq lr, r1, r4, r6 │ │ │ │ andeq r0, r0, r8, lsl #31 │ │ │ │ addeq r0, lr, r8, lsr r9 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @@ -365302,60 +365302,60 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 3acad8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ addeq lr, pc, ip, ror r0 @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq ip, r4, r4, ror #3 │ │ │ │ + strheq ip, [r4], #-20 @ 0xffffffec @ │ │ │ │ ldr r3, [pc, #48] @ 3acb14 │ │ │ │ ldr r2, [pc, #48] @ 3acb18 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 3acb1c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ addeq lr, pc, r8, lsr r0 @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - strheq ip, [r4], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq ip, r4, ip, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #1 │ │ │ │ mov r5, r1 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ ldr ip, [r5, #8] │ │ │ │ ldr lr, [r5, #24] │ │ │ │ mov r4, #0 │ │ │ │ add r3, pc, #72 @ 0x48 │ │ │ │ ldrd r2, [r3] │ │ │ │ subs ip, r0, ip │ │ │ │ ldr r0, [r5, #12] │ │ │ │ sbc r5, r1, r0 │ │ │ │ umull r6, r0, ip, lr │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r5, lr │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #24 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blcc fea5f3a0 <__bss_end__@@Base+0xfdcaca70> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -365371,36 +365371,36 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ ldr r5, [r6, #8] │ │ │ │ ldr r7, [r6, #24] │ │ │ │ mov r4, #0 │ │ │ │ add r3, pc, #640 @ 0x280 │ │ │ │ ldrd r2, [r3] │ │ │ │ ldr fp, [pc, #648] @ 3ace88 │ │ │ │ add fp, pc, fp │ │ │ │ subs ip, r0, r5 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ str r0, [sp, #32] │ │ │ │ sbc lr, r1, r0 │ │ │ │ umull r8, r0, ip, r7 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, lr, r7 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r8 │ │ │ │ add r3, pc, #580 @ 0x244 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ ldrh r2, [r6, #6] │ │ │ │ mov r3, #0 │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r2, #1 │ │ │ │ cmp r0, r4 │ │ │ │ @@ -365425,21 +365425,21 @@ │ │ │ │ ldr r3, [pc, #496] @ 3ace94 │ │ │ │ mov r4, #0 │ │ │ │ umull r6, r0, r8, r3 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, sl, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ mov r2, r7 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ adds r0, r5, r0 │ │ │ │ adc r1, r3, r8 │ │ │ │ cmp r2, r0 │ │ │ │ sbcs r3, ip, r1 │ │ │ │ @@ -365462,15 +365462,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r8, [sp, #28] │ │ │ │ subs r0, r4, r0 │ │ │ │ sbc r1, r9, #0 │ │ │ │ add r2, r8, #2 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d5f8c │ │ │ │ + bl 9d5f5c │ │ │ │ ldr r3, [pc, #308] @ 3ace8c │ │ │ │ sub r2, r8, r2 │ │ │ │ lsl r2, r2, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bne 3acc74 │ │ │ │ adds r8, r4, #1 │ │ │ │ @@ -365503,41 +365503,41 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3acea8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r7, [r6, #24] │ │ │ │ ldr r5, [r6, #8] │ │ │ │ str r3, [sp, #32] │ │ │ │ b 3acc9c │ │ │ │ ldr r0, [pc, #100] @ 3aceac │ │ │ │ strd r2, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r7, [r6, #24] │ │ │ │ ldr r5, [r6, #8] │ │ │ │ str r3, [sp, #32] │ │ │ │ b 3acc9c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @@ -365549,16 +365549,16 @@ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ blcc fea5f69c <__bss_end__@@Base+0xfdcacd6c> │ │ │ │ addeq sp, pc, r8, lsl lr @ │ │ │ │ muleq r0, r8, r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq fp, r4, r0, asr #29 │ │ │ │ - rsbeq fp, r4, r4, ror #29 │ │ │ │ + @ instruction: 0x0064be90 │ │ │ │ + strheq fp, [r4], #-228 @ 0xffffff1c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [r1, #32] │ │ │ │ cmp ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ @@ -365577,23 +365577,23 @@ │ │ │ │ beq 3acf10 │ │ │ │ ldrb r3, [r5, #925] @ 0x39d │ │ │ │ and r3, r3, #192 @ 0xc0 │ │ │ │ cmp r3, #64 @ 0x40 │ │ │ │ beq 3acf28 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r0, ip │ │ │ │ - b 9b0ec8 │ │ │ │ + b 9b0e98 │ │ │ │ mvn r0, #0 │ │ │ │ mvn r1, #-2147483648 @ 0x80000000 │ │ │ │ b 3acef0 │ │ │ │ mov r2, r0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r3, r1 │ │ │ │ mov r0, ip │ │ │ │ - b 9b12e0 │ │ │ │ + b 9b12b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [r1, #32] │ │ │ │ cmp ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ @@ -365610,17 +365610,17 @@ │ │ │ │ mov r3, r1 │ │ │ │ strd r2, [r4, #16] │ │ │ │ ldrb r1, [r5, #928] @ 0x3a0 │ │ │ │ mov r0, ip │ │ │ │ tst r1, #32 │ │ │ │ bne 3acfa0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b0ec8 │ │ │ │ + b 9b0e98 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b12e0 │ │ │ │ + b 9b12b0 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ b 3acf84 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -365630,61 +365630,61 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r5, [r0, #968] @ 0x3c8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3ad010 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r0, r5 │ │ │ │ bl 248b1c │ │ │ │ ldr r4, [r4, #1008] @ 0x3f0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3ad034 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 248b1c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsbeq r3, [r8], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq fp, r4, ip, lsr #25 │ │ │ │ - rsbeq fp, r4, r4, asr #25 │ │ │ │ + rsbseq r3, r8, ip, lsr #23 │ │ │ │ + rsbeq fp, r4, ip, ror ip │ │ │ │ + @ instruction: 0x0064bc94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr ip, [pc, #200] @ 3ad150 │ │ │ │ ldr r2, [pc, #200] @ 3ad154 │ │ │ │ ldr r1, [pc, #200] @ 3ad158 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r1, r4 │ │ │ │ cmp r3, #0 │ │ │ │ ldreq r3, [r0, #120] @ 0x78 │ │ │ │ ldrne r3, [r0, #124] @ 0x7c │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -365708,54 +365708,54 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldrh r4, [r4, #4] │ │ │ │ subs r0, r0, r2 │ │ │ │ sbc r1, r1, #0 │ │ │ │ add r2, r4, #2 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d5f8c │ │ │ │ + bl 9d5f5c │ │ │ │ sub r0, r4, r2 │ │ │ │ lsl r0, r0, #16 │ │ │ │ lsr r0, r0, #16 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r3, r8, r0, lsr #22 │ │ │ │ - strdeq fp, [r4], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq fp, r4, r8, lsl #24 │ │ │ │ + ldrsheq r3, [r8], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq fp, r4, r4, asr #23 │ │ │ │ + ldrdeq fp, [r4], #-184 @ 0xffffff48 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r4, [pc, #1016] @ 3ad56c │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ mov r8, r0 │ │ │ │ - bl 754324 │ │ │ │ + bl 7542f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ad524 │ │ │ │ ldr r0, [pc, #984] @ 3ad570 │ │ │ │ ldr r2, [pc, #984] @ 3ad574 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ add fp, r4, #936 @ 0x3a8 │ │ │ │ add sl, r4, #940 @ 0x3ac │ │ │ │ mov r9, r1 │ │ │ │ str r0, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, fp │ │ │ │ @@ -365764,15 +365764,15 @@ │ │ │ │ mov r1, ip │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3ad060 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 754864 │ │ │ │ + bl 754834 │ │ │ │ ldr r1, [pc, #872] @ 3ad578 │ │ │ │ ldr r8, [pc, #872] @ 3ad57c │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2492c0 │ │ │ │ @@ -365982,42 +365982,42 @@ │ │ │ │ b 3ad46c │ │ │ │ mvn r0, #0 │ │ │ │ mvn r1, #-2147483648 @ 0x80000000 │ │ │ │ b 3ad4f4 │ │ │ │ mvn r0, #0 │ │ │ │ mvn r1, #-2147483648 @ 0x80000000 │ │ │ │ b 3ad494 │ │ │ │ - rsbeq fp, r4, r0, lsr fp │ │ │ │ - rsbseq r3, r8, r4, lsl sl │ │ │ │ - rsbeq fp, r4, r4, ror #21 │ │ │ │ - rsbeq pc, r2, r8, ror #16 │ │ │ │ - @ instruction: 0x0064bb98 │ │ │ │ - rsbeq fp, r4, ip, ror #22 │ │ │ │ + rsbeq fp, r4, r0, lsl #22 │ │ │ │ + rsbseq r3, r8, r4, ror #19 │ │ │ │ + strheq fp, [r4], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq pc, r2, r8, lsr r8 @ │ │ │ │ rsbeq fp, r4, r8, ror #22 │ │ │ │ - rsbeq fp, r4, r4, ror #22 │ │ │ │ - rsbeq fp, r4, r8, asr #22 │ │ │ │ - rsbeq fp, r4, r0, lsr fp │ │ │ │ + rsbeq fp, r4, ip, lsr fp │ │ │ │ + rsbeq fp, r4, r8, lsr fp │ │ │ │ + rsbeq fp, r4, r4, lsr fp │ │ │ │ rsbeq fp, r4, r8, lsl fp │ │ │ │ - strdeq fp, [r4], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq fp, r4, r4, ror #21 │ │ │ │ - rsbeq fp, r4, r8, asr #21 │ │ │ │ - strheq fp, [r4], #-160 @ 0xffffff60 @ │ │ │ │ - @ instruction: 0x0064ba94 │ │ │ │ - rsbeq fp, r4, ip, ror sl │ │ │ │ - rsbeq fp, r4, r0, ror #20 │ │ │ │ - rsbeq fp, r4, r4, asr #20 │ │ │ │ - rsbeq fp, r4, r8, lsr #20 │ │ │ │ - rsbeq fp, r4, ip, lsl #20 │ │ │ │ - strdeq fp, [r4], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq fp, r4, r8, ror #19 │ │ │ │ - rsbeq fp, r4, r8, lsr #18 │ │ │ │ - @ instruction: 0x0064b998 │ │ │ │ - rsbeq fp, r4, ip, lsl #17 │ │ │ │ - rsbeq fp, r4, r0, lsr #19 │ │ │ │ - rsbeq fp, r4, r8, lsr r8 │ │ │ │ + rsbeq fp, r4, r0, lsl #22 │ │ │ │ + rsbeq fp, r4, r8, ror #21 │ │ │ │ + rsbeq fp, r4, ip, asr #21 │ │ │ │ + strheq fp, [r4], #-164 @ 0xffffff5c @ │ │ │ │ + @ instruction: 0x0064ba98 │ │ │ │ + rsbeq fp, r4, r0, lsl #21 │ │ │ │ + rsbeq fp, r4, r4, ror #20 │ │ │ │ + rsbeq fp, r4, ip, asr #20 │ │ │ │ + rsbeq fp, r4, r0, lsr sl │ │ │ │ + rsbeq fp, r4, r4, lsl sl │ │ │ │ + strdeq fp, [r4], #-152 @ 0xffffff68 @ │ │ │ │ + ldrdeq fp, [r4], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq fp, r4, r0, asr #19 │ │ │ │ + strheq fp, [r4], #-152 @ 0xffffff68 @ │ │ │ │ + strdeq fp, [r4], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq fp, r4, r8, ror #18 │ │ │ │ + rsbeq fp, r4, ip, asr r8 │ │ │ │ + rsbeq fp, r4, r0, ror r9 │ │ │ │ + rsbeq fp, r4, r8, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #332] @ 3ad740 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -366025,41 +366025,41 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #316] @ 3ad744 │ │ │ │ ldr r1, [pc, #316] @ 3ad748 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r8, [pc, #296] @ 3ad74c │ │ │ │ ldr r2, [pc, #296] @ 3ad750 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r5, #52 @ 0x34 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #256] @ 3ad754 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #16 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r8, #1 │ │ │ │ add r5, r5, #96 @ 0x60 │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ bl 338e94 │ │ │ │ add r1, r4, #1024 @ 0x400 │ │ │ │ mov r0, r7 │ │ │ │ mov r7, #0 │ │ │ │ bl 338d94 │ │ │ │ @@ -366071,52 +366071,52 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r7 │ │ │ │ stmib sp, {r3, r4} │ │ │ │ str r7, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9b0dec │ │ │ │ + bl 9b0dbc │ │ │ │ str r9, [r4, #968] @ 0x3c8 │ │ │ │ mov r0, #32 │ │ │ │ bl 248810 │ │ │ │ ldr r3, [pc, #116] @ 3ad75c │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r8 │ │ │ │ stmib sp, {r3, r4} │ │ │ │ str r7, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9b0dec │ │ │ │ + bl 9b0dbc │ │ │ │ ldr r2, [pc, #84] @ 3ad760 │ │ │ │ ldr r1, [pc, #84] @ 3ad764 │ │ │ │ str r9, [r4, #1008] @ 0x3f0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #56] @ 3ad768 │ │ │ │ mov r2, #5 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 3241c0 │ │ │ │ - ldrheq r3, [r8], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq sl, r3, r4, lsl #20 │ │ │ │ - rsbeq sl, r3, r4, lsl sl │ │ │ │ - rsbeq fp, r4, r0, lsl #13 │ │ │ │ - rsbeq fp, r4, ip, asr r6 │ │ │ │ + rsbseq r3, r8, r8, lsl #11 │ │ │ │ + ldrdeq sl, [r3], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq sl, r3, r4, ror #19 │ │ │ │ + rsbeq fp, r4, r0, asr r6 │ │ │ │ + rsbeq fp, r4, ip, lsr #12 │ │ │ │ addeq sp, r1, r0, lsr #20 │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ muleq r0, r0, r3 │ │ │ │ - @ instruction: 0x00629d98 │ │ │ │ - strheq r7, [ip], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r9, r2, r8, ror #26 │ │ │ │ + rsbeq r7, ip, r4, lsl #5 │ │ │ │ muleq r0, r8, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #440] @ 3ad93c │ │ │ │ ldr lr, [pc, #440] @ 3ad940 │ │ │ │ @@ -366133,25 +366133,25 @@ │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r4, r1 │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r2 │ │ │ │ bne 3ad89c │ │ │ │ mov r0, r5 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr ip, [pc, #376] @ 3ad94c │ │ │ │ ldr r2, [pc, #376] @ 3ad950 │ │ │ │ ldr r1, [pc, #376] @ 3ad954 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r1, r4 │ │ │ │ cmp r3, #0 │ │ │ │ ldreq r3, [r0, #128] @ 0x80 │ │ │ │ ldrne r3, [r0, #132] @ 0x84 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -366210,59 +366210,59 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3ad96c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ad7c4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #64] @ 3ad970 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ad7c4 │ │ │ │ umulleq sp, pc, r8, r3 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sp, pc, r8, ror r3 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - ldrsbeq r3, [r8], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq fp, r4, r8, lsr #9 │ │ │ │ - rsbeq fp, r4, r0, asr #9 │ │ │ │ + rsbseq r3, r8, r4, lsr #7 │ │ │ │ + rsbeq fp, r4, r8, ror r4 │ │ │ │ + @ instruction: 0x0064b490 │ │ │ │ addeq sp, pc, r8, ror #5 │ │ │ │ @ instruction: 0x008fd2b0 │ │ │ │ andeq r1, r0, r4, lsr #27 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq fp, r4, r4, lsl #12 │ │ │ │ - rsbeq fp, r4, r0, lsr #12 │ │ │ │ + ldrdeq fp, [r4], #-84 @ 0xffffffac @ │ │ │ │ + strdeq fp, [r4], #-80 @ 0xffffffb0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #144] @ 3ada1c │ │ │ │ ldr r2, [pc, #144] @ 3ada20 │ │ │ │ ldr r1, [pc, #144] @ 3ada24 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #16711680 @ 0xff0000 │ │ │ │ mvn r5, #0 │ │ │ │ add r6, r0, #1024 @ 0x400 │ │ │ │ str r2, [r0, #920] @ 0x398 │ │ │ │ str r3, [r0, #924] @ 0x39c │ │ │ │ strb r3, [r0, #928] @ 0x3a0 │ │ │ │ @@ -366272,27 +366272,27 @@ │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #936 @ 0x3a8 │ │ │ │ strd r8, [ip] │ │ │ │ ldr r2, [pc, #60] @ 3ada28 │ │ │ │ strh r5, [r3] │ │ │ │ bl 3ad76c │ │ │ │ ldr r0, [r4, #968] @ 0x3c8 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ ldrd r0, [r6, #-8] │ │ │ │ add r3, r4, #1008 @ 0x3f0 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ add r3, r4, #980 @ 0x3d4 │ │ │ │ strh r5, [r3] │ │ │ │ ldr r0, [r4, #1008] @ 0x3f0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ - b 9b0ec8 │ │ │ │ - rsbseq r3, r8, ip, lsl r2 │ │ │ │ - rsbeq fp, r4, r8, ror #5 │ │ │ │ - rsbeq fp, r4, r0, lsl #6 │ │ │ │ + b 9b0e98 │ │ │ │ + rsbseq r3, r8, ip, ror #3 │ │ │ │ + strheq fp, [r4], #-40 @ 0xffffffd8 @ │ │ │ │ + ldrdeq fp, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r3, r0, #944 @ 0x3b0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -366304,17 +366304,17 @@ │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ ands r1, r3, r1 │ │ │ │ ldr r0, [r4, #1024] @ 0x400 │ │ │ │ strb r3, [r4, #927] @ 0x39f │ │ │ │ beq 3ada78 │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #1 │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ pop {r4, lr} │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r1, r0, #976 @ 0x3d0 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, [r1, #16] │ │ │ │ @@ -366324,17 +366324,17 @@ │ │ │ │ orr r3, r3, #32 │ │ │ │ ands r1, r3, r1 │ │ │ │ ldr r0, [r4, #1024] @ 0x400 │ │ │ │ strb r3, [r4, #927] @ 0x39f │ │ │ │ beq 3adac8 │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #1 │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ pop {r4, lr} │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #460] @ 3adcb4 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -366343,15 +366343,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ cmp r5, #2 │ │ │ │ ldrb r2, [r0, #1028] @ 0x404 │ │ │ │ asr r3, r2, r5 │ │ │ │ and r3, r3, #1 │ │ │ │ sub r1, r3, r6 │ │ │ │ clz r1, r1 │ │ │ │ lsr r1, r1, #5 │ │ │ │ @@ -366375,15 +366375,15 @@ │ │ │ │ cmp r0, r1 │ │ │ │ strb r1, [r4, #927] @ 0x39f │ │ │ │ beq 3adb98 │ │ │ │ ldrb r3, [r4, #928] @ 0x3a0 │ │ │ │ ldr r0, [r4, #1024] @ 0x400 │ │ │ │ ands r1, r1, r3 │ │ │ │ movne r1, #1 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ ldrb r2, [r4, #1028] @ 0x404 │ │ │ │ cmp r6, #0 │ │ │ │ bne 3adbcc │ │ │ │ mov r3, #1 │ │ │ │ bic r2, r2, r3, lsl r5 │ │ │ │ strb r2, [r4, #1028] @ 0x404 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -366448,18 +366448,18 @@ │ │ │ │ b 3adc14 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3adba0 │ │ │ │ b 3adc7c │ │ │ │ cmp r3, #0 │ │ │ │ bne 3adba0 │ │ │ │ b 3adc58 │ │ │ │ - ldrheq r3, [r8], #-8 @ │ │ │ │ - @ instruction: 0x0064b19c │ │ │ │ - rsbeq fp, r4, r4, lsl #3 │ │ │ │ - rsbseq r3, r8, r8, lsr #32 │ │ │ │ + rsbseq r3, r8, r8, lsl #1 │ │ │ │ + rsbeq fp, r4, ip, ror #2 │ │ │ │ + rsbeq fp, r4, r4, asr r1 │ │ │ │ + ldrsheq r2, [r8], #-248 @ 0xffffff08 @ │ │ │ │ │ │ │ │ 003adcc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ @@ -366470,15 +366470,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ ldr r3, [r4, #952] @ 0x3b8 │ │ │ │ ldr r9, [pc, #832] @ 3ae054 │ │ │ │ add r9, pc, r9 │ │ │ │ cmp r0, r3 │ │ │ │ ldr r3, [r4, #956] @ 0x3bc │ │ │ │ mov r7, r0 │ │ │ │ sbcs r3, r1, r3 │ │ │ │ @@ -366530,15 +366530,15 @@ │ │ │ │ and r1, r1, #253 @ 0xfd │ │ │ │ ldrb r3, [r4, #928] @ 0x3a0 │ │ │ │ strb r1, [r4, #927] @ 0x39f │ │ │ │ ands r1, r1, r3 │ │ │ │ ldr r0, [r4, #1024] @ 0x400 │ │ │ │ beq 3addf4 │ │ │ │ mov r1, #1 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ ldr r3, [pc, #608] @ 3ae060 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3adf6c │ │ │ │ ldr r2, [pc, #592] @ 3ae064 │ │ │ │ ldr r3, [pc, #568] @ 3ae050 │ │ │ │ @@ -366622,15 +366622,15 @@ │ │ │ │ beq 3ade0c │ │ │ │ b 3addf8 │ │ │ │ ldrb r4, [r4, #928] @ 0x3a0 │ │ │ │ orr r6, r4, #128 @ 0x80 │ │ │ │ b 3addf8 │ │ │ │ ldr r0, [pc, #260] @ 3ae068 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3addc4 │ │ │ │ ldr r3, [pc, #248] @ 3ae06c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ade0c │ │ │ │ ldr r3, [pc, #212] @ 3ae05c │ │ │ │ @@ -366651,58 +366651,58 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3ae078 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ade0c │ │ │ │ ldr r0, [pc, #108] @ 3ae07c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ stm sp, {r4, r6} │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ade0c │ │ │ │ ldr r3, [pc, #84] @ 3ae080 │ │ │ │ ldr r1, [pc, #84] @ 3ae084 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #384 @ 0x180 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq ip, pc, r8, lsr lr @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq ip, pc, ip, lsl #28 │ │ │ │ - rsbseq r2, r8, r9, lsr #28 │ │ │ │ + ldrsheq r2, [r8], #-217 @ 0xffffff27 @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq ip, pc, r8, lsl #26 │ │ │ │ - rsbeq fp, r4, r4, lsl r0 │ │ │ │ + rsbeq sl, r4, r4, ror #31 │ │ │ │ andeq r3, r0, ip, asr #28 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ addeq sp, r1, ip, asr #1 │ │ │ │ - strheq sl, [r4], #-248 @ 0xffffff08 @ │ │ │ │ - ldrdeq sl, [r4], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq r2, r8, r0, lsl #23 │ │ │ │ - rsbeq sl, r4, ip, ror #30 │ │ │ │ + rsbeq sl, r4, r8, lsl #31 │ │ │ │ + rsbeq sl, r4, r8, lsr #31 │ │ │ │ + rsbseq r2, r8, r0, asr fp │ │ │ │ + rsbeq sl, r4, ip, lsr pc │ │ │ │ │ │ │ │ 003ae088 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r5, r2 │ │ │ │ @@ -366714,25 +366714,25 @@ │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #88] @ 0x58 │ │ │ │ ldr r9, [sp, #92] @ 0x5c │ │ │ │ mov r4, r0 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr r3, [pc, #1564] @ 3ae6f4 │ │ │ │ ldr r2, [pc, #1564] @ 3ae6f8 │ │ │ │ ldr r1, [pc, #1564] @ 3ae6fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r7, [pc, #1536] @ 3ae700 │ │ │ │ ldr r3, [pc, #1536] @ 3ae704 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ @@ -366780,15 +366780,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3ae3e8 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #1024] @ 0x400 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ ldrb r2, [r4, #922] @ 0x39a │ │ │ │ ldrb r3, [r4, #920] @ 0x398 │ │ │ │ and r8, r8, r2 │ │ │ │ bic r3, r3, r2 │ │ │ │ orr r3, r3, r8 │ │ │ │ strb r3, [r4, #920] @ 0x398 │ │ │ │ mov r0, r4 │ │ │ │ @@ -366817,15 +366817,15 @@ │ │ │ │ add r3, r4, #940 @ 0x3ac │ │ │ │ orr r2, r2, r8, lsl #8 │ │ │ │ strh r2, [r3] │ │ │ │ ldrb r3, [r4, #927] @ 0x39f │ │ │ │ mov r0, #1 │ │ │ │ bic r3, r3, #64 @ 0x40 │ │ │ │ strb r3, [r4, #927] @ 0x39f │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1184] @ 3ae718 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #1136] @ 3ae6f0 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r0, [r1] │ │ │ │ @@ -366883,15 +366883,15 @@ │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3ad76c │ │ │ │ strb r8, [r4, #924] @ 0x39c │ │ │ │ b 3ae2c0 │ │ │ │ mov r0, #1 │ │ │ │ strb r8, [r4, #925] @ 0x39d │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #932] @ 3ae724 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #872] @ 3ae6f0 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r0, [r1] │ │ │ │ @@ -366925,24 +366925,24 @@ │ │ │ │ andne r8, r8, #127 @ 0x7f │ │ │ │ ldrb r3, [r4, #927] @ 0x39f │ │ │ │ orrne r1, r1, r8 │ │ │ │ strb r1, [r4, #928] @ 0x3a0 │ │ │ │ ands r1, r1, r3 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r4, #1024] @ 0x400 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r4, #936 @ 0x3a8 │ │ │ │ bl 3aceb0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #736] @ 3ae72c │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #668] @ 3ae6f0 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r0, [r1] │ │ │ │ @@ -366959,15 +366959,15 @@ │ │ │ │ b 3ae2c0 │ │ │ │ add r2, r4, #940 @ 0x3ac │ │ │ │ ldrh r3, [r2] │ │ │ │ mov r0, #1 │ │ │ │ bic r3, r3, #255 @ 0xff │ │ │ │ orr r3, r3, r8 │ │ │ │ strh r3, [r2] │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #640] @ 3ae730 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #568] @ 3ae6f0 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r0, [r1] │ │ │ │ @@ -366998,15 +366998,15 @@ │ │ │ │ b 3ae3e8 │ │ │ │ add r2, r4, #940 @ 0x3ac │ │ │ │ ldrh r3, [r2] │ │ │ │ mov r0, #1 │ │ │ │ bic r3, r3, #255 @ 0xff │ │ │ │ orr r3, r3, r8 │ │ │ │ strh r3, [r2] │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #492] @ 3ae738 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #412] @ 3ae6f0 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r0, [r1] │ │ │ │ @@ -367039,39 +367039,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r8, [sp, #16] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #320] @ 3ae748 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ae118 │ │ │ │ ldr r2, [pc, #308] @ 3ae74c │ │ │ │ ldr r3, [pc, #212] @ 3ae6f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3ae3e8 │ │ │ │ ldr r0, [r4, #1024] @ 0x400 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ ldr r2, [pc, #260] @ 3ae750 │ │ │ │ ldr r3, [pc, #160] @ 3ae6f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -367086,42 +367086,42 @@ │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 3ae634 │ │ │ │ b 3ae3e8 │ │ │ │ ldr r0, [pc, #188] @ 3ae758 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ae158 │ │ │ │ ldr r0, [pc, #176] @ 3ae75c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str r9, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ str r8, [sp, #8] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ae118 │ │ │ │ ldr r3, [pc, #144] @ 3ae760 │ │ │ │ ldr r1, [pc, #144] @ 3ae764 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #496 @ 0x1f0 │ │ │ │ str r0, [sp] │ │ │ │ bl 248828 │ │ │ │ addeq ip, pc, r4, ror sl @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrsbeq r2, [r8], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq sl, r4, r0, lsr #23 │ │ │ │ - strheq sl, [r4], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq r2, r8, r0, lsr #21 │ │ │ │ + rsbeq sl, r4, r0, ror fp │ │ │ │ + rsbeq sl, r4, r4, lsl #23 │ │ │ │ addeq ip, pc, ip, lsl sl @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r2, r8, r2, ror #20 │ │ │ │ + rsbseq r2, r8, r2, lsr sl │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ addeq ip, pc, r4, ror r9 @ │ │ │ │ strdeq ip, [pc], r4 │ │ │ │ addeq ip, pc, r0, lsr #17 │ │ │ │ addeq ip, pc, r4, asr r8 @ │ │ │ │ addeq ip, pc, ip, ror #15 │ │ │ │ umulleq ip, pc, r8, r7 @ │ │ │ │ @@ -367129,40 +367129,40 @@ │ │ │ │ addeq ip, pc, ip, asr #13 │ │ │ │ addeq ip, pc, r8, ror #12 │ │ │ │ addeq ip, pc, ip, lsl r6 @ │ │ │ │ addeq ip, pc, ip, asr #11 │ │ │ │ @ instruction: 0x000028bc │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ addeq ip, r1, r0, asr #21 │ │ │ │ - rsbeq sl, r4, ip, lsl #20 │ │ │ │ + ldrdeq sl, [r4], #-156 @ 0xffffff64 @ │ │ │ │ addeq ip, pc, r4, lsl #10 │ │ │ │ ldrdeq ip, [pc], r0 │ │ │ │ addeq ip, pc, r8, lsr #9 │ │ │ │ - ldrdeq sl, [r4], #-156 @ 0xffffff64 @ │ │ │ │ - @ instruction: 0x0064a99c │ │ │ │ - ldrsbeq r2, [r8], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq sl, r4, r8, asr #17 │ │ │ │ + rsbeq sl, r4, ip, lsr #19 │ │ │ │ + rsbeq sl, r4, ip, ror #18 │ │ │ │ + rsbseq r2, r8, ip, lsr #9 │ │ │ │ + @ instruction: 0x0064a898 │ │ │ │ │ │ │ │ 003ae768 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #144] @ 3ae814 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248fcc │ │ │ │ mov r4, r0 │ │ │ │ - bl 757814 │ │ │ │ + bl 7577e4 │ │ │ │ ldr r1, [pc, #128] @ 3ae818 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754cb8 │ │ │ │ + bl 754c88 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97e590 │ │ │ │ + bl 97e560 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 3ae7c0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2486c0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -367175,39 +367175,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 8febc8 │ │ │ │ + b 8feb98 │ │ │ │ ldr r1, [r5] │ │ │ │ mov r0, r6 │ │ │ │ - bl 8bcda0 │ │ │ │ + bl 8bcd70 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 8febc8 │ │ │ │ - rsbeq r0, sp, ip, lsl #13 │ │ │ │ + b 8feb98 │ │ │ │ + rsbeq r0, sp, ip, asr r6 │ │ │ │ @ instruction: 0xffffe9bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ 3ae85c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ pop {r4, lr} │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq ip, r1, ip, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #304] @ 3ae9a8 │ │ │ │ ldr ip, [pc, #304] @ 3ae9ac │ │ │ │ @@ -367260,97 +367260,97 @@ │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r5, r2 │ │ │ │ mov r4, r3 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldrd r6, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3ae9c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ae8ac │ │ │ │ ldrd r4, [sp, #72] @ 0x48 │ │ │ │ ldr r0, [pc, #60] @ 3ae9cc │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ae8ac │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq ip, pc, r4, lsr #5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq ip, pc, r4, lsl #5 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq ip, pc, r8, ror #4 │ │ │ │ andeq r2, r0, r4, lsr #25 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sl, r4, r4, lsl #15 │ │ │ │ - strheq sl, [r4], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq sl, r4, r4, asr r7 │ │ │ │ + rsbeq sl, r4, r0, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ 3aea84 │ │ │ │ ldr r2, [pc, #156] @ 3aea88 │ │ │ │ ldr r1, [pc, #156] @ 3aea8c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #124] @ 3aea90 │ │ │ │ ldr r1, [pc, #124] @ 3aea94 │ │ │ │ add r4, r4, #20 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [pc, #92] @ 3aea98 │ │ │ │ ldr ip, [pc, #92] @ 3aea9c │ │ │ │ mov r3, #65280 @ 0xff00 │ │ │ │ strh r3, [r5, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ strh ip, [r5, #108] @ 0x6c │ │ │ │ mov r4, r0 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r2, r8, r4, asr #4 │ │ │ │ - rsbeq r5, r3, r0, asr #5 │ │ │ │ - rsbeq lr, r2, r8, ror #13 │ │ │ │ - rsbeq r8, r2, ip, lsl #21 │ │ │ │ - rsbeq r5, ip, ip, lsr #31 │ │ │ │ + rsbseq r2, r8, r4, lsl r2 │ │ │ │ + @ instruction: 0x00635290 │ │ │ │ + strheq lr, [r2], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r8, r2, ip, asr sl │ │ │ │ + rsbeq r5, ip, ip, ror pc │ │ │ │ addeq lr, sp, r4, lsl #26 │ │ │ │ andeq r1, r0, fp, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -367360,33 +367360,33 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ mov r0, #1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ ldr r3, [pc, #544] @ 3aed08 │ │ │ │ mov r4, #0 │ │ │ │ ldr r7, [pc, #540] @ 3aed0c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, r0 │ │ │ │ umull r8, r0, r2, r3 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #492 @ 0x1ec │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r8 │ │ │ │ add r3, pc, #468 @ 0x1d4 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ ldr r3, [pc, #480] @ 3aed10 │ │ │ │ ldr r8, [pc, #480] @ 3aed14 │ │ │ │ ldr ip, [pc, #480] @ 3aed18 │ │ │ │ sub r2, r6, #56 @ 0x38 │ │ │ │ umull lr, r9, r0, r3 │ │ │ │ mov r0, r4 │ │ │ │ umlal r9, r0, sl, r3 │ │ │ │ @@ -367472,35 +367472,35 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3aed30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3aebf8 │ │ │ │ ldr r0, [pc, #92] @ 3aed34 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3aebf8 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ cdp 8, 6, cr2, cr11, cr0, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq ip, pc, ip, asr r0 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x003ffffc │ │ │ │ @@ -367509,41 +367509,41 @@ │ │ │ │ strdeq pc, [pc], -pc @ │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq fp, pc, ip, lsl pc @ │ │ │ │ andeq r4, r0, r0, lsl #9 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq sl, [r4], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq sl, r4, r0, ror #9 │ │ │ │ + rsbeq sl, r4, r4, lsl #9 │ │ │ │ + strheq sl, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ 3aede0 │ │ │ │ ldr r2, [pc, #144] @ 3aede4 │ │ │ │ ldr r1, [pc, #144] @ 3aede8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #112] @ 3aedec │ │ │ │ ldr r1, [pc, #112] @ 3aedf0 │ │ │ │ add r4, r4, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #80] @ 3aedf4 │ │ │ │ ldr r2, [pc, #80] @ 3aedf8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #16 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ str r2, [r5, #92] @ 0x5c │ │ │ │ @@ -367553,19 +367553,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsbeq r1, [r8], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r4, r3, r8, asr pc │ │ │ │ - rsbeq lr, r2, r0, lsl #7 │ │ │ │ - rsbeq r8, r2, r8, lsr #14 │ │ │ │ - rsbeq r5, ip, r8, asr #24 │ │ │ │ + rsbseq r1, r8, ip, lsr #29 │ │ │ │ + rsbeq r4, r3, r8, lsr #30 │ │ │ │ + rsbeq lr, r2, r0, asr r3 │ │ │ │ + strdeq r8, [r2], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r5, ip, r8, lsl ip │ │ │ │ ldrdeq ip, [r1], ip @ │ │ │ │ andeq r0, r0, r4, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #140] @ 3aeea0 │ │ │ │ @@ -367574,25 +367574,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #108] @ 3aeeac │ │ │ │ ldr r1, [pc, #108] @ 3aeeb0 │ │ │ │ add r4, r4, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #76] @ 3aeeb4 │ │ │ │ ldr r3, [pc, #76] @ 3aeeb8 │ │ │ │ ldr r1, [pc, #76] @ 3aeebc │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #92] @ 0x5c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ @@ -367600,20 +367600,20 @@ │ │ │ │ strh r2, [r5, #110] @ 0x6e │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ add r1, r1, #48 @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74bf20 │ │ │ │ - rsbseq r1, r8, r8, lsl lr │ │ │ │ - @ instruction: 0x00634e94 │ │ │ │ - strheq lr, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r8, r2, r4, ror #12 │ │ │ │ - rsbeq r5, ip, r4, lsl #23 │ │ │ │ + b 74bef0 │ │ │ │ + rsbseq r1, r8, r8, ror #27 │ │ │ │ + rsbeq r4, r3, r4, ror #28 │ │ │ │ + rsbeq lr, r2, ip, lsl #5 │ │ │ │ + rsbeq r8, r2, r4, lsr r6 │ │ │ │ + rsbeq r5, ip, r4, asr fp │ │ │ │ @ instruction: 0x00000eb0 │ │ │ │ addeq ip, r1, ip, lsl #6 │ │ │ │ addeq lr, sp, ip, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -367633,47 +367633,47 @@ │ │ │ │ lsl r4, r2, #12 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #3008 @ 0xbc0 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757c24 │ │ │ │ + bl 757bf4 │ │ │ │ ldr r0, [pc, #104] @ 3aef94 │ │ │ │ ldr r2, [pc, #104] @ 3aef98 │ │ │ │ ldr r1, [pc, #104] @ 3aef9c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #36 @ 0x24 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #72] @ 3aefa0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b7fc │ │ │ │ + bl 74b7cc │ │ │ │ add r5, r5, #768 @ 0x300 │ │ │ │ add r0, r7, #1808 @ 0x710 │ │ │ │ mov r2, r4 │ │ │ │ asr r3, r4, #31 │ │ │ │ add r0, r0, #8 │ │ │ │ str r5, [sp] │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 248b1c │ │ │ │ - rsbeq sl, r4, ip, lsl #6 │ │ │ │ - rsbeq r6, r4, r0, lsl #16 │ │ │ │ - rsbseq r1, r8, r4, lsl #26 │ │ │ │ - rsbeq r8, r2, r8, ror #10 │ │ │ │ - rsbeq r5, ip, r8, lsl #21 │ │ │ │ - rsbeq r2, fp, r8, asr r8 │ │ │ │ + ldrdeq sl, [r4], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrdeq r6, [r4], #-112 @ 0xffffff90 @ │ │ │ │ + ldrsbeq r1, [r8], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r8, r2, r8, lsr r5 │ │ │ │ + rsbeq r5, ip, r8, asr sl │ │ │ │ + rsbeq r2, fp, r8, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #212] @ 3af090 │ │ │ │ ldr r7, [pc, #212] @ 3af094 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -367682,66 +367682,66 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #102 @ 0x66 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #172] @ 3af09c │ │ │ │ add r4, r4, #52 @ 0x34 │ │ │ │ mov r2, r7 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #133 @ 0x85 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #140] @ 3af0a0 │ │ │ │ ldr r3, [pc, #140] @ 3af0a4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #132] @ 3af0a8 │ │ │ │ add r2, r4, #13824 @ 0x3600 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757c24 │ │ │ │ + bl 757bf4 │ │ │ │ ldr r2, [pc, #108] @ 3af0ac │ │ │ │ ldr r1, [pc, #108] @ 3af0b0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r2, r4, #32256 @ 0x7e00 │ │ │ │ mov r3, #1008 @ 0x3f0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #144 @ 0x90 │ │ │ │ - bl 757c24 │ │ │ │ + bl 757bf4 │ │ │ │ add r1, r4, #26368 @ 0x6700 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #0 │ │ │ │ add r1, r1, #16 │ │ │ │ bl 3aeec0 │ │ │ │ add r1, r4, #29184 @ 0x7200 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r1, #208 @ 0xd0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3aeec0 │ │ │ │ - rsbseq r1, r8, r8, ror ip │ │ │ │ - rsbeq r6, r4, r4, lsl r7 │ │ │ │ - rsbeq sl, r4, ip, lsl r2 │ │ │ │ - rsbeq sl, r4, r4, lsl #4 │ │ │ │ - rsbeq sl, fp, r4, lsl #26 │ │ │ │ + rsbseq r1, r8, r8, asr #24 │ │ │ │ + rsbeq r6, r4, r4, ror #13 │ │ │ │ + rsbeq sl, r4, ip, ror #3 │ │ │ │ + ldrdeq sl, [r4], #-20 @ 0xffffffec @ │ │ │ │ + ldrdeq sl, [fp], #-196 @ 0xffffff3c @ │ │ │ │ andeq r3, r0, r8, lsl #2 │ │ │ │ - strdeq r8, [r4], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq sl, r4, ip, asr #3 │ │ │ │ - rsbeq r1, r4, r0, ror #23 │ │ │ │ + rsbeq r8, r4, r4, asr #19 │ │ │ │ + @ instruction: 0x0064a19c │ │ │ │ + strheq r1, [r4], #-176 @ 0xffffff50 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #256] @ 3af1cc │ │ │ │ ldr r7, [pc, #256] @ 3af1d0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -367750,79 +367750,79 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #102 @ 0x66 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #524288 @ 0x80000 │ │ │ │ strd r2, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r0, #1808 @ 0x710 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 707328 │ │ │ │ + bl 7072f8 │ │ │ │ ldr r2, [pc, #176] @ 3af1d8 │ │ │ │ ldr r1, [pc, #176] @ 3af1dc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr ip, [pc, #152] @ 3af1e0 │ │ │ │ ldr r2, [pc, #152] @ 3af1e4 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ mov r3, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ - bl 749e50 │ │ │ │ + bl 749e20 │ │ │ │ ldr r0, [pc, #124] @ 3af1e8 │ │ │ │ ldr r1, [pc, #124] @ 3af1ec │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r5, #6720 @ 0x1a40 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #112] @ 3af1f0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #40 @ 0x28 │ │ │ │ - bl 757c24 │ │ │ │ + bl 757bf4 │ │ │ │ ldr r1, [pc, #96] @ 3af1f4 │ │ │ │ add r2, r5, #12032 @ 0x2f00 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1776 @ 0x6f0 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ - bl 757c24 │ │ │ │ + bl 757bf4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r1, r8, r8, ror #22 │ │ │ │ - rsbeq sl, r4, ip, lsl r1 │ │ │ │ - strdeq r6, [r4], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r8, r2, r0, lsl #7 │ │ │ │ - rsbeq r5, ip, r0, lsr #17 │ │ │ │ - ldrdeq sl, [r4], #-12 @ │ │ │ │ - rsbeq sl, r4, r8, asr #1 │ │ │ │ - rsbeq r6, r4, r8, lsr #11 │ │ │ │ - @ instruction: 0x00646598 │ │ │ │ + rsbseq r1, r8, r8, lsr fp │ │ │ │ + rsbeq sl, r4, ip, ror #1 │ │ │ │ + rsbeq r6, r4, r4, asr #11 │ │ │ │ + rsbeq r8, r2, r0, asr r3 │ │ │ │ + rsbeq r5, ip, r0, ror r8 │ │ │ │ + rsbeq sl, r4, ip, lsr #1 │ │ │ │ + @ instruction: 0x0064a098 │ │ │ │ + rsbeq r6, r4, r8, ror r5 │ │ │ │ + rsbeq r6, r4, r8, ror #10 │ │ │ │ andeq r1, r0, r0, lsr #9 │ │ │ │ - rsbeq r9, r3, r4, lsr #20 │ │ │ │ + strdeq r9, [r3], #-148 @ 0xffffff6c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #324] @ 3af354 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r5, r1 │ │ │ │ @@ -367834,64 +367834,64 @@ │ │ │ │ add r3, r4, #68 @ 0x44 │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r6, [pc, #272] @ 3af360 │ │ │ │ ldr r8, [pc, #272] @ 3af364 │ │ │ │ add r6, pc, r6 │ │ │ │ add fp, r4, #36 @ 0x24 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ str fp, [sp] │ │ │ │ ldr r9, [pc, #244] @ 3af368 │ │ │ │ add r4, r4, #84 @ 0x54 │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #224] @ 3af36c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b7fc │ │ │ │ + bl 74b7cc │ │ │ │ ldr r3, [pc, #212] @ 3af370 │ │ │ │ add r2, r7, #6720 @ 0x1a40 │ │ │ │ ldr r1, [r9, r3] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #196] @ 3af374 │ │ │ │ add r2, r2, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 758298 │ │ │ │ + bl 758268 │ │ │ │ mov r0, r5 │ │ │ │ bl 38dfec │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ str fp, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #148] @ 3af378 │ │ │ │ ldr r3, [pc, #148] @ 3af37c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ add r0, r7, #1744 @ 0x6d0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74d600 │ │ │ │ + bl 74d5d0 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3af334 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 338ad4 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ @@ -367902,24 +367902,24 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r1, r8, r0, lsr #20 │ │ │ │ - strdeq r8, [r3], #-208 @ 0xffffff30 @ │ │ │ │ - ldrdeq r8, [r3], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r8, r2, r8, asr r2 │ │ │ │ - rsbeq r5, ip, r4, ror r7 │ │ │ │ + ldrsheq r1, [r8], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r8, r3, r0, asr #27 │ │ │ │ + rsbeq r8, r3, ip, lsr #27 │ │ │ │ + rsbeq r8, r2, r8, lsr #4 │ │ │ │ + rsbeq r5, ip, r4, asr #14 │ │ │ │ addeq fp, pc, r8, lsr #17 │ │ │ │ - @ instruction: 0x006a7894 │ │ │ │ + rsbeq r7, sl, r4, ror #16 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbeq r6, r4, r8, ror #8 │ │ │ │ - rsbeq r8, r4, r0, ror #27 │ │ │ │ + rsbeq r6, r4, r8, lsr r4 │ │ │ │ + strheq r8, [r4], #-208 @ 0xffffff30 @ │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #312] @ 3af4d0 │ │ │ │ ldr r6, [pc, #312] @ 3af4d4 │ │ │ │ @@ -367929,95 +367929,95 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #102 @ 0x66 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #272] @ 3af4dc │ │ │ │ add r2, r4, #88 @ 0x58 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #119 @ 0x77 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr ip, [pc, #236] @ 3af4e0 │ │ │ │ ldr r1, [pc, #236] @ 3af4e4 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #960 @ 0x3c0 │ │ │ │ mov r6, r0 │ │ │ │ add r2, r0, #13824 @ 0x3600 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757c24 │ │ │ │ + bl 757bf4 │ │ │ │ ldr r1, [pc, #204] @ 3af4e8 │ │ │ │ add r2, r7, #1984 @ 0x7c0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp] │ │ │ │ mov r3, #2320 @ 0x910 │ │ │ │ - bl 757c24 │ │ │ │ + bl 757bf4 │ │ │ │ ldr r2, [pc, #180] @ 3af4ec │ │ │ │ ldr r1, [pc, #180] @ 3af4f0 │ │ │ │ add r8, r6, #14784 @ 0x39c0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #936 @ 0x3a8 │ │ │ │ - bl 757c24 │ │ │ │ + bl 757bf4 │ │ │ │ ldr r2, [pc, #148] @ 3af4f4 │ │ │ │ ldr r1, [pc, #148] @ 3af4f8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #124] @ 3af4fc │ │ │ │ mov r2, #8192 @ 0x2000 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74b7fc │ │ │ │ + bl 74b7cc │ │ │ │ ldr r1, [pc, #108] @ 3af500 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ - bl 74b7fc │ │ │ │ + bl 74b7cc │ │ │ │ add r1, r6, #15680 @ 0x3d40 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #0 │ │ │ │ add r1, r1, #40 @ 0x28 │ │ │ │ bl 3aeec0 │ │ │ │ add r1, r6, #18688 @ 0x4900 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r1, #40 @ 0x28 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3aeec0 │ │ │ │ - @ instruction: 0x0078189c │ │ │ │ - rsbeq r6, r4, r8, lsr r3 │ │ │ │ - rsbeq r9, r4, r0, asr #28 │ │ │ │ - rsbeq r9, r4, ip, asr lr │ │ │ │ - strdeq r8, [r4], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq sl, fp, ip, lsl r9 │ │ │ │ - rsbeq sl, r4, ip, ror #3 │ │ │ │ - rsbeq r9, r4, r8, lsl #28 │ │ │ │ - strdeq r9, [r4], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r8, r2, r0, asr #32 │ │ │ │ - rsbeq r5, ip, r0, ror #10 │ │ │ │ - rsbeq fp, ip, r4, lsl r9 │ │ │ │ - strdeq r9, [r3], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r1, r8, ip, ror #16 │ │ │ │ + rsbeq r6, r4, r8, lsl #6 │ │ │ │ + rsbeq r9, r4, r0, lsl lr │ │ │ │ + rsbeq r9, r4, ip, lsr #28 │ │ │ │ + rsbeq r8, r4, ip, asr #3 │ │ │ │ + rsbeq sl, fp, ip, ror #17 │ │ │ │ + strheq sl, [r4], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrdeq r9, [r4], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r9, r4, r4, asr #27 │ │ │ │ + rsbeq r8, r2, r0, lsl r0 │ │ │ │ + rsbeq r5, ip, r0, lsr r5 │ │ │ │ + rsbeq fp, ip, r4, ror #17 │ │ │ │ + rsbeq r9, r3, r8, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r6, [pc, #920] @ 3af8b4 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -368027,46 +368027,46 @@ │ │ │ │ ldr r1, [pc, #904] @ 3af8bc │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #102 @ 0x66 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r5, [pc, #876] @ 3af8c0 │ │ │ │ ldr r7, [pc, #876] @ 3af8c4 │ │ │ │ add r5, pc, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r6, #36 @ 0x24 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ add r4, r0, #6720 @ 0x1a40 │ │ │ │ add r4, r4, #40 @ 0x28 │ │ │ │ mov sl, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #824] @ 3af8c8 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [pc, #808] @ 3af8cc │ │ │ │ mov r9, r0 │ │ │ │ add r0, sl, #1744 @ 0x6d0 │ │ │ │ add sl, r6, #84 @ 0x54 │ │ │ │ str sl, [sp] │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 74d600 │ │ │ │ + bl 74d5d0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3af5f4 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -368081,134 +368081,134 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, #0 │ │ │ │ ldr r9, [sp, #20] │ │ │ │ bl 338f18 │ │ │ │ add r4, r9, #1808 @ 0x710 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r2, #32768 @ 0x8000 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ str r9, [sp, #20] │ │ │ │ add r9, r9, #12032 @ 0x2f00 │ │ │ │ add r9, r9, #8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #608] @ 3af8d8 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b7fc │ │ │ │ + bl 74b7cc │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #572] @ 3af8dc │ │ │ │ mov r2, #3686400 @ 0x384000 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b7fc │ │ │ │ + bl 74b7cc │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #536] @ 3af8e0 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b7fc │ │ │ │ + bl 74b7cc │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #500] @ 3af8e4 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b7fc │ │ │ │ + bl 74b7cc │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #464] @ 3af8e8 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b7fc │ │ │ │ + bl 74b7cc │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [pc, #392] @ 3af8cc │ │ │ │ mov r2, r5 │ │ │ │ str sl, [sp] │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 74d600 │ │ │ │ + bl 74d5d0 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 3af5d0 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ mov r2, fp │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, #0 │ │ │ │ bl 338f18 │ │ │ │ mov r2, #77824 @ 0x13000 │ │ │ │ mov r3, #0 │ │ │ │ mov sl, #256 @ 0x100 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov fp, #0 │ │ │ │ add r5, r6, #104 @ 0x68 │ │ │ │ add r6, r6, #184 @ 0xb8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ bl 24b048 │ │ │ │ strd sl, [sp] │ │ │ │ ldr r2, [pc, #260] @ 3af8ec │ │ │ │ ldr fp, [sp, #20] │ │ │ │ ldr sl, [pc, #256] @ 3af8f0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r8, r0 │ │ │ │ - bl 707328 │ │ │ │ + bl 7072f8 │ │ │ │ str r4, [sp, #20] │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ bl 24b048 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 338f18 │ │ │ │ @@ -368219,57 +368219,57 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r2, [sp] │ │ │ │ asr r2, r2, #31 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ - bl 707bd4 │ │ │ │ + bl 707ba4 │ │ │ │ ldr r2, [r5], #8 │ │ │ │ mov r0, r8 │ │ │ │ asr r3, r2, #31 │ │ │ │ str r4, [sp] │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ cmp r6, r5 │ │ │ │ bne 3af804 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r2, #73728 @ 0x12000 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r2 │ │ │ │ bl 43fd7c │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r1, r8, r8, lsl r7 │ │ │ │ - rsbeq r6, r4, r8, lsr #3 │ │ │ │ - strheq r9, [r4], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r7, r2, r4, asr pc │ │ │ │ - rsbeq r5, ip, r4, ror r4 │ │ │ │ - rsbeq r8, r4, r4, lsr fp │ │ │ │ + rsbseq r1, r8, r8, ror #13 │ │ │ │ + rsbeq r6, r4, r8, ror r1 │ │ │ │ + rsbeq r9, r4, ip, lsl #25 │ │ │ │ + rsbeq r7, r2, r4, lsr #30 │ │ │ │ + rsbeq r5, ip, r4, asr #8 │ │ │ │ + rsbeq r8, r4, r4, lsl #22 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq r8, r3, ip, lsl #20 │ │ │ │ - rsbeq r8, r3, r0, lsr #20 │ │ │ │ - rsbeq pc, r2, r4, lsl r8 @ │ │ │ │ - rsbeq r2, fp, r4, lsr r0 │ │ │ │ - rsbeq r9, r3, r4, asr #21 │ │ │ │ - strheq r9, [r3], #-164 @ 0xffffff5c @ │ │ │ │ - @ instruction: 0x00639a98 │ │ │ │ - rsbeq r9, r4, r4, ror #20 │ │ │ │ - rsbeq r9, r4, r8, ror #20 │ │ │ │ + ldrdeq r8, [r3], #-156 @ 0xffffff64 @ │ │ │ │ + strdeq r8, [r3], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq pc, r2, r4, ror #15 │ │ │ │ + rsbeq r2, fp, r4 │ │ │ │ + @ instruction: 0x00639a94 │ │ │ │ + rsbeq r9, r3, r4, lsl #21 │ │ │ │ + rsbeq r9, r3, r8, ror #20 │ │ │ │ + rsbeq r9, r4, r4, lsr sl │ │ │ │ + rsbeq r9, r4, r8, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [pc, #1004] @ 3afcf8 │ │ │ │ ldr r8, [pc, #1004] @ 3afcfc │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -368279,37 +368279,37 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #102 @ 0x66 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #960] @ 3afd04 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #119 @ 0x77 │ │ │ │ ldr r8, [pc, #948] @ 3afd08 │ │ │ │ ldr r9, [pc, #948] @ 3afd0c │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, r6, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r6, #88 @ 0x58 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ str sl, [sp] │ │ │ │ add fp, r0, #13824 @ 0x3600 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ bl 3af504 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3af9c8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ @@ -368320,33 +368320,33 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ str sl, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #808] @ 3afd10 │ │ │ │ add ip, r7, #1744 @ 0x6d0 │ │ │ │ add lr, r6, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [pc, #792] @ 3afd14 │ │ │ │ str r2, [sp, #20] │ │ │ │ str lr, [sp] │ │ │ │ mov r2, r8 │ │ │ │ str lr, [sp, #24] │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74d600 │ │ │ │ + bl 74d5d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3af9ac │ │ │ │ add r4, r6, #68 @ 0x44 │ │ │ │ mov r0, fp │ │ │ │ ldr r6, [pc, #728] @ 3afd18 │ │ │ │ ldr fp, [pc, #728] @ 3afd1c │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -368354,71 +368354,71 @@ │ │ │ │ mov r2, fp │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, #0 │ │ │ │ bl 338f18 │ │ │ │ add fp, r7, #1808 @ 0x710 │ │ │ │ add fp, fp, #8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r6, r7, #1984 @ 0x7c0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, fp │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #624] @ 3afd20 │ │ │ │ add r3, r7, #13824 @ 0x3600 │ │ │ │ ldrd r2, [r3, #-8] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b8a8 │ │ │ │ + bl 74b878 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr lr, [sp, #24] │ │ │ │ ldr r3, [pc, #564] @ 3afd14 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ str lr, [sp] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74d600 │ │ │ │ + bl 74d5d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3af9ac │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, #19 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 338f18 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #90112 @ 0x16000 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, fp │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ ldr r6, [sp, #12] │ │ │ │ mov r1, #18 │ │ │ │ mov r0, r6 │ │ │ │ bl 3243cc │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -368426,15 +368426,15 @@ │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ add r0, r7, #12032 @ 0x2f00 │ │ │ │ mov r3, #19 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, #16 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 3243cc │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -368450,43 +368450,43 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r9, [sp, #8] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r6, r9, #14784 @ 0x39c0 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr lr, [sp, #24] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [pc, #284] @ 3afd14 │ │ │ │ mov r2, r8 │ │ │ │ str lr, [sp] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74d600 │ │ │ │ + bl 74d5d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3af9ac │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, #19 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, #0 │ │ │ │ bl 338f18 │ │ │ │ mov r2, #393216 @ 0x60000 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, fp │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ add r3, r9, #12288 @ 0x3000 │ │ │ │ ldr r1, [r3, #3248] @ 0xcb0 │ │ │ │ mov r0, r6 │ │ │ │ bl 437520 │ │ │ │ ldr r6, [sp, #12] │ │ │ │ mov r1, #13 │ │ │ │ mov r0, r6 │ │ │ │ @@ -368519,25 +368519,25 @@ │ │ │ │ add r1, r1, #40 @ 0x28 │ │ │ │ mov r2, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 3af1f8 │ │ │ │ b 3af9ac │ │ │ │ - rsbseq r1, r8, r8, lsr #6 │ │ │ │ - rsbeq r5, r4, r0, asr #27 │ │ │ │ - rsbeq r9, r4, ip, asr #17 │ │ │ │ - rsbeq r9, r4, r8, ror #17 │ │ │ │ - rsbeq r7, r2, r4, asr fp │ │ │ │ - rsbeq r5, ip, r4, ror r0 │ │ │ │ - ldrdeq r8, [r4], #-104 @ 0xffffff98 @ │ │ │ │ + ldrsheq r1, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ + @ instruction: 0x00645d90 │ │ │ │ + @ instruction: 0x0064989c │ │ │ │ + strheq r9, [r4], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r7, r2, r4, lsr #22 │ │ │ │ + rsbeq r5, ip, r4, asr #32 │ │ │ │ + rsbeq r8, r4, r8, lsr #13 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq r8, r3, r4, ror #11 │ │ │ │ - rsbeq r8, r3, r8, asr #11 │ │ │ │ - strheq r9, [r4], #-124 @ 0xffffff84 @ │ │ │ │ + strheq r8, [r3], #-84 @ 0xffffffac @ │ │ │ │ + @ instruction: 0x00638598 │ │ │ │ + rsbeq r9, r4, ip, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr sl, [pc, #1516] @ 3b0328 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ ldr r4, [pc, #1512] @ 3b032c │ │ │ │ @@ -368550,40 +368550,40 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #102 @ 0x66 │ │ │ │ str ip, [sp, #28] │ │ │ │ mov r8, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #1464] @ 3b0338 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #133 @ 0x85 │ │ │ │ ldr r6, [pc, #1452] @ 3b033c │ │ │ │ ldr r7, [pc, #1452] @ 3b0340 │ │ │ │ add r6, pc, r6 │ │ │ │ add r7, pc, r7 │ │ │ │ add fp, sl, #36 @ 0x24 │ │ │ │ str r0, [sp, #24] │ │ │ │ add r0, sl, #52 @ 0x34 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ add r9, r0, #13824 @ 0x3600 │ │ │ │ add r9, r9, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 3af504 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3afe10 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ @@ -368593,28 +368593,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #1324] @ 3b0344 │ │ │ │ mov r2, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74b7fc │ │ │ │ + bl 74b7cc │ │ │ │ ldr r0, [pc, #1308] @ 3b0348 │ │ │ │ ldr lr, [pc, #1308] @ 3b034c │ │ │ │ add r0, pc, r0 │ │ │ │ add lr, pc, lr │ │ │ │ mov r2, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ add r9, sl, #68 @ 0x44 │ │ │ │ mov r1, lr │ │ │ │ mov r3, #19 │ │ │ │ str r9, [sp] │ │ │ │ mov r6, lr │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr ip, [sp, #28] │ │ │ │ ldr r3, [pc, #1260] @ 3b0350 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ mov r8, r0 │ │ │ │ bl 33934c │ │ │ │ @@ -368626,25 +368626,25 @@ │ │ │ │ mov r8, r3 │ │ │ │ bl 338f18 │ │ │ │ mov r2, #262144 @ 0x40000 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ mov r3, #19 │ │ │ │ add r0, ip, #12032 @ 0x2f00 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r0, #8 │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, #36 @ 0x24 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3243cc │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -368706,61 +368706,61 @@ │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ mov r7, #0 │ │ │ │ add r2, r2, #312 @ 0x138 │ │ │ │ str r3, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, #86016 @ 0x15000 │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ add r3, r5, #12288 @ 0x3000 │ │ │ │ ldrb r8, [r3, #1536] @ 0x600 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ cmp r8, #0 │ │ │ │ beq 3b020c │ │ │ │ ldr r6, [sp, #32] │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ add r5, r5, #32256 @ 0x7e00 │ │ │ │ add r5, r5, #144 @ 0x90 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr lr, [pc, #796] @ 3b035c │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add lr, pc, lr │ │ │ │ mov r1, lr │ │ │ │ str lr, [sp, #36] @ 0x24 │ │ │ │ add sl, sl, #84 @ 0x54 │ │ │ │ add lr, ip, #1744 @ 0x6d0 │ │ │ │ ldr r3, [pc, #772] @ 3b0360 │ │ │ │ mov r2, r6 │ │ │ │ str sl, [sp] │ │ │ │ str lr, [sp, #32] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, lr │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 74d600 │ │ │ │ + bl 74d5d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3afdf4 │ │ │ │ mov r3, #19 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, #47 @ 0x2f │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3243cc │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -368775,136 +368775,136 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 338f18 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ ldr r3, [pc, #608] @ 3b0364 │ │ │ │ ldr r1, [pc, #608] @ 3b0368 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, r3, #4288 @ 0x10c0 │ │ │ │ add r8, r8, #16 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [pc, #576] @ 3b036c │ │ │ │ - bl 757c24 │ │ │ │ + bl 757bf4 │ │ │ │ ldr r3, [pc, #572] @ 3b0370 │ │ │ │ ldr ip, [sp, #28] │ │ │ │ ldr r1, [pc, #568] @ 3b0374 │ │ │ │ ldr ip, [ip, r3] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp, #24] │ │ │ │ - bl 758298 │ │ │ │ + bl 758268 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str fp, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #512] @ 3b0378 │ │ │ │ ldrb r2, [r3, #1537] @ 0x601 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b724 │ │ │ │ + bl 74b6f4 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r8 │ │ │ │ str fp, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #444] @ 3b0360 │ │ │ │ mov r2, r6 │ │ │ │ str sl, [sp] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74d600 │ │ │ │ + bl 74d5d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3afdf4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r3, #19 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, #25 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3243cc │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 338ad4 │ │ │ │ mov r1, #0 │ │ │ │ b 3b0304 │ │ │ │ add r0, r5, #32256 @ 0x7e00 │ │ │ │ add r0, r0, #144 @ 0x90 │ │ │ │ - bl 753eec │ │ │ │ + bl 753ebc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r1, [pc, #344] @ 3b037c │ │ │ │ add r5, r0, #1984 @ 0x7c0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #2320 @ 0x910 │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp] │ │ │ │ - bl 757c24 │ │ │ │ + bl 757bf4 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str fp, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r1, [pc, #284] @ 3b0380 │ │ │ │ add r3, r3, #13824 @ 0x3600 │ │ │ │ ldrd r2, [r3, #-8] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b8a8 │ │ │ │ + bl 74b878 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ str fp, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #244] @ 3b0384 │ │ │ │ add sl, sl, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #200] @ 3b0360 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ str sl, [sp] │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 74d600 │ │ │ │ + bl 74d5d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3afdf4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r3, #19 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, #25 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3243cc │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -368913,51 +368913,51 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 338f18 │ │ │ │ mov r2, #90112 @ 0x16000 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 70e418 │ │ │ │ + bl 70e3e8 │ │ │ │ b 3afdf4 │ │ │ │ - ldrsheq r0, [r8], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r5, r4, ip, lsl #19 │ │ │ │ + rsbseq r0, r8, r4, asr #29 │ │ │ │ + rsbeq r5, r4, ip, asr r9 │ │ │ │ addeq sl, pc, r4, asr #27 │ │ │ │ - @ instruction: 0x00649494 │ │ │ │ - rsbeq r9, r4, ip, ror r4 │ │ │ │ - rsbeq r7, r2, r8, lsl r7 │ │ │ │ - rsbeq r4, ip, r8, lsr ip │ │ │ │ - rsbeq r7, r2, r4, asr #14 │ │ │ │ - rsbeq r8, r3, r0, ror #3 │ │ │ │ - strdeq r8, [r3], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r9, r4, r4, ror #8 │ │ │ │ + rsbeq r9, r4, ip, asr #8 │ │ │ │ + rsbeq r7, r2, r8, ror #13 │ │ │ │ + rsbeq r4, ip, r8, lsl #24 │ │ │ │ + rsbeq r7, r2, r4, lsl r7 │ │ │ │ + strheq r8, [r3], #-16 @ │ │ │ │ + rsbeq r8, r3, r4, asr #3 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ @ instruction: 0x0081b1bc │ │ │ │ - strheq r5, [r3], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r8, r4, r4, lsl #1 │ │ │ │ + rsbeq r5, r3, ip, lsl #27 │ │ │ │ + rsbeq r8, r4, r4, asr r0 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq r9, r4, r0, lsl #3 │ │ │ │ - rsbeq r9, r4, r0, ror #29 │ │ │ │ + rsbeq r9, r4, r0, asr r1 │ │ │ │ + strheq r9, [r4], #-224 @ 0xffffff20 @ │ │ │ │ muleq r0, r8, r9 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - strdeq r0, [r4], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq r9, r4, r4, lsl r1 │ │ │ │ - rsbeq r9, r4, r4, ror #7 │ │ │ │ - rsbeq r9, r4, r8 │ │ │ │ - rsbeq r7, r4, r0, lsr lr │ │ │ │ + rsbeq r0, r4, r0, asr #21 │ │ │ │ + rsbeq r9, r4, r4, ror #1 │ │ │ │ + strheq r9, [r4], #-52 @ 0xffffffcc @ │ │ │ │ + ldrdeq r8, [r4], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r7, r4, r0, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3b03b4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq sl, r1, ip, asr #30 │ │ │ │ cmp r2, #1 │ │ │ │ beq 3b03d4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -369080,15 +369080,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b0604 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ ldr r2, [pc, #216] @ 3b06a0 │ │ │ │ ldr r3, [pc, #200] @ 3b0694 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -369097,15 +369097,15 @@ │ │ │ │ ldr r2, [r4, #2144] @ 0x860 │ │ │ │ ldr r3, [r4, #2148] @ 0x864 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, r3 │ │ │ │ ldr r0, [r4, #2152] @ 0x868 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b12e0 │ │ │ │ + b 9b12b0 │ │ │ │ ldr r3, [pc, #152] @ 3b06a4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b05b8 │ │ │ │ ldr r3, [pc, #136] @ 3b06a8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -369120,81 +369120,81 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3b06b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b05b8 │ │ │ │ ldr r0, [pc, #48] @ 3b06b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b05b8 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ umulleq sl, pc, ip, r5 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sl, pc, ip, ror r5 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sl, pc, r4, asr r5 @ │ │ │ │ andeq r3, r0, r8, lsr r2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r4, r0, asr #24 │ │ │ │ - rsbeq r8, r4, r8, asr ip │ │ │ │ + rsbeq r8, r4, r0, lsl ip │ │ │ │ + rsbeq r8, r4, r8, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 3b075c │ │ │ │ ldr r2, [pc, #140] @ 3b0760 │ │ │ │ ldr r1, [pc, #140] @ 3b0764 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #112] @ 3b0768 │ │ │ │ ldr r1, [pc, #112] @ 3b076c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74dcc4 │ │ │ │ + bl 74dc94 │ │ │ │ ldr r3, [pc, #92] @ 3b0770 │ │ │ │ ldr r1, [pc, #92] @ 3b0774 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r0, r8, r4, lsl r6 │ │ │ │ - rsbeq r6, r2, r8, asr #27 │ │ │ │ - rsbeq r4, ip, r8, ror #5 │ │ │ │ + rsbseq r0, r8, r4, ror #11 │ │ │ │ + @ instruction: 0x00626d98 │ │ │ │ + strheq r4, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r1, r0, r8, lsl #9 │ │ │ │ andeq r1, r0, r4, rrx │ │ │ │ ldrdeq sl, [r1], r4 │ │ │ │ umulleq sp, sp, r8, r1 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -369206,34 +369206,34 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #176] @ 3b0854 │ │ │ │ ldr r1, [pc, #176] @ 3b0858 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #21 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #156] @ 3b085c │ │ │ │ ldr r1, [pc, #156] @ 3b0860 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #124] @ 3b0864 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, r0, #100 @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7500c0 │ │ │ │ + bl 750090 │ │ │ │ ldr r2, [pc, #92] @ 3b0868 │ │ │ │ ldr r3, [pc, #92] @ 3b086c │ │ │ │ ldr r1, [pc, #92] @ 3b0870 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ @@ -369245,19 +369245,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r0, r8, ip, asr r5 │ │ │ │ - rsbeq r6, r2, r0, lsr #26 │ │ │ │ - rsbeq r6, r2, r4, lsr sp │ │ │ │ - rsbeq r8, r4, r0, asr #9 │ │ │ │ - ldrdeq r8, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r0, r8, ip, lsr #10 │ │ │ │ + strdeq r6, [r2], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r6, r2, r4, lsl #26 │ │ │ │ + @ instruction: 0x00648490 │ │ │ │ + rsbeq r8, r4, r8, lsr #9 │ │ │ │ @ instruction: 0x000012b4 │ │ │ │ andeq r0, r0, r0, ror sp │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, ror #26 │ │ │ │ ldr r3, [pc, #136] @ 3b0904 │ │ │ │ cmp r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -369282,25 +369282,25 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #44] @ 3b090c │ │ │ │ ldrb r1, [r1] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addeq sl, pc, r0, lsr #5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq r8, r4, r0, lsl sl │ │ │ │ + rsbeq r8, r4, r0, ror #19 │ │ │ │ ldr r3, [pc, #136] @ 3b09a0 │ │ │ │ cmp r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ bne 3b094c │ │ │ │ ldr r2, [pc, #124] @ 3b09a4 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -369321,25 +369321,25 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #44] @ 3b09a8 │ │ │ │ ldrb r1, [r1] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addeq sl, pc, r4, lsl #4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq r8, r4, r8, lsr #19 │ │ │ │ + rsbeq r8, r4, r8, ror r9 │ │ │ │ cmp r2, #4 │ │ │ │ beq 3b09cc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -369357,18 +369357,18 @@ │ │ │ │ orr r2, r2, r0, lsl #16 │ │ │ │ orr r2, r2, r3, lsl #24 │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ mov r0, #1 │ │ │ │ eor r5, r3, r2, ror #8 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ add r3, pc, #44 @ 0x2c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d5f8c │ │ │ │ + bl 9d5f5c │ │ │ │ mov r3, r0 │ │ │ │ add r3, r5, r3 │ │ │ │ mov r0, #1 │ │ │ │ str r3, [r4, #2120] @ 0x848 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -369396,15 +369396,15 @@ │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #1088 @ 0x440 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #60] @ 0x3c │ │ │ │ mov ip, #0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r7, [pc, #1856] @ 3b11f8 │ │ │ │ add r8, r4, #920 @ 0x398 │ │ │ │ add r7, pc, r7 │ │ │ │ ldrb r3, [r0, #920] @ 0x398 │ │ │ │ mov r5, r0 │ │ │ │ tst r3, #32 │ │ │ │ bne 3b0b34 │ │ │ │ @@ -369577,24 +369577,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1140] @ 3b1218 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b0bc4 │ │ │ │ ldr r1, [r4, #2156] @ 0x86c │ │ │ │ ldr r2, [r4, #2160] @ 0x870 │ │ │ │ cmp r1, r2 │ │ │ │ ble 3b0d00 │ │ │ │ bic r3, r3, #8 │ │ │ │ ldrb r2, [r0, #925] @ 0x39d │ │ │ │ @@ -369638,15 +369638,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ strh r5, [sp, #40] @ 0x28 │ │ │ │ bl 3b1264 │ │ │ │ b 3b0af4 │ │ │ │ ldr r0, [pc, #940] @ 3b121c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b0bc4 │ │ │ │ mov r0, r8 │ │ │ │ bl 393398 │ │ │ │ b 3b0de0 │ │ │ │ rsb r3, r0, #0 │ │ │ │ ldrb ip, [r4, #2301] @ 0x8fd │ │ │ │ mov r1, r6 │ │ │ │ @@ -369717,33 +369717,33 @@ │ │ │ │ beq 3b10fc │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #612] @ 3b1230 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b0b9c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r5 │ │ │ │ add r2, r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 3b1264 │ │ │ │ b 3b0af4 │ │ │ │ ldr r0, [pc, #576] @ 3b1234 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb ip, [r4, #2301] @ 0x8fd │ │ │ │ b 3b0c44 │ │ │ │ ldr r3, [pc, #556] @ 3b1238 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b0df4 │ │ │ │ @@ -369761,22 +369761,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #448] @ 3b123c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b0df4 │ │ │ │ ldr r3, [pc, #436] @ 3b1240 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b0cb4 │ │ │ │ ldr r3, [pc, #360] @ 3b1208 │ │ │ │ @@ -369791,27 +369791,27 @@ │ │ │ │ beq 3b11b8 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #336] @ 3b1244 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b0cb4 │ │ │ │ ldr r0, [pc, #324] @ 3b1248 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b0b9c │ │ │ │ ldr r3, [pc, #308] @ 3b124c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b0ed4 │ │ │ │ ldr r3, [pc, #220] @ 3b1208 │ │ │ │ @@ -369827,77 +369827,77 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 3b1250 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b0ed4 │ │ │ │ ldr r0, [pc, #192] @ 3b1254 │ │ │ │ sub r2, sl, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b0f30 │ │ │ │ ldr r0, [pc, #172] @ 3b1258 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b0df4 │ │ │ │ ldr r0, [pc, #156] @ 3b125c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b0cb4 │ │ │ │ ldr r0, [pc, #140] @ 3b1260 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b0ed4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r0, r8, r4, lsl #5 │ │ │ │ + rsbseq r0, r8, r4, asr r2 │ │ │ │ addeq sl, pc, r4, lsr #1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq r8, [r4], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r8, r4, ip, lsl #4 │ │ │ │ + rsbeq r8, r4, r4, asr #3 │ │ │ │ + ldrdeq r8, [r4], #-28 @ 0xffffffe4 @ │ │ │ │ addeq sl, pc, r4, rrx │ │ │ │ addeq sl, pc, r0, lsr #32 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ strdeq sl, [r1], r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r0, r0, r2, lsl #4 │ │ │ │ andeq r2, r0, r4, lsr #26 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x0064869c │ │ │ │ - rsbeq r8, r4, r0, lsl #12 │ │ │ │ + rsbeq r8, r4, ip, ror #12 │ │ │ │ + ldrdeq r8, [r4], #-80 @ 0xffffffb0 @ │ │ │ │ addeq sl, r1, r4, lsr #8 │ │ │ │ addeq sl, r1, ip, lsl #8 │ │ │ │ andeq r0, r0, r2, lsl #10 │ │ │ │ @ instruction: 0x000026b4 │ │ │ │ - rsbeq r8, r4, r8, lsr #8 │ │ │ │ - rsbeq r8, r4, r0, lsr r5 │ │ │ │ + strdeq r8, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r8, r4, r0, lsl #10 │ │ │ │ muleq r0, ip, fp │ │ │ │ - rsbeq r8, r4, r0, ror #5 │ │ │ │ + strheq r8, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r4, r0, r0, lsr #18 │ │ │ │ - strheq r8, [r4], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r8, r4, r8, lsl r3 │ │ │ │ + rsbeq r8, r4, r4, lsl #5 │ │ │ │ + rsbeq r8, r4, r8, ror #5 │ │ │ │ andeq r2, r0, r8, lsr #27 │ │ │ │ - rsbeq r8, r4, r8, lsl r3 │ │ │ │ - rsbeq r8, r4, r0, ror r3 │ │ │ │ - ldrdeq r8, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq r8, r4, r0, lsl r2 │ │ │ │ - rsbeq r8, r4, r0, lsl #6 │ │ │ │ + rsbeq r8, r4, r8, ror #5 │ │ │ │ + rsbeq r8, r4, r0, asr #6 │ │ │ │ + rsbeq r8, r4, r8, lsr #3 │ │ │ │ + rsbeq r8, r4, r0, ror #3 │ │ │ │ + ldrdeq r8, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #516] @ 3b1480 │ │ │ │ ldr ip, [pc, #516] @ 3b1484 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -369972,29 +369972,29 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 3b14a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b12e0 │ │ │ │ ldr r0, [pc, #196] @ 3b14a4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b12e0 │ │ │ │ ldr r3, [pc, #180] @ 3b14a8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b12bc │ │ │ │ ldr r3, [pc, #144] @ 3b1498 │ │ │ │ @@ -370010,42 +370010,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3b14ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b12bc │ │ │ │ ldr r0, [pc, #64] @ 3b14b0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b12bc │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq r9, pc, r0, lsr #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r9, pc, ip, lsl #17 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r9, pc, r4, lsl #16 │ │ │ │ andeq r2, r0, r8, asr #32 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r4, r0, asr #3 │ │ │ │ - ldrdeq r8, [r4], #-28 @ 0xffffffe4 @ │ │ │ │ + @ instruction: 0x00648190 │ │ │ │ + rsbeq r8, r4, ip, lsr #3 │ │ │ │ andeq r2, r0, r8, asr #11 │ │ │ │ - rsbeq r8, r4, r8, ror #1 │ │ │ │ - rsbeq r8, r4, r0, lsl #2 │ │ │ │ + strheq r8, [r4], #-8 @ │ │ │ │ + ldrdeq r8, [r4], #-0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #168] @ 3b1574 │ │ │ │ ldr ip, [pc, #168] @ 3b1578 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -370098,46 +370098,46 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r7, r1 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ ldr r4, [r6, #1040] @ 0x410 │ │ │ │ mov r5, #0 │ │ │ │ ldr r8, [r6, #1044] @ 0x414 │ │ │ │ mov r2, r0 │ │ │ │ umull r9, r0, r2, r4 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r5 │ │ │ │ umlal r0, r1, r3, r4 │ │ │ │ add r3, pc, #104 @ 0x68 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r9 │ │ │ │ add r3, pc, #80 @ 0x50 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr lr, [pc, #72] @ 3b1640 │ │ │ │ ldr r5, [pc, #72] @ 3b1644 │ │ │ │ lsl r3, r8, #24 │ │ │ │ orr r3, r3, r4, lsr #8 │ │ │ │ lsl r2, r4, #24 │ │ │ │ subs ip, r0, r1 │ │ │ │ mul r1, lr, ip │ │ │ │ ldr r0, [r7, #12] │ │ │ │ sbc r6, r6, r0 │ │ │ │ umull r0, lr, ip, r5 │ │ │ │ mla r1, r5, r6, r1 │ │ │ │ add r1, r1, lr │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fea63e40 <__bss_end__@@Base+0xfdcb1510> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -370155,18 +370155,18 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r4, r3 │ │ │ │ ldr r5, [r2, #2120] @ 0x848 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ add r3, pc, #84 @ 0x54 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d5f8c │ │ │ │ + bl 9d5f5c │ │ │ │ mov r2, #4 │ │ │ │ mov r3, r0 │ │ │ │ add r3, r5, r3 │ │ │ │ lsr r1, r3, #24 │ │ │ │ strb r3, [r4, #3] │ │ │ │ strb r1, [r4] │ │ │ │ lsr r1, r3, #16 │ │ │ │ @@ -370187,31 +370187,31 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ ldr ip, [r5, #1040] @ 0x410 │ │ │ │ mov r4, #0 │ │ │ │ add r3, pc, #68 @ 0x44 │ │ │ │ ldrd r2, [r3] │ │ │ │ mov lr, r0 │ │ │ │ umull r6, r0, lr, ip │ │ │ │ mov lr, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, lr, ip │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #24 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blcc fea63f68 <__bss_end__@@Base+0xfdcb1638> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -370225,27 +370225,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r0 │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ str r1, [r3, #2156] @ 0x86c │ │ │ │ str r1, [r3, #2160] @ 0x870 │ │ │ │ str r1, [r3, #2164] @ 0x874 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 393230 │ │ │ │ - rsbseq pc, r7, r8, ror #10 │ │ │ │ - rsbeq r7, r4, r0, asr lr │ │ │ │ - rsbeq r7, r4, r4, ror lr │ │ │ │ + rsbseq pc, r7, r8, lsr r5 @ │ │ │ │ + rsbeq r7, r4, r0, lsr #28 │ │ │ │ + rsbeq r7, r4, r4, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #280] @ 3b1904 │ │ │ │ ldr r7, [pc, #280] @ 3b1908 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -370254,86 +370254,86 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r4, #60 @ 0x3c │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #240] @ 3b1910 │ │ │ │ ldr r1, [pc, #240] @ 3b1914 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r8, #8192 @ 0x2000 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #68 @ 0x44 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #200] @ 3b1918 │ │ │ │ add r2, r5, #1088 @ 0x440 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r3, [pc, #188] @ 3b191c │ │ │ │ add r4, r4, #84 @ 0x54 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757c24 │ │ │ │ + bl 757bf4 │ │ │ │ ldr r2, [pc, #172] @ 3b1920 │ │ │ │ str r7, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, r5, #752 @ 0x2f0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, r2, #264 @ 0x108 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ bl 338e94 │ │ │ │ ldr r2, [pc, #124] @ 3b1924 │ │ │ │ ldr r1, [pc, #124] @ 3b1928 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr ip, [pc, #100] @ 3b192c │ │ │ │ ldr r2, [pc, #100] @ 3b1930 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #168 @ 0xa8 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r5, #920 @ 0x398 │ │ │ │ - bl 749e50 │ │ │ │ + bl 749e20 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbseq pc, r7, r0, lsl #10 │ │ │ │ - rsbeq r7, r4, r0, lsl lr │ │ │ │ - ldrdeq r7, [r4], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r6, r3, ip, ror #15 │ │ │ │ - rsbeq r6, r3, r0, lsl #16 │ │ │ │ - strheq r7, [r4], #-208 @ 0xffffff30 @ │ │ │ │ + ldrsbeq pc, [r7], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r7, r4, r0, ror #27 │ │ │ │ + rsbeq r7, r4, r8, lsr #27 │ │ │ │ + strheq r6, [r3], #-124 @ 0xffffff84 @ │ │ │ │ + ldrdeq r6, [r3], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r7, r4, r0, lsl #27 │ │ │ │ andeq r0, r0, r8, lsl #8 │ │ │ │ addeq r9, r1, r4, ror sl │ │ │ │ - rsbeq r5, r2, r0, lsl #24 │ │ │ │ - rsbeq r3, ip, r0, lsr #2 │ │ │ │ - rsbeq r7, r4, r8, asr #26 │ │ │ │ - rsbeq r4, r4, r0, asr #11 │ │ │ │ + ldrdeq r5, [r2], #-176 @ 0xffffff50 @ │ │ │ │ + strdeq r3, [ip], #-0 @ │ │ │ │ + rsbeq r7, r4, r8, lsl sp │ │ │ │ + @ instruction: 0x00644590 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #84] @ 3b19a0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r1, [pc, #80] @ 3b19a4 │ │ │ │ @@ -370344,26 +370344,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r0, r0, #1088 @ 0x440 │ │ │ │ ldrd r6, [sp, #32] │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ lsr r2, r4, #9 │ │ │ │ mov r3, #0 │ │ │ │ and r2, r2, #15 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ strd r6, [sp, #32] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3ae088 │ │ │ │ - @ instruction: 0x0077f398 │ │ │ │ - rsbeq r7, r4, ip, lsr r3 │ │ │ │ - rsbeq r7, r4, r4, lsr #6 │ │ │ │ + rsbseq pc, r7, r8, ror #6 │ │ │ │ + rsbeq r7, r4, ip, lsl #6 │ │ │ │ + strdeq r7, [r4], #-36 @ 0xffffffdc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #76] @ 3b1a10 │ │ │ │ mov r4, r2 │ │ │ │ ldr r1, [pc, #72] @ 3b1a14 │ │ │ │ @@ -370373,25 +370373,25 @@ │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ str ip, [sp] │ │ │ │ add r0, r0, #1088 @ 0x440 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ lsr r2, r4, #9 │ │ │ │ mov r3, #0 │ │ │ │ and r2, r2, #15 │ │ │ │ str r5, [sp, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3adcc4 │ │ │ │ - rsbseq pc, r7, r0, lsr #6 │ │ │ │ - rsbeq r7, r4, ip, asr #5 │ │ │ │ - rsbeq r7, r4, ip, lsr #5 │ │ │ │ + ldrsheq pc, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ + @ instruction: 0x0064729c │ │ │ │ + rsbeq r7, r4, ip, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #96] @ 3b1a94 │ │ │ │ ldr r2, [pc, #96] @ 3b1a98 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -370399,34 +370399,34 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #52 @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r0, r0, #1088 @ 0x440 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #60] @ 3b1aa0 │ │ │ │ ldr r1, [pc, #60] @ 3b1aa4 │ │ │ │ add r4, r4, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, #2 │ │ │ │ bl 3243cc │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 750144 │ │ │ │ - ldrheq pc, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r7, r4, r0, asr #4 │ │ │ │ - rsbeq r7, r4, r8, asr r2 │ │ │ │ - rsbeq r5, r2, r0, asr #20 │ │ │ │ - rsbeq r2, ip, ip, asr pc │ │ │ │ + b 750114 │ │ │ │ + rsbseq pc, r7, r8, lsl #5 │ │ │ │ + rsbeq r7, r4, r0, lsl r2 │ │ │ │ + rsbeq r7, r4, r8, lsr #4 │ │ │ │ + rsbeq r5, r2, r0, lsl sl │ │ │ │ + rsbeq r2, ip, ip, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #184] @ 3b1b78 │ │ │ │ ldr r7, [pc, #184] @ 3b1b7c │ │ │ │ ldr r6, [pc, #184] @ 3b1b80 │ │ │ │ @@ -370437,23 +370437,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r9, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r5, r5, #92 @ 0x5c │ │ │ │ mov r4, r0 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b1b2c │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ add r1, pc, #60 @ 0x3c │ │ │ │ @@ -370471,17 +370471,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq pc, fp, r5, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq pc, r7, r8, lsr #4 │ │ │ │ - strheq r7, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrdeq r7, [r4], #-16 @ │ │ │ │ + ldrsheq pc, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r7, r4, r8, lsl #3 │ │ │ │ + rsbeq r7, r4, r0, lsr #3 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r4, [pc, #420] @ 3b1d44 │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ @@ -370497,15 +370497,15 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #380] @ 3b1d54 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r5, [pc, #364] @ 3b1d58 │ │ │ │ ldr r9, [pc, #364] @ 3b1d5c │ │ │ │ add r8, sp, #16 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -370515,42 +370515,42 @@ │ │ │ │ mov r0, r8 │ │ │ │ bl 24a694 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r7 │ │ │ │ bl 339270 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b1cfc │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #19 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 338e00 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r8 │ │ │ │ bl 544048 │ │ │ │ mov r0, r8 │ │ │ │ - bl 987d4c │ │ │ │ + bl 987d1c │ │ │ │ ldr r3, [pc, #192] @ 3b1d60 │ │ │ │ ldr r8, [pc, #192] @ 3b1d64 │ │ │ │ mov r2, r0 │ │ │ │ add r3, r2, r3 │ │ │ │ str r3, [r6, #2120] @ 0x848 │ │ │ │ mov r0, #32 │ │ │ │ bl 248810 │ │ │ │ @@ -370559,15 +370559,15 @@ │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ str r1, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ - bl 9b0dec │ │ │ │ + bl 9b0dbc │ │ │ │ ldr r1, [pc, #136] @ 3b1d6c │ │ │ │ add r3, r6, #2144 @ 0x860 │ │ │ │ str r4, [r6, #2152] @ 0x868 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r6, #920 @ 0x398 │ │ │ │ strd r8, [r3] │ │ │ │ @@ -370586,21 +370586,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - rsbseq pc, r7, ip, asr #2 │ │ │ │ + rsbseq pc, r7, ip, lsl r1 @ │ │ │ │ addeq r8, pc, r4, ror #30 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r7, r4, r8, lsl #20 │ │ │ │ - rsbeq r7, r4, ip, lsr #20 │ │ │ │ - rsbeq r6, r3, r4, lsl r4 │ │ │ │ - rsbeq r6, r3, r8, lsr #8 │ │ │ │ + ldrdeq r7, [r4], #-152 @ 0xffffff68 @ │ │ │ │ + strdeq r7, [r4], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r6, r3, r4, ror #7 │ │ │ │ + strdeq r6, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ stcvc 0, cr11, [r5], #-512 @ 0xfffffe00 │ │ │ │ andeq r4, r0, r0, lsr #28 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ @ instruction: 0xfffff7c4 │ │ │ │ addeq r8, pc, r8, lsl lr @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -370673,47 +370673,47 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3b1f10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b1ddc │ │ │ │ ldr r0, [pc, #56] @ 3b1f14 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b1ddc │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq r8, pc, ip, lsl #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r8, pc, r4, ror sp @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r8, pc, r8, lsr sp @ │ │ │ │ @ instruction: 0x00004eb4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r7, r4, r0, asr r8 │ │ │ │ - rsbeq r7, r4, r4, ror r8 │ │ │ │ + rsbeq r7, r4, r0, lsr #16 │ │ │ │ + rsbeq r7, r4, r4, asr #16 │ │ │ │ ldr r0, [pc, #4] @ 3b1f24 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq r9, r1, r4, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ 3b1fdc │ │ │ │ ldr r2, [pc, #156] @ 3b1fe0 │ │ │ │ @@ -370721,30 +370721,30 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #124] @ 3b1fe8 │ │ │ │ ldr r1, [pc, #124] @ 3b1fec │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #30 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [pc, #92] @ 3b1ff0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74dcc4 │ │ │ │ + bl 74dc94 │ │ │ │ ldr r3, [pc, #76] @ 3b1ff4 │ │ │ │ ldr r2, [pc, #76] @ 3b1ff8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ @@ -370752,19 +370752,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq lr, r7, r4, lsl lr │ │ │ │ - rsbeq r5, r2, r8, asr r5 │ │ │ │ - rsbeq r2, ip, r8, ror sl │ │ │ │ - rsbeq fp, r3, r4, lsl #2 │ │ │ │ - ldrsbeq sl, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq lr, r7, r4, ror #27 │ │ │ │ + rsbeq r5, r2, r8, lsr #10 │ │ │ │ + rsbeq r2, ip, r8, asr #20 │ │ │ │ + ldrdeq fp, [r3], #-4 @ │ │ │ │ + rsbseq sl, r2, r8, lsr #7 │ │ │ │ andeq r0, r0, ip, lsr #18 │ │ │ │ addeq r9, r1, r8, ror r4 │ │ │ │ andeq r0, r0, r4, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -370775,25 +370775,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #176] @ 3b20d8 │ │ │ │ ldr r1, [pc, #176] @ 3b20dc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #156] @ 3b20e0 │ │ │ │ ldr r1, [pc, #156] @ 3b20e4 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r7, r0 │ │ │ │ add r4, r0, #920 @ 0x398 │ │ │ │ add r6, r0, #960 @ 0x3c0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r4, r4, #4 │ │ │ │ bl 338d94 │ │ │ │ @@ -370808,27 +370808,27 @@ │ │ │ │ mov r7, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r6, [sp, #8] │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 338e94 │ │ │ │ - rsbseq lr, r7, r8, asr #26 │ │ │ │ - rsbeq r5, r3, r4, ror #31 │ │ │ │ - strdeq r5, [r3], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r7, r4, ip, lsr #14 │ │ │ │ - strheq r7, [r4], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq lr, r7, r8, lsl sp │ │ │ │ + strheq r5, [r3], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r5, r3, r4, asr #31 │ │ │ │ + strdeq r7, [r4], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r7, r4, ip, lsl #3 │ │ │ │ addeq r9, r1, ip, ror r3 │ │ │ │ - @ instruction: 0x0063eb9c │ │ │ │ + rsbeq lr, r3, ip, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #360] @ 3b2270 │ │ │ │ ldr r1, [pc, #360] @ 3b2274 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -370902,39 +370902,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3b2290 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b2150 │ │ │ │ ldr r0, [pc, #52] @ 3b2294 │ │ │ │ stm sp, {r7, r8} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b2150 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq r8, pc, r4, lsl sl @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r8, [pc], r0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r8, pc, r4, lsr #19 │ │ │ │ strheq r4, [r0], -ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r7, r4, ip, asr #10 │ │ │ │ - rsbeq r7, r4, r0, ror r5 │ │ │ │ + rsbeq r7, r4, ip, lsl r5 │ │ │ │ + rsbeq r7, r4, r0, asr #10 │ │ │ │ │ │ │ │ 003b2298 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1308] @ 3b27cc │ │ │ │ @@ -370986,15 +370986,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldreq r0, [r5, #956] @ 0x3bc │ │ │ │ bne 3b242c │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ orr r2, r3, #2 │ │ │ │ cmp r2, r3 │ │ │ │ beq 3b23b4 │ │ │ │ cmp r4, #1 │ │ │ │ strb r2, [r8, #968] @ 0x3c8 │ │ │ │ beq 3b248c │ │ │ │ cmp r4, #9 │ │ │ │ @@ -371034,15 +371034,15 @@ │ │ │ │ ldreq r0, [r5, #956] @ 0x3bc │ │ │ │ moveq r1, #1 │ │ │ │ beq 3b2374 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #948] @ 3b27ec │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb r3, [r8, #968] @ 0x3c8 │ │ │ │ b 3b2314 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b26f0 │ │ │ │ ldr r2, [pc, #916] @ 3b27f0 │ │ │ │ ldr r3, [pc, #880] @ 3b27d0 │ │ │ │ @@ -371053,15 +371053,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldreq r0, [r5, #924] @ 0x39c │ │ │ │ moveq r1, #1 │ │ │ │ bne 3b242c │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b25f8 │ │ │ │ ldr r2, [pc, #852] @ 3b27f4 │ │ │ │ ldr r3, [pc, #812] @ 3b27d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -371090,22 +371090,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #712] @ 3b2800 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b22f0 │ │ │ │ ldr r2, [pc, #700] @ 3b2804 │ │ │ │ ldr r3, [pc, #644] @ 3b27d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -371113,15 +371113,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3b242c │ │ │ │ ldr r0, [pc, #668] @ 3b2808 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ ldr r3, [pc, #648] @ 3b280c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b2348 │ │ │ │ ldr r3, [pc, #580] @ 3b27dc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -371136,22 +371136,22 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 3b2810 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b2348 │ │ │ │ ldr r3, [pc, #524] @ 3b280c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b2498 │ │ │ │ ldr r3, [pc, #456] @ 3b27dc │ │ │ │ @@ -371167,22 +371167,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 3b2814 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b2498 │ │ │ │ ldr r3, [pc, #412] @ 3b2818 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b2400 │ │ │ │ ldr r3, [pc, #332] @ 3b27dc │ │ │ │ @@ -371198,22 +371198,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ 3b281c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b2400 │ │ │ │ ldr r3, [pc, #288] @ 3b2818 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b2454 │ │ │ │ ldr r3, [pc, #208] @ 3b27dc │ │ │ │ @@ -371229,74 +371229,74 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 3b2820 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b2454 │ │ │ │ ldr r0, [pc, #176] @ 3b2824 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b22f0 │ │ │ │ ldr r0, [pc, #164] @ 3b2828 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b2348 │ │ │ │ ldr r0, [pc, #148] @ 3b282c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b2400 │ │ │ │ ldr r0, [pc, #132] @ 3b2830 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b2498 │ │ │ │ ldr r0, [pc, #116] @ 3b2834 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b2454 │ │ │ │ addeq r8, pc, ip, ror #16 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r8, pc, ip, asr #16 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ addeq r8, pc, ip, asr #15 │ │ │ │ addeq r8, pc, r0, ror #14 │ │ │ │ addeq r8, pc, r4, lsl r7 @ │ │ │ │ - rsbeq r7, r4, r0, lsr #8 │ │ │ │ + strdeq r7, [r4], #-48 @ 0xffffffd0 @ │ │ │ │ addeq r8, pc, r0, asr #13 │ │ │ │ addeq r8, pc, ip, ror r6 @ │ │ │ │ andeq r1, r0, r4, lsr r8 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r7, r4, r8, asr #5 │ │ │ │ + @ instruction: 0x00647298 │ │ │ │ ldrdeq r8, [pc], r4 │ │ │ │ - rsbeq r7, r4, r8, ror #7 │ │ │ │ + strheq r7, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ andeq r1, r0, r0, lsr #5 │ │ │ │ - strdeq r7, [r4], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r7, r4, r0, lsl #5 │ │ │ │ + rsbeq r7, r4, ip, asr #5 │ │ │ │ + rsbeq r7, r4, r0, asr r2 │ │ │ │ andeq r4, r0, r8, ror #4 │ │ │ │ - rsbeq r7, r4, r0, lsr #3 │ │ │ │ - rsbeq r7, r4, r4, lsr #2 │ │ │ │ - rsbeq r7, r4, r0, asr #1 │ │ │ │ - rsbeq r7, r4, r0, lsr #3 │ │ │ │ - rsbeq r7, r4, r4, lsr #2 │ │ │ │ - rsbeq r7, r4, r8, ror r1 │ │ │ │ - strdeq r7, [r4], #-12 @ │ │ │ │ + rsbeq r7, r4, r0, ror r1 │ │ │ │ + strdeq r7, [r4], #-4 @ │ │ │ │ + @ instruction: 0x00647090 │ │ │ │ + rsbeq r7, r4, r0, ror r1 │ │ │ │ + strdeq r7, [r4], #-4 @ │ │ │ │ + rsbeq r7, r4, r8, asr #2 │ │ │ │ + rsbeq r7, r4, ip, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #104] @ 3b28b8 │ │ │ │ ldr r6, [pc, #104] @ 3b28bc │ │ │ │ ldr r5, [pc, #104] @ 3b28c0 │ │ │ │ @@ -371306,55 +371306,55 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #9 │ │ │ │ bl 3b2298 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #9 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3b2298 │ │ │ │ - rsbseq lr, r7, r8, lsl #10 │ │ │ │ - rsbeq r6, r4, ip, lsl pc │ │ │ │ - rsbeq r6, r4, ip, lsr #19 │ │ │ │ + ldrsbeq lr, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r6, r4, ip, ror #29 │ │ │ │ + rsbeq r6, r4, ip, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 3b2914 │ │ │ │ ldr r2, [pc, #56] @ 3b2918 │ │ │ │ ldr r1, [pc, #56] @ 3b291c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3b2298 │ │ │ │ - rsbseq lr, r7, ip, ror r4 │ │ │ │ - rsbeq r6, r4, ip, lsl #29 │ │ │ │ - rsbeq r6, r4, ip, lsl r9 │ │ │ │ + rsbseq lr, r7, ip, asr #8 │ │ │ │ + rsbeq r6, r4, ip, asr lr │ │ │ │ + rsbeq r6, r4, ip, ror #17 │ │ │ │ ldrh r3, [r0, #122] @ 0x7a │ │ │ │ ands r3, r3, #3 │ │ │ │ beq 3b2980 │ │ │ │ cmp r3, #3 │ │ │ │ beq 3b296c │ │ │ │ cmp r3, #2 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ @@ -371420,18 +371420,18 @@ │ │ │ │ add r0, r0, ip, lsl #3 │ │ │ │ ldr r0, [r0, #928] @ 0x3a0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - rsbseq lr, r7, ip, asr #7 │ │ │ │ + @ instruction: 0x0077e39c │ │ │ │ ldr r0, [pc, #4] @ 3b2a54 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq r8, r1, ip, ror #20 │ │ │ │ ldrh r3, [r0, #122] @ 0x7a │ │ │ │ ands r3, r3, #48 @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -371452,15 +371452,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [r0, #68] @ 0x44 │ │ │ │ mov r1, #1 │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ cmp r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ b 3b2abc │ │ │ │ @@ -371473,37 +371473,37 @@ │ │ │ │ ldr r1, [pc, #108] @ 3b2b70 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #80] @ 3b2b74 │ │ │ │ ldr r1, [pc, #80] @ 3b2b78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74dcc4 │ │ │ │ + bl 74dc94 │ │ │ │ ldr r3, [pc, #60] @ 3b2b7c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq lr, r7, r0, lsr #5 │ │ │ │ - rsbeq r4, r2, r0, lsr #19 │ │ │ │ - strheq r1, [ip], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq lr, r7, r0, ror r2 │ │ │ │ + rsbeq r4, r2, r0, ror r9 │ │ │ │ + rsbeq r1, ip, ip, lsl #29 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ addeq r8, r1, ip, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -371514,25 +371514,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 3b2c70 │ │ │ │ ldr r1, [pc, #196] @ 3b2c74 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #176] @ 3b2c78 │ │ │ │ ldr r1, [pc, #176] @ 3b2c7c │ │ │ │ add r4, r4, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #177 @ 0xb1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #144] @ 3b2c80 │ │ │ │ ldr lr, [pc, #144] @ 3b2c84 │ │ │ │ mov ip, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add lr, pc, lr │ │ │ │ mov r3, r0 │ │ │ │ add r2, r0, #920 @ 0x398 │ │ │ │ @@ -371552,29 +371552,29 @@ │ │ │ │ mov r9, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp] │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r0, r4 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 338e94 │ │ │ │ - rsbseq lr, r7, ip, lsl #4 │ │ │ │ - rsbeq r5, r3, r0, ror #8 │ │ │ │ - rsbeq r5, r3, r0, ror r4 │ │ │ │ - ldrdeq r6, [r4], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r2, r4, r4, asr #22 │ │ │ │ + ldrsbeq lr, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r5, r3, r0, lsr r4 │ │ │ │ + rsbeq r5, r3, r0, asr #8 │ │ │ │ + rsbeq r6, r4, r0, lsr #27 │ │ │ │ + rsbeq r2, r4, r4, lsl fp │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ muleq r0, r0, r0 │ │ │ │ addeq r8, r1, ip, ror r8 │ │ │ │ - rsbeq r2, r4, r8, ror #21 │ │ │ │ + strheq r2, [r4], #-168 @ 0xffffff58 @ │ │ │ │ ldr r3, [pc, #68] @ 3b2cdc │ │ │ │ ldr r2, [pc, #68] @ 3b2ce0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ tst r2, #2048 @ 0x800 │ │ │ │ mov r1, #0 │ │ │ │ @@ -371585,19 +371585,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 3b2ce4 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r0, [pc, #28] @ 3b2ce8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ addeq r7, pc, r4, lsl #29 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - ldrsbeq lr, [r7], #-12 @ │ │ │ │ - rsbeq r6, r4, ip, ror #25 │ │ │ │ + rsbseq lr, r7, ip, lsr #1 │ │ │ │ + strheq r6, [r4], #-204 @ 0xffffff34 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #112] @ 3b2d74 │ │ │ │ ldr r2, [pc, #112] @ 3b2d78 │ │ │ │ ldr r1, [pc, #112] @ 3b2d7c │ │ │ │ @@ -371605,37 +371605,37 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #177 @ 0xb1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #76] @ 3b2d80 │ │ │ │ add r3, r5, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #64] @ 3b2d84 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9acf38 │ │ │ │ + bl 9acf08 │ │ │ │ add r4, r4, #4096 @ 0x1000 │ │ │ │ str r0, [r4, #1176] @ 0x498 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x0077e09c │ │ │ │ - rsbeq r6, r4, r4, lsl #25 │ │ │ │ - strdeq r2, [r4], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r6, r4, ip, lsr #25 │ │ │ │ + rsbseq lr, r7, ip, rrx │ │ │ │ + rsbeq r6, r4, r4, asr ip │ │ │ │ + rsbeq r2, r4, r8, asr #19 │ │ │ │ + rsbeq r6, r4, ip, ror ip │ │ │ │ andeq r0, r0, r4, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 3b2e0c │ │ │ │ ldr r2, [pc, #108] @ 3b2e10 │ │ │ │ @@ -371643,15 +371643,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #177 @ 0xb1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r4, r0, #5248 @ 0x1480 │ │ │ │ add r3, r0, #924 @ 0x39c │ │ │ │ add r4, r4, #28 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ bl 24a694 │ │ │ │ @@ -371662,17 +371662,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq lr, r7, r0 │ │ │ │ - rsbeq r6, r4, r8, ror #23 │ │ │ │ - rsbeq r2, r4, ip, asr r9 │ │ │ │ + ldrsbeq sp, [r7], #-240 @ 0xffffff10 @ │ │ │ │ + strheq r6, [r4], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r2, r4, ip, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ mov r8, #0 │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ @@ -371685,15 +371685,15 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r4, #16] │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ strb r6, [sp, #60] @ 0x3c │ │ │ │ ldr lr, [pc, #96] @ 3b2ed8 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add ip, sp, #64 @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r4, r4, #120 @ 0x78 │ │ │ │ ldr r1, [r7, lr] │ │ │ │ @@ -371704,15 +371704,15 @@ │ │ │ │ mov r4, #16 │ │ │ │ mov r5, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r8 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -371753,20 +371753,20 @@ │ │ │ │ b 3b2e18 │ │ │ │ ldr r1, [pc, #32] @ 3b2f88 │ │ │ │ ldr r0, [pc, #32] @ 3b2f8c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r4] │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #68 @ 0x44 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b2f10 │ │ │ │ addeq r7, pc, r8, lsr #24 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbseq sp, r7, ip, lsr lr │ │ │ │ - rsbeq r6, r4, ip, asr #20 │ │ │ │ + rsbseq sp, r7, ip, lsl #28 │ │ │ │ + rsbeq r6, r4, ip, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ mov r5, #0 │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ @@ -371779,15 +371779,15 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ add r6, sp, #56 @ 0x38 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r4, #16] │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ strb r8, [sp, #60] @ 0x3c │ │ │ │ ldr ip, [pc, #100] @ 3b3054 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r4, r4, #120 @ 0x78 │ │ │ │ ldr r1, [r7, ip] │ │ │ │ @@ -371798,15 +371798,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r5, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -371969,15 +371969,15 @@ │ │ │ │ ldr r3, [pc, #304] @ 3b33f4 │ │ │ │ add r2, r2, r2, lsl #4 │ │ │ │ sub r3, r3, r2, lsl #3 │ │ │ │ add r3, r6, r3 │ │ │ │ add r3, r3, #5248 @ 0x1480 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ ldr r0, [r3, #24] │ │ │ │ - b 9aba40 │ │ │ │ + b 9aba10 │ │ │ │ and r3, r8, #49152 @ 0xc000 │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ bne 3b312c │ │ │ │ add r3, r7, r4 │ │ │ │ orr r8, r8, #1024 @ 0x400 │ │ │ │ add r3, r5, r3, lsl #3 │ │ │ │ str r8, [r3, #928] @ 0x3a0 │ │ │ │ @@ -372154,15 +372154,15 @@ │ │ │ │ add r2, r2, r2, lsl #4 │ │ │ │ sub r3, r3, r2, lsl #3 │ │ │ │ add r3, r4, r3 │ │ │ │ add r3, r3, #5248 @ 0x1480 │ │ │ │ ldr r0, [r3, #24] │ │ │ │ add sp, sp, #72 @ 0x48 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9aba40 │ │ │ │ + b 9aba10 │ │ │ │ mov r0, r4 │ │ │ │ strh r5, [r4, #134] @ 0x86 │ │ │ │ bl 3b2e18 │ │ │ │ mov r0, r4 │ │ │ │ bl 3b2a58 │ │ │ │ mov r0, r4 │ │ │ │ bl 3b33f8 │ │ │ │ @@ -372243,15 +372243,15 @@ │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ bic r3, r3, #1024 @ 0x400 │ │ │ │ mov r1, #1 │ │ │ │ orr r3, r3, #2048 @ 0x800 │ │ │ │ str r3, [r4, #8] │ │ │ │ add sp, sp, #72 @ 0x48 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ cmp r3, #768 @ 0x300 │ │ │ │ movls r3, #0 │ │ │ │ movhi r3, #1 │ │ │ │ cmp r5, #0 │ │ │ │ orreq r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b3884 │ │ │ │ @@ -372292,15 +372292,15 @@ │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r9, sp, #56 @ 0x38 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ strb sl, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #400] @ 3b3984 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #64 @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -372309,15 +372309,15 @@ │ │ │ │ str r7, [sp, #24] │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, r4, #128 @ 0x80 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #20] │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ mov r0, r4 │ │ │ │ bl 3b2920 │ │ │ │ cmp r0, r7 │ │ │ │ bne 3b3598 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r0, r4 │ │ │ │ strh r3, [r4, #134] @ 0x86 │ │ │ │ @@ -372358,15 +372358,15 @@ │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ add r9, sp, #56 @ 0x38 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ strb sl, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #136] @ 3b3984 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #64 @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r2, r5 │ │ │ │ @@ -372393,20 +372393,20 @@ │ │ │ │ mov r6, #1 │ │ │ │ b 3b38c0 │ │ │ │ addeq r7, pc, r4, asr #12 │ │ │ │ andeq r0, r0, r4, lsr #9 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, ror r3 │ │ │ │ - rsbeq r6, r4, r8, lsr r3 │ │ │ │ + rsbeq r6, r4, r8, lsl #6 │ │ │ │ andeq r0, r0, r0, lsr #5 │ │ │ │ - rsbeq r6, r4, r0, lsl #5 │ │ │ │ + rsbeq r6, r4, r0, asr r2 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - rsbeq r6, r4, r0, asr r1 │ │ │ │ - @ instruction: 0x0064619c │ │ │ │ + rsbeq r6, r4, r0, lsr #2 │ │ │ │ + rsbeq r6, r4, ip, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #5248 @ 0x1480 │ │ │ │ add r4, r0, #920 @ 0x398 │ │ │ │ add r5, r5, #24 │ │ │ │ @@ -372466,15 +372466,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 3b34ac │ │ │ │ │ │ │ │ 003b3a8c : │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r0, [r0, #1176] @ 0x498 │ │ │ │ - b 9aba40 │ │ │ │ + b 9aba10 │ │ │ │ │ │ │ │ 003b3a98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -372509,21 +372509,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 3b3b50 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 3b3b54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq sp, r7, r8, lsr #5 │ │ │ │ - rsbeq r5, r4, r8, ror pc │ │ │ │ - ldrdeq r9, [lr], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq sp, r7, r8, ror r2 │ │ │ │ + rsbeq r5, r4, r8, asr #30 │ │ │ │ + rsbeq r9, lr, r0, lsr #15 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ - rsbseq sp, r7, r4, lsl #5 │ │ │ │ - rsbeq r5, r4, r4, asr pc │ │ │ │ - rsbseq sp, r0, r0, lsl fp │ │ │ │ + rsbseq sp, r7, r4, asr r2 │ │ │ │ + rsbeq r5, r4, r4, lsr #30 │ │ │ │ + rsbseq sp, r0, r0, ror #21 │ │ │ │ andeq r0, r0, pc, lsr r2 │ │ │ │ bx lr │ │ │ │ ldr r1, [sp] │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r1] │ │ │ │ strb r2, [r3] │ │ │ │ mov r1, #0 │ │ │ │ @@ -372555,18 +372555,18 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3b3c00 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq r7, r1, r4, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ 3b3cb8 │ │ │ │ ldr r2, [pc, #156] @ 3b3cbc │ │ │ │ @@ -372574,50 +372574,50 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #124] @ 3b3cc4 │ │ │ │ ldr r1, [pc, #124] @ 3b3cc8 │ │ │ │ add r4, r4, #20 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #92] @ 3b3ccc │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, r0, #100 @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7500c0 │ │ │ │ + bl 750090 │ │ │ │ ldr r3, [pc, #60] @ 3b3cd0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsheq sp, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - @ instruction: 0x00623898 │ │ │ │ - strheq r3, [r2], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r5, r4, r8, lsr r0 │ │ │ │ - rsbeq r5, r4, r0, asr r0 │ │ │ │ + rsbseq sp, r7, r8, asr #3 │ │ │ │ + rsbeq r3, r2, r8, ror #16 │ │ │ │ + rsbeq r3, r2, r0, lsl #17 │ │ │ │ + rsbeq r5, r4, r8 │ │ │ │ + rsbeq r5, r4, r0, lsr #32 │ │ │ │ andeq r0, r0, r0, asr #29 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 3b3d7c │ │ │ │ @@ -372626,45 +372626,45 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #112] @ 3b3d88 │ │ │ │ ldr r1, [pc, #112] @ 3b3d8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74dcc4 │ │ │ │ + bl 74dc94 │ │ │ │ ldr r3, [pc, #92] @ 3b3d90 │ │ │ │ ldr r1, [pc, #92] @ 3b3d94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sp, r7, ip, lsr #2 │ │ │ │ - rsbeq r3, r2, r8, lsr #15 │ │ │ │ - rsbeq r0, ip, r8, asr #25 │ │ │ │ + ldrsheq sp, [r7], #-12 @ │ │ │ │ + rsbeq r3, r2, r8, ror r7 │ │ │ │ + @ instruction: 0x006c0c98 │ │ │ │ andeq r0, r0, r8, lsl #30 │ │ │ │ andeq r0, r0, r8, asr #21 │ │ │ │ addeq r7, r1, r8, lsr #18 │ │ │ │ addeq sl, sp, r0, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -372694,26 +372694,26 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ ldr r0, [pc, #48] @ 3b3e44 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r2 │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ ldr r0, [pc, #32] @ 3b3e48 │ │ │ │ ldrb r3, [r1, #2] │ │ │ │ ldrb r2, [r1, #1] │ │ │ │ add r0, pc, r0 │ │ │ │ ldrb r1, [r1] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b3dd4 │ │ │ │ addeq r6, pc, ip, ror #26 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq r5, r4, r4, lsl #26 │ │ │ │ - rsbeq r5, r4, r4, lsr #26 │ │ │ │ + ldrdeq r5, [r4], #-196 @ 0xffffff3c @ │ │ │ │ + strdeq r5, [r4], #-196 @ 0xffffff3c @ │ │ │ │ ldr r3, [pc, #188] @ 3b3f10 │ │ │ │ cmp r2, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 3b3e90 │ │ │ │ ldr r1, [pc, #176] @ 3b3f14 │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -372722,15 +372722,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #144] @ 3b3f18 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb ip, [r1, #1] │ │ │ │ ldrb r2, [r1] │ │ │ │ mov r4, r0 │ │ │ │ @@ -372740,32 +372740,32 @@ │ │ │ │ orr r2, r2, r0, lsl #16 │ │ │ │ orr r2, r2, r3, lsl #24 │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ mov r0, #1 │ │ │ │ eor r5, r3, r2, ror #8 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ add r3, pc, #40 @ 0x28 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d5f8c │ │ │ │ + bl 9d5f5c │ │ │ │ add r3, r5, r0 │ │ │ │ str r3, [r4, #2428] @ 0x97c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ strbtgt r3, [r5], #-1536 @ 0xfffffa00 │ │ │ │ @ instruction: 0xffffffff │ │ │ │ addeq r6, pc, r8, asr #25 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq r5, r4, r0, lsl #26 │ │ │ │ + ldrdeq r5, [r4], #-192 @ 0xffffff40 @ │ │ │ │ ldr r0, [pc, #188] @ 3b3fe0 │ │ │ │ cmp r2, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr ip, [sp] │ │ │ │ beq 3b3f64 │ │ │ │ ldr r3, [pc, #172] @ 3b3fe4 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ @@ -372775,15 +372775,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #140] @ 3b3fe8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [ip] │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r3] │ │ │ │ ldrb r3, [r1] │ │ │ │ cmp r3, #77 @ 0x4d │ │ │ │ beq 3b3fb4 │ │ │ │ @@ -372795,30 +372795,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #60] @ 3b3fec │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ cmp r3, #65 @ 0x41 │ │ │ │ bne 3b3f80 │ │ │ │ ldrb r3, [r1, #2] │ │ │ │ cmp r3, #84 @ 0x54 │ │ │ │ bne 3b3f80 │ │ │ │ ldrb r3, [r1, #3] │ │ │ │ cmp r3, #84 @ 0x54 │ │ │ │ bne 3b3f80 │ │ │ │ mov r0, #6 │ │ │ │ b 545b50 │ │ │ │ strdeq r6, [pc], r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq r5, r4, ip, asr ip │ │ │ │ - rsbeq r5, r4, ip, lsr ip │ │ │ │ + rsbeq r5, r4, ip, lsr #24 │ │ │ │ + rsbeq r5, r4, ip, lsl #24 │ │ │ │ ldr r3, [pc, #68] @ 3b403c │ │ │ │ cmp r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 3b4034 │ │ │ │ ldr r1, [pc, #56] @ 3b4040 │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -372827,20 +372827,20 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #24] @ 3b4044 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ mov r0, #7 │ │ │ │ b 54574c │ │ │ │ addeq r6, pc, r4, lsr #22 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq r5, r4, r8, ror #23 │ │ │ │ + strheq r5, [r4], #-184 @ 0xffffff48 @ │ │ │ │ ldr r3, [pc, #88] @ 3b40a8 │ │ │ │ subs r1, r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ bne 3b4078 │ │ │ │ ldrb r3, [r0, #2237] @ 0x8bd │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -372856,18 +372856,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 3b40b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ addeq r6, pc, ip, asr #21 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq r5, r4, r4, lsr #23 │ │ │ │ + rsbeq r5, r4, r4, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3736] @ 0xe98 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #1280] @ 3b45d0 │ │ │ │ ldr r3, [pc, #1280] @ 3b45d4 │ │ │ │ @@ -372953,15 +372953,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3b41c4 │ │ │ │ ldr r0, [pc, #964] @ 3b45e8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b41c4 │ │ │ │ mov r1, r5 │ │ │ │ ldrb r3, [r1], #3 │ │ │ │ add r0, r8, #1 │ │ │ │ strb r3, [sp, #60] @ 0x3c │ │ │ │ bl 249644 │ │ │ │ add r1, r4, #2400 @ 0x960 │ │ │ │ @@ -373003,33 +373003,33 @@ │ │ │ │ beq 3b45a8 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #748] @ 3b45f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b41c4 │ │ │ │ cmp r6, #4 │ │ │ │ beq 3b4408 │ │ │ │ ldr r3, [pc, #704] @ 3b45e0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3b41c4 │ │ │ │ ldr r0, [pc, #708] @ 3b45f8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b41c4 │ │ │ │ ldr r2, [pc, #692] @ 3b45fc │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b4158 │ │ │ │ ldr r2, [pc, #644] @ 3b45e0 │ │ │ │ @@ -373052,34 +373052,34 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #528] @ 3b4600 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b4158 │ │ │ │ ldr r0, [pc, #516] @ 3b4604 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b4184 │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ ldrb r6, [r5, #2] │ │ │ │ add r4, r4, #2240 @ 0x8c0 │ │ │ │ orr r6, r6, r3, lsl #8 │ │ │ │ ldr r3, [pc, #444] @ 3b45dc │ │ │ │ lsl r5, r6, #8 │ │ │ │ @@ -373117,37 +373117,37 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ mov r1, sl │ │ │ │ str sl, [r0, #4] │ │ │ │ str sl, [r0, #8] │ │ │ │ str sl, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #312] @ 3b460c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b426c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 393230 │ │ │ │ b 3b41c4 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #280] @ 3b4610 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b4158 │ │ │ │ ldr r3, [pc, #244] @ 3b4614 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b443c │ │ │ │ ldr r3, [pc, #172] @ 3b45e0 │ │ │ │ @@ -373163,60 +373163,60 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ mov r1, sl │ │ │ │ str sl, [r0, #4] │ │ │ │ str sl, [r0, #8] │ │ │ │ str sl, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 3b4618 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b443c │ │ │ │ ldr r0, [pc, #128] @ 3b461c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b426c │ │ │ │ ldr r0, [pc, #112] @ 3b4620 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b41c4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #96] @ 3b4624 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b443c │ │ │ │ addeq r6, pc, r8, asr #20 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r6, pc, ip, lsl #20 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ addeq r6, pc, r0, asr r9 @ │ │ │ │ - rsbeq r5, r4, r4, asr sl │ │ │ │ + rsbeq r5, r4, r4, lsr #20 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r5, r4, r8, lsr #19 │ │ │ │ - rsbeq r5, r4, r4, ror #19 │ │ │ │ + rsbeq r5, r4, r8, ror r9 │ │ │ │ + strheq r5, [r4], #-148 @ 0xffffff6c @ │ │ │ │ andeq r1, r0, r8, asr #9 │ │ │ │ - ldrdeq r5, [r4], #-152 @ 0xffffff68 @ │ │ │ │ - @ instruction: 0x00645a9c │ │ │ │ + rsbeq r5, r4, r8, lsr #19 │ │ │ │ + rsbeq r5, r4, ip, ror #20 │ │ │ │ andeq r3, r0, ip, lsr r4 │ │ │ │ - strdeq r5, [r4], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r5, r4, r0, lsr r9 │ │ │ │ + rsbeq r5, r4, r8, asr #19 │ │ │ │ + rsbeq r5, r4, r0, lsl #18 │ │ │ │ andeq r1, r0, r8, asr r1 │ │ │ │ - strheq r5, [r4], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r5, r4, r4, ror #18 │ │ │ │ - rsbeq r5, r4, ip, lsr r7 │ │ │ │ - rsbeq r5, r4, r8, asr #15 │ │ │ │ + rsbeq r5, r4, ip, lsl #15 │ │ │ │ + rsbeq r5, r4, r4, lsr r9 │ │ │ │ + rsbeq r5, r4, ip, lsl #14 │ │ │ │ + @ instruction: 0x00645798 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #176] @ 3b46f0 │ │ │ │ cmp r2, #0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -373231,23 +373231,23 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #128] @ 3b46f8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r2 │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r4, r3 │ │ │ │ ldr r5, [r1, #2428] @ 0x97c │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ add r3, pc, #72 @ 0x48 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d5f8c │ │ │ │ + bl 9d5f5c │ │ │ │ mov r3, #4 │ │ │ │ add r0, r5, r0 │ │ │ │ lsr r2, r0, #24 │ │ │ │ strb r0, [r4, #3] │ │ │ │ strb r2, [r4] │ │ │ │ lsr r2, r0, #16 │ │ │ │ lsr r0, r0, #8 │ │ │ │ @@ -373261,15 +373261,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blcc fea66ef0 <__bss_end__@@Base+0xfdcb45c0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq r6, [pc], ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - strheq r5, [r4], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r5, r4, r4, lsl #17 │ │ │ │ ldr r0, [pc, #212] @ 3b47d8 │ │ │ │ cmp r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr ip, [sp] │ │ │ │ beq 3b4774 │ │ │ │ ldr r2, [pc, #196] @ 3b47dc │ │ │ │ ldrb r1, [r1] │ │ │ │ @@ -373304,63 +373304,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #68] @ 3b47e4 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ ldr r3, [pc, #48] @ 3b47e0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #20] @ 3b47e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ addeq r6, pc, r8, lsl r4 @ │ │ │ │ - ldrsheq ip, [r7], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq ip, r7, ip, asr #13 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - strheq r5, [r4], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r5, r4, r8, asr #15 │ │ │ │ + rsbeq r5, r4, ip, lsl #15 │ │ │ │ + @ instruction: 0x00645798 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 3b485c │ │ │ │ ldr r2, [pc, #88] @ 3b4860 │ │ │ │ ldr r1, [pc, #88] @ 3b4864 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #233 @ 0xe9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r3, #0 │ │ │ │ mvn r2, #111 @ 0x6f │ │ │ │ strb r2, [r0, #2236] @ 0x8bc │ │ │ │ strb r3, [r0, #2235] @ 0x8bb │ │ │ │ str r3, [r0, #1960] @ 0x7a8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq ip, r7, r4, lsl r6 │ │ │ │ - strheq r5, [r4], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r4, r4, ip, ror #20 │ │ │ │ + rsbseq ip, r7, r4, ror #11 │ │ │ │ + rsbeq r5, r4, r4, lsl #15 │ │ │ │ + rsbeq r4, r4, ip, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #240] @ 3b4970 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -373368,75 +373368,75 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #224] @ 3b4974 │ │ │ │ ldr r1, [pc, #224] @ 3b4978 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r6, [pc, #204] @ 3b497c │ │ │ │ ldr r2, [pc, #204] @ 3b4980 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #233 @ 0xe9 │ │ │ │ ldr r8, [pc, #180] @ 3b4984 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #160] @ 3b4988 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #156] @ 3b498c │ │ │ │ ldr r2, [pc, #156] @ 3b4990 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r3, r0, #2448 @ 0x990 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757ef0 │ │ │ │ + bl 757ec0 │ │ │ │ ldr r1, [pc, #124] @ 3b4994 │ │ │ │ add r2, r5, #928 @ 0x3a0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ ldr r3, [pc, #108] @ 3b4998 │ │ │ │ - bl 757c24 │ │ │ │ + bl 757bf4 │ │ │ │ ldr r2, [pc, #104] @ 3b499c │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp] │ │ │ │ mov r4, #8192 @ 0x2000 │ │ │ │ add r6, r5, #752 @ 0x2f0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 338e94 │ │ │ │ - @ instruction: 0x0077c59c │ │ │ │ - rsbeq r3, r3, r8, ror r7 │ │ │ │ - rsbeq r3, r3, r8, lsl #15 │ │ │ │ - ldrdeq r4, [r4], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq r5, r4, r8, lsl #14 │ │ │ │ + rsbseq ip, r7, ip, ror #10 │ │ │ │ + rsbeq r3, r3, r8, asr #14 │ │ │ │ + rsbeq r3, r3, r8, asr r7 │ │ │ │ + rsbeq r4, r4, r4, lsr #19 │ │ │ │ + ldrdeq r5, [r4], #-104 @ 0xffffff98 @ │ │ │ │ addeq r6, pc, r0, asr r2 @ │ │ │ │ andeq r4, r0, ip, ror pc │ │ │ │ - rsbeq ip, r3, r8, lsr r3 │ │ │ │ - rsbeq r4, r4, r4, lsl r9 │ │ │ │ - ldrdeq r5, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq ip, r3, r8, lsl #6 │ │ │ │ + rsbeq r4, r4, r4, ror #17 │ │ │ │ + rsbeq r5, r4, r0, lsr #13 │ │ │ │ andeq r0, r0, r8, lsl #8 │ │ │ │ addeq r6, r1, r8, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #84] @ 3b4a0c │ │ │ │ @@ -373449,26 +373449,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r0, r0, #928 @ 0x3a0 │ │ │ │ ldrd r6, [sp, #32] │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ lsr r2, r4, #9 │ │ │ │ mov r3, #0 │ │ │ │ and r2, r2, #15 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ strd r6, [sp, #32] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3ae088 │ │ │ │ - rsbseq ip, r7, ip, asr r4 │ │ │ │ - ldrdeq r4, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ - strheq r4, [r4], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq ip, r7, ip, lsr #8 │ │ │ │ + rsbeq r4, r4, r0, lsr #5 │ │ │ │ + rsbeq r4, r4, r8, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #76] @ 3b4a7c │ │ │ │ mov r4, r2 │ │ │ │ ldr r1, [pc, #72] @ 3b4a80 │ │ │ │ @@ -373478,25 +373478,25 @@ │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ str ip, [sp] │ │ │ │ add r0, r0, #928 @ 0x3a0 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ lsr r2, r4, #9 │ │ │ │ mov r3, #0 │ │ │ │ and r2, r2, #15 │ │ │ │ str r5, [sp, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3adcc4 │ │ │ │ - rsbseq ip, r7, r4, ror #7 │ │ │ │ - rsbeq r4, r4, r0, ror #4 │ │ │ │ - rsbeq r4, r4, r0, asr #4 │ │ │ │ + ldrheq ip, [r7], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r4, r4, r0, lsr r2 │ │ │ │ + rsbeq r4, r4, r0, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #128] @ 3b4b20 │ │ │ │ ldr r2, [pc, #128] @ 3b4b24 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -373504,44 +373504,44 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #84 @ 0x54 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #184 @ 0xb8 │ │ │ │ add r0, r0, #928 @ 0x3a0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #92] @ 3b4b2c │ │ │ │ ldr r1, [pc, #92] @ 3b4b30 │ │ │ │ add ip, r4, #76 @ 0x4c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #68] @ 3b4b34 │ │ │ │ ldr r1, [pc, #68] @ 3b4b38 │ │ │ │ add r4, r4, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, #2 │ │ │ │ bl 3243cc │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 750144 │ │ │ │ - rsbseq ip, r7, ip, ror r3 │ │ │ │ - rsbeq r5, r4, r4, lsl r5 │ │ │ │ - rsbeq r5, r4, r0, lsr r5 │ │ │ │ - strheq r4, [r4], #-16 @ │ │ │ │ - rsbeq r4, r4, r8, asr #3 │ │ │ │ - strheq r2, [r2], #-148 @ 0xffffff6c @ │ │ │ │ - ldrdeq pc, [fp], #-224 @ 0xffffff20 @ │ │ │ │ + b 750114 │ │ │ │ + rsbseq ip, r7, ip, asr #6 │ │ │ │ + rsbeq r5, r4, r4, ror #9 │ │ │ │ + rsbeq r5, r4, r0, lsl #10 │ │ │ │ + rsbeq r4, r4, r0, lsl #3 │ │ │ │ + @ instruction: 0x00644198 │ │ │ │ + rsbeq r2, r2, r4, lsl #19 │ │ │ │ + rsbeq pc, fp, r0, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #196] @ 3b4c18 │ │ │ │ ldr r7, [pc, #196] @ 3b4c1c │ │ │ │ ldr r6, [pc, #196] @ 3b4c20 │ │ │ │ @@ -373552,23 +373552,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r9, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r5, r5, #104 @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b4bc0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ add r1, pc, #72 @ 0x48 │ │ │ │ @@ -373589,17 +373589,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq pc, fp, r5, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq ip, r7, r4, asr #5 │ │ │ │ - rsbeq r4, r4, r4, lsr #2 │ │ │ │ - rsbeq r4, r4, ip, lsr r1 │ │ │ │ + @ instruction: 0x0077c294 │ │ │ │ + strdeq r4, [r4], #-4 @ │ │ │ │ + rsbeq r4, r4, ip, lsl #2 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r5, [pc, #496] @ 3b4e30 │ │ │ │ mov r6, r1 │ │ │ │ @@ -373616,15 +373616,15 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #456] @ 3b4e40 │ │ │ │ mov r3, #233 @ 0xe9 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr sl, [pc, #436] @ 3b4e44 │ │ │ │ ldr r9, [pc, #436] @ 3b4e48 │ │ │ │ add r8, sp, #16 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -373634,15 +373634,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ bl 24a694 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ str r5, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r6 │ │ │ │ bl 339270 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3b4d24 │ │ │ │ ldr r2, [pc, #356] @ 3b4e4c │ │ │ │ ldr r3, [pc, #332] @ 3b4e38 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -373661,89 +373661,89 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r9 │ │ │ │ str r5, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 338e00 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r8 │ │ │ │ bl 544048 │ │ │ │ mov r0, r8 │ │ │ │ - bl 987d4c │ │ │ │ + bl 987d1c │ │ │ │ ldr r3, [pc, #204] @ 3b4e50 │ │ │ │ add r3, r0, r3 │ │ │ │ str r3, [r4, #2428] @ 0x97c │ │ │ │ mov r0, #32 │ │ │ │ bl 248810 │ │ │ │ ldr r3, [pc, #188] @ 3b4e54 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #1 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ ldr r3, [pc, #172] @ 3b4e58 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b0dec │ │ │ │ + bl 9b0dbc │ │ │ │ mov r0, #1 │ │ │ │ str r5, [r4, #2432] @ 0x980 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ ldr r2, [pc, #148] @ 3b4e58 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d5f8c │ │ │ │ + bl 9d5f5c │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ adc r3, r1, #0 │ │ │ │ str r3, [r4, #2444] @ 0x98c │ │ │ │ ldr r0, [r4, #2432] @ 0x980 │ │ │ │ str r2, [r4, #2440] @ 0x988 │ │ │ │ - bl 9b12e0 │ │ │ │ + bl 9b12b0 │ │ │ │ ldrb r3, [r4, #2237] @ 0x8bd │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b4ce0 │ │ │ │ ldr r1, [pc, #104] @ 3b4e5c │ │ │ │ ldr r2, [pc, #104] @ 3b4e60 │ │ │ │ add r5, r4, #2240 @ 0x8c0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, #168 @ 0xa8 │ │ │ │ - bl 749e50 │ │ │ │ + bl 749e20 │ │ │ │ ldr r1, [pc, #72] @ 3b4e64 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ bl 3936ec │ │ │ │ b 3b4ce0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - ldrsbeq ip, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq ip, r7, r8, lsr #3 │ │ │ │ addeq r5, pc, r8, asr #29 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r4, r4, r8, lsl #12 │ │ │ │ - rsbeq r5, r4, r0, asr r3 │ │ │ │ - rsbeq r3, r3, r0, ror r3 │ │ │ │ - rsbeq r3, r3, r4, lsl #7 │ │ │ │ + ldrdeq r4, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r5, r4, r0, lsr #6 │ │ │ │ + rsbeq r3, r3, r0, asr #6 │ │ │ │ + rsbeq r3, r3, r4, asr r3 │ │ │ │ addeq r5, pc, r4, lsr lr @ │ │ │ │ stcvc 0, cr11, [r5], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - rsbeq r4, r4, r8, lsl r8 │ │ │ │ - rsbeq r1, r4, r8, lsl #1 │ │ │ │ + rsbeq r4, r4, r8, ror #15 │ │ │ │ + rsbeq r1, r4, r8, asr r0 │ │ │ │ andeq r0, r0, r0, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #320] @ 3b4fc0 │ │ │ │ ldr r1, [pc, #320] @ 3b4fc4 │ │ │ │ @@ -373787,15 +373787,15 @@ │ │ │ │ ldr r1, [sp, #20] │ │ │ │ eors r0, r1, r0 │ │ │ │ mov r1, #0 │ │ │ │ bne 3b4fbc │ │ │ │ ldr r0, [r4, #2432] @ 0x980 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b12e0 │ │ │ │ + b 9b12b0 │ │ │ │ ldr r3, [pc, #152] @ 3b4fd4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b4eb8 │ │ │ │ ldr r3, [pc, #136] @ 3b4fd8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -373810,37 +373810,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3b4fe0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b4eb8 │ │ │ │ ldr r0, [pc, #48] @ 3b4fe4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b4eb8 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ umulleq r5, pc, ip, ip @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r5, pc, ip, ror ip @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r5, pc, r0, lsr #24 │ │ │ │ @ instruction: 0x000033bc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r5, r4, r4, asr r0 │ │ │ │ - rsbeq r5, r4, r4, ror r0 │ │ │ │ + rsbeq r5, r4, r4, lsr #32 │ │ │ │ + rsbeq r5, r4, r4, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #284] @ 3b511c │ │ │ │ cmp r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -373904,24 +373904,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #40] @ 3b5124 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r2 │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ ldr r0, [pc, #24] @ 3b5128 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb r2, [r4, #2408] @ 0x968 │ │ │ │ b 3b5074 │ │ │ │ addeq r5, pc, ip, lsl fp @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq r4, r4, ip, asr #30 │ │ │ │ - rsbeq r4, r4, ip, ror #30 │ │ │ │ + rsbeq r4, r4, ip, lsl pc │ │ │ │ + rsbeq r4, r4, ip, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #484] @ 3b532c │ │ │ │ mov r5, r1 │ │ │ │ @@ -374004,15 +374004,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3b5258 │ │ │ │ ldr r0, [pc, #200] @ 3b5350 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ ldr r2, [pc, #180] @ 3b5354 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b51dc │ │ │ │ ldr r2, [pc, #132] @ 3b5338 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -374028,42 +374028,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3b535c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b51dc │ │ │ │ ldr r0, [pc, #64] @ 3b5360 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b51dc │ │ │ │ ldrdeq r5, [pc], r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x008f59bc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ addeq r5, pc, ip, lsl #19 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r5, pc, r4, lsr #18 │ │ │ │ addeq r5, pc, r8, ror #17 │ │ │ │ @ instruction: 0x008f58b8 │ │ │ │ - rsbeq r4, r4, r0, lsr #28 │ │ │ │ + strdeq r4, [r4], #-208 @ 0xffffff30 @ │ │ │ │ andeq r1, r0, r4, lsr #22 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ + rsbeq r4, r4, r0, lsr #27 │ │ │ │ ldrdeq r4, [r4], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r4, r4, r0, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb r3, [r0, #2235] @ 0x8bb │ │ │ │ ldr r2, [pc, #440] @ 3b5538 │ │ │ │ ands r5, r3, #16 │ │ │ │ @@ -374159,40 +374159,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3b5560 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b5418 │ │ │ │ ldr r0, [pc, #56] @ 3b5564 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b5418 │ │ │ │ umulleq r5, pc, r8, r7 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r5, pc, r8, lsl #15 │ │ │ │ addeq r5, pc, ip, ror #14 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ ldrdeq r5, [pc], r8 │ │ │ │ umulleq r5, pc, ip, r6 @ │ │ │ │ andeq r4, r0, r8, ror #31 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r4, r4, r0, asr #24 │ │ │ │ - rsbeq r4, r4, r0, ror #24 │ │ │ │ + rsbeq r4, r4, r0, lsl ip │ │ │ │ + rsbeq r4, r4, r0, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #3828] @ 3b6474 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -374207,15 +374207,15 @@ │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldrb r3, [r4, #1036] @ 0x40c │ │ │ │ ldr r7, [pc, #3768] @ 3b6488 │ │ │ │ add r7, pc, r7 │ │ │ │ ldrb r6, [r0, #920] @ 0x398 │ │ │ │ cmp r3, r6 │ │ │ │ beq 3b5760 │ │ │ │ and r3, r6, #24 │ │ │ │ @@ -374269,24 +374269,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [pc, #3544] @ 3b649c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3524] @ 3b64a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ cmp r3, #1 │ │ │ │ bne 3b58d4 │ │ │ │ ldrb r3, [r4, #1048] @ 0x418 │ │ │ │ ldr r2, [r4, #1040] @ 0x410 │ │ │ │ cmp r2, r3 │ │ │ │ bne 3b5760 │ │ │ │ @@ -374354,22 +374354,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3208] @ 3b64b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b5760 │ │ │ │ ldr r3, [pc, #3156] @ 3b648c │ │ │ │ orr r6, r6, #8 │ │ │ │ strb r6, [r0, #920] @ 0x398 │ │ │ │ strb r6, [r4, #1036] @ 0x40c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -374393,24 +374393,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr ip, [pc, #3072] @ 3b64b4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3052] @ 3b64b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b5760 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3b5760 │ │ │ │ ldr r6, [r4, #1044] @ 0x414 │ │ │ │ ldrb r3, [r4, #1177] @ 0x499 │ │ │ │ cmp r6, r3 │ │ │ │ bne 3b5760 │ │ │ │ @@ -374495,26 +374495,26 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2648] @ 3b64c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b56e4 │ │ │ │ ldr r3, [pc, #2632] @ 3b64c8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b5614 │ │ │ │ @@ -374532,22 +374532,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2524] @ 3b64cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b5614 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b58dc │ │ │ │ ldr r3, [pc, #2436] @ 3b6490 │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldrh r3, [r1] │ │ │ │ @@ -374566,24 +374566,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [pc, #2408] @ 3b64d0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2388] @ 3b64d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b56e4 │ │ │ │ ldr r2, [r8] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3b5e20 │ │ │ │ ldrb r3, [r4, #1048] @ 0x418 │ │ │ │ ldr r1, [r4, #1040] @ 0x410 │ │ │ │ @@ -374661,22 +374661,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2028] @ 3b64e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b5934 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b5c10 │ │ │ │ ldr r3, [pc, #2008] @ 3b64e4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -374694,22 +374694,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1904] @ 3b64e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r6, [r4, #1044] @ 0x414 │ │ │ │ b 3b5c10 │ │ │ │ ldr r2, [pc, #1888] @ 3b64ec │ │ │ │ ldr r3, [pc, #1772] @ 3b647c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -374719,15 +374719,15 @@ │ │ │ │ bne 3b6200 │ │ │ │ ldr r1, [pc, #1856] @ 3b64f0 │ │ │ │ ldr r0, [pc, #1856] @ 3b64f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ ldr r2, [pc, #1836] @ 3b64f8 │ │ │ │ ldr r3, [pc, #1708] @ 3b647c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -374736,15 +374736,15 @@ │ │ │ │ ldr r0, [pc, #1804] @ 3b64fc │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3b5db8 │ │ │ │ ldr r0, [pc, #1792] @ 3b6500 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b5614 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b62f8 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b5760 │ │ │ │ ldr r2, [pc, #1640] @ 3b6490 │ │ │ │ @@ -374765,24 +374765,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [pc, #1664] @ 3b6504 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1644] @ 3b6508 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b56e4 │ │ │ │ ldr r3, [pc, #1628] @ 3b650c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b58f8 │ │ │ │ @@ -374800,22 +374800,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1520] @ 3b6510 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b58f8 │ │ │ │ add r0, r4, #1168 @ 0x490 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ strb r6, [r4, #1178] @ 0x49a │ │ │ │ add r0, r0, #11 │ │ │ │ bl 24a694 │ │ │ │ @@ -374841,24 +374841,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [pc, #1376] @ 3b6514 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1356] @ 3b6518 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r2, [r8] │ │ │ │ b 3b5708 │ │ │ │ ldr r3, [pc, #1200] @ 3b6490 │ │ │ │ ldr r1, [r7, r3] │ │ │ │ b 3b5f58 │ │ │ │ ldr r3, [pc, #1328] @ 3b651c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -374883,22 +374883,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1208] @ 3b6524 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b5bb4 │ │ │ │ ldr r1, [pc, #1196] @ 3b6528 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3b5c28 │ │ │ │ ldr r1, [pc, #1028] @ 3b6494 │ │ │ │ @@ -374915,24 +374915,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1080] @ 3b652c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb r6, [r4, #1177] @ 0x499 │ │ │ │ b 3b5c28 │ │ │ │ ldr r3, [pc, #1064] @ 3b6530 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b5c68 │ │ │ │ @@ -374949,22 +374949,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #960] @ 3b6534 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb r6, [r5, #924] @ 0x39c │ │ │ │ b 3b5c68 │ │ │ │ ldr r2, [pc, #944] @ 3b6538 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b5c4c │ │ │ │ @@ -374981,22 +374981,22 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ str fp, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #840] @ 3b653c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb fp, [r4, #1178] @ 0x49a │ │ │ │ b 3b5c4c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #644] @ 3b6490 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -375014,51 +375014,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [pc, #728] @ 3b6540 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 3b6544 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r6, [r4, #1044] @ 0x414 │ │ │ │ b 3b5c10 │ │ │ │ ldr r1, [pc, #692] @ 3b6548 │ │ │ │ ldr r0, [pc, #692] @ 3b654c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b56e4 │ │ │ │ ldr r0, [pc, #672] @ 3b6550 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b56e4 │ │ │ │ ldr r1, [pc, #652] @ 3b6554 │ │ │ │ ldr r0, [pc, #652] @ 3b6558 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r2, [r8] │ │ │ │ b 3b5708 │ │ │ │ ldr r1, [pc, #632] @ 3b655c │ │ │ │ ldr r0, [pc, #632] @ 3b6560 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b56e4 │ │ │ │ ldr r3, [pc, #484] @ 3b64e4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b5d18 │ │ │ │ @@ -375081,155 +375081,155 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #484] @ 3b6568 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b5744 │ │ │ │ ldr r0, [pc, #472] @ 3b656c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b58f8 │ │ │ │ ldr r1, [pc, #456] @ 3b6570 │ │ │ │ ldr r0, [pc, #456] @ 3b6574 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b56e4 │ │ │ │ ldr r0, [pc, #436] @ 3b6578 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb r6, [r5, #924] @ 0x39c │ │ │ │ b 3b5c68 │ │ │ │ ldr r0, [pc, #416] @ 3b657c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb fp, [r4, #1178] @ 0x49a │ │ │ │ b 3b5c4c │ │ │ │ ldr r0, [pc, #396] @ 3b6580 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r6, [r4, #1044] @ 0x414 │ │ │ │ b 3b5c10 │ │ │ │ ldr r1, [pc, #376] @ 3b6584 │ │ │ │ ldr r0, [pc, #376] @ 3b6588 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r6, [r4, #1044] @ 0x414 │ │ │ │ b 3b5c10 │ │ │ │ ldr r0, [pc, #356] @ 3b658c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b5bb4 │ │ │ │ ldr r0, [pc, #340] @ 3b6590 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb r6, [r4, #1177] @ 0x499 │ │ │ │ b 3b5c28 │ │ │ │ ldr r0, [pc, #320] @ 3b6594 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b5744 │ │ │ │ ldr r0, [pc, #304] @ 3b6598 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b5934 │ │ │ │ - @ instruction: 0x0077b89c │ │ │ │ + rsbseq fp, r7, ip, ror #16 │ │ │ │ addeq r5, pc, r8, lsl #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r3, r4, r0, ror #13 │ │ │ │ - strdeq r3, [r4], #-104 @ 0xffffff98 @ │ │ │ │ + strheq r3, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r3, r4, r8, asr #13 │ │ │ │ addeq r5, pc, r0, asr r5 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r1, r0, r8, asr #24 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r4, r4, r4, ror ip │ │ │ │ - ldrdeq r4, [r4], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r4, r4, r4, asr #24 │ │ │ │ + rsbeq r4, r4, r8, lsr #21 │ │ │ │ addeq r5, r1, ip, asr #30 │ │ │ │ @ instruction: 0x008f53b4 │ │ │ │ andeq r3, r0, r8, asr #29 │ │ │ │ - strdeq r4, [r4], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq r4, r4, r8, lsr #18 │ │ │ │ - rsbeq r4, r4, r8, ror #17 │ │ │ │ - rsbseq fp, r7, ip, ror r4 │ │ │ │ - andeq r2, r0, r0, lsr #21 │ │ │ │ + rsbeq r4, r4, ip, asr #19 │ │ │ │ strdeq r4, [r4], #-136 @ 0xffffff78 @ │ │ │ │ + strheq r4, [r4], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq fp, r7, ip, asr #8 │ │ │ │ + andeq r2, r0, r0, lsr #21 │ │ │ │ + rsbeq r4, r4, r8, asr #17 │ │ │ │ andeq r3, r0, r4, asr #31 │ │ │ │ - strheq r4, [r4], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r4, r4, ip, lsr #19 │ │ │ │ - rsbeq r4, r4, r4, lsr r6 │ │ │ │ + rsbeq r4, r4, r0, lsl #15 │ │ │ │ + rsbeq r4, r4, ip, ror r9 │ │ │ │ + rsbeq r4, r4, r4, lsl #12 │ │ │ │ addeq r5, r1, r0, lsr #21 │ │ │ │ andeq r1, r0, ip, lsl #5 │ │ │ │ - rsbeq r4, r4, r0, lsr #15 │ │ │ │ + rsbeq r4, r4, r0, ror r7 │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ - rsbeq r4, r4, ip, ror r9 │ │ │ │ + rsbeq r4, r4, ip, asr #18 │ │ │ │ umulleq r4, pc, r0, sp @ │ │ │ │ - rsbeq r4, r4, ip, lsr #8 │ │ │ │ - rsbeq r4, r4, ip, asr #8 │ │ │ │ + strdeq r4, [r4], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r4, r4, ip, lsl r4 │ │ │ │ addeq r4, pc, r0, asr sp @ │ │ │ │ - rsbeq r4, r4, r4, ror r4 │ │ │ │ - strdeq r4, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r4, r4, r0, ror r5 │ │ │ │ - rsbeq r4, r4, r8, lsl r3 │ │ │ │ + rsbeq r4, r4, r4, asr #8 │ │ │ │ + rsbeq r4, r4, r0, asr #9 │ │ │ │ + rsbeq r4, r4, r0, asr #10 │ │ │ │ + rsbeq r4, r4, r8, ror #5 │ │ │ │ andeq r2, r0, ip, lsl r5 │ │ │ │ - rsbeq r4, r4, r8, asr #17 │ │ │ │ - @ instruction: 0x00644690 │ │ │ │ - rsbeq r4, r4, r8, ror #3 │ │ │ │ + @ instruction: 0x00644898 │ │ │ │ + rsbeq r4, r4, r0, ror #12 │ │ │ │ + strheq r4, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ andeq r2, r0, r4, lsl #10 │ │ │ │ addeq r5, r1, r8, lsr r6 │ │ │ │ - rsbeq r4, r4, r8, lsl #12 │ │ │ │ + ldrdeq r4, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ andeq r4, r0, r0, asr #28 │ │ │ │ - ldrdeq r4, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r4, r4, r8, lsr #9 │ │ │ │ andeq r2, r0, r8, lsr #24 │ │ │ │ - rsbeq r4, r4, ip, lsr #5 │ │ │ │ + rsbeq r4, r4, ip, ror r2 │ │ │ │ andeq r4, r0, ip, lsr #3 │ │ │ │ + rsbeq r4, r4, ip, lsl r3 │ │ │ │ + rsbeq r4, r4, r4, lsr r4 │ │ │ │ + rsbeq r3, r4, r4, lsl #30 │ │ │ │ + rsbeq r4, r4, r4, ror r0 │ │ │ │ + rsbeq r3, r4, r8, lsr pc │ │ │ │ + ldrdeq r4, [r4], #-0 @ │ │ │ │ rsbeq r4, r4, ip, asr #6 │ │ │ │ - rsbeq r4, r4, r4, ror #8 │ │ │ │ - rsbeq r3, r4, r4, lsr pc │ │ │ │ - rsbeq r4, r4, r4, lsr #1 │ │ │ │ - rsbeq r3, r4, r8, ror #30 │ │ │ │ - rsbeq r4, r4, r0, lsl #2 │ │ │ │ - rsbeq r4, r4, ip, ror r3 │ │ │ │ - rsbeq r3, r4, r4, lsr pc │ │ │ │ - rsbeq r4, r4, r0, lsl r1 │ │ │ │ - rsbeq r3, r4, r8, lsl pc │ │ │ │ + rsbeq r3, r4, r4, lsl #30 │ │ │ │ + rsbeq r4, r4, r0, ror #1 │ │ │ │ + rsbeq r3, r4, r8, ror #29 │ │ │ │ andeq r2, r0, r0, lsr r1 │ │ │ │ - rsbeq r4, r4, r8, ror #7 │ │ │ │ - rsbeq r4, r4, r8, lsr #9 │ │ │ │ - rsbeq r4, r4, ip, ror #2 │ │ │ │ - rsbeq r3, r4, r4, asr lr │ │ │ │ - @ instruction: 0x00644098 │ │ │ │ - rsbeq r4, r4, ip, lsr #3 │ │ │ │ - rsbeq r4, r4, r0, asr #6 │ │ │ │ - rsbeq r4, r4, r0, asr #5 │ │ │ │ - strdeq r3, [r4], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r4, r4, ip, ror r2 │ │ │ │ - ldrdeq r4, [r4], #-16 @ │ │ │ │ - rsbeq r4, r4, r8, asr r3 │ │ │ │ - rsbeq r4, r4, r0, ror r0 │ │ │ │ + strheq r4, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r4, r4, r8, ror r4 │ │ │ │ + rsbeq r4, r4, ip, lsr r1 │ │ │ │ + rsbeq r3, r4, r4, lsr #28 │ │ │ │ + rsbeq r4, r4, r8, rrx │ │ │ │ + rsbeq r4, r4, ip, ror r1 │ │ │ │ + rsbeq r4, r4, r0, lsl r3 │ │ │ │ + @ instruction: 0x00644290 │ │ │ │ + rsbeq r3, r4, r0, asr #27 │ │ │ │ + rsbeq r4, r4, ip, asr #4 │ │ │ │ + rsbeq r4, r4, r0, lsr #3 │ │ │ │ + rsbeq r4, r4, r8, lsr #6 │ │ │ │ + rsbeq r4, r4, r0, asr #32 │ │ │ │ sub r1, r2, #4 │ │ │ │ orrs r1, r1, r3 │ │ │ │ mov r1, r0 │ │ │ │ beq 3b65e8 │ │ │ │ sub r0, r2, #8 │ │ │ │ orrs r0, r0, r3 │ │ │ │ beq 3b65d4 │ │ │ │ @@ -375255,49 +375255,49 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 3b6638 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ strdeq r5, [r1], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3b66a0 │ │ │ │ ldr r2, [pc, #76] @ 3b66a4 │ │ │ │ ldr r1, [pc, #76] @ 3b66a8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #70 @ 0x46 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [r0, #1744] @ 0x6d0 │ │ │ │ orr r3, r3, #2 │ │ │ │ str r3, [r0, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq sl, r7, ip, lsr sl │ │ │ │ - rsbeq r4, r4, r8, asr r3 │ │ │ │ - rsbeq r4, r4, ip, ror #6 │ │ │ │ + rsbseq sl, r7, ip, lsl #20 │ │ │ │ + rsbeq r4, r4, r8, lsr #6 │ │ │ │ + rsbeq r4, r4, ip, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ subs r8, r1, #0 │ │ │ │ sub sp, sp, #28 │ │ │ │ blt 3b67f4 │ │ │ │ @@ -375318,15 +375318,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 3b670c │ │ │ │ add r3, r3, r7 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ add r0, r4, r4, lsl #1 │ │ │ │ add r0, r3, r0, lsl #2 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 98c5a8 │ │ │ │ + bl 98c578 │ │ │ │ cmp r6, r4 │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ bne 3b6708 │ │ │ │ add r2, r3, r7 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ bl 248b1c │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ @@ -375336,15 +375336,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 7072e8 │ │ │ │ + bl 7072b8 │ │ │ │ cmp r6, #0 │ │ │ │ ble 3b67e4 │ │ │ │ add r4, r5, #1792 @ 0x700 │ │ │ │ lsl fp, r8, #16 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov sl, #1 │ │ │ │ @@ -375361,37 +375361,37 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, #12 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r9, r9, #1 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e204 │ │ │ │ + bl 70e1d4 │ │ │ │ cmp r6, r9 │ │ │ │ bne 3b6784 │ │ │ │ - bl 70b690 │ │ │ │ + bl 70b660 │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ add r3, r3, r7 │ │ │ │ b 3b6700 │ │ │ │ - bl 70b690 │ │ │ │ + bl 70b660 │ │ │ │ ldr r2, [r5, #2144] @ 0x860 │ │ │ │ add r2, r2, r7 │ │ │ │ b 3b6730 │ │ │ │ ldr r3, [pc, #28] @ 3b6818 │ │ │ │ ldr r1, [pc, #28] @ 3b681c │ │ │ │ ldr r0, [pc, #28] @ 3b6820 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3b6824 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0077a898 │ │ │ │ - strheq r4, [r4], #-16 @ │ │ │ │ - ldrdeq r4, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq sl, r7, r8, ror #16 │ │ │ │ + rsbeq r4, r4, r0, lsl #3 │ │ │ │ + rsbeq r4, r4, r8, lsr #3 │ │ │ │ andeq r0, r0, r3, lsl #3 │ │ │ │ and r2, r2, #252 @ 0xfc │ │ │ │ cmp r2, #4 │ │ │ │ ldr r3, [sp] │ │ │ │ beq 3b68bc │ │ │ │ cmp r2, #12 │ │ │ │ beq 3b6870 │ │ │ │ @@ -375421,15 +375421,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxge lr │ │ │ │ ldr r0, [r2, #4] │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ add r0, r0, r3, lsl #2 │ │ │ │ - b 98c62c │ │ │ │ + b 98c5fc │ │ │ │ str r3, [r0, #1788] @ 0x6fc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ @@ -375471,17 +375471,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3b6988 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3b698c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r7, r0, lsr r7 │ │ │ │ - rsbeq r4, r4, r8, asr #32 │ │ │ │ - @ instruction: 0x00644090 │ │ │ │ + rsbseq sl, r7, r0, lsl #14 │ │ │ │ + rsbeq r4, r4, r8, lsl r0 │ │ │ │ + rsbeq r4, r4, r0, rrx │ │ │ │ muleq r0, fp, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #256] @ 3b6aac │ │ │ │ @@ -375500,15 +375500,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ add r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8abd9c │ │ │ │ + bl 8abd6c │ │ │ │ cmp r0, #0 │ │ │ │ blt 3b6a14 │ │ │ │ add r4, r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi 3b6a58 │ │ │ │ rsb r5, r4, #8 │ │ │ │ b 3b69e8 │ │ │ │ @@ -375521,20 +375521,20 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #132] @ 3b6abc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #120] @ 3b6ac0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ - bl 9977ec │ │ │ │ + bl 9977bc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #-2147483648 @ 0x80000000 │ │ │ │ b 3b6a6c │ │ │ │ mov r0, r6 │ │ │ │ - bl 8ac168 │ │ │ │ + bl 8ac138 │ │ │ │ mov r3, r0 │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ str r3, [r9] │ │ │ │ ldr r2, [pc, #80] @ 3b6ac4 │ │ │ │ ldr r3, [pc, #56] @ 3b6ab0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -375548,17 +375548,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq r4, pc, r0, ror r1 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq r3, [r4], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq sl, r7, r4, ror #12 │ │ │ │ - rsbeq r3, r4, ip, ror pc │ │ │ │ + rsbeq r3, r4, r8, asr #31 │ │ │ │ + rsbseq sl, r7, r4, lsr r6 │ │ │ │ + rsbeq r3, r4, ip, asr #30 │ │ │ │ andeq r0, r0, sp, ror #4 │ │ │ │ addeq r4, pc, r8, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #212] @ 3b6bb4 │ │ │ │ @@ -375568,25 +375568,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 3b6bb8 │ │ │ │ ldr r1, [pc, #196] @ 3b6bbc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #176] @ 3b6bc0 │ │ │ │ ldr r1, [pc, #176] @ 3b6bc4 │ │ │ │ add r5, r5, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [pc, #144] @ 3b6bc8 │ │ │ │ ldr r2, [pc, #144] @ 3b6bcc │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #140] @ 3b6bd0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -375597,40 +375597,40 @@ │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ mov r3, #1 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74dcc4 │ │ │ │ + bl 74dc94 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #84] @ 3b6bdc │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq sl, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ - strheq r0, [r2], #-148 @ 0xffffff6c @ │ │ │ │ - ldrdeq sp, [fp], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq sp, r2, r4, lsr #3 │ │ │ │ - rsbeq r6, r2, ip, asr #11 │ │ │ │ + rsbseq sl, r7, r8, lsl #11 │ │ │ │ + rsbeq r0, r2, r4, lsl #19 │ │ │ │ + rsbeq sp, fp, r0, lsr #29 │ │ │ │ + rsbeq sp, r2, r4, ror r1 │ │ │ │ + @ instruction: 0x0062659c │ │ │ │ andeq r1, r0, ip, lsr r4 │ │ │ │ andeq r0, r0, r0, asr sl │ │ │ │ andeq r1, r0, ip, asr #27 │ │ │ │ @ instruction: 0x11101af4 │ │ │ │ muleq r0, r8, ip │ │ │ │ - rsbeq r3, r4, ip, lsr #29 │ │ │ │ + rsbeq r3, r4, ip, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #2172] @ 0x87c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b6c34 │ │ │ │ @@ -375638,22 +375638,22 @@ │ │ │ │ bne 3b6c14 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #28] @ 3b6c38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ mvn r0, #21 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 24b748 │ │ │ │ - rsbeq r3, r4, r4, asr lr │ │ │ │ + rsbeq r3, r4, r4, lsr #28 │ │ │ │ ldr r0, [r0, #2168] @ 0x878 │ │ │ │ cmp r0, #7 │ │ │ │ bhi 3b6c60 │ │ │ │ rsb r0, r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -375668,17 +375668,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3b6c9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #580 @ 0x244 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r7, ip, lsl r4 │ │ │ │ - rsbeq r3, r4, r8, lsr sp │ │ │ │ - rsbeq r3, r4, ip, lsl #28 │ │ │ │ + rsbseq sl, r7, ip, ror #7 │ │ │ │ + rsbeq r3, r4, r8, lsl #26 │ │ │ │ + ldrdeq r3, [r4], #-220 @ 0xffffff24 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #160] @ 3b6d58 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -375686,50 +375686,50 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #144] @ 3b6d5c │ │ │ │ ldr r1, [pc, #144] @ 3b6d60 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #124] @ 3b6d64 │ │ │ │ ldr r1, [pc, #124] @ 3b6d68 │ │ │ │ add r4, r4, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #92] @ 3b6d6c │ │ │ │ ldr r1, [pc, #92] @ 3b6d70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r3, [pc, #68] @ 3b6d74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sl, r7, r0, ror #7 │ │ │ │ - ldrdeq r0, [r2], #-124 @ 0xffffff84 @ │ │ │ │ - strdeq sp, [fp], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq ip, r2, ip, asr #31 │ │ │ │ - strdeq r6, [r2], #-52 @ 0xffffffcc @ │ │ │ │ + ldrheq sl, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r0, r2, ip, lsr #15 │ │ │ │ + rsbeq sp, fp, r8, asr #25 │ │ │ │ + @ instruction: 0x0062cf9c │ │ │ │ + rsbeq r6, r2, r4, asr #7 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ strdeq r7, [sp], r4 │ │ │ │ addeq r4, r1, r0, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -375740,51 +375740,51 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #148] @ 3b6e38 │ │ │ │ ldr r1, [pc, #148] @ 3b6e3c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #128] @ 3b6e40 │ │ │ │ ldr r1, [pc, #128] @ 3b6e44 │ │ │ │ add r4, r4, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [pc, #96] @ 3b6e48 │ │ │ │ ldr r3, [pc, #96] @ 3b6e4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #4 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r3, [pc, #68] @ 3b6e50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sl, r7, r8, lsl #6 │ │ │ │ - rsbeq r0, r2, r4, lsl #14 │ │ │ │ - rsbeq sp, fp, r0, lsr #24 │ │ │ │ - strdeq ip, [r2], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r6, r2, ip, lsl r3 │ │ │ │ + ldrsbeq sl, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ + ldrdeq r0, [r2], #-100 @ 0xffffff9c @ │ │ │ │ + strdeq sp, [fp], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq ip, r2, r4, asr #29 │ │ │ │ + rsbeq r6, r2, ip, ror #5 │ │ │ │ addeq r7, sp, r0, lsr #12 │ │ │ │ andeq r1, r0, ip, lsr r8 │ │ │ │ addeq r4, r1, r4, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -375804,15 +375804,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, r9, #152 @ 0x98 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ add r5, r4, r4, lsl #1 │ │ │ │ ldr r3, [r6, #2156] @ 0x86c │ │ │ │ lsl r5, r5, #2 │ │ │ │ ldr r3, [r3, r5] │ │ │ │ @@ -375825,15 +375825,15 @@ │ │ │ │ ldr r2, [sl, r2] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, sp, #12 │ │ │ │ ldr r3, [r2] │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 745974 │ │ │ │ + bl 745944 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 3b6f84 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b6f78 │ │ │ │ ldr r3, [r6, #2156] @ 0x86c │ │ │ │ add r3, r3, r5 │ │ │ │ @@ -375854,46 +375854,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 7459a8 │ │ │ │ + bl 745978 │ │ │ │ b 3b6f20 │ │ │ │ ldr ip, [pc, #96] @ 3b6fec │ │ │ │ ldr r1, [pc, #96] @ 3b6ff0 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #192 @ 0xc0 │ │ │ │ mov r2, #436 @ 0x1b4 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 3b6f34 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #60] @ 3b6ff4 │ │ │ │ ldr r0, [pc, #60] @ 3b6ff8 │ │ │ │ ldr r2, [pc, #60] @ 3b6ffc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #164 @ 0xa4 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addeq r3, pc, ip, lsr #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq sl, r7, r4, lsl r2 │ │ │ │ - rsbeq r6, r2, r8, lsr r2 │ │ │ │ - rsbeq ip, r2, r4, lsl lr │ │ │ │ + rsbseq sl, r7, r4, ror #3 │ │ │ │ + rsbeq r6, r2, r8, lsl #4 │ │ │ │ + rsbeq ip, r2, r4, ror #27 │ │ │ │ addeq r3, pc, r0, asr #24 │ │ │ │ andeq r1, r0, r0, asr #26 │ │ │ │ addeq r3, pc, r0, ror #23 │ │ │ │ - rsbeq r3, r4, r0, asr fp │ │ │ │ - rsbeq r3, r4, r8, lsr #20 │ │ │ │ - strdeq r3, [r4], #-156 @ 0xffffff64 @ │ │ │ │ - strdeq r3, [r4], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r3, r4, r0, lsr #22 │ │ │ │ + strdeq r3, [r4], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r3, r4, ip, asr #19 │ │ │ │ + rsbeq r3, r4, ip, asr #21 │ │ │ │ andeq r0, r0, pc, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #200] @ 3b70e0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -375904,15 +375904,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #220 @ 0xdc │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [r0, #2152] @ 0x868 │ │ │ │ cmp r6, r3 │ │ │ │ movcs r6, r3 │ │ │ │ cmp r6, r4 │ │ │ │ bls 3b70c0 │ │ │ │ mov r5, r0 │ │ │ │ b 3b7070 │ │ │ │ @@ -375926,15 +375926,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r8, [r3, #4] │ │ │ │ bl 439ca8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b7064 │ │ │ │ add r0, r4, r4, lsl #1 │ │ │ │ add r0, r8, r0, lsl #2 │ │ │ │ - bl 98c848 │ │ │ │ + bl 98c818 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b7064 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 439c30 │ │ │ │ cmp r6, r4 │ │ │ │ @@ -375943,17 +375943,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq sl, r7, r4, ror r0 │ │ │ │ - rsbeq r3, r4, r4, lsl #19 │ │ │ │ - rsbeq r3, r4, r4, asr #21 │ │ │ │ + rsbseq sl, r7, r4, asr #32 │ │ │ │ + rsbeq r3, r4, r4, asr r9 │ │ │ │ + @ instruction: 0x00643a94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #204] @ 3b71d0 │ │ │ │ ldr r6, [r0] │ │ │ │ ldr r2, [pc, #200] @ 3b71d4 │ │ │ │ @@ -375963,24 +375963,24 @@ │ │ │ │ add ip, ip, #220 @ 0xdc │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [r0, #1792] @ 0x700 │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ ldr r2, [r0, #2156] @ 0x86c │ │ │ │ add r3, r3, r1, lsl #3 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ sub r5, r5, r2 │ │ │ │ add r0, r0, r5 │ │ │ │ - bl 98c848 │ │ │ │ + bl 98c818 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b7174 │ │ │ │ ldr r3, [r4, #1744] @ 0x6d0 │ │ │ │ tst r3, #2 │ │ │ │ moveq r3, #1 │ │ │ │ streq r3, [r4, #1788] @ 0x6fc │ │ │ │ bne 3b7194 │ │ │ │ @@ -376003,17 +376003,17 @@ │ │ │ │ add r1, r1, r1, lsl #16 │ │ │ │ lsl r1, r1, #1 │ │ │ │ add r1, r1, r5, asr #2 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 439f64 │ │ │ │ - rsbseq r9, r7, ip, lsl #31 │ │ │ │ - @ instruction: 0x0064389c │ │ │ │ - rsbeq r3, r4, r0, ror #19 │ │ │ │ + rsbseq r9, r7, ip, asr pc │ │ │ │ + rsbeq r3, r4, ip, ror #16 │ │ │ │ + strheq r3, [r4], #-144 @ 0xffffff70 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #244] @ 3b72e8 │ │ │ │ ldr r7, [pc, #244] @ 3b72ec │ │ │ │ mov r5, r1 │ │ │ │ @@ -376022,15 +376022,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r8, #220 @ 0xdc │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r6, [pc, #204] @ 3b72f4 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [r0, #1792] @ 0x700 │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ ldr r4, [r0, #2156] @ 0x86c │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -376043,15 +376043,15 @@ │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b72d0 │ │ │ │ ldr r3, [pc, #144] @ 3b72f8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 7459c0 │ │ │ │ + bl 745990 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3b72a4 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #8] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -376060,35 +376060,35 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #80] @ 3b72fc │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9983b0 │ │ │ │ + b 998380 │ │ │ │ ldr r0, [pc, #64] @ 3b7300 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9983b0 │ │ │ │ + b 998380 │ │ │ │ ldr r0, [pc, #44] @ 3b7304 │ │ │ │ ldr r2, [pc, #44] @ 3b7308 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r8, #236 @ 0xec │ │ │ │ mov r1, r7 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r7, r0, lsr #29 │ │ │ │ - strheq r3, [r4], #-112 @ 0xffffff90 @ │ │ │ │ - strdeq r3, [r4], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r9, r7, r0, ror lr │ │ │ │ + rsbeq r3, r4, r0, lsl #15 │ │ │ │ + rsbeq r3, r4, r4, asr #17 │ │ │ │ strdeq r3, [pc], r8 │ │ │ │ andeq r1, r0, r0, asr #26 │ │ │ │ - @ instruction: 0x0064389c │ │ │ │ - rsbeq r3, r4, r0, asr r8 │ │ │ │ - rsbeq r3, r4, r0, ror #16 │ │ │ │ + rsbeq r3, r4, ip, ror #16 │ │ │ │ + rsbeq r3, r4, r0, lsr #16 │ │ │ │ + rsbeq r3, r4, r0, lsr r8 │ │ │ │ andeq r0, r0, sp, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #248] @ 3b741c │ │ │ │ ldr r2, [pc, #248] @ 3b7420 │ │ │ │ @@ -376097,15 +376097,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #152 @ 0x98 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r6, [pc, #212] @ 3b7428 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #1664] @ 0x680 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b73fc │ │ │ │ mov r7, r0 │ │ │ │ bl 43b2a0 │ │ │ │ @@ -376121,15 +376121,15 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r1, [pc, #148] @ 3b742c │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b73b4 │ │ │ │ ldr r2, [r6, r1] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r0, [r2] │ │ │ │ - bl 745980 │ │ │ │ + bl 745950 │ │ │ │ ldr r3, [r4, #2156] @ 0x86c │ │ │ │ str r8, [r3, r5] │ │ │ │ ldr r2, [r4, #1792] @ 0x700 │ │ │ │ ldr r3, [r4, #2144] @ 0x860 │ │ │ │ add r9, r9, #1 │ │ │ │ ldr r3, [r3, r2, lsl #3] │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -376150,17 +376150,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq r9, r7, r0, ror sp │ │ │ │ - rsbeq ip, r2, r0, lsl #19 │ │ │ │ - rsbeq r5, r2, r8, lsr #27 │ │ │ │ + rsbseq r9, r7, r0, asr #26 │ │ │ │ + rsbeq ip, r2, r0, asr r9 │ │ │ │ + rsbeq r5, r2, r8, ror sp │ │ │ │ addeq r3, pc, ip, asr #15 │ │ │ │ andeq r1, r0, r0, asr #26 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -376175,15 +376175,15 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r3, fp, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r7, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r4, r5, r5, lsl #1 │ │ │ │ lsl r9, r4, #2 │ │ │ │ ldr r8, [pc, #244] @ 3b7588 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [r0, #1792] @ 0x700 │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ ldr r2, [r0, #2156] @ 0x86c │ │ │ │ @@ -376203,25 +376203,25 @@ │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ str r7, [sp, #8] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [r8] │ │ │ │ ldm r6, {r2, r3} │ │ │ │ - bl 745984 │ │ │ │ + bl 745954 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3b752c │ │ │ │ ldr r0, [r8] │ │ │ │ - bl 7459a8 │ │ │ │ + bl 745978 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r8] │ │ │ │ add r1, r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ - bl 7459b8 │ │ │ │ + bl 745988 │ │ │ │ cmp r0, #0 │ │ │ │ movge r3, #1 │ │ │ │ movge r0, r5 │ │ │ │ strbge r3, [r4, #8] │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -376229,30 +376229,30 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #60] @ 3b7590 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ mvn r0, #21 │ │ │ │ b 3b752c │ │ │ │ ldr r0, [pc, #40] @ 3b7594 │ │ │ │ add r3, fp, #256 @ 0x100 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r1, sl │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r7, r4, asr #24 │ │ │ │ - rsbeq r3, r4, r4, asr r5 │ │ │ │ - @ instruction: 0x00643694 │ │ │ │ + rsbseq r9, r7, r4, lsl ip │ │ │ │ + rsbeq r3, r4, r4, lsr #10 │ │ │ │ + rsbeq r3, r4, r4, ror #12 │ │ │ │ addeq r3, pc, ip, lsl #13 │ │ │ │ andeq r1, r0, r0, asr #26 │ │ │ │ - strheq r3, [r4], #-92 @ 0xffffffa4 @ │ │ │ │ - strdeq r3, [r4], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r3, r4, ip, lsl #11 │ │ │ │ + rsbeq r3, r4, ip, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #376] @ 3b7728 │ │ │ │ ldr r2, [pc, #376] @ 3b772c │ │ │ │ ldr r1, [pc, #376] @ 3b7730 │ │ │ │ @@ -376260,20 +376260,20 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r0, #2176 @ 0x880 │ │ │ │ bl 573054 │ │ │ │ ldr r0, [r5, #1968] @ 0x7b0 │ │ │ │ - bl 70e9a4 │ │ │ │ + bl 70e974 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b763c │ │ │ │ ldr r3, [r5, #1748] @ 0x6d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b76c4 │ │ │ │ ldr r1, [pc, #300] @ 3b7734 │ │ │ │ ldr r4, [r5, #1968] @ 0x7b0 │ │ │ │ @@ -376282,15 +376282,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #284] @ 3b7738 │ │ │ │ ldr r1, [pc, #284] @ 3b773c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 58e104 │ │ │ │ ldr r0, [r5, #1748] @ 0x6d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b7650 │ │ │ │ mov r1, #0 │ │ │ │ @@ -376321,45 +376321,45 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 439ea8 │ │ │ │ ldr r0, [r5, #2156] @ 0x86c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 248b1c │ │ │ │ ldr r0, [r5, #1968] @ 0x7b0 │ │ │ │ - bl 70d888 │ │ │ │ + bl 70d858 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #1968] @ 0x7b0 │ │ │ │ - bl 707f44 │ │ │ │ + bl 707f14 │ │ │ │ cmn r1, #1 │ │ │ │ cmneq r0, #1 │ │ │ │ moveq r1, #1 │ │ │ │ movne r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 24a340 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3b7708 │ │ │ │ ldr r0, [r5, #1968] @ 0x7b0 │ │ │ │ - bl 70d76c │ │ │ │ + bl 70d73c │ │ │ │ bl 249590 │ │ │ │ b 3b7600 │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 248eb8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ 3b7740 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ b 3b76f8 │ │ │ │ - rsbseq r9, r7, r4, ror #21 │ │ │ │ - strdeq r3, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq r3, r4, ip, lsr r5 │ │ │ │ - @ instruction: 0x00779a90 │ │ │ │ - rsbeq pc, r1, ip, lsl #29 │ │ │ │ - rsbeq sp, fp, ip, lsr #7 │ │ │ │ - rsbeq r3, r4, ip, asr r4 │ │ │ │ + ldrheq r9, [r7], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r3, r4, r8, asr #7 │ │ │ │ + rsbeq r3, r4, ip, lsl #10 │ │ │ │ + rsbseq r9, r7, r0, ror #20 │ │ │ │ + rsbeq pc, r1, ip, asr lr @ │ │ │ │ + rsbeq sp, fp, ip, ror r3 │ │ │ │ + rsbeq r3, r4, ip, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr r1, [pc, #1392] @ 3b7ccc │ │ │ │ mov r4, r2 │ │ │ │ mov r2, r3 │ │ │ │ @@ -376399,15 +376399,15 @@ │ │ │ │ bcs 3b79e4 │ │ │ │ add r2, r7, #1 │ │ │ │ str r2, [r3, r4, lsl #3] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ add r9, r7, r7, lsl #1 │ │ │ │ add r0, r0, r9, lsl #2 │ │ │ │ mov r1, fp │ │ │ │ - bl 98c588 │ │ │ │ + bl 98c558 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, fp │ │ │ │ bl 248c18 │ │ │ │ ldr r3, [r5, #1792] @ 0x700 │ │ │ │ lsl r9, r9, #2 │ │ │ │ cmp r4, r3 │ │ │ │ @@ -376464,15 +376464,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #288 @ 0x120 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #1004] @ 3b7cec │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ ldr r2, [pc, #992] @ 3b7cf0 │ │ │ │ ldr r3, [pc, #956] @ 3b7cd0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -376495,15 +376495,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, r0, #8 │ │ │ │ mov r2, #12 │ │ │ │ mov r3, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ - bl 70dfd4 │ │ │ │ + bl 70dfa4 │ │ │ │ b 3b7830 │ │ │ │ ldr r2, [pc, #868] @ 3b7cf4 │ │ │ │ ldr r3, [pc, #828] @ 3b7cd0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -376519,26 +376519,26 @@ │ │ │ │ add r3, r3, #364 @ 0x16c │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #196] @ 0xc4 │ │ │ │ str ip, [sp, #192] @ 0xc0 │ │ │ │ add sp, sp, #156 @ 0x9c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 997748 │ │ │ │ + b 997718 │ │ │ │ ldr r1, [pc, #792] @ 3b7d04 │ │ │ │ ldr r3, [pc, #792] @ 3b7d08 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r2} │ │ │ │ ldr r1, [pc, #784] @ 3b7d0c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #780] @ 3b7d10 │ │ │ │ add r3, r3, #320 @ 0x140 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ ldr r2, [pc, #764] @ 3b7d14 │ │ │ │ ldr r3, [pc, #692] @ 3b7cd0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -376559,15 +376559,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #688] @ 3b7d20 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #680] @ 3b7d24 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ mov r0, fp │ │ │ │ bl 249590 │ │ │ │ b 3b7830 │ │ │ │ ldr r3, [pc, #656] @ 3b7d28 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb fp, [r3] │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ @@ -376585,15 +376585,15 @@ │ │ │ │ ldr r1, [pc, #608] @ 3b7d34 │ │ │ │ ldr r3, [r5, #1744] @ 0x6d0 │ │ │ │ add r2, pc, r2 │ │ │ │ and fp, r3, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r3, #0 │ │ │ │ cmp fp, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r0, [sp, #28] │ │ │ │ beq 3b7b64 │ │ │ │ bl 439f38 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -376602,30 +376602,30 @@ │ │ │ │ add r2, sp, #32 │ │ │ │ mov r0, r5 │ │ │ │ bl 3b6e54 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3b7c70 │ │ │ │ mov r0, r8 │ │ │ │ - bl 997cb4 │ │ │ │ + bl 997c84 │ │ │ │ b 3b7824 │ │ │ │ ldr r3, [pc, #508] @ 3b7d38 │ │ │ │ ldr r2, [pc, #508] @ 3b7d3c │ │ │ │ ldr r1, [pc, #508] @ 3b7d40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ str fp, [sp, #32] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 98c61c │ │ │ │ + bl 98c5ec │ │ │ │ ldr fp, [r5, #2156] @ 0x86c │ │ │ │ ldr r8, [fp, r9] │ │ │ │ cmp r8, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 3b7ca8 │ │ │ │ ldr r3, [pc, #444] @ 3b7d44 │ │ │ │ ldr r2, [pc, #444] @ 3b7d48 │ │ │ │ @@ -376633,23 +376633,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [pc, #412] @ 3b7d50 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [fp, r9] │ │ │ │ ldr r3, [r5, #2156] @ 0x86c │ │ │ │ mov r0, r6 │ │ │ │ add r3, r3, r9 │ │ │ │ - bl 9ad080 │ │ │ │ + bl 9ad050 │ │ │ │ b 3b7824 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 24a7c0 <__fstat64_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ blt 3b7c2c │ │ │ │ mov r2, #2 │ │ │ │ @@ -376662,15 +376662,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ str fp, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 707848 │ │ │ │ + bl 707818 │ │ │ │ cmp r0, #0 │ │ │ │ strne r6, [r5, #1968] @ 0x7b0 │ │ │ │ b 3b7830 │ │ │ │ bl 249164 <__errno_location@plt> │ │ │ │ ldr ip, [pc, #288] @ 3b7d58 │ │ │ │ ldr r3, [pc, #288] @ 3b7d5c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -376679,15 +376679,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #276] @ 3b7d64 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 9977ec │ │ │ │ + bl 9977bc │ │ │ │ mov r0, fp │ │ │ │ bl 249590 │ │ │ │ b 3b7830 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, r7 │ │ │ │ bl 439ca8 │ │ │ │ subs r2, r0, #0 │ │ │ │ @@ -376695,15 +376695,15 @@ │ │ │ │ ldr r3, [pc, #220] @ 3b7d68 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [r5, #2156] @ 0x86c │ │ │ │ add r3, r3, r9 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ - bl 7459b8 │ │ │ │ + bl 745988 │ │ │ │ b 3b7824 │ │ │ │ ldr r3, [pc, #188] @ 3b7d6c │ │ │ │ ldr r1, [pc, #188] @ 3b7d70 │ │ │ │ ldr r0, [pc, #188] @ 3b7d74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -376711,52 +376711,52 @@ │ │ │ │ mov r2, #356 @ 0x164 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ @ instruction: 0x008f33b8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r3, pc, ip, lsl #7 │ │ │ │ addeq r3, pc, r4, ror #5 │ │ │ │ addeq r3, pc, r8, lsl #5 │ │ │ │ - rsbeq r3, r4, r0, asr #5 │ │ │ │ - ldrheq r9, [r7], #-112 @ 0xffffff90 @ │ │ │ │ - strheq r3, [r4], #-12 @ │ │ │ │ + @ instruction: 0x00643290 │ │ │ │ + rsbseq r9, r7, r0, lsl #15 │ │ │ │ + rsbeq r3, r4, ip, lsl #1 │ │ │ │ andeq r0, r0, fp, lsr #4 │ │ │ │ addeq r3, pc, ip, lsl #4 │ │ │ │ addeq r3, pc, ip, lsl #3 │ │ │ │ - rsbseq r9, r7, r0, ror #13 │ │ │ │ - strheq r3, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ - strdeq r2, [r4], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r3, r4, ip, asr #4 │ │ │ │ - rsbseq r9, r7, r0, lsr #13 │ │ │ │ - strheq r2, [r4], #-240 @ 0xffffff10 @ │ │ │ │ + ldrheq r9, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r3, r4, r0, lsl #5 │ │ │ │ + rsbeq r2, r4, r8, asr #31 │ │ │ │ + rsbeq r3, r4, ip, lsl r2 │ │ │ │ + rsbseq r9, r7, r0, ror r6 │ │ │ │ + rsbeq r2, r4, r0, lsl #31 │ │ │ │ andeq r0, r0, r1, lsl r2 │ │ │ │ addeq r3, pc, r4, lsl #2 │ │ │ │ - rsbeq r3, r4, r0, ror #2 │ │ │ │ - rsbseq r9, r7, ip, lsr #12 │ │ │ │ - rsbeq r2, r4, ip, lsr pc │ │ │ │ + rsbeq r3, r4, r0, lsr r1 │ │ │ │ + ldrsheq r9, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r2, r4, ip, lsl #30 │ │ │ │ andeq r0, r0, r3, ror #3 │ │ │ │ andeq r3, r0, ip, asr #14 │ │ │ │ - ldrsbeq r9, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq ip, r2, r4, ror #3 │ │ │ │ - rsbeq r5, r2, r8, lsl #12 │ │ │ │ - rsbseq r9, r7, r8, asr r5 │ │ │ │ - rsbeq ip, r2, ip, ror #2 │ │ │ │ - @ instruction: 0x00625594 │ │ │ │ - rsbseq r9, r7, ip, lsl #10 │ │ │ │ - rsbeq ip, r2, r0, lsr #2 │ │ │ │ - rsbeq r5, r2, r8, asr #10 │ │ │ │ + rsbseq r9, r7, r8, lsr #11 │ │ │ │ + strheq ip, [r2], #-20 @ 0xffffffec @ │ │ │ │ + ldrdeq r5, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r9, r7, r8, lsr #10 │ │ │ │ + rsbeq ip, r2, ip, lsr r1 │ │ │ │ + rsbeq r5, r2, r4, ror #10 │ │ │ │ + ldrsbeq r9, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ + strdeq ip, [r2], #-0 @ │ │ │ │ + rsbeq r5, r2, r8, lsl r5 │ │ │ │ @ instruction: 0xfffff530 │ │ │ │ - rsbeq r3, r4, ip, lsr #32 │ │ │ │ - strheq r2, [r4], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq r9, r7, r4, asr r4 │ │ │ │ - rsbeq r2, r4, r8, ror #26 │ │ │ │ + strdeq r2, [r4], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r2, r4, r8, lsl #31 │ │ │ │ + rsbseq r9, r7, r4, lsr #8 │ │ │ │ + rsbeq r2, r4, r8, lsr sp │ │ │ │ andeq r0, r0, r9, ror #3 │ │ │ │ andeq r1, r0, r0, asr #26 │ │ │ │ - rsbseq r9, r7, r4, ror #7 │ │ │ │ - rsbeq r2, r4, r0, lsl #26 │ │ │ │ - rsbeq r2, r4, r0, lsl #28 │ │ │ │ + ldrheq r9, [r7], #-52 @ 0xffffffcc @ │ │ │ │ + ldrdeq r2, [r4], #-192 @ 0xffffff40 @ │ │ │ │ + ldrdeq r2, [r4], #-208 @ 0xffffff30 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #268] @ 3b7ea0 │ │ │ │ ldr r3, [pc, #268] @ 3b7ea4 │ │ │ │ @@ -376799,44 +376799,44 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ ldrd r8, [r7] │ │ │ │ add r0, r0, #8 │ │ │ │ str r6, [r5, #2168] @ 0x878 │ │ │ │ - bl 8ac168 │ │ │ │ + bl 8ac138 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov ip, r0 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 3b7744 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b7dec │ │ │ │ - bl 997370 │ │ │ │ + bl 997340 │ │ │ │ b 3b7dec │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #40] @ 3b7eac │ │ │ │ ldr r1, [pc, #40] @ 3b7eb0 │ │ │ │ ldr r0, [pc, #40] @ 3b7eb4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 3b7eb8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addeq r2, pc, r8, lsl #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r2, pc, r8, lsr #26 │ │ │ │ - rsbseq r9, r7, r0, lsl r2 │ │ │ │ - rsbeq r2, r4, r8, lsr #22 │ │ │ │ - rsbeq r2, r4, r8, ror #27 │ │ │ │ + rsbseq r9, r7, r0, ror #3 │ │ │ │ + strdeq r2, [r4], #-168 @ 0xffffff58 @ │ │ │ │ + strheq r2, [r4], #-216 @ 0xffffff28 @ │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ ldr r3, [r0, #1744] @ 0x6d0 │ │ │ │ tst r3, #2 │ │ │ │ bne 3b7ee0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -376854,15 +376854,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #152 @ 0x98 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [r5, #2152] @ 0x868 │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ beq 3b7f50 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -376875,17 +376875,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x0077919c │ │ │ │ - rsbeq fp, r2, ip, lsr #27 │ │ │ │ - ldrdeq r5, [r2], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq r9, r7, ip, ror #2 │ │ │ │ + rsbeq fp, r2, ip, ror sp │ │ │ │ + rsbeq r5, r2, r4, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #1500] @ 3b8570 │ │ │ │ ldr ip, [pc, #1500] @ 3b8574 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -376912,15 +376912,15 @@ │ │ │ │ add r3, r8, #220 @ 0xdc │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ addeq r5, sp, #36 @ 0x24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [r0, #1744] @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ tst r3, #1 │ │ │ │ beq 3b8028 │ │ │ │ tst r3, #2 │ │ │ │ @@ -376938,15 +376938,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ add r2, r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r2 │ │ │ │ bl 43fd7c │ │ │ │ ldr r6, [r4, #1748] @ 0x6d4 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -376970,15 +376970,15 @@ │ │ │ │ add r6, r4, #2176 @ 0x880 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #1200] @ 3b85a0 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 572fcc │ │ │ │ cmp r0, #0 │ │ │ │ blt 3b8204 │ │ │ │ ldr r5, [pc, #1176] @ 3b85a4 │ │ │ │ ldr r6, [r4, #1968] @ 0x7b0 │ │ │ │ @@ -376987,34 +376987,34 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #1160] @ 3b85a8 │ │ │ │ ldr r1, [pc, #1160] @ 3b85ac │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r5, r5, #152 @ 0x98 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 58e098 │ │ │ │ ldr r2, [pc, #1124] @ 3b85b0 │ │ │ │ ldr r1, [pc, #1124] @ 3b85b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, #2 │ │ │ │ ldr r3, [r4, #1968] @ 0x7b0 │ │ │ │ mov r2, #12 │ │ │ │ bl 43fd7c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 997cb4 │ │ │ │ + bl 997c84 │ │ │ │ ldr r2, [pc, #1072] @ 3b85b8 │ │ │ │ ldr r3, [pc, #1000] @ 3b8574 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -377039,23 +377039,23 @@ │ │ │ │ ldr ip, [pc, #976] @ 3b85bc │ │ │ │ ldr r2, [pc, #976] @ 3b85c0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r8, #404 @ 0x194 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 997cb4 │ │ │ │ + bl 997c84 │ │ │ │ b 3b8180 │ │ │ │ add r7, r4, #1744 @ 0x6d0 │ │ │ │ add r7, r7, #8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8ac4e0 │ │ │ │ + bl 8ac4b0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b854c │ │ │ │ mov r1, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 3b68d8 │ │ │ │ add r8, sp, #28 │ │ │ │ str r6, [sp, #28] │ │ │ │ @@ -377079,15 +377079,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ mov r2, #648 @ 0x288 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne 3b83d8 │ │ │ │ ldr r3, [r4, #2172] @ 0x87c │ │ │ │ cmp r3, #1 │ │ │ │ bne 3b82c8 │ │ │ │ ldr r3, [r4, #1792] @ 0x700 │ │ │ │ @@ -377099,15 +377099,15 @@ │ │ │ │ mov r6, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r3, r4} │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 8aca90 │ │ │ │ + bl 8aca60 │ │ │ │ ldr r0, [r4, #2152] @ 0x868 │ │ │ │ mov r1, #12 │ │ │ │ bl 2489c0 │ │ │ │ ldr r3, [r4, #1744] @ 0x6d0 │ │ │ │ tst r3, #2 │ │ │ │ str r0, [r4, #2156] @ 0x86c │ │ │ │ beq 3b80ac │ │ │ │ @@ -377119,29 +377119,29 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r7, #152 @ 0x98 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [r4, #2152] @ 0x868 │ │ │ │ mov r2, r6 │ │ │ │ lsl r1, r1, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ mov r3, r5 │ │ │ │ bl 43aba0 │ │ │ │ subs r6, r0, #0 │ │ │ │ bne 3b8504 │ │ │ │ mov r3, #10 │ │ │ │ str r7, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [r4, #2152] @ 0x868 │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ beq 3b80ac │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ bl 43aeec │ │ │ │ @@ -377155,18 +377155,18 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 3b6990 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b83e4 │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 997cb4 │ │ │ │ + bl 997c84 │ │ │ │ b 3b82a4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 997cb4 │ │ │ │ + bl 997c84 │ │ │ │ b 3b8204 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmn r3, #1 │ │ │ │ bne 3b84a4 │ │ │ │ cmp r0, #65536 @ 0x10000 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ strcc r0, [r4, #1792] @ 0x700 │ │ │ │ @@ -377191,59 +377191,59 @@ │ │ │ │ bl 3b6990 │ │ │ │ mov r9, r1 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov sl, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq 3b8404 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 997cb4 │ │ │ │ + bl 997c84 │ │ │ │ b 3b82a4 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #368] @ 3b85e4 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #356] @ 3b85e8 │ │ │ │ ldr r1, [pc, #356] @ 3b85ec │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r2, [pc, #348] @ 3b85f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 3b82a4 │ │ │ │ ldr r3, [pc, #328] @ 3b85f4 │ │ │ │ ldr r2, [pc, #328] @ 3b85f8 │ │ │ │ ldr r1, [pc, #328] @ 3b85fc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ ldr r2, [pc, #312] @ 3b8600 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 3b82a4 │ │ │ │ ldr r3, [pc, #296] @ 3b8604 │ │ │ │ ldr ip, [pc, #296] @ 3b8608 │ │ │ │ ldr r1, [pc, #296] @ 3b860c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ mov r2, #884 @ 0x374 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 3b8204 │ │ │ │ ldr r1, [pc, #260] @ 3b8610 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997108 │ │ │ │ + bl 9970d8 │ │ │ │ b 3b8204 │ │ │ │ ldr r3, [r4, #1968] @ 0x7b0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b82a4 │ │ │ │ ldr r3, [pc, #232] @ 3b8614 │ │ │ │ ldr r1, [pc, #232] @ 3b8618 │ │ │ │ ldr r0, [pc, #232] @ 3b861c │ │ │ │ @@ -377263,58 +377263,58 @@ │ │ │ │ add r3, r3, #428 @ 0x1ac │ │ │ │ mov r2, #864 @ 0x360 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addeq r2, pc, r8, lsl #23 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r2, pc, r4, ror #22 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - ldrheq r9, [r7], #-12 @ │ │ │ │ - ldrdeq r2, [r4], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq r2, r4, ip, lsl #22 │ │ │ │ + rsbseq r9, r7, ip, lsl #1 │ │ │ │ + rsbeq r2, r4, r4, lsr #19 │ │ │ │ + ldrdeq r2, [r4], #-172 @ 0xffffff54 @ │ │ │ │ addeq r3, r1, r4, asr #15 │ │ │ │ - @ instruction: 0x00642c98 │ │ │ │ - rsbseq r8, r7, r4, asr #31 │ │ │ │ - strdeq r2, [r4], #-200 @ 0xffffff38 @ │ │ │ │ - ldrdeq r2, [r4], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r2, r4, r8, ror #24 │ │ │ │ + @ instruction: 0x00778f94 │ │ │ │ + rsbeq r2, r4, r8, asr #25 │ │ │ │ + rsbeq r2, r4, ip, lsr #17 │ │ │ │ andeq r0, r0, r7, lsl #7 │ │ │ │ - rsbseq r8, r7, ip, lsl #31 │ │ │ │ - rsbeq pc, r1, r8, lsl #7 │ │ │ │ - rsbeq ip, fp, r4, lsr #17 │ │ │ │ - rsbeq fp, r2, ip, ror #22 │ │ │ │ - @ instruction: 0x00624f94 │ │ │ │ + rsbseq r8, r7, ip, asr pc │ │ │ │ + rsbeq pc, r1, r8, asr r3 @ │ │ │ │ + rsbeq ip, fp, r4, ror r8 │ │ │ │ + rsbeq fp, r2, ip, lsr fp │ │ │ │ + rsbeq r4, r2, r4, ror #30 │ │ │ │ umulleq r2, pc, r4, r9 @ │ │ │ │ - ldrdeq r2, [r4], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r2, r4, r0, lsr #21 │ │ │ │ andeq r0, r0, fp, asr #6 │ │ │ │ - rsbseq r8, r7, r0, lsl lr │ │ │ │ - @ instruction: 0x00642a94 │ │ │ │ - rsbeq r2, r4, r0, lsr #14 │ │ │ │ + rsbseq r8, r7, r0, ror #27 │ │ │ │ + rsbeq r2, r4, r4, ror #20 │ │ │ │ + strdeq r2, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ @ instruction: 0xffffe94c │ │ │ │ - rsbseq r8, r7, ip, ror sp │ │ │ │ - @ instruction: 0x0062b998 │ │ │ │ - rsbeq r4, r2, r0, asr #27 │ │ │ │ - rsbeq r2, r4, ip, ror r8 │ │ │ │ - rsbseq r8, r7, r4, lsl ip │ │ │ │ - rsbeq r2, r4, r8, lsr #10 │ │ │ │ - andeq r0, r0, r3, lsl #5 │ │ │ │ + rsbseq r8, r7, ip, asr #26 │ │ │ │ + rsbeq fp, r2, r8, ror #18 │ │ │ │ + @ instruction: 0x00624d90 │ │ │ │ + rsbeq r2, r4, ip, asr #16 │ │ │ │ rsbseq r8, r7, r4, ror #23 │ │ │ │ - rsbeq r2, r4, ip, lsl #17 │ │ │ │ - strdeq r2, [r4], #-68 @ 0xffffffbc @ │ │ │ │ - muleq r0, pc, r2 @ │ │ │ │ + strdeq r2, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ + andeq r0, r0, r3, lsl #5 │ │ │ │ ldrheq r8, [r7], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r2, r4, ip, lsl #17 │ │ │ │ - ldrdeq r2, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ - @ instruction: 0x00642894 │ │ │ │ - rsbseq r8, r7, r8, ror #22 │ │ │ │ - rsbeq r2, r4, r0, lsl #9 │ │ │ │ - rsbeq r2, r4, r0, lsr #16 │ │ │ │ + rsbeq r2, r4, ip, asr r8 │ │ │ │ + rsbeq r2, r4, r4, asr #9 │ │ │ │ + muleq r0, pc, r2 @ │ │ │ │ + rsbseq r8, r7, r4, lsl #23 │ │ │ │ + rsbeq r2, r4, ip, asr r8 │ │ │ │ + rsbeq r2, r4, r0, lsr #9 │ │ │ │ + rsbeq r2, r4, r4, ror #16 │ │ │ │ + rsbseq r8, r7, r8, lsr fp │ │ │ │ + rsbeq r2, r4, r0, asr r4 │ │ │ │ + strdeq r2, [r4], #-112 @ 0xffffff90 @ │ │ │ │ @ instruction: 0x000002ba │ │ │ │ - rsbseq r8, r7, r0, asr #22 │ │ │ │ - rsbeq r2, r4, ip, asr r4 │ │ │ │ - rsbeq r2, r4, ip, lsl #15 │ │ │ │ + rsbseq r8, r7, r0, lsl fp │ │ │ │ + rsbeq r2, r4, ip, lsr #8 │ │ │ │ + rsbeq r2, r4, ip, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #152] @ 3b86e0 │ │ │ │ ldr r6, [pc, #152] @ 3b86e4 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -377324,45 +377324,45 @@ │ │ │ │ add r3, r7, #220 @ 0xdc │ │ │ │ add r6, pc, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 8ac544 │ │ │ │ + bl 8ac514 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b86a0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3b7f7c │ │ │ │ ldr ip, [pc, #68] @ 3b86ec │ │ │ │ ldr r2, [pc, #68] @ 3b86f0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #492 @ 0x1ec │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r8, r7, r0, asr sl │ │ │ │ - rsbeq r2, r4, ip, asr r3 │ │ │ │ - rsbeq r2, r4, r0, lsr #9 │ │ │ │ - rsbeq r2, r4, r8, ror #14 │ │ │ │ + rsbseq r8, r7, r0, lsr #20 │ │ │ │ + rsbeq r2, r4, ip, lsr #6 │ │ │ │ + rsbeq r2, r4, r0, ror r4 │ │ │ │ + rsbeq r2, r4, r8, lsr r7 │ │ │ │ andeq r0, r0, fp, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #232] @ 3b87f4 │ │ │ │ ldr r6, [pc, #232] @ 3b87f8 │ │ │ │ @@ -377373,67 +377373,67 @@ │ │ │ │ add r3, r7, #220 @ 0xdc │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1748] @ 0x6d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b87b4 │ │ │ │ bl 5578d0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3b876c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3b7f7c │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 75802c │ │ │ │ + bl 757ffc │ │ │ │ ldr ip, [pc, #132] @ 3b8800 │ │ │ │ ldr r2, [pc, #132] @ 3b8804 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #520 @ 0x208 │ │ │ │ mov r1, r6 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr ip, [pc, #76] @ 3b8808 │ │ │ │ ldr r2, [pc, #76] @ 3b880c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #520 @ 0x208 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r8, r7, ip, lsl #19 │ │ │ │ - @ instruction: 0x00642298 │ │ │ │ - ldrdeq r2, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ - ldrdeq fp, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r8, r7, ip, asr r9 │ │ │ │ + rsbeq r2, r4, r8, ror #4 │ │ │ │ + rsbeq r2, r4, r8, lsr #7 │ │ │ │ + rsbeq fp, r2, r8, lsr #7 │ │ │ │ andeq r0, r0, pc, lsl #8 │ │ │ │ - rsbeq r2, r4, r4, ror r6 │ │ │ │ + rsbeq r2, r4, r4, asr #12 │ │ │ │ andeq r0, r0, ip, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #220] @ 3b8904 │ │ │ │ ldr r2, [pc, #220] @ 3b8908 │ │ │ │ @@ -377441,15 +377441,15 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r5, r0 │ │ │ │ bl 3b730c │ │ │ │ add r3, r5, #1792 @ 0x700 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r3, [r5, #1744] @ 0x6d0 │ │ │ │ @@ -377467,15 +377467,15 @@ │ │ │ │ ldr r1, [pc, #120] @ 3b8914 │ │ │ │ add r4, r4, #152 @ 0x98 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [r5, #2152] @ 0x868 │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ beq 3b8870 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -377488,19 +377488,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r8, r7, ip, ror #16 │ │ │ │ - rsbeq r2, r4, r8, ror r1 │ │ │ │ - rsbeq r2, r4, r8, asr #5 │ │ │ │ - rsbeq fp, r2, r8, lsl r4 │ │ │ │ - rsbeq r4, r2, r0, asr #16 │ │ │ │ + rsbseq r8, r7, ip, lsr r8 │ │ │ │ + rsbeq r2, r4, r8, asr #2 │ │ │ │ + @ instruction: 0x00642298 │ │ │ │ + rsbeq fp, r2, r8, ror #7 │ │ │ │ + rsbeq r4, r2, r0, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #588] @ 3b8b80 │ │ │ │ mov sl, r3 │ │ │ │ @@ -377518,15 +377518,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, fp, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r4, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r9, [pc, #524] @ 3b8b94 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 439f38 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ @@ -377574,15 +377574,15 @@ │ │ │ │ ldr r1, [pc, #348] @ 3b8ba4 │ │ │ │ add fp, fp, #152 @ 0x98 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [r5, #1792] @ 0x700 │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r3, r2, lsl #3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ ble 3b8b44 │ │ │ │ @@ -377599,29 +377599,29 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp, #8] │ │ │ │ bl 3b6e54 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b8a88 │ │ │ │ - bl 997370 │ │ │ │ + bl 997340 │ │ │ │ subs r4, r4, #1 │ │ │ │ bmi 3b89f8 │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [r5, #2156] @ 0x86c │ │ │ │ add r6, r4, r4, lsl #1 │ │ │ │ ldr r2, [r3, r6, lsl #2] │ │ │ │ add r3, r3, r6, lsl #2 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b8b04 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r3, [pc, #180] @ 3b8ba8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 745980 │ │ │ │ + bl 745950 │ │ │ │ ldr r3, [r5, #2156] @ 0x86c │ │ │ │ str r7, [r3, r6, lsl #2] │ │ │ │ subs r4, r4, #1 │ │ │ │ bcs 3b8ad0 │ │ │ │ b 3b89f8 │ │ │ │ ldr r2, [pc, #148] @ 3b8bac │ │ │ │ ldr r3, [pc, #104] @ 3b8b84 │ │ │ │ @@ -377644,37 +377644,37 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 43b0c0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b89f8 │ │ │ │ ldr r0, [pc, #72] @ 3b8bbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998380 │ │ │ │ b 3b8ac4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq r2, pc, r4, ror #3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r8, r7, ip, asr #14 │ │ │ │ - @ instruction: 0x00642194 │ │ │ │ - rsbeq r2, r4, r0, asr r0 │ │ │ │ + rsbseq r8, r7, ip, lsl r7 │ │ │ │ + rsbeq r2, r4, r4, ror #2 │ │ │ │ + rsbeq r2, r4, r0, lsr #32 │ │ │ │ umulleq r2, pc, r8, r1 @ │ │ │ │ andeq r3, r0, ip, asr #14 │ │ │ │ addeq r2, pc, ip, lsl r1 @ │ │ │ │ - rsbeq fp, r2, r0, ror r2 │ │ │ │ - @ instruction: 0x00624694 │ │ │ │ + rsbeq fp, r2, r0, asr #4 │ │ │ │ + rsbeq r4, r2, r4, ror #12 │ │ │ │ andeq r1, r0, r0, asr #26 │ │ │ │ addeq r2, pc, r4 │ │ │ │ @ instruction: 0xffffe4a8 │ │ │ │ @ instruction: 0xffffe67c │ │ │ │ @ instruction: 0xffffe8cc │ │ │ │ - ldrdeq r2, [r4], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r2, r4, ip, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 3b8bd0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753cf0 │ │ │ │ + b 753cc0 │ │ │ │ addeq r2, r1, r8, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1308] @ 3b910c │ │ │ │ @@ -377719,15 +377719,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, #0 │ │ │ │ add sl, r6, #1808 @ 0x710 │ │ │ │ add r0, sl, #4 │ │ │ │ str r3, [r6, #760] @ 0x2f8 │ │ │ │ ldr r7, [r6, #752] @ 0x2f0 │ │ │ │ - bl 8ac168 │ │ │ │ + bl 8ac138 │ │ │ │ lsl r7, r7, #16 │ │ │ │ ldrh r5, [sl] │ │ │ │ lsr r7, r7, #16 │ │ │ │ cmp r7, r5 │ │ │ │ mov r8, r0 │ │ │ │ beq 3b8e08 │ │ │ │ ldr r5, [r6, #764] @ 0x2fc │ │ │ │ @@ -377759,15 +377759,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r8 │ │ │ │ bl 248c18 │ │ │ │ ldr r0, [r4, #1032] @ 0x408 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r4, r0, lsl #4 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 98c588 │ │ │ │ + bl 98c558 │ │ │ │ add r3, r6, #772 @ 0x304 │ │ │ │ cmp r4, r3 │ │ │ │ beq 3b8ef0 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b8c48 │ │ │ │ @@ -377789,15 +377789,15 @@ │ │ │ │ ldr r3, [r5, #1032] @ 0x408 │ │ │ │ str r4, [r5, #4] │ │ │ │ cmp r3, r4 │ │ │ │ addgt r6, r5, #8 │ │ │ │ str r4, [r5] │ │ │ │ ble 3b8dd4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 98c61c │ │ │ │ + bl 98c5ec │ │ │ │ bl 249590 │ │ │ │ ldr r3, [r5, #1032] @ 0x408 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, r3 │ │ │ │ add r6, r6, #16 │ │ │ │ blt 3b8db4 │ │ │ │ ldr r2, [pc, #836] @ 3b9120 │ │ │ │ @@ -377872,15 +377872,15 @@ │ │ │ │ add r5, r6, #772 @ 0x304 │ │ │ │ b 3b8d7c │ │ │ │ ldr r1, [pc, #572] @ 3b9134 │ │ │ │ add r3, r6, #780 @ 0x30c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9ad080 │ │ │ │ + bl 9ad050 │ │ │ │ b 3b8d50 │ │ │ │ ldr r2, [pc, #548] @ 3b9138 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b8d18 │ │ │ │ ldr r2, [pc, #532] @ 3b913c │ │ │ │ @@ -377898,23 +377898,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #440] @ 3b9144 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b8d18 │ │ │ │ ldr r2, [pc, #424] @ 3b9148 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b8e28 │ │ │ │ @@ -377933,23 +377933,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ 3b914c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b8e28 │ │ │ │ ldr r3, [pc, #296] @ 3b9150 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 3b8ea0 │ │ │ │ ldr r3, [pc, #256] @ 3b913c │ │ │ │ @@ -377964,42 +377964,42 @@ │ │ │ │ beq 3b90d4 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 3b9154 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b8ea0 │ │ │ │ ldr r0, [pc, #184] @ 3b9158 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b8d18 │ │ │ │ ldr r0, [pc, #156] @ 3b915c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b8e28 │ │ │ │ ldr r0, [pc, #132] @ 3b9160 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b8ea0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #112] @ 3b9164 │ │ │ │ ldr r1, [pc, #112] @ 3b9168 │ │ │ │ ldr r0, [pc, #112] @ 3b916c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -378009,32 +378009,32 @@ │ │ │ │ addeq r1, pc, ip, lsr #30 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r1, pc, r8, lsl pc @ │ │ │ │ addeq r1, pc, ip, asr #29 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r1, pc, r0, asr #26 │ │ │ │ addeq r1, pc, ip, ror #25 │ │ │ │ - rsbseq r8, r7, r0, ror #8 │ │ │ │ - rsbeq r1, r4, ip, asr #31 │ │ │ │ - rsbeq r7, sp, ip, asr #6 │ │ │ │ + rsbseq r8, r7, r0, lsr r4 │ │ │ │ + @ instruction: 0x00641f9c │ │ │ │ + rsbeq r7, sp, ip, lsl r3 │ │ │ │ andeq r0, r0, r4, ror r4 │ │ │ │ muleq r0, r8, r7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r2, r4, r4, lsl #1 │ │ │ │ + rsbeq r2, r4, r4, asr r0 │ │ │ │ andeq r5, r0, r4, ror #8 │ │ │ │ - rsbeq r1, r4, r0, lsl #30 │ │ │ │ + ldrdeq r1, [r4], #-224 @ 0xffffff20 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - rsbeq r1, r4, ip, lsr #28 │ │ │ │ - ldrdeq r1, [r4], #-240 @ 0xffffff10 @ │ │ │ │ - ldrdeq r1, [r4], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r1, r4, r0, lsl lr │ │ │ │ - rsbseq r8, r7, r8, lsr r2 │ │ │ │ - rsbeq r1, r4, r4, lsr #27 │ │ │ │ - rsbeq r1, r4, ip, ror fp │ │ │ │ + strdeq r1, [r4], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r1, r4, r0, lsr #31 │ │ │ │ + rsbeq r1, r4, r8, lsr #29 │ │ │ │ + rsbeq r1, r4, r0, ror #27 │ │ │ │ + rsbseq r8, r7, r8, lsl #4 │ │ │ │ + rsbeq r1, r4, r4, ror sp │ │ │ │ + rsbeq r1, r4, ip, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r6, r0, #1808 @ 0x710 │ │ │ │ ldr r0, [pc, #204] @ 3b9258 │ │ │ │ mov r8, r1 │ │ │ │ @@ -378051,30 +378051,30 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8abd9c │ │ │ │ + bl 8abd6c │ │ │ │ cmp r0, #0 │ │ │ │ blt 3b91f0 │ │ │ │ add r4, r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi 3b9200 │ │ │ │ rsb r5, r4, #8 │ │ │ │ b 3b91c4 │ │ │ │ cmn r0, #4 │ │ │ │ beq 3b91c4 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac4c │ │ │ │ cmp r8, #0 │ │ │ │ beq 3b9214 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8ac168 │ │ │ │ + bl 8ac138 │ │ │ │ str r0, [r8] │ │ │ │ ldr r2, [pc, #68] @ 3b9260 │ │ │ │ ldr r3, [pc, #60] @ 3b925c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -378102,41 +378102,41 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr ip, [pc, #96] @ 3b9308 │ │ │ │ ldr r1, [pc, #96] @ 3b930c │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ strb r2, [r0, #67] @ 0x43 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrheq r8, [r7], #-0 @ │ │ │ │ - rsbeq lr, r1, r8, lsl r2 │ │ │ │ - rsbeq fp, fp, r8, lsr r7 │ │ │ │ + rsbseq r8, r7, r0, lsl #1 │ │ │ │ + rsbeq lr, r1, r8, ror #3 │ │ │ │ + rsbeq fp, fp, r8, lsl #14 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ addeq r5, sp, r0, ror r4 │ │ │ │ ldr r0, [r0, #760] @ 0x2f8 │ │ │ │ cmp r0, #7 │ │ │ │ bhi 3b9334 │ │ │ │ rsb r0, r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -378153,17 +378153,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3b9370 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq r7, r7, r0, ror #31 │ │ │ │ - rsbeq r1, r4, ip, asr #22 │ │ │ │ - rsbeq r1, r4, r8, lsr r7 │ │ │ │ + ldrheq r7, [r7], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r1, r4, ip, lsl fp │ │ │ │ + rsbeq r1, r4, r8, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r3, [r0, #8] │ │ │ │ ldr r2, [pc, #408] @ 3b9528 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -378175,15 +378175,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ beq 3b9504 │ │ │ │ ldrh r6, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ - bl 98c848 │ │ │ │ + bl 98c818 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3b9410 │ │ │ │ ldr r2, [pc, #352] @ 3b9534 │ │ │ │ ldr r3, [pc, #340] @ 3b952c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -378204,29 +378204,29 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b9470 │ │ │ │ sub r4, r4, r6, lsl #4 │ │ │ │ ldr r4, [r4, #1064] @ 0x428 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ ldr r2, [pc, #252] @ 3b953c │ │ │ │ ldr r3, [pc, #232] @ 3b952c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3b9500 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ ldr r3, [pc, #200] @ 3b9540 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b9424 │ │ │ │ ldr r3, [pc, #184] @ 3b9544 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -378241,27 +378241,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3b954c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b9424 │ │ │ │ ldr r0, [pc, #92] @ 3b9550 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b9424 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 3b9554 │ │ │ │ ldr r1, [pc, #72] @ 3b9558 │ │ │ │ ldr r0, [pc, #72] @ 3b955c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -378274,19 +378274,19 @@ │ │ │ │ addeq r1, pc, r8, ror r7 @ │ │ │ │ addeq r1, pc, r8, asr #14 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ ldrdeq r1, [pc], ip │ │ │ │ muleq r0, r8, r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r4, r0, lsl #24 │ │ │ │ - rsbeq r1, r4, r8, lsr ip │ │ │ │ - rsbseq r7, r7, r0, lsr #28 │ │ │ │ - rsbeq r1, r4, ip, lsl #19 │ │ │ │ - strheq r1, [r4], #-184 @ 0xffffff48 @ │ │ │ │ + ldrdeq r1, [r4], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r1, r4, r8, lsl #24 │ │ │ │ + ldrsheq r7, [r7], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r1, r4, ip, asr r9 │ │ │ │ + rsbeq r1, r4, r8, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r7, [pc, #1060] @ 3b999c │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1056] @ 3b99a0 │ │ │ │ @@ -378302,39 +378302,39 @@ │ │ │ │ str r2, [sp, #180] @ 0xb4 │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #1020] @ 3b99ac │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #1000] @ 3b99b0 │ │ │ │ ldr r1, [pc, #1000] @ 3b99b4 │ │ │ │ add ip, r7, #144 @ 0x90 │ │ │ │ mov r3, #19 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add sl, sp, #64 @ 0x40 │ │ │ │ ldr r8, [pc, #976] @ 3b99b8 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r5, #0 │ │ │ │ add r9, r4, #1808 @ 0x710 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ mov r1, r5 │ │ │ │ add fp, r9, #4 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, sl │ │ │ │ bl 24a694 │ │ │ │ mov r0, fp │ │ │ │ - bl 8ac544 │ │ │ │ + bl 8ac514 │ │ │ │ cmp r0, r5 │ │ │ │ beq 3b976c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 3b9170 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ @@ -378380,27 +378380,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #740] @ 3b99cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 3b9728 │ │ │ │ ldr r3, [pc, #716] @ 3b99d0 │ │ │ │ ldr ip, [pc, #716] @ 3b99d4 │ │ │ │ ldr r1, [pc, #716] @ 3b99d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #708] @ 3b99dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ ldr r2, [pc, #688] @ 3b99e0 │ │ │ │ ldr r3, [pc, #624] @ 3b99a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -378418,53 +378418,53 @@ │ │ │ │ ldr r1, [pc, #624] @ 3b99e8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #620] @ 3b99ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 3b9728 │ │ │ │ ldr r3, [pc, #596] @ 3b99f0 │ │ │ │ ldr ip, [pc, #596] @ 3b99f4 │ │ │ │ ldr r1, [pc, #596] @ 3b99f8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #588] @ 3b99fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997748 │ │ │ │ + bl 997718 │ │ │ │ b 3b9728 │ │ │ │ ldr r2, [pc, #564] @ 3b9a00 │ │ │ │ ldr r1, [pc, #564] @ 3b9a04 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r4, r7} │ │ │ │ str r7, [sp] │ │ │ │ - bl 8aca90 │ │ │ │ + bl 8aca60 │ │ │ │ mov r3, #2 │ │ │ │ ldr r2, [pc, #524] @ 3b9a08 │ │ │ │ add r6, r4, #2032 @ 0x7f0 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ ldr r3, [r4, #2204] @ 0x89c │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 707848 │ │ │ │ + bl 707818 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ bl 338e94 │ │ │ │ b 3b9728 │ │ │ │ ldr r2, [pc, #460] @ 3b9a0c │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -378484,27 +378484,27 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 3b9a18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b966c │ │ │ │ ldr r3, [pc, #328] @ 3b9a1c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b96b8 │ │ │ │ ldr r3, [pc, #296] @ 3b9a10 │ │ │ │ @@ -378520,80 +378520,80 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 3b9a20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr sl, [sp, #104] @ 0x68 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ b 3b96b8 │ │ │ │ ldr r0, [pc, #196] @ 3b9a24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b966c │ │ │ │ ldr r0, [pc, #172] @ 3b9a28 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr sl, [sp, #104] @ 0x68 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ b 3b96b8 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - ldrheq r7, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r7, r7, r4, lsl #27 │ │ │ │ umulleq r1, pc, r4, r5 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq r1, [r4], #-188 @ 0xffffff44 @ │ │ │ │ - strheq r1, [r4], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq lr, r2, r8, lsr sl │ │ │ │ - rsbeq lr, r2, ip, asr #20 │ │ │ │ + rsbeq r1, r4, ip, lsr #23 │ │ │ │ + rsbeq r1, r4, ip, lsl #23 │ │ │ │ + rsbeq lr, r2, r8, lsl #20 │ │ │ │ + rsbeq lr, r2, ip, lsl sl │ │ │ │ addeq r1, pc, r8, lsr r5 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r7, r7, r4, asr ip │ │ │ │ - strheq r1, [r4], #-200 @ 0xffffff38 @ │ │ │ │ - strheq r1, [r4], #-124 @ 0xffffff84 @ │ │ │ │ - muleq r0, r2, r1 │ │ │ │ - rsbseq r7, r7, r8, lsr #24 │ │ │ │ - rsbeq r1, r4, r0, lsl #23 │ │ │ │ + rsbseq r7, r7, r4, lsr #24 │ │ │ │ + rsbeq r1, r4, r8, lsl #25 │ │ │ │ rsbeq r1, r4, ip, lsl #15 │ │ │ │ + muleq r0, r2, r1 │ │ │ │ + ldrsheq r7, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r1, r4, r0, asr fp │ │ │ │ + rsbeq r1, r4, ip, asr r7 │ │ │ │ andeq r0, r0, r1, lsl #3 │ │ │ │ addeq r1, pc, ip, ror #7 │ │ │ │ - rsbeq r1, r4, ip, lsr #20 │ │ │ │ - rsbeq r1, r4, r4, lsr #14 │ │ │ │ - andeq r0, r0, r3, asr r1 │ │ │ │ - rsbseq r7, r7, ip, lsl #23 │ │ │ │ - rsbeq r1, r4, r4, lsr #22 │ │ │ │ + strdeq r1, [r4], #-156 @ 0xffffff64 @ │ │ │ │ strdeq r1, [r4], #-100 @ 0xffffff9c @ │ │ │ │ + andeq r0, r0, r3, asr r1 │ │ │ │ + rsbseq r7, r7, ip, asr fp │ │ │ │ + strdeq r1, [r4], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r1, r4, r4, asr #13 │ │ │ │ andeq r0, r0, r7, lsl #3 │ │ │ │ @ instruction: 0xfffff3f4 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ - strheq r1, [r4], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r1, r4, r8, lsl #23 │ │ │ │ andeq r3, r0, r0, lsl #1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r4, r8, lsr #18 │ │ │ │ + strdeq r1, [r4], #-136 @ 0xffffff78 @ │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - strheq r1, [r4], #-152 @ 0xffffff68 @ │ │ │ │ - ldrdeq r1, [r4], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r1, r4, ip, asr #19 │ │ │ │ + rsbeq r1, r4, r8, lsl #19 │ │ │ │ + rsbeq r1, r4, r8, lsr #17 │ │ │ │ + @ instruction: 0x0064199c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1096] @ 3b9e8c │ │ │ │ ldr r1, [pc, #1096] @ 3b9e90 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -378663,22 +378663,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 3b9eb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ add r3, r4, #1808 @ 0x710 │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ addeq r0, r4, #772 @ 0x304 │ │ │ │ beq 3b9bc0 │ │ │ │ ldr r0, [r4, #764] @ 0x2fc │ │ │ │ cmp r0, #0 │ │ │ │ @@ -378700,15 +378700,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3b9e4c │ │ │ │ add r0, r0, r7, lsl #4 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 98c62c │ │ │ │ + b 98c5fc │ │ │ │ ldr r1, [pc, #696] @ 3b9eb8 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3b9c90 │ │ │ │ ldr r1, [pc, #660] @ 3b9ea8 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ @@ -378723,23 +378723,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #588] @ 3b9ebc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ cmp sl, #13 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ bcc 3b9dd4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b9aa0 │ │ │ │ b 3b9c9c │ │ │ │ @@ -378764,23 +378764,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 3b9ec4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b9aa0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b9aa0 │ │ │ │ ldr r3, [pc, #408] @ 3b9ec8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -378799,48 +378799,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3b9ecc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b9aa0 │ │ │ │ ldr r3, [pc, #292] @ 3b9ed0 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp sl, #12 │ │ │ │ bhi 3b9c9c │ │ │ │ add r3, r3, sl │ │ │ │ ldrsh r3, [r3, sl] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #264] @ 3b9ed4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b9c74 │ │ │ │ ldr r3, [pc, #252] @ 3b9ed8 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp sl, #12 │ │ │ │ bhi 3b9c80 │ │ │ │ add r3, r3, sl │ │ │ │ ldrsh r3, [r3, sl] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #224] @ 3b9edc │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3b9b80 │ │ │ │ ldr r2, [pc, #204] @ 3b9ee0 │ │ │ │ ldr r3, [pc, #120] @ 3b9e90 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -378849,15 +378849,15 @@ │ │ │ │ bne 3b9e4c │ │ │ │ ldr r0, [pc, #172] @ 3b9ee4 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #144] @ 3b9ee8 │ │ │ │ ldr r3, [pc, #52] @ 3b9e90 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -378865,40 +378865,40 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3b9e4c │ │ │ │ ldr r0, [pc, #112] @ 3b9eec │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ ldrdeq r1, [pc], r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strheq r1, [pc], r8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r1, pc, r4, ror r0 @ │ │ │ │ - ldrsbeq r7, [r7], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r7, r7, r4, lsr #15 │ │ │ │ andeq r3, r0, r0, ror #31 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq r1, [r4], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r1, r4, ip, lsr #17 │ │ │ │ addeq r0, pc, r4, asr pc @ │ │ │ │ andeq r4, r0, r4, lsl #12 │ │ │ │ - rsbeq r1, r4, r0, ror r7 │ │ │ │ + rsbeq r1, r4, r0, asr #14 │ │ │ │ andeq r4, r0, ip, asr r0 │ │ │ │ - rsbeq r1, r4, ip, ror r8 │ │ │ │ + rsbeq r1, r4, ip, asr #16 │ │ │ │ strheq r1, [r0], -r4 │ │ │ │ - rsbeq r1, r4, r0, asr r7 │ │ │ │ - rsbseq r7, r7, lr, lsl r5 │ │ │ │ - rsbeq r1, r4, r8, asr r6 │ │ │ │ - rsbseq r7, r7, r8, lsl #10 │ │ │ │ - rsbeq r1, r4, r8, lsr #13 │ │ │ │ + rsbeq r1, r4, r0, lsr #14 │ │ │ │ + rsbseq r7, r7, lr, ror #9 │ │ │ │ + rsbeq r1, r4, r8, lsr #12 │ │ │ │ + ldrsbeq r7, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r1, r4, r8, ror r6 │ │ │ │ addeq r0, pc, r8, lsl #26 │ │ │ │ - strheq r1, [r4], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r1, r4, r0, lsl #15 │ │ │ │ addeq r0, pc, r4, asr #25 │ │ │ │ - rsbeq r1, r4, r4, asr #13 │ │ │ │ + @ instruction: 0x00641694 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #216] @ 3b9fe0 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -378906,41 +378906,41 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #200] @ 3b9fe4 │ │ │ │ ldr r1, [pc, #200] @ 3b9fe8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #180] @ 3b9fec │ │ │ │ ldr r1, [pc, #180] @ 3b9ff0 │ │ │ │ add r4, r4, #128 @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ mov r8, #16 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #140] @ 3b9ff4 │ │ │ │ ldr r3, [pc, #140] @ 3b9ff8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r7, r0, #1840 @ 0x730 │ │ │ │ add sl, r7, #8 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 338e94 │ │ │ │ add r1, r7, #4 │ │ │ │ mov r0, r5 │ │ │ │ bl 338d94 │ │ │ │ mov r3, r4 │ │ │ │ @@ -378951,21 +378951,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbseq r7, r7, r8, lsr #8 │ │ │ │ - strdeq lr, [r2], #-0 @ │ │ │ │ - rsbeq lr, r2, r0, lsl #2 │ │ │ │ - rsbeq r1, r4, ip, lsr #4 │ │ │ │ - rsbeq r1, r4, ip, asr #4 │ │ │ │ + ldrsheq r7, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq lr, r2, r0, asr #1 │ │ │ │ + ldrdeq lr, [r2], #-0 @ │ │ │ │ + strdeq r1, [r4], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r1, r4, ip, lsl r2 │ │ │ │ ldrdeq r1, [r1], r8 │ │ │ │ - rsbeq r0, r4, r0, ror sp │ │ │ │ + rsbeq r0, r4, r0, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #724] @ 3ba2e8 │ │ │ │ ldr r1, [pc, #724] @ 3ba2ec │ │ │ │ add ip, pc, ip │ │ │ │ @@ -379031,23 +379031,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #460] @ 3ba30c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ cmp r7, #13 │ │ │ │ sbcs r3, r4, #0 │ │ │ │ bcc 3ba29c │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ba060 │ │ │ │ b 3ba16c │ │ │ │ @@ -379072,23 +379072,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3ba314 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ba060 │ │ │ │ ldr r3, [pc, #292] @ 3ba318 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #12 │ │ │ │ bhi 3ba16c │ │ │ │ ldrsb r3, [r3, r7] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -379114,67 +379114,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 3ba320 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ba060 │ │ │ │ ldr r0, [pc, #144] @ 3ba324 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ba144 │ │ │ │ ldr r3, [pc, #132] @ 3ba328 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #12 │ │ │ │ bhi 3ba150 │ │ │ │ add r3, r3, r7 │ │ │ │ ldrsh r3, [r3, r7] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #104] @ 3ba32c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ba060 │ │ │ │ ldr r0, [pc, #92] @ 3ba330 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ba060 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq r0, pc, r8, lsl #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r0, pc, r8, ror #21 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x008f0ab0 │ │ │ │ - rsbseq r7, r7, r6, asr r2 │ │ │ │ + rsbseq r7, r7, r6, lsr #4 │ │ │ │ @ instruction: 0x000045bc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq r1, [r4], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r1, r4, ip, asr #9 │ │ │ │ andeq r4, r0, ip, asr r0 │ │ │ │ - rsbeq r1, r4, ip, lsr #7 │ │ │ │ - rsbseq r7, r7, r7, lsl r1 │ │ │ │ + rsbeq r1, r4, ip, ror r3 │ │ │ │ + rsbseq r7, r7, r7, ror #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rsbeq r1, r4, ip, lsr #8 │ │ │ │ - rsbeq r1, r4, r8, ror #7 │ │ │ │ - rsbseq r7, r7, r4, ror r0 │ │ │ │ - rsbeq r1, r4, ip, lsr r4 │ │ │ │ - rsbeq r1, r4, r4, lsl r3 │ │ │ │ + strdeq r1, [r4], #-60 @ 0xffffffc4 @ │ │ │ │ + strheq r1, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r7, r7, r4, asr #32 │ │ │ │ + rsbeq r1, r4, ip, lsl #8 │ │ │ │ + rsbeq r1, r4, r4, ror #5 │ │ │ │ ldr r0, [pc, #4] @ 3ba340 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq r1, r1, ip, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #116] @ 3ba3d0 │ │ │ │ ldr r2, [pc, #116] @ 3ba3d4 │ │ │ │ @@ -379182,40 +379182,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #84] @ 3ba3dc │ │ │ │ ldr r1, [pc, #84] @ 3ba3e0 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3ac8c8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 43fd7c │ │ │ │ - rsbseq r7, r7, r8, lsl #1 │ │ │ │ - rsbeq r1, r4, r0, ror #7 │ │ │ │ - strdeq r1, [r4], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq sp, r1, r8, lsl r1 │ │ │ │ - rsbeq sl, fp, r8, lsr r6 │ │ │ │ + rsbseq r7, r7, r8, asr r0 │ │ │ │ + strheq r1, [r4], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r1, r4, r4, asr #7 │ │ │ │ + rsbeq sp, r1, r8, ror #1 │ │ │ │ + rsbeq sl, fp, r8, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #200] @ 3ba4c4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -379223,31 +379223,31 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #184] @ 3ba4c8 │ │ │ │ ldr r1, [pc, #184] @ 3ba4cc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #164] @ 3ba4d0 │ │ │ │ ldr r1, [pc, #164] @ 3ba4d4 │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [pc, #132] @ 3ba4d8 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r3, [pc, #112] @ 3ba4dc │ │ │ │ ldr r1, [pc, #112] @ 3ba4e0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #92] @ 0x5c │ │ │ │ mov r2, #1 │ │ │ │ mov r0, #2176 @ 0x880 │ │ │ │ ldr r3, [pc, #96] @ 3ba4e4 │ │ │ │ @@ -379264,26 +379264,26 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsheq r6, [r7], #-240 @ 0xffffff10 @ │ │ │ │ - @ instruction: 0x0061d098 │ │ │ │ - strheq sl, [fp], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r9, r2, r0, lsl #17 │ │ │ │ - rsbeq r2, r2, r8, lsr #25 │ │ │ │ + rsbseq r6, r7, r0, asr #31 │ │ │ │ + rsbeq sp, r1, r8, rrx │ │ │ │ + rsbeq sl, fp, r4, lsl #11 │ │ │ │ + rsbeq r9, r2, r0, asr r8 │ │ │ │ + rsbeq r2, r2, r8, ror ip │ │ │ │ addeq r4, sp, ip, lsr #6 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ andseq r1, r1, r6, lsr fp │ │ │ │ addeq r1, r1, r4, lsl r5 │ │ │ │ ldr r0, [pc, #4] @ 3ba4f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq r1, r1, r0, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ mov r4, r0 │ │ │ │ @@ -379356,25 +379356,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #124] @ 3ba6bc │ │ │ │ ldr r1, [pc, #124] @ 3ba6c0 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #92] @ 3ba6c4 │ │ │ │ ldr r1, [pc, #92] @ 3ba6c8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #88] @ 3ba6cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ @@ -379387,19 +379387,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r6, r7, r8, lsl lr │ │ │ │ - @ instruction: 0x00634494 │ │ │ │ - rsbeq r4, r3, r8, lsr #9 │ │ │ │ - rsbeq ip, r1, r4, ror #28 │ │ │ │ - rsbeq sl, fp, r4, lsl #7 │ │ │ │ + rsbseq r6, r7, r8, ror #27 │ │ │ │ + rsbeq r4, r3, r4, ror #8 │ │ │ │ + rsbeq r4, r3, r8, ror r4 │ │ │ │ + rsbeq ip, r1, r4, lsr lr │ │ │ │ + rsbeq sl, fp, r4, asr r3 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsl #10 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -379411,50 +379411,50 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #140] @ 3ba78c │ │ │ │ ldr r1, [pc, #140] @ 3ba790 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 74d7e8 │ │ │ │ + bl 74d7b8 │ │ │ │ ldr r2, [pc, #104] @ 3ba794 │ │ │ │ ldr r1, [pc, #104] @ 3ba798 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #84] @ 3ba79c │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3ba7a0 │ │ │ │ str r1, [r5, #104] @ 0x68 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9acf38 │ │ │ │ + bl 9acf08 │ │ │ │ str r0, [r5, #112] @ 0x70 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r6, r7, r8, asr #26 │ │ │ │ - rsbeq r1, r4, r0, ror r0 │ │ │ │ - rsbeq r1, r4, ip, ror r0 │ │ │ │ - rsbeq r4, r3, ip, lsl #7 │ │ │ │ - rsbeq r6, r3, r8, lsl r5 │ │ │ │ - rsbeq r1, r4, r8, asr #32 │ │ │ │ + rsbseq r6, r7, r8, lsl sp │ │ │ │ + rsbeq r1, r4, r0, asr #32 │ │ │ │ + rsbeq r1, r4, ip, asr #32 │ │ │ │ + rsbeq r4, r3, ip, asr r3 │ │ │ │ + rsbeq r6, r3, r8, ror #9 │ │ │ │ + rsbeq r1, r4, r8, lsl r0 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #392] @ 3ba944 │ │ │ │ mov r6, r1 │ │ │ │ @@ -379471,27 +379471,27 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #352] @ 3ba954 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #332] @ 3ba958 │ │ │ │ ldr r1, [pc, #332] @ 3ba95c │ │ │ │ add r4, r4, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r8, [pc, #324] @ 3ba960 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #296] @ 3ba964 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ba8a8 │ │ │ │ ldr r3, [r5, #116] @ 0x74 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -379536,45 +379536,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3ba978 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ba848 │ │ │ │ ldr r0, [pc, #76] @ 3ba97c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ba848 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r6, r7, r4, ror ip │ │ │ │ + rsbseq r6, r7, r4, asr #24 │ │ │ │ addeq r0, pc, ip, asr #6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r0, r4, ip, lsl #31 │ │ │ │ - rsbeq r0, r4, ip, ror pc │ │ │ │ - @ instruction: 0x0061cc90 │ │ │ │ - strheq sl, [fp], #-16 @ │ │ │ │ + rsbeq r0, r4, ip, asr pc │ │ │ │ + rsbeq r0, r4, ip, asr #30 │ │ │ │ + rsbeq ip, r1, r0, ror #24 │ │ │ │ + rsbeq sl, fp, r0, lsl #3 │ │ │ │ strdeq r0, [pc], r8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x008f02b4 │ │ │ │ andeq r4, r0, r4, asr #9 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, r4, r0, lsl #29 │ │ │ │ - @ instruction: 0x00640e98 │ │ │ │ + rsbeq r0, r4, r0, asr lr │ │ │ │ + rsbeq r0, r4, r8, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #424] @ 3bab40 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -379589,15 +379589,15 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #388] @ 3bab50 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r6, [pc, #368] @ 3bab54 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ cmp r3, #2 │ │ │ │ movhi r5, #255 @ 0xff │ │ │ │ bhi 3baa44 │ │ │ │ ldr r2, [pc, #348] @ 3bab58 │ │ │ │ @@ -379605,15 +379605,15 @@ │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #316] @ 3bab60 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ add r2, r4, r3 │ │ │ │ ldrb r5, [r2, #120] @ 0x78 │ │ │ │ @@ -379656,52 +379656,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3bab74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ add r2, r4, r3 │ │ │ │ ldrb r5, [r2, #120] @ 0x78 │ │ │ │ b 3baa3c │ │ │ │ ldr r0, [pc, #88] @ 3bab78 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ add r2, r4, r3 │ │ │ │ ldrb r5, [r2, #120] @ 0x78 │ │ │ │ b 3baa3c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x00776a9c │ │ │ │ + rsbseq r6, r7, ip, ror #20 │ │ │ │ addeq r0, pc, r0, ror r1 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r0, r4, r4, lsr #27 │ │ │ │ - strheq r0, [r4], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r0, r4, r4, ror sp │ │ │ │ + rsbeq r0, r4, r4, lsl #27 │ │ │ │ addeq r0, pc, ip, lsr r1 @ │ │ │ │ - rsbeq ip, r1, r4, lsr #21 │ │ │ │ - strheq r9, [fp], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq ip, r1, r4, ror sl │ │ │ │ + rsbeq r9, fp, r8, lsl #31 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ ldrdeq r0, [pc], r0 @ │ │ │ │ andeq r2, r0, r0, lsl #1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, r4, r8, ror #25 │ │ │ │ - strdeq r0, [r4], #-196 @ 0xffffff3c @ │ │ │ │ + strheq r0, [r4], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r0, r4, r4, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #1352] @ 3bb0dc │ │ │ │ ldr lr, [pc, #1352] @ 3bb0e0 │ │ │ │ ldr ip, [pc, #1352] @ 3bb0e4 │ │ │ │ @@ -379717,15 +379717,15 @@ │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #1292] @ 3bb0f0 │ │ │ │ ldr r6, [pc, #1292] @ 3bb0f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r4, #4 │ │ │ │ bhi 3baeec │ │ │ │ ldrb r3, [r3, r4] │ │ │ │ @@ -379737,15 +379737,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #1232] @ 3bb104 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bafc0 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #1212] @ 3bb108 │ │ │ │ @@ -379777,15 +379777,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #1072] @ 3bb104 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 3bac40 │ │ │ │ ldr r3, [pc, #1072] @ 3bb118 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -379806,15 +379806,15 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [pc, #988] @ 3bb124 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #980] @ 3bb128 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3bae14 │ │ │ │ ldr r3, [pc, #972] @ 3bb12c │ │ │ │ @@ -379825,15 +379825,15 @@ │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r4, [r0, #116] @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #880] @ 3bb104 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 3bac40 │ │ │ │ ldr r3, [pc, #880] @ 3bb118 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -379854,39 +379854,39 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [pc, #816] @ 3bb138 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #808] @ 3bb13c │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3bac40 │ │ │ │ ldr r3, [pc, #780] @ 3bb140 │ │ │ │ ldr r2, [pc, #780] @ 3bb144 │ │ │ │ ldr r1, [pc, #780] @ 3bb148 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, #0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r4, [r0, #116] @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #668] @ 3bb104 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 3bac40 │ │ │ │ ldr r3, [pc, #668] @ 3bb118 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -379907,15 +379907,15 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [pc, #624] @ 3bb14c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #616] @ 3bb150 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3bae14 │ │ │ │ ldr ip, [pc, #608] @ 3bb154 │ │ │ │ @@ -379924,15 +379924,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #484] @ 3bb104 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3baf34 │ │ │ │ mvn r0, #0 │ │ │ │ b 3bac44 │ │ │ │ @@ -379955,25 +379955,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [pc, #452] @ 3bb160 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #428] @ 3bb164 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3baf2c │ │ │ │ ldr r3, [pc, #336] @ 3bb118 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bac40 │ │ │ │ ldr r3, [pc, #320] @ 3bb11c │ │ │ │ @@ -379990,109 +379990,109 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [pc, #320] @ 3bb168 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 3bb16c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3bac40 │ │ │ │ ldr r2, [pc, #284] @ 3bb170 │ │ │ │ ldr r0, [pc, #284] @ 3bb174 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3baf2c │ │ │ │ ldr r2, [pc, #264] @ 3bb178 │ │ │ │ ldr r0, [pc, #264] @ 3bb17c │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3bac40 │ │ │ │ ldr r2, [pc, #244] @ 3bb180 │ │ │ │ ldr r0, [pc, #244] @ 3bb184 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3bac40 │ │ │ │ ldr r2, [pc, #224] @ 3bb188 │ │ │ │ ldr r0, [pc, #224] @ 3bb18c │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3bac40 │ │ │ │ ldr r2, [pc, #204] @ 3bb190 │ │ │ │ ldr r0, [pc, #204] @ 3bb194 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3bac40 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x0077689c │ │ │ │ + rsbseq r6, r7, ip, ror #16 │ │ │ │ addeq pc, lr, ip, ror pc @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strheq r0, [r4], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq r0, r4, r0, asr #23 │ │ │ │ - rsbseq r6, r7, r8, asr #16 │ │ │ │ + rsbeq r0, r4, r0, lsl #23 │ │ │ │ + @ instruction: 0x00640b90 │ │ │ │ + rsbseq r6, r7, r8, lsl r8 │ │ │ │ addeq pc, lr, r4, lsr pc @ │ │ │ │ - rsbseq r6, r7, r8, lsr #16 │ │ │ │ - @ instruction: 0x0061c890 │ │ │ │ - strheq r9, [fp], #-208 @ 0xffffff30 @ │ │ │ │ + ldrsheq r6, [r7], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq ip, r1, r0, ror #16 │ │ │ │ + rsbeq r9, fp, r0, lsl #27 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ ldrdeq pc, [lr], r0 │ │ │ │ - rsbseq r6, r7, r8, lsl #15 │ │ │ │ - strdeq ip, [r1], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r9, fp, r0, lsl sp │ │ │ │ + rsbseq r6, r7, r8, asr r7 │ │ │ │ + rsbeq ip, r1, r0, asr #15 │ │ │ │ + rsbeq r9, fp, r0, ror #25 │ │ │ │ andeq r2, r0, r4, lsr fp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, r4, ip, asr #22 │ │ │ │ - rsbeq r0, r4, r4, ror #21 │ │ │ │ - ldrsbeq r6, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq ip, r1, r4, lsr r7 │ │ │ │ - rsbeq r9, fp, r8, asr #24 │ │ │ │ - rsbeq r0, r4, r4, asr sl │ │ │ │ + rsbeq r0, r4, ip, lsl fp │ │ │ │ + strheq r0, [r4], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r6, r7, r0, lsr #13 │ │ │ │ + rsbeq ip, r1, r4, lsl #14 │ │ │ │ + rsbeq r9, fp, r8, lsl ip │ │ │ │ rsbeq r0, r4, r4, lsr #20 │ │ │ │ - ldrsheq r6, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq ip, r1, r0, ror #12 │ │ │ │ - rsbeq r9, fp, r4, ror fp │ │ │ │ - rsbeq r0, r4, r8, lsr #19 │ │ │ │ - rsbeq r0, r4, r0, asr r9 │ │ │ │ - rsbseq r6, r7, ip, lsr r5 │ │ │ │ - rsbeq ip, r1, r4, lsr #11 │ │ │ │ - rsbeq r9, fp, r4, asr #21 │ │ │ │ - rsbeq r0, r4, ip, lsl #18 │ │ │ │ - rsbeq r0, r4, r0, lsl #17 │ │ │ │ - rsbeq r0, r4, r4, ror r8 │ │ │ │ - strdeq r0, [r4], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r0, r4, r4, asr r8 │ │ │ │ - rsbeq r0, r4, r0, lsl r8 │ │ │ │ - rsbeq r0, r4, ip, lsr #16 │ │ │ │ - strdeq r0, [r4], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r0, r4, r4, lsl #16 │ │ │ │ - ldrdeq r0, [r4], #-120 @ 0xffffff88 @ │ │ │ │ - strheq r0, [r4], #-112 @ 0xffffff90 @ │ │ │ │ - strheq r0, [r4], #-124 @ 0xffffff84 @ │ │ │ │ - strheq r0, [r4], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r0, r4, r0, lsr #15 │ │ │ │ + strdeq r0, [r4], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq r6, r7, ip, asr #11 │ │ │ │ + rsbeq ip, r1, r0, lsr r6 │ │ │ │ + rsbeq r9, fp, r4, asr #22 │ │ │ │ + rsbeq r0, r4, r8, ror r9 │ │ │ │ + rsbeq r0, r4, r0, lsr #18 │ │ │ │ + rsbseq r6, r7, ip, lsl #10 │ │ │ │ + rsbeq ip, r1, r4, ror r5 │ │ │ │ + @ instruction: 0x006b9a94 │ │ │ │ + ldrdeq r0, [r4], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r0, r4, r0, asr r8 │ │ │ │ + rsbeq r0, r4, r4, asr #16 │ │ │ │ + rsbeq r0, r4, r4, asr #15 │ │ │ │ + rsbeq r0, r4, r4, lsr #16 │ │ │ │ + rsbeq r0, r4, r0, ror #15 │ │ │ │ + strdeq r0, [r4], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r0, r4, r4, asr #15 │ │ │ │ + ldrdeq r0, [r4], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r0, r4, r8, lsr #15 │ │ │ │ + rsbeq r0, r4, r0, lsl #15 │ │ │ │ + rsbeq r0, r4, ip, lsl #15 │ │ │ │ + rsbeq r0, r4, ip, lsl #15 │ │ │ │ + rsbeq r0, r4, r0, ror r7 │ │ │ │ cmp r1, #1 │ │ │ │ movle r3, #12 │ │ │ │ strble r3, [r0, #193] @ 0xc1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -380219,24 +380219,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #832] @ 3bb714 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3bb27c │ │ │ │ cmp r5, #0 │ │ │ │ ldrb sl, [r0, #168] @ 0xa8 │ │ │ │ bne 3bb488 │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [pc, #780] @ 3bb700 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ @@ -380261,24 +380261,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #672] @ 3bb71c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r8, [r8] │ │ │ │ b 3bb274 │ │ │ │ ldr r3, [pc, #656] @ 3bb720 │ │ │ │ lsr sl, sl, #6 │ │ │ │ orr sl, r5, sl, lsl #4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, sl, #3 │ │ │ │ @@ -380318,15 +380318,15 @@ │ │ │ │ strb r1, [r9, #194] @ 0xc2 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #127 @ 0x7f │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r9, #212] @ 0xd4 │ │ │ │ movne r1, #1 │ │ │ │ strh r3, [r9, #186] @ 0xba │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ b 3bb344 │ │ │ │ add r4, r9, #4288 @ 0x10c0 │ │ │ │ mvn r3, #127 @ 0x7f │ │ │ │ strb r3, [r9, #194] @ 0xc2 │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ add r1, r9, #220 @ 0xdc │ │ │ │ mov r2, #6 │ │ │ │ @@ -380416,42 +380416,42 @@ │ │ │ │ b 3bb3ec │ │ │ │ ldr r0, [pc, #120] @ 3bb72c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3bb27c │ │ │ │ ldr r0, [pc, #92] @ 3bb730 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r8, [r8] │ │ │ │ b 3bb274 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq pc, lr, r8, asr #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq pc, lr, r8, lsl #18 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ umulleq pc, lr, r8, r8 @ │ │ │ │ andeq r1, r0, ip, lsl r9 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, r4, r0, ror #10 │ │ │ │ + rsbeq r0, r4, r0, lsr r5 │ │ │ │ muleq r0, ip, r1 │ │ │ │ - rsbeq r0, r4, ip, lsr r4 │ │ │ │ - ldrsbeq r5, [r7], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r0, r4, ip, lsl #8 │ │ │ │ + rsbseq r5, r7, ip, lsr #31 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r5, r0, r7, asr r7 │ │ │ │ - strheq r0, [r4], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r0, r4, r4, lsr #4 │ │ │ │ + rsbeq r0, r4, r4, lsl #5 │ │ │ │ + strdeq r0, [r4], #-20 @ 0xffffffec @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1640] @ 3bbdb4 │ │ │ │ ldr r1, [pc, #1640] @ 3bbdb8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -380559,23 +380559,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd sl, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1208] @ 3bbdd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ cmp r7, #0 │ │ │ │ beq 3bb7bc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bb9bc │ │ │ │ @@ -380597,23 +380597,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ stm sp, {r4, r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1064] @ 3bbde0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ cmp r4, #0 │ │ │ │ bne 3bba9c │ │ │ │ tst sl, #1 │ │ │ │ strb sl, [r5, #168] @ 0xa8 │ │ │ │ bne 3bb7c8 │ │ │ │ ldrb r3, [r5, #194] @ 0xc2 │ │ │ │ tst sl, #24 │ │ │ │ @@ -380626,15 +380626,15 @@ │ │ │ │ ldrb r2, [r5, #196] @ 0xc4 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ tst r3, r2 │ │ │ │ ldr r0, [r5, #212] @ 0xd4 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ strb r3, [r5, #194] @ 0xc2 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ tst sl, #4 │ │ │ │ beq 3bb7c8 │ │ │ │ ldrb r4, [r5, #182] @ 0xb6 │ │ │ │ ldrh r3, [r5, #184] @ 0xb8 │ │ │ │ lsl r4, r4, #8 │ │ │ │ cmp r4, #49152 @ 0xc000 │ │ │ │ subge r4, r4, #32768 @ 0x8000 │ │ │ │ @@ -380661,15 +380661,15 @@ │ │ │ │ ldrb r3, [r5, #196] @ 0xc4 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #127 @ 0x7f │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r5, #212] @ 0xd4 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 750144 │ │ │ │ + b 750114 │ │ │ │ ldrb r3, [r5, #168] @ 0xa8 │ │ │ │ ldr r2, [pc, #832] @ 3bbde8 │ │ │ │ lsr r3, r3, #6 │ │ │ │ orr r3, r4, r3, lsl #4 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r1, r3, #1 │ │ │ │ cmp r1, #30 │ │ │ │ @@ -380850,44 +380850,44 @@ │ │ │ │ ldrh r2, [r5, #184] @ 0xb8 │ │ │ │ add r1, r1, r4 │ │ │ │ bl 5ae04c │ │ │ │ b 3bba38 │ │ │ │ ldr r0, [pc, #116] @ 3bbdfc │ │ │ │ strd sl, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3bb924 │ │ │ │ ldr r0, [pc, #100] @ 3bbe00 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3bb9bc │ │ │ │ ldrdeq pc, [lr], r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq pc, lr, r8, lsr #7 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq pc, lr, ip, asr #6 │ │ │ │ umulleq pc, lr, ip, r2 @ │ │ │ │ muleq r0, ip, lr │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, r4, r8, ror r0 │ │ │ │ + rsbeq r0, r4, r8, asr #32 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r0, r4, r4, asr #32 │ │ │ │ + rsbeq r0, r4, r4, lsl r0 │ │ │ │ addeq pc, lr, r4, asr #1 │ │ │ │ - ldrsheq r5, [r7], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq r5, r7, r8, asr #19 │ │ │ │ @ instruction: 0x008eefb8 │ │ │ │ addeq lr, lr, r4, lsl pc │ │ │ │ addeq lr, lr, r8, ror lr │ │ │ │ addeq lr, lr, r4, ror #27 │ │ │ │ - rsbeq pc, r3, r4, asr #24 │ │ │ │ - rsbeq pc, r3, r0, lsr #25 │ │ │ │ + rsbeq pc, r3, r4, lsl ip @ │ │ │ │ + rsbeq pc, r3, r0, ror ip @ │ │ │ │ │ │ │ │ 003bbe04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #4288 @ 0x10c0 │ │ │ │ @@ -381005,15 +381005,15 @@ │ │ │ │ orr r3, r3, #1 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #127 @ 0x7f │ │ │ │ ldr r0, [r7, #212] @ 0xd4 │ │ │ │ movne r1, #1 │ │ │ │ strb r8, [r7, #203] @ 0xcb │ │ │ │ strb r3, [r7, #194] @ 0xc2 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ mov r0, sl │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -381076,15 +381076,15 @@ │ │ │ │ bne 3bbfec │ │ │ │ ldrb r2, [r2, #246] @ 0xf6 │ │ │ │ ldrb r3, [fp, #5] │ │ │ │ cmp r2, r3 │ │ │ │ bne 3bbfec │ │ │ │ b 3bbf00 │ │ │ │ andeq r0, r0, sp, ror #11 │ │ │ │ - ldrheq r5, [r7], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq r5, r7, r4, lsl #9 │ │ │ │ │ │ │ │ 003bc108 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -381093,39 +381093,39 @@ │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 3bc168 │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq pc, r3, r4, asr r9 @ │ │ │ │ + rsbeq pc, r3, r4, lsr #18 │ │ │ │ addeq pc, r0, r8, lsl #18 │ │ │ │ ldr r0, [pc, #4] @ 3bc178 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq pc, r0, r4, lsr r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1960] @ 0x7a8 │ │ │ │ bl 5ad8ec │ │ │ │ ldr r0, [r4, #1956] @ 0x7a4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 75044c │ │ │ │ + b 75041c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ mov r6, #1 │ │ │ │ ldr r3, [pc, #180] @ 3bc278 │ │ │ │ @@ -381136,15 +381136,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3bc108 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r5 │ │ │ │ @@ -381156,32 +381156,32 @@ │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #1956] @ 0x7a4 │ │ │ │ mov r0, r6 │ │ │ │ bl 5ad018 │ │ │ │ mov r0, r5 │ │ │ │ bl 3bbe04 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754864 │ │ │ │ + bl 754834 │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r3, r5} │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ 3bc284 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 5ad6a8 │ │ │ │ str r0, [r4, #1960] @ 0x7a8 │ │ │ │ bl 5ad820 │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 5acfa8 │ │ │ │ - rsbseq r5, r7, ip, lsl r3 │ │ │ │ - rsbeq r8, fp, ip, ror #15 │ │ │ │ - ldrdeq fp, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r5, r7, ip, ror #5 │ │ │ │ + strheq r8, [fp], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq fp, r1, r0, lsr #5 │ │ │ │ addeq pc, pc, r4, lsr ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #212] @ 3bc374 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -381190,25 +381190,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 3bc378 │ │ │ │ ldr r1, [pc, #196] @ 3bc37c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #176] @ 3bc380 │ │ │ │ ldr r1, [pc, #176] @ 3bc384 │ │ │ │ add r5, r5, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #144] @ 3bc388 │ │ │ │ ldr r1, [pc, #144] @ 3bc38c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #136] @ 3bc390 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -381222,35 +381222,35 @@ │ │ │ │ str r2, [r0, #120] @ 0x78 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r5, r7, ip, asr #4 │ │ │ │ - strdeq fp, [r1], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r8, fp, r0, lsl r7 │ │ │ │ - rsbeq r7, r2, r4, ror #19 │ │ │ │ - rsbeq r0, r2, ip, lsl #28 │ │ │ │ + rsbseq r5, r7, ip, lsl r2 │ │ │ │ + rsbeq fp, r1, r4, asr #3 │ │ │ │ + rsbeq r8, fp, r0, ror #13 │ │ │ │ + strheq r7, [r2], #-148 @ 0xffffff6c @ │ │ │ │ + ldrdeq r0, [r2], #-220 @ 0xffffff24 @ │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ addeq pc, r0, r0, lsr #15 │ │ │ │ - strheq pc, [r3], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq pc, r3, r4, lsl #15 │ │ │ │ eorhi r1, r9, ip, ror #1 │ │ │ │ addeq r2, sp, ip, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 3bc428 │ │ │ │ @@ -381260,15 +381260,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #76] @ 3bc434 │ │ │ │ ldr r2, [pc, #76] @ 3bc438 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov ip, r0 │ │ │ │ add r1, r0, #6016 @ 0x1780 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ @@ -381279,19 +381279,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r5, r7, r0, lsr r1 │ │ │ │ - rsbeq r7, r2, ip, ror #17 │ │ │ │ - rsbeq r0, r2, r4, lsl sp │ │ │ │ - rsbeq pc, r3, r0, lsl #14 │ │ │ │ - ldrdeq r9, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq r5, r7, r0, lsl #2 │ │ │ │ + strheq r7, [r2], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r0, r2, r4, ror #25 │ │ │ │ + ldrdeq pc, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r9, r3, r8, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #228] @ 3bc538 │ │ │ │ ldr r3, [pc, #228] @ 3bc53c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -381327,15 +381327,15 @@ │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r9, [sp, #48] @ 0x30 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ cmp r4, #78 @ 0x4e │ │ │ │ bne 3bc490 │ │ │ │ ldr r2, [pc, #92] @ 3bc558 │ │ │ │ ldr r3, [pc, #60] @ 3bc53c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -381350,18 +381350,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq lr, lr, r8, asr #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq pc, pc, r8, ror #20 │ │ │ │ - rsbeq r0, r2, r8, asr ip │ │ │ │ + rsbeq r0, r2, r8, lsr #24 │ │ │ │ andeq r0, r0, r4, asr #8 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rsbeq r7, r2, r8, ror sl │ │ │ │ + rsbeq r7, r2, r8, asr #20 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ addeq lr, lr, r0, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ 3bc604 │ │ │ │ @@ -381370,24 +381370,24 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #112] @ 3bc610 │ │ │ │ ldr r1, [pc, #112] @ 3bc614 │ │ │ │ add r4, r4, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #84] @ 3bc618 │ │ │ │ ldr r2, [pc, #84] @ 3bc61c │ │ │ │ add r1, r6, #6336 @ 0x18c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -381398,21 +381398,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r5, r7, r4, asr #32 │ │ │ │ - rsbeq r7, r2, r4, lsr r7 │ │ │ │ - rsbeq r0, r2, ip, asr fp │ │ │ │ - rsbeq sl, r1, r4, lsl #30 │ │ │ │ - rsbeq r8, fp, r0, lsr #8 │ │ │ │ - rsbeq pc, r3, r0, lsr #10 │ │ │ │ - strdeq r8, [r3], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r5, r7, r4, lsl r0 │ │ │ │ + rsbeq r7, r2, r4, lsl #14 │ │ │ │ + rsbeq r0, r2, ip, lsr #22 │ │ │ │ + ldrdeq sl, [r1], #-228 @ 0xffffff1c @ │ │ │ │ + strdeq r8, [fp], #-48 @ 0xffffffd0 @ │ │ │ │ + strdeq pc, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r8, r3, r8, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #96] @ 3bc698 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -381421,31 +381421,31 @@ │ │ │ │ ldr r2, [pc, #80] @ 3bc69c │ │ │ │ ldr r1, [pc, #80] @ 3bc6a0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #76] @ 3bc6a4 │ │ │ │ add r5, r4, #8192 @ 0x2000 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r1, [r5, #2512] @ 0x9d0 │ │ │ │ mov r2, r4 │ │ │ │ bl 5875b0 │ │ │ │ ldr r0, [r5, #2512] @ 0x9d0 │ │ │ │ bl 248b1c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r3, #2344] @ 0x928 │ │ │ │ bl 436578 │ │ │ │ ldr r0, [r4, #2256] @ 0x8d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 5ad8ec │ │ │ │ - rsbseq r4, r7, r8, lsl #31 │ │ │ │ - rsbeq pc, r3, ip, lsr #9 │ │ │ │ - rsbeq r9, r3, r4, rrx │ │ │ │ + rsbseq r4, r7, r8, asr pc │ │ │ │ + rsbeq pc, r3, ip, ror r4 @ │ │ │ │ + rsbeq r9, r3, r4, lsr r0 │ │ │ │ andeq r0, r0, r3, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r4, #2491] @ 0x9bb │ │ │ │ @@ -381576,15 +381576,15 @@ │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ bl 24b7cc │ │ │ │ addeq lr, lr, r4, lsl #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xff7daa85 │ │ │ │ @ instruction: 0xffffbaba │ │ │ │ addeq lr, lr, ip, lsr #5 │ │ │ │ - rsbseq r4, r7, r4, asr #26 │ │ │ │ + rsbseq r4, r7, r4, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -381604,30 +381604,30 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #300] @ 3bca58 │ │ │ │ ldr r1, [pc, #300] @ 3bca5c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #280] @ 3bca60 │ │ │ │ ldr r1, [pc, #280] @ 3bca64 │ │ │ │ add r4, r4, #192 @ 0xc0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ ldr r9, [pc, #260] @ 3bca68 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754890 │ │ │ │ + bl 754860 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r5 │ │ │ │ mov r6, r0 │ │ │ │ b 3bc99c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #13 │ │ │ │ add r5, r5, #6 │ │ │ │ @@ -381640,15 +381640,15 @@ │ │ │ │ ldr r3, [r8, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #176] @ 3bca6c │ │ │ │ orr r3, r3, #8 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [r8, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ add r4, r4, r4, lsl #1 │ │ │ │ ldr r1, [pc, #148] @ 3bca70 │ │ │ │ ldr r2, [pc, #148] @ 3bca74 │ │ │ │ ldr r3, [pc, #148] @ 3bca78 │ │ │ │ add r4, r9, r4, lsl #3 │ │ │ │ ldr lr, [r4, #4] │ │ │ │ ldr ip, [pc, #140] @ 3bca7c │ │ │ │ @@ -381674,22 +381674,22 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 24b850 │ │ │ │ - rsbseq r4, r7, r8, lsr #25 │ │ │ │ - rsbeq sl, r1, ip, ror fp │ │ │ │ - @ instruction: 0x006b8098 │ │ │ │ - rsbeq r7, r2, ip, ror #6 │ │ │ │ - @ instruction: 0x00620794 │ │ │ │ + rsbseq r4, r7, r8, ror ip │ │ │ │ + rsbeq sl, r1, ip, asr #22 │ │ │ │ + rsbeq r8, fp, r8, rrx │ │ │ │ + rsbeq r7, r2, ip, lsr r3 │ │ │ │ + rsbeq r0, r2, r4, ror #14 │ │ │ │ umulleq pc, pc, r0, r5 @ │ │ │ │ addeq r2, sp, r0, asr #7 │ │ │ │ - rsbeq pc, r3, ip, ror r1 @ │ │ │ │ + rsbeq pc, r3, ip, asr #2 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -381699,15 +381699,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 754864 │ │ │ │ + bl 754834 │ │ │ │ ldr r9, [pc, #932] @ 3bce68 │ │ │ │ mov r7, #0 │ │ │ │ mov r5, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, r0 │ │ │ │ b 3bcae4 │ │ │ │ add r5, r5, #1 │ │ │ │ @@ -381722,15 +381722,15 @@ │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ add r9, r9, r5, lsl #3 │ │ │ │ ldr r3, [r9, #16] │ │ │ │ add r9, r4, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r9, #2348] @ 0x92c │ │ │ │ str r6, [sp, #24] │ │ │ │ - bl 754864 │ │ │ │ + bl 754834 │ │ │ │ ldr r7, [pc, #844] @ 3bce6c │ │ │ │ mov r5, r6 │ │ │ │ add r7, pc, r7 │ │ │ │ mov sl, r0 │ │ │ │ b 3bcb3c │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r6, #13 │ │ │ │ @@ -381782,15 +381782,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bce24 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ cmp r6, #0 │ │ │ │ beq 3bcc48 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ - bl 997cb4 │ │ │ │ + bl 997c84 │ │ │ │ ldr r2, [pc, #612] @ 3bce74 │ │ │ │ ldr r3, [pc, #592] @ 3bce64 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -381817,15 +381817,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r9, #2344] @ 0x928 │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #8 │ │ │ │ bl 43fd7c │ │ │ │ ldr r3, [pc, #464] @ 3bce80 │ │ │ │ add fp, r4, #1920 @ 0x780 │ │ │ │ @@ -381834,15 +381834,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 43fd7c │ │ │ │ ldr r3, [pc, #400] @ 3bce84 │ │ │ │ add fp, r4, #2080 @ 0x820 │ │ │ │ @@ -381853,15 +381853,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ add r8, r4, #2256 @ 0x8d0 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ add r8, r8, #4 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 43fd7c │ │ │ │ mov r0, r8 │ │ │ │ @@ -381869,15 +381869,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, sl │ │ │ │ bl 24a694 │ │ │ │ mov r0, r4 │ │ │ │ bl 3bc780 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754864 │ │ │ │ + bl 754834 │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #260] @ 3bce88 │ │ │ │ @@ -381907,15 +381907,15 @@ │ │ │ │ ldr lr, [r0, #24] │ │ │ │ ldr r0, [pc, #176] @ 3bce98 │ │ │ │ str lr, [ip] │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #212 @ 0xd4 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mvn r1, #0 │ │ │ │ ldr r2, [r5, #2512] @ 0x9d0 │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r1, r6} │ │ │ │ bl 5872c4 │ │ │ │ b 3bcc08 │ │ │ │ @@ -381939,23 +381939,23 @@ │ │ │ │ bl 24b850 │ │ │ │ addeq lr, lr, r4, lsl #1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq pc, pc, r8, lsr #8 │ │ │ │ ldrdeq pc, [pc], r0 │ │ │ │ addeq pc, pc, r4, lsl r3 @ │ │ │ │ addeq sp, lr, ip, lsl #30 │ │ │ │ - rsbeq lr, r3, ip, lsl pc │ │ │ │ + rsbeq lr, r3, ip, ror #29 │ │ │ │ addeq lr, r0, r8, lsr #29 │ │ │ │ - ldrdeq lr, [r3], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq lr, r3, r0, lsr #29 │ │ │ │ + rsbeq lr, r3, ip, lsr #29 │ │ │ │ + rsbeq lr, r3, r0, ror lr │ │ │ │ addeq pc, pc, r0, ror r1 @ │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - rsbeq lr, r3, r4, lsr sp │ │ │ │ - rsbeq r8, r3, ip, ror #17 │ │ │ │ - ldrsbeq r4, [r7], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq lr, r3, r4, lsl #26 │ │ │ │ + strheq r8, [r3], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r4, r7, r8, lsr #15 │ │ │ │ andeq r7, r0, r1, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -381984,44 +381984,44 @@ │ │ │ │ str ip, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ str ip, [sl, #4] │ │ │ │ add r4, r4, #6464 @ 0x1940 │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ add r4, r4, #24 │ │ │ │ mov r1, #0 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r3, r1 │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r4, sp, #100 @ 0x64 │ │ │ │ stm r4, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, fp │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [r3, #2392] @ 0x958 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ add r8, sp, #68 @ 0x44 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [r3, #2368] @ 0x940 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -382029,92 +382029,92 @@ │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov sl, #4 │ │ │ │ mov r0, fp │ │ │ │ mov fp, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [r3, #2428] @ 0x97c │ │ │ │ ldr r2, [r3, #2368] @ 0x940 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r2, r2, #36 @ 0x24 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [r3, #2440] @ 0x988 │ │ │ │ ldr r2, [r3, #2368] @ 0x940 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r6, {r0, r1} │ │ │ │ ldr r6, [r3, #2368] @ 0x940 │ │ │ │ ldr r2, [r3, #2452] @ 0x994 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldr r2, [pc, #72] @ 3bd168 │ │ │ │ ldr r3, [pc, #64] @ 3bd164 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -382183,29 +382183,29 @@ │ │ │ │ str r8, [r6], #-4 │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add r4, sp, #116 @ 0x74 │ │ │ │ sub r5, fp, #12 │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ sub fp, fp, #4 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r3, r8 │ │ │ │ add r0, sl, #424 @ 0x1a8 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ mov r4, r7 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmn r3, #1 │ │ │ │ beq 3bd4f8 │ │ │ │ add r2, sl, #8192 @ 0x2000 │ │ │ │ ldrb fp, [r2, #2518] @ 0x9d6 │ │ │ │ mov r3, #0 │ │ │ │ @@ -382247,76 +382247,76 @@ │ │ │ │ mov sl, #1 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ mov r9, #0 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #4 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #24] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #6 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, r3, #8 │ │ │ │ rsb r2, r7, #2592 @ 0xa20 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldrh r3, [r1] │ │ │ │ add r2, r2, #8 │ │ │ │ @@ -382328,30 +382328,30 @@ │ │ │ │ strb sl, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r1, ip, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrh r3, [r1] │ │ │ │ add r3, r7, r3 │ │ │ │ lsl r7, r3, #16 │ │ │ │ ldrh r3, [r2] │ │ │ │ lsr r7, r7, #16 │ │ │ │ @@ -382408,76 +382408,76 @@ │ │ │ │ mov sl, #1 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ mov r9, #0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #4 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r9, [sp, #24] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #6 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, r3, #8 │ │ │ │ rsb r2, r7, #2592 @ 0xa20 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldrh r3, [r1] │ │ │ │ add r2, r2, #8 │ │ │ │ @@ -382489,30 +382489,30 @@ │ │ │ │ strb sl, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add r1, ip, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrh r3, [r1] │ │ │ │ add r3, r7, r3 │ │ │ │ lsl r7, r3, #16 │ │ │ │ ldrh r3, [r2] │ │ │ │ lsr r7, r7, #16 │ │ │ │ @@ -382708,23 +382708,23 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ b 3bd9a8 │ │ │ │ bl 24b788 │ │ │ │ addeq sp, lr, r0, lsr r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sp, lr, ip, lsl r3 │ │ │ │ addeq sp, lr, r8, lsr #5 │ │ │ │ - rsbseq r3, r7, r4, asr #24 │ │ │ │ - rsbseq r3, r7, fp, lsr #24 │ │ │ │ + rsbseq r3, r7, r4, lsl ip │ │ │ │ + ldrsheq r3, [r7], #-187 @ 0xffffff45 @ │ │ │ │ strdeq r4, [r0], -lr │ │ │ │ andeq r7, r0, sp, lsl #16 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq lr, r3, r8, asr #4 │ │ │ │ - ldrsheq r3, [r7], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq lr, r3, ip, lsr #3 │ │ │ │ - rsbeq lr, r3, ip, lsl #3 │ │ │ │ + rsbeq lr, r3, r8, lsl r2 │ │ │ │ + rsbseq r3, r7, ip, asr #23 │ │ │ │ + rsbeq lr, r3, ip, ror r1 │ │ │ │ + rsbeq lr, r3, ip, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3904] @ 0xf40 │ │ │ │ mov r2, #17 │ │ │ │ sub sp, sp, #156 @ 0x9c │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ @@ -382772,29 +382772,29 @@ │ │ │ │ str r4, [r7] │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r5, r5, r3 │ │ │ │ str r5, [fp, #2388] @ 0x954 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, r4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs r3, r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrh r3, [r3, #6] │ │ │ │ lsl r2, r3, #16 │ │ │ │ asr r2, r2, #16 │ │ │ │ @@ -382819,15 +382819,15 @@ │ │ │ │ str r4, [r7] │ │ │ │ ldr r5, [fp, #2388] @ 0x954 │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r5, r5, #8 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #24] │ │ │ │ add r1, r1, #10624 @ 0x2980 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ @@ -382835,44 +382835,44 @@ │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, r5 │ │ │ │ mov r4, #22 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ orr r3, r3, #40960 @ 0xa000 │ │ │ │ strh r3, [sp, #90] @ 0x5a │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r4, #1 │ │ │ │ strb r4, [sp, #96] @ 0x60 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #100 @ 0x64 │ │ │ │ ldr r5, [fp, #2388] @ 0x954 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ add r1, sp, #90 @ 0x5a │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r4, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ mov r4, #2 │ │ │ │ mov r5, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bdf40 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ blt 3bdf58 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -382942,29 +382942,29 @@ │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r2, r2, r5 │ │ │ │ str r4, [r6] │ │ │ │ strh r4, [r6, #4] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ mov r2, #1 │ │ │ │ mov r0, #6 │ │ │ │ mov r1, #0 │ │ │ │ strb r2, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, r6 │ │ │ │ bl 5b01c0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, #1 │ │ │ │ add r5, r5, #6 │ │ │ │ lsl r3, r0, #24 │ │ │ │ @@ -382986,15 +382986,15 @@ │ │ │ │ str r4, [r7] │ │ │ │ ldr r5, [fp, #2388] @ 0x954 │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r5, r5, #8 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #24] │ │ │ │ add r1, r1, #2256 @ 0x8d0 │ │ │ │ add r1, r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ @@ -383059,19 +383059,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ addeq sp, lr, r8, asr r0 │ │ │ │ addeq sp, lr, r0, asr #32 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r3, r7, sp, lsr #20 │ │ │ │ - rsbeq lr, r3, r8, asr r1 │ │ │ │ + ldrsheq r3, [r7], #-157 @ 0xffffff63 @ │ │ │ │ + rsbeq lr, r3, r8, lsr #2 │ │ │ │ strdeq ip, [lr], r0 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq sp, r3, r0, lsr #29 │ │ │ │ + rsbeq sp, r3, r0, ror lr │ │ │ │ @ instruction: 0x008ecbb0 │ │ │ │ addeq ip, lr, ip, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3848] @ 0xf08 │ │ │ │ ldr r3, [pc, #1300] @ 3be540 │ │ │ │ @@ -383148,15 +383148,15 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r6, sp, #96 @ 0x60 │ │ │ │ add r5, sp, #112 @ 0x70 │ │ │ │ add sl, r2, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ mov r3, #0 │ │ │ │ add r2, sp, #128 @ 0x80 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r2, [sp, #8] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ @@ -383164,15 +383164,15 @@ │ │ │ │ stm r4, {r0, r1} │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov fp, #0 │ │ │ │ mov r0, sl │ │ │ │ mov sl, #16 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldrh r2, [sp, #142] @ 0x8e │ │ │ │ ldr r1, [r7, #2364] @ 0x93c │ │ │ │ cmp r2, r9 │ │ │ │ movcc r3, r2 │ │ │ │ ldr r2, [r7, #2360] @ 0x938 │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ add r2, r2, r1 │ │ │ │ @@ -383187,57 +383187,57 @@ │ │ │ │ strh ip, [sp, #78] @ 0x4e │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ add r1, sp, #78 @ 0x4e │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov sl, #2 │ │ │ │ mov fp, #0 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd sl, [sp, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ strb r8, [sp, #84] @ 0x54 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r7, #2364] @ 0x93c │ │ │ │ stm r9, {r0, r1} │ │ │ │ ldr r9, [r7, #2360] @ 0x938 │ │ │ │ strh r3, [sp, #78] @ 0x4e │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r9, r9, r2 │ │ │ │ add r9, r9, #12 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r9 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r3, r3, #8192 @ 0x2000 │ │ │ │ ldrb r9, [r3, #2506] @ 0x9ca │ │ │ │ ands r9, r9, #4 │ │ │ │ bne 3be514 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r7, #2360] @ 0x938 │ │ │ │ @@ -383246,29 +383246,29 @@ │ │ │ │ strb r8, [sp, #108] @ 0x6c │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [r7, #2364] @ 0x93c │ │ │ │ stm r6, {r0, r1} │ │ │ │ add fp, fp, r3 │ │ │ │ add fp, fp, #16 │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, fp │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldr r3, [r7, #2428] @ 0x97c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r7, #2428] @ 0x97c │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ bl 3bc6a8 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -383402,20 +383402,20 @@ │ │ │ │ b 3be420 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ strdeq ip, [lr], r0 │ │ │ │ ldrdeq ip, [lr], ip @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r0, r0, lr, ror #11 │ │ │ │ addeq ip, lr, ip, lsr #15 │ │ │ │ - rsbseq r3, r7, r0, lsl r2 │ │ │ │ + rsbseq r3, r7, r0, ror #3 │ │ │ │ andeq sl, r0, r2 │ │ │ │ andeq sl, r0, r4 │ │ │ │ andeq sl, r0, r6 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq sp, r3, r0, lsl #15 │ │ │ │ + rsbeq sp, r3, r0, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #568] @ 3be7bc │ │ │ │ ldr r3, [pc, #568] @ 3be7c0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -383479,15 +383479,15 @@ │ │ │ │ add r8, sp, #76 @ 0x4c │ │ │ │ add r4, r4, #424 @ 0x1a8 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r5, [sp, #80] @ 0x50 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ @@ -383495,38 +383495,38 @@ │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #8 │ │ │ │ stm r6, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd sl, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r2, #0 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ strb r5, [sp, #72] @ 0x48 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #80] @ 0x50 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm r6, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r4 │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldr r2, [pc, #160] @ 3be7d0 │ │ │ │ ldr r3, [pc, #140] @ 3be7c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -383564,15 +383564,15 @@ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq ip, lr, r4, lsl #11 │ │ │ │ addeq ip, lr, r0, lsr #10 │ │ │ │ addeq ip, lr, ip, ror #9 │ │ │ │ addeq ip, lr, ip, ror #7 │ │ │ │ addeq ip, lr, r8, lsr #7 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq sp, r3, ip, asr r5 │ │ │ │ + rsbeq sp, r3, ip, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1180] @ 3bec98 │ │ │ │ mov r4, r1 │ │ │ │ @@ -383769,29 +383769,29 @@ │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r4, sp, #68 @ 0x44 │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ add r8, r8, r2 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r7, [sp, #72] @ 0x48 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sl, {r0, r1} │ │ │ │ mov r8, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r9, #0 │ │ │ │ add r1, sp, #32 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ add r0, r6, #6464 @ 0x1940 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #24 │ │ │ │ bl 24a694 │ │ │ │ b 3be934 │ │ │ │ cmp r4, #112 @ 0x70 │ │ │ │ @@ -383831,29 +383831,29 @@ │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r4, sp, #68 @ 0x44 │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ add r8, r8, r2 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r7, [sp, #72] @ 0x48 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ mov r7, #0 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, sp, #32 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ mov r6, #4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ b 3be934 │ │ │ │ ldr r3, [pc, #92] @ 3becac │ │ │ │ ldr r0, [pc, #108] @ 3becc0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r1, #1 │ │ │ │ @@ -383869,23 +383869,23 @@ │ │ │ │ bl 3bc6a8 │ │ │ │ ldrb r3, [r5, #2488] @ 0x9b8 │ │ │ │ b 3be854 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ bl 24b788 │ │ │ │ addeq ip, lr, r8, lsl r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r2, r7, r1, lsr #26 │ │ │ │ + ldrsheq r2, [r7], #-193 @ 0xffffff3f @ │ │ │ │ addeq ip, lr, r0, lsl #6 │ │ │ │ ldrdeq ip, [lr], r8 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - @ instruction: 0x0063d394 │ │ │ │ + rsbeq sp, r3, r4, ror #6 │ │ │ │ andeq sl, r0, r7 │ │ │ │ - rsbeq sp, r3, r8, lsr r2 │ │ │ │ + rsbeq sp, r3, r8, lsl #4 │ │ │ │ andeq sl, r0, r5 │ │ │ │ - rsbeq sp, r3, r8, lsr #2 │ │ │ │ + strdeq sp, [r3], #-8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #1188] @ 3bf180 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -384185,37 +384185,37 @@ │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ bl 24b7cc │ │ │ │ bl 24aa9c │ │ │ │ addeq fp, lr, r8, lsr lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq fp, lr, r4, lsr #28 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rsbseq r2, r7, ip, ror #15 │ │ │ │ + ldrheq r2, [r7], #-124 @ 0xffffff84 @ │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - ldrheq r2, [r7], #-121 @ 0xffffff87 @ │ │ │ │ + rsbseq r2, r7, r9, lsl #15 │ │ │ │ addeq fp, lr, r8, asr #26 │ │ │ │ addeq fp, lr, r8, lsl #26 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq sp, r3, r0, rrx │ │ │ │ + rsbeq sp, r3, r0, lsr r0 │ │ │ │ strdeq r0, [r0], -sp │ │ │ │ - ldrsheq r2, [r7], #-101 @ 0xffffff9b @ │ │ │ │ + rsbseq r2, r7, r5, asr #13 │ │ │ │ addeq fp, lr, r8, lsl #25 │ │ │ │ addeq fp, lr, r4, asr ip │ │ │ │ strdeq fp, [lr], r8 │ │ │ │ - rsbeq ip, r3, ip, lsl #30 │ │ │ │ + ldrdeq ip, [r3], #-236 @ 0xffffff14 @ │ │ │ │ @ instruction: 0x008ebbbc │ │ │ │ - rsbeq ip, r3, ip, lsl #29 │ │ │ │ + rsbeq ip, r3, ip, asr lr │ │ │ │ addeq fp, lr, r0, ror #22 │ │ │ │ addeq fp, lr, r8, lsr #22 │ │ │ │ umulleq fp, lr, r8, sl │ │ │ │ addeq fp, lr, r0, asr sl │ │ │ │ strdeq fp, [lr], r4 │ │ │ │ - rsbseq r2, r7, r0, ror #8 │ │ │ │ + rsbseq r2, r7, r0, lsr r4 │ │ │ │ + rsbeq ip, r3, ip, ror #18 │ │ │ │ @ instruction: 0x0063c99c │ │ │ │ - rsbeq ip, r3, ip, asr #19 │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #788] @ 3bf51c │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -384416,26 +384416,26 @@ │ │ │ │ bl 24aa9c │ │ │ │ bl 24b810 │ │ │ │ bl 24b788 │ │ │ │ addeq fp, lr, ip, lsl #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq fp, [lr], r8 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rsbseq r2, r7, r4, lsl #6 │ │ │ │ - ldrsbeq r2, [r7], #-45 @ 0xffffffd3 @ │ │ │ │ + ldrsbeq r2, [r7], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq r2, r7, sp, lsr #5 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - rsbeq ip, r3, r0, asr #24 │ │ │ │ + rsbeq ip, r3, r0, lsl ip │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ addeq fp, lr, r4, lsl r8 │ │ │ │ - rsbseq r2, r7, r3, asr #4 │ │ │ │ - rsbeq ip, r3, ip, asr #23 │ │ │ │ - rsbeq ip, r3, r8, ror #21 │ │ │ │ + rsbseq r2, r7, r3, lsl r2 │ │ │ │ + @ instruction: 0x0063cb9c │ │ │ │ + strheq ip, [r3], #-168 @ 0xffffff58 @ │ │ │ │ ldr r0, [pc, #4] @ 3bf55c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq ip, r0, ip, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #312] @ 3bf6b0 │ │ │ │ ldr lr, [pc, #312] @ 3bf6b4 │ │ │ │ @@ -384495,42 +384495,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3bf6d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3bf5b8 │ │ │ │ ldr r0, [pc, #60] @ 3bf6d4 │ │ │ │ mov r3, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3bf5b8 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq fp, lr, r4, lsr #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq fp, lr, r4, lsl #11 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq fp, lr, ip, asr #10 │ │ │ │ andeq r4, r0, r8, asr r1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ + rsbeq ip, r3, r0, ror sp │ │ │ │ rsbeq ip, r3, r0, lsr #27 │ │ │ │ - ldrdeq ip, [r3], #-208 @ 0xffffff30 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #752] @ 3bf9e0 │ │ │ │ ldr r1, [pc, #752] @ 3bf9e4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -384682,26 +384682,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 3bfa10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3bf738 │ │ │ │ ldr r2, [pc, #132] @ 3bfa14 │ │ │ │ ldr r3, [pc, #80] @ 3bf9e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -384715,56 +384715,56 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 3c37cc │ │ │ │ ldr r0, [pc, #76] @ 3bfa18 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3bf738 │ │ │ │ addeq fp, lr, ip, lsr #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq fp, lr, r8, lsl #8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ umulleq fp, lr, r0, r3 │ │ │ │ addeq fp, lr, ip, asr #6 │ │ │ │ addeq fp, lr, r4, asr #5 │ │ │ │ umulleq fp, lr, r0, r2 │ │ │ │ addeq fp, lr, r4, asr r2 │ │ │ │ muleq r0, ip, lr │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq ip, r3, r4, lsr #22 │ │ │ │ + strdeq ip, [r3], #-164 @ 0xffffff5c @ │ │ │ │ addeq fp, lr, ip, lsl #3 │ │ │ │ - rsbeq ip, r3, r0, lsr #22 │ │ │ │ + strdeq ip, [r3], #-160 @ 0xffffff60 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #232] @ 3bfb1c │ │ │ │ ldr r2, [pc, #232] @ 3bfb20 │ │ │ │ ldr r1, [pc, #232] @ 3bfb24 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #200] @ 3bfb28 │ │ │ │ ldr r1, [pc, #200] @ 3bfb2c │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r1, [pc, #168] @ 3bfb30 │ │ │ │ ldr r2, [pc, #168] @ 3bfb34 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #164] @ 3bfb38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -384775,43 +384775,43 @@ │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74dcc4 │ │ │ │ + bl 74dc94 │ │ │ │ ldr r3, [pc, #112] @ 3bfb44 │ │ │ │ ldr r1, [pc, #112] @ 3bfb48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r1, r7, r4, asr #25 │ │ │ │ - rsbeq r7, r1, r4, ror #20 │ │ │ │ - rsbeq r4, fp, r4, lsl #31 │ │ │ │ - rsbeq r4, r2, r4, asr r2 │ │ │ │ - rsbeq sp, r1, ip, ror r6 │ │ │ │ + @ instruction: 0x00771c94 │ │ │ │ + rsbeq r7, r1, r4, lsr sl │ │ │ │ + rsbeq r4, fp, r4, asr pc │ │ │ │ + rsbeq r4, r2, r4, lsr #4 │ │ │ │ + rsbeq sp, r1, ip, asr #12 │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ andeq r0, r0, r0, lsl #11 │ │ │ │ - @ instruction: 0x0063ca98 │ │ │ │ + rsbeq ip, r3, r8, ror #20 │ │ │ │ andcs r1, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ umulleq ip, r0, ip, r0 │ │ │ │ umulleq pc, ip, r0, fp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -384828,30 +384828,30 @@ │ │ │ │ add ip, sp, #32 │ │ │ │ add r4, sp, #48 @ 0x30 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r3 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ asr r5, r5, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -384872,30 +384872,30 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ add ip, sp, #32 │ │ │ │ add r4, sp, #48 @ 0x30 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ mov r8, r2 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ asr r5, r5, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ strb r9, [sp, #52] @ 0x34 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -384918,15 +384918,15 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #468] @ 3bfecc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r9, [r5, #100] @ 0x64 │ │ │ │ add r8, sp, #26 │ │ │ │ mov r3, #640 @ 0x280 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #2 │ │ │ │ mov r7, #0 │ │ │ │ strh r3, [sp, #26] │ │ │ │ @@ -384963,26 +384963,26 @@ │ │ │ │ mov r3, sl │ │ │ │ mov sl, #32 │ │ │ │ mov r9, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd sl, [sp, #8] │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ ldr r3, [pc, #276] @ 3bfed8 │ │ │ │ add r2, r9, #152 @ 0x98 │ │ │ │ add r9, r4, #10496 @ 0x2900 │ │ │ │ add r9, r9, #24 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 43fd7c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ @@ -385004,22 +385004,22 @@ │ │ │ │ str ip, [r4, #2312] @ 0x908 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r4, #2304] @ 0x900 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r4, #2316] @ 0x90c │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #104] @ 3bfeec │ │ │ │ ldr r3, [pc, #60] @ 3bfec4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -385028,24 +385028,24 @@ │ │ │ │ ldr r2, [pc, #72] @ 3bfef0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3c3994 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r1, r7, ip, lsr sl │ │ │ │ + rsbseq r1, r7, ip, lsl #20 │ │ │ │ addeq sl, lr, r4, asr #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq ip, r3, r8, asr #16 │ │ │ │ - rsbeq ip, r3, r4, asr r8 │ │ │ │ - ldrdeq ip, [r3], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq ip, r3, r8, lsl r8 │ │ │ │ + rsbeq ip, r3, r4, lsr #16 │ │ │ │ + rsbeq ip, r3, ip, lsr #15 │ │ │ │ addeq fp, r0, r0, ror #27 │ │ │ │ - @ instruction: 0x0063c798 │ │ │ │ - rsbeq r7, r1, r4, ror r6 │ │ │ │ - @ instruction: 0x006b4b94 │ │ │ │ + rsbeq ip, r3, r8, ror #14 │ │ │ │ + rsbeq r7, r1, r4, asr #12 │ │ │ │ + rsbeq r4, fp, r4, ror #22 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ umulleq sl, lr, r8, ip │ │ │ │ ldrdeq ip, [pc], ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -385056,22 +385056,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3c358c │ │ │ │ - ldrsheq r1, [r7], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq ip, r3, r0, lsr #12 │ │ │ │ - rsbeq ip, r3, r0, lsr r6 │ │ │ │ + rsbseq r1, r7, r0, asr #15 │ │ │ │ + strdeq ip, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq ip, r3, r0, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 3bfffc │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -385079,25 +385079,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 3c0000 │ │ │ │ ldr r1, [pc, #136] @ 3c0004 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #116] @ 3c0008 │ │ │ │ ldr r1, [pc, #116] @ 3c000c │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #84] @ 3c0010 │ │ │ │ ldr r2, [pc, #84] @ 3c0014 │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -385108,55 +385108,55 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x0077179c │ │ │ │ - rsbeq ip, r3, r4, asr #11 │ │ │ │ - ldrdeq ip, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r7, r1, r0, lsl r5 │ │ │ │ - rsbeq r4, fp, r0, lsr sl │ │ │ │ - rsbeq fp, r3, r8, lsr #22 │ │ │ │ - rsbeq r5, r3, r0, lsl #12 │ │ │ │ + rsbseq r1, r7, ip, ror #14 │ │ │ │ + @ instruction: 0x0063c594 │ │ │ │ + rsbeq ip, r3, r0, lsr #11 │ │ │ │ + rsbeq r7, r1, r0, ror #9 │ │ │ │ + rsbeq r4, fp, r0, lsl #20 │ │ │ │ + strdeq fp, [r3], #-168 @ 0xffffff58 @ │ │ │ │ + ldrdeq r5, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #100] @ 3c0094 │ │ │ │ ldr r2, [pc, #100] @ 3c0098 │ │ │ │ ldr r1, [pc, #100] @ 3c009c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r3, r0, #8192 @ 0x2000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #2304] @ 0x900 │ │ │ │ - bl 75044c │ │ │ │ + bl 75041c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r5, [r3, #1764] @ 0x6e4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3c0084 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r0, r5 │ │ │ │ bl 248b1c │ │ │ │ ldr r0, [r4, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 5ad8ec │ │ │ │ - rsbseq r1, r7, ip, asr #13 │ │ │ │ - strdeq ip, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq ip, r3, ip, lsl #10 │ │ │ │ + @ instruction: 0x0077169c │ │ │ │ + rsbeq ip, r3, ip, asr #9 │ │ │ │ + ldrdeq ip, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1864] @ 3c0800 │ │ │ │ ldr r1, [pc, #1864] @ 3c0804 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -385276,25 +385276,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1372] @ 3c0820 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c00fc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 3c3888 │ │ │ │ mov r1, #0 │ │ │ │ b 3c019c │ │ │ │ ldr r3, [r8] │ │ │ │ @@ -385306,15 +385306,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ b 3c019c │ │ │ │ ldr r0, [pc, #1304] @ 3c0824 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c00fc │ │ │ │ ldr r3, [pc, #1284] @ 3c0828 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c02f8 │ │ │ │ ldr r3, [pc, #1248] @ 3c0818 │ │ │ │ @@ -385330,24 +385330,24 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r1, r2 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1172] @ 3c082c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c02f8 │ │ │ │ ldr r3, [pc, #1152] @ 3c0828 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c0150 │ │ │ │ @@ -385364,24 +385364,24 @@ │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1040] @ 3c0830 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, r9 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r5, [r3, #44] @ 0x2c │ │ │ │ beq 3c015c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -385397,23 +385397,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #916] @ 3c0834 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c015c │ │ │ │ ldr r3, [pc, #888] @ 3c0828 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c06f8 │ │ │ │ @@ -385431,23 +385431,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r5, fp} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #784] @ 3c0838 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, r9 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r4, [r3, #44] @ 0x2c │ │ │ │ beq 3c020c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -385467,24 +385467,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #640] @ 3c083c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r8] │ │ │ │ orr r4, fp, r4, lsl #8 │ │ │ │ add fp, r5, #2 │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, fp │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r9, [r3, #44] @ 0x2c │ │ │ │ @@ -385506,24 +385506,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r9, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #488] @ 3c0840 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r8] │ │ │ │ add r5, r5, #3 │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, r5 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r8, [r3, #44] @ 0x2c │ │ │ │ orr r4, r4, r9, lsl #16 │ │ │ │ @@ -385545,23 +385545,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r5, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 3c0844 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c0224 │ │ │ │ add r3, r6, r9 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r4, [r3, #44] @ 0x2c │ │ │ │ b 3c0544 │ │ │ │ add r5, r5, #3 │ │ │ │ add r3, r6, r5 │ │ │ │ @@ -385576,84 +385576,84 @@ │ │ │ │ ldrb r9, [r3, #44] @ 0x2c │ │ │ │ b 3c05e0 │ │ │ │ ldr r0, [pc, #264] @ 3c0848 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c02f8 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #236] @ 3c084c │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c015c │ │ │ │ ldr r0, [pc, #212] @ 3c0850 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c0424 │ │ │ │ ldr r0, [pc, #188] @ 3c0854 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c05c0 │ │ │ │ ldr r0, [pc, #164] @ 3c0858 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c052c │ │ │ │ ldr r0, [pc, #140] @ 3c085c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c0224 │ │ │ │ ldr r0, [pc, #116] @ 3c0860 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c065c │ │ │ │ addeq sl, lr, r4, ror #20 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sl, lr, r4, asr #20 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sl, lr, r8, ror r9 │ │ │ │ andeq r4, r0, ip, asr #30 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq ip, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq ip, r3, r4, lsr #5 │ │ │ │ + rsbeq ip, r3, r0, lsl #5 │ │ │ │ + rsbeq ip, r3, r4, ror r2 │ │ │ │ andeq r1, r0, r8, lsl r5 │ │ │ │ - rsbeq ip, r3, r0, asr r2 │ │ │ │ - rsbeq ip, r3, r8, asr #3 │ │ │ │ - rsbeq ip, r3, r8, asr #2 │ │ │ │ - rsbeq ip, r3, r0, asr #1 │ │ │ │ - rsbeq ip, r3, ip, lsr #32 │ │ │ │ - @ instruction: 0x0063bf90 │ │ │ │ - strdeq fp, [r3], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq fp, r3, r8, ror #29 │ │ │ │ - rsbeq fp, r3, r0, asr #29 │ │ │ │ - rsbeq fp, r3, ip, lsr #29 │ │ │ │ + rsbeq ip, r3, r0, lsr #4 │ │ │ │ + @ instruction: 0x0063c198 │ │ │ │ + rsbeq ip, r3, r8, lsl r1 │ │ │ │ + @ instruction: 0x0063c090 │ │ │ │ + strdeq fp, [r3], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq fp, r3, r0, ror #30 │ │ │ │ + rsbeq fp, r3, r8, asr #29 │ │ │ │ + strheq fp, [r3], #-232 @ 0xffffff18 @ │ │ │ │ @ instruction: 0x0063be90 │ │ │ │ - rsbeq fp, r3, r4, ror lr │ │ │ │ - rsbeq fp, r3, r0, asr lr │ │ │ │ - rsbeq fp, r3, ip, lsr lr │ │ │ │ + rsbeq fp, r3, ip, ror lr │ │ │ │ + rsbeq fp, r3, r0, ror #28 │ │ │ │ + rsbeq fp, r3, r4, asr #28 │ │ │ │ + rsbeq fp, r3, r0, lsr #28 │ │ │ │ + rsbeq fp, r3, ip, lsl #28 │ │ │ │ sub r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -385702,15 +385702,15 @@ │ │ │ │ orrne r3, r3, #128 @ 0x80 │ │ │ │ strhne r3, [r5, #60] @ 0x3c │ │ │ │ cmp r8, r4 │ │ │ │ bne 3c09a4 │ │ │ │ add r6, r6, #8192 @ 0x2000 │ │ │ │ ldr r0, [r6, #560] @ 0x230 │ │ │ │ mov r1, r4 │ │ │ │ - bl 750144 │ │ │ │ + bl 750114 │ │ │ │ ldr r2, [pc, #472] @ 3c0b28 │ │ │ │ ldr r3, [pc, #456] @ 3c0b1c │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [r5, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -385753,23 +385753,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 3c0b3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c0938 │ │ │ │ ldr r2, [pc, #236] @ 3c0b2c │ │ │ │ bic r1, r1, #128 @ 0x80 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ orr r1, r1, #64 @ 0x40 │ │ │ │ strh r1, [r5, #68] @ 0x44 │ │ │ │ strh r3, [r5, #60] @ 0x3c │ │ │ │ @@ -385797,50 +385797,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3c0b44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c0a60 │ │ │ │ ldr r0, [pc, #92] @ 3c0b48 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c0938 │ │ │ │ ldr r0, [pc, #68] @ 3c0b4c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c0a60 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq sl, lr, ip, ror #4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r0, r0, r5, lsl r1 │ │ │ │ addeq sl, lr, r8, lsr r2 │ │ │ │ addeq sl, lr, ip, asr #3 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r2, r0, r4, lsl #6 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq fp, r3, ip, ror #24 │ │ │ │ + rsbeq fp, r3, ip, lsr ip │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ - rsbeq fp, r3, r4, lsl #23 │ │ │ │ - ldrdeq fp, [r3], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq fp, r3, r8, ror fp │ │ │ │ + rsbeq fp, r3, r4, asr fp │ │ │ │ + rsbeq fp, r3, r8, lsr #23 │ │ │ │ + rsbeq fp, r3, r8, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #472] @ 3c0d40 │ │ │ │ ldr r1, [pc, #472] @ 3c0d44 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -385942,43 +385942,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3c0d70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c0ba0 │ │ │ │ ldr r0, [pc, #68] @ 3c0d74 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c0ba0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008e9fb4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umulleq r9, lr, r4, pc @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r0, r0, r5, lsl r1 │ │ │ │ andeq r1, r0, r0, lsl r4 │ │ │ │ rsbeq r1, r2, #3 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ addeq r9, lr, r8, lsr #29 │ │ │ │ andeq r1, r0, r8, asr #27 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq fp, [r3], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq fp, r3, r0, ror #19 │ │ │ │ + rsbeq fp, r3, r0, lsr #19 │ │ │ │ + strheq fp, [r3], #-144 @ 0xffffff70 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #268] @ 3c0e9c │ │ │ │ and r4, r1, #127 @ 0x7f │ │ │ │ cmp r4, #22 │ │ │ │ @@ -386042,20 +386042,20 @@ │ │ │ │ b 3c0e14 │ │ │ │ orr r3, r3, #256 @ 0x100 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r2, r3, #16 │ │ │ │ b 3c0e14 │ │ │ │ ldr r0, [pc, #20] @ 3c0ea8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c0e74 │ │ │ │ addeq r9, lr, r8, lsl #27 │ │ │ │ strdeq r0, [ip], #-36 @ 0xffffffdc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - @ instruction: 0x0063b894 │ │ │ │ + rsbeq fp, r3, r4, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #17 │ │ │ │ mov r4, r0 │ │ │ │ moveq r1, #2 │ │ │ │ @@ -387046,15 +387046,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ ldrh r3, [r5, #60] @ 0x3c │ │ │ │ tst r3, #8 │ │ │ │ bne 3c1f6c │ │ │ │ mov r0, r4 │ │ │ │ bl 3c0878 │ │ │ │ ldrh r3, [r5, #60] @ 0x3c │ │ │ │ tst r3, #4 │ │ │ │ @@ -387080,15 +387080,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ lsl r3, r0, #5 │ │ │ │ adds ip, r3, r0 │ │ │ │ lsl r3, r1, #5 │ │ │ │ orr r3, r3, r0, lsr #27 │ │ │ │ adc r1, r1, r3 │ │ │ │ add r3, r4, #4480 @ 0x1180 │ │ │ │ ldr lr, [r3] │ │ │ │ @@ -387100,15 +387100,15 @@ │ │ │ │ orreq r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3c1f78 │ │ │ │ str ip, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r5, #20] │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ ldrh r3, [r5, #70] @ 0x46 │ │ │ │ tst r3, #1 │ │ │ │ ldrheq r3, [r5, #152] @ 0x98 │ │ │ │ movne r2, #1966080 @ 0x1e0000 │ │ │ │ subeq r2, r3, r3, lsl #4 │ │ │ │ movne r3, #0 │ │ │ │ lsleq r2, r2, #1 │ │ │ │ @@ -387119,15 +387119,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ sbcs ip, r1, r3 │ │ │ │ blt 3c1f60 │ │ │ │ adds r2, r0, #1 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b12e0 │ │ │ │ + b 9b12b0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3c1184 │ │ │ │ b 3c1e54 │ │ │ │ ldrh r3, [r5, #152] @ 0x98 │ │ │ │ subs r3, r3, lr │ │ │ │ rsc r0, r0, #0 │ │ │ │ adds r3, r3, ip │ │ │ │ @@ -387460,25 +387460,25 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ str r8, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #60] @ 0x3c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #508] @ 3c26e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrh r2, [r6, #62] @ 0x3e │ │ │ │ ldrh r3, [r6, #64] @ 0x40 │ │ │ │ orr r2, r2, r3, lsl #16 │ │ │ │ b 3c2220 │ │ │ │ ldr r2, [pc, #484] @ 3c26e4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -387499,27 +387499,27 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #352] @ 3c26e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c2364 │ │ │ │ ldr r3, [pc, #340] @ 3c26ec │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c22c4 │ │ │ │ ldr r3, [pc, #300] @ 3c26d8 │ │ │ │ @@ -387535,24 +387535,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #228] @ 3c26f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r0, [fp] │ │ │ │ b 3c22c4 │ │ │ │ ldr r3, [pc, #204] @ 3c26ec │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c2434 │ │ │ │ @@ -387562,57 +387562,57 @@ │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ bne 3c25b8 │ │ │ │ b 3c2434 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #164] @ 3c26f4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrh r2, [r6, #62] @ 0x3e │ │ │ │ ldrh r3, [r6, #64] @ 0x40 │ │ │ │ orr r2, r2, r3, lsl #16 │ │ │ │ b 3c2220 │ │ │ │ ldr r0, [pc, #136] @ 3c26f8 │ │ │ │ stm sp, {r3, sl, fp} │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c2364 │ │ │ │ ldr r0, [pc, #108] @ 3c26fc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r0, [fp] │ │ │ │ b 3c22c4 │ │ │ │ addeq r8, lr, r0, asr fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq pc, r6, r8, asr #14 │ │ │ │ + rsbseq pc, r6, r8, lsl r7 @ │ │ │ │ addeq r8, lr, r8, lsr #22 │ │ │ │ andeq pc, r0, pc, ror #10 │ │ │ │ addeq r8, lr, ip, asr #21 │ │ │ │ @ instruction: 0xffeefd3d │ │ │ │ addeq r8, lr, r4, asr #19 │ │ │ │ andeq r0, r0, sl, ror #4 │ │ │ │ muleq r0, r5, sp │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r2, r0, r8, asr #22 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sl, r3, r0, ror #4 │ │ │ │ + rsbeq sl, r3, r0, lsr r2 │ │ │ │ andeq r1, r0, r0, lsl r2 │ │ │ │ - rsbeq sl, r3, ip, ror #4 │ │ │ │ + rsbeq sl, r3, ip, lsr r2 │ │ │ │ andeq r5, r0, r8, ror #8 │ │ │ │ - rsbeq sl, r3, ip, lsl #3 │ │ │ │ - rsbeq sl, r3, r0, lsr #2 │ │ │ │ - rsbeq sl, r3, r8, asr #3 │ │ │ │ - rsbeq sl, r3, r8, lsr r1 │ │ │ │ + rsbeq sl, r3, ip, asr r1 │ │ │ │ + strdeq sl, [r3], #-0 @ │ │ │ │ + @ instruction: 0x0063a198 │ │ │ │ + rsbeq sl, r3, r8, lsl #2 │ │ │ │ │ │ │ │ 003c2700 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov fp, r2 │ │ │ │ @@ -388483,19 +388483,19 @@ │ │ │ │ blx r1 │ │ │ │ mov sl, #2 │ │ │ │ ldrh r3, [r9] │ │ │ │ b 3c2ca0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ strdeq r8, [lr], ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq lr, r6, r4, ror #31 │ │ │ │ + ldrheq lr, [r6], #-244 @ 0xffffff0c @ │ │ │ │ ldrdeq r8, [lr], r4 │ │ │ │ - rsbseq lr, r6, r0, lsr #26 │ │ │ │ + ldrsheq lr, [r6], #-192 @ 0xffffff40 @ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rsbseq lr, r6, r8, lsl #14 │ │ │ │ + ldrsbeq lr, [r6], #-104 @ 0xffffff98 @ │ │ │ │ │ │ │ │ 003c34c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -388690,15 +388690,15 @@ │ │ │ │ tst r1, #96 @ 0x60 │ │ │ │ bne 3c37a0 │ │ │ │ add r3, r3, #2192 @ 0x890 │ │ │ │ add r3, r3, #12 │ │ │ │ add r3, r5, r3, lsl #1 │ │ │ │ ldrh r4, [r3, #4] │ │ │ │ b 3c3710 │ │ │ │ - ldrheq lr, [r6], #-5 @ │ │ │ │ + rsbseq lr, r6, r5, lsl #1 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ │ │ │ │ 003c37cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -388808,15 +388808,15 @@ │ │ │ │ tst r1, #96 @ 0x60 │ │ │ │ bne 3c3968 │ │ │ │ add r3, r3, #2192 @ 0x890 │ │ │ │ add r3, r3, #12 │ │ │ │ add r3, r5, r3, lsl #1 │ │ │ │ ldrh r4, [r3, #4] │ │ │ │ b 3c38d8 │ │ │ │ - ldrsheq sp, [r6], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq sp, r6, r4, asr #29 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ │ │ │ │ 003c3994 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -388832,21 +388832,21 @@ │ │ │ │ stmib sp, {r3, r6} │ │ │ │ mov r3, #1 │ │ │ │ add r5, r6, #4096 @ 0x1000 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ - bl 9b0dec │ │ │ │ + bl 9b0dbc │ │ │ │ str r8, [r5, #20] │ │ │ │ add r8, r6, #4 │ │ │ │ mov r0, r8 │ │ │ │ bl 5ad018 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754864 │ │ │ │ + bl 754834 │ │ │ │ add r3, r7, #88 @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r7, #20] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ @@ -389034,15 +389034,15 @@ │ │ │ │ ldr lr, [lr, #2656] @ 0xa60 │ │ │ │ ands lr, lr, ip, lsr #2 │ │ │ │ mov ip, #0 │ │ │ │ popeq {pc} @ (ldreq pc, [sp], #4) │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ bx r3 │ │ │ │ addeq r8, r0, r4, asr r1 │ │ │ │ - rsbseq lr, r6, r0, lsl #1 │ │ │ │ + rsbseq lr, r6, r0, asr r0 │ │ │ │ lsr r1, r2, #2 │ │ │ │ ldr r3, [pc, #148] @ 3c3db0 │ │ │ │ lsl r1, r1, #17 │ │ │ │ add r3, pc, r3 │ │ │ │ lsr r1, r1, #17 │ │ │ │ ldr r2, [r3, r1, lsl #2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -389076,15 +389076,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ addeq r8, r2, r8, ror #1 │ │ │ │ - rsbseq lr, r6, r0, lsr #32 │ │ │ │ + ldrsheq sp, [r6], #-240 @ 0xffffff10 @ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ sub r0, r1, #1 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ @@ -389117,15 +389117,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ ldr r9, [pc, #160] @ 3c3f04 │ │ │ │ ldr r8, [pc, #160] @ 3c3f08 │ │ │ │ add r4, r5, #52 @ 0x34 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #88 @ 0x58 │ │ │ │ add r7, sp, #8 │ │ │ │ @@ -389136,15 +389136,15 @@ │ │ │ │ bl 24a694 │ │ │ │ ldr r3, [r4] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ add r4, r4, #12 │ │ │ │ stm sp, {r3, r9} │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ - bl 753ccc │ │ │ │ + bl 753c9c │ │ │ │ cmp r4, r5 │ │ │ │ bne 3c3e7c │ │ │ │ ldr r2, [pc, #84] @ 3c3f0c │ │ │ │ ldr r3, [pc, #68] @ 3c3f00 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -389160,15 +389160,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq r6, lr, r4, ror #25 │ │ │ │ addeq r7, r0, r0, lsr lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r8, r3, ip, asr #20 │ │ │ │ + rsbeq r8, r3, ip, lsl sl │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ addeq r6, lr, r4, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -389217,19 +389217,19 @@ │ │ │ │ add r4, r5, #200704 @ 0x31000 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #2648] @ 0xa58 │ │ │ │ strb r7, [r4, #2644] @ 0xa54 │ │ │ │ ldr r8, [r4, #2640] @ 0xa50 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ adds r2, r0, #1 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b12e0 │ │ │ │ + bl 9b12b0 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r3, #2112] @ 0x840 │ │ │ │ add r5, r5, #137216 @ 0x21800 │ │ │ │ lsr r3, r3, r7 │ │ │ │ and r3, r3, r7 │ │ │ │ eor r3, r3, r7 │ │ │ │ str r3, [r6, #4] │ │ │ │ @@ -389261,22 +389261,22 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ str r3, [r6, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #2636] @ 0xa4c │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ ldr r2, [pc, #24] @ 3c40bc │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d5f8c │ │ │ │ + bl 9d5f5c │ │ │ │ adds r2, r0, #500 @ 0x1f4 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b12e0 │ │ │ │ + bl 9b12b0 │ │ │ │ b 3c4030 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #316] @ 3c4214 │ │ │ │ @@ -389286,45 +389286,45 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #280] @ 3c4220 │ │ │ │ ldr r1, [pc, #280] @ 3c4224 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r5, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #248] @ 3c4228 │ │ │ │ ldr r1, [pc, #248] @ 3c422c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r9, r0 │ │ │ │ add r0, r5, #36 @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #216] @ 3c4230 │ │ │ │ ldr r1, [pc, #216] @ 3c4234 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #184] @ 3c4238 │ │ │ │ ldr r2, [pc, #184] @ 3c423c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #176] @ 3c4240 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -389355,31 +389355,31 @@ │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [r6, #48] @ 0x30 │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 74bf20 │ │ │ │ - rsbseq sp, r6, r4, ror #21 │ │ │ │ - strheq r3, [r1], #-56 @ 0xffffffc8 @ │ │ │ │ - ldrdeq r0, [fp], #-136 @ 0xffffff78 @ │ │ │ │ - strheq r3, [r1], #-60 @ 0xffffffc4 @ │ │ │ │ - ldrdeq r3, [r1], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq pc, r1, r8, lsl #23 │ │ │ │ - strheq r8, [r1], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r8, r3, r4, ror #14 │ │ │ │ - rsbeq r8, r3, r4, asr r7 │ │ │ │ + b 74bef0 │ │ │ │ + ldrheq sp, [r6], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r3, r1, r8, lsl #7 │ │ │ │ + rsbeq r0, fp, r8, lsr #17 │ │ │ │ + rsbeq r3, r1, ip, lsl #7 │ │ │ │ + rsbeq r3, r1, r4, lsr #7 │ │ │ │ + rsbeq pc, r1, r8, asr fp @ │ │ │ │ + rsbeq r8, r1, r0, lsl #31 │ │ │ │ + rsbeq r8, r3, r4, lsr r7 │ │ │ │ + rsbeq r8, r3, r4, lsr #14 │ │ │ │ andeq r0, r0, ip, asr r5 │ │ │ │ andeq r1, r0, r4, lsr #13 │ │ │ │ andeq r0, r0, r8, ror #30 │ │ │ │ - rsbeq r8, r3, r0, lsr r7 │ │ │ │ + rsbeq r8, r3, r0, lsl #14 │ │ │ │ strdeq fp, [ip], ip │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ - strdeq r8, [r3], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r8, r3, ip, asr #13 │ │ │ │ addeq r7, r0, r4, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r3, r1, #1536 @ 0x600 │ │ │ │ add r3, r3, #14 │ │ │ │ @@ -389546,15 +389546,15 @@ │ │ │ │ b 3c447c │ │ │ │ add r2, r6, #20480 @ 0x5000 │ │ │ │ ldr r3, [r2, #2348] @ 0x92c │ │ │ │ cmn r3, #1 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2, #2348] @ 0x92c │ │ │ │ b 3c44cc │ │ │ │ - ldrsheq sp, [r6], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq sp, r6, r4, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [r3, #2360] @ 0x938 │ │ │ │ @@ -389567,23 +389567,23 @@ │ │ │ │ add r5, r5, #200704 @ 0x31000 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, #1 │ │ │ │ add r4, r4, r0 │ │ │ │ str r2, [r3, #2296] @ 0x8f8 │ │ │ │ str r4, [r3, #2300] @ 0x8fc │ │ │ │ ldr r4, [r5, #2652] @ 0xa5c │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ ldr r2, [pc, #24] @ 3c4584 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d5f8c │ │ │ │ + bl 9d5f5c │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b12e0 │ │ │ │ + b 9b12b0 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ add r0, r0, #200704 @ 0x31000 │ │ │ │ and r1, r2, #119 @ 0x77 │ │ │ │ tst r2, #2 │ │ │ │ ldr r3, [r0, #2632] @ 0xa48 │ │ │ │ str r1, [r0, #2632] @ 0xa48 │ │ │ │ mov ip, #0 │ │ │ │ @@ -389687,28 +389687,28 @@ │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #748] @ 3c4a20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #728] @ 3c4a24 │ │ │ │ ldr r1, [pc, #728] @ 3c4a28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ ldr r7, [pc, #716] @ 3c4a2c │ │ │ │ add r8, sp, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ mov fp, r0 │ │ │ │ add r0, r4, #100 @ 0x64 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #688] @ 3c4a30 │ │ │ │ ldr r3, [pc, #688] @ 3c4a34 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sl, #852] @ 0x354 │ │ │ │ ldr r2, [sl, #100] @ 0x64 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ @@ -389729,32 +389729,32 @@ │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ add r2, r7, #140 @ 0x8c │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r2, #32 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70dedc │ │ │ │ + bl 70deac │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r4, [r8, #4]! │ │ │ │ mov r0, r6 │ │ │ │ sub r1, r4, #4 │ │ │ │ sub r1, r1, r3 │ │ │ │ stm sp, {r1, r7} │ │ │ │ mov r3, #0 │ │ │ │ - bl 70dedc │ │ │ │ + bl 70deac │ │ │ │ cmp r4, #131072 @ 0x20000 │ │ │ │ bne 3c480c │ │ │ │ ldr r2, [pc, #504] @ 3c4a38 │ │ │ │ ldr r3, [pc, #504] @ 3c4a3c │ │ │ │ add r4, r5, #6016 @ 0x1780 │ │ │ │ add r4, r4, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -389763,15 +389763,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r2, r2, #188 @ 0xbc │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, sl │ │ │ │ bl 43fd7c │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #1 │ │ │ │ @@ -389780,34 +389780,34 @@ │ │ │ │ add r4, r4, #4 │ │ │ │ mov r0, sl │ │ │ │ bl 43fd7c │ │ │ │ ldr r6, [pc, #404] @ 3c4a40 │ │ │ │ mov r0, r4 │ │ │ │ bl 5ad018 │ │ │ │ mov r0, sl │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [pc, #384] @ 3c4a44 │ │ │ │ ldr r1, [pc, #384] @ 3c4a48 │ │ │ │ add r3, r6, #140 @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ add r1, r6, #164 @ 0xa4 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ add fp, fp, #88 @ 0x58 │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ add r0, r5, #137216 @ 0x21800 │ │ │ │ add r0, r0, #120 @ 0x78 │ │ │ │ str r4, [sp] │ │ │ │ bl 3c7dec │ │ │ │ mov r0, r5 │ │ │ │ - bl 754864 │ │ │ │ + bl 754834 │ │ │ │ ldr r3, [fp, #-68] @ 0xffffffbc │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #300] @ 3c4a4c │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -389823,39 +389823,39 @@ │ │ │ │ add ip, pc, ip │ │ │ │ stm sp, {r7, ip} │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #0 │ │ │ │ add r4, r5, #200704 @ 0x31000 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b0dec │ │ │ │ + bl 9b0dbc │ │ │ │ str r6, [r4, #2636] @ 0xa4c │ │ │ │ mov r0, #32 │ │ │ │ bl 248810 │ │ │ │ ldr r3, [pc, #224] @ 3c4a58 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b0dec │ │ │ │ + bl 9b0dbc │ │ │ │ str r6, [r4, #2640] @ 0xa50 │ │ │ │ mov r0, #32 │ │ │ │ bl 248810 │ │ │ │ ldr r3, [pc, #180] @ 3c4a5c │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [pc, #152] @ 3c4a54 │ │ │ │ str r7, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b0dec │ │ │ │ + bl 9b0dbc │ │ │ │ ldr r2, [pc, #148] @ 3c4a60 │ │ │ │ ldr r3, [pc, #72] @ 3c4a18 │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [r4, #2652] @ 0xa5c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -389867,29 +389867,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - rsbseq sp, r6, ip, asr #9 │ │ │ │ + @ instruction: 0x0076d49c │ │ │ │ addeq r6, lr, r8, lsl #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r2, r1, r8, ror sp │ │ │ │ - @ instruction: 0x006b0294 │ │ │ │ - rsbeq r8, r3, r4, ror r1 │ │ │ │ - rsbeq r8, r3, r4, ror #2 │ │ │ │ + rsbeq r2, r1, r8, asr #26 │ │ │ │ + rsbeq r0, fp, r4, ror #4 │ │ │ │ + rsbeq r8, r3, r4, asr #2 │ │ │ │ + rsbeq r8, r3, r4, lsr r1 │ │ │ │ addeq r7, r0, ip, lsl #10 │ │ │ │ muleq r0, ip, r8 │ │ │ │ - rsbeq r8, r3, ip, ror #2 │ │ │ │ + rsbeq r8, r3, ip, lsr r1 │ │ │ │ addeq r7, r0, r0, lsr #8 │ │ │ │ - strheq r8, [r3], #-12 @ │ │ │ │ - rsbseq sp, r6, r0, lsl r3 │ │ │ │ - strdeq pc, [r1], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r8, r1, r8, lsl r8 │ │ │ │ + rsbeq r8, r3, ip, lsl #1 │ │ │ │ + rsbseq sp, r6, r0, ror #5 │ │ │ │ + rsbeq pc, r1, r0, asr #7 │ │ │ │ + rsbeq r8, r1, r8, ror #15 │ │ │ │ addeq r7, pc, ip, asr #15 │ │ │ │ andeq r0, r0, r0, asr #25 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r0, r0, r0, lsr #29 │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ addeq r6, lr, r0, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -390221,24 +390221,24 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 3c500c │ │ │ │ ldr r1, [pc, #132] @ 3c5010 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #112] @ 3c5014 │ │ │ │ ldr r1, [pc, #112] @ 3c5018 │ │ │ │ add r4, r4, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #84] @ 3c501c │ │ │ │ ldr r2, [pc, #84] @ 3c5020 │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -390249,21 +390249,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq ip, r6, r4, asr ip │ │ │ │ - rsbeq r7, r3, r8, lsr r9 │ │ │ │ - rsbeq r7, r3, r4, lsr #18 │ │ │ │ - rsbeq r2, r1, r0, lsl #10 │ │ │ │ - rsbeq pc, sl, ip, lsl sl @ │ │ │ │ - rsbeq r6, r3, ip, lsl fp │ │ │ │ - strdeq r0, [r3], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq ip, r6, r4, lsr #24 │ │ │ │ + rsbeq r7, r3, r8, lsl #18 │ │ │ │ + strdeq r7, [r3], #-132 @ 0xffffff7c @ │ │ │ │ + ldrdeq r2, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq pc, sl, ip, ror #19 │ │ │ │ + rsbeq r6, r3, ip, ror #21 │ │ │ │ + rsbeq r0, r3, r4, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #180] @ 3c50f4 │ │ │ │ mov r5, r1 │ │ │ │ @@ -390274,15 +390274,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 43f3e0 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -390308,62 +390308,62 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [r8, #1744] @ 0x6d0 │ │ │ │ bl 5ad820 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 5adf6c │ │ │ │ - rsbseq ip, r6, ip, ror fp │ │ │ │ - rsbeq r7, r3, r8, asr r8 │ │ │ │ - rsbeq r7, r3, r8, ror #16 │ │ │ │ + rsbseq ip, r6, ip, asr #22 │ │ │ │ + rsbeq r7, r3, r8, lsr #16 │ │ │ │ + rsbeq r7, r3, r8, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #144] @ 3c51a8 │ │ │ │ ldr r2, [pc, #144] @ 3c51ac │ │ │ │ ldr r1, [pc, #144] @ 3c51b0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r5, r0, #200704 @ 0x31000 │ │ │ │ ldr r6, [r5, #2636] @ 0xa4c │ │ │ │ mov r4, r0 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3c5160 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r0, r6 │ │ │ │ bl 248b1c │ │ │ │ ldr r6, [r5, #2640] @ 0xa50 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3c517c │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r0, r6 │ │ │ │ bl 248b1c │ │ │ │ ldr r5, [r5, #2652] @ 0xa5c │ │ │ │ cmp r5, #0 │ │ │ │ beq 3c5198 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r0, r5 │ │ │ │ bl 248b1c │ │ │ │ ldr r0, [r4, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 5ad8ec │ │ │ │ - rsbseq ip, r6, ip, lsr #21 │ │ │ │ - @ instruction: 0x00637798 │ │ │ │ - rsbeq r7, r3, r8, lsl #15 │ │ │ │ + rsbseq ip, r6, ip, ror sl │ │ │ │ + rsbeq r7, r3, r8, ror #14 │ │ │ │ + rsbeq r7, r3, r8, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #368] @ 3c533c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #364] @ 3c5340 │ │ │ │ @@ -390372,15 +390372,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r2, r5, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, #2312] @ 0x908 │ │ │ │ add r6, r5, #200704 @ 0x31000 │ │ │ │ str r4, [r2, #2296] @ 0x8f8 │ │ │ │ str r4, [r2, #2304] @ 0x900 │ │ │ │ ands r4, r4, r3 │ │ │ │ ldrb r3, [r6, #2645] @ 0xa55 │ │ │ │ @@ -390435,36 +390435,36 @@ │ │ │ │ moveq r9, r3 │ │ │ │ beq 3c52e4 │ │ │ │ cmp r9, r3 │ │ │ │ movcs r9, r3 │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [r6, #2644] @ 0xa54 │ │ │ │ ldr r4, [r6, #2640] @ 0xa50 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ cmp r9, #500 @ 0x1f4 │ │ │ │ movcc r9, #500 @ 0x1f4 │ │ │ │ lsl r2, r9, #8 │ │ │ │ mov r5, #0 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b12e0 │ │ │ │ + bl 9b12b0 │ │ │ │ str r5, [r6, #2648] @ 0xa58 │ │ │ │ b 3c5234 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldrsheq ip, [r6], #-148 @ 0xffffff6c @ │ │ │ │ - ldrdeq lr, [r1], #-168 @ 0xffffff58 @ │ │ │ │ - strdeq r7, [r1], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq ip, r6, r4, asr #19 │ │ │ │ + rsbeq lr, r1, r8, lsr #21 │ │ │ │ + rsbeq r7, r1, ip, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #328] @ 3c54a8 │ │ │ │ ldr ip, [pc, #328] @ 3c54ac │ │ │ │ add lr, pc, lr │ │ │ │ @@ -390528,41 +390528,41 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3c54c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c5398 │ │ │ │ ldr r0, [pc, #56] @ 3c54cc │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c5398 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008e57bc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umulleq r5, lr, ip, r7 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r5, lr, r8, asr r7 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x00637490 │ │ │ │ - rsbeq r7, r3, r0, ror #9 │ │ │ │ + rsbeq r7, r3, r0, ror #8 │ │ │ │ + strheq r7, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ bl 5ad850 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -390749,16 +390749,16 @@ │ │ │ │ b 3c56f4 │ │ │ │ add r3, r3, #68608 @ 0x10c00 │ │ │ │ add r3, r3, #28 │ │ │ │ lsl r1, r3, #1 │ │ │ │ strh r2, [r0, r1] │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ b 3c56f4 │ │ │ │ - rsbseq ip, r6, r8, lsl #9 │ │ │ │ - rsbseq ip, r6, r4, asr #8 │ │ │ │ + rsbseq ip, r6, r8, asr r4 │ │ │ │ + rsbseq ip, r6, r4, lsl r4 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #2312] @ 0x908 │ │ │ │ orr r2, r1, r2 │ │ │ │ str r2, [r3, #2312] @ 0x908 │ │ │ │ ldr r1, [r3, #2296] @ 0x8f8 │ │ │ │ b 3c51b4 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ @@ -390789,35 +390789,35 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r6, #100 @ 0x64 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ add ip, r6, #336 @ 0x150 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ add r5, r4, #200704 @ 0x31000 │ │ │ │ mov r7, #0 │ │ │ │ add sl, r4, #137216 @ 0x21800 │ │ │ │ add r9, r4, #1744 @ 0x6d0 │ │ │ │ add r9, r9, #4 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r5, #2636] @ 0xa4c │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ ldr r0, [r5, #2640] @ 0xa50 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ ldr r0, [r5, #2652] @ 0xa5c │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ add r3, r5, #2640 @ 0xa50 │ │ │ │ strh r7, [r3, #4] │ │ │ │ mov r2, #22 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sl, #98 @ 0x62 │ │ │ │ str r7, [r5, #2648] @ 0xa58 │ │ │ │ bl 24a694 │ │ │ │ @@ -390875,18 +390875,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq ip, r6, r4, ror r3 │ │ │ │ - rsbeq r7, r3, r4, rrx │ │ │ │ - rsbeq r7, r3, r4, asr r0 │ │ │ │ - rsbseq r4, r7, ip, lsr #8 │ │ │ │ + rsbseq ip, r6, r4, asr #6 │ │ │ │ + rsbeq r7, r3, r4, lsr r0 │ │ │ │ + rsbeq r7, r3, r4, lsr #32 │ │ │ │ + ldrsheq r4, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r5, r0, r4, lsr #16 │ │ │ │ andeq r0, r1, ip, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3880] @ 0xf28 │ │ │ │ ldr r3, [pc, #1860] @ 3c6144 │ │ │ │ @@ -390911,15 +390911,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ ldrh ip, [r5, #80] @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [r5, #80] @ 0x50 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r3, #0 │ │ │ │ add r2, r4, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ ldr r3, [r2, #3128] @ 0xc38 │ │ │ │ @@ -390973,15 +390973,15 @@ │ │ │ │ adc r8, r3, #0 │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r5, [sp, #140] @ 0x8c │ │ │ │ @@ -390990,23 +390990,23 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ mov r3, r8 │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldr r1, [pc, #1468] @ 3c6164 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr lr, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r1, [pc, #1432] @ 3c6168 │ │ │ │ ldr r2, [lr, #2648] @ 0xa58 │ │ │ │ and ip, r3, #-2147483648 @ 0x80000000 │ │ │ │ orr r2, r2, ip │ │ │ │ lsl r8, r3, #16 │ │ │ │ @@ -391107,15 +391107,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add fp, fp, #520 @ 0x208 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r5, fp, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ @@ -391125,15 +391125,15 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldrh r3, [sl] │ │ │ │ ldrb r2, [r2, #2608] @ 0xa30 │ │ │ │ add r5, r3, r4 │ │ │ │ cmp r5, r2 │ │ │ │ bcc 3c5ddc │ │ │ │ cmp r3, r2 │ │ │ │ @@ -391171,15 +391171,15 @@ │ │ │ │ str r5, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strb sl, [sp, #132] @ 0x84 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #24] │ │ │ │ add r1, r0, #137216 @ 0x21800 │ │ │ │ add r1, r1, #520 @ 0x208 │ │ │ │ add r1, r1, fp │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ @@ -391190,15 +391190,15 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r3, r4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldrh r3, [r9] │ │ │ │ add r3, r3, r8 │ │ │ │ strh r3, [r9] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c5f2c │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -391228,15 +391228,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ tst r3, #402653184 @ 0x18000000 │ │ │ │ mov r4, r0 │ │ │ │ beq 3c5ff0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r7, #4] │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ @@ -391247,15 +391247,15 @@ │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ strb r5, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #140] @ 0x8c │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ adds r2, r3, #12 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -391264,15 +391264,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ add r1, sp, #164 @ 0xa4 │ │ │ │ mov r4, #4 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [r1, #72] @ 0x48 │ │ │ │ ldr r2, [r1, #64] @ 0x40 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -391352,27 +391352,27 @@ │ │ │ │ add r1, r3, #202752 @ 0x31800 │ │ │ │ add r1, r1, #528 @ 0x210 │ │ │ │ bl 3c8174 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strb r6, [r3, #2661] @ 0xa65 │ │ │ │ b 3c5f2c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - rsbseq ip, r6, r4, asr #3 │ │ │ │ + @ instruction: 0x0076c194 │ │ │ │ addeq r5, lr, r8, lsl #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq lr, r1, ip, ror #4 │ │ │ │ - @ instruction: 0x00617690 │ │ │ │ - rsbseq ip, r6, ip, lsl r1 │ │ │ │ + rsbeq lr, r1, ip, lsr r2 │ │ │ │ + rsbeq r7, r1, r0, ror #12 │ │ │ │ + rsbseq ip, r6, ip, ror #1 │ │ │ │ andeq r1, r2, r2, lsl #20 │ │ │ │ - rsbeq lr, r1, r0, ror #3 │ │ │ │ - rsbeq r7, r1, ip, lsr r5 │ │ │ │ + strheq lr, [r1], #-16 @ │ │ │ │ + rsbeq r7, r1, ip, lsl #10 │ │ │ │ andscs r0, r0, r0 │ │ │ │ - @ instruction: 0x0076bc90 │ │ │ │ - rsbeq sp, r1, ip, ror #26 │ │ │ │ - @ instruction: 0x00617194 │ │ │ │ + rsbseq fp, r6, r0, ror #24 │ │ │ │ + rsbeq sp, r1, ip, lsr sp │ │ │ │ + rsbeq r7, r1, r4, ror #2 │ │ │ │ ldrdeq r4, [lr], r0 │ │ │ │ add r1, r1, #1536 @ 0x600 │ │ │ │ lsl r2, r2, #16 │ │ │ │ add r1, r1, #14 │ │ │ │ lsr r2, r2, #16 │ │ │ │ add r3, r0, #135168 @ 0x21000 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ @@ -391428,15 +391428,15 @@ │ │ │ │ add r3, r4, #16384 @ 0x4000 │ │ │ │ ldr r2, [r3, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ cmp r2, r3 │ │ │ │ beq 3c6298 │ │ │ │ add r4, r4, #200704 @ 0x31000 │ │ │ │ ldr r0, [r4, #2652] @ 0xa5c │ │ │ │ - bl 9b1330 │ │ │ │ + bl 9b1300 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -391472,15 +391472,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov fp, #0 │ │ │ │ add r8, sp, #168 @ 0xa8 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #100] @ 0x64 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r3, sp, #152 @ 0x98 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #152] @ 0x98 │ │ │ │ str fp, [sp, #156] @ 0x9c │ │ │ │ str fp, [sp, #160] @ 0xa0 │ │ │ │ @@ -391489,23 +391489,23 @@ │ │ │ │ add sl, sl, #56 @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 24a694 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ ldr r7, [r9] │ │ │ │ - bl 9baa24 │ │ │ │ + bl 9ba9f4 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, sl │ │ │ │ bl 3c7538 │ │ │ │ cmp r0, fp │ │ │ │ beq 3c6958 │ │ │ │ add r3, r6, #200704 @ 0x31000 │ │ │ │ ldr r0, [r3, #2652] @ 0xa5c │ │ │ │ - bl 9b1330 │ │ │ │ + bl 9b1300 │ │ │ │ subs r2, r0, #0 │ │ │ │ movne r0, fp │ │ │ │ bne 3c63c0 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ cmp r3, #17 │ │ │ │ bls 3c6850 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ @@ -391633,15 +391633,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4] │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ ldr r8, [sp, #52] @ 0x34 │ │ │ │ @@ -391649,42 +391649,42 @@ │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sl, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldrb r3, [sp, #164] @ 0xa4 │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ orr r3, r2, r3 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ orr r3, r3, #1 │ │ │ │ strb r3, [sp, #164] @ 0xa4 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ adds r2, r8, #12 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ adc r3, r9, #0 │ │ │ │ mov r8, #1 │ │ │ │ mov r9, #0 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ ldr r2, [r5, #64] @ 0x40 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r2, r3, lsl #4 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ movls r3, #0 │ │ │ │ cmp r1, r3 │ │ │ │ @@ -391710,30 +391710,30 @@ │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ adc r9, r3, #0 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, #16 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sl, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldrb r1, [sp, #164] @ 0xa4 │ │ │ │ strh r3, [sp, #166] @ 0xa6 │ │ │ │ ldrd r2, [sp, #152] @ 0x98 │ │ │ │ and r1, r1, #254 @ 0xfe │ │ │ │ orrs r0, r2, r3 │ │ │ │ strb r1, [sp, #164] @ 0xa4 │ │ │ │ @@ -391767,30 +391767,30 @@ │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r5, fp │ │ │ │ movcs r5, fp │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ adds r6, r5, r6 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ add sl, sl, r5 │ │ │ │ cmp r3, sl │ │ │ │ @@ -391808,15 +391808,15 @@ │ │ │ │ str r9, [sp, #36] @ 0x24 │ │ │ │ b 3c6558 │ │ │ │ mov r3, #18 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9ba87c │ │ │ │ + bl 9ba84c │ │ │ │ mov r7, r8 │ │ │ │ b 3c63a4 │ │ │ │ add r1, r7, #14 │ │ │ │ mov r0, sl │ │ │ │ bl 3c6df4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3c6424 │ │ │ │ @@ -391904,29 +391904,29 @@ │ │ │ │ b 3c64a0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9ba7a8 │ │ │ │ + bl 9ba778 │ │ │ │ b 3c6904 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r7, #4 │ │ │ │ bl 249674 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ b 3c692c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq r4, lr, ip, asr #16 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq fp, r6, ip, asr #17 │ │ │ │ - strheq sp, [r1], #-144 @ 0xffffff70 @ │ │ │ │ - ldrdeq r6, [r1], #-216 @ 0xffffff28 @ │ │ │ │ + @ instruction: 0x0076b89c │ │ │ │ + rsbeq sp, r1, r0, lsl #19 │ │ │ │ + rsbeq r6, r1, r8, lsr #27 │ │ │ │ addeq r4, lr, r4, asr r7 │ │ │ │ bge ff2b9a34 <__bss_end__@@Base+0xfe507104> │ │ │ │ bge ff2b9a30 <__bss_end__@@Base+0xfe507100> │ │ │ │ bge ff2b9a38 <__bss_end__@@Base+0xfe507108> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -392038,42 +392038,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r5, r6} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c6c5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c6b94 │ │ │ │ ldr r0, [pc, #60] @ 3c6c60 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c6b94 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq r4, lr, r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r3, [lr], r0 │ │ │ │ ldrdeq r3, [lr], r0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r2, r0, r8, ror #15 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r6, r3, ip, lsr #6 │ │ │ │ - rsbeq r6, r3, ip, ror #6 │ │ │ │ + strdeq r6, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r6, r3, ip, lsr r3 │ │ │ │ │ │ │ │ 003c6c64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #336] @ 3c6dcc │ │ │ │ @@ -392140,42 +392140,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c6dec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c6ce8 │ │ │ │ ldr r0, [pc, #60] @ 3c6df0 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c6ce8 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ umulleq r3, lr, ip, lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r3, lr, r4, ror #28 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r3, lr, ip, lsr #28 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r6, r3, r8, lsr r2 │ │ │ │ - rsbeq r6, r3, ip, ror r2 │ │ │ │ + rsbeq r6, r3, r8, lsl #4 │ │ │ │ + rsbeq r6, r3, ip, asr #4 │ │ │ │ │ │ │ │ 003c6df4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ @@ -392252,22 +392252,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3c7034 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c6e38 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3c6f70 │ │ │ │ mov r0, #0 │ │ │ │ b 3c6e3c │ │ │ │ ldr r3, [pc, #192] @ 3c7038 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -392286,47 +392286,47 @@ │ │ │ │ beq 3c6ffc │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3c703c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c6f68 │ │ │ │ ldr r0, [pc, #80] @ 3c7040 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c6e38 │ │ │ │ ldr r0, [pc, #64] @ 3c7044 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c6f68 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq r3, lr, r8, lsl #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r3, [lr], r8 │ │ │ │ ldrdeq r3, [lr], r8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r2, r0, r8, lsr lr │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x00636194 │ │ │ │ + rsbeq r6, r3, r4, ror #2 │ │ │ │ andeq r5, r0, ip, ror #8 │ │ │ │ - @ instruction: 0x0063609c │ │ │ │ - rsbeq r6, r3, r0, lsr r1 │ │ │ │ - strheq r6, [r3], #-4 @ │ │ │ │ + rsbeq r6, r3, ip, rrx │ │ │ │ + rsbeq r6, r3, r0, lsl #2 │ │ │ │ + rsbeq r6, r3, r4, lsl #1 │ │ │ │ │ │ │ │ 003c7048 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ mov r4, r1 │ │ │ │ @@ -392466,15 +392466,15 @@ │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ @@ -392484,15 +392484,15 @@ │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #580] @ 3c7518 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c71ec │ │ │ │ ldr r3, [pc, #568] @ 3c751c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c71a4 │ │ │ │ ldr r3, [pc, #536] @ 3c7510 │ │ │ │ @@ -392512,15 +392512,15 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #32] │ │ │ │ @@ -392529,15 +392529,15 @@ │ │ │ │ str r4, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 3c7520 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c71a4 │ │ │ │ ldr r3, [pc, #396] @ 3c7524 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c715c │ │ │ │ ldr r3, [pc, #356] @ 3c7510 │ │ │ │ @@ -392554,15 +392554,15 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -392571,30 +392571,30 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3c7528 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ ldrb r2, [r4, #5] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ b 3c715c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [pc, #220] @ 3c752c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ ldrb r2, [r4, #5] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ b 3c715c │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #160] @ 3c7530 │ │ │ │ @@ -392603,48 +392603,48 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c71ec │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #108] @ 3c7534 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c71a4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq r3, lr, ip, lsr #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r3, lr, r4, asr sl │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r8, r7, r4, lsl r4 │ │ │ │ + rsbseq r8, r7, r4, ror #7 │ │ │ │ addeq r3, lr, ip, ror #18 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r5, r3, ip, ror lr │ │ │ │ + rsbeq r5, r3, ip, asr #28 │ │ │ │ andeq r1, r0, r8, ror #12 │ │ │ │ - rsbeq r5, r3, ip, lsl pc │ │ │ │ + rsbeq r5, r3, ip, ror #29 │ │ │ │ andeq r4, r0, ip, lsr sl │ │ │ │ - rsbeq r5, r3, r8, asr #27 │ │ │ │ - rsbeq r5, r3, ip, ror #27 │ │ │ │ - rsbeq r5, r3, r0, lsl #26 │ │ │ │ - rsbeq r5, r3, ip, lsr lr │ │ │ │ + @ instruction: 0x00635d98 │ │ │ │ + strheq r5, [r3], #-220 @ 0xffffff24 @ │ │ │ │ + ldrdeq r5, [r3], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r5, r3, ip, lsl #28 │ │ │ │ │ │ │ │ 003c7538 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #452] @ 3c7714 │ │ │ │ @@ -392708,22 +392708,22 @@ │ │ │ │ beq 3c76fc │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 3c7734 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c75dc │ │ │ │ ldr r2, [pc, #192] @ 3c7738 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3c75dc │ │ │ │ ldr r2, [pc, #160] @ 3c772c │ │ │ │ @@ -392738,47 +392738,47 @@ │ │ │ │ beq 3c76e8 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3c773c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c75dc │ │ │ │ ldr r0, [pc, #80] @ 3c7740 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c75dc │ │ │ │ ldr r0, [pc, #64] @ 3c7744 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c75dc │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq r3, lr, ip, asr #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x008e35b4 │ │ │ │ addeq r3, lr, r8, lsl #11 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, r4, ror #8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r5, r3, r4, asr #27 │ │ │ │ + @ instruction: 0x00635d94 │ │ │ │ andeq r3, r0, ip, lsr #30 │ │ │ │ - @ instruction: 0x00635c98 │ │ │ │ - rsbeq r5, r3, r4, ror #25 │ │ │ │ - rsbeq r5, r3, r4, lsl #27 │ │ │ │ + rsbeq r5, r3, r8, ror #24 │ │ │ │ + strheq r5, [r3], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r5, r3, r4, asr sp │ │ │ │ │ │ │ │ 003c7748 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #352] @ 3c78c0 │ │ │ │ @@ -392852,41 +392852,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c78e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c7824 │ │ │ │ ldr r0, [pc, #60] @ 3c78ec │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c7824 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x008e33b0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r3, lr, r0, lsr #7 │ │ │ │ addeq r3, lr, r4, ror r3 │ │ │ │ andeq r0, r0, lr, ror #11 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r1, r0, r4, lsr #9 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r5, r3, r0, asr #24 │ │ │ │ - rsbeq r5, r3, ip, lsl #25 │ │ │ │ + rsbeq r5, r3, r0, lsl ip │ │ │ │ + rsbeq r5, r3, ip, asr ip │ │ │ │ │ │ │ │ 003c78f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -392911,33 +392911,33 @@ │ │ │ │ strh r0, [r1, #2] │ │ │ │ ldr r3, [ip, r3] │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3c79b4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ ldr r2, [pc, #220] @ 3c7a50 │ │ │ │ ldr r3, [pc, #204] @ 3c7a44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3c7a3c │ │ │ │ ldr r2, [pc, #188] @ 3c7a54 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d5f8c │ │ │ │ + bl 9d5f5c │ │ │ │ adds r2, r0, #500 @ 0x1f4 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b12e0 │ │ │ │ + b 9b12b0 │ │ │ │ ldr r3, [pc, #156] @ 3c7a58 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c7964 │ │ │ │ ldr r3, [pc, #140] @ 3c7a5c │ │ │ │ ldr r3, [ip, r3] │ │ │ │ @@ -392952,38 +392952,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3c7a64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c7964 │ │ │ │ ldr r0, [pc, #52] @ 3c7a68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c7964 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq r3, lr, r0, lsl #4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrdeq r3, [lr], r8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r3, lr, r8, lsr #3 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r5, r0, ip, ror #7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r5, r3, r0, ror fp │ │ │ │ - rsbeq r5, r3, r8, lsr #23 │ │ │ │ + rsbeq r5, r3, r0, asr #22 │ │ │ │ + rsbeq r5, r3, r8, ror fp │ │ │ │ │ │ │ │ 003c7a6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #432] @ 3c7c34 │ │ │ │ @@ -393068,48 +393068,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3c7c54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c7b20 │ │ │ │ ldr r0, [pc, #72] @ 3c7c58 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c7b20 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ umulleq r3, lr, r4, r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r3, lr, r4, rrx │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ strdeq r2, [lr], r4 │ │ │ │ @ instruction: 0x000014bc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r5, r3, r8, lsl sl │ │ │ │ - rsbeq r5, r3, r8, asr sl │ │ │ │ + rsbeq r5, r3, r8, ror #19 │ │ │ │ + rsbeq r5, r3, r8, lsr #20 │ │ │ │ │ │ │ │ 003c7c5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -393170,48 +393170,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3c7de0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c7ccc │ │ │ │ ldr r2, [pc, #88] @ 3c7de4 │ │ │ │ ldr r3, [pc, #52] @ 3c7dc4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3c7dbc │ │ │ │ ldr r0, [pc, #56] @ 3c7de8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ umulleq r2, lr, ip, lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r2, lr, ip, ror #28 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r2, lr, r8, asr #28 │ │ │ │ andeq r4, r0, r4, ror r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r5, r3, r4, asr #18 │ │ │ │ + rsbeq r5, r3, r4, lsl r9 │ │ │ │ umulleq r2, lr, r0, sp │ │ │ │ - rsbeq r5, r3, ip, asr r9 │ │ │ │ + rsbeq r5, r3, ip, lsr #18 │ │ │ │ │ │ │ │ 003c7dec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ @@ -393435,15 +393435,15 @@ │ │ │ │ strne r3, [r0, #120] @ 0x78 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r7, r7, r0, lsr #10 │ │ │ │ + ldrsheq r7, [r7], #-64 @ 0xffffffc0 @ │ │ │ │ bge ff2bb178 <__bss_end__@@Base+0xfe508848> │ │ │ │ bge ff2bb180 <__bss_end__@@Base+0xfe508850> │ │ │ │ │ │ │ │ 003c8174 : │ │ │ │ ldrb r2, [r0] │ │ │ │ ldr r3, [r0, #8] │ │ │ │ strb r2, [r1] │ │ │ │ @@ -393485,15 +393485,15 @@ │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ mov r6, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r1 │ │ │ │ add r1, r7, #45056 @ 0xb000 │ │ │ │ ldr r4, [r1, #1544] @ 0x608 │ │ │ │ mov ip, r0 │ │ │ │ bic lr, r4, #-16777216 @ 0xff000000 │ │ │ │ @@ -393501,21 +393501,21 @@ │ │ │ │ lsr r4, r4, #24 │ │ │ │ cmp r4, #1 │ │ │ │ movcc r4, #1 │ │ │ │ lsl r4, r4, #4 │ │ │ │ mov r1, r6 │ │ │ │ umlal r0, r1, lr, r2 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ mov r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r6, r9 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ adds r5, r5, r0 │ │ │ │ str r5, [r7, r3, lsl #2] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ adc r8, r8, sl │ │ │ │ str r8, [r7, r3, lsl #2] │ │ │ │ mov r0, #0 │ │ │ │ @@ -393530,15 +393530,15 @@ │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r1 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ bic ip, r8, #-16777216 @ 0xff000000 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov sl, r0 │ │ │ │ add r0, r5, #45056 @ 0xb000 │ │ │ │ ldr r6, [r0, #1544] @ 0x608 │ │ │ │ str r8, [r0, #1544] @ 0x608 │ │ │ │ @@ -393546,38 +393546,38 @@ │ │ │ │ lsr r5, r8, #24 │ │ │ │ cmp r5, #1 │ │ │ │ movcc r5, #1 │ │ │ │ mov r9, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, ip, r9 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, fp │ │ │ │ mov r2, r5 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ bic r3, r6, #-16777216 @ 0xff000000 │ │ │ │ lsr r6, r6, #24 │ │ │ │ cmp r6, #1 │ │ │ │ movcc r6, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r5, r0 │ │ │ │ umull fp, r0, r3, sl │ │ │ │ umlal r0, r1, r3, r9 │ │ │ │ mov r3, r4 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ mov r3, r4 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, fp │ │ │ │ mov r2, r6 │ │ │ │ - bl 9d6060 │ │ │ │ + bl 9d6030 │ │ │ │ ldr r2, [r7] │ │ │ │ subs r3, r5, r0 │ │ │ │ sbc r8, r8, r9 │ │ │ │ lsr r3, r3, #4 │ │ │ │ orr r3, r3, r8, lsl #28 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ @@ -393652,15 +393652,15 @@ │ │ │ │ mov r3, #2 │ │ │ │ add r8, sp, #14 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ba7a8 │ │ │ │ + bl 9ba778 │ │ │ │ mov r2, #0 │ │ │ │ cmp sl, #2048 @ 0x800 │ │ │ │ str r2, [sp, #16] │ │ │ │ beq 3c8594 │ │ │ │ ldr r3, [pc, #332] @ 3c861c │ │ │ │ cmp sl, r3 │ │ │ │ movne sl, r2 │ │ │ │ @@ -393690,15 +393690,15 @@ │ │ │ │ bhi 3c85d0 │ │ │ │ mov ip, #2 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9ba7a8 │ │ │ │ + bl 9ba778 │ │ │ │ ldr r2, [pc, #204] @ 3c8624 │ │ │ │ ldr r3, [pc, #188] @ 3c8618 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -394085,20 +394085,20 @@ │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ bl 24aa9c │ │ │ │ addeq r2, lr, r8, asr #9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r2, lr, r4, lsl #8 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ @ instruction: 0xffffc000 │ │ │ │ - rsbseq r6, r7, r4, lsl #21 │ │ │ │ - rsbeq r4, r3, ip, lsl ip │ │ │ │ - rsbeq r4, r3, r8, asr ip │ │ │ │ - rsbseq r6, r7, r0, ror #20 │ │ │ │ - strdeq r4, [r3], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r4, r3, r4, lsl #24 │ │ │ │ + rsbseq r6, r7, r4, asr sl │ │ │ │ + rsbeq r4, r3, ip, ror #23 │ │ │ │ + rsbeq r4, r3, r8, lsr #24 │ │ │ │ + rsbseq r6, r7, r0, lsr sl │ │ │ │ + rsbeq r4, r3, r4, asr #23 │ │ │ │ + ldrdeq r4, [r3], #-180 @ 0xffffff4c @ │ │ │ │ andeq r0, r0, r3, asr #5 │ │ │ │ │ │ │ │ 003c8b94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -394193,17 +394193,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3c8d18 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #94 @ 0x5e │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - ldrheq r6, [r7], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r4, r3, r8, asr #20 │ │ │ │ - ldrsheq fp, [r0], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r6, r7, r0, lsl #17 │ │ │ │ + rsbeq r4, r3, r8, lsl sl │ │ │ │ + rsbseq fp, r0, r8, asr #15 │ │ │ │ │ │ │ │ 003c8d1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #384] @ 3c8eb4 │ │ │ │ @@ -394281,15 +394281,15 @@ │ │ │ │ add r0, r0, ip │ │ │ │ bl 249644 │ │ │ │ b 3c8d9c │ │ │ │ mov lr, #2 │ │ │ │ add r3, sp, #14 │ │ │ │ mov r2, ip │ │ │ │ str lr, [sp] │ │ │ │ - bl 9ba7a8 │ │ │ │ + bl 9ba778 │ │ │ │ b 3c8d9c │ │ │ │ lsl r1, r1, #16 │ │ │ │ add r3, sp, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #6 │ │ │ │ bl 5a7170 │ │ │ │ @@ -394303,17 +394303,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #109 @ 0x6d │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addeq r1, lr, r8, ror #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r1, lr, r8, ror sp │ │ │ │ - rsbseq r6, r7, ip, lsl #14 │ │ │ │ - rsbeq r4, r3, r4, lsr #17 │ │ │ │ - rsbseq fp, r0, r4, asr r6 │ │ │ │ + ldrsbeq r6, [r7], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r4, r3, r4, ror r8 │ │ │ │ + rsbseq fp, r0, r4, lsr #12 │ │ │ │ │ │ │ │ 003c8ecc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ @@ -394340,15 +394340,15 @@ │ │ │ │ add r0, r0, #8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r5 │ │ │ │ bl 249644 │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [r6, #60] @ 0x3c │ │ │ │ mvn r0, #0 │ │ │ │ - bl 99e0ec │ │ │ │ + bl 99e0bc │ │ │ │ ldr r1, [r6, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #8] │ │ │ │ beq 3c8ff0 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #11 │ │ │ │ bls 3c8ff0 │ │ │ │ @@ -394361,15 +394361,15 @@ │ │ │ │ b 3c8fb0 │ │ │ │ mov r3, #4 │ │ │ │ add r5, sp, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #8 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9ba7a8 │ │ │ │ + bl 9ba778 │ │ │ │ cmp r0, #3 │ │ │ │ movls r0, #0 │ │ │ │ bhi 3c8f40 │ │ │ │ ldr r2, [pc, #108] @ 3c9024 │ │ │ │ ldr r3, [pc, #100] @ 3c9020 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -394386,15 +394386,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov ip, #4 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9ba7a8 │ │ │ │ + bl 9ba778 │ │ │ │ cmp r0, #3 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b 3c8fb0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq r1, lr, r0, lsr ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @@ -394423,15 +394423,15 @@ │ │ │ │ beq 3c9084 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #21 │ │ │ │ bhi 3c912c │ │ │ │ mov r6, #22 │ │ │ │ mov r2, #0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9ba87c │ │ │ │ + bl 9ba84c │ │ │ │ cmp r0, #13 │ │ │ │ movls r3, #0 │ │ │ │ strls r3, [r5, #12] │ │ │ │ bls 3c90e8 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ mov r3, #14 │ │ │ │ str r3, [r5, #12] │ │ │ │ @@ -394517,26 +394517,26 @@ │ │ │ │ ldr r2, [r4, #24] │ │ │ │ ldr r3, [r2, #12] │ │ │ │ ldr r2, [r2, #20] │ │ │ │ add r3, r3, r2 │ │ │ │ strh r3, [r6, #68] @ 0x44 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 9baa24 │ │ │ │ + bl 9ba9f4 │ │ │ │ ldrh r3, [r6, #68] @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ sub r1, r0, r3 │ │ │ │ str r1, [r6, #56] @ 0x38 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ ldr r3, [r4, #16] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, r0, #24 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r6, #64] @ 0x40 │ │ │ │ - bl 9bab18 │ │ │ │ + bl 9baae8 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r6, #60] @ 0x3c │ │ │ │ mov r0, #1 │ │ │ │ b 3c90ec │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #84 @ 0x54 │ │ │ │ mov r1, #0 │ │ │ │ @@ -394580,15 +394580,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ add r1, r1, r2 │ │ │ │ mov r2, #20 │ │ │ │ bl 249644 │ │ │ │ b 3c9310 │ │ │ │ mov ip, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9ba87c │ │ │ │ + bl 9ba84c │ │ │ │ cmp r0, #19 │ │ │ │ bls 3c928c │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldrb r3, [r2] │ │ │ │ lsl r3, r3, #2 │ │ │ │ and r3, r3, #60 @ 0x3c │ │ │ │ cmp r3, #19 │ │ │ │ @@ -394605,28 +394605,28 @@ │ │ │ │ ldr r2, [r5, #12] │ │ │ │ sub r1, r1, #20 │ │ │ │ str r1, [sp] │ │ │ │ add r3, r3, #20 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r2, r2, #20 │ │ │ │ - bl 9ba87c │ │ │ │ + bl 9ba84c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ sub r3, r3, #20 │ │ │ │ cmp r3, r0 │ │ │ │ bls 3c91ec │ │ │ │ b 3c928c │ │ │ │ ldr r3, [pc, #108] @ 3c93f4 │ │ │ │ b 3c91b8 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r7, [sp] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 9ba87c │ │ │ │ + bl 9ba84c │ │ │ │ cmp r7, r0 │ │ │ │ strls r7, [r5, #20] │ │ │ │ bls 3c91ec │ │ │ │ b 3c928c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #60] @ 3c93f8 │ │ │ │ ldr r1, [pc, #60] @ 3c93fc │ │ │ │ @@ -394641,17 +394641,17 @@ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq sl, r0, r8, lsl #17 │ │ │ │ bge ff2bc3ec <__bss_end__@@Base+0xfe509abc> │ │ │ │ addeq r1, lr, r8, lsr #20 │ │ │ │ bge ff2bc3fc <__bss_end__@@Base+0xfe509acc> │ │ │ │ ldrdeq r8, [r0], -sp │ │ │ │ bge ff2bc400 <__bss_end__@@Base+0xfe509ad0> │ │ │ │ - rsbseq r6, r7, r8, ror #3 │ │ │ │ - rsbeq r4, r3, r0, lsl #7 │ │ │ │ - rsbseq fp, r0, r0, lsr r1 │ │ │ │ + ldrheq r6, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r4, r3, r0, asr r3 │ │ │ │ + rsbseq fp, r0, r0, lsl #2 │ │ │ │ │ │ │ │ 003c9404 : │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -394665,17 +394665,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3c9458 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ mov r2, #296 @ 0x128 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq r6, r7, r0, ror r1 │ │ │ │ - rsbeq r4, r3, r8, lsl #6 │ │ │ │ - ldrheq fp, [r0], #-8 @ │ │ │ │ + rsbseq r6, r7, r0, asr #2 │ │ │ │ + ldrdeq r4, [r3], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq fp, r0, r8, lsl #1 │ │ │ │ │ │ │ │ 003c945c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -394759,15 +394759,15 @@ │ │ │ │ ldr r2, [r3, #28] │ │ │ │ cmp r2, #19 │ │ │ │ bhi 3c9648 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9ba87c │ │ │ │ + bl 9ba84c │ │ │ │ cmp r0, #19 │ │ │ │ bls 3c95fc │ │ │ │ ldrb r3, [sp, #20] │ │ │ │ lsr r3, r3, #4 │ │ │ │ lsl r3, r3, #2 │ │ │ │ cmp r3, #19 │ │ │ │ bls 3c95fc │ │ │ │ @@ -394839,24 +394839,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addeq r1, lr, r0, lsr #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r1, lr, r0, lsl #12 │ │ │ │ - rsbseq r6, r7, r0, lsr r0 │ │ │ │ - rsbseq r5, r7, ip, lsl pc │ │ │ │ - rsbeq r4, r3, ip, lsr #1 │ │ │ │ + rsbseq r6, r7, r0 │ │ │ │ + rsbseq r5, r7, ip, ror #29 │ │ │ │ + rsbeq r4, r3, ip, ror r0 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ - ldrsheq r5, [r7], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r4, r3, r8, lsl #1 │ │ │ │ - rsbeq r4, r3, r8, ror #1 │ │ │ │ - rsbseq r5, r7, ip, asr #29 │ │ │ │ - rsbeq r4, r3, r0, rrx │ │ │ │ - rsbseq sl, r0, r0, lsl lr │ │ │ │ + rsbseq r5, r7, r0, asr #29 │ │ │ │ + rsbeq r4, r3, r8, asr r0 │ │ │ │ + strheq r4, [r3], #-8 @ │ │ │ │ + @ instruction: 0x00775e9c │ │ │ │ + rsbeq r4, r3, r0, lsr r0 │ │ │ │ + rsbseq sl, r0, r0, ror #27 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ │ │ │ │ 003c972c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -394884,17 +394884,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3c97b4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3c97b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq r5, r7, r4, lsl lr │ │ │ │ - rsbeq r3, r3, r8, lsr #31 │ │ │ │ - rsbseq sl, r0, r8, asr sp │ │ │ │ + rsbseq r5, r7, r4, ror #27 │ │ │ │ + rsbeq r3, r3, r8, ror pc │ │ │ │ + rsbseq sl, r0, r8, lsr #26 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ │ │ │ │ 003c97bc : │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 3c9808 │ │ │ │ ldr r0, [r3, #16] │ │ │ │ ldr ip, [r3, #20] │ │ │ │ @@ -394944,17 +394944,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3c988c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3c9890 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq r5, r7, ip, lsr sp │ │ │ │ - ldrdeq r3, [r3], #-224 @ 0xffffff20 @ │ │ │ │ - rsbseq sl, r0, r0, lsl #25 │ │ │ │ + rsbseq r5, r7, ip, lsl #26 │ │ │ │ + rsbeq r3, r3, r0, lsr #29 │ │ │ │ + rsbseq sl, r0, r0, asr ip │ │ │ │ andeq r0, r0, r6, lsr #3 │ │ │ │ │ │ │ │ 003c9894 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3c98c0 │ │ │ │ add r3, r0, #65536 @ 0x10000 │ │ │ │ ldrh r0, [r3, #68] @ 0x44 │ │ │ │ @@ -394974,17 +394974,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3c98fc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3c9900 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #288 @ 0x120 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq r5, r7, ip, asr #25 │ │ │ │ - rsbeq r3, r3, r0, ror #28 │ │ │ │ - rsbseq sl, r0, r0, lsl ip │ │ │ │ + @ instruction: 0x00775c9c │ │ │ │ + rsbeq r3, r3, r0, lsr lr │ │ │ │ + rsbseq sl, r0, r0, ror #23 │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ │ │ │ │ 003c9904 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003c9908 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -395063,39 +395063,39 @@ │ │ │ │ ldr r0, [pc, #56] @ 3c9a6c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 3c9a70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq r5, r7, r0, asr #23 │ │ │ │ - rsbeq r3, r3, r8, asr sp │ │ │ │ - rsbeq r3, r3, r0, ror #27 │ │ │ │ - @ instruction: 0x00775b9c │ │ │ │ - rsbeq r3, r3, r0, lsr sp │ │ │ │ - rsbeq r3, r3, r4, asr #27 │ │ │ │ + @ instruction: 0x00775b90 │ │ │ │ + rsbeq r3, r3, r8, lsr #26 │ │ │ │ + strheq r3, [r3], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r5, r7, ip, ror #22 │ │ │ │ + rsbeq r3, r3, r0, lsl #26 │ │ │ │ + @ instruction: 0x00633d94 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ - rsbseq r5, r7, r8, ror fp │ │ │ │ - rsbeq r3, r3, ip, lsl #26 │ │ │ │ - rsbeq r3, r3, r8, lsl #27 │ │ │ │ + rsbseq r5, r7, r8, asr #22 │ │ │ │ + ldrdeq r3, [r3], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r3, r3, r8, asr sp │ │ │ │ andeq r0, r0, sl, asr #3 │ │ │ │ │ │ │ │ 003c9a74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, #0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ add r0, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 71b1f0 │ │ │ │ + bl 71b1c0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -395130,15 +395130,15 @@ │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #20] │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #16 │ │ │ │ str r1, [sp] │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 71ac10 │ │ │ │ + bl 71abe0 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 3c9bf4 │ │ │ │ cmp r4, r3 │ │ │ │ cmpeq r8, r2 │ │ │ │ bne 3c9bd8 │ │ │ │ cmp r5, r4 │ │ │ │ @@ -395173,15 +395173,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, #0 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 71b1f0 │ │ │ │ + bl 71b1c0 │ │ │ │ mov r0, #0 │ │ │ │ b 3c9b98 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ bl 24b894 │ │ │ │ addeq r1, lr, r8, lsr r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r0, lr, ip, ror pc │ │ │ │ @@ -395276,17 +395276,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 3c9d90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ ldrdeq r8, [r0], -sp │ │ │ │ - rsbseq r5, r7, r0, asr #16 │ │ │ │ - ldrdeq r3, [r3], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq sl, r0, r4, lsl #15 │ │ │ │ + rsbseq r5, r7, r0, lsl r8 │ │ │ │ + rsbeq r3, r3, r4, lsr #19 │ │ │ │ + rsbseq sl, r0, r4, asr r7 │ │ │ │ andeq r0, r0, r2, lsr r3 │ │ │ │ │ │ │ │ 003c9d94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -395362,15 +395362,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9baa24 │ │ │ │ + bl 9ba9f4 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ ldr r7, [pc, #588] @ 3ca128 │ │ │ │ cmp r3, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ sub r6, r0, r9 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ @@ -395389,15 +395389,15 @@ │ │ │ │ str r6, [sp, #4] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ ldr r0, [r4, #28] │ │ │ │ sub r1, r1, #1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9bab18 │ │ │ │ + bl 9baae8 │ │ │ │ add r1, r0, #1 │ │ │ │ lsl r1, r1, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ add r2, r4, #176 @ 0xb0 │ │ │ │ strh r1, [r4, #34] @ 0x22 │ │ │ │ add r3, r4, #152 @ 0x98 │ │ │ │ str r2, [sp, #24] │ │ │ │ @@ -395441,15 +395441,15 @@ │ │ │ │ cmp r5, r1 │ │ │ │ bgt 3ca018 │ │ │ │ str r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r6, [r4, #36] @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 9bab18 │ │ │ │ + bl 9baae8 │ │ │ │ lsl r1, r0, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ b 3c9f48 │ │ │ │ bl 248b1c │ │ │ │ lsl r0, r5, #3 │ │ │ │ bl 24b048 │ │ │ │ lsl r1, r5, #16 │ │ │ │ @@ -395487,48 +395487,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ stmib sp, {r4, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3ca140 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c9fa8 │ │ │ │ ldr r0, [pc, #72] @ 3ca144 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3c9fa8 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq r0, lr, r8, ror ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r0, lr, r0, asr #24 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r0, lr, ip, ror #22 │ │ │ │ andeq r5, r0, ip, ror r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r3, r3, ip, lsl #14 │ │ │ │ - rsbeq r3, r3, r4, ror r7 │ │ │ │ + ldrdeq r3, [r3], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r3, r3, r4, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r2] │ │ │ │ @@ -395603,26 +395603,26 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3ca3b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4] │ │ │ │ b 3ca1bc │ │ │ │ ldr r3, [pc, #216] @ 3ca3a8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ca1e8 │ │ │ │ @@ -395639,55 +395639,55 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ mov r3, #2 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3ca3b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r6, [r4] │ │ │ │ b 3ca1e8 │ │ │ │ ldr r0, [pc, #96] @ 3ca3bc │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r5 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r6, [r4] │ │ │ │ b 3ca1e8 │ │ │ │ ldr r0, [pc, #68] @ 3ca3c0 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4] │ │ │ │ b 3ca1bc │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008e09b0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r0, lr, r8, ror r9 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r0, lr, ip, lsr #18 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r3, r3, r8, lsr r6 │ │ │ │ - rsbeq r3, r3, ip, lsr #11 │ │ │ │ - strdeq r3, [r3], #-84 @ 0xffffffac @ │ │ │ │ - ldrdeq r3, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r3, r3, r8, lsl #12 │ │ │ │ + rsbeq r3, r3, ip, ror r5 │ │ │ │ + rsbeq r3, r3, r4, asr #11 │ │ │ │ + rsbeq r3, r3, r0, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ subs r9, r2, #0 │ │ │ │ ldr r2, [pc, #680] @ 3ca688 │ │ │ │ mov r5, r3 │ │ │ │ @@ -395782,26 +395782,26 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 3ca6a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r5] │ │ │ │ add r0, r3, #16 │ │ │ │ cmp r9, #0 │ │ │ │ str r0, [r5] │ │ │ │ beq 3ca490 │ │ │ │ b 3ca44c │ │ │ │ ldr r3, [pc, #240] @ 3ca69c │ │ │ │ @@ -395822,61 +395822,61 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ mov r3, #16 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 3ca6ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r6, [r5] │ │ │ │ b 3ca4b4 │ │ │ │ ldr r2, [pc, #100] @ 3ca69c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3ca514 │ │ │ │ b 3ca444 │ │ │ │ ldr r0, [pc, #96] @ 3ca6b0 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r6, [r5] │ │ │ │ b 3ca4b4 │ │ │ │ ldr r0, [pc, #68] @ 3ca6b4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #16 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r5] │ │ │ │ b 3ca590 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq r0, lr, r8, lsr r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r0, lr, r4, lsl r7 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r0, lr, r0, ror #12 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r3, r3, ip, ror #6 │ │ │ │ + rsbeq r3, r3, ip, lsr r3 │ │ │ │ + rsbeq r3, r3, r0, lsr #5 │ │ │ │ ldrdeq r3, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r3, r3, r0, lsl #6 │ │ │ │ - rsbeq r3, r3, r0, ror #5 │ │ │ │ + strheq r3, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #1572] @ 3cacf4 │ │ │ │ ldr r2, [pc, #1572] @ 3cacf8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -395938,15 +395938,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1332] @ 3cad10 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3cab48 │ │ │ │ cmp r2, #2 │ │ │ │ beq 3ca8c0 │ │ │ │ ldrh r2, [r4, #80] @ 0x50 │ │ │ │ @@ -396027,21 +396027,21 @@ │ │ │ │ beq 3cacd0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #984] @ 3cad20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ca818 │ │ │ │ cmp r3, #0 │ │ │ │ ldrh r3, [r4, #180] @ 0xb4 │ │ │ │ lsr r5, r3, #8 │ │ │ │ orr r5, r5, r3, lsl #8 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ @@ -396064,21 +396064,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #844] @ 3cad28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ca754 │ │ │ │ ldr r2, [pc, #832] @ 3cad2c │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, r1 │ │ │ │ beq 3ca710 │ │ │ │ ldr r2, [pc, #776] @ 3cad08 │ │ │ │ @@ -396093,21 +396093,21 @@ │ │ │ │ beq 3cac6c │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #736] @ 3cad30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r7] │ │ │ │ b 3ca710 │ │ │ │ ldr r3, [pc, #720] @ 3cad34 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ca87c │ │ │ │ @@ -396125,23 +396125,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r5, r6, r8} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #608] @ 3cad38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ca87c │ │ │ │ ldr r3, [pc, #540] @ 3cad04 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ca83c │ │ │ │ ldr r3, [pc, #524] @ 3cad08 │ │ │ │ @@ -396157,23 +396157,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #500] @ 3cad3c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ca83c │ │ │ │ ldr r3, [pc, #472] @ 3cad40 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ca754 │ │ │ │ ldr r3, [pc, #396] @ 3cad08 │ │ │ │ @@ -396189,21 +396189,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #372] @ 3cad44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ca754 │ │ │ │ ldr r3, [pc, #360] @ 3cad48 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ca818 │ │ │ │ ldr r3, [pc, #276] @ 3cad08 │ │ │ │ @@ -396218,95 +396218,95 @@ │ │ │ │ beq 3cacc0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 3cad4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ca818 │ │ │ │ ldr r0, [pc, #252] @ 3cad50 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ca87c │ │ │ │ ldr r0, [pc, #224] @ 3cad54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r7] │ │ │ │ b 3ca710 │ │ │ │ ldr r0, [pc, #208] @ 3cad58 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ca83c │ │ │ │ ldr r0, [pc, #188] @ 3cad5c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ca83c │ │ │ │ ldr r0, [pc, #168] @ 3cad60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ca754 │ │ │ │ ldr r0, [pc, #156] @ 3cad64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ca818 │ │ │ │ ldr r0, [pc, #144] @ 3cad68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ca818 │ │ │ │ ldr r0, [pc, #132] @ 3cad6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ca754 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq r0, lr, ip, asr #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r0, lr, r8, lsr #8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r0, lsr #24 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r3, r3, ip, lsr r3 │ │ │ │ + rsbeq r3, r3, ip, lsl #6 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ umulleq r0, lr, r8, r2 │ │ │ │ andeq r1, r0, ip, lsr ip │ │ │ │ - rsbeq r3, r3, ip, ror r2 │ │ │ │ + rsbeq r3, r3, ip, asr #4 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - rsbeq r3, r3, ip, asr r0 │ │ │ │ + rsbeq r3, r3, ip, lsr #32 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ - rsbeq r2, r3, r8, asr pc │ │ │ │ + rsbeq r2, r3, r8, lsr #30 │ │ │ │ andeq r2, r0, r0, asr #29 │ │ │ │ - rsbeq r3, r3, ip, asr #3 │ │ │ │ - ldrdeq r2, [r3], #-240 @ 0xffffff10 @ │ │ │ │ + @ instruction: 0x0063319c │ │ │ │ + rsbeq r2, r3, r0, lsr #31 │ │ │ │ andeq r3, r0, r0, ror #14 │ │ │ │ - ldrdeq r2, [r3], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r2, r3, r8, lsr #29 │ │ │ │ andeq r4, r0, r0, asr #3 │ │ │ │ - strdeq r2, [r3], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r3, r3, ip, asr #1 │ │ │ │ - rsbeq r2, r3, r4, lsl #27 │ │ │ │ - rsbeq r2, r3, r8, ror #29 │ │ │ │ - ldrdeq r2, [r3], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r2, r3, r0, lsr lr │ │ │ │ - rsbeq r2, r3, ip, lsr #31 │ │ │ │ - rsbeq r2, r3, ip, lsr #30 │ │ │ │ - @ instruction: 0x00632d90 │ │ │ │ + rsbeq r2, r3, r0, asr #31 │ │ │ │ + @ instruction: 0x0063309c │ │ │ │ + rsbeq r2, r3, r4, asr sp │ │ │ │ + strheq r2, [r3], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r2, r3, r0, lsr #29 │ │ │ │ + rsbeq r2, r3, r0, lsl #28 │ │ │ │ + rsbeq r2, r3, ip, ror pc │ │ │ │ + strdeq r2, [r3], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r2, r3, r0, ror #26 │ │ │ │ │ │ │ │ 003cad70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -396355,17 +396355,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 3cae3c │ │ │ │ ldr r0, [pc, #24] @ 3cae40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #71 @ 0x47 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - ldrsheq r4, [r7], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r2, r3, ip, ror #30 │ │ │ │ - rsbseq r9, r0, ip, asr #13 │ │ │ │ + rsbseq r4, r7, r8, asr #17 │ │ │ │ + rsbeq r2, r3, ip, lsr pc │ │ │ │ + @ instruction: 0x0070969c │ │ │ │ │ │ │ │ 003cae44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -396434,17 +396434,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ @ instruction: 0x008dfcb8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq pc, sp, r4, asr ip @ │ │ │ │ - ldrsbeq r4, [r7], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r2, r3, r8, asr #28 │ │ │ │ - rsbseq r9, r0, r8, lsr #11 │ │ │ │ + rsbseq r4, r7, r4, lsr #15 │ │ │ │ + rsbeq r2, r3, r8, lsl lr │ │ │ │ + rsbseq r9, r0, r8, ror r5 │ │ │ │ │ │ │ │ 003caf78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -396511,17 +396511,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #145 @ 0x91 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addeq pc, sp, r4, lsl #23 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq pc, [sp], r4 │ │ │ │ - rsbseq r4, r7, r8, lsr #13 │ │ │ │ - rsbeq r2, r3, ip, lsl sp │ │ │ │ - rsbseq r9, r0, ip, ror r4 │ │ │ │ + rsbseq r4, r7, r8, ror r6 │ │ │ │ + rsbeq r2, r3, ip, ror #25 │ │ │ │ + rsbseq r9, r0, ip, asr #8 │ │ │ │ │ │ │ │ 003cb0a4 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003cb0a8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cb0cc │ │ │ │ @@ -396541,17 +396541,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cb108 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #170 @ 0xaa │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq r4, r7, r4, lsr r6 │ │ │ │ - rsbeq r2, r3, r8, lsr #25 │ │ │ │ - rsbseq r9, r0, r8, lsl #8 │ │ │ │ + rsbseq r4, r7, r4, lsl #12 │ │ │ │ + rsbeq r2, r3, r8, ror ip │ │ │ │ + ldrsbeq r9, [r0], #-56 @ 0xffffffc8 @ │ │ │ │ │ │ │ │ 003cb10c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cb12c │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -396567,17 +396567,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cb168 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - ldrsbeq r4, [r7], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r2, r3, r8, asr #24 │ │ │ │ - rsbseq r9, r0, r8, lsr #7 │ │ │ │ + rsbseq r4, r7, r4, lsr #11 │ │ │ │ + rsbeq r2, r3, r8, lsl ip │ │ │ │ + rsbseq r9, r0, r8, ror r3 │ │ │ │ │ │ │ │ 003cb16c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cb18c │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -396593,17 +396593,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cb1c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #185 @ 0xb9 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq r4, r7, r4, ror r5 │ │ │ │ - rsbeq r2, r3, r8, ror #23 │ │ │ │ - rsbseq r9, r0, r8, asr #6 │ │ │ │ + rsbseq r4, r7, r4, asr #10 │ │ │ │ + strheq r2, [r3], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq r9, r0, r8, lsl r3 │ │ │ │ │ │ │ │ 003cb1cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ subs ip, r0, #0 │ │ │ │ @@ -396640,17 +396640,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cb27c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #194 @ 0xc2 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq r4, r7, r0, asr #9 │ │ │ │ - rsbeq r2, r3, r4, lsr fp │ │ │ │ - @ instruction: 0x00709294 │ │ │ │ + @ instruction: 0x00774490 │ │ │ │ + rsbeq r2, r3, r4, lsl #22 │ │ │ │ + rsbseq r9, r0, r4, ror #4 │ │ │ │ │ │ │ │ 003cb280 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cb2b8 │ │ │ │ ldrb ip, [r0, #52] @ 0x34 │ │ │ │ strb ip, [r1] │ │ │ │ ldrb r1, [r0, #53] @ 0x35 │ │ │ │ @@ -396672,17 +396672,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cb2f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #205 @ 0xcd │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq r4, r7, r8, asr #8 │ │ │ │ - strheq r2, [r3], #-172 @ 0xffffff54 @ │ │ │ │ - rsbseq r9, r0, ip, lsl r2 │ │ │ │ + rsbseq r4, r7, r8, lsl r4 │ │ │ │ + rsbeq r2, r3, ip, lsl #21 │ │ │ │ + rsbseq r9, r0, ip, ror #3 │ │ │ │ │ │ │ │ 003cb2f8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cb318 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -396698,17 +396698,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cb354 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ mov r2, #214 @ 0xd6 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq r4, r7, r8, ror #7 │ │ │ │ - rsbeq r2, r3, ip, asr sl │ │ │ │ - ldrheq r9, [r0], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrheq r4, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r2, r3, ip, lsr #20 │ │ │ │ + rsbseq r9, r0, ip, lsl #3 │ │ │ │ │ │ │ │ 003cb358 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cb378 │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -396724,17 +396724,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cb3b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq r4, r7, r8, lsl #7 │ │ │ │ - strdeq r2, [r3], #-156 @ 0xffffff64 @ │ │ │ │ - rsbseq r9, r0, ip, asr r1 │ │ │ │ + rsbseq r4, r7, r8, asr r3 │ │ │ │ + rsbeq r2, r3, ip, asr #19 │ │ │ │ + rsbseq r9, r0, ip, lsr #2 │ │ │ │ │ │ │ │ 003cb3b8 : │ │ │ │ add r0, r0, #68 @ 0x44 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003cb3c0 : │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ @@ -397028,23 +397028,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2928] @ 3cc3e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cb514 │ │ │ │ ldr r3, [pc, #2916] @ 3cc3e8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cb7e4 │ │ │ │ ldr r3, [pc, #2884] @ 3cc3dc │ │ │ │ @@ -397060,27 +397060,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2816] @ 3cc3ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cb7e4 │ │ │ │ ldr r0, [pc, #2804] @ 3cc3f0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cb514 │ │ │ │ ldr r3, [pc, #2784] @ 3cc3f4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cb7a8 │ │ │ │ ldr r3, [pc, #2740] @ 3cc3dc │ │ │ │ @@ -397096,21 +397096,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2684] @ 3cc3f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cb7a8 │ │ │ │ ldr r3, [pc, #2672] @ 3cc3fc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cbff4 │ │ │ │ ldr r3, [pc, #2620] @ 3cc3dc │ │ │ │ @@ -397126,21 +397126,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2572] @ 3cc400 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r6, [sl] │ │ │ │ add r7, r4, #164 @ 0xa4 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 249644 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -397172,25 +397172,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2380] @ 3cc408 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cb758 │ │ │ │ ldr r3, [pc, #2368] @ 3cc40c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cc13c │ │ │ │ ldr r3, [pc, #2300] @ 3cc3dc │ │ │ │ @@ -397206,21 +397206,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2268] @ 3cc410 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r6, [sl] │ │ │ │ add r7, r4, #164 @ 0xa4 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 249644 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -397252,25 +397252,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2072] @ 3cc414 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cb6e8 │ │ │ │ ldr r3, [pc, #2060] @ 3cc418 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cb67c │ │ │ │ ldr r3, [pc, #1980] @ 3cc3dc │ │ │ │ @@ -397286,21 +397286,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1960] @ 3cc41c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cb67c │ │ │ │ ldr r3, [pc, #1948] @ 3cc420 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3cc0a8 │ │ │ │ add fp, r4, #164 @ 0xa4 │ │ │ │ @@ -397335,25 +397335,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1756] @ 3cc424 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r7, [sl] │ │ │ │ b 3cb598 │ │ │ │ ldr r3, [pc, #1740] @ 3cc428 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cb628 │ │ │ │ @@ -397370,21 +397370,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1640] @ 3cc42c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cb628 │ │ │ │ ldr r3, [pc, #1628] @ 3cc430 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cb5dc │ │ │ │ ldr r3, [pc, #1524] @ 3cc3dc │ │ │ │ @@ -397400,21 +397400,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1528] @ 3cc434 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cb5dc │ │ │ │ ldr r3, [pc, #1516] @ 3cc438 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cb470 │ │ │ │ ldr r3, [pc, #1404] @ 3cc3dc │ │ │ │ @@ -397430,21 +397430,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1416] @ 3cc43c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cb470 │ │ │ │ ldr r3, [pc, #1304] @ 3cc3dc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 3cba2c │ │ │ │ ldr r3, [pc, #1288] @ 3cc3e0 │ │ │ │ @@ -397456,25 +397456,25 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #24 │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ mov r3, #4 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1300] @ 3cc440 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr fp, [sl] │ │ │ │ add r7, r4, #168 @ 0xa8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 249644 │ │ │ │ @@ -397495,25 +397495,25 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #24 │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ mov r3, #4 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1148] @ 3cc444 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr fp, [sl] │ │ │ │ add r7, r4, #168 @ 0xa8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 249644 │ │ │ │ @@ -397540,25 +397540,25 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ mov r3, #4 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #972] @ 3cc448 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r7, [sl] │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 249644 │ │ │ │ @@ -397578,21 +397578,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #840] @ 3cc44c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r7, [sl] │ │ │ │ add fp, r4, #164 @ 0xa4 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ bl 249644 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -397606,93 +397606,93 @@ │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 249644 │ │ │ │ b 3cbb58 │ │ │ │ ldr r0, [pc, #756] @ 3cc450 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cb7a8 │ │ │ │ ldr r0, [pc, #744] @ 3cc454 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cb628 │ │ │ │ ldr r0, [pc, #732] @ 3cc458 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cb7e4 │ │ │ │ ldr r0, [pc, #720] @ 3cc45c │ │ │ │ mov r3, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cb758 │ │ │ │ ldr r0, [pc, #696] @ 3cc460 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cb470 │ │ │ │ ldr r0, [pc, #684] @ 3cc464 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r6, [sl] │ │ │ │ b 3cb9fc │ │ │ │ ldr r0, [pc, #668] @ 3cc468 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr fp, [sl] │ │ │ │ b 3cbfd0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #640] @ 3cc46c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cb67c │ │ │ │ ldr r0, [pc, #628] @ 3cc470 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cb5dc │ │ │ │ ldr r0, [pc, #616] @ 3cc474 │ │ │ │ mov r3, #4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r7, [sl] │ │ │ │ b 3cb598 │ │ │ │ ldr r0, [pc, #588] @ 3cc478 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r7, [sl] │ │ │ │ b 3cc084 │ │ │ │ ldr r0, [pc, #564] @ 3cc47c │ │ │ │ mov r3, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cb6e8 │ │ │ │ ldr r0, [pc, #540] @ 3cc480 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr fp, [sl] │ │ │ │ b 3cbf34 │ │ │ │ ldr r0, [pc, #516] @ 3cc484 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r6, [sl] │ │ │ │ b 3cbb3c │ │ │ │ ldr r0, [pc, #500] @ 3cc488 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r7, [sl] │ │ │ │ b 3cc10c │ │ │ │ ldr r3, [pc, #484] @ 3cc48c │ │ │ │ ldr r1, [pc, #484] @ 3cc490 │ │ │ │ ldr r0, [pc, #484] @ 3cc494 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #480] @ 3cc498 │ │ │ │ @@ -397761,120 +397761,120 @@ │ │ │ │ ldr r2, [pc, #328] @ 3cc4fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addeq pc, sp, r4, lsr r7 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r4, r7, ip, ror #5 │ │ │ │ + ldrheq r4, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ strdeq pc, [sp], r4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq pc, sp, r0, lsl #12 │ │ │ │ andeq r2, r0, r0, asr #16 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r2, r3, ip, lsl #20 │ │ │ │ + ldrdeq r2, [r3], #-156 @ 0xffffff64 @ │ │ │ │ andeq r1, r0, ip, ror #5 │ │ │ │ - rsbeq r2, r3, r4, asr r7 │ │ │ │ - rsbeq r2, r3, r0, asr #19 │ │ │ │ + rsbeq r2, r3, r4, lsr #14 │ │ │ │ + @ instruction: 0x00632990 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - strdeq r2, [r3], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r2, r3, ip, asr #15 │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ - rsbeq r2, r3, r8, lsl #14 │ │ │ │ + ldrdeq r2, [r3], #-104 @ 0xffffff98 @ │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rsbeq r1, r3, r8, lsr lr │ │ │ │ + rsbeq r1, r3, r8, lsl #28 │ │ │ │ andeq r1, r0, r4, ror #11 │ │ │ │ - rsbeq r2, r3, r0, lsr #6 │ │ │ │ - strdeq r1, [r3], #-200 @ 0xffffff38 @ │ │ │ │ + strdeq r2, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r1, r3, r8, asr #25 │ │ │ │ andeq r2, r0, r8, lsr r2 │ │ │ │ - rsbeq r2, r3, r4, ror #5 │ │ │ │ + strheq r2, [r3], #-36 @ 0xffffffdc @ │ │ │ │ andeq r3, r0, r0, lsr #29 │ │ │ │ - rsbeq r1, r3, ip, lsr #23 │ │ │ │ + rsbeq r1, r3, ip, ror fp │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r2, r3, r8, lsl r1 │ │ │ │ + rsbeq r2, r3, r8, ror #1 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - rsbeq r2, r3, r8, lsl #3 │ │ │ │ + rsbeq r2, r3, r8, asr r1 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r2, r3, r0, asr #6 │ │ │ │ - rsbeq r1, r3, r8, asr #19 │ │ │ │ - rsbeq r1, r3, ip, lsr #18 │ │ │ │ - rsbeq r1, r3, r8, ror r8 │ │ │ │ - strheq r1, [r3], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r2, r3, r0, rrx │ │ │ │ - strheq r1, [r3], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r1, r3, r0, lsl pc │ │ │ │ - rsbeq r1, r3, r0, asr #15 │ │ │ │ - @ instruction: 0x00632098 │ │ │ │ - rsbeq r1, r3, r8, lsl #31 │ │ │ │ - rsbeq r1, r3, r4, lsl #15 │ │ │ │ - rsbeq r1, r3, r8, lsr #27 │ │ │ │ - rsbeq r1, r3, ip, lsl #28 │ │ │ │ - rsbeq r1, r3, r0, asr #14 │ │ │ │ - rsbeq r1, r3, r4, lsr #14 │ │ │ │ - rsbeq r1, r3, r4, lsl #14 │ │ │ │ - rsbeq r1, r3, ip, ror #13 │ │ │ │ - rsbeq r1, r3, r8, lsl ip │ │ │ │ - rsbeq r1, r3, r0, ror #22 │ │ │ │ - rsbseq r3, r7, r0, ror r4 │ │ │ │ - rsbeq r1, r3, r0, ror #21 │ │ │ │ - rsbeq r1, r3, r4, lsl ip │ │ │ │ + rsbeq r2, r3, r0, lsl r3 │ │ │ │ + @ instruction: 0x00631998 │ │ │ │ + strdeq r1, [r3], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r1, r3, r8, asr #16 │ │ │ │ + rsbeq r1, r3, r4, lsl #25 │ │ │ │ + rsbeq r2, r3, r0, lsr r0 │ │ │ │ + rsbeq r1, r3, r4, lsl #27 │ │ │ │ + rsbeq r1, r3, r0, ror #29 │ │ │ │ + @ instruction: 0x00631790 │ │ │ │ + rsbeq r2, r3, r8, rrx │ │ │ │ + rsbeq r1, r3, r8, asr pc │ │ │ │ + rsbeq r1, r3, r4, asr r7 │ │ │ │ + rsbeq r1, r3, r8, ror sp │ │ │ │ + ldrdeq r1, [r3], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r1, r3, r0, lsl r7 │ │ │ │ + strdeq r1, [r3], #-100 @ 0xffffff9c @ │ │ │ │ + ldrdeq r1, [r3], #-100 @ 0xffffff9c @ │ │ │ │ + strheq r1, [r3], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r1, r3, r8, ror #23 │ │ │ │ + rsbeq r1, r3, r0, lsr fp │ │ │ │ + rsbseq r3, r7, r0, asr #8 │ │ │ │ + strheq r1, [r3], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r1, r3, r4, ror #23 │ │ │ │ andeq r0, r0, r3, asr r1 │ │ │ │ - rsbseq r3, r7, ip, asr #8 │ │ │ │ - strheq r1, [r3], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r1, r3, ip, ror #27 │ │ │ │ + rsbseq r3, r7, ip, lsl r4 │ │ │ │ + rsbeq r1, r3, ip, lsl #21 │ │ │ │ + strheq r1, [r3], #-220 @ 0xffffff24 @ │ │ │ │ andeq r0, r0, lr, ror #2 │ │ │ │ - rsbseq r3, r7, r8, lsr #8 │ │ │ │ - @ instruction: 0x00631a98 │ │ │ │ - rsbeq r1, r3, ip, asr #23 │ │ │ │ + ldrsheq r3, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r1, r3, r8, ror #20 │ │ │ │ + @ instruction: 0x00631b9c │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ - rsbseq r3, r7, r8, lsl #8 │ │ │ │ - rsbeq r1, r3, r8, ror sl │ │ │ │ - rsbseq r3, r7, r0, ror #7 │ │ │ │ - rsbeq r1, r3, r4, asr sl │ │ │ │ - ldrdeq r1, [r3], #-172 @ 0xffffff54 @ │ │ │ │ - ldrheq r3, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r1, r3, ip, lsr #20 │ │ │ │ - rsbeq r1, r3, r0, ror #22 │ │ │ │ + ldrsbeq r3, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r1, r3, r8, asr #20 │ │ │ │ + ldrheq r3, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r1, r3, r4, lsr #20 │ │ │ │ + rsbeq r1, r3, ip, lsr #21 │ │ │ │ + rsbseq r3, r7, ip, lsl #7 │ │ │ │ + strdeq r1, [r3], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r1, r3, r0, lsr fp │ │ │ │ andeq r0, r0, lr, asr #2 │ │ │ │ - @ instruction: 0x00773398 │ │ │ │ - rsbeq r1, r3, r8, lsl #20 │ │ │ │ - @ instruction: 0x00631a90 │ │ │ │ + rsbseq r3, r7, r8, ror #6 │ │ │ │ + ldrdeq r1, [r3], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r1, r3, r0, ror #20 │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ - rsbseq r3, r7, r4, ror r3 │ │ │ │ - rsbeq r1, r3, r4, ror #19 │ │ │ │ - strdeq r1, [r3], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq r3, r7, r4, asr #6 │ │ │ │ + strheq r1, [r3], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r1, r3, r4, asr #19 │ │ │ │ andeq r0, r0, fp, lsr r1 │ │ │ │ - @ instruction: 0x0077319c │ │ │ │ - rsbeq r1, r3, r0, lsl r8 │ │ │ │ - rsbeq r1, r3, r0, asr #22 │ │ │ │ - rsbseq r3, r7, r8, ror r1 │ │ │ │ - rsbeq r1, r3, r8, ror #15 │ │ │ │ - rsbeq r1, r3, ip, lsl r9 │ │ │ │ + rsbseq r3, r7, ip, ror #2 │ │ │ │ + rsbeq r1, r3, r0, ror #15 │ │ │ │ + rsbeq r1, r3, r0, lsl fp │ │ │ │ + rsbseq r3, r7, r8, asr #2 │ │ │ │ + strheq r1, [r3], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r1, r3, ip, ror #17 │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ - rsbseq r3, r7, r4, asr r1 │ │ │ │ - rsbeq r1, r3, r4, asr #15 │ │ │ │ - rsbeq r1, r3, ip, asr #16 │ │ │ │ + rsbseq r3, r7, r4, lsr #2 │ │ │ │ + @ instruction: 0x00631794 │ │ │ │ + rsbeq r1, r3, ip, lsl r8 │ │ │ │ andeq r0, r0, r1, asr #2 │ │ │ │ - rsbseq r3, r7, r0, lsr r1 │ │ │ │ - rsbeq r1, r3, r4, lsr #15 │ │ │ │ - strheq r1, [r3], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq r3, r7, ip, lsl #2 │ │ │ │ - rsbeq r1, r3, r0, lsl #15 │ │ │ │ - strheq r1, [r3], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq r3, r7, r8, ror #1 │ │ │ │ - rsbeq r1, r3, r8, asr r7 │ │ │ │ - rsbeq r1, r3, r8, ror #14 │ │ │ │ + rsbseq r3, r7, r0, lsl #2 │ │ │ │ + rsbeq r1, r3, r4, ror r7 │ │ │ │ + rsbeq r1, r3, r4, lsl #15 │ │ │ │ + ldrsbeq r3, [r7], #-12 @ │ │ │ │ + rsbeq r1, r3, r0, asr r7 │ │ │ │ + rsbeq r1, r3, r4, lsl #17 │ │ │ │ + ldrheq r3, [r7], #-8 @ │ │ │ │ + rsbeq r1, r3, r8, lsr #14 │ │ │ │ + rsbeq r1, r3, r8, lsr r7 │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ - rsbseq r3, r7, r4, asr #1 │ │ │ │ - rsbeq r1, r3, r4, lsr r7 │ │ │ │ - rsbeq r1, r3, r4, ror #20 │ │ │ │ + @ instruction: 0x00773094 │ │ │ │ + rsbeq r1, r3, r4, lsl #14 │ │ │ │ + rsbeq r1, r3, r4, lsr sl │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ - rsbseq r3, r7, r0, lsr #1 │ │ │ │ - rsbeq r1, r3, r0, lsl r7 │ │ │ │ - rsbeq r1, r3, r4, asr #16 │ │ │ │ + rsbseq r3, r7, r0, ror r0 │ │ │ │ + rsbeq r1, r3, r0, ror #13 │ │ │ │ + rsbeq r1, r3, r4, lsl r8 │ │ │ │ andeq r0, r0, r6, ror #2 │ │ │ │ ldr r3, [pc, #-124] @ 3cc500 │ │ │ │ ldr r1, [pc, #-124] @ 3cc504 │ │ │ │ ldr r0, [pc, #-124] @ 3cc508 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -397969,17 +397969,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cc708 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3cc70c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #332 @ 0x14c │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq r3, r7, r4, lsr r0 │ │ │ │ - rsbeq r1, r3, r4, lsr #13 │ │ │ │ - rsbseq r7, r0, r4, lsl #28 │ │ │ │ + rsbseq r3, r7, r4 │ │ │ │ + rsbeq r1, r3, r4, ror r6 │ │ │ │ + ldrsbeq r7, [r0], #-212 @ 0xffffff2c @ │ │ │ │ andeq r0, r0, r1, lsl #3 │ │ │ │ │ │ │ │ 003cc710 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cc744 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -398001,17 +398001,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cc780 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #356 @ 0x164 │ │ │ │ mov r2, #396 @ 0x18c │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - ldrheq r2, [r7], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r1, r3, r0, lsr r6 │ │ │ │ - @ instruction: 0x00707d90 │ │ │ │ + rsbseq r2, r7, ip, lsl #31 │ │ │ │ + rsbeq r1, r3, r0, lsl #12 │ │ │ │ + rsbseq r7, r0, r0, ror #26 │ │ │ │ │ │ │ │ 003cc784 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cc7b0 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #1 │ │ │ │ ldrbeq r0, [r0, #200] @ 0xc8 │ │ │ │ @@ -398030,17 +398030,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cc7ec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3cc7f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r7, r0, asr pc │ │ │ │ - rsbeq r1, r3, r0, asr #11 │ │ │ │ - rsbseq r7, r0, r0, lsr #26 │ │ │ │ + rsbseq r2, r7, r0, lsr #30 │ │ │ │ + @ instruction: 0x00631590 │ │ │ │ + ldrsheq r7, [r0], #-192 @ 0xffffff40 @ │ │ │ │ muleq r0, r7, r1 │ │ │ │ │ │ │ │ 003cc7f4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cc814 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ mov r1, #0 │ │ │ │ @@ -398057,17 +398057,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cc850 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3cc854 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r7, ip, ror #29 │ │ │ │ - rsbeq r1, r3, ip, asr r5 │ │ │ │ - ldrheq r7, [r0], #-204 @ 0xffffff34 @ │ │ │ │ + ldrheq r2, [r7], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r1, r3, ip, lsr #10 │ │ │ │ + rsbseq r7, r0, ip, lsl #25 │ │ │ │ andeq r0, r0, r2, lsr #3 │ │ │ │ │ │ │ │ 003cc858 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cc868 │ │ │ │ mov r2, #10 │ │ │ │ b 249644 │ │ │ │ @@ -398080,17 +398080,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cc8a4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3cc8a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #428 @ 0x1ac │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00772e98 │ │ │ │ - rsbeq r1, r3, r8, lsl #10 │ │ │ │ - rsbseq r7, r0, r8, ror #24 │ │ │ │ + rsbseq r2, r7, r8, ror #28 │ │ │ │ + ldrdeq r1, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r7, r0, r8, lsr ip │ │ │ │ andeq r0, r0, sl, lsr #3 │ │ │ │ │ │ │ │ 003cc8ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -398104,15 +398104,15 @@ │ │ │ │ ldr r2, [ip, #4] │ │ │ │ cmp r2, #9 │ │ │ │ bhi 3cc914 │ │ │ │ mov lr, #10 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ - bl 9ba87c │ │ │ │ + bl 9ba84c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @@ -398126,17 +398126,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cc954 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3cc958 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #448 @ 0x1c0 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r7, r8, ror #27 │ │ │ │ - rsbeq r1, r3, r8, asr r4 │ │ │ │ - ldrheq r7, [r0], #-184 @ 0xffffff48 @ │ │ │ │ + ldrheq r2, [r7], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r1, r3, r8, lsr #8 │ │ │ │ + rsbseq r7, r0, r8, lsl #23 │ │ │ │ @ instruction: 0x000001b2 │ │ │ │ │ │ │ │ 003cc95c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cc970 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #0 │ │ │ │ @@ -398150,17 +398150,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cc9ac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3cc9b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #476 @ 0x1dc │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00772d90 │ │ │ │ - rsbeq r1, r3, r0, lsl #8 │ │ │ │ - rsbseq r7, r0, r0, ror #22 │ │ │ │ + rsbseq r2, r7, r0, ror #26 │ │ │ │ + ldrdeq r1, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq r7, r0, r0, lsr fp │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ │ │ │ │ 003cc9b4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cc9dc │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ subs r0, r0, #0 │ │ │ │ @@ -398179,17 +398179,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cca18 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #500 @ 0x1f4 │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r7, r4, lsr #26 │ │ │ │ - @ instruction: 0x00631398 │ │ │ │ - ldrsheq r7, [r0], #-168 @ 0xffffff58 @ │ │ │ │ + ldrsheq r2, [r7], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r1, r3, r8, ror #6 │ │ │ │ + rsbseq r7, r0, r8, asr #21 │ │ │ │ │ │ │ │ 003cca1c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cca3c │ │ │ │ ldrh r0, [r0, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -398205,17 +398205,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cca78 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3cca7c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #528 @ 0x210 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r7, r4, asr #25 │ │ │ │ - rsbeq r1, r3, r4, lsr r3 │ │ │ │ - @ instruction: 0x00707a94 │ │ │ │ + @ instruction: 0x00772c94 │ │ │ │ + rsbeq r1, r3, r4, lsl #6 │ │ │ │ + rsbseq r7, r0, r4, ror #20 │ │ │ │ andeq r0, r0, r7, asr #3 │ │ │ │ │ │ │ │ 003cca80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -398304,21 +398304,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #372] @ 3ccd80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ mov r0, #0 │ │ │ │ b 3ccb2c │ │ │ │ ldr r3, [pc, #356] @ 3ccd84 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, fp │ │ │ │ beq 3ccb28 │ │ │ │ @@ -398336,88 +398336,88 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #32 │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r8, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #228] @ 3ccd88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ccb28 │ │ │ │ ldr r3, [pc, #200] @ 3ccd7c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ccd14 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 3ccd8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ccae0 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ccb9c │ │ │ │ b 3ccc10 │ │ │ │ ldr r0, [pc, #116] @ 3ccd90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cccf8 │ │ │ │ ldr r0, [pc, #104] @ 3ccd94 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ccb28 │ │ │ │ ldr r0, [pc, #72] @ 3ccd98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ccc10 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq lr, sp, r4, lsl #1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq lr, sp, r4, rrx │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sp, sp, r8, ror #31 │ │ │ │ andeq r1, r0, r8, asr r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, r0, lsl #9 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r3, ip, ror r7 │ │ │ │ + rsbeq r1, r3, ip, asr #14 │ │ │ │ andeq r3, r0, ip, lsl #31 │ │ │ │ - rsbeq r1, r3, r0, ror #14 │ │ │ │ - rsbeq r1, r3, r0, lsl #12 │ │ │ │ - rsbeq r1, r3, r8, lsr #12 │ │ │ │ - rsbeq r1, r3, ip, asr r7 │ │ │ │ - rsbeq r1, r3, ip, ror r6 │ │ │ │ + rsbeq r1, r3, r0, lsr r7 │ │ │ │ + ldrdeq r1, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ + strdeq r1, [r3], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r1, r3, ip, lsr #14 │ │ │ │ + rsbeq r1, r3, ip, asr #12 │ │ │ │ │ │ │ │ 003ccd9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1636] @ 3cd418 │ │ │ │ @@ -398494,15 +398494,15 @@ │ │ │ │ mov r3, #4 │ │ │ │ add fp, sp, #24 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ba87c │ │ │ │ + bl 9ba84c │ │ │ │ cmp r0, #0 │ │ │ │ bne 3cd214 │ │ │ │ mov r5, #0 │ │ │ │ b 3ccf1c │ │ │ │ ldrh r1, [r6, #182] @ 0xb6 │ │ │ │ cmp r1, #0 │ │ │ │ beq 3cd294 │ │ │ │ @@ -398539,33 +398539,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 3cd43c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cce30 │ │ │ │ sub r3, r3, sl │ │ │ │ cmp r3, #3 │ │ │ │ bhi 3cd314 │ │ │ │ mov r3, #4 │ │ │ │ add fp, sp, #24 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ba87c │ │ │ │ + bl 9ba84c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ccef0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp sl, r3 │ │ │ │ bhi 3cd0a0 │ │ │ │ sub r3, r3, sl │ │ │ │ cmp r3, #3 │ │ │ │ @@ -398578,22 +398578,22 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r3], #8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ add r1, r1, r5 │ │ │ │ sub r2, r2, r5 │ │ │ │ mvn r0, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 99e0a0 │ │ │ │ + bl 99e070 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ mvn r0, r0 │ │ │ │ sub r2, r6, #1 │ │ │ │ - bl 99e0ec │ │ │ │ + bl 99e0bc │ │ │ │ ldr r5, [sp, #24] │ │ │ │ sub r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ lsr r5, r5, #5 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp sl, r3 │ │ │ │ @@ -398603,40 +398603,40 @@ │ │ │ │ bhi 3cd3cc │ │ │ │ mov ip, #4 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9ba7a8 │ │ │ │ + bl 9ba778 │ │ │ │ b 3ccf1c │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ add r3, sp, #20 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ba7a8 │ │ │ │ + bl 9ba778 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ccef0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r3], #8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ add r1, r1, r5 │ │ │ │ sub r2, r2, r5 │ │ │ │ mvn r0, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 99e0a0 │ │ │ │ + bl 99e070 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ mvn r0, r0 │ │ │ │ sub r2, r6, #1 │ │ │ │ - bl 99e0ec │ │ │ │ + bl 99e0bc │ │ │ │ ldr r5, [sp, #24] │ │ │ │ cmp r6, #0 │ │ │ │ sub r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ lsr r5, r5, #5 │ │ │ │ bne 3cd068 │ │ │ │ @@ -398659,21 +398659,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #692] @ 3cd444 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ccdf0 │ │ │ │ ldr r3, [pc, #680] @ 3cd448 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ccf2c │ │ │ │ ldr r3, [pc, #640] @ 3cd434 │ │ │ │ @@ -398689,49 +398689,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #576] @ 3cd44c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ccf2c │ │ │ │ cmp r6, #0 │ │ │ │ bne 3ccfec │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ add r3, sp, #20 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ba7a8 │ │ │ │ + bl 9ba778 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ccef0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r3], #8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ add r1, r1, r5 │ │ │ │ sub r2, r2, r5 │ │ │ │ mvn r0, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 99e0a0 │ │ │ │ + bl 99e070 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp, #20] │ │ │ │ mvn r0, r0 │ │ │ │ mov r1, r3 │ │ │ │ - bl 99e0ec │ │ │ │ + bl 99e0bc │ │ │ │ ldr r5, [sp, #24] │ │ │ │ sub r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ lsr r5, r5, #5 │ │ │ │ b 3cd080 │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -398754,21 +398754,21 @@ │ │ │ │ beq 3cd404 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #328] @ 3cd454 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cce30 │ │ │ │ ldr r1, [r4] │ │ │ │ add fp, sp, #24 │ │ │ │ add r1, r1, sl │ │ │ │ mov r2, #4 │ │ │ │ mov r0, fp │ │ │ │ bl 249644 │ │ │ │ @@ -398791,73 +398791,73 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 3cd45c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cce30 │ │ │ │ ldr r0, [pc, #176] @ 3cd460 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ccdf0 │ │ │ │ ldr r0, [pc, #164] @ 3cd464 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ccf2c │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, fp │ │ │ │ add r0, r0, sl │ │ │ │ mov r2, #4 │ │ │ │ bl 249644 │ │ │ │ b 3ccf1c │ │ │ │ ldr r0, [pc, #124] @ 3cd468 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cce30 │ │ │ │ ldr r0, [pc, #112] @ 3cd46c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cce30 │ │ │ │ ldr r0, [pc, #100] @ 3cd470 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cce30 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq sp, sp, r8, ror #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sp, sp, r8, asr #26 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sp, sp, r0, ror #25 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ muleq r0, r0, r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq r1, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r1, r3, ip, asr #11 │ │ │ │ @ instruction: 0x000041bc │ │ │ │ - rsbeq r1, r3, r8, lsl #7 │ │ │ │ + rsbeq r1, r3, r8, asr r3 │ │ │ │ andeq r1, r0, r0, asr #27 │ │ │ │ - rsbeq r1, r3, ip, asr #10 │ │ │ │ + rsbeq r1, r3, ip, lsl r5 │ │ │ │ andeq r1, r0, r4, ror r4 │ │ │ │ - rsbeq r1, r3, ip, lsl r3 │ │ │ │ + rsbeq r1, r3, ip, ror #5 │ │ │ │ andeq r2, r0, r4, lsr #10 │ │ │ │ - rsbeq r1, r3, r4, lsr r3 │ │ │ │ - strheq r1, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrdeq r1, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq r1, r3, r0, lsr r3 │ │ │ │ - strdeq r1, [r3], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r1, r3, r8, ror r2 │ │ │ │ + rsbeq r1, r3, r4, lsl #6 │ │ │ │ + rsbeq r1, r3, r8, lsl #3 │ │ │ │ + rsbeq r1, r3, r8, lsr #7 │ │ │ │ + rsbeq r1, r3, r0, lsl #6 │ │ │ │ + rsbeq r1, r3, r4, asr #3 │ │ │ │ + rsbeq r1, r3, r8, asr #4 │ │ │ │ │ │ │ │ 003cd474 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1532] @ 3cda88 │ │ │ │ @@ -398905,15 +398905,15 @@ │ │ │ │ sub r3, r3, r2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 3cd604 │ │ │ │ mov r3, #2 │ │ │ │ add r8, sp, #14 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r8 │ │ │ │ - bl 9ba7a8 │ │ │ │ + bl 9ba778 │ │ │ │ mov r0, r4 │ │ │ │ bl 3ca6b8 │ │ │ │ ldrh r1, [r4, #34] @ 0x22 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ add r2, r7, r2 │ │ │ │ lsr r3, r0, #8 │ │ │ │ @@ -398926,15 +398926,15 @@ │ │ │ │ bhi 3cd590 │ │ │ │ sub r3, r3, r2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 3cd5ec │ │ │ │ mov ip, #2 │ │ │ │ mov r3, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9ba7a8 │ │ │ │ + bl 9ba778 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3cd7dc │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #1248] @ 3cda98 │ │ │ │ ldr r3, [pc, #1232] @ 3cda8c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -398980,21 +398980,21 @@ │ │ │ │ beq 3cd8f4 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1052] @ 3cdaa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, #196] @ 0xc4 │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r3, #1 │ │ │ │ beq 3cd868 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3cd984 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -399017,21 +399017,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #912] @ 3cdab0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cd7d4 │ │ │ │ ldr r3, [r4, #196] @ 0xc4 │ │ │ │ cmp r3, #1 │ │ │ │ beq 3cd870 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3cd6b0 │ │ │ │ ldrh r3, [r4, #182] @ 0xb6 │ │ │ │ @@ -399055,23 +399055,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ mov r3, #6 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #760] @ 3cdab8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cd4ec │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3cd99c │ │ │ │ mov r0, #0 │ │ │ │ b 3cd5b0 │ │ │ │ ldr r3, [pc, #728] @ 3cdabc │ │ │ │ @@ -399095,23 +399095,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #608] @ 3cdac0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cd5ac │ │ │ │ cmp r2, #0 │ │ │ │ beq 3cd8ec │ │ │ │ ldr r3, [pc, #588] @ 3cdac4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -399129,28 +399129,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #480] @ 3cdac8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ mov r7, #16 │ │ │ │ b 3cd4f0 │ │ │ │ ldr r0, [pc, #464] @ 3cdacc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cd690 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3cd7d4 │ │ │ │ ldr r3, [pc, #444] @ 3cdad0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -399168,21 +399168,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 3cdad4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cd7d4 │ │ │ │ ldrh r3, [r4, #182] @ 0xb6 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cd904 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3cd748 │ │ │ │ b 3cd4ec │ │ │ │ @@ -399204,85 +399204,85 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 3cdadc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cd7d4 │ │ │ │ ldr r0, [pc, #196] @ 3cdae0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cd5ac │ │ │ │ ldr r0, [pc, #176] @ 3cdae4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cd7d4 │ │ │ │ ldr r0, [pc, #164] @ 3cdae8 │ │ │ │ mov r1, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cd8ec │ │ │ │ ldr r0, [pc, #148] @ 3cdaec │ │ │ │ mov r1, #6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cd4ec │ │ │ │ ldr r0, [pc, #132] @ 3cdaf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cd7d4 │ │ │ │ ldr r0, [pc, #120] @ 3cdaf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cd7d4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ umulleq sp, sp, r0, r6 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sp, sp, ip, ror #12 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sp, sp, r4, ror #10 │ │ │ │ andeq r3, r0, r8, asr #15 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r3, r8, asr #2 │ │ │ │ + rsbeq r1, r3, r8, lsl r1 │ │ │ │ andeq r1, r0, r8, asr r9 │ │ │ │ - rsbeq r1, r3, ip, asr #5 │ │ │ │ + @ instruction: 0x0063129c │ │ │ │ andeq r3, r0, ip, lsr ip │ │ │ │ - strheq r1, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r1, r3, r8, lsl #3 │ │ │ │ andeq r5, r0, r0, ror #5 │ │ │ │ - rsbeq r1, r3, r4, ror r2 │ │ │ │ + rsbeq r1, r3, r4, asr #4 │ │ │ │ andeq r4, r0, r8, ror sp │ │ │ │ - rsbeq r0, r3, r8, ror pc │ │ │ │ - rsbeq r0, r3, r4, lsr #30 │ │ │ │ + rsbeq r0, r3, r8, asr #30 │ │ │ │ + strdeq r0, [r3], #-228 @ 0xffffff1c @ │ │ │ │ andeq r2, r0, r4, lsr #11 │ │ │ │ - rsbeq r0, r3, r8, asr pc │ │ │ │ + rsbeq r0, r3, r8, lsr #30 │ │ │ │ andeq r1, r0, r8, ror r1 │ │ │ │ - rsbeq r1, r3, r4, asr r0 │ │ │ │ - rsbeq r1, r3, r4, lsl #2 │ │ │ │ - strdeq r0, [r3], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r0, r3, r8, asr lr │ │ │ │ - rsbeq r0, r3, ip, asr pc │ │ │ │ - rsbeq r0, r3, r0, asr #29 │ │ │ │ rsbeq r1, r3, r4, lsr #32 │ │ │ │ + ldrdeq r1, [r3], #-4 @ │ │ │ │ + rsbeq r0, r3, r8, asr #31 │ │ │ │ + rsbeq r0, r3, r8, lsr #28 │ │ │ │ + rsbeq r0, r3, ip, lsr #30 │ │ │ │ + @ instruction: 0x00630e90 │ │ │ │ + strdeq r0, [r3], #-244 @ 0xffffff0c @ │ │ │ │ add r0, r0, #135168 @ 0x21000 │ │ │ │ ldrb r0, [r0, #3409] @ 0xd51 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3cdb10 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ strdeq lr, [r3], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #276] @ 3cdc40 │ │ │ │ ldr r1, [pc, #276] @ 3cdc44 │ │ │ │ @@ -399338,37 +399338,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3cdc60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cdb64 │ │ │ │ ldr r0, [pc, #48] @ 3cdc64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cdb64 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ strdeq ip, [sp], r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrdeq ip, [sp], r0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq ip, sp, r4, lsr #31 │ │ │ │ andeq r1, r0, r8, asr #6 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, r3, r4, asr #30 │ │ │ │ - rsbeq r0, r3, ip, ror #30 │ │ │ │ + rsbeq r0, r3, r4, lsl pc │ │ │ │ + rsbeq r0, r3, ip, lsr pc │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #24 │ │ │ │ b 3db15c │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #24 │ │ │ │ b 3db5e8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -399425,15 +399425,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #400] @ 3cdf04 │ │ │ │ ldr r1, [pc, #400] @ 3cdf08 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ ldr r8, [pc, #388] @ 3cdf0c │ │ │ │ ldr fp, [pc, #388] @ 3cdf10 │ │ │ │ @@ -399442,25 +399442,25 @@ │ │ │ │ add fp, pc, fp │ │ │ │ ldr r9, [pc, #380] @ 3cdf18 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #356] @ 3cdf1c │ │ │ │ ldr r1, [pc, #356] @ 3cdf20 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #324] @ 3cdf24 │ │ │ │ ldr r1, [pc, #324] @ 3cdf28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #316] @ 3cdf2c │ │ │ │ ldr r6, [pc, #316] @ 3cdf30 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -399514,46 +399514,46 @@ │ │ │ │ stm lr, {r0, r1} │ │ │ │ ldr r1, [pc, #144] @ 3cdf4c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r3, [r7, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r7, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrsheq r1, [r7], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r9, r0, ip, asr #14 │ │ │ │ - rsbeq r6, sl, ip, ror #24 │ │ │ │ - rsbeq r9, r0, r0, asr r7 │ │ │ │ - rsbeq r9, r0, r8, ror #14 │ │ │ │ + rsbseq r1, r7, r4, asr #23 │ │ │ │ + rsbeq r9, r0, ip, lsl r7 │ │ │ │ + rsbeq r6, sl, ip, lsr ip │ │ │ │ + rsbeq r9, r0, r0, lsr #14 │ │ │ │ + rsbeq r9, r0, r8, lsr r7 │ │ │ │ umulleq ip, sp, r4, sp │ │ │ │ - rsbeq r0, r3, r4, ror #28 │ │ │ │ + rsbeq r0, r3, r4, lsr lr │ │ │ │ andeq r3, r0, r0, lsr r0 │ │ │ │ - rsbeq r0, r3, r0, lsr #29 │ │ │ │ - strdeq r5, [r1], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq pc, r0, r0, lsr #6 │ │ │ │ + rsbeq r0, r3, r0, ror lr │ │ │ │ + rsbeq r5, r1, r8, asr #29 │ │ │ │ + strdeq pc, [r0], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r1, r0, r0, lsr #4 │ │ │ │ andeq r0, r0, r0, asr #28 │ │ │ │ andeq r4, r0, r8, lsl #30 │ │ │ │ addseq pc, fp, r4, asr #5 │ │ │ │ andeq r0, r0, r0, asr #31 │ │ │ │ sbcsne r8, r3, r6, lsl #1 │ │ │ │ - rsbeq r0, r3, r8, lsr #27 │ │ │ │ + rsbeq r0, r3, r8, ror sp │ │ │ │ addeq sp, r3, r8, asr #31 │ │ │ │ - @ instruction: 0x00630d98 │ │ │ │ - rsbeq r0, r3, r0, lsr #27 │ │ │ │ + rsbeq r0, r3, r8, ror #26 │ │ │ │ + rsbeq r0, r3, r0, ror sp │ │ │ │ addeq r3, ip, r8, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #372] @ 3ce0dc │ │ │ │ ldr r2, [pc, #372] @ 3ce0e0 │ │ │ │ @@ -399608,21 +399608,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 3ce0fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cdfa0 │ │ │ │ ldr r3, [pc, #148] @ 3ce100 │ │ │ │ ldr r0, [pc, #148] @ 3ce104 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -399643,30 +399643,30 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #60] @ 3ce10c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cdfa0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008dcbb4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umulleq ip, sp, r4, fp │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq ip, sp, r0, ror #22 │ │ │ │ andeq r3, r0, r8, ror #17 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, r3, r8, lsl ip │ │ │ │ + rsbeq r0, r3, r8, ror #23 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r0, r3, r0, ror #24 │ │ │ │ + rsbeq r0, r3, r0, lsr ip │ │ │ │ umulleq ip, sp, r0, sl │ │ │ │ - rsbeq r0, r3, r0, ror #23 │ │ │ │ + strheq r0, [r3], #-176 @ 0xffffff50 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r4, [r0, #2440] @ 0x988 │ │ │ │ ldr r0, [pc, #596] @ 3ce384 │ │ │ │ @@ -399732,23 +399732,23 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 3ce3b0 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ce190 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3ce190 │ │ │ │ ldr r2, [pc, #328] @ 3ce3b4 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -399767,15 +399767,15 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #232] @ 3ce3b8 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3ce244 │ │ │ │ ldr r2, [pc, #224] @ 3ce3bc │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -399795,54 +399795,54 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3ce3c0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3ce244 │ │ │ │ ldr r0, [pc, #120] @ 3ce3c4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ce190 │ │ │ │ ldr r0, [pc, #104] @ 3ce3c8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ce190 │ │ │ │ ldr r0, [pc, #88] @ 3ce3cc │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ce190 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq ip, sp, r8, ror #19 │ │ │ │ strdeq pc, [r1], -lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrdeq ip, [sp], r4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ strdeq pc, [r7], -lr │ │ │ │ strdeq pc, [pc], -lr │ │ │ │ addeq ip, sp, r0, lsl #19 │ │ │ │ andeq r4, r0, r0, ror #20 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, r3, r8, ror #22 │ │ │ │ + rsbeq r0, r3, r8, lsr fp │ │ │ │ muleq r0, r0, r1 │ │ │ │ - rsbeq r0, r3, r8, asr sl │ │ │ │ + rsbeq r0, r3, r8, lsr #20 │ │ │ │ andeq r2, r0, r0, lsr r3 │ │ │ │ - rsbeq r0, r3, r0, lsl #22 │ │ │ │ - rsbeq r0, r3, r4, lsr fp │ │ │ │ - @ instruction: 0x00630a98 │ │ │ │ - strdeq r0, [r3], #-152 @ 0xffffff68 @ │ │ │ │ + ldrdeq r0, [r3], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r0, r3, r4, lsl #22 │ │ │ │ + rsbeq r0, r3, r8, ror #20 │ │ │ │ + rsbeq r0, r3, r8, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #732] @ 3ce6c4 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r1, [pc, #728] @ 3ce6c8 │ │ │ │ @@ -399908,23 +399908,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3ce6e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ce440 │ │ │ │ ldr r3, [pc, #432] @ 3ce6d4 │ │ │ │ add r6, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r5, r8 │ │ │ │ @@ -399948,22 +399948,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ stm sp, {r4, r8} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 3ce6ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ b 3ce448 │ │ │ │ ldr r9, [sp, #20] │ │ │ │ mov r3, #8 │ │ │ │ add r0, r6, #6528 @ 0x1980 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r0, #24 │ │ │ │ @@ -399995,59 +399995,59 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3ce6f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ce448 │ │ │ │ ldr r0, [pc, #116] @ 3ce6f8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ b 3ce448 │ │ │ │ ldr r0, [pc, #92] @ 3ce6fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ce440 │ │ │ │ ldr r0, [pc, #80] @ 3ce700 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ce448 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq ip, sp, r0, lsr r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq ip, sp, r8, lsl #14 │ │ │ │ addeq ip, sp, ip, asr #13 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r1, r0, r8, lsl #12 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, r3, r4, lsl #21 │ │ │ │ + rsbeq r0, r3, r4, asr sl │ │ │ │ andeq r2, r0, r4, lsr r8 │ │ │ │ - rsbeq r0, r3, ip, lsl #18 │ │ │ │ + ldrdeq r0, [r3], #-140 @ 0xffffff74 @ │ │ │ │ andeq r3, r0, r4, lsl r8 │ │ │ │ - rsbeq r0, r3, r8, lsr #17 │ │ │ │ - rsbeq r0, r3, ip, ror #16 │ │ │ │ - rsbeq r0, r3, r0, asr #18 │ │ │ │ - rsbeq r0, r3, ip, lsr #17 │ │ │ │ + rsbeq r0, r3, r8, ror r8 │ │ │ │ + rsbeq r0, r3, ip, lsr r8 │ │ │ │ + rsbeq r0, r3, r0, lsl r9 │ │ │ │ + rsbeq r0, r3, ip, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #800] @ 3cea3c │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r1, [pc, #796] @ 3cea40 │ │ │ │ @@ -400113,23 +400113,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #532] @ 3cea5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ce77c │ │ │ │ ldr r3, [pc, #500] @ 3cea4c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ce8d8 │ │ │ │ add r0, r7, #4096 @ 0x1000 │ │ │ │ @@ -400179,22 +400179,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 3cea68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ce864 │ │ │ │ ldr r3, [pc, #272] @ 3cea6c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ce888 │ │ │ │ ldr r3, [pc, #228] @ 3cea54 │ │ │ │ @@ -400210,68 +400210,68 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r6, r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3cea70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ce888 │ │ │ │ ldr r0, [pc, #156] @ 3cea74 │ │ │ │ ldr r1, [pc, #100] @ 3cea40 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r0, [r1] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ eors r0, r1, r0 │ │ │ │ mov r1, #0 │ │ │ │ bne 3cea38 │ │ │ │ ldr r0, [pc, #124] @ 3cea78 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ ldr r0, [pc, #108] @ 3cea7c │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, sl │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ce864 │ │ │ │ ldr r0, [pc, #88] @ 3cea80 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ce888 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ strdeq ip, [sp], ip @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrdeq ip, [sp], ip @ │ │ │ │ umulleq ip, sp, r8, r3 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r4, asr #12 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq r0, [r3], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r0, r3, ip, lsl #17 │ │ │ │ addeq ip, sp, ip, lsl #5 │ │ │ │ andeq r2, r0, ip, asr r3 │ │ │ │ - ldrdeq r0, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r0, r3, r0, lsr #13 │ │ │ │ andeq r3, r0, r4, asr #14 │ │ │ │ - strheq r0, [r3], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r0, r3, r8, lsl #13 │ │ │ │ addeq ip, sp, r4, asr #2 │ │ │ │ - rsbeq r0, r3, r4, asr r7 │ │ │ │ - rsbeq r0, r3, r0, asr #12 │ │ │ │ - @ instruction: 0x0063069c │ │ │ │ + rsbeq r0, r3, r4, lsr #14 │ │ │ │ + rsbeq r0, r3, r0, lsl r6 │ │ │ │ + rsbeq r0, r3, ip, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 3ceb34 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -400279,25 +400279,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 3ceb38 │ │ │ │ ldr r1, [pc, #136] @ 3ceb3c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #116] @ 3ceb40 │ │ │ │ ldr r1, [pc, #116] @ 3ceb44 │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #84] @ 3ceb48 │ │ │ │ ldr r2, [pc, #84] @ 3ceb4c │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -400308,21 +400308,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r0, r7, r8, lsr #29 │ │ │ │ - ldrdeq r0, [r3], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq lr, r1, r0, lsl #4 │ │ │ │ - ldrdeq r8, [r0], #-152 @ 0xffffff68 @ │ │ │ │ - strdeq r5, [sl], #-232 @ 0xffffff18 @ │ │ │ │ - strdeq ip, [r2], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r6, r2, r8, asr #21 │ │ │ │ + rsbseq r0, r7, r8, ror lr │ │ │ │ + rsbeq r0, r3, ip, lsr #13 │ │ │ │ + ldrdeq lr, [r1], #-16 @ │ │ │ │ + rsbeq r8, r0, r8, lsr #19 │ │ │ │ + rsbeq r5, sl, r8, asr #29 │ │ │ │ + rsbeq ip, r2, r0, asr #31 │ │ │ │ + @ instruction: 0x00626a98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #180] @ 3cec20 │ │ │ │ mov r5, r1 │ │ │ │ @@ -400333,15 +400333,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 43f3e0 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -400367,17 +400367,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r8, #6528 @ 0x1980 │ │ │ │ add r0, r0, #24 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3da330 │ │ │ │ - rsbseq r0, r7, ip, asr #27 │ │ │ │ - rsbeq lr, r1, r0, lsr r1 │ │ │ │ - rsbeq r0, r3, r8, lsl #12 │ │ │ │ + @ instruction: 0x00770d9c │ │ │ │ + rsbeq lr, r1, r0, lsl #2 │ │ │ │ + ldrdeq r0, [r3], #-88 @ 0xffffffa8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #340] @ 3ced98 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -400391,15 +400391,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r5, [pc, #288] @ 3cedac │ │ │ │ ldr r3, [pc, #288] @ 3cedb0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -400448,40 +400448,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3cedc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ceca4 │ │ │ │ ldr r0, [pc, #60] @ 3cedc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ceca4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r0, r7, r0, lsl #26 │ │ │ │ + ldrsbeq r0, [r7], #-192 @ 0xffffff40 @ │ │ │ │ addeq fp, sp, r4, asr #29 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r0, r3, r0, lsr #10 │ │ │ │ - rsbeq lr, r1, r8, asr #32 │ │ │ │ + strdeq r0, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq lr, r1, r8, lsl r0 │ │ │ │ umulleq fp, sp, r0, lr │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq fp, sp, ip, asr #28 │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ + strdeq r0, [r3], #-52 @ 0xffffffcc @ │ │ │ │ rsbeq r0, r3, r4, lsr #8 │ │ │ │ - rsbeq r0, r3, r4, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #484] @ 3cefc8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -400496,15 +400496,15 @@ │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r4, [pc, #428] @ 3cefdc │ │ │ │ ldr r3, [pc, #428] @ 3cefe0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -400526,15 +400526,15 @@ │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ bl 5ad8ec │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ bl 439f2c │ │ │ │ cmp r0, #0 │ │ │ │ bne 3ceee0 │ │ │ │ ldr r2, [pc, #316] @ 3ceff0 │ │ │ │ ldr r3, [pc, #280] @ 3cefd0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -400549,26 +400549,26 @@ │ │ │ │ b 4388b4 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r4 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 43af64 │ │ │ │ cmp r4, #5 │ │ │ │ bne 3ceee4 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r2, r5, #6336 @ 0x18c0 │ │ │ │ add r2, r2, #32 │ │ │ │ mov r1, r2 │ │ │ │ bl 439da4 │ │ │ │ b 3ceeac │ │ │ │ ldr r3, [pc, #176] @ 3ceff4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -400588,43 +400588,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3cf000 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cee48 │ │ │ │ ldr r0, [pc, #72] @ 3cf004 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cee48 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r0, r7, r0, ror #22 │ │ │ │ + rsbseq r0, r7, r0, lsr fp │ │ │ │ addeq fp, sp, r4, lsr #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r0, r3, r0, lsl #7 │ │ │ │ - rsbeq sp, r1, r8, lsr #29 │ │ │ │ + rsbeq r0, r3, r0, asr r3 │ │ │ │ + rsbeq sp, r1, r8, ror lr │ │ │ │ addeq fp, sp, ip, ror #25 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - ldrsbeq r0, [r7], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r4, r1, r4, asr #28 │ │ │ │ - rsbeq lr, r0, r8, ror #4 │ │ │ │ + rsbseq r0, r7, ip, lsr #21 │ │ │ │ + rsbeq r4, r1, r4, lsl lr │ │ │ │ + rsbeq lr, r0, r8, lsr r2 │ │ │ │ addeq fp, sp, r8, ror #24 │ │ │ │ andeq r2, r0, r4, lsl #7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, r3, r8, ror #4 │ │ │ │ - @ instruction: 0x00630294 │ │ │ │ + rsbeq r0, r3, r8, lsr r2 │ │ │ │ + rsbeq r0, r3, r4, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #2708] @ 3cfab4 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -400642,15 +400642,15 @@ │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ mov ip, #0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #2644] @ 3cfacc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 3cf81c │ │ │ │ @@ -400695,28 +400695,28 @@ │ │ │ │ str r1, [r7, #2448] @ 0x990 │ │ │ │ add r2, sl, #104 @ 0x68 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ bl 43fd7c │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [pc, #2424] @ 3cfadc │ │ │ │ add r8, r4, #6016 @ 0x1780 │ │ │ │ add r8, r8, #16 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ - bl 707328 │ │ │ │ + bl 7072f8 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 43fd7c │ │ │ │ ldr r3, [pc, #2380] @ 3cfae0 │ │ │ │ add r2, sl, #152 @ 0x98 │ │ │ │ @@ -400726,15 +400726,15 @@ │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, sl │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r6 │ │ │ │ bl 43fd7c │ │ │ │ add r9, r4, #6336 @ 0x18c0 │ │ │ │ ldr r2, [pc, #2308] @ 3cfae4 │ │ │ │ @@ -400742,15 +400742,15 @@ │ │ │ │ mov r0, #16384 @ 0x4000 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r4 │ │ │ │ add fp, r4, #1744 @ 0x6d0 │ │ │ │ - bl 707328 │ │ │ │ + bl 7072f8 │ │ │ │ add fp, fp, #4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r6 │ │ │ │ bl 43fd7c │ │ │ │ ldr r8, [pc, #2248] @ 3cfae8 │ │ │ │ @@ -400764,15 +400764,15 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r1, r3 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #10 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #3 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ mov r1, #8192 @ 0x2000 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ mov r2, r9 │ │ │ │ @@ -400786,15 +400786,15 @@ │ │ │ │ blt 3cf58c │ │ │ │ ldr r9, [sp, #36] @ 0x24 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r5 │ │ │ │ add r5, r5, #1 │ │ │ │ bl 43aeec │ │ │ │ cmp r5, #5 │ │ │ │ bne 3cf298 │ │ │ │ mov r1, #224 @ 0xe0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -400807,15 +400807,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #10 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #208 @ 0xd0 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ bl 43855c │ │ │ │ @@ -400827,15 +400827,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ bl 441690 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cf530 │ │ │ │ - bl 997370 │ │ │ │ + bl 997340 │ │ │ │ cmp r5, #0 │ │ │ │ blt 3cfa8c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ mov r1, #2 │ │ │ │ @@ -400865,19 +400865,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r6, r4, #135168 @ 0x21000 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754864 │ │ │ │ + bl 754834 │ │ │ │ add r5, r5, #88 @ 0x58 │ │ │ │ ldr r3, [r5, #-68] @ 0xffffffbc │ │ │ │ mov r1, fp │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1776] @ 3cfb0c │ │ │ │ @@ -400998,22 +400998,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1300] @ 3cfb2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cf2c4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ beq 3cf328 │ │ │ │ ldr r3, [pc, #1272] @ 3cfb30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -401035,22 +401035,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1160] @ 3cfb34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cf328 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3cf978 │ │ │ │ cmp r3, #0 │ │ │ │ ble 3cf4d8 │ │ │ │ @@ -401092,22 +401092,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #940] @ 3cfb3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cf4d8 │ │ │ │ ldr r3, [pc, #920] @ 3cfb38 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cf4d8 │ │ │ │ @@ -401125,22 +401125,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #812] @ 3cfb40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cf4d8 │ │ │ │ ldr r3, [pc, #800] @ 3cfb44 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cf08c │ │ │ │ @@ -401161,21 +401161,21 @@ │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #680] @ 3cfb48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cf094 │ │ │ │ ldr r3, [pc, #668] @ 3cfb4c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cf444 │ │ │ │ @@ -401201,29 +401201,29 @@ │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #20] │ │ │ │ str r8, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 3cfb50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cf444 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cf4d8 │ │ │ │ ldr r3, [pc, #440] @ 3cfb38 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -401247,117 +401247,117 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 3cfb54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r7, #1756] @ 0x6dc │ │ │ │ b 3cf6c4 │ │ │ │ ldr r0, [pc, #324] @ 3cfb58 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r7, #1756] @ 0x6dc │ │ │ │ b 3cf6c4 │ │ │ │ ldr r0, [pc, #304] @ 3cfb5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cf08c │ │ │ │ ldr r0, [pc, #292] @ 3cfb60 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str sl, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cf444 │ │ │ │ ldr r0, [pc, #268] @ 3cfb64 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cf4d8 │ │ │ │ ldr r0, [pc, #252] @ 3cfb68 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cf2c4 │ │ │ │ ldr r0, [pc, #236] @ 3cfb6c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3cf328 │ │ │ │ ldr r0, [pc, #220] @ 3cfb70 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 536e04 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #208] @ 3cfb74 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 536e04 │ │ │ │ ldr r0, [pc, #200] @ 3cfb78 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 536e04 │ │ │ │ - rsbseq r0, r7, r4, lsr #18 │ │ │ │ + ldrsheq r0, [r7], #-132 @ 0xffffff7c @ │ │ │ │ addeq fp, sp, r4, ror #21 │ │ │ │ addeq fp, sp, r0, ror #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r0, r3, r8, lsr r1 │ │ │ │ - rsbeq sp, r1, r0, ror #24 │ │ │ │ + rsbeq r0, r3, r8, lsl #2 │ │ │ │ + rsbeq sp, r1, r0, lsr ip │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0xfffffaac │ │ │ │ strdeq ip, [r3], r4 │ │ │ │ - rsbeq r0, r3, r8, asr #3 │ │ │ │ - rsbeq r0, r3, r8, lsl #3 │ │ │ │ - rsbeq r0, r3, r8, ror #2 │ │ │ │ - rsbeq r0, r3, r4, lsr #2 │ │ │ │ - rsbseq r0, r7, r8, lsl r7 │ │ │ │ - rsbeq r4, r1, r0, lsl #21 │ │ │ │ - strheq sp, [r0], #-228 @ 0xffffff1c @ │ │ │ │ - rsbseq r0, r7, r0, ror #12 │ │ │ │ - rsbeq r4, r1, ip, asr #19 │ │ │ │ - strdeq sp, [r0], #-212 @ 0xffffff2c @ │ │ │ │ - rsbseq r0, r7, r8, ror r5 │ │ │ │ - ldrdeq r8, [r0], #-4 @ │ │ │ │ - strdeq r5, [sl], #-84 @ 0xffffffac @ │ │ │ │ + @ instruction: 0x00630198 │ │ │ │ + rsbeq r0, r3, r8, asr r1 │ │ │ │ + rsbeq r0, r3, r8, lsr r1 │ │ │ │ + strdeq r0, [r3], #-4 @ │ │ │ │ + rsbseq r0, r7, r8, ror #13 │ │ │ │ + rsbeq r4, r1, r0, asr sl │ │ │ │ + rsbeq sp, r0, r4, lsl #29 │ │ │ │ + rsbseq r0, r7, r0, lsr r6 │ │ │ │ + @ instruction: 0x0061499c │ │ │ │ + rsbeq sp, r0, r4, asr #27 │ │ │ │ + rsbseq r0, r7, r8, asr #10 │ │ │ │ + rsbeq r8, r0, r4, lsr #1 │ │ │ │ + rsbeq r5, sl, r4, asr #11 │ │ │ │ addeq ip, lr, r4, lsr sp │ │ │ │ andeq r1, r2, r6, lsr sp │ │ │ │ addeq fp, sp, r0, lsr r6 │ │ │ │ - rsbseq r0, r7, r4, lsr r4 │ │ │ │ + rsbseq r0, r7, r4, lsl #8 │ │ │ │ andeq r1, r0, r3, lsl #30 │ │ │ │ strheq r1, [r0], -ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r2, r8, lsl #26 │ │ │ │ + ldrdeq pc, [r2], #-200 @ 0xffffff38 @ │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ - rsbeq pc, r2, r4, lsr #26 │ │ │ │ + strdeq pc, [r2], #-196 @ 0xffffff3c @ │ │ │ │ andeq r1, r0, r8, asr #25 │ │ │ │ - strheq pc, [r2], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq pc, r2, ip, lsr #26 │ │ │ │ + rsbeq pc, r2, r0, lsl #27 │ │ │ │ + strdeq pc, [r2], #-204 @ 0xffffff34 @ │ │ │ │ @ instruction: 0x000015b0 │ │ │ │ - ldrdeq pc, [r2], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq pc, r2, ip, lsr #19 │ │ │ │ andeq r4, r0, r8, lsl #25 │ │ │ │ + rsbeq pc, r2, ip, lsl #22 │ │ │ │ + rsbeq pc, r2, r0, lsl fp @ │ │ │ │ rsbeq pc, r2, ip, lsr fp @ │ │ │ │ - rsbeq pc, r2, r0, asr #22 │ │ │ │ - rsbeq pc, r2, ip, ror #22 │ │ │ │ - @ instruction: 0x0062f890 │ │ │ │ - strheq pc, [r2], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq pc, r2, r8, lsr #22 │ │ │ │ - strdeq pc, [r2], #-140 @ 0xffffff74 @ │ │ │ │ - @ instruction: 0x0062f994 │ │ │ │ - rsbeq pc, r2, r0, asr #19 │ │ │ │ - rsbeq pc, r2, r4, lsl #18 │ │ │ │ - rsbeq pc, r2, r8, asr #19 │ │ │ │ + rsbeq pc, r2, r0, ror #16 │ │ │ │ + rsbeq pc, r2, r4, lsl #21 │ │ │ │ + strdeq pc, [r2], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq pc, r2, ip, asr #17 │ │ │ │ + rsbeq pc, r2, r4, ror #18 │ │ │ │ + @ instruction: 0x0062f990 │ │ │ │ + ldrdeq pc, [r2], #-132 @ 0xffffff7c @ │ │ │ │ + @ instruction: 0x0062f998 │ │ │ │ add r0, r0, #131072 @ 0x20000 │ │ │ │ and r2, r2, #127 @ 0x7f │ │ │ │ strh r2, [r0, #44] @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ bx lr │ │ │ │ tst r2, #1024 @ 0x400 │ │ │ │ @@ -401651,41 +401651,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3d0094 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ b 3cff94 │ │ │ │ ldr r0, [pc, #56] @ 3d0098 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ b 3cff94 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq sl, sp, r0, asr #23 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sl, sp, r0, lsr #23 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sl, sp, r0, lsl #23 │ │ │ │ andeq r1, r0, ip, asr r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r2, r0, lsr r7 @ │ │ │ │ - rsbeq pc, r2, ip, asr #14 │ │ │ │ + rsbeq pc, r2, r0, lsl #14 │ │ │ │ + rsbeq pc, r2, ip, lsl r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #280] @ 3d01cc │ │ │ │ ldr r1, [pc, #280] @ 3d01d0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -401737,41 +401737,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3d01ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3d00ec │ │ │ │ ldr r0, [pc, #56] @ 3d01f0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3d00ec │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq sl, sp, r8, ror #20 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sl, sp, r8, asr #20 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sl, sp, r8, lsr #20 │ │ │ │ andeq r1, r0, r0, asr #5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r2, r4, lsr r6 @ │ │ │ │ - rsbeq pc, r2, r0, asr r6 @ │ │ │ │ + rsbeq pc, r2, r4, lsl #12 │ │ │ │ + rsbeq pc, r2, r0, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #392] @ 3d0394 │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r1, [pc, #388] @ 3d0398 │ │ │ │ @@ -401848,44 +401848,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3d03b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d0288 │ │ │ │ ldr r0, [pc, #64] @ 3d03b8 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d0288 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq sl, sp, r8, lsl #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrdeq sl, [sp], r0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sl, sp, ip, lsl #17 │ │ │ │ andeq r3, r0, r8, lsl #19 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r2, ip, asr #9 │ │ │ │ - rsbeq pc, r2, r0, lsl #10 │ │ │ │ + @ instruction: 0x0062f49c │ │ │ │ + ldrdeq pc, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #352] @ 3d0534 │ │ │ │ ldr r2, [pc, #352] @ 3d0538 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -401948,48 +401948,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3d0554 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d040c │ │ │ │ ldr r0, [pc, #72] @ 3d0558 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d040c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq sl, sp, r8, asr #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sl, sp, r8, lsr #14 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sl, sp, r8, lsl #14 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r2, r8, asr #7 │ │ │ │ - rsbeq pc, r2, r8, asr #8 │ │ │ │ + @ instruction: 0x0062f398 │ │ │ │ + rsbeq pc, r2, r8, lsl r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #784] @ 3d0884 │ │ │ │ ldr r1, [pc, #784] @ 3d0888 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -402050,21 +402050,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 3d08a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d05c0 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d05c0 │ │ │ │ ldr r3, [pc, #520] @ 3d08a8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -402083,21 +402083,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 3d08ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d05b8 │ │ │ │ ldr r3, [pc, #408] @ 3d08b0 │ │ │ │ and r8, r2, #1 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d0818 │ │ │ │ @@ -402114,22 +402114,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 3d08b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ cmp r8, #0 │ │ │ │ bne 3d05b0 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d05b0 │ │ │ │ ldr r3, [pc, #272] @ 3d08b8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -402149,68 +402149,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 3d08bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d05b0 │ │ │ │ cmp r8, #0 │ │ │ │ bne 3d05b0 │ │ │ │ b 3d07a0 │ │ │ │ tst r5, #64 @ 0x40 │ │ │ │ bne 3d05b8 │ │ │ │ b 3d0698 │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ bne 3d05c0 │ │ │ │ b 3d0614 │ │ │ │ ldr r0, [pc, #124] @ 3d08c0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d078c │ │ │ │ ldr r0, [pc, #108] @ 3d08c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d05b8 │ │ │ │ ldr r0, [pc, #96] @ 3d08c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d05c0 │ │ │ │ ldr r0, [pc, #84] @ 3d08cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d05b0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq sl, sp, r8, lsr #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sl, sp, r8, lsl #11 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sl, sp, r4, asr r5 │ │ │ │ andeq r4, r0, r0, lsl r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r2, r4, lsr #11 │ │ │ │ + rsbeq pc, r2, r4, ror r5 @ │ │ │ │ andeq r3, r0, ip, lsl r9 │ │ │ │ - rsbeq pc, r2, r4, lsr r4 @ │ │ │ │ + rsbeq pc, r2, r4, lsl #8 │ │ │ │ andeq r2, r0, r8, asr ip │ │ │ │ - rsbeq pc, r2, ip, ror #4 │ │ │ │ + rsbeq pc, r2, ip, lsr r2 @ │ │ │ │ andeq r3, r0, r4, lsl r3 │ │ │ │ - rsbeq pc, r2, r8, asr #4 │ │ │ │ - rsbeq pc, r2, r4, ror #3 │ │ │ │ - rsbeq pc, r2, r0, ror #6 │ │ │ │ - rsbeq pc, r2, ip, lsr r4 @ │ │ │ │ - rsbeq pc, r2, r8, asr r2 @ │ │ │ │ + rsbeq pc, r2, r8, lsl r2 @ │ │ │ │ + strheq pc, [r2], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq pc, r2, r0, lsr r3 @ │ │ │ │ + rsbeq pc, r2, ip, lsl #8 │ │ │ │ + rsbeq pc, r2, r8, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #320] @ 3d0a28 │ │ │ │ ldr ip, [pc, #320] @ 3d0a2c │ │ │ │ add lr, pc, lr │ │ │ │ @@ -402273,40 +402273,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r7, r2 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3d0a48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d092c │ │ │ │ ldr r0, [pc, #52] @ 3d0a4c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d092c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq sl, sp, r4, lsr r2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sl, sp, ip, lsl r2 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sl, sp, ip, asr #3 │ │ │ │ andeq r4, r0, ip, lsr #29 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r2, ip, lsl #6 │ │ │ │ - rsbeq pc, r2, r8, lsr #6 │ │ │ │ + ldrdeq pc, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ + strdeq pc, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #312] @ 3d0ba0 │ │ │ │ ldr r3, [pc, #312] @ 3d0ba4 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -402367,40 +402367,40 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3d0bc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d0aac │ │ │ │ ldr r0, [pc, #52] @ 3d0bc4 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d0aac │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ strheq sl, [sp], r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umulleq sl, sp, r4, r0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sl, sp, r0, asr r0 │ │ │ │ andeq r4, r0, r4, asr #18 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r2, r8, ror #3 │ │ │ │ - rsbeq pc, r2, r0, lsl #4 │ │ │ │ + strheq pc, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrdeq pc, [r2], #-16 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #316] @ 3d0d1c │ │ │ │ lsl r4, r2, #16 │ │ │ │ ldr r2, [pc, #312] @ 3d0d20 │ │ │ │ @@ -402453,22 +402453,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3d0d3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d0c20 │ │ │ │ ldr r2, [pc, #92] @ 3d0d40 │ │ │ │ ldr r3, [pc, #56] @ 3d0d20 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -402476,27 +402476,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3d0d18 │ │ │ │ ldr r0, [pc, #60] @ 3d0d44 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq r9, sp, r8, lsr pc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r9, sp, r4, lsr #30 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ strdeq r9, [sp], r4 │ │ │ │ andeq r3, r0, r4, lsl r1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r2, r0, ror #1 │ │ │ │ + strheq pc, [r2], #-0 @ │ │ │ │ addeq r9, sp, r8, lsr lr │ │ │ │ - rsbeq pc, r2, r8, ror #1 │ │ │ │ + strheq pc, [r2], #-8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #304] @ 3d0e90 │ │ │ │ ldr ip, [pc, #304] @ 3d0e94 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -402554,41 +402554,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3d0eb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d0d9c │ │ │ │ ldr r0, [pc, #56] @ 3d0eb4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d0d9c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008d9dbc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umulleq r9, sp, ip, sp │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r9, sp, r8, ror sp │ │ │ │ andeq r2, r0, r8, asr #20 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq lr, [r2], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq pc, r2, r4, lsl r0 @ │ │ │ │ + rsbeq lr, r2, ip, lsl #31 │ │ │ │ + rsbeq lr, r2, r4, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [r0, #16] │ │ │ │ ldr ip, [pc, #312] @ 3d100c │ │ │ │ ldr r3, [pc, #312] @ 3d1010 │ │ │ │ @@ -402649,41 +402649,41 @@ │ │ │ │ beq 3d0ff0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3d102c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ b 3d0f38 │ │ │ │ ldr r0, [pc, #56] @ 3d1030 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ b 3d0f38 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq r9, sp, r0, asr #24 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r9, sp, r0, lsl #24 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ ldrdeq r9, [sp], ip │ │ │ │ andeq r5, r0, ip, lsl #2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq lr, r2, r0, lsl pc │ │ │ │ - rsbeq lr, r2, r0, asr pc │ │ │ │ + rsbeq lr, r2, r0, ror #29 │ │ │ │ + rsbeq lr, r2, r0, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r3, r0, #131072 @ 0x20000 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r1, [pc, #60] @ 3d1090 │ │ │ │ @@ -402777,48 +402777,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3d1248 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d1118 │ │ │ │ ldr r0, [pc, #72] @ 3d124c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d1118 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq r9, sp, r4, ror #20 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r9, sp, r8, lsl sl │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ strdeq r9, [sp], ip │ │ │ │ andeq r3, r0, r0, lsl r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ + rsbeq lr, r2, r4, ror sp │ │ │ │ rsbeq lr, r2, r4, lsr #27 │ │ │ │ - ldrdeq lr, [r2], #-212 @ 0xffffff2c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #344] @ 3d13c4 │ │ │ │ ldr r1, [pc, #344] @ 3d13c8 │ │ │ │ @@ -402889,39 +402889,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3d13e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d12b0 │ │ │ │ ldr r0, [pc, #52] @ 3d13e8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d12b0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008d98b0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umulleq r9, sp, r0, r8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r9, sp, r4, asr r8 │ │ │ │ andeq r1, r0, r4, asr #31 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq lr, r2, r0, lsl #25 │ │ │ │ - rsbeq lr, r2, r4, lsr #25 │ │ │ │ + rsbeq lr, r2, r0, asr ip │ │ │ │ + rsbeq lr, r2, r4, ror ip │ │ │ │ add r3, r0, #20480 @ 0x5000 │ │ │ │ str r2, [r3] │ │ │ │ b 3d1250 │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ tst r3, #3072 @ 0xc00 │ │ │ │ ldr r3, [pc, #144] @ 3d1498 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -402944,31 +402944,31 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #60] @ 3d14a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ ldr r2, [pc, #44] @ 3d149c │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #16] @ 3d14a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ addeq r9, sp, r8, lsl r7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq lr, r2, r4, lsr #24 │ │ │ │ - rsbeq lr, r2, ip, lsl ip │ │ │ │ + strdeq lr, [r2], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq lr, r2, ip, ror #23 │ │ │ │ bic r3, r2, #33280 @ 0x8200 │ │ │ │ and r2, r2, #4608 @ 0x1200 │ │ │ │ add r1, r0, #131072 @ 0x20000 │ │ │ │ bic r3, r3, #63 @ 0x3f │ │ │ │ cmp r2, #4608 @ 0x1200 │ │ │ │ strh r3, [r1] │ │ │ │ mov r2, #0 │ │ │ │ @@ -403060,15 +403060,15 @@ │ │ │ │ ldr r5, [r0, r3, lsl #2] │ │ │ │ ldr fp, [r4, #592] @ 0x250 │ │ │ │ add r5, r8, r5, lsr #4 │ │ │ │ sub sl, r5, sl │ │ │ │ ldrb r1, [r4, #600] @ 0x258 │ │ │ │ mov r0, sl │ │ │ │ lsr r1, r1, #4 │ │ │ │ - bl 9d4984 │ │ │ │ + bl 9d4954 │ │ │ │ ldr r2, [pc, #588] @ 3d188c │ │ │ │ ldr r3, [pc, #572] @ 3d1880 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mul r0, fp, r0 │ │ │ │ cmp r0, r6 │ │ │ │ movcc r0, #0 │ │ │ │ @@ -403118,24 +403118,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ str fp, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #352] @ 3d18a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr fp, [r4, #592] @ 0x250 │ │ │ │ b 3d1628 │ │ │ │ ldr r2, [pc, #324] @ 3d1898 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ tst r2, #32768 @ 0x8000 │ │ │ │ beq 3d17f0 │ │ │ │ @@ -403150,26 +403150,26 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3d18a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [fp] │ │ │ │ ldr sl, [r4, r2, lsl #2] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr r8, [r4, r2, lsl #2] │ │ │ │ cmp sl, r8 │ │ │ │ @@ -403194,39 +403194,39 @@ │ │ │ │ sub sl, r5, sl │ │ │ │ b 3d16c4 │ │ │ │ ldr r0, [pc, #104] @ 3d18a8 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d17cc │ │ │ │ ldr r0, [pc, #80] @ 3d18ac │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr fp, [r4, #592] @ 0x250 │ │ │ │ b 3d1628 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq r9, sp, r4, ror #10 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r9, sp, ip, lsr r5 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ ldrdeq r9, [sp], ip │ │ │ │ andeq r4, r0, r8, lsl #19 │ │ │ │ andeq r1, r0, r0, ror #3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq lr, r2, ip, ror #20 │ │ │ │ - rsbeq lr, r2, r0, ror #18 │ │ │ │ - rsbeq lr, r2, r8, lsr #18 │ │ │ │ - rsbeq lr, r2, r8, lsr #19 │ │ │ │ + rsbeq lr, r2, ip, lsr sl │ │ │ │ + rsbeq lr, r2, r0, lsr r9 │ │ │ │ + strdeq lr, [r2], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq lr, r2, r8, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #508] @ 3d1ac4 │ │ │ │ ldr ip, [pc, #508] @ 3d1ac8 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -403291,22 +403291,22 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3d1ae4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d191c │ │ │ │ ldr r3, [pc, #220] @ 3d1ad8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d1964 │ │ │ │ ldr r3, [pc, #204] @ 3d1adc │ │ │ │ @@ -403322,66 +403322,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 3d1ae8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d1964 │ │ │ │ ldr r2, [pc, #112] @ 3d1aec │ │ │ │ ldr r3, [pc, #72] @ 3d1ac8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3d1ac0 │ │ │ │ ldr r0, [pc, #80] @ 3d1af0 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ ldr r0, [pc, #64] @ 3d1af4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d1964 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq r9, sp, r4, asr r2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r9, sp, ip, lsr #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ strdeq r9, [sp], r8 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq lr, r2, ip, ror r8 │ │ │ │ - strdeq lr, [r2], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq lr, r2, ip, asr #16 │ │ │ │ + rsbeq lr, r2, ip, asr #15 │ │ │ │ addeq r9, sp, r0, lsr #1 │ │ │ │ - rsbeq lr, r2, ip, lsl r8 │ │ │ │ - rsbeq lr, r2, r4, lsl #16 │ │ │ │ + rsbeq lr, r2, ip, ror #15 │ │ │ │ + ldrdeq lr, [r2], #-116 @ 0xffffff8c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ add r7, r0, #131072 @ 0x20000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7, #604] @ 0x25c │ │ │ │ mov r5, r1 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ ldrb r3, [r7, #684] @ 0x2ac │ │ │ │ mov r6, #0 │ │ │ │ cmp r3, r6 │ │ │ │ str r6, [r7, #676] @ 0x2a4 │ │ │ │ bne 3d1d20 │ │ │ │ ldrb r3, [r7, #704] @ 0x2c0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -403456,15 +403456,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r2, [r1, r3, lsl #2] │ │ │ │ str r2, [r4, r3, lsl #2] │ │ │ │ add r3, r3, #1 │ │ │ │ b 3d1bc0 │ │ │ │ ldr r0, [r6] │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ strb r9, [r6, #4] │ │ │ │ b 3d1b84 │ │ │ │ ldr r1, [pc, #248] @ 3d1d70 │ │ │ │ add r1, pc, r1 │ │ │ │ bic r2, r3, #2 │ │ │ │ cmp r3, #7 │ │ │ │ cmpne r2, #1024 @ 0x400 │ │ │ │ @@ -403479,59 +403479,59 @@ │ │ │ │ bne 3d1c78 │ │ │ │ b 3d1bd8 │ │ │ │ ldr r2, [r1, r3, lsl #2] │ │ │ │ str r2, [r4, r3, lsl #2] │ │ │ │ add r3, r3, #1 │ │ │ │ b 3d1c78 │ │ │ │ ldr r0, [r7, #780] @ 0x30c │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #784] @ 0x310 │ │ │ │ b 3d1b6c │ │ │ │ ldr r0, [r7, #740] @ 0x2e4 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #744] @ 0x2e8 │ │ │ │ b 3d1b60 │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #764] @ 0x2fc │ │ │ │ b 3d1b54 │ │ │ │ ldr r0, [r7, #720] @ 0x2d0 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #724] @ 0x2d4 │ │ │ │ b 3d1b48 │ │ │ │ ldr r0, [r7, #700] @ 0x2bc │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #704] @ 0x2c0 │ │ │ │ b 3d1b3c │ │ │ │ ldr r0, [r7, #680] @ 0x2a8 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ strb r6, [r7, #684] @ 0x2ac │ │ │ │ b 3d1b30 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r0, r4 │ │ │ │ bic r3, r3, #2 │ │ │ │ str r3, [r4, #8] │ │ │ │ ldrh r2, [r7, #2] │ │ │ │ ldrh r3, [r7, #10] │ │ │ │ bic r2, r2, #36 @ 0x24 │ │ │ │ bic r3, r3, #16384 @ 0x4000 │ │ │ │ strh r2, [r7, #2] │ │ │ │ strh r3, [r7, #10] │ │ │ │ bl 3d18b0 │ │ │ │ b 3d1bf4 │ │ │ │ - rsbseq sp, r6, r0, lsl #29 │ │ │ │ - rsbseq lr, r6, r4, ror r2 │ │ │ │ + rsbseq sp, r6, r0, asr lr │ │ │ │ + rsbseq lr, r6, r4, asr #4 │ │ │ │ andeq r2, r0, lr, lsl #27 │ │ │ │ muleq r2, lr, r3 │ │ │ │ - ldrheq lr, [r6], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq lr, r6, r8, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr lr, [pc, #936] @ 3d2134 │ │ │ │ ldr ip, [pc, #936] @ 3d2138 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -403609,30 +403609,30 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #592] @ 3d2154 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ cmp r8, #0 │ │ │ │ beq 3d1dec │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d1f90 │ │ │ │ ldr r3, [pc, #564] @ 3d2158 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -403652,21 +403652,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3d215c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 3d1af8 │ │ │ │ cmp r4, #0 │ │ │ │ bge 3d1df4 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -403698,23 +403698,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 3d2164 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d1dc8 │ │ │ │ ldr r3, [pc, #268] @ 3d2168 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d1fb0 │ │ │ │ ldr r3, [pc, #220] @ 3d214c │ │ │ │ @@ -403730,67 +403730,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3d216c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d1fb0 │ │ │ │ ldr r0, [pc, #156] @ 3d2170 │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d1dc8 │ │ │ │ ldr r0, [pc, #132] @ 3d2174 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d1f08 │ │ │ │ ldr r0, [pc, #96] @ 3d2178 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d1f90 │ │ │ │ ldr r0, [pc, #84] @ 3d217c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d1fb0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ umulleq r8, sp, r0, sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r8, sp, ip, ror sp │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r8, sp, r0, lsr #26 │ │ │ │ andeq r4, r0, r0, lsl #8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x0062e490 │ │ │ │ + rsbeq lr, r2, r0, ror #8 │ │ │ │ andeq r3, r0, r0, ror #3 │ │ │ │ - rsbeq lr, r2, r4, lsr r5 │ │ │ │ + rsbeq lr, r2, r4, lsl #10 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ - strheq lr, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq lr, r2, r8, lsl #5 │ │ │ │ andeq r1, r0, r8, lsr r9 │ │ │ │ - rsbeq lr, r2, r0, ror #8 │ │ │ │ - rsbeq lr, r2, r8, ror r2 │ │ │ │ - rsbeq lr, r2, ip, lsr #6 │ │ │ │ - rsbeq lr, r2, r0, ror #7 │ │ │ │ - rsbeq lr, r2, r8, lsr r4 │ │ │ │ + rsbeq lr, r2, r0, lsr r4 │ │ │ │ + rsbeq lr, r2, r8, asr #4 │ │ │ │ + strdeq lr, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ + strheq lr, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq lr, r2, r8, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #764] @ 3d2498 │ │ │ │ mov fp, r3 │ │ │ │ @@ -403851,15 +403851,15 @@ │ │ │ │ ldr r3, [r3, #936] @ 0x3a8 │ │ │ │ add ip, sp, #72 @ 0x48 │ │ │ │ add r6, sp, #88 @ 0x58 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ adds r2, r5, r2 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ str fp, [sp, #8] │ │ │ │ strb r3, [sp, #92] @ 0x5c │ │ │ │ @@ -403869,15 +403869,15 @@ │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add fp, fp, r4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldrb r2, [r9, #8] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ lsl r1, r2, #1 │ │ │ │ ldrh r3, [r9, r1] │ │ │ │ subs r7, r7, r4 │ │ │ │ add r3, r3, r4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ @@ -403929,15 +403929,15 @@ │ │ │ │ ldr r0, [pc, #260] @ 3d24b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb r3, [r9, #8] │ │ │ │ add r2, sp, #96 @ 0x60 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ lsl r1, r3, #1 │ │ │ │ add r2, r0, r3, lsl #3 │ │ │ │ ldr r2, [r2, #4] │ │ │ │ @@ -403954,29 +403954,29 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #24] │ │ │ │ str fp, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3d24bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb r3, [r9, #8] │ │ │ │ b 3d23d8 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ 3d24c0 │ │ │ │ ldr r1, [pc, #68] @ 3d24c4 │ │ │ │ ldr r0, [pc, #68] @ 3d24c8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -403989,19 +403989,19 @@ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r8, sp, r4, asr r9 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ strdeq r8, [sp], r0 │ │ │ │ muleq r0, r4, r1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq lr, r2, r4, lsr r2 │ │ │ │ - rsbeq lr, r2, r8, lsr #2 │ │ │ │ - @ instruction: 0x0076d598 │ │ │ │ - rsbeq sp, r2, ip, asr #24 │ │ │ │ - strheq lr, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq lr, r2, r4, lsl #4 │ │ │ │ + strdeq lr, [r2], #-8 @ │ │ │ │ + rsbseq sp, r6, r8, ror #10 │ │ │ │ + rsbeq sp, r2, ip, lsl ip │ │ │ │ + rsbeq lr, r2, r8, lsl #3 │ │ │ │ andeq r0, r0, sl, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #716] @ 3d27b4 │ │ │ │ ldr ip, [pc, #716] @ 3d27b8 │ │ │ │ @@ -404079,23 +404079,23 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str lr, [sp, #16] │ │ │ │ mov r1, lr │ │ │ │ str lr, [r0, #4] │ │ │ │ str lr, [r0, #8] │ │ │ │ str lr, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 3d27d8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d2580 │ │ │ │ ldr r0, [pc, #396] @ 3d27dc │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3d2580 │ │ │ │ ldr r0, [pc, #364] @ 3d27d0 │ │ │ │ @@ -404111,15 +404111,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3d27e0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3d2630 │ │ │ │ ldr r0, [pc, #296] @ 3d27e4 │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ @@ -404138,42 +404138,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 3d27e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d253c │ │ │ │ ldr r0, [pc, #176] @ 3d27ec │ │ │ │ ldr r3, [pc, #120] @ 3d27b8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r0, r3, r0 │ │ │ │ mov r3, #0 │ │ │ │ bne 3d27b0 │ │ │ │ ldr r0, [pc, #144] @ 3d27f0 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ ldr r0, [pc, #128] @ 3d27f4 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d253c │ │ │ │ ldr r0, [pc, #112] @ 3d27f8 │ │ │ │ ldr r3, [pc, #44] @ 3d27b8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -404189,24 +404189,24 @@ │ │ │ │ addeq r8, sp, r4, lsl r6 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ ldrdeq r8, [sp], r8 @ │ │ │ │ umulleq r8, sp, r4, r5 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq lr, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq lr, r2, ip, lsl #3 │ │ │ │ andeq r2, r0, r8, lsl #7 │ │ │ │ - rsbeq lr, r2, r0, lsr #1 │ │ │ │ + rsbeq lr, r2, r0, ror r0 │ │ │ │ andeq r1, r0, r4, ror r6 │ │ │ │ - rsbeq sp, r2, r0, asr #30 │ │ │ │ + rsbeq sp, r2, r0, lsl pc │ │ │ │ addeq r8, sp, r0, ror #7 │ │ │ │ - rsbeq lr, r2, r4, asr #32 │ │ │ │ - rsbeq sp, r2, ip, ror #30 │ │ │ │ + rsbeq lr, r2, r4, lsl r0 │ │ │ │ + rsbeq sp, r2, ip, lsr pc │ │ │ │ umulleq r8, sp, r4, r3 │ │ │ │ - rsbeq lr, r2, ip, lsl #1 │ │ │ │ + rsbeq lr, r2, ip, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #16] │ │ │ │ mov r5, #0 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -404309,21 +404309,21 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #372] @ 3d2b44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d290c │ │ │ │ ldr r3, [pc, #348] @ 3d2b48 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -404342,23 +404342,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 3d2b4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d290c │ │ │ │ ldr r3, [pc, #228] @ 3d2b50 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ beq 3d28c0 │ │ │ │ ldr r3, [pc, #188] @ 3d2b3c │ │ │ │ @@ -404374,56 +404374,56 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3d2b54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d28c0 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ b 3d29e4 │ │ │ │ ldr r0, [pc, #108] @ 3d2b58 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d290c │ │ │ │ ldr r0, [pc, #92] @ 3d2b5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d29d4 │ │ │ │ ldr r0, [pc, #80] @ 3d2b60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d28c0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r8, [sp], ip │ │ │ │ addeq r8, sp, r4, ror #5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r8, sp, r0, asr #5 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r8, sp, r4, asr r2 │ │ │ │ strdeq r8, [sp], r4 │ │ │ │ andeq r2, r0, r4, lsr #16 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sp, r2, r0, lsr pc │ │ │ │ + rsbeq sp, r2, r0, lsl #30 │ │ │ │ andeq r1, r0, r8, lsl #11 │ │ │ │ - rsbeq sp, r2, r4, asr #30 │ │ │ │ + rsbeq sp, r2, r4, lsl pc │ │ │ │ andeq r1, r0, r0, asr r5 │ │ │ │ - rsbeq sp, r2, r0, lsr #27 │ │ │ │ - rsbeq sp, r2, ip, ror #29 │ │ │ │ - rsbeq sp, r2, r8, asr lr │ │ │ │ - strheq sp, [r2], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq sp, r2, r0, ror sp │ │ │ │ + strheq sp, [r2], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq sp, r2, r8, lsr #28 │ │ │ │ + rsbeq sp, r2, r0, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #3432] @ 3d38e4 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r2, [pc, #3428] @ 3d38e8 │ │ │ │ @@ -404584,22 +404584,22 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2788] @ 3d3904 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d2c9c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ ldrbhi r7, [sp, #41] @ 0x29 │ │ │ │ lslhi r2, r7, #16 │ │ │ │ bhi 3d2ce8 │ │ │ │ @@ -404646,23 +404646,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2544] @ 3d390c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d2c9c │ │ │ │ ldr r3, [r5] │ │ │ │ mov r0, r6 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r5] │ │ │ │ bl 3cca1c │ │ │ │ strh r0, [fp] │ │ │ │ @@ -404688,22 +404688,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2388] @ 3d3914 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d2c80 │ │ │ │ ldr r2, [sl] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3d3428 │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 3d2d54 │ │ │ │ b 3d2bfc │ │ │ │ @@ -404726,22 +404726,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2244] @ 3d391c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d2bfc │ │ │ │ mov r0, r6 │ │ │ │ bl 3cc710 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3d2ca8 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #8192 @ 0x2000 │ │ │ │ @@ -404770,21 +404770,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2080] @ 3d3924 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d2ca8 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d2bfc │ │ │ │ ldr r3, [pc, #2056] @ 3d3928 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -404803,21 +404803,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1964] @ 3d392c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r3, [sl] │ │ │ │ b 3d2bf4 │ │ │ │ orr r4, r4, #48 @ 0x30 │ │ │ │ str r4, [r5] │ │ │ │ ldr r3, [sl] │ │ │ │ b 3d2bf4 │ │ │ │ @@ -404846,15 +404846,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1800] @ 3d3934 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3d3180 │ │ │ │ ldr r3, [pc, #1792] @ 3d3938 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -404873,22 +404873,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1688] @ 3d393c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d2d00 │ │ │ │ ldr r3, [pc, #1676] @ 3d3940 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d2c70 │ │ │ │ ldr r3, [pc, #1588] @ 3d38fc │ │ │ │ @@ -404910,27 +404910,27 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1528] @ 3d3944 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d2c70 │ │ │ │ ldr r2, [sl] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3d35e4 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, #0 │ │ │ │ ands r1, r3, #256 @ 0x100 │ │ │ │ @@ -404998,27 +404998,27 @@ │ │ │ │ beq 3d3800 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1208] @ 3d394c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4] │ │ │ │ b 3d2d4c │ │ │ │ ldr r0, [pc, #1192] @ 3d3950 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d2bfc │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 3d2d54 │ │ │ │ b 3d3118 │ │ │ │ ldr r3, [pc, #1164] @ 3d3954 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -405037,21 +405037,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1064] @ 3d3958 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d2e68 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ ldreq r3, [r4] │ │ │ │ beq 3d33d4 │ │ │ │ ldr r3, [pc, #1036] @ 3d395c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -405070,31 +405070,31 @@ │ │ │ │ beq 3d38b0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #940] @ 3d3960 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d33a4 │ │ │ │ ldr r0, [pc, #928] @ 3d3964 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d2d00 │ │ │ │ ldr r0, [pc, #912] @ 3d3968 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d2c70 │ │ │ │ ldr r2, [pc, #896] @ 3d396c │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3d3360 │ │ │ │ ldr r2, [pc, #764] @ 3d38fc │ │ │ │ @@ -405110,21 +405110,21 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #796] @ 3d3970 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d3360 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d3770 │ │ │ │ mov r3, #0 │ │ │ │ b 3d33c0 │ │ │ │ ldr r3, [sl] │ │ │ │ @@ -405147,21 +405147,21 @@ │ │ │ │ beq 3d38d0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #656] @ 3d3978 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d33bc │ │ │ │ ldr r2, [pc, #592] @ 3d3948 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3d3768 │ │ │ │ ldr r2, [pc, #496] @ 3d38fc │ │ │ │ @@ -405176,21 +405176,21 @@ │ │ │ │ beq 3d38a0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 3d397c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d33a4 │ │ │ │ ldr r3, [r4] │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 3d33b0 │ │ │ │ ldr r3, [pc, #432] @ 3d3928 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -405209,138 +405209,138 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 3d3980 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [sl] │ │ │ │ b 3d33c0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #396] @ 3d3984 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d2c80 │ │ │ │ ldr r0, [pc, #384] @ 3d3988 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4] │ │ │ │ b 3d2d4c │ │ │ │ ldr r0, [pc, #368] @ 3d398c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r4, [r5] │ │ │ │ b 3d2d6c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 3d3990 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d2c9c │ │ │ │ ldr r0, [pc, #336] @ 3d3994 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d2c9c │ │ │ │ ldr r0, [pc, #316] @ 3d3998 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d2e68 │ │ │ │ ldr r0, [pc, #304] @ 3d399c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r3, [sl] │ │ │ │ b 3d2bf4 │ │ │ │ ldr r0, [pc, #284] @ 3d39a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d3360 │ │ │ │ ldr r0, [pc, #272] @ 3d39a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d2ca8 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #256] @ 3d39a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d33a4 │ │ │ │ ldr r0, [pc, #244] @ 3d39ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d33a4 │ │ │ │ ldr r0, [pc, #232] @ 3d39b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d33bc │ │ │ │ ldr r0, [pc, #220] @ 3d39b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [sl] │ │ │ │ b 3d33c0 │ │ │ │ umulleq r7, sp, ip, pc @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r7, sp, ip, asr pc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r7, sp, r8, lsl pc │ │ │ │ andeq r3, r0, r4, lsr #31 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sp, r2, r8, ror #26 │ │ │ │ + rsbeq sp, r2, r8, lsr sp │ │ │ │ andeq r1, r0, r8, ror #11 │ │ │ │ - strdeq sp, [r2], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq sp, r2, r0, asr #23 │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ - rsbeq sp, r2, r8, ror #21 │ │ │ │ + strheq sp, [r2], #-168 @ 0xffffff58 @ │ │ │ │ andeq r1, r0, r0, ror #7 │ │ │ │ - rsbeq lr, r2, r0, ror #1 │ │ │ │ + strheq lr, [r2], #-0 @ │ │ │ │ andeq r5, r0, ip, lsl #8 │ │ │ │ - strdeq sp, [r2], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq sp, r2, r0, asr #21 │ │ │ │ andeq r1, r0, r4 │ │ │ │ - rsbeq sp, r2, ip, lsl #29 │ │ │ │ + rsbeq sp, r2, ip, asr lr │ │ │ │ andeq r3, r0, r4, ror #16 │ │ │ │ - rsbeq sp, r2, r8, asr fp │ │ │ │ + rsbeq sp, r2, r8, lsr #22 │ │ │ │ andeq r4, r0, ip, lsr #14 │ │ │ │ - rsbeq sp, r2, ip, ror #20 │ │ │ │ + rsbeq sp, r2, ip, lsr sl │ │ │ │ andeq r2, r0, r8, ror #26 │ │ │ │ - rsbeq sp, r2, r0, asr #13 │ │ │ │ + @ instruction: 0x0062d690 │ │ │ │ andeq r3, r0, r4, lsl r7 │ │ │ │ - strdeq sp, [r2], #-168 @ 0xffffff58 @ │ │ │ │ - ldrdeq sp, [r2], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq sp, r2, r8, asr #21 │ │ │ │ + rsbeq sp, r2, r0, lsr #25 │ │ │ │ andeq r1, r0, r4, asr r7 │ │ │ │ - rsbeq sp, r2, r0, lsr r7 │ │ │ │ + rsbeq sp, r2, r0, lsl #14 │ │ │ │ andeq r1, r0, r8, lsl #5 │ │ │ │ - rsbeq sp, r2, r4, lsr r9 │ │ │ │ - rsbeq sp, r2, r8, lsl #15 │ │ │ │ - rsbeq sp, r2, r4, lsl #9 │ │ │ │ + rsbeq sp, r2, r4, lsl #18 │ │ │ │ + rsbeq sp, r2, r8, asr r7 │ │ │ │ + rsbeq sp, r2, r4, asr r4 │ │ │ │ @ instruction: 0x000053bc │ │ │ │ - ldrdeq sp, [r2], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq sp, r2, ip, lsr #15 │ │ │ │ andeq r5, r0, ip, lsr r0 │ │ │ │ - rsbeq sp, r2, ip, lsr #19 │ │ │ │ - rsbeq sp, r2, r0, lsr r8 │ │ │ │ - rsbeq sp, r2, ip, lsr #16 │ │ │ │ - rsbeq sp, r2, r8, ror #5 │ │ │ │ - rsbeq sp, r2, ip, asr #15 │ │ │ │ - rsbeq sp, r2, ip, lsr r8 │ │ │ │ - @ instruction: 0x0062d390 │ │ │ │ - rsbeq sp, r2, r4, lsl #6 │ │ │ │ - rsbeq sp, r2, r4, ror #8 │ │ │ │ - rsbeq sp, r2, r4, ror r5 │ │ │ │ - rsbeq sp, r2, r0, lsl r6 │ │ │ │ - @ instruction: 0x0062d39c │ │ │ │ - rsbeq sp, r2, ip, lsr #14 │ │ │ │ - rsbeq sp, r2, r8, lsl #13 │ │ │ │ - @ instruction: 0x0062d790 │ │ │ │ - rsbeq sp, r2, r4, lsl r8 │ │ │ │ + rsbeq sp, r2, ip, ror r9 │ │ │ │ + rsbeq sp, r2, r0, lsl #16 │ │ │ │ + strdeq sp, [r2], #-124 @ 0xffffff84 @ │ │ │ │ + strheq sp, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ + @ instruction: 0x0062d79c │ │ │ │ + rsbeq sp, r2, ip, lsl #16 │ │ │ │ + rsbeq sp, r2, r0, ror #6 │ │ │ │ + ldrdeq sp, [r2], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq sp, r2, r4, lsr r4 │ │ │ │ + rsbeq sp, r2, r4, asr #10 │ │ │ │ + rsbeq sp, r2, r0, ror #11 │ │ │ │ + rsbeq sp, r2, ip, ror #6 │ │ │ │ + strdeq sp, [r2], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq sp, r2, r8, asr r6 │ │ │ │ + rsbeq sp, r2, r0, ror #14 │ │ │ │ + rsbeq sp, r2, r4, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #836] @ 3d3d14 │ │ │ │ ldr r3, [pc, #836] @ 3d3d18 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -405430,25 +405430,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 3d3d38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ and r9, r9, r3 │ │ │ │ ldr r3, [r7] │ │ │ │ str r9, [r4, r5, lsl #2] │ │ │ │ ldr r8, [r4, #192] @ 0xc0 │ │ │ │ ldr r9, [r4, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -405479,42 +405479,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 3d3d40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ ldr r2, [r4, #192] @ 0xc0 │ │ │ │ and r5, r3, r2 │ │ │ │ b 3d3a2c │ │ │ │ ldr r0, [pc, #268] @ 3d3d44 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ ldr r2, [r4, #192] @ 0xc0 │ │ │ │ and r5, r3, r2 │ │ │ │ b 3d3a2c │ │ │ │ ldr r0, [pc, #232] @ 3d3d48 │ │ │ │ mov r3, r2 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ and r9, r9, r3 │ │ │ │ ldr r3, [r7] │ │ │ │ b 3d3b74 │ │ │ │ ldr r3, [pc, #196] @ 3d3d4c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -405533,46 +405533,46 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3d3d50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d3aa4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #76] @ 3d3d54 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d3aa4 │ │ │ │ addeq r7, sp, ip, asr #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r7, sp, ip, lsr #2 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r7, sp, r0, ror #1 │ │ │ │ addeq r7, sp, r0, ror r0 │ │ │ │ andeq r3, r0, r0, ror #8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sp, r2, r0, asr r6 │ │ │ │ + rsbeq sp, r2, r0, lsr #12 │ │ │ │ andeq r4, r0, r0, lsr #21 │ │ │ │ + strdeq sp, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ rsbeq sp, r2, ip, lsr #12 │ │ │ │ - rsbeq sp, r2, ip, asr r6 │ │ │ │ - @ instruction: 0x0062d598 │ │ │ │ + rsbeq sp, r2, r8, ror #10 │ │ │ │ andeq r1, r0, r8, lsl #11 │ │ │ │ - rsbeq ip, r2, ip, lsr #25 │ │ │ │ - ldrdeq ip, [r2], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq ip, r2, ip, ror ip │ │ │ │ + rsbeq ip, r2, r0, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #1072] @ 3d41a0 │ │ │ │ ldr r3, [pc, #1072] @ 3d41a4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -405684,21 +405684,21 @@ │ │ │ │ beq 3d4158 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #628] @ 3d41c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d3e84 │ │ │ │ ldr r3, [pc, #616] @ 3d41c4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d3e5c │ │ │ │ ldr r3, [pc, #584] @ 3d41b8 │ │ │ │ @@ -405715,21 +405715,21 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #512] @ 3d41c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d3e5c │ │ │ │ ldr r3, [pc, #500] @ 3d41cc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d3ec8 │ │ │ │ ldr r3, [pc, #460] @ 3d41b8 │ │ │ │ @@ -405745,21 +405745,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #400] @ 3d41d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d3ec8 │ │ │ │ ldr r3, [pc, #388] @ 3d41d4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d3eac │ │ │ │ ldr r3, [pc, #340] @ 3d41b8 │ │ │ │ @@ -405775,21 +405775,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 3d41d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d3eac │ │ │ │ ldr r3, [pc, #276] @ 3d41dc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d3e34 │ │ │ │ ldr r3, [pc, #220] @ 3d41b8 │ │ │ │ @@ -405806,69 +405806,69 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 3d41e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d3e34 │ │ │ │ ldr r0, [pc, #148] @ 3d41e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d3e5c │ │ │ │ ldr r0, [pc, #136] @ 3d41e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d3e84 │ │ │ │ ldr r0, [pc, #124] @ 3d41ec │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d3e34 │ │ │ │ ldr r0, [pc, #108] @ 3d41f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d3ec8 │ │ │ │ ldr r0, [pc, #96] @ 3d41f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d3eac │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq r6, sp, ip, lsr #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umulleq r6, sp, r4, sp │ │ │ │ addeq r6, sp, r0, asr sp │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x000013b8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x0062d39c │ │ │ │ + rsbeq sp, r2, ip, ror #6 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - strheq sp, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq sp, r2, r8, lsl #7 │ │ │ │ andeq r2, r0, r8, ror #10 │ │ │ │ - rsbeq sp, r2, ip, ror r4 │ │ │ │ + rsbeq sp, r2, ip, asr #8 │ │ │ │ andeq r3, r0, r4, ror #1 │ │ │ │ - rsbeq sp, r2, ip, ror r3 │ │ │ │ + rsbeq sp, r2, ip, asr #6 │ │ │ │ muleq r0, ip, r8 │ │ │ │ - rsbeq sp, r2, r0, lsl #8 │ │ │ │ - @ instruction: 0x0062d290 │ │ │ │ - ldrdeq sp, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq sp, r2, r8, lsr r4 │ │ │ │ - rsbeq sp, r2, r0, lsl #7 │ │ │ │ - rsbeq sp, r2, ip, ror #5 │ │ │ │ + ldrdeq sp, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq sp, r2, r0, ror #4 │ │ │ │ + rsbeq sp, r2, ip, lsr #3 │ │ │ │ + rsbeq sp, r2, r8, lsl #8 │ │ │ │ + rsbeq sp, r2, r0, asr r3 │ │ │ │ + strheq sp, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #268] @ 3d431c │ │ │ │ ldr ip, [pc, #268] @ 3d4320 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -405919,39 +405919,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3d433c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d424c │ │ │ │ ldr r0, [pc, #52] @ 3d4340 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d424c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq r6, sp, ip, lsl #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r6, sp, ip, ror #17 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r6, sp, r8, asr #17 │ │ │ │ andeq r5, r0, r4, lsr #5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sp, r2, r0, lsl r3 │ │ │ │ - rsbeq sp, r2, r0, asr r3 │ │ │ │ + rsbeq sp, r2, r0, ror #5 │ │ │ │ + rsbeq sp, r2, r0, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #316] @ 3d4498 │ │ │ │ ldr r3, [r0, #192] @ 0xc0 │ │ │ │ mov r4, r2 │ │ │ │ @@ -406016,37 +406016,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3d44b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d43f8 │ │ │ │ ldr r0, [pc, #48] @ 3d44bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d43f8 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008d67b8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r6, sp, r4, lsr #15 │ │ │ │ addeq r6, sp, r4, lsl #15 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r2, r0, r8, ror #10 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sp, r2, r0, asr #32 │ │ │ │ - rsbeq sp, r2, r8, ror r0 │ │ │ │ + rsbeq sp, r2, r0, lsl r0 │ │ │ │ + rsbeq sp, r2, r8, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1668] @ 3d4b5c │ │ │ │ ldr r3, [pc, #1668] @ 3d4b60 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -406152,19 +406152,19 @@ │ │ │ │ bne 3d49e4 │ │ │ │ add r9, r9, r7 │ │ │ │ add r9, r4, r9, lsl #2 │ │ │ │ add r9, r9, #131072 @ 0x20000 │ │ │ │ ldr r3, [r9, #800] @ 0x320 │ │ │ │ mov r0, #1 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ adds r2, fp, r0 │ │ │ │ adc r3, sl, r1 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 9b12e0 │ │ │ │ + bl 9b12b0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r9, #804] @ 0x324 │ │ │ │ b 3d45d4 │ │ │ │ ldr r7, [r4, #224] @ 0xe0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, r7 │ │ │ │ bne 3d4894 │ │ │ │ @@ -406196,23 +406196,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1064] @ 3d4b7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, #220] @ 0xdc │ │ │ │ ldr r1, [r4, #192] @ 0xc0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ b 3d4544 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r8 │ │ │ │ @@ -406243,22 +406243,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #888] @ 3d4b84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d45f0 │ │ │ │ ldr r0, [pc, #876] @ 3d4b88 │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3d46c8 │ │ │ │ ldr r0, [pc, #836] @ 3d4b74 │ │ │ │ @@ -406274,22 +406274,22 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #772] @ 3d4b8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d45f0 │ │ │ │ ldr r7, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [pc, #756] @ 3d4b90 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d493c │ │ │ │ @@ -406306,41 +406306,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #648] @ 3d4b94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r7, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [r8] │ │ │ │ bic r7, r7, r5 │ │ │ │ str r7, [r4, #224] @ 0xe0 │ │ │ │ b 3d4600 │ │ │ │ ldr r0, [pc, #620] @ 3d4b98 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r7, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [r8] │ │ │ │ b 3d4918 │ │ │ │ ldr r0, [pc, #592] @ 3d4b9c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, #220] @ 0xdc │ │ │ │ ldr r1, [r4, #192] @ 0xc0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ b 3d4544 │ │ │ │ ldr r3, [pc, #560] @ 3d4ba0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -406359,22 +406359,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #456] @ 3d4ba4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d45e0 │ │ │ │ ldr r3, [pc, #444] @ 3d4ba8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d466c │ │ │ │ ldr r3, [pc, #372] @ 3d4b74 │ │ │ │ @@ -406391,25 +406391,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 3d4bac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d466c │ │ │ │ ldr r2, [pc, #312] @ 3d4bb0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3d46c8 │ │ │ │ ldr r2, [pc, #232] @ 3d4b74 │ │ │ │ @@ -406427,77 +406427,77 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 3d4bb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d45f0 │ │ │ │ ldr r0, [pc, #188] @ 3d4bb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d45f0 │ │ │ │ ldr r0, [pc, #176] @ 3d4bbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d45f0 │ │ │ │ ldr r0, [pc, #164] @ 3d4bc0 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d45e0 │ │ │ │ ldr r0, [pc, #148] @ 3d4bc4 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d466c │ │ │ │ ldr r0, [pc, #124] @ 3d4bc8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d45f0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq r6, sp, r4, asr #12 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r6, sp, r4, lsr #12 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x008d65b0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq sp, [r2], #-16 @ │ │ │ │ + rsbeq sp, r2, r0, lsr #3 │ │ │ │ andeq r2, r0, r8, lsl #7 │ │ │ │ - rsbeq fp, r2, r4, asr #30 │ │ │ │ + rsbeq fp, r2, r4, lsl pc │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, r2, r4, ror #30 │ │ │ │ + rsbeq fp, r2, r4, lsr pc │ │ │ │ andeq r2, r0, r0, ror #28 │ │ │ │ - rsbeq ip, r2, ip, ror #30 │ │ │ │ - rsbeq ip, r2, r4, lsr #31 │ │ │ │ - rsbeq sp, r2, r4, lsr r0 │ │ │ │ + rsbeq ip, r2, ip, lsr pc │ │ │ │ + rsbeq ip, r2, r4, ror pc │ │ │ │ + rsbeq sp, r2, r4 │ │ │ │ andeq r1, r0, r4, ror r1 │ │ │ │ - rsbeq ip, r2, r0, lsr #28 │ │ │ │ + strdeq ip, [r2], #-208 @ 0xffffff30 @ │ │ │ │ muleq r0, r8, fp │ │ │ │ - rsbeq ip, r2, r4, ror #25 │ │ │ │ + strheq ip, [r2], #-196 @ 0xffffff3c @ │ │ │ │ andeq r4, r0, r4, asr r5 │ │ │ │ - strheq ip, [r2], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq fp, r2, r8, lsr #25 │ │ │ │ - rsbeq fp, r2, ip, lsr #26 │ │ │ │ - rsbeq ip, r2, r0, lsr #26 │ │ │ │ - rsbeq ip, r2, r8, ror ip │ │ │ │ - strheq ip, [r2], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq ip, r2, ip, lsl #23 │ │ │ │ + rsbeq fp, r2, r8, ror ip │ │ │ │ + strdeq fp, [r2], #-204 @ 0xffffff34 @ │ │ │ │ + strdeq ip, [r2], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq ip, r2, r8, asr #24 │ │ │ │ + rsbeq ip, r2, r0, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #2184] @ 3d5470 │ │ │ │ ldr r3, [pc, #2184] @ 3d5474 │ │ │ │ @@ -406634,19 +406634,19 @@ │ │ │ │ ldr r1, [fp] │ │ │ │ cmp r1, #0 │ │ │ │ ldr r1, [sl, #792] @ 0x318 │ │ │ │ umull r7, r8, r3, r1 │ │ │ │ bne 3d5340 │ │ │ │ mov r0, #1 │ │ │ │ ldr r6, [sl, #780] @ 0x30c │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ adds r2, r7, r0 │ │ │ │ adc r3, r8, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b12e0 │ │ │ │ + bl 9b12b0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sl, #784] @ 0x310 │ │ │ │ b 3d4d0c │ │ │ │ ldr r2, [r4, #228] @ 0xe4 │ │ │ │ mov r1, #4194304 @ 0x400000 │ │ │ │ lsr r2, r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -406690,22 +406690,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r8, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1428] @ 3d549c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r8, [r4, #192] @ 0xc0 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ str r8, [r4, #200] @ 0xc8 │ │ │ │ and r5, r3, r8 │ │ │ │ bne 3d4f38 │ │ │ │ @@ -406732,24 +406732,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r5, r8} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1260] @ 3d54a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ ldr r3, [r4, #192] @ 0xc0 │ │ │ │ and r5, r5, r3 │ │ │ │ b 3d4cdc │ │ │ │ ldr r0, [pc, #1236] @ 3d54a8 │ │ │ │ ldr r0, [r9, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ @@ -406772,27 +406772,27 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ lsl r3, r5, #2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1096] @ 3d54ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ ldr r1, [fp] │ │ │ │ orr r3, r8, r3 │ │ │ │ b 3d4c48 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d4c7c │ │ │ │ @@ -406816,22 +406816,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #948] @ 3d54b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d4c7c │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d51d8 │ │ │ │ add r4, r4, #16384 @ 0x4000 │ │ │ │ ldr r3, [r4, #256] @ 0x100 │ │ │ │ ldr r2, [pc, #920] @ 3d54b8 │ │ │ │ cmn r3, #1 │ │ │ │ @@ -406868,22 +406868,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #752] @ 3d54c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d4d28 │ │ │ │ ldr r3, [pc, #740] @ 3d54c4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5110 │ │ │ │ ldr r3, [pc, #672] @ 3d5494 │ │ │ │ @@ -406900,23 +406900,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #628] @ 3d54c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d5110 │ │ │ │ ldr r2, [pc, #616] @ 3d54cc │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3d4e8c │ │ │ │ ldr r2, [pc, #540] @ 3d5494 │ │ │ │ @@ -406932,45 +406932,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #512] @ 3d54d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, #192] @ 0xc0 │ │ │ │ ldr r1, [fp] │ │ │ │ b 3d4c64 │ │ │ │ ldr r0, [pc, #492] @ 3d54d4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r8, [r4, #192] @ 0xc0 │ │ │ │ ldr r3, [fp] │ │ │ │ b 3d4f14 │ │ │ │ ldr r0, [pc, #468] @ 3d54d8 │ │ │ │ lsl r1, r5, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ ldr r1, [fp] │ │ │ │ orr r3, r8, r3 │ │ │ │ b 3d4c48 │ │ │ │ ldr r0, [pc, #440] @ 3d54dc │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r5, [r4, #192] @ 0xc0 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ and r5, r5, r3 │ │ │ │ b 3d4cdc │ │ │ │ ldr r3, [pc, #408] @ 3d54e0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -406991,39 +406991,39 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 3d54e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d4e04 │ │ │ │ ldr r0, [pc, #272] @ 3d54e8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r4, #192] @ 0xc0 │ │ │ │ ldr r1, [fp] │ │ │ │ b 3d4c64 │ │ │ │ ldr r0, [pc, #248] @ 3d54ec │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d4e04 │ │ │ │ ldr r2, [pc, #224] @ 3d54f0 │ │ │ │ ldr r3, [pc, #96] @ 3d5474 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -407031,62 +407031,62 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3d546c │ │ │ │ ldr r0, [pc, #192] @ 3d54f4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ ldr r0, [pc, #172] @ 3d54f8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d5110 │ │ │ │ ldr r0, [pc, #156] @ 3d54fc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d4d28 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq r5, sp, r4, lsr pc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r5, sp, r0, lsl #30 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r0, r7, r4, asr #4 │ │ │ │ umulleq r5, sp, r8, lr │ │ │ │ addeq r5, sp, ip, ror #27 │ │ │ │ addeq r5, sp, r0, ror #26 │ │ │ │ andeq r3, r0, r4, asr #28 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq ip, [r2], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq ip, r2, r0, lsr #23 │ │ │ │ andeq r4, r0, r0, lsr #21 │ │ │ │ - @ instruction: 0x0062c290 │ │ │ │ + rsbeq ip, r2, r0, ror #4 │ │ │ │ andeq r2, r0, r8, asr r3 │ │ │ │ - rsbeq ip, r2, r0, ror r9 │ │ │ │ + rsbeq ip, r2, r0, asr #18 │ │ │ │ andeq r4, r0, r4, asr r5 │ │ │ │ - rsbeq ip, r2, r8, lsr #11 │ │ │ │ + rsbeq ip, r2, r8, ror r5 │ │ │ │ strdeq r5, [sp], r0 │ │ │ │ andeq r2, r0, r8, ror lr │ │ │ │ - rsbeq ip, r2, ip, lsl #19 │ │ │ │ + rsbeq ip, r2, ip, asr r9 │ │ │ │ andeq r1, r0, r8, lsl #11 │ │ │ │ - rsbeq fp, r2, ip, asr #14 │ │ │ │ + rsbeq fp, r2, ip, lsl r7 │ │ │ │ andeq r3, r0, ip, ror #15 │ │ │ │ - @ instruction: 0x0062c790 │ │ │ │ - rsbeq ip, r2, r4, lsr r8 │ │ │ │ - rsbeq ip, r2, r8, lsl r7 │ │ │ │ - rsbeq fp, r2, r4, ror pc │ │ │ │ + rsbeq ip, r2, r0, ror #14 │ │ │ │ + rsbeq ip, r2, r4, lsl #16 │ │ │ │ + rsbeq ip, r2, r8, ror #13 │ │ │ │ + rsbeq fp, r2, r4, asr #30 │ │ │ │ muleq r0, r8, fp │ │ │ │ + rsbeq ip, r2, r4, asr r3 │ │ │ │ + @ instruction: 0x0062c698 │ │ │ │ rsbeq ip, r2, r4, lsl #7 │ │ │ │ - rsbeq ip, r2, r8, asr #13 │ │ │ │ - strheq ip, [r2], #-52 @ 0xffffffcc @ │ │ │ │ addeq r5, sp, ip, lsl #14 │ │ │ │ - rsbeq ip, r2, r8, asr #5 │ │ │ │ - rsbeq fp, r2, ip, lsl #11 │ │ │ │ - rsbeq ip, r2, ip, lsr #14 │ │ │ │ + @ instruction: 0x0062c298 │ │ │ │ + rsbeq fp, r2, ip, asr r5 │ │ │ │ + strdeq ip, [r2], #-108 @ 0xffffff94 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #596] @ 3d576c │ │ │ │ mov r4, r2 │ │ │ │ tst r2, #32505856 @ 0x1f00000 │ │ │ │ @@ -407144,15 +407144,15 @@ │ │ │ │ add r4, r4, #20 │ │ │ │ cmp r4, r5 │ │ │ │ beq 3d5568 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d55e8 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r0, r4 │ │ │ │ bl 3d0eb8 │ │ │ │ b 3d55e8 │ │ │ │ add r3, r0, #131072 @ 0x20000 │ │ │ │ ldr r0, [r3, #936] @ 0x3a8 │ │ │ │ bl 439f38 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -407170,15 +407170,15 @@ │ │ │ │ ldrh r2, [r6, #230] @ 0xe6 │ │ │ │ mov r1, #16777216 @ 0x1000000 │ │ │ │ mov r0, r6 │ │ │ │ bl 3d24d0 │ │ │ │ b 3d555c │ │ │ │ mov r4, r5 │ │ │ │ ldr r0, [r4, #780]! @ 0x30c │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r0, r4 │ │ │ │ bl 3d2800 │ │ │ │ b 3d55d4 │ │ │ │ ldr r2, [r6, #228] @ 0xe4 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ lsr r2, r2, #12 │ │ │ │ mov r0, r6 │ │ │ │ @@ -407219,40 +407219,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3d5790 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d55c4 │ │ │ │ ldr r0, [pc, #56] @ 3d5794 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d55c4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r8, [r7, #39]! @ 0x27 │ │ │ │ strdeq r5, [sp], r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r5, sp, r4, ror #11 │ │ │ │ addeq r5, sp, ip, lsr #11 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r0, ror #19 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq ip, r2, ip, ror #8 │ │ │ │ - ldrdeq ip, [r2], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq ip, r2, ip, lsr r4 │ │ │ │ + rsbeq ip, r2, r4, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #472] @ 3d5988 │ │ │ │ ldr ip, [pc, #472] @ 3d598c │ │ │ │ add lr, pc, lr │ │ │ │ @@ -407301,42 +407301,42 @@ │ │ │ │ orr r2, r6, r8 │ │ │ │ mov r1, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3d4bcc │ │ │ │ ldr r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ ldrb r3, [r4, #704] @ 0x2c0 │ │ │ │ strb r7, [r4, #684] @ 0x2ac │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5814 │ │ │ │ ldr r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5820 │ │ │ │ ldr r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d582c │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5838 │ │ │ │ ldr r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #744] @ 0x2e8 │ │ │ │ b 3d5838 │ │ │ │ ldr r3, [pc, #160] @ 3d599c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -407354,39 +407354,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3d59a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d57ec │ │ │ │ ldr r0, [pc, #52] @ 3d59ac │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d57ec │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq r5, sp, ip, ror #6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r5, sp, ip, asr #6 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ ldrdeq r5, [sp], ip │ │ │ │ andeq r4, r0, ip, lsr r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq ip, r2, ip, lsr r3 │ │ │ │ - rsbeq ip, r2, r0, ror #6 │ │ │ │ + rsbeq ip, r2, ip, lsl #6 │ │ │ │ + rsbeq ip, r2, r0, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #656] @ 3d5c58 │ │ │ │ ldr r2, [pc, #656] @ 3d5c5c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -407436,42 +407436,42 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3d4bcc │ │ │ │ ldr r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ ldrb r3, [r4, #704] @ 0x2c0 │ │ │ │ strb r6, [r4, #684] @ 0x2ac │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5a30 │ │ │ │ ldr r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5a3c │ │ │ │ ldr r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5a48 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5a54 │ │ │ │ ldr r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #744] @ 0x2e8 │ │ │ │ b 3d5a54 │ │ │ │ ldr r3, [pc, #340] @ 3d5c6c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -407491,22 +407491,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 3d5c78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r2, [r5] │ │ │ │ mov r3, #0 │ │ │ │ cmp r2, r3 │ │ │ │ ldr r5, [r4, #16] │ │ │ │ strb r3, [r4, #4] │ │ │ │ bne 3d5bb4 │ │ │ │ b 3d5a08 │ │ │ │ @@ -407530,46 +407530,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3d5c80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d5a08 │ │ │ │ ldr r0, [pc, #80] @ 3d5c84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d5a08 │ │ │ │ ldr r0, [pc, #68] @ 3d5c88 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r2, [r5] │ │ │ │ b 3d5b94 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq r5, sp, r4, asr r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r5, sp, r4, lsr r1 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r5, sp, r0, asr #1 │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq ip, r2, ip, ror r1 │ │ │ │ + rsbeq ip, r2, ip, asr #2 │ │ │ │ @ instruction: 0x000029b4 │ │ │ │ - rsbeq ip, r2, r0, lsl #3 │ │ │ │ - strheq ip, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq ip, r2, r4, lsl r1 │ │ │ │ + rsbeq ip, r2, r0, asr r1 │ │ │ │ + rsbeq ip, r2, ip, lsl #3 │ │ │ │ + rsbeq ip, r2, r4, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #852] @ 3d5ff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #848] @ 3d5ffc │ │ │ │ @@ -407664,44 +407664,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #480] @ 3d601c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d5d00 │ │ │ │ ldr r0, [r6, #740] @ 0x2e4 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #744] @ 0x2e8 │ │ │ │ b 3d5d90 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #764] @ 0x2fc │ │ │ │ b 3d5d84 │ │ │ │ ldr r0, [r6, #720] @ 0x2d0 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #724] @ 0x2d4 │ │ │ │ b 3d5d78 │ │ │ │ ldr r0, [r6, #700] @ 0x2bc │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #704] @ 0x2c0 │ │ │ │ b 3d5d6c │ │ │ │ ldr r0, [r6, #680] @ 0x2a8 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ strb r5, [r6, #684] @ 0x2ac │ │ │ │ b 3d5d60 │ │ │ │ ldr r3, [pc, #372] @ 3d6020 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5f24 │ │ │ │ @@ -407718,21 +407718,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 3d6024 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5d48 │ │ │ │ ldr r3, [pc, #252] @ 3d6028 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -407750,63 +407750,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 3d602c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d5d48 │ │ │ │ ldr r2, [pc, #140] @ 3d6030 │ │ │ │ ldr r3, [pc, #84] @ 3d5ffc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3d5ff4 │ │ │ │ ldr r0, [pc, #108] @ 3d6034 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ ldr r0, [pc, #92] @ 3d6038 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d5f18 │ │ │ │ ldr r0, [pc, #80] @ 3d603c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d5d48 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq r4, sp, r4, ror lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r4, sp, r8, asr #28 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r4, sp, r4, lsl lr │ │ │ │ addeq r4, sp, r4, lsl #27 │ │ │ │ andeq r3, r0, ip, lsr #17 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq ip, r2, r4, lsl #1 │ │ │ │ + rsbeq ip, r2, r4, asr r0 │ │ │ │ andeq r3, r0, ip, ror #21 │ │ │ │ - rsbeq fp, r2, ip, lsl pc │ │ │ │ + rsbeq fp, r2, ip, ror #29 │ │ │ │ @ instruction: 0x000029b4 │ │ │ │ - rsbeq fp, r2, r0, lsl lr │ │ │ │ + rsbeq fp, r2, r0, ror #27 │ │ │ │ addeq r4, sp, r8, ror fp │ │ │ │ - rsbeq fp, r2, r0, asr pc │ │ │ │ - rsbeq fp, r2, r4, lsr #29 │ │ │ │ - rsbeq fp, r2, r4, lsl #28 │ │ │ │ + rsbeq fp, r2, r0, lsr #30 │ │ │ │ + rsbeq fp, r2, r4, ror lr │ │ │ │ + ldrdeq fp, [r2], #-212 @ 0xffffff2c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #852] @ 3d63ac │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #848] @ 3d63b0 │ │ │ │ @@ -407901,44 +407901,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #480] @ 3d63d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d60b4 │ │ │ │ ldr r0, [r6, #740] @ 0x2e4 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #744] @ 0x2e8 │ │ │ │ b 3d6144 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #764] @ 0x2fc │ │ │ │ b 3d6138 │ │ │ │ ldr r0, [r6, #720] @ 0x2d0 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #724] @ 0x2d4 │ │ │ │ b 3d612c │ │ │ │ ldr r0, [r6, #700] @ 0x2bc │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #704] @ 0x2c0 │ │ │ │ b 3d6120 │ │ │ │ ldr r0, [r6, #680] @ 0x2a8 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ strb r5, [r6, #684] @ 0x2ac │ │ │ │ b 3d6114 │ │ │ │ ldr r3, [pc, #372] @ 3d63d4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d62d8 │ │ │ │ @@ -407955,21 +407955,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 3d63d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d60fc │ │ │ │ ldr r3, [pc, #252] @ 3d63dc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -407987,63 +407987,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 3d63e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d60fc │ │ │ │ ldr r2, [pc, #140] @ 3d63e4 │ │ │ │ ldr r3, [pc, #84] @ 3d63b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3d63a8 │ │ │ │ ldr r0, [pc, #108] @ 3d63e8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ ldr r0, [pc, #92] @ 3d63ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d62cc │ │ │ │ ldr r0, [pc, #80] @ 3d63f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d60fc │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq r4, sp, r0, asr #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umulleq r4, sp, r4, sl │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r4, sp, r0, ror #20 │ │ │ │ ldrdeq r4, [sp], r0 │ │ │ │ andeq r3, r0, r4, ror #7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq fp, r2, r0, lsl #28 │ │ │ │ + ldrdeq fp, [r2], #-208 @ 0xffffff30 @ │ │ │ │ andeq r3, r0, r4, asr #23 │ │ │ │ - @ instruction: 0x0062bc98 │ │ │ │ + rsbeq fp, r2, r8, ror #24 │ │ │ │ @ instruction: 0x000029b4 │ │ │ │ - rsbeq fp, r2, ip, asr sl │ │ │ │ + rsbeq fp, r2, ip, lsr #20 │ │ │ │ addeq r4, sp, r4, asr #15 │ │ │ │ - rsbeq fp, r2, ip, asr #25 │ │ │ │ - rsbeq fp, r2, r0, lsr #24 │ │ │ │ - rsbeq fp, r2, r0, asr sl │ │ │ │ + @ instruction: 0x0062bc9c │ │ │ │ + strdeq fp, [r2], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq fp, r2, r0, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r1, [pc, #1352] @ 3d6954 │ │ │ │ and r3, r2, #65011712 @ 0x3e00000 │ │ │ │ mov r4, r2 │ │ │ │ @@ -408120,23 +408120,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1060] @ 3d6978 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d6630 │ │ │ │ add r4, r5, #131072 @ 0x20000 │ │ │ │ ldrb r3, [r4, #684] @ 0x2ac │ │ │ │ mov r6, #0 │ │ │ │ cmp r3, r6 │ │ │ │ ldr r7, [r4, #676] @ 0x2a4 │ │ │ │ str r6, [r4, #676] @ 0x2a4 │ │ │ │ @@ -408182,35 +408182,35 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3d67ec │ │ │ │ orr r4, r4, #1073741824 @ 0x40000000 │ │ │ │ b 3d6448 │ │ │ │ ldr r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #744] @ 0x2e8 │ │ │ │ b 3d65b8 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #764] @ 0x2fc │ │ │ │ b 3d65ac │ │ │ │ ldr r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #724] @ 0x2d4 │ │ │ │ b 3d65a0 │ │ │ │ ldr r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #704] @ 0x2c0 │ │ │ │ b 3d6594 │ │ │ │ ldr r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ strb r6, [r4, #684] @ 0x2ac │ │ │ │ b 3d6588 │ │ │ │ mov r7, #0 │ │ │ │ mov r8, r7 │ │ │ │ tst r2, #1 │ │ │ │ beq 3d661c │ │ │ │ ldr r2, [pc, #696] @ 3d6968 │ │ │ │ @@ -408243,24 +408243,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #564] @ 3d6988 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d6448 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r2 │ │ │ │ tst r1, #2 │ │ │ │ beq 3d64d8 │ │ │ │ ldr r2, [pc, #500] @ 3d6968 │ │ │ │ lsl r8, r4, #16 │ │ │ │ @@ -408312,15 +408312,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #320] @ 3d6994 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3d6554 │ │ │ │ ldr r2, [pc, #312] @ 3d6998 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -408342,75 +408342,75 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 3d699c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d6788 │ │ │ │ ldr r0, [pc, #172] @ 3d69a0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d6448 │ │ │ │ ldr r0, [pc, #148] @ 3d69a4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d6630 │ │ │ │ ldr r0, [pc, #128] @ 3d69a8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d6788 │ │ │ │ ldr r0, [pc, #108] @ 3d69ac │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d6630 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq r4, sp, r8, lsl #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r4, [sp], r4 @ │ │ │ │ @ instruction: 0x008d46bc │ │ │ │ - rsbseq r9, r6, r4, ror #10 │ │ │ │ + rsbseq r9, r6, r4, lsr r5 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, ip, lsl r7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq fp, r2, ip, asr #24 │ │ │ │ + rsbeq fp, r2, ip, lsl ip │ │ │ │ addeq r4, sp, ip, asr r5 │ │ │ │ - rsbseq r9, r6, r0, lsr #8 │ │ │ │ + ldrsheq r9, [r6], #-48 @ 0xffffffd0 @ │ │ │ │ andeq r4, r0, r4, ror #23 │ │ │ │ - ldrdeq fp, [r2], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq fp, r2, r0, lsr #19 │ │ │ │ addeq r5, r3, r4, lsr #15 │ │ │ │ andeq r5, r0, r0, lsl #8 │ │ │ │ - rsbeq fp, r2, ip, lsr r8 │ │ │ │ + rsbeq fp, r2, ip, lsl #16 │ │ │ │ andeq r4, r0, r4, lsr #2 │ │ │ │ - rsbeq fp, r2, r4, asr r9 │ │ │ │ - rsbeq fp, r2, r8, ror #16 │ │ │ │ - rsbeq fp, r2, ip, asr #15 │ │ │ │ - rsbeq fp, r2, r0, asr r9 │ │ │ │ - strheq fp, [r2], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq fp, r2, r4, lsr #18 │ │ │ │ + rsbeq fp, r2, r8, lsr r8 │ │ │ │ + @ instruction: 0x0062b79c │ │ │ │ + rsbeq fp, r2, r0, lsr #18 │ │ │ │ + rsbeq fp, r2, r0, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #3236] @ 3d766c │ │ │ │ sub sp, sp, #148 @ 0x94 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -408472,19 +408472,19 @@ │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [fp, #772] @ 0x304 │ │ │ │ umull r7, r5, r2, r3 │ │ │ │ bne 3d74b8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r6, [fp, #760] @ 0x2f8 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ adds r2, r7, r0 │ │ │ │ adc r3, r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b12e0 │ │ │ │ + bl 9b12b0 │ │ │ │ ldrb r1, [fp, #744] @ 0x2e8 │ │ │ │ mov r3, #1 │ │ │ │ cmp r1, #0 │ │ │ │ strb r3, [fp, #764] @ 0x2fc │ │ │ │ bne 3d6bac │ │ │ │ add r3, r8, #12288 @ 0x3000 │ │ │ │ ldr r3, [r3, #2092] @ 0x82c │ │ │ │ @@ -408496,19 +408496,19 @@ │ │ │ │ ldr r3, [fp, #756] @ 0x2f4 │ │ │ │ ldr r2, [r3, r0, lsl #2] │ │ │ │ ldr r3, [fp, #752] @ 0x2f0 │ │ │ │ umull r4, r5, r2, r3 │ │ │ │ bne 3d7564 │ │ │ │ mov r0, #1 │ │ │ │ ldr r6, [fp, #740] @ 0x2e4 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b12e0 │ │ │ │ + bl 9b12b0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [fp, #744] @ 0x2e8 │ │ │ │ b 3d6bac │ │ │ │ mov r3, #2 │ │ │ │ add fp, r8, #131072 @ 0x20000 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldrb r3, [fp, #684] @ 0x2ac │ │ │ │ @@ -408579,30 +408579,30 @@ │ │ │ │ add sl, sp, #80 @ 0x50 │ │ │ │ add fp, sp, #96 @ 0x60 │ │ │ │ ldr r7, [r2, #936] @ 0x3a8 │ │ │ │ str r9, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ strb r4, [sp, #100] @ 0x64 │ │ │ │ str r5, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ add r4, sp, #120 @ 0x78 │ │ │ │ mov r2, r9 │ │ │ │ stm r4, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldr r3, [pc, #2496] @ 3d7678 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r7, [sp, #112] @ 0x70 │ │ │ │ ldr r9, [r2, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, r5 │ │ │ │ bne 3d70a4 │ │ │ │ @@ -408650,15 +408650,15 @@ │ │ │ │ stm sl, {r0, r1} │ │ │ │ ldr sl, [sp, #36] @ 0x24 │ │ │ │ orr r3, r3, r9 │ │ │ │ ldr r7, [r6, #20] │ │ │ │ ldr r5, [sl, #936] @ 0x3a8 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r9, [sp, #24] │ │ │ │ strb r9, [sp, #100] @ 0x64 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ adds r2, r3, #12 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm r4, {r0, r1} │ │ │ │ @@ -408666,15 +408666,15 @@ │ │ │ │ mov r4, #4 │ │ │ │ add r1, sp, #116 @ 0x74 │ │ │ │ add r0, r5, #424 @ 0x1a8 │ │ │ │ mov r5, #0 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldr r0, [sl, #936] @ 0x3a8 │ │ │ │ bl 439f38 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cmp r0, #0 │ │ │ │ orreq r3, r3, r9 │ │ │ │ streq r3, [sp, #60] @ 0x3c │ │ │ │ beq 3d6dfc │ │ │ │ @@ -408765,21 +408765,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1828] @ 3d7694 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d6d18 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d6d10 │ │ │ │ ldr r3, [pc, #1788] @ 3d7688 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -408799,21 +408799,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1696] @ 3d7698 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d6d10 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ mov r1, r5 │ │ │ │ bl 3c8174 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ tst r3, #1073741824 @ 0x40000000 │ │ │ │ beq 3d6d34 │ │ │ │ @@ -408839,21 +408839,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1544] @ 3d76a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ b 3d6d34 │ │ │ │ ldr r3, [pc, #1528] @ 3d76a4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -408875,26 +408875,26 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #4] │ │ │ │ str r5, [r4, #8] │ │ │ │ str r5, [r4, #12] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1388] @ 3d76a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r7, [sp, #112] @ 0x70 │ │ │ │ b 3d6ccc │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #1073741824 @ 0x40000000 │ │ │ │ beq 3d715c │ │ │ │ tst r7, #1073741824 @ 0x40000000 │ │ │ │ bne 3d7424 │ │ │ │ @@ -409015,49 +409015,49 @@ │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #868] @ 3d76bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d6bd4 │ │ │ │ ldr r0, [fp, #740] @ 0x2e4 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #744] @ 0x2e8 │ │ │ │ b 3d6b98 │ │ │ │ ldr r0, [fp, #680] @ 0x2a8 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ ldrb r3, [fp, #704] @ 0x2c0 │ │ │ │ strb r4, [fp, #684] @ 0x2ac │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d6b74 │ │ │ │ ldr r0, [fp, #700] @ 0x2bc │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #704] @ 0x2c0 │ │ │ │ ldrb r3, [fp, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d6b80 │ │ │ │ ldr r0, [fp, #720] @ 0x2d0 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #724] @ 0x2d4 │ │ │ │ ldrb r3, [fp, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d6b8c │ │ │ │ ldr r0, [fp, #760] @ 0x2f8 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #764] @ 0x2fc │ │ │ │ ldrb r3, [fp, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d6b98 │ │ │ │ b 3d7360 │ │ │ │ mov r2, #1 │ │ │ │ @@ -409093,15 +409093,15 @@ │ │ │ │ bl 3c8c70 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ b 3d71ac │ │ │ │ ldr r0, [pc, #592] @ 3d76c0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r7, [sp, #112] @ 0x70 │ │ │ │ b 3d6ccc │ │ │ │ mov r1, r7 │ │ │ │ bl 3c9d94 │ │ │ │ b 3d71e4 │ │ │ │ ldr r3, [r7, #240] @ 0xf0 │ │ │ │ cmn r3, #1 │ │ │ │ @@ -409133,32 +409133,32 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #120] @ 0x78 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r0, [sp, #128] @ 0x80 │ │ │ │ str r0, [sp, #132] @ 0x84 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ str r6, [sp] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #396] @ 3d76c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d6abc │ │ │ │ ldr r0, [pc, #384] @ 3d76cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d6d10 │ │ │ │ ldr r0, [pc, #372] @ 3d76d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d6d18 │ │ │ │ ldr r3, [pc, #344] @ 3d76c4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d6b1c │ │ │ │ @@ -409175,46 +409175,46 @@ │ │ │ │ beq 3d7628 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ str r6, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 3d76d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d6b1c │ │ │ │ ldr r0, [pc, #232] @ 3d76d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ b 3d6d34 │ │ │ │ ldr r0, [pc, #216] @ 3d76dc │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d6abc │ │ │ │ ldr r0, [pc, #192] @ 3d76e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d6bd4 │ │ │ │ ldr r0, [pc, #180] @ 3d76e4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d6b1c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #152] @ 3d76e8 │ │ │ │ ldr r1, [pc, #152] @ 3d76ec │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #144] @ 3d76f0 │ │ │ │ @@ -409228,37 +409228,37 @@ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, r4, lsr #24 │ │ │ │ addeq r3, sp, r0, asr #30 │ │ │ │ andscs r0, r0, r0 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq fp, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq fp, r2, r8, lsr #8 │ │ │ │ + rsbeq fp, r2, r0, lsl #9 │ │ │ │ + strdeq fp, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ - strheq fp, [r2], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq fp, r2, r4, lsl #5 │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - rsbeq fp, r2, r8, asr #3 │ │ │ │ + @ instruction: 0x0062b198 │ │ │ │ andeq r3, r0, r0, asr #2 │ │ │ │ - rsbseq r8, r6, r4, lsl r8 │ │ │ │ + rsbseq r8, r6, r4, ror #15 │ │ │ │ bge ff2ca6c0 <__bss_end__@@Base+0xfe517d90> │ │ │ │ andeq r2, r0, r0, ror fp │ │ │ │ - rsbeq sl, r2, ip, asr pc │ │ │ │ - strheq sl, [r2], #-232 @ 0xffffff18 @ │ │ │ │ - muleq r0, r8, fp │ │ │ │ - rsbeq sl, r2, r0, lsl r2 │ │ │ │ - rsbeq sl, r2, ip, lsr pc │ │ │ │ rsbeq sl, r2, ip, lsr #30 │ │ │ │ - rsbeq sl, r2, ip, ror #2 │ │ │ │ - rsbeq sl, r2, ip, asr #27 │ │ │ │ - rsbeq sl, r2, r4, lsr #3 │ │ │ │ - rsbeq sl, r2, r4, asr #25 │ │ │ │ - rsbeq sl, r2, r8, ror r1 │ │ │ │ - rsbseq r8, r6, r8, asr #7 │ │ │ │ - rsbeq r8, r2, r8, ror sl │ │ │ │ + rsbeq sl, r2, r8, lsl #29 │ │ │ │ + muleq r0, r8, fp │ │ │ │ + rsbeq sl, r2, r0, ror #3 │ │ │ │ + rsbeq sl, r2, ip, lsl #30 │ │ │ │ + strdeq sl, [r2], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq sl, r2, ip, lsr r1 │ │ │ │ + @ instruction: 0x0062ad9c │ │ │ │ + rsbeq sl, r2, r4, ror r1 │ │ │ │ + @ instruction: 0x0062ac94 │ │ │ │ + rsbeq sl, r2, r8, asr #2 │ │ │ │ + @ instruction: 0x00768398 │ │ │ │ + rsbeq r8, r2, r8, asr #20 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #268] @ 3d7818 │ │ │ │ ldr r4, [pc, #268] @ 3d781c │ │ │ │ @@ -409328,18 +409328,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #804 @ 0x324 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ addeq r3, sp, r0, lsl r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r3, sp, ip, lsr #7 │ │ │ │ - rsbseq r8, r6, ip, asr #4 │ │ │ │ - rsbseq r8, r6, r8, lsl r2 │ │ │ │ - rsbeq r8, r2, ip, asr #17 │ │ │ │ - ldrdeq sl, [r2], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq r8, r6, ip, lsl r2 │ │ │ │ + rsbseq r8, r6, r8, ror #3 │ │ │ │ + @ instruction: 0x0062889c │ │ │ │ + rsbeq sl, r2, r4, lsr #25 │ │ │ │ andeq r0, r0, r7, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #236] @ 3d793c │ │ │ │ ldr r3, [pc, #236] @ 3d7940 │ │ │ │ @@ -409401,16 +409401,16 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ bl 3d69b0 │ │ │ │ b 3d789c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq r3, sp, ip, asr #5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r3, sp, r8, ror r2 │ │ │ │ - rsbseq r8, r6, r4, lsr r1 │ │ │ │ rsbseq r8, r6, r4, lsl #2 │ │ │ │ + ldrsbeq r8, [r6], #-4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3648] @ 0xe40 │ │ │ │ ldr ip, [pc, #3956] @ 3d88dc │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #3952] @ 3d88e0 │ │ │ │ @@ -409456,26 +409456,26 @@ │ │ │ │ add r6, r6, #131072 @ 0x20000 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r0, [r6, #664] @ 0x298 │ │ │ │ bne 3d7b80 │ │ │ │ bl 3cc95c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ - bl 9baa24 │ │ │ │ + bl 9ba9f4 │ │ │ │ sub r7, r0, r4 │ │ │ │ cmp r7, #59 @ 0x3b │ │ │ │ mov fp, r0 │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ bhi 3d7fc8 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp] │ │ │ │ - bl 9ba87c │ │ │ │ + bl 9ba84c │ │ │ │ add r2, r4, #60 @ 0x3c │ │ │ │ sub r2, r2, fp │ │ │ │ add r0, r9, r7 │ │ │ │ mov r1, #0 │ │ │ │ bl 24a694 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ @@ -409831,15 +409831,15 @@ │ │ │ │ bhi 3d8008 │ │ │ │ mov r3, #18 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ - bl 9ba87c │ │ │ │ + bl 9ba84c │ │ │ │ b 3d7a98 │ │ │ │ ldr r1, [sl] │ │ │ │ mov r2, #18 │ │ │ │ add r1, r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ bl 249644 │ │ │ │ b 3d7a98 │ │ │ │ @@ -409862,15 +409862,15 @@ │ │ │ │ add ip, sp, #208 @ 0xd0 │ │ │ │ add r7, sp, #224 @ 0xe0 │ │ │ │ ldrb r6, [r8, #600] @ 0x258 │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r4, [sp, #228] @ 0xe4 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ @@ -409878,15 +409878,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ str ip, [sp, #72] @ 0x48 │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ bne 3d8b30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r7, [sp, #280] @ 0x118 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -409978,30 +409978,30 @@ │ │ │ │ str r6, [sp, #216] @ 0xd8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ strb r5, [sp, #220] @ 0xdc │ │ │ │ ldm r2, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ strb r5, [sp, #228] @ 0xe4 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r4 │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ tst r3, #1 │ │ │ │ bne 3d8b1c │ │ │ │ ldr r1, [sp, #132] @ 0x84 │ │ │ │ ldrb r2, [r8, #600] @ 0x258 │ │ │ │ ldr r3, [r1, #884] @ 0x374 │ │ │ │ ldr r4, [fp, r3, lsl #2] │ │ │ │ @@ -410136,45 +410136,45 @@ │ │ │ │ str r6, [sp, #216] @ 0xd8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ strb r5, [sp, #220] @ 0xdc │ │ │ │ ldm r2, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ strb r5, [sp, #228] @ 0xe4 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r4 │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ tst r3, #1 │ │ │ │ beq 3d8298 │ │ │ │ str r3, [sp, #288] @ 0x120 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ str r2, [r3, #4] │ │ │ │ str r2, [sp, #216] @ 0xd8 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ strb r5, [sp, #220] @ 0xdc │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #228] @ 0xe4 │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ adds r2, r3, #8 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -410183,15 +410183,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, sp, #196 @ 0xc4 │ │ │ │ mov r0, r4 │ │ │ │ mov r4, #4 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ b 3d8298 │ │ │ │ ldrb r3, [sp, #292] @ 0x124 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r6, #1 │ │ │ │ strb r3, [sp, #196] @ 0xc4 │ │ │ │ bic r3, r3, #1 │ │ │ │ str r4, [r2, #4] │ │ │ │ @@ -410200,44 +410200,44 @@ │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ strb r6, [sp, #220] @ 0xdc │ │ │ │ ldm r2, {r0, r1} │ │ │ │ add r5, r5, #424 @ 0x1a8 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ strb r6, [sp, #228] @ 0xe4 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r5 │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldrb r3, [sp, #196] @ 0xc4 │ │ │ │ tst r3, #1 │ │ │ │ beq 3d8298 │ │ │ │ strb r3, [sp, #292] @ 0x124 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [sp, #216] @ 0xd8 │ │ │ │ strb r6, [sp, #220] @ 0xdc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r6, [sp, #24] │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ strb r6, [sp, #228] @ 0xe4 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ adds r2, r3, #12 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -410246,15 +410246,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, sp, #196 @ 0xc4 │ │ │ │ mov r0, r5 │ │ │ │ mov r5, #0 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ b 3d8298 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d8128 │ │ │ │ ldr r3, [pc, #652] @ 3d8928 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ @@ -410277,21 +410277,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #540] @ 3d892c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ and r3, r3, #32768 @ 0x8000 │ │ │ │ b 3d8134 │ │ │ │ ldr r2, [sp, #140] @ 0x8c │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r8, #592] @ 0x250 │ │ │ │ @@ -410313,15 +410313,15 @@ │ │ │ │ str r3, [sp, #216] @ 0xd8 │ │ │ │ strb r5, [sp, #220] @ 0xdc │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm r2, {r0, r1} │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ stm r2, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #168] @ 0xa8 │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #228] @ 0xe4 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ ldm r0, {r0, r1} │ │ │ │ @@ -410330,15 +410330,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ mov r3, r6 │ │ │ │ mov r7, #0 │ │ │ │ mov r6, #0 │ │ │ │ add r0, r0, #424 @ 0x1a8 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ strb r5, [sp, #272] @ 0x110 │ │ │ │ ldr r5, [sp, #168] @ 0xa8 │ │ │ │ cmp r4, #0 │ │ │ │ movne r3, #0 │ │ │ │ strne r3, [sp, #168] @ 0xa8 │ │ │ │ beq 3d840c │ │ │ │ mov r6, #0 │ │ │ │ @@ -410405,62 +410405,62 @@ │ │ │ │ addeq r3, sp, r4, lsr #3 │ │ │ │ addeq r3, sp, r0, lsr #3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ bge ff2cb8fc <__bss_end__@@Base+0xfe518fcc> │ │ │ │ bge ff2cb8f8 <__bss_end__@@Base+0xfe518fc8> │ │ │ │ ldrdeq r2, [sp], r8 │ │ │ │ - ldrsbeq r7, [r6], #-212 @ 0xffffff2c @ │ │ │ │ - rsbseq r7, r6, ip, ror #25 │ │ │ │ - rsbseq r7, r6, r8, asr #25 │ │ │ │ - ldrheq r7, [r6], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r7, r6, r4, lsr #27 │ │ │ │ + ldrheq r7, [r6], #-204 @ 0xffffff34 @ │ │ │ │ + @ instruction: 0x00767c98 │ │ │ │ + rsbseq r7, r6, ip, lsl #23 │ │ │ │ eorseq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffcdff7f │ │ │ │ @ instruction: 0xffcfff7f │ │ │ │ eorseq r0, r2, r0, lsl #1 │ │ │ │ - rsbseq r7, r6, r8, lsr #11 │ │ │ │ - rsbeq r7, r2, ip, asr ip │ │ │ │ - rsbeq sl, r2, ip, lsl #14 │ │ │ │ + rsbseq r7, r6, r8, ror r5 │ │ │ │ + rsbeq r7, r2, ip, lsr #24 │ │ │ │ + ldrdeq sl, [r2], #-108 @ 0xffffff94 @ │ │ │ │ andeq r0, r0, pc, lsl r5 │ │ │ │ andeq r5, r0, r0, lsr r4 │ │ │ │ - rsbeq sl, r2, ip, lsl #8 │ │ │ │ + ldrdeq sl, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ muleq r0, r0, sp │ │ │ │ - rsbeq sl, r2, r0, asr #1 │ │ │ │ + @ instruction: 0x0062a090 │ │ │ │ andeq r3, r0, r8, ror #27 │ │ │ │ - rsbeq r9, r2, r0, lsr #28 │ │ │ │ - rsbseq r6, r6, ip, ror #27 │ │ │ │ + strdeq r9, [r2], #-208 @ 0xffffff30 @ │ │ │ │ + ldrheq r6, [r6], #-220 @ 0xffffff24 @ │ │ │ │ andeq r1, r0, ip, lsr sl │ │ │ │ - rsbeq r9, r2, r4, ror #30 │ │ │ │ + rsbeq r9, r2, r4, lsr pc │ │ │ │ bge ff2cb958 <__bss_end__@@Base+0xfe519028> │ │ │ │ andeq r3, r0, r4, lsr #23 │ │ │ │ - rsbeq r9, r2, r8, asr #11 │ │ │ │ - rsbseq r6, r6, ip, lsl #21 │ │ │ │ - rsbeq r7, r2, r4, asr #2 │ │ │ │ - rsbeq r9, r2, r8, lsr sl │ │ │ │ - rsbeq r9, r2, ip, lsl ip │ │ │ │ + @ instruction: 0x00629598 │ │ │ │ + rsbseq r6, r6, ip, asr sl │ │ │ │ + rsbeq r7, r2, r4, lsl r1 │ │ │ │ + rsbeq r9, r2, r8, lsl #20 │ │ │ │ + rsbeq r9, r2, ip, ror #23 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - rsbeq r9, r2, ip, lsl #5 │ │ │ │ - rsbseq r6, r6, r0, lsl #12 │ │ │ │ + rsbeq r9, r2, ip, asr r2 │ │ │ │ + ldrsbeq r6, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r1, r0, r4, lsl #27 │ │ │ │ - rsbeq r9, r2, r0, lsr #2 │ │ │ │ + strdeq r9, [r2], #-0 @ │ │ │ │ muleq r0, r8, r3 │ │ │ │ - strdeq r9, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r9, r2, ip, lsl #9 │ │ │ │ + rsbeq r9, r2, r0, asr #9 │ │ │ │ + rsbeq r9, r2, ip, asr r4 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - rsbeq r9, r2, r8, asr #11 │ │ │ │ + @ instruction: 0x00629598 │ │ │ │ andeq r4, r0, r8, lsl #19 │ │ │ │ - rsbeq r6, r2, ip, lsl sl │ │ │ │ + rsbeq r6, r2, ip, ror #19 │ │ │ │ andeq r3, r0, r8, lsl #9 │ │ │ │ - rsbeq r9, r2, r0, ror #11 │ │ │ │ + strheq r9, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r4, r0, r4, asr #29 │ │ │ │ - rsbseq r6, r6, r4, lsr #4 │ │ │ │ - @ instruction: 0x00629494 │ │ │ │ - rsbeq r8, r2, ip, lsl #25 │ │ │ │ + ldrsheq r6, [r6], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r9, r2, r4, ror #8 │ │ │ │ + rsbeq r8, r2, ip, asr ip │ │ │ │ andeq r2, r0, r4, lsl #23 │ │ │ │ - @ instruction: 0x00629090 │ │ │ │ + rsbeq r9, r2, r0, rrx │ │ │ │ andeq r3, r0, ip, lsr r7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ mov r2, #32 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ bl 24a694 │ │ │ │ @@ -410520,26 +410520,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-444] @ 3d8934 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d81e4 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d97ac │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r8, #64 @ 0x40 │ │ │ │ @@ -410574,27 +410574,27 @@ │ │ │ │ str r5, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-656] @ 3d893c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d80d0 │ │ │ │ mov r6, r4 │ │ │ │ mov r7, r4 │ │ │ │ str r4, [sp, #168] @ 0xa8 │ │ │ │ str r4, [sp, #112] @ 0x70 │ │ │ │ add r3, sp, #264 @ 0x108 │ │ │ │ add r2, sp, #264 @ 0x108 │ │ │ │ @@ -410697,19 +410697,19 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r6, #712] @ 0x2c8 │ │ │ │ umull r5, r8, r2, r3 │ │ │ │ bne 3d9bf0 │ │ │ │ mov r0, #1 │ │ │ │ ldr r7, [r6, #700] @ 0x2bc │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc r3, r8, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b12e0 │ │ │ │ + bl 9b12b0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r6, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r6, #684] @ 0x2ac │ │ │ │ eor r3, r3, #1 │ │ │ │ cmp sl, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r3, #1 │ │ │ │ @@ -410728,19 +410728,19 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r6, #732] @ 0x2dc │ │ │ │ umull r5, r8, r2, r3 │ │ │ │ bne 3da0b8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r7, [r6, #720] @ 0x2d0 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc r3, r8, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b12e0 │ │ │ │ + bl 9b12b0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r6, #724] @ 0x2d4 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d7b3c │ │ │ │ ldr r3, [pc, #-1268] @ 3d8944 │ │ │ │ @@ -410763,22 +410763,22 @@ │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r5, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1380] @ 3d8948 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d7b3c │ │ │ │ ldr r1, [pc, #-1392] @ 3d894c │ │ │ │ b 3d7af4 │ │ │ │ ldr r3, [pc, #-1396] @ 3d8950 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -410796,22 +410796,22 @@ │ │ │ │ beq 3d98a4 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1500] @ 3d8954 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d79f4 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r7, [sp, #224] @ 0xe0 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r8, [r2, #2072] @ 0x818 │ │ │ │ @@ -410867,15 +410867,15 @@ │ │ │ │ str r2, [sp, #160] @ 0xa0 │ │ │ │ strb r3, [sp, #220] @ 0xdc │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ stm r2, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ ldr r0, [sp, #168] @ 0xa8 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r3, #1 │ │ │ │ mov r0, #1 │ │ │ │ strb r3, [sp, #228] @ 0xe4 │ │ │ │ str r0, [sp, #24] │ │ │ │ @@ -410887,15 +410887,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ adds r2, r5, r2 │ │ │ │ adc r3, r3, #0 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ add r9, r9, r4 │ │ │ │ sub r3, r3, r4 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #272] @ 0x110 │ │ │ │ ldr r3, [sl, #4] │ │ │ │ @@ -410915,45 +410915,45 @@ │ │ │ │ b 3d87d8 │ │ │ │ cmp r7, fp, lsr r8 │ │ │ │ mov r3, fp │ │ │ │ movne r3, #128 @ 0x80 │ │ │ │ moveq r3, #144 @ 0x90 │ │ │ │ b 3d7ed8 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #764] @ 0x2fc │ │ │ │ b 3d7fa8 │ │ │ │ ldr r0, [r6, #720] @ 0x2d0 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #724] @ 0x2d4 │ │ │ │ b 3d7f9c │ │ │ │ ldr r0, [r6, #700] @ 0x2bc │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #704] @ 0x2c0 │ │ │ │ b 3d7f90 │ │ │ │ ldr r0, [r6, #680] @ 0x2a8 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ strb r5, [r6, #684] @ 0x2ac │ │ │ │ b 3d7f84 │ │ │ │ ldr r7, [r6, #664] @ 0x298 │ │ │ │ mov r0, r7 │ │ │ │ bl 3cc710 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3d7e54 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ tst r3, #8192 @ 0x2000 │ │ │ │ bne 3d9a44 │ │ │ │ orr sl, sl, #131072 @ 0x20000 │ │ │ │ b 3d7e54 │ │ │ │ ldr r0, [r6, #740] @ 0x2e4 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #744] @ 0x2e8 │ │ │ │ b 3d7fb4 │ │ │ │ mov r0, r4 │ │ │ │ bl 3cd474 │ │ │ │ b 3d7c9c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ @@ -411012,22 +411012,22 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r4, [sp, #232] @ 0xe8 │ │ │ │ str r4, [sp, #236] @ 0xec │ │ │ │ str r4, [sp, #240] @ 0xf0 │ │ │ │ str r4, [sp, #244] @ 0xf4 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2348] @ 3d8964 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d8d3c │ │ │ │ add r3, sp, #232 @ 0xe8 │ │ │ │ add r2, sp, #224 @ 0xe0 │ │ │ │ add r1, sp, #216 @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ bl 3cb280 │ │ │ │ ldrb r3, [sp, #216] @ 0xd8 │ │ │ │ @@ -411096,21 +411096,21 @@ │ │ │ │ beq 3da01c │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2672] @ 3d896c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d7c3c │ │ │ │ tst r8, #65536 @ 0x10000 │ │ │ │ strne r4, [sp, #260] @ 0x104 │ │ │ │ beq 3d8f5c │ │ │ │ b 3d8f74 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2] │ │ │ │ @@ -411160,21 +411160,21 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r4, [sp, #232] @ 0xe8 │ │ │ │ str r4, [sp, #236] @ 0xec │ │ │ │ str r4, [sp, #240] @ 0xf0 │ │ │ │ str r4, [sp, #244] @ 0xf4 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2916] @ 3d8978 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d7bfc │ │ │ │ ldr r3, [pc, #-2928] @ 3d897c │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d95c0 │ │ │ │ @@ -411200,36 +411200,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ strd r4, [sp, #24] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldrd r2, [sp, #160] @ 0xa0 │ │ │ │ str r7, [sp] │ │ │ │ strd r2, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3096] @ 3d8980 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d8110 │ │ │ │ ldr r0, [pc, #-3108] @ 3d8984 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d80d0 │ │ │ │ orrs r3, r7, r6 │ │ │ │ bne 3d8118 │ │ │ │ b 3d8694 │ │ │ │ mov r7, r5 │ │ │ │ mov r6, r5 │ │ │ │ str r5, [sp, #112] @ 0x70 │ │ │ │ @@ -411258,23 +411258,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3296] @ 3d898c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d7eec │ │ │ │ ldr r1, [pc, #-3308] @ 3d8990 │ │ │ │ ldr r0, [sp, #144] @ 0x90 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3d7ea0 │ │ │ │ @@ -411293,28 +411293,28 @@ │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ str fp, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3448] @ 3d8994 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [r3, r8, lsl #2] │ │ │ │ mov fp, r2 │ │ │ │ mov r2, r3 │ │ │ │ ldr r2, [r2, r9, lsl #2] │ │ │ │ ldr r3, [r3, r7, lsl #2] │ │ │ │ b 3d7ea0 │ │ │ │ @@ -411337,22 +411337,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3592] @ 3d899c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d7f6c │ │ │ │ ldr r3, [pc, #-3604] @ 3d89a0 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d8b08 │ │ │ │ @@ -411376,22 +411376,22 @@ │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #232] @ 0xe8 │ │ │ │ str r3, [sp, #236] @ 0xec │ │ │ │ str r3, [sp, #240] @ 0xf0 │ │ │ │ str r3, [sp, #244] @ 0xf4 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3736] @ 3d89a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d8b08 │ │ │ │ mov r0, r4 │ │ │ │ bl 3cb3c0 │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ b 3d92d0 │ │ │ │ ldr r3, [r6, #696] @ 0x2b8 │ │ │ │ ldr r1, [r6, #688] @ 0x2b0 │ │ │ │ @@ -411400,26 +411400,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r6, #692] @ 0x2b4 │ │ │ │ umull r5, r8, r2, r3 │ │ │ │ bne 3da02c │ │ │ │ mov r0, #1 │ │ │ │ ldr r7, [r6, #680] @ 0x2a8 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc r3, r8, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b12e0 │ │ │ │ + bl 9b12b0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r6, #684] @ 0x2ac │ │ │ │ b 3d8dc0 │ │ │ │ ldr r0, [pc, #-3840] @ 3d89ac │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d79f4 │ │ │ │ mov r4, #5 │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #260] @ 0x104 │ │ │ │ beq 3d8f74 │ │ │ │ ldr r3, [pc, #-3872] @ 3d89b0 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ @@ -411438,15 +411438,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3da1a4 │ │ │ │ ldr r0, [pc, #-3940] @ 3d89b4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r8, [r3, #2072] @ 0x818 │ │ │ │ b 3d8f74 │ │ │ │ bl 3cb358 │ │ │ │ str r0, [sp, #120] @ 0x78 │ │ │ │ b 3d9304 │ │ │ │ mvn r4, #0 │ │ │ │ @@ -411470,21 +411470,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2232] @ 3da26c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d7b38 │ │ │ │ tst r8, #262144 @ 0x40000 │ │ │ │ beq 3d91f0 │ │ │ │ mov r4, #3 │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #260] @ 0x104 │ │ │ │ beq 3d8f74 │ │ │ │ @@ -411505,15 +411505,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3da1a4 │ │ │ │ ldr r0, [pc, #2136] @ 3da27c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d9920 │ │ │ │ ldr r6, [sp, #108] @ 0x6c │ │ │ │ str r6, [sp, #112] @ 0x70 │ │ │ │ mov r5, r6 │ │ │ │ mov r7, r6 │ │ │ │ b 3d8be4 │ │ │ │ mov r0, r7 │ │ │ │ @@ -411546,23 +411546,23 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r5, [sp, #232] @ 0xe8 │ │ │ │ str r5, [sp, #236] @ 0xec │ │ │ │ str r5, [sp, #240] @ 0xf0 │ │ │ │ str r5, [sp, #244] @ 0xf4 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r9, [sp, #12] │ │ │ │ stm sp, {r7, r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1944] @ 3da284 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ ldr r8, [r3, #2072] @ 0x818 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cmp r2, #1 │ │ │ │ ldr r3, [r3] │ │ │ │ beq 3d9b84 │ │ │ │ @@ -411589,15 +411589,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3da1a0 │ │ │ │ ldr r0, [pc, #1812] @ 3da288 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ mov r4, #2 │ │ │ │ b 3d9920 │ │ │ │ tst r8, #65536 @ 0x10000 │ │ │ │ beq 3d9b0c │ │ │ │ cmp r3, #0 │ │ │ │ str r2, [sp, #260] @ 0x104 │ │ │ │ beq 3d8f74 │ │ │ │ @@ -411617,15 +411617,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3da1a4 │ │ │ │ ldr r0, [pc, #1704] @ 3da28c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d9920 │ │ │ │ ldr r3, [pc, #1688] @ 3da290 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d8d80 │ │ │ │ @@ -411643,28 +411643,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1568] @ 3da294 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d8d80 │ │ │ │ ldr r0, [pc, #1556] @ 3da298 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d8128 │ │ │ │ cmp r7, #1 │ │ │ │ beq 3da00c │ │ │ │ ands r3, r8, #131072 @ 0x20000 │ │ │ │ streq r3, [sp, #260] @ 0x104 │ │ │ │ beq 3d920c │ │ │ │ mov r3, #2 │ │ │ │ @@ -411689,22 +411689,22 @@ │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r8, [sp, #232] @ 0xe8 │ │ │ │ str r8, [sp, #236] @ 0xec │ │ │ │ str r8, [sp, #240] @ 0xf0 │ │ │ │ str r8, [sp, #244] @ 0xf4 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1404] @ 3da2a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ ldr fp, [r3, #2072] @ 0x818 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrb r2, [r4, #66] @ 0x42 │ │ │ │ @@ -411743,15 +411743,15 @@ │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ lsr r2, r5, #16 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ lsr r3, r7, #17 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ @@ -411765,15 +411765,15 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #1136] @ 3da2a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r3] │ │ │ │ b 3d91b4 │ │ │ │ mov r4, #4 │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #260] @ 0x104 │ │ │ │ beq 3d8f74 │ │ │ │ @@ -411794,15 +411794,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3da1a4 │ │ │ │ ldr r0, [pc, #1028] @ 3da2ac │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d9920 │ │ │ │ ldr r0, [pc, #1012] @ 3da2b0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -411810,21 +411810,21 @@ │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ lsr r1, r5, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str fp, [sp, #12] │ │ │ │ str r8, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r3] │ │ │ │ b 3d91b4 │ │ │ │ ldr r0, [pc, #944] @ 3da2b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d7bfc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r4, #66] @ 0x42 │ │ │ │ ldr fp, [r3, #2072] @ 0x818 │ │ │ │ ldr r3, [sp, #224] @ 0xe0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ lsr r3, fp, #19 │ │ │ │ @@ -411840,63 +411840,63 @@ │ │ │ │ b 3d9d74 │ │ │ │ ldr r0, [pc, #868] @ 3da2b8 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d81e4 │ │ │ │ ldrd r0, [sp, #112] @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #828] @ 3da2bc │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d8110 │ │ │ │ ldr r0, [pc, #804] @ 3da2c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d8d3c │ │ │ │ ldr r0, [pc, #792] @ 3da2c4 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d7eec │ │ │ │ ldr r0, [pc, #776] @ 3da2c8 │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d9710 │ │ │ │ ldr r0, [pc, #752] @ 3da2cc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d8b08 │ │ │ │ ldr r0, [pc, #736] @ 3da2d0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d7f6c │ │ │ │ ldr r0, [pc, #720] @ 3da2d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d7b3c │ │ │ │ tst r8, #65536 @ 0x10000 │ │ │ │ strne r4, [sp, #260] @ 0x104 │ │ │ │ beq 3d9b0c │ │ │ │ b 3d9b98 │ │ │ │ ldr r0, [pc, #692] @ 3da2d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d7c3c │ │ │ │ ldr r3, [pc, #604] @ 3da290 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d987c │ │ │ │ @@ -411914,24 +411914,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #556] @ 3da2dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d987c │ │ │ │ ldr r3, [pc, #464] @ 3da290 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d8dfc │ │ │ │ @@ -411948,80 +411948,80 @@ │ │ │ │ beq 3da204 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 3da2e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d8dfc │ │ │ │ ldr r0, [pc, #412] @ 3da2e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d7b38 │ │ │ │ ldr r0, [pc, #400] @ 3da2e8 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d9af0 │ │ │ │ ldr r0, [pc, #372] @ 3da2ec │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r8 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d8d80 │ │ │ │ ldr r0, [pc, #348] @ 3da2f0 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d9d28 │ │ │ │ mov r4, #2 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 3da2f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d9920 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #264] @ 3da2f8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r8 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d987c │ │ │ │ ldr r0, [pc, #240] @ 3da2fc │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r8 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3d8dfc │ │ │ │ bl 24b8d4 │ │ │ │ ldr r3, [pc, #212] @ 3da300 │ │ │ │ ldr r1, [pc, #212] @ 3da304 │ │ │ │ ldr r0, [pc, #212] @ 3da308 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #208] @ 3da30c │ │ │ │ @@ -412034,58 +412034,58 @@ │ │ │ │ ldr r0, [pc, #192] @ 3da318 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 3da31c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #992 @ 0x3e0 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbeq r8, r2, r0, asr #23 │ │ │ │ + @ instruction: 0x00628b90 │ │ │ │ andeq r2, r0, r4, lsl #23 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r2, r4, lsl #31 │ │ │ │ + rsbeq r8, r2, r4, asr pc │ │ │ │ @ instruction: 0x00002ab4 │ │ │ │ - ldrdeq r8, [r2], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r8, r2, r4, lsr lr │ │ │ │ - rsbeq r8, r2, r4, asr #27 │ │ │ │ + rsbeq r8, r2, ip, lsr #23 │ │ │ │ + rsbeq r8, r2, r4, lsl #28 │ │ │ │ + @ instruction: 0x00628d94 │ │ │ │ muleq r0, r8, fp │ │ │ │ - ldrdeq r7, [r2], #-168 @ 0xffffff58 @ │ │ │ │ - ldrdeq r8, [r2], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r7, r2, r8, lsr #21 │ │ │ │ + rsbeq r8, r2, r8, lsr #29 │ │ │ │ andeq r3, r0, ip, lsl #2 │ │ │ │ - rsbeq r8, r2, r8, ror sl │ │ │ │ + rsbeq r8, r2, r8, asr #20 │ │ │ │ andeq r2, r0, r4, asr r6 │ │ │ │ - ldrdeq r8, [r2], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r8, r2, r0, lsl #22 │ │ │ │ - rsbeq r8, r2, r4, lsl #20 │ │ │ │ - rsbeq r8, r2, r4, lsr r7 │ │ │ │ - @ instruction: 0x00628c98 │ │ │ │ - rsbeq r8, r2, r4, asr fp │ │ │ │ - rsbeq r8, r2, r0, lsl sl │ │ │ │ - ldrdeq r8, [r2], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r6, r2, r4, lsr #3 │ │ │ │ - rsbeq r8, r2, r4, asr sp │ │ │ │ - ldrdeq r8, [r2], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r8, r2, r0, ror #28 │ │ │ │ - rsbeq r8, r2, ip, ror r6 │ │ │ │ - @ instruction: 0x0062769c │ │ │ │ - rsbeq r7, r2, r4, lsl r6 │ │ │ │ - rsbeq r8, r2, r8, ror r4 │ │ │ │ - ldrdeq r8, [r2], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r7, r2, r0, lsr r6 │ │ │ │ - rsbeq r8, r2, r0, asr #12 │ │ │ │ - ldrdeq r8, [r2], #-192 @ 0xffffff40 @ │ │ │ │ - strheq r7, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ - @ instruction: 0x0062759c │ │ │ │ - rsbseq r5, r6, r8, ror #15 │ │ │ │ - @ instruction: 0x00625e9c │ │ │ │ - rsbeq r8, r2, ip, asr #18 │ │ │ │ + rsbeq r8, r2, r0, lsr #19 │ │ │ │ + ldrdeq r8, [r2], #-160 @ 0xffffff60 @ │ │ │ │ + ldrdeq r8, [r2], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r8, r2, r4, lsl #14 │ │ │ │ + rsbeq r8, r2, r8, ror #24 │ │ │ │ + rsbeq r8, r2, r4, lsr #22 │ │ │ │ + rsbeq r8, r2, r0, ror #19 │ │ │ │ + rsbeq r8, r2, ip, lsr #25 │ │ │ │ + rsbeq r6, r2, r4, ror r1 │ │ │ │ + rsbeq r8, r2, r4, lsr #26 │ │ │ │ + rsbeq r8, r2, ip, lsr #27 │ │ │ │ + rsbeq r8, r2, r0, lsr lr │ │ │ │ + rsbeq r8, r2, ip, asr #12 │ │ │ │ + rsbeq r7, r2, ip, ror #12 │ │ │ │ + rsbeq r7, r2, r4, ror #11 │ │ │ │ + rsbeq r8, r2, r8, asr #8 │ │ │ │ + rsbeq r8, r2, r4, lsr #11 │ │ │ │ + rsbeq r7, r2, r0, lsl #12 │ │ │ │ + rsbeq r8, r2, r0, lsl r6 │ │ │ │ + rsbeq r8, r2, r0, lsr #25 │ │ │ │ + rsbeq r7, r2, r8, lsl #11 │ │ │ │ + rsbeq r7, r2, ip, ror #10 │ │ │ │ + ldrheq r5, [r6], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r5, r2, ip, ror #28 │ │ │ │ + rsbeq r8, r2, ip, lsl r9 │ │ │ │ andeq r0, r0, r7, lsl r5 │ │ │ │ - rsbseq r5, r6, r4, asr #15 │ │ │ │ - rsbeq r5, r2, r8, ror lr │ │ │ │ - rsbeq r8, r2, r8, lsr r9 │ │ │ │ + @ instruction: 0x00765794 │ │ │ │ + rsbeq r5, r2, r8, asr #28 │ │ │ │ + rsbeq r8, r2, r8, lsl #18 │ │ │ │ andeq r0, r0, pc, asr #9 │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [sp] │ │ │ │ mov r3, #1 │ │ │ │ b 3d7950 │ │ │ │ │ │ │ │ 003da330 : │ │ │ │ @@ -412156,37 +412156,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3da4a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3da380 │ │ │ │ ldr r0, [pc, #48] @ 3da4a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3da380 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r0, [sp], r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x008d07b4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r0, sp, r0, ror #14 │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r2, r8, ror sl │ │ │ │ - rsbeq r8, r2, ip, lsl #21 │ │ │ │ + rsbeq r8, r2, r8, asr #20 │ │ │ │ + rsbeq r8, r2, ip, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #288] @ 3da5e4 │ │ │ │ ldr r3, [pc, #288] @ 3da5e8 │ │ │ │ @@ -412242,40 +412242,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3da604 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3da504 │ │ │ │ ldr r0, [pc, #52] @ 3da608 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3da504 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq r0, sp, r8, asr r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r0, sp, r4, lsr r6 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r0, sp, r0, lsl r6 │ │ │ │ andeq r4, r0, ip, asr sl │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r2, r4, asr r9 │ │ │ │ - rsbeq r8, r2, r8, ror r9 │ │ │ │ + rsbeq r8, r2, r4, lsr #18 │ │ │ │ + rsbeq r8, r2, r8, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #916] @ 3da9b8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #912] @ 3da9bc │ │ │ │ @@ -412400,22 +412400,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 3da9dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3da664 │ │ │ │ mov r0, r8 │ │ │ │ bl 3c7e84 │ │ │ │ ldr sl, [r6, #580] @ 0x244 │ │ │ │ ldr r3, [r6, #584] @ 0x248 │ │ │ │ ldr fp, [r6, #588] @ 0x24c │ │ │ │ mov r8, r0 │ │ │ │ @@ -412439,22 +412439,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 3da9e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3da744 │ │ │ │ ldr r1, [pc, #260] @ 3da9e8 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3da6f4 │ │ │ │ ldr r1, [pc, #220] @ 3da9d4 │ │ │ │ @@ -412471,63 +412471,63 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 3da9ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r2, [r9] │ │ │ │ b 3da6f4 │ │ │ │ ldr r0, [pc, #124] @ 3da9f0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3da664 │ │ │ │ ldr r0, [pc, #108] @ 3da9f4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r2, [r9] │ │ │ │ b 3da6f4 │ │ │ │ ldr r0, [pc, #80] @ 3da9f8 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3da744 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ strdeq r0, [sp], r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r0, sp, r0, ror #9 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r0, sp, r8, lsr #9 │ │ │ │ addeq r0, sp, r8, asr #7 │ │ │ │ andeq r4, r0, r4, lsr ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r2, r0, asr #14 │ │ │ │ + rsbeq r8, r2, r0, lsl r7 │ │ │ │ andeq r2, r0, ip │ │ │ │ - rsbeq r8, r2, r8, ror r7 │ │ │ │ + rsbeq r8, r2, r8, asr #14 │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ - rsbeq r8, r2, r8, ror #12 │ │ │ │ - rsbeq r8, r2, r0, lsr r6 │ │ │ │ - rsbeq r8, r2, r0, lsl #13 │ │ │ │ - ldrdeq r8, [r2], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r8, r2, r8, lsr r6 │ │ │ │ + rsbeq r8, r2, r0, lsl #12 │ │ │ │ + rsbeq r8, r2, r0, asr r6 │ │ │ │ + rsbeq r8, r2, ip, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r4, r0, #131072 @ 0x20000 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #932] @ 0x3a4 │ │ │ │ @@ -412567,42 +412567,42 @@ │ │ │ │ bne 3dab20 │ │ │ │ orr r2, r7, #4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3d4bcc │ │ │ │ ldr r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ ldrb r3, [r4, #704] @ 0x2c0 │ │ │ │ strb r6, [r4, #684] @ 0x2ac │ │ │ │ cmp r3, #0 │ │ │ │ beq 3daa7c │ │ │ │ ldr r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3daa88 │ │ │ │ ldr r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq 3daa94 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3daaa0 │ │ │ │ ldr r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #744] @ 0x2e8 │ │ │ │ b 3daaa0 │ │ │ │ │ │ │ │ 003dab34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -412686,21 +412686,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 3dad90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dabbc │ │ │ │ ldr r1, [pc, #224] @ 3dad94 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #896 @ 0x380 │ │ │ │ mov r0, r4 │ │ │ │ bl 3d15a0 │ │ │ │ @@ -412725,46 +412725,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3dad9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dabb8 │ │ │ │ ldr r0, [pc, #80] @ 3dada0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dabb8 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #64] @ 3dada4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dabbc │ │ │ │ addeq pc, ip, r4, asr #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq pc, ip, r0, lsr #31 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq pc, ip, r8, asr pc @ │ │ │ │ - rsbseq r4, r6, r0, lsl lr │ │ │ │ + rsbseq r4, r6, r0, ror #27 │ │ │ │ @ instruction: 0x00001fbc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r2, r4, lsl r4 │ │ │ │ - rsbseq r4, r6, r4, ror #26 │ │ │ │ + rsbeq r8, r2, r4, ror #7 │ │ │ │ + rsbseq r4, r6, r4, lsr sp │ │ │ │ andeq r1, r0, ip, lsr #29 │ │ │ │ - rsbeq r8, r2, r8, asr #7 │ │ │ │ - rsbeq r8, r2, r8, lsl #8 │ │ │ │ - rsbeq r8, r2, r4, lsl #7 │ │ │ │ + @ instruction: 0x00628398 │ │ │ │ + ldrdeq r8, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r8, r2, r4, asr r3 │ │ │ │ │ │ │ │ 003dada8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #116] @ 3dae34 │ │ │ │ @@ -412910,42 +412910,42 @@ │ │ │ │ orr r2, r7, #4 │ │ │ │ mov r1, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 3d4bcc │ │ │ │ ldr r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ ldrb r3, [r4, #704] @ 0x2c0 │ │ │ │ strb r6, [r4, #684] @ 0x2ac │ │ │ │ cmp r3, #0 │ │ │ │ beq 3daf90 │ │ │ │ ldr r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3daf9c │ │ │ │ ldr r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dafa8 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dafb4 │ │ │ │ ldr r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #744] @ 0x2e8 │ │ │ │ b 3dafb4 │ │ │ │ ldr r2, [r4, #604] @ 0x25c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 3c78f0 │ │ │ │ @@ -412972,42 +412972,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3db154 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ b 3daeb0 │ │ │ │ ldr r0, [pc, #60] @ 3db158 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ b 3daeb0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008cfcb8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq pc, ip, r8, lsl #25 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq pc, ip, r0, lsr ip @ │ │ │ │ addeq pc, ip, r0, ror #22 │ │ │ │ andeq r3, r0, r8, lsl r5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x00628094 │ │ │ │ - strheq r8, [r2], #-12 @ │ │ │ │ + rsbeq r8, r2, r4, rrx │ │ │ │ + rsbeq r8, r2, ip, lsl #1 │ │ │ │ │ │ │ │ 003db15c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r1, [pc, #1048] @ 3db58c │ │ │ │ @@ -413096,26 +413096,26 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #32 │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #696] @ 3db5b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3db310 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3db478 │ │ │ │ ldr r2, [pc, #676] @ 3db5bc │ │ │ │ ldr r3, [pc, #628] @ 3db590 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -413153,23 +413153,23 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #492] @ 3db5c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3db20c │ │ │ │ ldr r3, [pc, #480] @ 3db5c8 │ │ │ │ lsl r2, r4, #2 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ asr sl, r4, #31 │ │ │ │ ldrh r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -413188,26 +413188,26 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r2, sl} │ │ │ │ str r8, [sp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 3db5cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3db218 │ │ │ │ ldr r2, [pc, #336] @ 3db5d0 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3db310 │ │ │ │ ldr r2, [pc, #284] @ 3db5b0 │ │ │ │ @@ -413224,83 +413224,83 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ mov ip, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 3db5d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3db310 │ │ │ │ ldr r0, [pc, #196] @ 3db5d8 │ │ │ │ mov r3, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3db218 │ │ │ │ ldr r0, [pc, #168] @ 3db5dc │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3db310 │ │ │ │ ldr r0, [pc, #136] @ 3db5e0 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3db20c │ │ │ │ ldr r0, [pc, #120] @ 3db5e4 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3db310 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq pc, ip, r8, lsr #19 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrsbeq r0, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r0, r7, r0, lsr #5 │ │ │ │ addeq pc, ip, r8, ror #18 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r1, r3, r8, asr #1 │ │ │ │ strdeq pc, [ip], ip │ │ │ │ addeq fp, r4, r8, asr r0 │ │ │ │ andeq r4, r0, r0, ror #5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x00628090 │ │ │ │ + rsbeq r8, r2, r0, rrx │ │ │ │ addeq pc, ip, r4, lsl #16 │ │ │ │ andeq r4, r0, ip, lsl #4 │ │ │ │ - rsbeq r7, r2, r4, lsr lr │ │ │ │ + rsbeq r7, r2, r4, lsl #28 │ │ │ │ @ instruction: 0x000053b8 │ │ │ │ - rsbeq r7, r2, r4, lsl #29 │ │ │ │ + rsbeq r7, r2, r4, asr lr │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ - rsbeq r7, r2, r0, asr pc │ │ │ │ - rsbeq r7, r2, r0, lsr lr │ │ │ │ - rsbeq r7, r2, ip, lsl #31 │ │ │ │ - rsbeq r7, r2, ip, lsr #26 │ │ │ │ - rsbeq r7, r2, r4, lsl #29 │ │ │ │ + rsbeq r7, r2, r0, lsr #30 │ │ │ │ + rsbeq r7, r2, r0, lsl #28 │ │ │ │ + rsbeq r7, r2, ip, asr pc │ │ │ │ + strdeq r7, [r2], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r7, r2, r4, asr lr │ │ │ │ │ │ │ │ 003db5e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #788] @ 3db914 │ │ │ │ @@ -413367,27 +413367,27 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #512] @ 3db938 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3db758 │ │ │ │ ldr r2, [pc, #480] @ 3db928 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3db824 │ │ │ │ mov r5, #0 │ │ │ │ @@ -413429,22 +413429,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 3db944 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3db688 │ │ │ │ ldr r2, [pc, #284] @ 3db948 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3db754 │ │ │ │ ldr r2, [pc, #240] @ 3db930 │ │ │ │ @@ -413461,69 +413461,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov ip, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 3db94c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3db754 │ │ │ │ ldr r0, [pc, #148] @ 3db950 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3db754 │ │ │ │ ldr r0, [pc, #120] @ 3db954 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3db758 │ │ │ │ ldr r0, [pc, #84] @ 3db958 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3db688 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - rsbseq pc, r6, r0, ror #28 │ │ │ │ + rsbseq pc, r6, r0, lsr lr @ │ │ │ │ strdeq pc, [ip], r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrdeq pc, [ip], ip │ │ │ │ addeq sl, r4, r4, asr ip │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ strheq r4, [r0], -r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq r7, [r2], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r7, r2, r4, lsr #29 │ │ │ │ @ instruction: 0x008cf3bc │ │ │ │ andeq r4, r0, r0, ror sp │ │ │ │ - rsbeq r7, r2, r0, lsl sp │ │ │ │ + rsbeq r7, r2, r0, ror #25 │ │ │ │ andeq r3, r0, r8, lsl r4 │ │ │ │ - strdeq r7, [r2], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r7, r2, ip, asr #28 │ │ │ │ - rsbeq r7, r2, ip, ror sp │ │ │ │ - @ instruction: 0x00627c9c │ │ │ │ + rsbeq r7, r2, ip, asr #27 │ │ │ │ + rsbeq r7, r2, ip, lsl lr │ │ │ │ + rsbeq r7, r2, ip, asr #26 │ │ │ │ + rsbeq r7, r2, ip, ror #24 │ │ │ │ │ │ │ │ 003db95c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -413539,15 +413539,15 @@ │ │ │ │ add r4, r8, #131072 @ 0x20000 │ │ │ │ stm sp, {r1, r3, r8} │ │ │ │ ldr r6, [pc, #660] @ 3dbc38 │ │ │ │ ldr r3, [pc, #660] @ 3dbc3c │ │ │ │ mov r2, #1 │ │ │ │ ldr r7, [pc, #656] @ 3dbc40 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b0dec │ │ │ │ + bl 9b0dbc │ │ │ │ str r6, [r4, #748] @ 0x2ec │ │ │ │ ldr r6, [pc, #644] @ 3dbc44 │ │ │ │ str r5, [r4, #604] @ 0x25c │ │ │ │ str r7, [r4, #708] @ 0x2c4 │ │ │ │ add r5, r4, #688 @ 0x2b0 │ │ │ │ mov r7, #1024 @ 0x400 │ │ │ │ strd r6, [r5] │ │ │ │ @@ -413593,111 +413593,111 @@ │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ ldr sl, [pc, #468] @ 3dbc54 │ │ │ │ add r9, r4, #900 @ 0x384 │ │ │ │ add sl, pc, sl │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b0dec │ │ │ │ + bl 9b0dbc │ │ │ │ str r6, [r4, #680] @ 0x2a8 │ │ │ │ mov r0, #32 │ │ │ │ bl 248810 │ │ │ │ mov r3, #1 │ │ │ │ add r1, r4, #700 @ 0x2bc │ │ │ │ mov r2, r3 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b0dec │ │ │ │ + bl 9b0dbc │ │ │ │ str r6, [r4, #700] @ 0x2bc │ │ │ │ mov r0, #32 │ │ │ │ bl 248810 │ │ │ │ mov r3, #1 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ mov r2, r3 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b0dec │ │ │ │ + bl 9b0dbc │ │ │ │ str r6, [r4, #720] @ 0x2d0 │ │ │ │ mov r0, #32 │ │ │ │ bl 248810 │ │ │ │ mov r3, #1 │ │ │ │ add r1, r4, #740 @ 0x2e4 │ │ │ │ mov r2, r3 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b0dec │ │ │ │ + bl 9b0dbc │ │ │ │ str r6, [r4, #740] @ 0x2e4 │ │ │ │ mov r0, #32 │ │ │ │ bl 248810 │ │ │ │ add r3, r4, #760 @ 0x2f8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b0dec │ │ │ │ + bl 9b0dbc │ │ │ │ mov r0, #32 │ │ │ │ str r6, [r4, #760] @ 0x2f8 │ │ │ │ bl 248810 │ │ │ │ ldr r3, [pc, #248] @ 3dbc58 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r3, r4, #780 @ 0x30c │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b0dec │ │ │ │ + bl 9b0dbc │ │ │ │ str r5, [r4, #780] @ 0x30c │ │ │ │ add r5, r4, #800 @ 0x320 │ │ │ │ mov r0, #32 │ │ │ │ bl 248810 │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ stm sp, {r7, sl} │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b0dec │ │ │ │ + bl 9b0dbc │ │ │ │ str r6, [r5], #20 │ │ │ │ cmp r9, r5 │ │ │ │ bne 3dbb8c │ │ │ │ add r0, r4, #632 @ 0x278 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ bl 3c8b94 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r0, r4, #660 @ 0x294 │ │ │ │ bl 3c8b94 │ │ │ │ add r0, r4, #664 @ 0x298 │ │ │ │ bl 3cad70 │ │ │ │ ldr r0, [r4, #936] @ 0x3a8 │ │ │ │ - bl 754878 │ │ │ │ + bl 754848 │ │ │ │ ldr r3, [pc, #112] @ 3dbc5c │ │ │ │ ldr r2, [pc, #112] @ 3dbc60 │ │ │ │ ldr r1, [pc, #112] @ 3dbc64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1020 @ 0x3fc │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ add r0, r4, #448 @ 0x1c0 │ │ │ │ str fp, [sp] │ │ │ │ bl 3c7dec │ │ │ │ mov r0, r8 │ │ │ │ @@ -413710,81 +413710,81 @@ │ │ │ │ andeq r0, r0, r8, lsl #20 │ │ │ │ andeq r0, r0, fp, lsl #20 │ │ │ │ andeq r0, r0, r2, lsl #22 │ │ │ │ andeq r0, r0, r8, lsl #28 │ │ │ │ @ instruction: 0xffff9f4c │ │ │ │ @ instruction: 0xffff5430 │ │ │ │ @ instruction: 0xffff6c98 │ │ │ │ - rsbseq r3, r6, r8, lsr #28 │ │ │ │ - strheq r8, [r0], #-12 @ │ │ │ │ - rsbeq r1, r0, r4, ror #9 │ │ │ │ + ldrsheq r3, [r6], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r8, r0, ip, lsl #1 │ │ │ │ + strheq r1, [r0], #-68 @ 0xffffffbc @ │ │ │ │ │ │ │ │ 003dbc68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r7, r0, #131072 @ 0x20000 │ │ │ │ ldr r4, [r7, #604] @ 0x25c │ │ │ │ mov r6, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3dbc9c │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r0, r4 │ │ │ │ bl 248b1c │ │ │ │ ldr r4, [r7, #680] @ 0x2a8 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3dbcb8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r0, r4 │ │ │ │ bl 248b1c │ │ │ │ ldr r4, [r7, #700] @ 0x2bc │ │ │ │ cmp r4, #0 │ │ │ │ beq 3dbcd4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r0, r4 │ │ │ │ bl 248b1c │ │ │ │ ldr r4, [r7, #720] @ 0x2d0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3dbcf0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r0, r4 │ │ │ │ bl 248b1c │ │ │ │ ldr r4, [r7, #740] @ 0x2e4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3dbd0c │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r0, r4 │ │ │ │ bl 248b1c │ │ │ │ ldr r4, [r7, #760] @ 0x2f8 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3dbd28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r0, r4 │ │ │ │ bl 248b1c │ │ │ │ ldr r4, [r7, #780] @ 0x30c │ │ │ │ cmp r4, #0 │ │ │ │ beq 3dbd44 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r0, r4 │ │ │ │ bl 248b1c │ │ │ │ add r6, r6, #131072 @ 0x20000 │ │ │ │ mov r4, #0 │ │ │ │ add r6, r6, #800 @ 0x320 │ │ │ │ ldr r5, [r6, r4, lsl #2] │ │ │ │ subs r0, r5, #0 │ │ │ │ beq 3dbd68 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r0, r5 │ │ │ │ bl 248b1c │ │ │ │ add r4, r4, #5 │ │ │ │ cmp r4, #25 │ │ │ │ bne 3dbd50 │ │ │ │ ldr r0, [r7, #632] @ 0x278 │ │ │ │ bl 3c8c34 │ │ │ │ @@ -413917,38 +413917,38 @@ │ │ │ │ ldr r2, [r3, r1, lsl #2] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r0, #0 │ │ │ │ umull r6, r9, r2, r3 │ │ │ │ bne 3dc1b0 │ │ │ │ mov r0, #1 │ │ │ │ ldr fp, [r4] │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ adds r2, r6, r0 │ │ │ │ adc r3, r9, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 9b12e0 │ │ │ │ + bl 9b12b0 │ │ │ │ strb sl, [r4, #4] │ │ │ │ b 3dbee0 │ │ │ │ ldr r1, [r5, #788] @ 0x314 │ │ │ │ ldr r2, [r5, #796] @ 0x31c │ │ │ │ ldr r3, [r5, #792] @ 0x318 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ umull r4, r6, r2, r3 │ │ │ │ ldr r3, [pc, #1680] @ 3dc640 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dc238 │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #780] @ 0x30c │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b12e0 │ │ │ │ + bl 9b12b0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #784] @ 0x310 │ │ │ │ b 3dbec8 │ │ │ │ ldr r1, [r5, #748] @ 0x2ec │ │ │ │ ldr r2, [r5, #756] @ 0x2f4 │ │ │ │ ldr r3, [r5, #752] @ 0x2f0 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -413956,19 +413956,19 @@ │ │ │ │ ldr r3, [pc, #1600] @ 3dc640 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dc2c0 │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #740] @ 0x2e4 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b12e0 │ │ │ │ + bl 9b12b0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #744] @ 0x2e8 │ │ │ │ b 3dbebc │ │ │ │ ldr r1, [r5, #768] @ 0x300 │ │ │ │ ldr r2, [r5, #776] @ 0x308 │ │ │ │ ldr r3, [r5, #772] @ 0x304 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -413976,19 +413976,19 @@ │ │ │ │ ldr r3, [pc, #1520] @ 3dc640 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dc348 │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #760] @ 0x2f8 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b12e0 │ │ │ │ + bl 9b12b0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #764] @ 0x2fc │ │ │ │ b 3dbeb0 │ │ │ │ ldr r1, [r5, #728] @ 0x2d8 │ │ │ │ ldr r2, [r5, #736] @ 0x2e0 │ │ │ │ ldr r3, [r5, #732] @ 0x2dc │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -413996,19 +413996,19 @@ │ │ │ │ ldr r3, [pc, #1440] @ 3dc640 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dc458 │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #720] @ 0x2d0 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b12e0 │ │ │ │ + bl 9b12b0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #724] @ 0x2d4 │ │ │ │ b 3dbea4 │ │ │ │ ldr r1, [r5, #708] @ 0x2c4 │ │ │ │ ldr r2, [r5, #716] @ 0x2cc │ │ │ │ ldr r3, [r5, #712] @ 0x2c8 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -414016,19 +414016,19 @@ │ │ │ │ ldr r3, [pc, #1360] @ 3dc640 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dc3d0 │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #700] @ 0x2bc │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b12e0 │ │ │ │ + bl 9b12b0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #704] @ 0x2c0 │ │ │ │ b 3dbe98 │ │ │ │ ldr r1, [r5, #688] @ 0x2b0 │ │ │ │ ldr r2, [r5, #696] @ 0x2b8 │ │ │ │ ldr r3, [r5, #692] @ 0x2b4 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -414036,36 +414036,36 @@ │ │ │ │ ldr r3, [pc, #1280] @ 3dc640 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dc4e0 │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #680] @ 0x2a8 │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b12e0 │ │ │ │ + bl 9b12b0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #684] @ 0x2ac │ │ │ │ b 3dbe8c │ │ │ │ ldr r0, [r5, #932] @ 0x3a4 │ │ │ │ bl 5ad820 │ │ │ │ mov r3, r0 │ │ │ │ str r4, [r3, #4] │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r5, #604] @ 0x25c │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ ldr r2, [pc, #1196] @ 3dc644 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d5f8c │ │ │ │ + bl 9d5f5c │ │ │ │ adds r2, r0, #500 @ 0x1f4 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b12e0 │ │ │ │ + bl 9b12b0 │ │ │ │ b 3dbf04 │ │ │ │ ldr r3, [pc, #1168] @ 3dc648 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dbf70 │ │ │ │ ldr r3, [pc, #1152] @ 3dc64c │ │ │ │ @@ -414082,24 +414082,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1060] @ 3dc654 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dbf70 │ │ │ │ ldr r3, [pc, #1032] @ 3dc648 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dbfbc │ │ │ │ ldr r3, [pc, #1016] @ 3dc64c │ │ │ │ @@ -414116,24 +414116,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #928] @ 3dc658 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dbfbc │ │ │ │ ldr r3, [pc, #896] @ 3dc648 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dc00c │ │ │ │ ldr r3, [pc, #880] @ 3dc64c │ │ │ │ @@ -414150,24 +414150,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #796] @ 3dc65c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dc00c │ │ │ │ ldr r3, [pc, #760] @ 3dc648 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dc05c │ │ │ │ ldr r3, [pc, #744] @ 3dc64c │ │ │ │ @@ -414184,24 +414184,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #664] @ 3dc660 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dc05c │ │ │ │ ldr r3, [pc, #624] @ 3dc648 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dc0fc │ │ │ │ ldr r3, [pc, #608] @ 3dc64c │ │ │ │ @@ -414218,24 +414218,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #532] @ 3dc664 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dc0fc │ │ │ │ ldr r3, [pc, #488] @ 3dc648 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dc0ac │ │ │ │ ldr r3, [pc, #472] @ 3dc64c │ │ │ │ @@ -414252,24 +414252,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #400] @ 3dc668 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dc0ac │ │ │ │ ldr r3, [pc, #352] @ 3dc648 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dc14c │ │ │ │ ldr r3, [pc, #336] @ 3dc64c │ │ │ │ @@ -414286,111 +414286,111 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 3dc66c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dc14c │ │ │ │ ldr r0, [pc, #256] @ 3dc670 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dbf70 │ │ │ │ ldr r0, [pc, #232] @ 3dc674 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dbfbc │ │ │ │ ldr r0, [pc, #208] @ 3dc678 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dc14c │ │ │ │ ldr r0, [pc, #184] @ 3dc67c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dc00c │ │ │ │ ldr r0, [pc, #160] @ 3dc680 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dc0fc │ │ │ │ ldr r0, [pc, #136] @ 3dc684 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dc05c │ │ │ │ ldr r0, [pc, #112] @ 3dc688 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dc0ac │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq lr, ip, r0, ror #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq lr, ip, r4, lsr #25 │ │ │ │ addeq lr, ip, r0, lsl ip │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ muleq r0, r8, fp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r5, r2, ip, lsl r5 │ │ │ │ - @ instruction: 0x00625494 │ │ │ │ - rsbeq r5, r2, ip, lsl #8 │ │ │ │ - rsbeq r5, r2, r4, lsl #7 │ │ │ │ - strdeq r5, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r5, r2, r4, ror r2 │ │ │ │ + rsbeq r5, r2, ip, ror #9 │ │ │ │ + rsbeq r5, r2, r4, ror #8 │ │ │ │ + ldrdeq r5, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r5, r2, r4, asr r3 │ │ │ │ + rsbeq r5, r2, ip, asr #5 │ │ │ │ + rsbeq r5, r2, r4, asr #4 │ │ │ │ + strheq r5, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r5, r2, r8, lsl #4 │ │ │ │ rsbeq r5, r2, ip, ror #3 │ │ │ │ - rsbeq r5, r2, r8, lsr r2 │ │ │ │ - rsbeq r5, r2, ip, lsl r2 │ │ │ │ - rsbeq r5, r2, r0, lsl #4 │ │ │ │ - rsbeq r5, r2, r4, ror #3 │ │ │ │ - rsbeq r5, r2, r8, asr #3 │ │ │ │ - rsbeq r5, r2, ip, lsr #3 │ │ │ │ - @ instruction: 0x00625190 │ │ │ │ + ldrdeq r5, [r2], #-16 @ │ │ │ │ + strheq r5, [r2], #-20 @ 0xffffffec @ │ │ │ │ + @ instruction: 0x00625198 │ │ │ │ + rsbeq r5, r2, ip, ror r1 │ │ │ │ + rsbeq r5, r2, r0, ror #2 │ │ │ │ │ │ │ │ 003dc68c : │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #16 │ │ │ │ b 3e9cd8 │ │ │ │ │ │ │ │ 003dc698 : │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #16 │ │ │ │ b 3e9844 │ │ │ │ ldr r0, [pc, #4] @ 3dc6b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq r3, r6, ip, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #276] @ 3dc7e0 │ │ │ │ ldr r1, [pc, #276] @ 3dc7e4 │ │ │ │ @@ -414446,37 +414446,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3dc800 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dc704 │ │ │ │ ldr r0, [pc, #48] @ 3dc804 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dc704 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq lr, ip, r0, asr r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq lr, ip, r0, lsr r4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq lr, ip, r4, lsl #8 │ │ │ │ andeq r1, r0, r8, asr #6 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r2, r2, r4, lsr #7 │ │ │ │ - rsbeq r2, r2, ip, asr #7 │ │ │ │ + rsbeq r2, r2, r4, ror r3 │ │ │ │ + @ instruction: 0x0062239c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #252] @ 3dc91c │ │ │ │ ldr r1, [pc, #252] @ 3dc920 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -414525,37 +414525,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3dc93c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dc858 │ │ │ │ ldr r0, [pc, #48] @ 3dc940 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dc858 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ strdeq lr, [ip], ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrdeq lr, [ip], ip │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x008ce2bc │ │ │ │ andeq r3, r0, r8, ror #17 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r2, r2, r4, ror r3 │ │ │ │ - rsbeq r2, r2, r0, lsr #7 │ │ │ │ + rsbeq r2, r2, r4, asr #6 │ │ │ │ + rsbeq r2, r2, r0, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 5ad850 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ @@ -414606,35 +414606,35 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #236] @ 3dcb24 │ │ │ │ ldr r1, [pc, #236] @ 3dcb28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #204] @ 3dcb2c │ │ │ │ ldr r1, [pc, #204] @ 3dcb30 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #172] @ 3dcb34 │ │ │ │ ldr r3, [pc, #172] @ 3dcb38 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #168] @ 3dcb3c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -414653,40 +414653,40 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r7, #56] @ 0x38 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74bf20 │ │ │ │ + bl 74bef0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq lr, r7, r4, asr sl │ │ │ │ - subseq sl, pc, ip, lsl #21 │ │ │ │ - rsbeq r7, r9, ip, lsr #31 │ │ │ │ - subseq sl, pc, ip, lsl #21 │ │ │ │ - subseq sl, pc, r4, lsr #21 │ │ │ │ - rsbeq r7, r0, r4, asr r2 │ │ │ │ - rsbeq r0, r0, r8, ror r6 │ │ │ │ + rsbseq lr, r7, r4, lsr #20 │ │ │ │ + subseq sl, pc, ip, asr sl @ │ │ │ │ + rsbeq r7, r9, ip, ror pc │ │ │ │ + subseq sl, pc, ip, asr sl @ │ │ │ │ + subseq sl, pc, r4, ror sl @ │ │ │ │ + rsbeq r7, r0, r4, lsr #4 │ │ │ │ + rsbeq r0, r0, r8, asr #12 │ │ │ │ andeq r1, r0, r4, ror #1 │ │ │ │ addeq r3, r6, r4, lsr #16 │ │ │ │ addeq r5, fp, r0, rrx │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ sbcne r8, r9, r6, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #22 │ │ │ │ - @ instruction: 0x00626c90 │ │ │ │ + rsbeq r6, r2, r0, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r4, [r0, #2440] @ 0x988 │ │ │ │ ldr r0, [pc, #596] @ 3dcdc4 │ │ │ │ @@ -414752,23 +414752,23 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 3dcdf0 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dcbd0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3dcbd0 │ │ │ │ ldr r2, [pc, #328] @ 3dcdf4 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -414787,15 +414787,15 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #232] @ 3dcdf8 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3dcc84 │ │ │ │ ldr r2, [pc, #224] @ 3dcdfc │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -414815,54 +414815,54 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3dce00 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3dcc84 │ │ │ │ ldr r0, [pc, #120] @ 3dce04 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dcbd0 │ │ │ │ ldr r0, [pc, #104] @ 3dce08 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dcbd0 │ │ │ │ ldr r0, [pc, #88] @ 3dce0c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dcbd0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq sp, ip, r8, lsr #31 │ │ │ │ strdeq pc, [r1], -lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umulleq sp, ip, r4, pc @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ strdeq pc, [r7], -lr │ │ │ │ strdeq pc, [pc], -lr │ │ │ │ addeq sp, ip, r0, asr #30 │ │ │ │ andeq r4, r0, r0, ror #20 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r2, r2, r8, lsr #2 │ │ │ │ + strdeq r2, [r2], #-8 @ │ │ │ │ muleq r0, r0, r1 │ │ │ │ - rsbeq r2, r2, r8, lsl r0 │ │ │ │ + rsbeq r1, r2, r8, ror #31 │ │ │ │ andeq r2, r0, r0, lsr r3 │ │ │ │ - rsbeq r2, r2, r0, asr #1 │ │ │ │ - strdeq r2, [r2], #-4 @ │ │ │ │ - rsbeq r2, r2, r8, asr r0 │ │ │ │ - strheq r1, [r2], #-248 @ 0xffffff08 @ │ │ │ │ + @ instruction: 0x00622090 │ │ │ │ + rsbeq r2, r2, r4, asr #1 │ │ │ │ + rsbeq r2, r2, r8, lsr #32 │ │ │ │ + rsbeq r1, r2, r8, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #732] @ 3dd104 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r1, [pc, #728] @ 3dd108 │ │ │ │ @@ -414928,23 +414928,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3dd124 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dce80 │ │ │ │ ldr r3, [pc, #432] @ 3dd114 │ │ │ │ add r6, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r5, r8 │ │ │ │ @@ -414968,22 +414968,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ stm sp, {r4, r8} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 3dd12c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ b 3dce88 │ │ │ │ ldr r9, [sp, #20] │ │ │ │ mov r3, #8 │ │ │ │ add r0, r6, #6528 @ 0x1980 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r0, #16 │ │ │ │ @@ -415015,59 +415015,59 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3dd134 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dce88 │ │ │ │ ldr r0, [pc, #116] @ 3dd138 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ b 3dce88 │ │ │ │ ldr r0, [pc, #92] @ 3dd13c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dce80 │ │ │ │ ldr r0, [pc, #80] @ 3dd140 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dce88 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ strdeq sp, [ip], r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sp, ip, r8, asr #25 │ │ │ │ addeq sp, ip, ip, lsl #25 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r1, r0, r8, lsl #12 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r2, r2, r4, asr #32 │ │ │ │ + rsbeq r2, r2, r4, lsl r0 │ │ │ │ andeq r2, r0, r4, lsr r8 │ │ │ │ - rsbeq r1, r2, ip, asr #29 │ │ │ │ + @ instruction: 0x00621e9c │ │ │ │ andeq r3, r0, r4, lsl r8 │ │ │ │ - rsbeq r1, r2, r8, ror #28 │ │ │ │ - rsbeq r1, r2, ip, lsr #28 │ │ │ │ - rsbeq r1, r2, r0, lsl #30 │ │ │ │ - rsbeq r1, r2, ip, ror #28 │ │ │ │ + rsbeq r1, r2, r8, lsr lr │ │ │ │ + strdeq r1, [r2], #-220 @ 0xffffff24 @ │ │ │ │ + ldrdeq r1, [r2], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r1, r2, ip, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #800] @ 3dd47c │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r1, [pc, #796] @ 3dd480 │ │ │ │ @@ -415133,23 +415133,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #532] @ 3dd49c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dd1bc │ │ │ │ ldr r3, [pc, #500] @ 3dd48c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dd318 │ │ │ │ add r0, r7, #4096 @ 0x1000 │ │ │ │ @@ -415199,22 +415199,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 3dd4a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dd2a4 │ │ │ │ ldr r3, [pc, #272] @ 3dd4ac │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dd2c8 │ │ │ │ ldr r3, [pc, #228] @ 3dd494 │ │ │ │ @@ -415230,68 +415230,68 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r6, r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3dd4b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dd2c8 │ │ │ │ ldr r0, [pc, #156] @ 3dd4b4 │ │ │ │ ldr r1, [pc, #100] @ 3dd480 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r0, [r1] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ eors r0, r1, r0 │ │ │ │ mov r1, #0 │ │ │ │ bne 3dd478 │ │ │ │ ldr r0, [pc, #124] @ 3dd4b8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ ldr r0, [pc, #108] @ 3dd4bc │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, sl │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dd2a4 │ │ │ │ ldr r0, [pc, #88] @ 3dd4c0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dd2c8 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008cd9bc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umulleq sp, ip, ip, r9 │ │ │ │ addeq sp, ip, r8, asr r9 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r4, asr #12 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r2, ip, ror lr │ │ │ │ + rsbeq r1, r2, ip, asr #28 │ │ │ │ addeq sp, ip, ip, asr #16 │ │ │ │ andeq r2, r0, ip, asr r3 │ │ │ │ - @ instruction: 0x00621c90 │ │ │ │ + rsbeq r1, r2, r0, ror #24 │ │ │ │ andeq r3, r0, r4, asr #14 │ │ │ │ - rsbeq r1, r2, r8, ror ip │ │ │ │ + rsbeq r1, r2, r8, asr #24 │ │ │ │ addeq sp, ip, r4, lsl #14 │ │ │ │ - rsbeq r1, r2, r4, lsl sp │ │ │ │ - rsbeq r1, r2, r0, lsl #24 │ │ │ │ - rsbeq r1, r2, ip, asr ip │ │ │ │ + rsbeq r1, r2, r4, ror #25 │ │ │ │ + ldrdeq r1, [r2], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r1, r2, ip, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #100] @ 3dd540 │ │ │ │ ldr r7, [pc, #100] @ 3dd544 │ │ │ │ ldr r6, [pc, #100] @ 3dd548 │ │ │ │ @@ -415301,31 +415301,31 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ bl 43b020 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ add r2, r4, #6336 @ 0x18c0 │ │ │ │ add r2, r2, #32 │ │ │ │ mov r1, r2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 439da4 │ │ │ │ - rsbseq sp, r7, r8, lsl #31 │ │ │ │ - ldrdeq r6, [r0], #-112 @ 0xffffff90 @ │ │ │ │ - ldrsheq pc, [pc], #-184 @ │ │ │ │ + rsbseq sp, r7, r8, asr pc │ │ │ │ + rsbeq r6, r0, r0, lsr #15 │ │ │ │ + subseq pc, pc, r8, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 3dd5fc │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -415333,25 +415333,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 3dd600 │ │ │ │ ldr r1, [pc, #136] @ 3dd604 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r2, [pc, #116] @ 3dd608 │ │ │ │ ldr r1, [pc, #116] @ 3dd60c │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #84] @ 3dd610 │ │ │ │ ldr r2, [pc, #84] @ 3dd614 │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -415362,21 +415362,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sp, r7, r4, lsl #30 │ │ │ │ - rsbeq r6, r2, r0, lsl r2 │ │ │ │ - rsbeq pc, r0, r0, lsl #18 │ │ │ │ - subseq r9, pc, r0, lsl pc @ │ │ │ │ - rsbeq r7, r9, r0, lsr r4 │ │ │ │ - rsbeq lr, r1, r8, lsr #10 │ │ │ │ - rsbeq r8, r1, r0 │ │ │ │ + ldrsbeq sp, [r7], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r6, r2, r0, ror #3 │ │ │ │ + ldrdeq pc, [r0], #-128 @ 0xffffff80 @ │ │ │ │ + subseq r9, pc, r0, ror #29 │ │ │ │ + rsbeq r7, r9, r0, lsl #8 │ │ │ │ + strdeq lr, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ + ldrdeq r7, [r1], #-240 @ 0xffffff10 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #292] @ 3dd754 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -415390,15 +415390,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r5, [pc, #240] @ 3dd768 │ │ │ │ ldr r3, [pc, #240] @ 3dd76c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -415435,40 +415435,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3dd780 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dd690 │ │ │ │ ldr r0, [pc, #60] @ 3dd784 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dd690 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - rsbseq sp, r7, r8, lsr lr │ │ │ │ + rsbseq sp, r7, r8, lsl #28 │ │ │ │ ldrdeq sp, [ip], r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r6, r2, r0, lsr r1 │ │ │ │ - rsbeq pc, r0, r4, lsr #16 │ │ │ │ + rsbeq r6, r2, r0, lsl #2 │ │ │ │ + strdeq pc, [r0], #-116 @ 0xffffff8c @ │ │ │ │ addeq sp, ip, r4, lsr #9 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sp, ip, r4, lsl #9 │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ + rsbeq r1, r2, r8, lsr sl │ │ │ │ rsbeq r1, r2, r8, ror #20 │ │ │ │ - @ instruction: 0x00621a98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #336] @ 3dd8f0 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -415483,15 +415483,15 @@ │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r6, [pc, #280] @ 3dd904 │ │ │ │ ldr r3, [pc, #280] @ 3dd908 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -415538,40 +415538,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3dd91c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dd804 │ │ │ │ ldr r0, [pc, #60] @ 3dd920 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dd804 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ - rsbseq sp, r7, r8, asr #25 │ │ │ │ + @ instruction: 0x0077dc98 │ │ │ │ addeq sp, ip, r8, ror #6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r5, r2, r0, asr #31 │ │ │ │ - strheq pc, [r0], #-100 @ 0xffffff9c @ │ │ │ │ + @ instruction: 0x00625f90 │ │ │ │ + rsbeq pc, r0, r4, lsl #13 │ │ │ │ addeq sp, ip, r0, lsr r3 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sp, ip, r4, ror #5 │ │ │ │ andeq r2, r0, r4, lsl #7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r2, r0, asr #18 │ │ │ │ - rsbeq r1, r2, ip, ror #18 │ │ │ │ + rsbeq r1, r2, r0, lsl r9 │ │ │ │ + rsbeq r1, r2, ip, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #508] @ 3ddb3c │ │ │ │ mov r4, r3 │ │ │ │ @@ -415589,15 +415589,15 @@ │ │ │ │ ldr r2, [pc, #472] @ 3ddb4c │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r9, [pc, #444] @ 3ddb50 │ │ │ │ ldr r3, [pc, #444] @ 3ddb54 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -415680,46 +415680,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3ddb6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dd9ac │ │ │ │ ldr r0, [pc, #76] @ 3ddb70 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dd9ac │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldrdeq sp, [ip], r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq sp, r7, r4, lsl #22 │ │ │ │ - rsbeq pc, r0, r0, lsl #10 │ │ │ │ - rsbeq r5, r2, r0, lsl lr │ │ │ │ + ldrsbeq sp, [r7], #-164 @ 0xffffff5c @ │ │ │ │ + ldrdeq pc, [r0], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r5, r2, r0, ror #27 │ │ │ │ addeq sp, ip, r8, lsl #3 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sp, ip, ip, lsl r1 │ │ │ │ addeq sp, ip, r8, asr #1 │ │ │ │ andeq r2, r0, r4, lsl ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r5, r2, r8, lsl #25 │ │ │ │ - strheq r5, [r2], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r5, r2, r8, asr ip │ │ │ │ + rsbeq r5, r2, ip, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r3, [pc, #2536] @ 3de574 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ mov ip, r1 │ │ │ │ @@ -415739,15 +415739,15 @@ │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ mov ip, #0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #2464] @ 3de58c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 3de270 │ │ │ │ @@ -415770,28 +415770,28 @@ │ │ │ │ strb r5, [r2, #61] @ 0x3d │ │ │ │ mov r0, sl │ │ │ │ add r2, r7, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ bl 43fd7c │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [pc, #2332] @ 3de59c │ │ │ │ add r8, r4, #6016 @ 0x1780 │ │ │ │ add r8, r8, #16 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ - bl 707328 │ │ │ │ + bl 7072f8 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 43fd7c │ │ │ │ ldr r3, [pc, #2288] @ 3de5a0 │ │ │ │ add r2, r7, #152 @ 0x98 │ │ │ │ @@ -415801,15 +415801,15 @@ │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r6 │ │ │ │ bl 43fd7c │ │ │ │ add sl, r4, #6336 @ 0x18c0 │ │ │ │ ldr r2, [pc, #2216] @ 3de5a4 │ │ │ │ @@ -415817,15 +415817,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add sl, sl, #32 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ add fp, r4, #1744 @ 0x6d0 │ │ │ │ - bl 707328 │ │ │ │ + bl 7072f8 │ │ │ │ add fp, fp, #4 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #4 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r6 │ │ │ │ bl 43fd7c │ │ │ │ mov r0, fp │ │ │ │ @@ -415843,15 +415843,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #3 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ mov r1, #8192 @ 0x2000 │ │ │ │ str r2, [sp, #16] │ │ │ │ str sl, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ @@ -415864,15 +415864,15 @@ │ │ │ │ subs sl, r0, #0 │ │ │ │ blt 3de180 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r1, r5 │ │ │ │ add r5, r5, #1 │ │ │ │ bl 43aeec │ │ │ │ cmp r5, #10 │ │ │ │ bne 3dddc0 │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ mov r3, #1 │ │ │ │ @@ -415890,15 +415890,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ bl 441690 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3de054 │ │ │ │ - bl 997370 │ │ │ │ + bl 997340 │ │ │ │ cmp r5, #0 │ │ │ │ blt 3de534 │ │ │ │ add r5, r4, #139264 @ 0x22000 │ │ │ │ ldrb r3, [r5, #1880] @ 0x758 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3de174 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -415948,18 +415948,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754864 │ │ │ │ + bl 754834 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ ldr r3, [r6, #-68] @ 0xffffffbc │ │ │ │ mov r1, fp │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ add r6, r4, #4096 @ 0x1000 │ │ │ │ mov r2, r0 │ │ │ │ @@ -416087,22 +416087,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [r7, #4] │ │ │ │ str r5, [r7, #8] │ │ │ │ str r5, [r7, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1148] @ 3de5e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dde14 │ │ │ │ mov r0, r6 │ │ │ │ bl 44d4f4 │ │ │ │ b 3dde58 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ @@ -416129,22 +416129,22 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #988] @ 3de5f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dddf0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3de438 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #1244] @ 0x4dc │ │ │ │ @@ -416183,21 +416183,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #784] @ 3de5f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ddc00 │ │ │ │ ldr r3, [pc, #772] @ 3de5fc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ddf80 │ │ │ │ @@ -416223,30 +416223,30 @@ │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str sl, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 3de600 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ddf80 │ │ │ │ ldr r3, [pc, #584] @ 3de604 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ddffc │ │ │ │ @@ -416264,22 +416264,22 @@ │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [r7, #4] │ │ │ │ str r6, [r7, #8] │ │ │ │ str r6, [r7, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #472] @ 3de608 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ddffc │ │ │ │ ldr r3, [pc, #452] @ 3de604 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3de22c │ │ │ │ @@ -416296,53 +416296,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 3de60c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3de22c │ │ │ │ ldr r0, [pc, #332] @ 3de610 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ddc00 │ │ │ │ ldr r0, [pc, #320] @ 3de614 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r8, r9, sl} │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ddf80 │ │ │ │ ldr r0, [pc, #300] @ 3de618 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3ddffc │ │ │ │ ldr r0, [pc, #288] @ 3de61c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dde14 │ │ │ │ ldr r0, [pc, #272] @ 3de620 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ b 3dddf0 │ │ │ │ ldr r0, [pc, #252] @ 3de624 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3de22c │ │ │ │ ldr r0, [pc, #236] @ 3de628 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 536e04 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #224] @ 3de62c │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -416352,72 +416352,72 @@ │ │ │ │ ldr r0, [pc, #216] @ 3de638 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #424 @ 0x1a8 │ │ │ │ bl 248d74 <__assert_fail@plt> │ │ │ │ - rsbseq sp, r7, ip, asr #17 │ │ │ │ + @ instruction: 0x0077d89c │ │ │ │ addeq ip, ip, r8, ror pc │ │ │ │ addeq ip, ip, r4, ror pc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r5, r2, r0, asr #23 │ │ │ │ - strheq pc, [r0], #-36 @ 0xffffffdc @ │ │ │ │ + @ instruction: 0x00625b90 │ │ │ │ + rsbeq pc, r0, r4, lsl #5 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ addeq r2, r6, ip, lsl #13 │ │ │ │ - rsbeq r5, r2, r0, ror #23 │ │ │ │ - rsbeq r5, r2, r0, lsr #23 │ │ │ │ - rsbeq r5, r2, r0, lsl #23 │ │ │ │ - rsbeq r5, r2, r4, lsr fp │ │ │ │ - rsbseq sp, r7, ip, lsl #14 │ │ │ │ - rsbeq r5, r0, r4, asr pc │ │ │ │ - subseq pc, pc, ip, ror r3 @ │ │ │ │ - rsbeq r5, r2, r4, asr #19 │ │ │ │ + strheq r5, [r2], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r5, r2, r0, ror fp │ │ │ │ + rsbeq r5, r2, r0, asr fp │ │ │ │ + rsbeq r5, r2, r4, lsl #22 │ │ │ │ + ldrsbeq sp, [r7], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r5, r0, r4, lsr #30 │ │ │ │ + subseq pc, pc, ip, asr #6 │ │ │ │ + @ instruction: 0x00625994 │ │ │ │ andeq r1, r0, sl, asr #1 │ │ │ │ - rsbseq sp, r7, r0, ror #10 │ │ │ │ - @ instruction: 0x005f9598 │ │ │ │ - strheq r6, [r9], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq sp, r7, r0, lsr r5 │ │ │ │ + subseq r9, pc, r8, ror #10 │ │ │ │ + rsbeq r6, r9, r8, lsl #21 │ │ │ │ addeq lr, sp, ip, asr r2 │ │ │ │ addeq ip, ip, ip, lsl #22 │ │ │ │ - rsbseq sp, r7, r4, lsr r4 │ │ │ │ + rsbseq sp, r7, r4, lsl #8 │ │ │ │ andeq r1, r0, r3, lsl #30 │ │ │ │ addeq ip, ip, r4, ror #20 │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r2, r4, ror #4 │ │ │ │ + rsbeq r1, r2, r4, lsr r2 │ │ │ │ strheq r1, [r0], -ip │ │ │ │ - rsbeq r1, r2, ip, lsl #2 │ │ │ │ + ldrdeq r1, [r2], #-12 @ │ │ │ │ @ instruction: 0x000015b0 │ │ │ │ - @ instruction: 0x00620f94 │ │ │ │ + rsbeq r0, r2, r4, ror #30 │ │ │ │ andeq r4, r0, r8, lsl #25 │ │ │ │ - strdeq r1, [r2], #-0 @ │ │ │ │ + rsbeq r1, r2, r0, asr #1 │ │ │ │ andeq r1, r0, r8, asr #25 │ │ │ │ - rsbeq r1, r2, r0, lsl r1 │ │ │ │ - rsbeq r1, r2, ip, lsl #1 │ │ │ │ - strdeq r0, [r2], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r1, r2, ip, lsl r0 │ │ │ │ - @ instruction: 0x00621098 │ │ │ │ - rsbeq r0, r2, r8, lsl pc │ │ │ │ - rsbeq r0, r2, r8, asr lr │ │ │ │ - rsbeq r1, r2, r8, asr r0 │ │ │ │ - rsbeq r0, r2, r8, lsl pc │ │ │ │ - rsbeq r0, r2, ip, lsr #30 │ │ │ │ - rsbseq ip, r7, ip, lsl #30 │ │ │ │ - rsbeq r5, r2, r8, lsr #4 │ │ │ │ - rsbeq r5, r2, r4, ror #5 │ │ │ │ + rsbeq r1, r2, r0, ror #1 │ │ │ │ + rsbeq r1, r2, ip, asr r0 │ │ │ │ + rsbeq r0, r2, r8, asr #27 │ │ │ │ + rsbeq r0, r2, ip, ror #31 │ │ │ │ + rsbeq r1, r2, r8, rrx │ │ │ │ + rsbeq r0, r2, r8, ror #29 │ │ │ │ + rsbeq r0, r2, r8, lsr #28 │ │ │ │ + rsbeq r1, r2, r8, lsr #32 │ │ │ │ + rsbeq r0, r2, r8, ror #29 │ │ │ │ + strdeq r0, [r2], #-236 @ 0xffffff14 @ │ │ │ │ + ldrsbeq ip, [r7], #-236 @ 0xffffff14 @ │ │ │ │ + strdeq r5, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ + strheq r5, [r2], #-36 @ 0xffffffdc @ │ │ │ │ │ │ │ │ 003de63c : │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #16 │ │ │ │ b 3e9648 │ │ │ │ ldr r0, [pc, #4] @ 3de654 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ccc │ │ │ │ + b 753c9c │ │ │ │ addeq r1, r6, ip, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #472] @ 3de848 │ │ │ │ mov r6, r1 │ │ │ │ @@ -416426,15 +416426,15 @@ │ │ │ │ sub sp, sp, #32 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ ldr r3, [pc, #436] @ 3de854 │ │ │ │ ldr r2, [pc, #436] @ 3de858 │ │ │ │ ldr r1, [pc, #436] @ 3de85c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, #16384 @ 0x4000 │ │ │ │ mov r9, #0 │ │ │ │ @@ -416446,28 +416446,28 @@ │ │ │ │ strd r8, [sp, #8] │ │ │ │ ldr r7, [pc, #396] @ 3de860 │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, r0, #1744 @ 0x6d0 │ │ │ │ mov r3, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 707374 │ │ │ │ + bl 707344 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 43fd7c │ │ │ │ add r5, r5, #1904 @ 0x770 │ │ │ │ ldr r2, [pc, #348] @ 3de864 │ │ │ │ add r5, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 707328 │ │ │ │ + bl 7072f8 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 43fd7c │ │ │ │ mov r1, #8192 @ 0x2000 │ │ │ │ mov r3, #3 │ │ │ │ @@ -416502,15 +416502,15 @@ │ │ │ │ bl 4480d0 │ │ │ │ ldr r3, [pc, #180] @ 3de868 │ │ │ │ ldr r1, [pc, #180] @ 3de86c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 756b6c │ │ │ │ + bl 756b3c │ │ │ │ cmp r0, #0 │ │ │ │ bne 3de804 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ @@ -416535,26 +416535,26 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #56] @ 3de870 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 536e04 │ │ │ │ ldr r0, [pc, #48] @ 3de874 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 536e04 │ │ │ │ - rsbseq sp, r7, r4, lsr r1 │ │ │ │ - rsbeq r5, r2, r4, lsl #5 │ │ │ │ - strdeq r5, [r2], #-16 @ │ │ │ │ + rsbseq sp, r7, r4, lsl #2 │ │ │ │ + rsbeq r5, r2, r4, asr r2 │ │ │ │ + rsbeq r5, r2, r0, asr #3 │ │ │ │ andeq r0, r0, ip, ror fp │ │ │ │ addeq r1, r6, r4, ror #26 │ │ │ │ - rsbeq r5, r2, ip, ror #4 │ │ │ │ + rsbeq r5, r2, ip, lsr r2 │ │ │ │ addeq ip, ip, ip, asr #8 │ │ │ │ - rsbeq r5, r2, r8, lsl r2 │ │ │ │ + rsbeq r5, r2, r8, ror #3 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbeq lr, r0, ip, lsl r2 │ │ │ │ - rsbeq r0, r2, r0, ror fp │ │ │ │ - rsbeq r0, r2, r4, lsr ip │ │ │ │ + rsbeq lr, r0, ip, ror #3 │ │ │ │ + rsbeq r0, r2, r0, asr #22 │ │ │ │ + rsbeq r0, r2, r4, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #2144] @ 3df0f0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #2140] @ 3df0f4 │ │ │ │ @@ -416802,23 +416802,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1204] @ 3df148 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3de920 │ │ │ │ lsl r2, r2, #6 │ │ │ │ add r0, r2, #49152 @ 0xc000 │ │ │ │ add r0, r0, #48 @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ b 3dea44 │ │ │ │ lsl r2, r2, #6 │ │ │ │ @@ -417087,45 +417087,45 @@ │ │ │ │ beq 3df0a0 │ │ │ │ b 3de90c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #128] @ 3df160 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3de920 │ │ │ │ addeq ip, ip, r8, lsl #5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r2, r0, r0, lsr r8 │ │ │ │ addeq ip, ip, r8, asr r2 │ │ │ │ andeq r0, r0, r3, lsl #30 │ │ │ │ @ instruction: 0xfffff0fc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, ip, lsr r8 │ │ │ │ andeq r2, r0, r0, lsr r9 │ │ │ │ - ldrsbeq ip, [r7], #-176 @ 0xffffff50 @ │ │ │ │ - ldrsheq ip, [r7], #-190 @ 0xffffff42 @ │ │ │ │ - rsbseq ip, r7, r4, asr #24 │ │ │ │ + rsbseq ip, r7, r0, lsr #23 │ │ │ │ + rsbseq ip, r7, lr, asr #23 │ │ │ │ + rsbseq ip, r7, r4, lsl ip │ │ │ │ ldrdeq ip, [ip], r0 │ │ │ │ andeq r1, r0, r0, lsr r5 │ │ │ │ andeq r1, r0, pc, lsl r5 │ │ │ │ @ instruction: 0xffffeae0 │ │ │ │ - ldrsbeq ip, [r7], #-178 @ 0xffffff4e @ │ │ │ │ - rsbseq ip, r7, r0, lsr #23 │ │ │ │ + rsbseq ip, r7, r2, lsr #23 │ │ │ │ + rsbseq ip, r7, r0, ror fp │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ andeq r1, r0, r0, asr fp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x00624c9c │ │ │ │ - ldrheq ip, [r7], #-118 @ 0xffffff8a @ │ │ │ │ + rsbeq r4, r2, ip, ror #24 │ │ │ │ + rsbseq ip, r7, r6, lsl #15 │ │ │ │ andeq r5, r0, r8, ror #22 │ │ │ │ andeq r1, r0, r8, asr #32 │ │ │ │ andeq r3, r0, r8, ror #9 │ │ │ │ andeq r2, r0, r8, ror #9 │ │ │ │ - @ instruction: 0x00624890 │ │ │ │ + rsbeq r4, r2, r0, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3df21c │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [pc, #156] @ 3df220 │ │ │ │ @@ -417135,15 +417135,15 @@ │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r3 │ │ │ │ mov r3, #10 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r8, r0 │ │ │ │ bl 4480d0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 448064 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ @@ -417164,17 +417164,17 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3dc68c │ │ │ │ - rsbseq ip, r7, ip, lsr #12 │ │ │ │ - subseq sp, pc, r0, asr pc @ │ │ │ │ - rsbeq r4, r0, r8, lsr #22 │ │ │ │ + ldrsheq ip, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ + subseq sp, pc, r0, lsr #30 │ │ │ │ + strdeq r4, [r0], #-168 @ 0xffffff58 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #408] @ 3df3d8 │ │ │ │ ldr ip, [pc, #408] @ 3df3dc │ │ │ │ add lr, pc, lr │ │ │ │ @@ -417203,15 +417203,15 @@ │ │ │ │ bl 4480d0 │ │ │ │ ldr r3, [pc, #320] @ 3df3e8 │ │ │ │ ldr r1, [pc, #320] @ 3df3ec │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 756b6c │ │ │ │ + bl 756b3c │ │ │ │ cmp r0, #0 │ │ │ │ bne 3df308 │ │ │ │ ldr r2, [pc, #292] @ 3df3f0 │ │ │ │ ldr r3, [pc, #268] @ 3df3dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -417261,41 +417261,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3df404 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3df284 │ │ │ │ ldr r0, [pc, #60] @ 3df408 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3df284 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldrdeq fp, [ip], ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq fp, ip, r4, asr #17 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbeq sp, r0, r8, lsr #14 │ │ │ │ + strdeq sp, [r0], #-104 @ 0xffffff98 @ │ │ │ │ addeq fp, ip, r0, asr r8 │ │ │ │ addeq fp, ip, ip, lsl #16 │ │ │ │ andeq r1, r0, ip, asr #10 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq r4, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r4, r2, ip, lsr #12 │ │ │ │ + rsbeq r4, r2, r0, asr #11 │ │ │ │ + strdeq r4, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #244] @ 3df518 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -417303,35 +417303,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 3df51c │ │ │ │ ldr r1, [pc, #228] @ 3df520 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #208] @ 3df524 │ │ │ │ ldr r1, [pc, #208] @ 3df528 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r5, #36 @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r2, [pc, #176] @ 3df52c │ │ │ │ ldr r1, [pc, #176] @ 3df530 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #21 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7545d0 │ │ │ │ + bl 7545a0 │ │ │ │ ldr r3, [pc, #144] @ 3df534 │ │ │ │ ldr r2, [pc, #144] @ 3df538 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #132] @ 3df53c │ │ │ │ str r2, [r4, #92] @ 0x5c │ │ │ │ @@ -417355,86 +417355,86 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq ip, r7, ip, lsl #7 │ │ │ │ - subseq r8, pc, r0, ror r0 @ │ │ │ │ - rsbeq r5, r9, ip, lsl #11 │ │ │ │ - rsbeq r4, r0, r4, ror #16 │ │ │ │ - subseq sp, pc, ip, lsl #25 │ │ │ │ - subseq r8, pc, r4, asr #32 │ │ │ │ - subseq r8, pc, r8, asr r0 @ │ │ │ │ + rsbseq ip, r7, ip, asr r3 │ │ │ │ + subseq r8, pc, r0, asr #32 │ │ │ │ + rsbeq r5, r9, ip, asr r5 │ │ │ │ + rsbeq r4, r0, r4, lsr r8 │ │ │ │ + subseq sp, pc, ip, asr ip @ │ │ │ │ + subseq r8, pc, r4, lsl r0 @ │ │ │ │ + subseq r8, pc, r8, lsr #32 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffff1a4 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ sbcne r8, sl, r6, lsl #1 │ │ │ │ - rsbeq r4, r2, r4, asr r5 │ │ │ │ + rsbeq r4, r2, r4, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #92] @ 3df5bc │ │ │ │ ldr r2, [pc, #92] @ 3df5c0 │ │ │ │ ldr r1, [pc, #92] @ 3df5c4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 44ef38 │ │ │ │ mov r0, r5 │ │ │ │ bl 44b3cc │ │ │ │ mov r0, r5 │ │ │ │ bl 43b020 │ │ │ │ add r2, r4, #1904 @ 0x770 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 439da4 │ │ │ │ - rsbseq ip, r7, r8, asr #4 │ │ │ │ - @ instruction: 0x00624398 │ │ │ │ - rsbeq r4, r2, r4, lsl #6 │ │ │ │ + rsbseq ip, r7, r8, lsl r2 │ │ │ │ + rsbeq r4, r2, r8, ror #6 │ │ │ │ + ldrdeq r4, [r2], #-36 @ 0xffffffdc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #76] @ 3df62c │ │ │ │ ldr r2, [pc, #76] @ 3df630 │ │ │ │ ldr r1, [pc, #76] @ 3df634 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov r5, r0 │ │ │ │ bl 4480d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 448064 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3de63c │ │ │ │ - rsbseq ip, r7, ip, asr #3 │ │ │ │ - rsbeq r4, r0, r8, asr #13 │ │ │ │ - ldrsheq sp, [pc], #-160 @ │ │ │ │ + @ instruction: 0x0077c19c │ │ │ │ + @ instruction: 0x00604698 │ │ │ │ + subseq sp, pc, r0, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [pc, #164] @ 3df6f8 │ │ │ │ mov r9, r2 │ │ │ │ @@ -417445,15 +417445,15 @@ │ │ │ │ add r3, r3, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ ldrd r4, [sp, #40] @ 0x28 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ - bl 754374 │ │ │ │ + bl 754344 │ │ │ │ mov sl, r0 │ │ │ │ bl 4480d0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 448064 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r8 │ │ │ │ @@ -417475,17 +417475,17 @@ │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ strd r4, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 3dc698 │ │ │ │ - rsbseq ip, r7, r4, asr r1 │ │ │ │ - subseq sp, pc, r8, ror sl @ │ │ │ │ - rsbeq r4, r0, r0, asr r6 │ │ │ │ + rsbseq ip, r7, r4, lsr #2 │ │ │ │ + subseq sp, pc, r8, asr #20 │ │ │ │ + rsbeq r4, r0, r0, lsr #12 │ │ │ │ ldr r3, [r0, r1, lsl #2] │ │ │ │ bic r3, r3, r2 │ │ │ │ str r3, [r0, r1, lsl #2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -417795,41 +417795,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3dfc5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ b 3dfb5c │ │ │ │ ldr r0, [pc, #56] @ 3dfc60 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ b 3dfb5c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ strdeq sl, [ip], r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrdeq sl, [ip], r8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x008cafb8 │ │ │ │ andeq r1, r0, ip, asr r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r1, r8, ror #22 │ │ │ │ - rsbeq pc, r1, r4, lsl #23 │ │ │ │ + rsbeq pc, r1, r8, lsr fp @ │ │ │ │ + rsbeq pc, r1, r4, asr fp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #280] @ 3dfd94 │ │ │ │ ldr r1, [pc, #280] @ 3dfd98 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -417881,41 +417881,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3dfdb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3dfcb4 │ │ │ │ ldr r0, [pc, #56] @ 3dfdb8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3dfcb4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq sl, ip, r0, lsr #29 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sl, ip, r0, lsl #29 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sl, ip, r0, ror #28 │ │ │ │ andeq r1, r0, r0, asr #5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r1, ip, ror #20 │ │ │ │ - rsbeq pc, r1, r8, lsl #21 │ │ │ │ + rsbeq pc, r1, ip, lsr sl @ │ │ │ │ + rsbeq pc, r1, r8, asr sl @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #352] @ 3dff34 │ │ │ │ ldr r2, [pc, #352] @ 3dff38 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -417978,48 +417978,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3dff54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dfe0c │ │ │ │ ldr r0, [pc, #72] @ 3dff58 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dfe0c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq sl, ip, r8, asr #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sl, ip, r8, lsr #26 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sl, ip, r8, lsl #26 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r1, r8, asr #19 │ │ │ │ - rsbeq pc, r1, r8, asr #20 │ │ │ │ + @ instruction: 0x0061f998 │ │ │ │ + rsbeq pc, r1, r8, lsl sl @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #784] @ 3e0284 │ │ │ │ ldr r1, [pc, #784] @ 3e0288 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -418080,21 +418080,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 3e02a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dffc0 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dffc0 │ │ │ │ ldr r3, [pc, #520] @ 3e02a8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -418113,21 +418113,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 3e02ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dffb8 │ │ │ │ ldr r3, [pc, #408] @ 3e02b0 │ │ │ │ and r8, r2, #1 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e0218 │ │ │ │ @@ -418144,22 +418144,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 3e02b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ cmp r8, #0 │ │ │ │ bne 3dffb0 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dffb0 │ │ │ │ ldr r3, [pc, #272] @ 3e02b8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -418179,68 +418179,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 3e02bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dffb0 │ │ │ │ cmp r8, #0 │ │ │ │ bne 3dffb0 │ │ │ │ b 3e01a0 │ │ │ │ tst r5, #64 @ 0x40 │ │ │ │ bne 3dffb8 │ │ │ │ b 3e0098 │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ bne 3dffc0 │ │ │ │ b 3e0014 │ │ │ │ ldr r0, [pc, #124] @ 3e02c0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e018c │ │ │ │ ldr r0, [pc, #108] @ 3e02c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dffb8 │ │ │ │ ldr r0, [pc, #96] @ 3e02c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dffc0 │ │ │ │ ldr r0, [pc, #84] @ 3e02cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3dffb0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq sl, ip, r8, lsr #23 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sl, ip, r8, lsl #23 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sl, ip, r4, asr fp │ │ │ │ andeq r4, r0, r0, lsl r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r1, r4, lsr #23 │ │ │ │ + rsbeq pc, r1, r4, ror fp @ │ │ │ │ andeq r3, r0, ip, lsl r9 │ │ │ │ - rsbeq pc, r1, r4, lsr sl @ │ │ │ │ + rsbeq pc, r1, r4, lsl #20 │ │ │ │ andeq r2, r0, r8, asr ip │ │ │ │ - rsbeq pc, r1, ip, ror #16 │ │ │ │ + rsbeq pc, r1, ip, lsr r8 @ │ │ │ │ andeq r3, r0, r4, lsl r3 │ │ │ │ - rsbeq pc, r1, r8, asr #16 │ │ │ │ - rsbeq pc, r1, r4, ror #15 │ │ │ │ - rsbeq pc, r1, r0, ror #18 │ │ │ │ - rsbeq pc, r1, ip, lsr sl @ │ │ │ │ - rsbeq pc, r1, r8, asr r8 @ │ │ │ │ + rsbeq pc, r1, r8, lsl r8 @ │ │ │ │ + strheq pc, [r1], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq pc, r1, r0, lsr r9 @ │ │ │ │ + rsbeq pc, r1, ip, lsl #20 │ │ │ │ + rsbeq pc, r1, r8, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #312] @ 3e0420 │ │ │ │ ldr lr, [pc, #312] @ 3e0424 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -418301,41 +418301,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3e0444 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e0328 │ │ │ │ ldr r0, [pc, #56] @ 3e0448 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e0328 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq sl, ip, r4, lsr r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sl, ip, r4, lsl r8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ ldrdeq sl, [ip], r0 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r3, r2, r4, asr r6 │ │ │ │ - rsbeq r3, r2, r0, ror r6 │ │ │ │ + rsbeq r3, r2, r4, lsr #12 │ │ │ │ + rsbeq r3, r2, r0, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r1, [r0, #1300] @ 0x514 │ │ │ │ ldr r3, [pc, #352] @ 3e05cc │ │ │ │ @@ -418397,23 +418397,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3e05f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e04c4 │ │ │ │ ldr r2, [pc, #100] @ 3e05f4 │ │ │ │ ldr r3, [pc, #64] @ 3e05d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -418422,28 +418422,28 @@ │ │ │ │ bne 3e05c8 │ │ │ │ ldr r0, [pc, #68] @ 3e05f8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ strdmi pc, [r0], -pc @ │ │ │ │ umulleq sl, ip, r0, r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sl, ip, ip, ror #12 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sl, ip, r0, asr r6 │ │ │ │ andeq r4, r0, r0, lsr #6 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r3, r2, r8, lsr #10 │ │ │ │ + strdeq r3, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ addeq sl, ip, ip, lsl #11 │ │ │ │ - rsbeq r3, r2, r0, lsr r5 │ │ │ │ + rsbeq r3, r2, r0, lsl #10 │ │ │ │ sub r3, r1, #16384 @ 0x4000 │ │ │ │ subs ip, r3, #12 │ │ │ │ addmi ip, r3, #51 @ 0x33 │ │ │ │ ldr r3, [pc, #28] @ 3e062c │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ and r3, r3, ip, asr #6 │ │ │ │ sub r3, r3, r3, lsl #2 │ │ │ │ @@ -418555,15 +418555,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3e08bc │ │ │ │ ldr r0, [pc, #272] @ 3e08e0 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [fp, #3512] @ 0xdb8 │ │ │ │ bl 4480d8 │ │ │ │ subs sl, r0, #0 │ │ │ │ addne r5, r5, r5, lsl #1 │ │ │ │ subne r1, r8, r5 │ │ │ │ bne 3e0714 │ │ │ │ @@ -418593,50 +418593,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ stm sp, {r5, r6} │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 3e08f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r6, [r4, #1324] @ 0x52c │ │ │ │ ldr r5, [r4, #1408] @ 0x580 │ │ │ │ b 3e073c │ │ │ │ ldr r0, [pc, #88] @ 3e08fc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r6, [r4, #1324] @ 0x52c │ │ │ │ ldr r5, [r4, #1408] @ 0x580 │ │ │ │ b 3e073c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ bge fee8b374 <__bss_end__@@Base+0xfe0d8a44> │ │ │ │ addeq sl, ip, r0, ror #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sl, ip, r0, lsr #8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sl, ip, r8, asr #7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ addeq sl, ip, r0, ror r3 │ │ │ │ - rsbeq r3, r2, ip, asr r3 │ │ │ │ - rsbseq fp, r7, r0 │ │ │ │ - rsbeq r3, r2, ip, lsl #6 │ │ │ │ - rsbeq r1, ip, r0, asr #8 │ │ │ │ + rsbeq r3, r2, ip, lsr #6 │ │ │ │ + ldrsbeq sl, [r7], #-240 @ 0xffffff10 @ │ │ │ │ + ldrdeq r3, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r1, ip, r0, lsl r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x00621098 │ │ │ │ - ldrdeq r1, [r2], #-8 @ │ │ │ │ + rsbeq r1, r2, r8, rrx │ │ │ │ + rsbeq r1, r2, r8, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ ldr ip, [pc, #300] @ 3e0a4c │ │ │ │ @@ -418695,41 +418695,41 @@ │ │ │ │ beq 3e0a30 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3e0a6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ b 3e0980 │ │ │ │ ldr r0, [pc, #56] @ 3e0a70 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ b 3e0980 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ strdeq sl, [ip], r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x008ca1b8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ umulleq sl, ip, r4, r1 │ │ │ │ andeq r5, r0, ip, lsl #2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq pc, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq pc, r1, r0, lsl r5 @ │ │ │ │ + rsbeq pc, r1, r0, lsr #9 │ │ │ │ + rsbeq pc, r1, r0, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r3, r0, #131072 @ 0x20000 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #3512] @ 0xdb8 │ │ │ │ @@ -418837,48 +418837,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3e0cc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e0b90 │ │ │ │ ldr r0, [pc, #72] @ 3e0cc4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e0b90 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq r9, ip, ip, ror #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r9, ip, r0, lsr #31 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r9, ip, r4, lsl #31 │ │ │ │ andeq r3, r0, r0, lsl r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ + strdeq pc, [r1], #-44 @ 0xffffffd4 @ │ │ │ │ rsbeq pc, r1, ip, lsr #6 │ │ │ │ - rsbeq pc, r1, ip, asr r3 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #344] @ 3e0e3c │ │ │ │ ldr r1, [pc, #344] @ 3e0e40 │ │ │ │ @@ -418949,39 +418949,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3e0e5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e0d28 │ │ │ │ ldr r0, [pc, #52] @ 3e0e60 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e0d28 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq r9, ip, r8, lsr lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r9, ip, r8, lsl lr │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ ldrdeq r9, [ip], ip │ │ │ │ andeq r1, r0, r4, asr #31 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r1, r8, lsl #4 │ │ │ │ - rsbeq pc, r1, ip, lsr #4 │ │ │ │ + ldrdeq pc, [r1], #-24 @ 0xffffffe8 @ │ │ │ │ + strdeq pc, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ add r3, r0, #20480 @ 0x5000 │ │ │ │ str r2, [r3] │ │ │ │ b 3e0cc8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -419052,40 +419052,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3e0ffc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e0f34 │ │ │ │ ldr r0, [pc, #56] @ 3e1000 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e0f34 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ umulleq r9, ip, r4, ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r9, ip, r8, ror #24 │ │ │ │ addeq r9, ip, r8, asr ip │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r2, r0, r4, asr #27 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r2, r2, r0, lsr #23 │ │ │ │ - rsbeq r2, r2, r0, asr #23 │ │ │ │ + rsbeq r2, r2, r0, ror fp │ │ │ │ + @ instruction: 0x00622b90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #364] @ 3e1188 │ │ │ │ ldr ip, [pc, #364] @ 3e118c │ │ │ │ add lr, pc, lr │ │ │ │ @@ -419158,41 +419158,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r7, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3e11a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e105c │ │ │ │ ldr r0, [pc, #60] @ 3e11ac │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e105c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq r9, ip, r0, lsl #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r9, ip, r0, ror #21 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r9, ip, ip, ror sl │ │ │ │ andeq r4, r0, r0, lsr r1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r2, r2, r4, asr sl │ │ │ │ - strheq r2, [r2], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r2, r2, r4, lsr #20 │ │ │ │ + rsbeq r2, r2, r4, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ ldr lr, [pc, #2464] @ 3e1b68 │ │ │ │ ldr ip, [pc, #2464] @ 3e1b6c │ │ │ │ add lr, pc, lr │ │ │ │ @@ -419295,21 +419295,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2056] @ 3e1b88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e120c │ │ │ │ ldr r3, [pc, #2044] @ 3e1b8c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 3e1248 │ │ │ │ ldr r3, [pc, #2012] @ 3e1b80 │ │ │ │ @@ -419324,21 +419324,21 @@ │ │ │ │ beq 3e164c │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1948] @ 3e1b90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e1248 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr fp, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ ldr sl, [r9, #2072] @ 0x818 │ │ │ │ bne 3e16dc │ │ │ │ cmp fp, #1 │ │ │ │ @@ -419455,32 +419455,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1440] @ 3e1ba4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r8, [r4, #12] │ │ │ │ b 3e142c │ │ │ │ tst sl, #65536 @ 0x10000 │ │ │ │ strne fp, [r4, #12] │ │ │ │ beq 3e1420 │ │ │ │ mov r8, #1 │ │ │ │ b 3e1434 │ │ │ │ ldr r0, [pc, #1404] @ 3e1ba8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e120c │ │ │ │ tst sl, #4194304 @ 0x400000 │ │ │ │ beq 3e1420 │ │ │ │ mov r3, #7 │ │ │ │ str r3, [r4, #12] │ │ │ │ mov r8, #7 │ │ │ │ b 3e1434 │ │ │ │ @@ -419493,15 +419493,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3e1b1c │ │ │ │ ldr r0, [pc, #1336] @ 3e1bb0 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #116 @ 0x74 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ mov r8, #5 │ │ │ │ cmp r1, #0 │ │ │ │ str r8, [r4, #12] │ │ │ │ beq 3e1434 │ │ │ │ ldr r3, [pc, #1284] @ 3e1ba0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -419544,27 +419544,27 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1084] @ 3e1bb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr fp, [sp, #84] @ 0x54 │ │ │ │ ldr sl, [r9, #2072] @ 0x818 │ │ │ │ cmp fp, #1 │ │ │ │ beq 3e1af0 │ │ │ │ cmp fp, #2 │ │ │ │ beq 3e1a84 │ │ │ │ @@ -419616,23 +419616,23 @@ │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 3e1bc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r9, #2072] @ 0x818 │ │ │ │ ldr r2, [r8] │ │ │ │ lsr r1, r3, #19 │ │ │ │ and r1, r1, #1 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ lsr r1, r3, #20 │ │ │ │ and r1, r1, #1 │ │ │ │ @@ -419672,15 +419672,15 @@ │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ @@ -419698,15 +419698,15 @@ │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #532] @ 3e1bc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r1, [r8] │ │ │ │ b 3e1518 │ │ │ │ mov r8, #4 │ │ │ │ cmp r1, #0 │ │ │ │ str r8, [r4, #12] │ │ │ │ beq 3e1434 │ │ │ │ b 3e1694 │ │ │ │ @@ -419723,15 +419723,15 @@ │ │ │ │ str r1, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ lsr r1, fp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r1, [r8] │ │ │ │ b 3e1518 │ │ │ │ ldr r3, [r9, #2072] @ 0x818 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ lsr r1, r3, #19 │ │ │ │ and r1, r1, #1 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -419747,15 +419747,15 @@ │ │ │ │ ldrb r1, [sl, #49] @ 0x31 │ │ │ │ and r2, r2, #1 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ b 3e18e0 │ │ │ │ ldr r0, [pc, #348] @ 3e1bd0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r8, [r4, #12] │ │ │ │ b 3e142c │ │ │ │ tst sl, #4194304 @ 0x400000 │ │ │ │ beq 3e179c │ │ │ │ mov r8, #7 │ │ │ │ cmp r3, #0 │ │ │ │ str r8, [r4, #12] │ │ │ │ @@ -419772,29 +419772,29 @@ │ │ │ │ beq 3e1434 │ │ │ │ b 3e1694 │ │ │ │ ldr r0, [pc, #260] @ 3e1bd4 │ │ │ │ mov r1, fp │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr fp, [sp, #84] @ 0x54 │ │ │ │ ldr sl, [r9, #2072] @ 0x818 │ │ │ │ b 3e178c │ │ │ │ tst sl, #65536 @ 0x10000 │ │ │ │ beq 3e179c │ │ │ │ cmp r3, #0 │ │ │ │ str fp, [r4, #12] │ │ │ │ beq 3e161c │ │ │ │ b 3e17f4 │ │ │ │ ldr r0, [pc, #200] @ 3e1bd8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e1890 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #180] @ 3e1bdc │ │ │ │ ldr r1, [pc, #180] @ 3e1be0 │ │ │ │ ldr r0, [pc, #180] @ 3e1be4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #176] @ 3e1be8 │ │ │ │ @@ -419815,42 +419815,42 @@ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r9, ip, ip, lsr r9 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r9, ip, ip, asr #17 │ │ │ │ andeq r1, r0, r4, lsl #27 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r2, ip, ror r2 │ │ │ │ + rsbeq r1, r2, ip, asr #4 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - rsbeq r1, r2, r4, ror r2 │ │ │ │ - rsbseq sl, r7, r4, lsr #7 │ │ │ │ - rsbseq sl, r7, r4, lsr r3 │ │ │ │ - rsbeq r2, r2, ip, lsr r6 │ │ │ │ + rsbeq r1, r2, r4, asr #4 │ │ │ │ + rsbseq sl, r7, r4, ror r3 │ │ │ │ + rsbseq sl, r7, r4, lsl #6 │ │ │ │ + rsbeq r2, r2, ip, lsl #12 │ │ │ │ andeq r2, r0, r4, lsl #23 │ │ │ │ - rsbeq r1, r2, r8, lsr #17 │ │ │ │ - rsbeq r1, r2, ip │ │ │ │ + rsbeq r1, r2, r8, ror r8 │ │ │ │ + ldrdeq r0, [r2], #-252 @ 0xffffff04 @ │ │ │ │ addeq r9, ip, r8, asr #9 │ │ │ │ - rsbeq r1, r2, r8, lsr #32 │ │ │ │ + strdeq r0, [r2], #-248 @ 0xffffff08 @ │ │ │ │ @ instruction: 0x00002ab4 │ │ │ │ - rsbeq r0, r2, ip, asr #30 │ │ │ │ + rsbeq r0, r2, ip, lsl pc │ │ │ │ andeq r3, r0, ip, lsl #2 │ │ │ │ - rsbeq r0, r2, r0, lsl pc │ │ │ │ + rsbeq r0, r2, r0, ror #29 │ │ │ │ andeq r2, r0, r4, asr r6 │ │ │ │ - rsbeq r0, r2, r4, asr lr │ │ │ │ - rsbeq r0, r2, r8, asr #29 │ │ │ │ - rsbeq r0, r2, r4, lsr pc │ │ │ │ - rsbeq r0, r2, r0, ror #24 │ │ │ │ - rsbeq r0, r2, r4, asr #25 │ │ │ │ - ldrsbeq r9, [r7], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq r1, r2, r0, ror #31 │ │ │ │ - rsbeq r2, r2, r4, ror #2 │ │ │ │ + rsbeq r0, r2, r4, lsr #28 │ │ │ │ + @ instruction: 0x00620e98 │ │ │ │ + rsbeq r0, r2, r4, lsl #30 │ │ │ │ + rsbeq r0, r2, r0, lsr ip │ │ │ │ + @ instruction: 0x00620c94 │ │ │ │ + rsbseq r9, r7, r8, lsr #25 │ │ │ │ + strheq r1, [r2], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r2, r2, r4, lsr r1 │ │ │ │ andeq r0, r0, r7, ror r1 │ │ │ │ - ldrheq r9, [r7], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r1, r2, r0, asr #31 │ │ │ │ - rsbeq r2, r2, r4, asr #2 │ │ │ │ + rsbseq r9, r7, r4, lsl #25 │ │ │ │ + @ instruction: 0x00621f90 │ │ │ │ + rsbeq r2, r2, r4, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #20480 @ 0x5000 │ │ │ │ and r2, r2, #31 │ │ │ │ add r6, r0, #131072 @ 0x20000 │ │ │ │ @@ -419947,39 +419947,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3e1df4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e1d2c │ │ │ │ ldr r0, [pc, #52] @ 3e1df8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e1d2c │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq r8, ip, ip, ror #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r8, ip, r8, asr lr │ │ │ │ addeq r8, ip, ip, lsr lr │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r2, r0, r4, asr #27 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r2, r4, lsr #27 │ │ │ │ - rsbeq r1, r2, r4, asr #27 │ │ │ │ + rsbeq r1, r2, r4, ror sp │ │ │ │ + @ instruction: 0x00621d94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #628] @ 3e2088 │ │ │ │ ldr r3, [pc, #628] @ 3e208c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -420022,15 +420022,15 @@ │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e1fc4 │ │ │ │ add r4, r4, #131072 @ 0x20000 │ │ │ │ ldrb r1, [r4, #2112] @ 0x840 │ │ │ │ mov r0, r7 │ │ │ │ lsr r1, r1, #4 │ │ │ │ - bl 9d4984 │ │ │ │ + bl 9d4954 │ │ │ │ ldr r2, [pc, #456] @ 3e2098 │ │ │ │ ldr r3, [pc, #440] @ 3e208c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mul r0, r5, r0 │ │ │ │ cmp r0, r8 │ │ │ │ movcc r0, #0 │ │ │ │ @@ -420068,26 +420068,26 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 3e20a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr fp, [r6, #20] │ │ │ │ ldr r7, [r4, r3, lsl #2] │ │ │ │ ldr r3, [r6, #16] │ │ │ │ ldr r5, [r4, r3, lsl #2] │ │ │ │ b 3e1e68 │ │ │ │ ldr r3, [pc, #224] @ 3e20ac │ │ │ │ @@ -420108,54 +420108,54 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #12] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3e20b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e1eb4 │ │ │ │ ldr r0, [pc, #100] @ 3e20b4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e1eb4 │ │ │ │ ldr r0, [pc, #72] @ 3e20b8 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e1fac │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq r8, ip, r8, lsl #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r8, ip, r8, ror #25 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r8, ip, ip, asr #24 │ │ │ │ andeq r4, r0, r8, lsl #19 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq lr, r1, r0, lsl #3 │ │ │ │ + rsbeq lr, r1, r0, asr r1 │ │ │ │ andeq r1, r0, r0, ror #3 │ │ │ │ - rsbeq lr, r1, ip, ror #2 │ │ │ │ - strheq lr, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ - strdeq lr, [r1], #-8 @ │ │ │ │ + rsbeq lr, r1, ip, lsr r1 │ │ │ │ + rsbeq lr, r1, ip, lsl #3 │ │ │ │ + rsbeq lr, r1, r8, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ sub sp, sp, #116 @ 0x74 │ │ │ │ ldr r7, [sp, #152] @ 0x98 │ │ │ │ ldr sl, [sp, #156] @ 0x9c │ │ │ │ @@ -420210,15 +420210,15 @@ │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ add ip, sp, #64 @ 0x40 │ │ │ │ add r8, sp, #80 @ 0x50 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d71ac │ │ │ │ + bl 9d717c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r6, [sp, #20] │ │ │ │ adds r2, r2, r3 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r9, [sp, #8] │ │ │ │ @@ -420228,15 +420228,15 @@ │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ adc r3, r3, #0 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719b90 │ │ │ │ + bl 719b60 │ │ │ │ ldrb r2, [r5, #42] @ 0x2a │ │ │ │ subs r1, r7, r4 │ │ │ │ add r0, r5, r2, lsl #1 │ │ │ │ ldrh r3, [r0, #38] @ 0x26 │ │ │ │ sbc r6, sl, r6 │ │ │ │ add r3, r3, r4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ @@ -420289,15 +420289,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb r3, [r5, #42] @ 0x2a │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ add r1, r3, #6 │ │ │ │ add r3, r5, r3, lsl #1 │ │ │ │ ldrh r2, [r3, #38] @ 0x26 │ │ │ │ add r3, r5, r1, lsl #3 │ │ │ │ @@ -420315,30 +420315,30 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3e23ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldrb r3, [r5, #42] @ 0x2a │ │ │ │ b 3e2300 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ 3e23f0 │ │ │ │ ldr r1, [pc, #68] @ 3e23f4 │ │ │ │ ldr r0, [pc, #68] @ 3e23f8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -420351,19 +420351,19 @@ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r8, ip, ip, lsl sl │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r8, ip, ip, asr #17 │ │ │ │ andeq r3, r0, r8, ror #23 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r2, r0, ror #20 │ │ │ │ - rsbeq r1, r2, r4, asr r9 │ │ │ │ - rsbseq r9, r7, r4, asr r4 │ │ │ │ - rsbeq r1, r2, ip, asr r7 │ │ │ │ - strdeq r1, [r2], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r1, r2, r0, lsr sl │ │ │ │ + rsbeq r1, r2, r4, lsr #18 │ │ │ │ + rsbseq r9, r7, r4, lsr #8 │ │ │ │ + rsbeq r1, r2, ip, lsr #14 │ │ │ │ + rsbeq r1, r2, r8, asr #17 │ │ │ │ andeq r0, r0, r1, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #508] @ 3e2614 │ │ │ │ ldr ip, [pc, #508] @ 3e2618 │ │ │ │ @@ -420429,22 +420429,22 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3e2634 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e246c │ │ │ │ ldr r3, [pc, #220] @ 3e2628 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e24b4 │ │ │ │ ldr r3, [pc, #204] @ 3e262c │ │ │ │ @@ -420460,79 +420460,79 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 3e2638 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e24b4 │ │ │ │ ldr r2, [pc, #112] @ 3e263c │ │ │ │ ldr r3, [pc, #72] @ 3e2618 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3e2610 │ │ │ │ ldr r0, [pc, #80] @ 3e2640 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 99ffc4 │ │ │ │ + b 99ff94 │ │ │ │ ldr r0, [pc, #64] @ 3e2644 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e24b4 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq r8, ip, r4, lsl #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrdeq r8, [ip], ip │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r8, ip, r8, lsr #13 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sp, r1, ip, lsr #26 │ │ │ │ - rsbeq sp, r1, ip, lsr #25 │ │ │ │ + strdeq sp, [r1], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq sp, r1, ip, ror ip │ │ │ │ addeq r8, ip, r0, asr r5 │ │ │ │ - rsbeq sp, r1, ip, asr #25 │ │ │ │ - strheq sp, [r1], #-196 @ 0xffffff3c @ │ │ │ │ + @ instruction: 0x0061dc9c │ │ │ │ + rsbeq sp, r1, r4, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ add r7, r0, #131072 @ 0x20000 │ │ │ │ ldr r0, [r7, #2116] @ 0x844 │ │ │ │ add r6, r5, #133120 @ 0x20800 │ │ │ │ add r8, r5, #134144 @ 0x20c00 │ │ │ │ mov r9, r1 │ │ │ │ add r4, r6, #852 @ 0x354 │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ add sl, r8, #328 @ 0x148 │ │ │ │ b 3e268c │ │ │ │ add r4, r4, #20 │ │ │ │ cmp r4, sl │ │ │ │ beq 3e26b4 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e2680 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 9b0ec8 │ │ │ │ + bl 9b0e98 │ │ │ │ mov r0, r4 │ │ │ │ add r4, r4, #20 │ │ │ │ bl 3e0900 │ │ │ │ cmp r4, sl │ │ │ │ bne 3e268c │ │ │ │ mov r2, #12 │ │ │ │ mov r1, #0 │ │ │ │ @@ -420630,18 +420630,18 @@ │ │ │ │ bne 3e27fc │ │ │ │ add r3, r3, #1 │ │ │ │ b 3e27ec │ │ │ │ ldr r2, [r4, r3, lsl #2] │ │ │ │ str r2, [r5, r3, lsl #2] │ │ │ │ add r3, r3, #1 │ │ │ │ b 3e27ec │ │ │ │ - rsbseq r9, r7, r8, lsr r1 │ │ │ │ - rsbseq r9, r7, ip, ror r5 │ │ │ │ + rsbseq r9, r7, r8, lsl #2 │ │ │ │ + rsbseq r9, r7, ip, asr #10 │ │ │ │ strdeq r3, [r0], -r5 │ │ │ │ - rsbseq r9, r7, r4, lsl #9 │ │ │ │ + rsbseq r9, r7, r4, asr r4 │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr lr, [pc, #936] @ 3e2c18 │ │ │ │ ldr ip, [pc, #936] @ 3e2c1c │ │ │ │ @@ -420720,30 +420720,30 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #592] @ 3e2c38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ cmp r8, #0 │ │ │ │ beq 3e28d0 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e2a74 │ │ │ │ ldr r3, [pc, #564] @ 3e2c3c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -420763,21 +420763,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3e2c40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 3e2648 │ │ │ │ cmp r4, #0 │ │ │ │ bge 3e28d8 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -420809,23 +420809,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 3e2c48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e28ac │ │ │ │ ldr r3, [pc, #268] @ 3e2c4c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e2a94 │ │ │ │ ldr r3, [pc, #220] @ 3e2c30 │ │ │ │ @@ -420841,67 +420841,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3e2c50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e2a94 │ │ │ │ ldr r0, [pc, #156] @ 3e2c54 │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e28ac │ │ │ │ ldr r0, [pc, #132] @ 3e2c58 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e29ec │ │ │ │ ldr r0, [pc, #96] @ 3e2c5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e2a74 │ │ │ │ ldr r0, [pc, #84] @ 3e2c60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e2a94 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq r8, ip, ip, lsr #5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umulleq r8, ip, r8, r2 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r8, ip, ip, lsr r2 │ │ │ │ andeq r4, r0, r0, lsl #8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sp, r1, ip, lsr #19 │ │ │ │ + rsbeq sp, r1, ip, ror r9 │ │ │ │ andeq r3, r0, r0, ror #3 │ │ │ │ - rsbeq sp, r1, r0, asr sl │ │ │ │ + rsbeq sp, r1, r0, lsr #20 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ - ldrdeq sp, [r1], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq sp, r1, r4, lsr #15 │ │ │ │ andeq r1, r0, r8, lsr r9 │ │ │ │ - rsbeq sp, r1, ip, ror r9 │ │ │ │ - @ instruction: 0x0061d794 │ │ │ │ - rsbeq sp, r1, r8, asr #16 │ │ │ │ - strdeq sp, [r1], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq sp, r1, r4, asr r9 │ │ │ │ + rsbeq sp, r1, ip, asr #18 │ │ │ │ + rsbeq sp, r1, r4, ror #14 │ │ │ │ + rsbeq sp, r1, r8, lsl r8 │ │ │ │ + rsbeq sp, r1, ip, asr #17 │ │ │ │ + rsbeq sp, r1, r4, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #2052] @ 3e3480 │ │ │ │ ldr r3, [pc, #2052] @ 3e3484 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -421007,19 +421007,19 @@ │ │ │ │ b 3e2db4 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ umull r9, sl, r3, r0 │ │ │ │ bne 3e3178 │ │ │ │ mov r0, #1 │ │ │ │ ldr fp, [r5] │ │ │ │ - bl 9b1414 │ │ │ │ + bl 9b13e4 │ │ │ │ adds r2, r9, r0 │ │ │ │ adc r3, sl, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 9b12e0 │ │ │ │ + bl 9b12b0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #4] │ │ │ │ b 3e2df4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3e2db4 │ │ │ │ ldr r3, [pc, #1596] @ 3e3494 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ @@ -421041,22 +421041,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1492] @ 3e34a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e2db4 │ │ │ │ bic r5, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r2, [r8] │ │ │ │ str r5, [r7, #192] @ 0xc0 │ │ │ │ beq 3e2f74 │ │ │ │ orr r5, r3, #-2147483648 @ 0x80000000 │ │ │ │ @@ -421114,22 +421114,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1212] @ 3e34ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r5, [r7, #192] @ 0xc0 │ │ │ │ b 3e2ef8 │ │ │ │ ldr r1, [pc, #1196] @ 3e34b0 │ │ │ │ ldr r1, [fp, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3e2ce0 │ │ │ │ @@ -421150,27 +421150,27 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ lsl r3, r5, #2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1056] @ 3e34b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r7, r5, lsl #2] │ │ │ │ orr r3, r6, r3 │ │ │ │ b 3e2ce0 │ │ │ │ ldr r3, [pc, #1036] @ 3e34b8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -421189,22 +421189,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #928] @ 3e34bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e2e00 │ │ │ │ ldr r0, [r6, #3512] @ 0xdb8 │ │ │ │ bl 4384a4 │ │ │ │ ldr r3, [r8] │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 3e3200 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -421242,24 +421242,24 @@ │ │ │ │ beq 3e329c │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str fp, [sp] │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #720] @ 3e34c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e2e20 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e33c8 │ │ │ │ add r7, r7, #16384 @ 0x4000 │ │ │ │ ldr r3, [r7, #256] @ 0x100 │ │ │ │ ldr r2, [pc, #692] @ 3e34cc │ │ │ │ cmn r3, #1 │ │ │ │ @@ -421277,35 +421277,35 @@ │ │ │ │ ldr r0, [r6, #3512] @ 0xdb8 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 4402d4 │ │ │ │ ldr r0, [pc, #628] @ 3e34d0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r5, [r7, #192] @ 0xc0 │ │ │ │ b 3e2ef8 │ │ │ │ ldr r0, [pc, #608] @ 3e34d4 │ │ │ │ lsl r1, r5, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ ldr r3, [r7, r5, lsl #2] │ │ │ │ orr r3, r6, r3 │ │ │ │ b 3e2ce0 │ │ │ │ ldr r0, [pc, #584] @ 3e34d8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e2e00 │ │ │ │ ldr r0, [pc, #568] @ 3e34dc │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e2e20 │ │ │ │ ldr r3, [pc, #504] @ 3e34b8 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e2f3c │ │ │ │ ldr r3, [pc, #452] @ 3e3498 │ │ │ │ @@ -421322,27 +421322,27 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 3e34e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e2f3c │ │ │ │ ldr r0, [pc, #420] @ 3e34e4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e2db4 │ │ │ │ ldr r3, [pc, #404] @ 3e34e8 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e3140 │ │ │ │ ldr r3, [pc, #304] @ 3e3498 │ │ │ │ @@ -421358,22 +421358,22 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 3e34ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e3140 │ │ │ │ ldr r3, [pc, #288] @ 3e34f0 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e3208 │ │ │ │ ldr r3, [pc, #180] @ 3e3498 │ │ │ │ @@ -421388,72 +421388,72 @@ │ │ │ │ beq 3e3468 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 3e34f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e3208 │ │ │ │ ldr r0, [pc, #172] @ 3e34f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e2f3c │ │ │ │ ldr r0, [pc, #160] @ 3e34fc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e3140 │ │ │ │ ldr r0, [pc, #144] @ 3e3500 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e3208 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq r7, ip, r0, lsr #29 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r7, ip, r0, lsl #29 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x008c7db4 │ │ │ │ andeq r4, r0, r4, asr r5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq lr, [r1], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq lr, r1, ip, lsr #15 │ │ │ │ ldrdeq r7, [ip], r8 │ │ │ │ andeq r3, r0, r4, asr #28 │ │ │ │ - rsbeq lr, r1, r8, ror #21 │ │ │ │ + strheq lr, [r1], #-168 @ 0xffffff58 @ │ │ │ │ andeq r2, r0, r8, asr r3 │ │ │ │ - rsbeq lr, r1, r0, asr #18 │ │ │ │ + rsbeq lr, r1, r0, lsl r9 │ │ │ │ andeq r1, r0, r4, ror r1 │ │ │ │ - rsbeq lr, r1, r0, ror #13 │ │ │ │ + strheq lr, [r1], #-96 @ 0xffffffa0 @ │ │ │ │ ldrdeq r7, [ip], r4 │ │ │ │ muleq r0, r8, fp │ │ │ │ - rsbeq lr, r1, r4, asr r5 │ │ │ │ + rsbeq lr, r1, r4, lsr #10 │ │ │ │ strdeq r7, [ip], r8 │ │ │ │ - rsbeq lr, r1, r0, asr #17 │ │ │ │ - rsbeq lr, r1, r8, lsr #15 │ │ │ │ - rsbeq lr, r1, ip, lsr #11 │ │ │ │ - rsbeq lr, r1, r4, lsl #10 │ │ │ │ - rsbeq lr, r1, ip, asr #9 │ │ │ │ - strheq lr, [r1], #-60 @ 0xffffffc4 @ │ │ │ │ + @ instruction: 0x0061e890 │ │ │ │ + rsbeq lr, r1, r8, ror r7 │ │ │ │ + rsbeq lr, r1, ip, ror r5 │ │ │ │ + ldrdeq lr, [r1], #-68 @ 0xffffffbc @ │ │ │ │ + @ instruction: 0x0061e49c │ │ │ │ + rsbeq lr, r1, ip, lsl #7 │ │ │ │ andeq r2, r0, r8, ror lr │ │ │ │ - @ instruction: 0x0061e79c │ │ │ │ + rsbeq lr, r1, ip, ror #14 │ │ │ │ andeq r1, r0, r8, lsl #11 │ │ │ │ - rsbeq sp, r1, r4, ror #10 │ │ │ │ - strdeq lr, [r1], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq lr, r1, r0, lsr r7 │ │ │ │ - rsbeq sp, r1, r8, ror #10 │ │ │ │ + rsbeq sp, r1, r4, lsr r5 │ │ │ │ + rsbeq lr, r1, r4, asr #7 │ │ │ │ + rsbeq lr, r1, r0, lsl #14 │ │ │ │ + rsbeq sp, r1, r8, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #452] @ 3e36e0 │ │ │ │ ldr r3, [pc, #452] @ 3e36e4 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -421550,39 +421550,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3e3700 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e3568 │ │ │ │ ldr r0, [pc, #52] @ 3e3704 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e3568 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq r7, ip, r0, lsl #12 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r7, ip, r0, ror #11 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r7, ip, r8, lsl #11 │ │ │ │ andeq r4, r0, ip, asr pc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq r0, [r2], #-108 @ 0xffffff94 @ │ │ │ │ - strdeq r0, [r2], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r0, r2, ip, lsr #13 │ │ │ │ + rsbeq r0, r2, ip, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #296] @ 3e3848 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -421639,42 +421639,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3e3870 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e3770 │ │ │ │ ldr r0, [pc, #64] @ 3e3874 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e3770 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ strdeq r7, [ip], r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrdeq r7, [ip], ip │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ strdmi pc, [r0], -pc @ │ │ │ │ addeq r7, ip, r4, lsr #7 │ │ │ │ andeq r0, r0, r9, asr #10 │ │ │ │ ldrdeq r5, [r0], -r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq r0, [r2], #-84 @ 0xffffffac @ │ │ │ │ - strdeq r0, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r0, r2, r4, lsr #11 │ │ │ │ + rsbeq r0, r2, ip, asr #11 │ │ │ │ sub r3, r1, #16384 @ 0x4000 │ │ │ │ subs ip, r3, #9 │ │ │ │ addmi ip, r3, #54 @ 0x36 │ │ │ │ ldr r3, [pc, #28] @ 3e38a8 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ and r3, r3, ip, asr #6 │ │ │ │ sub r3, r3, r3, lsl #2 │ │ │ │ @@ -421745,41 +421745,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3e3a14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e3918 │ │ │ │ ldr r0, [pc, #60] @ 3e3a18 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e3918 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq r7, ip, ip, asr #4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r7, ip, r4, lsr r2 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ strdmi pc, [r0], -pc @ │ │ │ │ strdeq r7, [ip], ip │ │ │ │ andeq r4, r0, r4, lsl r5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x0062049c │ │ │ │ - rsbeq r0, r2, r4, asr #9 │ │ │ │ + rsbeq r0, r2, ip, ror #8 │ │ │ │ + @ instruction: 0x00620494 │ │ │ │ sub r3, r1, #16384 @ 0x4000 │ │ │ │ subs ip, r3, #8 │ │ │ │ addmi ip, r3, #55 @ 0x37 │ │ │ │ ldr r3, [pc, #28] @ 3e3a4c │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ and r3, r3, ip, asr #6 │ │ │ │ sub r3, r3, r3, lsl #2 │ │ │ │ @@ -421850,39 +421850,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3e3bb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e3ac0 │ │ │ │ ldr r0, [pc, #52] @ 3e3bb4 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e3ac0 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ umulleq r7, ip, r8, r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r7, ip, r8, ror r0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r7, ip, r4, asr r0 │ │ │ │ andeq r4, r0, ip, lsr r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq lr, r1, r4, lsr r1 │ │ │ │ - rsbeq lr, r1, r8, asr r1 │ │ │ │ + rsbeq lr, r1, r4, lsl #2 │ │ │ │ + rsbeq lr, r1, r8, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #1048] @ 3e3fe8 │ │ │ │ and r3, r2, #65011712 @ 0x3e00000 │ │ │ │ mov r4, r2 │ │ │ │ @@ -421986,22 +421986,22 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r1, r2 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #644] @ 3e4014 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e3c98 │ │ │ │ add r2, r6, #65536 @ 0x10000 │ │ │ │ lsl r2, r2, #1 │ │ │ │ ldrh r2, [r0, r2] │ │ │ │ lsr r4, r4, #16 │ │ │ │ lsl r4, r4, #16 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -422025,23 +422025,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #492] @ 3e401c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e3c0c │ │ │ │ cmp r0, #0 │ │ │ │ bne 3e3f04 │ │ │ │ cmp r6, #0 │ │ │ │ addne r6, r6, #65536 @ 0x10000 │ │ │ │ lsl r3, r4, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ @@ -422077,22 +422077,22 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r1, r2 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 3e4024 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e3c98 │ │ │ │ ldr r2, [pc, #284] @ 3e4028 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3e3e40 │ │ │ │ ldr r2, [pc, #236] @ 3e400c │ │ │ │ @@ -422110,69 +422110,69 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d70 <__gettimeofday64@plt> │ │ │ │ - bl 98d3a8 │ │ │ │ + bl 98d378 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 3e402c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e3e40 │ │ │ │ ldr r0, [pc, #152] @ 3e4030 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e3c0c │ │ │ │ ldr r0, [pc, #132] @ 3e4034 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e3c98 │ │ │ │ ldr r0, [pc, #116] @ 3e4038 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e3c98 │ │ │ │ ldr r0, [pc, #100] @ 3e403c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ffc4 │ │ │ │ + bl 99ff94 │ │ │ │ b 3e3e40 │ │ │ │ bl 248da4 <__stack_chk_fail@plt> │ │ │ │ addeq r6, ip, r4, asr #30 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r6, ip, r0, lsr pc │ │ │ │ strdeq r6, [ip], r8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r7, r7, r8, lsl #23 │ │ │ │ + rsbseq r7, r7, r8, asr fp │ │ │ │ addeq r6, ip, r8, ror #28 │ │ │ │ - rsbseq r7, r7, ip, lsl #22 │ │ │ │ + ldrsbeq r7, [r7], #-172 @ 0xffffff54 @ │ │ │ │ @ instruction: 0x000013bc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, r2, r8, lsr r2 │ │ │ │ + rsbeq r0, r2, r8, lsl #4 │ │ │ │ andeq r4, r0, r0, asr #22 │ │ │ │ - rsbeq r0, r2, ip, lsr #2 │ │ │ │ + strdeq r0, [r2], #-12 @ │ │ │ │ andeq r4, r0, r4, ror r9 │ │ │ │ - ldrdeq pc, [r1], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq pc, r1, ip, lsr #31 � TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes